TWI413260B - 半導體裝置及其製造方法 - Google Patents

半導體裝置及其製造方法 Download PDF

Info

Publication number
TWI413260B
TWI413260B TW100105065A TW100105065A TWI413260B TW I413260 B TWI413260 B TW I413260B TW 100105065 A TW100105065 A TW 100105065A TW 100105065 A TW100105065 A TW 100105065A TW I413260 B TWI413260 B TW I413260B
Authority
TW
Taiwan
Prior art keywords
transistor
layer
thin film
film transistor
electrically connected
Prior art date
Application number
TW100105065A
Other languages
English (en)
Other versions
TW201121056A (en
Inventor
Shunpei Yamazaki
Hidekazu Miyairi
Kengo Akimoto
Kojiro Shiraishi
Original Assignee
Semiconductor Energy Lab
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Lab filed Critical Semiconductor Energy Lab
Publication of TW201121056A publication Critical patent/TW201121056A/zh
Application granted granted Critical
Publication of TWI413260B publication Critical patent/TWI413260B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/34Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies not provided for in groups H01L21/0405, H01L21/0445, H01L21/06, H01L21/16 and H01L21/18 with or without impurities, e.g. doping materials
    • H01L21/46Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/428
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Manufacturing & Machinery (AREA)
  • Thin Film Transistor (AREA)
  • Liquid Crystal (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Shift Register Type Memory (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Description

半導體裝置及其製造方法
本發明涉及一種具有由將氧化物半導體膜用於形成通道形成區域的薄膜電晶體(以下,稱為TFT)構成的電路的半導體裝置及其製造方法。例如,本發明涉及將以液晶顯示面板為代表的電光裝置或具有有機發光元件的發光顯示裝置作為部件而安裝的電子設備。
另外,在本說明書中的半導體裝置是指藉由利用半導體特性而能夠工作的所有裝置,因此電光裝置、半導體電路以及電子設備都是半導體裝置。
近年來,對在配置為矩陣狀的每個顯示像素中設置由TFT構成的開關元件的主動矩陣型顯示裝置(液晶顯示裝置、發光顯示裝置、電泳式顯示裝置)正在積極地進行研究開發。由於在主動矩陣型顯示裝置中設置開關元件,以用於各個像素(或每個點),因此與被動矩陣顯示裝置相比,主動矩陣型顯示裝置在增加像素密度的情況下能夠以低電壓進行驅動而具有優勢。
另外,將氧化物半導體膜用於形成通道形成區域之薄膜電晶體(TFT)等,並將其應用於電子裝置或光裝置的技術受到關注。例如,可以舉出將氧化鋅(ZnO)用作氧化物半導體膜的TFT、或使用InGaO3 (ZnO)m 的TFT。在專利文獻1和專利文獻2中公開有如下技術:將使用這些氧化物半導體膜的TFT形成在具有透光性的基板上,並將其應用於圖像顯示裝置的開關元件等。
[專利文獻1]日本專利申請公開2007-123861號公報
[專利文獻2]日本專利申請公開2007-96055號公報
對將氧化物半導體膜用於形成通道形成區域的薄膜電晶體要求工作速度快、製造製程相對簡單,並且具有充分的可靠性。
在形成薄膜電晶體時,作為源極電極和汲極電極使用低電阻的金屬材料。尤其是,在製造進行大面積顯示的顯示裝置時,起因於佈線電阻的信號遲延問題較為明顯。所以,較佳使用電阻值低的金屬材料作為佈線或電極的材料。當採用由電阻值低的金屬材料構成的源極電極和汲極電極與氧化物半導體膜直接接觸的薄膜電晶體的結構時,有可能導致接觸電阻增大。可以認為以下原因是導致接觸電阻增大的要因之一:在源極電極和汲極電極與氧化物半導體膜的接觸面上形成肖特基結。
再加上,在源極電極和汲極電極與氧化物半導體膜直接接觸的部分中形成電容,並且頻率特性(稱為f特性)降低,有可能妨礙薄膜電晶體的高速工作。
本發明的一實施例的目的之一在於提供一種在使用含有銦(In)、鎵(Ga)、及鋅(Zn)的氧化物半導體膜的薄膜電晶體中,減少了源極電極或汲極電極的接觸電阻的薄膜電晶體及其製造方法。
此外,本發明的一實施例的目的之一還在於提高使用含有In、Ga及Zn的氧化物半導體膜的薄膜電晶體的工作特性或可靠性。
另外,本發明的一實施例的目的之一還在於降低使用含有In、Ga及Zn的氧化物半導體膜的薄膜電晶體的電特性的不均勻性。尤其是,在液晶顯示裝置中,各元件間的不均勻性較大的情況下,有可能發生起因於該TFT特性的不均勻性的顯示不均勻。
此外,在包括發光元件的顯示裝置中,當以向像素電極流過一定的電流的方式設置的TFT(配置在驅動電路的TFT或向像素中的發光元件供給電流的TFT)的導通電流(Ion )的不均勻性較大時,有可能引起在顯示畫面中的亮度的不均勻。
以上,本發明的一實施例的目的在於解決上述問題的至少一個。
本發明的一實施例的要旨在於:作為半導體層使用含有In、Ga及Zn的氧化物半導體膜,並且包括在半導體層與源極電極層和汲極電極層之間設置有緩衝層的反交錯型(底閘極結構)的薄膜電晶體。
在本說明書中,將使用含有In、Ga及Zn的氧化物半導體膜形成的半導體層記作“IGZO半導體層”。
源極電極層與IGZO半導體層需要歐姆接觸,並需要盡可能地降低該接觸電阻。與此相同,汲極電極層與IGZO半導體層需要歐姆接觸,並需要盡可能地降低該接觸電阻。
由此,藉由在源極電極層和汲極電極層與IGZO半導體層之間意圖性地設置其載子濃度高於IGZO半導體層的緩衝層來形成歐姆接觸。
作為緩衝層,使用具有n型導電性的金屬氧化層。作為金屬氧化層,可以使用氧化鈦、氧化鉬、氧化鋅、氧化銦、氧化鎢、氧化鎂、氧化鈣、氧化錫、氧化鎵等。另外,也可以使用其載子濃度比用於啟動層的含有銦、鎵及鋅的氧化物半導體層高的含有銦、鎵及鋅的氧化物半導體層而代替金屬氧化物層。另外,還可以使緩衝層含有賦予n型或p型的雜質元素。至於雜質元素,例如可以使用銦、鎵、鋅、鎂、鋁、鈦、鐵、錫、鈣、鈧、釔、鋯、鉿、硼、鉈、鍺、鉛等。藉由將這些雜質元素等包含在緩衝層中,可以防止因成膜後的加熱處理而從半導體層漏出氧。並且,藉由雜質添加,可以提高金屬氧化物中的載子濃度。
緩衝層用作n+ 層,還可以稱為汲區或源區。
根據本發明的一實施例的半導體裝置具有薄膜電晶體,該薄膜電晶體包括:閘極電極層;閘極電極層上的閘極絕緣層;閘極絕緣層上的半導體層;半導體層上的具有n型導電性的緩衝層;以及緩衝層上的源極電極層和汲極電極層,其中半導體層是含有銦、鎵、及鋅的氧化物半導體層,緩衝層是金屬氧化物層,並且半導體層與源極電極層和汲極電極層通過緩衝層電連接。
根據本發明的一實施例的半導體裝置具有薄膜電晶體,該薄膜電晶體包括:閘極電極層;閘極電極層上的閘極絕緣層;閘極絕緣層上的半導體層;半導體層上的具有n型導電性的緩衝層;以及緩衝層上的源極電極層和汲極電極層,其中半導體層是含有銦、鎵、及鋅的氧化物半導體層,半導體層在源極電極層與汲極電極層之間包括膜厚度薄的區域,緩衝層是金屬氧化物層,並且半導體層與源極電極層和汲極電極層通過緩衝層電連接。
在本發明的一實施例中,較佳使用氧化鈦、氧化鉬、氧化鋅、氧化銦、氧化鎢、氧化鎂、氧化鈣、氧化錫或氧化鎵作為金屬氧化物層,特別較佳的是氧化鈦。
在上述結構中,還可以在半導體層與緩衝層之間設置載子濃度高於半導體層且低於緩衝層的第二緩衝層。第二緩衝層用作n- 層。作為第二緩衝層,可以使用包含In、Ga、及Zn的氧化物半導體層和金屬氧化物層的混合層。作為包括在第二緩衝層中的金屬氧化物層,可以使用與能夠用於緩衝層的金屬氧化物層相同材料。
含有In、Ga、及Zn的氧化物半導體膜(IGZO膜)具有電洞遷移率隨著載子濃度的升高而升高的特性。因此,含有In、Ga、及Zn的氧化物半導體膜的載子濃度與電洞遷移率的關係成為如圖27所示那樣。在本發明的一實施例中,適用於半導體層的通道的IGZO膜的載子濃度範圍(通道用濃度範圍1)較佳為低於1×1017 atoms/cm3 (更較佳為1×1011 atoms/cm3 以上)。另一方面,在將IGZO膜用作緩衝層的情況下,IGZO膜的載子濃度範圍(緩衝層濃度範圍2)較佳為1×1018 atoms/cm3 以上(更較佳為1×1022 atoms/cm3 以下)。上述IGZO膜的載子濃度是在用作半導體層的情況下,在室溫下,並在沒有施加源極電極電壓、汲極電極電壓、以及閘極電壓的條件下的值。
當用作通道的IGZO膜的載子濃度範圍超過上述範圍時,有可能使薄膜電晶體變成常開啟。所以,藉由將本發明的一實施例的載子濃度範圍的IGZO膜用作半導體層的通道,可以形成可靠性更高的薄膜電晶體。
另外,較佳使用鈦膜作為源極電極層和汲極電極層。例如,當使用鈦膜、鋁膜、鈦膜的疊層時,電阻低且在鋁膜中不容易產生小丘。
根據本發明的一實施例的半導體裝置的製造方法包括如下步驟:在基板上形成閘極電極層;在閘極電極層上形成閘極絕緣層;在閘極絕緣層上形成半導體層;在半導體層上形成具有n型導電性的緩衝層;在緩衝層上形成源極電極層和汲極電極層,其中使用含有銦、鎵、及鋅的氧化物半導體膜形成半導體層,使用金屬氧化物層形成緩衝層,並且通過緩衝層將半導體層電連接到源極電極層和汲極電極層。
可以在不暴露於大氣的情況下,連續地形成閘極絕緣層、半導體層、具有n型導電性的緩衝層、以及源極電極層和汲極電極層。藉由進行連續形成,可以減輕因成為碎屑的大氣中的雜質混入到介面而引起的不良。
閘極絕緣層、半導體層、具有n型導電性的緩衝層、以及源極電極層和汲極電極層採用濺射法形成即可。較佳在氧氣氛下(或氧90%以上、稀有氣體(氬或氦)10%以下)形成閘極絕緣層和半導體層,並在稀有氣體(氬或氦)氣氛下形成具有n型導電性的緩衝層。
藉由如上所述那樣使用濺射法進行連續的形成,生產率提高並且薄膜介面的可靠性穩定。另外,藉由在氧氣氛下形成閘極絕緣層和半導體層來使其含有多的氧,可以減輕由於劣化而導致的可靠性的降低、或薄膜電晶體的特性向常開啟一側漂移等。
根據本發明的一實施例的半導體裝置的製造方法包括如下步驟:在基板上形成閘極電極層;在閘極電極層上形成閘極絕緣層;在閘極絕緣層上形成半導體層;在半導體層上形成具有n型導電性的緩衝層;在緩衝層上形成源極電極層和汲極電極層,其中使用含有銦、鎵、及鋅的氧化物半導體層形成半導體層,使用金屬氧化物層形成緩衝層,通過緩衝層將半導體層電連接到源極電極層和汲極電極層,並且不暴露於大氣地連續形成閘極絕緣層、半導體層、緩衝層、源極電極層、以及汲極電極層。
根據本發明的一實施例,可以得到一種光電流少,寄生電容小並且開關比高的薄膜電晶體,而可以製造具有良好的動態特性的薄膜電晶體。所以,可以提供具有高電特性且可靠性好的薄膜電晶體的半導體裝置。
下面,參照附圖對本發明的實施例進行詳細說明。但是,本發明不局限於以下的說明,所屬技術領域的普通技術人員可以很容易地理解一個事實就是,其方式及詳細內容在不脫離本發明的宗旨及其範圍的情況下可以被變換為各種各樣的形式。因此,本發明不應該被解釋為僅限定在以下所示的實施例所記載的內容中。注意,在以下說明的本發明的結構中,不同附圖中使用相同的附圖標記來表示相同的部分或具有相同功能的部分,而有時省略其重複說明。
實施例1
在本實施例中,使用圖1A至4D對薄膜電晶體及其製造製程進行說明。
在圖1A和圖1B以及圖2A和圖2B中示出本實施例的底閘極結構的薄膜電晶體170a、170b、以及170c。圖1A為平面圖,圖1B是沿著圖1A中的線A1-A2的截面圖。圖1C為平面圖,圖1D是沿著圖1C中的線B1-B2的截面圖。圖2A為平面圖,圖2B是沿著圖2A中的線C1-C2的截面圖。
在圖1A和1D中,設置有在基板100上具有閘極電極層101、閘極絕緣層102、半導體層103、具有n型導電性的緩衝層104a、104b、源極電極層或汲極電極層105a、105b的薄膜電晶體170a或170b。
作為半導體層103使用含有In、Ga、及Zn的氧化物半導體膜,並藉由在源極電極層或汲極電極層105a、105b與為IGZO半導體層的半導體層103之間意圖性地設置載子濃度比半導體層103高的緩衝層104a、104b,來形成歐姆接觸。為了降低薄膜電晶體的電特性的不均勻性,包含In、Ga、及Zn的氧化物半導體層較佳處於非晶狀態。
作為緩衝層104a、104b,使用具有n型導電性的金屬氧化物層。作為金屬氧化物層,可以使用氧化鈦、氧化鉬、氧化鋅、氧化銦、氧化鎢、氧化鎂、氧化鈣、氧化錫、氧化鎵等。另外,也可以使用載子濃度比半導體層103高的含有銦、鎵、及鋅的氧化物半導體層而代替金屬氧化物層。另外,還可以使緩衝層含有賦予n型或p型導電性的雜質元素。至於雜質元素,例如可以使用銦、鎵、鋅、鎂、鋁、鈦、鐵、錫、鈣等。藉由將這些雜質元素等包含在緩衝層中,可以防止因成膜後的加熱處理而從半導體層漏出氧。並且,藉由雜質添加,可以提高金屬氧化物中的載子濃度。
緩衝層104a、104b用作n+ 層,也可以稱為汲區或源區。
圖1A、1B的薄膜電晶體170a是使用不同掩模對緩衝層104a、104b與源極電極層或汲極電極層105a、105b進行蝕刻處理的例子,緩衝層104a、104b與源極電極層或汲極電極層105a、105b的形狀不同。
圖1C、1D的薄膜電晶體170b是使用相同掩模對緩衝層104a、104b與源極電極層或汲極電極層105a、105b進行蝕刻處理的例子,緩衝層104a、104b與源極電極層或汲極電極層105a、105b的形狀相同。
另外,圖1A、1B、1C、1D的薄膜電晶體170a、170b是在半導體層103上,源極電極層或汲極電極層105a、105b的端部與緩衝層104a、104b的端部不對準,而露出有緩衝層104a、104b的一部分的例子。
另一方面,圖2A、2B的薄膜電晶體170c是使用相同掩模對半導體層103和緩衝層104a、104b進行蝕刻處理的例子,並半導體層103與緩衝層104a、104b的端部對準。另外,圖2A、2B的薄膜電晶體170c是在半導體層103上,源極電極層或汲極電極層105a、105b的端部與緩衝層104a、104b的端部也對準的例子。
此外,圖11示出源極電極層或汲極電極層為疊層結構的薄膜電晶體170d。薄膜電晶體171d包括源極電極層或汲極電極層105a1、105a2、105a3的疊層、以及源極電極層或汲極電極層105b1、105b2、105b3的疊層。例如,可以使用鈦膜作為源極電極層或汲極電極層105a1、105b1,使用鋁膜作為105a2、105b2,並使用鈦膜作為105a3、105b3。
在薄膜電晶體170d中,將源極電極層或汲極電極層105a1、105b1用作蝕刻停止層,利用濕蝕刻形成源極電極層或汲極電極層105a2、105a3、105b2、105b3。使用與上述濕蝕刻相同的掩模,利用乾蝕刻形成源極電極層或汲極電極層105a1、105b1、緩衝層104a、104b。
因此,源極電極層或汲極電極層105a1與緩衝層104a的端部、源極電極層或汲極電極層105b1與緩衝層104b的端部分別對準,並且與源極電極層105a1、105b1相比,源極電極層或汲極電極層105a2、105a3、源極電極層或汲極電極層105b2、105b3的端部縮退。
由此,當用於源極電極層和汲極電極層的導電膜、以及緩衝層和半導體層在蝕刻製程中選擇比低時,層疊用作蝕刻停止層的導電膜並在其他的蝕刻條件下進行多次蝕刻製程即可。
使用圖3A至3G說明圖1A、1B的薄膜電晶體170a的製造方法。
在基板100上形成閘極電極層101、閘極絕緣層102、以及半導體膜111(參照圖3A)。基板100除了可以使用藉由熔化方法或浮法(float method)製造的無鹼玻璃基板如鋇硼矽酸鹽玻璃、硼矽酸鋁玻璃、或鋁矽酸鹽玻璃等、及陶瓷基板之外,還可以使用具有可承受本製造製程的處理溫度的耐熱性的塑膠基板等。此外,還可以使用在不銹鋼合金等金屬基板的表面上設置絕緣膜的基板。基板100的尺寸可以採用320mm×400mm、370mm×470mm、550mm×650mm、600mm×720mm、680mm×880mm、730mm×920mm、1000mm×1200mm、1100mm×1250mm、1150mm×1300mm1500mm×1800mm、1900mm×2200mm、2160mm×2460mm、2400mm×2800mm、或2850mm×3050mm等。
另外,還可以在基板100上形成絕緣膜作為基底膜。至於基底膜,可以利用CVD法或濺射法等由氧化矽膜、氮化矽膜、氧氮化矽膜、或氮氧化矽膜的單層或疊層來形成即可。
閘極電極層101使用鈦、鉬、鉻、鉭、鎢、鋁等的金屬材料或其合金材料形成。閘極電極層101可以藉由利用濺射法或真空蒸鍍法在基板100上形成導電膜,並在該導電膜上利用光微影技術或噴墨法形成掩模,並使用該掩模對導電膜進行蝕刻而形成。另外,可以利用噴墨法噴射銀、金、銅等的導電奈米膏並進行焙燒來形成閘極電極層101。另外,作為用來提高閘極電極層101的緊密性以及防止向基板或基底膜的擴散的阻擋層金屬,可以將上述金屬材料的氮化物膜設置在基板100和閘極電極層101之間。另外,閘極電極層101可以是單層結構或疊層結構,例如可以從基板100一側使用鉬膜和鋁膜的疊層、鉬膜和鋁和釹的合金膜的疊層、鈦膜和鋁膜的疊層、鈦膜、鋁膜以及鈦膜的疊層等。
注意,因為在閘極電極層101上形成半導體膜或佈線,為了防止斷裂較佳對其進行處理以使其端部形成為錐形。
閘極絕緣層102以及半導體膜111可以在不暴露於大氣的條件下連續地形成。當連續地形成時,可以在不被大氣成分或懸浮於大氣中的雜質元素污染的狀態下形成各個疊層介面。
在主動矩陣型的顯示裝置中,構成電路的薄膜電晶體的電特性重要,該電特性左右顯示裝置的性能。尤其是,在薄膜電晶體的電特性之中臨界值電壓(Vth)重要。即使在場效應遷移率高的情況下,當臨界值電壓值高、或臨界值電壓值為負時,作為電路的控制也很困難。在薄膜電晶體的臨界值電壓值高並且臨界值電壓的絕對值大的情況下,驅動電壓低的情況下薄膜電晶體不能起到開關功能,有可能成為負載。另外,當臨界值電壓值為負時,即使在閘極電壓為OV的情況下,在源極電極和汲極電極之間也有電流產生,容易變成所謂的常開啟狀態。
在n通道型的薄膜電晶體的情況下,較佳的是,只有對閘極電壓施加正的電壓才形成通道,而產生汲極電極電流的電晶體。只有提高驅動電壓才形成通道的電晶體、或即使在負的電壓狀態下也能形成通道而產生汲極電極電流的電晶體不適於用於電路的薄膜電晶體。
所以,較佳的是,以使用含有In、Ga、以及Zn的氧化物半導體膜的薄膜電晶體的閘極電壓盡可能地近於0V的正的臨界值電壓形成通道。
可以認為:氧化物半導體層的介面,即氧化物半導體層和閘極絕緣層的介面對薄膜電晶體的臨界值電壓值產生大的影響。
從而,藉由在清潔的狀態下形成這些介面,可以提高薄膜電晶體的電特性並防止製造製程的複雜化,而實現具備量產性和高性能兩者的薄膜電晶體。
尤其是,當在氧化物半導體層和閘極絕緣層之間的介面中存在有大氣中的水分時,這導致薄膜電晶體的電特性的惡化、臨界值電壓的不均勻、容易成為常開啟等的問題。藉由連續形成氧化物半導體層和閘極絕緣層,可以去除這些氫化合物。
因此,藉由在減壓下使用濺射法不暴露於大氣並連續地形成閘極絕緣層102和半導體膜111,可以實現具有良好的介面、漏電流低、並電流驅動能力高的薄膜電晶體。
另外,較佳在氧氣氛下(或氧90%以上、稀有氣體(氬)10%以下)形成閘極絕緣層102和為包含In、Ga、及Zn的氧化物半導體膜的的半導體膜111。
如上所述藉由使用濺射法連續地形成膜,提高生產性並薄膜介面的可靠性穩定。另外,藉由在氧氣氛下形成閘極絕緣層和半導體層並使其包含多的氧,可以減輕因惡化而導致的可靠性的降低且薄膜電晶體的常開啟。
閘極絕緣層102可以藉由CVD法或濺射法等並使用氧化矽膜、氮化矽膜、氧氮化矽膜、或者氮氧化矽膜來形成。圖2A、2B所示的薄膜電晶體170c是層疊閘極絕緣層102的例子。
閘極絕緣層102可以藉由依次層疊氮化矽膜或氮氧化矽膜以及氧化矽膜或氧氮化矽膜來形成。注意,可以不使閘極絕緣層具有兩層結構,而從基板一側依次層疊氮化矽膜或氮氧化矽膜、氧化矽膜或氧氮化矽膜、氮化矽膜或氮氧化矽膜的三層來形成閘極絕緣層。此外,可以使用氧化矽膜、氮化矽膜、氧氮化矽膜、或者氮氧化矽膜的單層來形成閘極絕緣層。
此外,也可以藉由電漿CVD法在閘極電極層101上形成氮化矽膜並藉由濺射法在氮化矽膜上層疊氧化矽膜作為閘極絕緣層102。也可以藉由電漿CVD法在閘極電極層101上依次層疊氮化矽膜和氧化矽膜並藉由濺射法在氧化矽膜上層疊氧化矽膜。
在此,氧氮化矽膜是指在其組成中氧含量多於氮含量的,並且其是指在其濃度範圍中包含55原子%至65原子%的氧、1原子%至20原子%的氮、25原子%至35原子%的Si以及0.1原子%至10原子%的氫。此外,氮氧化矽膜是指在其組成中氮含量多於氧含量的,並且其是指在其濃度範圍中包含15原子%至30原子%的氧、20原子%至35原子%的氮、25原子%至35原子%的Si以及15原子%至25原子%的氫。
此外,作為閘極絕緣層102,也可以使用鋁、釔、鎂或鉿的氧化物、氮化物、氧氮化物、氮氧化物中的一種或者包含至少其中兩種以上的化合物的化合物。
此外,也可以使閘極絕緣層102包含氯、氟等鹵素。將閘極絕緣層102中的鹵素的濃度設定為在濃度峰值上為1×1015 atoms/cm3 以上且1×1020 atoms/cm3 以下即可。
形成包含In、Ga及Zn的氧化物半導體膜作為半導體膜111。半導體膜111的蝕刻後的膜厚薄的區域的厚度較佳為2nm以上且200nm以下(較佳的是20nm以上且150nm以下)。例如,使用濺射法形成厚度是50nm的含有In、Ga及Zn的氧化物半導體膜作為半導體膜111。作為具體條件例,舉出:可以使用直徑是8英寸的包含In、Ga及Zn的氧化物半導體靶子,將基板和靶子之間的距離設定為170mm,將壓力設定為0.4Pa,將直流(DC)電源設定為0.5kW,並且在氬或氧氣氛下形成膜。另外,當使用脈衝直流(DC)時,可以減少碎屑,並且膜厚分佈也均勻,所以這是較佳的。
接著,使用掩模113並藉由蝕刻來處理半導體膜111,而形成半導體層103(參照圖3B)。藉由光微影技術或液滴噴射法形成掩模113,並且使用該掩模113對半導體膜111進行蝕刻,來可以形成半導體層103。
藉由將半導體層103的端部蝕刻為錐形,可以防止因水準差形狀導致的佈線的破裂。
接著,在閘極絕緣層102、半導體層103上形成具有n型導電性的金屬氧化物膜114(參照圖3C)。在具有n型導電性的金屬氧化物膜114上形成掩模116。藉由光微影技術或噴墨法形成掩模116。使用掩模116對具有n型導電性的金屬氧化物膜114進行蝕刻來進行處理,而形成具有n型導電性的金屬氧化物膜115(參照圖3D)。將具有n型導電性的金屬氧化物膜115的厚度設定為2nm以上且100nm以下(較佳的是20nm以上且50nm以下)即可。具有n型導電性的金屬氧化物膜114較佳在稀有氣體(較佳的是氬)氣氛下形成。在此,作為金屬氧化物膜114使用氧化鈦膜。作為其蝕刻方法的一例,可以使用被稀釋的氫氟酸、鹽酸、硫酸或以1:1:5的體積比混合氨水、過氧化氫水和純淨水的溶液作為蝕刻劑。
作為半導體膜111、具有n型導電性的金屬氧化物膜115等的除了濺射法以外的其他成膜方法,可以使用脈衝雷射蒸鍍法(PLD法)及電子束蒸鍍法等的氣相法。在容易控制材料的組成的觀點來看,較佳使用氣相法中的PLD法,並且在量產性的觀點來看,如上所述較佳使用濺射法。
在具有n型導電性的金屬氧化物膜115上形成導電膜117(參照圖3E)。
較佳使用鋁、銅或者添加有耐熱性提高元素如矽、鈦、釹、鈧、鉬、或小丘防止元素的鋁合金的單層或者疊層形成導電膜117。另外,也可以採用如下疊層結構:使用鈦、鉭、鉬、鎢或這些元素的氮化物形成接觸於具有n型導電性的金屬氧化物膜一側的膜,並且在其上形成鋁或鋁合金。進而,也可以採用使用鈦、鉭、鉬、鎢或這些元素的氮化物夾住鋁或鋁合金的上面及下面的結構。在此,作為導電膜117,使用鈦膜、鋁膜及鈦膜的疊層導電膜。可以以過氧化氫水或加熱鹽酸為蝕刻劑來對該疊層導電膜進行蝕刻。
當使用鈦膜、鋁膜及鈦膜的疊層時,電阻低且在鋁膜中不容易產生小丘。
藉由濺射法、真空蒸鍍法形成導電膜117。另外,也可以藉由使用銀、金、銅等的導電奈米膏,並利用絲網印刷法、噴墨法等來進行噴射並焙燒來形成導電膜117。
接著,在導電膜117上形成掩模118。藉由使用掩模118對導電膜117進行蝕刻和分離,來形成源極電極層或汲極電極層105a、105b(參照圖3F)。因為當如本實施例的圖3F所示對導電膜117進行濕蝕刻時,導電膜117被各向同性地蝕刻,所以源極電極層或汲極電極層105a、105b的端部與掩模118的端部不對準並更縮退。接著,使用掩模118對具有n型導電性的金屬氧化物膜115進行蝕刻,來形成緩衝層104a、104b(參照圖3G)。注意,雖然也根據蝕刻條件,但是在具有n型導電性的金屬氧化物膜115的蝕刻製程中,半導體層103的露出區域的一部分也有可能被蝕刻。在此情況下,雖然未圖示,但是緩衝層104a、104b之間的半導體層103的通道區域成為膜厚薄的區域。注意,因為在本實施例中分別進行緩衝層104a、104b的形成和源極電極層及汲極電極層105a、105b的形成,所以可以容易控制緩衝層104a、104b和源極電極層及汲極電極層105a、105b的端部中的不重疊的部分的區域的長度。
進而,也可以對半導體層103進行電漿處理。藉由進行電漿處理,可以恢復因半導體層103的蝕刻導致的損傷。電漿處理較佳在O2 、N2 O、更較佳的是包含氧的N2 、He、Ar氣氛下進行。另外,也可以在上述氣氛上加上Cl2 、CF4 的氣氛下進行處理。注意,電漿處理較佳以無偏壓進行。
半導體層103上的源極電極層或汲極電極層105a、105b的端部和緩衝層104a、104b的端部不對準,在源極電極層或汲極電極層105a、105b的端部的外側形成有緩衝層104a、104b的端部。
然後,去除掩模118。藉由上述製程,可以形成薄膜電晶體170a。
接著,圖4A至4D表示圖1C、1D所示的薄膜電晶體170b的製造製程。
圖4A表示在圖3B的製程中去除掩模113的狀態。在半導體層103上依次層疊具有n型導電性的金屬氧化物膜114和導電膜121(參照圖4B)。在此情況下,可以藉由濺射法不暴露於大氣並連續地形成具有n型導電性的金屬氧化物膜114和導電膜121。
在具有n型導電性的金屬氧化物膜114和導電膜121上形成掩模122,並且使用掩模122對導電膜121進行濕蝕刻而處理,而形成源極電極層或汲極電極層105a、105b(參照圖4C)。
接著,對具有n型導電性的金屬氧化物膜114進行乾蝕刻而處理,來形成緩衝層104a、104b(參照圖4D)。如圖4A至4D所示,當作為用於形成緩衝層104a、104b的蝕刻和用於形成源極電極層或汲極電極層105a、105b的蝕刻使用相同掩模時,可以減少掩模數目,因此可以實現製程的簡略化和低成本化。
也可以在薄膜電晶體170a、170b上形成絕緣膜作為保護膜。可以與閘極絕緣層同樣地形成保護膜。注意,因為保護膜用於防止懸浮在大氣中的有機物、金屬物、水蒸氣等的污染雜質的侵入,所以較佳採用緻密的膜。例如,在薄膜電晶體170a、170b上形成氧化矽膜和氮化矽膜的疊層作為保護膜即可。
另外,較佳在形成半導體層103之後進行加熱處理。加熱處理只要是成膜之後就可以在任何製程中進行,但是可以在剛形成半導體膜之後、導電膜117的形成之後、保護膜的形成之後等進行。另外,也可以兼作其他加熱處理進行。另外,將加熱溫度設定為300℃以上且400℃以下,較佳地設定為350℃即可。在如圖2所示那樣連續形成半導體層103及緩衝層104a、104b的情況下,也可以在進行疊層之後進行加熱處理。加熱處理還可以以與半導體層103和緩衝層104a、104b不同製程進行多次。
源極電極層或汲極電極層105a、105b的端部和緩衝層104a、104b的端部不對準,因此源極電極層或汲極電極層105a、105b的端部間之距離是長的,而可以防止源極電極層或汲極電極層105a、105b之間的漏電流、短路。因此,可以製造可靠性高且耐壓高的薄膜電晶體。
另外,也可以如圖2A、2B的薄膜電晶體170c那樣採用使緩衝層104a、104b的端部和源極電極及汲極電極的端部對準的形狀。當使用乾蝕刻進行用於形成源極電極層或汲極電極層105a、105b的蝕刻及用於形成緩衝層104a、104b的蝕刻時,可以形成為如圖2A、2B的薄膜電晶體171c那樣的形狀。另外,藉由以源極電極及汲極電極為掩模對具有n型導電性的金屬氧化物膜114進行蝕刻而形成緩衝層104a、104b,也可以形成為如圖2A、2B的薄膜電晶體170c那樣的形狀。
當採用不設置緩衝層(具有n型導電性的金屬氧化物層)的閘極電極層、閘極絕緣層、半導體層(含有In、Ga以及Zn的氧化物半導體層)、源極電極層和汲極電極層的疊層結構時,閘極電極層和源極電極層或汲極電極層之間的距離變近而導致在其之間產生的寄生電容增加。並且,該寄生電容的增加隨著半導體層的薄膜化變得更顯著。在本實施例中,由於薄膜電晶體採用設置具有n型導電性的金屬氧化物層那樣的載子濃度高的緩衝層的閘極電極層、閘極絕緣層、半導體層、緩衝層、源極電極層和汲極電極層的疊層結構,所以即使半導體層的厚度薄也可以抑制寄生電容。
根據本實施例可以得到光電流小、寄生電容小、開關比高的薄膜電晶體,而可以製造具有良好的工作特性的薄膜電晶體。因此,可以提供具有電特性高並可靠性好的薄膜電晶體的半導體裝置。
實施例2
本實施例是根據本發明的一實施例的多閘極結構的薄膜電晶體的例子。從而,除了閘極電極層以外可以與實施例1同樣,因此省略與實施例1相同的部分、具有與實施例1同樣的功能的部分及製程的重複說明。
在本實施例中,使用圖5A和5B、圖6A和6B、圖7A和7B說明用於半導體裝置的薄膜電晶體。
圖5A是表示薄膜電晶體171a的平面圖,而圖5B相當於沿線E1-E2的薄膜電晶體171a的截面圖。
如圖5A、5B所示,在基板150上設置有包括閘極電極層151a、151b、半導體層153a、153b、緩衝層154a、154b、154c、源極電極層及汲極電極層155a、155b的多閘極結構的薄膜電晶體171a。
半導體層153a、153b是包含In、Ga及Zn的氧化物半導體層,而緩衝層154a、154b、154c是具有n型導電性的金屬氧化物層。用作源區或汲區(n+ 層)的緩衝層154a、154b、154c的載子濃度高於半導體層153a、153b的載子濃度。
半導體層153a和半導體層153b隔著緩衝層154c而彼此電連接,並且半導體層153a隔著緩衝層154a電連接到源極電極層或汲極電極層155a,半導體層153b隔著緩衝層154b電連接到源極電極層或汲極電極層155b。
圖6A及6B表示另一結構的多閘極結構的薄膜電晶體171b。圖6A是表示薄膜電晶體171b的平面圖,而圖6B相當於沿圖6A中的線F1-F2的薄膜電晶體171b的截面圖。圖6A及6B的薄膜電晶體171b中,在緩衝層154c上設置使用與源極電極層及汲極電極層155a、155b相同製程形成的佈線層156,並且半導體層153a和半導體層153b通過緩衝層154c和佈線層156電連接。
圖7A及7B表示另一結構的多閘極結構的薄膜電晶體171c。圖7A是表示薄膜電晶體171c的平面圖,而圖7B相當於沿圖7A中的線G1-G2的薄膜電晶體171c的截面圖。圖7A及7B中的薄膜電晶體171c是形成半導體層153a和半導體層153b作為連續的一層半導體層153的例子。半導體層153設置得藉由閘極絕緣層152跨越閘極層151a、151b。
如上所述,在根據本發明的一實施例的多閘極結構的薄膜電晶體中,既可以連續地設置形成在各閘極電極層上的半導體層,又可以隔著緩衝層及佈線層等並電連接多個半導體層地設置此。
根據本發明的一實施例的多閘極結構的薄膜電晶體的截止電流少,因此包括這種薄膜電晶體的半導體裝置可以賦予高電特性及高可靠性。
雖然在本實施例中表示具有兩個閘極電極層的雙閘極結構的例子作為多閘極結構,但是本發明也可以用於具有更多的閘極電極層的三閘極結構等。
實施例3
本實施例是在根據本發明的一實施例的薄膜電晶體中層疊緩衝層的例子。從而,其他製程可以與實施例1或實施例2同樣的進行,因此省略與實施例1或實施例2相同的部分、具有同樣的功能的部分及製程的重複說明。
在本實施例中,使用圖8說明用於半導體裝置的薄膜電晶體173。
如圖8所示,在基板100上設置有包括閘極電極層101、半導體層103、緩衝層106a、106b、緩衝層104a、104b、源極電極層或汲極電極層105a、105b的薄膜電晶體173。
在本實施例的薄膜電晶體173中,在半導體層103和緩衝層104a、104b之間分別設置有緩衝層106a、106b作為第二緩衝層。
半導體層103是包含In、Ga及Zn的氧化物半導體層,緩衝層104a、104b是金屬氧化物層,並且緩衝層106a、106b是包含In、Ga及Zn的氧化物半導體層和金屬氧化物層的混合層。藉由利用金屬氧化物靶子和包含In、Ga及Zn的氧化物半導體靶子進行的雙濺射,可以形成緩衝層106a、106b。作為金屬氧化物層,可以使用氧化鈦、氧化鉬、氧化鋅、氧化銦、氧化鎢、氧化鎂、氧化鈣、氧化錫、氧化鎵等,特別較佳的是氧化鈦。另外,可以使緩衝層104a、104b、106a、106b含有n型或p型的雜質元素。至於雜質元素,例如可以舉出銦、鎵、鋅、鎂、鋁、鈦、鐵、錫、鈣、鈧、釔、鋯、鉿、硼、鉈、鍺、鉛等。藉由使用不同種類的金屬,可以提高金屬氧化物中的載子濃度。
設置在半導體層103和緩衝層104a、104b之間的第二緩衝層(緩衝層106a、106b)的載子濃度高於半導體層103的載子濃度,並低於緩衝層104a、104b的載子濃度。緩衝層104a、104b用作n+ 層,而第二緩衝層(緩衝層106a、106b)用作n- 層。
如上所述,設置在半導體層和源極電極層或汲極電極層之間的緩衝層可以採用疊層結構,而控制其載子濃度以使其從半導體層向源極電極層或汲極電極層上升。
根據本發明的一實施例的具有疊層緩衝層的薄膜電晶體的截止電流小,因此包括這種薄膜電晶體的半導體裝置可以賦予高電特性及高可靠性。另外,藉由使載子密度從半導體層103向源極電極層或汲極電極層上升地形成傾斜,可以降低半導體層103和源極電極層或汲極電極層之間的接觸電阻。另外,藉由設置第二緩衝層,更可以緩和集中在源極電極層或汲極電極層與半導體層103之間的接合介面中的電場。
本實施例可以與其他實施例適當地組合來實施。
實施例4
本實施例是與實施例1中的薄膜電晶體的形狀及製造方法的一部分不同的例子。從而,除此以外的結構可以與實施例1同樣,因此省略與實施例1相同的部分、具有與實施例1同樣的功能的部分及製程的重複說明。
在本實施例中,使用圖9A至圖10D說明用於顯示裝置的薄膜電晶體174及其製造製程。圖9A相當於薄膜電晶體174的平面圖,而圖9B及圖10A至10D相當於沿圖9A中的線D1-D2的薄膜電晶體及其製造製程的截面圖。
如圖9A、9B所示,在基板100上設置有包括閘極電極層101、半導體層103、緩衝層104a、104b、源極電極層或汲極電極層105a、105b的薄膜電晶體174。
半導體層103是包含In、Ga及Zn的氧化物半導體層,緩衝層104a、104b是具有n型導電性的金屬氧化物層。用作源區或汲區(n+ 層)的緩衝層104a、104b的載子濃度比半導體層103高。
半導體層103隔著緩衝層104a電連接到源極電極層或汲極電極層105a,並且隔著緩衝層104b電連接到源極電極層或汲極電極層105b。
使用圖10A至10D說明薄膜電晶體174的製造製程。在基板100上形成閘極電極層101。接著,在閘極電極層101上依次形成閘極絕緣層102、包含In、Ga及Zn的氧化物半導體膜的半導體膜131、具有n型導電性的金屬氧化物膜132、導電膜133(參照圖10A)。
可以不暴露於大氣並連續地形成閘極絕緣層102、包含In、Ga及Zn的氧化物半導體膜的半導體膜131、具有n型導電性的金屬氧化物膜132、導電膜133。因為藉由不暴露於大氣並連續地形成膜,可以在不被大氣成分或懸浮於大氣中的雜質元素污染的狀態下形成各個疊層介面,所以可以降低薄膜電晶體的特性不均勻性。
在本實施例中,表示使用高級灰度掩模進行曝光以形成掩模135的例子。形成抗蝕劑以形成掩模135。作為抗蝕劑,可以使用正性抗蝕劑或負性抗蝕劑。在此,使用正性抗蝕劑進行表示。
接著,作為光掩模使用多級灰度掩模,並且對抗蝕劑照射光,而對抗蝕劑進行曝光。
多級灰度掩模指的是以曝光部分、中間曝光部分以及未曝光部分可以進行三級的曝光的掩模,並且藉由一次的曝光及顯影製程,可以形成具有多個(典型地具有兩個)厚度區域的抗蝕劑掩模。因此,藉由使用多級灰度掩模,可以縮減曝光掩模的數目。
作為多級灰度掩模的代表例,具有灰色調掩模以及半色調掩模。
灰色調掩模由透光基板、形成在其上的遮光部及衍射光柵構成。在遮光部中,光透過率為0%。另一方面,衍射光柵可以藉由將狹縫、點、網眼等的光透過部的間隔設定為用於曝光的光的解析度限度以下的間隔來控制光透過率。注意,可以使用具有週期性的狹縫、點、網眼以及具有非週期性的狹縫、點、網眼兩者作為衍射光柵。
作為透光基板,可以使用石英等的透光基板。遮光部及衍射光柵可以使用鉻或氧化鉻等的吸收光的遮光材料形成。
在對灰色調掩模照射曝光光線的情況下,在遮光部中,光透過率為0%,而在沒設置有遮光部及衍射光柵的區域中,光透過率為100%。另外,在衍射光柵中,可以以10%至70%的範圍內調整光透過率。藉由調整衍射光柵的狹縫、點或網眼的間隔及柵距,可以調整衍射光柵中的光透過率。
半色調掩模由透光基板、形成在其上的半透過部以及遮光部構成。作為半透過部,可以使用MoSiN、MoSi、MoSiO、MoSiON、CrSi等。遮光部可以使用鉻或氧化鉻等的吸收光的遮光材料形成。
在對半色調掩模照射曝光光線的情況下,在遮光部中,光透過率為0%,而在沒設置有遮光部及半透過部的區域中,光透過率為100%。另外,在半透過部中,可以以10%至70%的範圍內調整光透過率。半透過部中的光透過率可以根據半透過部的材料調整。
藉由使用多級灰度掩模來進行曝光之後進行顯影,如圖10B所示可以形成具有膜厚不同的區域的掩模135。
接著,使用掩模135對半導體膜131、金屬氧化物膜132、導電膜133進行蝕刻並進行分離。其結果是,可以形成半導體層103、具有n型導電性的金屬氧化物膜137及導電膜138(參照圖10B)。
接著,對掩模135進行灰化。其結果,掩模的面積縮小並且其厚度減薄。此時,膜厚薄的區域的掩模的抗蝕劑(重疊於閘極電極層101的一部分的區域)被去掉,而可以形成被分離的掩模139(參照圖10C)。
使用掩模139對導電膜138進行蝕刻,而形成源極電極層或汲極電極層105a、105b。因為當如本實施例所示對導電膜138進行濕蝕刻,導電膜138各向同性地被蝕刻,所以掩模139的端部和源極電極層或汲極電極層105a、105b的端部不對準而其進一步縮退,而在源極電極層或汲極電極層105a、105b的外側突出具有n型導電性的金屬氧化物膜137及半導體層103。接著,使用掩模139對具有n型導電性的金屬氧化物膜137進行蝕刻,而形成緩衝層104a、104b(參照圖10D)。注意,在相對於半導體層103的金屬氧化物膜137的蝕刻選擇比小的情況下,當金屬氧化物膜137被蝕刻時半導體層103的露出區域的一部分被蝕刻,而具有未圖示的槽部。
然後,去除掩模139。
藉由上述製程,可以製造如圖9A、9B所示的薄膜電晶體174。
如本實施例所示,藉由利用使用多級灰度掩模形成的具有多個(典型的是兩個)厚度的抗蝕劑掩模,可以縮減抗蝕劑掩模數,因此可以實現製程的簡化和低成本化。
本實施例可以與其他實施例適當地組合來實施。
實施例5
在本實施例中,表示至少不使閘極絕緣膜和氧化物半導體層的疊層接觸於大氣地進行連續成膜的反交錯型薄膜電晶體的製造例子。在本實施例,表示直至進行連續成膜的製程的製程,而作為後面的製程根據實施例1至4中的任一個製造薄膜電晶體即可。
在本說明書中,連續成膜是指如下狀態:在從利用濺射法進行的第一成膜製程到利用濺射法進行的第二成膜製程的一系列製程中,放置有被處理基板的氣氛不接觸於大氣等的污染氣氛而一直控制為真空或惰性氣體氣氛(氮氣氛或稀有氣體氣氛)。藉由進行連續成膜,可以避免水分等再附著於清淨化的被處理基板上而進行成膜。
在相同處理室內進行從第一成膜製程到第二成膜製程的一系列製程的狀態包括在本說明書中的連續成膜的範圍內。
另外,當在不同處理室內進行從第一成膜製程到第二成膜製程的一系列製程時,在結束第一成膜製程之後,不接觸於大氣地在處理室之間進行基板搬運,然後進行第二成膜,這個狀態也包括在本說明書中的連續成膜的範圍內。
注意,在第一成膜製程和第二成膜製程之間具有基板搬運製程、對準製程、緩冷製程或者加熱或冷卻基板以將其設定為第二製程所需要的溫度的製程等的狀態也包括在本說明書中的連續成膜的範圍內。
但是在第一成膜製程和第二成膜製程之間具有清洗製程、濕蝕刻、抗蝕劑形成等的使用液體的製程的情況不包括在本說明書中的連續成膜的範圍內。
在不暴露於大氣地進行連續成膜的情況下,較佳使用如圖12所示那樣的多室型製造裝置。
在製造裝置的中央部中設置有具有搬運基板的搬運機構(典型的是搬運機械81)的搬運室80,並且搬運室80聯結有卡匣(cassette)室82,該卡匣室82設置收納有搬入及搬出到搬運室80內的多個基板的卡匣盒(cassette case)。
另外,搬運室80藉由閘閥84至88分別連接到多個處理室。在此,表示五個處理室連接到上面形狀是六角形的搬運室80的例子。另外,藉由改變搬運室的上面形狀,可以改變能夠連接的處理室數。例如採用四角形則可以連接三個處理室,而採用八角形則可以連接七個處理室。
在五個處理室中,將至少一個處理室設定為進行濺射的濺射處理室。至少在濺射處理室的處理室內部中,設置有濺射靶子、用於對靶子進行濺射的電力施加機構、氣體導入單元、將基板保持在預定位置的基板支架等。另外,在濺射處理室中設置有控制處理室內的壓力的壓力控制單元以將濺射處理室內處於減壓狀態。
濺射法包括如下方法:作為濺射電源使用高頻電源的RF濺射法、DC濺射法以及以脈衝方式施加偏壓的脈衝DC濺射法。RF濺射法主要用於形成絕緣膜,而DC濺射法主要用於形成金屬膜。
另外,也有可以設置材料不同的多個靶子的多元濺射裝置。多元濺射裝置既可以在同一處理室中層疊形成不同的材料膜,又可以在同一處理室中同時對多種材料進行放電而進行成膜。
另外,也有使用磁控管濺射法的濺射裝置和使用ECR濺射法的濺射裝置:在使用磁控管濺射法的濺射裝置中,在處理室內部具備磁鐵機構;而在使用ECR濺射法的濺射裝置中,不使用輝光放電而利用使用微波產生的電漿。
作為濺射處理室,適當地使用上述多樣的濺射法。
另外,作為成膜方法具有反應濺射法、偏壓濺射法:在反應濺射法中,當進行成膜時使靶子物質和濺射氣體成分起化學反應而形成這些化合物薄膜;而在偏壓濺射法中,當進行成膜時對基板也施加電壓。
另外,將在五個處理室中的其他處理室之一設定為在進行濺射之前進行基板的預熱等的加熱處理室、在進行濺射之後冷卻基板的冷卻處理室或進行電漿處理的處理室。
接著,說明製造裝置的工作的一例。
將容納有使被成膜面朝向下面的基板94的基板卡匣設置在卡匣室82,並利用設置在卡匣室82中的真空排氣單元使卡匣室處於減壓狀態。注意,預先對各處理室及搬運室80的內部利用設置在它們中的真空排氣單元進行減壓。藉由上述步驟,當在各處理室之間搬運基板時可以不接觸大氣地維持清潔的狀態。
注意,在使被成膜面朝向下面的基板94上預先至少設置有閘極電極。例如,在基板和閘極電極之間也可以設置藉由電漿CVD法可以得到的氮化矽膜、氮氧化矽膜等的基底絕緣膜。在作為基板94使用包含鹼金屬的玻璃基板的情況下,基底絕緣膜具有如下作用:抑制因鈉等的可動離子從基板侵入到其上的半導體區域中而使TFT的電特性變化。
在此,使用藉由電漿CVD法形成覆蓋閘極電極的氮化矽膜,以形成第一層的閘極絕緣膜的基板。藉由電漿CVD法形成的氮化矽膜緻密,並藉由將它用作第一層的閘極絕緣膜可以抑制針孔等的產生。注意,雖然在此示出閘極絕緣膜是疊層的例子,但是不局限於此而也可以採用單層或三層以上的疊層。
接著,開啟閘閥83並利用搬運機械81從卡匣抽出第一個基板94,開啟閘閥84並將第一個基板94搬運到第一處理室89中,並且關閉閘閥84。在第一處理室89中,利用加熱器或燈加熱對基板進行加熱來去除附著在基板94上的水分等。特別是,因為當閘極絕緣膜包含水分時,有TFT的電特性變化的憂慮,所以進行濺射成膜之前的加熱是有效的。注意,當在卡匣室82中設置基板的步驟中充分地去除水分時,不需要進行該加熱處理。
此外,也可以在第一處理室89中設置電漿處理單元,並對第一層的閘極絕緣膜的表面進行電漿處理。另外,還可以在卡匣室82中設置加熱單元並在卡匣室82中進行加熱以去除水分。
接著,開啟閘閥84並利用搬運機械81將基板搬運到搬運室80,開啟閘閥85將基板搬運到第二處理室90中,並且關閉閘閥85。
在此,作為第二處理室90,採用使用RF磁控濺射法的濺射處理室。在第二處理室90中,形成用作第二層的閘極絕緣膜的氧化矽膜(SiOx膜)。作為第二層的閘極絕緣膜,除了氧化矽膜之外,還可以使用氧化鋁膜(Al2 O3 膜)、氧化鎂膜(MgOx膜)、氮化鋁膜(AlNx膜)、氧化釔膜(YOx膜)等。
此外,也可以對第二層的閘極絕緣膜中添加少量的例如氟、氯等的鹵素來將鈉等的可動離子固定化。作為其方法,在處理室中引入包含鹵素的氣體進行濺射。但是,在引入包含鹵素元素的氣體的情況下,處理室的排氣單元需要設置有除害裝置。較佳將使閘極絕緣膜包含的鹵素元素的濃度設定為如下濃度:藉由使用SIMS(二次離子質譜分析計)的分析而可以得到的濃度峰值在1×1015 cm-3 以上且1×1020 cm-3 以下的範圍內。
在得到SiOx膜的情況下,可以採用如下方法:作為靶子使用人工石英並使用稀有氣體,典型地使用氬的濺射法;或作為靶子使用單晶矽並與氧氣體起化學反應而得到SiOx膜的反應濺射法。在此,為了使SiOx膜包含極多的氧,作為靶子使用人工石英,在只有氧的氣氛下,或在氧為90%以上且Ar為10%以下的氣氛下進行濺射,來形成具有過量的氧的SiOx膜。
在形成SiOx膜之後,以不接觸大氣的方式開啟閘閥85並利用搬運機械81將基板搬運到搬運室80,開啟閘閥86並將基板搬運到第三處理室91中,並且關閉閘閥86。
在此,作為第三處理室91,採用使用DC磁控濺射法的濺射處理室。在第三處理室91中,形成包含In、Ga及Zn的氧化物半導體膜(IGZO膜)作為半導體層。可以在稀有氣氛下或氧氣氛下使用包含In、Ga及Zn的氧化物半導體靶子進行成膜。在此,為了使IGZO膜包含極多的氧,在只有氧的氣氛下,或在氧為90%以上且Ar為10%以下的氣氛下作為靶子使用包含In、Ga及Zn的氧化物半導體,並進行採用脈衝DC濺射法的濺射,來形成具有過量的氧的IGZO膜。
如上所述,藉由以不接觸大氣的方式連續形成具有過量的氧的SiOx膜和具有過量的氧的IGZO膜,因為其彼此是具有過量的氧的膜所以可以使其介面狀態穩定,並提高TFT的可靠性。當在形成IGZO膜之前基板接觸於大氣時,水分等附著在基板上並對介面狀態造成壞影響,因此有引起臨界值的不均勻性、電特性退化、成為常開啟狀態的TFT等的憂慮。水分是氫化合物,而藉由以不接觸於大氣的方式進行連續成膜,可以防止氫化合物存在於介面中。從而,藉由進行連續成膜,可以減少臨界值的不均勻性,防止電特性的退化,並且減少TFT移動到常開啟一側的狀態,較佳避免該移動。
此外,也可以藉由在第二處理室90的濺射處理室中設置人工石英的靶子和包含In、Ga及Zn的氧化物半導體靶子兩者,並使用擋板按順序層疊而進行連續形成,在相同的處理室中進行層疊。在靶子和基板之間設置擋板,打開進行成膜的靶子的擋板,而關閉不進行成膜的靶子的擋板。在相同的處理室中進行層疊的優點是可減少所使用的處理室數並可以防止當在不同的處理室之間搬運基板時微粒等附著在基板上。
接著,不使接觸於大氣地開啟閘閥86並使用搬運機械81將基板搬運到搬運室80。
在不使用灰色調掩模的製程中,在此藉由卡匣室從製造裝置搬出基板並使用光微影技術對具有過量的氧的IGZO膜進行構圖。但是在使用灰色調掩模的製程中,繼續進行以下所示的連續成膜。
接著,不接觸於大氣地開啟閘閥87,將基板搬運到第四處理室92內,並且關閉閘閥87。
在此,作為第四處理室92,採用使用DC磁控濺射法的濺射處理室。在第四處理室92中,形成緩衝層。在本實施例中,表示形成氧化鈦膜(TiOx膜)作為用於緩衝層的顯示n型導電性的金屬氧化物膜的例子。在第四處理室92的濺射處理室導入氧氣體,並使用鈦的靶子進行反應濺射法,而形成TiOx膜。也可以使用對鈦靶子添加In、Ga或Zn的靶子。另外,也可以使用對鈦靶子添加Mg或Al的靶子。該TiOx膜用作源區或汲區。
另外,也可以在包含In、Ga及Zn的氧化物半導體膜和緩衝層之間藉由連續成膜形成載子濃度比半導體層高並載子濃度比緩衝層低的第二緩衝層(n- 層)。在作為第二緩衝層使用包含In、Ga及Zn的氧化物半導體層和緩衝層的混合層的情況下,在同一處理室內設置包含In、Ga及Zn的氧化物半導體靶子和鈦靶子兩者,使用擋板依次層疊進行連續成膜。首先,關閉鈦靶子的擋板,形成包含In、Ga及Zn的氧化物半導體膜。接著,開啟鈦靶子的擋板,同時形成包含In、Ga及Zn的氧化物半導體膜和TiOx。接著,藉由關閉包含In、Ga及Zn的氧化物半導體的靶子的擋板,並形成TiOx膜,可以在半導體層上依次形成n- 層、n+ 層。
接著,不接觸大氣地開啟閘閥87並利用搬運機械81將基板搬運到搬運室80,開啟閘閥88將基板搬運到第五處理室93中,並且關閉閘閥88。
在本實施例中,作為第五處理室93,採用使用DC磁控濺射法的濺射處理室。在第五處理室93中,形成成為源極電極或汲極電極的金屬多層膜。在第五處理室93的濺射處理室中設置鈦靶子和鋁靶子兩者,並使用擋板按順序層疊進行連續成膜來在同一個處理室中進行層疊。在此,在鈦膜上層疊鋁膜,而且在鋁膜上層疊鈦膜。
如上所述,在使用灰色調掩模的情況下,可以不接觸於大氣地連續形成具有過量的氧的SiOx膜、具有過量的氧的IGZO膜、金屬氧化物膜和金屬多層膜。特別是,可以將具有過量的氧的IGZO膜的介面狀態更穩定化,提高TFT的可靠性。在IGZO膜的形成前後基板接觸於大氣的情況下,水分等附著在基板上,對介面狀態造成壞影響,並且有引起臨界值的不均勻,電特性的退化,成為常開啟的TFT的狀態等的憂慮。因為水分是氫化合物,所以藉由不接觸於大氣地連續形成,可以防止氫化合物存在於IGZO膜的介面。從而,藉由連續形成四個膜,可以減少臨界值的不均勻性,防止電特性的退化,並且減少TFT移動到常開啟一側的狀態,較佳避免該移動。
另外,藉由不接觸於大氣地連續形成金屬氧化物膜和金屬多層膜,在金屬氧化物膜和金屬多層膜之間可以實現良好的介面狀態,而可以降低接觸電阻。
另外,也可以不使用第四處理室92而在第五處理室93中連續形成TiOx膜和金屬多層膜。在此情況下,藉由使用擋板依次層疊而連續形成,在同一處理室內進行層疊。在此,使用擋板遮擋鋁靶子,並導入氧氣體進行反應濺射,而形成氧化鈦膜(TiOx膜)。接著,從第五處理室93排出氧氣體而導入氬氣體,進行濺射,以形成鈦膜。接著,使用擋板遮擋鈦靶子,在鈦膜上層疊鋁膜,然後使用擋板遮擋鋁靶子,在鋁膜上層疊鈦膜。在相同的處理室中進行層疊的優點是可以減少所使用的處理室數並可以防止當在不同的處理室之間搬運基板時微粒等附著在基板上。
在反復進行上述製程對卡匣盒內的基板進行成膜處理,而結束多個基板的處理之後,將真空狀態的卡匣室暴露於大氣並取出基板及卡匣。
另外,在第一處理室89中可以進行具有過量的氧的IGZO膜的形成之後的加熱處理,具體而言可以進行300℃至400℃的加熱處理,較佳的是350℃以上的加熱處理。藉由進行該加熱處理,可以提高反交錯型薄膜電晶體的電特性。該加熱處理只要在具有過量的氧的IGZO膜的成膜之後進行,則沒有特別的限制,例如可以在剛形成具有過量的氧的IGZO膜之後或在剛形成金屬多層膜之後進行該加熱處理。
接著,使用灰色調掩模對各疊層膜進行構圖。即可以使用乾蝕刻、濕蝕刻進行形成,又可以在多次蝕刻中分別選擇性地進行蝕刻。
在以下的製程中,根據上述實施例4可以製造反交錯型薄膜電晶體。
雖然在此以多室方式的製造裝置為例子進行說明,但是也可以使用串聯聯結濺射處理室的串列方式的製造裝置來不接觸於大氣地進行連續成膜。
此外,圖12所示的裝置中採用將被成膜面朝向下面,即採用所謂的朝下方式的處理室,但是也可以採用將基板豎為垂直的縱向安裝方式的處理室。縱向安裝方式的處理室具有其占地面積比朝下方式的處理室小的優點,並且當使用因基板的自重而會彎曲的大面積的基板時是有效。
實施例6
在實施例中,以下說明在同一基板上至少製造驅動電路的一部分和配置在像素部中的薄膜電晶體的例子。
根據實施例1至4形成配置在像素部中的薄膜電晶體。此外,因為實施例1至實施例4所示的薄膜電晶體是n通道型TFT,所以將可以由n通道型TFT構成的驅動電路的一部分形成在與像素部的薄膜電晶體相同的基板上。
圖13A示出主動矩陣型液晶顯示裝置的方塊圖的一例。圖13A所示的顯示裝置在基板5300上包括:具有多個具備顯示元件的像素的像素部5301;選擇各像素的掃描線驅動電路5302;以及控制對被選擇了的像素的視頻信號輸入的信號線驅動電路5303。像素部5301藉由從信號線驅動電路5303在行方向上延伸地配置的多個信號線S1-Sm(未圖示)與信號線驅動電路5303連接,藉由從掃描線驅動電路5302在列方向上延伸地配置的多個掃描線G1-Gn(未圖示)與掃描線驅動電路5302連接,並且具有對應於信號線S1-Sm以及掃描線G1-Gn配置為矩陣形的多個像素(未圖示)。並且,各個像素與信號線Sj(信號線S1-Sm中任一)、掃描線Gj(掃描線G1-Gn中任一)連接。此外,實施例1至4所示的薄膜電晶體是n通道型TFT,參照圖14說明由n通道型TFT構成的信號線驅動電路。
圖14所示的信號線驅動電路包括:驅動器IC5601;開關群5602_1至5602_M;第一佈線5611;第二佈線5612;第三佈線5613;以及佈線5621_1至5621_M。開關群5602_1至5602_M分別包括第一薄膜電晶體5603a、第二薄膜電晶體5603b以及第三薄膜電晶體5603c。
驅動器IC5601連接到第一佈線5611、第二佈線5612、第三佈線5613及佈線5621_1至5621_M。而且,開關群5602_1至5602_M分別連接到第一佈線5611、第二佈線5612、第三佈線5613及分別對應於開關群5602_1至5602_M的佈線5621_1至5621_M。而且,佈線5621_1至5621_M分別藉由第一薄膜電晶體5603a、第二薄膜電晶體5603b及第三薄膜電晶體5603c連接到三個信號線。例如,第J行的佈線5621_J(佈線5621_1至5621_M中任一個)分別藉由開關群5602_J所具有的第一薄膜電晶體5603a、第二薄膜電晶體5603b及第三薄膜電晶體5603c連接到信號線Sj-1、信號線Sj、信號線Sj+1。注意,對第一佈線5611、第二佈線5612、第三佈線5613分別輸入信號。
注意,驅動器IC5601較佳形成在單晶基板上。再者,開關群5602_1至5602_M較佳形成在與實施例1至4所示的像素部相同的基板上。因此,較佳藉由FPC等連接驅動器IC5601和開關群5602_1至5602_M。接著,參照圖15的時序圖說明圖14所示的信號線驅動電路的工作。注意,圖15的時序圖示出選擇第i列掃描線Gi時的時序圖。再者,第i列掃描線Gi的選擇期間被分割為第一子選擇期間T1、第二子選擇期間T2及第三子選擇期間T3。而且,圖14的信號線驅動電路在其他列的掃描線被選擇的情況下也進行與圖15相同的工作。
注意,圖15的時序圖示出第J行佈線5621_J分別藉由第一薄膜電晶體5603a、第二薄膜電晶體5603b及第三薄膜電晶體5603c連接到信號線Sj-1、信號線Sj、信號線Sj+1的情況。
注意,圖15的時序圖示出第i列掃描線Gi被選擇的時序、第一薄膜電晶體5603a的導通/截止的時序5703a、第二薄膜電晶體5603b的導通/截止的時序5703b、第三薄膜電晶體5603c的導通/截止的時序5703c及輸入到第J行佈線5621_J的信號5721_J。注意,在第一子選擇期間T1、第二子選擇期間T2及第三子選擇期間T3中,對佈線5621_1至佈線5621_M分別輸入不同的視頻信號。例如,在第一子選擇期間T1中輸入到佈線5621_J的視頻信號輸入到信號線Sj-1,在第二子選擇期間T2中輸入到佈線5621_J的視頻信號輸入到信號線Sj,在第三子選擇期間T3中輸入到佈線5621_J的視頻信號輸入到信號線Sj+1。再者,在第一子選擇期間T1、第二子選擇期間T2及第三子選擇期間T3中輸入到佈線5621_J的視頻信號分別為Data_j-1、Data_j、Data_j+1。
如圖15所示,在第一子選擇期間T1中,第一薄膜電晶體5603a導通,第二薄膜電晶體5603b及第三薄膜電晶體5603c截止。此時,輸入到佈線5621_J的Data_j-1藉由第一薄膜電晶體5603a輸入到信號線Sj-1。在第二子選擇期間T2中,第二薄膜電晶體5603b導通,而第一薄膜電晶體5603a及第三薄膜電晶體5603c截止。此時,輸入到佈線5621_J的Data_j藉由第二薄膜電晶體5603b輸入到信號線Sj。在第三子選擇期間T3中,第三薄膜電晶體5603c導通,而第一薄膜電晶體5603a及第二薄膜電晶體5603b截止。此時,輸入到佈線5621_J的Data_j+1藉由第三薄膜電晶體5603c輸入到信號線Sj+1。據此,圖14的信號線驅動電路藉由將一個閘極選擇期間分割為三個來可以在一個閘極選擇期間中將視頻信號從一個佈線5621輸入到三個信號線。因此,圖14的信號線驅動電路可以將形成驅動器IC5601的基板和形成有像素部的基板的連接數設定為信號線數的大約1/3。藉由將連接數設定為大約1/3,圖14的信號線驅動電路可以提高可靠性、成品率等。
注意,只要能夠如圖14所示,將一個閘極選擇期間分割為多個子選擇期間,並在各子選擇期間中從某一個佈線向多個信號線分別輸入視頻信號,就對於薄膜電晶體的配置、數量及驅動方法等沒有限制。例如,當在三個以上的子選擇期間的每一個期間中從一個佈線將視頻信號分別輸入到三個以上的信號線時,追加薄膜電晶體及用於控制薄膜電晶體的佈線,即可。但是,當將一個閘極選擇期間分割為四個以上的子選擇期間時,一個子選擇期間變短。因此,較佳將一個閘極選擇期間分割為兩個或三個子選擇期間。
作為另一個例子,也可以如圖16的時序圖所示,將一個選擇期間分割為預充電期間Tp、第一子選擇期間T1、第二子選擇期間T2、第三子選擇期間T3。再者,圖16的時序圖示出選擇第i列掃描線Gi的時序、第一薄膜電晶體5603a的導通/截止的時序5803a、第二薄膜電晶體5603b的導通/截止的時序5803b、第三薄膜電晶體5603c的導通/截止的時序5803c以及輸入到第J行佈線5621_J的信號5821_J。如圖16所示,在預充電期間Tp中,第一薄膜電晶體5603a、第二薄膜電晶體5603b及第三薄膜電晶體5603c導通。此時,輸入到佈線5621_J的預充電電壓Vp藉由第一薄膜電晶體5603a、第二薄膜電晶體5603b及第三薄膜電晶體5603c分別輸入到信號線Sj-1、信號線Sj、信號線Sj+1。在第一子選擇期間T1中,第一薄膜電晶體5603a導通,第二薄膜電晶體5603b及第三薄膜電晶體5603c截止。此時,輸入到佈線5621_J的Data_j-1藉由第一薄膜電晶體5603a輸入到信號線Sj-1。在第二子選擇期間T2中,第二薄膜電晶體5603b導通,第一薄膜電晶體5603a及第三薄膜電晶體5603c截止。此時,輸入到佈線5621_J的Data_j藉由第二薄膜電晶體5603b輸入到信號線Sj。在第三子選擇期間T3中,第三薄膜電晶體5603c導通,第一薄膜電晶體5603a及第二薄膜電晶體5603b截止。此時,輸入到佈線5621_J的Data_j+1藉由第三薄膜電晶體5603c輸入到信號線Sj+1。
據此,因為應用圖16的時序圖的圖14的信號線驅動電路可以藉由在子選擇期間之前提供預充電選擇期間來對信號線進行預充電,所以可以高速地進行對像素的視頻信號的寫入。注意,在圖16中,使用相同的附圖標記來表示與圖15相同的部分,而省略相同的部分或具有相同的功能的部分的詳細說明。此外,說明掃描線驅動電路的結構。掃描線驅動電路包括移位暫存器、緩衝器。此外,根據情況,還可以包括位準轉移器。在掃描線驅動電路中,藉由對移位暫存器輸入時鐘信號(CLK)及起始脈衝信號(SP),生成選擇信號。所生成的選擇信號在緩衝器中被緩衝放大,並供給到對應的掃描線。掃描線連接到一條線用的像素的電晶體的閘極電極。而且,由於需要將一條線用的像素的電晶體一齊導通,因此使用能夠產生大電流的緩衝器。參照圖17和圖18說明用於掃描線驅動電路的一部分的移位暫存器的一個方式。
圖17示出移位暫存器的電路結構。圖17所示的移位暫存器由多個正反器(正反器5701_1至5701_n)構成。此外,輸入第一時鐘信號、第二時鐘信號、起始脈衝信號、重定信號來進行工作。
說明圖17的移位暫存器的連接關係。在圖17的移位暫存器的第i級正反器5701_i(正反器5701_1至5701_n中任一個)中,圖18所示的第一佈線5501連接到第七佈線5717_i-1,圖18所示的第二佈線5502連接到第七佈線5717_i+1,圖18所示的第三佈線5503連接到第七佈線5717_i,並且圖18所示的第六佈線5506連接到第五佈線5715。
此外,在奇數級的正反器中圖18所示的第四佈線5504連接到第二佈線5712,在偶數級的正反器中其連接到第三佈線5713,並且圖18所示的第五佈線5505連接到第四佈線5714。但是,第一級正反器5701_1的圖18所示的第一佈線5501連接到第一佈線5711,而第n級正反器5701_n的圖18所示的第二佈線5502連接到第六佈線5716。注意,第一佈線5711、第二佈線5712、第三佈線5713、第六佈線5716也可以分別稱為第一信號線、第二信號線、第三信號線、第四信號線。再者,第四佈線5714、第五佈線5715也可以分別稱為第一電源線、第二電源線。
接著,圖18示出圖17所示的正反器的詳細結構。圖18所示的正反器包括第一薄膜電晶體5571、第二薄膜電晶體5572、第三薄膜電晶體5573、第四薄膜電晶體5574、第五薄膜電晶體5575、第六薄膜電晶體5576、第七薄膜電晶體5577以及第八薄膜電晶體5578。注意,第一薄膜電晶體5571、第二薄膜電晶體5572、第三薄膜電晶體5573、第四薄膜電晶體5574、第五薄膜電晶體5575、第六薄膜電晶體5576、第七薄膜電晶體5577以及第八薄膜電晶體5578是n通道型電晶體,並且當閘極-源極電極間電壓(Vgs)超過臨界值電壓(Vth)時它們成為導通狀態。
接著,下面示出圖17所示的正反器的連接結構。第一薄膜電晶體5571的第一電極(源極電極及汲極電極中的一者)連接到第四佈線5504,並且第一薄膜電晶體5571的第二電極(源極電極及汲極電極中的另一者)連接到第三佈線5503。第二薄膜電晶體5572的第一電極連接到第六佈線5506,並且第二薄膜電晶體5572的第二電極連接到第三佈線5503。
第三薄膜電晶體5573的第一電極連接到第五佈線5505,第三薄膜電晶體5573的第二電極連接到第二薄膜電晶體5572的閘極電極,並且第三薄膜電晶體5573的閘極電極連接到第五佈線5505。第四薄膜電晶體5574的第一電極連接到第六佈線5506,第四薄膜電晶體5574的第二電極連接到第二薄膜電晶體5572的閘極電極,並且第四薄膜電晶體5574的閘極電極連接到第一薄膜電晶體5571的閘極電極。第五薄膜電晶體5575的第一電極連接到第五佈線5505,第五薄膜電晶體5575的第二電極連接到第一薄膜電晶體5571的閘極電極,並且第五薄膜電晶體5575的閘極電極連接到第一佈線5501。
第六薄膜電晶體5576的第一電極連接到第六佈線5506,第六薄膜電晶體5576的第二電極連接到第一薄膜電晶體5571的閘極電極,並且第六薄膜電晶體5576的閘極電極連接到第二薄膜電晶體5572的閘極電極。
第七薄膜電晶體5577的第一電極連接到第六佈線5506,第七薄膜電晶體5577的第二電極連接到第一薄膜電晶體5571的閘極電極,並且第七薄膜電晶體5577的閘極電極連接到第二佈線5502。第八薄膜電晶體5578的第一電極連接到第六佈線5506,第八薄膜電晶體5578的第二電極連接到第二薄膜電晶體5572的閘極電極,並且第八薄膜電晶體5578的閘極電極連接到第一佈線5501。注意,以第一薄膜電晶體5571的閘極電極、第四薄膜電晶體5574的閘極電極、第五薄膜電晶體5575的第二電極、第六薄膜電晶體5576的第二電極以及第七薄膜電晶體5577的第二電極的連接部分為節點5543。再者,以第二薄膜電晶體5572的閘極電極、第三薄膜電晶體5573的第二電極、第四薄膜電晶體5574的第二電極、第六薄膜電晶體5576的閘極電極及第八薄膜電晶體5578的第二電極的連接部分為節點5544。注意,第一佈線5501、第二佈線5502、第三佈線5503以及第四佈線5504也可以分別稱為第一信號線、第二信號線、第三信號線、第四信號線。再者,第五佈線5505、第六佈線5506也可以分別稱為第一電源線、第二電源線。
此外,也可以僅使用實施例1至4所示的n通道型TFT製造信號線驅動電路及掃描線驅動電路。因為實施例1至4所示的n通道型TFT的電晶體遷移率大,所以可以提高驅動電路的驅動頻率。另外,由於實施例1至4所示的n通道型TFT利用由金屬氧化物層構成的緩衝層減少寄生電容,因此頻率特性(稱為f特性)高。例如,由於可以使使用實施例1至4所示的n通道型TFT的掃描線驅動電路進行高速工作,因此可以提高框頻率或實現黑屏插入等。
再者,藉由增大掃描線驅動電路的電晶體的通道寬度,或配置多個掃描線驅動電路等,可以實現更高的框頻率。在配置多個掃描線驅動電路的情況下,藉由將用於驅動偶數列的掃描線的掃描線驅動電路配置在一側,並將用於驅動奇數列的掃描線的掃描線驅動電路配置在其相反一側,可以實現框頻率的提高。此外,在製造主動矩陣型發光顯示裝置的情況下,因為至少在一個像素中配置多個薄膜電晶體,因此較佳配置多個掃描線驅動電路。圖13B示出主動矩陣型發光顯示裝置的方塊圖的一例。
圖13B所示的顯示裝置在基板5400上包括:具有多個具備顯示元件的像素的像素部5401;選擇各像素的第一掃描線驅動電路5402及第二掃描線驅動電路5404;以及控制對被選擇的像素的視頻信號的輸入的信號線驅動電路5403。
在輸入到圖13B所示的顯示裝置的像素的視頻信號為數位方式的情況下,藉由切換電晶體的導通和截止,像素處於發光或非發光狀態。因此,可以採用區域灰度法或時間灰度法進行灰度級顯示。面積灰度法是一種驅動法,其中藉由將一個像素分割為多個子像素並根據視頻信號分別驅動各子像素,來進行灰度級顯示。此外,時間灰度法是一種驅動法,其中藉由控制像素發光的期間,來進行灰度顯示。
因為發光元件的回應速度比液晶元件等高,所以與液晶元件相比適合於時間灰度法。在具體地採用時間灰度法進行顯示的情況下,將一個框期間分割為多個子框期間。然後,根據視頻信號,在各子框期間中使像素的發光元件處於發光或非發光狀態。藉由將一個框期間分割為多個子框期間,可以利用視頻信號控制在一個框期間中像素實際上發光的期間的總長度,並可以顯示灰度級。
注意,在圖13B所示的發光裝置中示出一種例子,其中當在一個像素中配置兩個TFT,即開關TFT和電流控制TFT時,使用第一掃描線驅動電路5402生成輸入到開關TFT的閘極佈線的第一掃描線的信號,而使用第二掃描線驅動電路5404生成輸入到電流控制TFT的閘極佈線的第二掃描線的信號。但是,也可以使用一個掃描線驅動電路生成輸入到第一掃描線的信號和輸入到第二掃描線的信號。此外,例如根據開關元件所具有的各電晶體的數量,可能會在各像素中設置多個用來控制開關元件的工作的第一掃描線。在此情況下,既可以使用一個掃描線驅動電路生成輸入到多個第一掃描線的所有信號,又可以使用多個掃描線驅動電路分別生成輸入到多個第一掃描線的所有信號。
此外,在發光裝置中也可以將能夠由n通道型TFT構成的驅動電路的一部分形成在與像素部的薄膜電晶體相同的基板上。另外,也可以僅使用實施例1至4所示的n通道型TFT製造信號線驅動電路及掃描線驅動電路。此外,上述驅動電路除了液晶顯示裝置及發光裝置以外還可以用於利用與開關元件電連接的元件來驅動電子墨水的電子紙。電子紙也稱為電泳顯示裝置(電泳顯示器),並具有如下優點:與紙相同的易讀性、耗電量比其他的顯示裝置小、可形成為薄且輕的形狀。
作為電泳顯示器可考慮各種方式。電泳顯示器是如下裝置,即在溶劑或溶質中分散有多個包含具有正電荷的第一粒子和具有負電荷的第二粒子的微囊,並且藉由對微囊施加電場使微囊中的粒子互相向相反方向移動,以僅顯示集合在一側的粒子的顏色。注意,第一粒子或第二粒子包含染料,且在沒有電場時不移動。此外,第一粒子和第二粒子的顏色不同(包含無色)。像這樣,電泳顯示器是利用所謂的介電電泳效應的顯示器。在該介電電泳效應中,介電常數高的物質移動到高電場區。電泳顯示器不需要液晶顯示裝置所需的偏光板和對置基板,從而可以使其厚度和重量減少一半。將在溶劑中分散有上述微囊的溶液稱作電子墨水,該電子墨水可以印刷到玻璃、塑膠、布、紙等的表面上。另外,還可以藉由使用彩色濾光片或具有色素的粒子來進行彩色顯示。
此外,藉由在主動矩陣基板上適當地設置多個上述微囊以使微囊夾在兩個電極之間,而完成主動矩陣型顯示裝置,並且當對微囊施加電場時可以進行顯示。此外,作為微囊中的第一粒子及第二粒子,採用選自導電體材料、絕緣體材料、半導體材料、磁性材料、液晶材料、鐵電性材料、電致發光材料、電致變色材料、磁泳材料中的一種或這些材料的組合材料即可。
實施例7
藉由製造根據本發明的一實施例的薄膜電晶體並將該薄膜電晶體用於像素部及驅動電路,來可以製造具有顯示功能的半導體裝置(也稱為顯示裝置)。此外,可以將根據本發明的一實施例的薄膜電晶體的驅動電路的一部分或整體一體形成在與像素部相同的基板上,來形成系統型面板(system-on-panel)。
顯示裝置包括顯示元件。作為顯示元件,可以使用液晶元件(也稱為液晶顯示元件)、發光元件(也稱為發光顯示元件)。在發光元件的範圍內包括利用電流或電壓控制亮度的元件,具體而言,包括無機EL(Electro Luminescence;電致發光)、有機EL等。此外,也可以應用電子墨水等的對比度因電作用而變化的顯示媒體。此外,顯示裝置包括密封有顯示元件的面板和在該面板中安裝有包括控制器的IC等的模組。再者,本發明的一實施例涉及一種元件基板,該元件基板相當於製造該顯示裝置的過程中的顯示元件完成之前的一個方式,並且它在多個各像素中分別具備用於將電流供給到顯示元件的單元。具體而言,元件基板既可以是只形成有顯示元件的像素電極的狀態,又可以是形成成為像素電極的導電膜之後且藉由蝕刻形成像素電極之前的狀態,而可以採用各種方式。
注意,本說明書中的顯示裝置是指圖像顯示裝置、顯示裝置、或光源(包括照明裝置)。另外,顯示裝置還包括安裝有連接器諸如FPC(Flexible Printed Circuit;撓性印刷電路)、TAB(Tape Automated Bonding;載帶自動鍵合)帶或TCP(Tape Carrier Package;載帶封裝)的模組;將印刷線路板固定到TAB帶或TCP端部的模組;藉由COG(Chip On Glass;玻璃上晶片)方式將IC(積體電路)直接安裝到顯示元件上的模組。在本實施例中,示出液晶顯示裝置的例子作為根據本發明的一實施例的半導體裝置。
圖19A和19B示出應用本發明的一實施例的主動矩陣型液晶顯示裝置。圖19A是液晶顯示裝置的平面圖,而圖19B是沿著圖19A中的V-X的截面圖。用於半導體裝置的薄膜電晶體201可以與實施例2所示的薄膜電晶體同樣地製造,並且它是包括IGZO半導體層及具有n型導電性的金屬氧化物層的可靠性高的薄膜電晶體。此外,也可以應用實施例1、實施例3或實施例4所示的薄膜電晶體作為本實施例的薄膜電晶體201。
圖19A所示的本實施例的液晶顯示裝置包括源極電極佈線層202、多閘極結構的反交錯薄膜電晶體201、閘極佈線層203、電容器佈線層204。另外,在圖19B中,在本實施例的液晶顯示裝置中具有液晶顯示元件260,並且基板200和基板266中間夾著液晶層262彼此對置。該基板200設置有多閘極結構的薄膜電晶體201、用作保護膜的絕緣層211、用作保護膜的絕緣層212、用作平坦化膜的絕緣層213、用於顯示元件的電極層255、用作取向膜的絕緣層261、偏光板268。並且該基板266設置有用作取向膜的絕緣層263、用於顯示元件的電極層265、用作彩色濾光片的著色層264、偏光板267。
在此,使用用作保護膜的絕緣層211、212或用作平坦化膜的絕緣層213覆蓋藉由實施例2可得到的薄膜電晶體,以降低薄膜電晶體201的表面凹凸並提高薄膜電晶體201的可靠性。注意,因為保護膜用於防止懸浮在大氣中的有機物、金屬物、水蒸氣等的污染雜質的侵入,所以較佳採用緻密的膜。使用CVD法等並利用氧化矽膜、氮化矽膜、氧氮化矽膜或氮氧化矽膜的單層或疊層而形成保護膜,即可。另外,也可以使用有機矽烷氣體和氧作為製程氣體並利用電漿CVD法而形成氧化矽膜作為保護膜。有機矽烷是如下化合物:矽酸乙酯(TEOS:化學式Si(OC2 H5 )4 )、四甲基矽烷(TMS:化學式Si(CH3 )4 )、四甲基環四矽氧烷(TMCTS)、八甲基環四矽氧烷(OMCTS)、六甲基二矽氮烷(HMDS)、三乙氧基矽烷(SiH(OC2 H5 )3 )、三二甲氨基矽烷(SiH(N(CH3 )2 )3 )等。形成絕緣層211作為保護膜的第一層。絕緣層211起到防止鋁膜的小丘的作用。在此,使用電漿CVD法形成氧化矽膜作為絕緣層211。作為氧化矽膜的成膜用製程氣體,使用TEOS及O2 ,並且將其流量比設定為TEOS/O2 =15(sccm)/750(sccm)。成膜製程的基板溫度是300℃。
另外,形成絕緣層212作為保護膜的第二層。在此,使用電漿CVD法形成氮化矽膜作為絕緣層212。作為氮化矽膜的成膜用製程氣體,使用SiH4 、N2 、NH3 及H2 。當使用氮化矽膜作為保護膜的一個層時,可以抑制鈉等的可動離子侵入到半導體區域中而使TFT的電特性變化。另外,也可以在形成保護膜之後進行對IGZO半導體層的退火(300℃至400℃)。
另外,形成絕緣層213作為用作平坦化膜的絕緣膜。作為絕緣層213,可以使用具有耐熱性的有機材料如聚醯亞胺、丙烯酸、苯並環丁烯、聚醯胺、環氧等。另外,除了上述有機材料之外,還可以使用低介電常數材料(low-k材料)、矽氧烷基樹脂、PSG(磷矽玻璃)、BPSG(硼磷矽玻璃)等。矽氧烷基樹脂除了氫之外還可以具有氟、烷基或芳基中的至少一種作為取代基。另外,也可以藉由層疊多個由這些材料形成的絕緣膜,來形成絕緣層213。
另外,矽氧烷基樹脂相當於以矽氧烷基材料為起始材料而形成的包含Si-O-Si鍵的樹脂。矽氧烷基樹脂除了氫以外,還可以具有氟、烷基或芳香烴中的至少一種作為取代基。
絕緣層213可以根據其材料利用CVD法、濺射法、SOG法、旋轉塗敷、浸漬、噴塗、液滴噴射法(噴墨法、絲網印刷、膠版印刷等)、刮片、輥塗、幕塗、刮刀塗布等來形成。在使用材料液形成絕緣層213的情況下,也可以在進行焙燒的製程中同時進行對IGZO半導體層的退火(300℃至400℃)。藉由兼作絕緣層213的焙燒製程和對IGZO半導體層的退火,可以有效地製造顯示裝置。注意,雖然圖19A及19B表示透過型液晶顯示裝置,但是本發明的一實施例也可以應用於反射型液晶顯示裝置或半透過型液晶顯示裝置。
此外,圖19A和19B的液晶顯示裝置示出在基板266的外側(可見一側)設置偏光板267,而在基板266的內側按順序設置著色層264、用於顯示元件的電極層265的例子,但是也可以在基板266的內側設置偏光板267。另外,偏光片和著色層的疊層結構也不局限於圖19A和19B,而根據偏光板及著色層的材料和製造製程條件適當地設定,即可。此外,還可以設置用作黑矩陣的遮光膜。
作為用作像素電極層的電極層255、265,可以使用具有透光性的導電材料諸如包含氧化鎢的氧化銦、包含氧化鎢的氧化銦鋅、包含氧化鈦的氧化銦、包含氧化鈦的氧化銦錫、氧化銦錫(下面表示為ITO)、氧化銦鋅、添加有氧化矽的氧化銦錫等。此外,可以使用包含導電高分子(也稱為導電聚合物)的導電組成物形成電極層255、265。使用導電組成物形成的像素電極的薄層電阻較佳為10000Ω/□以下,並且其波長為550nm時的透光率較佳為70%以上。另外,導電組成物所包含的導電高分子的電阻率較佳為0.1Ω‧cm以下。
作為導電高分子,可以使用所謂的π電子共軛類導電高分子。例如,可以舉出聚苯胺或其衍生物、聚吡咯或其衍生物、聚噻吩或其衍生物、或者上述材料中的兩種以上的共聚物等。
作為液晶層262的液晶材料,使用溶致液晶、熱致液晶、低分子液晶、高分子液晶、盤狀液晶、鐵電性液晶、反鐵電性液晶等。另外,上述液晶材料料根據條件呈現出向列相、膽固醇相、膽固醇藍相、近晶相、近晶藍相、立方相、近晶D、手性向列相、各向同性相等。膽固醇藍相及近晶藍相呈現於具有螺距是500nm以下的較短的膽固醇相或近晶相的液晶材料中。液晶材料的取向具有雙扭結構(double twist structure)。因為液晶材料具有光學波長以下的序列,所以其是透明,藉由電壓的施加而其取向序列變化,來產生光學調變作用。因為藍相在光學上具有各向同性,所以沒有視角依賴性,不需要形成取向膜,因此可以實現顯示圖像品質的提高及成本的縮減。
藉由上述製程,可以製造可靠性高的液晶顯示裝置作為半導體裝置。本實施例可以與其他實施例所記載的結構適當地組合而實施。
實施例8
在本實施例中,作為根據本發明的一實施例的半導體裝置示出電子紙的例子。在圖26中,作為應用本發明的一實施例的半導體裝置的例子示出主動矩陣型電子紙。可以與實施例2所示的薄膜電晶體同樣地製造用於半導體裝置的薄膜電晶體581,並且該薄膜電晶體581是包括IGZO半導體層及具有n型導電性的金屬氧化物層的可靠性高的薄膜電晶體。此外,也可以應用實施例1、實施例3或實施例4所示的薄膜電晶體作為本實施例的薄膜電晶體581。
圖26的電子紙是採用扭轉球顯示方式的顯示裝置的例子。扭轉球顯示方式是指一種方法,其中將分別著色為白色和黑色的球形粒子配置在用於顯示元件的電極層的第一電極層及第二電極層之間,並在第一電極層及第二電極層之間產生電位差來控制球形粒子的方向,以執行顯示。基板580上的薄膜電晶體581是多閘極結構的反交錯型薄膜電晶體,並且在形成於絕緣層585、層583及層584中的開口中藉由源極電極層或汲極電極層接觸於第一電極層587並與它電連接。在第一電極層587和設置於基板596的第二電極層588之間設置有球形粒子589,該球形粒子589具有黑色區590a和白色區590b,其周圍包括充滿了液體的空洞594,並且球形粒子589的周圍充滿有樹脂等的填充材料595(參照圖26)。
此外,還可以使用電泳元件代替扭轉球。使用直徑為10μm至200μm左右的微囊,該微囊中封入有透明液體和帶正電的白色微粒和帶負電的黑色微粒。對於設置在第一電極層和第二電極層之間的微囊,當由第一電極層和第二電極層施加電場時,白色微粒和黑色微粒移動到相反方向,從而可以顯示白色或黑色。應用這種原理的顯示元件就是電泳顯示元件,一般地稱為電子紙。電泳顯示元件具有比液晶顯示元件高的反射率,因而不需要輔助燈。此外,耗電量低,並且在昏暗的地方也能夠辨別顯示部。另外,即使不向顯示部供應電源,也能夠保持顯示過一次的圖像,因此,即使從電波發射源離開具有顯示功能的半導體裝置(簡單地稱為顯示裝置,或稱為具備顯示裝置的半導體裝置),也能夠儲存顯示過的圖像。
藉由上述製程,可以製造作為半導體裝置的可靠性高的電子紙。本實施例可以與其他實施例所記載的結構適當地組合而實施。
實施例9
在本實施例中,示出發光顯示裝置的例子作為根據本發明的一實施例的半導體裝置。在此,示出利用電致發光的發光元件作為顯示裝置所具有的顯示元件。利用電致發光的發光元件根據其發光材料是有機化合物還是無機化合物來進行區別,一般來說,前者稱為有機EL元件,而後者稱為無機EL元件。
在有機EL元件中,藉由對發光元件施加電壓,電子和電洞從一對電極分別注入到包含發光有機化合物的層,以產生電流。然後,由於這些載子(電子和電洞)重新結合,發光有機化合物形成激發態,並且當該激發態恢復到基態時,得到發光。根據這種機理,該發光元件稱為電流激勵型發光元件。
根據其元件的結構,將無機EL元件分類為分散型無機EL元件和薄膜型無機EL元件。分散型無機EL元件包括在黏合劑中分散有發光材料的粒子的發光層,且其發光機理是利用供體能級和受體能級的供體-受體重新結合型發光。薄膜型無機EL元件具有利用電介質層夾住發光層並還利用電極夾住該發光層的結構,且其發光機理是利用金屬離子的內層電子躍遷的定域型發光。注意,在此使用有機EL元件作為發光元件而進行說明。
在圖22A和22B中,示出主動矩陣型發光顯示裝置作為應用本發明的一實施例的半導體裝置的例子。圖22A是發光顯示裝置的平面圖,而圖22B是沿著圖22A中的線Y-Z的截面圖。注意,圖23示出圖22A和22B所示的發光顯示裝置的等效電路。
可以與實施例1及實施例2所示的薄膜電晶體同樣地製造用於半導體裝置的薄膜電晶體301、302,並且該薄膜電晶體301、302是包括IGZO半導體層及由金屬氧化物層構成的具有n型導電性的緩衝層的可靠性高的薄膜電晶體。此外,也可以應用實施例3或實施例4所示的薄膜電晶體作為本實施例的薄膜電晶體301、302。圖22A及圖23所示的本實施例的發光顯示裝置包括多閘極結構的薄膜電晶體301、薄膜電晶體302、發光元件303、電容器元件304、源極電極佈線層305、閘極佈線層306、電源線308。薄膜電晶體301、302是n通道型薄膜電晶體。
此外,在圖22B中,本實施例的發光顯示裝置包括基板300、薄膜電晶體302、絕緣層311、絕緣層312、絕緣層313、分隔壁321以及用於發光元件303的第一電極層320、電場發光層322、第二電極層323。較佳使用丙烯、聚醯亞胺、聚醯胺等的有機樹脂、或矽氧烷形成絕緣層313。
在本實施例中,因為像素的薄膜電晶體302是n型,所以較佳使用陰極作為像素電極層的第一電極層320。具體而言,作為陰極,可以使用功函數小的材料例如Ca、Al、CaF、MgAg、AlLi等。使用有機樹脂膜、無機絕緣膜或有機聚矽氧烷形成分隔壁321。特別較佳的是,使用感光材料形成分隔壁321,在第一電極層320上形成開口部,並將其開口部的側壁形成為具有連續的曲率而成的傾斜面。
電場發光層322既可以由單層構成,又可以由多個層的疊層構成。
覆蓋電場發光層322地形成用作陽極的第二電極層323。利用在實施例7中作為像素電極層列舉的使用具有透光性的導電材料的透光導電膜,而可以形成第二電極層323。除了上述透光導電膜之外,還可以使用氮化鈦膜或鈦膜。藉由重疊第一電極層320、電場發光層322和第二電極層323,形成有發光元件303。然後,也可以在第二電極層323及分隔壁321上形成保護膜,以防止氧、氫、水分、二氧化碳等侵入到發光元件303中。作為保護膜,可以形成氮化矽膜、氮氧化矽膜、DLC膜等。
再者,在實際上,較佳當完成圖22B的狀態之後,使用氣密性高且漏氣少的保護薄膜(貼合薄膜、紫外線固性樹脂薄膜等)及覆蓋材料進行封裝(密封)以進一步防止發光元件暴露於空氣中。
接著,參照圖24A至24C說明發光元件的結構。在此,以驅動TFT是n型的情況為例子來說明像素的截面結構。與實施例1所示的薄膜電晶體同樣地製造用於圖24A、24B和24C的半導體裝置的驅動TFT7001、7011、7021,並且這些TFT是包括IGZO半導體層及具有n型導電性的金屬氧化物層的可靠性高的薄膜電晶體。此外,也可以應用實施例2、實施例3或實施例4所示的薄膜電晶體用作驅動TFT7001、7011、7021。
發光元件的陽極及陰極中之至少一者是透明以向外部發光,即可。而且,有如下結構的發光元件,即在基板上形成薄膜電晶體及發光元件,並從與基板相反的面向外部發光的頂部發射、從基板一側向外部發光的底部發射、以及從基板一側及與基板相反的面向外部發光的雙面發射。根據本發明的一實施例的像素結構可以應用於任何發射結構的發光元件。
參照圖24A說明頂部發射結構的發光元件。
在圖24A中示出當驅動TFT7001是n型,且從發光元件7002發射的光穿過陽極7005一側時的像素的截面圖。在圖24A中,發光元件7002的陰極7003和驅動TFT7001電連接,在陰極7003上按順序層疊有發光層7004、陽極7005。作為陰極7003,只要是功函數小且反射光的導電膜,就可以使用各種材料。例如,較佳採用Ca、Al、CaF、MgAg、AlLi等。而且,發光層7004可以由單層或多層的疊層構成。在由多層構成時,在陰極7003上按順序層疊電子注入層、電子傳輸層、發光層、電洞傳輸層、電洞注入層。注意,不需要設置上述的所有層。使用透過光的具有透光性的導電材料形成陽極7005,也可以使用具有透光性的導電膜例如包含氧化鎢的氧化銦、包含氧化鎢的氧化銦鋅、包含氧化鈦的氧化銦、包含氧化鈦的氧化銦錫、氧化銦錫(下面,表示為ITO)、氧化銦鋅、添加有氧化矽的氧化銦錫等。
使用陰極7003及陽極7005夾住發光層7004的區域相當於發光元件7002。在圖24A所示的像素中,從發光元件7002發射的光如箭頭所示那樣發射到陽極7005一側。
接著,參照圖24B說明底部發射結構的發光元件。圖24B示出在驅動TFT7011是n型,且從發光元件7012發射的光發射到陰極7013一側的情況下的像素的截面圖。在圖24B中,在與驅動TFT7011電連接的具有透光性的導電膜7017上形成有發光元件7012的陰極7013,在陰極7013上按順序層疊有發光層7014、陽極7015。注意,在陽極7015具有透光性的情況下,也可以覆蓋陽極上地形成有用於反射光或進行遮光的遮罩膜7016。與圖24A的情況同樣地,陰極7013只要是功函數小的導電材料,就可以使用各種材料。但是,將其厚度設定為透過光的程度(較佳為5nm至30nm左右)。例如,也可以將膜厚度為20nm的鋁膜用作陰極7013。而且,與圖24A同樣地,發光層7014可以由單層或多個層的疊層構成。陽極7015不需要透過光,但是可以與圖24A同樣地使用具有透光性的導電材料形成。並且,雖然遮罩膜7016例如可以使用反射光的金屬等,但是不局限於金屬膜。例如,也可以使用添加有黑色的顏料的樹脂等。
由陰極7013及陽極7015夾有發光層7014的區域相當於發光元件7012。在圖24B所示的像素中,從發光元件7012發射的光如箭頭所示那樣發射到陰極7013一側。
接著,參照圖24C說明雙面發射結構的發光元件。在圖24C中,在與驅動TFT7021電連接的具有透光性的導電膜7027上形成有發光元件7022的陰極7023,而在陰極7023上按順序層疊有發光層7024、陽極7025。與圖24A的情況同樣地,作為陰極7023,只要是功函數小的導電材料,就可以使用各種材料。但是,將其厚度設定為透過光的程度。例如,可以將膜厚度為20nm的Al用作陰極7023。而且,與圖24A同樣地,發光層7024可以由單層或多個層的疊層構成。陽極7025可以與圖24A同樣地使用具有透過光的透光性的導電材料形成。
陰極7023、發光層7024和陽極7025重疊的部分相當於發光元件7022。在圖24C所示的像素中,從發光元件7022發射的光如箭頭所示那樣發射到陽極7025一側和陰極7023一側。
注意,雖然在此描述了有機EL元件作為發光元件,但是也可以設置無機EL元件作為發光元件。
注意,雖然在本實施例中示出了控制發光元件的驅動的薄膜電晶體(驅動TFT)和發光元件電連接的例子,但是也可以採用在驅動TFT和發光元件之間連接有電流控制TFT的結構。
注意,本實施例所示的半導體裝置不局限於圖24A至24C所示的結構而可以根據本發明的技術思想進行各種變形。
藉由上述製程,可以製造可靠性高的發光顯示裝置作為半導體裝置。
本實施例可以與其他實施例所記載的結構適當地組合而實施。
實施例10
接著,下面示出本發明的半導體裝置的一實施例的顯示面板的結構。在本實施例中,說明具有液晶元件作為顯示元件的液晶顯示裝置的一個實施例的液晶顯示面板(也稱為液晶面板)、包括發光元件作為顯示元件的半導體裝置的一個實施例的發光顯示面板(也稱為發光面板)。
參照圖25A和25B說明相當於本發明的半導體裝置的一個實施例的發光顯示面板的外觀及截面。圖25A是一種面板的俯視圖,其中利用密封材料在第一基板與第二基板之間密封形成於第一基板上的包含IGZO半導體層及具有n型導電性的金屬氧化物層的可靠性高的薄膜電晶體及發光元件。圖25B相當於沿著圖25A的H-I的截面圖。
以圍繞設置在第一基板4501上的像素部4502、信號線驅動電路4503a、4503b及掃描線驅動電路4504a、4504b的方式設置有密封材料4505。此外,在像素部4502、信號線驅動電路4503a、4503b及掃描線驅動電路4504a、4504b上設置有第二基板4506。因此,像素部4502、信號線驅動電路4503a、4503b、以及掃描線驅動電路4504a、4504b與填料4507一起由第一基板4501、密封材料4505和第二基板4506密封。
此外,設置在第一基板4501上的像素部4502、信號線驅動電路4503a、4503b及掃描線驅動電路4504a、4504b包括多個薄膜電晶體。在圖25B中,例示包括在像素部4502中的薄膜電晶體4510和包括在信號線驅動電路4503a中的薄膜電晶體4509。
薄膜電晶體4509、4510相當於包括IGZO半導體層及具有n型導電性的金屬氧化物層的薄膜電晶體,並可以應用實施例1、實施例2、實施例3或實施例4所示的薄膜電晶體。在本實施例中,薄膜電晶體4509、4510是n通道型薄膜電晶體。
此外,附圖標記4511相當於發光元件,發光元件4511所具有的作為像素電極的第一電極層4517與薄膜電晶體4510的源極電極層或汲極電極層電連接。注意,發光元件4511的結構不局限於本實施例所示的結構。可以根據從發光元件4511發光的方向等適當地改變發光元件4511的結構。
另外,供給到信號線驅動電路4503a、4503b、掃描線驅動電路4504a、4504b、或像素部4502的各種信號及電位是從FPC4518a、4518b供給的。
在本實施例中,連接端子4515由與第二電極層4512相同的導電膜形成,並且佈線4516由與發光元件4511所具有的第一電極層4517相同導電膜形成。
連接端子4515通過各向異性導電膜4519與FPC4518a所具有的端子電連接。
位於從發光元件4511取出光的方向的第二基板需要具有透光性。在此情況下,使用如玻璃板、塑膠板、聚酯薄膜或丙烯薄膜等的具有透光性的材料。
此外,作為填料4507,除了氮及氬等的惰性氣體之外,還可以使用紫外線固性樹脂或熱固性樹脂。可以使用PVC(聚氯乙烯)、丙烯、聚醯亞胺、環氧樹脂、矽酮樹脂、PVB(聚乙烯醇縮丁醛)、或EVA(乙烯-醋酸乙烯酯)。在本實施例中,作為填料4507使用氮。
另外,若有需要,也可以在發光元件的射出面上適當地設置諸如偏光板、圓偏光板(包括橢圓偏光板)、相位差板(λ/4片、λ/2片)、彩色濾光片等的光學薄膜。另外,也可以在偏光板或圓偏光板上設置抗反射膜。例如,可以進行抗眩光處理,該處理是利用表面的凹凸來擴散反射光並降低眩光的處理。
信號線驅動電路4503a、4503b及掃描線驅動電路4504a、4504b也可以作為在另行準備的基板上由單晶半導體膜或多晶半導體膜形成的驅動電路安裝。此外,也可以另行僅形成信號線驅動電路或其一部分、或者掃描線驅動電路或其一部分而安裝。本實施例不局限於圖25A及25B的結構。
接著,參照圖20A至20C說明相當於本發明的半導體裝置的一個實施例的液晶顯示面板的外觀及截面。圖20A、20B是一種面板的俯視圖,其中利用密封材料4005將形成在第一基板4001上的包括IGZO半導體層及具有n型導電性的金屬氧化物層的可靠性高的薄膜電晶體4010、4011及液晶元件4013密封在第一基板4001與第二基板4006之間。圖20C相當於沿著圖20A、20B的M-N的截面圖。
以圍繞設置在第一基板4001上的像素部4002和掃描線驅動電路4004的方式設置有密封材料4005。此外,在像素部4002和掃描線驅動電路4004上設置有第二基板4006。因此,像素部4002和掃描線驅動電路4004與液晶層4008一起由第一基板4001、密封材料4005和第二基板4006密封。此外,在與第一基板4001上的由密封材料4005圍繞的區域不同的區域中安裝有信號線驅動電路4003,該信號線驅動電路4003使用單晶半導體膜或多晶半導體膜形成在另行準備的基板上。
注意,對於另行形成的驅動電路的連接方法沒有特別的限制,而可以採用COG方法、引線鍵合方法或TAB方法等。圖20A是藉由COG方法安裝信號線驅動電路4003的例子,而圖20B是藉由TAB方法安裝信號線驅動電路4003的例子。
此外,設置在第一基板4001上的像素部4002和掃描線驅動電路4004包括多個薄膜電晶體。在圖20C中例示像素部4002所包括的薄膜電晶體4010和掃描線驅動電路4004所包括的薄膜電晶體4011。
薄膜電晶體4010、4011相當於包括IGZO半導體層及具有n型導電性的金屬氧化物層的薄膜電晶體,並可以應用實施例1至4所示的薄膜電晶體。在本實施例中,薄膜電晶體4010、4011是n通道型薄膜電晶體。
此外,液晶元件4013所具有的像素電極層4030與薄膜電晶體4010電連接。而且,液晶元件4013的對置電極層4031形成在第二基板4006上。像素電極層4030、對置電極層4031和液晶層4008重疊的部分相當於液晶元件4013。注意,像素電極層4030、對置電極層4031分別設置有用作取向膜的絕緣層4032、4033,且隔著絕緣層4032、4033夾有液晶層4008。
注意,作為第一基板4001、第二基板4006,可以使用玻璃、金屬(典型的是不銹鋼)、陶瓷、塑膠。作為塑膠,可以使用FRP(Fiberglass-Reinforced Plastics;纖維增強塑膠)板、PVF(聚氟乙烯)薄膜、聚酯薄膜或丙烯樹脂薄膜。此外,還可以使用具有將鋁箔夾在PVF薄膜及聚酯薄膜之間的結構的薄膜。
此外,附圖標記4035表示藉由對絕緣膜選擇性地進行蝕刻而得到的柱狀間隔物,並且它是為控制像素電極層4030和對置電極層4031之間的距離(單元間隙)而設置的。注意,還可以使用球狀間隔物。
另外,供給到另行形成的信號線驅動電路4003、掃描線驅動電路4004或像素部4002的各種信號及電位是從FPC4018供給的。
在本實施例中,連接端子4015由與液晶元件4013所具有的像素電極層4030相同的導電膜形成,並且佈線4016由與薄膜電晶體4010、4011的閘極電極層相同的導電膜形成。
連接端子4015通過各向異性導電膜4019電連接到FPC4018所具有的端子。
此外,雖然在圖20A至20C中示出另行形成信號線驅動電路4003並將它安裝在第一基板4001上的例子,但是本實施例不局限於該結構。既可以另行形成掃描線驅動電路而安裝,又可以另行僅形成信號線驅動電路的一部分或掃描線驅動電路的一部分而安裝。
圖21示出使用應用本發明的一實施例製造的TFT基板2600來構成液晶顯示模組作為半導體裝置的一例。
圖21是液晶顯示模組的一例,利用密封材料2602固定TFT基板2600和對置基板2601,並在其間設置包括TFT等的像素部2603、包括液晶層的顯示元件2604、著色層2605來形成顯示區。在進行彩色顯示時需要著色層2605,並且當採用RGB方式時,對應於各像素設置有分別對應於紅色、綠色、藍色的著色層。在TFT基板2600和對置基板2601的外側配置有偏光板2606、偏光板2607、擴散板2613。光源由冷陰極管2610和反射板2611構成,電路基板2612利用撓性線路板2609與TFT基板2600的佈線電路部2608連接,且其中組裝有控制電路及電源電路等的外部電路。此外,可以以在偏光板和液晶層之間具有相位差板的狀態層疊。
作為液晶顯示模組可以採用TN(扭曲向列;Twisted Nematic)模式、IPS(平面內轉換;In-Plane-Switching)模式、FFS(邊緣電場轉換;Fringe Field Switching)模式、MVA(多疇垂直取向;Multi-domain Vertical Alignment)模式、PVA(垂直取向構型;Patterned Vertical Alignment)模式、ASM(軸對稱排列微胞;Axially Symmetric aligned Micro-cell)模式、OCB(光學補償彎曲;Optical Compensated Birefringence)模式、FLC(鐵電性液晶;Ferroelectric Liquid Crystal)模式、AFLC(反鐵電性液晶;AntiFerroelectric Liquid Crystal)模式等。
藉由上述製程,可以製造作為半導體裝置的可靠性高的顯示面板。
本實施例可以與其他實施例所記載的結構適當地組合而實施。
實施例11
根據本發明的一實施例的半導體裝置可以應用於電子紙。電子紙可以用於顯示資訊的所有領域的電子設備。例如,可以將電子紙應用於電子書籍(電子書)、招貼、火車等的交通工具的車廂廣告、信用卡等的各種卡片中的顯示等。圖28A和28B以及圖29示出電子設備的一例。
圖28A示出使用電子紙製造的招貼2631。在廣告媒體是紙印刷物的情況下用手進行廣告的交換,但是如果使用應用根據本發明的一實施例的半導體裝置的電子紙,則在短時間內能夠改變廣告的顯示內容。此外,顯示不會打亂而可以獲得穩定的圖像。注意,招貼也可以採用以無線的方式收發資訊的結構。
此外,圖28B示出火車等的交通工具的車廂廣告2632。在廣告媒體是紙印刷物的情況下用手進行廣告的交換,但是如果使用應用根據本發明的一實施例的半導體裝置的電子紙,則在短時間內不需要許多人手地改變廣告的顯示內容。此外,顯示不會打亂而可以得到穩定的圖像。注意,車廂廣告也可以採用以無線的方式收發資訊的結構。
另外,圖29示出電子書籍2700的一例。例如,電子書籍2700由兩個框體,即框體2701及框體2703構成。框體2701及框體2703由軸部2711形成為一體,且可以以該軸部2711為軸進行開閉工作。藉由這種結構,可以進行如紙的書籍那樣的工作。
框體2701組裝有顯示部2705,而框體2703組裝有顯示部2707。顯示部2705及顯示部2707的結構既可以是顯示連續的畫面的結構,又可以是顯示不同的畫面的結構。藉由採用顯示不同的畫面的結構,例如在右邊的顯示部(圖29中的顯示部2705)中可以顯示文章,而在左邊的顯示部(圖29中的顯示部2707)中可以顯示圖像。
此外,在圖29中示出框體2701具備操作部等的例子。例如,在框體2701中,具備電源2721、操作鍵2723、揚聲器2725等。利用操作鍵2723可以翻頁。注意,也可以採用在與框體的顯示部相同的面具備鍵盤及指向裝置等的結構。另外,也可以採用在框體的背面及側面具備外部連接用端子(耳機端子、USB端子或可與AC適配器及USB電纜等的各種電纜連接的端子等)、記錄媒體插入部等的結構。再者,電子書籍2700也可以具有電子詞典的功能。
此外,電子書籍2700也可以採用以無線的方式收發資訊的結構。還可以採用以無線的方式從電子書籍伺服器購買所希望的書籍資料等,然後下載的結構。
實施例12
根據本發明的一實施例的半導體裝置可以應用於各種電子設備(包括遊戲機)。作為電子設備,可以舉出電視裝置(也稱為電視或電視接收機)、用於電腦等的監視器、數位相機或數位攝像機等的相機、數位相框、移動電話機(也稱為移動電話、移動電話裝置)、可攜式遊戲機、可攜式資訊終端、聲音再現裝置、彈珠機等的大型遊戲機等。
圖30A示出電視裝置9600的一例。在電視裝置9600中,框體9601組裝有顯示部9603。利用顯示部9603可以顯示圖像。此外,在此示出利用支架9605支撐框體9601的結構。
可以藉由利用框體9601所具備的操作開關、另行提供的遙控操作機9610進行電視裝置9600的操作。藉由利用遙控操作機9610所具備的操作鍵9609,可以進行頻道及音量的操作,並可以對在顯示部9603上顯示的圖像進行操作。此外,也可以採用在遙控操作機9610中設置顯示從該遙控操作機9610輸出的資訊的顯示部9607的結構。
注意,電視裝置9600採用具備接收機及數據機等的結構。可以藉由利用接收機接收一般的電視廣播。再者,藉由數據機連接到有線或無線方式的通信網路,從而進行單向(從發送者到接收者)或雙向(在發送者和接收者之間或在接收者之間等)的資訊通信。
圖30B示出數位相框9700的一例。例如,在數位相框9700中,框體9701組裝有顯示部9703。顯示部9703可以顯示各種圖像,例如藉由顯示使用數位相機等拍攝的圖像資料,可以發揮與一般的相框同樣的功能。
注意,數位相框9700採用具備操作部、外部連接用端子(USB端子、可以與USB電纜等的各種電纜連接的端子等)、記錄媒體插入部等的結構。這種結構也可以組裝到與顯示部相同的面,但是藉由將它設置在側面或背面上來提高設計性,所以是較佳的。例如,可以對數位相框的記錄媒體插入部插入儲存有由數位相機拍攝的圖像資料的記憶體並提取圖像資料,然後可以將所提取的圖像資料顯示於顯示部9703。
此外,數位相框9700既可以採用以無線的方式收發資訊的結構,又可以以無線的方式提取所希望的圖像資料並進行顯示的結構。
圖31A示出一種可攜式遊戲機,其由框體9881和框體9891的兩個框體構成,並且藉由連接部9893可以開閉地連接。框體9881安裝有顯示部9882,並且框體9891安裝有顯示部9883。另外,圖31A所示的可攜式遊戲機還具備揚聲器部9884、記錄媒體插入部9886、LED燈9890、輸入單元(操作鍵9885、連接端子9887、感測器9888(即,具有測定如下因素的功能的裝置:力量、位移、位置、速度、加速度、角速度、轉動數、距離、光、液、磁、溫度、化學物質、聲音、時間、硬度、電場、電流、電壓、電力、射線、流量、濕度、傾斜度、振動、氣味或紅外線)、以及麥克風9889)等。當然,可攜式遊戲機的結構不局限於上述結構,只要採用如下結構即可:至少具備根據本發明的一實施例的包括包含In、Ga及Zn的氧化物半導體層及具有n型導電性的金屬氧化物層的薄膜電晶體。因此,可以採用適當地設置有其他附屬設備的結構。圖31A所示的可攜式遊戲機具有如下功能:讀出儲存在記錄媒體中的程式或資料並將它顯示在顯示部上;以及藉由與其他可攜式遊戲機進行無線通信而共用資訊。注意,圖31A所示的可攜式遊戲機所具有的功能不局限於此,而可以具有各種各樣的功能。
圖31B示出大型遊戲機的一種的自動賭博機9900的一例。在自動賭博機9900的框體9901中安裝有顯示部9903。另外,自動賭博機9900還具備如起動手柄或停止開關等的操作單元、投幣孔、揚聲器等。當然,自動賭博機9900的結構不局限於此,只要採用如下結構即可:至少具備根據本發明的一實施例的包括包含In、Ga及Zn的氧化物半導體層及具有n型導電性的金屬氧化物層的薄膜電晶體。因此,可以採用適當地設置有其他附屬設備的結構。
圖32示出移動電話機1000的一例。移動電話機1000除了安裝在框體1001的顯示部1002之外還具備操作按鈕1003、外部連接埠1004、揚聲器1005、麥克風1006等。
圖32所示的移動電話機1000可以用手指等觸摸顯示部1002來輸入資訊。此外,可以用手指等觸摸顯示部1002來進行打電話或電子郵件的輸入的操作。
顯示部1002的屏幕主要有三個模式。第一是以圖像的顯示為主的顯示模式,第二是以文字等的資訊的輸入為主的輸入模式,第三是顯示模式和輸入模式的兩個模式混合的顯示與輸入模式。
例如,在打電話或製作電子郵件的情況下,將顯示部1002設定為以文字輸入為主的文字輸入模式,並進行在屏幕上顯示的文字的輸入操作,即可。在此情況下,較佳的是,在顯示部1002的屏幕的大多部分中顯示鍵盤或號碼按鈕。
此外,藉由在移動電話機1000的內部設置具有陀螺儀和加速度感測器等檢測傾斜度的感測器的檢測裝置,判斷移動電話機1000的方向(移動電話機1000處於垂直或水準的狀態時變為豎向方式或橫向方式),而可以對顯示部1002的屏幕顯示進行自動切換。
藉由觸摸顯示部1002或對框體1001的操作按鈕1003進行操作,切換屏幕模式。此外,還可以根據顯示在顯示部1002上的圖像種類切換屏幕模式。例如,當顯示在顯示部上的視頻信號為動態圖像的資料時,將屏幕模式切換成顯示模式,而當顯示在顯示部上的視頻信號為文字資料時,將屏幕模式切換成輸入模式。
另外,當在輸入模式中藉由檢測出顯示部1002的光感測器所檢測的信號得知在一定期間中沒有顯示部1002的觸摸操作輸入時,也可以以將屏幕模式從輸入模式切換成顯示模式的方式進行控制。
還可以將顯示部1002用作圖像感測器。例如,藉由用手掌或手指觸摸顯示部1002,來拍攝掌紋、指紋等,而可以進行個人識別。此外,藉由在顯示部中使用發射近紅外光的背光燈或發射近紅外光的感測用光源,也可以拍攝手指靜脈、手掌靜脈等。
本申請基於2008年7月31日在日本專利局申請的日本專利申請序列號2008-197145而製作,所述申請內容包括在本說明書中。
50...基板
80...搬運室
81...搬運機械
82...卡匣室
83...閘閥
84...閘閥
85...閘閥
86...閘閥
87...閘閥
88...閘閥
89...處理室
90...處理室
91...處理室
92...處理室
93...處理室
94...基板
100...基板
101...閘極電極層
102...閘極絕緣層
103...半導體層
104a...緩衝層
104b...緩衝層
105a...汲極電極層
105b...汲極電極層
105a1...汲極電極層
105a2...汲極電極層
105b1...汲極電極層
105b2...汲極電極層
106a...緩衝層
111...半導體膜
113...掩模
114...金屬氧化物膜
115...金屬氧化物膜
116...掩模
117...導電膜
118...掩模
121...導電膜
122...掩模
131...半導體膜
132...金屬氧化物膜
133...導電膜
135...掩模
137...金屬氧化物膜
138...導電膜
139...掩模
150...基板
151a...閘極電極層
152...閘極絕緣層
153...半導體層
153a...半導體層
153b...半導體層
154a...緩衝層
154b...緩衝層
154c...緩衝層
155a...源極電極層及汲極電極層
155b...源極電極層及汲極電極層
156...佈線層
170a...薄膜電晶體
170b...薄膜電晶體
171a...薄膜電晶體
171b...薄膜電晶體
171c...薄膜電晶體
170d...薄膜電晶體
173...薄膜電晶體
174...薄膜電晶體
200...基板
201...薄膜電晶體
202...源極電極佈線層
203...閘極佈線層
204...電容器佈線層
211...絕緣層
212...絕緣層
213...絕緣層
255...電極層
260...液晶顯示元件
261...絕緣層
262...液晶層
263...絕緣層
264...著色層
265...電極層
266...基板
267...偏振片
268...偏振片
301...薄膜電晶體
302...薄膜電晶體
303...發光元件
304...電容器元件
305...源極電極佈線層
306...閘極佈線層
307...發光元件
308...電源線
311...絕緣層
312...絕緣層
313...絕緣層
320...電極層
321...分隔壁
322...電場發光層
323...電極層
581...薄膜電晶體
585...絕緣層
587...電極層
588...電極層
589...球形粒子
590a...黑色區
590b...白色區
594...空洞
595...填充材料
1000...移動電話機
1001...框體
1002...顯示部
1003...操作按鈕
1004...外部連接埠
1005...揚聲器
1006...麥克風
2600...TFT基板
2601...對置基板
2602...密封材料
2603...像素部
2604...顯示元件
2605...著色層
2606...偏光板
2607...偏光板
2608...佈線電路部
2609...撓性線路板
2610...冷陰極管
2611...反射板
2612...電路基板
2613...擴散板
2631...招貼
2632...車廂廣告
2700...電子書籍
2701...框體
2703...框體
2705...顯示部
2707...顯示部
2711...軸部
2721...電源
2723...操作鍵
2725...揚聲器
4001...基板
4002...像素部
4003...信號線驅動電路
4004...掃描線驅動電路
4005...密封材料
4006...基板
4008...液晶層
4010...薄膜電晶體
4011...薄膜電晶體
4013...液晶元件
4015...連接端子
4016...佈線
4018...FPC
4019...各向異性導電膜
4030...像素電極層
4031...對置電極層
4032...絕緣層
4501...基板
4502...像素部
4503a...信號線驅動電路
4504a...掃描線驅動電路
4505...密封材料
4506...基板
4507...填料
4509...薄膜電晶體
4510...薄膜電晶體
4511...發光元件
4512...電極層
4515...連接端子
4516...佈線
4517...電極層
4518a...FPC
4519...各向異性導電膜
5300...基板
5301...像素部
5302...掃描線驅動電路
5303...信號線驅動電路
5400...基板
5401...像素部
5402...掃描線驅動電路
4503...信號線驅動電路
5404...掃描線驅動電路
5501...佈線
5502...佈線
5503...佈線
5504...佈線
5505...佈線
5506...佈線
5543...節點
5544...節點
5571...薄膜電晶體
5572...薄膜電晶體
5573...薄膜電晶體
5574...薄膜電晶體
5575...薄膜電晶體
5576...薄膜電晶體
5577...薄膜電晶體
5578...薄膜電晶體
5601...驅動器IC
5602...開關群
5603a...薄膜電晶體
5603b...薄膜電晶體
5603c...薄膜電晶體
5611...佈線
5612...佈線
5613...佈線
5621...佈線
5701...正反器
5703a...時序
5703b...時序
5703c...時序
5711...佈線
5712...佈線
5713...佈線
5714...佈線
5715...佈線
5716...佈線
5717...佈線
5721...信號
5803a...時序
5803b...時序
5803c...時序
5821...信號
7001...驅動TFT
7002...發光元件
7003...陰極
7004...發光層
7005...陽極
7011...驅動用TFT
7012...發光元件
7013...陰極
7014...發光層
7015...陽極
7016...遮罩膜
7017...導電膜
7021...驅動TFT
7022...發光元件
7023...陰極
7024...發光層
7025...陽極
7027...導電膜
9600...電視裝置
9601...框體
9603...顯示部
9605...支架
9607...顯示部
9609...操作鍵
9610...遙控操作機
9700...數位相框
9701...框體
9703...顯示部
9881...框體
9882...顯示部
9883...顯示部
9884...揚聲器部
9885...操作鍵
9886...記錄媒體插入部
9887...連接端子
9888...感測器
9889...麥克風
9890...LED燈
9891...框體
9893...連接部
9900...自動賭博機
9901...框體
9903...顯示部
在附圖中:
圖1A至1D是說明根據本發明的一實施例的半導體裝置的圖;
圖2A及2B是說明根據本發明的一實施例的半導體裝置的圖;
圖3A至3G是說明根據本發明的一實施例的半導體裝置的製造方法的圖;
圖4A至4D是說明根據本發明的一實施例的半導體裝置的製造方法的圖;
圖5A和5B是說明根據本發明的一實施例的半導體裝置的圖;
圖6A和6B是說明根據本發明的一實施例的半導體裝置的圖;
圖7A和7B是說明根據本發明的一實施例的半導體裝置的圖;
圖8是說明根據本發明的一實施例的半導體裝置的圖;
圖9A、9B是說明根據本發明的一實施例的半導體裝置的圖;
圖10A至10D是說明根據本發明的一實施例的半導體裝置的製造方法的圖;
圖11是說明根據本發明的一實施例的半導體裝置的圖;
圖12是說明根據本發明的一實施例的多室型的製造裝置的俯視示意圖;
圖13A和13B是說明根據本發明的一實施例的顯示裝置的方塊圖的圖;
圖14是說明根據本發明的一實施例的信號線驅動電路的結構的圖;
圖15是說明根據本發明的一實施例的信號線驅動電路的工作的時序圖;
圖16是說明根據本發明的一實施例的信號線驅動電路的工作的時序圖;
圖17是說明根據本發明的一實施例的移位暫存器的結構的圖;
圖18是說明圖17所示的正反器的連接結構的圖;
圖19A和19B是說明根據本發明的一實施例的主動矩陣型的液晶顯示裝置的圖;
圖20A至20C是說明根據本發明的一實施例的液晶顯示面板的圖;
圖21是說明根據本發明的一實施例的液晶顯示模組的圖;
圖22A和22B是說明根據本發明的一實施例的主動矩陣型的發光顯示裝置的圖;
圖23是說明圖22A和22B所示的發光顯示裝置的等效電路的圖;
圖24A至24C是說明根據本發明的一實施例的發光元件的結構的圖;
圖25A和25B是說明根據本發明的一實施例的發光顯示面板的圖;
圖26是說明根據本發明的一實施例的主動矩陣型的電子紙的圖;
圖27是說明包含In、Ga、及Zn的氧化物半導體膜的載子濃度和電洞遷移率的關係的圖;
圖28A和28B是說明電子紙的使用方式的例子的圖;
圖29是示出電子書籍的一個例子的外觀圖;
圖30A和30B是示出電視裝置及數位相框的例子的外觀圖;
圖31A和31B是示出遊戲機的例子的外觀圖;
圖32是示出移動電話機的一個例子的外觀圖。
5601...驅動器IC
5602_1至5602_M...開關群
5603a...薄膜電晶體
5603b...薄膜電晶體
5603c...薄膜電晶體
5611...佈線
5612...佈線
5613...佈線
5621_1至5621_M...佈線
S1-Sm...信號線

Claims (12)

  1. 一種半導體裝置,包含:驅動電路,包含:驅動IC;第一電晶體,包含通道形成區,該通道形成區包含含有銦之氧化物半導體,其中該第一電晶體之源極與汲極其中一個電連接至該驅動IC之第一終端;第二電晶體,包含通道形成區,該通道形成區包含含有銦之氧化物半導體,其中該第二電晶體之源極與汲極其中一個電連接至該驅動IC之該第一終端;第三電晶體,包含通道形成區,該通道形成區包含含有銦之氧化物半導體,其中該第三電晶體之源極與汲極其中一個電連接至該驅動IC之第二終端;第四電晶體,包含通道形成區,該通道形成區包含含有銦之氧化物半導體,其中該第四電晶體之源極與汲極其中一個電連接至該驅動IC之該第二終端;第一佈線,電連接至該第一電晶體之閘極與該第三電晶體之閘極;以及第二佈線,電連接至該第二電晶體之閘極與該第四電晶體之閘極。
  2. 一種半導體裝置,包含:驅動電路,包含:驅動IC,位於單晶基板上;第一電晶體,包含通道形成區,該通道形成區包含含有銦之氧化物半導體,其中該第一電晶體之源極與汲極其中一個電連接至該驅動IC之第一終端;第二電晶體,包含通道形成區,該通道形成區包含含有銦之氧化物半導體,其中該第二電晶體之源極與汲極其中一個電連接至該驅動IC之該第一終端;第三電晶體,包含通道形成區,該通道形成區包含含有銦之氧化物半導體,其中該第三電晶體之源極與汲極其中一個電連接至該驅動IC之第二終端;第四電晶體,包含通道形成區,該通道形成區包含含有銦之氧化物半導體,其中該第四電晶體之源極與汲極其中一個電連接至該驅動IC之該第二終端;第一佈線,電連接至該第一電晶體之閘極與該第三電晶體之閘極;以及第二佈線,電連接至該第二電晶體之閘極與該第四電晶體之閘極。
  3. 如申請專利範圍第1或2項之半導體裝置,進一步包含:第一信號線,電連接至該第一電晶體之源極與汲極其中另一個;第二信號線,電連接至該第二電晶體之源極與汲極其中另一個;第三信號線,電連接至該第三電晶體之源極與汲極其中另一個;第四信號線,電連接至該第四電晶體之源極與汲極其中另一個。
  4. 如申請專利範圍第1或2項之半導體裝置,其中該第一電晶體、該第二電晶體、該第三電晶體、該第四電晶體之每一個的氧化物半導體進一步包含鎵與鋅。
  5. 一種半導體裝置,包含:驅動電路,包含:驅動IC;第一電晶體,包含通道形成區,該通道形成區包含含有銦之氧化物半導體,其中該第一電晶體之源極與汲極其中一個電連接至該驅動IC之第一終端;第二電晶體,包含通道形成區,該通道形成區包含含有銦之氧化物半導體,其中該第二電晶體之源極與汲極其中一個電連接至該驅動IC之該第一終端;第三電晶體,包含通道形成區,該通道形成區包含含有銦之氧化物半導體,其中該第三電晶體之源極與汲極其中一個電連接至該驅動IC之該第一終端;第四電晶體,包含通道形成區,該通道形成區包含含有銦之氧化物半導體,其中該第四電晶體之源極與汲極其中一個電連接至該驅動IC之第二終端;第五電晶體,包含通道形成區,該通道形成區包含含有銦之氧化物半導體,其中該第五電晶體之源極與汲極其中一個電連接至該驅動IC之該第二終端;第六電晶體,包含通道形成區,該通道形成區包含含有銦之氧化物半導體,其中該第六電晶體之源極與汲極其中一個電連接至該驅動IC之該第二終端;第一佈線,電連接至該第一電晶體之閘極與該第四電晶體之閘極;第二佈線,電連接至該第二電晶體之閘極與該第五電晶體之閘極;以及第三佈線,電連接至該第三電晶體之閘極與該第六電晶體之閘極。
  6. 如申請專利範圍第5項之半導體裝置,進一步包含:第一信號線,電連接至該第一電晶體之源極與汲極其中另一個;第二信號線,電連接至該第二電晶體之源極與汲極其中另一個;第三信號線,電連接至該第三電晶體之源極與汲極其中另一個;第四信號線,電連接至該第四電晶體之源極與汲極其中另一個;第五信號線,電連接至該第五電晶體之源極與汲極其中另一個;以及第六信號線,電連接至該第六電晶體之源極與汲極其中另一個。
  7. 如申請專利範圍第1、2及5項中任一項之半導體裝置,進一步包含:像素部,其中該驅動電路是電連接至該像素部之信號線驅動電路。
  8. 如申請專利範圍第7項之半導體裝置,進一步包含:電連接至該像素部之掃描線驅動電路。
  9. 如申請專利範圍第8項之半導體裝置,進一步包含:電連接至該像素部之第二掃描線驅動電路,其中該像素部設置於該掃描線驅動電路與該第二掃描線驅動電路之間。
  10. 如申請專利範圍第8項之半導體裝置,其中該掃描線驅動電路包含包括通道形成區之薄膜電晶體,該通道形成區包含含有銦之氧化物半導體。
  11. 如申請專利範圍第1、2及5項中任一項之半導體裝置,其中該第一電晶體包含:源極電極及汲極電極;第一金屬氧化物層,位於該通道形成區與該源極電極之間;以及第二金屬氧化物層,位於該通道形成區與該汲極電極之間。
  12. 如申請專利範圍第5項之半導體裝置,其中該第一電晶體、該第二電晶體、該第三電晶體、該第四電晶體、該第五電晶體、該第六電晶體之每一個的氧化物半導體進一步包含鎵與鋅。
TW100105065A 2008-07-31 2009-07-24 半導體裝置及其製造方法 TWI413260B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008197145 2008-07-31

Publications (2)

Publication Number Publication Date
TW201121056A TW201121056A (en) 2011-06-16
TWI413260B true TWI413260B (zh) 2013-10-21

Family

ID=41607404

Family Applications (9)

Application Number Title Priority Date Filing Date
TW98125072A TWI469354B (zh) 2008-07-31 2009-07-24 半導體裝置及其製造方法
TW109138202A TWI770659B (zh) 2008-07-31 2009-07-24 半導體裝置及半導體裝置的製造方法
TW100105065A TWI413260B (zh) 2008-07-31 2009-07-24 半導體裝置及其製造方法
TW101102028A TWI577027B (zh) 2008-07-31 2009-07-24 半導體裝置及其製造方法
TW101102026A TWI570937B (zh) 2008-07-31 2009-07-24 半導體裝置及其製造方法
TW101102025A TWI476921B (zh) 2008-07-31 2009-07-24 半導體裝置及其製造方法
TW103123137A TWI597850B (zh) 2008-07-31 2009-07-24 半導體裝置的製造方法
TW105106145A TWI626744B (zh) 2008-07-31 2009-07-24 半導體裝置及半導體裝置的製造方法
TW107109679A TWI711182B (zh) 2008-07-31 2009-07-24 半導體裝置及半導體裝置的製造方法

Family Applications Before (2)

Application Number Title Priority Date Filing Date
TW98125072A TWI469354B (zh) 2008-07-31 2009-07-24 半導體裝置及其製造方法
TW109138202A TWI770659B (zh) 2008-07-31 2009-07-24 半導體裝置及半導體裝置的製造方法

Family Applications After (6)

Application Number Title Priority Date Filing Date
TW101102028A TWI577027B (zh) 2008-07-31 2009-07-24 半導體裝置及其製造方法
TW101102026A TWI570937B (zh) 2008-07-31 2009-07-24 半導體裝置及其製造方法
TW101102025A TWI476921B (zh) 2008-07-31 2009-07-24 半導體裝置及其製造方法
TW103123137A TWI597850B (zh) 2008-07-31 2009-07-24 半導體裝置的製造方法
TW105106145A TWI626744B (zh) 2008-07-31 2009-07-24 半導體裝置及半導體裝置的製造方法
TW107109679A TWI711182B (zh) 2008-07-31 2009-07-24 半導體裝置及半導體裝置的製造方法

Country Status (5)

Country Link
US (7) US8129717B2 (zh)
JP (10) JP5268818B2 (zh)
KR (14) KR101617239B1 (zh)
CN (6) CN102593051B (zh)
TW (9) TWI469354B (zh)

Families Citing this family (310)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5343853B2 (ja) * 2008-03-13 2013-11-13 株式会社村田製作所 ガラスセラミック組成物、ガラスセラミック焼結体および積層型セラミック電子部品
US8900422B2 (en) * 2008-04-23 2014-12-02 Intermolecular, Inc. Yttrium and titanium high-K dielectric film
JP2010056541A (ja) 2008-07-31 2010-03-11 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP5616038B2 (ja) * 2008-07-31 2014-10-29 株式会社半導体エネルギー研究所 半導体装置の作製方法
TWI622175B (zh) 2008-07-31 2018-04-21 半導體能源研究所股份有限公司 半導體裝置
TWI469354B (zh) 2008-07-31 2015-01-11 Semiconductor Energy Lab 半導體裝置及其製造方法
TWI500159B (zh) * 2008-07-31 2015-09-11 Semiconductor Energy Lab 半導體裝置和其製造方法
JP5525778B2 (ja) * 2008-08-08 2014-06-18 株式会社半導体エネルギー研究所 半導体装置
TWI500160B (zh) * 2008-08-08 2015-09-11 Semiconductor Energy Lab 半導體裝置及其製造方法
JP5480554B2 (ja) * 2008-08-08 2014-04-23 株式会社半導体エネルギー研究所 半導体装置
TWI642113B (zh) 2008-08-08 2018-11-21 半導體能源研究所股份有限公司 半導體裝置的製造方法
TWI569454B (zh) 2008-09-01 2017-02-01 半導體能源研究所股份有限公司 半導體裝置的製造方法
US9082857B2 (en) 2008-09-01 2015-07-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising an oxide semiconductor layer
KR101545460B1 (ko) * 2008-09-12 2015-08-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 생산 방법
KR101783193B1 (ko) 2008-09-12 2017-09-29 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
KR101772377B1 (ko) * 2008-09-12 2017-08-29 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
KR101760341B1 (ko) * 2008-09-19 2017-07-21 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
KR101507324B1 (ko) 2008-09-19 2015-03-31 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
KR101827333B1 (ko) 2008-09-19 2018-02-09 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치
WO2010032640A1 (en) * 2008-09-19 2010-03-25 Semiconductor Energy Laboratory Co., Ltd. Display device
CN102160102B (zh) 2008-09-19 2013-11-06 株式会社半导体能源研究所 显示装置
EP2172977A1 (en) 2008-10-03 2010-04-07 Semiconductor Energy Laboratory Co., Ltd. Display device
EP2172804B1 (en) * 2008-10-03 2016-05-11 Semiconductor Energy Laboratory Co, Ltd. Display device
KR101803720B1 (ko) 2008-10-03 2017-12-01 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
CN101714546B (zh) 2008-10-03 2014-05-14 株式会社半导体能源研究所 显示装置及其制造方法
KR20230106737A (ko) 2008-10-03 2023-07-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치 및 표시장치를 구비한 전자기기
CN101719493B (zh) 2008-10-08 2014-05-14 株式会社半导体能源研究所 显示装置
JP5484853B2 (ja) * 2008-10-10 2014-05-07 株式会社半導体エネルギー研究所 半導体装置の作製方法
KR101799601B1 (ko) * 2008-10-16 2017-11-20 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광 표시 장치
JP5361651B2 (ja) * 2008-10-22 2013-12-04 株式会社半導体エネルギー研究所 半導体装置の作製方法
EP2180518B1 (en) 2008-10-24 2018-04-25 Semiconductor Energy Laboratory Co, Ltd. Method for manufacturing semiconductor device
US8741702B2 (en) 2008-10-24 2014-06-03 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
JP5442234B2 (ja) 2008-10-24 2014-03-12 株式会社半導体エネルギー研究所 半導体装置及び表示装置
JP5616012B2 (ja) * 2008-10-24 2014-10-29 株式会社半導体エネルギー研究所 半導体装置の作製方法
CN102386236B (zh) 2008-10-24 2016-02-10 株式会社半导体能源研究所 半导体器件和用于制造该半导体器件的方法
US8106400B2 (en) 2008-10-24 2012-01-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
WO2010047288A1 (en) 2008-10-24 2010-04-29 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductordevice
KR101667909B1 (ko) 2008-10-24 2016-10-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치의 제조방법
WO2010050419A1 (en) * 2008-10-31 2010-05-06 Semiconductor Energy Laboratory Co., Ltd. Driver circuit and display device
KR101631454B1 (ko) * 2008-10-31 2016-06-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 논리회로
TWI496295B (zh) 2008-10-31 2015-08-11 Semiconductor Energy Lab 半導體裝置及其製造方法
TWI487104B (zh) 2008-11-07 2015-06-01 Semiconductor Energy Lab 半導體裝置和其製造方法
TWI467663B (zh) * 2008-11-07 2015-01-01 Semiconductor Energy Lab 半導體裝置和該半導體裝置的製造方法
CN101740631B (zh) 2008-11-07 2014-07-16 株式会社半导体能源研究所 半导体装置及该半导体装置的制造方法
EP2184783B1 (en) 2008-11-07 2012-10-03 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device and method for manufacturing the same
TWI655780B (zh) 2008-11-07 2019-04-01 日商半導體能源研究所股份有限公司 半導體裝置和其製造方法
TWI656645B (zh) 2008-11-13 2019-04-11 日商半導體能源研究所股份有限公司 半導體裝置及其製造方法
KR101432764B1 (ko) * 2008-11-13 2014-08-21 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치의 제조방법
JP2010153802A (ja) 2008-11-20 2010-07-08 Semiconductor Energy Lab Co Ltd 半導体装置及び半導体装置の作製方法
KR101785887B1 (ko) 2008-11-21 2017-10-16 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 표시 장치
TWI585955B (zh) * 2008-11-28 2017-06-01 半導體能源研究所股份有限公司 光感測器及顯示裝置
TWI529949B (zh) 2008-11-28 2016-04-11 半導體能源研究所股份有限公司 半導體裝置和其製造方法
KR101643204B1 (ko) * 2008-12-01 2016-07-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
KR101751661B1 (ko) * 2008-12-19 2017-06-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 트랜지스터의 제작 방법
WO2010071183A1 (en) * 2008-12-19 2010-06-24 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
EP2202802B1 (en) 2008-12-24 2012-09-26 Semiconductor Energy Laboratory Co., Ltd. Driver circuit and semiconductor device
US8114720B2 (en) 2008-12-25 2012-02-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US8383470B2 (en) 2008-12-25 2013-02-26 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor (TFT) having a protective layer and manufacturing method thereof
US8441007B2 (en) 2008-12-25 2013-05-14 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method thereof
TWI654689B (zh) * 2008-12-26 2019-03-21 日商半導體能源研究所股份有限公司 半導體裝置及其製造方法
KR101648927B1 (ko) * 2009-01-16 2016-08-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
US8492756B2 (en) 2009-01-23 2013-07-23 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US8367486B2 (en) * 2009-02-05 2013-02-05 Semiconductor Energy Laboratory Co., Ltd. Transistor and method for manufacturing the transistor
US8247812B2 (en) * 2009-02-13 2012-08-21 Semiconductor Energy Laboratory Co., Ltd. Transistor, semiconductor device including the transistor, and manufacturing method of the transistor and the semiconductor device
CN101840936B (zh) 2009-02-13 2014-10-08 株式会社半导体能源研究所 包括晶体管的半导体装置及其制造方法
US8247276B2 (en) * 2009-02-20 2012-08-21 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor, method for manufacturing the same, and semiconductor device
US8841661B2 (en) * 2009-02-25 2014-09-23 Semiconductor Energy Laboratory Co., Ltd. Staggered oxide semiconductor TFT semiconductor device and manufacturing method thereof
JPWO2010098100A1 (ja) * 2009-02-27 2012-08-30 株式会社アルバック トランジスタ、トランジスタの製造方法及びその製造装置
WO2010098101A1 (ja) * 2009-02-27 2010-09-02 株式会社アルバック トランジスタ、トランジスタの製造方法及びその製造装置
US20100224880A1 (en) * 2009-03-05 2010-09-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8461582B2 (en) 2009-03-05 2013-06-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US20100224878A1 (en) 2009-03-05 2010-09-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP5504008B2 (ja) * 2009-03-06 2014-05-28 株式会社半導体エネルギー研究所 半導体装置
KR102159147B1 (ko) 2009-03-12 2020-09-23 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
TWI556323B (zh) * 2009-03-13 2016-11-01 半導體能源研究所股份有限公司 半導體裝置及該半導體裝置的製造方法
US8450144B2 (en) * 2009-03-26 2013-05-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
KR101681884B1 (ko) * 2009-03-27 2016-12-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치, 표시장치 및 전자기기
US8338226B2 (en) * 2009-04-02 2012-12-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
TWI489628B (zh) 2009-04-02 2015-06-21 Semiconductor Energy Lab 半導體裝置和其製造方法
JP5564331B2 (ja) 2009-05-29 2014-07-30 株式会社半導体エネルギー研究所 半導体装置の作製方法
EP2256814B1 (en) 2009-05-29 2019-01-16 Semiconductor Energy Laboratory Co, Ltd. Oxide semiconductor device and method for manufacturing the same
EP2256795B1 (en) 2009-05-29 2014-11-19 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method for oxide semiconductor device
EP2449595B1 (en) 2009-06-30 2017-07-26 Semiconductor Energy Laboratory Co, Ltd. Method for manufacturing semiconductor device
KR101915421B1 (ko) 2009-06-30 2018-11-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 제조 방법
KR101291395B1 (ko) 2009-06-30 2013-07-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 제조 방법
KR101457837B1 (ko) 2009-06-30 2014-11-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 제작 방법
JP5663214B2 (ja) * 2009-07-03 2015-02-04 株式会社半導体エネルギー研究所 半導体装置の作製方法
KR102365458B1 (ko) * 2009-07-03 2022-02-23 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
JP5528734B2 (ja) * 2009-07-09 2014-06-25 富士フイルム株式会社 電子素子及びその製造方法、表示装置、並びにセンサー
KR101643835B1 (ko) 2009-07-10 2016-07-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
WO2011004723A1 (en) 2009-07-10 2011-01-13 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method the same
SG10201403913PA (en) 2009-07-10 2014-10-30 Semiconductor Energy Lab Method for manufacturing semiconductor device
WO2011007682A1 (en) 2009-07-17 2011-01-20 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing semiconductor device
WO2011010541A1 (en) 2009-07-18 2011-01-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
WO2011013523A1 (en) * 2009-07-31 2011-02-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
KR102153841B1 (ko) 2009-07-31 2020-09-08 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
WO2011013502A1 (en) 2009-07-31 2011-02-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
KR101291434B1 (ko) 2009-07-31 2013-08-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 디바이스 및 그 형성 방법
EP2460183A4 (en) 2009-07-31 2015-10-07 Semiconductor Energy Lab SEMICONDUCTOR DEVICE AND METHOD FOR MANUFACTURING THE SAME
EP2284891B1 (en) 2009-08-07 2019-07-24 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device and manufacturing method thereof
JP5458102B2 (ja) * 2009-09-04 2014-04-02 株式会社東芝 薄膜トランジスタの製造方法
CN105810753A (zh) 2009-09-04 2016-07-27 株式会社半导体能源研究所 半导体器件及其制造方法
KR101745341B1 (ko) 2009-09-04 2017-06-09 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광 장치 및 발광 장치를 제작하기 위한 방법
WO2011034012A1 (en) * 2009-09-16 2011-03-24 Semiconductor Energy Laboratory Co., Ltd. Logic circuit, light emitting device, semiconductor device, and electronic device
KR20170116246A (ko) * 2009-09-16 2017-10-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
KR102246529B1 (ko) * 2009-09-16 2021-04-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR20220122778A (ko) 2009-09-24 2022-09-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광 장치
CN102474256B (zh) 2009-09-24 2016-03-02 株式会社半导体能源研究所 驱动器电路、包括驱动器电路的显示设备以及包括显示设备的电子电器
JP2011091386A (ja) * 2009-09-24 2011-05-06 Semiconductor Energy Lab Co Ltd 熱処理装置、熱処理方法及び半導体装置の作製方法
WO2011043163A1 (en) 2009-10-05 2011-04-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
CN107195328B (zh) 2009-10-09 2020-11-10 株式会社半导体能源研究所 移位寄存器和显示装置以及其驱动方法
KR101835748B1 (ko) * 2009-10-09 2018-03-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광 표시 장치 및 이를 포함한 전자 기기
WO2011043206A1 (en) * 2009-10-09 2011-04-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
MY158956A (en) 2009-10-16 2016-11-30 Semiconductor Energy Lab Logic circuit and semiconductor device
KR101847656B1 (ko) 2009-10-21 2018-05-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
KR20110045960A (ko) * 2009-10-28 2011-05-04 엘지이노텍 주식회사 전자문서 다운로드를 위한 전자책 단말기 및 그 시스템
KR20110046130A (ko) * 2009-10-28 2011-05-04 삼성전자주식회사 액정 표시 패널
WO2011052382A1 (en) 2009-10-30 2011-05-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
EP2494601A4 (en) 2009-10-30 2016-09-07 Semiconductor Energy Lab SEMICONDUCTOR COMPONENT AND MANUFACTURING METHOD THEREFOR
KR101876470B1 (ko) 2009-11-06 2018-07-10 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
CN102598285B (zh) 2009-11-20 2016-08-03 株式会社半导体能源研究所 用于制造半导体器件的方法
EP2507823B1 (en) * 2009-12-04 2018-09-26 Semiconductor Energy Laboratory Co. Ltd. Manufacturing method for semiconductor device
KR101842860B1 (ko) 2010-01-20 2018-03-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치의 구동 방법
KR101805102B1 (ko) 2010-01-20 2017-12-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치의 구동 방법
KR101829309B1 (ko) 2010-01-22 2018-02-19 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US8436403B2 (en) * 2010-02-05 2013-05-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including transistor provided with sidewall and electronic appliance
US8947337B2 (en) 2010-02-11 2015-02-03 Semiconductor Energy Laboratory Co., Ltd. Display device
KR102524388B1 (ko) * 2010-02-23 2023-04-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
KR101862811B1 (ko) * 2010-02-26 2018-05-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치 및 표시장치의 구동 방법
KR102011259B1 (ko) 2010-02-26 2019-08-16 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
WO2011108382A1 (en) * 2010-03-05 2011-09-09 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
KR101929190B1 (ko) 2010-03-05 2018-12-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP5209146B2 (ja) * 2010-03-11 2013-06-12 シャープ株式会社 半導体装置およびその製造方法
KR101435970B1 (ko) 2010-03-26 2014-08-29 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치를 제작하는 방법
JP5708910B2 (ja) * 2010-03-30 2015-04-30 ソニー株式会社 薄膜トランジスタおよびその製造方法、並びに表示装置
CN110620156A (zh) * 2010-04-02 2019-12-27 株式会社半导体能源研究所 半导体装置
CN102214677A (zh) * 2010-04-12 2011-10-12 三星移动显示器株式会社 薄膜晶体管和具有该薄膜晶体管的显示装置
WO2011129227A1 (ja) * 2010-04-14 2011-10-20 シャープ株式会社 半導体装置、半導体装置の製造方法、および表示装置
WO2011129456A1 (en) * 2010-04-16 2011-10-20 Semiconductor Energy Laboratory Co., Ltd. Deposition method and method for manufacturing semiconductor device
KR101437081B1 (ko) * 2010-04-23 2014-09-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
CN102859705B (zh) 2010-04-23 2015-12-09 株式会社半导体能源研究所 半导体装置及半导体装置的制造方法
KR101877377B1 (ko) 2010-04-23 2018-07-11 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
WO2011135988A1 (en) * 2010-04-28 2011-11-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor display device and driving method the same
US9490368B2 (en) * 2010-05-20 2016-11-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method of the same
US9496405B2 (en) 2010-05-20 2016-11-15 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device including step of adding cation to oxide semiconductor layer
WO2011145634A1 (en) * 2010-05-21 2011-11-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR101808198B1 (ko) 2010-05-21 2017-12-12 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
DE112011101969B4 (de) 2010-06-11 2018-05-09 Semiconductor Energy Laboratory Co., Ltd. Halbleitervorrichtung und Verfahren zum Herstellen derselben
US8552425B2 (en) * 2010-06-18 2013-10-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP5579848B2 (ja) * 2010-06-21 2014-08-27 株式会社アルバック 半導体装置、半導体装置を有する液晶表示装置、半導体装置の製造方法
KR101801960B1 (ko) 2010-07-01 2017-11-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치의 구동 방법
US8441010B2 (en) * 2010-07-01 2013-05-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US20120001179A1 (en) * 2010-07-02 2012-01-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR102479939B1 (ko) * 2010-07-02 2022-12-20 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
US8642380B2 (en) 2010-07-02 2014-02-04 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
US8785241B2 (en) * 2010-07-16 2014-07-22 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
TWI562285B (en) * 2010-08-06 2016-12-11 Semiconductor Energy Lab Co Ltd Semiconductor device and method for manufacturing the same
CN107947763B (zh) 2010-08-06 2021-12-28 株式会社半导体能源研究所 半导体集成电路
TWI408753B (zh) * 2010-08-27 2013-09-11 Au Optronics Corp 薄膜電晶體的製造方法
CN101964309B (zh) * 2010-09-01 2012-08-01 友达光电股份有限公司 薄膜晶体管的制造方法
US8558960B2 (en) 2010-09-13 2013-10-15 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and method for manufacturing the same
US8835917B2 (en) * 2010-09-13 2014-09-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, power diode, and rectifier
KR101932576B1 (ko) 2010-09-13 2018-12-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
US8664097B2 (en) * 2010-09-13 2014-03-04 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
KR20140054465A (ko) 2010-09-15 2014-05-08 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 표시 장치
US8546892B2 (en) * 2010-10-20 2013-10-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device
US8803143B2 (en) 2010-10-20 2014-08-12 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor including buffer layers with high resistivity
US8569754B2 (en) * 2010-11-05 2013-10-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
TWI416736B (zh) * 2010-11-19 2013-11-21 Au Optronics Corp 薄膜電晶體及其製造方法
US8936965B2 (en) 2010-11-26 2015-01-20 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
KR20120063809A (ko) * 2010-12-08 2012-06-18 삼성전자주식회사 박막 트랜지스터 표시판
KR101630022B1 (ko) * 2010-12-27 2016-06-13 샤프 가부시키가이샤 반도체 장치 및 그 제조 방법
US8536571B2 (en) * 2011-01-12 2013-09-17 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
JP5719610B2 (ja) 2011-01-21 2015-05-20 三菱電機株式会社 薄膜トランジスタ、及びアクティブマトリクス基板
JP5743064B2 (ja) * 2011-02-17 2015-07-01 株式会社Joled 薄膜トランジスタおよびその製造方法、並びに表示装置
TWI521612B (zh) * 2011-03-11 2016-02-11 半導體能源研究所股份有限公司 半導體裝置的製造方法
JP5825812B2 (ja) * 2011-03-24 2015-12-02 株式会社Joled 表示装置の製造方法
US8927329B2 (en) 2011-03-30 2015-01-06 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing oxide semiconductor device with improved electronic properties
US8541266B2 (en) 2011-04-01 2013-09-24 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
CN102692771B (zh) 2011-05-09 2014-12-17 京东方科技集团股份有限公司 一种液晶显示器、薄膜晶体管阵列基板及其制造方法
KR101991735B1 (ko) * 2011-05-19 2019-06-21 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 집적 회로
US9171840B2 (en) 2011-05-26 2015-10-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US8673426B2 (en) * 2011-06-29 2014-03-18 Semiconductor Energy Laboratory Co., Ltd. Driver circuit, method of manufacturing the driver circuit, and display device including the driver circuit
JP2013042117A (ja) * 2011-07-15 2013-02-28 Semiconductor Energy Lab Co Ltd 半導体装置
CN102629609A (zh) * 2011-07-22 2012-08-08 京东方科技集团股份有限公司 阵列基板及其制作方法、液晶面板、显示装置
JP6004308B2 (ja) 2011-08-12 2016-10-05 Nltテクノロジー株式会社 薄膜デバイス
JP6023994B2 (ja) 2011-08-15 2016-11-09 Nltテクノロジー株式会社 薄膜デバイス及びその製造方法
US9660092B2 (en) 2011-08-31 2017-05-23 Semiconductor Energy Laboratory Co., Ltd. Oxide semiconductor thin film transistor including oxygen release layer
US9177872B2 (en) 2011-09-16 2015-11-03 Micron Technology, Inc. Memory cells, semiconductor devices, systems including such cells, and methods of fabrication
JP2013084333A (ja) 2011-09-28 2013-05-09 Semiconductor Energy Lab Co Ltd シフトレジスタ回路
JP5984354B2 (ja) * 2011-10-07 2016-09-06 住友電気工業株式会社 半導体素子
CN103875077B (zh) * 2011-10-07 2016-09-28 住友电气工业株式会社 绝缘膜及其制造方法
KR20130043063A (ko) 2011-10-19 2013-04-29 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제작 방법
WO2013058226A1 (ja) * 2011-10-21 2013-04-25 シャープ株式会社 半導体装置およびその製造方法
KR101976212B1 (ko) 2011-10-24 2019-05-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제작 방법
JP5933895B2 (ja) 2011-11-10 2016-06-15 株式会社半導体エネルギー研究所 半導体装置および半導体装置の作製方法
JP6122275B2 (ja) 2011-11-11 2017-04-26 株式会社半導体エネルギー研究所 表示装置
JP6076038B2 (ja) 2011-11-11 2017-02-08 株式会社半導体エネルギー研究所 表示装置の作製方法
JP6059968B2 (ja) * 2011-11-25 2017-01-11 株式会社半導体エネルギー研究所 半導体装置、及び液晶表示装置
TWI604609B (zh) 2012-02-02 2017-11-01 半導體能源研究所股份有限公司 半導體裝置
US20130207111A1 (en) * 2012-02-09 2013-08-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device including semiconductor device, electronic device including semiconductor device, and method for manufacturing semiconductor device
TWI451575B (zh) 2012-02-16 2014-09-01 E Ink Holdings Inc 薄膜電晶體
WO2013137014A1 (en) 2012-03-13 2013-09-19 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device and method for driving the same
SG10201610711UA (en) 2012-04-13 2017-02-27 Semiconductor Energy Lab Co Ltd Semiconductor device
KR20130117558A (ko) 2012-04-18 2013-10-28 삼성디스플레이 주식회사 박막 트랜지스터, 박막 트랜지스터 표시판 및 박막 트랜지스터 표시판 제조 방법
KR102551443B1 (ko) * 2012-05-10 2023-07-06 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
CN102751240B (zh) * 2012-05-18 2015-03-11 京东方科技集团股份有限公司 薄膜晶体管阵列基板及其制造方法、显示面板、显示装置
WO2013179922A1 (en) * 2012-05-31 2013-12-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
TWI493726B (zh) * 2012-06-05 2015-07-21 E Ink Holdings Inc 薄膜電晶體結構及其陣列基板
CN107123688B (zh) * 2012-06-29 2021-04-09 株式会社半导体能源研究所 半导体装置
US20140014948A1 (en) * 2012-07-12 2014-01-16 Semiconductor Energy Laboratory Co. Ltd. Semiconductor device
KR20240034876A (ko) 2012-07-20 2024-03-14 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
KR102078213B1 (ko) * 2012-07-20 2020-02-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제조 방법
US9929276B2 (en) * 2012-08-10 2018-03-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP6164218B2 (ja) * 2012-08-13 2017-07-19 日本ゼオン株式会社 薄膜トランジスタ
TWI575663B (zh) * 2012-08-31 2017-03-21 半導體能源研究所股份有限公司 半導體裝置
KR20140043526A (ko) 2012-09-21 2014-04-10 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
CN102881653B (zh) * 2012-09-28 2015-02-04 深圳市华星光电技术有限公司 薄膜晶体管的制造方法及其制造的薄膜晶体管
KR102046996B1 (ko) 2012-10-16 2019-11-21 삼성디스플레이 주식회사 박막 트랜지스터 표시판
WO2014061535A1 (en) * 2012-10-17 2014-04-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR102220279B1 (ko) 2012-10-19 2021-02-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 산화물 반도체막을 포함하는 다층막 및 반도체 장치의 제작 방법
CN102931091A (zh) * 2012-10-25 2013-02-13 深圳市华星光电技术有限公司 一种主动矩阵式平面显示装置、薄膜晶体管及其制作方法
CN203085533U (zh) * 2012-10-26 2013-07-24 京东方科技集团股份有限公司 阵列基板和显示装置
WO2014077201A1 (ja) * 2012-11-15 2014-05-22 シャープ株式会社 半導体装置の製造方法および表示装置
JP6320009B2 (ja) 2012-12-03 2018-05-09 株式会社半導体エネルギー研究所 半導体装置及びその作製方法
CN103035569A (zh) * 2012-12-25 2013-04-10 青岛盛嘉信息科技有限公司 一种薄膜晶体管生长工艺
CN103050413A (zh) * 2012-12-25 2013-04-17 青岛盛嘉信息科技有限公司 一种薄膜晶体管生长工艺
CN103227207A (zh) * 2012-12-28 2013-07-31 青岛润鑫伟业科贸有限公司 一种薄膜晶体管生长工艺
US8981374B2 (en) 2013-01-30 2015-03-17 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR102153110B1 (ko) 2013-03-06 2020-09-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체막 및 반도체 장치
US9812581B2 (en) 2013-03-07 2017-11-07 Sharp Kabushiki Kaisha Semiconductor device and method for manufacturing same
WO2014159033A1 (en) * 2013-03-13 2014-10-02 Applied Materials, Inc. Vth control method of multiple active layer metal oxide semiconductor tft
KR102290247B1 (ko) * 2013-03-14 2021-08-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치와 그 제작 방법
KR102123529B1 (ko) * 2013-03-28 2020-06-17 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
US9915848B2 (en) 2013-04-19 2018-03-13 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device
US9893192B2 (en) 2013-04-24 2018-02-13 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
TWI631711B (zh) * 2013-05-01 2018-08-01 半導體能源研究所股份有限公司 半導體裝置
TWI618058B (zh) 2013-05-16 2018-03-11 半導體能源研究所股份有限公司 半導體裝置
US10032872B2 (en) 2013-05-17 2018-07-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, method for manufacturing the same, and apparatus for manufacturing semiconductor device
TWI687748B (zh) 2013-06-05 2020-03-11 日商半導體能源研究所股份有限公司 顯示裝置及電子裝置
JP6475424B2 (ja) 2013-06-05 2019-02-27 株式会社半導体エネルギー研究所 半導体装置
KR20150010065A (ko) * 2013-07-18 2015-01-28 삼성디스플레이 주식회사 산화물 반도체 소자의 제조 방법 및 산화물 반도체 소자를 포함하는 표시 장치의 제조 방법
KR20150011472A (ko) 2013-07-23 2015-02-02 삼성디스플레이 주식회사 박막 트랜지스터 및 그 제조 방법
JP6264090B2 (ja) * 2013-07-31 2018-01-24 株式会社リコー 電界効果型トランジスタ、及び電界効果型トランジスタの製造方法
US10466720B2 (en) * 2013-08-09 2019-11-05 Fisher Controls International Llc Providing diagnostic and/or prognostic capabilities in a process control system
KR102294507B1 (ko) * 2013-09-06 2021-08-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR20220047897A (ko) * 2013-12-02 2022-04-19 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
KR102248645B1 (ko) * 2013-12-02 2021-05-04 엘지디스플레이 주식회사 금속 산화물 반도체를 포함하는 박막 트랜지스터 기판 및 그 제조 방법
JP6444714B2 (ja) 2013-12-20 2018-12-26 株式会社半導体エネルギー研究所 半導体装置の作製方法
CN103715264A (zh) * 2013-12-23 2014-04-09 京东方科技集团股份有限公司 氧化物薄膜晶体管及其制备方法、阵列基板及显示装置
CN103762178A (zh) * 2013-12-25 2014-04-30 深圳市华星光电技术有限公司 一种低温多晶硅薄膜晶体管及其制造方法
JP6547273B2 (ja) * 2013-12-26 2019-07-24 株式会社リコー p型酸化物半導体、p型酸化物半導体製造用組成物、p型酸化物半導体の製造方法、半導体素子、表示素子、画像表示装置、及びシステム
TWI536464B (zh) * 2014-01-15 2016-06-01 友達光電股份有限公司 電晶體及其製造方法
US9653611B2 (en) 2014-03-07 2017-05-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9887291B2 (en) 2014-03-19 2018-02-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device including the semiconductor device, display module including the display device, and electronic device including the semiconductor device, the display device, or the display module
US9082794B1 (en) 2014-04-10 2015-07-14 The United States Of America As Represented By The Secretary Of The Air Force Metal oxide thin film transistor fabrication method
TWI735206B (zh) 2014-04-10 2021-08-01 日商半導體能源研究所股份有限公司 記憶體裝置及半導體裝置
US9147607B1 (en) 2014-04-10 2015-09-29 The United States Of America As Represented By The Secretary Of The Air Force Method of fabricating ultra short gate length thin film transistors using optical lithography
WO2015170220A1 (en) 2014-05-09 2015-11-12 Semiconductor Energy Laboratory Co., Ltd. Memory device and electronic device
TWI672804B (zh) 2014-05-23 2019-09-21 日商半導體能源研究所股份有限公司 半導體裝置的製造方法
WO2015181679A1 (en) * 2014-05-27 2015-12-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US9722091B2 (en) 2014-09-12 2017-08-01 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
CN104409362A (zh) * 2014-11-13 2015-03-11 京东方科技集团股份有限公司 一种薄膜晶体管和阵列基板的制作方法及相应装置
TWI624874B (zh) * 2014-12-03 2018-05-21 鴻海精密工業股份有限公司 一種垂直型電晶體及其製作方法
JP6647846B2 (ja) 2014-12-08 2020-02-14 株式会社半導体エネルギー研究所 半導体装置
JP2016116220A (ja) * 2014-12-16 2016-06-23 株式会社半導体エネルギー研究所 半導体装置、及び電子機器
US10217673B2 (en) * 2014-12-17 2019-02-26 Intel Corporation Integrated circuit die having reduced defect group III-nitride structures and methods associated therewith
CN105810745B (zh) * 2014-12-31 2019-06-18 鸿富锦精密工业(深圳)有限公司 薄膜晶体管及薄膜晶体管基板
US9905700B2 (en) 2015-03-13 2018-02-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device or memory device and driving method thereof
CN104716198B (zh) * 2015-03-25 2018-03-27 京东方科技集团股份有限公司 薄膜晶体管及其制造方法、显示装置
CN104752343B (zh) * 2015-04-14 2017-07-28 深圳市华星光电技术有限公司 双栅极氧化物半导体tft基板的制作方法及其结构
KR102549926B1 (ko) 2015-05-04 2023-06-29 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 반도체 장치의 제작 방법, 및 전자기기
CN104850830A (zh) * 2015-05-06 2015-08-19 深圳市瑞福达液晶显示技术股份有限公司 Ito玻璃的指纹识别装置
CN104934330A (zh) * 2015-05-08 2015-09-23 京东方科技集团股份有限公司 一种薄膜晶体管及其制备方法、阵列基板和显示面板
CN105070722A (zh) * 2015-07-14 2015-11-18 深圳市华星光电技术有限公司 Tft基板结构及其制作方法
US9741400B2 (en) 2015-11-05 2017-08-22 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, memory device, electronic device, and method for operating the semiconductor device
CN106887436B (zh) 2015-12-16 2019-10-25 鸿富锦精密工业(深圳)有限公司 薄膜晶体管阵列基板及其制备方法
US9576984B1 (en) * 2016-01-14 2017-02-21 Hon Hai Precision Industry Co., Ltd. Thin film transistor array panel and conducting structure
KR20170087568A (ko) 2016-01-20 2017-07-31 삼성디스플레이 주식회사 액정 표시 장치 및 이의 제조 방법
JP6822853B2 (ja) 2016-01-21 2021-01-27 株式会社半導体エネルギー研究所 記憶装置及び記憶装置の駆動方法
US10797113B2 (en) * 2016-01-25 2020-10-06 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device with layered electrode structures
CN105448938B (zh) * 2016-01-28 2019-06-25 深圳市华星光电技术有限公司 薄膜晶体管基板及其制造方法
TWI585954B (zh) * 2016-03-02 2017-06-01 群創光電股份有限公司 電晶體陣列基板及應用之顯示面板
US11302717B2 (en) * 2016-04-08 2022-04-12 Semiconductor Energy Laboratory Co., Ltd. Transistor and method for manufacturing the same
JP6629441B2 (ja) * 2016-05-17 2020-01-15 シャープ株式会社 液晶表示装置
JP2018022879A (ja) 2016-07-20 2018-02-08 株式会社リコー 電界効果型トランジスタ、及びその製造方法、並びに表示素子、画像表示装置、及びシステム
JP6867737B2 (ja) * 2016-08-30 2021-05-12 ソニーセミコンダクタソリューションズ株式会社 表示装置及び電子機器
CN106384565A (zh) * 2016-09-12 2017-02-08 昆山国显光电有限公司 显示装置及其制作方法
KR20180055701A (ko) 2016-11-17 2018-05-25 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제작 방법
EP3547351A1 (en) * 2016-11-23 2019-10-02 Shenzhen Royole Technologies Co., Ltd. Array substrate and manufacturing method therefor
CN109308432B (zh) * 2017-07-27 2022-06-28 中芯国际集成电路制造(上海)有限公司 一种半导体指纹传感器及其制作方法、电子装置
EP3676877A4 (en) 2017-08-31 2021-09-01 Micron Technology, Inc. SEMICONDUCTOR COMPONENTS, TRANSISTORS AND ASSOCIATED METHODS FOR CONTACTING METAL OXIDE SEMICONDUCTOR COMPONENTS
WO2019046629A1 (en) 2017-08-31 2019-03-07 Micron Technology, Inc. SEMICONDUCTOR DEVICES, HYBRID TRANSISTORS, AND ASSOCIATED METHODS
CN111033702B (zh) 2017-09-05 2023-12-05 株式会社半导体能源研究所 半导体装置及半导体装置的制造方法
KR102429769B1 (ko) * 2017-12-11 2022-08-04 엘지디스플레이 주식회사 디스플레이 장치 및 이를 포함하는 롤러블 디스플레이 시스템
CN108231598A (zh) * 2017-12-29 2018-06-29 深圳市华星光电技术有限公司 金属氧化物薄膜晶体管的制备方法、阵列基板的制备方法
US11282965B2 (en) 2018-01-19 2022-03-22 Semiconductor Energy Laboratory Co., Ltd. Fabrication method of semiconductor device
WO2019166907A1 (ja) * 2018-03-02 2019-09-06 株式会社半導体エネルギー研究所 半導体装置、及びその作製方法
WO2020188313A2 (en) * 2018-07-10 2020-09-24 Next Biometrics Group Asa Thermally conductive and protective coating for electronic device
JP2020053638A (ja) * 2018-09-28 2020-04-02 株式会社ジャパンディスプレイ 薄膜トランジスタ、表示装置及び薄膜トランジスタの製造方法
CN109473447B (zh) * 2018-10-18 2021-02-26 武汉华星光电半导体显示技术有限公司 阵列基板及采用该阵列基板的显示装置
US11908911B2 (en) * 2019-05-16 2024-02-20 Intel Corporation Thin film transistors with raised source and drain contacts and process for forming such
KR20200145870A (ko) * 2019-06-10 2020-12-31 삼성전자주식회사 반도체 장치
CN110245629B (zh) * 2019-06-19 2021-07-27 业成科技(成都)有限公司 电子装置及其制造方法
US11929415B2 (en) * 2019-06-20 2024-03-12 Intel Corporation Thin film transistors with offset source and drain structures and process for forming such
JP7306906B2 (ja) 2019-07-19 2023-07-11 株式会社ジャパンディスプレイ アレイ基板及び表示装置
CN110444602A (zh) * 2019-08-05 2019-11-12 深圳市华星光电半导体显示技术有限公司 一种氧化物薄膜晶体管的制备方法及阵列基板
KR20210028318A (ko) 2019-09-03 2021-03-12 삼성디스플레이 주식회사 표시 장치 및 제조 방법
KR102466226B1 (ko) * 2020-11-19 2022-11-11 한양대학교 산학협력단 산화물 반도체의 오믹 접합 구조를 갖는 박막 트랜지스터 및 그의 제조 방법
CN112797228B (zh) * 2021-01-26 2022-05-31 北京诺和兴建设工程有限公司 一种水利管道的避震敷设方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200525466A (en) * 2003-10-24 2005-08-01 Toshiba Matsushita Display Tec Display device
TW200609634A (en) * 2004-08-27 2006-03-16 Seiko Epson Corp Active matrix substrate, method of manufacturing active matrix substrate, electro-optical device, and electronic
TW200613868A (en) * 2004-07-06 2006-05-01 Kobe Steel Ltd Display device and method for producing thereof

Family Cites Families (235)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
US5270567A (en) 1989-09-06 1993-12-14 Casio Computer Co., Ltd. Thin film transistors without capacitances between electrodes thereof
JP2585118B2 (ja) 1990-02-06 1997-02-26 株式会社半導体エネルギー研究所 薄膜トランジスタの作製方法
DE69107101T2 (de) 1990-02-06 1995-05-24 Semiconductor Energy Lab Verfahren zum Herstellen eines Oxydfilms.
EP0459763B1 (en) 1990-05-29 1997-05-02 Semiconductor Energy Laboratory Co., Ltd. Thin-film transistors
JP2652267B2 (ja) * 1990-10-29 1997-09-10 株式会社半導体エネルギー研究所 絶縁ゲイト型半導体装置
JP3071851B2 (ja) 1991-03-25 2000-07-31 株式会社半導体エネルギー研究所 電気光学装置
JPH04299519A (ja) 1991-03-27 1992-10-22 Casio Comput Co Ltd アモルファスシリコンの結晶化方法
US6849872B1 (en) 1991-08-26 2005-02-01 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor
JP3187086B2 (ja) 1991-08-26 2001-07-11 株式会社半導体エネルギー研究所 半導体装置および半導体装置の作製方法
KR940004843B1 (ko) 1991-09-30 1994-06-02 해태제과 주식회사 크루드치클의 정제가공방법
JP3118037B2 (ja) 1991-10-28 2000-12-18 キヤノン株式会社 堆積膜形成方法および堆積膜形成装置
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
TW232751B (en) * 1992-10-09 1994-10-21 Semiconductor Energy Res Co Ltd Semiconductor device and method for forming the same
KR0143873B1 (ko) 1993-02-19 1998-08-17 순페이 야마자끼 절연막 및 반도체장치 및 반도체 장치 제조방법
US7465679B1 (en) 1993-02-19 2008-12-16 Semiconductor Energy Laboratory Co., Ltd. Insulating film and method of producing semiconductor device
JP3119988B2 (ja) 1993-02-19 2000-12-25 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
EP0820644B1 (en) * 1995-08-03 2005-08-24 Koninklijke Philips Electronics N.V. Semiconductor device provided with transparent switching element
US5847410A (en) 1995-11-24 1998-12-08 Semiconductor Energy Laboratory Co. Semiconductor electro-optical device
US5731473A (en) * 1995-12-06 1998-03-24 Union Carbide Chemicals & Plastics Technology Corporation Metal-ligand complex catalyzed processes
JP3625598B2 (ja) * 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JPH09198712A (ja) * 1996-01-23 1997-07-31 Matsushita Electric Ind Co Ltd 光学的情報記録媒体及びその製造方法
KR100225946B1 (ko) 1996-06-27 1999-10-15 김영환 반도체 소자의 금속 배선 형성방법
JP3201468B2 (ja) 1997-05-26 2001-08-20 日本電気株式会社 容量素子及びその製造方法
JP3345636B2 (ja) 1997-10-15 2002-11-18 独立行政法人物質・材料研究機構 極薄シリコン酸化膜の生成方法
KR100301803B1 (ko) * 1998-06-05 2001-09-22 김영환 박막트랜지스터 및 그의 제조방법
GB2338370B (en) 1998-06-09 2000-07-19 Plessey Telecomm Telecommunications system
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000101091A (ja) 1998-09-28 2000-04-07 Sharp Corp 薄膜トランジスタ
JP2000150861A (ja) * 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) * 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
EP1014426A3 (en) 1998-12-22 2004-02-04 Canon Kabushiki Kaisha Apparatus and method for processing a substrate
JP3916334B2 (ja) * 1999-01-13 2007-05-16 シャープ株式会社 薄膜トランジスタ
US6436801B1 (en) 1999-02-26 2002-08-20 Texas Instruments Incorporated Hafnium nitride gate dielectric
EP1041641B1 (en) 1999-03-26 2015-11-04 Semiconductor Energy Laboratory Co., Ltd. A method for manufacturing an electrooptical device
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
KR100629173B1 (ko) 1999-12-31 2006-09-28 엘지.필립스 엘시디 주식회사 박막트랜지스터 및 그의 제조방법
US6407435B1 (en) 2000-02-11 2002-06-18 Sharp Laboratories Of America, Inc. Multilayer dielectric stack and method
US6620719B1 (en) * 2000-03-31 2003-09-16 International Business Machines Corporation Method of forming ohmic contacts using a self doping layer for thin-film transistors
JP2001324725A (ja) 2000-05-12 2001-11-22 Hitachi Ltd 液晶表示装置およびその製造方法
JP2001338990A (ja) 2000-05-26 2001-12-07 Fujitsu Ltd 半導体装置
TWI245957B (en) 2000-08-09 2005-12-21 Hitachi Ltd Active matrix display device
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
JP2002083773A (ja) 2000-09-06 2002-03-22 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
KR20020038482A (ko) * 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
SG160191A1 (en) * 2001-02-28 2010-04-29 Semiconductor Energy Lab Semiconductor device and manufacturing method thereof
US6858308B2 (en) 2001-03-12 2005-02-22 Canon Kabushiki Kaisha Semiconductor element, and method of forming silicon-based film
SG117406A1 (en) 2001-03-19 2005-12-29 Miconductor Energy Lab Co Ltd Method of manufacturing a semiconductor device
JP3997731B2 (ja) * 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
US6794682B2 (en) 2001-04-04 2004-09-21 Canon Kabushiki Kaisha Semiconductor device, method for manufacturing the same, and radiation detector
JP2002341373A (ja) 2001-05-17 2002-11-27 Matsushita Electric Ind Co Ltd アクティブマトリクス基板
JP2002372722A (ja) 2001-06-15 2002-12-26 Matsushita Electric Ind Co Ltd 液晶表示装置
JP2003037268A (ja) * 2001-07-24 2003-02-07 Minolta Co Ltd 半導体素子及びその製造方法
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
KR100425463B1 (ko) 2001-09-10 2004-03-30 삼성전자주식회사 산소를 함유하는 활성화된 기체 분위기에서의 탄탈륨산화막 형성 방법 및 유전막 형성 방법
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP2003122313A (ja) 2001-10-15 2003-04-25 Matsushita Electric Ind Co Ltd 液晶表示装置及びその駆動方法
EP1443130B1 (en) * 2001-11-05 2011-09-28 Japan Science and Technology Agency Natural superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
JP4006990B2 (ja) 2001-12-13 2007-11-14 ソニー株式会社 薄膜トランジスタの製造方法,液晶表示装置の製造方法,エレクトロルミネッセンス表示装置の製造方法
JP2003208132A (ja) 2002-01-17 2003-07-25 Seiko Epson Corp 液晶駆動回路
JP2003234344A (ja) * 2002-02-07 2003-08-22 Fujitsu Ltd 半導体装置の製造方法
JP4083486B2 (ja) * 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
US7049190B2 (en) * 2002-03-15 2006-05-23 Sanyo Electric Co., Ltd. Method for forming ZnO film, method for forming ZnO semiconductor layer, method for fabricating semiconductor device, and semiconductor device
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US20030203627A1 (en) 2002-04-30 2003-10-30 Jia-Pang Pang Method for fabricating thin film transistor
US7339187B2 (en) * 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) * 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) * 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
EP1394597B1 (en) * 2002-09-02 2011-03-23 Samsung Electronics Co., Ltd. Contact structure of semiconductor device, manufacturing method thereof, thin film transistor array panel including contact structure, and manufacturing method thereof
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP2004235180A (ja) 2003-01-28 2004-08-19 Sanyo Electric Co Ltd 半導体装置及びその製造方法
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
US20040174355A1 (en) * 2003-03-07 2004-09-09 Sanyo Electric Co., Ltd. Signal line drive circuit in image display apparatus
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) * 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
US8101467B2 (en) 2003-10-28 2012-01-24 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and method for manufacturing the same, and liquid crystal television receiver
US7026713B2 (en) * 2003-12-17 2006-04-11 Hewlett-Packard Development Company, L.P. Transistor device having a delafossite material
JP4566575B2 (ja) 2004-02-13 2010-10-20 株式会社半導体エネルギー研究所 発光装置の作製方法
JP4692871B2 (ja) 2004-03-11 2011-06-01 カシオ計算機株式会社 表示駆動装置及び表示装置
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7282782B2 (en) * 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
CN102856390B (zh) 2004-03-12 2015-11-25 独立行政法人科学技术振兴机构 包含薄膜晶体管的lcd或有机el显示器的转换组件
US7145174B2 (en) * 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
JP4461873B2 (ja) * 2004-03-29 2010-05-12 カシオ計算機株式会社 亜鉛酸化物の加工方法および薄膜トランジスタの製造方法
US7211825B2 (en) * 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
KR101002347B1 (ko) * 2004-06-24 2010-12-21 엘지디스플레이 주식회사 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법
CZ14851U1 (cs) * 2004-07-29 2004-10-25 Milan Křivánek Čajový adventní kalendář
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
CN101032027B (zh) * 2004-09-02 2010-10-13 卡西欧计算机株式会社 薄膜晶体管及其制造方法
CN102544027B (zh) 2004-09-15 2016-02-17 株式会社半导体能源研究所 半导体器件
US7285501B2 (en) * 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
JP4801406B2 (ja) 2004-09-30 2011-10-26 株式会社半導体エネルギー研究所 液晶表示装置の作製方法
JP4754798B2 (ja) * 2004-09-30 2011-08-24 株式会社半導体エネルギー研究所 表示装置の作製方法
US7427776B2 (en) 2004-10-07 2008-09-23 Hewlett-Packard Development Company, L.P. Thin-film transistor and methods
JP2006148050A (ja) 2004-10-21 2006-06-08 Seiko Epson Corp 薄膜トランジスタ、電気光学装置、及び電子機器
US7298084B2 (en) * 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
US7453065B2 (en) * 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
EP2453480A2 (en) * 2004-11-10 2012-05-16 Canon Kabushiki Kaisha Amorphous oxide and field effect transistor
US7791072B2 (en) * 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
JP5126729B2 (ja) 2004-11-10 2013-01-23 キヤノン株式会社 画像表示装置
US7868326B2 (en) * 2004-11-10 2011-01-11 Canon Kabushiki Kaisha Field effect transistor
EP1810335B1 (en) * 2004-11-10 2020-05-27 Canon Kabushiki Kaisha Light-emitting device
US7829444B2 (en) * 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
US7863611B2 (en) * 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
JP5036173B2 (ja) 2004-11-26 2012-09-26 株式会社半導体エネルギー研究所 半導体装置の作製方法
KR20060064264A (ko) 2004-12-08 2006-06-13 삼성전자주식회사 박막 트랜지스터 표시판 및 그 제조 방법
KR101167304B1 (ko) * 2004-12-31 2012-07-19 엘지디스플레이 주식회사 프린지 필드 스위칭 타입의 박막 트랜지스터 기판 및 그제조 방법
KR101090258B1 (ko) * 2005-01-03 2011-12-06 삼성전자주식회사 플라스틱 기판을 이용한 박막 트랜지스터 표시판의 제조방법
US7579224B2 (en) * 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI562380B (en) * 2005-01-28 2016-12-11 Semiconductor Energy Lab Co Ltd Semiconductor device, electronic device, and method of manufacturing semiconductor device
US7608531B2 (en) * 2005-01-28 2009-10-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, electronic device, and method of manufacturing semiconductor device
JP4777203B2 (ja) 2005-01-28 2011-09-21 株式会社半導体エネルギー研究所 半導体装置
JP5238132B2 (ja) 2005-02-03 2013-07-17 株式会社半導体エネルギー研究所 半導体装置、モジュール、および電子機器
US7858451B2 (en) * 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
KR20060090523A (ko) 2005-02-07 2006-08-11 삼성전자주식회사 표시 장치용 배선 및 상기 배선을 포함하는 박막트랜지스터 표시판
US7948171B2 (en) * 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) * 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) * 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
US7544967B2 (en) * 2005-03-28 2009-06-09 Massachusetts Institute Of Technology Low voltage flexible organic/transparent transistor for selective gas sensing, photodetecting and CMOS device applications
US7645478B2 (en) * 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) * 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7691666B2 (en) * 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7402506B2 (en) * 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) * 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
TWI281260B (en) * 2005-07-27 2007-05-11 Chunghwa Picture Tubes Ltd Thin film transistor and fabrication method thereof
KR100711890B1 (ko) * 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) * 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
KR101298940B1 (ko) * 2005-08-23 2013-08-22 주식회사 동진쎄미켐 포토레지스트 조성물 및 이를 이용한 박막 트랜지스터기판의 제조방법
JP4870403B2 (ja) 2005-09-02 2012-02-08 財団法人高知県産業振興センター 薄膜トランジスタの製法
JP4870404B2 (ja) 2005-09-02 2012-02-08 財団法人高知県産業振興センター 薄膜トランジスタの製法
JP5116225B2 (ja) * 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP2007073705A (ja) * 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP4280736B2 (ja) * 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
KR100646975B1 (ko) 2005-09-12 2006-11-23 삼성에스디아이 주식회사 박막 트랜지스터 및 그 제조방법
JP5006598B2 (ja) 2005-09-16 2012-08-22 キヤノン株式会社 電界効果型トランジスタ
JP5078246B2 (ja) * 2005-09-29 2012-11-21 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
JP5064747B2 (ja) * 2005-09-29 2012-10-31 株式会社半導体エネルギー研究所 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法
EP3614442A3 (en) * 2005-09-29 2020-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having oxide semiconductor layer and manufactoring method thereof
JP5198066B2 (ja) 2005-10-05 2013-05-15 出光興産株式会社 Tft基板及びtft基板の製造方法
US8149346B2 (en) 2005-10-14 2012-04-03 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method thereof
JP5037808B2 (ja) * 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
CN101667544B (zh) * 2005-11-15 2012-09-05 株式会社半导体能源研究所 半导体器件及其制造方法
TWI290780B (en) * 2005-11-23 2007-12-01 Chunghwa Picture Tubes Ltd Organic thin film transistor and method for manufacturing thereof
JP5250929B2 (ja) 2005-11-30 2013-07-31 凸版印刷株式会社 トランジスタおよびその製造方法
KR20070057505A (ko) 2005-12-02 2007-06-07 엘지.필립스 엘시디 주식회사 박막 트랜지스터 기판의 제조방법
JP2007157916A (ja) 2005-12-02 2007-06-21 Idemitsu Kosan Co Ltd Tft基板及びtft基板の製造方法
TWI292281B (en) * 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) * 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
KR20070076149A (ko) 2006-01-18 2007-07-24 삼성전자주식회사 박막트랜지스터 기판 및 그 제조 방법
JP4977478B2 (ja) * 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) * 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
JP2007212699A (ja) 2006-02-09 2007-08-23 Idemitsu Kosan Co Ltd 反射型tft基板及び反射型tft基板の製造方法
US7977169B2 (en) * 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
JP5110803B2 (ja) * 2006-03-17 2012-12-26 キヤノン株式会社 酸化物膜をチャネルに用いた電界効果型トランジスタ及びその製造方法
JP2007250982A (ja) 2006-03-17 2007-09-27 Canon Inc 酸化物半導体を用いた薄膜トランジスタ及び表示装置
JP5084160B2 (ja) 2006-03-20 2012-11-28 キヤノン株式会社 薄膜トランジスタ及び表示装置
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
KR100785038B1 (ko) * 2006-04-17 2007-12-12 삼성전자주식회사 비정질 ZnO계 TFT
KR101206033B1 (ko) 2006-04-18 2012-11-28 삼성전자주식회사 ZnO 반도체 박막의 제조방법 및 이를 이용한박막트랜지스터 및 그 제조방법
JP5312728B2 (ja) * 2006-04-28 2013-10-09 凸版印刷株式会社 表示装置およびその製造方法
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5105044B2 (ja) * 2006-05-09 2012-12-19 株式会社ブリヂストン 酸化物トランジスタ及びその製造方法
TWI752316B (zh) 2006-05-16 2022-01-11 日商半導體能源研究所股份有限公司 液晶顯示裝置
EP2020686B1 (en) 2006-05-25 2013-07-10 Fuji Electric Co., Ltd. Thin film transistor and its production method
US8330492B2 (en) 2006-06-02 2012-12-11 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device
JP5386069B2 (ja) * 2006-06-02 2014-01-15 株式会社半導体エネルギー研究所 半導体装置、表示装置、液晶表示装置、表示モジュール及び電子機器
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) * 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4999400B2 (ja) * 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP5127183B2 (ja) * 2006-08-23 2013-01-23 キヤノン株式会社 アモルファス酸化物半導体膜を用いた薄膜トランジスタの製造方法
JP5128792B2 (ja) 2006-08-31 2013-01-23 財団法人高知県産業振興センター 薄膜トランジスタの製法
EP1895545B1 (en) 2006-08-31 2014-04-23 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
JP4332545B2 (ja) * 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP5164357B2 (ja) * 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
JP4274219B2 (ja) * 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
TWI585730B (zh) 2006-09-29 2017-06-01 半導體能源研究所股份有限公司 顯示裝置和電子裝置
JP5468196B2 (ja) 2006-09-29 2014-04-09 株式会社半導体エネルギー研究所 半導体装置、表示装置及び液晶表示装置
US7622371B2 (en) * 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
JP5099739B2 (ja) * 2006-10-12 2012-12-19 財団法人高知県産業振興センター 薄膜トランジスタ及びその製法
US7501305B2 (en) 2006-10-23 2009-03-10 Canon Kabushiki Kaisha Method for forming deposited film and photovoltaic element
TWI316297B (en) * 2006-11-10 2009-10-21 Innolux Display Corp Thin film transistor substrate
JP5116290B2 (ja) * 2006-11-21 2013-01-09 キヤノン株式会社 薄膜トランジスタの製造方法
JP5413549B2 (ja) 2006-11-28 2014-02-12 カシオ計算機株式会社 薄膜トランジスタパネルおよびその製造方法
US7772021B2 (en) * 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) * 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
WO2008069255A1 (en) * 2006-12-05 2008-06-12 Canon Kabushiki Kaisha Method for manufacturing thin film transistor using oxide semiconductor and display apparatus
JP5305630B2 (ja) 2006-12-05 2013-10-02 キヤノン株式会社 ボトムゲート型薄膜トランジスタの製造方法及び表示装置の製造方法
US8143115B2 (en) 2006-12-05 2012-03-27 Canon Kabushiki Kaisha Method for manufacturing thin film transistor using oxide semiconductor and display apparatus
KR20080052107A (ko) 2006-12-07 2008-06-11 엘지전자 주식회사 산화물 반도체층을 구비한 박막 트랜지스터
KR101363555B1 (ko) 2006-12-14 2014-02-19 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 그 제조 방법
KR100937173B1 (ko) * 2006-12-26 2010-01-15 엘지디스플레이 주식회사 박막트랜지스터 액정표시장치용 어레이 기판 및 그제조방법
KR101303578B1 (ko) * 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
KR100787464B1 (ko) 2007-01-08 2007-12-26 삼성에스디아이 주식회사 박막 트랜지스터, 및 그 제조방법
US8207063B2 (en) * 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
TW200838902A (en) * 2007-02-09 2008-10-01 Teijin Ltd Method for producing polylactic acid
KR101410926B1 (ko) 2007-02-16 2014-06-24 삼성전자주식회사 박막 트랜지스터 및 그 제조방법
KR100858088B1 (ko) * 2007-02-28 2008-09-10 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
JP2008276212A (ja) 2007-04-05 2008-11-13 Fujifilm Corp 有機電界発光表示装置
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) * 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
CN101663762B (zh) * 2007-04-25 2011-09-21 佳能株式会社 氧氮化物半导体
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
KR101270174B1 (ko) 2007-12-03 2013-05-31 삼성전자주식회사 산화물 반도체 박막 트랜지스터의 제조방법
US8202365B2 (en) * 2007-12-17 2012-06-19 Fujifilm Corporation Process for producing oriented inorganic crystalline film, and semiconductor device using the oriented inorganic crystalline film
KR101490112B1 (ko) * 2008-03-28 2015-02-05 삼성전자주식회사 인버터 및 그를 포함하는 논리회로
JP5305730B2 (ja) 2008-05-12 2013-10-02 キヤノン株式会社 半導体素子の製造方法ならびにその製造装置
KR101468591B1 (ko) 2008-05-29 2014-12-04 삼성전자주식회사 산화물 반도체 및 이를 포함하는 박막 트랜지스터
KR100963557B1 (ko) * 2008-06-11 2010-06-15 한국기계연구원 자가 왕복동 에너지 회수 장치
TWI469354B (zh) 2008-07-31 2015-01-11 Semiconductor Energy Lab 半導體裝置及其製造方法
JP2010056541A (ja) * 2008-07-31 2010-03-11 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
TWI622175B (zh) 2008-07-31 2018-04-21 半導體能源研究所股份有限公司 半導體裝置
TWI500159B (zh) * 2008-07-31 2015-09-11 Semiconductor Energy Lab 半導體裝置和其製造方法
JP5616038B2 (ja) * 2008-07-31 2014-10-29 株式会社半導体エネルギー研究所 半導体装置の作製方法
TWI642113B (zh) 2008-08-08 2018-11-21 半導體能源研究所股份有限公司 半導體裝置的製造方法
JP5525778B2 (ja) * 2008-08-08 2014-06-18 株式会社半導体エネルギー研究所 半導体装置
US8129718B2 (en) 2008-08-28 2012-03-06 Canon Kabushiki Kaisha Amorphous oxide semiconductor and thin film transistor using the same
KR101489652B1 (ko) 2008-09-02 2015-02-06 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
JP4623179B2 (ja) * 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) * 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
TWM485540U (zh) 2014-04-30 2014-09-01 T Conn Prec Corp 改良式插頭、插座連接器及其組合結構

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200525466A (en) * 2003-10-24 2005-08-01 Toshiba Matsushita Display Tec Display device
TW200613868A (en) * 2004-07-06 2006-05-01 Kobe Steel Ltd Display device and method for producing thereof
TW200609634A (en) * 2004-08-27 2006-03-16 Seiko Epson Corp Active matrix substrate, method of manufacturing active matrix substrate, electro-optical device, and electronic

Also Published As

Publication number Publication date
TWI770659B (zh) 2022-07-11
KR101427612B1 (ko) 2014-08-08
TWI597850B (zh) 2017-09-01
TWI711182B (zh) 2020-11-21
US20120108007A1 (en) 2012-05-03
TW201220503A (en) 2012-05-16
KR101088646B1 (ko) 2011-12-02
JP7066783B2 (ja) 2022-05-13
TWI577027B (zh) 2017-04-01
KR101617239B1 (ko) 2016-05-02
KR20210098927A (ko) 2021-08-11
JP2022106865A (ja) 2022-07-20
US9111804B2 (en) 2015-08-18
TW201019478A (en) 2010-05-16
JP6023857B2 (ja) 2016-11-09
US10937897B2 (en) 2021-03-02
CN101640219A (zh) 2010-02-03
KR20100014164A (ko) 2010-02-10
JP2017022411A (ja) 2017-01-26
JP2010056539A (ja) 2010-03-11
KR102243686B1 (ko) 2021-04-26
CN102593051A (zh) 2012-07-18
TWI570937B (zh) 2017-02-11
TWI626744B (zh) 2018-06-11
US20110115763A1 (en) 2011-05-19
KR20230025835A (ko) 2023-02-23
US8129717B2 (en) 2012-03-06
US8729544B2 (en) 2014-05-20
KR101493305B1 (ko) 2015-02-13
JP5409819B2 (ja) 2014-02-05
KR102500900B1 (ko) 2023-02-21
US20170323957A1 (en) 2017-11-09
JP2011129943A (ja) 2011-06-30
JP2012089879A (ja) 2012-05-10
KR101325521B1 (ko) 2013-11-07
KR20120096881A (ko) 2012-08-31
CN102169906B (zh) 2013-11-20
KR20180134817A (ko) 2018-12-19
TW202119642A (zh) 2021-05-16
CN105514124A (zh) 2016-04-20
KR20130124467A (ko) 2013-11-14
JP2012109593A (ja) 2012-06-07
KR20170069188A (ko) 2017-06-20
TWI469354B (zh) 2015-01-11
KR20130037234A (ko) 2013-04-15
TWI476921B (zh) 2015-03-11
TW201218385A (en) 2012-05-01
TW202303991A (zh) 2023-01-16
JP6417378B2 (ja) 2018-11-07
US9087745B2 (en) 2015-07-21
KR20200031587A (ko) 2020-03-24
JP2020178128A (ja) 2020-10-29
KR20120044946A (ko) 2012-05-08
KR102219395B1 (ko) 2021-02-25
JP2016001746A (ja) 2016-01-07
CN102169906A (zh) 2011-08-31
CN102569189B (zh) 2015-02-04
CN102544109A (zh) 2012-07-04
JP2019033274A (ja) 2019-02-28
US20100025678A1 (en) 2010-02-04
JP5789685B2 (ja) 2015-10-07
CN102544109B (zh) 2016-06-29
US20150349099A1 (en) 2015-12-03
CN105514124B (zh) 2020-02-18
CN102569189A (zh) 2012-07-11
CN102593051B (zh) 2016-01-06
KR20210020979A (ko) 2021-02-24
KR102289063B1 (ko) 2021-08-13
KR20120023159A (ko) 2012-03-12
TW201121056A (en) 2011-06-16
KR20110020287A (ko) 2011-03-02
TW201838184A (zh) 2018-10-16
US20120108006A1 (en) 2012-05-03
KR20160052482A (ko) 2016-05-12
TW201635530A (zh) 2016-10-01
TW201440229A (zh) 2014-10-16
JP5480174B2 (ja) 2014-04-23
JP2014160818A (ja) 2014-09-04
US20210091210A1 (en) 2021-03-25
TW201218386A (en) 2012-05-01
KR101541704B1 (ko) 2015-08-05
JP5409818B2 (ja) 2014-02-05
JP5268818B2 (ja) 2013-08-21

Similar Documents

Publication Publication Date Title
TWI413260B (zh) 半導體裝置及其製造方法
JP6453405B2 (ja) 半導体装置
TWI495109B (zh) 半導體裝置和其製造方法
TWI500160B (zh) 半導體裝置及其製造方法
TWI834207B (zh) 半導體裝置及半導體裝置的製造方法