CN104508826B - 自适应电荷平衡的边缘终端 - Google Patents
自适应电荷平衡的边缘终端 Download PDFInfo
- Publication number
- CN104508826B CN104508826B CN201380028630.3A CN201380028630A CN104508826B CN 104508826 B CN104508826 B CN 104508826B CN 201380028630 A CN201380028630 A CN 201380028630A CN 104508826 B CN104508826 B CN 104508826B
- Authority
- CN
- China
- Prior art keywords
- extended area
- semiconductor devices
- knot
- edge termination
- field plate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000003044 adaptive effect Effects 0.000 title description 34
- 239000004065 semiconductor Substances 0.000 claims abstract description 71
- 239000002019 doping agent Substances 0.000 claims abstract description 48
- 239000000758 substrate Substances 0.000 claims abstract description 27
- 229910052751 metal Inorganic materials 0.000 claims description 48
- 239000002184 metal Substances 0.000 claims description 48
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 33
- 238000000034 method Methods 0.000 claims description 31
- 229920005591 polysilicon Polymers 0.000 claims description 29
- 238000002360 preparation method Methods 0.000 claims description 4
- 238000002156 mixing Methods 0.000 claims description 3
- 239000010410 layer Substances 0.000 description 57
- 230000015556 catabolic process Effects 0.000 description 22
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 13
- 229910052710 silicon Inorganic materials 0.000 description 13
- 239000010703 silicon Substances 0.000 description 13
- 229910052796 boron Inorganic materials 0.000 description 9
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 8
- 238000002955 isolation Methods 0.000 description 7
- 238000002347 injection Methods 0.000 description 6
- 239000007924 injection Substances 0.000 description 6
- 230000015572 biosynthetic process Effects 0.000 description 5
- 230000035945 sensitivity Effects 0.000 description 5
- 239000004642 Polyimide Substances 0.000 description 4
- 239000004020 conductor Substances 0.000 description 4
- 238000000151 deposition Methods 0.000 description 4
- 230000008021 deposition Effects 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 230000005669 field effect Effects 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 4
- 229920001721 polyimide Polymers 0.000 description 4
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 230000008859 change Effects 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 2
- 239000010931 gold Substances 0.000 description 2
- 229910052737 gold Inorganic materials 0.000 description 2
- 239000011229 interlayer Substances 0.000 description 2
- 238000002161 passivation Methods 0.000 description 2
- 238000005036 potential barrier Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 235000006508 Nelumbo nucifera Nutrition 0.000 description 1
- 240000002853 Nelumbo nucifera Species 0.000 description 1
- 235000006510 Nelumbo pentapetala Nutrition 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- 230000006399 behavior Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 238000000407 epitaxy Methods 0.000 description 1
- 230000003628 erosive effect Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 238000005303 weighing Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66674—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/66712—Vertical DMOS transistors, i.e. VDMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/266—Bombardment with radiation with high-energy radiation producing ion implantation using masks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0607—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
- H01L29/0611—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
- H01L29/0615—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0607—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
- H01L29/0611—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
- H01L29/0615—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
- H01L29/0619—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/1095—Body region, i.e. base region, of DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/402—Field plates
- H01L29/404—Multiple field plate structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7802—Vertical DMOS transistors, i.e. VDMOS transistors
- H01L29/7811—Vertical DMOS transistors, i.e. VDMOS transistors with an edge termination structure
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- High Energy & Nuclear Physics (AREA)
- Toxicology (AREA)
- Health & Medical Sciences (AREA)
- Electrodes Of Semiconductors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
在一实施例中,半导体器件可以包括包含第一类型掺杂剂的衬底。所述半导体器件还可以包括外延层,其位于所述衬底上并且包括比所述衬底掺杂浓度低的第一类型掺杂剂。此外,所述半导体器件可以包括结扩展区域,其位于所述外延层中并且包括第二类型掺杂剂。进一步地,所述半导体器件可以包括一组场环,其与所述结扩展区域物理接触并且包括比所述结扩展区域掺杂浓度高的第二类型掺杂剂。而且,所述半导体器件可包括与所述一组场环物理接触的边缘终端结构。
Description
相关申请的交叉引用
本申请与2012年5月30日提交的、题目为“Adaptive Charge Balanced EdgeTermination”、序列号为13/484,114的美国专利申请相关并要求其优先权,该美国申请通过引用完全的并入本文。
背景技术
在例如二极管、金属氧化物半导体场效应晶体管(MOSFET)器件、绝缘栅双极型晶体管(IGBT)器件、双极结型晶体管(BJT)器件等半导体器件中具有用来增加P-N结的击穿电压的不同类型的边缘终端(edge termination)结构。已经开发各种边缘终端结构,包括例如场板结构、具有或没有场板的场限环、结终端扩展(junction termination extension,JTE)以及它们的变形。然而,需要开发在指定P-N结上利用尽可能小的宽度能够实现理想的平面击穿电压的边缘终端结构。
发明内容
根据本发明的各种实施例提供有效、可制造以及稳健的边缘终端技术,该技术利用更小的宽度能够在指定P-N结上实现理想的平面击穿电压。
在一实施例中,半导体器件可以包括包含第一类型掺杂剂的衬底。所述半导体器件还可以包括外延层,外延层位于所述衬底上并且包括与所述衬底相比更低浓度的第一类型掺杂剂。此外,所述半导体器件可以包括结扩展区域,结扩展区域位于所述外延层中并且包括第二类型掺杂剂。进一步,所述半导体器件可以包括一组经隔离的窄且浅的场环,该组场环与所述结扩展区域物理接触并且包括与所述结扩展区域相比更高浓度的第二类型掺杂剂。而且,所述半导体器件可以包括与所述一组场环物理接触的边缘终端结构。
在另一实施例中,方法可以包括在半导体器件的外延层的上表面中形成结扩展区域。所述外延层可以包括第一类型掺杂剂以及所述结扩展区域可以包括第二类型掺杂剂。进一步地,所述方法可以包括形成一组经隔离的窄且浅的场环,该组场环与所述结扩展区域物理接触并且包括与所述结扩展区域相比更高浓度的第二类型掺杂剂。此外,所述方法可以包括形成与所述一组场环物理接触的边缘终端结构。
在另外一个实施例中,金属氧化物半导体场效应晶体管(MOSFET)器件可以包括包含第一类型掺杂剂的衬底。而且,所述MOSFET器件可以包括外延层,外延层位于所述衬底上并且包括与所述衬底相比浓度更低的第一类型掺杂剂。进一步,所述MOSFET器件可以包括结扩展区域,结扩展区域位于所述外延层中并且包括第二类型掺杂剂。此外,所述MOSFET器件可以包括一组经隔离的窄且浅的场环,该组场环与所述结扩展区域物理接触并且包括与所述结扩展区域相比更高浓度的第二类型掺杂剂。进一步地,所述MOSFET器件可以包括与所述一组场环物理接触的边缘终端结构。
在发明内容中已经详细描述根据本发明的特定实施例,然而,需要注意的是,本发明以及所要求保护的主题不以任何方法受限于这些实施例。
附图说明
结合附图,根据本发明的各个实施例通过举例的方式而非通过限制的方式进行说明。需要注意的是在整个附图中相同的参考标号表示相同的元件。
图1为根据本发明的各个实施例的半导体器件的自适应电荷平衡的边缘终端的侧面剖视图。
图2为常规的单区结终端扩展(JTE)的侧面剖视图。
图3为对常规的JTE和根据本发明的各个实施例的自适应电荷平衡的边缘终端中的电荷变化的击穿电压灵敏度的对比图。
图4示出了根据本发明的各个实施例的自适应电荷平衡的边缘终端的击穿电压对于结扩展电荷的依赖。
图5示出了单区结终端扩展的击穿电压对于结扩展电荷的依赖。
图6-10示出了根据本发明的各个实施例的半导体器件的自适应电荷平衡的边缘终端的制备工艺。
图11示出了根据本发明的各个实施例的方法的流程图。
除非特殊说明,本发明所涉及的附图不应该理解为按比例绘制。
具体实施方式
现在将详细地参考本发明的各个实施例,其示例示于附图中。虽然本发明将结合各种实施例来说明,可以理解,这些各种实施例并非试图将本发明限制于这些实施例。与此相反,本发明旨在覆盖替换,修改和等同,其可以包括根据权利要求解释的本发明的范围内。此外,在本发明的以下详细描述中,许多具体细节进行了阐述,以便彻底理解本发明。然而,本领域普通技术人员应该明白,本发明可以在没有这些具体细节或使用等同物的情况下实施。在其他的实施方案中,公知的方法、过程、部件和电路未被详细描述,以免不必要地混淆本发明的各方面。
下面详细的描述的一些部分以程序、逻辑块、处理、以及用于制造半导体器件的操作的其他符号表示的措词而呈现。这些描述和表示是数据处理领域的技术人员将他们工作的实质最有效地传达给本领域其他技术人员的手段。在本申请中,程序、逻辑块或类似的,被认为是通向预期结果的步骤和指令的前后一致的顺序。步骤是需要物理量的物理控制的那些。然而,应当牢记的是,所有这些和类似的术语将与适当的物理量联系在一起以及仅仅是应用于这些量的方便的标签。除非特别声明,否则明显的从以下的讨论中,应当理解在本发明的至始至终,使用诸如“产生”、“创造”、“形成”、“执行”、“生产”、“沉积”、“蚀刻”、“定义”、“去除”或类似的术语的论述指的是半导体器件制备的工艺和操作。
附图是未按比例绘制的,而且仅仅是结构的部分,以及形成这些结构的不同层可以在图中示出。此外,制造工艺和步骤可以随着本文所讨论的工艺和步骤执行。即,在本文示出和描述的操作之前、之间和/或之后可能存在若干工艺操作。重要的是,根据本发明的实施例可以连同这些其他的(也许常规的)工艺和操作一起实施,而不显著的扰乱他们。一般来说,根据本发明的实施例可以替换和/或补充常规工艺的部分,不会不显著影响外围工艺和操作。
如本文所使用的,字母“N”指的是N型掺杂剂以及字母“P”指的是P型掺杂剂。加号“+”或减号“-”分别用来表示相对高或者相对低的掺杂剂的浓度。
在本文中术语“沟道”以普遍接受的形式使用。也就是说,电流在FET的沟道中从源极连接移动至漏极连接。沟道由n型或由p型半导体材料制成,相应地,FET被指定为或者n沟道或者p沟道器件。需要注意的是在上下文中论述了n沟道器件的一些数据,特别是n沟道MOSFET。然而,根据本发明的实施例并不局限于此。所述数据的描述通过选用p型掺杂剂和材料取代相应的n型掺杂剂和材料可以容易的映射至p沟道器件,反之亦然。
图1是根据本发明的各个实施例的半导体器件100的自适应电荷平衡的边缘终端区域106的侧面剖视图。根据本实施例,所述自适应电荷平衡的边缘终端区域106包括所述半导体器件100的主P-N结,其连同P型结扩展区域110一起在所述半导体器件100表面被终止。在一实施例中,所述结扩展区域110包括横向上变化的掺杂剂,其中离源金属108越近所述掺杂越强并且离所述源金属108越远所述掺杂强度逐渐降低。在一实施例中,所述结扩展区域110可以包括高掺杂的P场环114,所述P场环114用于形成所述硅和多个场板112之间的欧姆接触。在一实施例中,所述场环114可以实施为经隔离的、狭窄的并且浅的场环114。在一实施例中,所述半导体器件100可以包括N+衬底102、N-掺杂的外延区域104、源金属108以及所述自适应电荷平衡的边缘终端区域106。在一实施例中,所述结扩展区域110被多晶硅和金属场板118终止,其由于常规场板作用(例如,从包括场板和隔离介电质和硅外延区域的MOS部分的耗尽)进一步延伸击穿电压。在一实施例中,隔离介电质的厚度根据漏电压和场板电压之间的不同的击穿电压来选择。需要指出的是本发明的所述多晶硅和金属场板118包括多晶硅场板116。注意在一实施例中,所述N+衬底102和所述N-掺杂的外延区域104可以统称为衬底,但并不局限于此。沟道停止区域将在后面详细的描述(例如图10)而并未在此示出。
在本实施例中,不包括特殊限制高P型掺杂的欧姆场环114的所述结扩展区域110可以包括每单位面积的总电荷,所述每单位面积的总电荷大约是在常规JTE(例如,在图2中)或JTE变异体达到最高击穿电压或电荷平衡情况下的电荷值的10%-70%。需要注意的是在半导体器件100中,在反向偏置的情况下,不包括欧姆场环114的结扩展区域110中的电荷在一定阴极电压下耗尽,这取决于所述区域中的耗尽电荷以及在与所述半导体器件100的P-N结的击穿电压相比要小的电压。一旦所述结扩展区域110被耗尽,通过欧姆场环114与所述硅连接的所述场板112漂移至不同的电压,所述电压取决于耗尽的P型结扩展区域110中的电位分布。需要注意的是,位于表面距离阴极电压侧更近的所述场板112漂移至更高的电压。此外,位于表面距离阳极电压侧更近的所述场板112漂移至更低的电压。相对于阴极电压漂移至负电压的所述场板112有助于耗尽N型硅并因此缓解主P-N结和它的扩展区域110所遭受到的电场。
在图1中,在一实施例中所述P+场环114可以施加(force)除没有P+场环114发生的电压分布之外的另外一个电压分布。进一步,在一实施例中,所述自适应电荷平衡的边缘终端区域106适应位于所述硅顶部上的场板结构112内的硅中的电压降。具体地,每个所述场板112包括具有恒定电压的金属。此外,所述场板112的这些金属的每一个具有类似的电压,所述电压可以在所述半导体器件100的硅顶部上施加电场。
需要指出的是,在一实施例中所述自适应电荷平衡的边缘终端区域106可以在用于实现击穿电压的空间(或区域)接近理想值方面非常有效。例如在一实施例中,通过利用所述自适应电荷平衡的边缘终端区域106,当设计为660伏(V)操作的所述P-N结半导体器件100可以被有效的终止,所述终止使用比110微米(microns)(或微米(micrometers))更小的半导体器件的硅表面。此外,当与常规结终端扩展结构(例如图2)相比,所述自适应电荷平衡的边缘终端区域106对于生产的变化具有更大的余裕(margin)。
在图1中,需要注意的是所述半导体器件100可以以各种各样的方式来实施。例如,在各种实施例中,所述半导体100可以实施为,但并不局限于,二极管、金属氧化物半导体场效应晶体管(MOSFET)、绝缘栅双极型晶体管(IGBT)、双极结型晶体管(BJT),以及类似物。此外,在各种实施例中,所述半导体器件100的所述自适应电荷平衡的边缘终端区域106可以包括比图1中示出的所述场板112更多或者更少数目的场板。进一步地,在一实施例中,钝化层(未示出)可以沉积在源金属108上,所述场板结构112上和其他任何结构上以及所述半导体器件100的上表面上。进一步,在一实施例中,聚酰亚胺(polyimide)层(未示出)可以沉积在源金属108上,所述场板结构112上和其他任何结构上以及所述半导体器件100的上表面上。在一实施例中,所述结扩展区域110可以实施为P-结扩展区域110,但并不局限于此。在一实施例中,对于硅而言,所述P-结终端扩展区域110的掺杂浓度可以比常规单区JTE(例如图2中的206)的掺杂浓度低很多。例如,在一实施例中,对于硅而言,P-结扩展区域110的掺杂浓度可以为,但并不局限于,大约1×1011/cm3的数量级,而常规单区JTE的掺杂浓度为1×1012/cm3。
需要指出的是,图1同时包括X轴和Y轴,所述X轴和Y轴示出所述半导体器件100的横截面尺寸。具体地,图1中的所述X轴包括微米(microns)(或微米(micrometers))刻度同时所述Y轴包括微米(microns)(或微米(micrometers))刻度。
需要注意的是,所述半导体器件100可能没有包含图1中示出的所有元件。此外,所述半导体器件100可以实施为包括一个或者更多的未通过图1示出的元件。需要指出的是,所述半导体器件100可以以类似于本文中所描述的任何方式利用或者实施,但并不局限于此。
图2为半导体器件200的常规的单区结终端扩展(JTE)206的侧面剖视图。需要指出的是,本文包括所述单区结终端扩展202以描述根据本发明的各个实施例的优点。所述半导体器件200包括衬底202、外延区域204、结终端扩展206和源金属108。需要注意的是,所述结终端扩展206形成于所述外延区域204中并且包括侧向上变化的掺杂。具体地,所述结终端扩展206的掺杂离源金属208越近掺杂越强并且离所述源金属108越远所述掺杂强度逐渐降低。
图3是曲线图300,曲线图300示出了对根据本发明的实施例的自适应电荷平衡的边缘终端结构106的结扩展区域110中以及常规结终端扩展206中的电荷变化的击穿电压灵敏度的对比。需要指出的是曲线图300中的所述Y轴代表击穿电压(V)而图300中的X轴代表扩展电荷变化百分比(%)。进一步,曲线图300的曲线302代表对自适应电荷平衡的边缘终端结构106的结扩展区域110中的电荷变化的击穿电压灵敏度。此外,曲线图300的曲线304代表对常规结终端扩展206中的电荷变化的击穿电压灵敏度。
在曲线图300中,需要指出的是,代表自适应电荷平衡的边缘终端结构106的曲线302与代表常规的结终端扩展206的曲线304相比具有更加平滑的曲线。而且,需要注意的是所述曲线302不包括曲线304表现出的从0到大约14%电荷变化的急剧的下降。因此,所述自适应电荷平衡的边缘终端结构106产生更好的对电荷变化的击穿电压灵敏度。
图4和5将描述和比较以体现根据本发明的实施例的所述自适应电荷平衡的边缘终端结构106比常规单区结终端扩展206性能更好。
图4为曲线图400,曲线图400示出了根据本发明的各个实施例中自适应电荷平衡的边缘终端结构(例如,106)的击穿电压对于结扩展电荷的依赖。需要注意的是,曲线图400中的Y轴代表击穿电压而曲线图400中的X轴代表扩展电荷(/cm2)。进一步,曲线图400的曲线402表示自适应电荷平衡的边缘终端结构106的击穿电压对于结扩展电荷的依赖。
图5为曲线图500,曲线图500示出了常规的单区结终端扩展(例如,206)的击穿电压对于结扩展电荷的依赖。需要注意的是曲线图500中的Y轴代表击穿电压(V)而附图500中的X轴代表扩展电荷(/cm2)。进一步地,曲线图500的曲线502表示常规单区结终端扩展206的击穿电压对于结扩展电荷的依赖。
需要注意的是曲线图400的所述自适应电荷平衡的边缘终端曲线402与曲线图500的结终端扩展曲线502相比为更加平坦的曲线。因此,所述自适应电荷平衡的边缘终端结构106比常规的单区结终端扩展206的性能更好。而且,需要注意的是,曲线图400中示出的最低的扩展电荷值比曲线图500中示出的最低的扩展电荷值小一个数量级。就这一点而论,所述自适应电荷平衡的边缘终端结构106比常规的单区结终端扩展206性能更好。
图6-10示出了根据本发明的各个实施例的半导体器件的自适应电荷平衡的边缘终端的制备工艺。在一实施例中,附图6-10的所述半导体器件可以包括,但不局限于,具有自适应电荷平衡的边缘终端的600V MOSFET。
图6示出了根据本发明的实施例的沉积(或设置)在N掺杂的外延层604上的扩展环掩膜或结扩展区域掩膜606的侧面剖视图,所述外延层604形成于N+衬底602上。需要注意的是在一实施例中,所述N+衬底602以及所述N-掺杂的外延层604可以统称为衬底,但并不局限于此。
更具体地,在一实施例中,所述结扩展掩膜606可以包括用于在N-掺杂的外延层604中形成P型浴缸区域(tub region)的更大的开口608。此外,所述结扩展掩膜606可以包括有栅格的(grated)掩膜区域610,所述掩膜区域610具有设计好的开口,以便使用单一高掺杂的硼注入612(但并不局限于此)在所述N-掺杂的外延层604中加入掺杂的电荷的所需的量,以为终端形成P结扩展区域。需要指出的是,所述结扩展掩膜606中哪儿有开口,所述硼612就可以穿过所述开口并进入所述N-掺杂的外延层604中。进一步地,所述有格栅的掩膜区域610的开口以如此方式设计,一旦所述硼612加入到所述N-掺杂的外延层604中,所述硼612在热驱动(thermal drive-in)之后会最终重叠。此外,在一实施例中,所述有格栅的掩膜区域610的所述开口被设计以为终端形成所述P结扩展区域,所述P结扩展区域具有横向上变化的掺杂,其中,所述掺杂离所述更大的开口608越近掺杂越强并离所述更大的开口608越远所述掺杂强度逐渐降低。在一实施例中,离所述更大的开口608越近所述有格栅的掩膜区域610的所述开口越大并且随着远离所述更大的开口608而逐渐减小。
在所述N-掺杂的外延层604中注入硼离子之后,图7示出了在根据本发明的各个实施方式的所述N-掺杂的外延层604中的硼612的热电荷驱动。以这种方式,P-浴缸702以及P结终端扩展区域704制作或形成于所述N-掺杂的外延层604中。需要指出的是,所述热电荷驱动引起注入的硼612在所述N-掺杂的外延层604中扩散并重叠。此外,在所述热驱动工艺之后,图7示出了根据本发明的各个实施例可以在所述N-掺杂的外延层604上生长或沉积场氧化物706。在一实施例中,所述结扩展区域704可以被实施为P-结扩展区域704,但并不局限于此。在一实施例中,所述结扩展区域704包括横向上变化的掺杂剂,其中所述掺杂离所述P-浴缸702越近掺杂越强并且随远离所述P-浴缸702所述掺杂强度逐渐降低。
在制作所述场氧化物706之后,图8示出了有源掩膜层可以用于蚀刻去除部分所述场氧化物706从而暴露所述N-掺杂的外延层604。在那时,栅氧化物802可以生长在所述经蚀刻的场氧化物706的以及所述N-掺杂的外延层604的上表面之上或者上面。在此之后,多晶硅804可以沉积在所述经蚀刻的场氧化物706的以及所述N-掺杂的外延层604的上表面之上或者上面。接着,可以使用掩膜层来蚀刻或图案化去除部分所述多晶硅804从而实现栅极区域806、栅极流道(gate runner)808以及多晶硅场板810的定义。需要指出的是,在图8中,半导体器件的有源区812位于垂直虚线的左侧而半导体器件的终端区域814位于垂直虚线的右侧。
图9示出了根据本发明的各个实施例的在所述N-掺杂的外延层604中的体注入,热驱动,以及随后的源N+砷和浅P+注入从而产生P型体区902。接下来,层间介电层904的沉积可以沉积在所述栅极氧化物802(未示出)、所述栅极流道多晶硅808、所述多晶硅场板810、多晶硅804以及图9中的所述半导体器件的其他上表面之上(on)或者上方(over)。
图10示出了可以用于接触孔蚀刻区域(或凹槽或孔或沟槽)1012的接触孔掩膜,所述接触孔蚀刻区域1012贯穿所述层间介电层904、所述场氧化物706并进入所述P结扩展区域704。接着,在每个接触孔凹槽1012的底部,浅的硼注入1006,但并不局限于,P+掺杂的多晶硅(或硼掺杂的多晶硅)可以执行进入所述P结扩展区域704。需要注意的是这些注入可以被称为场环1006,所述场环1006可以为隔离的、窄的并且浅的。在这之后,金属层1002可以沉积在所述半导体器件100之上或者上面并且进入所述接触孔凹槽1012中。接着,蚀刻所述金属层1002以形成和制备独立的源金属1004、栅极流道806、场板结构1008以及金属和多晶硅场板结构1014。以这种方式,所述场板结构1008以及所述金属和多晶硅场板结构1014与所述P结扩展区域704形成欧姆接触,但并不局限于此。例如,在一实施例中,所述场板结构1008以及所述金属和多晶硅场板结构1014可以实施为这样,它们与所述P结扩展区域704形成肖特基接触。需要注意的是,在一实施例中所述肖特基接触基本上有在所述接触孔和硅之间的势垒,以及势垒是伴随耗尽层(未示出)的。在一实施例中,需要注意到是,所述金属和多晶硅场板结构1014包括所述多晶硅场板810。
需要指出的是,在一实施例中,所述自适应电荷平衡的边缘终端1010可以包括,但并不局限于,所述P结扩展区域704、所述场板结构1008、所述金属和多晶硅场板结构1014、所述多晶硅场板810以及所述栅极流道806。在一实施例中,聚酰亚胺层(未示出)可以沉积在源金属1004、金属1002、所述栅极流道806、所述场板结构1008、所述金属以及多晶硅场板结构1014以及所述半导体器件的任何结构和上表面之上或上面。在一实施例中,钝化层(未示出)可以沉积在源金属1004、金属1002、所述栅极流道806、所述场板结构1008、所述金属以及多晶硅场板结构1014以及所述半导体器件的任何结构和上表面之上或上面。
在图10中,需要理解的是,所述半导体器件1000的所述自适应电荷平衡的边缘终端1010中可以实施比示出的5个场板结构1008更多或者更少数目的场板结构1008。例如,在各个实施例中,所述半导体器件1000可以实施为具有,但并不局限于,一组金属和多晶硅场板结构1014、一组金属场板结构1008、和/或一组多晶硅场板结构810。在一实施例中,所述半导体器件1000的所述自适应电荷平衡的边缘终端1010中实施的所述场板结构1008的数目可以取决于半导体器件1000的电压以及制备所述半导体器件1000所使用的光刻设备的物理限制。在一实施例中,需要注意的是,所述场板结构1008的金属接触孔之间的可以实现的最小距离可以与所述半导体器件1000的硅的临界场相关。在各个实施例中,位于每个所述场板结构1008之间的间隔距离和尺寸可以与其他间隔距离相似或者不同,或者可以是相似以及不同距离的混合。例如在各个实施例中,两个场板结构(例如1008)之间的所述间隔距离或尺寸可以实施为2微米、3微米或者数个微米,但是并不局限于此。
需要注意的是,半导体器件(例如100或1000)的自适应电荷平衡的边缘终端(例如106或者1010)可以根据本发明的各种实施例来制备或者实施。
需要指出的是,所述自适应电荷平衡的边缘终端1010和所述半导体器件1000可能不包括图10示出的所有元件。进一步,所述自适应电荷平衡的边缘终端1010和所述半导体器件1000可以每一个实施为包括一个或多个未通过图10示出的元件。需要注意的是所述自适应电荷平衡的边缘终端1010和所述半导体器件1000可以以类似于本文中所描述的任何方式利用或者实施,但并不局限于此。
图11为根据本发明的各个实施例的制备半导体器件的自适应电荷平衡的边缘终端的方法的流程图。虽然具体操作在图11中被公开,但是这些操作是示例。所述方法1100可能不包括通过图11示出的所有操作。同样,方法1100可能包括各种其他操作和/或示出的所述操作的变形。同样地,流程图1100中的操作顺序可以改变。应该理解并非流程图1100中的所有操作会被执行。在各种实施例中,方法1100的一个或者更多的操作可以通过软件、固件、硬件以及它们的任何结合来控制或管理,但并不局限于此。方法1100可以包括本发明的实施例的工艺,所述工艺可以在计算机或计算设备可读和可执行指令(或代码)的控制通过处理机和电器元件下控制或管理。所述计算机或计算设备可读和可执行指令(或代码)可以存在于,例如数据储存功能例如计算机或计算设备可使用的易失性存储器,和/或计算机或计算设备可用的大量数据存储器。然而,所述计算机或计算设备可读和可执行指令(或代码)可存在于任何类型的计算机或计算设备可读介质或存储器。
在图11的操作1102中,外延层(例如604)形成于所述衬底(例如602)之上或者上面。需要注意的是,操作1102可以以各种各样的方式实施。例如,在一实施例中,所述操作1102中所述衬底可以包括第一掺杂剂而所述外延层可以包括更低浓度的第一掺杂剂。操作1102可以以本文中所描述的类似的任何方式实施,但并不局限于此。
在操作1104中,终端的结扩展区域(例如704)可以形成于所述外延层的上表面中。需要注意的是操作1104可以以各种各样的方式实施。例如,在一实施例中,对于终端的所述结扩展区域可以包括第二掺杂。操作1104可以以本文中所描述的类似的任何方式实施,但并不局限于此。
在图11的操作1106中,场介电质(例如706)可以形成或定义于所述外延层的上表面之上(over)或者上方(above)。需要指出的是操作1106可以以各种各样的方式实施。例如,操作1106可以以本文中所描述的类似的任何方式实施,但并不局限于此。
在操作1108中,栅极介电质(例如802)可以形成或定义于场介电质和/或所述外延层的上表面之上或者上方。需要注意的是操作1108可以以各种各样的方式实施。例如操作1108可以以本文中所描述的类似的任何方式实施,但并不局限于此。
在图11的操作1110中,导电材料(例如804)可以形成或定义于栅极介电质之上或者上方。需要注意的是操作1110可以以各种各样的方式实施。例如操作1110可以以本文中所描述的类似的任何方式实施,但并不局限于此。
在操作1112中,介电层(例如904)可以形成或定义于所述导电材料、场介电质、和/或所述外延层的上表面之上或者上方。需要指出的是操作1112可以以各种各样的方式实施。例如操作1112可以以本文中所描述的类似的任何方式实施,但并不局限于此。
在图11的操作1114中,可以形成穿过一个或多个介电层、栅极介电质、场介电质并且进入终端的所述结扩展区域中的一个或多个凹槽或孔(例如1012)。需要注意的是操作1114可以以各种各样的方式实施。例如操作1114可以以本文中所描述的类似的任何方式实施,但并不局限于此。
在操作1116中,场环(例如1006)可以形成于在一个或多个凹槽的底部中的终端的所述结扩展区域中。需要注意的是操作1116可以以各种各样的方式实施。例如,在一实施例中,在操作1116中每个接触孔区域可以包括更高浓度的第二掺杂剂。操作1116可以以本文中所描述的类似的任何方式实施,但并不局限于此。
在图11的操作1118中,导电层(例如1002)可以形成于一个或者多个凹槽、任何介电层、任何导电材料、任何介电质、和/或外延层的上表面之上或上方。需要指出的是,操作1118可以以各种各样的方式实施。例如操作1118可以以本文中所描述的类似的任何方式实施,但并不局限于此。
在操作1120中,导电层的一个或者多个部分可以被去除以使位于一个或多个凹槽的每一个中的导电层不会物理接触另一凹槽中的导电层。需要注意的是操作1120可以以各种各样的方式实施。例如操作1120可以以本文中所描述的类似的任何方式实施,但并不局限于此。
在图11的操作1122中,钝化层或聚亚酰胺层可以形成于任何导电层和/或外延层的上表面之上或上方。需要注意的是操作1122可以以各种各样的方式实施。例如操作1122可以以本文中所描述的类似的任何方式实施,但并不局限于此。以这种方式,半导体器件的自适应电荷平衡的边缘终端可以根据本发明的各个实施例制备。
根据本发明的各个具体实施例的前述描述的目的是为了说明和描述。它们并不试图穷举或将本发明限制于公开的精确的形式,根据上述教导许多修改和变化是可能。本发明根据权利要求以及他们的等同物来解释。
概念
本文公开了至少以下概念:
概念1、一种半导体器件,包括:
衬底,包括第一类型掺杂剂;
外延层,位于所述衬底上且包括比所述衬底更低浓度的所述第一类型掺杂剂;
结扩展区域,位于所述外延层中且包括第二掺杂剂;
一组场环,与所述结扩展区域物理接触且包括比所述结扩展区域更高浓度的所述第二类型掺杂剂;
边缘终端结构,与所述一组场环物理接触。
概念2、根据概念1所述的半导体器件,其中,所述边缘终端结构包括一组金属场板。
概念3、根据概念1所述的半导体器件,其中,所述边缘终端结构包括一组多晶硅场板。
概念4、根据概念1所述的半导体器件,其中,所述结扩展区域包括横向上变化掺杂的所述第二类型掺杂剂。
概念5、根据概念2所述的半导体器件,其中,所述一组场环中的场环与所述一组金属场板中的金属场板耦合。
概念6、根据概念1所述的半导体器件,其中,所述边缘终端结构包括金属和多晶硅场板。
概念7、根据概念2所述的半导体器件,其中,所述一组金属场板形成在所述一组金属场板的场板之间的间隔。
概念8、一种金属氧化物半导体场效应晶体管(MOSFET)器件,包括:
衬底,包括第一类型掺杂剂;
外延层,位于所述衬底上且包括比所述衬底更低浓度的所述第一类型掺杂剂;
结扩展区域,位于所述外延层中且包括第二类型掺杂剂;
一组场环,与所述结扩展区域物理接触且包括比所述结扩展区域更高浓度的所述第二类型掺杂剂;
边缘终端结构,与所述一组场环物理接触。
概念9、根据概念8所述的MOSFET器件,其中,所述边缘终端结构包括一组金属场板。
概念10、根据概念8所述的MOSFET器件,其中,所述边缘终端结构包括一组多晶硅场板。
概念11、根据概念8所述的MOSFET器件,其中,所述结扩展区域包括横向上变化掺杂的所述第二类型掺杂剂。
概念12、根据概念9所述的MOSFET器件,其中,所述一组场环中的场环与所述一组金属场板中的金属场板耦合。
概念13、根据概念8所述的MOSFET器件,其中,所述边缘终端结构包括金属和多晶硅场板。
概念14、根据概念9所述的MOSFET器件,其中,所述一组金属场板形成在所述一组金属场板的场板之间的间隔。
概念15、一种方法,包括:
在半导体器件的外延层的上表面中形成结扩展区域,其中所述外延层包括第一类型掺杂剂且所述结扩展区域包括第二类型掺杂剂;
形成与所述结扩展区域物理接触的并且包括比所述结扩展区域更高浓度的所述第二类型掺杂剂的一组场环;以及
形成与所述一组场环物理接触的边缘终端结构。
概念16、根据概念15所述的方法,其中,所述边缘终端结构包括一组金属场板。
概念17、根据概念15所述的方法,其中,所述边缘终端结构包括一组多晶硅场板。
概念18、根据概念15所述的方法,其中,所述结扩展区域包括横向上变化掺杂的所述第二类型掺杂剂。
概念19、根据概念16所述的方法,其中,所述一组场环中的场环与所述一组金属场板中的场板耦合。
概念20、根据概念15所述的方法,其中,边缘终端结构包括金属和多晶硅场板。
Claims (13)
1.一种半导体器件,包括:
衬底,包括第一类型掺杂剂;
外延层,位于所述衬底上且包括比所述衬底更低浓度的所述第一类型掺杂剂;
边缘终端,包括:
结扩展区域,位于所述外延层中且包括第二类型掺杂剂;
场环,形成于所述结扩展区域中,所述场环包括比所述结扩展区域更高浓度的所述第二类型掺杂剂;
场板,形成于所述场环上方并且与所述场环物理接触,所述场板包括金属和多晶硅,所述金属和所述多晶硅都形成于所述结扩展区域上并延伸至所述结扩展区域之外。
2.根据权利要求1所述的半导体器件,其中,所述边缘终端进一步包括一组金属场板。
3.根据权利要求1所述的半导体器件,其中,所述边缘终端进一步包括一组多晶硅场板。
4.根据权利要求1所述的半导体器件,其中,所述结扩展区域包括横向上变化掺杂的所述第二类型掺杂剂。
5.根据权利要求1所述的半导体器件,其中,所述场板与所述结扩展区域欧姆接触。
6.根据权利要求1所述的半导体器件,其中,所述边缘终端进一步包括设置于所述外延层中的浴缸区域并包括所述第二类型掺杂剂,所述浴缸区域与所述结扩展区域接触。
7.根据权利要求6所述的半导体器件,其中,所述浴缸区域比所述结扩展区域更深。
8.一种半导体器件的边缘终端的制备方法,包括:
在半导体器件的边缘终端的外延层的上表面中形成结扩展区域,其中所述外延层包括第一类型掺杂剂且所述结扩展区域包括第二类型掺杂剂;
在所述结扩展区域中形成凹槽;
在所述凹槽中形成场环,所述场环包括比所述结扩展区域更高浓度的所述第二类型掺杂剂;以及
形成位于所述场环上方并且与所述场环物理接触的场板,所述场板包括金属和多晶硅,所述金属和所述多晶硅都形成于所述结扩展区域上并延伸至所述结扩展区域之外,所述边缘终端包括所述场环和所述场板。
9.根据权利要求8所述的方法,进一步包括:
在所述边缘终端中制作一组金属场板。
10.根据权利要求8所述的方法,进一步包括:
在所述边缘终端中制作一组多晶硅场板。
11.根据权利要求8所述的方法,其中,所述结扩展区域包括横向上变化掺杂的所述第二类型掺杂剂。
12.根据权利要求8所述的方法,进一步包括:
形成位于所述边缘终端的所述外延层中的第二类型掺杂剂的浴缸区域,所述浴缸区域与所述结扩展区域接触。
13.根据权利要求12所述的方法,其中,所述浴缸区域比所述结扩展区域更深。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/484,114 US9842911B2 (en) | 2012-05-30 | 2012-05-30 | Adaptive charge balanced edge termination |
US13/484,114 | 2012-05-30 | ||
PCT/US2013/043477 WO2013181467A1 (en) | 2012-05-30 | 2013-05-30 | Adaptive charge balanced edge termination |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104508826A CN104508826A (zh) | 2015-04-08 |
CN104508826B true CN104508826B (zh) | 2017-08-15 |
Family
ID=49669194
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201380028630.3A Active CN104508826B (zh) | 2012-05-30 | 2013-05-30 | 自适应电荷平衡的边缘终端 |
Country Status (6)
Country | Link |
---|---|
US (2) | US9842911B2 (zh) |
JP (1) | JP6109930B2 (zh) |
KR (1) | KR101710249B1 (zh) |
CN (1) | CN104508826B (zh) |
DE (1) | DE112013002722B4 (zh) |
WO (1) | WO2013181467A1 (zh) |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9484451B2 (en) | 2007-10-05 | 2016-11-01 | Vishay-Siliconix | MOSFET active area and edge termination area charge balance |
US9431249B2 (en) | 2011-12-01 | 2016-08-30 | Vishay-Siliconix | Edge termination for super junction MOSFET devices |
US9614043B2 (en) | 2012-02-09 | 2017-04-04 | Vishay-Siliconix | MOSFET termination trench |
US9842911B2 (en) * | 2012-05-30 | 2017-12-12 | Vishay-Siliconix | Adaptive charge balanced edge termination |
DE102014005879B4 (de) * | 2014-04-16 | 2021-12-16 | Infineon Technologies Ag | Vertikale Halbleitervorrichtung |
US9240444B2 (en) * | 2014-05-26 | 2016-01-19 | Nuvoton Technology Corporation | High-voltage semiconductor device with a termination structure |
US9508596B2 (en) * | 2014-06-20 | 2016-11-29 | Vishay-Siliconix | Processes used in fabricating a metal-insulator-semiconductor field effect transistor |
US9887259B2 (en) | 2014-06-23 | 2018-02-06 | Vishay-Siliconix | Modulated super junction power MOSFET devices |
KR102098996B1 (ko) | 2014-08-19 | 2020-04-08 | 비쉐이-실리코닉스 | 초접합 금속 산화물 반도체 전계 효과 트랜지스터 |
CN106252384A (zh) * | 2015-06-15 | 2016-12-21 | 北大方正集团有限公司 | 结终端扩展结构及该结构的制造方法 |
DE102015110484B4 (de) | 2015-06-30 | 2023-09-28 | Infineon Technologies Austria Ag | Halbleiterbauelemente und Verfahren zum Bilden eines Halbleiterbauelements |
CN105609500B (zh) * | 2016-01-28 | 2018-10-12 | 嘉兴爱禾电子有限公司 | 一种共极集成二极管 |
DE102016120301A1 (de) * | 2016-10-25 | 2018-04-26 | Infineon Technologies Ag | Leistungshalbleitervorrichtungs-Abschlussstruktur |
EP3496153B1 (en) * | 2017-12-05 | 2021-05-19 | STMicroelectronics S.r.l. | Manufacturing method of a semiconductor device with efficient edge structure |
DE102017130928A1 (de) * | 2017-12-21 | 2019-06-27 | Infineon Technologies Ag | Verfahren zur Herstellung eines Halbleiterbauelements mit einem Kanalstopper-Gebiet |
US10957759B2 (en) | 2018-12-21 | 2021-03-23 | General Electric Company | Systems and methods for termination in silicon carbide charge balance power devices |
US20220157951A1 (en) * | 2020-11-17 | 2022-05-19 | Hamza Yilmaz | High voltage edge termination structure for power semicondcutor devices and manufacturing method thereof |
US11955567B2 (en) | 2022-02-16 | 2024-04-09 | Leap Semiconductor Corp. | Wide-band gap semiconductor device and method of manufacturing the same |
CN114335154B (zh) * | 2022-03-10 | 2022-07-01 | 深圳市威兆半导体有限公司 | 一种半导体器件、终端结构及其制造方法 |
US20240145532A1 (en) * | 2022-10-28 | 2024-05-02 | Ideal Semiconductor Devices, Inc. | Combined charge balance and edge termination surface passivation for a semiconductor device and methods of fabricating the same |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101154664A (zh) * | 2006-09-28 | 2008-04-02 | 三洋电机株式会社 | 绝缘栅型半导体装置 |
Family Cites Families (349)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4191603A (en) | 1978-05-01 | 1980-03-04 | International Business Machines Corporation | Making semiconductor structure with improved phosphosilicate glass isolation |
DK157272C (da) | 1978-10-13 | 1990-04-30 | Int Rectifier Corp | Mosfet med hoej effekt |
JPS5658267A (en) | 1979-10-17 | 1981-05-21 | Nippon Telegr & Teleph Corp <Ntt> | Insulated gate type field-effect transistor |
JPS56115525A (en) | 1980-02-18 | 1981-09-10 | Chiyou Lsi Gijutsu Kenkyu Kumiai | Manufacture of semiconductor device |
US4680853A (en) | 1980-08-18 | 1987-07-21 | International Rectifier Corporation | Process for manufacture of high power MOSFET with laterally distributed high carrier density beneath the gate oxide |
US4593302B1 (en) | 1980-08-18 | 1998-02-03 | Int Rectifier Corp | Process for manufacture of high power mosfet laterally distributed high carrier density beneath the gate oxide |
US4412242A (en) | 1980-11-17 | 1983-10-25 | International Rectifier Corporation | Planar structure for high voltage semiconductor devices with gaps in glassy layer over high field regions |
US4399449A (en) | 1980-11-17 | 1983-08-16 | International Rectifier Corporation | Composite metal and polysilicon field plate structure for high voltage semiconductor devices |
US4532534A (en) | 1982-09-07 | 1985-07-30 | Rca Corporation | MOSFET with perimeter channel |
JPS5984474A (ja) | 1982-11-05 | 1984-05-16 | Nec Corp | 電力用縦型電界効果トランジスタ |
JPS5980823U (ja) | 1982-11-20 | 1984-05-31 | ソニー株式会社 | テープレコーダの切換操作機構 |
US4803532A (en) | 1982-11-27 | 1989-02-07 | Nissan Motor Co., Ltd. | Vertical MOSFET having a proof structure against puncture due to breakdown |
US4974059A (en) | 1982-12-21 | 1990-11-27 | International Rectifier Corporation | Semiconductor high-power mosfet device |
GB2134705B (en) | 1983-01-28 | 1985-12-24 | Philips Electronic Associated | Semiconductor devices |
US4789882A (en) | 1983-03-21 | 1988-12-06 | International Rectifier Corporation | High power MOSFET with direct connection from connection pads to underlying silicon |
JPH0612828B2 (ja) | 1983-06-30 | 1994-02-16 | 株式会社東芝 | 半導体装置 |
US4641174A (en) | 1983-08-08 | 1987-02-03 | General Electric Company | Pinch rectifier |
JPS6086946A (ja) | 1983-10-18 | 1985-05-16 | Yokogawa Hokushin Electric Corp | ル−プ形デ−タ通信システム |
JPS60117613A (ja) | 1983-11-30 | 1985-06-25 | Fujitsu Ltd | 半導体装置の製造方法 |
JPS60249367A (ja) | 1984-05-25 | 1985-12-10 | Hitachi Ltd | 絶縁ゲ−ト形トランジスタ |
US4672407A (en) | 1984-05-30 | 1987-06-09 | Kabushiki Kaisha Toshiba | Conductivity modulated MOSFET |
US4620211A (en) | 1984-08-13 | 1986-10-28 | General Electric Company | Method of reducing the current gain of an inherent bipolar transistor in an insulated-gate semiconductor device and resulting devices |
JPS6180860A (ja) | 1984-09-28 | 1986-04-24 | Hitachi Ltd | パワ−mosfet |
US4631564A (en) | 1984-10-23 | 1986-12-23 | Rca Corporation | Gate shield structure for power MOS device |
US4646117A (en) | 1984-12-05 | 1987-02-24 | General Electric Company | Power semiconductor devices with increased turn-off current ratings and limited current density in peripheral portions |
JPS61182264A (ja) | 1985-02-08 | 1986-08-14 | Nissan Motor Co Ltd | 縦型mosトランジスタ |
JPS6292361A (ja) | 1985-10-17 | 1987-04-27 | Toshiba Corp | 相補型半導体装置 |
JPH0648716B2 (ja) | 1985-11-30 | 1994-06-22 | ヤマハ株式会社 | 集積回路装置の製法 |
EP0227894A3 (en) | 1985-12-19 | 1988-07-13 | SILICONIX Incorporated | High density vertical dmos transistor |
JPS62176168A (ja) | 1986-01-30 | 1987-08-01 | Nippon Denso Co Ltd | 縦型mosトランジスタ |
JPH0693512B2 (ja) | 1986-06-17 | 1994-11-16 | 日産自動車株式会社 | 縦形mosfet |
DE3776454D1 (de) | 1986-08-13 | 1992-03-12 | Siemens Ag | Integrierte bipolar- und komplementaere mos-transistoren auf einem gemeinsamen substrat enthaltende schaltung und verfahren zu ihrer herstellung. |
US5160491A (en) | 1986-10-21 | 1992-11-03 | Texas Instruments Incorporated | Method of making a vertical MOS transistor |
US4941026A (en) | 1986-12-05 | 1990-07-10 | General Electric Company | Semiconductor devices exhibiting minimum on-resistance |
US4819052A (en) | 1986-12-22 | 1989-04-04 | Texas Instruments Incorporated | Merged bipolar/CMOS technology using electrically active trench |
EP0279403A3 (en) | 1987-02-16 | 1988-12-07 | Nec Corporation | Vertical mos field effect transistor having a high withstand voltage and a high switching speed |
US4799095A (en) | 1987-07-06 | 1989-01-17 | General Electric Company | Metal oxide semiconductor gated turn off thyristor |
JPS6442177A (en) | 1987-08-10 | 1989-02-14 | Hitachi Ltd | Insulated gate transistor |
US5021840A (en) | 1987-08-18 | 1991-06-04 | Texas Instruments Incorporated | Schottky or PN diode with composite sidewall |
JPS6489465A (en) | 1987-09-30 | 1989-04-03 | Toshiba Corp | Double-diffusion type mos field effect transistor |
US4827321A (en) | 1987-10-29 | 1989-05-02 | General Electric Company | Metal oxide semiconductor gated turn off thyristor including a schottky contact |
US4893160A (en) | 1987-11-13 | 1990-01-09 | Siliconix Incorporated | Method for increasing the performance of trenched devices and the resulting structure |
JPH01198076A (ja) | 1988-02-02 | 1989-08-09 | Mitsubishi Electric Corp | 半導体装置 |
JP2771172B2 (ja) | 1988-04-01 | 1998-07-02 | 日本電気株式会社 | 縦型電界効果トランジスタ |
US5283201A (en) | 1988-05-17 | 1994-02-01 | Advanced Power Technology, Inc. | High density power device fabrication process |
US20020074585A1 (en) | 1988-05-17 | 2002-06-20 | Advanced Power Technology, Inc., Delaware Corporation | Self-aligned power MOSFET with enhanced base region |
JPH0783118B2 (ja) | 1988-06-08 | 1995-09-06 | 三菱電機株式会社 | 半導体装置およびその製造方法 |
KR910004318B1 (ko) | 1988-06-27 | 1991-06-25 | 현대전자산업 주식회사 | 수직형 d mos 트랜지스터의 셀 |
US4969027A (en) | 1988-07-18 | 1990-11-06 | General Electric Company | Power bipolar transistor device with integral antisaturation diode |
US4967243A (en) | 1988-07-19 | 1990-10-30 | General Electric Company | Power transistor structure with high speed integral antiparallel Schottky diode |
EP0354449A3 (en) | 1988-08-08 | 1991-01-02 | Seiko Epson Corporation | Semiconductor single crystal substrate |
US5034346A (en) | 1988-08-25 | 1991-07-23 | Micrel Inc. | Method for forming shorting contact for semiconductor which allows for relaxed alignment tolerance |
DE58907758D1 (de) | 1988-09-20 | 1994-07-07 | Siemens Ag | Planarer pn-Übergang hoher Spannungsfestigkeit. |
US5019526A (en) | 1988-09-26 | 1991-05-28 | Nippondenso Co., Ltd. | Method of manufacturing a semiconductor device having a plurality of elements |
JPH0291976A (ja) | 1988-09-29 | 1990-03-30 | Oki Electric Ind Co Ltd | 縦型溝型mos fetの製造方法 |
JPH0294477A (ja) | 1988-09-30 | 1990-04-05 | Toshiba Corp | 半導体装置及びその製造方法 |
US5072266A (en) | 1988-12-27 | 1991-12-10 | Siliconix Incorporated | Trench DMOS power transistor with field-shaping body profile and three-dimensional geometry |
US4939557A (en) | 1989-02-15 | 1990-07-03 | Varian Associates, Inc. | (110) GaAs microwave FET |
US5111253A (en) | 1989-05-09 | 1992-05-05 | General Electric Company | Multicellular FET having a Schottky diode merged therewith |
US4954854A (en) | 1989-05-22 | 1990-09-04 | International Business Machines Corporation | Cross-point lightly-doped drain-source trench transistor and fabrication process therefor |
JP2689606B2 (ja) | 1989-05-24 | 1997-12-10 | 富士電機株式会社 | 絶縁ゲート電界効果型トランジスタの製造方法 |
EP0438700A1 (de) | 1990-01-25 | 1991-07-31 | Asea Brown Boveri Ag | Abschaltbares, MOS-gesteuertes Leistungshalbleiter-Bauelement sowie Verfahren zu dessen Herstellung |
JP2597412B2 (ja) | 1990-03-20 | 1997-04-09 | 三菱電機株式会社 | 半導体装置およびその製造方法 |
JP2692350B2 (ja) | 1990-04-02 | 1997-12-17 | 富士電機株式会社 | Mos型半導体素子 |
DE59010855D1 (de) | 1990-06-05 | 1998-12-24 | Siemens Ag | Herstellverfahren für einen Leistungs-MISFET |
US5156993A (en) | 1990-08-17 | 1992-10-20 | Industrial Technology Research Institute | Fabricating a memory cell with an improved capacitor |
JP2751612B2 (ja) | 1990-10-01 | 1998-05-18 | 株式会社デンソー | 縦型パワートランジスタ及びその製造方法 |
US5171699A (en) | 1990-10-03 | 1992-12-15 | Texas Instruments Incorporated | Vertical DMOS transistor structure built in an N-well CMOS-based BiCMOS process and method of fabrication |
FR2668465B1 (fr) | 1990-10-30 | 1993-04-16 | Inst Francais Du Petrole | Procede d'elimination de mercure ou d'arsenic dans un fluide en presence d'une masse de captation de mercure et/ou d'arsenic. |
US5404040A (en) | 1990-12-21 | 1995-04-04 | Siliconix Incorporated | Structure and fabrication of power MOSFETs, including termination structures |
US5304831A (en) | 1990-12-21 | 1994-04-19 | Siliconix Incorporated | Low on-resistance power MOS technology |
US5168331A (en) | 1991-01-31 | 1992-12-01 | Siliconix Incorporated | Power metal-oxide-semiconductor field effect transistor |
JPH04291767A (ja) | 1991-03-20 | 1992-10-15 | Fuji Electric Co Ltd | 伝導度変調型mosfet |
JP3131239B2 (ja) | 1991-04-25 | 2001-01-31 | キヤノン株式会社 | 半導体回路装置用配線および半導体回路装置 |
JP3156300B2 (ja) | 1991-10-07 | 2001-04-16 | 株式会社デンソー | 縦型半導体装置 |
US5366914A (en) | 1992-01-29 | 1994-11-22 | Nec Corporation | Vertical power MOSFET structure having reduced cell area |
US5268586A (en) | 1992-02-25 | 1993-12-07 | North American Philips Corporation | Vertical power MOS device with increased ruggedness and method of fabrication |
US5233215A (en) | 1992-06-08 | 1993-08-03 | North Carolina State University At Raleigh | Silicon carbide power MOSFET with floating field ring and floating field plate |
JP2837033B2 (ja) | 1992-07-21 | 1998-12-14 | 三菱電機株式会社 | 半導体装置及びその製造方法 |
GB9215653D0 (en) | 1992-07-23 | 1992-09-09 | Philips Electronics Uk Ltd | A method of manufacturing a semiconductor device comprising an insulated gate field effect device |
US5430324A (en) | 1992-07-23 | 1995-07-04 | Siliconix, Incorporated | High voltage transistor having edge termination utilizing trench technology |
GB9216599D0 (en) | 1992-08-05 | 1992-09-16 | Philips Electronics Uk Ltd | A semiconductor device comprising a vertical insulated gate field effect device and a method of manufacturing such a device |
US5316959A (en) | 1992-08-12 | 1994-05-31 | Siliconix, Incorporated | Trenched DMOS transistor fabrication using six masks |
US5422508A (en) | 1992-09-21 | 1995-06-06 | Siliconix Incorporated | BiCDMOS structure |
US5341011A (en) | 1993-03-15 | 1994-08-23 | Siliconix Incorporated | Short channel trenched DMOS transistor |
GB9306895D0 (en) | 1993-04-01 | 1993-05-26 | Philips Electronics Uk Ltd | A method of manufacturing a semiconductor device comprising an insulated gate field effect device |
US5366932A (en) | 1993-04-26 | 1994-11-22 | Harris Corporation | Semi-conductor chip packaging method and semi-conductor chip having interdigitated gate runners with gate bonding pads |
US5430315A (en) | 1993-07-22 | 1995-07-04 | Rumennik; Vladimir | Bi-directional power trench MOS field effect transistor having low on-state resistance and low leakage current |
JP3383377B2 (ja) | 1993-10-28 | 2003-03-04 | 株式会社東芝 | トレンチ構造の縦型のノーマリーオン型のパワーmosfetおよびその製造方法 |
JP3334290B2 (ja) | 1993-11-12 | 2002-10-15 | 株式会社デンソー | 半導体装置 |
JPH07176745A (ja) | 1993-12-17 | 1995-07-14 | Semiconductor Energy Lab Co Ltd | 半導体素子 |
US5396085A (en) | 1993-12-28 | 1995-03-07 | North Carolina State University | Silicon carbide switching device with rectifying-gate |
US5362665A (en) | 1994-02-14 | 1994-11-08 | Industrial Technology Research Institute | Method of making vertical DRAM cross point memory cell |
JP3273180B2 (ja) | 1994-10-11 | 2002-04-08 | 未来工業株式会社 | 配線床における配線引出口の構造 |
US5597765A (en) | 1995-01-10 | 1997-01-28 | Siliconix Incorporated | Method for making termination structure for power MOSFET |
US5567634A (en) | 1995-05-01 | 1996-10-22 | National Semiconductor Corporation | Method of fabricating self-aligned contact trench DMOS transistors |
US6204533B1 (en) | 1995-06-02 | 2001-03-20 | Siliconix Incorporated | Vertical trench-gated power MOSFET having stripe geometry and high cell density |
US6049108A (en) | 1995-06-02 | 2000-04-11 | Siliconix Incorporated | Trench-gated MOSFET with bidirectional voltage clamping |
DE69617098T2 (de) | 1995-06-02 | 2002-04-18 | Siliconix Inc | Grabengate-Leistungs-MOSFET mit Schutzdioden in periodischer Anordnung |
US6140678A (en) | 1995-06-02 | 2000-10-31 | Siliconix Incorporated | Trench-gated power MOSFET with protective diode |
US5998837A (en) | 1995-06-02 | 1999-12-07 | Siliconix Incorporated | Trench-gated power MOSFET with protective diode having adjustable breakdown voltage |
EP0746042B1 (en) | 1995-06-02 | 2004-03-31 | SILICONIX Incorporated | Bidirectional blocking trench power MOSFET |
US5689128A (en) | 1995-08-21 | 1997-11-18 | Siliconix Incorporated | High density trenched DMOS transistor |
US5814858A (en) | 1996-03-15 | 1998-09-29 | Siliconix Incorporated | Vertical power MOSFET having reduced sensitivity to variations in thickness of epitaxial layer |
US5770878A (en) | 1996-04-10 | 1998-06-23 | Harris Corporation | Trench MOS gate device |
US5808340A (en) | 1996-09-18 | 1998-09-15 | Advanced Micro Devices, Inc. | Short channel self aligned VMOS field effect transistor |
US7269034B2 (en) | 1997-01-24 | 2007-09-11 | Synqor, Inc. | High efficiency power converter |
US5952695A (en) | 1997-03-05 | 1999-09-14 | International Business Machines Corporation | Silicon-on-insulator and CMOS-on-SOI double film structures |
JP3545590B2 (ja) | 1997-03-14 | 2004-07-21 | 株式会社東芝 | 半導体装置 |
US6180966B1 (en) | 1997-03-25 | 2001-01-30 | Hitachi, Ltd. | Trench gate type semiconductor device with current sensing cell |
US5937287A (en) | 1997-07-22 | 1999-08-10 | Micron Technology, Inc. | Fabrication of semiconductor structures by ion implantation |
US6172398B1 (en) | 1997-08-11 | 2001-01-09 | Magepower Semiconductor Corp. | Trenched DMOS device provided with body-dopant redistribution-compensation region for preventing punch through and adjusting threshold voltage |
JP3502531B2 (ja) | 1997-08-28 | 2004-03-02 | 株式会社ルネサステクノロジ | 半導体装置の製造方法 |
US6268242B1 (en) | 1997-12-31 | 2001-07-31 | Richard K. Williams | Method of forming vertical mosfet device having voltage clamped gate and self-aligned contact |
JP3705919B2 (ja) | 1998-03-05 | 2005-10-12 | 三菱電機株式会社 | 半導体装置及びその製造方法 |
DE19839970C2 (de) | 1998-09-02 | 2000-11-02 | Siemens Ag | Randstruktur und Driftbereich für ein Halbleiterbauelement sowie Verfahren zu ihrer Herstellung |
JP3413569B2 (ja) | 1998-09-16 | 2003-06-03 | 株式会社日立製作所 | 絶縁ゲート型半導体装置およびその製造方法 |
US6939776B2 (en) | 1998-09-29 | 2005-09-06 | Sanyo Electric Co., Ltd. | Semiconductor device and a method of fabricating the same |
US6621121B2 (en) | 1998-10-26 | 2003-09-16 | Silicon Semiconductor Corporation | Vertical MOSFETs having trench-based gate electrodes within deeper trench-based source electrodes |
US7578923B2 (en) | 1998-12-01 | 2009-08-25 | Novellus Systems, Inc. | Electropolishing system and process |
JP3743189B2 (ja) | 1999-01-27 | 2006-02-08 | 富士通株式会社 | 不揮発性半導体記憶装置及びその製造方法 |
US6351009B1 (en) | 1999-03-01 | 2002-02-26 | Fairchild Semiconductor Corporation | MOS-gated device having a buried gate and process for forming same |
DE19913375B4 (de) | 1999-03-24 | 2009-03-26 | Infineon Technologies Ag | Verfahren zur Herstellung einer MOS-Transistorstruktur |
US6277695B1 (en) | 1999-04-16 | 2001-08-21 | Siliconix Incorporated | Method of forming vertical planar DMOSFET with self-aligned contact |
US6413822B2 (en) | 1999-04-22 | 2002-07-02 | Advanced Analogic Technologies, Inc. | Super-self-aligned fabrication process of trench-gate DMOS with overlying device layer |
US6238981B1 (en) | 1999-05-10 | 2001-05-29 | Intersil Corporation | Process for forming MOS-gated devices having self-aligned trenches |
JP4117977B2 (ja) | 1999-06-25 | 2008-07-16 | 富士通株式会社 | 半導体装置 |
GB9917099D0 (en) | 1999-07-22 | 1999-09-22 | Koninkl Philips Electronics Nv | Cellular trench-gate field-effect transistors |
US6380569B1 (en) | 1999-08-10 | 2002-04-30 | Rockwell Science Center, Llc | High power unipolar FET switch |
US6483171B1 (en) | 1999-08-13 | 2002-11-19 | Micron Technology, Inc. | Vertical sub-micron CMOS transistors on (110), (111), (311), (511), and higher order surfaces of bulk, SOI and thin film structures and method of forming same |
US6211018B1 (en) | 1999-08-14 | 2001-04-03 | Electronics And Telecommunications Research Institute | Method for fabricating high density trench gate type power device |
US6245615B1 (en) | 1999-08-31 | 2001-06-12 | Micron Technology, Inc. | Method and apparatus on (110) surfaces of silicon structures with conduction in the <110> direction |
US6228700B1 (en) | 1999-09-03 | 2001-05-08 | United Microelectronics Corp. | Method for manufacturing dynamic random access memory |
US6348712B1 (en) | 1999-10-27 | 2002-02-19 | Siliconix Incorporated | High density trench-gated power MOSFET |
GB9928285D0 (en) | 1999-11-30 | 2000-01-26 | Koninkl Philips Electronics Nv | Manufacture of trench-gate semiconductor devices |
JP3804375B2 (ja) | 1999-12-09 | 2006-08-02 | 株式会社日立製作所 | 半導体装置とそれを用いたパワースイッチング駆動システム |
US6285060B1 (en) | 1999-12-30 | 2001-09-04 | Siliconix Incorporated | Barrier accumulation-mode MOSFET |
US6580123B2 (en) | 2000-04-04 | 2003-06-17 | International Rectifier Corporation | Low voltage power MOSFET device and process for its manufacture |
JP4534303B2 (ja) | 2000-04-27 | 2010-09-01 | 富士電機システムズ株式会社 | 横型超接合半導体素子 |
JP4240752B2 (ja) | 2000-05-01 | 2009-03-18 | 富士電機デバイステクノロジー株式会社 | 半導体装置 |
EP1162664A1 (en) | 2000-06-09 | 2001-12-12 | Motorola, Inc. | Lateral semiconductor device with low on-resistance and method of making the same |
TW523816B (en) | 2000-06-16 | 2003-03-11 | Gen Semiconductor Inc | Semiconductor trench device with enhanced gate oxide integrity structure |
US6784486B2 (en) | 2000-06-23 | 2004-08-31 | Silicon Semiconductor Corporation | Vertical power devices having retrograded-doped transition regions therein |
JP4528460B2 (ja) | 2000-06-30 | 2010-08-18 | 株式会社東芝 | 半導体素子 |
US6700158B1 (en) | 2000-08-18 | 2004-03-02 | Fairchild Semiconductor Corporation | Trench corner protection for trench MOSFET |
JP2002110978A (ja) | 2000-10-02 | 2002-04-12 | Toshiba Corp | 電力用半導体素子 |
US6509233B2 (en) | 2000-10-13 | 2003-01-21 | Siliconix Incorporated | Method of making trench-gated MOSFET having cesium gate oxide layer |
JP2002127830A (ja) | 2000-10-27 | 2002-05-09 | Kenwood Corp | 車載用表示器取付スタンド |
US6710403B2 (en) | 2002-07-30 | 2004-03-23 | Fairchild Semiconductor Corporation | Dual trench power MOSFET |
JP3531613B2 (ja) | 2001-02-06 | 2004-05-31 | 株式会社デンソー | トレンチゲート型半導体装置及びその製造方法 |
JP2002280553A (ja) | 2001-03-19 | 2002-09-27 | Toshiba Corp | 半導体装置及びその製造方法 |
KR100393201B1 (ko) | 2001-04-16 | 2003-07-31 | 페어차일드코리아반도체 주식회사 | 낮은 온 저항과 높은 브레이크다운 전압을 갖는 고전압수평형 디모스 트랜지스터 |
EP1267415A3 (en) | 2001-06-11 | 2009-04-15 | Kabushiki Kaisha Toshiba | Power semiconductor device having resurf layer |
US6621122B2 (en) | 2001-07-06 | 2003-09-16 | International Rectifier Corporation | Termination structure for superjunction device |
JP3708057B2 (ja) | 2001-07-17 | 2005-10-19 | 株式会社東芝 | 高耐圧半導体装置 |
GB0118000D0 (en) | 2001-07-24 | 2001-09-19 | Koninkl Philips Electronics Nv | Manufacture of semiconductor devices with schottky barriers |
US6882000B2 (en) | 2001-08-10 | 2005-04-19 | Siliconix Incorporated | Trench MIS device with reduced gate-to-drain capacitance |
US6489204B1 (en) | 2001-08-20 | 2002-12-03 | Episil Technologies, Inc. | Save MOS device |
US7045859B2 (en) | 2001-09-05 | 2006-05-16 | International Rectifier Corporation | Trench fet with self aligned source and contact |
WO2003028108A1 (fr) | 2001-09-19 | 2003-04-03 | Kabushiki Kaisha Toshiba | Semi-conducteur et procede de fabrication |
JP2003115587A (ja) | 2001-10-03 | 2003-04-18 | Tadahiro Omi | <110>方位のシリコン表面上に形成された半導体装置およびその製造方法 |
JP3973395B2 (ja) | 2001-10-16 | 2007-09-12 | 株式会社豊田中央研究所 | 半導体装置とその製造方法 |
JP2003179223A (ja) | 2001-12-12 | 2003-06-27 | Sony Corp | トレンチゲート型半導体装置およびその製造方法 |
KR100406180B1 (ko) | 2001-12-22 | 2003-11-17 | 주식회사 하이닉스반도체 | 플래쉬 메모리 셀의 제조 방법 |
US6838722B2 (en) | 2002-03-22 | 2005-01-04 | Siliconix Incorporated | Structures of and methods of fabricating trench-gated MIS devices |
JP4004843B2 (ja) | 2002-04-24 | 2007-11-07 | Necエレクトロニクス株式会社 | 縦型mosfetの製造方法 |
JP3652322B2 (ja) | 2002-04-30 | 2005-05-25 | Necエレクトロニクス株式会社 | 縦型mosfetとその製造方法 |
JP3979258B2 (ja) | 2002-05-21 | 2007-09-19 | 富士電機デバイステクノロジー株式会社 | Mis半導体装置およびその製造方法 |
JP2004047967A (ja) | 2002-05-22 | 2004-02-12 | Denso Corp | 半導体装置及びその製造方法 |
JP3640945B2 (ja) | 2002-09-02 | 2005-04-20 | 株式会社東芝 | トレンチゲート型半導体装置及びその製造方法 |
US8629019B2 (en) | 2002-09-24 | 2014-01-14 | Vishay-Siliconix | Method of forming self aligned contacts for a power MOSFET |
US8080459B2 (en) | 2002-09-24 | 2011-12-20 | Vishay-Siliconix | Self aligned contact in a semiconductor device and method of fabricating the same |
US6855985B2 (en) | 2002-09-29 | 2005-02-15 | Advanced Analogic Technologies, Inc. | Modular bipolar-CMOS-DMOS analog integrated circuit & power transistor technology |
JP3931138B2 (ja) | 2002-12-25 | 2007-06-13 | 三菱電機株式会社 | 電力用半導体装置及び電力用半導体装置の製造方法 |
US6861701B2 (en) | 2003-03-05 | 2005-03-01 | Advanced Analogic Technologies, Inc. | Trench power MOSFET with planarized gate bus |
TW587338B (en) | 2003-05-06 | 2004-05-11 | Mosel Vitelic Inc | Stop structure of trench type DMOS device and its formation method |
US7652326B2 (en) | 2003-05-20 | 2010-01-26 | Fairchild Semiconductor Corporation | Power semiconductor devices and methods of manufacture |
JP2004356114A (ja) | 2003-05-26 | 2004-12-16 | Tadahiro Omi | Pチャネルパワーmis電界効果トランジスタおよびスイッチング回路 |
US6987305B2 (en) | 2003-08-04 | 2006-01-17 | International Rectifier Corporation | Integrated FET and schottky device |
US7973381B2 (en) * | 2003-09-08 | 2011-07-05 | International Rectifier Corporation | Thick field oxide termination for trench schottky device |
DE10343084B4 (de) | 2003-09-17 | 2006-07-06 | Infineon Technologies Ag | Halbleiterwafer aus einer Vielzahl von durch Vereinzelungsrahmen voneinander zu trennenden Chips |
KR100767078B1 (ko) | 2003-10-08 | 2007-10-15 | 도요다 지도샤 가부시끼가이샤 | 절연 게이트형 반도체 장치 및 그 제조 방법 |
US7022578B2 (en) | 2003-10-09 | 2006-04-04 | Chartered Semiconductor Manufacturing Ltd. | Heterojunction bipolar transistor using reverse emitter window |
US7166890B2 (en) | 2003-10-21 | 2007-01-23 | Srikant Sridevan | Superjunction device with improved ruggedness |
KR20070032624A (ko) | 2003-12-19 | 2007-03-22 | 써드 디멘존 세미컨덕터, 인코포레이티드 | 종래의 종단을 갖는 수퍼 접합 장치를 제조하는 방법 |
WO2005065385A2 (en) | 2003-12-30 | 2005-07-21 | Fairchild Semiconductor Corporation | Power semiconductor devices and methods of manufacture |
JP4731816B2 (ja) | 2004-01-26 | 2011-07-27 | 三菱電機株式会社 | 半導体装置 |
US7405452B2 (en) | 2004-02-02 | 2008-07-29 | Hamza Yilmaz | Semiconductor device containing dielectrically isolated PN junction for enhanced breakdown characteristics |
JP4904673B2 (ja) | 2004-02-09 | 2012-03-28 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
US6927451B1 (en) | 2004-03-26 | 2005-08-09 | Siliconix Incorporated | Termination for trench MIS device having implanted drain-drift region |
TWI256676B (en) | 2004-03-26 | 2006-06-11 | Siliconix Inc | Termination for trench MIS device having implanted drain-drift region |
US7045857B2 (en) | 2004-03-26 | 2006-05-16 | Siliconix Incorporated | Termination for trench MIS device having implanted drain-drift region |
JP4773716B2 (ja) | 2004-03-31 | 2011-09-14 | 株式会社デンソー | 半導体基板の製造方法 |
JP2006005275A (ja) | 2004-06-21 | 2006-01-05 | Toshiba Corp | 電力用半導体素子 |
GB0419558D0 (en) | 2004-09-03 | 2004-10-06 | Koninkl Philips Electronics Nv | Vertical semiconductor devices and methods of manufacturing such devices |
GB0419867D0 (en) | 2004-09-08 | 2004-10-13 | Koninkl Philips Electronics Nv | Semiconductor devices and methods of manufacture thereof |
JP4913336B2 (ja) | 2004-09-28 | 2012-04-11 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US7812441B2 (en) | 2004-10-21 | 2010-10-12 | Siliconix Technology C.V. | Schottky diode with improved surge capability |
JP4414863B2 (ja) | 2004-10-29 | 2010-02-10 | トヨタ自動車株式会社 | 絶縁ゲート型半導体装置およびその製造方法 |
JP4841829B2 (ja) | 2004-11-17 | 2011-12-21 | ルネサスエレクトロニクス株式会社 | 半導体装置及びその製造方法 |
US20060108635A1 (en) | 2004-11-23 | 2006-05-25 | Alpha Omega Semiconductor Limited | Trenched MOSFETS with part of the device formed on a (110) crystal plane |
DE102004057237B4 (de) | 2004-11-26 | 2007-02-08 | Infineon Technologies Ag | Verfahren zum Herstellen von Kontaktlöchern in einem Halbleiterkörper sowie Transistor mit vertikalem Aufbau |
US20060113588A1 (en) | 2004-11-29 | 2006-06-01 | Sillicon-Based Technology Corp. | Self-aligned trench-type DMOS transistor structure and its manufacturing methods |
DE102004057792B4 (de) | 2004-11-30 | 2008-12-18 | Infineon Technologies Austria Ag | Halbleiterbauteil |
US7439583B2 (en) | 2004-12-27 | 2008-10-21 | Third Dimension (3D) Semiconductor, Inc. | Tungsten plug drain extension |
US7453119B2 (en) | 2005-02-11 | 2008-11-18 | Alphs & Omega Semiconductor, Ltd. | Shielded gate trench (SGT) MOSFET cells implemented with a schottky source contact |
US7834376B2 (en) | 2005-03-04 | 2010-11-16 | Siliconix Technology C. V. | Power semiconductor switch |
US9419092B2 (en) | 2005-03-04 | 2016-08-16 | Vishay-Siliconix | Termination for SiC trench devices |
EP1710843B1 (en) | 2005-04-04 | 2012-09-19 | STMicroelectronics Srl | Integrated power device |
CN101185169B (zh) | 2005-04-06 | 2010-08-18 | 飞兆半导体公司 | 沟栅场效应晶体管及其形成方法 |
JP2006310576A (ja) | 2005-04-28 | 2006-11-09 | Renesas Technology Corp | 半導体装置およびその製造方法 |
JP5350783B2 (ja) | 2005-05-24 | 2013-11-27 | ヴィシェイ−シリコニックス | トレンチ型金属酸化物半導体電界効果トランジスタの製造方法 |
US20060273390A1 (en) | 2005-06-06 | 2006-12-07 | M-Mos Sdn. Bhd. | Gate contact and runners for high density trench MOSFET |
US7592650B2 (en) | 2005-06-06 | 2009-09-22 | M-Mos Semiconductor Sdn. Bhd. | High density hybrid MOSFET device |
TWI400757B (zh) | 2005-06-29 | 2013-07-01 | Fairchild Semiconductor | 形成遮蔽閘極場效應電晶體之方法 |
JP2007012977A (ja) | 2005-07-01 | 2007-01-18 | Toshiba Corp | 半導体装置 |
JP2007027193A (ja) | 2005-07-12 | 2007-02-01 | Renesas Technology Corp | 半導体装置およびその製造方法、ならびに非絶縁型dc/dcコンバータ |
JP2007035841A (ja) | 2005-07-26 | 2007-02-08 | Toshiba Corp | 半導体装置 |
JP2007042836A (ja) | 2005-08-03 | 2007-02-15 | Toyota Central Res & Dev Lab Inc | 半導体装置 |
JP5150048B2 (ja) | 2005-09-29 | 2013-02-20 | 株式会社デンソー | 半導体基板の製造方法 |
US7811907B2 (en) | 2005-09-29 | 2010-10-12 | Denso Corporation | Method for manufacturing semiconductor device and epitaxial growth equipment |
US8368165B2 (en) | 2005-10-20 | 2013-02-05 | Siliconix Technology C. V. | Silicon carbide Schottky diode |
JP2007157799A (ja) | 2005-11-30 | 2007-06-21 | Toyota Central Res & Dev Lab Inc | 半導体装置 |
JP2007189192A (ja) | 2005-12-15 | 2007-07-26 | Toshiba Corp | 半導体装置 |
US7560787B2 (en) | 2005-12-22 | 2009-07-14 | Fairchild Semiconductor Corporation | Trench field plate termination for power devices |
TWI489557B (zh) | 2005-12-22 | 2015-06-21 | Vishay Siliconix | 高移動率p-通道溝槽及平面型空乏模式的功率型金屬氧化物半導體場效電晶體 |
US7544545B2 (en) | 2005-12-28 | 2009-06-09 | Vishay-Siliconix | Trench polysilicon diode |
US7449354B2 (en) | 2006-01-05 | 2008-11-11 | Fairchild Semiconductor Corporation | Trench-gated FET for power device with active gate trenches and gate runner trench utilizing one-mask etch |
US7659588B2 (en) | 2006-01-26 | 2010-02-09 | Siliconix Technology C. V. | Termination for a superjunction device |
JP5052025B2 (ja) | 2006-03-29 | 2012-10-17 | 株式会社東芝 | 電力用半導体素子 |
US7521773B2 (en) | 2006-03-31 | 2009-04-21 | Fairchild Semiconductor Corporation | Power device with improved edge termination |
JP4182986B2 (ja) | 2006-04-19 | 2008-11-19 | トヨタ自動車株式会社 | 半導体装置とその製造方法 |
US7541660B2 (en) | 2006-04-20 | 2009-06-02 | Infineon Technologies Austria Ag | Power semiconductor device |
US7319256B1 (en) | 2006-06-19 | 2008-01-15 | Fairchild Semiconductor Corporation | Shielded gate trench FET with the shield and gate electrodes being connected together |
DE102006036347B4 (de) | 2006-08-03 | 2012-01-12 | Infineon Technologies Austria Ag | Halbleiterbauelement mit einer platzsparenden Randstruktur |
JP5222466B2 (ja) | 2006-08-09 | 2013-06-26 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
US7476591B2 (en) | 2006-10-13 | 2009-01-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Lateral power MOSFET with high breakdown voltage and low on-resistance |
US9437729B2 (en) | 2007-01-08 | 2016-09-06 | Vishay-Siliconix | High-density power MOSFET with planarized metalization |
US8420483B2 (en) | 2007-01-09 | 2013-04-16 | Maxpower Semiconductor, Inc. | Method of manufacture for a semiconductor device |
JP5091487B2 (ja) | 2007-01-09 | 2012-12-05 | 株式会社東芝 | 半導体装置の製造方法 |
US7670908B2 (en) | 2007-01-22 | 2010-03-02 | Alpha & Omega Semiconductor, Ltd. | Configuration of high-voltage semiconductor power device to achieve three dimensional charge coupling |
JP2008182054A (ja) | 2007-01-25 | 2008-08-07 | Toshiba Corp | 半導体装置 |
US7948033B2 (en) | 2007-02-06 | 2011-05-24 | Semiconductor Components Industries, Llc | Semiconductor device having trench edge termination structure |
US9947770B2 (en) | 2007-04-03 | 2018-04-17 | Vishay-Siliconix | Self-aligned trench MOSFET and method of manufacture |
JP4620075B2 (ja) | 2007-04-03 | 2011-01-26 | 株式会社東芝 | 電力用半導体素子 |
JP4621708B2 (ja) | 2007-05-24 | 2011-01-26 | 株式会社東芝 | 半導体装置及びその製造方法 |
US8816419B2 (en) | 2007-06-19 | 2014-08-26 | Rohm Co., Ltd. | Semiconductor device |
CN101345254A (zh) | 2007-07-12 | 2009-01-14 | 富士电机电子技术株式会社 | 半导体器件 |
US8928077B2 (en) * | 2007-09-21 | 2015-01-06 | Fairchild Semiconductor Corporation | Superjunction structures for power devices |
US20090085099A1 (en) | 2007-10-02 | 2009-04-02 | Shih Tzung Su | Trench mosfet and method of manufacture utilizing three masks |
US9484451B2 (en) | 2007-10-05 | 2016-11-01 | Vishay-Siliconix | MOSFET active area and edge termination area charge balance |
JP2009117715A (ja) | 2007-11-08 | 2009-05-28 | Toshiba Corp | 半導体装置及びその製造方法 |
JP2009135360A (ja) | 2007-12-03 | 2009-06-18 | Renesas Technology Corp | 半導体装置およびその製造方法 |
US20090159927A1 (en) | 2007-12-21 | 2009-06-25 | Infineon Technologies Austria Ag | Integrated circuit device and method for its production |
JP4748149B2 (ja) | 2007-12-24 | 2011-08-17 | 株式会社デンソー | 半導体装置 |
US7968936B2 (en) | 2007-12-31 | 2011-06-28 | Texas Instruments Incorporated | Quasi-vertical gated NPN-PNP ESD protection device |
US7825431B2 (en) | 2007-12-31 | 2010-11-02 | Alpha & Omega Semicondictor, Ltd. | Reduced mask configuration for power MOSFETs with electrostatic discharge (ESD) circuit protection |
JP2009289904A (ja) | 2008-05-28 | 2009-12-10 | Toshiba Corp | 半導体装置 |
US8224891B2 (en) | 2008-06-12 | 2012-07-17 | The Board Of Regents Of The University Of Oklahoma | Electronic game-based learning system |
US20090315104A1 (en) | 2008-06-20 | 2009-12-24 | Force Mos Technology Co. Ltd. | Trench MOSFET with shallow trench structures |
US7960786B2 (en) | 2008-07-09 | 2011-06-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Breakdown voltages of ultra-high voltage devices by forming tunnels |
JP2010040973A (ja) | 2008-08-08 | 2010-02-18 | Sony Corp | 半導体装置およびその製造方法 |
US8564088B2 (en) | 2008-08-19 | 2013-10-22 | Infineon Technologies Austria Ag | Semiconductor device having variably laterally doped zone with decreasing concentration formed in an edge region |
US7960783B2 (en) * | 2008-08-25 | 2011-06-14 | Maxpower Semiconductor Inc. | Devices containing permanent charge |
US8642459B2 (en) | 2008-08-28 | 2014-02-04 | Infineon Technologies Ag | Method for forming a semiconductor device with an isolation region on a gate electrode |
US8039877B2 (en) | 2008-09-09 | 2011-10-18 | Fairchild Semiconductor Corporation | (110)-oriented p-channel trench MOSFET having high-K gate dielectric |
US8716792B2 (en) | 2008-09-30 | 2014-05-06 | Infineon Technologies Austria Ag | Semiconductor device with a charge carrier compensation structure and method for the production of a semiconductor device |
JP2010147065A (ja) | 2008-12-16 | 2010-07-01 | Hitachi Ltd | 縦型半導体装置及びその製造方法 |
JP5378045B2 (ja) | 2009-04-13 | 2013-12-25 | 株式会社日立製作所 | 半導体装置 |
US8637386B2 (en) | 2009-05-12 | 2014-01-28 | Cree, Inc. | Diffused junction termination structures for silicon carbide devices and methods of fabricating silicon carbide devices incorporating same |
US7910486B2 (en) | 2009-06-12 | 2011-03-22 | Alpha & Omega Semiconductor, Inc. | Method for forming nanotube semiconductor devices |
JP5439969B2 (ja) | 2009-06-18 | 2014-03-12 | 富士電機株式会社 | 半導体装置 |
US9425306B2 (en) | 2009-08-27 | 2016-08-23 | Vishay-Siliconix | Super junction trench power MOSFET devices |
US9443974B2 (en) | 2009-08-27 | 2016-09-13 | Vishay-Siliconix | Super junction trench power MOSFET device fabrication |
US9425305B2 (en) | 2009-10-20 | 2016-08-23 | Vishay-Siliconix | Structures of and methods of fabricating split gate MIS devices |
US9431530B2 (en) | 2009-10-20 | 2016-08-30 | Vishay-Siliconix | Super-high density trench MOSFET |
JP5543758B2 (ja) | 2009-11-19 | 2014-07-09 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US8247296B2 (en) | 2009-12-09 | 2012-08-21 | Semiconductor Components Industries, Llc | Method of forming an insulated gate field effect transistor device having a shield electrode structure |
US8648413B2 (en) | 2009-12-28 | 2014-02-11 | Force Mos Technology Co., Ltd. | Super-junction trench MOSFET with multiple trenched source-body contacts |
KR101728363B1 (ko) | 2010-03-02 | 2017-05-02 | 비쉐이-실리코닉스 | 듀얼 게이트 디바이스의 구조 및 제조 방법 |
JP5985789B2 (ja) | 2010-03-15 | 2016-09-06 | 富士電機株式会社 | 超接合半導体装置の製造方法 |
JP5517688B2 (ja) | 2010-03-24 | 2014-06-11 | 三菱電機株式会社 | 半導体装置 |
JP5515922B2 (ja) | 2010-03-24 | 2014-06-11 | 富士電機株式会社 | 半導体装置 |
US8394702B2 (en) | 2010-03-24 | 2013-03-12 | Alpha And Omega Semiconductor Incorporated | Method for making dual gate oxide trench MOSFET with channel stop using three or four masks process |
TWI426568B (zh) | 2010-03-29 | 2014-02-11 | Sinopower Semiconductor Inc | 半導體功率元件與其製作方法 |
JP2011216587A (ja) | 2010-03-31 | 2011-10-27 | Renesas Electronics Corp | 半導体装置 |
JP5901003B2 (ja) | 2010-05-12 | 2016-04-06 | ルネサスエレクトロニクス株式会社 | パワー系半導体装置 |
WO2011158647A1 (ja) | 2010-06-17 | 2011-12-22 | 富士電機株式会社 | 半導体装置およびその製造方法 |
JP5235960B2 (ja) | 2010-09-10 | 2013-07-10 | 株式会社東芝 | 電力用半導体装置及びその製造方法 |
JP2012074441A (ja) | 2010-09-28 | 2012-04-12 | Toshiba Corp | 電力用半導体装置 |
CN101969074B (zh) | 2010-10-28 | 2012-07-04 | 电子科技大学 | 一种高压ldmos器件 |
JP5664142B2 (ja) | 2010-11-09 | 2015-02-04 | 富士電機株式会社 | 半導体装置 |
JP5719167B2 (ja) | 2010-12-28 | 2015-05-13 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US8362550B2 (en) | 2011-01-20 | 2013-01-29 | Fairchild Semiconductor Corporation | Trench power MOSFET with reduced on-resistance |
JP5641995B2 (ja) | 2011-03-23 | 2014-12-17 | 株式会社東芝 | 半導体素子 |
JP2012204529A (ja) | 2011-03-24 | 2012-10-22 | Toshiba Corp | 半導体装置及びその製造方法 |
US8772868B2 (en) | 2011-04-27 | 2014-07-08 | Fairchild Semiconductor Corporation | Superjunction structures for power devices and methods of manufacture |
US8836028B2 (en) | 2011-04-27 | 2014-09-16 | Fairchild Semiconductor Corporation | Superjunction structures for power devices and methods of manufacture |
US8786010B2 (en) | 2011-04-27 | 2014-07-22 | Fairchild Semiconductor Corporation | Superjunction structures for power devices and methods of manufacture |
CN102760662B (zh) | 2011-04-29 | 2014-12-31 | 茂达电子股份有限公司 | 半导体功率装置的制作方法 |
TWI441261B (zh) | 2011-05-13 | 2014-06-11 | Anpec Electronics Corp | 半導體功率元件的製作方法 |
TWI415173B (zh) | 2011-05-19 | 2013-11-11 | Anpec Electronics Corp | 低米勒電容之超級接面功率電晶體製造方法 |
US8748973B2 (en) | 2011-05-19 | 2014-06-10 | Anpec Electronics Corporation | Super junction transistor and fabrication method thereof |
TW201248854A (en) | 2011-05-20 | 2012-12-01 | Beyond Innovation Tech Co Ltd | Monolithic metal oxide semiconductor field effect transistors with schottky diode device |
KR101904991B1 (ko) | 2011-05-25 | 2018-10-08 | 페어차일드코리아반도체 주식회사 | 슈퍼정션 반도체 소자 및 그 제조방법 |
US8466513B2 (en) | 2011-06-13 | 2013-06-18 | Semiconductor Components Industries, Llc | Semiconductor device with enhanced mobility and method |
US8633539B2 (en) | 2011-06-27 | 2014-01-21 | Infineon Technologies Austria Ag | Trench transistor and manufacturing method of the trench transistor |
WO2013008543A1 (ja) | 2011-07-14 | 2013-01-17 | 富士電機株式会社 | 高耐圧半導体装置 |
EP2736072B1 (en) | 2011-07-22 | 2017-01-11 | Fuji Electric Co., Ltd. | Superjunction semiconductor device |
JP5999748B2 (ja) | 2011-08-12 | 2016-09-28 | ルネサスエレクトロニクス株式会社 | パワーmosfet、igbtおよびパワーダイオード |
JP5530992B2 (ja) | 2011-09-16 | 2014-06-25 | 株式会社東芝 | 電力用半導体装置 |
JP5504235B2 (ja) | 2011-09-29 | 2014-05-28 | 株式会社東芝 | 半導体装置 |
TWI462295B (zh) | 2011-11-15 | 2014-11-21 | Anpec Electronics Corp | 溝渠型功率電晶體元件及其製作方法 |
US9431249B2 (en) | 2011-12-01 | 2016-08-30 | Vishay-Siliconix | Edge termination for super junction MOSFET devices |
EP2602829A1 (en) | 2011-12-07 | 2013-06-12 | Nxp B.V. | Trench-gate resurf semiconductor device and manufacturing method |
TWI463571B (zh) | 2011-12-08 | 2014-12-01 | Vanguard Int Semiconduct Corp | 半導體裝置的製造方法 |
TWI487110B (zh) | 2012-01-05 | 2015-06-01 | Vanguard Int Semiconduct Corp | 半導體裝置及其製造方法 |
TWI587503B (zh) | 2012-01-11 | 2017-06-11 | 世界先進積體電路股份有限公司 | 半導體裝置及其製造方法 |
US10522675B2 (en) | 2012-01-25 | 2019-12-31 | Infineon Technologies Ag | Integrated circuit including field effect transistor structures with gate and field electrodes and methods for manufacturing and operating an integrated circuit |
US9614043B2 (en) | 2012-02-09 | 2017-04-04 | Vishay-Siliconix | MOSFET termination trench |
CN102569411B (zh) | 2012-03-02 | 2014-12-03 | 成都芯源系统有限公司 | 半导体器件及其制作方法 |
CN102593178B (zh) | 2012-03-07 | 2016-02-17 | 成都芯源系统有限公司 | 具有超结结构的半导体器件及其制作方法 |
JP5701802B2 (ja) | 2012-03-23 | 2015-04-15 | 株式会社東芝 | 電力用半導体装置 |
JP6107156B2 (ja) | 2012-05-21 | 2017-04-05 | 富士電機株式会社 | 半導体装置 |
US9842911B2 (en) * | 2012-05-30 | 2017-12-12 | Vishay-Siliconix | Adaptive charge balanced edge termination |
JP2013258327A (ja) | 2012-06-13 | 2013-12-26 | Toshiba Corp | 半導体装置及びその製造方法 |
JP5812029B2 (ja) | 2012-06-13 | 2015-11-11 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
CN103035721B (zh) | 2012-09-05 | 2015-06-03 | 上海华虹宏力半导体制造有限公司 | 超级结器件及其制造方法 |
JP2014060361A (ja) | 2012-09-19 | 2014-04-03 | Toshiba Corp | 半導体装置 |
JP2014086569A (ja) | 2012-10-24 | 2014-05-12 | Renesas Electronics Corp | 縦型パワーmosfet |
JP6253885B2 (ja) | 2013-01-07 | 2017-12-27 | ルネサスエレクトロニクス株式会社 | 縦型パワーmosfet |
JP6161903B2 (ja) | 2013-01-21 | 2017-07-12 | ルネサスエレクトロニクス株式会社 | パワーmosfetの製造方法 |
JP6135178B2 (ja) | 2013-02-25 | 2017-05-31 | 富士電機株式会社 | 超接合半導体装置の製造方法 |
TW201438232A (zh) | 2013-03-26 | 2014-10-01 | Anpec Electronics Corp | 半導體功率元件及其製作方法 |
DE112014001838B4 (de) | 2013-04-03 | 2024-09-26 | Mitsubishi Electric Corporation | Halbleitervorrichtung mit zwei Schottky-Übergängen |
JP6291981B2 (ja) | 2013-04-08 | 2018-03-14 | 富士電機株式会社 | 半導体装置の製造方法 |
CN103413822B (zh) | 2013-08-22 | 2016-05-18 | 中国电子科技集团公司第二十四研究所 | 降低浮空埋层半导体器件漏电流的方法 |
KR101932776B1 (ko) | 2013-09-17 | 2018-12-27 | 매그나칩 반도체 유한회사 | 초접합 반도체 소자 |
CN203910808U (zh) | 2013-10-30 | 2014-10-29 | 英飞凌科技奥地利有限公司 | 半导体器件 |
CN203659877U (zh) | 2013-10-30 | 2014-06-18 | 英飞凌科技奥地利有限公司 | 超结器件和包括所述超结器件的半导体结构 |
CN203800053U (zh) | 2013-10-30 | 2014-08-27 | 英飞凌科技奥地利有限公司 | 半导体器件及包括该半导体器件的集成装置 |
TWI522012B (zh) | 2013-11-19 | 2016-02-11 | 碩頡科技股份有限公司 | 整合式光源驅動電路及應用其之光源模組 |
JP6228850B2 (ja) | 2014-01-10 | 2017-11-08 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP6485034B2 (ja) | 2014-06-16 | 2019-03-20 | 富士電機株式会社 | 半導体装置の製造方法 |
US9887259B2 (en) | 2014-06-23 | 2018-02-06 | Vishay-Siliconix | Modulated super junction power MOSFET devices |
DE102014109926A1 (de) | 2014-07-15 | 2016-01-21 | Infineon Technologies Austria Ag | Halbleitervorrichtung mit einer Vielzahl von Transistorzellen und Herstellungsverfahren |
JP6379778B2 (ja) | 2014-07-15 | 2018-08-29 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
KR101982362B1 (ko) | 2014-07-18 | 2019-08-29 | 매그나칩 반도체 유한회사 | 초접합 반도체 소자 |
JP6375176B2 (ja) | 2014-08-13 | 2018-08-15 | ルネサスエレクトロニクス株式会社 | 半導体装置および半導体装置の製造方法 |
-
2012
- 2012-05-30 US US13/484,114 patent/US9842911B2/en active Active
-
2013
- 2013-05-30 DE DE112013002722.4T patent/DE112013002722B4/de active Active
- 2013-05-30 JP JP2015515212A patent/JP6109930B2/ja active Active
- 2013-05-30 WO PCT/US2013/043477 patent/WO2013181467A1/en active Application Filing
- 2013-05-30 KR KR1020147033507A patent/KR101710249B1/ko active IP Right Grant
- 2013-05-30 CN CN201380028630.3A patent/CN104508826B/zh active Active
-
2017
- 2017-12-11 US US15/838,165 patent/US10229988B2/en active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101154664A (zh) * | 2006-09-28 | 2008-04-02 | 三洋电机株式会社 | 绝缘栅型半导体装置 |
Also Published As
Publication number | Publication date |
---|---|
JP2015521387A (ja) | 2015-07-27 |
DE112013002722T5 (de) | 2015-02-26 |
CN104508826A (zh) | 2015-04-08 |
US10229988B2 (en) | 2019-03-12 |
KR20150023317A (ko) | 2015-03-05 |
DE112013002722B4 (de) | 2018-10-25 |
US20130320462A1 (en) | 2013-12-05 |
US9842911B2 (en) | 2017-12-12 |
WO2013181467A1 (en) | 2013-12-05 |
KR101710249B1 (ko) | 2017-03-08 |
JP6109930B2 (ja) | 2017-04-05 |
US20180114852A1 (en) | 2018-04-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104508826B (zh) | 自适应电荷平衡的边缘终端 | |
CN208336235U (zh) | 半导体器件 | |
JP6861171B2 (ja) | 炭化ケイ素超接合パワーデバイスの活性領域設計および対応する方法 | |
US9431249B2 (en) | Edge termination for super junction MOSFET devices | |
US8362551B2 (en) | Semiconductor device | |
US20160035825A1 (en) | Super junction semiconductor device and method for manufacturing the same | |
US9722041B2 (en) | Breakdown voltage blocking device | |
CN104037225B (zh) | 具有延伸的栅极介电层的金属氧化物半导体场效应晶体管 | |
CN105118852B (zh) | 超结结构、超结mosfet及其制造方法 | |
CN105006489B (zh) | 半导体二极管 | |
CN106409910A (zh) | 具有横向变化掺杂分布图的半导体器件及其制造方法 | |
Chen et al. | Design of gradient oxide-bypassed superjunction power MOSFET devices | |
CN105895520A (zh) | 超结器件制备工艺 | |
CN104409334A (zh) | 一种超结器件的制备方法 | |
CN113782586A (zh) | 一种多通道超结igbt器件 | |
CN104638004B (zh) | 超级结mosfet器件的结构 | |
CN104299908B (zh) | Vdmos及其制造方法 | |
CN207009439U (zh) | 用于碳化硅半导体功率器件的复合终端结构 | |
CN104282755A (zh) | 半导体器件 | |
CN103633149B (zh) | 恒流二极管及其制造方法 | |
CN116936457A (zh) | 具有侧面扩散的沟槽插塞的半导体器件 | |
CN105322023B (zh) | 结场效晶体管 | |
CN106298681B (zh) | 一种mosfet器件及其制作方法 | |
CN108400093A (zh) | 超级结器件工艺方法 | |
CN203631565U (zh) | 恒流二极管 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |