TWI529688B - 顯示裝置及電子裝置 - Google Patents

顯示裝置及電子裝置 Download PDF

Info

Publication number
TWI529688B
TWI529688B TW099129686A TW99129686A TWI529688B TW I529688 B TWI529688 B TW I529688B TW 099129686 A TW099129686 A TW 099129686A TW 99129686 A TW99129686 A TW 99129686A TW I529688 B TWI529688 B TW I529688B
Authority
TW
Taiwan
Prior art keywords
wiring
transistor
circuit
layer
capacitor
Prior art date
Application number
TW099129686A
Other languages
English (en)
Other versions
TW201207826A (en
Inventor
木村肇
秋元健吾
津吹將志
佐佐木俊成
Original Assignee
半導體能源研究所股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 半導體能源研究所股份有限公司 filed Critical 半導體能源研究所股份有限公司
Publication of TW201207826A publication Critical patent/TW201207826A/zh
Application granted granted Critical
Publication of TWI529688B publication Critical patent/TWI529688B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • H01L29/78693Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate the semiconducting oxide being amorphous
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1255Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4908Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET for thin film semiconductor, e.g. gate of TFT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78618Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Theoretical Computer Science (AREA)
  • Thin Film Transistor (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Semiconductor Memories (AREA)
  • Electrophonic Musical Instruments (AREA)

Description

顯示裝置及電子裝置
本發明係有關於一種半導體裝置、顯示裝置、發光裝置或它們的製造方法。本發明尤其有關於一種具有如下電路的半導體裝置、顯示裝置、發光裝置或它們的製造方法,該電路係使用將具有透光性的半導體膜用於通道形成區的薄膜電晶體所構成。本發明尤其有關於一種具有如下電路的半導體裝置、顯示裝置、發光裝置或它們的製造方法,該電路係使用將氧化物半導體膜用於通道形成區的薄膜電晶體所構成。
作為以液晶顯示裝置為代表的顯示裝置的切換元件,廣泛地使用將非晶矽等的矽層用作為通道層的薄膜電晶體(TFT)。雖然使用非晶矽的薄膜電晶體的場效應遷移率低,但是使用非晶矽的薄膜電晶體具有可以對應於玻璃基板的大面積化的優點。
另外,近年來,藉由使用顯現半導體特性的金屬氧化物來製造薄膜電晶體,並將該薄膜電晶體應用於電子裝置或光學裝置的技術受到注目。例如,已知金屬氧化物中的氧化鎢、氧化錫、氧化銦、氧化鋅等顯現半導體特性。其中將由這種金屬氧化物所構成的透明半導體層使用做為通道形成區的薄膜電晶體已被揭示(例如,參照專利文獻1)。
另外,正在硏究如下技術:使用具有透光性的氧化物半導體層來形成電晶體的通道層,並且還使用具有透光性的透明導電膜來形成閘極電極、源極電極、汲極電極,以提高孔徑比(例如,參照專利文獻2)。
藉由提高孔徑比,光利用效率得以提高,而可以實現顯示裝置的省電化及小型化。另一方面,從顯示裝置的大型化、對可攜式設備的應用的觀點而言,要求孔徑比的提高和進一步的耗電量的減少。
另外,作為對電光元件的透明電極的金屬輔助佈線,已知如下佈線,即在透明電極之上側或在透明電極之下側以使金屬輔助佈線與透明電極重疊的方式設置來實現與透明電極的導通的佈線(例如,參照專利文獻3)。
另外,已知如下結構:使用ITO、SnO2等的透明導電膜形成設置在主動矩陣基板上的附加電容電極,並且接觸於附加電容電極地設置由金屬膜所構成的輔助佈線,以降低附加電容電極的電阻(例如,參照專利文獻4)。
另外,在使用非晶氧化物半導體膜的場效電晶體中,作為形成閘極電極、源極電極及汲極電極的各個電極的材料,可以使用氧化銦錫(ITO)、氧化銦鋅、ZnO、SnO2等的透明電極、Al、Ag、Cr、Ni、Mo、Au、Ti、Ta等的金屬電極或包括它們的合金的金屬電極等。已知層疊兩個以上之由上述材料所構成的膜來降低接觸電阻或者提高介面強度的技術(例如,參照專利文獻5)。
另外,作為使用非晶氧化物半導體的電晶體的源極電極、汲極電極、閘極電極、輔助電容電極的材料,可以使用銦(In)、鋁(Al)、金(Au)、銀(Ag)等的金屬、氧化銦(In2O3)、氧化錫(SnO2)、氧化鋅(ZnO)、氧化鎘(CdO)、氧化銦鎘(CdIn2O4)、氧化鎘錫(Cd2SnO4)、氧化鋅錫(Zn2SnO4)等的氧化物材料。另外,已知作為閘極電極、源極電極和汲極電極的材料既可以相同又可以不同(例如,參照專利文獻6和7)。
另一方面,為了減少耗電量,探討了在像素內配置有記憶體的顯示裝置(例如,參照專利文獻8和9)。另外,在專利文獻8和9的顯示裝置中使用反射光之像素電極。
[專利文獻1]日本專利申請案公開第2004-103957號公報
[專利文獻2]日本專利申請案公開第2007-81362號公報
[專利文獻3]日本專利申請案公開平第2-82221號公報
[專利文獻4]日本專利申請案公開平第2-310536號公報
[專利文獻5]日本專利申請案公開第2008-243928號公報
[專利文獻6]日本專利申請案公開第2007-109918號公報
[專利文獻7]日本專利申請案公開第2007-115807號公報
[專利文獻8]日本專利申請案公開第2001-264814號公報
[專利文獻9]日本專利申請案公開第2003-076343號公報
本發明的一個實施例模式的目的之一在於提供一種關於具有記憶體的像素的技術。或者,本發明的一個實施例模式的另一目的在於提高像素的孔徑比。
注意,多個目的的記載並不妨礙其他目的的存在。另外,本發明的一個實施例模式不必達成上述所有目的。
例如,本發明的一個實施例模式是一種顯示裝置,包括:具有控制影像信號的輸入的功能的第一電路;具有保持影像信號的功能的第二電路;具有控制向顯示元件供應的電壓的極性的功能的第三電路;以及具有像素電極的顯示元件。利用本實施例而可以提供具備記憶體的像素。另外,在該實施例中,第一至第三電路可以使用具有透光性的材料來予以構成,並且也可以將像素電極配置在第一至第三電路的上方。
或者,本發明的一個實施例模式是一種顯示裝置,包括:具有第一開關的第一電路;第二電路,該第二電路包括藉由所述第一開關而被輸入信號的第一電容器、第二電容器以及輸入端子電連接到所述第一電容器且輸出端子電連接到所述第二電容器的反相器;第三電路,該第三電路包括控制端子電連接到所述第一電容器的第二開關以及控制端子電連接到所述第二電容器的第三開關;以及包括電連接到所述第二開關及所述第三開關的像素電極的顯示元件。利用本實施例而可以提供具備記憶體的像素。
在上述實施例中,也可以具有第一至第三佈線。在該結構例子中,第一佈線藉由第一開關電連接到所述第一電容器,反相器的輸入端子電連接到第一電容器,反相器的輸出端子電連接到第二電容器,第一電容器電連接到第二開關的控制端子,第二電容器電連接到第三開關的控制端子,第二佈線藉由第二開關以及第三開關而被連接到第三佈線。
在上述實施例中,第一至第三開關、第一和第二電容器以及反相器可以使用具有透光性的材料來予以構成。另外,像素電極可以配置在第一至第三開關、第一和第二電容器以及反相器的上方。
在上述本發明的各實施例中,可以使用各種方式的開關作為開關。作為開關的一個例子,可以使用電氣開關或機械開關等。換言之,開關只要可以控制電流即可,而不侷限於特定的開關。作為開關的一個例子,有電氣晶體(例如,雙極電晶體、MOS電晶體等)、二極體(例如,PN二極體、PIN二極體、肖特基二極體、金屬-絕緣體-金屬(MIM)二極體、金屬-絕緣體-半導體(MIS)二極體、二極體連接的電晶體等)或組合它們的邏輯電路等。作為機械開關的一個例子,有像數位微鏡裝置(DMD)那樣之利用MEMS(微機電系統)技術的開關。該開關具有以機械方式而可移動的電極,並且藉由移動該電極來控制導通和非導通以實現操作。
在上述本發明的各實施例中,在使用電晶體作為開關的情況下,由於該電晶體單僅作為開關來操作,因此對電晶體的極性(導電類型)沒有特別限制。然而,在想要抑制截止電流的情況下,最好採用具有較小截止電流的極性的電晶體。作為截止電流較小的電晶體的一個例子,有具有高電阻區域的電晶體或具有多重閘極結構的電晶體等。
另外,在上述本發明的各實施例中,當使用電晶體作為開關且在該電晶體的源極電極電位接近於低電位側電源(Vss、GND、0 V等)的電位之值的狀態下使其操作時,最好使用N通道電晶體作為開關。相反地,當在該電晶體的源極電極電位接近於高電位側電源(Vdd等)的電位之值的情況下使其操作時,最好採用P通道電晶體。這是因為如下緣故:若是N通道電晶體,則當在源極電極接近於低電位側電源的電位的值的狀態下使其操作時,若是P通道電晶體,則當在源極電極接近於高電位側電源的電位的值的狀態下使其操作時,可以增大閘極-源極電極間電壓的絕對值,因此使其更精確地操作作為開關。或者,這是因為電晶體進行源極隨耦操作的情況較少,所以導致輸出電壓變小的情況少。
另外,在上述本發明的各實施例中,可以使用藉由利用N通道電晶體和P通道電晶體兩者而使用CMOS型開關作為開關。當採用CMOS型開關時,因為若P通道電晶體和N通道電晶體之其中一個電晶體導通則電流流過,因此該開關可以很準確地操作為開關。因此,無論輸入至開關的輸入信號的電壓是高或低,都可以適當地輸出電壓。或者,由於可以降低用來使開關導通或截止的信號的電壓振幅值,所以可以減少耗電量。
另外,當將電晶體使用作為開關時,開關有時具有輸入端子(源極電極或汲極電極的其中一者)、輸出端子(源極電極或汲極電極的另一者)、控制導通的端子(閘極)。另一方面,當將二極體使用作為開關時,開關有時不具有控制導通的端子。因此,與將電晶體使用作為開關的情況相比,藉由將二極體使用作為開關可以減少用來控制端子的佈線。
在本說明書所揭示的發明中,作為電晶體,可以使用具有各種各樣的結構的電晶體。換言之,對所使用的電晶體的結構沒有特別的限制。
在本說明書中,半導體裝置是指具有包括半導體元件(電晶體、二極體、閘流電晶體等)的電路的裝置。但是,也可以將藉由利用半導體特性來能夠發揮其功能的所有裝置或具有半導體材料的裝置稱為半導體裝置。在本說明書中,顯示裝置是指具有顯示元件的裝置。
在本說明書中,驅動裝置是指具有半導體元件、電路、電子電路的裝置。例如,控制從源極信號線到像素內的信號輸入的電晶體(有時稱為選擇電晶體、切換電晶體等)、將電壓或電流供應到像素電極的電晶體、將電壓或電流供應到發光元件的電晶體等是驅動裝置的一個例子。再者,將信號供應到閘極信號線的電路(有時稱為閘極驅動器、閘極線驅動電路等)、將信號供應到源極信號線的電路(有時稱為源極驅動器、源極線驅動電路等)等是驅動裝置的一個例子。
此外,可以組合顯示裝置、半導體裝置、照明裝置、冷卻裝置、發光裝置、反射裝置以及驅動裝置等,並且這些裝置也包括在本發明的實施例中。例如,顯示裝置有時具有半導體裝置及發光裝置。或者,半導體裝置有時具有顯示裝置及驅動裝置。
此外,在本發明的各實施例中,可以在同一基板(例如,玻璃基板、塑膠基板、單晶基板或SOI基板等)上形成為了實現預定的功能而需要的所有電路。像這樣,可以減少部件數來降低成本或減少與電路部件的連接數來提高可靠性。
此外,也可以不在同一基板之上形成為了實現預定的功能而需要的所有電路。換言之,可以將為了實現預定的功能而需要的電路的一部分形成在一個基板上,而將為了實現預定的功能而需要的電路的另一部分形成在其他基板上。例如,將為了實現預定的功能而需要的電路的一部分形成在玻璃基板上,而將為了實現預定的功能而需要的電路的另一部分形成在單晶基板(或SOI基板)上。然後,可以將形成有為了實現預定的功能而需要的電路的另一部分的單晶基板(也稱為IC晶片)藉由COG(玻璃覆晶封裝)連接到玻璃基板,並且將該IC晶片配置在玻璃基板上。或者,也可以使用TAB(捲帶式自動接合)、COF(薄膜上晶片安裝)、SMT(表面組裝技術)或印刷基板等將IC晶片連接到玻璃基板。
在本說明書中,明確地記載為“X和Y連接”的情況包括如下情況:X和Y電連接的情況;X和Y在功能上連接的情況;以及X和Y直接連接的情況。在此,X和Y為物件(例如,裝置、元件、電路、佈線、電極、端子、導電膜、層等)。因此,預定的連接關係還包括附圖或本文所示的連接關係以外的連接關係,而不侷限於如附圖或本文所示的連接關係。
作為X和Y電連接的情況的一個例子,可以在X和Y之間連接一個以上的能夠電連接X和Y的元件(例如,開關、電晶體、電容器、電感器、電阻器、二極體等)。
作為X和Y在功能上連接的一個例子,也可以在X和Y之間連接有一個以上的能夠在功能上連接X和Y的電路(例如,邏輯電路(反相器、NAND電路、NOR電路等)、信號轉換電路(例如,DA轉換電路、AD轉換電路、γ校正電路等)、電位位準轉換電路(例如,電源電路(升壓電路、降壓電路等)、改變信號的電位位準的位準偏移電路等)、電壓源、電流源、切換電路、放大電路(例如,能夠增大信號振幅或電流量等的電路、運算放大器、差動放大電路、源極隨耦器電路、緩衝電路等)、信號產生電路、儲存電路、控制電路等)。另外,作為一個例子,即使在X與Y之間夾置有其他電路,也能夠看作X和Y在功能上連接,只要從X輸出的信號傳輸到Y。
另外,明確地記載為“X和Y電連接”的情況包括如下情況:X和Y電連接(亦即,X和Y連接且在其中間夾置有其他元件或其他電路)的情況;X和Y在功能上連接(亦即,X和Y在功能上連接且在其中間夾置有其他電路)的情況;以及,X和Y直接連接(亦即,X和Y連接且其中間不夾置有其他元件或其他電路)的情況。總之,明確地記載“電連接”的情況與只是簡單地記載“連接”的情況相同。
在本說明書中,當明確記載為單數時最好是單數。但是,在此情況下,也可以是複數。同樣地,當明確記載為複數時最好是複數。但是,在此情況下,也可以是單數。
在本申請案的附圖中,有時為了清楚起見,誇大尺寸、層的厚度或區域。因此,不一定侷限於該尺度。附圖示出示意性的理想例子,而不侷限於附圖所示的形狀或值等。例如,可以包括製造技術或誤差等所引起的形狀變化、雜訊或定時偏差等所引起的信號、電壓或電流的變化等。
此外,在很多情況下,術語用來描述特定的實施例模式或實施例等。但是,本發明的一個實施例模式不應該被解釋為受限於術語的解釋。
另外,沒有定義的詞句(包括術語或學術用語等科技詞句)可以表示與所屬技術領域的技術人員所理解的一般意思相同的意思。由詞典等定義的詞語最好解釋為不與有關技術的背景產生矛盾的意思。
另外,第一、第二、第三等詞句是用來有區分地描述各種因素、構件、區域、層、領域等的詞句。因此,第一、第二、第三等詞句不限定因素、構件、區域、層、領域等的順數及個數。再者,例如,可以使用“第二”或“第三”等替換“第一”。
另外,“上”、“上方”、“下”、“下方”、“橫”、“右”、“左”、“斜”、“裏邊”、“前邊”、“內”、“外”或“中”等表示空間配置的詞句在很多情況下用來以附圖簡單地示出某種因素或特徵和其他因素或特徵的關聯。但是,不侷限於此,這些表示空間配置的詞句除了附圖所描述的方向以外還可以包括其他方向。例如,明確地記載“在X之上Y”的情況不侷限於Y存在於X之上的情況。附圖中的結構可以反轉或者轉動180°,所以還可以包括Y存在於X之下的情況。如此,“上”這詞句除了“上”的方向以外還可以包括“下”的方向。但是,不侷限於此,附圖中的裝置可以轉動為各種方向,所以“上”這詞句除了“上”及“下”這些方向以外還可以包括“橫”、“右”、“左”、“斜”、“裏邊”、“前邊”、“內”、“外”或“中”等的其他方向。換言之,可以根據情況適當地進行解釋。
此外,明確地記載為“在X的上面形成有Y”或“在X上形成有Y”的情況不侷限於Y直接接觸地形成在X的上面的情況。還包括不直接接觸的情況,亦即,在X和Y之間夾置有其他物件的情況。這裏,X和Y是物件(例如,裝置、元件、電路、佈線、電極、端子、導電膜、層等)。
因此,例如,明確地記載為“在層X的上面(或層X上)形成有層Y”的情況包括如下兩種情況:層Y直接接觸地形成在層X的上面的情況;以及在層X的上面直接接觸地形成其他層(例如,層Z等),並且層Y直接接觸地形成在所述其他層上的情況。另外,其他層(例如,層Z等)可以是單層或多個層。
而且,與此相同,明確地記載為“在X的上方形成有Y”的情況不侷限於Y直接接觸X的上面的情況,而還包括在X和Y之間夾有其他物件的情況。因此,例如,“在層X的上方形成有層Y”的情況包括如下兩種情況:層Y直接接觸地形成在層X的上面的情況;以及在層X之上直接接觸地形成有其他層(例如,層Z等),並且層Y直接接觸地形成在所述其他層上的情況。此外,其他層(例如,層Z等)可以是單層或多個層。
另外,明確地記載為“在X的上面形成有Y”、“在X上形成有Y”、或“在X的上方形成有Y”的情況還包括在X的斜上面形成Y的情況。
“在X的下面形成有Y”或“在X的下方形成有Y”的情況與上述情況同樣。
藉由形成具有透光性的電晶體或具有透光性的電容器,即使在像素內配置電晶體、電容器,在形成有電晶體、電容器的部分中也能夠使光透射過。其結果是,可以提高像素的孔徑比。另外,藉由使用具有這些具有電晶體及具有透光性的佈線在像素內設置記憶體,可以在像素內具有記憶體並實現透射型顯示器。
另外,藉由使用電阻率低且導電率高的材料來形成連接電晶體和元件(例如,另一的電晶體)或連接電容器和元件(例如,另一的電容器)的佈線,可以降低信號波形的畸變和因佈線電阻而產生的電壓下降。
以下說明本發明的實施例模式。本說明書所記載的發明的實施例模式例如可以達成以下目的的任何一者。另外,多個目的的記載並不妨礙其他目的的存在。此外,本發明的各實施例模式不需要達成以下所有目的。
作為目的,例如可以舉出:提供關於具備記憶體的像素的技術;提高像素的孔徑比;降低佈線電阻;降低接觸電阻;降低電壓下降;減少耗電量;提高顯示品質;降低電晶體的截止電流等。
此外,本發明的實施例模式可以藉由多種不同模式來予以實施,所屬[發明所屬之技術領域]的普通技術人員可以很容易地理解一個事實就是其模式和詳細內容在不違離本發明的宗旨及其範圍內可以被變換為各種各樣的形式。因此,本發明不應該被解釋為僅限定在實施例模式所記載的內容中。另外,在以下所說明的結構中,在不同附圖之間共同使用同一附圖標記表示同一部分或具有同樣功能的部分,而省略同一部分或具有同樣功能的部分的詳細說明。
另外,在某一個實施例模式中所說明的內容(也可以是其一部分的內容)對於該實施例模式所說明的其他內容(也可以是其一部分的內容)和/或在一個或多個其他實施例模式中所說明的內容(也可以是其一部分的內容)可以進行選擇、組合或置換等。實施例模式所述的內容是在各實施例模式中在所參照的一個或多個附圖中記載的內容及以本文描述的內容。
另外,在某一個實施例模式中所參照的附圖(也可以是其一部分的附圖)對於該附圖的其他部分、該實施例模式所參照的其他附圖(也可以是其一部分的附圖)和/或在一個或多個其他實施例模式中所參照的附圖(也可以是其一部分的附圖)進行組合來可以描述其他結構例子記載的附圖。此外,可以根據在某一個實施例模式中參照的附圖或描述的本文的一部分構成其他實施例。因此,在記載有描述某個部分的附圖或本文的情況下,也揭示了以其一部分的附圖或本文描述的其他實施例。
因此,例如,可以在記載有一個或多個主動元件(例如,電晶體、二極體等)、佈線、被動元件(例如,電容器、電阻器等)、導電層、絕緣層、半導體層、有機材料、無機材料、構件、基板、模組、裝置、固體、液體、氣體、操作方法、製造方法等的附圖(例如,剖面圖、平面圖、電路圖、方塊圖、流程圖、製程圖、立體圖、立面圖、佈置圖、時序圖、結構圖、示意圖、圖、表、光路圖、向量圖、狀態圖、波形圖、照片、化學式等)或者本文中取出其一部分而構成發明的一個實施例模式。
作為一個例子,可以從具有N個(N是整數)電路元件(例如,電晶體、電容器等)所構成的電路圖取出M個(M是整數,M<N)電路元件(例如,電晶體、電容器等)來構成發明的一個實施例模式。作為其他一個例子,可以從具有N個(N是整數)層所構成的剖面圖取出M個(M是整數,M<N)層來構成發明的一個實施例。作為其他一個例子,可以從具有N個(N是整數)要素所構成的流程圖取出M個(M是整數,M<N)要素來構成發明的一個實施例模式。
此外,在某一個實施例模式所述的附圖或本文中記載至少一個具體例子的情況下,所屬技術領域的普通技術人員可以很容易地理解一個事實就是由上述具體例子導出該具體例子的上位概念。從而,在某一個實施例模式中所述的附圖或本文中記載至少一個具體例子的情況下,可以由該具體例子的上位概念構成本說明書所揭示之發明的一個實施例模式。
另外,至少在附圖中記載的內容(也可以是附圖中的一部分)作為發明的一個實施例模式被揭示,並可以構成發明的一個實施例模式。因此,只要在附圖中記載某一個內容,即使不使用本文描述,就也可以根據該內容構成本說明書所揭示之發明的一個實施例模式。同樣地,可以根據取出附圖中的一部分的附圖構成本說明書所揭示之發明的一個實施例模式。
另外,有時即使不特定主動元件(例如,電晶體、二極體等)、被動元件(例如,電容器、電阻器等)等所具有的所有元件的連接位置,所屬技術領域的普通技術人員也能夠構成發明的一個實施例模式。尤其是在可以考慮到多個端子的連接位置的情況下,該端子的連接位置不必限定於特定的部分。因此,有時藉由僅特定主動元件(例如,電晶體、二極體等)、被動元件(例如,電容器、電阻器等)等所具有的一部分的端子的連接位置,能夠構成發明的實施例模式。
另外,有時藉由至少特定某個電路的連接位置,所屬技術領域的普通技術人員能夠特定發明的實施例模式,本說明書所揭示之發明的實施例模式包括上述情況。或者,藉由至少特定某個電路的功能,所屬技術領域的普通技術人員能夠特定本說明書所揭示之發明的實施例模式。本說明書所揭示之發明的實施例模式包括上述情況。
實施例模式1
在本實施例模式中,將說明顯示裝置。
使用圖1來說明本實施例模式所示的顯示裝置(也可以稱為半導體裝置)的結構例子。顯示裝置具有多個像素。圖1示出一個像素的剖面結構。
在基板101的上方設置有電路102、電路103、電路104。在該電路102至104的上方設置有絕緣層105。在絕緣層105的上方設置有導電層106。在基板108的上方(從圖1的方向而言是下方)設置有導電層109。在導電層106和導電層109之間設置有媒體107。可以使用媒體107、導電層106及導電層109構成顯示元件。並且,導電層106可以與電路102、電路103及/或電路104連接。可以覆蓋整個電路102、電路103及/或電路104或它們的多個部分地配置導電層106。但是,本實施例模式不侷限於此。
在圖1的結構例子中,可以不設置基板108和導電層109中的任何一者,並且可以不設置電路102、電路103和電路104中的任何電路。
在此,作為一個例子電路102具有控制是否將信號(作為一個例子,影像信號)輸入到像素內的功能。因此,電路102可以具有選擇電晶體或切換電晶體。
在此,作為一個例子,電路103具有保持信號的功能。亦即,電路103具有儲存功能。電路103用作為記憶體,例如具有DRAM、SRAM、非易失性記憶體等。並且,電路103還可以具有刷新電路。利用刷新電路可以刷新DRAM資料。因此,電路103可以具有反相器、時鐘反相器、電容器、類比開關等。
在此,作為一個例子,電路104具有控制供給到媒體107的電壓的極性的功能。因此,根據媒體107的種類有時不設置電路104。因此,電路104可以具有反相器、源極隨耦器、類比開關等。如上所述,藉由在像素內配置記憶體,可以降低信號的改寫頻率,從而可以減少耗電量。但是,本實施例模式不侷限於此。
當電路102至104具有上述功能時,可以包括具有透光性的材料地構成電路102、電路103及/或電路104所具有的電晶體或者佈線。例如,在電晶體中,可以包括具有透光性的材料地形成整個閘極電極、半導體層、源極電極或汲極電極或者它們的一部分。因此,即使配置電晶體或佈線也可以使光透射過。與此同樣,也可以包括具有透光性的材料地構成源極信號線、閘極信號線、電容佈線、電源線等的佈線。因此,在配置有多個像素的像素區域的大部分中可以使光通過。
另外,雖然可以包括具有透光性的材料地構成整個源極信號線、閘極信號線、電容佈線、電源線等的佈線或者它們的一部分,但是不侷限於此,而也可以包括導電率高的材料地構成整個源極信號線、閘極信號線、電容佈線、電源線等的佈線或者它們的一部分。換言之,也可以包括不具有透光性的材料構成整個源極信號線、閘極信號線、電容佈線、電源線等的佈線或者它們的一部分。例如,也可以層疊具有透光性的層和不具有透光性的層。在上述情況下,透光區域變窄而孔徑比降低,但是導電率高,因此可以降低信號畸變、電壓下降。
尤其是,在用來驅動像素的電路,例如閘極驅動器、源極驅動器、用於驅動共同電極(對置電極)的電路等中可以包括不具有透光性的層地構成佈線及/或電晶體。在閘極驅動器、源極驅動器、共同電極(對置電極)驅動電路等中不需要使光通過。因此,藉由使用導電率高的佈線、電極構成佈線、電晶體,可以降低信號畸變、電壓下降。
另外,可以包括具有透光性的材料地形成導電層106或導電層109。在此,如圖1所示,可以在導電層106下配置電路102、電路103或電路104。此時,因為可以包括具有透光性的材料地形成電路102、電路103或電路104,所以可以提高孔徑比。或者,可以構成透射型顯示裝置。換言之,可以在像素內配置記憶體且構成透射型顯示裝置。
另外,導電層106及/或導電層109的一部分可以包括不具有透光性的材料,亦即,導電率高的材料。藉由導電層106的一部分包括導電率高的材料,可以在該部分中反射光。由此,可以構成半透射型顯示裝置。
另外,只要在導電層106的下方配置有電路102、電路103和電路104中的至少一個,即可。或者,只要在導電層106的下方配置有電路102、電路103或電路104的一部分。
另外,導電層106可以具有像素電極的功能。或者,導電層109可以具有共同電極的功能。
但是,導電層109不侷限於形成在基板108上。導電層109也可以形成在基板101之上。
另外,作為媒體107的例子,有時具有液晶、有機EL、無機EL、電泳材料、電子粉流體(electro liquid powder)、墨粉等。根據由導電層106及導電層109供給的電壓或電流控制媒體107的光學特性。
雖然圖1示出在一個像素中設置有電路102、電路103、電路104的例子,但是本實施例模式不侷限於此。既可以設置更多的電路,又可以設置更少的電路。
另外,基板101或基板108最好是具有絕緣性的基板。作為一個例子,可以舉出玻璃基板、塑膠基板、可撓性基板、聚對苯二甲酸乙二醇酯(PET)基板、不鏽鋼箔基板、SOI基板、矽基板、陶瓷基板、石英基板、藍寶石基板等。也可以使用利用絕緣材料覆蓋由金屬或不鏽鋼等的導電體構成的導電基板的表面的基板。藉由作為基板使用玻璃或塑膠,可以使光通過。或者,藉由作為基板101、108使用塑膠基板或可撓性基板,可以使基板彎曲,從而可以得到不易破損的基板。
另外,也可以在基板101或基板108的表面上形成有單層或多個層的絕緣層。利用該絕緣層來可以抑制包含在基板中的雜質的擴散。
實施例模式2
本實施例模式將說明顯示裝置。
使用圖2至圖14說明本實施例模式所示的顯示裝置(也稱為半導體裝置)的結構例子。顯示裝置具有多個像素。圖2至圖14示出一個像素的剖面結構。
如圖2所示,在基板101的上方配置有導電層201a、201b。在導電層201a、201b的上方配置有絕緣層202。在絕緣層202的上方配置有半導體層203。在半導體層203或絕緣層202的上方配置有導電層204a、導電層204b及導電層204c。在導電層204a、導電層204b、導電層204c或半導體層203的上方配置有絕緣層205。在絕緣層205的上方配置有導電層206。導電層204b藉由形成在絕緣層205中的接觸孔連接到導電層206。半導體層203的上側與導電層204a、204b的下側接觸並連接。
藉由對利用相同的沉積製程所形成的膜(單層或疊層)進行蝕刻處理而可以形成導電層201a及導電層201b。此時,導電層201a及導電層201b包括大概相同的材料。同樣地,藉由對利用相同的沉積製程所形成的膜(單層或疊層)進行蝕刻處理而可以形成導電層204a、導電層204b及導電層204c。此時,導電層204a、導電層204b及導電層204c包括大概相同的材料。
導電層201a可以具有電晶體207的閘極電極的功能。或者,導電層201a可以具有閘極信號線的功能。導電層201b可以具有電容器208、209的電容電極的功能。或者,導電層201b可以具有儲存電容線的功能。
絕緣層202可以具有電晶體207的閘極絕緣層的功能。或者,絕緣層202可以具有電容器208、209的絕緣層的功能。
導電層204a、204b可以具有電晶體207的源極電極或汲極電極的功能。或者,導電層204a、204b可以具有源極信號線或視頻信號線的功能。
導電層204c可以具有電容器208的電容電極的功能。或者,導電層204c可以具有儲存電容線的功能。
半導體層203可以具有電晶體207的主動層的功能。或者,半導體層203可以具有電晶體207的通道層的功能。或者,半導體層203可以具有電晶體207的高電阻區域的功能。或者,半導體層203可以具有電晶體207的雜質區域的功能。
導電層206可以具有像素電極的功能。或者,導電層206可以具有電容器209的電容電極的功能。
可以使導電層206對應於圖1所示的導電層106。或者,可以使絕緣層205對應於圖1所示的絕緣層105。
如上所述,可以在導電層206的下方配置電晶體207、電容器208等。因為電晶體207、電容器208等具有透光性,所以可以提高孔徑比。或者,可以構成透射型顯示裝置。並且,可以使用電晶體207、電容器208、209構成選擇電晶體、記憶體(例如,DRAM或SRAM)、類比開關、反相器、時鐘反相器等。
另外,因為在電晶體207中在半導體層203的下側存在導電層201a,所以可以將電晶體207稱為底部閘極型電晶體。或者,可以將電晶體207稱為反交錯型電晶體。或者,因為在電晶體207中在半導體層203上沒有通道保護膜,所以可以將電晶體207稱為通道蝕刻型電晶體。或者,可以將電晶體207稱為薄膜電晶體。
另外,電晶體、電容器的結構不侷限於圖2所示的結構。也可以應用其他各種各樣的結構。
例如,可以構成如下電晶體,在該電晶體中,相對於通道部,在與閘極電極相反的一側設置電極。圖3示出在半導體層203及絕緣層205的上方設置導電層206a時的像素的結構例子。可以將導電層206a用作為電晶體207的背閘極。藉由向導電層206a供應與導電層201a不同的電位,可以使電晶體207的操作穩定。或者,藉由對導電層206a供應與導電層201a相同的電位,在實質上電晶體207的通道變為2倍,從而可以在實質上提高遷移率。
另外,藉由對利用相同的沉積製程所形成的膜(單層或疊層)進行蝕刻處理而可以形成導電層206a、206。此時,導電層206a和導電層206包括大概相同的材料。
另外,如圖3所示,在電容器208中,也可以在導電層204c和導電層201c之間設置半導體層203a。在此,藉由對利用相同的沉積製程所形成的膜(單層或疊層)進行蝕刻處理而可以形成半導體層203、203a。此時,半導體層203和半導體層203a包括大概相同的材料。
另外,可以使週邊電路部(例如,驅動像素的電路部)的電晶體的結構與像素部的電晶體的結構不同。作為一個例子,可以如圖2所示在像素部的電晶體207中不設置導電層206a,另一方面如圖3所示在驅動像素部的電路的電晶體207中設置導電層206a。在驅動像素部的電路中控制電晶體207的臨界電壓是非常重要的。但是,在像素部中,即使電晶體207處於常開啟狀態也有時可以使電晶體207操作。並且,在像素部中,藉由不設置導電層206a,可以防止孔徑比的降低。因此,藉由像素部的電晶體207採用不設置導電層206a的結構,而驅動像素部的電路的電晶體207採用設置導電層206a的結構,可以使顯示裝置適當地操作並提高像素部的孔徑比。
但是,本實施例模式不侷限於圖3。可以使用與導電層206a不同的層來構成像素。圖4示出其一個例子。
在絕緣層205和導電層206之間配置導電層406a和絕緣層405。可以將導電層406a用作為電晶體207的背閘極。如上所述,藉由使用與導電層206不同的層,可以在導電層206的下方配置電晶體207及導電層406a。因此,藉由在像素中使用具有該結構的電晶體207,可以提高孔徑比。
另外,藉由使用與導電層406a相同的層的導電膜,可以構成電容器408。電容器408可以使用導電層406b和導電層201c構成。或者,電容器409可以使用導電層406b和導電層206構成。或者,電容器408a可以使用導電層406b和導電層204d構成。
藉由對利用相同的沉積製程所形成的膜(單層或疊層)進行蝕刻處理而可以形成導電層201a及導電層201c。此時,導電層201a及導電層201c包括大概相同的材料。另外,藉由對利用相同的沉積製程所形成的膜(單層或疊層)進行蝕刻處理而可以形成導電層204a、204b、204d。此時,導電層204a、導電層204b及導電層204d包括大概相同的材料。另外,藉由對利用相同的沉積製程所形成的膜(單層或疊層)進行蝕刻處理而可以形成導電層406a、406b。此時,導電層406a和導電層406b包括大概相同的材料。
另外,在圖2、圖3及圖4中示出在電晶體207中在半導體層203上不配置通道保護膜的例子。但是本實施例模式不侷限於此。可以配置通道保護膜。作為一個例子,圖5示出在圖2的電晶體207中配置通道保護膜503的例子。同樣地,在圖3、圖4中也可以配置通道保護膜來構成電晶體。在圖5的電晶體207中,藉由配置通道保護膜503來可以將半導體層203的厚度設定得薄。因此,可以降低截止電流。或者,可以使次臨界擺動值(S值)變小。或者,因為不需要考慮到蝕刻時的半導體層203與導電層204a、204b的選擇比,所以可以自由地選擇材料。
圖2至圖5的結構例子具有導電層204a、204b下的沒有配置半導體層203的區域。本實施例模式不侷限於這些結構,而可以如圖6所示在導電層204a、204b之下方的整個區域中配置半導體層203。此時,也可以不設置通道保護膜503。當不設置通道保護膜503時,可以使用多色調遮罩(也稱為半色調遮罩或灰色調遮罩)來減少遮罩(光罩)數。例如,進行以下製程即可。連續地形成半導體層203、構成導電層204a及導電層204b的膜。形成抗蝕劑遮罩,並且對上述層同時進行蝕刻。藉由使抗蝕劑遮罩灰化等來形成只對導電層204a及導電層204b進行蝕刻的遮罩。藉由使用一個曝光遮罩來可以形成用來對半導體層203的通道部分、導電層204a及導電層204b進行蝕刻的抗蝕劑遮罩。
作為像素的結構例子,圖2至圖6示出半導體層203的上側與導電層204a、204b的下側接觸並電連接的結構例子。當然,本實施例模式不侷限於此。也可以設置與半導體層203的下側接觸並電連接的導電層。以下參照圖7至圖10說明這種結構例子。
圖7示出在圖2中半導體層203的上側與導電層204a、204b的下側接觸時的電晶體207的剖面圖。同樣地,圖8示出在圖3中半導體層203的上側與導電層204a、204b的下側接觸時的電晶體207的剖面圖。同樣地,圖9示出在圖4中半導體層203的上側與導電層204a、204b的下側接觸時的電晶體207的剖面圖。同樣地,圖10示出在圖6中不配置通道保護膜503且半導體層203的上側與導電層204a、204b的下側接觸時的電晶體207的剖面圖。另外,在圖10中,最好半導體層203的接觸於導電層206的部分成為具有N型或P型的充分的特性的部分。換言之,最好上述接觸部分為歐姆接觸。
另外,圖2至圖10示出在導電層204a、204b和半導體層203之間沒有設置絕緣層的結構例子。當然,本實施例模式不侷限於此。可以在導電層204a、204b和半導體層203之間設置絕緣層。作為一個例子,圖11示出在圖2中設置絕緣層1105時的剖面圖。導電層204a、204b藉由設置在絕緣層1105中的接觸孔與半導體層203連接。
另外,此時,可以使用與導電層204a、204b相同的層的導電層以相對於通道部而在與閘極電極相反的一側設置電極。圖12示出該情況的例子。相對於通道部,導電層204e設置在與閘極電極相反的一側。如上所述,因為使用與導電層204a相同的層設置導電層204e,所以即使在像素部中使用上述電晶體結構,也可以防止孔徑比的降低。
另外,藉由對利用相同的沉積製程所形成的膜(單層結構或疊層結構)進行蝕刻處理而可以形成導電層204a、204b、204e。此時,導電層204a、導電層204b、導電層204e包括大概相同的材料。
另外,可以將與圖11、圖12同樣的電晶體207應用於圖3至圖10的像素。
另外,當使隔著絕緣層地配置的各層的導電層彼此連接時,需要在絕緣層中形成接觸孔。圖13示出該情況的接觸結構的例子。在接觸結構1301中,為了電連接導電層201b、導電層204b和導電層206,在絕緣層205和絕緣層202中形成有接觸孔。同時形成這些接觸孔。此時,可以減少遮罩數(光罩數)或製程步驟數。但是,當要連接導電層204b和導電層201b時,需要藉由導電層206連接導電層204b和導電層201b,因此接觸電阻有可能增高或佈局面積有可能變大。另一方面,也可以如接觸結構1302那樣在絕緣層202中形成接觸孔來直接連接導電層204a和導電層201a。此時,可以降低接觸電阻增高的可能性或佈局面積變大的可能性。
圖14示出導電層406a、406b存在時的接觸結構的結構例子。在接觸結構1401中,在絕緣層405、205、202中同時形成接觸孔來連接導電層201a、204b、406a、206。此時,可以減少遮罩數(光罩數)或製程步驟數。但是,當連接導電層406a、導電層204b、導電層201a時,需要藉由導電層206連接導電層406a、導電層204b、導電層201a,因此接觸電阻有可能增高或佈局面積有可能變大。另一方面,也可以如接觸結構1402那樣在絕緣層205和絕緣層202中形成接觸孔來直接連接導電層406b、導電層204d和導電層201c。此時,可以降低接觸電阻增高的可能性或佈局面積變大的可能性。
另外,雖然圖2至圖12示出底部閘極型電晶體的例子,但是本實施例模式不侷限於此。也可以使用頂部閘極型電晶體進行構成。同樣地,不侷限於反交錯型電晶體,而也可以使用平面型電晶體進行構成。
另外,圖2至圖12所示的半導體層203可以使用單層結構或疊層結構的半導體膜來予以形成。形成半導體層的膜可以使用氧化銦錫(ITO)、包含氧化矽的氧化銦錫(ITSO)、有機銦、有機錫、氧化鋅(ZnO)等的具有透光性的材料來予以形成。此外,也可以使用含有氧化鋅的氧化銦鋅(IZO)、對氧化鋅摻雜鎵(Ga)的材料、氧化錫(SnO2)、含有氧化鎢的氧化銦、含有氧化鎢的氧化銦鋅、含有氧化鈦的氧化銦、含有氧化鈦的氧化銦錫等。使用上述材料構成的膜可以藉由濺射法來予以形成。
另外,圖1至圖14所示的導電層,例如導電層201a、201b、204a至204e、206、206a、406a、406b等可以使用單層結構或疊層結構的導電膜來予以形成。形成這些導電層的膜可以使用氧化銦錫(ITO)、包含氧化矽的氧化銦錫(ITSO)、有機銦、有機錫、氧化鋅(ZnO)等的具有透光性的材料來予以形成。此外,也可以使用含有氧化鋅的氧化銦鋅(IZO)、對氧化鋅摻雜鎵(Ga)的材料、氧化錫(SnO2)、含有氧化鎢的氧化銦、含有氧化鎢的氧化銦鋅、含有氧化鈦的氧化銦、含有氧化鈦的氧化銦錫等。使用上述材料所構成的膜可以藉由濺射法來予以形成。但是,當利用疊層結構的導電膜形成圖1至圖14所示的導電層時,最好充分地提高疊層結構中的光的透射率。
另外,可以包括導電率高的材料地構成整個源極信號線、閘極信號線、電容佈線、電源線等的佈線或者它們的一部分。換言之,可以包括不具有透光性的材料地形成整個源極信號線、閘極信號線、電容佈線、電源線等的佈線或者它們的一部分。例如,也可以層疊具有透光性的層和不具有透光性的層。此時的佈線材料,例如可以使用鋁(Al)、鎢(W)、鈦(Ti)、鉭(Ta)、鉬(Mo)、鎳(Ni)、鉑(Pt)、銅(Cu)、金(Au)、銀(Ag)、錳(Mn)、釹(Nd)、鈮(Nb)、鈰(Ce)、鉻(Cr)等金屬材料、以這些金屬材料為主要成分的合金材料、或以這些金屬材料為主要成分的氮化物的單層或疊層來予以形成。
當使用ITO作為一個導電層並使用鋁作為另一個導電層時,在連接上述導電層的情況下,有時發生化學反應。因此,為了避免發生化學反應,最好在上述導電層之間使用高熔點材料。例如,作為高熔點材料的例子,可以舉出鉬、鈦、鎢、鉭、鉻等。並且,最好在使用高熔點材料所形成的膜上使用導電率高的材料來形成具有多層膜的導電層。作為導電率高的材料可以舉出鋁、銅、銀等。例如,當以疊層結構形成導電膜時,可以採用如下疊層:第一層為鉬,第二層為鋁,第三層為鉬的疊層;或者第一層為鉬,第二層為含有微量的釹的鋁,第三層為鉬的疊層。藉由採用上述結構,可以防止小丘的產生。
圖1至圖14所示的絕緣層,例如絕緣層105、202、205、405、1105等可以使用氧化矽膜、氧氮化矽膜、氮化矽膜、氮氧化矽膜、氧化鋁膜、氮化鋁膜、氧氮化鋁膜、氮氧化鋁膜或氧化鉭膜等的單層結構或疊層結構來予以形成。可以利用濺射法等形成各絕緣層到50 nm至250 nm的厚度。例如,可以利用濺射法或CVD法形成厚度為100 nm的氧化矽膜作為絕緣層。或者,還可以利用濺射法形成厚度為100 nm的氧化鋁膜。或者,也可以設置氧化矽、氮化矽、氧氧化矽、氮氧化矽等的具有氧或氮的絕緣膜、DLC(類金剛石碳)等的包含碳的膜、由環氧樹脂、聚醯亞胺、聚醯胺、聚乙烯苯酚、苯並環丁烯、丙烯酸樹脂等的有機材料或矽氧烷樹脂等的矽氧烷材料所構成的膜的單層結構或疊層結構。
另外,圖1至圖14所示的絕緣層可以具有濾色片及/或黑色基體的功能。藉由在基板101側設置濾色片,不需要在對置基板側設置濾色片,不需要用來調整兩個基板的位置的餘地,所以可以容易地製造面板。
作為圖2至圖14所示的半導體層,例如半導體層203,例如可以使用含有In、M、或Zn的氧化物半導體。在此,M表示選自Ga、Fe、Ni、Mn或Co等中的其中一種或多種金屬元素。此外,當作為M使用Ga時,也將由該材料所構成的半導體膜稱為In-Ga-Zn-O類非單晶膜。另外,在上述氧化物半導體中,有時除了包含作為M的金屬元素之外,作為雜質元素,還包含Fe、Ni、其他過渡金屬元素或該過渡金屬的氧化物。此外,半導體層203還可以包含絕緣雜質。作為該雜質,採用:以氧化矽、氧化鍺、氧化鋁等為代表的絕緣氧化物;以氮化矽、氮化鋁等為代表的絕緣氮化物;或者以氧氮化矽、氧氮化鋁等的絕緣氧氮化物。以不影響到氧化物半導體的導電性的濃度添加上述絕緣氧化物或絕緣氮化物。藉由使氧化物半導體包含絕緣雜質,可以抑制該氧化物半導體的晶化。藉由抑制氧化物半導體的晶化,可以使薄膜電晶體的特性穩定化。
藉由使In-Ga-Zn-O類氧化物半導體包含氧化矽等的雜質,即使進行300℃至600℃的熱處理,也可以防止該氧化物半導體晶化或形成微小晶粒。在將In-Ga-Zn-O類氧化物半導體層用作為通道形成區的薄膜電晶體的製造過程中,藉由進行熱處理可以提高S值或場效應遷移率。即使在上述情況下,也可以防止薄膜電晶體變成常導通。此外,即使在對該薄膜電晶體施加熱應力、偏壓應力的情況下也可以防止臨界電壓的變動。
作為用於薄膜電晶體的通道形成區的氧化物半導體,除了上述氧化物半導體之外,還可以使用In-Sn-Zn-O類、In-Al-Zn-O類、Sn-Ga-Zn-O類、Al-Ga-Zn-O類、Sn-Al-Zn-O類、In-Zn-O類、Sn-Zn-O類、Al-Zn-O類、In-O類、Sn-O類、Zn-O類的氧化物半導體。也就是說,藉由對這些氧化物半導體添加抑制晶化以保持非晶狀態的雜質,可以使薄膜電晶體的特性穩定化。該雜質是:以氧化矽、氧化鍺、氧化鋁等為代表的絕緣氧化物;以氮化矽、氮化鋁等為代表的絕緣氮化物;或者以氧氮化矽、氧氮化鋁等為代表的絕緣氧氮化物等。
作為一個例子,可以利用使用含有In、Ga及Zn的氧化物半導體靶材(In2O3:Ga2O3:ZnO=1:1:1)的濺射法形成半導體膜。濺射條件例如可以為:基板101和靶材之間的距離為30 mm至500 mm;壓力為0.1 Pa至2.0 Pa;直流(DC)電源輸出為0.25 kW至5.0 kW(當使用直徑為8英寸的靶材時);氛圍為氬氛圍、氧氛圍或者氬和氧的混合氛圍。將半導體膜的厚度設定為約5 nm至200 nm即可。
作為上述濺射法,可以使用將高頻電源使用於濺射電源的RF濺射法、DC濺射法、以脈衝方式施加直流偏壓的脈衝DC濺射法等。RF濺射法主要用來形成絕緣膜,而DC濺射法主要用來形成金屬膜。
此外,還可以使用能夠設置多個材料不同的靶材的多重濺射裝置。多重濺射裝置既可以在同一個反應室中將不同的膜層疊形成,又可以在同一個反應室中同時濺射多種材料形成一個膜。再者,還可以採用:使用在反應室內部備有磁場形成機構的磁控管濺射裝置的方法(磁控管濺射法);或使用利用微波產生的電漿的ECR濺射法等。此外,還可以使用如下方法:在形成膜時藉由使靶材物質與濺射氣體成分產生化學反應來形成它們的化合物的反應濺射法;或在形成膜時還對基板施加電壓的偏壓濺射法等。
此外,用作為電晶體207的通道層的半導體材料不侷限於氧化物半導體。例如,還可以將矽層(非晶矽層、微晶矽層、多晶矽層或單晶矽層)用作為電晶體207的通道層。此外,還可以作為電晶體207的通道層使用具有透光性的有機半導體材料、碳奈米管、鎵砷或銦磷等化合物半導體。
另外,最好在形成半導體層203之後在氮氛圍下或大氣氛圍下,進行100℃至600℃,典型是200℃至400℃的熱處理。例如,可以在氮氛圍下以350℃進行一個小時的熱處理。藉由該熱處理進行島狀的半導體層203的原子級的重新排列。該熱處理(也包括光退火等)十分重要,這是由於該熱處理可以釋放島狀半導體層203中的阻礙載子遷移的畸變。另外,至於進行上述熱處理的時序,只要是在形成半導體層203之後就沒有特別的限定。
作為一個例子,藉由使用上述材料進行構成,可以製造半導體裝置或顯示裝置。
實施例模式3
在本實施例模式中,將說明顯示裝置。根據本實施例模式的顯示裝置包括:具有控制影像信號的輸入的功能的第一電路;具有保持影像信號的功能的第二電路;具有控制供應到液晶元件等的顯示元件的電壓的極性的功能的第三電路;以及顯示元件。本實施例模式的顯示裝置具備將資訊記錄在像素中的記憶體功能。
圖15示出整個顯示裝置(也可以稱為半導體裝置)的電路圖(方塊圖)。在像素部1501中矩陣狀地配置有多個像素。在像素部1501的周邊配置有用來驅動或控制像素部1501的電路1502及電路1503。並且,顯示裝置具有向電路1502及電路1503供應信號的電路1504。
電路1502可以具有控制配置在像素部1501中的電晶體的閘極的電位的功能。因此,電路1502可以具有被稱為閘極線驅動電路、閘極驅動器或掃描驅動器的電路的功能。電路1503可以具有配置在像素部1501中的電晶體的源極電極或汲極電極的電位的功能。或者,電路1503可以具有向像素部1501供應影像信號的功能。因此,電路1503可以具有被稱為源極線驅動電路、源極驅動器或資料驅動器的電路的功能。也可以只包括類比開關地構成電路1503。對電路1502、1503輸入各種各樣的信號,諸如時鐘信號、起始脈衝信號、鎖存信號、影像信號、反電壓之反相信號等。上述信號從電路1504供應到電路1502、1503。因此,電路1504可以具有被稱為控制器、脈衝產生器等的功能。
接著,圖16示出配置在像素部1501中的像素的例子。圖16示出一個像素的電路圖。像素包括電路102、電路103、電路104、電容器1612及具有像素電極的顯示元件1613。注意,本發明的實施例模式的一個例子不侷限於此。
電路102具有開關1602。電路103具有反相器1603、電容器1604、1605。電路104具有開關1606、1607。在此,反相器1603可以具備將信號反相的功能或使輸出處於高阻抗狀態(浮置狀態)的功能。
開關1602與佈線1601相連接。電容器1605係連接在佈線1611和開關1602之間。電容器1604係連接在佈線1610和反相器1603的輸出端子之間。反相器1603的輸入端子連接到開關1602。反相器1603的輸出端子連接到電容器1604。佈線1608藉由開關1606、1607連接到佈線1609。藉由反相器1603的輸出信號或保持於電容器1604的信號控制開關1606的導通和截止。藉由反相器1603的輸入信號或保持於電容器1605的信號控制開關1607的導通和截止。顯示元件1613連接在開關1607和開關1606之間的節點與佈線1615之間。電容器1612連接在開關1607和開關1606之間的節點或顯示元件1613中的像素電極與佈線1614之間。
在圖16的結構例子中,可以省略電容器1612。或者,可以省略電容器1604。
當使圖16所示的電路圖對應於圖1所示的剖面圖時,作為一個例子,可以使導電層109對應於對置電極或共同電極。另外,可以使導電層109對應於佈線1615。或者,可以說顯示元件1613具有媒體107。或者,導電層106具有像素電極的功能,並且可以使導電層106對應於顯示元件1613所具有的像素電極。
另外,可以彼此連接佈線1610與佈線1611來將佈線1610和佈線1611形成為一個佈線。另外,藉由使佈線1610及/或佈線1611連接到佈線1608、佈線1609及佈線1614,可以將它們形成為一個佈線。另外,藉由使佈線1614連接到佈線1608、佈線1609、佈線1610或佈線1611,可以將它們形成為一個佈線。
開關1602可以具有控制是否將供應到佈線1601的信號輸入到像素內(或者,電容器1605、1604、反相器1603)的功能。因此,可以說開關1602具有切換功能或選擇功能。
佈線1601電連接到圖15所示的電路1503。因此,可以從電路1503將影像信號供應到佈線1601。因此,可以將佈線1601稱為源極線、源極信號線、資料線、資料信號線等。
另外,藉由使用具有透光性的材料形成佈線1601,可以提高孔徑比。但是,本實施例模式不侷限於此。例如,藉由使用非透光性且高導電率的材料形成佈線1601,可以減少信號延遲。另外,可以使用如下疊層膜形成佈線1601,該疊層膜包括由導電率高的材料所構成的層和由具有透光性的材料所形成的層。
藉由開關1602輸入到像素的信號保持在電容器1605中。電容器1605具有保持信號的功能。因此,可以說電容器1605是記憶體。並且,因為電容器1605所保持的信號有可能隨著時間而衰減,所以可以說電容器1605是DRAM。
反相器1603具有將保持在電容器1605中的信號或藉由開關1602從佈線1601供應的信號反相並輸出的功能。並且,從反相器1603輸出的信號保持在電容器1604中。並且,因為電容器1604所保持的信號有可能隨著時間而衰減,所以可以說電容器1604是DRAM。
因為設置有反相器1603,所以通常保持在電容器1605中的信號和保持在電容器1604中的信號是彼此反相的信號。因此,當其中一者是H信號(高位準信號)時,在很多情況下另一者是L信號(低位準信號)。但是,當反相器1603不輸出信號時,例如當輸出處於高阻抗狀態時,不侷限於此。
開關1606具有控制是否將佈線1608的電位供給到電容器1612或顯示元件1613的功能。同樣地,開關1607具有控制是否將佈線1609的電位供給到電容器1612或顯示元件1613的功能。
如上所述,因為在很多情況下保持在電容器1605中的信號和保持在電容器1604的信號彼此反相,所以在很多情況下開關1606和開關1607的其中一者處於導通狀態且另一者處於截止狀態。因此,此時佈線1609和佈線1608中的任何一者的電位供應到顯示元件1613。此時,如果佈線1609的電位與佈線1608的電位不同,則供應到顯示元件1613的電位也不同,因此可以將顯示元件1613控制為不同的狀態(例如,透射光的狀態和不透射光的狀態、發射光的狀態和不發射光的狀態、明的狀態和暗的狀態、使光散射的狀態和透射光的狀態)等。由此,可以改變顯示狀態,從而可以表達灰度級地顯示影像。
接著,示出圖16所示的電路的操作的一個例子。首先,如圖17A所示,從佈線1601供應H信號。如果開關1602導通,則H信號輸入到電容器1605。藉由反相器1603而L信號輸入到電容器1604。
接著,如圖17B所示,開關1602截止。此時仍然保持儲存在電容器1604、1605中的信號。電容器1604儲存有L信號,電容器1605儲存有H信號。因此,在當向開關的控制端子供應H信號時成為導通狀態,且當向開關的控制端子供應L信號時成為截止狀態的情況下,開關1606截止且開關1607導通。因此,顯示元件1613的像素電極被供應佈線1609的電位V1。如果佈線1615被施加電位Vcom,則顯示元件1613被施加V1和Vcom的差異的電壓。此時,如果電位V1大於電位Vcom,則顯示元件1613被施加正極性的電壓。如果顯示元件1613為常黑(當不供應電壓時成為黑色狀態的情況),則顯示元件1613顯示白色。與此相反,如果顯示元件1613是常白(當不供應電壓時成為白色狀態的情況),則顯示元件1613顯示黑色。
接著,當需要對顯示元件1613進行交流驅動時,換言之,例如當顯示元件1613是液晶元件時,需要對顯示元件1613施加負極性的電壓。此時,如圖17C所示,使佈線1609的電位V1變為V2。此時,電位V2低於電位Vcom。並且,作為一個例子,V1-Vcom和Vcom-V2大概相同。其結果是,對顯示元件1613施加負極性的電壓。然後,可以藉由每隔一定的週期地交替重複圖17B的狀態和圖17C的狀態來對顯示元件1613進行交流驅動。
此時,即使不從佈線1601重新輸入信號,也在電容器1605、1604中保持有信號,因此藉由交替重複圖17B的狀態和圖17C的狀態,可以對顯示元件1613進行交流驅動。因此,可以減少耗電量。並且,當需要刷新電容器1604、1605的信號時或當需要改寫信號時,回到圖17A的狀態,再次從佈線1601輸入信號。
圖17A至圖17C示出從佈線1601輸入H信號時的操作,輸入L信號時的操作與此同樣。圖18A至圖18C示出其一個例子。
首先,如圖18A所示,從佈線1601供應L信號。如果開關1602導通,則L信號輸入到電容器1605。藉由反相器1603而H信號輸入到電容器1604。
接著,如圖18B所示,開關1602截止。此時仍然保持儲存在電容器1604、1605中的信號。電容器1604儲存有H信號,電容器1605儲存有L信號。因此,開關1606導通且開關1607截止。因此,顯示元件1613的像素電極被供應佈線1608的電位V3。如果佈線1615被施加電位Vcom,則顯示元件1613被施加V3和Vcom的差異的電壓。此時,如果電位V3大概等於電位Vcom,則顯示元件1613幾乎不被施加電壓。如果顯示元件1613為常黑(當不供應電壓時成為黑色狀態的情況),則顯示元件1613顯示黑色。與此相反,如果顯示元件1613為常白(當不供應電壓時成為白色狀態的情況),則顯示元件1613顯示白色。
接著,當需要對顯示元件1613進行交流驅動時,換言之例如當顯示元件1613是液晶元件時,如圖18C所示,使佈線1609的電位V1變為V2。但是,不使佈線1608的電位變化。其結果是,即使佈線1609的電位變化,顯示元件1613也幾乎不被施加電壓。然後,每隔一定的週期地交替重複圖18B的狀態和圖18C的狀態。並且,當需要刷新電容器1604、1605的信號時或當需要改寫信號時,回到圖18A的狀態,再次從佈線1601輸入信號。
如上所述,當從佈線1601輸入H信號或L信號時,可以進行交流驅動或反相驅動並進行顯示。
另外,在圖17A至圖17C以及圖18A至圖18C所示的驅動方法中,當使顯示元件1613的極性相反時,換言之當進行交流驅動時,不使佈線1615的電位變化。但是,藉由改變佈線1615的電位,可以使佈線1609的電位的振幅(V1和V2的差異)變小。如此,使佈線1615的電位,即對置電極或共同電極的電位變化,並且將該方法稱為公同反轉驅動(common inversion driving)。
圖19A至圖19C以及圖20A至圖20C示出進行公同反轉驅動時的操作方法。
首先,如圖19A所示,從佈線1601供應H信號。如果開關1602導通,則H信號輸入到電容器1605。藉由反相器1603而L信號輸入到電容器1604。
接著,如圖19B所示,開關1602截止。此時仍然保持儲存在電容器1604、1605中的信號。電容器1604儲存有L信號,電容器1605儲存有H信號。因此,開關1606截止且開關1607導通。因此,顯示元件1613的像素電極被供應佈線1609的電位V5。如果佈線1615被施加電位V6,則顯示元件1613被施加V5和V6的差異的電壓。此時,如果電位V5大於電位V6,則顯示元件1613被施加正極性的電壓。如果顯示元件1613為常黑(當不供應電壓時成為黑色狀態的情況),則顯示元件1613顯示白色。與此相反,如果顯示元件1613為常白(當不供應電壓時成為白色狀態的情況),則顯示元件1613顯示黑色。
另外,此時供應到佈線1614的電位不侷限於特定的值。但是,最好以與供應到佈線1615的電位相同的振幅也使佈線1614的電位變化。因此,作為一個例子,最好向佈線1614供應與佈線1615相同的電位。但是,本電施例模式不侷限於此。
接著,當需要對顯示元件1613進行交流驅動時,換言之例如當顯示元件1613是液晶元件時,需要對顯示元件1613施加負極性的電壓。此時,如圖19C所示,使佈線1609的電位V5變為V6。並且,使佈線1608、佈線1615及佈線1614的電位V6變為V5。此時,電位V6低於電位V5。其結果是,對顯示元件1613施加負極性的電壓。然後,可以藉由每隔一定的週期地交替重複圖19B的狀態和圖19C的狀態來對顯示元件1613進行交流驅動。並且,當需要刷新電容器1604、1605的信號時或當需要改寫信號時,回到圖19A的狀態,再次從佈線1601輸入信號。
此時,因為也使佈線1615的電位變化,所以可以使佈線1609的電位的變化量(振幅)變小。因此,可以減少耗電量。
圖19A至圖19C示出從佈線1601輸入H信號時的操作,輸入L信號時的操作與此同樣。圖20A至圖20C示出其一個例子。
首先,如圖20A所示,從佈線1601供應L信號。如果開關1602導通,則L信號輸入到電容器1605。藉由反相器1603而H信號輸入到電容器1604。
接著,如圖20B所示,開關1602截止。此時,仍然保持儲存在電容器1604、1605中的信號。電容器1604儲存有H信號,電容器1605儲存有L信號。因此,開關1606導通且開關1607截止。因此,顯示元件1613的像素電極被供應佈線1608的電位V6。如果佈線1615被施加電位V6,則顯示元件1613幾乎不被施加電壓。如果顯示元件1613為常黑(當不供應電壓時成為黑色狀態的情況),則顯示元件1613顯示黑色。與此相反,如果顯示元件1613為常白(當不供應電壓時成為白色狀態的情況),則顯示元件1613顯示白色。
接著,當需要對顯示元件1613進行交流驅動時,換言之例如當顯示元件1613是液晶元件時,如圖20C所示,使佈線1609的電位V5變為V6。並且,使佈線1608、佈線1614和佈線1615的電位V6變為V5。其結果是,即使佈線1614的電位變化,顯示元件1613也幾乎不被施加電壓。然後,每隔一定的週期地交替重複圖20B的狀態和圖20C的狀態。並且,當需要刷新電容器1604、1605的信號時或當需要改寫信號時,回到圖20A的狀態,再次從佈線1601輸入信號。
如上所述,當從佈線1601輸入H信號或L信號時,可以進行交流驅動或反相驅動並進行顯示。並且,可以使影像信號的振幅變小。並且,因為不再次輸入影像信號也可以進行反相驅動,所以可以減少耗電量。
實施例模式4
在本實施例模式中,參照附圖說明顯示裝置(半導體裝置)所具有的電路。
圖21A至圖21E示出圖16等所示的反相器1603的具體例子。圖21A示出反相器1603具有CMOS結構時的例子。在佈線2104和佈線2103之間串聯連接有P通道電晶體2101和N通道電晶體2102。該CMOS結構具有對佈線2103供應低電壓並對佈線2104供應高電壓的功能。藉由採用上述CMOS結構,可以減少直接穿隧(direct tunneling)電流,從而可以減少耗電量。
另外,雖然可以對佈線2103或佈線2104供應即使時間經過也不發生變化的電壓,但是不侷限於此,可以施加脈衝狀的信號。
另外,藉由使用多晶矽半導體或氧化物半導體作為半導體層,可以構成P通道電晶體。例如,藉由使用成為受體的摻雜劑(例如,N、B、Cu、Li、Na、K、Rb、P、As以及它們的混合物)的取代摻雜並利用各種P型摻雜劑和摻雜法,來可以實現P型鋅氧化物膜。但是,本實施例模式不侷限於此。
圖21B示出使用電阻器2101a代替P通道電晶體2101的反相器1603的結構例子。作為電阻器2101a,可以使用與N通道電晶體2102所具有的半導體層相同的層的半導體層。因此,例如,可以使用氧化物半導體形成電阻器2101a。此時,可以使用存在於相同的層中的層來構成用作為N通道電晶體2102所具有的通道層的氧化物半導體層和用作為電阻器2101a的氧化物半導體層。
圖21C示出使用電晶體2101b代替P通道電晶體2101的反相器1603的結構例子。電晶體2101b是二極體連接的電晶體。另外,即使電晶體2101b是空乏型(常開啟型)電晶體,閘極和源極之間的電壓是0 V以下,也可以導通且使電流流過。另外,因為N通道電晶體2102的極性和電晶體2101b的極性相同,所以可以縮減製程步驟。
圖21D示出具有自舉操作功能的反相器1603的一個例子。反相器1603包括電晶體2101c、電晶體2101d、電晶體2102a及電晶體2102b。藉由自舉操作功能使電晶體2101d的閘極的電位充分高。其結果是,可以直接輸出佈線2104b的電位。另外,圖21D的反相器1603具有向佈線2103a及佈線2103d供應低電壓的功能,並具有向佈線2104a及佈線2104b供應高電壓的功能。另外,可以連接佈線2103a和佈線2103b來將佈線2103a和佈線2103b形成為一個佈線。同樣地,可以連接佈線2104a和佈線2104b來將佈線2104a和佈線2104b形成為一個佈線。另外,因為電晶體2101c、2102a、2102b、2101d的極性相同,所以可以縮減製程步驟。
注意,雖然在圖21B至圖21D中示出電晶體是N通道時的情況,但是不侷限於此。即使採用P通道也可以同樣地形成。作為一個例子,圖21E示出圖21C的電晶體2101b、2102是P通道電晶體時的例子。使用P通道電晶體2101p及P通道電晶體2102p來構成反相器。
接著,示出圖16等所示的開關1602、1606、1607等的具體例子。可以將開關1602、1606、1607稱為類比開關或轉移閘(transfer gate)。圖22A至圖22D示出開關1602的結構例子。另外,可以與開關1602同樣地構成其他開關1606、開關1607等。
圖22A示出CMOS結構的開關1602的結構例子。藉由將P通道電晶體2202和N通道電晶體2201並聯連接而構成開關1602。另外,最好向P通道電晶體2202的閘極和N通道電晶體2201的閘極供應彼此反相的信號。由此,可以同時將P通道電晶體2202和N通道電晶體2201導通截止。藉由採用上述CMOS結構,可以使供給到P通道電晶體2202的閘極和N通道電晶體2201的閘極的電壓的振幅小。因此,可以減少耗電量。
圖22B示出不使用P通道電晶體而使用N通道電晶體2201的開關1602的結構例子。圖22C示出利用多閘極結構的N通道電晶體2201設置的開關1602的結構例子。
注意,雖然在圖22B、圖22C的結構例子中電晶體2201是N通道電晶體,但是開關1602的結構不侷限於此。例如,即使使用P通道電晶體也可以同樣地構成開關。作為一個例子,圖22D示出採用P通道代替圖22B的N通道電晶體2201時的開關1602的結構例子。使用P通道電晶體2201p構成開關1602。
接著,圖23示出使用圖21A至圖21E以及圖22A至圖22D所示的電路構成圖16至圖20C所示的電路時的一個例子。在圖23中,使用圖22B的電路構成開關1602、1606、1607,並且使用圖21C的電路構成反相器1603。因此,圖23的電路使用具有相同的極性的電晶體構成。因此,可以縮減製程步驟數。當然,本實施例模式不侷限於此,也可以使用其他結構。
在圖23的電路中,電晶體1602a的閘極與佈線2301連接。佈線2301可以與圖15中的電路1502連接。因此,可以從電路1502向佈線2301供應選擇信號。因此,可以將佈線2301稱為閘極線、閘極信號線、掃描線、掃描信號線等。
另外,藉由作為佈線2301使用由具有透光性的材料形成的佈線,可以提高孔徑比。但是,本實施例模式不侷限於此。例如,藉由使用非透光性且高導電率的材料形成佈線2301,可以減少信號延遲。另外,當使用導電率高的材料形成佈線2301時,可以使用由具有透光性的材料形成的層形成多層狀態的佈線。
在圖23中,作為顯示元件1613使用液晶元件1613a。分別配置電晶體1602a、電晶體1606a、電晶體1607a作為開關1602、開關1606、開關1607。
另外,在圖23中,電容器1605和電容元件1604都連接到佈線1610。換言之,可以說:省略佈線1611而將佈線1610和1611形成為一體的佈線,即佈線1610。
另外,雖然在圖23中省略電容器1612,但是也可以設置電容器1612。
另外,也可以使佈線2103與佈線1610連接而將佈線2103和佈線1610形成為一個佈線。
在圖23中,作為反相器1603使用圖21C的結構。此時,根據輸入到反相器1603的信號,有可能電流繼續流在電晶體2101b、2102。換言之,直接穿隧電流有可能流在反相器1603。此時,有可能在反相器1603中耗費電力。
藉由改進驅動方法,可以減少直接穿隧電流。圖24至圖27示出減少反相器1603的直接穿隧電流時的驅動方法。明確而言,不使佈線2104的電位一直保持得高,而當不需要保持高電位時降低電位。其結果是,可以減少電晶體2101b截止而直接穿隧電流流過的可能性。在此情況下,輸出有時成為高阻抗狀態。
首先,如圖24所示,從佈線1601藉由電晶體1602a輸入H信號。此時,佈線2104的電位V7高於佈線2103的電位。於是,N通道電晶體2102導通,對電容器1604輸出L信號。此時,電晶體2101b也導通,但是因導通電阻的差異而輸出L信號。此時,直接穿隧電流繼續流過。為了使反相器1603輸出L信號,最好N通道電晶體2102的通道寬度W和通道長度L的比率W/L大於電晶體2101b的W/L。
接著,如圖25所示,將佈線2104的電位降低到電位V8。在此,V7>V8,並且電位V8大致等於佈線2103的電位。其結果是,電晶體2101b截止,因此可以減少直接穿隧電流的流過。並且,電容器1604所保持的信號保持為L信號。
另外,此時電晶體1602a也截止。既可以在使佈線2104的電位變化之前使電晶體1602a截止,又可以在使佈線2104的電位變化之後使電晶體1602a截止,並且還可以在使佈線2104的電位變化的同時使電晶體1602a截止。
另外,此時的佈線2104的電位V8只要大致等於佈線2103的電位即可。電位V8只要低於佈線2103的電位和電晶體2101b的臨界電壓的總和的電位,即可。更佳的是,電位V8等於佈線2103的電位。其結果是,可以減少所需要的電位數,而可以將裝置製造得小。
圖24、圖25示出從佈線1601輸入H信號的情況。圖26、圖27示出從佈線1601輸入L信號的情況,並且該情況與圖24、圖25的情況同樣。首先,如圖26所示,從佈線1601藉由電晶體1602a輸入L信號。此時,佈線2104的電位V7高於佈線2103的電位。並且,因為N通道電晶體2102截止,所以電晶體2101b導通,而對電容器1604輸出H信號。此時,因為N通道電晶體2102截止,所以直接穿隧電流不流過。另外,此時的H信號的電位比佈線2104的電位V7低,其差等於電晶體2101b的臨界電壓,但是該H信號的電位只要是使電晶體1606a導通的電壓就對操作沒有問題。
接著,如圖27所示,將佈線2104的電位降低到電位V8。在此,V7>V8。其結果是,電晶體2101b截止。並且,電容器1604所保持的信號保持為H信號。此時,可以說反相器1603的輸出處於該阻抗狀態。
如上所述,只在反相器1603需要輸出信號的情況,即在反相器1603需要改寫電容器1604的信號的情況下,使佈線2104的電位高。在反相器1603不需要輸出信號的情況下,藉由使佈線2104的電位低,可以減少反相器1603中的直接穿隧電流。由此,可以減少耗電量。
另外,雖然在圖24至圖27中藉由改進驅動方法來減少反相器1603的直接穿隧電流,但是本實施例模式不侷限於此。藉由改變反相器1603的電路結構的一部分,可以減少直接穿隧電流。圖28A至圖28D示出其一個例子。
圖28A示出在佈線2104和反相器1603的輸出端子之間配置串聯連接電晶體2101b和開關2802a時的反相器1603的結構例子。另外,開關2802a既可以連接於電晶體2101b和反相器1603的輸出端子之間,又可以連接於佈線2104和電晶體2101b之間。於是,圖28B示出相對於圖28A的由電晶體2802a構成開關2802a時的反相器1603的電路圖。另外,圖28C示出改變圖28B的電晶體2802的連接位置時的結構例子。藉由使用這些電路結構,控制電晶體2802的閘極的電位,並控制導通截止,可以減少直接穿隧電流。此時,與使佈線2104的電位變化同樣地控制電晶體2802的閘極的電位,即可。
在此情況下也可以如圖24至圖27那樣使佈線2104的電位變化。但是,即使將佈線2104的電位保持為一定的值,電晶體2802也可以減少直接穿隧電流,因此沒有問題。
雖然在圖28A至圖28C中在佈線2104和反相器1603的輸出端子之間配置電晶體,但是不侷限於此,而也可以在反相器1603的輸出端子和佈線2103之間配置電晶體。圖28D示出在圖28B的電路中串聯連接電晶體2803和N通道電晶體2102時的反相器1603的結構例子。另外,也可以與圖28C同樣地改變配置電晶體2803的位置而在P通道電晶體2101和佈線2103之間配置電晶體2803。
另外,連接到電晶體2802、2803的閘極的佈線2801可以連接到圖23中的佈線2301。由此,可以只在電晶體1602a導通時使電晶體2802、2803導通。由此,當反相器1603不需要操作時,可以減少直接穿隧電流。並且,藉由使佈線2801連接到佈線2301,與另行設置佈線的情況相比可以減少佈線數。但是,本實施例模式不侷限於此。
因為藉由控制電晶體2802、2803來可以控制使圖28D所示的反相器1603輸出信號或處於高阻抗狀態,所以也可以將圖28D的反相器1603稱為時鐘反相器。
實施例模式5
在本實施例模式中,參照附圖說明顯示裝置(半導體裝置)所具有的電路。
圖29示出改變圖16所示的電路的一部分的電路的結構例子。圖29的電路對應於對圖16的電路追加開關2901及開關2902的電路。
開關2902具有控制顯示元件1613和佈線1601的導通或非導通的功能。因此,藉由使開關2902導通,可以將供應到佈線1601的信號直接供應到顯示元件1613。因此,通常,供應到佈線1601的信號往往是數位信號,但是在該信號是類比信號時可以將類比信號直接輸入到顯示元件1613,所以可以以類比灰度級進行顯示。
另一方面,開關2901具有不使佈線1608及佈線1609的電位供應到顯示元件1613的控制功能。如果當開關2902導通而從佈線1601向顯示元件1613供應信號時或者當其後開關2902截止而在顯示元件1613中保持有類比信號時佈線1608或佈線1609的電位供應到顯示元件1613,則保持在顯示元件1613中的信號值變化。因此,為了防止上述情況的發生,使開關2901導通截止。並且,當藉由開關1602輸入信號時,使開關2901導通來將佈線1608或佈線1609的電位供應到顯示元件1613。藉由採用上述結構,可以提高顯示品質並減少耗電量。但是,本實施例模式不侷限於這些結構。
作為另一的結構例子,圖30和圖31示出增加以一個像素能夠顯示的灰度級(gray scale)數的例子,即增加位數時的例子。在圖16中,保持在像素中的影像信號的位數是1位。因此,顯示2灰度級。因此,為了實現多重灰度,在一個像素中設置多個子像素。藉由設置多個子像素來控制顯示元件的顯示面積,可以使用區域灰度法來實現多重灰度。
圖30示出使用佈線2301來將影像信號同時輸入到兩個子像素時的電路圖。為了同時輸入信號,除了佈線1601以外還設置佈線1601a來將供應到佈線1601和佈線1601a中的任何一者的信號輸入到各個子像素。
另一方面,圖31示出使用佈線2301和佈線2301a來將影像信號依序輸入到兩個子像素時的電路圖。影像信號從佈線2301輸入到其中一個子像素,並從佈線2301a輸入到另一個子像素。因為依序輸入影像信號,所以可以從佈線1601將信號輸入到各子像素。
另外,雖然圖30及圖31示出在一個像素中設置兩個子像素時的例子,但是位數不侷限於2。可以進一步增加位數。尤其是,因為當使用具有透光性的材料構成電晶體、電容器時即使增加位數也不影響到孔徑比的降低,所以可以容易增加位數。
另外,多個子像素可以共有佈線2103、1610、1611、1614、1609、1608、2104等並使上述多個佈線成為一個佈線。由此,可以減少佈線數。
作為另一的結構例子,圖42示出改變電路104的一部分的情況。串聯連接到開關1606地設置開關4206。或者,串聯連接到開關1607地設置開關4207。圖42示出設置開關4206以及開關4207的兩者的情況。藉由控制開關4206及/或開關4207的導通截止來可以不使佈線1608或佈線1609的電位供應到顯示元件1613而與開關1606或開關1607的導通截止無關。
並且作為另一的變型例子,圖43示出改變電路104的一部分的情況。圖43相當於將圖16中的開關1607和佈線1609分別分為兩個的圖。向佈線1609a供應用於正極的電壓,而向佈線1609b供應用於負極的電壓。向佈線1608供應不向顯示元件1613供應電壓的電壓,例如與佈線1615大致相同的電壓。在顯示元件1613和佈線1609a之間串聯連接有開關1607和開關4307a。同樣地,在顯示元件1613和佈線1609b之間串聯連接有開關1607b和開關4307b。注意,這些開關只要串聯連接就可以以不同結構連接。並且,作為操作的一個例子,開關4307a和開關4307b交替導通截止。換言之,當開關4307a導通時開關4307b截止,當開關4307a截止時開關4307b導通。其結果是,可以進行反向驅動。
另外,雖然圖43示出不設置電容器1612的結構,但是也可以設置電容器1612。
實施例模式6
在本實施例模式中參照附圖說明顯示裝置(半導體裝置)所具有的電路。
圖32是示出圖23所示的電路的佈局例子的平面圖。圖32的電晶體及電容器分別採用圖2所示的電晶體207及電容器208的結構。另外,採用如下接觸結構:如圖13所示的接觸結構1302那樣在絕緣層202中形成接觸孔來直接連接導電層204a和導電層201a的結構。藉由採用上述接觸結構,可以提高像素的孔徑比。或者,可以降低接觸電阻,而可以降低電壓下降。或者,由於將佈局面積設定得小。所以可以配置更多的電路。但是,本實施例模式不侷限於此。可以使用各種各樣的電晶體結構、接觸結構、電容器的結構等。
如圖32所示,接觸孔3201b連接電晶體1602a的汲極電極(源極電極)和N通道電晶體2102的閘極電極。同樣地,接觸孔3201a連接電晶體2101b的汲極電極(源極電極)和閘極電極。
並且,接觸孔3202連接電晶體1607a的汲極電極(源極電極)(或者,電晶體1606a的汲極電極(源極電極))和像素電極3203。
如圖32所示,可以使用具有透光性的材料形成電晶體、電容器、佈線等。其結果是,可以提高孔徑比。但是本發明的實施例模式的一個例子不侷限於此。例如,也可以使用不具有透光性的材料形成佈線。圖33示出該情況的例子。
在圖33中,使用導電率高的材料形成佈線1601、佈線2301、佈線2104。因此,不具有透光性。向這些佈線供應頻率高的信號。由此,藉由包括導電率高的材料進行構成,可以降低信號波形的畸變。
使用圖34A至圖34C說明圖33的電晶體1602a、佈線1601、佈線2103的一部分的結構例子。圖34A是該結構例子的平面圖。圖34B是示出沿圖34A的虛線AB的剖面結構的一個例子的圖形,而圖34C是示出沿上述虛線的剖面結構的另一個例子的圖形。
在圖34B中,佈線1601是導電層204ab和導電層204aa的疊層。在此,導電層204ab具有非透光性並包括導電率高的材料所構成。導電層204aa包括具有透光性的材料所構成。同樣地,佈線2103是導電層201ab和導電層201aa的疊層。在此,導電層201ab具有非透光性並包括導電率高的材料所構成。導電層201aa包括具有透光性的材料構成。如此,在具有非透光性的層之下可以配置具有透光性的層。此時,可以使用多重灰度遮罩(也稱為半色調遮罩或灰色調遮罩)來減少遮罩(光罩)數。例如,藉由連續形成導電層201aa和導電層201ab,對這些層同時進行蝕刻,進行使抗蝕劑灰化等的處理,只對導電層201ab進行蝕刻,而可以使用一個遮罩形成包括具有透光性的區域和具有非透光性的區域的圖案。
但是,本實施例模式不侷限於這些。既可以如圖34C所示在導電層201bb之下以包括導電層201ba不存在的區域的方式配置導電層,又可以在導電層204bb之下以包括導電層204ba不存在的區域的方式配置導電層。
另外,雖然在圖34B、圖34C中採用在具有透光性的層(導電層201aa、204aa、201ba、204ba等)之上設置具有非透光性的層(導電層201ab、204ab、201bb、204bb等)的結構,但是本實施例模式不侷限於此。例如,可以以相反順序來形成層。或者,也可以採用使用具有非透光性的層夾持具有透光性的層的結構。
另外,如圖34B所示,也可以以在具有非透光性的層之下配置具有透光性的層的方式形成導電層,並且使用這些層構成電晶體、電容器。圖35示出使用該層結構並以圖2所示的結構構成電晶體及電容器時的剖面圖的一個例子。
閘極電極使用導電層201ca、201cb構成。導電層201ca具有透光性,導電層201cb具有非透光性和高導電率。源極電極(汲極電極)使用導電層204ca、204cb構成。導電層204ca具有透光性,導電層204cb具有非透光性和高導電率。汲極電極(源極電極)使用導電層204da、204db構成。導電層204da具有透光性,導電層204db具有非透光性和高導電率。電容器的電極使用導電層201da、201db構成。導電層201da具有透光性,導電層201db具有非透光性和高導電率。電容器的電極使用導電層204ea、204eb構成。導電層204ea具有透光性,導電層204eb具有非透光性和高導電率。
同樣地,如圖34C所示,也可以以在具有非透光性的層之下配置具有透光性的層的方式形成導電層,並且使用這些層構成電晶體、電容器。圖36示出使用該層結構並以圖2所示的結構構成電晶體及電容器時的剖面圖的一個例子。
閘極電極使用導電層201eb構成。導電層201eb具有非透光性和高導電率。源極電極(汲極電極)使用導電層204fb構成。導電層204fb具有非透光性和高導電率。汲極電極(源極電極)使用導電層204gb構成。導電層204gb具有非透光性和高導電率。電容器的電極使用導電層201fb構成。導電層201fb具有非透光性和高導電率。電容器的電極使用導電層204hb來予以構成。導電層204hb具有非透光性和高導電率。
另外,在其他電晶體結構、電容器的結構中,例如在圖3至圖14所示的情況下也可以同樣地形成具有上述層的元件。
另外,最好在驅動像素的電路中使用圖35及圖34所示的電晶體、電容器。這是因為在驅動像素的電路中不需要具有透光性且最好使用導電率低的層形成佈線的緣故。但是,本實施例模式不侷限於此。
實施例模式7
使用圖37A1至圖39說明顯示裝置(半導體裝置)的製造方法的一個實施例模式。在本實施例模式中,說明在同一基板之上製造具有不同結構的兩個薄膜電晶體的方法的一個例子。
圖37A1是其中一個薄膜電晶體410的平面圖,而圖37A2是另一個薄膜電晶體420的平面圖。另外,圖37B示出沿圖37A1的線C1-C2的剖面圖以及沿圖37A2的線D1-D2的剖面圖。另外,圖37C示出沿圖37A1的線C3-C4的剖面圖以及沿圖37A2的線D3-D4的剖面圖。
薄膜電晶體410是稱為通道蝕刻型的底部閘極結構的一種,而薄膜電晶體420是稱為通道保護型(也稱為通道停止型)的底部閘極結構的一種。薄膜電晶體410及薄膜電晶體420也稱為反交錯型薄膜電晶體。薄膜電晶體410是配置在半導體裝置的驅動電路中的電晶體。另一方面,薄膜電晶體420是配置在像素中的薄膜電晶體420。首先,說明配置在半導體裝置的驅動電路中的薄膜電晶體410的結構。
薄膜電晶體410在具有絕緣表面的基板400上包括:閘極電極層411;第一閘極絕緣層402a;第二閘極絕緣層402b;至少包括通道形成區413、高電阻源極區414a及高電阻汲極區414b的氧化物半導體層412;源極電極層415a;以及汲極電極層415b。另外,覆蓋薄膜電晶體410地設置有接觸於通道形成區413的氧化物絕緣層416。
以接觸於源極電極層415a的下面的方式自對準地形成高電阻源極區414a。另外,以接觸於汲極電極層415b的下面的方式自對準地形成高電阻汲極區414b。另外,通道形成區413接觸於氧化物絕緣層416,通道形成區413的膜厚度薄,並且通道形成區413是其電阻高於高電阻源極區414a及高電阻汲極區414b的區域(i型區域)。
另外,最好在薄膜電晶體410中為了降低佈線的電阻而將金屬材料用於源極電極層415a及汲極電極層415b。
另外,當在液晶顯示裝置中在同一基板之上形成像素部和驅動電路時,在驅動電路中對構成邏輯閘的薄膜電晶體、構成類比電路的薄膜電晶體的源極電極和汲極電極之間只施加正極性或只施加負極性。另外,作為邏輯閘,可以舉出反向電路、與非電路、或非電路、鎖存電路等。另外,作為類比電路,可以舉出讀出放大器、恒壓發生電路、電壓控制振盪器等。因此,也可以將被要求耐壓的其中一個高電阻汲極區414b的寬度設計得寬於另一個高電阻源極區414a的寬度。另外,也可以將高電阻源極區414a及高電阻汲極區414b與閘極電極層411重疊的寬度設定得寬。
另外,雖然使用單閘極結構的薄膜電晶體說明配置在驅動電路中的薄膜電晶體410,但是也可以根據需要形成具有多個通道形成區的多閘極結構的薄膜電晶體。
另外,設置有重疊於通道形成區413的上方導電層417。藉由電連接導電層417和閘極電極層411並使導電層417的電位等於閘極電極層411的電位,可以對配置在閘極電極層411和導電層417之間的氧化物半導體層412從上下施加閘極電壓。另外,當使閘極電極層411的電位和導電層417的電位不同而將其設定為例如固定電位、GND、0 V時,可以控制TFT的電特性,例如臨界電壓等。
另外,在導電層417和氧化物絕緣層416之間層疊保護絕緣層403和平坦化絕緣層404。
另外,保護絕緣層403最好與設置在保護絕緣層403的下方的第一閘極絕緣層402a或成為基底的絕緣膜接觸,以防止來自基板的側面的水分、氫離子、OH-等的雜質的侵入。特別有效的是,使用氮化矽膜形成與保護絕緣層403接觸的第一閘極絕緣層402a或成為基底的絕緣膜。
接著,說明配置在像素中的通道保護型的薄膜電晶體420的結構。
在薄膜電晶體420中,在具有絕緣表面的基板400之上包括:閘極電極層421;第一閘極絕緣層402a;第二閘極絕緣層402b;包括通道形成區的氧化物半導體層422;用作為通道保護層的氧化物絕緣層426;源極電極層425a;以及汲極電極層425b。另外,以覆蓋薄膜電晶體420並接觸於氧化物絕緣層426、源極電極層425a及汲極電極層425b的方式層疊設置有保護絕緣層403及平坦化絕緣層404。在平坦化絕緣層404之上設置有與汲極電極層425b接觸的像素電極層427,該像素電極層與薄膜電晶體420電連接。
另外,為了形成氧化物半導體層422,至少在形成構成氧化物半導體層422的半導體膜之後進行用來減少作為雜質的水分等的加熱處理(用於脫水化或脫氫化的加熱處理)。藉由進行用於脫水化或脫氫化的加熱處理,進行緩冷,然後接觸於氧化物半導體層422地形成氧化物絕緣層426等來降低氧化物半導體層422的載子濃度,可以提高薄膜電晶體420的電特性和可靠性。
配置在像素中的薄膜電晶體420的通道形成區是氧化物半導體層422中的接觸於用作為通道保護層的氧化物絕緣層426並重疊於閘極電極層421的區域。因為由氧化物絕緣層426保護薄膜電晶體420,所以可以防止在形成源極電極層425a、汲極電極層425b的蝕刻製程中氧化物半導體層422被蝕刻。
另外,為了作為薄膜電晶體420使用具有透光性的薄膜電晶體來實現具有高孔徑比的顯示裝置,源極電極層425a及汲極電極層425b使用具有透光性的導電膜。
另外,作為薄膜電晶體420的閘極電極層421也使用具有透光性的導電膜。
另外,在配置有薄膜電晶體420的像素中,作為像素電極層427、其他電極層(電容電極層等)、其他佈線層(電容佈線層等)使用對可見光具有透光性的導電膜,以實現具有高孔徑比的顯示裝置。當然,最好作為第一閘極絕緣層402a、第二閘極絕緣層402b及氧化物絕緣層426也使用對可見光具有透光性的膜。
在本說明書中,對可見光具有透光性的膜是指具有可見光的透射率是75%至100%的膜,當該膜具有導電性時將該膜也稱為透明導電膜。另外,作為應用於閘極電極層、源極電極層、汲極電極層、像素電極層、其他電極層或其他佈線層的金屬氧化物也可以使用對可見光半透明的導電膜。對可見光半透明是指可見光的透射率是50%至75%的狀態。
以下,使用圖38A至圖38F以及圖39A至圖39E說明在同一基板之上製造薄膜電晶體410和薄膜電晶體420的製程。上述圖所示的剖面結構對應於圖37B的剖面結構。
首先,如圖38A所示,在具有絕緣表面的基板400之上形成具有透光性的導電膜,然後藉由第一微影製程形成閘極電極層411、421。另外,藉由該對具有透光性的導電膜進行的第一微影製程來在像素部中形成電容佈線層。另外,當像素部和驅動電路都需要電容時,在驅動電路中也形成電容佈線層。另外,也可以藉由噴墨法形成抗蝕劑遮罩。當藉由噴墨法形成抗蝕劑遮罩時不使用光遮罩,因此可以縮減製造成本。
對可以用作為具有絕緣表面的基板400的基板沒有大的限制,但是需要至少具有能夠承受後面的加熱處理的程度的耐熱性。作為具有絕緣表面的基板400,可以使用玻璃基板、陶瓷基板、石英基板、藍寶石基板等的由絕緣體構成的基板。
另外,也可以在基板400和閘極電極層411、421之間設置成為基底膜的絕緣膜。基底膜具有防止雜質元素從基板400擴散的功能,並且基底膜可以使用選自氮化矽膜、氧化矽膜、氮氧化矽膜和氧氮化矽膜中的其中一種或多種膜的疊層結構形成。
作為閘極電極層411、421、像素部等的電容佈線的材料,可以使用由對可見光具有透光性的導電材料所構成的膜。例如可以使用In-Sn-Zn-O類、In-Al-Zn-O類、Sn-Ga-Zn-O類、Al-Ga-Zn-O類、Sn-Al-Zn-O類、In-Zn-O類、Sn-Zn-O類、Al-Zn-O類、In-O類、Sn-O類、Zn-O類的金屬氧化物。在50 nm至300 nm的範圍內適當地選擇閘極電極層411、421、像素部等的電容佈線的厚度。作為用於閘極電極層411、421的金屬氧化物的形成方法,使用濺射法、真空蒸鍍法(電子束蒸鍍法等)、電弧放電離子電鍍法、噴射法。另外,當使用濺射法時,最好使用包含2 wt%至10 wt%的SiO2的靶材來進行成膜,使具有透光性的導電膜包含阻礙晶化的SiOx(X>0),以抑制當在後面的製程中進行的用於脫水化或脫氫化的加熱處理時被晶化。
接著,在閘極電極層411、421之上形成閘極絕緣層。
藉由使用電漿CVD法或濺射法形成氧化矽層、氮化矽層、氧氮化矽層或氮氧化矽層的單層或疊層,可以形成閘極絕緣層。例如,作為成膜氣體使用SiH4、氧及氮且使用電漿CVD法來形成氧氮化矽層,即可。
在本實施例模式中,如圖38A所示,形成由如下層構成的兩層結構的閘極絕緣層,上述層是:具有50 nm至200 nm之厚度的第一閘極絕緣層402a;以及具有50 nm至300 nm之厚度的第二閘極絕緣層402b。作為第一閘極絕緣層402a,使用100 nm的氮化矽膜或氮氧化矽膜。另外,作為第二閘極絕緣層402b,使用100 nm的氧化矽膜。
在第二閘極絕緣層402b之上形成具有2 nm至200 nm之厚度的氧化物半導體膜430。另外,氧化物半導體膜430的結晶結構是非晶。
在本實施例模式中,在形成氧化物半導體膜430之後進行用於脫水化或脫氫化的加熱處理。為了將進行了該加熱處理之後的氧化物半導體膜430的結晶狀態保持為非晶狀態,最好將氧化物半導體膜的厚度設定得薄,即50 nm以下。藉由將氧化物半導體膜430的厚度設定得薄,可以抑制在形成氧化物半導體膜430之後氧化物半導體膜430因加熱處理而被晶化。
另外,最好在藉由濺射法形成氧化物半導體膜430之前,進行藉由導入氬氣體來產生電漿的反濺射,而去除附著於第二閘極絕緣層402b表面的塵屑。反濺射是指一種方法,其中不對靶材側施加電壓而在氬氛圍下使用RF電源對基板側施加電壓來在基板附近形成電漿,以對表面進行修改。另外,也可以使用氮、氦、氧等代替氬氛圍而進行濺射處理。
氧化物半導體膜430使用In-Ga-Zn-O類非單晶膜、In-Sn-Zn-O類、In-Al-Zn-O類、Sn-Ga-Zn-O類、Al-Ga-Zn-O類、Sn-Al-Zn-O類、In-Zn-O類、Sn-Zn-O類、Al-Zn-O類、In-O類、Sn-O類、Zn-O類的氧化物半導體膜。在本實施例模式中,使用In-Ga-Zn-O類氧化物半導體靶材並藉由濺射法形成氧化物半導體膜430。另外,可以在稀有氣體(典型是氬)氛圍下、在氧氛圍下或者在稀有氣體(典型是氬)及氧氛圍下藉由濺射法來形成氧化物半導體膜430。另外,當使用濺射法時,最好使用含有2 wt%至10 wt%的SiO2的靶材來進行成膜,而使氧化物半導體膜430含有阻礙晶化的SiOx(X>0),以抑制當在後面的製程中進行用於脫水化或脫氫化的加熱處理時被晶化。
接著,藉由第二微影製程將氧化物半導體膜430加工為島狀氧化物半導體層。另外,也可以藉由噴墨法形成用來形成島狀氧化物半導體層的抗蝕劑遮罩。當藉由噴墨法形成抗蝕劑遮罩時不使用光遮罩,因此可以降低製造成本。
接著,進行氧化物半導體層的脫水化或脫氫化。將進行脫水化或脫氫化的第一加熱處理的溫度設定為350℃以上且低於基板的應變點,最好設定為400℃以上。在此,將基板放入到加熱處理裝置之一的電爐中,在氮氛圍下對氧化物半導體層進行加熱處理,然後不使氧化物半導體層接觸於大氣直到氧化物半導體層冷卻到預定的溫度以下,而防止水或氫等再次混入到氧化物半導體層,以得到氧化物半導體層431、432(參照圖38B)。在本實施例模式中,在電爐中,在用來進行脫水化或脫氫化的氮氛圍下以溫度T進行加熱處理,然後在相同的爐中將基板緩冷到水無法再次混入的溫度(明確而言,進行緩冷到基板的溫度降低到比溫度T低100℃以上的溫度)。另外,不侷限於氮氛圍,而在氦、氖、氬等的氛圍下進行加熱處理。
另外,在第一加熱處理中,最好氮或氦、氖、氬等的稀有氣體不包含水、氫等。或者,最好將導入於加熱處理裝置中的氮或氦、氖、氬等的稀有氣體的純度設定為6N(99.9999%)以上,更佳設定為7N(99.99999%)以上(亦即,將雜質濃度設定為1 ppm以下,最好設定為0.1 ppm以下)。
另外,根據第一加熱處理的條件或氧化物半導體層的材料,氧化物半導體層也有時被晶化,而成為微晶膜或多晶膜。
另外,也可以對加工成島狀氧化物半導體層之前的氧化物半導體膜430進行對氧化物半導體層的第一加熱處理。在此情況下,在第一加熱處理之後從加熱處理裝置拿出基板,以進行微影製程。
另外,也可以在形成氧化物半導體膜430之前在惰性氣體氛圍(氮或氦、氖、氬等)下、氧氛圍下進行加熱處理(400℃以上且低於基板的應變點)來形成去除包含在層中的氫及水等的雜質的閘極絕緣層。
接著,在第二閘極絕緣層402b及氧化物半導體層431、432上形成金屬導電膜,然後藉由第三微影製程形成抗蝕劑遮罩433a及抗蝕劑遮罩433b,選擇性地進行蝕刻來形成金屬電極層434及金屬電極層435(參照圖38C)。
作為金屬導電膜的材料,使用選自Al、Cr、Cu、Ta、Ti、Mo、W中的元素;以上述元素為成分的合金;組合上述元素的合金等。作為金屬導電膜,最好使用:在鈦層上層疊有鋁層和該鋁層上的鈦層的三層的疊層結構;或者在鉬層上層疊有鋁層和該鋁層上的鉬層的三層的疊層結構。當然,也可以作為金屬導電膜使用單層、兩層結構或四層以上的疊層結構。
另外,也可以藉由噴墨法形成用來形成金屬電極層434、435的抗蝕劑遮罩433a、433b。當藉由噴墨法形成抗蝕劑遮罩433a、433b時不使用光遮罩,因此可以縮減製造成本。
接著,去除抗蝕劑遮罩433a、433b,藉由第四微影製程形成抗蝕劑遮罩436a、抗蝕劑遮罩436b,選擇性地進行蝕刻來形成源極電極層415a及汲極電極層415b(參照圖38D)。另外,在第四微影製程中,氧化物半導體層431僅有一部分被蝕刻,而成為具有槽部(凹部)的氧化物半導體層437。另外,也可以藉由噴墨法形成用來在氧化物半導體層431中形成槽部(凹部)的抗蝕劑遮罩436a、436b。當藉由噴墨法形成抗蝕劑遮罩時不使用光遮罩,因此可以縮減製造成本。
接著,去除抗蝕劑遮罩436a、436b,藉由第五微影製程形成覆蓋氧化物半導體層437的抗蝕劑遮罩438,去除氧化物半導體層432上的金屬電極層435(參照圖38E)。
另外,因為在第五微影製程中去除重疊於氧化物半導體層432的金屬電極層435,所以為了防止當對金屬電極層435進行蝕刻時氧化物半導體層432也被去除,適當地調節各材料及蝕刻條件。
在去除抗蝕劑遮罩438之後,如圖38F所示,接觸於氧化物半導體層432的上面及側面和氧化物半導體層437的槽部(凹部)地形成氧化物絕緣膜439。氧化物絕緣膜439成為保護絕緣膜。
氧化物絕緣膜439至少具有1 nm以上的厚度,並且氧化物絕緣膜439可以適當地使用濺射法等的不使水、氫等雜質混入到氧化物絕緣膜439中的方法而形成。在本實施例模式中,使用濺射法形成300 nm的氧化矽膜作為氧化物絕緣膜439。將形成膜時的基板溫度設定為室溫以上且300℃以下即可,在本實施例模式中將該基板溫度設定為100℃。可以在稀有氣體(典型是氬)氛圍下、氧氛圍下或者稀有氣體(典型是氬)和氧氛圍下藉由濺射法形成氧化矽膜。另外,作為靶材,可以使用氧化矽靶材或矽靶材。例如,可以在氧及氮氛圍下使用矽靶材並藉由濺射法來形成氧化矽。接觸於被低電阻化的氧化物半導體層432、437地形成的氧化物絕緣膜439不包含水分、氫離子及OH-等的雜質,並使用防止它們從外部侵入的無機絕緣膜,而典型上使用氧化矽膜、氮氧化矽膜、氧化鋁膜或氧氮化鋁膜等。
接著,在惰性氣體氛圍下或在氧氣體氛圍下進行第二加熱處理(最好是200℃以上且400℃以下,例如250℃以上且350℃以下)。例如,在氮氛圍下進行250℃且1小時的第二加熱處理。當進行第二處理時,以氧化物半導體層437的凹槽部、氧化物半導體層432的上面及側面與氧化物絕緣膜439接觸的狀態進行加熱。
圖39A示出第二加熱處理後的狀態。在圖39A中,氧化物半導體層是412進行了第二加熱處理的氧化物半導體層437,並且氧化物半導體層422是進行了第二加熱處理的氧化物半導體層432。
藉由經過上述製程,對形成之後的氧化物半導體膜430進行用於脫水化或脫氫化的第一加熱處理及惰性氣體下或氧氣體氛圍下的第二加熱處理。
因此,在氧化物半導體層412中,在與源極電極層415a重疊的區域中自對準地形成高電阻源極區414a,並且在與汲極電極層415b重疊的區域中自對準地形成高電阻汲極區414b。另外,與閘極電極層411重疊的區域的整個區域是i型區域,並成為通道形成區413。另外,因為藉由第二加熱處理,氧化物半導體層432的整個膜成為氧過剩狀態,所以形成其整體被高電阻化(被i型化)的氧化物半導體層422。
如果在第二加熱處理之後在氧化物半導體層422露出的狀態下在氮、惰性氣體氛圍下或減壓下進行加熱處理,則被高電阻化(被i型化)的氧化物半導體層422的電阻降低。因此,在第二加熱處理以後的製程中,在氧氣體、N2O氣體氛圍下或超乾燥空氣(露點為-40℃以下,最好為-60℃以下)下進行以氧化物半導體層422露出的狀態進行的加熱處理。
另外,藉由在與汲極電極層415b(及源極電極層415a)重疊的氧化物半導體層412中形成高電阻汲極區414b(或高電阻源極區414a),可以提高設置有薄膜電晶體410的驅動電路的可靠性。明確而言,藉由形成高電阻汲極區414b,可以得到如下結構,在該結構中,使汲極電極層415b、高電阻汲極區414b、通道形成區413的導電率依序分步驟地變化。因此,當以連接到向汲極電極層415b供應高電源電位VDD的佈線的方式使薄膜電晶體410操作時,即使在閘極電極層411和汲極電極層415b之間施加高電場,高電阻汲極區414b也成為緩衝區而不被施加局部性的高電場,以可以提高薄膜電晶體410的耐壓。
另外,藉由在氧化物半導體層412的與汲極電極層415b(或源極電極層415a)重疊的區域中形成高電阻汲極區414b(或高電阻源極區414a),即使在驅動電路中設置薄膜電晶體410也可以減少其通道形成區413中的漏電流。
接著,如圖39B所示,藉由第六微影製程形成抗蝕劑遮罩440a及抗蝕劑遮罩440b,對氧化物絕緣膜439選擇性地進行蝕刻,以形成氧化物絕緣層416及氧化物絕緣層426。氧化物絕緣層426覆蓋氧化物半導體層422的形成有通道形成區的區域並用作為通道保護層。另外,當如本實施例模式那樣用作為第二閘極絕緣層402b使用氧化物絕緣層時,藉由對氧化物絕緣膜439的蝕刻製程,第二閘極絕緣層402b的一部分也被蝕刻而有可能第二閘極絕緣層402b的厚度減薄(膜厚度變薄)。當作為第二閘極絕緣層402b使用對氧化物絕緣膜439具有高選擇比的氮化絕緣膜時,可以防止第二閘極絕緣層402b藉由蝕刻而減薄。
在去除抗蝕劑遮罩440a、440b之後,在氧化物半導體層422及氧化物絕緣層426上形成具有透光性的導電膜。並且,藉由第七微影製程形成抗蝕劑遮罩,使用該抗蝕劑遮罩對透光性的導電膜進行蝕刻,而如圖39C所示那樣形成源極電極層425a及汲極電極層425b。在蝕刻製程之後,去除抗蝕劑遮罩。
作為具有透光性的導電膜的形成方法,可以使用濺射法、真空蒸鍍法(電子束蒸鍍法等)、電弧放電離子電鍍法、噴射法。作為導電膜的材料,可以使用對可見光具有透光性的導電材料,例如In-Sn-Zn-O類、In-Al-Zn-O類、Sn-Ga-Zn-O類、Al-Ga-Zn-O類、Sn-Al-Zn-O類、In-Zn-O類、Sn-Zn-O類、Al-Zn-O類、In-O類、Sn-O類、Zn-O類的金屬氧化物。在50 nm至300 nm的範圍內適當地進行選擇具有透光性的導電膜的膜厚度。另外,當使用濺射法時,最好使用含有2 wt%至10 wt%的SiO2的靶材來進行成膜,而使具有透光性的導電膜含有阻礙晶化的SiOx(X>0),以抑制在後續的製程中進行用於脫水化或脫氫化的加熱處理時被晶化。
另外,也可以藉由噴射法代替微影製程來形成用來形成源極電極層425a、汲極電極層425b的抗蝕劑遮罩。當藉由噴射法形成抗蝕劑遮罩時不使用光遮罩,因此可以縮減製造成本。
接著,如圖39D所示,在氧化物絕緣層416、426、源極電極層425a、及汲極電極層425b之上形成保護絕緣層403。在本實施例模式中,使用RF濺射法形成氮化矽膜作為保護絕緣層403。因為RF濺射法的量產性高,所以最好使用RF濺射法形成保護絕緣層403。保護絕緣層403使用不包含水分、氫離子、OH-等的雜質並防止它們從外部侵入的無機絕緣膜,而使用氮化矽膜、氮化鋁膜、氮氧化矽膜、氧氮化鋁膜等。當然,保護絕緣層403是具有透光性的絕緣膜。
另外,保護絕緣層403最好接觸於設置在保護絕緣層403的下方的第一閘極絕緣層402a或成為基底的絕緣膜,並且保護絕緣層403防止水分、氫離子、OH-等的雜質從基板400的側面附近侵入。特別佳的是,作為接觸於保護絕緣層403的第一閘極絕緣層402a或成為基底的絕緣膜,使用氮化矽膜。亦即,藉由圍繞氧化物半導體層的下面、上面及側面地設置氮化矽膜,顯示裝置的可靠性提高。
接著,在保護絕緣層403之上形成平坦化絕緣層404。作為平坦化絕緣層404,可以使用具有耐熱性的有機材料如聚醯亞胺、丙烯酸樹脂、苯並環丁烯、聚醯胺、環氧樹脂等。另外,除了上述有機材料之外,還可以使用低介電常數材料(低-k材料)、矽氧烷基類樹脂、PSG(磷矽玻璃)、BPSG(硼磷矽玻璃)等。另外,也可以藉由層疊多個由這些材料形成的絕緣膜來形成平坦化絕緣層404。
另外,矽氧烷基類樹脂相當於以矽氧烷基類材料為起始材料而形成的包含Si-O-Si鍵的樹脂。還可以使用有機基(例如,烷基或芳基)和氟基作為取代基。另外,有機基還可以具有氟基。
對平坦化絕緣層404的形成方法沒有特別的限制,可以根據其材料利用濺射法、SOG法、旋塗法、浸漬法、噴塗法、液滴噴射法(例如,噴墨法、絲網印刷、膠版印刷等)等的方法、刮刀法、輥塗法、簾塗法、刮刀塗佈法等的裝置。
接著,進行第八微影製程,形成抗蝕劑遮罩,藉由對平坦化絕緣層404及保護絕緣層403進行蝕刻來形成到達汲極電極層425b的接觸孔441。此外,藉由在此的蝕刻,也形成到達閘極電極層411、421的接觸孔。另外,還可以藉由噴墨法形成用來形成到達汲極電極層425b的接觸孔的抗蝕劑遮罩。當藉由噴墨法形成抗蝕劑遮罩時不使用光遮罩,因此可以縮減製造成本。
接著,在去除抗蝕劑遮罩後,形成具有透光性的導電膜。藉由利用濺射法或真空蒸鍍法等形成氧化銦(In2O3)、氧化銦氧化錫合金(In2O3-SnO2、縮寫為ITO)等作為具有透光性的導電膜的材料。此外,作為具有透光性的導電膜的其他材料,也可以使用:包括氮的Al-Zn-O類非單晶膜,即Al-Zn-O-N類非單晶膜;包括氮的Zn-O類非單晶膜;包括氮的Sn-Zn-O類非單晶膜。另外,Al-Zn-O-N類非單晶膜中的鋅的組成比(at.%)為47at.%以下,大於非單晶膜中的鋁的組成比(at.%),並且非單晶膜中的鋁的組成比(at.%)大於非單晶膜中的氮的組成比(at.%)。對上述材料的蝕刻處理利用鹽酸類溶液來進行。然而,尤其是,當對ITO進行蝕刻時容易發生殘渣,所以也可以使用用來改善蝕刻加工性的氧化銦氧化鋅合金(In2O3-ZnO)。
注意,將具有透光性的導電膜的組成比的單位設定為原子百分比(at.%),並且藉由使用電子探針X射線微區分析儀(EPMA)的分析進行評估。
接著,進行第九微影過程,形成抗蝕劑遮罩,藉由蝕刻去除不需要的部分,如圖39E所示那樣形成像素電極層427以及導電層417。像素電極層427藉由形成在平坦化絕緣層404及保護絕緣層403中的接觸孔441與汲極電極層425b電連接。
藉由上述製程,可以使用九個用於曝光的遮罩而在同一基板400之上製造包括薄膜電晶體410的驅動電路以及包括薄膜電晶體420的像素部。用於驅動電路的薄膜電晶體410是包括具有高電阻源極區414a、高電阻汲極區414b及通道形成區413的氧化物半導體層412的通道蝕刻型薄膜電晶體。另外,用於像素的薄膜電晶體420是包括其整體被I型化的氧化物半導體層422的通道保護型薄膜電晶體。
另外,也可以在同一基板400之上形成電容器,該電容器將第一閘極絕緣層402a、第二閘極絕緣層402b用於電介質並包括電容佈線層和電容電極地形成。藉由以矩陣狀對應於各像素地配置薄膜電晶體420和電容器來構成像素部,並在像素部的周邊配置包括薄膜電晶體410的驅動電路,而可以形成用來製造主動矩陣型顯示裝置的其中一個基板。在本說明書中,為了方便起見將上述基板稱為主動矩陣基板。
另外,像素電極層427與電容電極層電連接。在形成接觸孔441的同時形成用來電連接該兩個電極層的接觸孔。另外,電容電極層可以使用與源極電極層425a、汲極電極層425b相同的具有透光性的材料及製程形成。
藉由將導電層417設置在與氧化物半導體層412的通道形成區413重疊的位置上,在用來調查薄膜電晶體410的可靠性的偏壓-溫度測試(以下,稱為BT測試)中可以減少BT測試前後的薄膜電晶體410的臨界電壓的變化量。另外,導電層417的電位可以與閘極電極層411相同或不同,並且導電層417可以用作為第二閘極電極層。另外,導電層417的電位可以是GND、0 V或浮動狀態。
另外,也可以藉由噴墨法形成用來形成導電層417及像素電極層427的抗蝕劑遮罩。當藉由噴墨法形成抗蝕劑遮罩時不使用光遮罩,因此可以縮減製造成本。
實施例模式8
在本實施例模式中,說明具備顯示裝置的電子裝置的例子。
圖40A至圖40H、圖41A至圖41D是示出電子裝置的圖。這些電子裝置可以包括外殼5000、顯示部5001、揚聲器5003、LED燈5004、操作鍵5005(包括電源開關或操作開關)、連接端子5006、感測器5007(它包括測定如下因素的功能:力量、位移、位置、速度、加速度、角速度、轉速、距離、光、液、磁、溫度、化學物質、聲音、時間、硬度、電場、電流、電壓、電力、射線、流量、濕度、傾斜度、振動、氣味或紅外線)、麥克風5008等。
圖40A示出移動式電腦,除了上述以外還可以具有開關5009、紅外線埠5010等。圖40B示出具備記錄媒體的可攜式影像再生裝置(如DVD再生裝置),除了上述以外還可以具有第二顯示部5002、記錄媒體讀出部5011等。圖40C示出護目鏡型顯示器,除了上述以外還可以具有第二顯示部5002、支撐部5012、耳機5013等。圖40D示出可攜式遊戲機,除了上述以外還可以具有記錄媒體讀出部5011等。圖40E示出具有電視影像接收功能的數位相機,除了上述以外還可以具有天線5014、快門按鈕5015、影像接收部5016等。圖40F示出可攜式遊戲機,除了上述以外還可以具有第二顯示部5002、記錄媒體讀出部5011等。圖40G示出電視接收機,除了上述以外還可以具有調諧器、影像處理部等。圖40H示出可攜式電視接收機,除了上述以外還可以具有能夠收發信號的充電器5017等。
圖41A示出顯示器,除了上述以外還可以具有支撐台5018等。圖41B示出影像拍攝裝置,除了上述以外還可以具有外部連接埠5019、快門按鈕5015、影像接收部5016等。圖41C示出電腦,除了上述以外還可以具有指向裝置5020、外部連接埠5019、讀寫器5021等。圖41D示出行動電話機,除了上述以外還可以具有發送部、接受部、用於行動電話及移動式終端的單波段播放(one-segment broadcasting)部分接收服務用調諧器等。
圖40A至圖40H、圖41A至圖41D所示的電子裝置可以具有各種功能。例如,可以具有如下功能:將各種資訊(靜態影像、動態影像、文字影像等)顯示在顯示部上;觸控面板;顯示日曆、日期或時刻等;藉由利用各種軟體(程式)控制處理;進行無線通信;藉由利用無線通信功能,與各種電腦網路連接;藉由利用無線通信功能,進行各種資料的發送或接收;讀出儲存在記錄媒體中的程式或資料來將它顯示在顯示部上;等等。再者,在具有多個顯示部的電子裝置中,可以具有如下功能:一個顯示部主要顯示影像資訊,而另一顯示部主要顯示文字資訊;或者在多個顯示部上顯示考慮到視差的影像來顯示立體影像;等等。再者,在具有影像接收部的電子裝置中,可以具有如下功能:拍攝靜態影像;拍攝動態影像;對所拍攝的影像進行自動或手動校正;將所拍攝的影像儲存在記錄媒體(外部或內置於相機)中;將所拍攝的影像顯示在顯示部上;等等。此外,圖40A至圖40H、圖41A至圖41D所示的電子裝置可具有的功能不侷限於上述功能,而可以具有各種各樣的功能。
在本實施例模式中描述的電子裝置的特徵之一是具有用來顯示某種資訊的顯示部。
接著,說明顯示裝置(半導體裝置)的應用例子。首先,說明將顯示裝置(半導體裝置)應用於不移動的物體,例如建築物的例子。
圖41E是說明組裝有顯示裝置(半導體裝置)的建築物的一個實施例模式的圖形。半導體裝置包括外殼5022、顯示部5023、作為操作部的遙控單元5024以及揚聲器部5025等。半導體裝置組裝在房間的牆中作為掛壁式顯示裝置。因為該方式不需要較大的設置空間,所以作為將具備大畫面(40英寸以上)的顯示部5023的半導體裝置組裝在建築物中的方法,最好採用該方式。
圖41F是說明組裝有顯示裝置(半導體裝置)的建築物的一個實施例模式的圖。半導體裝置具備顯示面板5026。該顯示面板5026組裝在浴室5027中,並且洗澡的人可以利用顯示面板5026觀看影像。
在圖41E、圖41F中,示出將顯示裝置(半導體裝置)組裝在牆、浴室中的例子,但是本實施例模式的建築物不侷限於此。可以將半導體裝置組裝在建築物的各種部分中。
下面,說明組裝有顯示裝置(半導體裝置)的移動物體的結構例子。
圖41G是說明設置有顯示裝置(半導體裝置)的汽車的一個實施例模式的圖形。半導體裝置包括顯示面板5028。顯示面板5028組裝在汽車的車體5029中,並根據需要能夠顯示車體的操作或從車體內部或外部輸入的資訊。另外,半導體裝置也可以具有導航功能。
圖41H是說明設置有顯示裝置(半導體裝置)的旅客用飛機的一個實施例模式的圖形。半導體裝置包括顯示面板5031。在旅客用飛機的座位上方的天花板5030上藉由鉸鏈部5032而設置有顯示面板5031。顯示面板5031具有藉由乘客的操作來顯示資訊的功能。圖41H示出使用顯示面板5031時的顯示面板5031的狀態。乘客藉由鉸鏈部5032的伸縮而可以觀看顯示面板5031的影像。
另外,在圖41G、圖41H中示出作為移動物體的汽車以及旅客用飛機的例子,但是本實施例模式不限於此,而可以用於各種移動物體如摩托車、自動四輪車(包括汽車、公共汽車、卡車等)、鐵路車廂、船隻以及飛機等。
實施例模式9
在本實施例模式中,說明根據本說明書所揭示之發明的半導體裝置以及顯示裝置等。
在本說明書中,顯示裝置是指具有顯示元件的裝置。作為應用本說明書所揭示之發明的顯示裝置,可以舉出包括對比度、亮度、反射率、透射率等因電磁作用而變化的顯示媒體的裝置。作為本說明書所揭示之顯示裝置所具備的顯示元件,可以舉出EL(電致發光)元件(包含有機物及無機物的EL元件、有機EL元件、無機EL元件)、LED(白色LED、紅色LED、綠色LED、藍色LED等)、電晶體(根據電流發射光的電晶體)、電子發射元件、液晶元件、電子墨水、電泳元件、光柵光閥(GLV)、電漿管、數位微鏡設備(DMD)、壓電陶瓷元件、碳奈米管等。作為使用EL元件的顯示裝置的一個例子,有EL顯示器等。作為使用電子發射元件的顯示裝置的一個例子,有場致發射顯示器(FED)或SED方式平面型顯示器(SED;表面傳導電子發射顯示器)等。作為使用液晶元件的顯示裝置的一個例子,有液晶顯示裝置(透射型液晶顯示裝置、半透射型液晶顯示裝置、反射型液晶顯示裝置、直觀型液晶顯示裝置、投射型液晶顯示裝置)等。並且作為使用電子墨水或電泳元件的顯示裝置的一個例子,可以舉出電子紙等。另外,具備EL元件或LED等的發射光的發光元件的裝置有時被稱為顯示裝置,並也有時被稱為發光裝置。包括發光元件作為顯示元件的發光裝置是顯示裝置的具體例子之一。
作為EL元件的一個例子,有具有陽極、陰極、夾在陽極和陰極之間的EL層的元件等。作為EL層的一個例子,有:利用來自單重態激子的發光(螢光)的層;利用來自三重態激子的發光(磷光)的層;包括利用來自單重態激子的發光(螢光)的層和來自三重態激子的發光(磷光)的層的層;由有機物形成的層;由無機物形成的層;包括由有機物形成的層和由無機物形成的層的層;包含高分子材料的層;包含低分子材料的層;或者包含高分子材料和低分子材料的層等。然而不侷限於此,作為EL元件可以使用各種元件。
作為電子發射元件的一個例子,有將高電場集中到陰極來抽出電子的元件等。明確而言,作為電子發射元件的一個例子,有主軸(spindle)型、碳奈米管(CNT)型、層疊有金屬-絕緣體-金屬(MIM)型、層疊有金屬-絕緣體-半導體(MIS)型、MOS型、矽型、薄膜二極體型、金剛石型、金屬-絕緣體-半導體-金屬型等的薄膜型、HEED型、EL型、多孔矽型或表面傳導(SCE)型等。然而不侷限於此,可以使用各種元件作為電子發射元件。
在本說明書中,液晶顯示裝置是指具有液晶元件的顯示裝置。液晶顯示裝置根據影像的顯示方法而被分為直觀型、投射型等。另外,液晶顯示裝置還根據像素透射所照射的光還是反射所照射的光而可以被分為透射型、反射型、半透射型。作為液晶元件的一個例子,有利用液晶的光學調變作用來控制光的透射或非透射的元件。該元件可以由一對電極及液晶層構成。另外,液晶的光學調變作用由施加到液晶的電場(包括橫向電場、縱向電場或傾斜方向電場)控制。作為應用於液晶元件的液晶,可以舉出向列液晶、膽甾相(cholesteric)液晶、近晶液晶、盤狀液晶、熱致液晶、溶致液晶、低分子液晶、高分子液晶、聚合物分散型液晶(PDLC)、強介電液晶、反強介電液晶、主鏈型液晶、側鏈型高分子液晶、香蕉型液晶等。
此外,作為液晶顯示裝置的顯示方式,有TN(扭轉向列)模式、STN(超扭轉向列)模式、IPS(平面內切換)模式、FFS(邊緣場切換)模式、MVA(多象限垂直配向)模式、PVA(圖案化垂直配向)模式、ASV(流動超視覺)模式、ASM(軸對稱排列微單元)模式、OCB(光學補償雙折射)模式、ECB(電控雙折射)模式、FLC(鐵電液晶)模式、AFLC(反鐵電液晶)模式、聚合物分散型液晶(PDLC)模式、聚合物網路型液晶(PNLC)模式、賓主模式,藍相(Blue Phase)模式等。
當然、本說明書所揭示之發明不侷限於上述結構例子,可以使用各種結構例子的液晶顯示裝置。
作為電子紙的一個例子,可以使用:利用分子來進行顯示的電子紙(如光學各向異性、染料分子配向等);利用粒子來進行顯示的電子紙(如電泳、粒子移動、粒子旋轉、相變等);藉由使薄膜的一端移動而進行顯示的電子紙;利用分子的發色/相變來進行顯示的電子紙;藉由分子的光吸收而進行顯示的電子紙;電子和電洞相結合而藉由自發光來進行顯示的電子紙;等。明確而言,作為電子紙的一個例子,有微囊型電泳、水平移動型電泳、垂直移動型電泳、球狀扭轉球、磁性扭轉球、圓柱扭轉球方式、帶電色粉、電子粉流體、磁泳型、磁熱敏式、電潤濕、光散射(透明/白濁變化)、膽甾相液晶/光導電層、膽甾相液晶、雙穩態向列液晶、強介電液晶、二色性色素液晶分散型、可動薄膜、利用無色染料的著色和去色、光致變色、電致變色、電沉積、可撓性有機EL等。但是不侷限於此,作為電子紙可以使用各種電子紙。在此,藉由使用微囊型電泳,可以解決遷移粒子的凝集和沉澱即電泳方式的缺點。電子粉流體具有高速反應性、高反射率、廣視角、低耗電量、儲存性等的優點。
作為電漿顯示器的一個例子,有具有如下結構的電漿顯示器等,在該結構中以狹窄的間隔使表面形成有電極的基板和表面形成有電極及微小的槽且在槽內形成有螢光體層的基板對置,並裝入稀有氣體。另外,作為電漿顯示器的一個例子,有具有如下結構的電漿顯示器等,在該結構中使用膜狀的電極從上下夾持電漿管。在玻璃管內密封放電氣體、RGB每一個的螢光體等而得到電漿管。藉由在電極之間施加電壓來產生紫外線,並使螢光體發射光,從而可以進行顯示。本說明書所揭示之發明不侷限於上述結構例子,而可以使用具有各種結構例子的電漿顯示器。
另外,有需要照明裝置的顯示裝置,例如液晶顯示器、利用光柵光閥(GLV)的顯示裝置、利用數位微鏡設備(DMD)的顯示裝置等。作為這些照明裝置,例如可以使用應用EL元件的照明裝置、冷陰極管、熱陰極管、LED、雷射光源、汞燈等。
另外,作為顯示裝置,可以舉出具備包括顯示元件的多個像素的顯示裝置。此時,顯示裝置也可以包括驅動多個像素的週邊驅動電路。顯示裝置的週邊驅動電路既可以是形成在與多個像素同一基板上的電路,又可以是形成在不同的基板上的電路。也可以設置上述兩者的電路作為週邊驅動電路。作為形成在與像素不同的基板上的電路,可以舉出藉由引線接合、凸塊等而配置在具有像素的基板上的電路,所謂藉由玻璃覆晶封裝(COG)連接的IC晶片或者藉由TAB等連接的IC晶片。
藉由使電路的一部分形成在與像素部同一基板之上,可以減少部件個數來縮減成本,或者可以減少與電路部件的連接數來提高可靠性。尤其是,在很多情況下驅動電壓高的部分的電路或者驅動頻率高的部分的電路等的耗電量增大。於是,將該電路形成在與像素部不同的基板(例如,單晶基板)之上,以構成IC晶片。藉由使用該IC晶片,可以防止耗電量的增加。
此外,顯示裝置也可以包括安裝有IC晶片、電阻器、電容器、電感器、電晶體等的可撓性印刷電路(FPC)。此外,顯示裝置可以藉由可撓性印刷電路(FPC)等實現連接,並包括安裝有IC晶片、電阻器、電容器、電感器、電晶體等的印刷線路板(PWB)。另外,顯示裝置也可以包括偏振板或相位差板等的光學片。此外,顯示裝置還包括照明裝置、外殼、聲音輸入輸出裝置、光感測器等。
在本說明書中,一個像素指的是能夠控制亮度的一個要素。例如,一個像素示出一個顏色要素,利用該一個顏色要素顯示亮度。因此,此時,在具有R(紅色)、G(綠色)和B(藍色)的顏色要素彩色顯示裝置中,影像的最小單位由R的像素、G的像素以及B的像素的三個像素構成。但是,顏色要素不侷限於三種顏色,也可以使用三種以上的顏色,並且也可以使用RGB以外的顏色。例如,可以加上白色來採用RGBW(W是白色)。或者,可以對RGB加上例如黃色、藍綠色、紫紅色、翡翠線及朱紅色等的一種以上的顏色。或者,例如,也可以對RGB追加與RGB中的至少一種顏色類似的顏色。例如,可以採用R、G、B1、B2。雖然B1和B2部是藍色,但是波長稍微不同。與此同樣地,可以採用R1、R2、G、B。藉由採用這種顏色要素,可以進行更逼真的顯示。藉由採用這種顏色要素,可以減少耗電量。
在使用多個區域來控制一個顏色要素的亮度的情況下,可以將該多個區域的其中一個用作為一個像素。例如,在進行區域灰度或具有子像素時,每一個顏色要素具有多個控制亮度的區域,有時利用該所有區域顯示灰度。此時可以將控制亮度的區域的其中一個用作為一個像素。此時,一個顏色要素由多個像素所構成。但是,即使在一個顏色要素中具有多個控制亮度的區域,也可以將一個顏色要素用作為一個像素。此時,一個顏色要素由一個像素構成。另外,在使用多個區域來控制一個顏色要素的亮度的情況下,也可以根據像素使有助於顯示的區域的尺寸不同。另外,在每個顏色要素所具有的多個控制亮度的區域中,也可以使供應到各區域的信號稍微不同,從而擴大視角。就是說,每一個顏色要素所具有的多個區域分別具有的像素電極的電位也可以互不相同。其結果是,施加到液晶分子等的顯示元件的電壓根據各像素電極而分別不同。因此,在液晶顯示裝置的情況下,可以擴大視角。另外,也可以每個顏色要素的有助於顯示的區域的尺寸彼此不同。由此,可以實現低耗電量化或顯示元件的長使用壽命化。
另外,在明確地記載“一個像素(三種顏色)”的情況下,將R、G和B三個像素看作一個像素。在明確地記載“一個像素(一種顏色)”的情況下,當每個顏色要素具有多個區域時,可以將該多個區域看作一個像素。
多個像素可以配置(排列)為例如矩陣狀。這裏,像素配置(排列)為矩陣狀的情況不侷限於在縱方向或橫方向上像素排列在直線上的情況。例如在使用三種顏色要素(例如,RGB)進行全彩色顯示的顯示裝置中,作為像素的排列,例如可以舉出條形配置、由三種顏色要素的點構成的三角配置、拜爾(Bayer)配置等。
實施例模式10
本說明書所揭示之發明可以用於各種結構的電晶體。換言之,對電晶體的結構,沒有特別的限制。例如,藉由使用實施例模式7,可以製造具備高孔徑比的像素的顯示裝置。在本實施例模式中,說明電晶體的幾個結構例子。
作為電晶體的一個例子,可以使用具有以非晶矽、多晶矽、微晶(也稱為微晶、奈米晶、半非晶(semi-amorphous))矽等為代表的非單晶半導體膜的薄膜電晶體(TFT)等。當使用TFT時,具有各種優點。例如,因為可以在比使用單晶矽時低的溫度下進行製造,因此可以實現製造成本的縮減或製造裝置的大型化。由於可以將製造裝置大型化,所以可以在大型基板上製造。因此,可以同時製造多個顯示裝置,所以可以以低成本製造。或者,由於製造溫度低,因此可以使用低耐熱性基板。由此,可以在具有透光性的基板上製造電晶體。或者,可以使用形成在具有透光性的基板之上的電晶體來控制顯示元件中的光透射。或者,因為電晶體較薄,所以形成電晶體的膜的一部分能夠透射光。因此,可以提高孔徑比。
另外,當製造多晶矽時,藉由使用催化劑(鎳等),可以進一步提高結晶性,從而可以製造電特性良好的電晶體。其結果是,可以在基板上一體地形成閘極驅動器電路(掃描線驅動電路)、源極電極驅動器電路(信號線驅動電路)以及信號處理電路(信號產生電路、γ(伽馬)校正電路、DA轉換電路等)。
另外,當製造微晶矽時,藉由使用催化劑(鎳等),可以進一步提高結晶性,從而可以製造電特性良好的電晶體。此時,藉由僅進行熱處理而不進行雷射照射,也可以提高結晶性。其結果是,可以在基板之上一體地形成源極電極驅動器電路的一部分(類比開關等)以及閘極驅動器電路(掃描線驅動電路)。再者,當不進行用來實現結晶化的雷射照射時,可以抑制矽結晶性的變化。因此,可以顯示提高了影像品質的影像。但是,可以不使用催化劑(鎳等)而製造多晶矽或微晶矽。
另外,雖然最好在整個面板上使矽的結晶性提高到多晶或微晶等,但是不限定於此。也可以只在面板的一部分區域中提高矽的結晶性。藉由選擇性地照射雷射等,可以選擇性地提高結晶性。例如,也可以只對作為像素以外的區域的週邊電路區照射雷射。或者,也可以只對閘極驅動器電路、源極電極驅動器電路等的區域照射雷射。或者,也可以只對源極電極驅動器電路的一部分(例如,類比開關)的區域照射雷射。其結果是,可以只在需要使電路高速地操作的區域中提高矽的結晶性。因為使像素區域高速地操作是不太重要的,所以即使結晶性不提高,也可以使像素電路操作而不發生問題。藉由採用上述方法,提高結晶性的區域較少,所以可以縮短製造製程。因此,可以提高產率而縮減製造成本。或者,由於可以利用較少的製造裝置進行製造,所以可以縮減製造成本。
另外,作為電晶體的一個例子,可以使用:具有ZnO、a-InGaZnO、SiGe、GaAs、IZO、ITO、SnO、TiO、AlZnSnO(AZTO)等的化合物半導體或氧化物半導體的電晶體;或者將這些化合物半導體或氧化物半導體薄膜化的薄膜電晶體等。由此,可以降低製造溫度,因此例如可以在室溫下製造電晶體。其結果是,可以在低耐熱性基板,例如塑膠基板或薄膜基板等上直接形成電晶體。此外,不僅可以將這些化合物半導體或氧化物半導體用於電晶體的通道部,而且還可以用於其他用途。例如,可以將這些化合物半導體或氧化物半導體用作為佈線、電阻器、像素電極或具有透光性的電極等。由於可以在電晶體的製造過程中形成它們,所以可以縮減成本。
另外,作為電晶體的一個例子,可以使用藉由噴墨法或印刷法形成的電晶體等。由此,可以在室溫下製造電晶體,可以以低真空度製造電晶體,或者可以在大型基板上製造電晶體。因此,由於即使不使用遮罩(光罩)也可以製造電晶體,所以可以容易地改變電晶體的佈局。再者,由於不需要抗蝕劑,所以可以減少材料費用並減少製程數量。或者,因為可以只在需要膜的部分上形成膜,所以與在整個面上形成膜之後進行蝕刻的製造方法相比,不浪費材料,從而可以實現低成本。
另外,作為電晶體的一個例子,可以使用具有有機半導體或碳奈米管的電晶體等。由此,可以在能夠彎曲的基板上形成電晶體。因此,可以增強使用這種基板的半導體裝置的耐衝擊性。
作為電晶體,還可以使用各種結構的電晶體。例如,作為電晶體,可以使用MOS型電晶體、結型電晶體、雙極電晶體等。藉由作為電晶體使用MOS型電晶體,可以減小電晶體尺寸。因此,可以提高電晶體的集成度。藉由作為電晶體使用雙極電晶體,可以使大電流流過。因此,可以使電路高速地操作。此外,也可以將MOS型電晶體和雙極電晶體形成在一個基板之上。由此,可以實現低耗電量化、小型化、高速操作等。
作為電晶體的一個例子,可以採用具有兩個以上的閘極電極的多閘極結構的電晶體。由於當採用多閘極結構時通道區被串聯連接,所以成為多個電晶體串聯連接的結構。因此,藉由採用多閘極結構,可以降低截止電流,提高電晶體的耐壓性(提高可靠性)。或者,藉由利用多閘極結構,當在飽和區域中操作時即使汲極電極和源極電極之間的電壓變化,汲極電極和源極電極之間電流的變化也不太大,從而可以使電壓-電流特性的斜率平坦。當利用斜率平坦的電壓-電流特性時,可以實現理想的電流源電路或電阻值非常高的主動負載。其結果是,可以實現特性良好的差動電路或電流反射鏡電路等。
作為電晶體的一個例子,可以採用在通道上下配置有閘極電極的結構的電晶體。藉由採用在通道上下配置有閘極電極的結構,多個電晶體並聯連接。因此,通道區增加,所以可以增大電流值。或者,藉由採用在通道上下配置有閘極電極的結構,容易產生空乏層,因此可以改善S值。
作為電晶體的一個例子,可以使用將閘極電極配置在通道區上的結構、將閘極電極配置在通道區下的結構、交錯結構、反交錯結構、將通道區分成多個區域的結構、並聯連接通道區的結構或者串聯連接通道區的結構等的電晶體。
另外,作為電晶體的一個例子,還可以採用源極電極、汲極電極重疊於通道區(或其一部分)的結構。藉由採用源極電極、汲極電極重疊於通道區(或其一部分)的結構,可以防止因電荷積存在於通道區的一部分中而導致的操作不穩定。
作為電晶體的一個例子,可以使用設置有高電阻區域的結構。藉由設置高電阻區域,可以降低截止電流或者提高電晶體的耐壓性(提高可靠性)。或者,藉由設置高電阻區域,當在飽和區域中操作時,即使汲極電極-源極電極之間的電壓變化,汲極電極-源極電極之間的電流的變化也不太大,從而可以使電壓-電流特性的斜率平坦。
可以使用各種基板形成電晶體。對基板的種類沒有特別的限制。作為該基板的一個例子,有半導體基板(例如,單晶基板或矽基板)、SOI基板、玻璃基板、石英基板、塑膠基板、金屬基板、不鏽鋼基板、具有不鏽鋼箔的基板、鎢基板、具有鎢箔的基板、可撓性基板、貼合薄膜、包含纖維狀的材料的紙或者基材薄膜等。作為玻璃基板的一個例子,有鋇硼矽酸鹽玻璃、鋁硼矽酸鹽玻璃或鈉鈣玻璃等。作為可撓性基板的一個例子,有以聚對苯二甲酸乙二醇酯(PET)、聚萘二甲酸乙二醇酯(PEN)、聚醚碸(PES)為代表的塑膠或丙烯酸樹脂等的具有可撓性的合成樹脂等。作為貼合薄膜的一個例子,有聚丙烯、聚酯、乙烯基、聚氟化乙烯、氯乙烯等。作為基材薄膜的一個例子,有聚酯、聚醯胺、聚醯亞胺、無機蒸鍍薄膜或紙類等。尤其是,藉由使用半導體基板、單晶基板或SOI基板等製造電晶體,可以製造特性、尺寸或形狀等的變化性小、電流能力高且尺寸小的電晶體。當利用上述電晶體構成電路時,可以實現電路的低耗電量化或電路的高集成化。
也可以使用某個基板來形成電晶體,然後將電晶體轉置到另一基板之上,而在另一基板之上配置電晶體。作為轉置電晶體的基板的一個例子,不僅可以使用上述可以形成電晶體的基板,還可以使用紙基板、玻璃紙基板、石材基板、木材基板、布基板(包括天然纖維(絲、棉、麻)、合成纖維(尼龍、聚氨酯、聚酯)或再生纖維(醋酯纖維、銅氨纖維、人造纖維、再生聚酯)等)、皮革基板、橡皮基板等。藉由使用上述基板,可以實現特性良好的電晶體的形成、耗電量少的電晶體的形成、具有高耐久性的裝置的製造、耐熱性的提高、輕量化或薄型化。
在此,電晶體是指至少具有包括閘極、汲極電極、源極電極的三個端子的元件,在汲極區和源極區之間具有通道區,並能夠藉由汲極區、通道區以及源極區使電流流過。在此,因為源極電極和汲極電極根據電晶體的結構或操作條件等而變化,因此很難限定哪個是源極電極或汲極電極。因此,有時不將用作為源極電極的區域及用作為汲極電極的區域稱為源極電極或汲極電極。在此情況下,作為一個例子,有時將源極電極或汲極電極的其中一者標記為第一端子、第一電極或第一區域,並且將源極電極或汲極電極的另一者標記為第二端子、第二電極或第二區域。
另外,電晶體也可以是至少具有包括基極、發射極和集電極的三個端子的元件。在此情況下也同樣地,作為一個例子,有時將發射極或集電極的其中一者標記為第一端子、第一電極或第一區域,並且將發射極或集電極的另一者標記為第二端子、第二電極或第二區域。另外,當作為電晶體使用雙極電晶體時,也可以將“閘極”稱為“基極”。
閘極是指包括閘極電極和閘極佈線(也稱為閘極線、閘極信號線、掃描線、掃描信號線等)的整體,或者是指這些中的一部分。閘極電極指的是藉由閘極絕緣膜與形成通道區的半導體重疊的部分的導電膜。此外,閘極電極的一部分也可以藉由閘極絕緣膜與高電阻區域或源極區(或汲極區)相重疊。閘極佈線是指用來連接各電晶體的閘極電極之間的佈線、用來連接各像素所具有的閘極電極之間的佈線或用來連接閘極電極和其他佈線的佈線。
也有用作為閘極電極並用作為閘極佈線的部分(區域、導電膜、佈線等)。這種部分(區域、導電膜、佈線等)可以稱為閘極電極或閘極佈線。換言之,也有無法明確區別閘極電極和閘極佈線的區域。例如,在通道區與延伸而配置的閘極佈線的一部分相重疊的情況下,該部分(區域、導電膜、佈線等)不僅用作為閘極佈線,而且還用作為閘極電極。因此,可以將這種部分(區域、導電膜、佈線等)稱為閘極電極或閘極佈線。
另外,也可以將使用與閘極電極相同的材料形成且形成與閘極電極相同的島而連接的部分(區域、導電膜、佈線等)稱為閘極電極。與此同樣,也可以將使用與閘極佈線相同的材料形成且形成與閘極佈線相同的島而連接的部分(區域、導電膜、佈線等)稱為閘極佈線。嚴格而言,有時這種部分(區域、導電膜、佈線等)不與通道區重疊,或者,不具有與其他閘極電極連接的功能。但是,因製造時的條件等關係而具有由與閘極電極或閘極佈線相同的材料形成且形成與閘極電極或閘極佈線相同的島而連接的部分(區域、導電膜、佈線等)。因此,也可以將這種部分(區域、導電膜、佈線等)稱為閘極電極或閘極佈線。
例如,在多重閘極結構的電晶體中,在很多情況下一個閘極電極和其他的閘極電極藉由由與閘極電極相同的材料形成的導電膜連接。此時,可以將用來連接閘極電極和閘極電極的部分(區域、導電膜、佈線等)稱為閘極佈線。或者,由於也可以將多重閘極結構的電晶體看作一個電晶體,所以也可以稱為閘極電極。換言之,也可以將由與閘極電極或閘極佈線相同的材料形成且形成與閘極電極或閘極佈線相同的島而連接的部分(區域、導電膜、佈線等)稱為閘極電極或閘極佈線。作為另一個例子,也可以將連接閘極電極和閘極佈線的部分的導電膜的由與閘極電極或閘極佈線不同的材料形成的導電膜稱為閘極電極或閘極佈線。
另外,閘極端子是指閘極電極的部分(區域、導電膜、佈線等)或與閘極電極電連接的部分(區域、導電膜、佈線等)中的一部分。
在將某個佈線稱為閘極佈線、閘極線、閘極信號線、掃描線、掃描信號線等時,該佈線有時不連接到電晶體的閘極。在此情況下,閘極佈線、閘極線、閘極信號線、掃描線或掃描信號線有可能是指由與電晶體的閘極相同的層形成的佈線、由與電晶體的閘極相同的材料形成的佈線或與電晶體的閘極同時形成的佈線等。作為一個例子,有儲存電容佈線、電極線、基準電位供給佈線等。
源極電極是指包括源極區、源極電極、源極佈線(也稱為源極線、源極信號線、資料線、資料信號線等)的整體,或者是指這些中的一部分。源極區是指包含很多P型雜質(硼或鎵等)或N型雜質(磷或砷等)的半導體區域。因此,當P型雜質或N型雜質的濃度低的低濃度雜質區域是電阻高的高電阻區域時,在很多情況下不被包括在源極區中。源極電極是指使用與源極區不相同的材料形成並與源極區電連接而配置的部分的導電層。但是,源極電極有時包括源極區而被稱為源極電極。源極電極佈線是指用來連接各電晶體的源極電極之間的佈線、用來連接各像素所具有的源極電極之間的佈線或用來連接源極電極和其他佈線的佈線。
另外,也有用作為源極電極和源極電極佈線的部分(區域、導電膜、佈線等)。可以將這種部分(區域、導電膜、佈線等)稱為源極電極或源極電極佈線。換言之,也有不可明確區別源極電極和源極電極佈線的區域。例如,在源極區與延伸而配置的源極電極佈線的一部分重疊的情況下,該部分(區域、導電膜、佈線等)不僅用作為源極電極佈線,而且還用作為源極電極。因此,可以將這種部分(區域、導電膜、佈線等)稱為源極電極或源極電極佈線。
另外,也可以將使用與源極電極相同的材料形成且形成與源極電極相同的島而連接的部分(區域、導電膜、佈線等)、連接源極電極和源極電極的部分(區域、導電膜、佈線等)以及與源極區重疊的部分稱為源極電極。與此相同,也可以將使用與源極電極佈線相同的材料形成且形成與源極電極佈線相同的島而連接的區域稱為源極電極佈線。嚴格而言,該部分(區域、導電膜、佈線等)有時不具有與其他源極電極連接的功能。但是,因製造時的條件等的關係而具有使用與源極電極或源極電極佈線相同的材料形成且與源極電極或源極電極佈線連接的部分(區域、導電膜、佈線等)。因此,也可以將該種部分(區域、導電膜、佈線等)稱為源極電極或源極電極佈線。
例如,也可以將連接源極電極和源極電極佈線的部分的導電膜且使用與源極電極或源極電極佈線不同的材料形成的導電膜稱為源極電極或源極電極佈線。
另外,源極端子是指源極區、源極電極、與源極電極電連接的部分(區域、導電膜、佈線等)中的一部分。
另外,在將某個佈線稱為源極佈線、源極線、源極信號線、資料線、資料信號線等的情況下,該佈線有時不連接到電晶體的源極電極(汲極電極)。在此情況下,有時源極佈線、源極線、源極信號線、資料線、資料信號線是指使用與電晶體的源極電極(汲極電極)相同的層形成的佈線、使用與電晶體的源極電極(汲極電極)相同的材料形成的佈線或與電晶體的源極電極(汲極電極)同時形成的佈線。作為一個例子,可以舉出儲存電容佈線、電源線、基準電位供給佈線等。
汲極電極的說明與源極電極的說明同樣,因此援用源極電極的說明。
本申請案基於2009年9月4日在日本專利局受理的日本專利申請案序列號2009-205136而製作,所述申請案之內容包括在本說明書中。
101...基板
102...電路
103...電路
104...電路
105...絕緣層
106...導電層
107...媒體
108...基板
109...導電層
202...絕緣層
203...半導體層
205...絕緣層
206...導電層
207...電晶體
208...電容器
209...電容器
201a、201aa、201ab、201b、201ba、201bb、201c、201ca、201cb、201da、201db、201eb、201fb...導電層
203a...半導體層
204a、204aa、204ab、204b、204ba、204bb、204c、204ca、204cb、204d、204da、204db、204e、204ea、204eb、204fb、204gb、204hb...導電層
206a...導電層
在附圖中:
圖1是說明顯示裝置的結構例子的剖面圖;
圖2是說明顯示裝置的結構例子的剖面圖;
圖3是說明顯示裝置的結構例子的剖面圖;
圖4是說明顯示裝置的結構例子的剖面圖;
圖5是說明顯示裝置的結構例子的剖面圖;
圖6是說明顯示裝置的結構例子的剖面圖;
圖7是說明顯示裝置的結構例子的剖面圖;
圖8是說明顯示裝置的結構例子的剖面圖;
圖9是說明顯示裝置的結構例子的剖面圖;
圖10是說明顯示裝置的結構例子的剖面圖;
圖11是說明顯示裝置的結構例子的剖面圖;
圖12是說明顯示裝置的結構例子的剖面圖;
圖13是說明顯示裝置的結構例子的剖面圖;
圖14是說明顯示裝置的結構例子的剖面圖;
圖15是說明顯示裝置的結構例子的剖面圖;
圖16是說明顯示裝置的結構例子的剖面圖;
圖17A至圖17C是說明圖16的顯示裝置的操作的一個例子的電路圖;
圖18A至圖18C是說明圖16的顯示裝置的操作的一個例子的電路圖;
圖19A至圖19C是說明圖16的顯示裝置的操作的一個例子的電路圖;
圖20A至圖20C是說明圖16的顯示裝置的操作的一個例子的電路圖;
圖21A至圖21E是說明顯示裝置的結構例子的電路圖;
圖22A至圖22D是說明顯示裝置的結構例子的電路圖;
圖23是說明顯示裝置的操作的一個例子的電路圖;
圖24是說明顯示裝置的操作的一個例子的電路圖;
圖25是說明顯示裝置的操作的一個例子的電路圖
圖26是說明顯示裝置的操作的一個例子的電路圖;
圖27是說明顯示裝置的操作的一個例子的電路圖;
圖28A至圖28D是說明顯示裝置的結構例子的電路圖;
圖29是說明顯示裝置的結構例子的電路圖;
圖30是說明顯示裝置的結構例子的電路圖;
圖31是說明顯示裝置的結構例子的電路圖;
圖32是說明顯示裝置的結構例子的平面圖;
圖33是說明顯示裝置的結構例子的平面圖;
圖34A是說明顯示裝置的結構例子的平面圖;圖34B和圖34C是說明顯示裝置的結構例子的剖面圖;
圖35是說明顯示裝置的結構例子的剖面圖;
圖36是說明顯示裝置的結構例子的剖面圖;
圖37A1和圖37A2是說明顯示裝置的結構例子的平面圖;圖37B和圖37C是說明顯示裝置的結構例子的剖面圖;
圖38A至圖38F是說明顯示裝置的製造方法的一個例子的剖面圖;
圖39A至圖39E是說明顯示裝置的製造方法的結構例子的剖面圖;
圖40A至圖40H是說明電子裝置的結構例子的圖形;
圖41A至圖41D是說明電子裝置的結構例子的圖形;圖41E至圖41H是說明顯示裝置的應用例子的圖形;
圖42是說明顯示裝置的結構例子的電路圖;
圖43是說明顯示裝置的結構例子的電路圖。
102...電路
103...電路
104...電路
1601...佈線
1602...開關
1603...反相器
1604...電容器
1605...電容器
1606...開關
1607...開關
1608...佈線
1609...佈線
1610...佈線
1611...佈線
1612...電容器
1613...顯示元件
1614...佈線
1615...佈線

Claims (9)

  1. 一種顯示裝置,包括:顯示元件,包括像素電極;第一電路,係組構成控制影像信號的輸入;第二電路,係組構成保持該影像信號;以及第三電路,係組構成使供應至該顯示元件之電壓的極性反轉,其中,該第一電路、該第二電路和該第三電路各自包括電晶體,其中,該電晶體包括閘極電極、源極電極、汲極電極、通道層、和佈線,其中,該閘極電極、該源極電極、該汲極電極、和該佈線各自係使用透光材料來予以形成的,其中,該通道層包括氧化物半導體,並且其中,該像素電極與該第一電路、該第二電路和該第三電路重疊。
  2. 如申請專利範圍第1項的顯示裝置,還包括:第四電路,其中,該第一電路、該第二電路、該第三電路和該顯示元件係位於像素部中,其中,該第四電路係組構成控制該像素部,並且其中,該第四電路係使用與該透光材料不同的材料來予以形成的。
  3. 一種顯示裝置,包括: 第一電路,包括:第一電晶體;第二電路,包括:第一電容器;第二電容器;以及反相器,包括電連接到該第一電容器的輸入端子和電連接到該第二電容器的輸出端子;第三電路,包括:第二電晶體,包括電連接到該第一電容器的控制端子;以及第三電晶體,包括電連接到該第二電容器的控制端子;以及顯示元件,包括電連接到該第二電晶體及該第三電晶體的像素電極,其中,影像信號經由該第一電晶體而被輸入到該第一電容器和該第二電容器,以及其中,該第三電路係組構成使供應至該顯示元件之電壓的極性反轉,其中,該第一電晶體、該第二電晶體和該第三電晶體各自包括閘極電極、源極電極、汲極電極、通道層、和佈線,其中,該閘極電極、該源極電極、該汲極電極、和該佈線各自係使用透光材料來予以形成的,其中,該通道層包括氧化物半導體,並且 其中,該像素電極與該第一電路、該第二電路和該第三電路重疊。
  4. 如申請專利範圍第3項的顯示裝置,還包括:第一佈線,係經由該第一電晶體而被電連接到該第一電容器;第二佈線;以及第三佈線,係經由該第二電晶體及該第三電晶體而被電連接到該第二佈線,其中,該第一佈線、該第二佈線和該第三佈線各自係使用透光材料來予以形成的。
  5. 如申請專利範圍第3項的顯示裝置,還包括:第一佈線,係經由該第一電晶體而被電連接到該第一電容器;第二佈線;以及第三佈線,係經由該第二電晶體及該第三電晶體而被電連接到該第二佈線,其中,該影像信號被輸入到該第一佈線,並且其中,該第一佈線、該第二佈線和該第三佈線各自係使用透光材料來予以形成的。
  6. 如申請專利範圍第3項的顯示裝置,其中,該像素電極、該第一電容器、該第二電容器及該反相器各自包括透光層,並且其中,該像素電極係配置在該第一電晶體、該第二電晶體、該第三電晶體、該第一電容器、該第二電容器及該 反相器的上方。
  7. 如申請專利範圍第3項的顯示裝置,還包括:第四電路,係電連接到該第一電路,其中,該像素電極、該第一電容器、該第二電容器及該反相器各自包括透光層,並且其中,該第四電路包括與該透光層不同的層。
  8. 如申請專利範圍第1或3項的顯示裝置,還包括:源極信號線;閘極信號線;電容線;以及電源線,其中,該源極信號線、該閘極信號線、該電容線、和該電源線各自係使用透光材料來予以形成的。
  9. 一種包括如申請專利範圍第1或3項的顯示裝置以及操作開關的電子裝置。
TW099129686A 2009-09-04 2010-09-02 顯示裝置及電子裝置 TWI529688B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009205136 2009-09-04

Publications (2)

Publication Number Publication Date
TW201207826A TW201207826A (en) 2012-02-16
TWI529688B true TWI529688B (zh) 2016-04-11

Family

ID=43647384

Family Applications (11)

Application Number Title Priority Date Filing Date
TW105112626A TWI605441B (zh) 2009-09-04 2010-09-02 顯示裝置及電子裝置
TW108147658A TWI708228B (zh) 2009-09-04 2010-09-02 顯示裝置及電子裝置
TW107110103A TWI634538B (zh) 2009-09-04 2010-09-02 顯示裝置及電子裝置
TW109129921A TWI726805B (zh) 2009-09-04 2010-09-02 顯示裝置及電子裝置
TW111131346A TWI803414B (zh) 2009-09-04 2010-09-02 顯示裝置及電子裝置
TW110110682A TWI764644B (zh) 2009-09-04 2010-09-02 顯示裝置及電子裝置
TW107120809A TW201901647A (zh) 2009-09-04 2010-09-02 顯示裝置及電子裝置
TW105101715A TWI541792B (zh) 2009-09-04 2010-09-02 顯示裝置及電子裝置
TW106129014A TWI626635B (zh) 2009-09-04 2010-09-02 顯示裝置及電子裝置
TW111114093A TWI778927B (zh) 2009-09-04 2010-09-02 顯示裝置及電子裝置
TW099129686A TWI529688B (zh) 2009-09-04 2010-09-02 顯示裝置及電子裝置

Family Applications Before (10)

Application Number Title Priority Date Filing Date
TW105112626A TWI605441B (zh) 2009-09-04 2010-09-02 顯示裝置及電子裝置
TW108147658A TWI708228B (zh) 2009-09-04 2010-09-02 顯示裝置及電子裝置
TW107110103A TWI634538B (zh) 2009-09-04 2010-09-02 顯示裝置及電子裝置
TW109129921A TWI726805B (zh) 2009-09-04 2010-09-02 顯示裝置及電子裝置
TW111131346A TWI803414B (zh) 2009-09-04 2010-09-02 顯示裝置及電子裝置
TW110110682A TWI764644B (zh) 2009-09-04 2010-09-02 顯示裝置及電子裝置
TW107120809A TW201901647A (zh) 2009-09-04 2010-09-02 顯示裝置及電子裝置
TW105101715A TWI541792B (zh) 2009-09-04 2010-09-02 顯示裝置及電子裝置
TW106129014A TWI626635B (zh) 2009-09-04 2010-09-02 顯示裝置及電子裝置
TW111114093A TWI778927B (zh) 2009-09-04 2010-09-02 顯示裝置及電子裝置

Country Status (5)

Country Link
US (8) US9257082B2 (zh)
JP (12) JP5581151B2 (zh)
KR (10) KR101746198B1 (zh)
CN (2) CN102013228A (zh)
TW (11) TWI605441B (zh)

Families Citing this family (116)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101812683B1 (ko) * 2009-10-21 2017-12-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 제작방법
CN102906804B (zh) * 2010-05-24 2014-03-12 夏普株式会社 薄膜晶体管基板及其制造方法
JP2012151453A (ja) * 2010-12-28 2012-08-09 Semiconductor Energy Lab Co Ltd 半導体装置および半導体装置の駆動方法
JP5946683B2 (ja) * 2011-04-22 2016-07-06 株式会社半導体エネルギー研究所 半導体装置
TWI671911B (zh) * 2011-05-05 2019-09-11 日商半導體能源研究所股份有限公司 半導體裝置及其製造方法
TWI536502B (zh) * 2011-05-13 2016-06-01 半導體能源研究所股份有限公司 記憶體電路及電子裝置
KR101889383B1 (ko) * 2011-05-16 2018-08-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 프로그래머블 로직 디바이스
JP6013680B2 (ja) * 2011-05-20 2016-10-25 株式会社半導体エネルギー研究所 半導体装置
US8804344B2 (en) * 2011-06-10 2014-08-12 Scott Moncrieff Injection molded control panel with in-molded decorated plastic film
US8878589B2 (en) 2011-06-30 2014-11-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method thereof
CN103765306B (zh) * 2011-08-10 2016-08-31 夏普株式会社 液晶显示装置和液晶显示装置的制造方法
JP6064353B2 (ja) * 2011-09-27 2017-01-25 凸版印刷株式会社 薄膜トランジスタの製造方法
US8736315B2 (en) 2011-09-30 2014-05-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP6099372B2 (ja) 2011-12-05 2017-03-22 株式会社半導体エネルギー研究所 半導体装置及び電子機器
JP2013206919A (ja) * 2012-03-27 2013-10-07 Sony Corp 薄膜トランジスタおよびその製造方法ならびに表示装置
US9419146B2 (en) 2012-01-26 2016-08-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US8988152B2 (en) * 2012-02-29 2015-03-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR20130105392A (ko) * 2012-03-14 2013-09-25 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US20150048360A1 (en) * 2012-03-21 2015-02-19 Sharp Kabushiki Kaisha Semiconductor device and semiconductor device manufacturing method
US20130265069A1 (en) * 2012-04-10 2013-10-10 Shenzhen China Star Optoelectronics Technology Co. Ltd. Liquid Crystal Panel, Liquid Crystal Module, and Method Of Determining Reason Behind Bad Display
KR102254731B1 (ko) 2012-04-13 2021-05-20 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
DE102013207324A1 (de) * 2012-05-11 2013-11-14 Semiconductor Energy Laboratory Co., Ltd. Halbleitervorrichtung und elektronisches Gerät
KR102164990B1 (ko) * 2012-05-25 2020-10-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 기억 소자의 구동 방법
WO2014013959A1 (en) 2012-07-20 2014-01-23 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device
CN102790012A (zh) * 2012-07-20 2012-11-21 京东方科技集团股份有限公司 阵列基板的制造方法及阵列基板、显示装置
JP2014045175A (ja) * 2012-08-02 2014-03-13 Semiconductor Energy Lab Co Ltd 半導体装置
JP2014199899A (ja) * 2012-08-10 2014-10-23 株式会社半導体エネルギー研究所 半導体装置
JP2014038911A (ja) * 2012-08-13 2014-02-27 Sony Corp 薄膜トランジスタおよびその製造方法、並びに表示装置および電子機器
JP2014067867A (ja) * 2012-09-26 2014-04-17 Toppan Printing Co Ltd 薄膜トランジスタ及びディスプレイパネル
KR102241249B1 (ko) 2012-12-25 2021-04-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 저항 소자, 표시 장치, 및 전자기기
KR102370069B1 (ko) * 2012-12-25 2022-03-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
CN110137181A (zh) * 2012-12-28 2019-08-16 株式会社半导体能源研究所 半导体装置及半导体装置的制造方法
TWI607510B (zh) * 2012-12-28 2017-12-01 半導體能源研究所股份有限公司 半導體裝置及半導體裝置的製造方法
KR102109166B1 (ko) 2013-01-15 2020-05-12 삼성디스플레이 주식회사 박막 트랜지스터 및 이를 구비하는 표시 기판
JP6186757B2 (ja) * 2013-03-06 2017-08-30 セイコーエプソン株式会社 電気光学装置及び電子機器
JP6300589B2 (ja) 2013-04-04 2018-03-28 株式会社半導体エネルギー研究所 半導体装置の作製方法
US9704894B2 (en) * 2013-05-10 2017-07-11 Semiconductor Energy Laboratory Co., Ltd. Display device including pixel electrode including oxide
KR102290801B1 (ko) * 2013-06-21 2021-08-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
JP6406926B2 (ja) 2013-09-04 2018-10-17 株式会社半導体エネルギー研究所 半導体装置
JP6345544B2 (ja) * 2013-09-05 2018-06-20 株式会社半導体エネルギー研究所 半導体装置の作製方法
US10008513B2 (en) 2013-09-05 2018-06-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
TWI550332B (zh) * 2013-10-07 2016-09-21 電子墨水加利福尼亞有限責任公司 用於彩色顯示裝置的驅動方法
JP6433757B2 (ja) * 2013-10-31 2018-12-05 株式会社半導体エネルギー研究所 半導体装置、表示装置、電子機器
CN103560110B (zh) * 2013-11-22 2016-02-17 京东方科技集团股份有限公司 一种阵列基板及其制备方法、显示装置
JP6506545B2 (ja) * 2013-12-27 2019-04-24 株式会社半導体エネルギー研究所 半導体装置
US9577110B2 (en) * 2013-12-27 2017-02-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including an oxide semiconductor and the display device including the semiconductor device
JP6330220B2 (ja) * 2014-03-27 2018-05-30 株式会社Joled 表示装置、電子機器および基板
KR20150116942A (ko) * 2014-04-08 2015-10-19 삼성디스플레이 주식회사 용기 덮개 겸용 표시 장치
US9768315B2 (en) * 2014-04-18 2017-09-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and display device having the same
JP6368139B2 (ja) * 2014-05-07 2018-08-01 株式会社半導体エネルギー研究所 タッチセンサ
WO2015174517A1 (ja) * 2014-05-16 2015-11-19 国立大学法人名古屋工業大学 p型酸化亜鉛膜の製造方法
CN203983289U (zh) 2014-06-17 2014-12-03 京东方科技集团股份有限公司 薄膜晶体管、阵列基板及显示装置
JP6436660B2 (ja) 2014-07-07 2018-12-12 三菱電機株式会社 薄膜トランジスタ基板およびその製造方法
US9869917B2 (en) * 2014-08-07 2018-01-16 Sharp Kabushiki Kaisha Active matrix substrate and method for manufacturing the same
US9766517B2 (en) * 2014-09-05 2017-09-19 Semiconductor Energy Laboratory Co., Ltd. Display device and display module
WO2016034984A1 (en) * 2014-09-05 2016-03-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, driver ic, display device, and electronic device
US20160155849A1 (en) 2014-12-02 2016-06-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, method for manufacturing semiconductor device, module, and electronic device
CN107111985B (zh) * 2014-12-29 2020-09-18 株式会社半导体能源研究所 半导体装置以及包括该半导体装置的显示装置
US9633710B2 (en) 2015-01-23 2017-04-25 Semiconductor Energy Laboratory Co., Ltd. Method for operating semiconductor device
JP6517535B2 (ja) * 2015-02-25 2019-05-22 エルジー ディスプレイ カンパニー リミテッド シリコン系薄膜半導体装置、およびシリコン系薄膜半導体装置の製造方法
JP6630720B2 (ja) 2015-03-03 2020-01-15 株式会社半導体エネルギー研究所 表示装置
TWI686870B (zh) * 2015-03-03 2020-03-01 日商半導體能源研究所股份有限公司 半導體裝置、顯示裝置及使用該顯示裝置之電子裝置
US10008609B2 (en) * 2015-03-17 2018-06-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, method for manufacturing the same, or display device including the same
JP6662665B2 (ja) * 2015-03-19 2020-03-11 株式会社半導体エネルギー研究所 液晶表示装置及び該液晶表示装置を用いた電子機器
CN104820514B (zh) * 2015-04-01 2017-05-10 上海中航光电子有限公司 触控显示面板及其驱动方法
US10372274B2 (en) 2015-04-13 2019-08-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and touch panel
US10671204B2 (en) * 2015-05-04 2020-06-02 Semiconductor Energy Laboratory Co., Ltd. Touch panel and data processor
EP3125296B1 (en) * 2015-07-30 2020-06-10 Ricoh Company, Ltd. Field-effect transistor, display element, image display device, and system
JP6636755B2 (ja) * 2015-09-09 2020-01-29 株式会社半導体エネルギー研究所 半導体装置
KR102465559B1 (ko) 2015-12-28 2022-11-11 엘지디스플레이 주식회사 박막 트랜지스터 기판 및 이를 이용한 표시장치
KR102568632B1 (ko) 2016-04-07 2023-08-21 삼성디스플레이 주식회사 트랜지스터 표시판, 그 제조 방법 및 이를 포함하는 표시 장치
KR102587229B1 (ko) 2016-04-22 2023-10-12 삼성디스플레이 주식회사 표시 장치
CN106057141A (zh) * 2016-05-04 2016-10-26 深圳市华星光电技术有限公司 伽马参考电压产生电路以及显示器
KR102623624B1 (ko) * 2016-05-18 2024-01-10 삼성디스플레이 주식회사 트랜지스터 표시판 및 그 제조 방법
KR102457244B1 (ko) 2016-05-19 2022-10-21 삼성디스플레이 주식회사 표시 장치
JP6724548B2 (ja) * 2016-05-25 2020-07-15 凸版印刷株式会社 薄膜トランジスタアレイ基板のパターン形成方法
TWI575732B (zh) * 2016-05-25 2017-03-21 友達光電股份有限公司 畫素結構及其顯示面板
US10615187B2 (en) * 2016-07-27 2020-04-07 Semiconductor Energy Laboratory Co., Ltd. Transistor, semiconductor device, and electronic device
KR102626961B1 (ko) * 2016-07-27 2024-01-17 엘지디스플레이 주식회사 하이브리드 타입의 박막 트랜지스터 및 이를 이용한 유기발광 표시장치
JP7163772B2 (ja) 2016-08-23 2022-11-01 凸版印刷株式会社 有機薄膜トランジスタとその製造方法および画像表示装置
TW201817014A (zh) * 2016-10-07 2018-05-01 日商半導體能源研究所股份有限公司 顯示裝置及電子裝置
JP2018074076A (ja) * 2016-11-02 2018-05-10 株式会社ジャパンディスプレイ 表示装置
US20180145096A1 (en) * 2016-11-23 2018-05-24 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device
KR102676858B1 (ko) 2016-12-16 2024-06-19 엘지디스플레이 주식회사 전계발광 표시장치
WO2018122665A1 (en) 2016-12-27 2018-07-05 Semiconductor Energy Laboratory Co., Ltd. Display panel, display device, input/output device, and data processing device
CN110326114B (zh) * 2017-02-28 2022-04-22 夏普株式会社 Tft基板、具备tft基板的扫描天线以及tft基板的制造方法
WO2018186281A1 (ja) * 2017-04-06 2018-10-11 シャープ株式会社 Tft基板およびtft基板を備えた走査アンテナ
US11114470B2 (en) 2017-06-02 2021-09-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, electronic component, and electronic device
US10665604B2 (en) 2017-07-21 2020-05-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, semiconductor wafer, memory device, and electronic device
KR102341412B1 (ko) * 2017-08-29 2021-12-22 삼성디스플레이 주식회사 표시 장치
JP6558420B2 (ja) * 2017-09-27 2019-08-14 セイコーエプソン株式会社 電気光学装置及び電子機器
US10573254B2 (en) * 2017-10-05 2020-02-25 Innolux Corporation Memory in pixel display device with low power consumption
JP6853770B2 (ja) * 2017-11-30 2021-03-31 株式会社Joled 半導体装置および表示装置
WO2019123101A1 (ja) * 2017-12-22 2019-06-27 株式会社半導体エネルギー研究所 表示パネル、表示装置、入出力装置、情報処理装置
CN107958656B (zh) * 2018-01-08 2019-07-02 武汉华星光电技术有限公司 Goa电路
JP7165735B2 (ja) * 2018-01-11 2022-11-04 サイマー リミテッド ライアビリティ カンパニー Duv光源、放電チャンバ及びその動作方法
KR102637791B1 (ko) * 2018-02-13 2024-02-19 삼성디스플레이 주식회사 디스플레이 장치
TWI650748B (zh) * 2018-03-02 2019-02-11 友達光電股份有限公司 顯示面板及顯示面板的驅動方法
US20190280051A1 (en) * 2018-03-09 2019-09-12 Int Tech Co., Ltd. Electroluminescent display integrated with touch sensor and method of forming the same
JP6888581B2 (ja) 2018-04-11 2021-06-16 株式会社デンソー 半導体装置およびその製造方法
KR102670405B1 (ko) * 2018-05-09 2024-05-30 엘지디스플레이 주식회사 전계발광표시장치
WO2020039291A1 (ja) * 2018-08-21 2020-02-27 株式会社半導体エネルギー研究所 表示装置および電子機器
JP2020052217A (ja) * 2018-09-26 2020-04-02 株式会社ジャパンディスプレイ 表示装置及び電子看板
CN109336047B (zh) * 2018-10-08 2020-07-28 东北大学 一种基于mems工艺的多层结构离子源芯片及质谱分析进样系统
KR20200052592A (ko) * 2018-11-07 2020-05-15 엘지디스플레이 주식회사 박막 트랜지스터를 포함하는 표시장치 및 그 제조방법
US11289475B2 (en) * 2019-01-25 2022-03-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method of semiconductor device
KR20190051917A (ko) 2019-04-26 2019-05-15 변상범 삼각형 구조를 갖는 리액터 제작 방법
CN110189639B (zh) * 2019-06-28 2020-12-04 昆山国显光电有限公司 显示基板、显示面板及显示装置
GB2587793B (en) * 2019-08-21 2023-03-22 Pragmatic Printing Ltd Electronic circuit comprising transistor and resistor
US11379231B2 (en) 2019-10-25 2022-07-05 Semiconductor Energy Laboratory Co., Ltd. Data processing system and operation method of data processing system
JP7066672B2 (ja) * 2019-12-19 2022-05-13 株式会社半導体エネルギー研究所 半導体装置
CN111293178A (zh) * 2020-02-21 2020-06-16 合肥鑫晟光电科技有限公司 一种薄膜晶体管及其制备方法
CN113570844B (zh) * 2020-04-28 2022-09-09 清华大学 激光遥控开关系统
CN112258987B (zh) * 2020-10-23 2022-06-21 合肥维信诺科技有限公司 透光显示面板和显示装置
US20230261060A1 (en) 2022-02-15 2023-08-17 Taiwan Semiconductor Manufacturing Company Limited Germanium tin oxide-containing semiconductor device and methods for forming the same
TWI828127B (zh) 2022-04-27 2024-01-01 元太科技工業股份有限公司 觸控顯示裝置

Family Cites Families (213)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58198084A (ja) 1982-05-14 1983-11-17 セイコーインスツルメンツ株式会社 表示素子
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0282221A (ja) 1988-09-20 1990-03-22 Seiko Epson Corp 電気光学素子の配線方法
JPH07113728B2 (ja) 1989-05-26 1995-12-06 シャープ株式会社 アクティブマトリクス基板
US5162901A (en) 1989-05-26 1992-11-10 Sharp Kabushiki Kaisha Active-matrix display device with added capacitance electrode wire and secondary wire connected thereto
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
JPH06202156A (ja) * 1992-12-28 1994-07-22 Sharp Corp ドライバーモノリシック駆動素子
JPH06326310A (ja) 1993-05-14 1994-11-25 Toshiba Corp アクティブマトリクス型表示装置
JPH07253764A (ja) 1994-03-15 1995-10-03 Sharp Corp 液晶表示装置
JP3630489B2 (ja) 1995-02-16 2005-03-16 株式会社東芝 液晶表示装置
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
WO1997006554A2 (en) 1995-08-03 1997-02-20 Philips Electronics N.V. Semiconductor device provided with transparent switching element
US5945972A (en) 1995-11-30 1999-08-31 Kabushiki Kaisha Toshiba Display device
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JP3533074B2 (ja) 1997-10-20 2004-05-31 日本電気株式会社 Vram機能内蔵のledパネル
JP4663829B2 (ja) 1998-03-31 2011-04-06 三菱電機株式会社 薄膜トランジスタおよび該薄膜トランジスタを用いた液晶表示装置
JP2006237624A (ja) * 1998-06-12 2006-09-07 Semiconductor Energy Lab Co Ltd 半導体装置及びインバータ回路
JP2001051292A (ja) 1998-06-12 2001-02-23 Semiconductor Energy Lab Co Ltd 半導体装置および半導体表示装置
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
JP2000235355A (ja) 1999-02-15 2000-08-29 Sony Corp 電気光学装置、電気光学装置用の駆動基板、及びこれらの製造方法
JP4583540B2 (ja) 1999-03-04 2010-11-17 株式会社半導体エネルギー研究所 半導体装置およびその作製方法
KR100654927B1 (ko) 1999-03-04 2006-12-08 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그의 제작방법
TW543206B (en) * 1999-06-28 2003-07-21 Semiconductor Energy Lab EL display device and electronic device
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
TW484117B (en) 1999-11-08 2002-04-21 Semiconductor Energy Lab Electronic device
TW573165B (en) 1999-12-24 2004-01-21 Sanyo Electric Co Display device
JP3838332B2 (ja) * 2000-01-24 2006-10-25 日本電気株式会社 透過型液晶表示装置及び液晶プロジェクタ装置
TW494382B (en) 2000-03-22 2002-07-11 Toshiba Corp Display apparatus and driving method of display apparatus
JP4537526B2 (ja) 2000-03-22 2010-09-01 東芝モバイルディスプレイ株式会社 液晶表示装置及びその駆動方法
JP3809573B2 (ja) 2000-06-09 2006-08-16 株式会社日立製作所 表示装置
GB0014961D0 (en) 2000-06-20 2000-08-09 Koninkl Philips Electronics Nv Light-emitting matrix array display devices with light sensing elements
US6992652B2 (en) 2000-08-08 2006-01-31 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and driving method thereof
JP3988368B2 (ja) * 2000-08-24 2007-10-10 カシオ計算機株式会社 Tftパネルの製造方法
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
TW594329B (en) 2000-09-18 2004-06-21 Sanyo Electric Co Active matrix type display device
US7184014B2 (en) * 2000-10-05 2007-02-27 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
JP4678933B2 (ja) 2000-11-07 2011-04-27 株式会社半導体エネルギー研究所 半導体装置の作製方法
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP4552069B2 (ja) 2001-01-04 2010-09-29 株式会社日立製作所 画像表示装置およびその駆動方法
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
TWI242085B (en) 2001-03-29 2005-10-21 Sanyo Electric Co Display device
JP4204204B2 (ja) 2001-04-13 2009-01-07 三洋電機株式会社 アクティブマトリクス型表示装置
TWI236558B (en) 2001-04-13 2005-07-21 Sanyo Electric Co Active matrix type display device
JP2002311911A (ja) 2001-04-13 2002-10-25 Sanyo Electric Co Ltd アクティブマトリクス型表示装置
US7009590B2 (en) 2001-05-15 2006-03-07 Sharp Kabushiki Kaisha Display apparatus and display method
JP4472216B2 (ja) * 2001-08-01 2010-06-02 Nec液晶テクノロジー株式会社 アクティブマトリクス基板の製造方法
JP2003076343A (ja) 2001-09-05 2003-03-14 Toshiba Corp 液晶表示装置及びその駆動方法
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP4361104B2 (ja) * 2001-09-18 2009-11-11 シャープ株式会社 液晶表示装置
JP4111785B2 (ja) 2001-09-18 2008-07-02 シャープ株式会社 液晶表示装置
JP4798907B2 (ja) 2001-09-26 2011-10-19 株式会社半導体エネルギー研究所 半導体装置
JP3603832B2 (ja) 2001-10-19 2004-12-22 ソニー株式会社 液晶表示装置およびこれを用いた携帯端末装置
US7061014B2 (en) 2001-11-05 2006-06-13 Japan Science And Technology Agency Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
GB0128419D0 (en) 2001-11-28 2002-01-16 Koninkl Philips Electronics Nv Electroluminescent display device
US7054041B2 (en) 2001-12-06 2006-05-30 General Motors Corporation Image sensor method and apparatus having addressable pixels and non-destructive readout
JP4091301B2 (ja) 2001-12-28 2008-05-28 富士通株式会社 半導体集積回路および半導体メモリ
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
JP4209619B2 (ja) 2002-02-28 2009-01-14 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP3980910B2 (ja) 2002-03-12 2007-09-26 東芝松下ディスプレイテクノロジー株式会社 液晶表示装置
CN1445821A (zh) 2002-03-15 2003-10-01 三洋电机株式会社 ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP4114409B2 (ja) 2002-06-13 2008-07-09 カシオ計算機株式会社 表示装置
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4370806B2 (ja) 2003-05-15 2009-11-25 カシオ計算機株式会社 薄膜トランジスタパネルおよびその製造方法
JP2004363300A (ja) 2003-06-04 2004-12-24 Sharp Corp 液晶表示装置
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
EP1704443B1 (en) 2004-01-05 2007-06-06 TPO Hong Kong Holding Limited Liquid crystal display device having esd protection circuit and method for manufacturing the same
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
JP4620046B2 (ja) 2004-03-12 2011-01-26 独立行政法人科学技術振興機構 薄膜トランジスタ及びその製造方法
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
JP2005300579A (ja) 2004-04-06 2005-10-27 Sony Corp 表示装置および表示装置におけるレイアウト方法
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
CA2708335A1 (en) 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Amorphous oxide and field effect transistor
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
WO2006051995A1 (en) 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Field effect transistor employing an amorphous oxide
JP5053537B2 (ja) 2004-11-10 2012-10-17 キヤノン株式会社 非晶質酸化物を利用した半導体デバイス
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
AU2005302963B2 (en) 2004-11-10 2009-07-02 Cannon Kabushiki Kaisha Light-emitting device
US7714948B2 (en) 2004-12-16 2010-05-11 Sharp Kabushiki Kaisha Active matrix substrate, method for fabricating active matrix substrate, display device, liquid crystal display device, and television device
KR20060073374A (ko) * 2004-12-24 2006-06-28 엘지.필립스 엘시디 주식회사 반투과형 박막 트랜지스터 기판 및 그 제조 방법
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
US7608531B2 (en) 2005-01-28 2009-10-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, electronic device, and method of manufacturing semiconductor device
TWI562380B (en) 2005-01-28 2016-12-11 Semiconductor Energy Lab Co Ltd Semiconductor device, electronic device, and method of manufacturing semiconductor device
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
WO2006105077A2 (en) 2005-03-28 2006-10-05 Massachusetts Institute Of Technology Low voltage thin film transistor with high-k dielectric material
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
KR101112556B1 (ko) * 2005-04-04 2012-03-13 재단법인서울대학교산학협력재단 표시 장치 및 그 구동 방법
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
KR101136165B1 (ko) 2005-05-31 2012-04-17 엘지디스플레이 주식회사 박막 트랜지스터 및 그 제조 방법
JP4687259B2 (ja) 2005-06-10 2011-05-25 カシオ計算機株式会社 液晶表示装置
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
TWI429327B (zh) * 2005-06-30 2014-03-01 Semiconductor Energy Lab 半導體裝置、顯示裝置、及電子設備
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
KR100729043B1 (ko) 2005-09-14 2007-06-14 삼성에스디아이 주식회사 투명 박막 트랜지스터 및 그의 제조방법
JP5064747B2 (ja) * 2005-09-29 2012-10-31 株式会社半導体エネルギー研究所 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法
EP3614442A3 (en) 2005-09-29 2020-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having oxide semiconductor layer and manufactoring method thereof
JP2007109918A (ja) 2005-10-14 2007-04-26 Toppan Printing Co Ltd トランジスタおよびその製造方法
JP2007115807A (ja) 2005-10-19 2007-05-10 Toppan Printing Co Ltd トランジスタ
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
US7968889B2 (en) * 2005-11-02 2011-06-28 Sharp Kabushiki Kaisha Semiconductor device with thinned gate insulating film and polycrystal semiconductor layer and production method thereof
KR101117948B1 (ko) 2005-11-15 2012-02-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 디스플레이 장치 제조 방법
US7745798B2 (en) 2005-11-15 2010-06-29 Fujifilm Corporation Dual-phosphor flat panel radiation detector
JP5121136B2 (ja) 2005-11-28 2013-01-16 株式会社ジャパンディスプレイウェスト 画像表示装置、電子機器、携帯機器及び画像表示方法
JP4492528B2 (ja) 2005-12-02 2010-06-30 カシオ計算機株式会社 液晶表示装置
KR100732849B1 (ko) 2005-12-21 2007-06-27 삼성에스디아이 주식회사 유기 발광 표시장치
JP2007199708A (ja) 2005-12-28 2007-08-09 Semiconductor Energy Lab Co Ltd 表示装置及びその作製方法
US7821613B2 (en) 2005-12-28 2010-10-26 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method thereof
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US8395746B2 (en) * 2006-01-31 2013-03-12 Semiconductor Energy Laboratory Co., Ltd. Display device
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
KR20070101033A (ko) * 2006-04-10 2007-10-16 삼성전자주식회사 신호 구동 소자 및 이를 포함하는 표시 장치
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
KR101206033B1 (ko) 2006-04-18 2012-11-28 삼성전자주식회사 ZnO 반도체 박막의 제조방법 및 이를 이용한박막트랜지스터 및 그 제조방법
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP2007298602A (ja) * 2006-04-28 2007-11-15 Toppan Printing Co Ltd 構造体、透過型液晶表示装置、半導体回路の製造方法および透過型液晶表示装置の製造方法
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
KR100846974B1 (ko) 2006-06-23 2008-07-17 베이징 보에 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 Tft lcd 어레이 기판 및 그 제조 방법
US7643512B2 (en) * 2006-06-29 2010-01-05 Provigent Ltd. Cascaded links with adaptive coding and modulation
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
US20090201455A1 (en) 2006-09-27 2009-08-13 Sharp Kabushiki Kaisha Active matrix substrate and liquid crystal display device provided with same
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
JP5305630B2 (ja) 2006-12-05 2013-10-02 キヤノン株式会社 ボトムゲート型薄膜トランジスタの製造方法及び表示装置の製造方法
WO2008069255A1 (en) 2006-12-05 2008-06-12 Canon Kabushiki Kaisha Method for manufacturing thin film transistor using oxide semiconductor and display apparatus
KR101146574B1 (ko) 2006-12-05 2012-05-16 캐논 가부시끼가이샤 산화물 반도체를 이용한 박막 트랜지스터의 제조방법 및 표시장치
JP2008181109A (ja) * 2006-12-27 2008-08-07 Semiconductor Energy Lab Co Ltd 液晶表示装置及びそれを用いた電子機器
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
JP4591451B2 (ja) 2007-01-10 2010-12-01 ソニー株式会社 半導体装置および表示装置
JP5111867B2 (ja) 2007-01-16 2013-01-09 株式会社ジャパンディスプレイイースト 表示装置
TWI323513B (en) * 2007-01-24 2010-04-11 Chi Mei Optoelectronics Corp Display panel and method for manufacturing thin film transistor substrate thereof
JP4408903B2 (ja) * 2007-01-24 2010-02-03 セイコーエプソン株式会社 トランジスタ、トランジスタ回路、電気光学装置および電子機器
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
JP2008197583A (ja) 2007-02-15 2008-08-28 Sharp Corp 表示パネルおよび表示装置ならびに表示パネルの製造方法
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
JP5244331B2 (ja) 2007-03-26 2013-07-24 出光興産株式会社 非晶質酸化物半導体薄膜、その製造方法、薄膜トランジスタの製造方法、電界効果型トランジスタ、発光装置、表示装置及びスパッタリングターゲット
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
WO2008133345A1 (en) 2007-04-25 2008-11-06 Canon Kabushiki Kaisha Oxynitride semiconductor
JP5261979B2 (ja) 2007-05-16 2013-08-14 凸版印刷株式会社 画像表示装置
JP5542297B2 (ja) 2007-05-17 2014-07-09 株式会社半導体エネルギー研究所 液晶表示装置、表示モジュール及び電子機器
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
JP5406449B2 (ja) * 2007-05-30 2014-02-05 キヤノン株式会社 酸化物半導体を用いた薄膜トランジスタの製造方法および表示装置
US8354674B2 (en) * 2007-06-29 2013-01-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device wherein a property of a first semiconductor layer is different from a property of a second semiconductor layer
JP4994975B2 (ja) * 2007-07-03 2012-08-08 臼井国際産業株式会社 軸流ファン
WO2009020168A1 (en) 2007-08-07 2009-02-12 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device having the display device, and method for manufacturing thereof
JP2009047967A (ja) 2007-08-21 2009-03-05 Seiko Epson Corp 電気光学装置及び電子機器
US7982250B2 (en) 2007-09-21 2011-07-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP2009080199A (ja) * 2007-09-25 2009-04-16 Toshiba Corp 表示装置およびその駆動方法
JP5354999B2 (ja) * 2007-09-26 2013-11-27 キヤノン株式会社 電界効果型トランジスタの製造方法
US7940343B2 (en) 2007-10-15 2011-05-10 Sony Corporation Liquid crystal display device and image displaying method of liquid crystal display device
JP5106977B2 (ja) 2007-10-15 2012-12-26 株式会社ジャパンディスプレイウェスト 液晶表示装置
JP4524699B2 (ja) 2007-10-17 2010-08-18 ソニー株式会社 表示装置
CN101821797A (zh) 2007-10-19 2010-09-01 株式会社半导体能源研究所 显示器件及其驱动方法
JP2009122253A (ja) 2007-11-13 2009-06-04 Seiko Epson Corp 電気光学装置及び電子機器
JP5213422B2 (ja) 2007-12-04 2013-06-19 キヤノン株式会社 絶縁層を有する酸化物半導体素子およびそれを用いた表示装置
TWI408812B (zh) * 2007-12-10 2013-09-11 Au Optronics Corp 畫素結構的製作方法
JP5215158B2 (ja) 2007-12-17 2013-06-19 富士フイルム株式会社 無機結晶性配向膜及びその製造方法、半導体デバイス
KR100936874B1 (ko) * 2007-12-18 2010-01-14 삼성모바일디스플레이주식회사 박막 트랜지스터의 제조 방법 및 박막 트랜지스터를구비하는 유기전계발광 표시 장치의 제조 방법
JP5178492B2 (ja) 2007-12-27 2013-04-10 株式会社半導体エネルギー研究所 表示装置および当該表示装置を具備する電子機器
TW200928534A (en) * 2007-12-31 2009-07-01 Innolux Display Corp Thin film transistor and method of manufacturing the same
KR100914929B1 (ko) 2008-03-12 2009-09-01 한국과학기술원 화소회로 및 그 구동방법
US8487898B2 (en) * 2008-04-25 2013-07-16 Apple Inc. Ground guard for capacitive sensing
US9041202B2 (en) 2008-05-16 2015-05-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method of the same
JP4727702B2 (ja) * 2008-09-11 2011-07-20 株式会社 日立ディスプレイズ 液晶表示装置、及びその製造方法
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP2010085817A (ja) 2008-10-01 2010-04-15 Seiko Epson Corp 電気泳動表示装置および電子機器、電気泳動表示装置の駆動方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
JP5491833B2 (ja) * 2008-12-05 2014-05-14 株式会社半導体エネルギー研究所 半導体装置
WO2011010542A1 (en) 2009-07-23 2011-01-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same

Also Published As

Publication number Publication date
KR20220135226A (ko) 2022-10-06
JP7213848B2 (ja) 2023-01-27
JP2013140378A (ja) 2013-07-18
KR101746198B1 (ko) 2017-06-12
US20230299209A1 (en) 2023-09-21
CN105590611A (zh) 2016-05-18
US20190088793A1 (en) 2019-03-21
US9257082B2 (en) 2016-02-09
TW202127414A (zh) 2021-07-16
TW201616484A (zh) 2016-05-01
KR102449644B1 (ko) 2022-09-29
JP2019091042A (ja) 2019-06-13
US11430899B2 (en) 2022-08-30
KR20180062443A (ko) 2018-06-08
US20240234581A1 (en) 2024-07-11
JP5600771B2 (ja) 2014-10-01
TW202103128A (zh) 2021-01-16
JP2016066099A (ja) 2016-04-28
US20210343877A1 (en) 2021-11-04
KR20230144506A (ko) 2023-10-16
JP5581151B2 (ja) 2014-08-27
KR20170138378A (ko) 2017-12-15
TW201207826A (en) 2012-02-16
KR20200008001A (ko) 2020-01-22
TWI626635B (zh) 2018-06-11
TWI708228B (zh) 2020-10-21
JP2018041089A (ja) 2018-03-15
CN102013228A (zh) 2011-04-13
TW201810226A (zh) 2018-03-16
KR101805024B1 (ko) 2017-12-06
TW201629946A (zh) 2016-08-16
TWI803414B (zh) 2023-05-21
US11652174B2 (en) 2023-05-16
US10134912B2 (en) 2018-11-20
KR20110025604A (ko) 2011-03-10
KR20180121846A (ko) 2018-11-09
TWI778927B (zh) 2022-09-21
US20200066918A1 (en) 2020-02-27
JP2023065347A (ja) 2023-05-12
TWI541792B (zh) 2016-07-11
KR101863322B1 (ko) 2018-05-31
US20220393035A1 (en) 2022-12-08
CN105590611B (zh) 2018-09-25
TW201901647A (zh) 2019-01-01
KR20210124128A (ko) 2021-10-14
US11069817B2 (en) 2021-07-20
JP2024129026A (ja) 2024-09-26
JP2011076079A (ja) 2011-04-14
KR102585995B1 (ko) 2023-10-05
US11935965B2 (en) 2024-03-19
US10700215B2 (en) 2020-06-30
US20110057918A1 (en) 2011-03-10
TWI726805B (zh) 2021-05-01
JP6453416B2 (ja) 2019-01-16
TWI634538B (zh) 2018-09-01
JP2020017755A (ja) 2020-01-30
US20160155859A1 (en) 2016-06-02
TW201830365A (zh) 2018-08-16
TW202018687A (zh) 2020-05-16
TWI764644B (zh) 2022-05-11
TW202234364A (zh) 2022-09-01
KR102372179B1 (ko) 2022-03-07
JP6227020B2 (ja) 2017-11-08
JP7502487B2 (ja) 2024-06-18
KR20170064512A (ko) 2017-06-09
TW202301307A (zh) 2023-01-01
JP2015018257A (ja) 2015-01-29
JP2020190732A (ja) 2020-11-26
KR102310656B1 (ko) 2021-10-07
KR101915606B1 (ko) 2018-11-06
JP2013218345A (ja) 2013-10-24
TWI605441B (zh) 2017-11-11
JP2024075617A (ja) 2024-06-04
JP5531127B2 (ja) 2014-06-25
KR20220032542A (ko) 2022-03-15

Similar Documents

Publication Publication Date Title
JP7213848B2 (ja) 半導体装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees