JP5608908B2 - 集積回路のための分離構造、およびモジュール式の分離構造の形成方法 - Google Patents
集積回路のための分離構造、およびモジュール式の分離構造の形成方法 Download PDFInfo
- Publication number
- JP5608908B2 JP5608908B2 JP2009513252A JP2009513252A JP5608908B2 JP 5608908 B2 JP5608908 B2 JP 5608908B2 JP 2009513252 A JP2009513252 A JP 2009513252A JP 2009513252 A JP2009513252 A JP 2009513252A JP 5608908 B2 JP5608908 B2 JP 5608908B2
- Authority
- JP
- Japan
- Prior art keywords
- trench
- region
- substrate
- isolation
- annular
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000002955 isolation Methods 0.000 title claims description 375
- 238000000034 method Methods 0.000 title claims description 150
- 239000000758 substrate Substances 0.000 claims description 139
- 238000000926 separation method Methods 0.000 claims description 40
- 239000002019 doping agent Substances 0.000 claims description 34
- 238000002513 implantation Methods 0.000 claims description 29
- 239000004020 conductor Substances 0.000 claims description 19
- 239000003989 dielectric material Substances 0.000 claims description 18
- 238000005530 etching Methods 0.000 claims description 14
- 239000004065 semiconductor Substances 0.000 claims description 13
- 238000010276 construction Methods 0.000 claims 1
- 239000010410 layer Substances 0.000 description 177
- 230000008569 process Effects 0.000 description 104
- 239000007943 implant Substances 0.000 description 52
- 238000004519 manufacturing process Methods 0.000 description 36
- 230000015572 biosynthetic process Effects 0.000 description 31
- 239000000463 material Substances 0.000 description 20
- 238000009792 diffusion process Methods 0.000 description 19
- 229920002120 photoresistant polymer Polymers 0.000 description 18
- 238000005468 ion implantation Methods 0.000 description 15
- 238000000151 deposition Methods 0.000 description 14
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 14
- 229920005591 polysilicon Polymers 0.000 description 14
- 230000008021 deposition Effects 0.000 description 13
- 238000012545 processing Methods 0.000 description 12
- 230000010354 integration Effects 0.000 description 10
- 229910052751 metal Inorganic materials 0.000 description 10
- 239000002184 metal Substances 0.000 description 10
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 9
- 230000008901 benefit Effects 0.000 description 9
- 229910052698 phosphorus Inorganic materials 0.000 description 9
- 239000011574 phosphorus Substances 0.000 description 9
- 229910052796 boron Inorganic materials 0.000 description 8
- 230000015556 catabolic process Effects 0.000 description 8
- 230000000694 effects Effects 0.000 description 8
- 238000005516 engineering process Methods 0.000 description 8
- 238000002347 injection Methods 0.000 description 8
- 239000007924 injection Substances 0.000 description 8
- 230000000873 masking effect Effects 0.000 description 8
- 230000003647 oxidation Effects 0.000 description 8
- 238000007254 oxidation reaction Methods 0.000 description 8
- 230000003071 parasitic effect Effects 0.000 description 8
- 238000001020 plasma etching Methods 0.000 description 8
- 230000002441 reversible effect Effects 0.000 description 8
- 235000012431 wafers Nutrition 0.000 description 8
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 7
- 230000000295 complement effect Effects 0.000 description 7
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 6
- 230000002411 adverse Effects 0.000 description 6
- 238000013461 design Methods 0.000 description 6
- 238000010586 diagram Methods 0.000 description 6
- 229910052710 silicon Inorganic materials 0.000 description 6
- 239000010703 silicon Substances 0.000 description 6
- 229910052581 Si3N4 Inorganic materials 0.000 description 5
- 238000013459 approach Methods 0.000 description 5
- 239000012535 impurity Substances 0.000 description 5
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 5
- 238000000407 epitaxy Methods 0.000 description 4
- 238000012856 packing Methods 0.000 description 4
- 238000000059 patterning Methods 0.000 description 4
- 230000002829 reductive effect Effects 0.000 description 4
- 230000004888 barrier function Effects 0.000 description 3
- 230000000670 limiting effect Effects 0.000 description 3
- 238000001465 metallisation Methods 0.000 description 3
- 229910021332 silicide Inorganic materials 0.000 description 3
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 3
- 125000006850 spacer group Chemical group 0.000 description 3
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 description 2
- 230000009471 action Effects 0.000 description 2
- -1 aluminum-copper-silicon Chemical compound 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 230000006378 damage Effects 0.000 description 2
- 238000011161 development Methods 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- 238000011065 in-situ storage Methods 0.000 description 2
- 150000004767 nitrides Chemical class 0.000 description 2
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 2
- 239000002344 surface layer Substances 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- ZXEYZECDXFPJRJ-UHFFFAOYSA-N $l^{3}-silane;platinum Chemical compound [SiH3].[Pt] ZXEYZECDXFPJRJ-UHFFFAOYSA-N 0.000 description 1
- 206010037660 Pyrexia Diseases 0.000 description 1
- 229910000676 Si alloy Inorganic materials 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- WPPDFTBPZNZZRP-UHFFFAOYSA-N aluminum copper Chemical compound [Al].[Cu] WPPDFTBPZNZZRP-UHFFFAOYSA-N 0.000 description 1
- 229910052787 antimony Inorganic materials 0.000 description 1
- WATWJIUSRGPENY-UHFFFAOYSA-N antimony atom Chemical compound [Sb] WATWJIUSRGPENY-UHFFFAOYSA-N 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 238000005513 bias potential Methods 0.000 description 1
- 239000006227 byproduct Substances 0.000 description 1
- 239000012141 concentrate Substances 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 239000007789 gas Substances 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- BHEPBYXIRTUNPN-UHFFFAOYSA-N hydridophosphorus(.) (triplet) Chemical group [PH] BHEPBYXIRTUNPN-UHFFFAOYSA-N 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 150000002500 ions Chemical class 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 230000000149 penetrating effect Effects 0.000 description 1
- 230000035515 penetration Effects 0.000 description 1
- 150000003017 phosphorus Chemical class 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 229910052697 platinum Inorganic materials 0.000 description 1
- 229910021339 platinum silicide Inorganic materials 0.000 description 1
- 238000011112 process operation Methods 0.000 description 1
- 230000006798 recombination Effects 0.000 description 1
- 238000005215 recombination Methods 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 238000005382 thermal cycling Methods 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 239000010936 titanium Substances 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/26506—Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
- H01L21/26513—Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors of electrically active species
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0642—Isolation within the component, i.e. internal isolation
- H01L29/0646—PN junctions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/761—PN junctions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76224—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76224—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
- H01L21/76237—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials introducing impurities in trench side or bottom walls, e.g. for forming channel stoppers or alter isolation behavior
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/7624—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
- H01L21/76243—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using silicon implanted buried insulating layers, e.g. oxide layers, i.e. SIMOX techniques
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/7624—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
- H01L21/76264—SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
- H01L21/76267—Vertical isolation by silicon implanted buried insulating layers, e.g. oxide layers, i.e. SIMOX techniques
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/763—Polycrystalline semiconductor regions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/823481—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type isolation region manufacturing related aspects, e.g. to avoid interaction of isolation region with adjacent structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/8238—Complementary field-effect transistors, e.g. CMOS
- H01L21/823878—Complementary field-effect transistors, e.g. CMOS isolation region manufacturing related aspects, e.g. to avoid interaction of isolation region with adjacent structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/8238—Complementary field-effect transistors, e.g. CMOS
- H01L21/823892—Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the wells or tubs, e.g. twin tubs, high energy well implants, buried implanted layers for lateral isolation [BILLI]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0642—Isolation within the component, i.e. internal isolation
- H01L29/0649—Dielectric regions, e.g. SiO2 regions, air gaps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- High Energy & Nuclear Physics (AREA)
- Ceramic Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Element Separation (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Description
この出願は、2002年9月29日に出願された出願番号第10/262,567号、現在の米国特許第6,855,985号に関連し、これは全文が引用により本明細書に援用されている。
この発明は、半導体チップの製造に関し、特に、エピタキシャル層または高温製造処理ステップを必要とせずに高密度でモノリシックに半導体チップにおいてバイポーラ、CMOSおよびDMOSトランジスタならびに受動素子を製造し、電気的に分離する方法に関する。
半導体集積回路(integrated circuit)(IC)チップの製造の際に、チップの表面上に形成されたデバイスを電気的に分離することがしばしば必要である。これを行なう方法はいろいろある。1つの方法は周知のLOCOS(Local Oxidation Of Silicon)(シリコンの局所酸化)プロセスを用いることによるものであり、このプロセスでは、チップの表面が窒化シリコンなどの比較的硬質の材料でマスキングされ、厚い酸化物層がマスクの開口において熱的に成長する。別の方法は、シリコンにトレンチをエッチングし、次いで、酸化シリコンなどの誘電材料でトレンチを充填するというものであり、これはトレンチアイソレーションとしても知られている。LOCOSもトレンチアイソレーションもデバイス間の不要な表面導通を防ぐことができるが、完全な電気的分離を促進することはない。
従来のCMOSウェハの製造は、高密度トランジスタの集積を提供するが、製造されたデバイスの完全な電気的分離を促進することはない。図1Aは、たとえば、先行技術のツインウェルCMOS1の簡略化された断面図を示す。図1Aは、トランジスタの製造前のP型基板2におけるN−ウェル(N-well)(NW)領域4Aおよび4BならびにP−ウェル(P-well)(PW)領域3Aおよび3Bの形成を示す。
とPWとのコンタクト領域13を備えるN−チャネルMOSFETが形成される。NW領域4B内には、LDD18を有する浅いP+ソース−ドレイン注入領域17、ポリシリコンゲート19、およびN+とNWとのコンタクト領域12を備えるP−チャネルMOSFETが形成される。NWおよびPW領域はイオン注入され、概してその後高温拡散して、注入物よりも深いところまでドーパントが基板に打込まれる。たとえば12Vの高電圧デバイスの場合のウェルの深さは、特に3.3Vまたはそれより低い低電圧CMOSの場合よりも概して深い。
の形状は、活性デバイス領域における酸化を局所的に防ぐために用いられる、シリコンと上に横たわる窒化シリコン層との間に存在する応力に起因する。フィールド酸化が進むと、端縁を持上げる窒化物マスクの下に酸素が拡散して、ユニークに特徴的な形状を生み出す。鳥の嘴はより小さなトランジスタではいくつかの望ましくない影響があり、トランジスタのしきい値および利得に影響を及ぼし、使用可能なスペースを無駄にする。いくつかのプロセスでは、P型フィールドドーパントPFD29がLOCOSフィールド酸化の前に導入されて、フィールドしきい値を引上げ、任意の2つの隣接するN型領域間の表面漏れを抑制する。N型フィールドドーパントNFD30も、隣接するP型領域間の寄生漏れを防ぐために、Nウェル領域28上のフィールドエリアにおいて導入されてもよい。NFDおよびPFDの両方の領域に関する問題は、NFDおよびPFD領域がフィールド酸化中に深く拡散しすぎて、特にディープサブミクロンデバイスではトランジスタの電気的特性に悪影響を及ぼし得ることである。
Dと、ゲートGと、ボディまたはバックゲートBとを含む。P−チャネルMOSFET132の場合、ソース−ボディ間接合部は概略的にP−Nダイオード136と表わされ、ドレイン−ボディ間接合部はP−Nダイオード137によって示される。N−ウェル領域の抵抗は、集中回路素子抵抗138として示されるが、実際には、特に大面積パワーデバイスではデバイス全体にわたって空間的に分散している。
電気的に分離されたCMOSの必要性は図4Aの回路150においてさらに例証され、図4Aでは、1対のN−チャネルMOSFET151および152は、トーテムポールの構成で接続されており、ブレークビフォアメーク(break-before-make)(BBM)回路155によって位相がずれて駆動される。動作条件から独立した低いオン抵抗を達成するために、ハイサイドN−チャネルMOSFET152には(常にVSB=0であるように)ソース−ボディ短絡が必要である。フローティングブートストラップキャパシタ157はフローティングゲート駆動回路156にパワーを供給して、ハイサイドデバイスがオンであり、かつVoutがVccにおよそ等しいときでさえ、MOSFET152に十分なゲートバイアスVGSを提供する。ブートストラップ駆動を実現するために、フローティング回路156もハイサイドMOSFET152もICの基板から電気的に分離されなければならない(すなわち、接地されなければならない)。
、N−チャネルおよびP−チャネルの製造を容易にする。しかしながら、N−チャネルおよびP−チャネルは、N型シリコンの分離されたエピタキシャルポケットに形成されるので、有利なことに基板から完全に分離される。
タキシャル層では、実際の厚み支持電圧xnetはより小さい。なぜなら、P+接合部21
6の深さおよびNBL212Aの上への拡散は、分離されたデバイスの電圧能力を決定するために総厚みから減じられなければならないためである。
2005年2月15日に発行された、リチャード K.ウィリアムズらによる「モジュール式バイポーラ−CMOS−DMOSアナログ集積回路およびパワートランジスタ技術(Modular Bipolar-CMOS-DMOS Analog Integrated Circuit & Power Transistor Technology)」と題される、引用により本明細書に援用される米国特許第6,855,985号に開示されているように、CMOS、バイポーラおよびDMOSトランジスタを集積する十分に分離されたプロセスは、高温拡散またはエピタキシの必要なく達成されることができる。図6の多電圧CMOS250に示されるように、前に開示されたモジュール式BCDプロセスの原理は、輪郭付けられた酸化物を通す高エネルギ(MeV)イオン注入に頼って、事実上高温処理を必要としない状態で自己形成分離構造を生成する。この低熱量プロセスは、高温プロセスが利用されないためにドーパントの再分散をほとんどまたは全く被らない「注入されたままの」ドーパントプロファイルの恩恵を受ける。
この「エピレス」低熱量手法は非分離プロセスおよびエピタキシャル接合部分離プロセスに対して多くの利点を有しているが、LOCOSに頼ることによって、より小さな寸法およびより高いトランジスタ密度に尺度決めする能力にある一定の制約が課される。LOCOSベースのモジュール式BCDプロセスにおける共形的なイオン注入の原理は、より厚い酸化物層を通して注入することにより、ドーパント原子がシリコン表面にさらに近づいて位置することになり、より薄い酸化物層を通して注入することにより、注入された原子が表面から離れてシリコンの中により深く位置することになるという概念である。
遷移部295はより垂直であり、より急峻である。その結果、側壁部295のための分離の幅は狭くなり、分離の質が犠牲になる。
実施例のさらに別のグループでは、マスク層が基板の表面上に形成され、マスク層に開口が形成される。開口を取囲むマスク層の端縁は傾斜している。マスク層の開口を通してドーパントが注入されて、側壁がマスク層の傾斜した端縁の下に横たわる、受皿の形状の分離領域を形成する。分離領域は、基板の分離されたポケットを囲んでいる。
する。さらに、深いフロア分離領域より下の高さまで延びていてもよいさらなる誘電体が充填されたトレンチが、分離されたポケットの間に形成されてもよく、ポケット間のさらなる分離を提供する。分離されたポケット内の浅いトレンチおよび分離されたポケット間のトレンチはまた、鎖状注入物側壁および深い注入されたフロア領域を有する構造などの従来の分離構造とともに用いられてもよい。
図6に示されるデバイスを製造するために用いられる低温分離プロセスは、LOCOSフィールド酸化物層によって輪郭付けられる高エネルギ注入を利用して、各々の分離されたポケットおよびデバイスを取囲む側壁ならびにフロア分離を達成する。しかしながら、このような技術の尺度決めの制約および最大トランジスタ密度は、如何に小さなLOCOSフィールド酸化物領域を実現できるかによって制限される。フォトリソグラフィの限界よりもはるかに大きな寸法では、LOCOSプロセスの実践が明らかになる。このような悪影響には、フィールド酸化物の形状のゆがみ、酸化物が過度に薄くなること、高応力、高い表面状態電荷、低品質のゲート誘電体などが含まれる。さらに、図7に関して記載さ
れるように、LOCOSの寸法が小さいことは、注入物側壁分離領域が薄くなることに繋がり、対応してデバイスの分離の質が劣化することに繋がる。
図8の断面図に示されるタイプIIエピレス分離のデバイス構造350は、誘電体が充填されたトレンチ355A〜355Fと、誘電的に充填されたトレンチの底部に形成された、N型をドープした側壁分離領域354A〜354Fとを有する、P型基板351に形成された深いN型(DN)フロア分離領域352Aおよび352Bを備える。任意の深いP型領域(DP)353が、P型基板351において、DN領域352Aおよび352Bよりも浅い深さのところに、DN領域352Aおよび352Bよりも深い深さのところに
、またはDN領域352Aおよび352Bに等しい深さのところに形成される。その結果、領域356A、356B、356Dおよび356Eとも呼ばれる電気的に分離されたP型ポケットP1〜P4、すなわち、ポケットの底部における接合分離とポケットの側壁に沿った誘電体が充填されたトレンチとの組合せによってP型基板351から電気的に分離されたポケットP1〜P4が形成される。
図9に示されるタイプIエピレス分離のデバイス構造370は、P型基板371に形成されたDNフロア分離領域372Aおよび372Bを備え、誘電体が充填されたトレンチ375A〜375Fはフロア分離領域372の上に重なっている。任意のDP領域373が、P型基板371において、DN領域372Aおよび372Bよりも浅いか、DN領域372Aおよび372Bよりも深いか、またはDN領域372Aおよび372Bと等しくてもよい深さのところに形成される。P型ポケットP1〜P4、すなわち領域376A、376B、376D、および376Eは、領域376A、376B、376D、および376Eと外接しかつフロア分離領域372Aおよび372Bの上に重なる誘電体が充填されたトレンチ375A〜375Fの組合せによって、P型基板371から電気的に分離される。トレンチ375Cと375Dとの間に位置するP型表面領域376Cは、その領域にDN層が存在しないので分離されておらず、したがって、基板371に対して電気的に短絡している。
れば、分離されたデバイスの電気的動作とNI層との間の電気的な相互作用を無視することができる。タイプI分離では、側壁分離を行なうためにDNフロア分離領域の上に直接重なるのに十分に深くトレンチをエッチングしなければならない。その結果、DN領域の任意の所与の深さを用いるタイプI分離に必要なトレンチの深さは、タイプII分離に必要な深さよりも深い。しかしながら、トレンチが深くなると、製作、特にエッチング、充填および平坦化がより困難になり得る。さらに、エッチングプロセス中にエッチャントおよび副産ガスが均一に流れることができるようにするために、より深いトレンチをエッチングするにはトレンチの幅がより広いことが必要であり得る。トレンチの幅が広くなると、必要であれば、狭く浅いトレンチよりもデバイスパッキング密度が低くなることになる。
タイプIII分離は、DN領域を、鎖状に注入された側壁分離領域と組合せ、任意に、分離能力を高めるために、誘電的に充填されたトレンチと組合せられてもよい。たとえば、図10のデバイス構造400は、鎖状に注入された側壁分離領域(NI)408A、408B、408C、および408Dと組合せられた2つの高エネルギ注入DNフロア分離領域402Aおよび402Bを用いて形成された2つの分離されたP型ポケットP1およびP2(すなわち、それぞれ406Aおよび406B)を示す。これらの注入された側壁分離領域は、各々の特定の注入物の深さを変えるために異なるエネルギの一連の注入物を用いて形成され、その最も深いものはDNフロア分離領域402Aおよび402Bの上に重なり、その最も浅いものはP型基板401の表面に達する。誘電体が充填されたトレンチ405A、405C、405D、および405Fは、任意に、分離を改善するために、注入された側壁分離領域408A、408B、408C、および408D内にまたは注入された側壁分離領域408A、408B、408C、および408Dに隣接して含まれていてもよい。任意のDP領域403は、隣接するDN領域402Aと402Bとの間のパンチスルーを抑制するために用いられてもよい。
おけるデバイスがすべてP型領域406Aの共通の電位を共有する。これらの浅いトレンチは、好ましくは所与のCMOS技術ノードにおいて用いられる既存のSTIと同じであるかまたは類似しており、所与の分離されたP型ポケットにおけるデバイス間の表面分離、すなわちフィールドしきい値制御を提供するために用いられるが、完全な分離を提供することはない。
タイプIVエピレス分離の一例が図20のデバイス構造620に示される。DNフロア分離領域622Aおよび622BがP型基板621に形成される。トレンチ625A〜625Dは、DN領域622Aおよび622Bの上に重なっている。任意のDP領域623は、隣接するDN領域622Aと622Bとの間に形成される。P型ポケット626Aおよび626Bは、ポケット626Aおよび626Bと外接しかつフロア分離領域622Aおよび622Bの上に重なるトレンチ625A〜625Dの組合せによって、基板621から電気的に分離される。任意のトレンチ624Aおよび624Bは好ましくは、所与のCMOS技術ノードにおいて用いられる既存のSTIと同じであるかまたは類似している。トレンチ624Aおよび624Bは、所与の分離されたP型ポケットにおけるデバイス間の表面分離を提供するために用いられる。トレンチ625A〜625Dは概してトレンチ624Aおよび624Bよりも幅が広く、深い。
タイプVエピレス分離の一例が図21のデバイス構造640に示される。DNフロア分離領域642Aおよび642BがP型基板641に形成される。トレンチ645A〜645Dは、DN領域642Aおよび642Bの部分の上方にエッチングされる。タイプIV分離とは異なって、トレンチ645A〜645Dは、DN領域642Aおよび642Bと
直接接触するほど十分に深くない。その代わり、NI領域643A〜643Dがトレンチ645A〜645DをDN領域642Aおよび642Bに接続するために用いられる。したがって、分離されたP型ポケット646Aおよび646Bは、下はDNフロア分離領域642Aおよび642Bによって、ならびに側面ではトレンチ645A〜645DおよびNI領域643A〜643Dの組合せによって分離される。
タイプVIエピレス分離の一例が図19のデバイス構造600に示される。DNフロア分離領域602Aおよび602BがP型基板601に形成される。DN領域は側壁部603A〜603Dを含み、側壁部603A〜603Dは、好適なマスクを通した高エネルギDN領域602Aおよび602Bの注入によって形成されて、注入物の範囲を適切な距離にわたって基板の表面まで持っていく。これは、たとえば45〜75°などのかなり浅い角度の側壁を有する基板の上にマスク層を形成することによって達成されてもよい。これは、マスキング層のためのLOCOSフィールド酸化物層を用いる、図6に示される先行技術の分離手法と類似しているが、この発明では、マスキング層はウェハ上に留まるのではなく、除去される。この犠牲マスク層は、エッチングされた酸化物、フォトレジスト、または他の材料であってもよい。犠牲マスク層を通したDN領域602Aおよび602Bの注入後、P型ポケット606Aおよび606BはDN領域602Aおよび602Bならびに側壁部603A〜603Dによって完全に分離される。側壁部603A〜603Dはまた、DN領域602Aおよび602Bへの電気的な接触を提供する。中のデバイス間の表面分離を提供するために、任意の浅いトレンチ604Aおよび604Bが、P型ポケット606Aおよび606B内に形成されてもよく、パンチスルーを軽減するために、任意の深いトレンチ605A〜605Cが、隣接するDN領域602Aと602Bとの間に形成されてもよい。
原則として、開示される手法において用いられる電気的分離を達成するために高温が必要とされないので、NI側壁分離領域、誘電体が充填されたトレンチ、およびDNフロア分離領域の形成は、集積デバイスの電気的分離に悪影響を及ぼすことなく任意の順序で行なうことができる。しかしながら、実際には、いくつかの製造シーケンスはウェハの処理を簡略化するので好ましい。たとえば、低エネルギ注入物しか必要でないために、トレンチを充填する前に、エッチングされたトレンチの底部に注入することはより容易であり、注入物をトレンチに対して自己整列させることが可能である。トレンチ充填プロセス後の注入は、同じ深さまで貫通するのに高エネルギを必要とする。
ついては後述される。マスク層683の総厚みt1は、DN層の注入を完全に防ぐのに十分である。DN注入物が連続的に変化する深さで基板681を貫通するように、側壁686は連続的に減少する厚みを有し、これは側壁686の厚さプロファイルに適合する。側壁の厚みがt2であると、DN注入物は側壁を通ってちょうど達し、表面基板に位置決めされる。DN注入物の深さは、注入物が直接基板に通じる側壁の端部において最大に達する。共形的なDN領域682A、682Bは、P型基板681からP型ポケット690を完全に分離する。
領域742の形成、ならびに窒化シリコンまたは他の好適な材料から作られた任意の平坦化エッチング停止層744およびマスク層743、好ましくは堆積された酸化物もしくは他の好適な材料からなる硬質マスクの堆積およびパターニング後の構造を示す。浅いトレンチ745は、マスク743の開口を通してP−基板741の中にエッチングされる。トレンチ745は好ましくは、所与のCMOS技術の標準的なSTIと相性がいい。
れた側壁延長部を介して導電性トレンチ再充填領域が接触する注入されたDN領域を含む。図25Aは、上述のDN領域762の形成、ならびに窒化シリコンまたは他の好適な材料で作られた任意の平坦化エッチング停止層764およびマスク層763、好ましくは堆積された酸化物または他の好適な材料からなる硬質マスクの堆積およびパターニング後の構造を示す。浅いトレンチ765は、マスク763の開口を通してP−基板761の中にエッチングされる。トレンチ765は好ましくは所与のCMOS技術の標準的なSTIと相性がいい。トレンチ766は、トレンチ765と同時にエッチングされる。これらのトレンチは、後述するように、トレンチ765における誘電体再充填部およびトレンチ766における導電性/誘電体再充填部の形成を可能にするようにトレンチ765よりも幅が広い。一例として、トレンチ765の幅は約0.5ミクロンであってもよく、深さは約0.5ミクロンであってもよいのに対して、トレンチ766の幅は約1ミクロンであってもよく、深さは約0.5ミクロンであってもよい。上述のタイプIV分離と比較して、タイプVは、STIおよび側壁分離トレンチを形成するために単一のトレンチマスクおよびエッチングしか必要でないという点で利点を有する。
66によって分離される、分離されたP型領域771を備える。トレンチ766は、導電性NI領域772Aおよび772Bを介してDN領域762への電気的な接触を提供する導電性材料770Aおよび770Bによって充填される。導電性再充填部770Aおよび770Bは、誘電体768B、768C、768D、および768Eによって取囲まれており、その結果、P型領域771および基板761から分離される。
接地されていると仮定されたい。ゼロバイアスでは、DN領域502Aと基板501との間に形成されるP−N接合部の周りには小さな空乏領域503Aしか生じない。しかしながら、DN領域502Bは電位+Vにバイアスをかけられており、したがって、P型基板501のドーピング濃度および印加電圧V次第で、距離xDだけ接合部の低不純物濃度基板側に延びるはるかに幅の広い空乏領域503Bを形成する。空乏領域が距離全体に広がらない限り、すなわちΔxDN>xDである限り、2つのDN領域502Aと502Bとの間に電流が流れることはない。したがって、2つのDN領域502Aおよび502Bは互いに分離されていると考えられてもよい。しかしながら、2つのDN領域502Aおよび502Bが互いに近すぎる場所に配置されると、すなわちΔxDN≒xDであるたびに、パンチスルー破壊が発生し、2つのDN領域502Aと502Bとの間を不要な電流が流れることになる。パンチスルー破壊は、実際には破壊機構ではないが、N−I−N接合部のバリア低下現象を表わし、「ソフトな破壊」電流−電圧特性を有する漏れの増大を示す。
の誘電体が充填されたトレンチ531Bとを含む。531Bと類似した他のトレンチは基板521の他の領域において同じプロセス中に容易に形成され得るであろうということが理解される。結果として生じる構造520は、製造シーケンスが異なっているにもかかわらず、図13Dに示される構造450とほぼ同一である。
Claims (11)
- 第1の導電型の半導体基板に形成された分離構造であって、前記基板はエピタキシャル層を備えてはおらず、前記構造は、
前記基板に埋没した、前記第1の導電型とは反対の第2の導電型のフロア分離領域と、
前記基板の表面から下向きに延びる環状トレンチとを備え、前記環状トレンチの底部は、前記フロア分離領域の上に位置しており、前記環状トレンチの壁は誘電材料で裏打ちされ、前記環状トレンチは導電性材料を含み、前記構造はさらに、
前記フロア分離領域と重なるように前記環状トレンチの底部から少なくとも前記フロア分離領域まで下向きに延びる前記第2の導電型の環状側壁領域を備え、前記環状側壁領域は、前記環状トレンチにおける前記導電性材料と電気的に接触しており、前記環状トレンチ、前記環状側壁領域および前記フロア分離領域はともに、前記基板の分離されたポケットを囲む、分離構造。 - 前記分離されたポケットに位置する誘電体が充填されたトレンチをさらに備え、前記誘電体が充填されたトレンチの底部は、前記フロア分離領域の上に位置している、請求項1に記載の分離構造。
- 前記フロア分離領域から横方向に間隔があいた前記第2の導電型の第2のフロア分離領域と、
前記基板の前記表面から下向きに延びる第2の環状トレンチとをさらに備え、前記第2の環状トレンチの底部は、前記第2のフロア分離領域の上に位置しており、前記第2の環状トレンチの壁は前記誘電材料で裏打ちされ、前記第2の環状トレンチは前記導電性材料を含み、前記構造はさらに、
前記第2のフロア分離領域と重なるように前記第2の環状トレンチの底部から少なくとも前記第2のフロア分離領域まで下向きに延びる前記第2の導電型の第2の環状側壁領域を備え、前記第2の環状側壁領域は、前記第2の環状トレンチにおける前記導電性材料と電気的に接触しており、前記第2の環状トレンチ、前記第2の環状側壁領域および前記第2のフロア分離領域はともに、前記基板の第2の分離されたポケットを囲み、前記構造はさらに、
前記フロア分離領域と前記第2のフロア分離領域との間に横方向に位置する前記第1の導電型の領域を備え、前記第1の導電型の前記領域のドーピング濃度は、前記基板のドーピング濃度よりも大きい、請求項1に記載の分離構造。 - 前記フロア分離領域から横方向に間隔があいた前記第2の導電型の第2のフロア分離領域と、
前記基板の前記表面から下向きに延びる第2の環状トレンチとをさらに備え、前記第2の環状トレンチの底部は、前記第2のフロア分離領域の上に位置しており、前記第2の環状トレンチの壁は前記誘電材料で裏打ちされ、前記第2の環状トレンチは前記導電性材料を含み、前記構造はさらに、
前記第2のフロア分離領域と重なるように前記第2の環状トレンチの底部から少なくとも前記第2のフロア分離領域まで下向きに延びる前記第2の導電型の第2の環状側壁領域を備え、前記第2の環状側壁領域は、前記第2の環状トレンチにおける前記導電性材料と電気的に接触しており、前記第2の環状トレンチ、前記第2の環状側壁領域および前記第2のフロア分離領域はともに、前記基板の第2の分離されたポケットを囲み、前記構造はさらに、
前記基板の前記表面から前記フロア分離領域と前記第2のフロア分離領域との間に下向きに延びる誘電体が充填されたトレンチを備える、請求項1に記載の分離構造。 - 第1の導電型の半導体基板に分離構造を形成する方法であって、前記基板は上面を有し、前記方法は、
前記第1の導電型とは反対の第2の導電型のドーパントを注入して、フロア分離領域を形成するステップを備え、前記ドーパントは、前記フロア分離領域の上部接合部が前記基板の前記上面の下に位置するように十分なエネルギで注入され、前記方法はさらに、
前記基板の前記上面の上にマスク層を形成するステップと、
前記マスク層に開口を形成するステップと、
前記マスク層の前記開口を通して前記基板をエッチングして、前記基板に環状トレンチを形成するステップとを備え、前記環状トレンチの底部は、前記フロア分離領域の上に位置しており、前記方法はさらに、
前記環状トレンチの前記底部を通して前記第2の導電型のドーパントを注入して、側壁分離領域を形成するステップを備え、前記側壁分離領域は、少なくとも前記フロア分離領域まで下向きに延びており、前記方法はさらに、
前記基板の分離されたポケットを形成するように、前記ドーパントの注入後に、前記環状トレンチを誘電材料で充填するステップを備える、方法。 - 前記基板の前記上面を平坦化するステップをさらに備える、請求項5に記載の方法。
- 前記分離されたポケットのエリアの上の前記マスク層に第2の開口を形成するステップと、
前記マスク層の前記第2の開口を通して前記基板をエッチングして、前記フロア分離領域の上に底部を有する第2のトレンチを形成するステップと、
前記第2のトレンチに第2のマスク層を形成するステップと、
第2の導電型の前記ドーパントの注入中、前記第2のマスク層が前記第2のトレンチに留まることができるようにするステップと、
前記第2のトレンチから前記第2のマスク層を除去するステップと、
前記第2のトレンチを前記誘電材料で充填するステップとをさらに備える、請求項5に記載の方法。 - 第1の導電型の半導体基板に分離構造を形成する方法であって、前記基板は上面を有し、エピタキシャル層を備えてはおらず、前記方法は、
前記第1の導電型とは反対の第2の導電型のドーパントを注入して、フロア分離領域を形成するステップを備え、前記ドーパントは、前記フロア分離領域の上部接合部が前記基板の前記上面の下に位置するように十分なエネルギで注入され、前記方法はさらに、
前記基板の前記上面の上にマスク層を形成するステップと、
前記マスク層に開口を形成するステップと、
前記マスク層の前記開口を通して前記基板をエッチングして、前記基板に環状トレンチを形成するステップとを備え、前記環状トレンチは側壁と底部とを有し、前記環状トレンチの前記底部は、前記フロア分離領域に位置しており、前記フロア分離領域および前記環状トレンチはともに、前記基板の分離されたポケットを形成し、前記方法はさらに、
前記環状トレンチの前記底部および側壁上に誘電体層を形成するステップと、
前記環状トレンチの前記側壁上に前記誘電体層を残しながら前記環状トレンチの前記底部から前記誘電体層を除去するステップと、
前記環状トレンチに導電性材料を導入するステップとを備え、前記導電性材料は、前記フロア分離領域と電気的に接触している、方法。 - 前記マスク層に第2の開口を形成するステップを備え、前記第2の開口は、前記分離されたポケットのエリアの上に位置しており、前記方法はさらに、
前記マスク層の前記第2の開口を通して前記基板をエッチングして、前記基板に第2のトレンチを形成するステップを備え、前記第2のトレンチの底部は、前記フロア分離領域の上に位置しており、前記方法はさらに、
前記第2のトレンチを誘電材料で充填するステップを備える、請求項8に記載の方法。 - 前記環状トレンチの前記底部および側壁上に誘電体層を形成するステップは、前記第2のトレンチを誘電材料で充填するステップを備える、請求項9に記載の方法。
- 前記基板の前記上面を平坦化するステップをさらに備える、請求項8に記載の方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/444,102 | 2006-05-31 | ||
US11/444,102 US7825488B2 (en) | 2006-05-31 | 2006-05-31 | Isolation structures for integrated circuits and modular methods of forming the same |
PCT/US2007/012738 WO2007142969A1 (en) | 2006-05-31 | 2007-05-30 | Isolation structures for integrated circuits and modular methods of forming the same |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014131251A Division JP5902241B2 (ja) | 2006-05-31 | 2014-06-26 | 集積回路のための分離構造 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2009539260A JP2009539260A (ja) | 2009-11-12 |
JP2009539260A5 JP2009539260A5 (ja) | 2010-04-15 |
JP5608908B2 true JP5608908B2 (ja) | 2014-10-22 |
Family
ID=38789138
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009513252A Expired - Fee Related JP5608908B2 (ja) | 2006-05-31 | 2007-05-30 | 集積回路のための分離構造、およびモジュール式の分離構造の形成方法 |
JP2014131251A Expired - Fee Related JP5902241B2 (ja) | 2006-05-31 | 2014-06-26 | 集積回路のための分離構造 |
JP2016045586A Active JP6326441B2 (ja) | 2006-05-31 | 2016-03-09 | 集積回路のための分離構造 |
Family Applications After (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014131251A Expired - Fee Related JP5902241B2 (ja) | 2006-05-31 | 2014-06-26 | 集積回路のための分離構造 |
JP2016045586A Active JP6326441B2 (ja) | 2006-05-31 | 2016-03-09 | 集積回路のための分離構造 |
Country Status (7)
Country | Link |
---|---|
US (11) | US7825488B2 (ja) |
EP (1) | EP2044624A4 (ja) |
JP (3) | JP5608908B2 (ja) |
KR (1) | KR101180525B1 (ja) |
CN (2) | CN103400793B (ja) |
TW (2) | TWI460819B (ja) |
WO (1) | WO2007142969A1 (ja) |
Families Citing this family (77)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7741661B2 (en) * | 2002-08-14 | 2010-06-22 | Advanced Analogic Technologies, Inc. | Isolation and termination structures for semiconductor die |
US7902630B2 (en) * | 2002-08-14 | 2011-03-08 | Advanced Analogic Technologies, Inc. | Isolated bipolar transistor |
US7825488B2 (en) * | 2006-05-31 | 2010-11-02 | Advanced Analogic Technologies, Inc. | Isolation structures for integrated circuits and modular methods of forming the same |
US8513087B2 (en) | 2002-08-14 | 2013-08-20 | Advanced Analogic Technologies, Incorporated | Processes for forming isolation structures for integrated circuit devices |
US7956391B2 (en) * | 2002-08-14 | 2011-06-07 | Advanced Analogic Technologies, Inc. | Isolated junction field-effect transistor |
US8089129B2 (en) * | 2002-08-14 | 2012-01-03 | Advanced Analogic Technologies, Inc. | Isolated CMOS transistors |
US20080197408A1 (en) * | 2002-08-14 | 2008-08-21 | Advanced Analogic Technologies, Inc. | Isolated quasi-vertical DMOS transistor |
US7812403B2 (en) * | 2002-08-14 | 2010-10-12 | Advanced Analogic Technologies, Inc. | Isolation structures for integrated circuit devices |
US7834421B2 (en) * | 2002-08-14 | 2010-11-16 | Advanced Analogic Technologies, Inc. | Isolated diode |
US7939420B2 (en) | 2002-08-14 | 2011-05-10 | Advanced Analogic Technologies, Inc. | Processes for forming isolation structures for integrated circuit devices |
US7667268B2 (en) * | 2002-08-14 | 2010-02-23 | Advanced Analogic Technologies, Inc. | Isolated transistor |
CN100459141C (zh) * | 2004-07-07 | 2009-02-04 | 松下电器产业株式会社 | 固体摄像装置、其制造方法及使用它的摄像机 |
KR100867977B1 (ko) | 2006-10-11 | 2008-11-10 | 한국과학기술원 | 인도시아닌 그린 혈중 농도 역학을 이용한 조직 관류 분석장치 및 그를 이용한 조직 관류 분석방법 |
US7807539B1 (en) | 2007-03-26 | 2010-10-05 | Marvell International Ltd. | Ion implantation and process sequence to form smaller base pick-up |
US7737526B2 (en) * | 2007-03-28 | 2010-06-15 | Advanced Analogic Technologies, Inc. | Isolated trench MOSFET in epi-less semiconductor sustrate |
US8138570B2 (en) * | 2007-03-28 | 2012-03-20 | Advanced Analogic Technologies, Inc. | Isolated junction field-effect transistor |
KR20090051894A (ko) * | 2007-11-20 | 2009-05-25 | 주식회사 동부하이텍 | 반도체 소자의 제조 방법 |
JP5205660B2 (ja) * | 2008-01-28 | 2013-06-05 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US8217455B2 (en) * | 2008-04-14 | 2012-07-10 | International Business Machines Corporation | Semiconductor-on-insulator device structures with a body-to-substrate connection for enhanced electrostatic discharge protection, and design structures for such semiconductor-on-insulator device structures |
JP5537814B2 (ja) * | 2009-01-06 | 2014-07-02 | ラピスセミコンダクタ株式会社 | 半導体装置、及びその製造方法 |
JP5729745B2 (ja) | 2009-09-15 | 2015-06-03 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
US8021943B2 (en) * | 2009-11-25 | 2011-09-20 | International Business Machines Corporation | Simultaneously formed isolation trench and through-box contact for silicon-on-insulator technology |
US8097925B2 (en) * | 2010-03-26 | 2012-01-17 | Altera Corporation | Integrated circuit guard rings |
US7977742B1 (en) | 2010-08-20 | 2011-07-12 | Monolithic Power Systems, Inc. | Trench-gate MOSFET with capacitively depleted drift region |
US7977193B1 (en) * | 2010-08-20 | 2011-07-12 | Monolithic Power Systems, Inc. | Trench-gate MOSFET with capacitively depleted drift region |
US8456187B2 (en) * | 2011-04-21 | 2013-06-04 | International Business Machines Corporation | Implementing temporary disable function of protected circuitry by modulating threshold voltage of timing sensitive circuit |
US8492207B2 (en) | 2011-04-21 | 2013-07-23 | International Business Machines Corporation | Implementing eFuse circuit with enhanced eFuse blow operation |
US8816470B2 (en) * | 2011-04-21 | 2014-08-26 | International Business Machines Corporation | Independently voltage controlled volume of silicon on a silicon on insulator chip |
US8525245B2 (en) | 2011-04-21 | 2013-09-03 | International Business Machines Corporation | eDRAM having dynamic retention and performance tradeoff |
US20120319242A1 (en) * | 2011-06-20 | 2012-12-20 | Duli Mao | Dopant Implantation Hardmask for Forming Doped Isolation Regions in Image Sensors |
CN102437056A (zh) * | 2011-09-08 | 2012-05-02 | 上海华力微电子有限公司 | 互补金属氧化物半导体工艺中寄生垂直型pnp管的方法 |
JP5898464B2 (ja) * | 2011-11-09 | 2016-04-06 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
TWI455246B (zh) * | 2012-01-02 | 2014-10-01 | Inotera Memories Inc | 隔離區的形成方法及其結構 |
US8445356B1 (en) | 2012-01-05 | 2013-05-21 | International Business Machines Corporation | Integrated circuit having back gating, improved isolation and reduced well resistance and method to fabricate same |
US8723178B2 (en) | 2012-01-20 | 2014-05-13 | Monolithic Power Systems, Inc. | Integrated field effect transistors with high voltage drain sensing |
WO2013157183A1 (ja) * | 2012-04-18 | 2013-10-24 | 住重試験検査株式会社 | 半導体装置の製造方法、及び半導体装置 |
JP2014120527A (ja) * | 2012-12-13 | 2014-06-30 | Shi Exaination & Inspection Ltd | 半導体装置の製造方法、及び半導体装置 |
US8760225B1 (en) | 2013-01-08 | 2014-06-24 | Lsi Corporation | BiCMOS gate driver for class-S radio frequency power amplifier |
JP2014170831A (ja) | 2013-03-04 | 2014-09-18 | Seiko Epson Corp | 回路装置及び電子機器 |
TWI611468B (zh) * | 2013-07-12 | 2018-01-11 | 世界先進積體電路股份有限公司 | 半導體裝置 |
US9076863B2 (en) * | 2013-07-17 | 2015-07-07 | Texas Instruments Incorporated | Semiconductor structure with a doped region between two deep trench isolation structures |
CN103413762B (zh) * | 2013-07-23 | 2016-08-10 | 矽力杰半导体技术(杭州)有限公司 | 半导体结构及其相应的制造方法 |
US20150118832A1 (en) * | 2013-10-24 | 2015-04-30 | Applied Materials, Inc. | Methods for patterning a hardmask layer for an ion implantation process |
JP6226786B2 (ja) * | 2014-03-19 | 2017-11-08 | 三菱電機株式会社 | 半導体装置およびその製造方法 |
CN105575875A (zh) * | 2014-10-14 | 2016-05-11 | 中芯国际集成电路制造(上海)有限公司 | 相邻阱间隔离结构的制作方法及半导体器件 |
CN104362095B (zh) * | 2014-11-05 | 2017-12-01 | 北京大学 | 一种隧穿场效应晶体管的制备方法 |
CN104332409B (zh) * | 2014-11-05 | 2017-09-19 | 北京大学 | 基于深n阱工艺隔离隧穿场效应晶体管的制备方法 |
JP6425985B2 (ja) * | 2014-12-03 | 2018-11-21 | 国立研究開発法人産業技術総合研究所 | 半導体装置及びその製造方法 |
JP6029704B2 (ja) * | 2015-03-30 | 2016-11-24 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
US9806148B2 (en) | 2015-04-07 | 2017-10-31 | Texas Instruments Incorporated | Device isolator with reduced parasitic capacitance |
US9502251B1 (en) | 2015-09-29 | 2016-11-22 | Monolithic Power Systems, Inc. | Method for fabricating low-cost isolated resurf LDMOS and associated BCD manufacturing process |
CN105895514A (zh) * | 2016-04-21 | 2016-08-24 | 格科微电子(上海)有限公司 | 图像传感器芯片的形成方法 |
WO2018063395A1 (en) | 2016-09-30 | 2018-04-05 | Intel Corporation | Pn diodes and connected group iii-n devices and their methods of fabrication |
FR3057393A1 (fr) * | 2016-10-11 | 2018-04-13 | Stmicroelectronics (Rousset) Sas | Circuit integre avec condensateur de decouplage dans une structure de type triple caisson |
CN108321116A (zh) | 2017-01-17 | 2018-07-24 | 联华电子股份有限公司 | 具有半导体元件的集成电路结构及其制造方法 |
CN108538839B (zh) | 2017-03-01 | 2019-08-23 | 联华电子股份有限公司 | 半导体结构、用于存储器元件的半导体结构及其制作方法 |
US10152988B2 (en) * | 2017-05-05 | 2018-12-11 | Canary Speech, LLC | Selecting speech features for building models for detecting medical conditions |
WO2019008884A1 (ja) * | 2017-07-04 | 2019-01-10 | 住友電気工業株式会社 | 炭化珪素半導体装置 |
FR3070535A1 (fr) | 2017-08-28 | 2019-03-01 | Stmicroelectronics (Crolles 2) Sas | Circuit integre avec element capacitif a structure verticale, et son procede de fabrication |
FR3070534A1 (fr) | 2017-08-28 | 2019-03-01 | Stmicroelectronics (Rousset) Sas | Procede de fabrication d'elements capacitifs dans des tranchees |
WO2019066955A1 (en) * | 2017-09-29 | 2019-04-04 | Intel Corporation | LATERAL EPITAXIAL OVERCROWTH IN MULTIPLE STEPS OF III-N FILMS WITH LOW DENSITY OF DEFECTS |
US11205695B2 (en) | 2017-12-21 | 2021-12-21 | Texas Instruments Incorporated | Method of fabricating a thick oxide feature on a semiconductor wafer |
CN108198850B (zh) * | 2017-12-26 | 2020-08-21 | 西安电子科技大学 | 高k介质沟槽横向超结双扩散金属氧化物宽带隙半导体场效应管及其制作方法 |
CN108258050B (zh) * | 2017-12-26 | 2020-08-21 | 西安电子科技大学 | 高k介质沟槽横向超结双扩散金属氧化物元素半导体场效应管及其制作方法 |
CN108172618B (zh) * | 2017-12-26 | 2020-08-21 | 西安电子科技大学 | 高k介质沟槽横向双扩散金属氧化物宽带隙半导体场效应管及其制作方法 |
FR3076660B1 (fr) | 2018-01-09 | 2020-02-07 | Stmicroelectronics (Rousset) Sas | Dispositif integre de cellule capacitive de remplissage et procede de fabrication correspondant |
US11621222B2 (en) | 2018-01-09 | 2023-04-04 | Stmicroelectronics (Rousset) Sas | Integrated filler capacitor cell device and corresponding manufacturing method |
CN109346467A (zh) * | 2018-08-17 | 2019-02-15 | 矽力杰半导体技术(杭州)有限公司 | 半导体结构、驱动芯片和半导体结构的制造方法 |
US10796942B2 (en) * | 2018-08-20 | 2020-10-06 | Stmicroelectronics S.R.L. | Semiconductor structure with partially embedded insulation region |
FR3087027A1 (fr) | 2018-10-08 | 2020-04-10 | Stmicroelectronics (Rousset) Sas | Element capacitif de puce electronique |
TWI706532B (zh) * | 2019-04-03 | 2020-10-01 | 世界先進積體電路股份有限公司 | 半導體裝置 |
US10910469B2 (en) | 2019-06-07 | 2021-02-02 | Vanguard International Semiconductor Corporation | Semiconductor device with conducting structure for reducing parasitic capacitance and improving RC delay |
US11004785B2 (en) | 2019-08-21 | 2021-05-11 | Stmicroelectronics (Rousset) Sas | Co-integrated vertically structured capacitive element and fabrication process |
CN112447776A (zh) * | 2019-08-28 | 2021-03-05 | 天津大学青岛海洋技术研究院 | 一种降低电荷回流的cmos图像传感器像素制作方法 |
CN111081705B (zh) * | 2019-11-25 | 2022-06-10 | 重庆大学 | 单片集成式半桥功率器件模块 |
US11183419B2 (en) | 2020-03-17 | 2021-11-23 | International Business Machines Corporation | Unconfined buried interconnects |
US11271107B2 (en) | 2020-03-24 | 2022-03-08 | International Business Machines Corporation | Reduction of bottom epitaxy parasitics for vertical transport field effect transistors |
Family Cites Families (222)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
BE756039A (fr) * | 1969-09-15 | 1971-02-15 | Western Electric Co | Procede pour former, par implantation d'ions, une zone localisee dans un corps de semi-conducteur |
US3666548A (en) * | 1970-01-06 | 1972-05-30 | Ibm | Monocrystalline semiconductor body having dielectrically isolated regions and method of forming |
US4264636A (en) * | 1977-12-19 | 1981-04-28 | Diamond Shamrock Corporation | Chemical acidogen system for foodstuffs |
US4269636A (en) | 1978-12-29 | 1981-05-26 | Harris Corporation | Method of fabricating self-aligned bipolar transistor process and device utilizing etching and self-aligned masking |
JPS5824018B2 (ja) | 1979-12-21 | 1983-05-18 | 富士通株式会社 | バイポ−ラicの製造方法 |
FR2498812A1 (fr) | 1981-01-27 | 1982-07-30 | Thomson Csf | Structure de transistors dans un circuit integre et son procede de fabrication |
US4454647A (en) | 1981-08-27 | 1984-06-19 | International Business Machines Corporation | Isolation for high density integrated circuits |
US4411058A (en) | 1981-08-31 | 1983-10-25 | Hughes Aircraft Company | Process for fabricating CMOS devices with self-aligned channel stops |
JPS58100441A (ja) | 1981-12-10 | 1983-06-15 | Toshiba Corp | 半導体装置の製造方法 |
US4688069A (en) | 1984-03-22 | 1987-08-18 | International Business Machines Corporation | Isolation for high density integrated circuits |
JPS613449A (ja) * | 1984-06-15 | 1986-01-09 | Nec Corp | 集積回路装置 |
US4655875A (en) | 1985-03-04 | 1987-04-07 | Hitachi, Ltd. | Ion implantation process |
US6740958B2 (en) * | 1985-09-25 | 2004-05-25 | Renesas Technology Corp. | Semiconductor memory device |
GB2186117B (en) | 1986-01-30 | 1989-11-01 | Sgs Microelettronica Spa | Monolithically integrated semiconductor device containing bipolar junction,cmosand dmos transistors and low leakage diodes and a method for its fabrication |
US4669178A (en) | 1986-05-23 | 1987-06-02 | International Business Machines Corporation | Process for forming a self-aligned low resistance path in semiconductor devices |
JPS62277745A (ja) * | 1986-05-27 | 1987-12-02 | Toshiba Corp | 半導体集積回路 |
JPS639968A (ja) * | 1986-07-01 | 1988-01-16 | Olympus Optical Co Ltd | 静電誘導トランジスタイメ−ジセンサの素子分離法 |
JPS63142672A (ja) | 1986-12-05 | 1988-06-15 | Hitachi Ltd | 半導体装置 |
US4819052A (en) | 1986-12-22 | 1989-04-04 | Texas Instruments Incorporated | Merged bipolar/CMOS technology using electrically active trench |
US4980747A (en) | 1986-12-22 | 1990-12-25 | Texas Instruments Inc. | Deep trench isolation with surface contact to substrate |
JPS63166268A (ja) | 1986-12-26 | 1988-07-09 | Toshiba Corp | 半導体装置およびその製造方法 |
JPS63173360A (ja) | 1987-01-13 | 1988-07-16 | Nec Corp | 半導体記憶装置 |
JPS63166268U (ja) | 1987-04-20 | 1988-10-28 | ||
US5055417A (en) | 1987-06-11 | 1991-10-08 | National Semiconductor Corporation | Process for fabricating self-aligned high performance lateral action silicon-controlled rectifier and static random access memory cells |
US4855244A (en) | 1987-07-02 | 1989-08-08 | Texas Instruments Incorporated | Method of making vertical PNP transistor in merged bipolar/CMOS technology |
IT1223571B (it) | 1987-12-21 | 1990-09-19 | Sgs Thomson Microelectronics | Procedimento per la fabbricazione di dispositivi integrati cmos con lunghezze di porta ridotte |
US5156989A (en) | 1988-11-08 | 1992-10-20 | Siliconix, Incorporated | Complementary, isolated DMOS IC technology |
JPH02283028A (ja) | 1988-12-23 | 1990-11-20 | Fujitsu Ltd | 半導体装置及びその製造方法 |
IT1235843B (it) | 1989-06-14 | 1992-11-03 | Sgs Thomson Microelectronics | Dispositivo integrato contenente strutture di potenza formate con transistori ldmos complementari, strutture cmos e pnp verticali con aumentata capacita' di supportare un'alta tensione di alimentazione. |
USRE37424E1 (en) | 1989-06-14 | 2001-10-30 | Stmicroelectronics S.R.L. | Mixed technology integrated device comprising complementary LDMOS power transistors, CMOS and vertical PNP integrated structures having an enhanced ability to withstand a relatively high supply voltage |
US5410175A (en) | 1989-08-31 | 1995-04-25 | Hamamatsu Photonics K.K. | Monolithic IC having pin photodiode and an electrically active element accommodated on the same semi-conductor substrate |
US5138420A (en) | 1989-11-24 | 1992-08-11 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor device having first and second type field effect transistors separated by a barrier |
JP2662446B2 (ja) * | 1989-12-11 | 1997-10-15 | キヤノン株式会社 | 記録ヘッド及び記録ヘッド用素子基板 |
JPH07109861B2 (ja) | 1990-01-19 | 1995-11-22 | 株式会社東芝 | 電荷転送デバイスを含む半導体装置およびその製造方法 |
US5387555A (en) | 1992-09-03 | 1995-02-07 | Harris Corporation | Bonded wafer processing with metal silicidation |
JP3093771B2 (ja) | 1990-03-22 | 2000-10-03 | 沖電気工業株式会社 | 半導体記憶装置 |
US5451530A (en) | 1990-12-21 | 1995-09-19 | Texas Instruments Incorporated | Method for forming integrated circuits having buried doped regions |
US5386136A (en) | 1991-05-06 | 1995-01-31 | Siliconix Incorporated | Lightly-doped drain MOSFET with improved breakdown characteristics |
KR100292851B1 (ko) | 1991-09-27 | 2001-09-17 | 스콧 티. 마이쿠엔 | 높은얼리전압,고주파성능및고항복전압특성을구비한상보형바이폴라트랜지스터및그제조방법 |
EP0537684B1 (en) | 1991-10-15 | 1998-05-20 | Texas Instruments Incorporated | Improved performance lateral double-diffused MOS transistor and method of fabrication thereof |
JPH05109886A (ja) | 1991-10-17 | 1993-04-30 | N M B Semiconductor:Kk | フイールドシールド分離構造の半導体装置およびその製造方法 |
US5856695A (en) | 1991-10-30 | 1999-01-05 | Harris Corporation | BiCMOS devices |
JP2864863B2 (ja) | 1992-04-23 | 1999-03-08 | 日本電気株式会社 | 半導体集積回路装置およびその製造方法 |
US5376816A (en) | 1992-06-24 | 1994-12-27 | Nec Corporation | Bi-cmos integrated circuit device having buried region use in common for bipolar and mos transistors |
US5439842A (en) | 1992-09-21 | 1995-08-08 | Siliconix Incorporated | Low temperature oxide layer over field implant mask |
US5648281A (en) | 1992-09-21 | 1997-07-15 | Siliconix Incorporated | Method for forming an isolation structure and a bipolar transistor on a semiconductor substrate |
US5422508A (en) | 1992-09-21 | 1995-06-06 | Siliconix Incorporated | BiCDMOS structure |
JP2978345B2 (ja) | 1992-11-26 | 1999-11-15 | 三菱電機株式会社 | 半導体装置の製造方法 |
US6249030B1 (en) | 1992-12-07 | 2001-06-19 | Hyundai Electronics Industries Co., Ltd. | BI-CMOS integrated circuit |
EP0613181A1 (en) | 1993-02-26 | 1994-08-31 | STMicroelectronics S.r.l. | Bipolar transistor compatible with CMOS processes |
US5324973A (en) | 1993-05-03 | 1994-06-28 | Motorola Inc. | Semiconductor SRAM with trench transistors |
US5414292A (en) | 1993-05-26 | 1995-05-09 | Siliconix Incorporated | Junction-isolated floating diode |
US5420061A (en) | 1993-08-13 | 1995-05-30 | Micron Semiconductor, Inc. | Method for improving latchup immunity in a dual-polysilicon gate process |
US5892264A (en) | 1993-10-04 | 1999-04-06 | Harris Corporation | High frequency analog transistors, method of fabrication and circuit implementation |
JP3252569B2 (ja) | 1993-11-09 | 2002-02-04 | 株式会社デンソー | 絶縁分離基板及びそれを用いた半導体装置及びその製造方法 |
JP3002371B2 (ja) | 1993-11-22 | 2000-01-24 | 富士通株式会社 | 半導体装置とその製造方法 |
DE69526569T2 (de) | 1994-01-12 | 2002-12-19 | Atmel Corp., San Jose | Eingangs-/ausgangs-transistor mit optimierten schutz gegen esd |
US5455189A (en) | 1994-02-28 | 1995-10-03 | National Semiconductor Corporation | Method of forming BICMOS structures |
US5439833A (en) | 1994-03-15 | 1995-08-08 | National Semiconductor Corp. | Method of making truly complementary and self-aligned bipolar and CMOS transistor structures with minimized base and gate resistances and parasitic capacitance |
JP3400528B2 (ja) | 1994-04-01 | 2003-04-28 | 三菱電機株式会社 | 半導体装置およびその製造方法 |
US5498554A (en) | 1994-04-08 | 1996-03-12 | Texas Instruments Incorporated | Method of making extended drain resurf lateral DMOS devices |
US5438005A (en) | 1994-04-13 | 1995-08-01 | Winbond Electronics Corp. | Deep collection guard ring |
US5413944A (en) | 1994-05-06 | 1995-05-09 | United Microelectronics Corporation | Twin tub CMOS process |
US5506431A (en) | 1994-05-16 | 1996-04-09 | Thomas; Mammen | Double poly trenched channel accelerated tunneling electron (DPT-CATE) cell, for memory applications |
KR0131723B1 (ko) * | 1994-06-08 | 1998-04-14 | 김주용 | 반도체소자 및 그 제조방법 |
US5817546A (en) | 1994-06-23 | 1998-10-06 | Stmicroelectronics S.R.L. | Process of making a MOS-technology power device |
US5698458A (en) | 1994-09-30 | 1997-12-16 | United Microelectronics Corporation | Multiple well device and process of manufacture |
US5795208A (en) * | 1994-10-11 | 1998-08-18 | Yamaha Corporation | Manufacture of electron emitter by replica technique |
US5545909A (en) | 1994-10-19 | 1996-08-13 | Siliconix Incorporated | Electrostatic discharge protection device for integrated circuit |
US5501993A (en) | 1994-11-22 | 1996-03-26 | Genus, Inc. | Method of constructing CMOS vertically modulated wells (VMW) by clustered MeV BILLI (buried implanted layer for lateral isolation) implantation |
US5573963A (en) | 1995-05-03 | 1996-11-12 | Vanguard International Semiconductor Corporation | Method of forming self-aligned twin tub CMOS devices |
US5777362A (en) | 1995-06-07 | 1998-07-07 | Harris Corporation | High efficiency quasi-vertical DMOS in CMOS or BICMOS process |
US5684305A (en) | 1995-06-07 | 1997-11-04 | Harris Corporation | Pilot transistor for quasi-vertical DMOS device |
JPH09312399A (ja) | 1995-07-14 | 1997-12-02 | Seiko Instr Inc | 半導体装置とその製造方法 |
DE69616013T2 (de) | 1995-07-19 | 2002-06-06 | Koninklijke Philips Electronics N.V., Eindhoven | Halbleiteranordnung vom hochspannungs-ldmos-typ |
US5874565A (en) * | 1995-08-29 | 1999-02-23 | Washington University | Nucleic acids comprising a highly conserved novel 3 terminal sequence element of the hepatitis C virus |
JPH0992728A (ja) | 1995-09-21 | 1997-04-04 | Mitsubishi Electric Corp | 相補型mos電界効果トランジスタおよびその製造方法 |
KR100202635B1 (ko) | 1995-10-13 | 1999-06-15 | 구본준 | 리서프 이디모스 트랜지스터와 이를 이용한 고전압 아날로그의 멀티플렉서회로 |
JP3409548B2 (ja) | 1995-12-12 | 2003-05-26 | ソニー株式会社 | 半導体装置の製造方法 |
KR100231594B1 (ko) | 1995-12-29 | 1999-11-15 | 김주용 | 반도체 소자의 웰 형성방법 |
US5811334A (en) | 1995-12-29 | 1998-09-22 | Advanced Micro Devices, Inc. | Wafer cleaning procedure useful in the manufacture of a non-volatile memory device |
FR2744285B1 (fr) * | 1996-01-25 | 1998-03-06 | Commissariat Energie Atomique | Procede de transfert d'une couche mince d'un substrat initial sur un substrat final |
JP3575908B2 (ja) | 1996-03-28 | 2004-10-13 | 株式会社東芝 | 半導体装置 |
DE69739692D1 (de) | 1996-04-08 | 2010-01-21 | Hitachi Ltd | Integrierte halbleiterschaltungsvorrichtung |
US5966599A (en) | 1996-05-21 | 1999-10-12 | Lsi Logic Corporation | Method for fabricating a low trigger voltage silicon controlled rectifier and thick field device |
JPH1022462A (ja) | 1996-06-28 | 1998-01-23 | Sharp Corp | 半導体装置及びその製造方法 |
US6391754B1 (en) | 1996-09-27 | 2002-05-21 | Texas Instruments Incorporated | Method of making an integrated circuit interconnect |
WO1998014994A1 (en) | 1996-09-30 | 1998-04-09 | Lsi Logic Corporation | Semiconductor fabrication |
US5807783A (en) | 1996-10-07 | 1998-09-15 | Harris Corporation | Surface mount die by handle replacement |
DE69738012T2 (de) * | 1996-11-26 | 2007-12-13 | Matsushita Electric Industrial Co., Ltd., Kadoma | Halbleitervorrichtung und deren Herstellungsverfahren |
US6017787A (en) | 1996-12-31 | 2000-01-25 | Lucent Technologies Inc. | Integrated circuit with twin tub |
KR100205609B1 (ko) * | 1997-01-06 | 1999-07-01 | 윤종용 | 정전기 보호 소자 |
JP3638191B2 (ja) * | 1997-01-31 | 2005-04-13 | 信司 國分 | 医療用レーザハンドピース |
US5804477A (en) | 1997-02-24 | 1998-09-08 | Integrated Device Technology, Inc. | Method of making a 6-transistor compact static ram cell |
JP3393544B2 (ja) * | 1997-02-26 | 2003-04-07 | シャープ株式会社 | 半導体装置の製造方法 |
EP0970518B1 (en) | 1997-03-18 | 2012-04-25 | Infineon Technologies AG | Trench-isolated bipolar devices |
US6163052A (en) | 1997-04-04 | 2000-12-19 | Advanced Micro Devices, Inc. | Trench-gated vertical combination JFET and MOSFET devices |
US5798295A (en) | 1997-06-09 | 1998-08-25 | Motorola, Inc. | Method for forming a buried contact on a semiconductor substrate |
US5969402A (en) | 1997-07-18 | 1999-10-19 | Advanced Micro Devices, Inc. | Reduction of depletion spreading sideways utilizing slots |
US5912501A (en) | 1997-07-18 | 1999-06-15 | Advanced Micro Devices, Inc. | Elimination of radius of curvature effects of p-n junction avalanche breakdown using slots |
US6011297A (en) * | 1997-07-18 | 2000-01-04 | Advanced Micro Devices,Inc. | Use of multiple slots surrounding base region of a bipolar junction transistor to increase cumulative breakdown voltage |
JPH1140811A (ja) | 1997-07-22 | 1999-02-12 | Hitachi Ltd | 半導体装置およびその製造方法 |
US6054374A (en) | 1997-11-26 | 2000-04-25 | Advanced Micro Devices | Method of scaling dielectric thickness in a semiconductor process with ion implantation |
US5888887A (en) * | 1997-12-15 | 1999-03-30 | Chartered Semiconductor Manufacturing, Ltd. | Trenchless buried contact process technology |
US6171982B1 (en) | 1997-12-26 | 2001-01-09 | Canon Kabushiki Kaisha | Method and apparatus for heat-treating an SOI substrate and method of preparing an SOI substrate by using the same |
US6365447B1 (en) | 1998-01-12 | 2002-04-02 | National Semiconductor Corporation | High-voltage complementary bipolar and BiCMOS technology using double expitaxial growth |
US5914523A (en) | 1998-02-17 | 1999-06-22 | National Semiconductor Corp. | Semiconductor device trench isolation structure with polysilicon bias voltage contact |
KR100282710B1 (ko) * | 1998-03-12 | 2001-02-15 | 윤종용 | 바이폴라 트랜지스터의 제조 방법 및 그 구조 |
JP3097652B2 (ja) | 1998-03-31 | 2000-10-10 | 日本電気株式会社 | 半導体集積回路装置の製造方法 |
US6303961B1 (en) | 1998-04-29 | 2001-10-16 | Aqere Systems Guardian Corp. | Complementary semiconductor devices |
US6150697A (en) * | 1998-04-30 | 2000-11-21 | Denso Corporation | Semiconductor apparatus having high withstand voltage |
US6331456B1 (en) * | 1998-05-04 | 2001-12-18 | Texas Instruments - Acer Incorporated | Fipos method of forming SOI CMOS structure |
US6013936A (en) | 1998-08-06 | 2000-01-11 | International Business Machines Corporation | Double silicon-on-insulator device and method therefor |
KR100272176B1 (ko) | 1998-09-30 | 2000-12-01 | 김덕중 | Bicdmos 소자의 제조방법 |
JP3733252B2 (ja) | 1998-11-02 | 2006-01-11 | セイコーエプソン株式会社 | 半導体記憶装置及びその製造方法 |
KR100281908B1 (ko) | 1998-11-20 | 2001-02-15 | 김덕중 | 반도체소자 및 그 제조방법 |
KR100275962B1 (ko) | 1998-12-30 | 2001-02-01 | 김영환 | 반도체장치 및 그의 제조방법_ |
US20010013636A1 (en) | 1999-01-22 | 2001-08-16 | James S. Dunn | A self-aligned, sub-minimum isolation ring |
US6316336B1 (en) * | 1999-03-01 | 2001-11-13 | Richard A. Blanchard | Method for forming buried layers with top-side contacts and the resulting structure |
US6225674B1 (en) * | 1999-04-02 | 2001-05-01 | Motorola, Inc. | Semiconductor structure and method of manufacture |
DE69931890T2 (de) | 1999-04-06 | 2007-01-11 | Stmicroelectronics S.R.L., Agrate Brianza | Integrierter Leistungsschaltkreis mit vertikalem Stromfluss und dessen Herstellungsverfahren |
US6225181B1 (en) | 1999-04-19 | 2001-05-01 | National Semiconductor Corp. | Trench isolated bipolar transistor structure integrated with CMOS technology |
US6144086A (en) | 1999-04-30 | 2000-11-07 | International Business Machines Corporation | Structure for improved latch-up using dual depth STI with impurity implant |
KR100300069B1 (ko) | 1999-05-10 | 2001-09-26 | 김영환 | 반도체 소자 및 그 제조방법 |
US6798024B1 (en) * | 1999-07-01 | 2004-09-28 | Intersil Americas Inc. | BiCMOS process with low temperature coefficient resistor (TCRL) |
WO2001004960A1 (fr) * | 1999-07-07 | 2001-01-18 | Matsushita Electric Industrial Co., Ltd. | Dispositif semi-conducteur et procede de fabrication correspondant |
US6501131B1 (en) | 1999-07-22 | 2002-12-31 | International Business Machines Corporation | Transistors having independently adjustable parameters |
US6448124B1 (en) | 1999-11-12 | 2002-09-10 | International Business Machines Corporation | Method for epitaxial bipolar BiCMOS |
JP2001217394A (ja) * | 1999-12-22 | 2001-08-10 | Texas Instr Inc <Ti> | 受動形デバイスの製法 |
US6489653B2 (en) | 1999-12-27 | 2002-12-03 | Kabushiki Kaisha Toshiba | Lateral high-breakdown-voltage transistor |
US6835627B1 (en) | 2000-01-10 | 2004-12-28 | Analog Devices, Inc. | Method for forming a DMOS device and a DMOS device |
US6251757B1 (en) | 2000-02-24 | 2001-06-26 | Advanced Micro Devices, Inc. | Formation of highly activated shallow abrupt junction by thermal budget engineering |
US6399990B1 (en) * | 2000-03-21 | 2002-06-04 | International Business Machines Corporation | Isolated well ESD device |
IT1316871B1 (it) * | 2000-03-31 | 2003-05-12 | St Microelectronics Srl | Dispositivo elettronico integrato monoliticamente e relativo processodi fabbricazione |
US6417554B1 (en) | 2000-04-27 | 2002-07-09 | International Rectifier Corporation | Latch free IGBT with schottky gate |
US6528850B1 (en) * | 2000-05-03 | 2003-03-04 | Linear Technology Corporation | High voltage MOS transistor with up-retro well |
IT1317516B1 (it) | 2000-05-11 | 2003-07-09 | St Microelectronics Srl | Dispositivo integrato con struttura d'isolamento a trench e relativoprocesso di realizzazione. |
US6663167B2 (en) * | 2000-05-15 | 2003-12-16 | Jeffrey O. Phillips | Collapsible shelter/camper/storage unit with a suspended floor |
US6444512B1 (en) | 2000-06-12 | 2002-09-03 | Motorola, Inc. | Dual metal gate transistors for CMOS process |
JP4984345B2 (ja) | 2000-06-21 | 2012-07-25 | 富士電機株式会社 | 半導体装置 |
JP2002033397A (ja) | 2000-07-18 | 2002-01-31 | Mitsubishi Electric Corp | 半導体装置 |
SE518797C2 (sv) | 2000-07-19 | 2002-11-19 | Ericsson Telefon Ab L M | Effekt-LDMOS-transistor innefattande ett flertal parallellkopplade transistorsegment med olika tröskelspänningar |
US6630699B1 (en) | 2000-08-31 | 2003-10-07 | Lucent Technologies, Inc. | Transistor device having an isolation structure located under a source region, drain region and channel region and a method of manufacture thereof |
JP3589168B2 (ja) | 2000-09-04 | 2004-11-17 | セイコーエプソン株式会社 | 半導体装置 |
JP2002094063A (ja) | 2000-09-11 | 2002-03-29 | Toshiba Corp | 半導体装置 |
US6391700B1 (en) | 2000-10-17 | 2002-05-21 | United Microelectronics Corp. | Method for forming twin-well regions of semiconductor devices |
US6849871B2 (en) | 2000-10-20 | 2005-02-01 | International Business Machines Corporation | Fully-depleted-collector silicon-on-insulator (SOI) bipolar transistor useful alone or in SOI BiCMOS |
JP3950294B2 (ja) | 2000-11-16 | 2007-07-25 | シャープ株式会社 | 半導体装置 |
JP2002198436A (ja) * | 2000-12-25 | 2002-07-12 | Sanyo Electric Co Ltd | 半導体集積回路装置およびその製造方法 |
JP2002198439A (ja) | 2000-12-26 | 2002-07-12 | Sharp Corp | 半導体装置および携帯電子機器 |
US6600199B2 (en) | 2000-12-29 | 2003-07-29 | International Business Machines Corporation | Deep trench-buried layer array and integrated device structures for noise isolation and latch up immunity |
EP1220323A3 (en) | 2000-12-31 | 2007-08-15 | Texas Instruments Incorporated | LDMOS with improved safe operating area |
US6382892B1 (en) * | 2001-01-16 | 2002-05-07 | Dave C. Hempfling | Wall anchor with improved drilling tip |
JP2002237575A (ja) | 2001-02-08 | 2002-08-23 | Sharp Corp | 半導体装置及びその製造方法 |
US20020117714A1 (en) | 2001-02-28 | 2002-08-29 | Linear Technology Corporation | High voltage MOS transistor |
TW475250B (en) | 2001-03-14 | 2002-02-01 | Taiwan Semiconductor Mfg | ESD protection circuit to be used in high-frequency input/output port with low capacitance load |
JP2002324846A (ja) | 2001-04-25 | 2002-11-08 | Sanken Electric Co Ltd | 半導体装置及びその製造方法 |
JP4811895B2 (ja) * | 2001-05-02 | 2011-11-09 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
JP2003031680A (ja) * | 2001-07-16 | 2003-01-31 | Hitachi Ltd | 半導体装置の製造方法 |
JP2003100862A (ja) | 2001-09-21 | 2003-04-04 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
US6563181B1 (en) * | 2001-11-02 | 2003-05-13 | Motorola, Inc. | High frequency signal isolation in a semiconductor device |
JP2003158178A (ja) | 2001-11-22 | 2003-05-30 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
US6649983B2 (en) | 2001-11-30 | 2003-11-18 | Texas Instruments Incorporated | Vertical bipolar transistor formed using CMOS processes |
US6656809B2 (en) | 2002-01-15 | 2003-12-02 | International Business Machines Corporation | Method to fabricate SiGe HBTs with controlled current gain and improved breakdown voltage characteristics |
US6744520B2 (en) | 2002-03-04 | 2004-06-01 | Industrial Technology Research Institute | Method for measuring two-dimensional displacement using conjugate optics |
KR100456691B1 (ko) * | 2002-03-05 | 2004-11-10 | 삼성전자주식회사 | 이중격리구조를 갖는 반도체 소자 및 그 제조방법 |
JP3902040B2 (ja) | 2002-03-25 | 2007-04-04 | 松下電器産業株式会社 | 半導体保護装置 |
AU2003209570A1 (en) | 2002-04-17 | 2003-10-27 | Koninklijke Philips Electronics N.V. | Loudspeaker with gps receiver |
US7701001B2 (en) | 2002-05-03 | 2010-04-20 | International Rectifier Corporation | Short channel trench power MOSFET with low threshold voltage |
US6586297B1 (en) | 2002-06-01 | 2003-07-01 | Newport Fab, Llc | Method for integrating a metastable base into a high-performance HBT and related structure |
JP2004039866A (ja) | 2002-07-03 | 2004-02-05 | Toshiba Corp | 半導体装置及びその製造方法 |
US7179691B1 (en) | 2002-07-29 | 2007-02-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for four direction low capacitance ESD protection |
US6867462B2 (en) | 2002-08-09 | 2005-03-15 | Matsushita Electric Industrial Co., Ltd. | Semiconductor device using an SOI substrate and having a trench isolation and method for fabricating the same |
US7741661B2 (en) | 2002-08-14 | 2010-06-22 | Advanced Analogic Technologies, Inc. | Isolation and termination structures for semiconductor die |
US7902630B2 (en) | 2002-08-14 | 2011-03-08 | Advanced Analogic Technologies, Inc. | Isolated bipolar transistor |
US7834421B2 (en) | 2002-08-14 | 2010-11-16 | Advanced Analogic Technologies, Inc. | Isolated diode |
US20080197408A1 (en) | 2002-08-14 | 2008-08-21 | Advanced Analogic Technologies, Inc. | Isolated quasi-vertical DMOS transistor |
US6900091B2 (en) | 2002-08-14 | 2005-05-31 | Advanced Analogic Technologies, Inc. | Isolated complementary MOS devices in epi-less substrate |
US7939420B2 (en) | 2002-08-14 | 2011-05-10 | Advanced Analogic Technologies, Inc. | Processes for forming isolation structures for integrated circuit devices |
US7825488B2 (en) * | 2006-05-31 | 2010-11-02 | Advanced Analogic Technologies, Inc. | Isolation structures for integrated circuits and modular methods of forming the same |
US7956391B2 (en) | 2002-08-14 | 2011-06-07 | Advanced Analogic Technologies, Inc. | Isolated junction field-effect transistor |
US8089129B2 (en) | 2002-08-14 | 2012-01-03 | Advanced Analogic Technologies, Inc. | Isolated CMOS transistors |
US6943426B2 (en) | 2002-08-14 | 2005-09-13 | Advanced Analogic Technologies, Inc. | Complementary analog bipolar transistors with trench-constrained isolation diffusion |
US7667268B2 (en) | 2002-08-14 | 2010-02-23 | Advanced Analogic Technologies, Inc. | Isolated transistor |
US6855985B2 (en) | 2002-09-29 | 2005-02-15 | Advanced Analogic Technologies, Inc. | Modular bipolar-CMOS-DMOS analog integrated circuit & power transistor technology |
US7719054B2 (en) | 2006-05-31 | 2010-05-18 | Advanced Analogic Technologies, Inc. | High-voltage lateral DMOS device |
US7576388B1 (en) * | 2002-10-03 | 2009-08-18 | Fairchild Semiconductor Corporation | Trench-gate LDMOS structures |
JP3729814B2 (ja) * | 2003-02-21 | 2005-12-21 | 松下電器産業株式会社 | 固体撮像装置 |
JP2005072246A (ja) * | 2003-08-25 | 2005-03-17 | Matsushita Electric Ind Co Ltd | 半導体装置の製造方法 |
JP4775684B2 (ja) | 2003-09-29 | 2011-09-21 | オンセミコンダクター・トレーディング・リミテッド | 半導体集積回路装置 |
JP2005109400A (ja) * | 2003-10-02 | 2005-04-21 | Sharp Corp | 半導体集積回路 |
TWI266367B (en) * | 2003-11-14 | 2006-11-11 | Ind Tech Res Inst | Method for smoothing the sidewall ripples of an etching structure |
SE0303099D0 (sv) | 2003-11-21 | 2003-11-21 | Infineon Technologies Ag | Method in the fabrication of a monolithically integrated high frequency circuit |
US7205584B2 (en) | 2003-12-22 | 2007-04-17 | Micron Technology, Inc. | Image sensor for reduced dark current |
EP1718674A4 (en) * | 2004-01-28 | 2008-05-07 | Anil K Chauhan | MEMBRANE ATTACK COMPLEXES ASSOCIATED WITH IMMUNE TRAFFIC COMPLEXES |
US20050179111A1 (en) | 2004-02-12 | 2005-08-18 | Iwen Chao | Semiconductor device with low resistive path barrier |
US7304354B2 (en) | 2004-02-17 | 2007-12-04 | Silicon Space Technology Corp. | Buried guard ring and radiation hardened isolation structures and fabrication methods |
US8093633B2 (en) * | 2004-02-17 | 2012-01-10 | Nanyang Technological University | Method and device for wavelength-sensitive photo-sensing |
JP4429036B2 (ja) | 2004-02-27 | 2010-03-10 | 富士通マイクロエレクトロニクス株式会社 | 半導体装置の製造方法 |
TWI231986B (en) * | 2004-03-22 | 2005-05-01 | Sunplus Technology Co Ltd | ESD protection device for high voltage and negative voltage tolerance |
US7009271B1 (en) | 2004-04-13 | 2006-03-07 | Advanced Micro Devices, Inc. | Memory device with an alternating Vss interconnection |
US7183610B2 (en) | 2004-04-30 | 2007-02-27 | Siliconix Incorporated | Super trench MOSFET including buried source electrode and method of fabricating the same |
JP4592340B2 (ja) | 2004-06-29 | 2010-12-01 | 三洋電機株式会社 | 半導体装置の製造方法 |
JP2006040991A (ja) * | 2004-07-23 | 2006-02-09 | Hitachi Ltd | 半導体装置の評価方法、および製造方法 |
US7335948B2 (en) | 2004-08-23 | 2008-02-26 | Enpirion, Inc. | Integrated circuit incorporating higher voltage devices and low voltage devices therein |
US20060076629A1 (en) | 2004-10-07 | 2006-04-13 | Hamza Yilmaz | Semiconductor devices with isolation and sinker regions containing trenches filled with conductive material |
JP4959140B2 (ja) | 2005-02-04 | 2012-06-20 | 株式会社日立超エル・エス・アイ・システムズ | 半導体装置 |
EP1865354B1 (en) * | 2005-03-17 | 2016-03-16 | Hamamatsu Photonics K.K. | Microscopic image capturing device |
CN2821868Y (zh) | 2005-05-19 | 2006-09-27 | 崇贸科技股份有限公司 | 具有隔离结构的mos场效应晶体管 |
JP4519716B2 (ja) | 2005-06-02 | 2010-08-04 | 富士通セミコンダクター株式会社 | 整流回路用ダイオードを有する半導体装置 |
US7719080B2 (en) * | 2005-06-20 | 2010-05-18 | Teledyne Scientific & Imaging, Llc | Semiconductor device with a conduction enhancement layer |
JP2007067012A (ja) * | 2005-08-29 | 2007-03-15 | Matsushita Electric Ind Co Ltd | 半導体装置 |
US20070132056A1 (en) | 2005-12-09 | 2007-06-14 | Advanced Analogic Technologies, Inc. | Isolation structures for semiconductor integrated circuit substrates and methods of forming the same |
US20070158779A1 (en) | 2006-01-12 | 2007-07-12 | International Business Machines Corporation | Methods and semiconductor structures for latch-up suppression using a buried damage layer |
US7718481B2 (en) | 2006-04-17 | 2010-05-18 | International Business Machines Corporation | Semiconductor structure and method of manufacture |
US7626243B2 (en) | 2006-08-04 | 2009-12-01 | Advanced Analogic Technologies, Inc. | ESD protection for bipolar-CMOS-DMOS integrated circuit devices |
US8138570B2 (en) | 2007-03-28 | 2012-03-20 | Advanced Analogic Technologies, Inc. | Isolated junction field-effect transistor |
US7737526B2 (en) | 2007-03-28 | 2010-06-15 | Advanced Analogic Technologies, Inc. | Isolated trench MOSFET in epi-less semiconductor sustrate |
US20090023683A1 (en) * | 2007-07-16 | 2009-01-22 | Chandrasekhar Kocherlakota | Complexes comprising zoledronic acid and cyclodextrins |
US7541247B2 (en) | 2007-07-16 | 2009-06-02 | International Business Machines Corporation | Guard ring structures for high voltage CMOS/low voltage CMOS technology using LDMOS (lateral double-diffused metal oxide semiconductor) device fabrication |
US7683427B2 (en) | 2007-09-18 | 2010-03-23 | United Microelectronics Corp. | Laterally diffused metal-oxide-semiconductor device and method of making the same |
US7943960B2 (en) | 2008-02-01 | 2011-05-17 | Infineon Technologies Ag | Integrated circuit arrangement including a protective structure |
-
2006
- 2006-05-31 US US11/444,102 patent/US7825488B2/en not_active Expired - Fee Related
-
2007
- 2007-05-30 CN CN201310280920.9A patent/CN103400793B/zh not_active Expired - Fee Related
- 2007-05-30 KR KR1020087031002A patent/KR101180525B1/ko active IP Right Grant
- 2007-05-30 CN CN200780027883.3A patent/CN101512751B/zh not_active Expired - Fee Related
- 2007-05-30 JP JP2009513252A patent/JP5608908B2/ja not_active Expired - Fee Related
- 2007-05-30 EP EP07777316A patent/EP2044624A4/en not_active Withdrawn
- 2007-05-30 WO PCT/US2007/012738 patent/WO2007142969A1/en active Application Filing
- 2007-05-31 TW TW101145564A patent/TWI460819B/zh not_active IP Right Cessation
- 2007-05-31 TW TW096119544A patent/TWI393213B/zh not_active IP Right Cessation
- 2007-08-08 US US11/890,940 patent/US8071462B2/en not_active Expired - Fee Related
- 2007-08-08 US US11/890,993 patent/US8097522B2/en not_active Expired - Fee Related
- 2007-08-08 US US11/891,006 patent/US8728904B2/en not_active Expired - Fee Related
-
2008
- 2008-07-30 US US12/220,950 patent/US7800198B2/en not_active Expired - Fee Related
- 2008-07-30 US US12/220,986 patent/US7701033B2/en not_active Expired - Fee Related
- 2008-07-30 US US12/220,992 patent/US7898060B2/en not_active Expired - Fee Related
-
2009
- 2009-05-28 US US12/455,212 patent/US7956437B2/en not_active Expired - Fee Related
-
2014
- 2014-05-19 US US14/281,075 patent/US9257504B2/en not_active Expired - Fee Related
- 2014-06-26 JP JP2014131251A patent/JP5902241B2/ja not_active Expired - Fee Related
-
2015
- 2015-10-05 US US14/875,176 patent/US10074716B2/en not_active Expired - Fee Related
- 2015-10-05 US US14/875,165 patent/US9905640B2/en not_active Expired - Fee Related
-
2016
- 2016-03-09 JP JP2016045586A patent/JP6326441B2/ja active Active
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6326441B2 (ja) | 集積回路のための分離構造 | |
JP6349337B2 (ja) | 分離されたcmosおよびバイポーラトランジスタ、それらのための分離構造、ならびにその作製方法 | |
US6943426B2 (en) | Complementary analog bipolar transistors with trench-constrained isolation diffusion | |
US7902630B2 (en) | Isolated bipolar transistor |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100212 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100212 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100222 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130205 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20130502 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20130513 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20130604 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20130611 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20130704 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20130711 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130726 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20140304 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140626 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20140707 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140805 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140811 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5608908 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |