KR102400264B1 - 웨이퍼 레벨 시스템 패키지 방법 및 패키지 구조 - Google Patents
웨이퍼 레벨 시스템 패키지 방법 및 패키지 구조 Download PDFInfo
- Publication number
- KR102400264B1 KR102400264B1 KR1020207022047A KR20207022047A KR102400264B1 KR 102400264 B1 KR102400264 B1 KR 102400264B1 KR 1020207022047 A KR1020207022047 A KR 1020207022047A KR 20207022047 A KR20207022047 A KR 20207022047A KR 102400264 B1 KR102400264 B1 KR 102400264B1
- Authority
- KR
- South Korea
- Prior art keywords
- via hole
- chip
- adhesive layer
- front surface
- device wafer
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 122
- 238000004806 packaging method and process Methods 0.000 title claims abstract description 26
- 239000012790 adhesive layer Substances 0.000 claims abstract description 128
- 238000005530 etching Methods 0.000 claims abstract description 38
- 238000000059 patterning Methods 0.000 claims abstract description 25
- 239000010410 layer Substances 0.000 claims description 54
- 238000003466 welding Methods 0.000 claims description 21
- 230000008569 process Effects 0.000 claims description 20
- 239000000463 material Substances 0.000 claims description 17
- 239000004065 semiconductor Substances 0.000 claims description 13
- 238000011161 development Methods 0.000 claims description 10
- 238000002161 passivation Methods 0.000 claims description 9
- 238000001312 dry etching Methods 0.000 claims description 8
- UMIVXZPTRXBADB-UHFFFAOYSA-N benzocyclobutene Chemical compound C1=CC=C2CCC2=C1 UMIVXZPTRXBADB-UHFFFAOYSA-N 0.000 claims description 6
- 229920002577 polybenzoxazole Polymers 0.000 claims description 6
- 239000004642 Polyimide Substances 0.000 claims description 5
- 229920001721 polyimide Polymers 0.000 claims description 5
- 238000004891 communication Methods 0.000 claims description 4
- 238000003860 storage Methods 0.000 claims description 4
- 238000001039 wet etching Methods 0.000 claims description 4
- 235000012431 wafers Nutrition 0.000 description 137
- 239000000243 solution Substances 0.000 description 13
- 239000004020 conductor Substances 0.000 description 10
- 238000010586 diagram Methods 0.000 description 10
- 238000004519 manufacturing process Methods 0.000 description 10
- 230000010354 integration Effects 0.000 description 6
- 229920002120 photoresistant polymer Polymers 0.000 description 6
- 239000000047 product Substances 0.000 description 5
- 239000000758 substrate Substances 0.000 description 5
- 239000011345 viscous material Substances 0.000 description 5
- 230000000694 effects Effects 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 238000001746 injection moulding Methods 0.000 description 4
- 238000012858 packaging process Methods 0.000 description 4
- 229910052710 silicon Inorganic materials 0.000 description 4
- 239000010703 silicon Substances 0.000 description 4
- 230000009471 action Effects 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 3
- 239000006227 byproduct Substances 0.000 description 3
- 238000009713 electroplating Methods 0.000 description 3
- 239000007789 gas Substances 0.000 description 3
- 230000003287 optical effect Effects 0.000 description 3
- 230000000149 penetrating effect Effects 0.000 description 3
- 239000004033 plastic Substances 0.000 description 3
- 229920003023 plastic Polymers 0.000 description 3
- 238000007789 sealing Methods 0.000 description 3
- 239000003566 sealing material Substances 0.000 description 3
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- 239000004698 Polyethylene Substances 0.000 description 2
- 239000002313 adhesive film Substances 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 238000010276 construction Methods 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 239000010949 copper Substances 0.000 description 2
- 239000003822 epoxy resin Substances 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 239000011368 organic material Substances 0.000 description 2
- 239000005360 phosphosilicate glass Substances 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 238000005498 polishing Methods 0.000 description 2
- 229920000647 polyepoxide Polymers 0.000 description 2
- -1 polyethylene Polymers 0.000 description 2
- 229920000573 polyethylene Polymers 0.000 description 2
- 230000002265 prevention Effects 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- NCMAYWHYXSWFGB-UHFFFAOYSA-N [Si].[N+][O-] Chemical compound [Si].[N+][O-] NCMAYWHYXSWFGB-UHFFFAOYSA-N 0.000 description 1
- 238000011109 contamination Methods 0.000 description 1
- 238000005260 corrosion Methods 0.000 description 1
- 230000007797 corrosion Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 239000000835 fiber Substances 0.000 description 1
- LNEPOXFFQSENCJ-UHFFFAOYSA-N haloperidol Chemical compound C1CC(O)(C=2C=CC(Cl)=CC=2)CCN1CCCC(=O)C1=CC=C(F)C=C1 LNEPOXFFQSENCJ-UHFFFAOYSA-N 0.000 description 1
- 230000017525 heat dissipation Effects 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000005022 packaging material Substances 0.000 description 1
- 238000012536 packaging technology Methods 0.000 description 1
- 238000001020 plasma etching Methods 0.000 description 1
- 229920000728 polyester Polymers 0.000 description 1
- 229920000642 polymer Polymers 0.000 description 1
- 238000002360 preparation method Methods 0.000 description 1
- 238000003672 processing method Methods 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 229910001415 sodium ion Inorganic materials 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 230000008093 supporting effect Effects 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
- 239000010936 titanium Substances 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Chemical compound O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0652—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
- H01L21/304—Mechanical treatment, e.g. grinding, polishing, cutting
- H01L21/3043—Making grooves, e.g. cutting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5389—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
- H01L21/486—Via connections through the substrate with or without pins
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/561—Batch processing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/565—Moulds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/568—Temporary substrate used as encapsulation process aid
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6835—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76885—By forming conductive members before deposition of protective insulating material, e.g. pillars, studs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76898—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/481—Internal lead connections, e.g. via connections, feedthrough structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49838—Geometry or layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5384—Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5386—Geometry or layout of the interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/03—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/07—Structure, shape, material or disposition of the bonding areas after the connecting process
- H01L24/09—Structure, shape, material or disposition of the bonding areas after the connecting process of a plurality of bonding areas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/11—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L24/14—Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/17—Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/19—Manufacturing methods of high density interconnect preforms
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
- H01L24/92—Specific sequence of method steps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/94—Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/96—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/16—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/50—Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68381—Details of chemical or physical process used for separating the auxiliary support from a device or wafer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0237—Disposition of the redistribution layers
- H01L2224/02372—Disposition of the redistribution layers connecting to a via connection in the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/03—Manufacturing methods
- H01L2224/034—Manufacturing methods by blanket deposition of the material of the bonding area
- H01L2224/03444—Manufacturing methods by blanket deposition of the material of the bonding area in gaseous form
- H01L2224/0345—Physical vapour deposition [PVD], e.g. evaporation, or sputtering
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/0401—Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/11—Manufacturing methods
- H01L2224/113—Manufacturing methods by local deposition of the material of the bump connector
- H01L2224/1131—Manufacturing methods by local deposition of the material of the bump connector in liquid form
- H01L2224/1132—Screen printing, i.e. using a stencil
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/11—Manufacturing methods
- H01L2224/113—Manufacturing methods by local deposition of the material of the bump connector
- H01L2224/1133—Manufacturing methods by local deposition of the material of the bump connector in solid form
- H01L2224/11334—Manufacturing methods by local deposition of the material of the bump connector in solid form using preformed bumps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/11—Manufacturing methods
- H01L2224/118—Post-treatment of the bump connector
- H01L2224/11848—Thermal treatments, e.g. annealing, controlled cooling
- H01L2224/11849—Reflowing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13101—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
- H01L2224/13111—Tin [Sn] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/13139—Silver [Ag] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/13144—Gold [Au] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/13147—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/13155—Nickel [Ni] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32135—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/32145—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/80001—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by connecting a bonding area directly to another bonding area, i.e. connectorless bonding, e.g. bumpless bonding
- H01L2224/808—Bonding techniques
- H01L2224/80894—Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/81001—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a temporary auxiliary member not forming part of the bonding apparatus
- H01L2224/81005—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a temporary auxiliary member not forming part of the bonding apparatus being a temporary or sacrificial substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/8119—Arrangement of the bump connectors prior to mounting
- H01L2224/81191—Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/818—Bonding techniques
- H01L2224/81801—Soldering or alloying
- H01L2224/81815—Reflow soldering
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/81986—Specific sequence of steps, e.g. repetition of manufacturing steps, time sequence
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/83001—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector involving a temporary auxiliary member not forming part of the bonding apparatus
- H01L2224/83005—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector involving a temporary auxiliary member not forming part of the bonding apparatus being a temporary or sacrificial substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/838—Bonding techniques
- H01L2224/8385—Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/838—Bonding techniques
- H01L2224/83894—Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
- H01L2224/83896—Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces between electrically insulating surfaces, e.g. oxide or nitride layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/922—Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
- H01L2224/9222—Sequential connecting processes
- H01L2224/92222—Sequential connecting processes the first connecting process involving a bump connector
- H01L2224/92224—Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a build-up interconnect
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/94—Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/96—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06513—Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06541—Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06555—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
- H01L2225/06562—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking at least one device in the stack being rotated or offset
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L24/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/20—Structure, shape, material or disposition of high density interconnect preforms
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/0105—Tin [Sn]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
- H01L2924/143—Digital devices
- H01L2924/1431—Logic devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
- H01L2924/143—Digital devices
- H01L2924/1434—Memory
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/146—Mixed devices
- H01L2924/1461—MEMS
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/35—Mechanical effects
- H01L2924/351—Thermal stress
- H01L2924/3511—Warping
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Geometry (AREA)
- Ceramic Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Dicing (AREA)
- Micromachines (AREA)
- Semiconductor Integrated Circuits (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
웨이퍼 레벨 시스템 패키지 방법 및 패키지 구조로서, 상기 방법은, 복수 개의 제1칩이 집적된 제1 정면 및 제1 정면의 반대면인 제1 배면을 포함하는 소자 웨이퍼를 제공하는 단계; 복수 개의 제2칩을 제공하는 단계; 제1 정면에 접착층을 형성하는 단계; 접착층을 패터닝하고, 접착층 내에 제1 정면이 노출되는 복수 개의 제1 비아 홀을 형성하는 단계; 제1 비아 홀과 일대일로 대응되며 제1 비아 홀의 최상부를 커버하여 소자 웨이퍼와 제2칩이 본딩되도록 제2칩을 나머지 접착층에 설치하는 단계; 제1 배면을 에칭하고, 소자 웨이퍼 내에 제1 비아 홀과 서로 관통되는 제2 비아 홀을 형성하는 단계 - 제2 비아 홀 및 제1 비아 홀은 제1 전도성 비아 홀을 구성함 - ; 및 제1 전도성 비아 홀 내에 제2칩과 전기적으로 연결되는 제1 전도성 필라를 형성하는 단계를 포함한다. 본 발명은 먼저 제1 비아 홀을 형성한 다음 제2 비아 홀을 형성하여, 제1 비아 홀 개구 사이즈가 제2 비아 홀 개구 사이즈보다 큰 문제를 방지함으로써 제1 전도성 필라의 전기적 연결 성능을 개선한다.
Description
본 발명은 반도체 제조 분야에 관한 것으로, 특히 웨이퍼 레벨 시스템 패키지 방법 및 패키지 구조에 관한 것이다.
초대형 집적 회로의 개발 추세에 따라, 집적 회로 특징의 사이즈는 지속적으로 감소하고 있으며, 이에 따라 집적 회로의 패키지 기술에 대한 사람들의 요구도 증가하고 있다. 종래의 패키지 기술은 볼 그리드 어레이(Ball Grid Array, BGA), 칩 스케일 패키지(Chip Scale Package, CSP), 웨이퍼 레벨 패키지(Wafer Level Package, WLP), 3D 패키지(3D) 및 시스템 패키지(SiP) 등을 포함한다.
시스템 패키지는 복수 개의 상이한 기능의 능동 소자, 수동 소자, 미세 전자 기계 시스템(MEMS), 광학 소자 등 기타 소자를 하나의 유닛으로 조합하여 다양한 기능을 제공할 수 있는 하나의 시스템 또는 서브 시스템을 형성함으로써 이질적 IC 집적을 허용한다. 시스템 온 칩(System on Chip, SoC)과 비교해보면, 시스템 패키지의 집적은 상대적으로 간단하고, 설계 주기와 시장 주기가 보다 짧으며, 비용이 저렴하고, 보다 복잡한 시스템을 구현할 수 있다.
집적 회로 패키지가 보다 저렴하고, 보다 신뢰적이며, 보다 빠르고 보다 높은 밀도를 갖는 목적에 충족하기 위해, 선진적인 패키지 방법은 주요하게 웨이퍼 레벨 시스템 패키지(Wafer Level Package System in Package, WLPSiP)를 사용하며, 종래의 시스템 패키지에 비해, 웨이퍼 레벨 시스템 패키지는 소자 웨이퍼에서 패키지 집적 공정을 완성함으로써 패키지 구조의 면적을 크게 감소시키고, 제조 비용을 감소시키며, 전기 성능을 최적화하고, 대량으로 제조하는 등 우세를 가지므로, 작업량과 기기의 수요를 현저하게 감소시킬 수 있다.
그러나, 종래의 기술에서 웨이퍼 레벨 시스템 패키지는 패키지 구조의 성능과 신뢰성을 쉽게 감소시킨다.
본 발명이 해결하고자 하는 문제는 패키지 구조의 성능과 신뢰성을 향상시키는 웨이퍼 레벨 시스템 패키지 방법 및 패키지 구조를 제공하는 것이다.
상술한 문제를 해결하기 위해, 본 발명은, 복수 개의 제1칩이 집적된 제1 정면 및 상기 제1 정면의 반대면인 제1 배면을 포함하는 소자 웨이퍼를 제공하는 단계; 복수 개의 제2칩을 제공하는 단계; 상기 소자 웨이퍼의 제1 정면에 포토리소그래피 가능한 접착층을 형성하는 단계; 상기 접착층을 패터닝하고, 상기 접착층 내에 상기 제1 정면이 노출되는 복수 개의 제1 비아 홀을 형성하는 단계; 상기 접착층을 패터닝한 후, 상기 제1 비아 홀과 일대일로 대응되며 상기 제1 비아 홀의 최상부를 커버하여 상기 소자 웨이퍼와 상기 제2칩이 본딩되도록 상기 제2칩을 나머지 접착층에 설치하는 단계; 상기 소자 웨이퍼의 제1 배면을 에칭하고, 상기 소자 웨이퍼 내에 상기 소자 웨이퍼를 통과하고 상기 제1 비아 홀과 서로 관통되는 제2 비아 홀을 형성하는 단계 - 상기 제2 비아 홀 및 상기 제1 비아 홀은 제1 전도성 비아 홀을 구성함 - ; 및 상기 제1 전도성 비아 홀 내에 상기 제2칩과 전기적으로 연결되는 제1 전도성 필라를 형성하는 단계를 포함하는 웨이퍼 레벨 시스템 패키지 방법을 제공한다.
대응되게, 본 발명은 복수 개의 제1칩이 집적된 제1 정면 및 상기 제1 정면의 반대면인 제1 배면을 포함하는 소자 웨이퍼; 상기 소자 웨이퍼의 제1 정면에 위치하고, 내부에 상기 제1 정면이 노출되는 복수 개의 비아 홀을 구비하는 접착층; 상기 접착층에 설치되고, 상기 비아 홀과 일대일로 대응되며 상기 비아 홀의 최상부를 커버하여, 상기 소자 웨이퍼와 본딩되는 복수 개의 제2칩을 포함하는 패키지 구조를 더 제공한다.
종래의 기술에 비해, 본 발명의 기술적 해결수단은 하기와 같은 이점을 갖는다.
본 발명은 상기 소자 웨이퍼와 상기 제2칩의 본딩을 구현하기 이전에, 상기 소자 웨이퍼의 제1 정면에 접착층을 형성하고, 상기 접착층에 대해 패터닝을 수행하여, 상기 접착층 내에 상기 제1 정면이 노출되는 복수 개의 제1 비아 홀을 형성하며, 상기 제1 비아 홀은 상기 제2칩과 일대일로 대응되고; 상기 소자 웨이퍼의 제1 배면과 접착층을 순차적으로 에칭하며, 선후로 상기 소자 웨이퍼 내에 제2 비아 홀을 형성하고 상기 접착층 내에 상기 제2 비아 홀과 서로 관통되는 제1 비아 홀을 형성하는 해결수단에 비해, 본 발명은 먼저 상기 접착층 내에 제1 비아 홀을 형성한 다음 상기 제1 배면을 에칭하여 제2 비아 홀을 형성하는 해결수단을 통해, 상기 접착층의 횡방향 에칭에 심한 문제가 나타나는 것을 방지할 수 있고, 이로써 상기 제1 비아 홀 개구 사이즈가 상기 제2 비아 홀 개구 사이즈보다 큰 문제를 방지하며; 대응되게, 후속에서 제1 전도성 비아 홀 내에 상기 제2칩과 전기적으로 연결되는 제1 전도성 필라를 형성할 경우, 상기 제1 비아 홀 내에서 상기 제1 전도성 필라의 형성 난이도를 감소시키고, 상기 제1 비아 홀 내에서 상기 제1 전도성 필라의 형성 품질을 향상시키는데 유리함으로써, 상기 제1 전도성 필라의 전기적 연결 성능을 개선하여 패키지 구조의 성능과 신뢰성을 최적화한다.
선택 가능한 해결수단에서, 상기 접착층을 패터닝한 후, 나머지 접착층은 상기 제2칩에 대응되는 위치의 제1 정면을 커버하고, 대응되게, 후속에서 상기 제1 정면에 상기 제2칩을 커버하는 패키지층을 형성할 경우, 상기 패키지층은 상기 제2칩에 의해 노출되는 제1 정면과 양호한 접촉을 구현함으로써 상기 패키지층의 절연, 밀봉 및 습기 방지 작용을 향상시키는데 유리하다.
도 1 내지 도 4는 패키지 방법의 각 단계에 대응되는 구조 모식도이다.
도 5 내지 도 14는 본 발명의 웨이퍼 레벨 시스템 패키지 방법의 일 실시예에서의 각 단계에 대응되는 구조 모식도이다.
도 15 내지 도 17은 본 발명의 웨이퍼 레벨 시스템 패키지 방법의 다른 일 실시예에서의 각 단계에 대응되는 구조 모식도이다.
도 18은 본 발명의 패키지 구조의 일 실시예의 구조 모식도이다.
도 19는 본 발명의 패키지 구조의 다른 일 실시예의 구조 모식도이다.
도 5 내지 도 14는 본 발명의 웨이퍼 레벨 시스템 패키지 방법의 일 실시예에서의 각 단계에 대응되는 구조 모식도이다.
도 15 내지 도 17은 본 발명의 웨이퍼 레벨 시스템 패키지 방법의 다른 일 실시예에서의 각 단계에 대응되는 구조 모식도이다.
도 18은 본 발명의 패키지 구조의 일 실시예의 구조 모식도이다.
도 19는 본 발명의 패키지 구조의 다른 일 실시예의 구조 모식도이다.
배경 기술로부터 알 수 있다시피, 웨이퍼 레벨 시스템 패키지는 패키지 구조의 성능과 신뢰성을 쉽게 감소시킨다. 웨이퍼 레벨 시스템 패키지 방법을 결합하여 그 성능과 신뢰성이 감소되는 원인을 분석한다.
도 1 내지 도 4는 패키지 방법의 각 단계에 대응되는 구조 모식도이다.
도 1을 참조하면, 복수 개의 제1칩(11)이 집적된 제1 정면(12) 및 상기 제1 정면(12)의 반대면인 제1 배면(13)을 포함하는 제1 소자 웨이퍼(10)를 제공한다.
상기 제1 소자 웨이퍼(10)는 패키지 공법 중 집적될 웨이퍼로서, 패키지 공정이 완성된 후, 상기 제1 소자 웨이퍼(10)에 대해 패키지 테스트한 후 다시 분할하여 단일 완제품 칩을 얻는다.
도 2를 참조하면, 반도체 소자를 구비한 제2 정면(미도시) 및 상기 제2 정면의 반대면인 제2 배면(미도시)을 포함하는 복수 개의 제2칩(31)을 제공하며, 상기 제2 정면 및 제2 배면 중 어느 한 면에 접착층(20)이 형성된다.
상기 제2칩(31)은 패키지 공법 중 집적될 칩으로서, 복수 개의 다양한 기능의 제2칩(31)을 하나의 패키지 구조에 매칭시켜 웨이퍼 레벨 시스템 패키지를 구현한다.
현재, 상기 제2칩(31)을 제공하는 단계는, 상기 제2칩(31)이 집적된 제3 정면 및 상기 제3 정면의 반대면인 제3 배면을 포함하는 복수 개의 다양한 기능의 제2 소자 웨이퍼를 제공하는 단계; 상기 제3 정면 및 제3 배면 중 어느 한 면에 접착 필름을 형성하는 단계; 및 상기 복수 개의 제2 소자 웨이퍼 및 상기 제2 소자 웨이퍼에 위치한 접착 필름에 대해 분할하여 복수 개의 다양한 기능의 제2칩(31) 및 상기 제2칩(31)의 어느 한 면에 위치한 접착층(20)을 얻는 단계를 포함한다.
후속에서 도 2를 참조하면, 상기 접착층(20)을 상기 제1 정면(12)에 고정시키고, 상기 접착층(20)을 통해 상기 제1 소자 웨이퍼(10) 및 상기 제2칩(31)의 페이스트 결합을 구현한다.
도 3을 참조하면, 상기 제1 정면(12)(도 2에 도시된 바와 같음)에 상기 제2칩(31)을 커버하는 패키지층(40)을 형성하고; 상기 패키지층(40)을 형성한 후, 상기 제1 배면(13)(도 2에 도시된 바와 같음)에 의해 상기 제1 소자 웨이퍼(10)에 대해 시닝 처리를 수행한다.
도 4를 참조하면, 실리콘 관통 비아(Through-Silicon Via, TSV) 에칭 공법을 이용하여, 상기 제1 배면(13) 및 접착층(20)을 순차적으로 에칭하고, 상기 제1 소자 웨이퍼(10) 내에 제1 비아 홀(15)을 형성하며, 상기 접착층(20) 내에 상기 제1 비아 홀(15)과 서로 관통되고 상기 제2칩(31)이 노출되는 제2 비아 홀(25)을 형성하며, 상기 제2 비아 홀(25) 및 상기 제1 비아 홀(15)은 전도성 비아 홀을 구성하고; 여기서, 상기 전도성 비아 홀의 연장 방향은 제1 방향이며, 상기 제1 방향 및 상기 제1 정면(12)(도 2에 도시된 바와 같음) 법선 방향과 수직되는 방향은 제2 방향(도 4에 도시된 A-A1 방향과 같음)이다.
웨이퍼 레벨 시스템 패키지는 주요하게 물리적 연결 및 전기적 연결이 2개 중요한 공법을 포함하고, 상기 접착층(20)은 일반적으로 유기 재료이며, 상기 제2칩(31) 및 상기 제1 소자 웨이퍼(10) 사이의 물리적 연결을 구현하기 위한 것이고, 실리콘 관통 비아 에칭 및 전기도금 기술을 통해 상기 제1칩(11) 및 제2칩(31)과 기타 회로 사이의 전기적 연결, 및 상기 제1칩(11) 및 제2칩(31) 사이의 전기적 연결을 구현한다.
실리콘 관통 비아 에칭에 사용되는 공법은 일반적으로 반응 이온 건식 에칭(Reactive Ion Etching) 공법으로서, 상기 제1 비아 홀(15)을 형성한 후, 상기 제2 비아 홀(25)의 개구 사이즈(L2)(도 4에 도시된 바와 같음) 및 형태가 주요하게 상기 제1 비아 홀(15)의 형태 및 에칭 공정에 따라 결정되도록 에칭하는 것이다.
여기서, 건식 에칭 과정에서는 에칭 기체와 반응하지 않는 폴리머(Polymer) 부산물이 생성될 것이며, 상기 부산물은 개구측벽에 쉽게 부착되어 횡방향 에칭(즉 상기 제2 방향을 따른 에칭임)을 저지하나, 상기 접착층(20)이 유기 재료이므로, 상기 에칭 기체는 주요하게 O2이고, 건식 에칭 과정에서 생성된 부산물 대부분은 기체이며, 따라서, 상기 접착층(20)의 에칭 과정에서, 상기 제2 비아 홀(25)의 측벽은 보호받기 어렵고, 횡방향 에칭은 이에 따라 비교적 심하며; 따라서, 상기 제2 비아 홀(25)을 형성한 후, 상기 제2 비아 홀(25)에는 개구 사이즈(L2)가 쉽게 커지는 문제가 나타나는 바, 즉 상기 제1 비아 홀(15)의 개구 사이즈(L1)(도 4에 도시된 바와 같음)는 상기 제2 비아 홀(25)의 개구 사이즈(L2)보다 작다. 여기서, 상기 제1 비아 홀(15)의 개구 사이즈(L1)는 상기 제2 방향을 따른 상기 제1 비아 홀(15)의 사이즈를 가리키고, 상기 제2 비아 홀(25)의 개구 사이즈(L2)는 상기 제2 방향을 따른 상기 제2 비아 홀(25)의 사이즈를 가리킨다.
또한, 상기 접착층(20)의 두께가 비교적 클 경우, 상기 제2 비아 홀(25)에 개구 사이즈(L2)가 커지는 문제가 보다 선명하게 나타난다.
반도체 소자 사이의 전기적 연결을 구현하기 위해, 후속에서 또한 전기 도금 기술에 의해 상기 전도성 비아 홀 내에 전도성 필라를 형성해야 하는데, 상기 제1 비아 홀(15)의 개구 사이즈(L1)가 상기 제2 비아 홀(25)의 개구 사이즈(L2)보다 작으므로, 상기 제2 비아 홀(25) 측벽으로부터 가까운 위치에서, 상기 제1 소자 웨이퍼(10) 및 상기 제2칩(31) 사이에 갭(도 4 중 점선 원으로 도시된 바와 같음)이 쉽게 형성되고, 대응되게, 상기 전도성 필라의 재료는 상기 갭에 바람직하게 충진되기 어려우며, 심지어 상기 갭에 상기 전도성 필라가 형성될 수 없음으로써, 상기 전도성 필라의 전기적 연결 성능을 감소시키고, 이로써 패키지 구조의 성능과 신뢰성을 감소시킨다.
상술한 기술적 문제를 해결하기 위해, 본 발명은 상기 소자 웨이퍼 및 상기 제2칩의 본딩을 구현하기 이전에, 상기 소자 웨이퍼의 제1 정면에 접착층을 형성하고, 상기 접착층에 대해 패터닝을 수행하여, 상기 접착층 내에 상기 제1 정면이 노출되는 복수 개의 제1 비아 홀을 형성하며, 상기 제1 비아 홀은 상기 제2칩과 일대일로 대응되고; 상기 소자 웨이퍼의 제1 배면과 접착층을 순차적으로 에칭하며, 선후로 상기 소자 웨이퍼 내에 제2 비아 홀을 형성하고 상기 접착층 내에 상기 제2 비아 홀과 서로 관통되는 제1 비아 홀을 형성하는 해결수단에 비해, 본 발명은 먼저 제1 비아 홀을 형성한 다음 상기 제1 배면을 에칭하여 제2 비아 홀을 형성하는 해결수단을 통해, 상기 접착층의 횡방향 에칭에 심한 문제가 나타나는 것을 방지할 수 있고, 이로써 상기 제1 비아 홀 개구 사이즈가 상기 제2 비아 홀 개구 사이즈보다 큰 문제를 방지하며; 대응되게, 후속에서 제1 전도성 비아 홀 내에 상기 제2칩과 전기적으로 연결되는 제1 전도성 필라를 형성할 경우, 상기 제1 비아 홀 내에서 상기 제1 전도성 필라의 형성 난이도를 감소시키고, 상기 제1 비아 홀 내에서 상기 제1 전도성 필라의 형성 품질을 향상시키는데 유리함으로써, 상기 제1 전도성 필라의 전기적 연결 성능을 개선하여 패키지 구조의 성능과 신뢰성을 최적화한다.
본 발명의 상술한 목적, 특징 및 이점을 보다 명확하고 쉽게 이해할 수 있도록 하기 위해, 아래에 도면을 결부하여 본 발명의 구체적인 실시예에 대해 상세하게 설명한다.
도 5 내지 도 14는 본 발명의 웨이퍼 레벨 시스템 패키지 방법의 일 실시예에서의 각 단계에 대응되는 구조 모식도이다.
도 5를 참조하면, 복수 개의 제1칩(110)이 집적된 제1 정면(121) 및 상기 제1 정면(121)의 반대면인 제1 배면(122)을 포함하는 소자 웨이퍼(CMOS Wafer)(100)를 제공한다.
상기 소자 웨이퍼(100)는 소자 제조를 완성하기 위한 웨이퍼로서, 상기 소자 웨이퍼(100)는 패키지 공법 중 집적될 웨이퍼로서 사용된다.
본 실시예에서, 상기 소자 웨이퍼(100)는 웨이퍼 레벨 시스템 패키지를 구현하는데 적용된다. 여기서, 웨이퍼 레벨 시스템 패키지는 복수 개의 다양한 기능의 능동 소자, 수동 소자, 미세 전자 기계 시스템, 광학 소자 등 기타 소자를 하나의 소자 웨이퍼에 집적시키고, 다시 분할하여 단일 패키지를 얻는 기술을 가리킨다. 웨이퍼 레벨 시스템 패키지는 고효율, 고밀도, 작은 부피, 높은 완제품률 및 우수한 전기 열 성능 등 이점을 가지므로, 끊임없이 향상하는 패키지 공법 요구를 만족시킬 수 있다.
다른 실시예에서, 상기 소자 웨이퍼는 또한 웨이퍼 레벨 패키지 공법을 구현하는데 적용된다. 여기서, 웨이퍼 레벨 패키지는 직접 소자 웨이퍼에서 대부분 또는 전부의 패키지 테스트 프로그램을 수행하고, 다시 분할하여 단일 완제품 칩을 얻는 기술을 가리킨다.
계속하여 도 5를 참조하면, 상기 소자 웨이퍼(100)의 제1 정면(121)에 포토리소그래피가 가능한 접착층(200)을 형성한다.
상기 접착층(200)은 점성 재료이고, 후속의 패터닝 공법을 거친 후, 나머지 접착층(200)은 상기 소자 웨이퍼(100)와 집적될 칩의 페이스트 결합을 구현하는데 적용된다.
본 실시예에서, 상기 접착층(200)은 포토리소그래피 점성 재료이므로, 따라서 후속에서 노광 현상 방식에 의해 상기 접착층(200)에 대해 패터닝 처리를 수행할 수 있으며, 이에 따라 별도의 에칭 공법을 사용하는 것을 방지할 수 있어 후속에서 상기 접착층(200)을 패터닝하는 공법 단계를 간소화함으로써 공법 비용을 감소시키고 패키지 효율을 향상시키는데 유리하다. 또한, 노광 현상 방식에 의해 상기 접착층(200)을 패터닝하여 상기 접착층(200)의 점성에 미치는 영향을 방지할 수 있다.
따라서, 본 실시예에서, 상기 접착층(200)의 재료는 건조 필름(Dry film)이다. 여기서, 건조 필름은 반도체 칩 패키지 또는 인쇄회로기판을 제조할 시 사용되는 점성을 갖는 포토레지스트 필름이며, 건조 필름 포토레지스트의 제조는 무용매 포토레지스트를 폴리에스테르 섬유 시트 베이스에 코팅하고 다시 폴리에틸렌 필름으로 커버하는 것이다. 사용 시 폴리에틸렌 필름을 박리하고, 무용매 포토레지스트를 기판에 가압하여, 노광 및 현상 처리 후, 상기 건조 필름 포토레지스트 내에 그래픽을 형성할 수 있다.
다른 실시예에서, 상기 접착층의 재료는 또한 폴리이미드(Polyimide), 폴리벤조옥사졸(PBO) 또는 벤조시클로부텐(BCB)일 수 있다.
설명해야 할 것은, 상기 접착층(200)의 두께(T1)는 지나치게 작아서도 커서도 아니된다. 상기 접착층(200)의 두께(T1)가 지나치게 작으면, 상기 접착층(200)이 상기 소자 웨이퍼(100)와 집적될 칩의 페이스트 결합을 구현하는데 불충분해지기 쉽고; 상기 접착층(200)의 두께(T1)가 지나치게 크면, 대응되게 후속의 패터닝 공법의 난이도를 증가시킬 것이며, 공법 리소스 및 시간을 낭비하게 된다. 따라서, 본 실시예에서, 실제 공법 수요에 따라, 상기 접착층(200)의 두께(T1)는 5 μm 내지 100 μm이다.
도 6을 참조하면, 상기 접착층(200)을 패터닝하고, 상기 접착층(200) 내에 상기 제1 정면(121)이 노출되는 복수 개의 제1 비아 홀(201)을 형성한다.
상기 소자 웨이퍼(100)와 집적될 칩의 페이스트 결합을 구현하기 위해, 후속에서 상기 집적될 칩을 나머지 접착층(200)에 설치하고, 상기 제1 비아 홀(201)은 후속에 상기 집적될 칩과 전기적으로 연결되는 전도성 필라를 형성하기 위한 공간 위치를 제공하는데 사용된다. 대응되게, 후속에서 상기 집적될 칩을 나머지 접착층(200)에 설치한 후, 상기 복수 개의 제1 비아 홀(201)은 상기 집적될 칩과 일대일로 대응된다.
본 실시예에서, 상기 제1 정면(121)에서 상기 제1 비아 홀(201)의 투영은 상기 제1칩(110)의 일측에 위치하고, 상기 집적될 칩과 전기적으로 연결되는 전도성 필라와 상기 제1칩(110)이 분기(bridging)가 발생하지 않도록, 또한 상기 패키지 구조의 정상적인 사용 기능을 구현하기 위해, 실제 공법 수요에 따라, 상기 제1 비아 홀(201)은 상기 제1칩(110)과 일대일로 대응된다. 여기서, 상기 제1 비아 홀(201)과 상기 제1칩(110)이 일대일로 대응된다는 것은, 상기 제1 비아 홀(201)과 상기 제1칩(110)의 개수가 동일하고, 상기 제1 비아 홀(201)과 상기 제1칩(110)이 기설정된 상대 위치 관계를 가지는 것을 가리킨다.
본 실시예에서, 상기 제1 비아 홀(201)의 연장 방향은 제1 방향이고, 상기 제1 방향 및 상기 제1 정면(121) 법선 방향과 수직되는 방향은 제2 방향(도 6에 도시된 BB1 방향과 같음)이다.
구체적으로, 상기 접착층(200)의 재료는 건조 필름이고, 대응되게, 상기 접착층(200)을 패터닝하는 단계는, 상기 접착층(200)에 대해 노광 현상 공법을 수행하는 단계를 포함한다. 노광 현상 공법에 의해 상기 접착층(200)을 패터닝하는 방식은, 상기 제2 방향에서 상기 제1 비아 홀(201)의 개구 사이즈의 정밀도를 향상시키는데 더 유리하고; 또한 상기 노광 현상 공법 후, 나머지 접착층(200)은 여전히 점성을 가지고 있으므로 상기 소자 웨이퍼(100)와 상기 집적될 칩의 페이스트 결합을 구현할 수 있다.
본 실시예에서, 상기 접착층(200)을 패터닝하는 공법 난이도 및 공법 비용을 감소시키기 위해, 상기 접착층(200)을 패터닝한 후, 나머지 접착층(200)은 상기 제1 비아 홀(201)에 대응되는 위치의 제1 정면(121)만 노출시킨다.
도 7을 참조하면, 복수 개의 제2칩(310)을 제공한다.
상기 제2칩(310)은 웨이퍼 레벨 시스템 패키지 공법 중 집적될 칩으로서, 상기 복수 개의 제2칩(310)의 기능 타입은 적어도 하나이다.
본 실시예에서, 상기 제2칩(310)의 기능 타입은 복수 개이며, 상기 제2칩(310)의 개수는 상기 제1칩(110)의 개수와 같다. 복수 개의 상이한 기능의 제2칩(310)을 하나의 패키지 구조에 매칭시켜 웨이퍼 레벨 시스템 패키지 해결수단을 구현한다.
다른 실시예에서, 예를 들어, 상기 소자 웨이퍼가 웨이퍼 레벨 패키지 공법을 구현하는데 적용될 경우, 상기 복수 개의 제2칩의 기능 타입은 동일할 수도 있다.
상기 제2칩(310)은 집적 회로 제조 기술에 의해 제조될 수 있다. 구체적으로, 상기 제2칩(310)은 저장칩, 통신칩, 프로세서 또는 퍼지칩일 수 있다. 다른 실시예에서, 상기 제2칩은 기타 기능의 칩일 수도 있다.
본 실시예에서, 상기 제1 비아 홀(201)은 후속의 상기 제2칩(310)과 전기적으로 연결되는 전도성 필라를 형성하기 위한 공간 위치를 제공하는데 사용되며, 대응되게, 상기 제2칩(310)은 상기 제1 비아 홀(201)과 일대일로 대응된다. 여기서, 상기 제2칩(310)과 상기 제1 비아 홀(201)이 일대일로 대응된다는 것은, 상기 제1 비아 홀(201)과 상기 제2칩(310)의 개수가 동일하고, 상기 제1 비아 홀(201)에 상기 제2칩(310)과 대응되는 위치의 일부 제1 정면(121)(도 6에 도시된 바와 같음)만 노출되는 것을 가리킨다.
계속하여 도 7을 참조하면, 상기 제2칩(310)을 패터닝된 나머지 접착층(200)에 설치하되, 상기 제2칩(310)은 상기 제1 비아 홀(201)과 일대일로 대응되며 상기 제1 비아 홀(201)의 최상부를 커버하여 상기 소자 웨이퍼(100)와 상기 제2칩(310)이 본딩되도록 한다.
본 실시예에서, 상기 접착층(200)은 점성 재료이므로, 따라서 상기 제2칩(310)을 상기 나머지 접착층(200)에 설치하여 상기 소자 웨이퍼(100)와 상기 제2칩(310)의 페이스트 결합을 구현할 수 있으며, 페이스트 결합 방식을 사용하여 상기 소자 웨이퍼(100)와 상기 제2칩(310)의 본딩을 구현한다.
설명해야 할 것은, 상기 복수 개의 제2칩(310)의 기능이 상이하므로, 따라서 상기 복수 개의 제2칩(310)은 상이한 기능의 복수 개의 소자 웨이퍼에 의해 분할되어 얻어질 수 있으며, 상기 제2칩(310)은 일반적으로 반도체 기판에 형성된 NMOS 소자 또는 PMOS 소자와 같은 반도체 소자를 포함하고, 매개층, 금속 상호 연결 구조 및 패드와 같은 구조를 더 포함한다.
본 실시예에서, 상기 제2칩(310)은 소자를 구비하는 제2 정면(미도시) 및 상기 제2 정면의 반대면인 제2 배면(미도시)을 포함한다. 여기서, 상기 제2 배면은 상기 패트 일측으로부터 멀리 떨어진 반도체 기판의 저부 표면을 가리킨다.
대응되게, 상기 제2칩(310)을 상기 나머지 접착층(200)에 설치하는 단계에서, 실제 공법 수요에 따라, 상기 제2칩(310)의 제2 정면 또는 상기 제2 배면을 상기 접착층(200)에 설치할 수 있다.
더 설명해야 할 것은, 상기 제2칩(310)은 상기 제1 비아 홀(201)의 최상부를 커버하며, 다시 말해서, 상기 제2칩(310)에서 상기 제1 비아 홀(201)의 투영은 상기 제2칩(310) 내에 위치하고, 이로써 후속의 상기 제2칩(310)과 전기적으로 연결되는 전도성 필라를 형성하는데 공법 기반을 제공하여, 상기 전도성 필라의 전기적 연결 성능을 향상시킨다.
도 8을 참조하면, 본 실시예에서, 상기 소자 웨이퍼(100)와 상기 제2칩(310)이 본딩되도록 하는 단계 이후에, 상기 제1 정면(121)에 상기 제2칩(310)을 커버하는 패키지층(400)을 형성하는 단계를 더 포함한다.
상기 패키지층(400)은 상기 제2칩(310)을 커버함으로써 밀봉 및 습기 방지 작용을 하며, 상기 제2칩(310)을 보호할 수 있고, 이로써 상기 제2칩(310)이 손상되고 오염되거나 산화되는 확률을 감소시키며, 따라서 패키지 후 형성된 패키지 구조의 성능과 신뢰성을 최적화하는데 유리하다.
본 실시예에서, 상기 패키지층(400)의 재료는 에폭시(Epoxy) 수지이다. 에폭시 수지는 수축률이 낮고, 점착성이 우수하며, 부식 내성이 우수하고, 전기 성능이 우수하며 비용이 비교적 낮은 등 이점을 가지므로, 전자 소자 및 집적 회로의 패키지 재료로서 광범위하게 사용된다.
다른 실시예에서, 상기 패키지층은 포토레지스트 프리프레그(Prepreg) 또는 레이저 활성화 재료(Laser Activated Material)일 수도 있다.
본 실시예에서, 사출 성형 공법에 의해, 액체 플라스틱 밀봉재 또는 고체 플라스틱 밀봉재를 사용하여 상기 패키지층(400)을 형성할 수 있다. 사출 성형 공법의 충진 성능은 비교적 우수하여 상기 플라스틱 밀봉재가 복수 개의 제2칩(310) 사이에 바람직하게 충진될 수 있도록 함으로써 상기 패키지층(400)의 패키지 효과를 향상시킨다.
구체적으로, 상기 사출 성형 공법은 열압 사출 성형 공법이다. 다른 실시예에서, 또한 다른 공법을 사용하여 상기 패키지층을 형성할 수 있다.
도 9를 결합하여 참조하면, 상기 패키지층(400)을 형성하는 단계 이후에, 상기 제1 배면(122)에 의해, 상기 소자 웨이퍼(100)에 대해 시닝 처리를 수행하는 단계를 더 포함한다.
상기 소자 웨이퍼(100)에 대해 시닝 처리를 수행하여, 상기 소자 웨이퍼(100)의 두께를 감소시키고, 이로써 상기 소자 웨이퍼(100)의 열 방출 효과를 개선함으로써 후속의 패키지 공법을 수행하고 또한 패키지한 후 얻은 패키지 구조의 전체 두께를 감소시키는데 유리하다.
본 실시예에서, 상기 시닝 처리에 사용되는 공법은 백 연마 공법, 화학 기계 폴리싱(Chemical Mechanical Polishing, CMP) 공법 및 습식 에칭 공법 중 하나 또는 복수 개이다.
설명해야 할 것은, 본 실시예에서, 먼저 상기 패키지층(400)을 형성한 후 상기 시닝 처리를 수행하는 것을 예로 설명하였으며, 이로써 상기 패키지층(400)이 상기 시닝 처리 과정에서 상기 제2칩(310)에 대해 고정 및 지지 작용을 하도록 한다.
다른 실시예에서, 또한 상기 시닝 처리 후 상기 패키지층을 형성할 수 있다. 구체적으로, 상기 제2칩을 상기 접착층에 설치한 후, 상기 시닝 처리 이전에, 상기 접착층과 배향하는 상기 제2칩의 표면을 캐리어 웨이퍼(Carrier Wafer)에 일시적으로 본딩시켜, 상기 캐리어 웨이퍼가 상기 시닝 처리 과정에서 상기 복수 개의 제2칩에 대해 일시적 고정 및 지지 작용을 하도록 하며, 상기 제2칩이 떨어지는 확률을 감소시키고; 일시적 본딩(Temporary Bonding) 방식은 후속의 상기 제2칩과 상기 캐리어 웨이퍼를 분리하는데 편이하다.
대응되게, 상기 시닝 처리 후, 상기 제2칩과 캐리어 웨이퍼에 대해 디본딩(De-bonding) 처리를 수행하여 상기 캐리어 웨이퍼를 제거하고; 상기 디본딩 처리 후, 상기 제1 정면에 상기 제2칩을 커버하는 패키지층을 형성한다.
도 10을 참조하면, 상기 패키지층(400)을 형성하고 시닝 처리를 완성한 후, 상기 소자 웨이퍼(100)의 제1 배면(122)을 에칭하여, 상기 소자 웨이퍼(100) 내에 상기 소자 웨이퍼(100)를 통과하고 상기 제1 비아 홀(201)과 서로 관통되는 제2 비아 홀(101)을 형성하되, 상기 제2 비아 홀(101)과 상기 제1 비아 홀(201)은 제1 전도성 비아 홀(151)을 구성한다.
상기 제1 전도성 비아 홀(151)은 후속의 상기 제2칩(310)과 전기적으로 연결되는 제1 전도성 필라를 형성하기 위한 공간 위치를 제공하는데 사용된다.
구체적으로, 실리콘 관통 비아(Through Silicon Via, TSV) 에칭 공법을 사용하여 상기 제2 비아 홀(101)을 형성하되, 상기 에칭 공법은 건식 에칭 및 습식 에칭 중 하나 또는 둘 모두일 수 있다.
본 실시예에서, 상기 소자 웨이퍼(100)를 에칭하는 단계는, 건식 에칭 공법을 사용하여, 일부 두께의 상기 소자 웨이퍼(100)를 에칭하는 단계; 및 상기 건식 에칭 공법 이후, 습식 에칭 공법을 사용하여 나머지 두께의 상기 소자 웨이퍼(100)를 에칭하여, 상기 소자 웨이퍼(100)를 통과하는 제2 비아 홀(101)을 형성하는 단계를 포함한다.
먼저 건식 에칭 공법을 사용한 다음 건식 에칭 공법을 사용하는 해결수단은, 에칭 효율을 향상시키는 동시에, 상기 접착층(200) 및 제2칩(310)에 대한 에칭 소모를 방지할 수 있으며, 또한 상기 제2 방향(도 6에 도시된 BB1 방향과 같음)을 따른 상기 제1 비아 홀(201)의 개구 사이즈에 미치는 영향을 감소시키는데 유리하다.
설명해야 할 것은, 본 실시예에서, 먼저 상기 접착층(200)을 패터닝하여 상기 제1 비아 홀(201)을 형성하고, 다시 상기 소자 웨이퍼(100)를 에칭하여 상기 제2 비아 홀(101)을 형성하며, 즉 상기 소자 웨이퍼(100)를 에칭하기 전에 상기 접착층(200) 내에 상기 제1 비아 홀(201)이 이미 형성되고, 상기 제2 방향을 따른 상기 제1 비아 홀(201)의 개구 사이즈는 전술한 접착층(200)의 패터닝 공법에 의해 설정되며, 이로써 상기 제2 방향을 따른 상기 제1 비아 홀(201)의 개구 사이즈가 공법 수요를 만족시킬 수 있도록 한다. 따라서, 상기 소자 웨이퍼와 접착층을 순차적으로 에칭하여, 선후로 상기 소자 웨이퍼 내에 제2 비아 홀을 형성하고 상기 접착층 내에 상기 제2 비아 홀과 서로 관통되는 제1 비아 홀을 형성하는 해결수단에 비해, 본 실시예는 상기 제2 방향을 따른 상기 제1 비아 홀(201)의 개구 사이즈가 상기 제2 방향을 따른 상기 제2 비아 홀(101)의 개구 사이즈보다 큰 문제를 방지할 수 있으며, 이로써 상기 제1 비아 홀(201) 측벽에 가까운 위치(도 10 중 점선 원으로 도시된 바와 같음)에서, 상기 소자 웨이퍼(100)와 제2칩(310) 사이에 갭이 형성되는 문제를 방지한다.
더 설명해야 할 것은, 상기 복수 개의 제2칩(310)의 기능이 상이하므로, 먼저 상기 제1 비아 홀(201)을 형성한 다음 다시 상기 제2 비아 홀(101)을 형성하는 해결수단은 패키지 구조의 성능과 신뢰성을 최적화할 수 있는 동시에 웨이퍼 레벨 시스템 패키지 해결수단을 구현하여, 웨이퍼 레벨 시스템 패키지 방법과 종래의 시스템 패키지 방법을 서로 결합하여 다양한 칩의 집적을 완성하고 또 소자 웨이퍼에서 패키지 공정을 완성하는 등 제조 우세를 구현하도록 한다.
본 실시예에서, 상기 웨이퍼 레벨 시스템 패키지 방법은, 상기 소자 웨이퍼(100)의 제1 배면(122)을 에칭하여, 상기 소자 웨이퍼(100) 내에 상기 제1칩(110)이 노출되는 제2 전도성 비아 홀(152)을 형성하는 단계를 더 포함하되, 상기 제2 전도성 비아 홀(152)은 후속의 상기 제1칩(110)과 전기적으로 연결되는 제2 전도성 필라를 형성하기 위한 공간 위치를 제공하는데 사용된다.
본 실시예에서, 상이한 에칭 단계를 통해 상기 소자 웨이퍼(100) 내에 각각 상기 제2 비아 홀(101) 및 상기 제2 전도성 비아 홀(152)을 형성한다. 설명해야 할 것은, 본 실시예는 먼저 상기 제2 전도성 비아 홀(152)을 형성한 다음 상기 제2 비아 홀(101)을 형성하는 것을 예로 설명한다.
구체적으로, 상기 제1칩(110) 상부의 제1 배면(122)을 에칭하여, 상기 소자 웨이퍼(100) 내에 상기 제1칩(110)이 노출되는 제2 전도성 비아 홀(152)을 형성하고; 상기 제2 전도성 비아 홀(152) 내에 충진층(미도시)을 형성하며, 상기 충진층은 또한 상기 제1 배면(122)을 커버하고; 상기 충진층에 그래픽층(미도시)을 형성하며, 상기 그래픽층 내에 상기 제1 비아 홀(201) 상부 충진층이 노출되는 그래픽 개구(미도시)가 구비되고; 상기 그래픽층을 마스크로, 상기 그래픽 개구를 따라 상기 충진층과 소자 웨이퍼(100)를 순차적으로 에칭하며, 상기 소자 웨이퍼(100) 내에 상기 소자 웨이퍼(100)를 통과하고 상기 제1 비아 홀(201)과 서로 관통되는 제2 비아 홀(101)을 형성하고; 상기 제2 비아 홀(101)을 형성한 후, 상기 그래픽층과 충진층을 제거한다.
상기 제2 전도성 비아 홀(152)의 깊이는 비교적 작으며, 먼저 상기 제2 전도성 비아 홀(152)을 형성한 다음 상기 제2 비아 홀(101)을 형성하는 방식으로 상기 제2 전도성 비아 홀(152) 중 충진층을 제거하는 공법의 난이도를 감소시킬 수 있다.
다른 실시예에서, 또한 먼저 상기 제2 비아 홀을 형성한 다음 상기 제2 전도성 비아 홀을 형성할 수 있다.
도 11을 참조하면, 상기 제1 전도성 비아 홀(151)(도 10에 도시된 바와 같음) 내에 상기 제2칩(310)과 전기적으로 연결되는 제1 전도성 필라(510)를 형성한다.
상기 제1 전도성 필라(510)는 상기 제2칩(310)과 기타 회로 사이의 전기적 연결을 구현하는데 사용된다.
설명해야 할 것은, 상기 제1 전도성 필라(510)를 형성하는 단계에서, 또한 상기 제2 전도성 비아 홀(152)(도 10에 도시된 바와 같음) 내에 상기 제1칩(110)과 전기적으로 연결되는 제2 전도성 필라(520)를 형성한다. 상기 제2 전도성 필라(520)는 상기 제1칩(110)과 전기적으로 연결되어 상기 제1칩(110)과 기타 회로 사이의 전기적 연결을 구현하는데 사용된다. 또한, 상기 제1 전도성 필라(510) 및 제2 전도성 필라(520)를 통해, 상기 제2칩(310)과 제1칩(110) 사이의 전기적 연결을 구현할 수 있다.
본 실시예에서, 상기 제1 전도성 필라(510) 및 제2 전도성 필라(520)의 재료는 모두 구리이다. 다른 실시예에서, 상기 제1 전도성 필라 및 제2 전도성 필라의 재료는 알루미늄, 텅스텐 및 티타늄 등 전도성 재료일 수도 있다.
구체적으로, 전기도금 공법을 이용하여 상기 제1 전도성 비아 홀(151) 및 제2 전도성 비아 홀(152) 내에 전도성 재료층을 충진시키고, 상기 전도성 재료층은 또한 상기 소자 웨이퍼(100)의 제1 배면(122)(도 10에 도시된 바와 같음)을 커버하며; 상기 전도성 재료층은 평탄화 공법을 수행하여 상기 제1 배면(122)의 전도성 재료층을 제거하고 상기 제1 전도성 비아 홀(151) 내의 전도성 재료를 상기 제1 전도성 필라(510)로서 보유하며, 상기 제2 전도성 비아 홀(152) 내의 전도성 재료를 상기 제2 전도성 필라(520)로서 보유한다.
상기 제1 비아 홀(201)(도 10에 도시된 바와 같음)을 형성한 이후 상기 제2 비아 홀(101)(도 10에 도시된 바와 같음)을 형성하므로, 따라서 상기 제1 비아 홀(201) 측벽에 가까운 위치(도 10 중 점선 원으로 도시된 바와 같음)에서, 상기 소자 웨이퍼(100)와 제2칩(310) 사이에 갭이 형성되는 확률이 비교적 낮고, 대응되게, 상기 제1 비아 홀(201) 내에서 상기 전도성 재료의 충진 효과 및 품질은 비교적 양호함으로써 상기 제1 전도성 필라(510)의 전기적 연결 성능을 개선하는데 유리하고 따라서 패키지 구조의 성능과 신뢰성을 최적화한다.
도 12를 결합하여 참조하면, 더 설명해야 할 것은, 상기 제1 전도성 필라(510) 및 제2 전도성 필라(520)를 형성하는 단계 이후에, 상기 소자 웨이퍼(100)의 제1 배면(122)(도 10에 도시된 바와 같음)에 상기 제1 전도성 필라(510)를 커버하는 제1 용접 패드(610) 및 상기 제2 전도성 필라(520)를 커버하는 제2 용접 패드(620)를 형성하는 단계를 더 포함한다.
상기 제2칩(310)은 상기 제1 전도성 필라(510) 및 제1 용접 패드(610)를 통해 기타 회로와 전기전으로 연결되고, 상기 제1칩(110)은 상기 제2 전도성 필라(520) 및 제2 용접 패드(620)를 통해 기타 회로와 전기전으로 연결된다.
본 실시예에서, 상기 제1 용접 패드(610) 및 제2 용접 패드(620)의 재료는 모두 알루미늄이다. 다른 실시예에서, 상기 제1 용접 패드 및 제2 용접 패드의 재료는 구리와 같은 전도성 재료일 수도 있다.
도 13 및 도 14를 결합하여 참조하면, 상기 제1 용접 패드(610) 및 제2 용접 패드(620)를 형성한 후, 상기 제1 배면(122)(도 10에 도시된 바와 같음)에 패시베이션층(700)을 형성하되, 상기 패시베이션층(700)은 또한 상기 제1 용접 패드(610) 및 제2 용접 패드(620) 최상부를 커버하고; 상기 패시베이션층(700)을 패터닝하여 상기 제1 용접 패드의 일부(610) 및 상기 제2 용접 패드의 일부(620)를 노출시킨다.
상기 패시베이션층(700)은 상기 제1 배면(122)을 커버하여, 외부 불순물(예를 들어, 나트륨 이온), 이온 전하 및 수증기 등이 소자에 미치는 영향을 방지할 수 있으며, 따라서 소자의 성능과 안정성을 향상시키고 패키지 구조의 성능과 신뢰성을 향상시킨다.
본 실시예에서, 상기 패시베이션층(700)의 재료는 포스포실리케이트 유리(PSG), 실리콘 산화물, 실리콘 질화물, 실리콘 질소산화물 또는 폴리이미드일 수 있다.
본 실시예에서, 에칭 공법에 의해 상기 패시베이션층(700)을 패터닝하고, 상기 패시베이션층(700) 내에 제1 개구(701)(도 14에 도시된 바와 같음) 및 제2 개구(702)(도 14에 도시된 바와 같음)를 형성하며, 상기 제1 개구(701)는 상기 제1 용접 패드의 일부(610)를 노출시키고, 상기 제2 개구(702)는 상기 제2 용접 패드의 일부(620)를 노출시키며, 이로써 상기 제1 개구(701)에 의해 노출된 제1 용접 패드(610)를 통해 상기 제2칩(310)과 기타 회로 사이의 전기적 연결을 구현하고, 상기 제2 개구(702)에 의해 노출된 제2 용접 패드(620)를 통해 상기 제1칩(110)과 기타 회로 사이의 전기적 연결을 구현하며, 또한 상기 노출된 제1 용접 패드(610) 및 제2 용접 패드(620)를 통해 상기 제2칩(310)과 제1칩(110) 사이의 전기적 연결을 구현할 수 있다.
도 15 내지 도 17은 본 발명의 웨이퍼 레벨 시스템 패키지 방법의 다른 일 실시예에서의 각 단계에 대응되는 구조 모식도이다.
본 실시예와 전술한 실시예의 동일한 부분에 대해서는 여기서 더이상 설명하지 않는다. 본 실시예와 전술한 실시예의 상이한 부분은 하기와 같다. 도 17에 도시된 바와 같이, 상기 접착층(830)을 패터닝한 후, 나머지 접착층(830)은 상기 제2칩(910)에 대응되는 위치의 제1 정면(821)을 커버하고, 상기 나머지 접착층(830) 내에 복수 개의 제1 비아 홀(801)이 형성되며, 상기 제1 비아 홀(801)은 상기 제2칩(910)과 일대일로 대응된다.
대응되게, 후속의 상기 제2칩(910)을 커버하는 패키지층(900)을 형성한 후, 상기 패키지층(900)은 상기 제2칩(910)이 노출되는 상기 제1 정면(821)을 커버하므로, 상기 패키지층(900)은 상기 제1 정면(821)과 양호한 접촉을 구현할 수 있으며, 상기 패키지층(900)은 절연, 밀봉 및 습기 방지 작용을 보다 양호하게 구현할 수 있다.
본 실시예에서, 상기 소자 웨이퍼(800)와 상기 제2칩(910)의 페이스트 결합을 구현하기 위해, 상기 접착층(830)을 패터닝한 후, 나머지 접착층(830)은 상기 제2칩(910)에 대응되는 위치의 제1 정면(821)을 커버하고, 상기 제1 비아 홀(801)은 상기 제2칩(910)과 일대일로 대응되며, 상기 제1 비아 홀(801)은 후속의 상기 제2칩(910)과 전기적으로 연결되는 전도성 필라를 형성하기 위한 공간 위치를 제공하는데 사용된다.
여기서, 상기 제1 비아 홀(801)과 상기 제2칩(910)이 일대일로 대응된다는 것은, 상기 제1 비아 홀(801)과 상기 제2칩(910)의 개수가 동일하고, 상기 제1 비아 홀(801)이 상기 제2칩(910)에 대응되는 위치의 일부 제1 정면(821)을 노출시키는 것을 가리킨다.
설명해야 할 것은, 본 실시예에서, 상기 접착층(830)을 패터닝한 후, 상기 나머지 접착층(830)은 적어도 일부 상기 제1칩(810)을 커버하며, 이로써 대응되는 제1칩(810)과 제2칩(910)의 상기 제1 정면(821) 방향에 평행되는 간격을 감소시키고, 따라서 공법 집적도를 향상시키는데 유리하다. 다른 실시예에서, 상기 나머지 접착층은 또한 상기 제1칩 일측의 제1 정면에 위치할 수 있다.
더 설명해야 할 것은, 상기 제1 정면(821)에 평행되는 방향을 따른 상기 나머지 접착층(830)의 사이즈는 상기 제1 정면(821)에 평행되는 방향을 따른 상기 제2칩(910)의 사이즈에 의해 결정되며, 상기 제1 정면(821)에 평행되는 방향을 따른 상기 제1칩(810)의 사이즈에 따라 조절될 수도 있다.
본 실시예에 따른 제조 방법에 대한 구체적인 설명은 전술한 실시예에서 대응되는 설명을 참조할 수 있고, 본 실시예는 여기서 더이상 설명하지 않는다.
대응되게, 본 발명은 패키지 구조를 더 제공한다.
도 18을 참조하면, 본 발명의 패키지 구조의 일 실시예의 구조 모식도를 도시한다.
상기 패키지 구조는, 복수 개의 제1칩(205)이 집적된 제1 정면(111) 및 상기 제1 정면(111)의 반대면인 제1 배면(112)을 포함하는 소자 웨이퍼(105); 상기 소자 웨이퍼(105)의 제1 정면(111)에 위치하고, 내부에 상기 제1 정면(111)이 노출되는 복수 개의 제1 비아 홀(306)을 구비하는 접착층(305); 상기 접착층(305)에 설치되고, 상기 제1 비아 홀(306)과 일대일로 대응되며 상기 제1 비아 홀(306)의 최상부를 커버하여, 상기 소자 웨이퍼(105)와 본딩되는 복수 개의 제2칩(320)을 포함한다.
상기 소자 웨이퍼(105)는 소자 제조를 완성하기 위한 웨이퍼로서, 상기 소자 웨이퍼(105)는 패키지 공법 중 집적될 웨이퍼로서 사용된다.
본 실시예에서, 상기 소자 웨이퍼(105)는 웨이퍼 레벨 시스템 패키지를 구현하는데 적용된다. 여기서, 웨이퍼 레벨 시스템 패키지는 복수 개의 다양한 기능의 능동 소자, 수동 소자, 미세 전자 기계 시스템, 광학 소자 등 기타 소자를 하나의 소자 웨이퍼에 집적시키고, 다시 분할하여 단일 패키지를 얻는 기술을 가리킨다. 웨이퍼 레벨 시스템 패키지는 고효율, 고밀도, 작은 부피, 높은 완제품률 및 우수한 전기 열 성능 등 이점을 가지므로, 끊임없이 향상하는 패키지 공법 요구를 만족시킬 수 있다.
다른 실시예에서, 상기 소자 웨이퍼는 또한 웨이퍼 레벨 패키지 공법을 구현하는데 적용된다. 여기서, 웨이퍼 레벨 패키지는 직접 소자 웨이퍼에서 대부분 또는 전부의 패키지 테스트 프로그램을 수행하고, 다시 분할하여 단일 완제품 칩을 얻는 기술을 가리킨다.
상기 접착층(200)의 재료는 점성 재료이고, 상기 소자 웨이퍼(105)와 상기 제2칩(320)의 페이스트 결합을 구현하는데 사용되며, 또한 상기 접착층(305) 내에 상기 제1 정면(111)이 노출되는 복수 개의 제1 비아 홀(306)이 구비되고, 상기 제1 비아 홀(306)은 상기 제2칩(320)과 전기적으로 연결되는 전도성 필라를 형성하기 위한 공간 위치를 제공하는데 사용된다.
본 실시예에서, 상기 접착층(200)의 재료는 포토리소그래피 점성 재료이므로, 상기 제1 비아 홀(306)은 상기 접착층(200)에 대해 노광 현상을 수행하여 패터닝하는 방식으로 형성될 수 있으며, 대응되게 별도의 에칭 공법을 사용하는 것을 방지할 수 있어 상기 제1 비아 홀(306)의 공법 단계를 간소화함으로써 공법 비용을 감소시키고 패키지 효율을 향상시키는데 유리하다. 또한, 노광 현상 방식에 의해 상기 접착층(305)의 점성에 미치는 영향을 방지할 수 있다.
이에 따라, 본 실시예에서, 상기 접착층(305)의 재료는 건조 필름(Dry film)이다. 다른 실시예에서, 상기 접착층의 재료는 또한 폴리이미드(Polyimide), 폴리벤조옥사졸(PBO) 또는 벤조시클로부텐(BCB)일 수 있다.
설명해야 할 것은, 상기 접착층(305)의 두께(미도시)는 지나치게 작아서도 커서도 아니된다. 상기 접착층(305)의 두께가 지나치게 작으면, 상기 접착층(305)이 상기 소자 웨이퍼(105)와 상기 제2칩(320)의 페이스트 결합을 구현하는데 불충분해지기 쉽고; 상기 접착층(305)의 두께가 지나치게 크면, 대응되게 상기 제1 비아 홀(306)의 공법의 난이도를 증가시킬 것이며, 공법 리소스 및 시간을 낭비하게 된다. 따라서, 본 실시예에서, 실제 공법 수요에 따라, 상기 접착층(305)의 두께는 5 μm 내지 100 μm이다.
본 실시예에서, 상기 제1 비아 홀(306)은 상기 제2칩(320)과 전기적으로 연결되는 전도성 필라를 형성하기 위한 공간 위치를 제공하는데 사용되므로, 상기 제1 정면(111)에서 상기 제1 비아 홀(306)의 투영은 상기 제1칩(205)의 일측에 위치하고, 상기 제2칩(320)과 전기적으로 연결되는 전도성 필라과 상기 제1칩(205) 사이의 분기(bridging)가 발생하지 않도록, 또한 상기 패키지 구조의 정상적인 사용 기능을 구현하기 위해, 실제 공법 수요에 따라, 상기 제1 비아 홀(306)은 상기 제1칩(205)과 일대일로 대응된다. 여기서, 상기 제1 비아 홀(306)과 상기 제1칩(205)이 일대일로 대응된다는 것은, 상기 제1 비아 홀(306)과 상기 제1칩(205)의 개수가 동일하고, 상기 제1 비아 홀(306)과 상기 제1칩(205)이 기설정된 상대 위치 관계를 가지는 것을 가리킨다.
본 실시예에서, 상기 접착층(305)을 패터닝하는 공법 난이도 및 공법 비용을 감소시키기 위해, 상기 접착층(305)은 상기 제1 비아 홀(306)에 대응되는 위치의 제1 정면(111)만 노출시킨다.
본 실시예에서, 상기 제1 비아 홀(306)의 연장 방향은 제1 방향이고, 상기 제1 방향 및 상기 제1 정면(111) 법선 방향과 수직되는 방향은 제2 방향(도 18에 도시된 CC1 방향과 같음)이다.
상기 제2칩(320)은 웨이퍼 레벨 시스템 패키지 공법 중 집적될 칩으로서, 상기 복수 개의 제2칩(320)의 기능 타입은 적어도 하나이다.
본 실시예에서, 상기 복수 개의 제2칩(320)의 기능 타입은 복수 개이며, 상기 제2칩(320)의 개수는 상기 제1칩(205)의 개수와 같다. 복수 개의 상이한 기능의 제2칩(320)을 하나의 패키지 구조에 매칭시켜 웨이퍼 레벨 시스템 패키지 해결수단을 구현한다.
다른 실시예에서, 예를 들어, 상기 소자 웨이퍼가 웨이퍼 레벨 패키지 공법을 구현하는데 적용될 경우, 상기 복수 개의 제2칩의 기능 타입은 동일할 수도 있다.
상기 제2칩(320)은 집적 회로 제조 기술에 의해 제조될 수 있다. 구체적으로, 상기 제2칩(320)은 저장칩, 통신칩, 프로세서 또는 퍼지칩일 수 있다. 다른 실시예에서, 상기 제2칩은 기타 기능의 칩일 수도 있다.
본 실시예에서, 상기 제1 비아 홀(306)은 후속의 상기 제2칩(320)과 전기적으로 연결되는 전도성 필라를 형성하기 위한 공간 위치를 제공하는데 사용되며, 대응되게, 상기 제2칩(320)은 상기 제1 비아 홀(306)과 일대일로 대응된다. 여기서, 상기 제2칩(320)과 상기 제1 비아 홀(306)이 일대일로 대응된다는 것은, 상기 제2칩(320)과 상기 제1 비아 홀(306)의 개수가 동일하고, 상기 제2칩(320)이 상기 제1 비아 홀(306)의 최상부를 커버하는 것을 가리킨다.
설명해야 할 것은, 상기 복수 개의 제2칩(320)의 기능이 상이하므로, 따라서 상기 복수 개의 제2칩(320)은 상이한 기능의 복수 개의 소자 웨이퍼에 의해 분할되어 얻어질 수 있으며, 상기 제2칩(320)은 일반적으로 반도체 기판에 형성된 NMOS 소자 또는 PMOS 소자와 같은 반도체 소자를 포함하고, 매개층, 금속 상호 연결 구조 및 패드와 같은 구조를 더 포함한다.
본 실시예에서, 상기 제2칩(320)은 반도체 소자를 구비하는 제2 정면(미도시) 및 상기 제2 정면의 반대면인 제2 배면(미도시)을 포함한다. 여기서, 상기 제2 배면은 상기 패트 일측으로부터 멀리 떨어진 반도체 기판의 저부 표면을 가리킨다.
대응되게, 실제 공법 수요에 따라, 상기 제2칩(320)의 제2 정면 또는 제2 배면은 상기 접착층(305)에 설치된다.
더 설명해야 할 것은, 상기 제2칩(320)과 기타 회로 사이의 전기적 연결을 구현할 수 있기 위해, 상기 패키지 구조는 일반적으로 상기 소자 웨이퍼(105)와 제1 비아 홀(306) 내에 위치하고 상기 제2칩(320)과 전기적으로 연결되는 전도성 필라를 포함하고, 대응되게, 상기 패키지 구조의 패키지 공정은 일반적으로 상기 소자 웨이퍼(105)의 제1 배면(112)을 에칭하며, 상기 소자 웨이퍼(105) 내에 상기 제1 비아 홀(306)과 서로 관통되는 제2 비아 홀을 형성하는 단계를 포함한다.
여기서, 본 실시예의 상기 패키지 구조에 따르면, 상기 패키지 구조의 패키지 공정에서, 먼저 상기 제1 비아 홀(306)을 형성한 다음 상기 소자 웨이퍼(105)를 에칭하여 상기 제2 비아 홀을 형성하므로, 상기 제2 방향을 따른 상기 제1 비아 홀(306)의 개구 사이즈는 상기 접착층(305)의 패터닝 공법에 의해 설정되며, 이로써, 상기 제2 방향을 따른 상기 제1 비아 홀(306)의 개구 사이즈가 공법 수요를 만족시킬 수 있도록 한다. 소자 웨이퍼와 접착층을 순차적으로 에칭하여, 선후로 상기 소자 웨이퍼 내에 제2 비아 홀을 형성하고 상기 접착층 내에 제1 비아 홀을 형성하는 해결수단에 비해, 본 실시예는 상기 제1 비아 홀(306)의 횡방향 에칭에 심한 문제가 나타나는 것을 방지할 수 있고, 상기 제2 방향을 따른 상기 제1 비아 홀(306)의 개구 사이즈가 상기 제2 방향을 따른 제2 비아 홀의 개구 사이즈보다 크게 나타나는 것을 방지하며, 이로써 상기 제1 비아 홀(306) 내에서 상기 전도성 필라의 형성 품질을 향상시키고, 따라서 상기 제2칩(320)에 대한 상기 전도성 필라의 전기적 연결 성능을 개선하는데 유리하여 패키지 구조의 성능과 신뢰성을 최적화한다.
상기 패키지 구조는 제1 실시예에 따른 패키지 방법을 이용하여 형성될 수 있고, 기타 패키지 방법을 이용하여 형성될 수도 있다. 본 실시예에서, 상기 패키지 구조에 대한 구체적인 설명은 제1 실시예에서의 대응되는 설명을 참조할 수 있으며, 본 실시예에서는 여기서 더이상 설명하지 않는다.
도 19를 참조하면, 본 발명의 패키지 구조의 다른 일 실시예의 구조 모식도를 도시한다.
본 실시예와 전술한 실시예의 동일한 부분은 여기서 더이상 설명하지 않는다. 본 실시예와 전술한 실시예의 상이한 부분은 하기와 같다. 상기 접착층(705)은 상기 제2칩(720)에 대응되는 위치의 제1 정면(411)을 커버하고, 상기 접착층(705) 내의 제1 비아 홀(706)은 상기 제2칩(720)에 대응되는 위치의 일부 제1 정면(411)을 노출시킨다.
대응되게, 상기 패키지 구조가 상기 제2칩(720)을 커버하는 패키지층을 더 포함할 경우, 상기 패키지층은 상기 제2칩(720)이 노출되는 제1 정면(411)을 커버하므로, 상기 패키지층은 상기 제1 정면(411)과 양호한 접촉을 구현할 수 있으며, 상기 패키지층은 절연, 밀봉 및 습기 방지 작용을 보다 양호하게 구현할 수 있다.
본 실시예에서, 상기 소자 웨이퍼(405)와 상기 제2칩(720)의 페이스트 결합을 구현하기 위해, 상기 접착층(705)은 상기 제2칩(720)에 대응되는 위치의 제1 정면(411)을 커버하고, 상기 제1 비아 홀(706)은 상기 제2칩(720)과 일대일로 대응되며, 상기 제1 비아 홀(706)은 상기 제2칩(720)과 전기적으로 연결되는 전도성 필라를 형성하기 위한 공간 위치를 제공하는데 사용된다.
여기서, 상기 제1 비아 홀(706)과 상기 제2칩(720)이 일대일로 대응된다는 것은, 상기 제1 비아 홀(706)과 상기 제2칩(720)의 개수가 동일하고, 상기 제2칩(720)이 상기 제1 비아 홀(706)의 최상부를 커버하는 것을 가리킨다.
설명해야 할 것은, 본 실시예에서, 상기 제2칩(720)은 적어도 일부 상기 제1칩(605)을 커버하며, 이로써 대응되는 제1칩(605)과 제2칩(720)의 상기 제1 정면(411) 방향에 평행되는 간격을 감소시키고, 따라서 공법 집적도를 향상시키는데 유리하다. 다른 실시예에서, 상기 접착층은 또한 상기 제1칩 일측의 제1 정면에 위치할 수 있다.
더 설명해야 할 것은, 상기 제1 정면(411)에 평행되는 방향을 따른 상기 접착층(705)의 사이즈는 상기 제1 정면(411)에 평행되는 방향을 따른 상기 제2칩(720)의 사이즈에 의해 결정되며, 상기 제1 정면(411)에 평행되는 방향을 따른 상기 제1칩(605)의 사이즈에 따라 조절될 수도 있다.
상기 패키지 구조는 제2 실시예에 따른 패키지 방법을 이용하여 형성될 수 있고, 기타 패키지 방법을 이용하여 형성될 수도 있다. 본 실시예에서, 상기 패키지 구조에 대한 구체적인 설명은 제2 실시예에서의 대응되는 설명을 참조할 수 있으며, 본 실시예에서는 여기서 더이상 설명하지 않는다.
본 발명의 설명은 상술한 바와 같지만, 본 발명은 이에 한정되는 것이 아니다. 임의의 당업자는 본 발명의 정신과 범위를 벗어나지 않으면서 다양한 변동 및 수정을 수행할 수 있으며, 따라서 본 발명의 보호 범위는 청구보호범위에 의해 한정된 범위를 기준으로 하여야 한다.
Claims (15)
- 웨이퍼 레벨 시스템 패키지 방법으로서,
복수 개의 제1칩이 집적된 제1 정면 및 상기 제1 정면의 반대면인 제1 배면을 포함하는 소자 웨이퍼를 제공하는 단계;
복수 개의 제2칩을 제공하는 단계;
상기 소자 웨이퍼의 제1 정면에 포토리소그래피 가능한 접착층을 형성하는 단계;
상기 접착층을 패터닝하고, 상기 접착층 내에 상기 제1 정면이 노출되는 복수 개의 제1 비아 홀을 형성하는 단계;
상기 접착층을 패터닝한 후, 상기 제1 비아 홀과 일대일로 대응되며 상기 제1 비아 홀의 최상부를 커버하여 상기 소자 웨이퍼와 상기 제2칩이 본딩되도록 상기 제2칩을 나머지 접착층에 설치하는 단계;
상기 소자 웨이퍼의 제1 배면을 에칭하고, 상기 소자 웨이퍼 내에 상기 소자 웨이퍼를 통과하고 상기 제1 비아 홀과 서로 관통되는 제2 비아 홀을 형성하는 단계 - 상기 제2 비아 홀 및 상기 제1 비아 홀은 제1 전도성 비아 홀을 구성함 - ; 및
상기 제1 전도성 비아 홀 내에 상기 제2칩과 전기적으로 연결되는 제1 전도성 필라를 형성하는 단계를 포함하는 것을 특징으로 하는 웨이퍼 레벨 시스템 패키지 방법. - 제1항에 있어서,
상기 소자 웨이퍼와 상기 제2칩을 본딩시킨 후, 상기 소자 웨이퍼의 제1 배면을 에칭하는 단계 이전에,
상기 제1 정면에 상기 제2칩을 커버하는 패키지층을 형성하는 단계; 및
상기 제1 배면을 통해 상기 소자 웨이퍼에 대해 시닝 처리를 수행하는 단계를 더 포함하는 것을 특징으로 하는 웨이퍼 레벨 시스템 패키지 방법. - 제1항에 있어서,
상기 소자 웨이퍼와 상기 제2칩을 본딩시킨 후, 상기 제1 전도성 비아 홀 내에 상기 제2칩과 전기적으로 연결되는 제1 전도성 필라를 형성하는 단계 이전에,
상기 소자 웨이퍼의 제1 배면을 에칭하고, 상기 소자 웨이퍼 내에 상기 제1칩이 노출되는 제2 전도성 비아 홀을 형성하는 단계; 및
상기 제1 전도성 필라를 형성하는 단계에서, 상기 제2 전도성 비아 홀 내에 상기 제1칩과 전기적으로 연결되는 제2 전도성 필라를 더 형성하는 단계를 더 포함하는 것을 특징으로 하는 웨이퍼 레벨 시스템 패키지 방법. - 제3항에 있어서,
상기 제1 전도성 필라 및 제2 전도성 필라를 형성하는 단계 이후에,
상기 소자 웨이퍼의 제1 배면에 상기 제1 전도성 필라를 커버하는 제1 용접 패드 및 상기 제2 전도성 필라를 커버하는 제2 용접 패드를 형성하는 단계;
상기 제1 배면에 상기 제1 용접 패드 및 제2 용접 패드 최상부를 추가로 커버하는 패시베이션층을 형성하는 단계; 및
상기 패시베이션층을 패터닝하여, 상기 제1 용접 패드의 일부 및 상기 제2 용접 패드의 일부를 노출시키는 단계를 더 포함하는 것을 특징으로 하는 웨이퍼 레벨 시스템 패키지 방법. - 제1항에 있어서,
상기 제2칩은 반도체 소자가 형성된 제2 정면 및 상기 제2 정면의 반대면인 제2 배면을 포함하고;
상기 제2 정면 또는 제2 배면을 나머지 접착층에 설치하는 것을 특징으로 하는 웨이퍼 레벨 시스템 패키지 방법. - 제1항에 있어서,
상기 접착층을 패터닝한 후, 나머지 접착층은 상기 제1 비아 홀에 대응되는 위치의 제1 정면만 노출시키거나;
나머지 접착층은 상기 제2칩에 대응되는 위치의 제1 정면을 커버하는 것을 특징으로 하는 웨이퍼 레벨 시스템 패키지 방법. - 제1항에 있어서,
상기 접착층의 재료는 건조 필름, 폴리이미드, 폴리벤조옥사졸 또는 벤조시클로부텐인 것을 특징으로 하는 웨이퍼 레벨 시스템 패키지 방법. - 제1항에 있어서,
상기 접착층을 패터닝하는 단계는, 상기 접착층에 대해 노광 현상 공법을 수행하는 단계를 포함하는 것을 특징으로 하는 웨이퍼 레벨 시스템 패키지 방법. - 제1항에 있어서,
상기 소자 웨이퍼를 에칭하는 공법은 건식 에칭 및 습식 에칭 중 하나 또는 둘 모두인 것을 특징으로 하는 웨이퍼 레벨 시스템 패키지 방법. - 제1항에 있어서,
상기 복수 개의 제2칩의 기능 타입은 저장, 통신, 처리 또는 논리 중 적어도 하나인 것을 특징으로 하는 웨이퍼 레벨 시스템 패키지 방법. - 패키지 구조로서,
복수 개의 제1칩이 집적된 제1 정면 및 상기 제1 정면의 반대면인 제1 배면을 포함하는 소자 웨이퍼;
상기 소자 웨이퍼의 제1 정면에 위치하고, 내부에 상기 제1 정면이 노출되는 복수 개의 비아 홀을 구비하는 접착층; 및
상기 접착층에 설치되고, 상기 비아 홀과 일대일로 대응되며 상기 비아 홀의 최상부를 커버하여, 상기 소자 웨이퍼와 본딩되는 복수 개의 제2칩을 포함하는 것을 특징으로 하는 패키지 구조. - 제11항에 있어서,
상기 제2칩은 반도체 소자를 구비한 제2 정면 및 상기 제2 정면의 반대면인 제2 배면을 포함하고;
상기 제2칩의 제2 정면 또는 제2 배면은 상기 접착층에 설치되는 것을 특징으로 하는 패키지 구조. - 제11항에 있어서,
상기 접착층의 재료는 건조 필름, 폴리이미드, 폴리벤조옥사졸 또는 벤조시클로부텐인 것을 특징으로 하는 패키지 구조. - 제11항에 있어서,
상기 접착층은 상기 비아 홀에 대응되는 위치의 제1 정면만 노출시키거나;
상기 접착층은 상기 제2칩에 대응되는 위치의 제1 정면을 커버하는 것을 특징으로 하는 패키지 구조. - 제11항에 있어서,
상기 복수 개의 제2칩의 기능 타입은 저장, 통신, 처리 또는 논리 중 적어도 하나인 것을 특징으로 하는 패키지 구조.
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710917071 | 2017-09-30 | ||
CN201710919199 | 2017-09-30 | ||
CN201810416799.0 | 2018-05-03 | ||
CN201810416799.0A CN108666264B (zh) | 2017-09-30 | 2018-05-03 | 晶圆级系统封装方法及封装结构 |
PCT/CN2018/101763 WO2019210617A1 (zh) | 2017-09-30 | 2018-08-22 | 晶圆级系统封装方法及封装结构 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20200106055A KR20200106055A (ko) | 2020-09-10 |
KR102400264B1 true KR102400264B1 (ko) | 2022-05-23 |
Family
ID=62925660
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020207022047A KR102400264B1 (ko) | 2017-09-30 | 2018-08-22 | 웨이퍼 레벨 시스템 패키지 방법 및 패키지 구조 |
Country Status (5)
Country | Link |
---|---|
US (3) | US10811385B2 (ko) |
JP (1) | JP7027577B2 (ko) |
KR (1) | KR102400264B1 (ko) |
CN (6) | CN108335986B (ko) |
WO (4) | WO2019062238A1 (ko) |
Families Citing this family (53)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108335986B (zh) * | 2017-09-30 | 2021-04-06 | 中芯集成电路(宁波)有限公司 | 一种晶圆级系统封装方法 |
CN114050113A (zh) * | 2018-08-06 | 2022-02-15 | 中芯集成电路(宁波)有限公司 | 封装方法 |
JP7106753B2 (ja) | 2018-09-04 | 2022-07-26 | 中芯集成電路(寧波)有限公司 | ウェハレベルパッケージング方法及びパッケージング構造 |
CN110875268A (zh) | 2018-09-04 | 2020-03-10 | 中芯集成电路(宁波)有限公司 | 晶圆级封装方法及封装结构 |
CN110875193B (zh) * | 2018-09-04 | 2021-08-10 | 中芯集成电路(宁波)有限公司 | 晶圆级封装方法及封装结构 |
CN110875207B (zh) * | 2018-09-04 | 2021-05-07 | 中芯集成电路(宁波)有限公司 | 晶圆级封装方法及封装结构 |
CN110875200B (zh) * | 2018-09-04 | 2021-09-14 | 中芯集成电路(宁波)有限公司 | 晶圆级封装方法及封装结构 |
CN110875192A (zh) * | 2018-09-04 | 2020-03-10 | 中芯集成电路(宁波)有限公司 | 晶圆级封装方法及封装结构 |
JP2021535613A (ja) * | 2018-09-04 | 2021-12-16 | 中芯集成電路(寧波)有限公司 | ウェハレベルパッケージ方法及びパッケージ構造 |
CN110875205B (zh) * | 2018-09-04 | 2021-07-09 | 中芯集成电路(宁波)有限公司 | 晶圆级封装方法及封装结构 |
CN110875231A (zh) * | 2018-09-04 | 2020-03-10 | 中芯集成电路(宁波)有限公司 | 晶圆级封装方法及封装结构 |
JP7102609B2 (ja) * | 2018-09-04 | 2022-07-19 | 中芯集成電路(寧波)有限公司 | ウェハレベルシステムパッケージング方法及びパッケージング構造 |
CN110875232A (zh) * | 2018-09-04 | 2020-03-10 | 中芯集成电路(宁波)有限公司 | 晶圆级封装方法及封装结构 |
US10755979B2 (en) | 2018-10-31 | 2020-08-25 | Ningbo Semiconductor International Corporation | Wafer-level packaging methods using a photolithographic bonding material |
CN111128749A (zh) * | 2018-10-31 | 2020-05-08 | 中芯集成电路(宁波)有限公司 | 使用可光刻键合材料的晶圆级封装方法 |
WO2020088205A1 (en) | 2018-11-01 | 2020-05-07 | Changxin Memory Technologies, Inc. | Wafer stacking method and wafer stacking structure |
CN111128974A (zh) * | 2018-11-01 | 2020-05-08 | 长鑫存储技术有限公司 | 晶圆堆叠方法与晶圆堆叠结构 |
CN109411473A (zh) * | 2018-11-05 | 2019-03-01 | 长江存储科技有限责任公司 | 一种dram存储芯片及其制造方法 |
CN111180382A (zh) * | 2018-11-13 | 2020-05-19 | 中芯集成电路(宁波)有限公司 | 一种晶圆级器件集成方法及集成结构 |
CN111200702B (zh) * | 2018-11-20 | 2022-03-15 | 中芯集成电路(宁波)有限公司 | 摄像组件及其封装方法、镜头模组、电子设备 |
US10680633B1 (en) * | 2018-12-21 | 2020-06-09 | Analog Devices International Unlimited Compnay | Data acquisition system-in-package |
CN109659267B (zh) * | 2018-12-21 | 2021-04-23 | 中芯集成电路(宁波)有限公司 | 半导体器件制作方法 |
CN109860064B (zh) * | 2018-12-21 | 2021-04-06 | 中芯集成电路(宁波)有限公司 | 一种晶圆级系统封装方法以及封装结构 |
CN111370431B (zh) * | 2018-12-26 | 2023-04-18 | 中芯集成电路(宁波)有限公司 | 光电传感集成系统的封装方法 |
CN111377392B (zh) * | 2018-12-27 | 2023-08-25 | 中芯集成电路(宁波)有限公司上海分公司 | Mems封装结构及其制作方法 |
CN111377393B (zh) * | 2018-12-27 | 2023-08-25 | 中芯集成电路(宁波)有限公司上海分公司 | Mems封装结构及其制作方法 |
CN111377394B (zh) * | 2018-12-27 | 2023-08-25 | 中芯集成电路(宁波)有限公司上海分公司 | Mems封装结构及其制作方法 |
CN111377391B (zh) * | 2018-12-27 | 2023-08-25 | 中芯集成电路(宁波)有限公司上海分公司 | Mems封装结构及其制作方法 |
CN111377390B (zh) * | 2018-12-27 | 2023-04-07 | 中芯集成电路(宁波)有限公司上海分公司 | Mems封装结构及其制作方法 |
CN111377395B (zh) * | 2018-12-27 | 2023-09-08 | 中芯集成电路(宁波)有限公司上海分公司 | Mems封装结构及其制作方法 |
CN109585402A (zh) * | 2018-12-28 | 2019-04-05 | 华进半导体封装先导技术研发中心有限公司 | 一种芯片扇出型封装结构及封装方法 |
CN111627939B (zh) * | 2019-02-27 | 2023-04-18 | 中芯集成电路(宁波)有限公司 | Cmos图像传感器封装模块及其形成方法、摄像装置 |
CN110379767B (zh) * | 2019-07-16 | 2022-02-08 | 中芯集成电路(宁波)有限公司 | 晶圆级封装芯片通孔互连的方法以及芯片的测试方法 |
KR102612976B1 (ko) * | 2019-10-12 | 2023-12-13 | 양쯔 메모리 테크놀로지스 씨오., 엘티디. | 다이-대-다이 접합을 위한 방법들 및 구조체들 |
WO2021092777A1 (zh) * | 2019-11-12 | 2021-05-20 | 深圳市汇顶科技股份有限公司 | 堆叠式的芯片、制造方法、图像传感器和电子设备 |
CN111180438B (zh) * | 2019-12-31 | 2022-06-10 | 中芯集成电路(宁波)有限公司 | 晶圆级封装方法及晶圆级封装结构 |
CN111162054B (zh) * | 2019-12-31 | 2022-01-11 | 中芯集成电路(宁波)有限公司 | 一种晶圆级芯片封装方法及封装结构 |
CN111293078B (zh) * | 2020-03-17 | 2022-05-27 | 浙江大学 | 一种转接板正反两面空腔嵌入芯片的方法 |
CN111505477A (zh) * | 2020-04-29 | 2020-08-07 | 江苏七维测试技术有限公司 | 传感器晶圆级测试方法 |
CN111524467B (zh) * | 2020-06-11 | 2022-06-21 | 厦门通富微电子有限公司 | 一种显示装置及其制备方法 |
CN111725153A (zh) * | 2020-06-16 | 2020-09-29 | 杰群电子科技(东莞)有限公司 | 一种无基板系统级封装结构、方法及电子产品 |
CN111952198B (zh) * | 2020-08-25 | 2022-09-13 | 嘉兴启创科技咨询有限公司 | 一种半导体封装及其制备方法 |
US11335657B2 (en) * | 2020-09-16 | 2022-05-17 | International Business Machines Corporation | Wafer scale supercomputer |
CN112802760B (zh) * | 2021-01-07 | 2022-05-06 | 湖南中科存储科技有限公司 | 一种多芯片半导体封装及其形成方法 |
WO2022161249A1 (zh) * | 2021-01-29 | 2022-08-04 | 中芯集成电路(宁波)有限公司 | 一种晶圆级封装结构及其制造方法 |
JP2023531029A (ja) * | 2021-02-05 | 2023-07-20 | 長江存儲科技有限責任公司 | フリップチップスタッキング構造体およびそれを形成するための方法 |
CN113223999A (zh) * | 2021-04-01 | 2021-08-06 | 光华临港工程应用技术研发(上海)有限公司 | 晶圆键合方法及晶圆键合结构 |
CN113224005A (zh) * | 2021-04-08 | 2021-08-06 | 深圳市德明利光电有限公司 | 一种芯片切割道工艺方法 |
CN113539853B (zh) * | 2021-07-16 | 2023-01-13 | 芯知微(上海)电子科技有限公司 | 一种晶圆级封装方法及其封装结构 |
CN113539855A (zh) * | 2021-07-16 | 2021-10-22 | 芯知微(上海)电子科技有限公司 | 一种系统级封装方法及封装结构 |
US11637087B2 (en) * | 2021-08-27 | 2023-04-25 | Taiwan Semiconductor Manufacturing Company Limited | Multi-chip device and method of formation |
WO2023104095A1 (en) * | 2021-12-08 | 2023-06-15 | Tongfu Microelectronics Co., Ltd. | Fan-out packaging method and packaging structure of stacked chips thereof |
CN116682743B (zh) * | 2023-05-15 | 2024-01-23 | 珠海妙存科技有限公司 | 一种内存芯片封装方法、内存芯片以及集成电路系统 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011243596A (ja) | 2010-05-14 | 2011-12-01 | Panasonic Corp | パッケージ部品の製造方法およびパッケージ部品 |
JP2012509586A (ja) | 2008-11-20 | 2012-04-19 | クロメック リミテッド | 半導体装置接続 |
JP2012204810A (ja) | 2011-03-28 | 2012-10-22 | Sony Corp | 半導体装置及び半導体装置の製造方法。 |
US20150072444A1 (en) | 2013-09-06 | 2015-03-12 | International Business Machines Corporation | Reducing Wafer Bonding Misalignment By Varying Thermal Treatment Prior To Bonding |
Family Cites Families (58)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5227338A (en) * | 1990-04-30 | 1993-07-13 | International Business Machines Corporation | Three-dimensional memory card structure with internal direct chip attachment |
US5723907A (en) * | 1996-06-25 | 1998-03-03 | Micron Technology, Inc. | Loc simm |
US5811879A (en) * | 1996-06-26 | 1998-09-22 | Micron Technology, Inc. | Stacked leads-over-chip multi-chip module |
US5994166A (en) * | 1997-03-10 | 1999-11-30 | Micron Technology, Inc. | Method of constructing stacked packages |
US5998860A (en) * | 1997-12-19 | 1999-12-07 | Texas Instruments Incorporated | Double sided single inline memory module |
US6656827B1 (en) * | 2002-10-17 | 2003-12-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | Electrical performance enhanced wafer level chip scale package with ground |
KR100497111B1 (ko) * | 2003-03-25 | 2005-06-28 | 삼성전자주식회사 | 웨이퍼 레벨 칩 스케일 패키지, 그를 적층한 적층 패키지및 그 제조 방법 |
DE10334575B4 (de) * | 2003-07-28 | 2007-10-04 | Infineon Technologies Ag | Elektronisches Bauteil und Nutzen sowie Verfahren zur Herstellung derselben |
US7528494B2 (en) * | 2005-11-03 | 2009-05-05 | International Business Machines Corporation | Accessible chip stack and process of manufacturing thereof |
JP4979320B2 (ja) * | 2006-09-28 | 2012-07-18 | ルネサスエレクトロニクス株式会社 | 半導体ウェハおよびその製造方法、ならびに半導体装置の製造方法 |
US20080191310A1 (en) * | 2007-02-12 | 2008-08-14 | Weng-Jin Wu | By-product removal for wafer bonding process |
US7951647B2 (en) * | 2008-06-17 | 2011-05-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Performing die-to-wafer stacking by filling gaps between dies |
US8063475B2 (en) * | 2008-09-26 | 2011-11-22 | Stats Chippac Ltd. | Semiconductor package system with through silicon via interposer |
CN101740421B (zh) * | 2008-11-17 | 2011-08-17 | 中芯国际集成电路制造(上海)有限公司 | 晶圆及制作方法、系统级封装结构及封装方法 |
CN101840871A (zh) * | 2009-03-20 | 2010-09-22 | 昆山西钛微电子科技有限公司 | 晶圆级芯片尺寸封装法 |
JP5543125B2 (ja) * | 2009-04-08 | 2014-07-09 | ピーエスフォー ルクスコ エスエイアールエル | 半導体装置および半導体装置の製造方法 |
US8263434B2 (en) * | 2009-07-31 | 2012-09-11 | Stats Chippac, Ltd. | Semiconductor device and method of mounting die with TSV in cavity of substrate for electrical interconnect of Fi-PoP |
US8841777B2 (en) * | 2010-01-12 | 2014-09-23 | International Business Machines Corporation | Bonded structure employing metal semiconductor alloy bonding |
US9219023B2 (en) * | 2010-01-19 | 2015-12-22 | Globalfoundries Inc. | 3D chip stack having encapsulated chip-in-chip |
US8519538B2 (en) * | 2010-04-28 | 2013-08-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Laser etch via formation |
KR101692955B1 (ko) * | 2010-10-06 | 2017-01-05 | 삼성전자 주식회사 | 반도체 패키지 및 그 제조 방법 |
CN102024782B (zh) * | 2010-10-12 | 2012-07-25 | 北京大学 | 三维垂直互联结构及其制作方法 |
US20120142136A1 (en) * | 2010-12-01 | 2012-06-07 | Honeywell International Inc. | Wafer level packaging process for mems devices |
US8674518B2 (en) * | 2011-01-03 | 2014-03-18 | Shu-Ming Chang | Chip package and method for forming the same |
US8575758B2 (en) * | 2011-08-04 | 2013-11-05 | Texas Instruments Incorporated | Laser-assisted cleaving of a reconstituted wafer for stacked die assemblies |
US9190391B2 (en) * | 2011-10-26 | 2015-11-17 | Maxim Integrated Products, Inc. | Three-dimensional chip-to-wafer integration |
US8772929B2 (en) * | 2011-11-16 | 2014-07-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package for three dimensional integrated circuit |
KR101831938B1 (ko) * | 2011-12-09 | 2018-02-23 | 삼성전자주식회사 | 팬 아웃 웨이퍼 레벨 패키지의 제조 방법 및 이에 의해 제조된 팬 아웃 웨이퍼 레벨 패키지 |
CN202394963U (zh) * | 2011-12-28 | 2012-08-22 | 日月光半导体制造股份有限公司 | 多芯片晶圆级半导体封装构造 |
US8748232B2 (en) * | 2012-01-03 | 2014-06-10 | Maxim Integrated Products, Inc. | Semiconductor device having a through-substrate via |
CN103681535B (zh) * | 2012-09-01 | 2016-10-19 | 万国半导体股份有限公司 | 带有厚底部基座的晶圆级封装器件及其制备方法 |
KR20140147613A (ko) * | 2013-06-20 | 2014-12-30 | 삼성전기주식회사 | 웨이퍼 레벨 반도체 패키지 및 그 제조방법 |
KR102111739B1 (ko) * | 2013-07-23 | 2020-05-15 | 삼성전자주식회사 | 반도체 패키지 및 그 제조방법 |
US9570421B2 (en) * | 2013-11-14 | 2017-02-14 | Taiwan Semiconductor Manufacturing Co., Ltd. | Stacking of multiple dies for forming three dimensional integrated circuit (3DIC) structure |
TWI556381B (zh) * | 2014-02-20 | 2016-11-01 | 矽品精密工業股份有限公司 | 半導體封裝件及其製法 |
KR102167599B1 (ko) * | 2014-03-04 | 2020-10-19 | 에스케이하이닉스 주식회사 | 칩 스택 임베디드 패키지 |
CN103887279B (zh) * | 2014-04-02 | 2017-02-01 | 华进半导体封装先导技术研发中心有限公司 | 三维扇出型晶圆级封装结构及制造工艺 |
CN104009014B (zh) * | 2014-04-26 | 2017-04-12 | 华进半导体封装先导技术研发中心有限公司 | 集成无源器件晶圆级封装三维堆叠结构及制作方法 |
US9449837B2 (en) * | 2014-05-09 | 2016-09-20 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3D chip-on-wafer-on-substrate structure with via last process |
CN204179071U (zh) * | 2014-09-12 | 2015-02-25 | 苏州晶方半导体科技股份有限公司 | 晶圆级指纹识别芯片封装结构 |
US9502344B2 (en) * | 2014-10-06 | 2016-11-22 | Viagan Ltd. | Wafer level packaging of electronic device |
KR102352237B1 (ko) * | 2014-10-23 | 2022-01-18 | 삼성전자주식회사 | 팬 아웃 웨이퍼 레벨 패키지의 제조 방법 및 그의 구조 |
CN104392958A (zh) * | 2014-11-23 | 2015-03-04 | 北京工业大学 | 晶圆级含硅通孔的半导体封装方法 |
CN104600058B (zh) * | 2015-02-03 | 2017-02-22 | 华天科技(昆山)电子有限公司 | 多芯片半导体封装结构及制作方法 |
CN104835808A (zh) * | 2015-03-16 | 2015-08-12 | 苏州晶方半导体科技股份有限公司 | 芯片封装方法及芯片封装结构 |
US10269767B2 (en) * | 2015-07-31 | 2019-04-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Multi-chip packages with multi-fan-out scheme and methods of manufacturing the same |
TWI604565B (zh) * | 2015-08-04 | 2017-11-01 | 精材科技股份有限公司 | 一種感測晶片封裝體及其製造方法 |
CN105140213B (zh) * | 2015-09-24 | 2019-01-11 | 中芯长电半导体(江阴)有限公司 | 一种芯片封装结构及封装方法 |
CN205177812U (zh) * | 2015-10-23 | 2016-04-20 | 宁波芯健半导体有限公司 | 侧壁及背面带有绝缘保护的芯片封装结构 |
US11037904B2 (en) * | 2015-11-24 | 2021-06-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Singulation and bonding methods and structures formed thereby |
US20170207194A1 (en) * | 2016-01-19 | 2017-07-20 | Xintec Inc. | Chip package and method for forming the same |
CN105621345B (zh) * | 2016-03-11 | 2018-06-29 | 华天科技(昆山)电子有限公司 | Mems芯片集成的封装结构及封装方法 |
CN105870024B (zh) * | 2016-06-15 | 2018-07-27 | 通富微电子股份有限公司 | 系统级封装方法 |
CN105977222B (zh) * | 2016-06-15 | 2019-09-17 | 苏州晶方半导体科技股份有限公司 | 半导体芯片封装结构及封装方法 |
CN105938804A (zh) * | 2016-06-28 | 2016-09-14 | 中芯长电半导体(江阴)有限公司 | 一种晶圆级芯片封装方法及封装件 |
CN107068629B (zh) * | 2017-04-24 | 2019-11-26 | 华天科技(昆山)电子有限公司 | 晶圆级芯片封装结构及其制作方法 |
CN107176586A (zh) * | 2017-07-06 | 2017-09-19 | 苏州晶方半导体科技股份有限公司 | 一种mems芯片与asic的封装结构及封装方法 |
CN108335986B (zh) * | 2017-09-30 | 2021-04-06 | 中芯集成电路(宁波)有限公司 | 一种晶圆级系统封装方法 |
-
2018
- 2018-01-24 CN CN201810069675.XA patent/CN108335986B/zh active Active
- 2018-01-24 CN CN201810070263.8A patent/CN108346639B/zh active Active
- 2018-01-24 CN CN201810070261.9A patent/CN108346588B/zh active Active
- 2018-01-24 CN CN201810070260.4A patent/CN108336037B/zh active Active
- 2018-05-03 CN CN201810416799.0A patent/CN108666264B/zh active Active
- 2018-05-03 CN CN201810415667.6A patent/CN108597998B/zh active Active
- 2018-06-29 WO PCT/CN2018/093684 patent/WO2019062238A1/zh active Application Filing
- 2018-06-29 WO PCT/CN2018/093769 patent/WO2019062240A1/zh active Application Filing
- 2018-06-29 WO PCT/CN2018/093770 patent/WO2019062241A1/zh active Application Filing
- 2018-08-22 JP JP2020562809A patent/JP7027577B2/ja active Active
- 2018-08-22 KR KR1020207022047A patent/KR102400264B1/ko active IP Right Grant
- 2018-08-22 WO PCT/CN2018/101763 patent/WO2019210617A1/zh active Application Filing
- 2018-10-12 US US16/158,789 patent/US10811385B2/en active Active
- 2018-10-31 US US16/176,098 patent/US10756056B2/en active Active
- 2018-12-03 US US16/208,307 patent/US10930617B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012509586A (ja) | 2008-11-20 | 2012-04-19 | クロメック リミテッド | 半導体装置接続 |
JP2011243596A (ja) | 2010-05-14 | 2011-12-01 | Panasonic Corp | パッケージ部品の製造方法およびパッケージ部品 |
JP2012204810A (ja) | 2011-03-28 | 2012-10-22 | Sony Corp | 半導体装置及び半導体装置の製造方法。 |
US20150072444A1 (en) | 2013-09-06 | 2015-03-12 | International Business Machines Corporation | Reducing Wafer Bonding Misalignment By Varying Thermal Treatment Prior To Bonding |
Also Published As
Publication number | Publication date |
---|---|
CN108666264B (zh) | 2021-08-10 |
CN108666264A (zh) | 2018-10-16 |
WO2019062238A1 (zh) | 2019-04-04 |
WO2019062240A1 (zh) | 2019-04-04 |
CN108346588A (zh) | 2018-07-31 |
CN108346639B (zh) | 2020-04-03 |
JP2021512506A (ja) | 2021-05-13 |
CN108597998A (zh) | 2018-09-28 |
US10930617B2 (en) | 2021-02-23 |
US10811385B2 (en) | 2020-10-20 |
CN108346588B (zh) | 2020-12-04 |
WO2019062241A1 (zh) | 2019-04-04 |
US20190115316A1 (en) | 2019-04-18 |
CN108335986B (zh) | 2021-04-06 |
JP7027577B2 (ja) | 2022-03-01 |
US20190103332A1 (en) | 2019-04-04 |
US10756056B2 (en) | 2020-08-25 |
WO2019210617A1 (zh) | 2019-11-07 |
CN108336037B (zh) | 2022-02-11 |
CN108597998B (zh) | 2022-04-08 |
CN108335986A (zh) | 2018-07-27 |
CN108346639A (zh) | 2018-07-31 |
CN108336037A (zh) | 2018-07-27 |
KR20200106055A (ko) | 2020-09-10 |
US20190115314A1 (en) | 2019-04-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102400264B1 (ko) | 웨이퍼 레벨 시스템 패키지 방법 및 패키지 구조 | |
US9461018B1 (en) | Fan-out PoP structure with inconsecutive polymer layer | |
US11355378B2 (en) | Fan-out interconnect structure and methods forming the same | |
US11393783B2 (en) | Dummy structure of stacked and bonded semiconductor device | |
TWI616767B (zh) | 指紋感測器裝置與方法 | |
US9859258B2 (en) | Semiconductor device and method of manufacture | |
KR102329567B1 (ko) | 반도체 패키지 및 그를 형성하는 방법 | |
KR102367630B1 (ko) | 통합 회로 패키지 및 방법 | |
CN106997855A (zh) | 集成电路封装件及其形成方法 | |
KR20170037480A (ko) | 반도체 장치 및 제조 방법 | |
KR102480685B1 (ko) | 반도체 디바이스 및 제조 방법 | |
KR20210053233A (ko) | 반도체 패키지 및 제조 방법 | |
KR20230098518A (ko) | 반도체 패키지 및 제조 방법 | |
US11309279B2 (en) | Package structure of wafer-level system-in-package | |
CN108470722B (zh) | 半导体结构及其形成方法 | |
CN112542449A (zh) | 半导体器件及其制造方法 | |
US11133283B2 (en) | Integrated fan-out device | |
KR102502811B1 (ko) | 집적 회로 패키지에 대한 재배선 구조체 및 그 형성 방법 | |
CN220873580U (zh) | 封装件 | |
US20230062138A1 (en) | Semiconductor package structure and method for forming the same | |
KR20230117724A (ko) | 지문 센서 소자 및 방법 | |
TW202145380A (zh) | 半導體裝置及其形成方法 | |
CN113053758A (zh) | 半导体器件的制造方法 | |
CN113097184A (zh) | 半导体结构及其形成方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |