TWI623044B - 發光裝置及其製造方法 - Google Patents

發光裝置及其製造方法 Download PDF

Info

Publication number
TWI623044B
TWI623044B TW105129138A TW105129138A TWI623044B TW I623044 B TWI623044 B TW I623044B TW 105129138 A TW105129138 A TW 105129138A TW 105129138 A TW105129138 A TW 105129138A TW I623044 B TWI623044 B TW I623044B
Authority
TW
Taiwan
Prior art keywords
layer
light
oxide
transistor
oxide semiconductor
Prior art date
Application number
TW105129138A
Other languages
English (en)
Other versions
TW201709350A (zh
Inventor
山崎舜平
坂田淳一郎
坂倉真之
及川欣聰
岡崎健一
丸山穗高
Original Assignee
半導體能源研究所股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 半導體能源研究所股份有限公司 filed Critical 半導體能源研究所股份有限公司
Publication of TW201709350A publication Critical patent/TW201709350A/zh
Application granted granted Critical
Publication of TWI623044B publication Critical patent/TWI623044B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/127Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/24Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
    • H01L29/247Amorphous materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78618Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • H01L29/78693Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate the semiconducting oxide being amorphous
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/38Devices specially adapted for multicolour light emission comprising colour filters or colour changing media [CCM]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • H10K59/8051Anodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78645Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
    • H01L29/78648Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate arranged on opposing sides of the channel
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • H10K2102/301Details of OLEDs
    • H10K2102/302Details of OLEDs of OLED structures
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/1201Manufacture or treatment
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass

Abstract

目的係為了提高發光裝置的可靠性。發光裝置在一基板上具有:驅動器電路部,其包括用於驅動器電路之電晶體;及像素部,其包括用於像素之電晶體。用於該驅動器電路之該電晶體和用於該像素之該電晶體為反向交錯式電晶體,其各個包括與氧化物絕緣層的一部分接觸之氧化物半導體層。在該像素部中,濾色器層和發光元件係設置在該氧化物絕緣層上。在用於該驅動器電路的該電晶體中,與閘極電極層和該氧化物半導體層重疊之導電層係設置在該氧化物絕緣層上。該閘極電極層、源極電極層、和汲極電極層係使用金屬導電膜所形成。

Description

發光裝置及其製造方法
本發明係相關於發光裝置,其包括含有有機化合物作為發光層之層;及發光裝置的製造方法。例如,本發明係相關於安裝具有有機發光元件的發光顯示裝置作為一部分之電子裝置。
需注意的是,在此說明書中,半導體裝置意指可藉由利用半導體特性來運作之所有裝置,及諸如發光裝置、半導體電路、及電子裝置等光電裝置都是半導體裝置。
具有諸如薄型、明亮、高速回應、及以低電壓來DC驅動等特徵之含有機化合物作為發光體的發光元件期待被應用於下一代平板顯示器或下一代照明裝置。尤其是,發光元件被排列成矩陣之顯示裝置被認為在寬廣視角和絕佳能見度上具有優於習知液晶顯示裝置的有利點。
至於發光元件的發光機構,可說是將EL層插入在一對電極之間和將電壓施加到此對電極,使得從陰極所注射的電子和從陽極所注射的電洞在EL層的發射中心重組, 以形成分子激發,及當回到接地狀態時分子激發釋放能量,藉以發出光線。單態激發和三態激發為激發狀態為已知,及或許可經由激發狀態的任一個來達成光發射。
包括在發光元件中之EL層至少包括發光層。此外,除了發光層之外,EL層還可具有包括電洞注射層、電洞運送層、電子運送層、電子注射層、及/或等等之疊層結構。
作為具有半導體特性之材料,金屬氧化物已引起注意。具有半導體特性之此種金屬氧化物的例子為氧化鎢、氧化錫、氧化銦、氧化鋅等等。有使用具有半導體特性的此種金屬氧化物形成通道形成區之薄膜電晶體為已知(例如,見專利文件1及2)。
應用氧化物半導體之TFT具有高場效遷移率。因此,顯示裝置等中之驅動器電路係可使用TFT來形成。
〔參考文件〕
〔專利文件1〕日本公開專利申請案號2007-123861
〔專利文件2〕日本公開專利申請案號2007-096055
就包括氧化物半導體膜之薄膜電晶體而言,需要高速操作、相對簡易的製程、和足夠的可靠性。
目的係為了提高包括氧化物半導體膜之薄膜電晶體的操作特性和可靠性。
尤其是,在驅動器電路中所使用之薄膜電晶體的較高 操作速度較佳。
例如,當薄膜電晶體的通道長度(L)被降低或其通道寬度(W)被增加時,操作速度增加。然而,當通道長度被降低時,具有交換特性(如、開關比)降低之問題。此外,當通道寬度(W)被增加時,具有薄膜電晶體本身的電容負載增加之問題。
另一目的係為了設置發光裝置,其包括甚至當通道長度小時仍具有穩定電特性之薄膜電晶體。
當彼此不同的複數個電路形成在絕緣表面上時,例如,當像素部和驅動器電路形成在一基板上時,像素部中所使用之薄膜電晶體需要諸如高開關比等絕佳的交換特性,而驅動器電路中所使用之薄膜電晶體需要高操作速度。尤其是,隨著顯示裝置的清晰度越高,顯示影像的寫入時間越降低。因此,以高速操作用於驅動器電路的薄膜電晶體較佳。
另外,另一目的係為了降低包括氧化物半導體膜之薄膜電晶體的電特性變化。
本發明的一實施例為發光裝置,其在一基板上具有驅動器電路部,包括用於驅動器電路的電晶體;及像素部,包括用於像素的電晶體。用於驅動器電路之電晶體和用於像素之電晶體的每一個包括閘極電極層;閘極絕緣層,其在閘極電極層上;氧化物半導體層,其在閘極絕緣層上;源極電極層和汲極電極層,其在氧化物半導體層上;及氧化物絕緣層,其在氧化物半導體層、源極電極層、和汲極 電極層上,與氧化物半導體層的一部分接觸。像素部被設置有濾色器層在氧化物絕緣層上,以及電連接到像素用的電晶體之第一電極層、EL層、和第二電極層的堆疊在濾色器層上。用於驅動器電路的電晶體被設置有導電層在氧化物絕緣層上,導電層與閘極電極層和氧化物半導體層重疊。閘極電極層、源極電極層、和汲極電極層係使用金屬導電膜所形成。
本發明的另一實施例為發光裝置,其在一基板上具有驅動器電路部,包括用於驅動器電路的電晶體;及像素部,包括用於像素的電晶體。用於驅動器電路之電晶體和用於像素之電晶體的每一個包括閘極電極層;閘極絕緣層,其在閘極電極層上;氧化物半導體層,其在閘極絕緣層上;源極電極層和汲極電極層,其在氧化物半導體層上;及氧化物絕緣層,其在氧化物半導體層、源極電極層、和汲極電極層上,與氧化物半導體層的一部分接觸。像素部被設置有濾色器層在氧化物絕緣層上,以及經由連接電極層電連接到像素用的電晶體之第一電極層、EL層、和第二電極層的堆疊在濾色器層上。用於驅動器電路的電晶體被設置有導電層在氧化物絕緣層上,導電層與閘極電極層和氧化物半導體層重疊。閘極電極層、源極電極層、和汲極電極層係使用金屬導電膜所形成。
具有底閘極結構之反向交錯式電晶體被使用作為用於像素之電晶體和用於驅動器電路之電晶體的每一個。用於像素之電晶體和用於驅動器電路之電晶體各個為通道蝕刻 電晶體,其中氧化物絕緣膜被設置與暴露在源極電極層和汲極電極層之間的氧化物半導體層接觸。
用於驅動器電路之電晶體具有氧化物半導體層夾置在閘極電極和導電層之間的結構。利用此結構,可降低電晶體的臨界電壓變化;因此,可設置包括具有穩定電特性之電晶體的發光裝置。導電層可具有與閘極電極層相同的電位,或可具有浮動電位或諸如GND電位或0V等固定電位。藉由將導電層的電位設定至適當的值,可控制電晶體的臨界電壓。
用於像素之電晶體係可形成與像素電極直接接觸,或可經由連接電極層電連接到像素電極。連接電極層係可使用包括選自Al、Cr、Cu、Ta、Ti、Mo、及W的元素作為其主要成分的膜或含這些元素的任一個之合金膜的堆疊膜來形成。
設置在用於驅動器電路的電晶體之氧化物半導體層上之導電層、第一配線(亦稱作終端或連接電極)、和第二配線(亦稱作終端或連接電極)係可在與像素電極相同步驟中使用諸如氧化銦、氧化銦和氧化錫的合金、氧化銦和氧化鋅的合金、或氧化鋅等氧化物導電材料來形成,或者在與連接電極層相同步驟中使用諸如選自Al、Cr、Cu、Ta、Ti、Mo、及W的元素作為其主要成分的膜或包括元素的任一個之合金等金屬膜來形成。
發出具有複數個顏色之光的發光元件以及電連接到發光元件之用於像素的電晶體係可形成在一基板上,使得能 夠製造諸如顯示器等發光裝置。
可設置發出白光之複數個發光元件,及可設置光學膜,尤其是濾色器,以重疊發光元件的發光區,使得可製造能夠全彩顯示之發光顯示裝置。需注意的是,在此說明書中,濾色器非意指除了黑色矩陣及/或保護膜之外的包括具有三種顏色之濾色器層的整個膜(如、紅色濾色器、藍色濾色器、和綠色濾色器),而是意指具有一種顏色的濾色器。
為了實現上述結構,本發明的一實施例為製造發光裝置之方法,包括以下步驟:使用金屬導電膜形成閘極電極層在包括用於驅動器電路部和像素部的區域之具有絕緣表面的基板上;將閘極絕緣層形成在閘極電極層上;將氧化物半導體層形成在閘極絕緣層上;在防止水和氫再次進入氧化物半導體層的同時,在未暴露至空氣之下,將氧化物半導體層脫水或除氫;使用金屬導電膜形成源極電極層和汲極電極層在氧化物半導體層上;將氧化物絕緣層形成在氧化物半導體層、源極電極層、和汲極電極層上,其與氧化物半導體層的部分接觸,藉以用於驅動器電路的電晶體係形成在驅動器電路部中,而用於像素的電晶體係形成在像素部中;將濾色器層形成在像素部中之氧化物絕緣層上;將第一電極層形成在濾色器層上,其電連接到用於像素的電晶體;以EL層和第二電極層的順序堆疊在第一電極層上;及在與形成第一電極層相同的步驟中,將導電層形成在驅動器電路部中之氧化物絕緣層上,導電層與用於 驅動器電路的電晶體之閘極電極層和氧化物半導體層重疊。
為了實現上述結構,本發明的另一實施例為製造發光裝置之方法,包括以下步驟:使用金屬導電膜形成閘極電極層在包括用於驅動器電路部和像素部的區域之具有絕緣表面的基板上;將閘極絕緣層形成在閘極電極層上;將氧化物半導體層形成在閘極絕緣層上;在防止水和氫再次進入氧化物半導體層的同時,在未暴露至空氣之下,將氧化物半導體層脫水或除氫;使用金屬導電膜形成源極電極層和汲極電極層在氧化物半導體層上;將氧化物絕緣層形成在氧化物半導體層、源極電極層、和汲極電極層上,其與氧化物半導體層的部分接觸,藉以用於驅動器電路的電晶體係形成在驅動器電路部中,而用於像素的電晶體係形成在像素部中;將濾色器層形成在像素部中之氧化物絕緣層上;將第一電極層形成在濾色器層上,其經由連接電極層電連接到用於像素的電晶體;以EL層和第二電極層的順序堆疊在第一電極層上;及在與形成連接電極層相同的步驟中,將導電層形成在驅動器電路部中之氧化物絕緣層上,導電層與用於驅動器電路的電晶體之閘極電極層和氧化物半導體層重疊。
需注意的是,在製造發光裝置的步驟之光致微影步驟中,可使用使用多色調遮罩所形成之遮罩層來執行蝕刻步驟,多色調遮罩為透射光以具有複數個強度之曝光遮罩。
因為藉由使用多色調遮罩所形成之遮罩層具有複數個 膜厚度,及可藉由在遮罩層上執行蝕刻來改變其形狀,可在複數個蝕刻步驟中使用遮罩層,用以處理成不同圖案。因此,對應於至少兩種或更多不同圖案之遮罩層係可以一多色調遮罩來形成。如此,可降低曝光遮罩的數目,且亦可降低對應的光致微影步驟數目,藉以可實現處理的簡化。
利用上述結構,可解決上述問題的至少其中之一。
此說明書所使用的氧化物半導體被形成以InMO3(ZnO) m (m>0)來表示之材料的薄膜,及製造使用薄膜作為氧化物半導體層之薄膜電晶體。需注意的是,M表示選自Ga(鎵)、Fe(鐵)、Ni(鎳)、Mn(錳)、或Co(鈷)之一金屬元素或複數個金屬元素。作為例子,M可以是Ga,或除了Ga以外還可包括上述金屬元素,例如,M可以是Ga和Ni或Ga和Fe。而且,在上述氧化物半導體中,在一些例子中,除了含有作為M的金屬元素之外,還含有諸如Fe或Ni等過渡金屬元素或過渡金屬的氧化物作為雜質元素。在此說明書中,包括至少Ga作為M之組成分子式以InMO3(ZnO) m (m>0)來表示的氧化物半導體層被稱作In-Ga-Zn-O為基的氧化物半導體,及其薄膜被稱作In-Ga-Zn-O為基的非單晶膜。
作為應用於氧化物半導體層之金屬氧化物,除了上述之外,還可使用下面金屬氧化物的任一個:In-Sn-Zn-O為基的金屬氧化物;In-Al-Zn-O為基的金屬氧化物;Sn-Ga-Zn-O為基的金屬氧化物;Al-Ga-Zn-O為基的金屬氧化 物;Sn-Al-Zn-O為基的金屬氧化物;In-Zn-O為基的金屬氧化物;Sn-Zn-O為基的金屬氧化物;Al-Zn-O為基的金屬氧化物;In-O為基的金屬氧化物;Sn-O為基的金屬氧化物;及Zn-O為基的金屬氧化物。另一選擇是,氧化矽可含在使用上述金屬氧化物所形成之氧化物半導體層中。
可說是藉由在諸如氮或稀有氣體(如、氬或氦)等鈍氣的大氣中熱處理,氧化物半導體層被改變成氧不足氧化物半導體層以具有較低電阻,即、變成N型(N-型)氧化物半導體層,然後,藉由形成與氧化物半導體層接觸之氧化物絕緣膜以及形成後的熱處理,以及形成後的熱處理,使氧化物半導體層處於氧過量狀態以具有較高電阻,即、變成i型氧化物半導體層。此外,亦可說是,執行使氧化物半導體層處於氧過量狀態之固相氧化。如此,能夠製造和設置包括具有令人滿意的電特性之高度可靠的薄膜電晶體之發光裝置。
作為脫水作用或除氫作用,以高於或等於400℃和低於或等於750℃,高於或等於425℃和低於或等於750℃較佳之溫度,在諸如氮或稀有氣體(如、氬或氦)等鈍氣的大氣中執行熱處理,使得包括在氧化物半導體層中之諸如濕氣等雜質被降低。另外,可防止水(H2O)稍後再次包含在氧化物半導體層中。
在具有H2O濃度為20ppm或更低之氮大氣中執行用於脫水作用或除氫作用之熱處理較佳。另一選擇是,可在具有H2O濃度為20ppm或更低之超級乾燥空氣中執行熱 處理。
即使在已經過脫水作用或除氫作用之氧化物半導體層上以直到450℃來執行TDS,在約300℃之水的兩峰值或水的至少一峰值仍未被偵測到之條件下,將氧化物半導體層經過用於脫水作用或除氫作用之熱處理。因此,甚至當在如450℃一般高的溫度中使用將已脫水或除氫的氧化物半導體層之薄膜電晶體經過TDS,仍未偵測到在約300℃之水的至少一峰值。
此外,重要的是,當溫度從執行脫水作用或除氫作用的加熱溫度T下降時,藉由使用在氧化物半導體層上執行脫水作用或除氫作用之同一爐,在不暴露至空氣之下,不將水或氫混合到氧化物半導體層內。當使用氧化物半導體層形成薄膜電晶體時,薄膜電晶體的臨界電壓(V th)可以是正電壓,使得能夠實現所謂的正常關交換元件。此氧化物半導體層係藉由以脫水作用或除氫作用將氧化物半導體層改變成低電阻氧化物半導體層(即、N型(如、N-型)),然後藉由將低電阻氧化物半導體層改變成高電阻氧化物半導體層以變成i型半導體層所獲得。就半導體裝置(顯示裝置)而言,較佳的是,在薄膜電晶體中,通道被形成有正的臨界電壓並且盡可能接近0V。需注意的是,若薄膜電晶體的臨界電壓是負的,則薄膜電晶體傾向正常開;換言之,甚至當閘極電壓是0V時,電流仍流經源極電極和汲極電極。在主動矩陣式顯示裝置中,包括在電路中之薄膜電晶體的電特性是重要的,會影響顯示裝置 的性能。在薄膜電晶體的電特性之中,臨界電壓尤其重要。當甚至在場效遷移率是高的時臨界電壓仍是高的或負的時,難以控制電路。在薄膜電晶體具有高的臨界電壓和其臨界電壓之大的絕對值之例子中,薄膜電晶體無法執行作為TFT的交換功能,及當以低電壓驅動TFT時是負載。在n通道薄膜電晶體中,較佳的是,形成通道及在施加正電壓作為閘極電壓之後汲極電流流動。除非驅動電壓增加否則不形成通道之電晶體,以及形成通道及甚至當施加負電壓時汲極電流仍流動之電晶體並不適用於電路中所使用的薄膜電晶體。
加熱溫度T減少之氣體大氣可轉換到不同於溫度增加到加熱溫度T之氣體大氣的氣體大氣。例如,在未暴露至空氣之下,以脫水作用或除氫作用所使用的爐來執行冷卻,其被充填有高純度氧氣、高純度N2O氣體、或超級乾燥空氣(具有露點-40℃或更低,-60℃或更低較佳)。
使用在以用於脫水作用或除氫作用的熱處理降低膜中所含有的濕氣之後未含有濕氣的大氣中(具有露點-40℃或更低,-60℃或更低較佳)慢速冷卻(或冷卻)之氧化物半導體膜提高薄膜電晶體的電特性,實現可大量生產之高性能的薄膜電晶體。
在此說明書中,諸如氮或稀有氣體(如、氬或氦)等鈍氣的大氣中之熱處理被稱作用於脫水作用或除氫作用的熱處理。在此說明書中,為了方便,脫水作用或除氫作用 不僅意指去除H2,亦去除H、OH等。
在諸如氮或稀有氣體(如、氬或氦)等鈍氣的大氣中執行熱處理之例子中,藉由熱處理將氧化物半導體層改變成氧不足氧化物半導體層,以變成低電阻氧化物半導體層,即、N型(如、N-型)氧化物半導體層。
與汲極電極層重疊之區域被形成作為氧不足區的高電阻汲極區(亦稱作HRD區)。此外,與源極電極層重疊之區域被形成作為氧不足區之高電阻源極區(亦稱作HRS區)。
尤其是,高電阻汲極區的載子濃度高於或等於1 x 1018/cm3,及至少高於通道形成區的載子濃度(低於1 x 1018/cm3)。需注意的是,此說明書中的載子濃度為在室溫中以霍爾效應測量所獲得之載子濃度。
然後,藉由使已脫水或除氫的氧化物半導體層之至少一部分在氧過量狀態,以成為高電阻氧化物半導體層,即、i型氧化物半導體層。需注意的是,作為用以使已脫水或除氫的氧化物半導體層之至少一部分在氧過量狀態的處理,可利用下面方法的任一種:藉由濺鍍沈積氧化物絕緣膜在已脫水或除氫的氧化物半導體層上並且與已脫水或除氫的氧化物半導體層接觸;熱處理形成在已脫水或除氫的氧化物半導體層上並且與已脫水或除氫的氧化物半導體層接觸之氧化物絕緣膜;在包括氧的大氣中,熱處理形成在已脫水或除氫的氧化物半導體層上並且與已脫水或除氫的氧化物半導體層接觸之氧化物絕緣膜;在鈍氣大氣中, 熱處理形成在已脫水或除氫的氧化物半導體層上並且與已脫水或除氫的氧化物半導體層接觸之氧化物絕緣膜,接著在氧大氣中冷卻處理;及在鈍氣大氣中,熱處理形成在已脫水或除氫的氧化物半導體層上並且與已脫水或除氫的氧化物半導體層接觸之氧化物絕緣膜,接著在超級乾燥空氣中冷卻處理(具有露點-40℃或更低,-60℃或更低較佳)。
另外,為了使用已經過脫水作用或除氫作用之氧化物半導體層的至少一部分(與閘極電極層重疊之部位)作為通道形成區,可選擇性使氧化物半導體層在氧過量狀態,以成為高電阻氧化物半導體層,即、i型氧化物半導體層。能夠以使用Ti等的金屬電極所形成之源極電極層和汲極電極層形成在經過脫水作用或除氫作用之氧化物半導體層上並且與其接觸;以及選擇性使未與源極電極層和汲極電極層重疊之曝光區成為在氧過量狀態的此種方式來形成通道形成區。在選擇性使曝光區成為在氧過量狀態之例子中,與源極電極層重疊之第一高電阻源極區和與汲極電極層重疊之第二高電阻汲極區被形成,及通道形成區係形成在第一高電阻源極區和第二高電阻汲極區。也就是說,通道形成區係以自我對準方式形成在源極電極層和汲極電極層之間。
如此,能夠製造和設置包括具有令人滿意的電特性之高度可靠的薄膜電晶體之發光裝置。
需注意的是,藉由在與汲極電極層重疊的氧化物半導 體層中形成高電阻汲極區,當形成驅動電路時可提高可靠性。尤其是,藉由形成高電阻汲極區,可獲得從汲極電極層到高電阻汲極區和通道形成區階梯式改變導電性之結構。因此,在薄膜電晶體使用連接到供應高供電電位VDD之配線的汲極電極層操作之例子中,高電阻汲極區充作緩衝器,及即使高電場施加在閘極電極層和汲極電極層之間,亦仍未局部施加高電場,使得可提高薄膜電晶體的耐壓。
此外,高電阻汲極區和高電阻源極區係形成在與汲極電極層和源極電極層重疊之氧化物半導體層中,使得在形成驅動器電路時在通道形成區中可達成漏電流的降低。尤其是,藉由形成高電阻汲極區,電晶體的汲極電極層和源極電極層之間的漏電流流經汲極電極層、汲極電極層側上的高電阻汲極區、通道形成區、源極電極層側上的高電阻源極區、和源極電極層的此順序。在此例中,在通道形成區中,從汲極電極層側上之高電阻汲極區流到通道形成區之漏電流可集中於當電晶體關掉時具有高電阻的通道形成區和閘極絕緣層之間的介面附近。如此,可降低背通道部中(與閘極電極層分開之通道形成區的表面之部分)的漏電流量。
另外,與源極電極層重疊之高電阻源極區以及和汲極電極層重疊之高電阻汲極區彼此重疊,依據閘極電極層的寬度具有閘極電極層和閘極絕緣層的部分在其間,及可更有效地降低汲極電極層的端部位附近之電場強度。
另外,氧化物導電層係可形成在氧化物半導體層與源極和汲極電極之間。氧化物導電層含有氧化鋅作為成分較佳,及未含有氧化銦較佳。例如,可使用氧化鋅、氧化鋅鋁、氮氧化鋅鋁、氧化鎵鋅等。氧化物導電層亦充作低電阻汲極(LRD,亦稱作LRN(低電阻n型導電性))區。尤其是,低電阻汲極區的載子濃度高於高電阻汲極區(HRD區)的載子濃度,及在1 x 1020/cm3至1 x 1021/cm3(含)範圍中較佳。氧化物導電層係設置在氧化物半導體層與源極和汲極電極之間,藉以可降低接觸電阻,及可實現電晶體的較高速操作。因此,可提高周邊電路(驅動器電路)的頻率特性。
可連續形成氧化物導電層和用以形成源極和汲極電極之金屬層。
另外,上述第一配線和第二配線係可使用藉由堆疊金屬材料和與充作LRN區或LRD區之氧化物導電層的材料相同之材料所形成的配線來形成。藉由堆疊金屬和氧化物導電層,可提高諸如配線的重疊部位或開口等步驟之覆蓋範圍;如此,可降低配線電阻。而且,可期待防止由於遷移等而導致配線的電阻局部增加以及防止配線的分離之效果;因此,可設置高度可靠的發光裝置。
關於上述第一配線和第二配線之間的連接,當氧化物導電層夾置在其間時,期待能夠防止由於在連接部(接觸部)中的金屬表面上形成絕緣氧化物所導致之接觸電阻的增加;因此,可設置高度可靠的發光裝置。
因為薄膜電晶體容易由於靜電等而被破壞,所以在用於閘極線或源極線之相同基板上設置用以保護像素部中的薄膜電晶體之保護電路較佳。保護電路被形成有包括氧化物半導體層之非線性元件較佳。
需注意的是,為了方便而使用此說明書中之諸如“第一”和“第二”等序數,並不表示步驟的順序和層的堆疊順序。此外,此說明書中的序數不表示指定本發明的特別名稱。
可實現為半導體裝置之發光裝置,其係設置有包括氧化物半導體層且具有絕佳電特性和高度可靠性之薄膜電晶體。
10‧‧‧脈衝輸出電路
11‧‧‧配線
12‧‧‧配線
13‧‧‧配線
14‧‧‧配線
15‧‧‧配線
21‧‧‧輸入終端
22‧‧‧輸入終端
23‧‧‧輸入終端
24‧‧‧輸入終端
25‧‧‧輸入終端
26‧‧‧輸出終端
27‧‧‧輸出終端
31‧‧‧電晶體
32‧‧‧電晶體
33‧‧‧電晶體
34‧‧‧電晶體
35‧‧‧電晶體
36‧‧‧電晶體
37‧‧‧電晶體
38‧‧‧電晶體
39‧‧‧電晶體
40‧‧‧電晶體
41‧‧‧電晶體
42‧‧‧電晶體
43‧‧‧電晶體
51‧‧‧供電線
52‧‧‧供電線
53‧‧‧供電線
100‧‧‧基板
101‧‧‧閘極電極層
102‧‧‧閘極電極層
103‧‧‧氧化物半導體層
104a‧‧‧氧化物導電層
104b‧‧‧氧化物導電層
105a‧‧‧源極電極層
105b‧‧‧汲極電極層
106‧‧‧保護絕緣層
107‧‧‧氧化物絕緣膜
108‧‧‧電容器配線層
109‧‧‧保護絕緣層
110‧‧‧電極層
111‧‧‧導電層
112‧‧‧導電層
113‧‧‧終端電極
116‧‧‧通道形成區
117a‧‧‧高電阻源極區
117b‧‧‧高電阻汲極區
118‧‧‧接觸孔
119‧‧‧接觸孔
120‧‧‧連接電極
121‧‧‧終端
122‧‧‧終端
125‧‧‧接觸孔
126‧‧‧接觸孔
127‧‧‧接觸孔
128‧‧‧終端電極
129‧‧‧終端電極
130‧‧‧氧化物半導體膜
131‧‧‧氧化物半導體層
133‧‧‧氧化物半導體層
134‧‧‧氧化物半導體層
136a‧‧‧抗蝕遮罩
136b‧‧‧抗蝕遮罩
136c‧‧‧抗蝕遮罩
136d‧‧‧抗蝕遮罩
136f‧‧‧抗蝕遮罩
136g‧‧‧抗蝕遮罩
137‧‧‧抗蝕遮罩
138‧‧‧氧化物導電層
140‧‧‧氧化物導電膜
142‧‧‧氧化物導電層
143‧‧‧氧化物導電層
145‧‧‧配線層
146‧‧‧電容器
147‧‧‧電容器
149‧‧‧電容器電極層
150‧‧‧終端
151‧‧‧終端
153‧‧‧連接電極
155‧‧‧導電膜
156‧‧‧電極
161‧‧‧閘極電極層
162‧‧‧導電層
163‧‧‧氧化物半導體層
164a‧‧‧氧化物導電層
164b‧‧‧氧化物導電層
165a‧‧‧源極電極層
165b‧‧‧汲極電極層
166‧‧‧通道形成區
167a‧‧‧高電阻源極區
167b‧‧‧高電阻汲極區
168‧‧‧氧化物半導體層
170‧‧‧薄膜電晶體
171‧‧‧薄膜電晶體
172‧‧‧薄膜電晶體
173‧‧‧薄膜電晶體
180‧‧‧薄膜電晶體
181‧‧‧薄膜電晶體
182‧‧‧薄膜電晶體
183‧‧‧薄膜電晶體
185‧‧‧電容器電極層
191‧‧‧濾色器層
192‧‧‧保護層
193‧‧‧隔板
194‧‧‧電致發光層
195‧‧‧電極層
196‧‧‧連接電極層
198‧‧‧氧化物半導體層
1001‧‧‧電極
1002‧‧‧電極
1003‧‧‧電致發光層
1004‧‧‧電荷產生層
104a‧‧‧氧化物導電層
104b‧‧‧氧化物導電層
105a‧‧‧源極電極層
105b‧‧‧汲極電極層
1100‧‧‧行動電話
1101‧‧‧外殼
1102‧‧‧顯示部
1103‧‧‧操作按鈕
1104‧‧‧外部連接埠
1105‧‧‧揚聲器
1106‧‧‧麥克風
117a‧‧‧高電阻源極區
117b‧‧‧高電阻汲極區
135a‧‧‧抗蝕遮罩
136a‧‧‧抗蝕遮罩
164a‧‧‧氧化物導電層
164b‧‧‧氧化物導電層
165a‧‧‧源極電極層
165b‧‧‧汲極電極層
167a‧‧‧高電阻源極區
167b‧‧‧高電阻汲極區
1800‧‧‧外殼
1801‧‧‧外殼
1802‧‧‧顯示面板
1803‧‧‧揚聲器
1804‧‧‧麥克風
1805‧‧‧操作鍵
1806‧‧‧定位裝置
1807‧‧‧相機透鏡
1808‧‧‧外部連接終端
1810‧‧‧鍵盤
1811‧‧‧外部記憶體插槽
3000‧‧‧桌燈
3001‧‧‧照明裝置
4501‧‧‧第一基板
4502‧‧‧像素部
4503a‧‧‧信號線驅動器電路
4503b‧‧‧信號線驅動器電路
4504a‧‧‧掃描線驅動器電路
4504b‧‧‧掃描線驅動器電路
4505‧‧‧密封劑
4506‧‧‧第二基板
4507‧‧‧填料
4509‧‧‧薄膜電晶體
4510‧‧‧薄膜電晶體
4511‧‧‧發光元件
4512‧‧‧電致發光層
4513‧‧‧電極層
4515‧‧‧連接終端電極
4516‧‧‧終端電極
4517‧‧‧電極層
4518a‧‧‧撓性印刷電路
4518b‧‧‧撓性印刷電路
4519‧‧‧各向異性導電膜
4520‧‧‧隔板
4540‧‧‧導電層
4542‧‧‧氧化物絕緣層
4543‧‧‧保護層
4544‧‧‧絕緣層
4545‧‧‧濾色器層
4546‧‧‧絕緣層
5300‧‧‧基板
5301‧‧‧像素部
5302‧‧‧掃描線驅動器電路
5303‧‧‧掃描線驅動器電路
5304‧‧‧信號線驅動器電路
5305‧‧‧時序控制電路
5601‧‧‧移位暫存器
5602‧‧‧交換電路
5603‧‧‧薄膜電晶體
5604‧‧‧配線
5605‧‧‧配線
6400‧‧‧像素
6401‧‧‧交換電晶體
6402‧‧‧電晶體
6403‧‧‧電容器
6404‧‧‧發光元件
6405‧‧‧信號線
6406‧‧‧掃描線
6407‧‧‧供電線
6408‧‧‧共同電極
7001‧‧‧薄膜電晶體
7002‧‧‧發光元件
7003‧‧‧電極層
7004‧‧‧電致發光層
7005‧‧‧電極層
7009‧‧‧隔板
7011‧‧‧驅動器薄膜電晶體
7012‧‧‧發光元件
7013‧‧‧電極層
7014‧‧‧電致發光層
7015‧‧‧電極層
7016‧‧‧阻光膜
7017‧‧‧導電膜
7019‧‧‧隔板
7021‧‧‧驅動器薄膜電晶體
7022‧‧‧發光元件
7023‧‧‧電極層
7024‧‧‧電致發光層
7025‧‧‧電極層
7026‧‧‧電極層
7027‧‧‧導電膜
7029‧‧‧隔板
7031‧‧‧氧化物絕緣層
7032‧‧‧保護絕緣層
7033‧‧‧濾色器層
7034‧‧‧保護層
7035‧‧‧保護絕緣層
7041‧‧‧氧化物絕緣層
7042‧‧‧保護絕緣層
7043‧‧‧濾色器層
7044‧‧‧保護層
7045‧‧‧保護絕緣層
7051‧‧‧氧化物絕緣層
7052‧‧‧保護絕緣層
7053‧‧‧平面化絕緣層
7055‧‧‧保護絕緣層
9600‧‧‧電視裝置
9601‧‧‧外殼
9603‧‧‧顯示部
9605‧‧‧底座
9607‧‧‧顯示部
9609‧‧‧操作鍵
9610‧‧‧遙控器
9700‧‧‧數位相框
9701‧‧‧外殼
9703‧‧‧顯示部
9881‧‧‧外殼
9882‧‧‧顯示部
9883‧‧‧顯示部
9884‧‧‧揚聲器部
9885‧‧‧操作鍵
9886‧‧‧記錄媒體插入部
9887‧‧‧連接終端
9888‧‧‧感測器
9889‧‧‧麥克風
9890‧‧‧發光二極體燈
9891‧‧‧外殼
4503a‧‧‧信號線驅動器電路
4504a‧‧‧掃描線驅動器電路
136e‧‧‧抗蝕遮罩
在附圖中:圖1為發光裝置圖;圖2A至2C為發光裝置之製造方法圖;圖3A至3C為發光裝置之製造方法圖;圖4A及4B為發光裝置之製造方法圖;圖5A及5B為發光裝置之製造方法圖;圖6A至6D為發光裝置之製造方法圖;圖7A及7B為發光裝置之製造方法圖;圖8A至8D為發光裝置之製造方法圖;圖9A及9B為發光裝置之製造方法圖;圖10為發光裝置圖; 圖11A1至11B2為發光裝置圖;圖12A及12B各個為發光裝置的方塊圖;圖13A及13B為信號線驅動器電路的結構和時序圖;圖14A至14C為移位暫存器的組態之電路圖;圖15A及15B為移位暫存器的電路圖和時序圖;圖16為發光裝置圖;圖17A至17D為發光裝置之製造方法圖;圖18A及18B為發光裝置之製造方法圖;圖19為發光裝置的像素之等效電路圖;圖20A至20C各個為發光裝置圖;圖21A及21B各個為發光元件圖;圖22A及22B為發光裝置圖;圖23A及23B為電子裝置圖;圖24A及24B為電子裝置圖;圖25為電子裝置圖;及圖26為電子裝置圖。
將參考附圖說明本發明的實施例。需注意的是,本發明並不侷限於下面說明,其模式和細節的各種變化對精於本技藝之人士是顯而易見的,除非此種變化違背本發明的精神和範疇。因此,本發明不應被闡釋作侷限於下面實施例的說明。在欲待給定的結構中,在不同圖式中以相同參 考號碼表示相同部位或具有類似功能的部位,及將不再重複其說明。
(實施例1)
將參考圖1、圖2A至2C、圖3A至3C、圖4A及4B、圖5A及5B、和圖11A1至11B2說明包括薄膜電晶體之發光裝置及其製造處理。
圖1圖解本發明的一模式之發光裝置。圖1之發光裝置在基板100上被設置有像素部,其包括發光元件、薄膜電晶體170、和電容器147;以及驅動器電路部,其包括薄膜電晶體180。另外,第一終端121、連接電極120、和連接用的終端電極128係設置在用於閘極配線的終端部中,及第二終端122和連接用的終端電極129係設置在用於源極配線的終端部中。而且,氧化物絕緣膜107和保護絕緣層106係形成在薄膜電晶體180和薄膜電晶體170上。
使用包括第一電極層110、EL層194、及第二電極層195的堆疊來形成發光元件。薄膜電晶體170的汲極電極層和第一電極層110係形成彼此接觸,使得發光元件和薄膜電晶體170彼此電連接。在像素部中,濾色器層191係形成在保護絕緣層106上。濾色器層191被覆蓋有保護層192,及進一步將保護絕緣層109形成在其上。第一電極層110係形成在保護絕緣層109上。分開在發光元件之間的隔板193係形成在薄膜電晶體170上。
在驅動器電路部的薄膜電晶體180中,導電層111係設置在閘極電極層和半導體層上,及汲極電極層165b電連接到與閘極電極層相同步驟中所形成之導電層162。
將參考圖2A至2C、圖3A至3C、圖4A及4B、圖5A及5B、和圖11A1至11B2詳細說明製造方法。圖2A至2C、圖3A至3C、圖4A及4B、和圖5A及5B各個對應於發光裝置的橫剖面圖。
導電層係形成在具有絕緣表面之基板100的整個表面上,然後執行第一光致微影步驟以形成抗蝕遮罩。然後,藉由蝕刻去除導電層的不必要部位,使得配線和電極(閘極電極層101、閘極電極層161、導電層162、電容器配線層108、和第一終端121)被形成。執行蝕刻較佳,使得配線和電極的端部位具有如圖2A所示之錐形形狀,因為可提高堆疊在其上之膜的覆蓋範圍。需注意的是,閘極電極層101和閘極電極層161包括在閘極配線中。
雖然並未特別限制可被使用作為具有絕緣表面之基板100的透光基板,但是透光基板需要具有足夠高到至少承受稍後執行的熱處理之耐熱性。可使用玻璃基板作為具有絕緣表面之基板100。
在使用玻璃基板及稍後執行的熱處理之溫度是高的例子中,使用應變點大於或等於730℃之玻璃基板較佳。作為玻璃基板,例如使用諸如鋁矽酸鹽玻璃、鋁硼矽酸鹽玻璃、或鋇硼矽酸鹽玻璃等。需注意的是,在含有氧化鋇(BaO)的量大於硼酸之例子中,玻璃基板耐熱且更實 用。因此,使用含有BaO和B2O3之玻璃基板使得BaO的量大於B2O3的量較佳。
需注意的是,可使用諸如陶瓷基板、石英基板、或藍寶石基板等使用絕緣體所形成的基板來取代上述玻璃基板。另一選擇是,可使用結晶玻璃。因為此實施例所說明的發光裝置具有經由基板100側上的表面發射光之底發射結構,所以透光基板被使用作為基板100;然而,在發光裝置具有經由與基板100側相反的表面發射光之頂發射結構的例子中,可使用諸如金屬基板等非透光基板作為基板100。
充作基膜之絕緣膜可設置在基板100、和閘極電極層101、閘極電極層161、導電層162、電容器配線層108、和第一終端121之間。基膜具有防止雜質元素從基板100擴散之功能,及可被形成作為使用氮化矽膜、氧化矽膜、氧氮化矽膜、和氮氧化矽膜的一或多個之單層結構或層式結構。
能夠以使用諸如鉬、鈦、鉻、鉭、鎢、鋁、銅、釹、或鈧等金屬材料,或者含有這些材料的任一個作為主要成分之合金材料的單層或疊層來形成閘極電極層101、閘極電極層161、導電層162、電容器配線層108、及第一終端121。
例如,作為閘極電極層101、閘極電極層161、導電層162、電容器配線層108、和第一終端121的每一個之兩層結構,下面結構較佳:鋁層和鉬層堆疊在其上之兩層 結構,銅層和鉬層堆疊在其上之兩層結構,銅層和氮化鈦層或氮化鉭層堆疊在其上之兩層結構,及氮化鈦層和鉬層之兩層結構。作為三層的堆疊結構,鎢層或氮化鎢層、鋁和矽的合金或鋁和鈦的合金、及氮化鈦層或鈦層的疊層較佳。
接著,閘極絕緣層102係形成在閘極電極層101、閘極電極層161、導電層162、電容器配線層108、和第一終端121上(見圖2A)。
藉由電漿CVD法、濺鍍法等,閘極絕緣層102可被形成具有氧化矽層、氮化矽層、氮氧化矽層、氧氮化矽層、或氧化鋁層的單層,或者其疊層。例如,藉由電漿CVD法,使用SiH4、氧、和氮作為膜形成氣體,可形成氮氧化矽層。閘極絕緣層102的厚度被設定成大於或等於100nm和小於或等於500nm。在堆疊結構的例子中,例如,以具有厚度從50nm至200nm(含)的第一閘極絕緣層以及具有厚度從5nm至300nm(含)的第二閘極絕緣層的順序堆疊。
在此實施例中,具有厚度200nm或更少之氮化矽層係藉由電漿CVD來形成,作為閘極絕緣層102。
然後,具有厚度大於或等於2nm和小於或等於200nm之氧化物半導體膜130係形成在閘極絕緣層102上(見圖2B)。
需注意的是,在藉由濺鍍法形成氧化物半導體膜之前,藉由引進氬氣和產生電漿之逆向濺鍍去除閘極絕緣層 102的表面上之灰塵較佳。逆向濺鍍為在氬大氣中藉由使用RF供電施加電壓到基板側並且在基板附近產生電漿以修改基板表面之方法。需注意的是,可使用氮大氣、氦大氣等來取代氬大氣。另一選擇是,可使用添加氧、N2O等之氬大氣。另一選擇是,可使用添加Cl2、CF4等之氬大氣。
氧化物半導體膜130具有像50nm或更小一般小的厚度較佳,以甚至當用於脫水作用或除氫作用的熱處理接在氧化物半導體膜130的形成之後時仍是非晶的。降低厚度能夠防止氧化物半導體膜在形成氧化物半導體層之後執行熱處理時被結晶。
氧化物半導體膜130係使用In-Ga-Zn-O為基的非單晶膜、In-Sn-Zn-O為基的氧化物半導體膜、In-Al-Zn-O為基的氧化物半導體膜;Sn-Ga-Zn-O為基的氧化物半導體膜;Al-Ga-Zn-O為基的氧化物半導體膜;Sn-Al-Zn-O為基的氧化物半導體膜;In-Zn-O為基的氧化物半導體膜;Sn-Zn-O為基的氧化物半導體膜;Al-Zn-O為基的氧化物半導體膜;In-O為基的氧化物半導體膜;Sn-O為基的氧化物半導體膜;或Zn-O為基的氧化物半導體膜所形成。在此實施例中,可藉由使用In-Ga-Zn-O為基的氧化物半導體靶之濺鍍法來形成氧化物半導體膜130。或者,可在稀有氣體(典型上為氬)大氣、氧大氣、或稀有氣體(典型上為氬)和氧的大氣之下,以濺鍍法來形成氧化物半導體膜130。當利用濺鍍法時,較佳的是,使用含有2wt% 至10wt%的SiO2之靶來執行沈積,以及抑制結晶之SiOx(x>0)包含在氧化物半導體膜130,使得在稍後步驟之用於脫水作用或除氫作用的熱處理時能夠防止結晶。
此處,在含氬和氧的大氣中(氬:氧=30sccm:20sccm,氧流率的比例為40%),於基板和靶之間的距離為100mm、壓力為0.2Pa、及直流電(DC)供電為0.5kW之條件下,使用含In、Ga、及Zn(In2O3:Ga2O3:ZnO=1:1:1〔mol%〕,In:Ga:Zn=1:1:0.5〔at%〕)的氧化物半導體靶來形成氧化物半導體膜。需注意的是,脈衝直流電(DC)供電較佳,因為可降低灰塵,及可使膜厚度均勻。In-Ga-Zn-O為基的非單晶膜被形成具有厚度5nm至200nm(含)。在此實施例中,藉由濺鍍法,使用In-Ga-Zn-O為基的氧化物半導體靶形成具有厚度20nm之In-Ga-Zn-O為基的非單晶膜作為氧化物半導體膜。
濺鍍法的例子包括RF濺鍍法,其中使用高頻電源作為濺鍍電源;DC濺鍍法;及脈衝式DC濺鍍法,其中以脈衝方式施加偏壓。RF濺鍍法主要用於形成絕緣膜時,及DC濺鍍法主要用於形成金屬膜時。
此外,具有多源濺鍍設備,其中可設定複數個不同材料的靶。利用多源濺鍍設備,可沈積不同材料的膜以堆疊在同一室中,及可在同一室中同時藉由放電來沈積複數種材料的膜。
此外,具有設置有磁鐵系統在室內之濺鍍設備,並且 用於磁電管濺鍍;以及用於ECR濺鍍之濺鍍設備,其中在未使用輝光放電之下使用藉由使用微波產生電漿。
而且,作為藉由濺鍍之沈積方法,亦具有反應性濺鍍法,其中在沈積期間靶物質和濺鍍氣體成分彼此起化學反應,以形成其薄的化合物膜;以及偏壓濺鍍法,其中沈積期間亦施加電壓到物質。
接著,執行第二光致微影步驟。抗蝕遮罩137係形成在氧化物半導體膜130上,藉由蝕刻去除氧化物半導體膜130和閘極絕緣層102的不必要部位,以在閘極絕緣層102中形成到達第一終端121之接觸孔119以及到達導電層162之接觸孔118(見圖2C)。
如此,當在氧化物半導體膜130形成在閘極絕緣層102的整個表面上同時在閘極絕緣層102中形成接觸孔時,抗蝕遮罩未與閘極絕緣層102直接接觸;因此,可防止閘極絕緣層102的表面之污染(如、雜質等附著於閘極絕緣層102)。如此,可獲得閘極絕緣層102和氧化物半導體膜130之間的介面之令人滿意的狀態,因此提高可靠性。
另一選擇是,抗蝕圖案係可直接形成在閘極絕緣層上,然後可形成接觸孔。在此種例子中,執行熱處理較佳,以在去除抗蝕劑之後,將閘極絕緣膜的表面脫水、除氫、或除羥基。例如,可在鈍氣(如、氮、氦、氖、或氬)大氣或氧大氣之下,以熱處理(以高於或等於400℃及小於或等於750℃)來去除包括在閘極絕緣層中之諸如 氫和水等雜質。
接著,去除抗蝕遮罩137。藉由使用在第三光致微影步驟中所形成之抗蝕遮罩135a及135b來蝕刻氧化物半導體膜130,使得島型氧化物半導體層131及132被形成(見圖3A)。另一選擇是,用以形成島型氧化物半導體層之抗蝕遮罩135a及135b係可藉由噴墨法來形成。當藉由噴墨法形成抗蝕遮罩時,未使用光遮罩,因此降低製造成本。
接著,將氧化物半導體層131及132經過脫水作用或除氫作用,使得已脫水或已除氫的氧化物半導體層133及134被形成(見圖3B)。執行脫水作用或除氫作用之第一熱處理的溫度高於或等於400℃及小於或等於750℃,高於或等於425℃及低於或等於750℃較佳。需注意的是,在第一熱處理的溫度是425℃或更高之例子中,熱處理時間可以是一小時或更少,而在第一熱處理的溫度低於425℃之例子中,熱處理時間被設定成一個小時以上。此處,將基板引進熱處理設備的一例子之電爐內,及在氮大氣中將氧化物半導體層經過熱處理。然後,氧化物半導體層未暴露至空氣,及防止水和氫再次進入氧化物半導體層。以此方式,形成氧化物半導體層133及134。在此實施例中,在一爐的氮大氣中,從使氧化物半導體層脫水或除氫之加熱溫度T執行慢速冷卻到足夠低到防止水再次進入之溫度,尤其是到低於加熱溫度T 100℃或更多之溫度。未侷限於氮大氣,可在諸如氦、氖、或氬等稀有氣體 大氣中執行脫水作用或除氫作用。
當氧化物半導體層經過400℃至700℃的熱處理時,可達成氧化物半導體層的脫水作用或除氫作用;如此,可防止水(H2O)在稍後步驟再次包含在氧化物半導體層中。
熱處理設備並不侷限於電爐,及例如可以是RTA(快速熱退火)設備,諸如GRTA(氣體快速熱退火)設備或LRTA(燈快速熱退火)設備等。LRTA設備為藉由從諸如鹵素燈、金屬鹵化物燈、氙弧光燈、碳弧光燈、高壓鈉燈、或高壓水銀燈等燈所發出的光之輻射(電磁波)來加熱欲處理的物體之設備。此外,LRTA設備不僅可被設置有燈,並且可設置有藉由導熱或來自諸如電阻加熱器等加熱器的熱輻射來加熱欲處理的物體之裝置。GRTA設備為使用高溫氣體之熱處理的方法。作為氣體,使用不由於熱處理而與欲處理的物體起反應之鈍氣,例如氮或諸如氬等稀有氣體。可以600℃至750℃藉由RTA法執行熱處理幾分鐘。
需注意的是,在第一熱處理中,在氮或諸如氦、氖、或氬等稀有氣體中未含有水、氫等較佳。尤其是,以400℃至750℃在氧化物半導體層上為了脫水作用或除氫作用所執行之熱處理在H2O的濃度為20ppm或更低之氮大氣中執行較佳。另一選擇是,引進到熱處理設備內之氮或諸如氦、氖、或氬等稀有氣體具有純度6N(99.9999%)或更多,7N(99.99999%)或更多較佳;也 就是說,雜質濃度被設定成1ppm或更低,0.1ppm或更低較佳。
在一些例子中,依據第一熱處理的條件或氧化物半導體層的材料,氧化物半導體層被結晶成微晶膜或複晶膜。例如,可將氧化物半導體層結晶,以變成具有結晶程度90%或更多或者80%或更多之微晶半導體層。另外,依據第一熱處理的條件或氧化物半導體層的材料,氧化物半導體層可變成未含有結晶成分之非晶氧化物半導體層。
亦可在未被處理成島型氧化物半導體層131及132的氧化物半導體膜130上執行氧化物半導體層的第一熱處理。在那時,在第一熱處理之後,從加熱裝置取出基板及執行光致微影步驟。
用於氧化物半導體層的脫水作用或除氫作用之熱處理可在下面任一個時序中執行:在形成氧化物半導體層之後;在源極電極和汲極電極形成於氧化物半導體層上之後;及在鈍化膜形成於源極電極和汲極電極上之後。
另外,可在將氧化物半導體膜130經過脫水作用或除氫作用處理之後,執行如圖2C所示之在閘極絕緣層102中形成接觸孔118及119之步驟。
需注意的是,氧化物半導體膜的此蝕刻步驟並不侷限於濕蝕刻,亦可執行乾蝕刻。
作為用於乾蝕刻的蝕刻氣體,使用含有氯的氣體較佳(以氯為基的氣體,諸如氯(Cl2)、氯化硼(BCl3)、氯化矽(SiCl4)、或四氯化碳(CCl4)等)。
另一選擇是,可使用含有氟的氣體(以氟為基的氣體,諸如四氟化碳(CF4)、氟化硫(SF6)、氟化氮(NF3)、或三氟甲烷(CHF3)等);溴化氫(HBr);氧(O2);添加諸如氦(He)或氬(Ar)等稀有氣體之這些氣體的任一個等等。
作為乾蝕刻方法,可使用平行板RIE(反應性離子蝕刻)法或ICP(電感式耦合電漿)蝕刻法。為了將膜蝕刻成想要的形狀,適當調整蝕刻條件(施加到線圈形電極之電力量,施加到基板側上之電極的電力量,基板側上的電極之溫度等)。
作為用於濕蝕刻之蝕刻劑,可使用藉由混合磷酸、醋酸、及硝酸所獲得的溶液,過氧化氨混合物(過氧化氫:氨:水=5:2:2)等等。此外,亦可使用ITO07N(由KANTO CHEMICAL CO.,INC.所生產)。
藉由清洗將濕蝕刻時所使用的蝕刻劑與被蝕刻掉的材料一起被去除。可將包括蝕刻劑和蝕刻掉的材料之廢棄液體淨化,及可再使用這些材料。當在蝕刻之後從廢棄液體收集包括在氧化物半導體層中之諸如銦等材料且再使用時,可有效使用資源及可降低成本。
可依據材料適當調整蝕刻條件(諸如蝕刻劑、蝕刻時間、及溫度等),以將材料蝕刻成想要的形狀。
接著,藉由濺鍍法或真空蒸發法,在氧化物半導體層133及134上使用金屬材料形成金屬導電膜。
作為金屬導電膜的材料,具有選自Al、Cr、Cu、 Ta、Ti、Mo、或W之元素、包括這些元素之合金、組合上述元素的一些之合金膜等。另外,金屬導電膜可具有單層結構或兩或多層的疊層結構。例如,可給定包括矽之鋁膜的單層結構,將鈦膜堆疊在鋁膜上之兩層結構,以Ti膜、鋁膜、及Ti膜的此順序堆疊之三層結構等等。另一選擇是,可使用含有Al及選自鈦(Ti)、鉭(Ta)、鎢(W)、鉬(Mo)、鉻(Cr)、釹(Nd)、及鈧(Sc)的一或複數個元素之膜、合金膜、或氮化物膜。
在形成金屬導電膜之後執行熱處理的例子中,金屬導電膜具有足夠承受熱處理之耐熱性較佳。
接著,執行第四光致微影步驟。形成抗蝕遮罩136a、136b、136c、136d、136e、136f、及136g,及藉由蝕刻去除金屬導電膜的不必要部位,使得源極電極層105a、汲極電極層105b、源極電極層165a、汲極電極層165b、電容器電極層149、連接電極120、及第二終端122被形成(見圖3C)。
需注意的是,適當調整各個材料和蝕刻條件,使得氧化物半導體層133及134未在蝕刻金屬導電膜被去除。
在此實施例中,使用Ti膜作為金屬導電膜,使用In-Ga-Zn-O為基的氧化物半導體膜作為氧化物半導體層133及134,及使用氨過氧化氫溶液(氨、水、及過氧化氫溶液的混合物)作為蝕刻劑。
在第四光致微影步驟中,使用與源極電極層105a及165a和汲極電極層105b及165b的材料相同之材料所形 成的連接電極120和第二終端122係形成在各自終端部中。需注意的是,第二終端122電連接到源極配線(包括源極電極層105a及165a之源極配線)。連接電極120被形成與第一終端121在接觸孔119中接觸,及電連接到第一終端121。
需注意的是,形成源極電極層和汲極電極層所使用之抗蝕遮罩136a、136b、136c、136d、136e、136f、及136g係可藉由噴墨法來形成。當藉由噴墨法形成抗蝕遮罩時,不需要光遮罩;因此,可降低製造成本。
接著,去除抗蝕遮罩136a、136b、136c、136d、136e、136f、及136g,及與氧化物半導體層133及134接觸的充作保護絕緣膜之氧化物絕緣膜107被形成。
在此階段,在氧化物半導體層133及134中,具有與氧化物絕緣膜的區域。在這些區域之中,與氧化物絕緣膜107接觸,且藉由閘極絕緣層插入在其間而與閘極電極層重疊之區域為通道形成區。
可適當藉由濺鍍法等,將氧化物絕緣膜107形成具有至少1nm或更多之厚度,濺鍍法為諸如水和氫等雜質未混合到氧化物絕緣膜107內之方法。在此實施例中,藉由濺鍍法,將具有厚度300nm之氧化矽膜形成作為氧化物絕緣膜107。膜形成時之基板溫度可大於或等於室溫及小於或等於300℃。在此實施例中,基板溫度為室溫。在稀有氣體(典型上為氬)大氣、氧大氣、或包括稀有氣體(典型上為氬)和氧之大氣中,以濺鍍法形成氧化矽膜。 另外,氧化矽靶或矽靶可被使用作為靶。例如,可在氧大氣中,使用矽靶,以濺鍍法形成氧化矽膜。作為被形成與降低電阻的氧化物半導體層接觸之氧化物絕緣膜,使用未包括諸如濕氣、氫、及OH-等雜質並且阻隔這些從外面進入之無機絕緣膜。尤其是,使用氧化矽膜、氧氮化矽膜、氧化鋁膜、或氮氧化鋁膜。
接著,以200℃至400℃(含)的溫度(如、250℃至350℃(含))較佳,在鈍氣大氣或氮大氣中執行第二熱處理。例如,以250℃在氮大氣中執行第二熱處理一小時。藉由第二熱處理,在與氧化物絕緣膜107接觸之狀態中,加熱與氧化物絕緣膜107重疊之氧化物半導體層133及134的部分。
經由上述步驟,在沈積之後,於氧化物半導體層上執行用於脫水作用或除氫作用之熱處理以降低電阻,然後,選擇性使氧化物半導體層的部分變成氧過量狀態。
結果,在氧化物半導體層133中,與閘極電極層161重疊之通道形成區166具有i型導電性,及與源極電極層165a重疊之高電阻源極區167a以及與汲極電極層165b重疊之高電阻汲極區167b係以自我對準方式形成;如此,形成氧化物半導體層163。同樣地,在氧化物半導體層134中,與閘極電極層101重疊之通道形成區116具有i型導電性,及與源極電極層105a重疊之高電阻源極區117a以及與汲極電極層105b重疊之高電阻汲極區117b係以自我對準方式形成;如此,形成氧化物半導體層 103。
藉由在與汲極電極層105b及165b(和源極電極層105a及165a)重疊之氧化物半導體層103及163中分別形成高電阻汲極區117b及167b(或者高電阻源極區117a及167a),可提高所形成電路的可靠性。尤其是,藉由形成高電阻汲極區117b,可利用導電性從汲極電極層105b到高電阻汲極區117b和通道形成區116階梯式改變之結構;同樣地,藉由形成高電阻汲極區167b,可利用導電性從汲極電極層165b到高電阻汲極區167b和通道形成區166階梯式改變之結構。因此,當在連接到以高供電電位VDD供應汲極電極層105b及165b之配線的狀態中操作電晶體時,高電阻汲極區充作緩衝器,使得甚至當高電場施加在閘極電極層101和汲極電極層105b之間以及閘極電極層161和汲極電極層165b之間時仍未施加局部高電場;以此方式,電晶體各個可具有有著增加的耐壓之結構。
此外,藉由在與汲極電極層105b及165b(和源極電極層105a及165a)重疊之氧化物半導體層103及163中分別形成高電阻汲極區117b及167b(或者高電阻源極區117a及167a),可降低流動在所形成的電路之通道形成區116及166中的漏電流。
在此實施例中,在藉由濺鍍法形成氧化矽膜作為氧化物絕緣膜107之後,以250℃至350℃執行熱處理,藉以氧從源極區和汲極區之間的氧化物半導體層之露出部(通 道形成區)進入氧化物半導體層的每一個,及擴散至其內。藉由以濺鍍法形成氧化矽膜,可將過量的氧包含在氧化矽膜中,及氧可進入氧化物半導體層,及可經由熱處理擴散至其內。氧進入氧化物半導體層並且擴散至其內,藉以通道區可具有較高電阻(即、通道區可具有i型導電性)。如此,薄膜電晶體可充作正常關電晶體。
另外,在氧化物半導體層的厚度為15nm或更小之例子中,氧化物半導體層中之高電阻源極區或高電阻汲極區係形成在整個厚度方向。在氧化物半導體層的厚度為30nm或更大及50nm或更小之例子中,在氧化物半導體層的部分中,即、在與源極電極層或汲極電極層接觸及其附近之氧化物半導體層的區域中,電阻被降低及高電阻源極區或高電阻汲極區被形成,同時可使接近閘極絕緣膜之氧化物半導體層中的區域變成I型。
保護絕緣層可額外形成在氧化物絕緣膜107上。例如,氮化矽膜係可藉由RF濺鍍法來形成。因為RF濺鍍法具有高生產力,所以使用作為保護絕緣層的沈積法較佳。作為保護絕緣層,使用未包括諸如濕氣、氫、及OH-等雜質並且阻隔這些從外面進入之無機絕緣膜。尤其是,使用氮化矽膜、氮化鋁膜、氧氮化矽膜、氮氧化鋁膜等。在此實施例中,氮化矽膜被形成作為保護絕緣層106(見圖4A)。
經由上述步驟,可將像素部中之薄膜電晶體170、驅動器電路部中之電晶體180、及電容器147製造於同一基 板上。薄膜電晶體170及180的每一個為包括氧化物半導體層之底閘極薄膜電晶體,其中形成高電阻源極區、高電阻汲極區、和通道形成區。因此,在薄膜電晶體170及180的每一個中,高電阻汲極區或高電阻源極區充作緩衝器,使得甚至當施加高電場時仍未施加局部高電場;以此方式,薄膜電晶體170及180各個可具有有著增加的耐壓之結構。
電容器147係使用閘極絕緣層102、電容器配線層108、及電容器電極層149所形成,其中電容器部中之閘極絕緣層102被使用作為介電。
藉由將驅動器電路和像素部設置在同一基板上,可縮短驅動器電路和外部信號之間的連接配線;如此,可達成降低尺寸和發光裝置的成本。
然後,濾色器層191係形成在保護絕緣層106上。作為濾色器層,可使用綠色濾色器層、藍色濾色器層、紅色濾色器層等,及連續形成綠色濾色器層、藍色濾色器層、及紅色濾色器層。藉由使用光致微影技術等,以印刷法、噴墨法、蝕刻法形成各個濾色器層。藉由設置濾色器層,可在不依賴密封基板的裝附準確性之下,執行濾色器層和發光元件的發光區之對準。在此實施例中,執行第五、第六、及第七光致微影步驟,以形成綠色濾色器層、藍色濾色器層、及紅色濾色器層。
接著,形成覆蓋濾色器層(綠色濾色器層、藍色濾色器層、及紅色濾色器層)之保護層192。使用透光樹脂形 成保護層192。在此實施例中,在第八光致微影步驟中形成保護層192。
此處,圖示使用RGB三種顏色執行全彩顯示之例子;然而,本發明並不特別侷限於此,及可使用RGBW四種顏色執行全彩顯示。
接著,形成覆蓋保護層192及保護絕緣層106之保護絕緣層109(見圖4B)。就保護絕緣層109而言,使用諸如氮化矽膜、氮化鋁膜、氧氮化矽膜、或氮氧化鋁膜等無機絕緣膜。保護絕緣層109為具有與保護絕緣層106的成分相同之成分的絕緣膜較佳,因為當形成接觸孔時,可在一步驟中蝕刻它們。
接著,執行第九光致微影步驟。形成抗蝕遮罩,及到達汲極電極層105b之接觸孔125係藉由蝕刻氧化物絕緣膜107、保護絕緣層106、及保護絕緣層109所形成。然後,去除抗蝕遮罩(見圖5A)。此外,到達第二終端122之接觸孔127和到達連接電極120之接觸孔126亦藉由此蝕刻來形成。另一選擇是,用以形成接觸孔之抗蝕遮罩係可藉由噴墨法來形成。當藉由噴墨法形成抗蝕遮罩時未使用光遮罩,因此降低製造成本。
接著,形成透光導電膜。藉由濺鍍法、真空蒸發法等,使用諸如氧化銦(In2O3)或氧化銦和氧化錫的合金(In2O3-SnO2,簡稱ITO)等材料形成透光導電膜。另一選擇是,可使用含氮之Al-Zn-O為基的非單晶膜(即、Al-Zn-O-N為基的非單晶膜)、含氮之Zn-O為基的非單 晶膜、或含氮之Sn-Zn-O為基的非單晶膜作為透光導電膜之材料。需注意的是,Al-Zn-O-N為基的非單晶膜中之鋅的組成比(atomic%原子百分比)低於或等於47atomic%及高於非單晶膜中之鋁的組成比;Al-Zn-O-N為基的非單晶膜中之鋁的組成比(atomic%)高於非單晶膜中之氮的組成比。以鹽酸為基的溶液來蝕刻此種材料。然而,因為殘餘物溶液殘留在基板上,尤其是在蝕刻ITO時,所以為了提高蝕刻可處理性,可使用氧化銦和氧化鋅的合金(In2O3-ZnO)。
需注意的是,透光導電膜中之組成比的單位為原子百分比(atomic%),及藉由使用電子探針X射線微量分析器(EPMA)的分析來評估組成比。
接著,執行第九光致微影步驟。形成抗蝕遮罩,及藉由蝕刻去除透光導電膜的不必要部位,使得第一電極層110、導電層111、及終端電極128及129被形成。然後,去除抗蝕遮罩。
包括閘極絕緣層102作為介電之電容器147、電容器配線層108、及電容器電極層149亦可形成在與驅動器電路部和像素部相同的基板上。在發光裝置中,電容器電極層149為供電線的一部分,及電容器配線層108為驅動器TFT之閘極電極層的一部分。
形成在終端部中之終端電極128及129充作連接到FPC的電極或配線。以連接電極120在其間而形成在第一終端121上之終端電極128為充作用於閘極配線的輸入終 端之連接終端電極。形成在第二終端122上之終端電極129為充作用於源極配線的輸入終端之連接終端電極。
另外,圖11A1及11A2分別為此階段的閘極配線終端部之橫剖面圖及其俯視圖。圖11A1為沿著圖11A2中的線C1-C2所取之橫剖面圖。在圖11A1中,形成在氧化物絕緣膜107上之導電膜155為充作輸入終端的連接終端電極。而且,在圖11A1中,在終端部中,以閘極絕緣層102在其間,將使用與閘極配線的材料相同之材料所形成的第一終端151以及使用與源極配線的材料之材料所形成的連接電極153彼此重疊,並且彼此電連接。此外,經由設置在氧化物絕緣膜107中之接觸孔,將連接電極153和導電膜155彼此直接接觸,以在其間形成導電。
另外,圖11B1及11B2分別為此階段的源極配線終端部之橫剖面圖及其俯視圖。圖11B1對應於沿著圖11B2中的線D1-D2所取之橫剖面圖。在圖11B1中,形成在氧化物絕緣膜107上之導電膜155為充作輸入終端之連接終端電極。而且,在圖11B1中,在終端部中,以閘極絕緣層102在其間,將使用與閘極配線的材料相同之材料所形成的電極156位在下方並且與電連接到源極配線之第二終端150重疊。電極156未電連接到第二終端150,及當電極156的電位被設定成不同於第二終端150的電位,諸如浮動、GND、或0V時,可形成用以防止雜訊或靜電之電容器。以氧化物絕緣膜107在其間,將第二終端150電連接到導電膜155。
依據像素密度,設置複數個閘極配線、源極配線、和電容器配線。在終端部中,與閘極配線相同電位之第一終端、與源極配線相同電位之第二終端、與電容器配線相同電位之第三終端等各個排列成複數個。終端的每一個之數目可以是任何數目,及終端的數目係可由實施者適當來決定。
在各別像素中將薄膜電晶體和儲存電容器排列成矩陣,使得像素部被形成,其可被使用作為用以製造主動矩陣式顯示裝置之基板的其中之一。在此說明書中,為了方便,將此種基板稱作主動矩陣式基板。
導電層111被設置成與氧化物半導體層中之通道形成區166重疊,藉以在用以檢驗薄膜電晶體的可靠性之偏壓溫度應力測試中(稱作BT測試),可降低BT測試前後之薄膜電晶體180的臨界電壓之變化量。導電層111的電位可與閘極電極層161的電位相同或不同。導電層111亦可充作第二閘極電極層。另一選擇是,導電層111的電位可以是GND或0V,或者導電層111可在浮動狀態。
接著,隔板193被形成覆蓋第一電極層110的周邊。隔板193係使用諸如聚醯亞胺、丙烯酸、聚醯胺、或環氧樹脂等有機樹脂,無機絕緣膜,或矽氧烷為基的樹脂之膜所形成。
需注意的是,矽氧烷為基的樹脂對應於包括使用矽氧烷為基的材料作為起始材料所形成之Si-O-Si鍵的樹脂。矽氧烷為基的樹脂可包括有機基(如、烷基或芳香基)或 者氟基作為取代基。此外,有機基可包括氟基。
隔板193係可使用磷矽酸鹽玻璃(PSG)、硼磷矽酸鹽玻璃(BPSG)等來形成。需注意的是,隔板193係可藉由堆疊使用這些材料的任一個所形成之複數個絕緣膜來形成。
未特別限制形成隔板193的方法。依據材料,可利用諸如濺鍍法、SOG法、旋轉塗佈法、浸泡法、噴灑塗佈法、或微滴排放法(如、噴墨法、絲網印刷、或膠板印刷)等方法,或利用諸如刮刀、滾輪塗佈機、簾幕式塗佈機、或刀式塗佈機等機構來形成隔板193。另外,可使用被圖示作為隔板193的材料和方法之例子的材料和方法來形成用於發光裝置中之其他絕緣層。
特佳的是,使用光敏樹脂材料來形成隔板193,以具有開口部在第一電極層110上,使得開口部的側壁被形成作為具有連續曲率之傾斜表面。當使用光敏樹脂材料形成隔板193時,可省略形成抗蝕遮罩之步驟。在此實施例中,執行第十一光致微影步驟,使得隔板193被形成。
EL層194係形成在第一電極層110上,及第二電極層195係形成在EL層194上,藉以形成發光元件。第二電極層195電連接到共同電位線。各種材料的任一個可被用於第二電極層195。尤其是,使用具有低功函數之材料形成第二電極層195較佳,例如諸如Li或Cs等鹼性金屬;諸如Mg、Ca、或Sr等鹼性土;含這些材料的任一個之合金(如、Mg:Ag或Al:Li);或諸如Yb或Er等稀 土金屬。在此實施例中,使用鋁膜作為第二電極層195。
經由藉由使用十一個光遮罩之這十一個光致微影步驟,可製造圖1所示之此實施例的發光裝置,其包括驅動器電路部,包括薄膜電晶體180;像素部,包括薄膜電晶體170和發光元件;電容器147,包括儲存電容器;和外部析取終端部。
另外,在此實施例中,說明在一光致微影步驟中形成氧化物絕緣膜107、保護絕緣層106、及保護絕緣層109中的接觸孔之例子;然而,接觸孔亦可利用不同光遮罩在複數個光致微影步驟中形成。例如,可執行第五光致微影步驟,以形成充作中間層絕緣層之氧化物絕緣膜107和保護絕緣層106中的接觸孔,可執行第六至第九光致微影步驟,以形成RGB濾色器層和保護層,然後可在第十光致微影步驟中將接觸孔形成在保護絕緣層109中。在此例中,逐一增加光致微影步驟和光遮罩的數目;因此,利用十二個光遮罩,經由十二個光致微影步驟形成發光裝置。
需注意的是,在上述光致微影步驟中,可藉由使用使用多色調遮罩所形成之遮罩來執行蝕刻步驟,多色調遮罩為透射光以具有複數個強度之曝光遮罩。
因為藉由使用多色調遮罩所形成之遮罩層具有複數個膜厚度,及可藉由在遮罩層上執行蝕刻而改變其形狀,遮罩層可用於複數個蝕刻步驟,用以形成不同圖案。因此,對應於至少兩或多種不同圖案之遮罩層係可藉由一多色調遮罩來形成。如此,可降低曝光遮罩的數目,亦可降低對 應的光致微影步驟數目,藉以可實現處理的簡化。
另外,當製造發光裝置時,設置電連接到驅動器TFT的源極電極層之供電線。供電線與閘極配線和源極配線相交,及與閘極電極層相同步驟中使用相同材料來形成。
另外,在製造發光裝置的例子中,發光元件的一電極電連接到驅動器TFT的汲極電極層,及設置電連接到發光元件的另一電極之共同電位線。需注意的是,可與閘極電極層相同步驟中使用相同材料來形成共同電位線。
另外,在製造發光裝置的例子中,在一像素中設置複數個薄膜電晶體,及設置連接一薄膜電晶體的閘極電極層到另一薄膜電晶體的汲極電極層之連接部。
將氧化物半導體用於薄膜電晶體可降低製造成本。尤其是,藉由上述方法將氧化物絕緣膜形成與氧化物半導體層接觸,藉以可製造和設置具有穩定電特性之薄膜電晶體。因此,可設置包括具有絕佳電特性之高度可靠的薄膜電晶體之發光裝置。
半導體層中的通道形成區為高電阻區;如此,薄膜電晶體的電特性穩定,及可防止斷開電流增加等。因此,可設置包括具有令人滿意的電特性之高度可靠的薄膜電晶體之發光裝置。
因為薄膜電晶體容易由於靜電等而受到破壞,所以將保護電路設置在與像素部或驅動器電路相同基板上較佳。以包括氧化物半導體層的非線性元件形成保護電路較佳。例如,保護電路係設置在像素部和掃描線輸入終端之間以 及像素部和信號線輸入終端之間。在此實施例中,複數個保護電路被設置,使得當由於靜電等的湧浪電壓施加到掃描線、信號線、和電容器匯流排線時,像素電晶體等不被破壞。因此,保護電路被形成,以當湧浪電壓施加到保護電路時,釋放電荷到共同配線。另外,保護電路包括非線性元件,其以掃描線在其間之下彼此平行排列。非線性元件包括諸如二極體等兩終端元件以及諸如電晶體等三終端元件。例如,亦可經由與像素部中之薄膜電晶體170相同步驟來形成非線性元件,及藉由連接非線性元件的閘極終端到汲極終端,可使其具有與二極體相同特性。
可與其他實施例所說明的結構適當組合來實施此實施例。
(實施例2)
在此實施例中,將參考圖6A至6D及圖7A及7B說明氧化物導電層被設置作為實施例1中之氧化物半導體層與源極和汲極電極層之間的源極區和汲極區之例子。因此,可以類似於實施例1的方式之方式來執行此實施例的一部分;如此,將省略與實施例1相同部位或具有類似功能的部位以及形成此種部位的步驟之重複說明。因為除了步驟的一部分,圖6A至6D及圖7A及7B與圖1、圖2A至2C、圖3A至3C、圖4A及4B、和圖5A及5B相同,所以藉由相同參考號碼表示相同部位及省略相同部位的詳細說明。
首先,根據實施例1,執行直到且包括實施例1中的圖3B之步驟的步驟。圖6A圖解與圖3B相同的步驟。
氧化物導電膜140係形成在已脫水或已除氫的氧化物半導體層133及134上,及使用金屬導電材料所形成之金屬導電膜堆疊在氧化物導電膜140上。
作為氧化物導電膜140的沈積方法,使用濺鍍法、真空蒸發法(如、電子束蒸發法)、電弧放電離子電鍍法、或噴灑法。氧化物導電膜140的材料含有氧化鋅作為成分較佳及未含有氧化銦較佳。就此種氧化物導電膜140而言,可使用氧化鋅、氧化鋁鋅、氮氧化鋁鋅、氧化鎵鋅等。在50nm至300nm(含)的範圍中適當選擇氧化物導電膜的厚度。此外,在使用濺鍍法之例子中,較佳的是,使用含有2wt%至10wt%的SiO2的靶執行沈積,抑制結晶之SiOx(x>0)包含在氧化物導電膜中,使得當在稍後步驟中執行用於脫水作用或除氫作用的熱處理時能夠抑制結晶。
接著,執行第四光致微影步驟。形成抗蝕遮罩136a、136b、136c、136d、136e、136f、及136g,及藉由蝕刻去除金屬導電膜的不必要部位,使得源極電極層105a、汲極電極層105b、源極電極層165a、汲極電極層165b、電容器電極層149、連接電極120、及第二終端122被形成(見圖6B)。
需注意的是,適當調整各個材料和蝕刻條件,使得氧化物導電膜140和氧化物半導體層133及134未在蝕刻金 屬導電膜時被去除。
接著,去除抗蝕遮罩136a、136b、136c、136d、136e、136f、及136g,及使用源極電極層105a、汲極電極層105b、源極電極層165a、和汲極電極層165b作為遮罩來蝕刻氧化物導電膜140,使得氧化物導電層164a及164b、氧化物導電層104a及104b、和電容器電極層185被形成(見圖6C)。例如,以諸如抗蝕劑剝除溶液等鹼性溶液可容易地蝕刻含氧化鋅作為成分之氧化物導電膜140。此外,在此步驟中,亦將氧化物導電層138及139形成在各自終端部。
用以分割氧化物導電層以形成通道形成區之蝕刻處理係可藉由利用氧化物半導體層和氧化物導電層之間的蝕刻率差來執行。利用氧化物導電膜的蝕刻率高於氧化物半導體層的蝕刻率,來選擇性蝕刻氧化物半導體層上之氧化物導電層。
因此,藉由灰化來執行抗蝕遮罩136a、136b、136c、136d、136e、136f、及136g的去除較佳。在以剝除溶液蝕刻之例子中,適當調整蝕刻條件(蝕刻劑的種類、濃度、及蝕刻時間),使得氧化物導電膜140和氧化物半導體層133及134未被過度蝕刻。
如此實施例所說明一般,在藉由蝕刻形成島型氧化物半導體層之例子中,氧化物導電膜和金屬導電膜堆疊在其上,及使用相同遮罩來執行蝕刻,以形成包括源極電極層和汲極電極層之配線圖案,氧化物導電膜可留在金屬導電 膜的配線圖案下方。
在閘極配線(導電層162)和源極配線(汲極電極層165b)之間的接觸部中,氧化物導電層164b係形成在源極配線下方。氧化物導電層164b充作緩衝器,電阻僅是依據氧化物導電層的厚度之串聯電阻,及另外氧化物導電層164b未形成具有金屬的絕緣氧化物,如此較佳。
接著,充作保護絕緣膜之氧化物絕緣膜107被形成與氧化物半導體層133及134接觸。在此實施例中,藉由濺鍍法,具有厚度300nm之氧化矽膜被沈積作為氧化物絕緣膜107。
接著,以200℃至400℃(含)(如、250℃至350℃(含))的溫度中較佳,於鈍氣大氣或氮大氣中執行第二熱處理。例如,以250℃在氮大氣中執行第二熱處理一小時。藉由第二熱處理,與氧化物絕緣膜107重疊之氧化物半導體層133及134的一部分在與氧化物絕緣膜107接觸之狀態中被加熱。
經由上述步驟,在沈積之後的氧化物半導體層上執行用於脫水作用或除氫作用的熱處理,以降低電阻,然後選擇性使氧化物半導體層的一部分在氧過量狀態。
結果,在氧化物半導體層133中,與閘極電極層161重疊之通道形成區166具有i型導電性,及與源極電極層165a和氧化物導電層164a重疊之高電阻源極區167a,以及與汲極電極層165b和氧化物導電層164b重疊之高電阻汲極區167b係以自我對準的方式形成;如此,形成氧化 物半導體層163。同樣地,在氧化物半導體層134中,與閘極電極層101重疊之通道形成區116具有i型導電性,及與源極電極層105a和氧化物導電層104a重疊之高電阻源極區117a,以及與汲極電極層105b和氧化物導電層164b重疊之高電阻汲極區117b係以自我對準的方式形成;如此形成氧化物半導體層103。
配置在氧化物半導體層103及163與使用金屬材料所形成的汲極電極層105b及165b之間的氧化物導電層104b及164b各個亦充作低電阻汲極(LRD,亦稱作LRN(低電阻n型導電性))區。同樣地,配置在氧化物半導體層103及163與使用金屬材料所形成的源極電極層105a及165a之間的氧化物導電層104a及164a各個亦充作低電阻源極(LRS,亦稱作LRN(低電阻n型導電性))區。利用包括氧化物半導體層、低電阻汲極區、和使用金屬材料所形成的汲極電極層之結構可進一步增加電晶體的耐壓。尤其是,低電阻汲極區的載子濃度高於高電阻汲極區(HRD區)的載子濃度,及在1 x 1020/cm3或更高及1 x 1021/cm3或更低的範圍中較佳。
經由上述步驟,可將像素部中的薄膜電晶體171和驅動器電路中的電晶體181製造於同一基板上。薄膜電晶體171及181的每一個為包括氧化物半導體層之底閘極薄膜電晶體,其中形成高電阻源極區、高電阻汲極區、和通道形成區。因此,在薄膜電晶體171及181的每一個中,高電阻汲極區或高電阻源極區充作緩衝器,使得甚至當施加 高電場時仍未施加局部高電場;以此方式,薄膜電晶體171及181各個可具有有著增加的耐壓之結構。
在電容器部中,從與氧化物導電層104b相同步驟中所形成之電容器配線層108、閘極絕緣層102、電容器電極層185以及與汲極電極層105b相同步驟中所形成之電容器電極層149的堆疊形成電容器146。
接著,保護絕緣層106係形成在氧化物絕緣膜107上,及濾色器層191係形成在像素部中的保護絕緣層106上。保護層192被形成,以覆蓋濾色器層191,及保護絕緣層109被形成,以覆蓋保護絕緣層106和保護層192。
接著,以實施例1的方式執行第九光致微影步驟。形成抗蝕遮罩,及藉由蝕刻氧化物絕緣膜107、保護絕緣層106、及保護絕緣層109來形成到達汲極電極層105b的接觸孔125。然後,去除抗蝕遮罩(見圖6D)。此外,到達第二終端122之接觸孔127和到達連接電極120之接觸孔126亦藉由此蝕刻來形成。
接著,形成透光導電膜,及執行第十光致微影步驟。形成抗蝕遮罩,及藉由蝕刻去除透光導電膜的不必要部位,以形成第一電極層110、導電層111、及終端電極128及129。然後,去除抗蝕遮罩(見圖7A)。
如實施例1一般,在第十一光致微影步驟中形成隔板193。EL層194和第二電極層195堆疊在第一電極層110上,使得包括發光元件之此實施例的發光裝置被製造(見圖7B)。
當氧化物導電層設置在氧化物半導體層與源極和汲極層之間作為源極區和汲極區時,源極區和汲極區可具有較低電阻,及可以高速操作電晶體。為了提高周邊電路(驅動器電路)的頻率特性,將氧化物導電層用於源極區和汲極區是有效的。這是因為與金屬電極(如、Ti)和氧化物半導體層之間的接觸比較,金屬電極(如、Ti)和氧化物導電層之間的接觸可降低接觸電阻。
存在有問題,因為在被使用作為發光裝置中之配線材料(如、Mo/Al/Mo)的一部分之鉬(Mo)與氧化物半導體層具有高接觸電阻。這是因為Mo較不可能氧化,及從氧化物半導體層析取氧之效果比Ti弱,及Mo和氧化物半導體層之間的接觸介面未被改變成具有n型導電性。然而,甚至在此種例子中,藉由插入氧化物導電層在氧化物半導體層與源極和汲極電極層之間,可降低接觸電阻;因此,可提高周邊電路(驅動器電路)的頻率特性。
在蝕刻氧化物導電層時決定薄膜電晶體的通道長度;因此,可進一步縮短通道長度。例如,可將通道長度L設定如0.1μm至2μm(含)一般小;以此方式,可增加操作速度。
可與其他實施例所說明的結構適當組合來實施此實施例。
(實施例3)
在此實施例中,將參考圖8A至8D和圖9A及9B說 明氧化物導電層被設置作為實施例1或2中之氧化物半導體層與源極和汲極電極層之間的源極區和汲極區之另一例子。因此,能夠以類似於實施例1或2的方式之方式來執行此實施例的一部分;如此,將省略與實施例1或2相同部位或具有類似功能的部位以及形成此種部位的步驟之重複說明。因為除了步驟的一部分,圖8A至8D和圖9A及9B與圖1、圖2A至2C、圖3A至3C、圖4A及4B、圖5A及5B、圖6A至6D、和圖7A及7B相同,所以藉由相同參考號碼表示相同部位及省略相同部位的詳細說明。
首先,根據實施例1,將金屬導電膜形成在基板100上,及使用第一光致微影步驟中所形成之抗蝕遮罩來蝕刻金屬導電膜,使得第一終端121、閘極電極層161、導電層162、閘極電極層101、和電容器配線層108被形成。
接著,將閘極絕緣層102形成在第一終端121、閘極電極層161、導電層162、閘極電極層101、和電容器配線層108上,然後堆疊氧化物半導體膜和氧化物導電膜。可在未暴露至空氣之下,連續形成閘極絕緣層、氧化物半導體膜、和氧化物導電膜。
在第二光致微影步驟中將抗蝕遮罩形成在氧化物導電膜上。使用抗蝕遮罩來蝕刻閘極絕緣層、氧化物半導體膜、和氧化物導電層,以形成到達第一終端121之接觸孔119和到達導電層162之接觸孔118。
去除第二光致微影步驟中所形成之抗蝕遮罩,及在第三光致微影步驟中重新在氧化物導電膜上形成抗蝕遮罩。 藉由使用第三光致微影步驟中的抗蝕遮罩,形成島型氧化物半導體層和島型氧化物導電層。
當在以此種方式將氧化物半導體膜和氧化物導電膜堆疊在閘極絕緣層的整個表面上之狀態下將接觸孔形成在閘極絕緣層中時,抗蝕遮罩未直接與閘極絕緣層的表面接觸;因此,可防止閘極絕緣層的表面之污染(如、雜質等附著於閘極絕緣層)。如此,可獲得閘極絕緣層和氧化物半導體膜之間以及閘極絕緣層和氧化物導電膜之間的介面之令人滿意的狀態,藉以可提高可靠性。
接著,在堆疊氧化物半導體層和氧化物導電層的狀態中執行用於脫水作用或除氫作用的熱處理。藉由以400℃至700℃的熱處理,可達成氧化物半導體層的脫水作用或除氫作用;如此,可防止水(H2O)在稍後步驟再次包含在氧化物半導體層中。
只要諸如氧化矽等抑制結晶之物質未包含在氧化物導電層中,可經由此熱處理使氧化物導電層結晶。以相對於基座表面的圓柱形狀生長氧化物導電層的晶體。因此,當實為了形成源極電極層和汲極電極層而蝕刻形成在氧化物導電層上之金屬導電膜時,可防止下割的形成。
另外,藉由用於氧化物半導體層之脫水作用或除氫作用的熱處理,可提高氧化物導電層的導電性。需注意的是,只有氧化物導電層可在低於氧化物半導體層的溫度之溫度中經過熱處理。
亦可在尚未處理成島型氧化物半導體層和島型氧化物 導電層之氧化物半導體膜和氧化物導電膜上執行氧化物半導體層和氧化物導電層的第一熱處理。在那時,在第一熱處理之後,從加熱裝置取出基板,及執行光致微影步驟。
經由上述步驟,可獲得氧化物半導體層133及134和氧化物導電層142及143(見圖8A)。氧化物半導體層133及氧化物導電層142為使用同一遮罩所形成之島型疊層,而氧化物半導體層134及氧化物導電層143為使用同一遮罩所形成之島型疊層。
接著,執行第四光致微影步驟。形成抗蝕遮罩136a、136b、136c、136d、136e、136f、及136g,及藉由蝕刻去除金屬導電膜的不必要部位,使得源極電極層105a、汲極電極層105b、源極電極層165a、汲極電極層165b、電容器電極層149、連接電極120、及第二終端122被形成(見圖8B)。
需注意的是,適當調整各個材料和蝕刻條件,使得氧化物導電層142及143和氧化物半導體層133及134未在蝕刻金屬導電膜被去除。
接著,去除抗蝕遮罩136a、136b、136c、136d、136e、136f、及136g,然後使用源極電極層105a、汲極電極層105b、源極電極層165a、和汲極電極層165b作為遮罩來蝕刻氧化物導電層142及143,使得氧化物導電層164a及164b和氧化物導電層104a及104b被形成(見圖8C)。例如,以諸如抗蝕劑剝除溶液等鹼性溶液可容易地蝕刻含氧化鋅作為成分之氧化物導電層142及143。
因此,藉由灰化來執行抗蝕遮罩136a、136b、136c、136d、136e、136f、及136g的去除較佳。在以剝除溶液蝕刻之例子中,適當調整蝕刻條件(蝕刻劑的種類、濃度、及蝕刻時間),使得氧化物導電層142及143和氧化物半導體層133及134未被過度蝕刻。
接著,充作保護絕緣膜之氧化物絕緣膜107被形成與氧化物半導體層133及134接觸。在此實施例中,藉由濺鍍法,將具有厚度300nm之氧化矽膜沈積作為氧化物絕緣膜107。
接著,以200℃至400℃(含)(如、250℃至350℃(含))的溫度中較佳,於鈍氣大氣或氮大氣中執行第二熱處理。例如,以250℃在氮大氣中執行第二熱處理一小時。藉由第二熱處理,與氧化物絕緣膜107重疊之氧化物半導體層133及134的一部分在與氧化物絕緣膜107接觸之狀態中被加熱。
經由上述步驟,在沈積之後的氧化物半導體層上執行用於脫水作用或除氫作用的熱處理,以降低電阻,然後選擇性使氧化物半導體層的一部分在氧過量狀態。
結果,在氧化物半導體層133中,與閘極電極層161重疊之通道形成區166具有i型導電性,及與源極電極層165a和氧化物導電層164a重疊之高電阻源極區167a,以及與汲極電極層165b和氧化物導電層164b重疊之高電阻汲極區167b係以自我對準的方式形成;如此,形成氧化物半導體層163。同樣地,在氧化物半導體層134中,與 閘極電極層101重疊之通道形成區116具有i型導電性,及與源極電極層105a和氧化物導電層104a重疊之高電阻源極區117a,以及與汲極電極層105b和氧化物導電層164b重疊之高電阻汲極區117b係以自我對準的方式形成;如此形成氧化物半導體層103。
配置在氧化物半導體層103及163與使用金屬材料所形成的汲極電極層105b及165b之間的氧化物導電層104b及164b各個亦充作低電阻汲極(LRD,亦稱作LRN)區。同樣地,配置在氧化物半導體層103及163與使用金屬材料所形成的源極電極層105a及165a之間的氧化物導電層104a及164a各個亦充作低電阻源極(LRS,亦稱作LRN)區。利用包括氧化物半導體層、低電阻汲極區、和使用金屬材料所形成的汲極電極層之結構可進一步增加電晶體的耐壓。尤其是,低電阻汲極區的載子濃度高於高電阻汲極區(HRD區)的載子濃度,及在1 x 1020/cm3或更高及1 x 1021/cm3或更低的範圍中較佳。
經由上述步驟,可將像素部中的薄膜電晶體172和驅動器電路部中的電晶體182製造於同一基板上。薄膜電晶體172及182的每一個為包括氧化物半導體層之底閘極薄膜電晶體,其中形成高電阻源極區、高電阻汲極區、和通道形成區。因此,在薄膜電晶體172及182的每一個中,高電阻汲極區或高電阻源極區充作緩衝器,使得甚至當施加高電場時仍未施加局部高電場;以此方式,薄膜電晶體172及182各個可具有有著增加的耐壓之結構。
在電容器部中,從與汲極電極層105b相同步驟中所形成之電容器配線層108、閘極絕緣層102、和電容器電極層149的堆疊形成電容器147。
接著,保護絕緣層106係形成在氧化物絕緣膜107上,及濾色器層191係形成在像素部中的保護絕緣層106上。保護層192被形成,以覆蓋濾色器層191,及保護絕緣層109被形成,以覆蓋保護絕緣層106和保護層192。
接著,以實施例1的方式執行第九光致微影步驟。形成抗蝕遮罩,及藉由蝕刻氧化物絕緣膜107、保護絕緣層106、及保護絕緣層109來形成到達汲極電極層105b的接觸孔125。然後,去除抗蝕遮罩(見圖8D)。此外,到達第二終端122之接觸孔127和到達連接電極120之接觸孔126亦藉由此蝕刻來形成。
接著,形成透光導電膜,及執行第十光致微影步驟。形成抗蝕遮罩,及藉由蝕刻去除透光導電膜的不必要部位,以形成第一電極層110、導電層111、及終端電極128及129。然後,去除抗蝕遮罩(見圖9A)。
如實施例1一般,在第十一光致微影步驟中形成隔板193。EL層194和第二電極層195堆疊在第一電極層110上,使得包括發光元件之此實施例的發光裝置被製造(見圖9B)。
當氧化物導電層設置在氧化物半導體層與源極和汲極層之間作為源極區和汲極區時,源極區和汲極區可具有較低電阻,及可以高速操作電晶體。為了提高周邊電路(驅 動器電路)的頻率特性,將氧化物導電層用於源極區和汲極區是有效的。這是因為與金屬電極(如、Ti)和氧化物半導體層之間的接觸比較,金屬電極(如、Ti)和氧化物導電層之間的接觸可降低接觸電阻。
藉由插入氧化物導電層在氧化物半導體層與源極和汲極電極層之間,可降低接觸電阻;因此,可提高周邊電路(驅動器電路)的頻率特性。
在蝕刻氧化物導電層時決定薄膜電晶體的通道長度;因此,可進一步縮短通道長度。例如,可將通道長度L設定如0.1μm至2μm(含)一般小;以此方式,可增加操作速度。
可與其他實施例所說明的結構適當組合來實施此實施例。
(實施例4)
在此實施例中,將參考圖16、圖17A至17D、和圖18A及18B說明經由連接電極層將像素部中的薄膜電晶體和發光元件的第一電極層彼此電連接之發光裝置的例子。需注意的是,在此實施例中,除了像素部中的電晶體和和發光元件的第一電極層之連接方法以外,可使用類似於實施例1之材料和方法的材料和方法。因此,可以類似於實施例1的方式之方式來執行此實施例的一部分;如此,將省略與實施例1相同部位或具有類似功能的部位以及形成此種部位的步驟之重複說明。因為除了步驟的一部分,圖 16、圖17A至17D、和圖18A及18B與圖1、圖2A至2C、圖3A至3C、圖4A及4B、圖5A及5B相同,所以藉由相同參考號碼表示相同部位及省略相同部位的詳細說明。
圖16圖解此實施例的發光裝置。像素部中之薄膜電晶體170的汲極電極層105b經由連接電極層196電連接到第一電極層110。將參考圖17A至17D和圖18A及18B說明圖16所示之發光裝置的製造方法。
首先,根據實施例1,執行直到且包括實施例1中的圖4A之步驟的步驟。圖17A圖解與圖4A相同的步驟。
接著,執行第五光致微影步驟。形成抗蝕遮罩,及藉由蝕刻氧化物絕緣膜107和保護絕緣層106,形成到達汲極電極層105b之接觸孔125、到達第二終端122之接觸孔127、和到達連接電極120之接觸孔126。然後,去除抗蝕遮罩(見圖17B)。
接著,形成導電膜,及執行第六光致微影步驟。形成抗蝕遮罩,及藉由蝕刻去除導電膜的不必要部位,以形成連接電極層196、導電層112、和終端電極113及114。然後,去除抗蝕遮罩(見圖17C)。作為導電膜,可使用金屬導電膜;因此,連接電極層196、導電層112、和終端電極113及114係由金屬導電層所形成。
作為連接電極層196,可使用包括選自Al、Cr、Cu、Ta、Ti、Mo、及W的元素作為其主要成分的膜或包括元素的任一個之膜及其合金膜之堆疊膜。因此,在如同此實 施例一般,在與連接電極層196相同步驟中形成導電層112和終端電極113及114之例子中,導電層112和終端電極113及114亦可使用包括選自Al、Cr、Cu、Ta、Ti、Mo、及W的元素作為其主要成分的膜或包括元素的任一個之膜及其合金膜之堆疊膜來形成。導電膜並不侷限於包括上述元素之單層,亦可以兩或多層的疊層來形成。作為導電膜的沈積方法,可使用濺鍍法、真空蒸發法(如、電子束蒸發法)、電弧放電離子電鍍法、或噴灑法。
接著,在第七到第九光致微影步驟中,將RGB濾色器層191形成在像素部中的保護絕緣層106上,及在第十光致微影步驟中形成保護層192,以覆蓋濾色器層191。保護絕緣層109被形成,以覆蓋連接電極層196、導電層112、終端電極113及114、保護絕緣層106、和保護層192(見圖17D)。
接著,執行第十一光致微影步驟。形成抗蝕遮罩,及藉由蝕刻保護絕緣層109來形成到達連接電極層196之接觸孔125。然後,去除抗蝕遮罩。此外,亦藉由此蝕刻去除終端電極113及114上之保護絕緣層109,使得終端電極113及114被露出(見圖18A)。
然後,形成透光導電膜。執行第十二光致微影步驟。形成抗蝕遮罩,及蝕刻透光導電膜的不必要部位,以形成第一電極層110。然後,去除抗蝕遮罩。
如實施例1一般,在第十三光致微影步驟中形成隔板 193。EL層194和第二電極層195堆疊在第一電極層110上,如此製造包括發光元件之此實施例的發光裝置(見圖18B)。
在形成連接電極層196的例子中,可在與連接電極層196相同步驟中使用相同材料來形成供電線。另外,亦可在與連接電極層196相同步驟中使用相同材料來形成共同電位線。
可與其他實施例所說明的結構適當組合來實施此實施例。
(實施例5)
在此實施例中,將參考圖10說明製造處理局部不同於實施例1的製造處理之薄膜電晶體的例子。除了步驟的一部分,圖10與圖1、圖2A至2C、圖3A至3C、圖4A及4B、和圖5A及5B相同。如此,以相同參考號碼表示與圖1、圖2A至2C、圖3A至3C、圖4A及4B、和圖5A及5B相同之部分及省略此部分的詳細說明。
首先,根據實施例1,閘極電極層和閘極絕緣層係形成在基板上。然後,在像素部中,在第二光致微影步驟中形成到達閘極電極層之接觸孔(未圖示)。
接著,在第三光致微影步驟中,形成氧化物半導體膜130,然後處理成島型氧化物半導體層131及132。
接著,將氧化物半導體層131及132脫水或除氫。執行脫水作用或除氫作用之第一熱處理的溫度高於或等於 400℃及低於或等於750℃,高於或等於425℃及低於或等於750℃較佳。需注意的是,在第一熱處理的溫度是425℃或更高之例子中,熱處理時間可以是一小時或更少,但是在第一熱處理的溫度低於425℃之例子中,熱處理時間被設定成一個小時以上。此處,將基板引進熱處理設備的一例子之電爐內,及在氮大氣中將氧化物半導體層經過熱處理。然後,氧化物半導體層未暴露至空氣,及防止水和氫再次進入氧化物半導體層。以此方式,形成氧化物半導體層。然後,將高純度氧氣、高純度N2O氣體、或超級乾燥空氣(具有露點-40℃或更低,-60℃或更低較佳)引進同一爐內,及執行冷卻。較佳的是,水、氫等未包含在氧氣或N2O氣體中。此外,較佳的是,引進熱處理的設備內之氧氣或N2O氣體具有純度6N(99.9999%)或更多,7N(99.99999%)或更多較佳;也就是說,氧氣或N2O氣體中之雜質濃度被設定成1ppm或更低較佳,0.1ppm或更低更好。
熱處理設備並不侷限於電爐,及例如可以是RTA(快速熱退火)設備,諸如GRTA(氣體快速熱退火)設備或LRTA(燈快速熱退火)設備等。LRTA設備為藉由從諸如鹵素燈、金屬鹵化物燈、氙弧光燈、碳弧光燈、高壓鈉燈、或高壓水銀燈等燈所發出的光之輻射(電磁波)來加熱欲處理的物體之設備。此外,LRTA設備不僅可被設置有燈,並且可設置有藉由導熱或來自諸如電阻加熱器等加熱器的熱輻射來加熱欲處理的物體之裝置。GRTA設備為 使用高溫氣體之熱處理的方法。作為氣體,使用不由於熱處理而與欲處理的物體起反應之鈍氣,例如氮或諸如氬等稀有氣體。可以600℃至750℃藉由RTA法執行熱處理幾分鐘。
此外,在用於脫水作用或除氫作用的第一熱處理之後,在氧氣大氣或N2O氣大氣中,以高於或等於200℃和低於或等於400℃,高於或等於200℃和低於或等於300℃較佳來執行熱處理。
亦可在未處理成島型氧化物半導體層之氧化物半導體膜130上執行氧化物半導體層131及132的第一熱處理。在那時,在第一熱處理之後,從加熱裝置取出基板及執行光致微影步驟。
經由上述處理,使氧化物半導體膜的整個區域在氧過量狀態,藉以獲得較高電阻(i型導電性)。因此,形成整個區域具有i型導電性之氧化物半導體層168及198。
接著,執行第四光致微影步驟。抗蝕遮罩形成在氧化物半導體168及198上,及藉由選擇性蝕刻來形成源極電極層和汲極電極層。藉由濺鍍法形成氧化物絕緣膜107。
接著,為了降低薄膜電晶體的電特性變化,可在鈍氣大氣或氮氣大氣中執行熱處理(以高於或等於150℃和低於350℃較佳)。例如,能夠以250℃在氮大氣之下執行熱處理一小時。
接著,保護絕緣層106形成在氧化物絕緣膜107上,及濾色器層191形成在像素部中之保護絕緣層106上。保 護層192被形成,以覆蓋濾色器層191,及保護絕緣層109被形成,以覆蓋保護絕緣層106和保護層192。
接著,執行第九光致微影步驟。形成抗蝕遮罩,及藉由蝕刻閘極絕緣層102、氧化物絕緣膜107、保護絕緣層106、和保護絕緣層109,形成到達第一終端121、導電層162、汲極電極層105b、和第二終端122之接觸孔。在形成透光導電膜之後,執行第十光致微影步驟。形成抗蝕遮罩,及執行選擇性蝕刻,以形成第一電極層110、終端電極128、終端電極129、和配線層145。
此實施例為在沒有連接電極120之下將第一終端121和終端電極128彼此直接連接之例子。另外,經由配線層145,將汲極電極層165b和導電層162彼此連接。
在電容器部中,從與源極電極層和汲極電極層相同的步驟所形成之電容器配線層108、閘極絕緣層102、和電容器電極層149的堆疊形成電容器147。
經由上述步驟,可將驅動器電路部中的薄膜電晶體183及像素部中的薄膜電晶體173形成在同一基板上。
如實施例1一般,形成隔板193,及EL層194和第二電極層195堆疊在第一電極層110上,藉以製造包括發光元件之此實施例的發光裝置(見圖10)。
可與其他實施例所說明的結構適當組合來實施此實施例。
(實施例6)
在此實施例中,在實施例1至5的任一個所說明之發光裝置中,將說明藉由使用薄膜電晶體和利用電致發光的發光元件來製造主動矩陣式發光顯示裝置之例子。
根據發光材料是有機化合物還是無機化合物來分類利用電致發光之發光元件。通常,前者被稱作有機EL元件,及後者被稱作無機EL元件。
在有機EL元件中,藉由施加電壓至發光元件,從一對電極分開注射電子和電洞到含有發光有機化合物之層內,如此電流流動。然後,載體(電子和電洞)重組,使得發光有機化合物被激發。發光有機化合物從激發狀態回到接地狀態,藉以發光。由於此種機制,此種發光元件被稱作電流激發發光元件。
無機EL元件根據它們的元件結構被分成分散型無機EL元件和薄膜無機EL元件。分散型無機EL元件具有發光材料的粒子分散在結合劑中之發光層,及其光發射機制為利用施體位準和受體位準之施體-受體重組型光發射。薄膜無機EL元件具有發光層夾置在介電層之間,而介電層進一步夾置在電極之間的結構,及其光發射機制為利用金屬離子的內殼電子過渡之局部化型光發射。需注意的是,此處說明有機EL元件作為發光元件之例子。
圖19圖解可應用數位時間灰階驅動之像素結構的例子作為發光裝置之例子。
說明可應用數位時間灰階驅動之像素的結構和操作。此處,一像素包括兩n通道電晶體,其各個包括用於通道 形成區之氧化物半導體層。
像素6400包括交換電晶體6401、驅動器電晶體6402、發光元件6404、及電容器6403。交換電晶體6401的閘極連接到掃描線6406,交換電晶體6401的第一電極(源極電極和汲極電極的其中之一)連接到信號線6405,及交換電晶體6401的第二電極(源極電極和汲極電極的其中另一個)連接到驅動器電晶體6402的閘極。驅動器電晶體6402的閘極經由電容器6403連接到供電線6407,驅動器電晶體6402的第一電極連接到供電線6407,及驅動器電晶體6402的第二電極連接到發光元件6404的第一電極(像素電極)。發光元件6404的第二電極對應於共同電極6408。共同電極6408電連接到設置在同一基板上之共同電位線。
發光元件6404的第二電極(共同電極6408)被設定成低供電電位。需注意的是,低供電電位為參考被設定成供電線6407之高供電電位,低供電電位小於高供電電位之電位。作為低供電電位,例如,可利用GND、0V等。高供電電位和低供電電位之間的電位差被施加到發光元件6404,使得電流流經發光元件6404,藉以發光元件6404發光。如此,各個電位被設定,使得高供電電位和低供電電位之間的電位差高於或等於發光元件6404的前向臨界電壓。
當驅動器電晶體6402的閘極電容被使用作為電容器6403的取代物時,可省略電容器6403。驅動器電晶體 6402的閘極電容係可形成在通道區和閘極電極之間。
在電壓輸入電壓驅動方法之例子中,視頻信號被輸入到驅動器電晶體6402的閘極,使得驅動器電晶體6402完全打開或關上。也就是說,驅動器電晶體6402在直線區操作;如此,高於供電線6407的電壓之電壓被施加到驅動器電晶體6402的閘極。需注意的是,高於或等於“供電線的電壓+驅動器電晶體6402的Vth”之電壓被施加到信號線6405。
在執行類比灰階驅動取代數位時間灰階驅動之例子中,藉由改變信號輸入可使用與圖19相同之像素結構。
在執行類比灰階驅動之例子中,高於或等於發光元件6404的前向電壓和驅動器電晶體6402的Vth之總和的電壓被施加到驅動器電晶體6402的閘極。發光元件6404的前向電壓意指獲得想要的亮度之電壓,及包括至少前向臨界電壓。藉由輸入視頻信號以使驅動器電晶體6402能夠在飽和區操作,電流能夠流經發光元件6404。為了驅動器電晶體6402能夠在飽和區操作,將供電線6407的電位設定高於驅動器電晶體6402的閘極電位。利用類比視頻信號,根據視頻信號的電流流經發光元件6404,及能夠執行類比灰階驅動。
圖19所示之像素結構並不侷限於此。例如,可添加開關、電阻器、電容器、電晶體、邏輯電路等到圖19所示之像素。
接著,參考圖20A至20C說明發光元件的結構。此 處,藉由採用n通道驅動TFT作為例子來說明像素的橫剖面結構。可以類似於實施例1至5所說明的薄膜電晶體之方式的方式來分別形成圖20A、20B、及20C所示之發光裝置所使用的驅動TFT 7001、7011、及7021,係為各個包括氧化物半導體層之高度可靠的薄膜電晶體。
為了析取從發光元件發出的光,陽極和陰極的至少其中之一需要透射光。薄膜電晶體和發光元件係形成在基板上。發光元件可具有頂發射結構,其中經由與基板相對的表面析取光;底發射結構,其中經由基板側上的表面析取光;或雙發射結構,其中經由與基板相對的表面和基板側上的表面析取光。像素結構可應用到具有這些發射結構之任一個的發光元件。
將參考圖20A說明具有底發射結構之發光元件。
圖20A為驅動器TFT 7011為n通道電晶體及從發光元件7012發出光到第一電極層7013側時之像素的橫剖面圖。在圖20A中,發光元件7012的第一電極層7013係形成在電連接到驅動器TFT 7011之透光導電膜7017上,及以EL層7014和第二電極層7015的此順序堆疊在第一電極層7013上。需注意的是,經由形成在保護絕緣層7035、保護絕緣層7032、及氧化物絕緣層7031中的接觸孔,導電膜7017電連接到驅動器TFT 7011的汲極電極層。
作為發光導電膜7017,使用諸如包括氧化鎢的氧化銦、包括氧化鎢的氧化銦鋅、包括氧化鈦的氧化銦、包括 氧化鈦的氧化銦錫、氧化銦錫、氧化銦鋅、或添加氧化矽之氧化銦錫的膜等之透光導電膜。
另外,各種材料可用於發光元件的第一電極層7013。例如,在第一電極層7013被使用作為陰極之例子中,具有低功函數之材料,例如諸如Li或Cs等鹼性金屬;諸如Mg、Ca、或Sr等鹼性土;含這些材料的任一個之合金(如、Mg:Ag或Al:Li);或諸如Yb或Er等稀土金屬較佳。在圖20A中,第一電極層7013被形成具有能夠透射光之厚度(約5nm至30nm較佳)。例如,具有厚度20nm之鋁膜被使用作為第一電極層7013。
另一選擇是,可堆疊透光導電膜和鋁膜,然後選擇性蝕刻,以形成透光導電膜7017和第一電極層7013。在此例中,可使用同一遮罩來執行蝕刻,因此較佳。
另外,第一電極層7013的周邊被覆蓋有隔板7019。隔板7019係使用諸如聚醯亞胺、丙烯酸、聚醯胺、或環氧樹脂等有機樹脂,無機絕緣膜,或有機聚矽氧烷之膜所形成。特佳的是,隔板7019係使用光敏樹脂材料形成,以具有開口部在第一電極層7013上,使得開口部的側壁被形成作為具有連續曲率之傾斜表面。當使用光敏樹脂材料形成隔板7019時,可省略形成抗蝕遮罩之步驟。
另外,形成在第一電極層7013和隔板7019上的EL層7014可至少包括發光層,及使用單層或堆疊的複數個層所形成。當使用複數個層形成EL層7014時,以電子注射層、電子運送層、發光層、電洞運送層、和電洞注射層 的此順序堆疊在充作陰極之第一電極層7013上。需注意的是,不需要形成所有這些層。
堆疊順序並不侷限於上述順序。第一電極層7013可充作陽極,及可以電洞注射層、電洞運送層、發光層、電子運送層、和電子注射層的此順序堆疊在第一電極層7013上。需注意的是,從電力消耗觀點,較佳的是,使第一電極層7013充作陰極,及以電子注射層、電子運送層、發光層、電洞運送層、和電洞注射層的此順序堆疊在第一電極層7013上,因為可抑制驅動器電路部的驅動電壓之增加,如此可降低電力消耗。
另外,各種材料可用於形成在EL層7014上之第二電極層7015。例如,在第二電極層7015被使用作為陽極之例子中,諸如ZrN、Ti、W、Ni、Pt、或Cr等具有高功函數之材料,或者諸如ITO、IZO、或ZnO等透明導電材料較佳。另外,在第二電極層7015上,阻光膜7016係使用阻隔光之金屬、反射光之金屬等來形成。在此實施例中,使用ITO膜作為第二電極層7015,及使用Ti膜作為阻光膜7016。
發光元件7012對應於以第一電極層7013和第二電極層7015夾置包括發光層的EL層7014之區域。在圖20A所示之元件結構的例子中,從發光元件7012發光到第一電極層7013側,以經由濾色器層7033傳遞到外面,如箭頭所示一般。
藉由使用光致微影技術等,以諸如噴墨法、印刷法、 蝕刻法等微滴排放法形成濾色器層7033。
濾色器層7033被覆蓋有保護層7034,及保護絕緣層7035進一步形成在其上。需注意的是,雖然在圖20A中保護層7034被圖解成具有小厚度,但是保護層7034具有降低由於濾色器層7033所導致的粗糙之功能。
接著,將參考圖20B說明具有雙發射結構之發光元件。
在圖20B中,發光元件7022的第一電極層7023係形成在電連接到驅動器TFT 7021之透光導電膜7027上,及以EL層7024和第二電極層7025的順序堆疊在第一電極層7023上。需注意的是,經由形成在保護絕緣層7045、保護絕緣層7042、及氧化物絕緣層7041中的接觸孔,導電膜7027電連接到驅動器TFT 7021的汲極電極層。
作為透光導電膜7027,使用諸如包括氧化鎢的氧化銦、包括氧化鎢的氧化銦鋅、包括氧化鈦的氧化銦、包括氧化鈦的氧化銦錫、氧化銦錫、氧化銦鋅、或添加氧化矽之氧化銦錫的膜等之透光導電膜。
各種材料可用於發光元件的第一電極層7023。例如,在第一電極層7023被使用作為陰極之例子中,具有低功函數之材料,例如諸如Li或Cs等鹼性金屬;諸如Mg、Ca、或Sr等鹼性土;含這些材料的任一個之合金(如、Mg:Ag或Al:Ii);或諸如Yb或Er等稀土金屬較佳。在此實施例中,第一電極層7023充作陰極,及被形成具有能夠透射光之厚度(約5nm至30nm較佳)。 例如,具有厚度20nm之鋁膜被使用作為陰極。
另一選擇是,可堆疊透光導電膜和鋁膜,然後選擇性蝕刻,以形成透光導電膜7027和第一電極層7023。在此例中,可使用同一遮罩來執行蝕刻,因此較佳。
另外,第一電極層7023的周邊被覆蓋有隔板7029。隔板7029係使用諸如聚醯亞胺、丙烯酸、聚醯胺、或環氧樹脂等有機樹脂,無機絕緣膜,或有機聚矽氧烷之膜所形成。特佳的是,隔板7029係使用光敏樹脂材料形成,以具有開口部在第一電極層7023上,使得開口部的側壁被形成作為具有連續曲率之傾斜表面。當使用光敏樹脂材料形成隔板7029時,可省略形成抗蝕遮罩之步驟。
另外,形成在第一電極層7023和隔板7029上的EL層7024可至少包括發光層,及使用單層或堆疊的複數個層所形成。當使用複數個層形成EL層7024時,以電子注射層、電子運送層、發光層、電洞運送層、和電洞注射層的此順序堆疊在充作陰極之第一電極層7023上。需注意的是,不需要形成所有這些層。
堆疊順序並不侷限於上述順序。第一電極層7023可充作陽極,及可以電洞注射層、電洞運送層、發光層、電子運送層、和電子注射層的此順序堆疊在陽極上。需注意的是,從電力消耗觀點,較佳的是,使第一電極層7023充作陰極,及以電子注射層、電子運送層、發光層、電洞運送層、和電洞注射層的此順序堆疊在陰極上,因為可降低電力消耗。
另外,各種材料可用於形成在EL層7024上之第二電極層7025。例如,在第二電極層7025被使用作為陽極之例子中,使用諸如ITO、IZO、或ZnO等透明導電材料較佳。在此實施例中,第二電極層7025被使用作為陽極,及形成包括氧化矽之ITO膜。
發光元件7022對應於以第一電極層7023和第二電極層7025夾置包括發光層的EL層7024之區域。在圖20B所示之元件結構的例子中,從發光元件7022發光到第二電極層7025側和第一電極層7023側,如箭頭所示一般。
藉由使用光致微影技術等,以諸如噴墨法、印刷法、蝕刻法等微滴排放法形成濾色器層7043。
濾色器層7043被覆蓋有保護層7044,及保護絕緣層7045進一步形成在其上。
需注意的是,當使用具有雙發射結構之發光元件且在兩顯示表面上執行全彩顯示時,來自第二電極層7025側的光未通過濾色器層7043;因此,被設置有另一濾色器層之密封基板係設置在第二電極層7025上較佳。
接著,將參考圖20C說明具有頂發射結構之發光元件。
圖20C為驅動器TFT 7001為n通道電晶體及從發光元件7002發出光到第二電極層7005側時之像素的橫剖面圖。在圖20C中,形成電連接到TFT 7001之發光元件7002的第一電極層7003,及以EL層7004和第二電極層7005的此順序堆疊在第一電極層7003上。
另外,各種材料可用於第一電極層7003。例如,在第一電極層7003被使用作為陰極之例子中,具有低功函數之材料,例如諸如Li或Cs等鹼性金屬;諸如Mg、Ca、或Sr等鹼性土;含這些材料的任一個之合金(如、Mg:Ag或Al:Li);或諸如Yb或Er等稀土金屬較佳。
另外,第一電極層7003的周邊被覆蓋有隔板7009。隔板7009係使用諸如聚醯亞胺、丙烯酸、聚醯胺、或環氧樹脂等有機樹脂,無機絕緣膜,或有機聚矽氧烷之膜所形成。特佳的是,隔板7009係使用光敏樹脂材料形成,以具有開口部在第一電極層7003上,使得開口部的側壁被形成作為具有連續曲率之傾斜表面。當使用光敏樹脂材料形成隔板7009時,可省略形成抗蝕遮罩之步驟。
另外,形成在第一電極層7003和隔板7009上的EL層7004可至少包括發光層,及使用單層或堆疊的複數個層所形成。當使用複數個層形成EL層7004時,以電子注射層、電子運送層、發光層、電洞運送層、和電洞注射層的此順序堆疊在被使用作為陰極之第一電極層7003上。需注意的是,不需要形成所有這些層。
堆疊順序並不侷限於上述順序。可以電洞注射層、電洞運送層、發光層、電子運送層、和電子注射層的此順序堆疊在被使用作為陰極之第一電極層7003上。
在圖20C中,以電洞注射層、電洞運送層、發光層、電子運送層、和電子注射層的此順序堆疊在以Ti膜、鋁膜、和Ti膜的此順序形成之堆疊膜上,及在其上形成 Mg:Ag合金薄膜和ITO膜的疊層。
需注意的是,當TFT 7001為n型電晶體時,較佳的是,以電子注射層、電子運送層、發光層、電洞運送層、和電洞注射層的此順序堆疊在第一電極層7003上,因為可抑制驅動器電路的電壓增加,如此可降低電力消耗。
第二電極層7005係使用透光導電膜所形成。例如,可使用諸如包括氧化鎢的氧化銦、包括氧化鎢的氧化銦鋅、包括氧化鈦的氧化銦、包括氧化鈦的氧化銦錫、氧化銦錫、氧化銦鋅、或添加氧化矽之氧化銦錫的膜等之透光導電膜。
發光元件7002對應於以第一電極層7003和第二電極層7005夾置包括發光層的EL層7004之區域。在圖20C所示之像素的例子中,從發光元件7002發光到第二電極層7005側,如箭頭所示一般。
另外,在圖20C中,經由形成在氧化物絕緣層7051、保護絕緣層7052、和保護絕緣層7055中之接觸孔,TFT 7001的汲極電極層電連接到第一電極層7003。可使用諸如聚醯亞胺、丙烯酸、苯環丁烯、聚醯胺、或環氧樹脂等樹脂材料來形成平面化絕緣層7053。除了此種樹脂材料之外,亦能夠使用低介電常數材料(低k材料)、矽氧烷為基的樹脂、PSG(磷矽酸鹽玻璃)、BPSG(硼磷矽酸鹽玻璃)等。需注意的是,可藉由堆疊使用這些材料所形成的複數個絕緣膜來形成平面化絕緣層7053。並未特別限制用以形成平面化絕緣膜7053之方 法。依據材料,可利用諸如濺鍍法、SOG法、旋轉塗佈法、浸泡法、噴灑塗佈法、或微滴排放法(如、噴墨法、絲網印刷、或膠板印刷)等方法,或利用諸如刮刀、滾輪塗佈機、簾幕式塗佈機、或刀式塗佈機等機構來形成平面化絕緣層7053。
另外,形成隔板7009,以絕緣第一電極層7003與鄰接像素的第一電極層。隔板7009係使用諸如聚醯亞胺、丙烯酸、聚醯胺、或環氧樹脂等有機樹脂,無機絕緣膜,或有機聚矽氧烷之膜所形成。特佳的是,隔板7009係使用光敏樹脂材料形成,以具有開口部在第一電極層7003上,使得開口部的側壁被形成作為具有連續曲率之傾斜表面。當使用光敏樹脂材料形成隔板7009時,可省略形成抗蝕遮罩之步驟。
在圖20C的結構中,當執行全彩顯示時,例如,使用發光元件7002作為綠色發光元件,鄰接發光元件的其中之一被使用作為紅色發光元件,及另一個被使用作為藍色發光元件。另一選擇是,能夠全彩顯示之發光顯示裝置係可使用四種發光元件來製造,其包括白色發光元件與此三種發光元件。
另一選擇是,在圖20C的結構中,可以排列的複數個發光元件全部都是白色的發光元件以及具有濾色器等密封基板排列在發光元件7002上之此種方式來製造能夠全彩顯示之發光顯示裝置。當形成展現諸如白色等單一顏色的材料,然後與濾色器或顏色轉換層組合時,可執行全彩顯 示。
圖20A至20C圖解第一電極層與薄膜電晶體直接接觸之例子;然而,如實施例4所說明一般,可經由連接電極層將薄膜電晶體的汲極電極層電連接到第一電極層。實施例2、3、及5的任一個所說明之薄膜電晶體可被使用作為TFT 7001、7011、及7021。
無須說,亦可執行單色光發射之顯示。例如,藉由使用白色光發射來形成照明裝置;另一選擇是,藉由使用單色光發射來形成區域色彩發光裝置。
若需要的話,可設置包括圓形極化板之諸如極化膜等光學膜。
需注意的是,雖然此處說明有機EL元件作為發光元件,但是亦可設置無機EL元件作為發光元件。
需注意的是,說明控制發光元件的驅動之薄膜電晶體(驅動器TFT)電連接到發光元件之例子;然而,可利用用於電流控制之TFT連接在驅動器TFT和發光元件之間的結構。
此實施例可與其他實施例的任一個適當組合。
(實施例7)
在此實施例中,將說明實施例1至6的任一個所說明之發光元件的元件結構之例子。
在圖21A所示之元件結構中,包括發光區之EL層1003夾置在一對電極之間(第一電極1001和第二電極 1002)。需注意的是,在此實施例的下面說明中,第一電極1001被使用作為陽極,及第二電極1002被使用作為陰極作為例子。
EL層1003至少包括發光層,及可具有除了發光層以外還包括功能層之堆疊結構。作為除了發光層之外的功能層,可使用含具有高電洞注射特性之物質、具有高電洞運送特性之物質、具有高電子運送特性之物質、具有高電子注射特性之物質、雙極物質(具有高電子運送和電洞運送特性之物質)等的層。尤其是,可適當組合使用諸如電洞注射層、電洞運送層、電子運送層、及電子注射層等功能層。
因為產生在第一電極1001和第二電極1002之間的電位差,所以當電流流動時圖21A所示之發光元件發光,及在EL層1003中重組電洞和電子。也就是說,在EL層1003中形成發光區。
經由第一電極1001和第二電極1002的其中之一或二者從外面析取光發射。因此,使用透光物質形成第一電極1001和第二電極1002的其中之一或二者。
需注意的是,可將複數個EL層堆疊在第一電極1001和第二電極1002之間,如圖21B所示。在堆疊n(n為2或更大的自然數)層之例子中,電荷產生層1004設置在各個第m(m為1和更大的自然數,及n-1或更小)EL層和各個第(m+1)EL層之間。
可使用有機化合物和金屬氧化物的複合材料、金屬氧 化物、或有機化合物和鹼性金屬的複合材料、鹼性土金屬、或其化合物來形成電荷產生層1004。另一選擇是,可適當組合這些材料。有機化合物和金屬氧化物的複合材料包括例如有機化合物和金屬氧化物,諸如V2O5、MoO3、或WO3等。作為有機化合物,可使用各種化合物,諸如芳香族胺化合物、卡唑衍生物、芳香烴、及高分子化合物(寡聚物、樹狀聚合物、聚合物等)等。作為有機化合物,使用具有電洞運送特性及具有電洞遷移率10-6cm2/Vs或更高之有機化合物較佳。然而,只要物質具有的電洞運送特性高於電子運送特性,亦可使用除了上述材料以外的物質。用於電荷產生層1004的這些材料在載體注射特性和載體運送特性上都很優秀,如此,能夠以低電流和以低電壓驅動發光元件。
需注意的是,可組合有機化合物和金屬氧化物的複合材料與其他材料來形成電荷產生層1004。例如,含有有機化合物和金屬氧化物的複合材料之層可與含有選自具有電子捐獻特性之物質的物質之化合物和具有高電子運送特性之化合物的層。而且,含有有機化合物和金屬氧化物的複合材料之層可與透明導電膜組合。
有關具有此種結構之發光元件,諸如能量轉移和熄滅等問題不可能發生,及由於材料選擇的擴大,可容易獲得具有高光發射效率和長使用壽命二者之發光元件。而且,可容易獲得提供來自EL層的其中之一的磷光和來自EL層的其中另一個之螢光的發光元件。
需注意的是,當電壓施加到第一電極1001和第二電極1002時,電荷產生層1004具有注射電洞到被形成與電荷產生層1004接觸的一EL層1003之功能,以及注射電子到被形成與電荷產生層1004接觸的另一EL層1003之功能。
藉由改變用於發光層之發光物質的種類,圖21B所示之發光元件可提供各種發射顏色。此外,不同顏色之複數個發光物質被使用作為發光物質,藉以亦可獲得具有寬廣光譜的光發射或白光發射。
在使用圖21B所示之發光元件獲得白光的例子中,有關複數個發光層之組合,可使用用以發出包括紅光、藍光、和綠光之白光的結構。例如,結構可包括含有藍色螢光物質作為發光物質之第一EL層,及含有綠色和紅色磷光物質作為發光物質之第二EL層。另一選擇是,結構可包括展現紅光發射之第一EL層、展現綠光發射之第二EL層、及展現藍光發射之第三EL層。再者,利用包括發出互補顏色的光之發光層的結構,可獲得白光發射。當在包括堆疊的兩EL層之元件中來自第一EL層的光發射和來自第二EL層的光發射彼此具有互補顏色時,顏色的組合如下:藍和黃、藍-綠和紅等等。
需注意的是,在上述堆疊元件的結構中,藉由設置電荷產生層在堆疊EL層之間,在保持電流密度低的同時,元件在高亮度區可具有長的使用壽命。此外,可降低由於電極材料的電阻所導致之壓降,藉以能夠在大面積中均勻 光發射。
此實施例可與其他實施例所揭示之結構適當組合。
(實施例8)
在此實施例中,將參考圖22A及22B說明發光顯示面板(亦稱作發光面板)的外觀和橫剖面。圖22A為以密封劑將形成在第一基板上之薄膜電晶體和發光元件密封於第一基板和第二基板之間的面板之平面圖。圖22B為沿著圖22A的線H-I所取之橫剖面圖。
密封劑4505被提供,以圍繞設置在第一基板4501上之像素部4502、信號線驅動器電路4503a及4503b、和掃描線驅動器電路4504a及4504b。此外,第二基板4506係設置在像素部4502、信號線驅動器電路4503a及4503b、和掃描線驅動器電路4504a及4504b上。因此,藉由第一基板4501、密封劑4505、和第二基板4506,以填料4507將像素部4502、信號線驅動器電路4503a及4503b、和掃描線驅動器電路4504a及4504b密封在一起。較佳的是,可以保護膜(諸如接合膜或紫外線可熟化樹脂膜)或者具有高氣密性和低除氣性的覆蓋材料來封裝(密封)面板,使得面板不暴露至外面空氣。
形成在第一基板4501上之像素部4502、信號線驅動器電路4503a及4503b、和掃描線驅動器電路4504a及4504b各個包括複數個薄膜電晶體,及包括在像素部4502中之薄膜電晶體4510和包括在信號線驅動器電路4503a 中之薄膜電晶體4509被圖解作為圖22B的例子。
包括實施例1至5所說明的氧化物半導體層之高度可靠的薄膜電晶體可被使用作為薄膜電晶體4509及4510。作為用於驅動器電路的薄膜電晶體4509,可使用實施例1至5所說明之薄膜電晶體180、181、及182的任一個。作為用於像素的薄膜電晶體4510,可使用實施例1至5所說明之薄膜電晶體170、171、及172的任一個。在此實施例中,薄膜電晶體4509及4510為n通道薄膜電晶體。
導電層4540係設置在絕緣層4544上,以與用於驅動器電路的薄膜電晶體4509之氧化物半導體層中的通道形成區重疊。導電層4540被設置,以與氧化物半導體層的通道形成區重疊,藉以可降低BT測試前後之薄膜電晶體4509的臨界電壓之變化量。另外,導電層4540的電位可與薄膜電晶體4509的閘極電極層之電位相同或不同。導電層4540亦可充作第二閘極電極層。另一選擇是,導電層4540的電位可以是GND或0V,或者導電層4540可在浮動狀態。
雖然未圖示,但是可將諸如實施例1中的保護絕緣層106等保護絕緣層設置在氧化物絕緣層4542和絕緣層4544之間。
薄膜電晶體4510電連接到第一電極層4517。
可使用類似於實施例1所說明之氧化物絕緣膜107的材料和方法之材料和方法來形成氧化物絕緣層4542。
濾色器層4545係形成在氧化物絕緣層4542上,以與發光元件4511的發光區重疊。
另外,為了降低濾色器層4545的表面粗糙,濾色器層4545被覆蓋有充作平面化絕緣膜之保護層4543。
另外,絕緣層4544係形成在保護層4543上。可使用類似於實施例1所說明之保護絕緣層109的材料和方法之材料和方法來形成絕緣層4544。
而且,參考號碼4511表示發光元件。包括在發光元件4511中之像素電極的第一電極層4517電連接到薄膜電晶體4510的源極或汲極電極層。需注意的是,雖然發光元件4511具有第一電極層4517、電致發光層4512、及第二電極層4513的堆疊結構,但是發光元件4511的結構並不侷限於此實施例所說明的結構。可依據從發光元件4511析取光之方向等等適當改變發光元件4511的結構。
使用有機樹脂膜、無機絕緣膜、或有機聚矽氧烷來形成隔板4520。特佳的是,隔板4520係可使用光敏材料來形成,及開口係形成在第一電極層4517上,使得開口的側壁被形成作具有連續曲率之傾斜表面。
電致發光層4512被形成有單層或堆疊的複數個層。
保護膜係可形成在第二電極層4513和隔板4520上,以防止氧、氫、濕氣、二氧化碳等進入發光元件4511。作為保護膜,可形成氮化矽膜、氧氮化矽膜、DLC膜等。
此外,各種信號和電位從FPC 4518a及4518b被供應到信號線驅動器電路4503a及4503b、掃描線驅動器電路 4504a及4504b、或像素部4502。
從與包括在發光元件4511中之第一電極層4517相同的導電膜形成連接終端電極4515,及從與包括在薄膜電晶體4509中之源極和汲極電極層相同的導電膜形成終端電極4516。
連接終端電極4515透過各向異性導電膜4519電連接到包括在FPC 4518a中之終端。
位在從發光元件4511析取光之方向上的第二基板需要具有透光特性。在那例子中,諸如玻璃板、塑膠板、聚酯板、或丙烯酸膜等透光材料被用於第二基板4506。
作為填料4507,除了諸如氮或氬等鈍氣之外,還可使用紫外線可熟化樹脂或熱固性樹脂。例如,可使用PVC(聚氯乙烯)、丙烯酸、聚醯亞胺、環氧樹脂、矽氧樹脂、PVB(聚乙烯縮丁醛)、或EVA(乙烯醋酸乙烯酯)。例如,氮被用於填料。
此外,若需要的話,可在發光元件的發光表面上適當設置諸如極化板、圓形極化板(包括橢圓形極化板)、減速板(四分之一波長板或半波長板),或濾色器等等光學膜。另外,極化板或圓形極化板可被設置有防反射膜。例如,可執行防炫光處理,其中可由表面上的凸出和凹下擴散反射光,使得可降低炫光。
可在分開備製的基板上安裝信號線驅動器電路4503a及4503b和掃描線驅動器電路4504a及4504b,作為使用單晶半導體膜或複晶半導體膜所形成的驅動器電路。另一 選擇是,可只形成和安裝信號線驅動器電路或其部分,或者掃描線驅動器電路或其部分。此實施例並不侷限於圖22A及22B所示之結構。
經由上述步驟,可製造高度可靠的發光裝置(顯示面板)作為半導體裝置。
此實施例可與其他實施例所說明的結構適當組合。
(實施例9)
在此實施例中,下面說明驅動器電路的至少其中一些和設置在像素部中之薄膜電晶體係設置在同一基板上之例子。
根據實施例1至5形成設置在像素部中之薄膜電晶體。實施例1至5所說明之薄膜電晶體為n通道TFT;因此,可使用n通道形成之驅動器電路的一些係設置在與像素部的薄膜電晶體相同之基板上。
圖12A圖解主動矩陣式顯示裝置的方塊圖之例子。顯示裝置在基板5300上包括像素部5301、第一掃描線驅動器電路5302、第二掃描線驅動器電路5303、及信號線驅動器電路5304。在像素部5301中,設置從信號線驅動器電路5304延伸之複數個信號線,以及從第一掃描線驅動器電路5302和第二掃描線驅動器電路5303延伸之複數個掃描線。需注意的是,在掃描線和信號線交叉的區域中,將包括顯示元件之像素排列成矩陣。此外,顯示裝置的基板5300經由諸如撓性印刷電路(FPC)等連接部連接到 時序控制電路5305(亦稱作控制器或控制IC)。
在圖12A中,第一掃描線驅動器電路5302、第二掃描線驅動器電路5303、及信號線驅動器電路5304係形成在與像素部5301相同的基板5300上。因此,降低設置在外面等之驅動器電路的組件數目,因此成本降低。另外,在驅動器電路設置在基板5300外面之例子中,可藉由延伸配線來降低連接部中的連接數目,因此提高可靠性或提高產量。
時序控制電路5305供應例如第一掃描線驅動器電路起始信號(GSP1)及掃描線驅動器電路時脈信號(GCLK1)到第一掃描線驅動器電路5302。時序控制電路5305供應例如第二掃描線驅動器電路起始信號(GSP2,亦稱作起始脈衝)及掃描線驅動器電路時脈信號(GCLK2)到第二掃描線驅動器電路5303。時序控制電路5305供應信號線驅動器電路起始信號(SSP)、信號線驅動器電路時脈信號(SCLK)、視頻信號資料(DATA,亦檢稱作視頻信號)、及鎖定信號(LAT)到信號線驅動器電路5304。需注意的是,各個時脈信號可以是相位被移動之複數個時脈信號,或者可與藉由顛倒時脈信號所獲得之反向時脈信號(CKB)一起被供應。需注意的是,可去除第一掃描線驅動器電路5302和第二掃描線驅動器電路5303的其中之一。
圖12B圖解具有低驅動頻率的電路(如、第一掃描線驅動器電路5302和第二掃描線驅動器電路5303)係形成 在與像素部5301相同的基板5300上,及信號線驅動器電路5304係形成在與像素部5301不同的基板上之結構。利用此結構,形成在基板5300上之驅動器電路係可使用具有場效遷移率比使用單晶半導體所形成的電晶體之場效遷移率低的薄膜電晶體來形成。如此,可達成顯示裝置的尺寸增加、成本降低、產量提高等。
實施例1至5所說明之薄膜電晶體為n通道TFT。圖13A及13B圖解使用n通道TFT所形成之信號線驅動器電路的結構和操作之例子。
信號線驅動器電路包括移位暫存器5601和交換電路5602。交換電路5602包括複數個交換電路5602_1至5602_N(N為自然數)。交換電路5602_1至5602_N各個包括複數個薄膜電晶體5603_1至5603_k(k為自然數)。說明薄膜電晶體5603_1至5603_k為n通道TFT之例子。
採用交換電路5602_1作為例子來說明信號線驅動器電路中的連接關係。薄膜電晶體5603_1至5603_k的第一終端分別連接到配線5604_1至5604_k。薄膜電晶體5603_1至5603_k的第二終端分別連接到信號線S1至Sk。薄膜電晶體5603_1至5603_k的閘極連接到配線5605_1。
移位暫存器5601具有連續輸出H位準信號(亦稱作H信號或高供電電位位準之信號)到配線5605_1至5605_N以及連續選擇交換電路5602_1至5602_N之功 能。
交換電路5602_1具有控制配線5604_1至5604_k和信號線S1至Sk之間的導電狀態(第一終端和第二終端之間的電連續性)之功能,即、控制配線5604_1至5604_k的電位是否供應到信號線S1至Sk之功能。以此方式,交換電路5602_1充作選擇器。另外,薄膜電晶體5603_1至5603_k各個具有控制配線5604_1至5604_k和信號線S1至Sk之間的導電狀態之功能,即、供應配線5604_1至5604_k的電位到信號線S1至Sk之功能。以此方式,薄膜電晶體5603_1至5603_k的每一個充作開關。
需注意的是,視頻信號資料(DATA)被輸入到配線5604_1至5604_k。在許多例子中,視頻信號資料(DATA)為對應於影像信號或影像資料之類比信號。
接著,參考圖13B的時序圖來說明圖13A中之信號線驅動器電路的操作。圖13B圖解信號Sout_1至Sout_N和信號Vdata_1至Vdata_k的例子。信號Sout_1至Sout_N為來自移位暫存器5601的輸出信號之例子,及信號Vdata_1至Vdata_k為輸入到配線5604_1至5604_k的信號之例子。需注意的是,在顯示裝置中,信號線驅動器電路的一操作週期對應於一閘極選擇週期。例如,一閘極選擇週期被分成週期T1至TN。週期T1至TN的每一個為視頻信號資料(DATA)被寫入到選定列中之像素的週期。
需注意的是,有關此實施例的圖式等所示之結構,在 一些例子中,為了簡化誇大信號波形等的失真。如此,尺度並不一定侷限於所圖示者。
在週期T1至TN中,移位暫存器5601連續輸出H位準信號到配線5605_1至5605_N。例如,在週期T1中,移位暫存器5601輸出H位準信號到配線5605_1。然後,薄膜電晶體5603_1至5603_k被打開,使得配線5604_1至5604_k和信號線S1至Sk變成導電。在此例中,Data(S1)至Data(Sk)分別被輸入到配線5604_1至5604_k。經由薄膜電晶體5603_1至5603_k,將Data(S1)至Data(Sk)分別輸入到第一至第k行之選定列中的像素。如此,在週期T1至TN中,以k行,將視頻信號資料(DATA)連續寫入到選定列中的像素。
如上述,藉由以複數個行將視頻信號資料(DATA)寫入到像素,可降低視頻信號資料(DATA)的數目和配線的數目。因此,可降低到外部電路之連接數目。藉由以複數個行寫入視頻信號到像素,可延長寫入時間,及可防止視頻信號的不充分寫入。
需注意的是,作為移位暫存器5601和交換電路5602,可使用包括實施例1至5的任一個所說明之薄膜電晶體的電路。
參考圖14A至14C和圖15A及15B來說明用於掃描線驅動器電路及/或信號線驅動器電路的部分之移位暫存器的一模式。
掃描線驅動器電路包括移位暫存器。在一些例子中, 掃描線驅動器電路亦可包括位準移動器、緩衝器等。在掃描線驅動器電路中,時脈信號(CLK)和起始脈衝信號(SP)被輸入到移位暫存器,然後產生選擇信號。在緩衝器中緩衝和放大所產生的選擇信號,及最後的信號被供應到對應的掃描線。一線路的像素中之電晶體的閘極電極連接到掃描線。因為必須突然打開一線路的像素中之電晶體,所以使用可供應大量電流之緩衝器。
移位暫存器包括第一至第N脈衝輸出電路10_1至10_N(N為3或更大的自然數)(見圖14A)。在圖14A所示之移位暫存器的第一至第N脈衝輸出電路10_1至10_N中供應來自第一配線11的第一時脈信號CK1、來自第二配線12的第二時脈信號CK2、來自第三配線13的第三時脈信號CK3、及來自第四配線14的第四時脈信號CK4。此外,來自第五配線15的起始脈衝SP1(第一起始脈衝)被輸入到第一脈衝輸出電路10_1。另外,在第二或隨後階段中,來自先前階段之脈衝輸出電路10_(n-1)的信號(亦稱作先前階段信號OUT(n-1))被輸入到第n脈衝輸出電路10_n(n為2或更大及N或更小的自然數)。來自在第一脈衝輸出電路10_1之後的兩階段之第三脈衝輸出電路10_3的信號被輸入到第一脈衝輸出電路10_1。同樣地,在第二或隨後階段中,來自在第n脈衝輸出電路10_n之後的兩階段之第(n+2)脈衝輸出電路10_(n+2)的信號(亦稱作隨後階段信號OUT(n+2))被輸入到第n脈衝輸出電路10_n。因此,各自階段中的脈 衝輸出電路輸出第一輸出信號(OUT(1)(SR)至OUT(N)(SR)),其輸入到先前及/或隨後階段中的脈衝輸出電路;及第二輸出信號(OUT(1)至OUT(N)),其輸入到其他電路等。需注意的是,如圖14A所示,因為隨後階段信號OUT(n+2)未被輸入到移位暫存器的最後兩階段,所以例如可將第二起始脈衝SP2和第三起始脈衝SP3分開輸入到移位暫存器的最後兩階段。
需注意的是,時脈信號(CK)為以規律間距在H位準信號和L位準信號(亦稱作L信號或低供電電位位準的信號)之間振盪的信號。此處,連續以1/4循環來延遲第一至第四時脈信號CK1至CK4(即、它們彼此90°不同相)。在此實施例中,藉由使用第一至第四時脈信號CK1至CK4,執行脈衝輸出電路的驅動之控制等。根據輸入信號之驅動器電路,時脈信號亦被稱作GCK或SCK;然而,此處,使用CK作為時脈信號來進行說明。
圖14B為圖14A所示之脈衝輸出電路10_1至10_N的其中之一。第一輸入終端21、第二輸入終端22、及第三輸入終端23電連接到第一至第四配線11至14的任一個。例如,在圖14A中,第一脈衝輸出電路10_1的第一輸入終端21電連接到第一配線11、第一脈衝輸出電路10_1的第二輸入終端22電連接到第二配線12、及第一脈衝輸出電路10_1的第三輸入終端23電連接到第三配線13。此外,第二脈衝輸出電路10_2的第一輸入終端21電連接到第二配線12、第二脈衝輸出電路10_2的第二輸入 終端22電連接到第三配線13、及第二脈衝輸出電路10_2的第三輸入終端23電連接到第四配線14。
第一至第N脈衝輸出電路10_1至10_N的每一個包括第一輸入終端21、第二輸入終端22、第三輸入終端23、第四輸入終端24、第五輸入終端25、第一輸出終端26、及第二輸出終端27(見圖14B)。在第一脈衝輸出電路10_1中,第一時脈信號CK1被輸入到第一輸入終端21;第二時脈信號CK2被輸入到第二輸入終端22;第三時脈信號CK3被輸入到第三輸入終端23;起始脈衝被輸入到第四輸入終端24;隨後階段信號OUT(3)被輸入到第五輸入終端25;從第一輸出終端26輸出第一輸出信號OUT(1)(SR);及從第二輸出終端27輸出第二輸出信號OUT(1)。
除了具有三個終端之薄膜電晶體(TFT)之外,上述實施例所說明之具有四個終端的薄膜電晶體可被用於第一至第N脈衝輸出電路10_1至10_N的每一個。需注意的是,在此說明書中,當薄膜電晶體包括具有半導體層在其間之兩閘極電極時,位在半導體層下方之閘極電極亦被稱作下閘極電極,而位在半導體層上方之閘極電極亦被稱作上閘極電極。
當氧化物半導體被用於包括薄膜電晶體的通道形成區之半導體層時,依據製造處理,在一些例子中臨界電壓在負或正方向上移動。如此,氧化物半導體被用於包括通道形成區之半導體層的薄膜電晶體具有可控制臨界電壓之結 構較佳。可藉由控制上閘極電極及/或下閘極電極的電位,將具有四個終端之薄膜電晶體的臨界電壓控制成想要的值。
接著,參考圖14C說明圖14B所示之脈衝輸出電路的特有電路結構之例子。
圖14C所示之脈衝輸出電路包括第一至第十三電晶體31至43。除了第一至第五輸入終端21至25之外,從供應第一高供電電位VDD之供電線51、供應第二高供電電位VCC之供電線52、及供應低供電電位VSS之供電線53供應信號或供電電位到第一至第十三電晶體31至43。經由第一輸出終端26及第二輸出終端27輸出信號等。此處,圖14C的供電線之供電電位被設定,使得第一供電電位VDD高於或等於第二供電電位VCC,及第二供電電位VCC高於第三供電電位VSS。雖然第一至第四時脈信號CK1至CK4為以規律間距在H位準信號和L位準信號之間振盪的信號,但是當時脈信號在H位準時電位是VDD,及當時脈信號在L位準時電位是VSS。當供電線51的電位VDD被設定成高於供電線52的電位VCC時,可降低施加到電晶體的閘極電極之電位,卻不會對操作產生不利影響,藉以可降低電晶體的臨界電壓之位移和可抑制退化。需注意的是,具有四個終端之薄膜電晶體被用於第一至第十三電晶體31至43之中的第一電晶體31和第六至第九電晶體36至39較佳。第一電晶體31和第六至第九電晶體36至39需要藉由閘極電極的控制信號,來切 換連接到源極或汲極之電極的其中之一的各個節點之電位。藉由快速回應有關輸入到閘極電極的控制信號(on(開)電流的陡峭上升),第一電晶體31和第六至第九電晶體36至39可進一步降低脈衝輸出電路的故障。因此,當使用具有四個終端之薄膜電晶體時,可控制臨界電壓,及可進一步降低脈衝輸出電路的故障。
在圖14C中,第一電晶體31的第一終端電連接到供電線51,第一電晶體31的第二終端電連接到第九電晶體39的第一終端,及第一電晶體31的閘極電極(下閘極電極和上閘極電極)電連接到第四輸入終端24。第二電晶體32的第一終端電連接到供電線53,第二電晶體32的第二終端電連接到第九電晶體39的第一終端,及第二電晶體32的閘極電極電連接到第四電晶體34的閘極電極。第三電晶體33的第一終端電連接到第一輸入終端21,及第三電晶體33的第二終端電連接到第一輸出終端26。第四電晶體34的第一終端電連接到供電線53,及第四電晶體34的第二終端電連接到第一輸出終端26。第五電晶體35的第一終端電連接到供電線53,第五電晶體35的第二終端電連接到第二電晶體32的閘極電極和第四電晶體34的閘極電極,及第五電晶體35的閘極電極電連接到第四輸入終端24。第六電晶體36的第一終端電連接到供電線52,第六電晶體36的第二終端電連接到第二電晶體32的閘極電極和第四電晶體34的閘極電極,及第六電晶體36的閘極電極(下閘極電極和上閘極電極)電連接到第五輸 入終端25。第七電晶體37的第一終端電連接到供電線52,第七電晶體37的第二終端電連接到第八電晶體38的第二終端,及第七電晶體37的閘極電極(下閘極電極和上閘極電極)電連接到第三輸入終端23。第八電晶體38的第一終端電連接到第二電晶體32的閘極電極和第四電晶體34的閘極電極,及第八電晶體38的閘極電極(下閘極電極和上閘極電極)電連接到第二輸入終端22。第九電晶體39的第一終端電連接到第一電晶體31的第二終端和第二電晶體32的第二終端,第九電晶體39的第二終端電連接到第三電晶體33的閘極電極和第十電晶體40的閘極電極,及第九電晶體39的閘極電極(下閘極電極和上閘極電極)電連接到電連接到供電線52。第十電晶體40的第一終端電連接到第一輸入終端21,第十電晶體40的第二終端電連接到第二輸出終端27,及第十電晶體40的閘極電極電連接到第九電晶體39的第二終端。第十一電晶體41的第一終端電連接到供電線53,第十一電晶體41的第二終端電連接到第二輸出終端27,及第十一電晶體41的閘極電極電連接到第二電晶體32的閘極電極和第四電晶體34的閘極電極。第十二電晶體42的第一終端電連接到供電線53,第十二電晶體42的第二終端電連接到第二輸出終端27,及第十二電晶體42的閘極電極電連接到第七電晶體37的閘極電極(下閘極電極和上閘極電極)。第十三電晶體43的第一終端電連接到供電線53,第十三電晶體43的第二終端電連接到第一輸出終端26, 及第十三電晶體43的閘極電極電連接到第七電晶體37的閘極電極(下閘極電極和上閘極電極)。
在圖14C中,第三電晶體33的閘極電極、第十電晶體40的閘極電極、及第九電晶體39的第二終端之連接點被稱作節點A。此外,第二電晶體32的閘極電極、第四電晶體34的閘極電極、第五電晶體35的第二終端、第六電晶體36的第二終端、第八電晶體38的第一終端、及第十一電晶體41的閘極電極之連接點被稱作節點B
圖15A圖解當圖14C所示之脈衝輸出電路被使用作為第一脈衝輸出電路10_1時,輸入到第一至第五輸入終端21至25之信號,以及從第一輸出終端26及第二輸出終端27輸出之信號。
尤其是,第一時脈信號CK1被輸入到第一輸入終端21;第二時脈信號CK2被輸入到第二輸入終端22;第三時脈信號CK3被輸入到第三輸入終端23;起始脈衝(SP1)被輸入到第四輸入終端24;隨後階段信號OUT(3)被輸入到第五輸入終端25;從第一輸出終端26輸出第一輸出信號OUT(1)(SR);及從第二輸出終端27輸出第二輸出信號OUT(1)。
需注意的是,薄膜電晶體為具有閘極、汲極、和源極至少三終端之元件。另外,薄膜電晶體包括半導體,其中在與閘極重疊的區域中形成通道區,可控制閘極的電位來控制在汲極和源極之間流經通道區的電流量。此處,因為可依據薄膜電晶體的結構、操作條件等來改變薄膜電晶體 的源極和汲極,所以難以界定哪一個是源極還是汲極。因此,在一些例子中,充作源極或汲極之區域未被稱作源極或汲極。在此種例子中,源極和汲極的其中之一可被稱作第一終端,而其另一個可被稱作第二終端。
需注意的是,在圖14C及圖15A中,可額外設置藉由使節點A浮動來執行啟動程式操作之電容器。另外,為了保留節點B的電位,可額外設置具有電連接到節點B之一電極的電容器。
此處,圖15B圖解圖15A所示之包括複數個脈衝輸出電路的移位暫存器之時序圖。需注意的是,在移位暫存器為掃描線驅動器電路之例子中,圖15B的週期61對應於垂直折返週期,而圖15B的週期62對應於閘極選擇週期。
需注意的是,如圖15A所示,利用以第二供電電位VCC供應閘極之第九電晶體39,在啟動程式操作前後獲得下面所說明之有利點。
在沒有以第二供電電位VCC供應閘極的第九電晶體39之下,當節點A的電位由於啟動程式操作而升高時,第一薄膜電晶體31的第二終端之源極的電位增加到高於第一供電電位VDD的值。然後,第一電晶體31的第一終端(即、供電線51側上的終端)充作第一電晶體31的源極。因此,在第一電晶體31中,施加高偏壓,如此明顯的應力施加在閘極和源極之間以及閘極和汲極之間,如此會導致電晶體退化。因此,利用以第二供電電位VCC供 應閘極電極的第九電晶體39,雖然節點A的電位由於啟動程式操作而升高,但是同時可防止第一電晶體31的第二終端之電位增加。換言之,利用第九電晶體39,可降低施加在第一電晶體31的閘極和源極之間的負偏壓之位準。因此,利用此實施例的電路結構,可降低施加在第一電晶體31的閘極和源極之間的負偏壓之位準,使得可進一步遏止由於應力所導致之第一電晶體31的退化。
需注意的是,第九電晶體39被設置,使得第九電晶體39的第一終端和第二終端連接在第一電晶體31的第二終端和第三電晶體33的閘極之間。在移位暫存器包括此實施例的複數個脈衝輸出電路之例子中,可在具有比掃描線驅動器電路還多階段之信號線驅動器電路中去除第九電晶體39,如此有利於降低電晶體的數目。
當氧化物半導體用於第一至第十三電晶體31至43之半導體層的每一個時,可降低薄膜電晶體的off電流(關電流)量,可增加on電流(開電流)量和場效遷移率,及可減少退化率,藉以可降低電路的故障。另外,就由於施加高電位到閘極電極所導致之電晶體的退化率而言,包括氧化物半導體之電晶體比包括非晶矽的電晶體低。因此,甚至當第一供電電位VDD供應到供應第二供電電位VCC之供電線時,仍可執行類似操作,及可降低設置在電路之間的供電線數目,藉以可達成電路的尺寸降低。
需注意的是,甚至當連接關係被改變,使得經由第三輸入終端23供應到第七電晶體37的閘極電極(下閘極電 極和上閘極電極)之時脈信號為經由第二輸入終端22供應到第七電晶體37的閘極電極(下閘極電極和上閘極電極)之時脈信號;及經由第二輸入終端22供應到第八電晶體38的閘極電極(下閘極電極和上閘極電極)之時脈信號為經由第三輸入終端23供應到第八電晶體38的閘極電極(下閘極電極和上閘極電極)之時脈信號,仍可獲得類似效果。需注意的是,在圖15A所示之移位暫存器中,第七電晶體37和第八電晶體38兩者都開,第七電晶體37被關掉及第八電晶體38保持開著,然後第七電晶體37保持關掉狀態及第八電晶體38被關掉,藉以由於第二輸入終端22和第三輸入終端23的電位減少所導致之節點B的電位減少由於第七電晶體37的閘極電極之電位減少和第八電晶體38的閘極電極之電位減少而發生兩次。另一方面,在圖15A所示之移位暫存器中,第七電晶體37和第八電晶體38兩者都開,第七電晶體37保持開著及第八電晶體38被關掉,然後第七電晶體37被關掉及第八電晶體38保持關掉狀態,藉以由於第二輸入終端22和第三輸入終端23的電位減少所導致之節點B的電位減少能夠由於減少第八電晶體38的閘極電極之電位減少而降低成一次。因此,時脈信號CK3經由第三輸入終端23供應到第七電晶體37的閘極電極(下閘極電極和上閘極電極)以及時脈信號CK2經由第二輸入終端22供應到第八電晶體38的閘極電極(下閘極電極和上閘極電極)之連接關係較佳。那是因為可降低節點B的電位波動次數和可降低雜 訊。
以此方式,在第一輸出終端26的電位和第二輸出終端27的電位保持在L位準期間的週期中,H位準信號被規律地供應到節點B,因此可抑制脈衝輸出電路的故障。
此實施例可與其他實施例所說明的結構適當組合。
(實施例10)
此說明書所揭示之發光裝置可被應用到各種電子裝置(包括娛樂機)。電子裝置的例子為電視機(亦稱作電視或電視接收器)、電腦的監視器等、諸如數位相機或數位視頻相機等相機、數位相框、行動電話(亦稱作蜂巢式電話或行動電話裝置)、可攜式遊戲控制台、可攜式資訊終端、聲頻再生裝置諸如柏青哥機等大型遊戲機等等。
圖23A為行動電話1100圖。行動電話1100被設置有結合在外殼1101中之顯示部1102、操作按鈕1103、外部連接埠1104、揚聲器1105、麥克風1106等。
當以手指等觸碰圖23A所示之顯示部1102時,可將資料輸入到行動電話1100。另外,可藉由以手指等觸碰顯示部1102來執行諸如打電話和寫正文等操作。
具有顯示部1102的主要三種螢幕模式。第一模式為主要用於顯示影像之顯示模式。第二模式為主要用於輸入諸如正文等資料之輸入模式。第三模式為組合顯示模式和輸入模式的兩模式之顯示及輸入模式。
例如,在打電話或寫正文的例子中,為顯示部1102 選擇主要用以輸入正文之輸入模式,使得可輸入顯示在螢幕上之字體。在此例中,在顯示部1102的幾乎整個螢幕上顯示鍵盤或數字按鈕較佳。
當包括諸如迴轉儀或加速度感測器等用以感測傾斜的感測器之偵測裝置設置在行動電話1100內時,顯示部1102的螢幕上之顯示可藉由決定行動電話1100的方向來自動切換(無論行動電話1100是為了風景模式或者肖像模式而水平還是垂直置放)。
可藉由觸碰顯示部1102或操作外殼1101的操作按鈕1103來切換螢幕模式。另一選擇是,螢幕模式係可依據顯示在顯示部1102上之影像種類來切換。例如,當顯示在顯示部上的影像之信號為移動影像資料的信號時,螢幕模式被切換到顯示模式。當信號為正文資料的信號時,螢幕模式被切換到輸入模式。
另外,在輸入模式中,當某一段週期未執行藉由觸碰顯示部1102的輸入時,而同時在由顯示部1102中的光學感測器所偵測到的信號被偵測到,螢幕模式可被控制,以從輸入模式改變到顯示模式。
顯示部1102可充作影像感測器。例如,當以手掌或手指觸碰顯示部1102時取得掌印、指印的影像,藉以可執行個人識別。另外,藉由在顯示部設置發出近紅外線光之背光或感測光源,可取得手指靜脈、手掌靜脈等的影像。
實施例1至9的任一個所說明之發光裝置被用於顯示 部1102,藉以能夠增加可靠性。
圖23B圖解可攜式資訊終端的例子。例子圖解在圖23B之可攜式資訊終端可具有複數個功能。例如,除了電話功能之外,此種可攜式資訊終端可具有藉由結合電腦來處理各種資料段之功能。
圖23B所示之可攜式資訊終端具有外殼1800及外殼1801。外殼1801包括顯示面板1802、揚聲器1803、麥克風1804、定位裝置1806、相機透鏡1807、外部連接終端1808等。外殼1800包括鍵盤1810、外部記憶體插槽1811等。此外,天線結合在外殼1800或1801中。
顯示面板1802被設置有觸碰面板。圖23B的短劃線圖解被顯示作影像之複數個操作鍵1805。
另外,除了上述結構之外,可結合無接觸IC晶片、小型記憶體裝置等。
本發明的發光裝置可被用於顯示面板1802,及依據可應用模式來適當改變顯示的方向。另外,相機透鏡1807被設置在與顯示面板1802相同表面上,如此其可被使用作為視頻電話。揚聲器1803和麥克風1804可被用於視頻電話打電話、記錄、及播放聲音等以及語音呼叫。而且,如圖23B所示一般發展它們之狀態中的外殼1800及1801可滑動,使得將其中之一重疊在另一個上;因此,可降低可攜式資訊終端的尺寸,如此使可攜式資訊終端適於攜帶。
外部連接終端1808可連接到AC配接器和諸如USB 纜線等各種類型的纜線,及能夠充電和與個人電腦的資料通訊。而且,儲存媒體可插入到外部記憶體插槽1811,使得可儲存及可移動大量資料。
另外,除了上述功能之外,還可提供紅外線通訊功能、電視接收功能等。
圖24A圖解電視機9600。在電視機9600中,顯示部9603結合在外殼9601中。顯示部9603可顯示影像。此處,外殼9601係由底座9605支撐著。
可以外殼9601的操作開關或分開的遙控器9610操作電視機9600。可以遙控器9610的操作鍵9609控制頻道和音量,使得可控制顯示在顯示部9603上之影像。而且,遙控器9610可被設置有顯示部9607,用以顯示從遙控器9610輸出的資料。
需注意的是,電視機9600被設置有接收器、數據機等。藉由使用接收器,可接收一般電視廣播。而且,當透過數據機以電線或不以電線將顯示裝置連接到通訊網路時,可執行單向(從發送器到接收器)或雙向(在發送器和接收器之間或接收器之間)資訊通訊。
實施例1至9的任一個所說明之發光裝置被用於顯示部9603,藉以能夠增加可靠性。
圖24B圖解數位相框9700。例如,在數位相框9700中,顯示部9703結合在外殼9701中。顯示部9703可顯示各種影像。例如,顯示部9703可顯示以數位相機等所拍攝之影像的資料,及充作一般相框。
實施例1至9的任一個所說明之發光裝置被用於顯示部9703,藉以能夠增加可靠性。
需注意的是,數位相框9700被設置有操作部、外部連接終端(USB終端、能夠連接到諸如USB纜線等各種纜線之終端等)、記錄媒體插入部等。雖然這些組件可設置在設置顯示部的表面上,但是就數位相框9700的設計而言,將它們設置在側表面或背表面上較佳。例如,儲存以數位相機所拍攝之影像的資料之記憶體被插入於數位相框的記錄媒體插入部,藉以影像資料可被轉移,然後顯示於顯示部9703上。
數位相框9700可被組配成無線傳送和接收資料。可利用以無線轉移想要的影像資料來顯示之結構。
圖25為可攜式遊戲機,及由以接合部9893連接之外殼9881和外殼9891的兩外殼所構成,使得可攜式遊戲機可被打開或折疊。顯示部9882和顯示部9883可分別結合在外殼9881及外殼9891中。
實施例1至9的任一個所說明之發光裝置被用於顯示部9882及9883,藉以能夠增加可靠性。
圖25所示之可攜式遊戲機被設置有揚聲器部9884、記錄媒體插入部9886、LED燈9890、輸入機構(操作鍵9885、連接終端9887、感測器9888(具有測量力、位移、位置、速度、加速度、角速度、旋轉數目、距離、光、液體、磁性、溫度、化學物質、聲音、時間、硬度、電場、電流、電壓、電力、輻射線、流率、濕度、梯度、 振動、氣味、或紅外線之功能)、及麥克風9889等)。無須說,可攜式遊戲機的結構並不侷限於上述,而可利用被設置有至少此說明書所揭示的半導體裝置之其他結構。可攜式遊戲機可適當包括其他配件。圖25所示之可攜式遊戲機具有閱讀儲存在記憶媒體中的程式或資料以將其顯示在顯示部上之功能,及經由無線通訊與另一可攜式遊戲機分享資訊之功能。需注意的是,圖25所示之可攜式遊戲機的功能並不侷限於上述,及可攜式遊戲機可具有各種功能。
圖26為根據上述實施例所形成之發光裝置被使用作為室內照明裝置3001之例子。因為上述實施例所說明的發光裝置可增加面積,所以可使用發光裝置作為具有大面積的照明裝置。另外,實施例2所說明的發光裝置可被使用桌燈3000。需注意的是,照明器具在其種類中包括天頂燈、壁燈、用於車內的照明、緊急出口燈等。
如上述,實施例1至9的任一個所說明之發光裝置可被用於諸如上述者等各種電子裝置的顯示面板中,如此可設置具有高度可靠性之電子裝置。
此申請案係依據日本專利局於2009年9月4日所發表之日本專利申請案序號2009-204972,藉以併入其全文做為參考。

Claims (10)

  1. 一種發光裝置,包含:基板;第一導電層,其在該基板上;第一氧化物絕緣層,其在該第一導電層上;氧化物半導體層,其在該第一氧化物絕緣層上;第二氧化物絕緣層,其在該氧化物半導體層上;第二導電層,其在該第二氧化物絕緣層上;第三導電層與第四導電層,其電連接到該氧化物半導體層;濾色器層,其在該第二導電層上;絕緣層,其在該濾色器層上;以及發光元件,其在該絕緣層上;其中該發光元件包含發光層,其中該第一導電層與該第二導電層以該氧化物半導體層夾置於其間而彼此重疊,其中相同電位被施加至該第一導電層與該第二導電層上,其中該第一導電層、該第二導電層、該第三導電層及該第四導電層之各者包含鈦,以及其中該絕緣層組態以降低該濾色器層的粗糙。
  2. 根據申請專利範圍第1項之發光裝置,其中該氧化物半導體層包含銦、鎵及鋅。
  3. 根據申請專利範圍第1項之發光裝置,其中該氧化物半導體層包含銦、錫及鋅。
  4. 根據申請專利範圍第1項之發光裝置,其中該氧化物半導體層包含在氧過量狀態中的一區域。
  5. 根據申請專利範圍第1項之發光裝置,其中該第一導電層、該第二導電層、該第三導電層與該第四導電層之各者含有鉬。
  6. 根據申請專利範圍第1項之發光裝置,其中各個該第三導電層與該第四導電層係組態為源極電極或汲極電極。
  7. 根據申請專利範圍第1項之發光裝置,其中該發光元件之放射顏色為白色。
  8. 根據申請專利範圍第1項之發光裝置,其中該發光元件包含第一發光單元及第二發光單元,及其中電荷產生層係設置於該第一發光單元及該第二發光單元之間。
  9. 根據申請專利範圍第1項之發光裝置,其中該發光元件包含第一發光單元及第二發光單元,其中該第一發光單元之放射顏色為藍色,以及其中該第二發光單元之放射顏色為黃色。
  10. 根據申請專利範圍第1項之發光裝置,其中該濾色器層與該發光元件之各者係包括於顯示部中。
TW105129138A 2009-09-04 2010-09-01 發光裝置及其製造方法 TWI623044B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2009-204972 2009-09-04
JP2009204972 2009-09-04

Publications (2)

Publication Number Publication Date
TW201709350A TW201709350A (zh) 2017-03-01
TWI623044B true TWI623044B (zh) 2018-05-01

Family

ID=43649203

Family Applications (7)

Application Number Title Priority Date Filing Date
TW109100198A TWI756608B (zh) 2009-09-04 2010-09-01 發光裝置及其製造方法
TW108120329A TWI707405B (zh) 2009-09-04 2010-09-01 發光裝置及其製造方法
TW105129138A TWI623044B (zh) 2009-09-04 2010-09-01 發光裝置及其製造方法
TW107104775A TWI670774B (zh) 2009-09-04 2010-09-01 發光裝置及其製造方法
TW111106087A TWI799146B (zh) 2009-09-04 2010-09-01 發光裝置及其製造方法
TW099129491A TWI517258B (zh) 2009-09-04 2010-09-01 發光裝置及其製造方法
TW104134876A TWI562246B (en) 2009-09-04 2010-09-01 Light-emitting device and method for manufacturing the same

Family Applications Before (2)

Application Number Title Priority Date Filing Date
TW109100198A TWI756608B (zh) 2009-09-04 2010-09-01 發光裝置及其製造方法
TW108120329A TWI707405B (zh) 2009-09-04 2010-09-01 發光裝置及其製造方法

Family Applications After (4)

Application Number Title Priority Date Filing Date
TW107104775A TWI670774B (zh) 2009-09-04 2010-09-01 發光裝置及其製造方法
TW111106087A TWI799146B (zh) 2009-09-04 2010-09-01 發光裝置及其製造方法
TW099129491A TWI517258B (zh) 2009-09-04 2010-09-01 發光裝置及其製造方法
TW104134876A TWI562246B (en) 2009-09-04 2010-09-01 Light-emitting device and method for manufacturing the same

Country Status (6)

Country Link
US (7) US8502225B2 (zh)
JP (10) JP5292372B2 (zh)
KR (9) KR101851926B1 (zh)
CN (2) CN102498570B (zh)
TW (7) TWI756608B (zh)
WO (1) WO2011027661A1 (zh)

Families Citing this family (71)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101592013B1 (ko) * 2008-10-13 2016-02-05 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
KR101851926B1 (ko) 2009-09-04 2018-04-25 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광 장치 및 발광 장치를 제작하기 위한 방법
WO2011027676A1 (en) 2009-09-04 2011-03-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
WO2011027701A1 (en) * 2009-09-04 2011-03-10 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device and method for manufacturing the same
KR102618171B1 (ko) 2009-09-16 2023-12-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광 장치 및 이의 제조 방법
WO2011043164A1 (en) 2009-10-09 2011-04-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the semiconductor device
KR101820972B1 (ko) 2009-10-09 2018-01-22 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
WO2011052366A1 (en) 2009-10-30 2011-05-05 Semiconductor Energy Laboratory Co., Ltd. Voltage regulator circuit
WO2011055668A1 (en) * 2009-11-06 2011-05-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR102378013B1 (ko) 2009-11-06 2022-03-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제작 방법
WO2011055645A1 (en) * 2009-11-06 2011-05-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR101844972B1 (ko) 2009-11-27 2018-04-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제작방법
KR101523358B1 (ko) 2009-12-04 2015-05-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
US8879010B2 (en) * 2010-01-24 2014-11-04 Semiconductor Energy Laboratory Co., Ltd. Display device
CN103081092B (zh) 2010-08-27 2016-11-09 株式会社半导体能源研究所 存储器件及半导体器件
JP2012163651A (ja) * 2011-02-04 2012-08-30 Sony Corp 有機el表示装置及び電子機器
FR2975213B1 (fr) * 2011-05-10 2013-05-10 Trixell Sas Dispositif d'adressage de lignes d'un circuit de commande pour matrice active de detection
JP4982620B1 (ja) * 2011-07-29 2012-07-25 富士フイルム株式会社 電界効果型トランジスタの製造方法、並びに、電界効果型トランジスタ、表示装置、イメージセンサ及びx線センサ
JP6099336B2 (ja) 2011-09-14 2017-03-22 株式会社半導体エネルギー研究所 発光装置
JP5832399B2 (ja) 2011-09-16 2015-12-16 株式会社半導体エネルギー研究所 発光装置
JP2013093565A (ja) * 2011-10-07 2013-05-16 Semiconductor Energy Lab Co Ltd 半導体装置
JP5899237B2 (ja) * 2011-11-18 2016-04-06 シャープ株式会社 半導体装置、表示装置、ならびに半導体装置の製造方法
KR101339000B1 (ko) * 2011-12-14 2013-12-09 엘지디스플레이 주식회사 유기전계발광 표시소자 및 그 제조방법
US9419146B2 (en) * 2012-01-26 2016-08-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
KR101451403B1 (ko) * 2012-06-26 2014-10-23 엘지디스플레이 주식회사 금속 산화물 반도체를 포함하는 박막 트랜지스터 기판 및 그 제조 방법
KR102343715B1 (ko) 2012-07-20 2021-12-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제조 방법
JP2014045175A (ja) 2012-08-02 2014-03-13 Semiconductor Energy Lab Co Ltd 半導体装置
KR101988241B1 (ko) * 2012-10-04 2019-06-12 도레이 카부시키가이샤 도전 패턴의 제조 방법
KR20140088810A (ko) * 2013-01-03 2014-07-11 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
CN103151368A (zh) * 2013-02-05 2013-06-12 京东方科技集团股份有限公司 一种阵列基板及oled显示装置
CN103309108B (zh) 2013-05-30 2016-02-10 京东方科技集团股份有限公司 阵列基板及其制造方法、显示装置
JP6125017B2 (ja) * 2013-08-07 2017-05-10 シャープ株式会社 X線イメージセンサー用基板
JP6426402B2 (ja) * 2013-08-30 2018-11-21 株式会社半導体エネルギー研究所 表示装置
KR102294507B1 (ko) * 2013-09-06 2021-08-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP6570825B2 (ja) 2013-12-12 2019-09-04 株式会社半導体エネルギー研究所 電子機器
JP6506545B2 (ja) * 2013-12-27 2019-04-24 株式会社半導体エネルギー研究所 半導体装置
US9887291B2 (en) * 2014-03-19 2018-02-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device including the semiconductor device, display module including the display device, and electronic device including the semiconductor device, the display device, or the display module
JP6722980B2 (ja) 2014-05-09 2020-07-15 株式会社半導体エネルギー研究所 表示装置および発光装置、並びに電子機器
US9705004B2 (en) * 2014-08-01 2017-07-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US10043847B2 (en) * 2014-08-26 2018-08-07 Gingy Technology Inc. Image capturing module and electrical apparatus
KR102295221B1 (ko) * 2014-12-26 2021-09-01 삼성디스플레이 주식회사 게이트 구동회로 및 이를 포함하는 표시장치
CN104701350B (zh) * 2015-03-03 2017-03-01 京东方科技集团股份有限公司 电极及其制作方法、阵列基板及其制作方法
JP2017010000A (ja) 2015-04-13 2017-01-12 株式会社半導体エネルギー研究所 表示装置
CN113419386A (zh) * 2015-04-13 2021-09-21 株式会社半导体能源研究所 显示面板、数据处理器及显示面板的制造方法
US9666655B2 (en) 2015-05-05 2017-05-30 Semiconductor Energy Laboratory Co., Ltd. Display device
KR102402759B1 (ko) * 2015-05-29 2022-05-31 삼성디스플레이 주식회사 플렉서블 표시 장치 및 이의 제조 방법
US11189736B2 (en) * 2015-07-24 2021-11-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
CN105138163B (zh) * 2015-07-30 2018-01-12 京东方科技集团股份有限公司 一种有机电致发光触控显示面板、其制备方法及显示装置
JP2017096998A (ja) * 2015-11-18 2017-06-01 株式会社ジャパンディスプレイ 表示装置
SG10201701689UA (en) 2016-03-18 2017-10-30 Semiconductor Energy Lab Semiconductor device, semiconductor wafer, and electronic device
JP6725335B2 (ja) 2016-06-20 2020-07-15 株式会社ジャパンディスプレイ 半導体装置
KR102620013B1 (ko) * 2016-07-01 2024-01-02 삼성디스플레이 주식회사 유기 발광 표시 장치 및 유기 발광 표시 장치의 제조방법
US10403204B2 (en) 2016-07-12 2019-09-03 Semiconductor Energy Laboratory Co., Ltd. Display device, display module, electronic device, and method for driving display device
CN107622224A (zh) * 2016-07-17 2018-01-23 金佶科技股份有限公司 指纹识别模块以及指纹识别方法
JP2018106101A (ja) * 2016-12-28 2018-07-05 株式会社ジャパンディスプレイ 表示装置
CN107369716B (zh) * 2017-07-17 2021-02-12 京东方科技集团股份有限公司 薄膜晶体管及制作方法、显示装置
JP6905421B2 (ja) * 2017-08-28 2021-07-21 株式会社ジャパンディスプレイ 表示装置
JP6957310B2 (ja) * 2017-10-24 2021-11-02 東京エレクトロン株式会社 半導体装置およびcmosトランジスタ
CN108171179A (zh) * 2017-12-30 2018-06-15 深圳信炜科技有限公司 感光电路、感光装置及电子设备
CN108224148B (zh) * 2018-01-04 2023-04-18 京东方科技集团股份有限公司 一种oled照明面板及其驱动方法,照明装置
CN108215513B (zh) * 2018-02-05 2019-06-21 杭州旗捷科技有限公司 可变阈值的反馈电路、耗材芯片、耗材
TWI662353B (zh) 2018-07-13 2019-06-11 松翰科技股份有限公司 光學影像感測模組
CN115509041A (zh) * 2018-11-26 2022-12-23 群创光电股份有限公司 电子装置
US11005495B1 (en) * 2019-04-11 2021-05-11 Senseeker Engineering, Inc. Charge transfer circuit for compact modulators
KR20210010771A (ko) * 2019-07-19 2021-01-28 삼성디스플레이 주식회사 표시 장치
CN111244289B (zh) * 2020-01-15 2022-09-30 重庆文理学院 一种ZnO薄膜为界面层的有机光伏器件的制备方法
KR102356658B1 (ko) * 2020-03-31 2022-01-26 포항공과대학교 산학협력단 3차원 회로 프린팅이 가능한 연신성 전극회로, 그를 이용한 스트레인 센서 및 그의 제조방법
JP2021192406A (ja) * 2020-06-05 2021-12-16 シャープ株式会社 アクティブマトリクス基板およびその製造方法
CN112530978B (zh) * 2020-12-01 2024-02-13 京东方科技集团股份有限公司 开关器件结构及其制备方法、薄膜晶体管膜层、显示面板
US11699391B2 (en) 2021-05-13 2023-07-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display apparatus, and electronic device
US20230024248A1 (en) * 2021-07-26 2023-01-26 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Array substrate and manufacturing method thereof, display panel

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070072439A1 (en) * 2005-09-29 2007-03-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof

Family Cites Families (268)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
US4615102A (en) 1984-05-01 1986-10-07 Fujitsu Limited Method of producing enhancement mode and depletion mode FETs
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63301565A (ja) 1987-05-30 1988-12-08 Matsushita Electric Ind Co Ltd 薄膜集積回路
JPH02156676A (ja) 1988-12-09 1990-06-15 Fuji Xerox Co Ltd 薄膜半導体装置
EP0445535B1 (en) * 1990-02-06 1995-02-01 Sel Semiconductor Energy Laboratory Co., Ltd. Method of forming an oxide film
JP2585118B2 (ja) 1990-02-06 1997-02-26 株式会社半導体エネルギー研究所 薄膜トランジスタの作製方法
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
JP2572003B2 (ja) * 1992-03-30 1997-01-16 三星電子株式会社 三次元マルチチャンネル構造を有する薄膜トランジスタの製造方法
TW232751B (en) 1992-10-09 1994-10-21 Semiconductor Energy Res Co Ltd Semiconductor device and method for forming the same
US5576556A (en) 1993-08-20 1996-11-19 Semiconductor Energy Laboratory Co., Ltd. Thin film semiconductor device with gate metal oxide and sidewall spacer
US6624477B1 (en) 1992-10-09 2003-09-23 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JPH06202156A (ja) * 1992-12-28 1994-07-22 Sharp Corp ドライバーモノリシック駆動素子
JP3479375B2 (ja) * 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
EP0820644B1 (en) 1995-08-03 2005-08-24 Koninklijke Philips Electronics N.V. Semiconductor device provided with transparent switching element
GB9520888D0 (en) * 1995-10-12 1995-12-13 Philips Electronics Nv Electronic devices comprising thin-film circuitry
US5847410A (en) 1995-11-24 1998-12-08 Semiconductor Energy Laboratory Co. Semiconductor electro-optical device
JP3625598B2 (ja) * 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JP3264364B2 (ja) * 1997-01-21 2002-03-11 シャープ株式会社 液晶表示装置の製造方法
JPH10290012A (ja) 1997-04-14 1998-10-27 Nec Corp アクティブマトリクス型液晶表示装置およびその製造方法
JP2001051292A (ja) * 1998-06-12 2001-02-23 Semiconductor Energy Lab Co Ltd 半導体装置および半導体表示装置
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
DE59912756D1 (de) * 1998-08-12 2005-12-15 Hammerstein Gmbh C Rob Sitzträgergestell eines Fahrzeugsitzes mit einem linken und einem rechten vorderen Stellarm
US6492190B2 (en) 1998-10-05 2002-12-10 Sony Corporation Method of producing electrooptical device and method of producing driving substrate for driving electrooptical device
JP2000111948A (ja) 1998-10-05 2000-04-21 Sony Corp 電気光学装置の製造方法及び電気光学装置用の駆動基板の製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) * 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
JP3107075B2 (ja) 1998-12-14 2000-11-06 日本電気株式会社 液晶表示装置
EP1049167A3 (en) 1999-04-30 2007-10-24 Sel Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
JP4115654B2 (ja) 1999-04-30 2008-07-09 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP4730994B2 (ja) 1999-06-04 2011-07-20 株式会社半導体エネルギー研究所 電気光学装置及びその作製方法並びに電子装置
TWI232595B (en) 1999-06-04 2005-05-11 Semiconductor Energy Lab Electroluminescence display device and electronic device
JP2001053283A (ja) * 1999-08-12 2001-02-23 Semiconductor Energy Lab Co Ltd 半導体装置及びその作製方法
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP2001284592A (ja) * 2000-03-29 2001-10-12 Sony Corp 薄膜半導体装置及びその駆動方法
US7633471B2 (en) * 2000-05-12 2009-12-15 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device and electric appliance
US6828587B2 (en) * 2000-06-19 2004-12-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
US6549071B1 (en) * 2000-09-12 2003-04-15 Silicon Laboratories, Inc. Power amplifier circuitry and method using an inductance coupled to power amplifier switching devices
KR20020038482A (ko) * 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) * 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP3716755B2 (ja) 2001-04-05 2005-11-16 株式会社日立製作所 アクティブマトリクス型表示装置
JP2003029293A (ja) 2001-07-13 2003-01-29 Minolta Co Ltd 積層型表示装置及びその製造方法
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
WO2003040441A1 (en) 2001-11-05 2003-05-15 Japan Science And Technology Agency Natural superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
JP4083486B2 (ja) * 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
JP2003271075A (ja) * 2002-03-13 2003-09-25 Toshiba Corp 表示装置
JP4069648B2 (ja) 2002-03-15 2008-04-02 カシオ計算機株式会社 半導体装置および表示駆動装置
CN1445821A (zh) * 2002-03-15 2003-10-01 三洋电机株式会社 ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法
JP2003273361A (ja) * 2002-03-15 2003-09-26 Sharp Corp 半導体装置およびその製造方法
JP2003280034A (ja) 2002-03-20 2003-10-02 Sharp Corp Tft基板およびそれを用いる液晶表示装置
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
JP2003309266A (ja) 2002-04-17 2003-10-31 Konica Minolta Holdings Inc 有機薄膜トランジスタ素子の製造方法
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) * 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) * 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
JP4723787B2 (ja) 2002-07-09 2011-07-13 シャープ株式会社 電界効果型トランジスタ、その製造方法及び画像表示装置
JP4651922B2 (ja) 2002-08-09 2011-03-16 株式会社半導体エネルギー研究所 El表示装置
US7081704B2 (en) 2002-08-09 2006-07-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
KR100870522B1 (ko) * 2002-09-17 2008-11-26 엘지디스플레이 주식회사 액정표시소자 및 그 제조방법
US7067843B2 (en) * 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
US6788567B2 (en) 2002-12-02 2004-09-07 Rohm Co., Ltd. Data holding device and data holding method
JP4251874B2 (ja) 2003-01-21 2009-04-08 三洋電機株式会社 エレクトロルミネッセンス表示装置
JP2004247533A (ja) * 2003-02-14 2004-09-02 Casio Comput Co Ltd アクティブマトリックスパネル
JP4314843B2 (ja) 2003-03-05 2009-08-19 カシオ計算機株式会社 画像読取装置及び個人認証システム
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP2004281087A (ja) * 2003-03-12 2004-10-07 Nippon Hoso Kyokai <Nhk> 有機elデバイスおよび有機elディスプレイ
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
KR20050000129A (ko) * 2003-06-23 2005-01-03 삼성전자주식회사 액정 표시 장치
JP4675584B2 (ja) 2003-06-30 2011-04-27 株式会社半導体エネルギー研究所 発光装置の駆動方法
US8552933B2 (en) * 2003-06-30 2013-10-08 Semiconductor Energy Laboratory Co., Ltd. Light emitting device and driving method of the same
JP4906106B2 (ja) * 2003-07-14 2012-03-28 株式会社半導体エネルギー研究所 発光装置
US8319219B2 (en) 2003-07-14 2012-11-27 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device
US7262463B2 (en) * 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
JP2005054862A (ja) * 2003-08-01 2005-03-03 Smc Corp アクチュエータ
US20050093435A1 (en) 2003-09-22 2005-05-05 Suh Min-Chul Full color organic light-emtting device having color modulation layer
US7230374B2 (en) 2003-09-22 2007-06-12 Samsung Sdi Co., Ltd. Full color organic light-emitting device having color modulation layer
KR20050029426A (ko) * 2003-09-22 2005-03-28 삼성에스디아이 주식회사 칼라필터층 또는 색변환층을 갖는 풀칼라 유기전계발광소자
US20080081105A1 (en) 2003-09-22 2008-04-03 Samsung Sdi Co., Ltd. Method of fabricating full color organic light-emtting device having color modulation layer using liti method
JP4877866B2 (ja) 2003-10-28 2012-02-15 株式会社半導体エネルギー研究所 半導体装置の作製方法
KR101030056B1 (ko) * 2003-11-14 2011-04-21 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정표시장치 제조방법
CN1906650B (zh) 2003-11-14 2012-05-09 株式会社半导体能源研究所 显示装置及其制造方法
JP4831954B2 (ja) 2003-11-14 2011-12-07 株式会社半導体エネルギー研究所 表示装置の作製方法
KR101019045B1 (ko) * 2003-11-25 2011-03-04 엘지디스플레이 주식회사 액정표시장치용 어레이기판과 그 제조방법
KR20110091797A (ko) 2003-11-28 2011-08-12 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광 장치
KR101090245B1 (ko) * 2003-12-10 2011-12-06 삼성전자주식회사 박막 트랜지스터 표시판
US7691685B2 (en) 2004-01-26 2010-04-06 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
KR101123751B1 (ko) 2004-01-26 2012-03-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 전자기기, 반도체장치 및 그의 제조방법
CN1914552A (zh) * 2004-01-26 2007-02-14 株式会社半导体能源研究所 电器、半导体装置及其制造方法
CN1998087B (zh) 2004-03-12 2014-12-31 独立行政法人科学技术振兴机构 非晶形氧化物和薄膜晶体管
US7145174B2 (en) * 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
US7642642B2 (en) * 2004-03-23 2010-01-05 Avago Technologies Wireless Ip (Singapore) Pte. Ltd. Microcap wafer bonding apparatus
JP4628004B2 (ja) * 2004-03-26 2011-02-09 株式会社半導体エネルギー研究所 薄膜トランジスタの作製方法
US7129634B2 (en) * 2004-04-07 2006-10-31 Eastman Kodak Company Color OLED with added color gamut pixels
US8581805B2 (en) * 2004-05-21 2013-11-12 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method thereof
US7491590B2 (en) 2004-05-28 2009-02-17 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing thin film transistor in display device
JP5089027B2 (ja) 2004-05-28 2012-12-05 株式会社半導体エネルギー研究所 半導体装置
KR101098343B1 (ko) * 2004-06-03 2011-12-26 삼성전자주식회사 전계발광표시장치, 색필터 패널 및 이의 제조 방법
US7211825B2 (en) * 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP4286738B2 (ja) 2004-07-14 2009-07-01 株式会社半導体エネルギー研究所 絶縁ゲイト型電界効果半導体装置の作製方法
JP2006100760A (ja) * 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
KR101217659B1 (ko) * 2004-09-03 2013-01-02 스탠리 일렉트릭 컴퍼니, 리미티드 El소자
US8350466B2 (en) 2004-09-17 2013-01-08 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method thereof
US7285501B2 (en) * 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
JP5152448B2 (ja) 2004-09-21 2013-02-27 カシオ計算機株式会社 画素駆動回路及び画像表示装置
US7298084B2 (en) * 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
US7791072B2 (en) * 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7863611B2 (en) * 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
US7829444B2 (en) * 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
US7453065B2 (en) * 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
WO2006051994A2 (en) * 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Light-emitting device
RU2399989C2 (ru) * 2004-11-10 2010-09-20 Кэнон Кабусики Кайся Аморфный оксид и полевой транзистор с его использованием
US7868326B2 (en) * 2004-11-10 2011-01-11 Canon Kabushiki Kaisha Field effect transistor
US8003449B2 (en) 2004-11-26 2011-08-23 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing a semiconductor device having a reverse staggered thin film transistor
JP2006202156A (ja) * 2005-01-21 2006-08-03 Seiko Epson Corp メモリーカードコネクタ
US7579224B2 (en) * 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI569441B (zh) * 2005-01-28 2017-02-01 半導體能源研究所股份有限公司 半導體裝置,電子裝置,和半導體裝置的製造方法
TWI412138B (zh) * 2005-01-28 2013-10-11 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
US7858451B2 (en) * 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) * 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) * 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) * 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
WO2006105077A2 (en) * 2005-03-28 2006-10-05 Massachusetts Institute Of Technology Low voltage thin film transistor with high-k dielectric material
US7645478B2 (en) * 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US7888702B2 (en) * 2005-04-15 2011-02-15 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method of the display device
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
KR20060125066A (ko) 2005-06-01 2006-12-06 삼성전자주식회사 개구율이 향상된 어레이 기판 및 이의 제조방법
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7402506B2 (en) * 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
TWI282249B (en) 2005-07-05 2007-06-01 Univision Technology Inc Color OLED device and fabrication method thereof
KR100711890B1 (ko) * 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) * 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP2007073705A (ja) * 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP5116225B2 (ja) * 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP4280736B2 (ja) * 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
KR100729043B1 (ko) 2005-09-14 2007-06-14 삼성에스디아이 주식회사 투명 박막 트랜지스터 및 그의 제조방법
JP5006598B2 (ja) 2005-09-16 2012-08-22 キヤノン株式会社 電界効果型トランジスタ
JP5078246B2 (ja) 2005-09-29 2012-11-21 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
JP5064747B2 (ja) 2005-09-29 2012-10-31 株式会社半導体エネルギー研究所 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法
JP5037808B2 (ja) * 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
JP5129473B2 (ja) 2005-11-15 2013-01-30 富士フイルム株式会社 放射線検出器
CN101577282A (zh) 2005-11-15 2009-11-11 株式会社半导体能源研究所 半导体器件及其制造方法
US7745798B2 (en) 2005-11-15 2010-06-29 Fujifilm Corporation Dual-phosphor flat panel radiation detector
JP5250929B2 (ja) 2005-11-30 2013-07-31 凸版印刷株式会社 トランジスタおよびその製造方法
EP2270583B1 (en) * 2005-12-05 2017-05-10 Semiconductor Energy Laboratory Co., Ltd. Transflective Liquid Crystal Display with a Horizontal Electric Field Configuration
KR100732849B1 (ko) 2005-12-21 2007-06-27 삼성에스디아이 주식회사 유기 발광 표시장치
KR100771607B1 (ko) 2005-12-21 2007-10-31 엘지전자 주식회사 유기 el 디스플레이
TWI292281B (en) * 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) * 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) * 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) * 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) * 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
JP5110803B2 (ja) 2006-03-17 2012-12-26 キヤノン株式会社 酸化物膜をチャネルに用いた電界効果型トランジスタ及びその製造方法
KR101230316B1 (ko) * 2006-03-21 2013-02-06 삼성디스플레이 주식회사 표시장치와 그 제조방법
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
JP2007286150A (ja) 2006-04-13 2007-11-01 Idemitsu Kosan Co Ltd 電気光学装置、並びに、電流制御用tft基板及びその製造方法
JP2007293073A (ja) * 2006-04-26 2007-11-08 Epson Imaging Devices Corp 電気光学装置の製造方法、電気光学装置および電子機器
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP2006293385A (ja) * 2006-05-24 2006-10-26 Semiconductor Energy Lab Co Ltd 表示装置
JP4494369B2 (ja) * 2006-05-24 2010-06-30 株式会社半導体エネルギー研究所 液晶表示装置
KR20070114533A (ko) 2006-05-29 2007-12-04 삼성전자주식회사 반투과 표시 장치 및 그 제조 방법
EP2025004A1 (en) 2006-06-02 2009-02-18 Kochi Industrial Promotion Center Semiconductor device including an oxide semiconductor thin film layer of zinc oxide and manufacturing method thereof
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
KR101217555B1 (ko) 2006-06-28 2013-01-02 삼성전자주식회사 접합 전계 효과 박막 트랜지스터
KR101257811B1 (ko) 2006-06-30 2013-04-29 엘지디스플레이 주식회사 액정표시장치용 어레이 기판과 그 제조방법
US20080029656A1 (en) * 2006-07-20 2008-02-07 John Feehan Guide for cords, cables and wires
JP4999400B2 (ja) * 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) * 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP5216276B2 (ja) * 2006-08-30 2013-06-19 株式会社半導体エネルギー研究所 半導体装置の作製方法
US7651896B2 (en) 2006-08-30 2010-01-26 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
JP4332545B2 (ja) * 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP4748456B2 (ja) * 2006-09-26 2011-08-17 カシオ計算機株式会社 画素駆動回路及び画像表示装置
KR20080028571A (ko) 2006-09-27 2008-04-01 삼성전자주식회사 박막 트랜지스터 표시판 및 그 제조 방법
JP5164357B2 (ja) * 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
JP4274219B2 (ja) * 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
TWI651701B (zh) 2006-09-29 2019-02-21 日商半導體能源研究所股份有限公司 顯示裝置和電子裝置
KR100790761B1 (ko) 2006-09-29 2008-01-03 한국전자통신연구원 인버터
JP5468196B2 (ja) 2006-09-29 2014-04-09 株式会社半導体エネルギー研究所 半導体装置、表示装置及び液晶表示装置
US7622371B2 (en) * 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
KR20080045886A (ko) * 2006-11-21 2008-05-26 삼성전자주식회사 유기막 증착용 마스크 및 그 제조방법, 이를 포함하는유기전계 발광표시장치의 제조방법
US7772021B2 (en) * 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) * 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
KR20080054597A (ko) 2006-12-13 2008-06-18 삼성전자주식회사 유기 발광 표시 장치 및 그 제조 방법
KR101303578B1 (ko) * 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
TWI396464B (zh) 2007-01-22 2013-05-11 Innolux Corp 有機電致發光顯示裝置及其製作方法
US8207063B2 (en) * 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR101410926B1 (ko) * 2007-02-16 2014-06-24 삼성전자주식회사 박막 트랜지스터 및 그 제조방법
JP5196870B2 (ja) 2007-05-23 2013-05-15 キヤノン株式会社 酸化物半導体を用いた電子素子及びその製造方法
WO2008105347A1 (en) 2007-02-20 2008-09-04 Canon Kabushiki Kaisha Thin-film transistor fabrication process and display device
US8436349B2 (en) 2007-02-20 2013-05-07 Canon Kabushiki Kaisha Thin-film transistor fabrication process and display device
JP2008203761A (ja) * 2007-02-22 2008-09-04 Hitachi Displays Ltd 表示装置
KR100858088B1 (ko) * 2007-02-28 2008-09-10 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법
JP5121254B2 (ja) 2007-02-28 2013-01-16 キヤノン株式会社 薄膜トランジスタおよび表示装置
KR100851215B1 (ko) * 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
JP2008276212A (ja) * 2007-04-05 2008-11-13 Fujifilm Corp 有機電界発光表示装置
WO2008126879A1 (en) 2007-04-09 2008-10-23 Canon Kabushiki Kaisha Light-emitting apparatus and production method thereof
JP5197058B2 (ja) 2007-04-09 2013-05-15 キヤノン株式会社 発光装置とその作製方法
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
WO2008133345A1 (en) * 2007-04-25 2008-11-06 Canon Kabushiki Kaisha Oxynitride semiconductor
JP5294651B2 (ja) * 2007-05-18 2013-09-18 キヤノン株式会社 インバータの作製方法及びインバータ
KR101345376B1 (ko) * 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
WO2008149873A1 (en) * 2007-05-31 2008-12-11 Canon Kabushiki Kaisha Manufacturing method of thin film transistor using oxide semiconductor
US8017422B2 (en) * 2007-06-19 2011-09-13 Semiconductor Energy Laboratory Co., Ltd. Method for forming pattern, method for manufacturing light emitting device, and light emitting device
JP2009010052A (ja) 2007-06-26 2009-01-15 Kobe Steel Ltd 表示装置の製造方法
US8354674B2 (en) 2007-06-29 2013-01-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device wherein a property of a first semiconductor layer is different from a property of a second semiconductor layer
KR101399608B1 (ko) * 2007-07-27 2014-05-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작방법
JP5331407B2 (ja) 2007-08-17 2013-10-30 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP2009049223A (ja) * 2007-08-21 2009-03-05 Seiko Epson Corp 発光装置
KR101484297B1 (ko) 2007-08-31 2015-01-19 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치 및 표시장치의 제작방법
JP5395384B2 (ja) 2007-09-07 2014-01-22 株式会社半導体エネルギー研究所 薄膜トランジスタの作製方法
JP5354999B2 (ja) 2007-09-26 2013-11-27 キヤノン株式会社 電界効果型トランジスタの製造方法
JP4759598B2 (ja) 2007-09-28 2011-08-31 キヤノン株式会社 薄膜トランジスタ、その製造方法及びそれを用いた表示装置
JP2009103732A (ja) * 2007-10-19 2009-05-14 Sony Corp 表示装置およびその製造方法
JP2009099887A (ja) * 2007-10-19 2009-05-07 Hitachi Displays Ltd 表示装置
JP2009109883A (ja) * 2007-10-31 2009-05-21 Canon Inc 電場発光表示装置
JP5377940B2 (ja) 2007-12-03 2013-12-25 株式会社半導体エネルギー研究所 半導体装置
US8202365B2 (en) * 2007-12-17 2012-06-19 Fujifilm Corporation Process for producing oriented inorganic crystalline film, and semiconductor device using the oriented inorganic crystalline film
KR101412761B1 (ko) 2008-01-18 2014-07-02 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
JP5540517B2 (ja) 2008-02-22 2014-07-02 凸版印刷株式会社 画像表示装置
KR20090105261A (ko) * 2008-04-02 2009-10-07 삼성전자주식회사 유기 발광 표시 장치 및 그 제조 방법
JP2009265271A (ja) 2008-04-23 2009-11-12 Nippon Shokubai Co Ltd 電気光学表示装置
US9041202B2 (en) 2008-05-16 2015-05-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method of the same
KR101499235B1 (ko) * 2008-06-23 2015-03-06 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
TWI770659B (zh) * 2008-07-31 2022-07-11 日商半導體能源研究所股份有限公司 半導體裝置及半導體裝置的製造方法
TW201009954A (en) * 2008-08-19 2010-03-01 Chunghwa Picture Tubes Ltd Thin film transistor, pixel structure and fabrication methods thereof
KR101489652B1 (ko) * 2008-09-02 2015-02-06 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20100030865A (ko) * 2008-09-11 2010-03-19 삼성전자주식회사 유기 발광 표시 장치 및 그 제조 방법
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
KR101579050B1 (ko) * 2008-10-03 2015-12-23 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
EP2172977A1 (en) * 2008-10-03 2010-04-07 Semiconductor Energy Laboratory Co., Ltd. Display device
CN101714546B (zh) 2008-10-03 2014-05-14 株式会社半导体能源研究所 显示装置及其制造方法
JP5451280B2 (ja) * 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
US8106400B2 (en) * 2008-10-24 2012-01-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
KR20180137606A (ko) 2008-10-24 2018-12-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
KR101579487B1 (ko) * 2008-10-28 2015-12-23 삼성디스플레이 주식회사 표시 장치
KR101631454B1 (ko) 2008-10-31 2016-06-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 논리회로
KR101432764B1 (ko) * 2008-11-13 2014-08-21 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치의 제조방법
KR101671660B1 (ko) 2008-11-21 2016-11-01 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 표시 장치 및 전자 기기
TWI402982B (zh) * 2009-03-02 2013-07-21 Innolux Corp 影像顯示系統及其製造方法
WO2011007677A1 (en) 2009-07-17 2011-01-20 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
KR101739154B1 (ko) 2009-07-17 2017-05-23 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
KR20180112107A (ko) 2009-07-18 2018-10-11 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치 제조 방법
CN105070749B (zh) 2009-07-18 2019-08-09 株式会社半导体能源研究所 半导体装置以及制造半导体装置的方法
WO2011010541A1 (en) 2009-07-18 2011-01-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
WO2011010542A1 (en) 2009-07-23 2011-01-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
KR101851926B1 (ko) * 2009-09-04 2018-04-25 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광 장치 및 발광 장치를 제작하기 위한 방법
KR102000932B1 (ko) * 2012-12-18 2019-07-26 삼성디스플레이 주식회사 표시 장치 및 그의 제조 방법
US9012900B2 (en) * 2012-12-26 2015-04-21 Lg Display Co., Ltd. Organic light emitting diode display device and method of fabricating the same
KR102139355B1 (ko) * 2013-12-31 2020-07-29 엘지디스플레이 주식회사 유기전계발광표시장치 및 그 제조방법
KR102471668B1 (ko) * 2014-11-10 2022-11-29 엘지디스플레이 주식회사 유기발광 다이오드 표시장치 및 그 제조방법
KR20180059280A (ko) * 2016-11-25 2018-06-04 엘지디스플레이 주식회사 표시장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070072439A1 (en) * 2005-09-29 2007-03-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof

Also Published As

Publication number Publication date
US11626521B2 (en) 2023-04-11
TWI670774B (zh) 2019-09-01
KR20180041264A (ko) 2018-04-23
JP2019135787A (ja) 2019-08-15
KR101851926B1 (ko) 2018-04-25
TW202004922A (zh) 2020-01-16
JP6905029B2 (ja) 2021-07-21
US10672915B2 (en) 2020-06-02
JP5292372B2 (ja) 2013-09-18
JP2011077512A (ja) 2011-04-14
KR102389975B1 (ko) 2022-04-25
TW201709350A (zh) 2017-03-01
KR20210022775A (ko) 2021-03-03
KR101988341B1 (ko) 2019-06-12
JP2013235275A (ja) 2013-11-21
JP6619900B2 (ja) 2019-12-11
US20160322510A1 (en) 2016-11-03
JP2014068023A (ja) 2014-04-17
TW202020994A (zh) 2020-06-01
US20150123125A1 (en) 2015-05-07
JP2015057657A (ja) 2015-03-26
TW201820485A (zh) 2018-06-01
KR20160113735A (ko) 2016-09-30
TWI562246B (en) 2016-12-11
KR102528026B1 (ko) 2023-05-03
CN102498570A (zh) 2012-06-13
KR20120071395A (ko) 2012-07-02
JP6243962B2 (ja) 2017-12-06
KR101707433B1 (ko) 2017-02-16
US9431465B2 (en) 2016-08-30
US20200220029A1 (en) 2020-07-09
JP2021168398A (ja) 2021-10-21
KR20190067263A (ko) 2019-06-14
CN105449119A (zh) 2016-03-30
TWI799146B (zh) 2023-04-11
KR20230066115A (ko) 2023-05-12
US8957411B2 (en) 2015-02-17
JP5933886B2 (ja) 2016-06-15
KR20220053042A (ko) 2022-04-28
US11024747B2 (en) 2021-06-01
CN102498570B (zh) 2016-02-10
KR101745341B1 (ko) 2017-06-09
TW202224195A (zh) 2022-06-16
JP5635648B2 (ja) 2014-12-03
JP7201749B2 (ja) 2023-01-10
US20110210355A1 (en) 2011-09-01
JP2016174168A (ja) 2016-09-29
JP2018037681A (ja) 2018-03-08
JP2023033317A (ja) 2023-03-10
JP5478768B2 (ja) 2014-04-23
KR20190140106A (ko) 2019-12-18
JP2020038991A (ja) 2020-03-12
KR102221207B1 (ko) 2021-03-03
US20230238461A1 (en) 2023-07-27
TWI707405B (zh) 2020-10-11
US20130306947A1 (en) 2013-11-21
JP6518310B2 (ja) 2019-05-22
CN105449119B (zh) 2018-03-23
TW201604968A (zh) 2016-02-01
US8502225B2 (en) 2013-08-06
TWI517258B (zh) 2016-01-11
KR102113148B1 (ko) 2020-05-20
KR20170065673A (ko) 2017-06-13
TWI756608B (zh) 2022-03-01
WO2011027661A1 (en) 2011-03-10
US20210074862A1 (en) 2021-03-11
TW201128715A (en) 2011-08-16

Similar Documents

Publication Publication Date Title
JP6619900B2 (ja) 半導体装置
TW201834202A (zh) 發光裝置及其製造方法