TWI385714B - 含矽薄膜的選擇性沉積 - Google Patents

含矽薄膜的選擇性沉積 Download PDF

Info

Publication number
TWI385714B
TWI385714B TW095103696A TW95103696A TWI385714B TW I385714 B TWI385714 B TW I385714B TW 095103696 A TW095103696 A TW 095103696A TW 95103696 A TW95103696 A TW 95103696A TW I385714 B TWI385714 B TW I385714B
Authority
TW
Taiwan
Prior art keywords
substrate
germanium
containing layer
gas
depositing
Prior art date
Application number
TW095103696A
Other languages
English (en)
Other versions
TW200710950A (en
Inventor
Matthias Bauer
Chantal Arena
Ronald Bertram
Pierre Tomasini
Nyles Cody
Paul Brabant
Joseph Italiano
Paul Jacobson
Keith Doran Weeks
Original Assignee
Asm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Asm Inc filed Critical Asm Inc
Publication of TW200710950A publication Critical patent/TW200710950A/zh
Application granted granted Critical
Publication of TWI385714B publication Critical patent/TWI385714B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7842Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
    • H01L29/7848Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being located in the source/drain region, e.g. SiGe source and drain
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/04Coating on selected surface areas, e.g. using masks
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/24Deposition of silicon only
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/32Carbides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/32Carbides
    • C23C16/325Silicon carbide
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45512Premixing before introduction in the reaction chamber
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/02Elements
    • C30B29/06Silicon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02381Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02529Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • H01L21/02573Conductivity type
    • H01L21/02576N-type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • H01L21/02573Conductivity type
    • H01L21/02579P-type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02587Structure
    • H01L21/0259Microstructure
    • H01L21/02598Microstructure monocrystalline
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02636Selective deposition, e.g. simultaneous growth of mono- and non-monocrystalline semiconductor materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02636Selective deposition, e.g. simultaneous growth of mono- and non-monocrystalline semiconductor materials
    • H01L21/02639Preparation of substrate for selective deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/32055Deposition of semiconductive layers, e.g. poly - or amorphous silicon layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/32056Deposition of conductive or semi-conductive organic layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3215Doping the layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/161Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys
    • H01L29/165Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66613Lateral single gate silicon transistors with a gate recessing step, e.g. using local oxidation
    • H01L29/66628Lateral single gate silicon transistors with a gate recessing step, e.g. using local oxidation recessing the gate by forming single crystalline semiconductor material at the source or drain location
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66636Lateral single gate silicon transistors with source or drain recessed by etching or first recessed by etching and then refilled
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7833Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
    • H01L29/7834Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's with a non-planar structure, e.g. the gate or the source or the drain being non-planar

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Mechanical Engineering (AREA)
  • Ceramic Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Inorganic Chemistry (AREA)
  • Chemical Vapour Deposition (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Thin Film Transistor (AREA)
  • Drying Of Semiconductors (AREA)
  • Electrodes Of Semiconductors (AREA)

Description

含矽薄膜的選擇性沉積
本申請案總體上涉及半導體製程中含矽材料的沉積。具體而言,本申請案涉及使用丙矽烷(trisilane)進行的含矽薄膜的選擇性沉積。
在半導體製造行業中使用了多種多樣的方法來將材料沉積到表面上。例如,使用最為廣泛的方法之一是化學氣相沉積(“CVD”),按照此方法,包含在蒸汽中的原子或分子沉積到表面上並且積累形成薄膜。使用傳統矽原料和沉積方法進行的含矽(“含Si”)材料的沉積被認為要分幾個截然不同的階段進行,見Peter Van Zant所著的《微晶片製造(Microchip Fabrication)》第四版(McGraw Hill,New York(2000),第364-365頁)。第一階段-成核(Nucleation),是非常重要的,並且受基板表面的屬性和品質的影響很大。成核是在前一些原子或分子沉積到表面上並且形成晶核時發生的。在第二階段期間,孤立的晶核形成小島,此等島又會生長成更大的島。在第三階段中,不斷生長的島開始聚結成連續的薄膜。就該點而言,該薄膜典型地具有幾百埃的厚度,並且稱為“過渡”薄膜。它一般具有不同於在過渡薄膜形成之後開始生長的較厚整塊薄膜的化學和物理屬性。
雖然長期以來一直認為丙矽烷是矽的理論上的前體(precursor),但是對其少有研究,並且已經認識到的優點不多。因此,歷史上沒有開發丙矽烷的重要商業資源。不過,近來,已經發現了丙矽烷的各種各樣的優點。2004年11月23日公佈的美國專利第6821825號公開了透過丙矽烷沉積出來的優良薄膜均勻度。2005年5月31日公佈的美國專利第6900115號類似地公開了受益於在同時在諸如混合半導體和絕緣表面之類的混合基板上進行沉積時利用丙矽烷實現的高均勻性和生產能力。
如上面引用的專利文獻二者所公開的,通常希望在絕緣(例如,氧化矽)和半導體(例如,矽)表面二者上都能實現均勻沉積。另一方面,在其他情況下,希望在不同材料(比如場隔離氧化物(field isolation oxide))的範圍內暴露出來的半導體窗口內進行選擇性沉積。例如,異質接面雙載子電晶體(heterojunction bipolar transistors)通常是使用僅僅在活性區域上沉積磊晶(單晶)半導體薄膜的選擇性沉積技術製造的。其他電晶體設計得益於高架源極/汲極結構,此結構提供了額外的矽,此等矽可由源極/汲極接觸製程消耗掉,而不會改變淺接面元件(shallow junction device)的性能。在源極/汲極區域上的選擇性磊晶有利的免除了對後續圖案化和蝕刻步驟的需求。
一般來講,選擇性利用了在異類材料上進行沉積期間成核過程的不同。選擇性沉積一般可以解釋為:對正在被沉積的材料同時進行蝕刻和沉積。選擇的前體一般具有在一種表面上成核和生長較為快速而在另一種表面上速度較慢的趨勢。例如,矽烷通常會在氧化矽和矽二者上成核,但是在氧化矽上的成核階段較長。在成核階段的初期,氧化物上的不連續薄膜相對於矽上的合併起來的連續薄膜,具有較高的暴露表面面積。因此,加入到製程中的蝕刻劑對氧化物上成核較差的薄膜的影響比矽上的快速成核的薄膜要大。因此可以透過調節影響沉積速度(例如,前體流量、溫度、壓力)和蝕刻速度(例如,蝕刻劑流量、溫度、壓力)的因素來調整製程的相對選擇性。各種變量的改變通常對蝕刻速度和沉積速度有不同的影響。在典型情形下,將選擇性沉積製程調整成在關注的窗口上產生可行的最高沉積速度,而在場效應區域內不實現沉積。習知的選擇性矽沉積製程包括反應劑矽烷和具有氫載體氣體的鹽酸。
雖然選擇性沉積在本領域中是習知的,但是為了追求更快、功耗更低的電路而連續不斷地進行攀登已經提高了對積體電路製造的要求。因此,需要均勻度、純度、沉積速度和可重複性都得到改良的選擇性沉積製程。
已經發現了更快且得到更高品質的沉積層的沉積製程。某些介紹過的製程採用丙矽烷(H3 SiSiH2 SiH3 )作為矽源和含鹵素的蝕刻劑氣體(比如氯氣(Cl2 ))作為氯源,用於對含Si薄膜的沉積製程提供選擇性。有益地,該製程與附加的加工氣體很好地共同起作用,包括碳(carbon)或鍺(germanium)源(用於將應變加入到沉積層或相鄰結構中)和/或摻雜物源。例如,已經發現,藉由使用氯、丙矽烷(作為矽源)和附加的加工氣體(比如碳源、鍺源和/或電活性摻雜物前體)進行晶體矽的沉積,可以對選擇性沉積的晶體矽進行摻雜,以包含相對較高程度的其他元素(比如碳、鍺和各種不同的電活性摻雜物,比如砷(arsenic)和磷(phosphorous))。已經發現電活性摻雜物前體不僅在原處提供期望的電導率,消除了後續的摻雜步驟,而且還發現其獨立地提高了沉積層的表面品質。對於與丙矽烷/氯沉積製法相結合地使用非氫運載氣體,已經發現了某些優點。
一實施例提供了一種在基板上選擇性沉積含矽層的方法,包括:提供一基板,該基板包括具有第一表面形態的第一表面和具有不同於第一表面形態的第二表面形態的第二表面;將丙矽烷與氯氣相互混合,從而形成原料氣;在化學氣相沉積條件下將原料氣引入到基板上;和藉由所述引入,將含Si層選擇性沉積到第一表面上,而不在第二表面上沉積。
另一實施例提供了一種形成積體電路的方法,該方法包括:對基板進行圖案化,以限定出暴露的半導體表面和絕緣區域;和提供丙矽烷和氯氣,從而在暴露的半導體表面上選擇性沉積出含Si磊晶薄膜。另一實施例提供了一種在基板上沉積含矽層的方法,包括:提供設置在一腔室內的基板;將丙矽烷、含鹵素蝕刻劑氣體和非氫運載氣體相互混合,以形成原料氣,和將原料氣引入到基板上,從而在基板上沉積出含矽層。另一實施例提供了一種用於沉積半導體薄膜的設備,包括:丙矽烷蒸汽源;氯氣源;運載氣體源;將丙矽烷、氯和運載氣體源與化學氣相沉積腔室連接起來的氣體分發網路;和控制系統,配置該系統以在適於在腔室內的基板部分上選擇性沉積出含矽層而不在該基板的其他部分上沉積的條件下,將丙矽烷和氯輸送到氣體分發網路。
下文中將更加詳細地介紹此等和其他實施例。
本文中使用術語“含矽材料”和類似的術語來表示各種各樣的含矽材料,不加限定地包括Si(包括晶體矽)、SiC(例如,碳摻雜晶體Si)、SiGe和SiGeC(例如碳摻雜晶體SiGe)。如本文中所使用的,“碳摻雜Si”、“SiC”、“Si:C”、“SiGe”、“碳摻雜SiGe”、“SiGeC”和類似術語指的是含有不同比例的指定化學元素和(視需要)微量其他元素的材料。例如,“SiGe”是包括矽、鍺和(視需要)其他元素(例如,諸如碳之類的摻雜物和電活性摻雜物)的材料。因此,本文中碳摻雜Si可以稱為SiC,反之亦然。諸如“SiC”、“SiGe”和“SiGeC”之類的術語本身並不是按照化學配比的化學式,因此並非限定為含有特定比例的指定元素的材料。除非另有規定,本文中含Si薄膜中摻雜物(例如碳、鍺或電活性摻雜物)的百分比都是以基於整個薄膜的原子百分比表示的。
本文中使用術語“磊晶(epitaxial)的”、“磊晶地”、“異質磊晶的”、“異質磊晶地”和類似術語來表示晶體含Si材料以沉積層採用或符合基板的晶格常數的方式沉積到晶體基板上。當沉積層的成分不同於基板的成分時,磊晶沉積可以是異質磊晶。
“基板”作為本文中使用的術語,或者指希望在其上進行沉積的工件,或者指暴露於(多種)沉積氣體的表面。例如,該基板可以是單晶矽晶圓,或者可以是絕緣體上半導體(SOI)基板,或者可以是沉積在該等晶圓上的磊晶Si、SiGe或III-V材料。工件並不侷限於晶圓,而是也可以包括玻璃、塑料或半導體製程中採用的任何其他基板。正如所習知的,半導體製程最常用於積體電路的製造,積體電路製造帶來了非常嚴格的品質要求,但是此製程方法也用於各種各樣的其他領域中。例如,半導體製程技術經常在使用各種各樣技術的平板顯示器的製造中和微機電系統(MEMS)的製造中得到採用。
術語“混合基板”是本領域技術人員所習知的,見名稱為《在混合基板上進行沉積(Deposition Over Mixed Substrates)》美國專利第6900115號(2005年5月31日公佈),該美國專利以引用的方式整體併入本文並且具體是為了介紹混合基板的目的而併入本文。如美國專利第6900115號中所討論的,混合基板是具有兩種或多種不同表面類型的基板。按照某些實施例,將含矽層選擇性地形成在單晶半導體材料上,同時最小化並且較佳地避免在相鄰介電質上進行沉積。介電質材料的例子包括二氧化矽(包括低介電常數形式,比如碳摻雜的或氟摻雜的)、氮化矽、金屬氧化物和金屬矽酸鹽。混合基板的表面相互之間可以多種方式區別。例如,該等表面可由不同的元素(比如銅或矽)製成,或者由不同的金屬(比如銅或鋁)製成,或者由不同的含矽材料(比如矽或二氧化矽)製成。表面的電屬性也可以使他們彼此不同。
即使該等材料是由相同的元素製成的,如果表面的形態(結晶度)不同,表面也可以是不同的。本文介紹的處理可用於在各種各樣的基板上沉積含Si薄膜,但是尤其可用於具有混合表面形態的混合基板。這樣的混合基板包括具有第一表面形態的第一表面和具有第二表面形態的第二表面。在本文中,“表面形態”指的是基板表面的晶體結構。非晶和晶體是不同形態的實例。多晶形態是由有序晶體的無序排列構成並且因此具有中等有序度的晶體結構。多晶材料中的原子在各個晶體內是按照順序排列的,但是晶體本身相互之間缺乏長距離有序。單晶體形態是具有高度的長距離有序的晶體結構。磊晶薄膜的特徵在於,薄膜的晶體結構和取向與他們生長於其上的基板相同,典型地是單晶。此等材料中的原子是以在相對較長的距離(在原子量級上)內持續不變的點陣狀結構排列的。非晶形態是有序程度較低的非晶體結構,因為原子缺乏確定的周期性排列方式。其他形態包括微晶體和非晶與晶體材料的混合物。如本文所使用的,“單晶”或“磊晶”是用來描述相當大的晶體結構,其中可以具有允許數量的疵點,電晶體製造通常採用此晶體結構。本領域技術人員將會意識到,層的結晶度一般會按照從非晶到多晶體再到單晶體的順序下降;本領域技術人員能夠很容易地確定何時將晶體結構看作單晶的或磊晶的,儘管其中含有低密度疵點。混合基板的具體實例包括(並不侷限於)單晶/多晶、單晶/非晶、磊晶/多晶、磊晶/非晶、單晶/介電質、磊晶/介電質、導體/介電質和半導體/介電質。術語“混合基板”包括具有超過兩種不同類型的表面的基板,因此本領域技術人員將會理解,本文介紹的在具有兩種類型的表面的混合基板上沉積含Si薄膜的方法也可以應用於具有三種或更多種不同類型表面的混合基板。
示範性製程整合
圖1表示按照所示實施例的包括矽晶圓的混合基板10。如上面所提到的,混合基板10可以包括形成在晶圓或SOI基板上的磊晶層。已經藉由傳統的淺槽隔離(STI)技術形成了場隔離區域12,在STI單元當中的窗口內定義了單晶矽活性區14。另外,任何適當的方法都可以用來定義場隔離材料,包括矽的局部氧化(LOCOS)和LOCOS或STI的多種變化形式。應當理解,在典型情況下,數個活性區是由跨越基板10的STI同時定義的,並且STI通常會形成一將電晶體活性區14相互分離開的網。基板較佳地是以適於溝槽形成的程度摻雜的本底。
圖2表示在有效區14上形成閘電極16之後的混合基板10。雖然表示為由絕緣隔離物和覆蓋層圍繞並且藉由閘極介電質層18與底層基板分離的傳統矽電極,但是應當理解,電晶體閘極堆疊可以具有各種各樣結構中的任何一種。在某些製程流程中,例如,可以省略隔離物。按照所示出的實施例,閘電極16的放置方式將源極和汲極區域20定義在有效區14內的電晶體閘電極16兩側。閘電極16還將溝道區域22定義在閘電極16之下和源極與汲極區域20之間。
圖3表示從源極和汲極區域20中選擇性去除暴露的矽的蝕刻步驟的結果。較佳地,採用反應離子蝕刻(RIE)來確保垂直側壁的界定和對暴露氧化物及氮化物材料的破壞最小。較佳地,凹陷的深度小於要沉積在凹陷中的層的臨界厚度,不過透過大於臨界厚度的沉積,還可以獲得溝道上的應力。由於暴露的矽主要是活性區14的源極和汲極(S/D)區域20,因此蝕刻稱為源極/汲極凹陷。將會理解,按照某些排列方式,可以採用清除源極/汲極區域上的薄介電質作為第一個步驟。
圖4表示使用本文介紹的丙矽烷/氯選擇性沉積製程將晶體含矽材料30選擇性地沉積到凹陷S/D區域20中的結果。在進行沉積之前,較佳地要對暴露的半導體表面加以清洗,比如使用HF蒸汽或HF持續浸泡,給出用來在上面進行磊晶的純淨表面。按照所示的實施例,丙矽烷/氯選擇性沉積製程包括在化學氣相沉積條件下將原料氣引到混合基板10的表面上。將丙矽烷和氯混合在一起,形成原料氣。較佳地,對於圖1-5的實施例,在原料氣中還包含鍺或碳源,以便沉積出Ge摻雜或碳摻雜含Si薄膜,以造成對溝道區域20的應力,下面將就此詳細介紹。較佳地,原料氣中包含摻雜物前體,比如摻雜物氫化物。含Si磊晶30在S/D區域20中選擇性地生長。有益地,層30是填充S/D區域20並且對溝道區域22施加應力的摻雜異質磊晶薄膜(例如,SiC或SiGe)。按照所示的實施例,異質磊晶薄膜30近似與溝道區域22的表面平齊。如圖所示,選擇性沉積最小化或避免了在非晶區域上的沉積,例如,在包括場隔離區域12(一般具有氧化矽的形式)和蓋在閘電極16上的間隔物(典型地是氮化矽)的絕緣體上。
圖5表示用伸出的異質磊晶薄膜32形成升高的S/D區域20的選擇性沉積的可選擴展。由於伸出薄膜32在溝道區域22的表面下面的部分對溝道區域22施加了橫向應力,因此基板表面上方的部分不需要包括與前述相同的或任何的與自然矽晶格常數偏離的晶格。因此,根據情況而定,對溝道區域22表面上方的選擇性沉積部分,可以逐漸減少或停用任何鍺或碳源氣體,而丙矽烷和氯繼續流動。電摻雜物源氣體,尤其是諸如砷、磷或乙硼烷(diborane)之類的摻雜氫化物,較佳地得以繼續。
圖5的升高的S/D結構32有益地提供了處於基板10表面之上的額外的矽材料。如本領域所習知的,透過後續的加工,沉積了絕緣層並且透過絕緣薄膜與源極和汲極區域20進行接觸。額外的矽材料有利於可降低接觸電阻的矽化物觸點的形成(形成歐姆觸點)。據此,將鎳、鈷或其他金屬沉積到接觸孔中,並且使其能夠消耗掉過多的矽,而不會擾亂用於下層源極/閘極區域的淺接面的電特性。
圖6表示另一實施例,按照此實施例,使用丙矽烷和氯對圖2的結構進行了選擇性沉積,而沒有插入S/D凹陷的步驟。在此情況下,選擇性沉積僅僅用來升高源極和汲極區域,提供額外的矽34,以允許在不破壞淺接面的前提下由觸點矽化將其消耗。該沉積根據需要可以包括摻雜物前體,以沉積出摻雜矽,例如,用電活性摻雜物摻雜的矽。不過,如果整個額外的矽結構34都要由觸點矽化消耗掉,則不需要摻雜物。
在另一種排列方式(未示出)中,利用了使用丙矽烷和氯的選擇性沉積來選擇性地形成矽接觸插頭。例如,圖案化出相對較厚的絕緣層,比如BPGS或TEOS,並且開出接觸通孔,以暴露出單晶半導體表面。採用選擇性沉積來生長出從該表面向上穿過接觸孔的磊晶插頭。
有益地,丙矽烷/氯製程的選擇性性質消除了用來從場區域上除掉過多的沉積物的相繼的圖案化和蝕刻步驟。甚至不完整的選擇能力也能夠提供利用定時濕法蝕刻來去除絕緣表面上不想要的沉積物的可能性,而不需要昂貴的掩模(mask)步驟。而且,在沉積速度相對較高、產量提高的情況下,也能構獲得優異的薄膜品質。例如,某些製程實施例可以用來使用丙矽烷、鍺烷、甲基矽甲烷、B2H6和氯來選擇性地沉積硼摻雜的SiGeC,以形成例如異質接面雙載子電晶體(HBT)的基礎結構。按照一實施例,可以使用本文介紹的使用丙矽烷、n摻雜物前體(比如砷或磷)和氯來選擇性沉積n摻雜矽層,以形成例如HBT的磊晶射極。其他一些選擇性沉積處理實施例可以用來在550℃的沉積溫度下使用例如丙矽烷和氯來形成升高的源極/汲極(ESD)結構、用於DRAM和/或SRAM的接觸插頭。按照某些實施例,在實質上沒有摻雜物前體的時候,例如,在實質上沒有碳源、鍺源或電活性摻雜物的時候,使用丙矽烷和氯選擇性地沉積本征矽。下面將更加詳細地介紹丙矽烷/氯選擇性沉積製程的各種不同的沉積參數和操作細節。
丙矽烷/氯選擇性沉積
一實施例提供了一種在基板上進行含矽層的選擇性沉積的方法。該方法較佳地包括:提供設置在腔室內的基板,其中,該基板包括具有第一表面形態的第一表面和具有不同於第一表面形態的第二表面形態的第二表面。該方法較佳地包括對丙矽烷、氯氣以及(視需要)運載氣體和摻雜物氣體中的一種或多種進行混合,以從而形成原料氣;在化學氣相沉積條件下將原料氣引入到基板上;和藉由引入丙矽烷和氯或者在引入丙矽烷和氯期間,將含Si薄膜選擇性地沉積到第一表面上,同時使第二表面上的沉積最小。
除了透過使用丙矽烷獲得均勻和高品質的薄膜(例如在2004年11月23日授權的美國專利第6821825中所公開的)之外,已經發現,透過利用丙矽烷與氯氣相結合,可以獲得良好的選擇度。實務上,試驗表明,選擇度在典型情況下是99%或者更好,並且可以是100%(即,在周圍的絕緣體(比如氧化矽和氮化矽)上,沉積為零)。如此,按照較佳實施例,藉由引入丙矽烷和氯或者在引入丙矽烷和氯期間,在第二表面上基本上沒有沉積。
而且,不用增加額外的蝕刻劑物質,就可以獲得該選擇度。典型地,為選擇性矽基沉積製程提供HCl,在此情況下,在非晶(典型地是絕緣的)表面上進行慢成核沉積時的蝕刻效果要好於在暴露半導體表面上的效果。不過,衆所周知HCl難於淨化,並且一般的HCl商業原料會在沉積製程中引入過多的水汽。此等水汽會降低沉積薄膜的電導率,並且造成磊晶沉積物中的缺陷的程度不可接受。因此,丙矽烷和氯反應在不用添加蝕刻劑的情況下就會有益地實現很高程度的選擇性,並且尤其是不用HCl。
從已知的用於在混合基板上沉積含矽層的丙矽烷不具有選擇性的角度看來,本文所介紹的選擇性沉積製程使用丙矽烷是很令人驚奇的。例如,名稱為《在混合基板上進行沉積(Deposition Over Mixed Substrates)》的美國專利第6900115號公開了,本文所介紹的在CVD條件下實施的丙矽烷沉積有助於產生具有相對獨立於下層表面形態的厚度的含Si薄膜。這樣,例如,美國專利第6900115號的圖2示出使用丙矽烷沉積製程在混合基板上沉積的含Si薄膜210的厚度相對均勻,不管遍佈下層基板表面的結晶性如何改變。US6900115中倡導的丙矽烷沉積條件包括處於大約400℃到大約750℃的範圍之內的較佳沉積溫度。因此,美國專利第6900115號表示,丙矽烷被本領域技術人員看作在混合基板上進行沉積用的非選擇性矽原料。
使用乙矽烷(disilane)/氯的選擇性沉積的某些條件是習知的。就此點,圖7-10表示使用乙矽烷/氯進行選擇性沉積的各種背景原理,如Violette等人所著的《J.Electrochem.Soc.》第143卷(1996)第3290-3296頁(“Violette”)和O’Neill等人所著的《J.Electrochem.Soc.》第144卷(1997)第3309-3315頁(“O’Neill”)所公開的原理,此兩篇文獻以引用的方式整體併入本文。
圖7是,針對各種不同的沉積溫度,作為Cl2 流速的函數的Si生長速度的圖表,其中,在H2 運載氣體中有10 %的乙矽烷,處於100 sccm下,並且總壓力處於22-23 mTorr下,在各個溫度下調節Cl2 流(見Violette圖6)。在此等條件下,溫度大於大約700℃,並且Cl2 流速小於2 sccm,會保持高的生長速度。在2 sccm或更高的Cl2 流速下,觀察到對生長速度有明顯的負面影響。按照Violette,在較低溫度下,矽生長速度受到Cl鈍化和非Si蝕刻的限制。
圖8是沉積速度對丙矽烷流速的圖線,表示在各種條件下乙矽烷/氯沉積的選擇閾值(見O’Neill的圖1)。圖9是表示作為溫度的函數的絕緣表面上的晶核表面覆蓋範圍的圖線(見O’Neill的圖3)。在對於圖8和9經過測試的條件下,溫度小於750℃保持選擇性。因此,針對壓力處於大約25-40 mTorr的範圍內、使用50-200 sccm的H2 中10%的Si2 H6 和1-2 sccm的Cl2 的情況,對於為試驗採用的單晶圓工具,最佳選擇性預計出現在700℃到750℃下。圖10表示,對於使用乙矽烷/氯沉積的Si,一般會發現缺陷密度隨著Cl2 流減小而減小(見O’Neill的圖6)。因此,較佳地要將丙矽烷程度保持在仍然能夠獲得期望的選擇性的最低程度。
從圖7-10可以明顯看出,在Violette/O’Neill乙矽烷/氯系統中,較高沉積溫度和較低Cl2 流速的組合促成了較高的生長速度,但是相反的組合(較低的沉積溫度和較高的Cl2 流速)會有利於選擇度,並且較低的Cl2 流速還有利於產生較低的缺陷密度。本領域技術人員知道,此等結果(與本領域技術人員習知的其他知識一起)可以用於改良乙矽烷/氯的製程窗口。因此,參照圖7中所示的結果,僅僅在高於750℃的溫度下和低於5 sccm的Cl2 流速下,Violette認為使用乙矽烷/氯適於在單晶圓製造中實現高選擇性沉積(見Violette的第3294頁)。同樣,雖然O’Neill承認降低沉積溫度可以增大選擇性,但是O’Neill也認識到由於存在Cl表面鈍化,在此較低溫度下Si生長可能變為不充分,並且倡導“800℃左右”的最佳沉積溫度(見O’Neill的第3312頁)。
在本文介紹本發明之前,本領域的技術人員應該不會認為丙矽烷會是引人注意的用在選擇性沉積中的候選對象,因為由於跨越混合基板具有良好的成核均勻度,公認丙矽烷沉積有益於非選擇性沉積。此外,認為透過用丙矽烷取代乙矽烷來對Violette/O’Neill的乙矽烷/氯製程進行的改造是有問題的,因為丙矽烷沉積通常是在低於Violette和O’Neill認為最佳的溫度下實施的(見美國專利第6900115號)。例如,如上面所提到的,Violette教導我們,在較低溫度下,矽生長速度會受到Cl鈍化的限制,而此較低溫度通常是丙矽烷沉積使用的溫度。
令人驚訝地,已經發現,本文介紹的丙矽烷/氯製程的實施例也可以用於選擇性沉積含矽材料,同時能夠實現以前認為不切實際、很難或不可能由其他選擇性沉積製程實現的兩種或多種性能目標。例如,按照各種不同的實施例,可以使用丙矽烷/氯製程來選擇性沉積含Si材料,同時實現下列兩種或多種性能目標:相對較高的沉積速度(例如,大於大約5 nm/min,較佳地大於大約10 nm/min);高選擇性(例如,大於大約99%);和相對較低的沉積溫度(例如,低於大約750℃,較佳地低於大約725℃)。按照實施例,可以在大約700℃或更低的沉積溫度下實現選擇性沉積,較佳地是大約650℃或更低,更佳地是大約600℃或更低,再更佳地是550℃或更低。
在本文教導的化學氣相沉積(CVD)條件下,將丙矽烷和氯氣輸送到容納著基板表面的反應器,較佳地會造成磊晶含Si薄膜在單晶基板上選擇性地形成。較佳地,將丙矽烷和氯氣輸送到容納著基板表面的反應器中是透過將丙矽烷和氯氣(或單獨地,或在混合形成原料氣之後)引入到使基板設置於其中的適當沉積腔室中來實現的。沉積可以按照本領域技術人員習知的各種不同CVD方法適當地實施,但是最大的益處是在按照本文教導的CVD方法實施沉積時得到的。所公開的方法可以透過採用CVD(包括等離子增強化學氣相沉積(PEVCD)或熱CVD)、利用丙矽烷蒸汽和氯氣在CVD腔室內將磊晶含Si薄膜沉積到基板暴露的窗口上而得以適當地實踐。按照某些實施例,選擇性沉積含Si薄膜是碳摻雜磊晶Si薄膜。按照其他一些實施例,將鍺源與丙矽烷和氯一起引入到反應器中,從而選擇性沉積出單晶SiGe薄膜作為含Si薄膜。按照某些實施例,將摻雜物源與丙矽烷和氯一起引入到CVD反應器中,從而選擇性沉積出摻雜單晶含Si薄膜。本文可能提到使用丙矽烷和氯選擇性沉積某些類型的含矽薄膜(例如,磊晶Si薄膜)。可以認識到,此等說明也可一般性地應用於其他含Si薄膜,例如,可應用於SiGe薄膜的沉積(例如,牽涉到使用鍺源)、可應用於SiC和SiGeC薄膜的沉積並且可應用於電摻雜SiGe、SiC和SiGeC薄膜的沉積(例如,牽涉到使用電活性摻雜物的摻雜物前體),除非另有規定。熱CVD是較佳的,因為可以有效地實現選擇性沉積,而沒有破壞基板和參與等離子製程的設備的風險。
較佳地,以氣體形式或透過混合而形成原料氣,將丙矽烷和氯引入到腔室內。混合形成原料氣可以在腔室內進行,或者在將原料氣引入腔室之前進行。CVD腔室內的總壓力較佳地處於大約0.001 Torr到大約1000 Torr的範圍內,更佳地處於大約0.1 Torr到大約350 Torr的範圍內,最佳地處於從0.25 Torr到100 Torr的範圍內。試驗是在壓力從0.25 Torr變化到100 Torr的情況下進行的。實施試驗的單晶圓、一次通過、薄層水平流反應器中,適當的腔室壓力是大約至少約500 mTorr,將在下面介紹。在本文中可能將腔室壓力稱為沉積壓力。丙矽烷的分壓力較佳地處於總壓力的大約0.0001%到大約100%的範圍內,更佳地處於總壓力的大約0.001%到大約50%的範圍內。原料氣除了丙矽烷之外還可以包含一種或多種氣體,比如其他的矽源、(多種)碳源、(多種)摻雜物前體和/或惰性運載氣體,但是較佳地丙矽烷是矽的唯一源。本文使用術語“(多種)摻雜物前體”以總體方式表示各種不同的材料,此等材料是可以按相對較少(與矽相比)的量結合到結果得到的沉積薄膜中的各種不同元素(例如,碳、鍺、硼(boron)、鎵(gallium)、銦(indium)、砷、磷和/或銻(antimony))的前體。將會認識到,也可以將矽源看作用於沉積含有相對較少量的矽的SiGe薄膜的摻雜物前體。He、Ar、H2 、N2 可以作為本文介紹的方法的運載氣體。按照某些實施例,運載氣體是非氫運載體,比如He、Ar和/或N2 ,此將在下文中更加詳細介紹。較佳地,丙矽烷是藉由蒸發器引入到腔室內的,比如用運載氣體使用的氣泡器輸送丙矽烷蒸汽,更佳地,是藉由包括氣泡器和氣體濃度傳感器的輸送系統引入的,氣體濃度傳感器測量從氣泡器中流出的運載氣體中的丙矽烷量。此傳感器可以透過商業手段得到,例如,Lorex Industries(美國,紐約,波基普西(Poughkeepsie))出品的Piezocon氣體濃度傳感器。
可以包含在原料氣中的適當碳源的實例包括但不侷限於甲矽烷基烷(silylalanes)(比如單甲矽烷基甲烷(monosilylmethane)、雙甲矽烷基甲烷(disilylmethane)、三甲矽烷基甲烷(trisilylmethane)和四甲矽烷基甲烷(tetrasilylmethane))和/或乙醇基矽烷(alkylsilanes)(比如一甲基矽烷(MMS)和二甲基矽烷)。按照某些實施例,碳源包括H3 Si-CH2 -SiH2 -CH3 (1,3-乙矽丁烷(disilabutane))。
原料氣還可以視需要包含其他本領域技術人員習知的可用於摻雜或合金化含Si薄膜的材料,比如輔助矽源、鍺源、輔助氯源、硼源、鎵源、銦源、砷源、磷源和/或銻源。此等源的具體實例包括:矽烷、乙矽烷和四矽烷作為輔助矽源;鍺烷、乙鍺烷和三鍺烷作為鍺源;單甲矽烷甲烷、二甲矽烷甲烷、三甲矽烷甲烷、四甲矽烷甲烷、一甲基矽烷(MMS)和二甲基矽烷,作為碳和矽二者的源;和各種不同的作為電活性摻雜物(n型和p型)的源的摻雜物前體,比如銻、砷、硼、鎵、銦和磷。已經發現通式為(SiH3 z Clz )x CH4 x y Cly 的氯甲矽烷基甲烷(Chlorosilylmethanes)尤其適於作為碳、矽和氯的源,其中x是1到4範圍內的整數,並且其中y和z是彼此無關的零或1到3範圍內的整數,前提是x+y4並且至少y和z之一不為零。通式為Xa SiHb (Cn H2 n 1 )4 a b 的烷基鹵素矽烷(Alkylhalosilanes)也尤其適於作為碳、矽和氯的源,其中X是鹵素(例如F、Cl、Br);n是1或2;a是1或2;b是0、1或2;並且a和b的和小於4。甲基二氯矽烷(Cl2 SiH(CH3 ))是通式為Xa SiHb (Cn H2 n 1 )4 a b 的烷基鹵素矽烷的實例。
使用丙矽烷藉由CVD將電活性摻雜物結合到含矽薄膜內,較佳地是藉由使用原料氣中的摻雜物源或摻雜物前體進行就地摻雜來實現的。較佳的用於電活性摻雜物的前體是摻雜氫化物,包括p型摻雜物前體(比如乙硼烷、氘代乙硼烷)和n型摻雜物前體(磷、砷蒸汽和砷)。甲矽烷基磷化氫(Silylphosphines),例如(H3 Si)3 x PRx 和甲矽烷基砷(silylarsines),例如(H3 Si)3 x AsRx (其中x=0-2且Rx =H和/或氘(D))是磷和砷摻雜物的可選前體。SbH3 和三甲基銦分別是銻和銦的可選前體。此等摻雜物前體可用於下面介紹的較佳薄膜的製備,較佳地是硼、磷、銻、銦和砷摻雜矽、Si:C、SiGe和SiGe:C薄膜和合金。
可以調節摻雜物前體在原料氣中的量,以提供期望的含Si薄膜中的摻雜程度和/或選擇性沉積層中的期望表面品質。基於在活性氣體(排除惰性氣體和稀釋氣體)的總重量,原料氣中的較佳濃度處於的按重量的大約1十億分之一(ppb)到大約20%的範圍內,較佳地處於純磷(或等價的稀釋磷)或砷或乙硼烷的大約0.1 sccm到5 sccm之間,不過,為了在結果得到的薄膜中實現期望的性質,更高或更低的量有時是較佳的。在較佳地單晶圓反應器的EpsilonT M 系列中,可以經由質量流控制器將摻雜前體在運載氣體中的稀釋混合物輸送給反應器,取決於期望的摻雜物濃度和摻雜物氣體濃度,設定點從10標準立方釐米每分鐘(sccm)變化到1000標準立方釐米每分鐘。摻雜物氣體的稀釋可以達到10 7 到10 2 的倍數,以實現等效的純摻雜物流速。典型的商業上可以得到的摻雜物源是稀釋在H2 中的摻雜氫化物。不過,如下文中參照圖26-27介紹的,按照某些實施例,摻雜物前體是稀釋在非氫氣體內的。稀釋混合物較佳地透過與丙矽烷、氯、任何適當的運載氣體以及用於替代摻雜的任何期望的摻雜物前體,比如影響應力的前體(例如諸如鍺烷之類的鍺源或諸如一甲基矽烷之類的碳源),進行混合得以進一步稀釋。由於在較佳的EpsilonT M 系列反應器中進行沉積用的典型總流速通常從大約20標準升每分鐘(slm)的範圍變化到大約180 slm,因此該方法中使用的摻雜物前體的濃度相對於總流速一般較小。
可以使用適當的歧管來向CVD腔室供應(多種)原料氣。CVD腔室較佳地是單晶圓反應器,例如,圖示的實施例中所描述的單晶圓、水平氣流CVD腔室。最佳地,CVD腔室是單晶圓、一次通過、層流水平氣流反應器,較佳地是輻照加熱的。此類型的適當反應器可透過商業手段得到,並且較佳的型號包括可從位於Arizonad的Phoenix的ASM America,Inc.買到的EpsilonT M 系列的單晶圓反應器。雖然本發明介紹的方法也可以在另外的反應器中使用,比如蓮蓬頭結構,但是已經發現,在採用旋轉基板的EpsilonT M 腔室的水平、一次透過層流氣流結構中,增大均勻度和沉積速度的有益效果尤其顯著,特別是在加工氣體滯留時間較低的情況下。CVD可以透過將等離子製品(在原處或遠距離等離子發生器的下游)引入到腔室內來實施,但是如上面提到的,熱CVD是較佳的。
較佳地,使用與作為唯一矽前體的矽烷的標準應用相比,相對較高的丙矽烷流速和相對較低的氫流速,將氯和丙矽烷與氫運載氣體一起引入到沉積反應器中。例如,按照較佳實施例,使用大約5 mg/min到大約2000 mg/min的丙矽烷流速,更佳地是介於大約10 mg/min和大約200 mg/min之間,在Epsilon E2500T M 、E3000T M 或E3200T M 反應器系統(可從位於Arizonad的Phoenix的ASM America,Inc.買到)中進行熱CVD。氫流速可以是大約40標準升每分鐘(slm)或更低,較佳地是大約10 slm或更低,更佳地是大約5 slm域更低,並且沉積溫度可以處於大約450℃到大約700℃的範圍內,更佳地是大約500℃到大約650℃。下文中將參照圖26-27更佳詳細地介紹,按照一實施例,在使用丙矽烷/氯氣進行選擇性沉積期間,較佳地將氫氣減到最少。氯流速較佳地為大約20到大約200 sccm。在丙矽烷流速為25-400 mg/min、H2 流速為0-4 slm並且氯流速為25-200 sccm的情況下進行了試驗。摻雜物前體(例如,碳源、鍺源和/或電活性摻雜物前體)流速典型地處於從大約5 sccm到大約500 sccm的範圍內,取決於摻雜物源的性質和其他成分的相對流速。例如,對於磷摻雜,摻雜氫化物(前體)流速較佳地處於從磷(H2 中有1%的PH3 )的10到200 sccm的範圍內。
熱CVD較佳地在基板溫度下實施,如此對在基板上選擇性沉積晶體含Si薄膜很有效。較佳地,熱CVD是在處於大約350℃到大約900℃的範圍內的溫度下實施的,更佳地是大約500℃到大約800℃,再更佳地是處於大約500℃到大約700℃的範圍內。在較佳的低溫丙矽烷/氯沉積實施例中,熱CVD是在處於大約500℃到大約600℃的範圍內的溫度下實施的,更佳地是大約525℃到大約575℃。在較佳的中等溫度丙矽烷/氯沉積實施例中,熱CVD是在處於大約700℃到大約800℃的範圍內的溫度下實施的。按照一實施例,化學氣相沉積條件包括溫度,該溫度大約處於介於針對丙矽烷的實質上由質量輸送控制的沉積條件和實質上動態控制的沉積條件之間的轉變溫度。在美國專利第6821825中介紹了該等丙矽烷沉積條件,該專利文獻以引用的方式併入本文,尤其為了介紹丙矽烷沉積條件之用。PECVD較佳地是在處於大約300℃到大約700℃範圍內的溫度下實施的。本領域的技術人員可以調整此等溫度範圍,以考慮實際製造製程中的實際情況,例如,保持熱平衡、沉積速度、不同的腔室大小,包括單晶圓和間歇式反應器,較佳地還有總壓力和分壓力等。一般來說,對於給定的期望結果,不管是沉積速度、層品質還是此兩者的組合,分壓力越高,溫度越低。基板可以藉由各種各樣的本領域習知的方法加熱,例如,電阻加熱和燈照加熱。
取決於結果得到的含Si薄膜所希望的組成和所採用的沉積條件(例如,溫度、壓力、沉積速度等),可以在很大的範圍內改變各種不同的原料氣成分的相對量,並且可以以本文給出的指導為鑒藉由例行試驗來確定此等相對量。可以將原料氣的成分相互混合並且然後輸送給腔室或基板,或者可以藉由在基板處或基板附近混合此等成分來形成原料氣,例如,藉由分開地將原料氣成分供應到CVD腔室來形成原料氣。
圖11-16總結了用丙矽烷進行的沉積試驗的結果。本領域技術人員會發現圖11-16中所示的資料可用於,為特定的丙矽烷/氯選擇性沉積應用指導選擇各種不同的沉積參數。
圖11是表示在大約650℃和更低溫度下沉積(生長)速度隨H2 運載氣體流量增大而降低的圖表。相反,在高於大約750℃的溫度下,沉積速度傾向於隨H2 運載氣體流量增大而增大,並且H2 運載氣體流量增大和/或壓力降低有助於降低耗盡效應。下文中將參照圖26-27更加詳細地介紹,按照某些實施例,希望將系統中的氫氣減少到最少,並且較佳地用非氫惰性氣體代替氫氣作為運載氣體和/或摻雜氣體稀釋劑。
圖12是表示丙矽烷流量增大會增大沉積速度(在1 Torr、650℃、0.33到3.3 slm H2 運載氣體、沒有氯的條件下獲得的資料)的圖表。在丙矽烷流速為大約100 mg/min或更高的情況下,獲得了大約150 nm/min或更高的沉積速度。
圖13是表示在沒有氯的情況下SiO2 (非單晶)上的丙矽烷沉積速度相當大並且隨溫度升高而增大(在1 Torr沉積壓力、50 mg/min丙矽烷流量、0.33 slm H2 運載氣體、沒有氯的條件下獲得的資料;生長速度以nm/min為單位)的圖表。
圖14A-D是表示對於給定溫度,丙矽烷沉積速度總體上隨著腔室壓力增大而增大並且在特定溫度範圍上壓力變化對沉積影響不大的圖表。
圖15是表示摻雜物流量越大電阻率越低的圖表。該資料是在550℃和16 Torr下使用丙矽烷和磷化氫(phosphine)產生的。對於H2 中1%磷化氫,x軸上的磷化氫流速以標準立方釐米每分鐘(sccm)為單位(本文稱為“摻雜物數量”或“DN”)。所獲得的極低電阻率表明,可以藉由採用丙矽烷和氯在原處進行選擇性沉積來獲得高摻雜物結合程度。在大約50 DN或更大的流速下,沒有觀察到煙霧。
圖16A是表示增大沉積溫度有助於減小氧化物上的沉積速度(在8 Torr沉積壓力、50 mg/min丙矽烷流量、沒有H2 運載氣體、200 sccm氯的條件下獲得的資料;氧化物基板上的生長速度是以nm/min為單位的)的圖表。由於丙矽烷沉積速度總體上傾向於隨溫度增高而增大(見圖14A),所以圖16A中所示的資料表明,丙矽烷/氯沉積選擇性隨著沉積溫度增大而增大。圖16B是表示在此組試驗所使用的沉積條件下(550℃、16 Torr、沒有主運載氣體流),相對於氧化矽(SiO2 )和氮化矽(Si3 N4 )基本上100%選擇在單晶矽上沉積的Cl2 /丙矽烷流速比的圖表。使用氦作為運載氣體來蒸發在氣泡中供應的丙矽烷(在25 mg/min的丙矽烷的情況下,He為60 sccm,在100 mg/min的丙矽烷情況下,He為240 sccm)。在圖16B中標繪出的線上面表示的較高的Cl2 /丙矽烷流速比的條件下,沉積基本上100%選擇在單晶矽上而非在氧化矽和氮化矽上,並且在圖16B中標繪出的線下面表示的較低的Cl2 /丙矽烷流速比的條件下,選擇性小於100%。圖16B表示較高的相對氯流速是較佳的,因為為了實現給定程度的選擇性,要增大丙矽烷流速。
摻雜含Si薄膜
有益地,由丙矽烷進行沉積,不管是否是選擇性的,也可以實現極端高程度的碳。將高程度的替代碳摻入到矽中還可以藉由使用丙矽烷和碳源(和,按照某些實施例,電活性摻雜物的選用摻雜物前體)在相對較高的生長速度下實施沉積來獲得,不管是否是選擇性的。圖17A-D表示溫度和生長速度對使用丙矽烷、碳源(在所示出的實施例中是MMS)和Group III/V摻雜物源(在所示出的實施例中是砷)沉積的電摻雜SiC薄膜性質的影響。圖17A-D表示非選擇性製程中的碳摻入;不過,使用在添加氯的時候的選擇性製程,尤其是與摻雜物氫化物相結合,可以獲得同樣的效果。圖17A是表示溫度對薄膜生長速度的影響的Arrhenius圖表。圖17B是表示沉積溫度對替代碳含量的另一個Arrhenius圖表,表明總體上沉積溫度越高,所獲得的替代碳的程度越高。在較佳沉積條件下,替代碳摻入程度可以處於大約1.0原子%到大約3.5原子%的範圍內。圖17C是表示生長速度(沉積溫度的函數,見圖17A)對替代碳含量和電阻率的影響,表明總體上生長速度越高,所獲得的替代碳的程度越高並且電阻率越高。圖17D是表示溫度對電阻率的影響的另一個Arrhenius圖表,表明總體上沉積溫度越高,所獲得的電阻率的程度越高。
如本領域所習知的,單晶矽的晶格常數為大約5.431,而由於碳原子的尺寸較小,具有金剛石形式的單晶碳的晶格常數為3.567。因此,可以藉由用碳進行替代摻雜在單晶矽中引入拉伸應力,因為碳原子小於他們所取代的矽原子。替代摻雜到矽中的碳的量可以藉由用x射線衍射來測量摻雜矽的垂直晶格間距、然後應用Vegard’s法則(單晶矽與單晶碳之間的線性內插)來確定。本領域技術人員知道Vegard’s法則和替代碳程度、晶格間距與應力之間的關係。見,例如,Judy L.Hoyt的《Substitutional Carbon Incorporation and Electronic Characterization of Si1 y Cy /Si and Si1 x y Gex cy /Si Heterojunctions》(《Silicon-Germanium Carbon Alloy》(Taylor and Francis,NY,第58-89頁,2002)中第三章),該文獻的全部內容以引用方式併入本文。如前面提到的由Hoyt所著的文章的第73頁上的附圖3.10中所示,先前的沉積方法已經給出了具有高達2.3%的替代碳含量的矽,此相當於超過5.4的晶格間距和小於1.0 GPa的拉伸應力。圖3.10還表明,摻雜矽中的總碳含量可以藉由SIMS來確定,並且因此非替代碳含量可以藉由從總碳含量減去替代碳含量來確定。
碳摻雜單晶含矽薄膜此外還可以包括電活性摻雜物,例如,從磷和砷組成的組中選取的摻雜物。一般來說,與其他不含替代碳的類似電摻雜單晶含Si薄膜相比,存在替代碳會造成有助於增大電阻率的雜散。不過,當如上所述那樣使用丙矽烷進行沉積時,發現此等電摻雜單晶矽含Si薄膜仍然可以具有令人驚奇的低電阻率,儘管存在碳。例如,當用電摻雜物進行了摻雜(較佳地是替代摻雜)時,包括替代碳的單晶含Si薄膜可以具有大約1.0 mΩ.cm或更低的電阻率,較佳地是大約0.7mΩ.cm或更低。在試驗中,對於由丙矽烷、砷和一甲基矽烷沉積的SiC(用碳替代摻雜的矽),現在已經實現了大約5.323(藉由X射線衍射測得)的晶格間距。此5.323的晶格間距相當於大約3.25%的替代碳程度。當約束到底層矽模板(例如,晶格間距大約為5.43)時,在此等SiC層中的拉伸應力總計為2.06 GPa。更為一般地,所產生的應力較佳地介於1 GPa與3 GPa之間。矽的自然晶格常數的偏移引入應力和相應的應變,該應變有益地改善了半導體中電載流子的遷移率,提高了元件效率。當將SiC沉積到小於材料的臨界厚度時,沉積層保持具有拉伸應力。按照一實施例,配置電摻雜Si:C或SiGe薄膜以對相鄰層施加應變。例如,可以對沉積在電摻雜鬆弛Si:C層上的矽薄膜施加壓縮應變。按照一實施例,選擇性形成在凹陷的源極/汲極區域中的電摻雜Si:C薄膜對形成在源極和汲極之間的矽溝道施加拉伸應力,下面將更加詳細地介紹。該等結構可以用在各種不同的應用中,例如,用於改良NMOS元件的電子遷移率。
在圖1-5所示的實施例中,將SiC層選擇性形成在凹陷的源極/汲極區域20內,並且較佳地是在保持應力的條件(厚度、溫度)下沉積的。填充S/D凹陷的SiC材料的較小晶格常數對他們之間的溝道區域22施加拉伸應變。較佳地,除了丙矽烷、氯和碳源之外,還在原料氣中加入摻雜物氫化物。較佳地採用砷或磷化氫。一實施例提供了形成積體電路的方法,該方法包括:對基板進行圖案化,以限定暴露半導體表面和絕緣區域;並且提供丙矽烷和氯氣,從而在暴露的半導體表面上選擇性沉積出磊晶薄膜。可以將丙矽烷和氯氣相互混合起來形成例如在化學氣相沉積條件下與基板接觸來沉積薄膜的原料氣。原料氣的各種不同成分中的兩種或多種可以以任何順序、同時地或分階段地混合在一起,並且該混合可以在將原料氣引入腔室之前或之後進行。因此,例如,氯氣和丙矽烷的提供可以包括在基板處相互混合或者在相互混合之前形成原料氣,然後例如使用運載氣體將其運送到基板。其他諸如摻雜物源(例如,碳源、鍺源和/或電活性摻雜物前體)之類的添加氣體也可以相互混合形成原料氣。摻雜物源可以與丙矽烷和氯一起提供,以在暴露的半導體表面上選擇性沉積出摻雜磊晶薄膜。例如,在圖1-5的實施例中,與丙矽烷和氯一起提供了碳或鍺源。
按照一實施例,將碳源與丙矽烷和氯一起提供到基板,以選擇性沉積出包括替代碳的含Si薄膜。替代碳的量較佳地為大約1.0原子%或更大,更佳地是大約1.5原子%或更大。選擇性沉積的含碳和Si薄膜可以是晶格間距為5.38或更小的單晶矽薄膜,較佳地是晶格間距為5.36或更小,更佳地是晶格間距為5.34或更小。該等單晶矽薄膜此外還可以包括電活性摻雜物(比如磷或砷)。當用電活性摻雜物進行了摻雜(較佳地是替代摻雜)時,包括替代碳的選擇性沉積的單晶矽薄膜可以具有大約1.0mΩ.cm或更低的電阻率,較佳地是大約0.7mΩ.cm或更低。該等包括替代碳的單晶矽薄膜可以藉由相對較高速度的沉積製程使用氯、丙矽烷、碳前體和(視需要)電活性摻雜物的摻雜物前體加以選擇性沉積。圖18A是表示對於用碳和砷二者加以替代摻雜的矽薄膜、作為生長速度(奈米每分鐘,nm/min)的函數的百分比替代碳的圖表。該圖表還表示出了該等薄膜的電阻率(以mΩ.cm為單位,左邊的軸也是)。圖18B表示作為丙矽烷流量(以毫克每分鐘為單位,mg/min)的函數的該等薄膜的生長速度。
圖18A和18B中所示的圖表表明,藉由在相對較高的沉積或生長速度下,例如至少在大約5 nm/min的速度下,進行選擇性沉積,使用丙矽烷和氯可以實現替代碳較高的程度。碳含量和電阻率都會隨著沉積速度增大而升高,沉積速度反過來是利用丙矽烷提高的。如圖18A和18B所示,生長速度可以例如藉由下述方式加以控制:控制丙矽烷流速和溫度,以產生包括各種不同程度的碳的單晶矽薄膜,例如包括2.5%或更多的替代碳,較佳地是2.6%或更多的替代碳,更佳地是2.7%或更多的替代碳。按照某些實施例,如圖18A和18B所示,單晶矽薄膜可以包括甚至更高程度的碳,例如,2.8%或更多的替代碳,較佳地是2.9%或更多的替代碳,更佳地是3.0%或更多的替代碳。
圖19表示對於用1.8%碳替代摻雜的晶體矽薄膜(200 nm厚)的FTIR頻譜的一部分。在大約605波數處有強吸收證明在矽薄膜中存在替代碳。在大約450到500波數上缺乏寬的吸收帶證明了矽薄膜含有很少(如果有)的非替代碳。因此,一實施例提供了包括2.4%或更多的替代碳的選擇性沉積的單晶矽薄膜,該薄膜包括少於大約0.3%的非替代碳,較佳地少於大約0.25%的非替代碳,更佳地少於大約0.20%的非替代碳,再更佳地少於大約0.15%的非替代碳。如上所述,單晶矽薄膜中摻雜物(比如碳、鍺或電活性摻雜物)所佔百分比在本文中是以在整個薄膜的基礎上的原子百分比表示的,除非另有說明。
本文中介紹的包括替代碳的選擇性沉積單晶矽薄膜的厚度較佳地小於臨界薄膜厚度。本領域的技術人員理解,臨界薄膜厚度是發生應變的薄膜在一組特定條件下鬆弛時所處的厚度。隨著替代摻雜物的濃度增大,臨界厚度一般會減小。厚度小於臨界厚度的薄膜典型地在該等條件下會保持應變狀態。例如,包括大約1.8%替代碳的單晶矽薄膜在大約500℃下可以具有大約200 nm的臨界厚度,而不同的包括3.5%替代碳的類似薄膜在此溫度下可以具有大約25-30 nm的臨界厚度。厚度小於該薄膜的臨界厚度的薄膜傾向於保持應變狀態,除非或直到受到充足的攝動(例如,暴露於充足的熱量,以致造成鬆弛)。
如上面所討論的和圖18A和18B中所示的,我們發現,藉由在至少為大約5奈米每分鐘的沉積速度下,較佳地是在至少大約10奈米每分鐘的沉積速度下,使用丙矽烷和氯與碳源一起沉積薄膜,可以將相對較高程度的替代碳摻入到選擇性沉積矽薄膜中。可以使用各種不同的沉積參數來控制選擇性、沉積速度和替代碳摻入到結果得到的矽薄膜中的程度,如本文中所討論的和圖17和20-24中所示的。
圖20A表示對於三種不同的運載氣體(H2 )流速、作為腔室壓力的函數的矽薄膜內的替代碳含量的圖線。圖20A和20B中所示資料是在550℃的沉積溫度、200 mg/min的丙矽烷流速和180 sccm的MMS(碳源)流速的條件下得到的。圖20A表示,在此等條件下,可以在相對較高的腔室壓力和相對較低的H2 運載氣體流量下實現較高的替代碳程度。圖20B表示對於三種不同的運載氣體(H2 )流速、作為腔室壓力的函數的生長速度的圖線,表明在此等條件下,最高的生長速度是在處於大約40 Torr到大約70 Torr的範圍內的腔室壓力下達到的,而較高生長速度是使用較低的H2 運載氣體流速獲得的。
圖21A表示作為丙矽烷流速的函數的矽薄膜中替代碳含量的圖線。圖21A和21B中所示資料是在550℃的沉積溫度、15 Torr的腔室壓力、20 slm的運載氣體(H2 )流速和180 sccm的MMS流速的條件下得到的。因為MMS流速是恆定的並且丙矽烷流速是變化的,因此圖21A表示變化的丙矽烷與MMS的流速比對替代碳含量的影響。隨著丙矽烷與碳源的流速比增大,結果得到的薄膜內替代碳的量降低。
圖21B表示作為沉積速度(生長速度)的函數的矽薄膜內的替代碳含量。圖21B表明,在此等條件下,可以在5奈米每分鐘的生長速度下實現相對較高的替代碳程度。在此等條件下,更高的生長速度(由較高的丙矽烷流速造成)不會造成替代碳更高(與圖18A對照),因為丙矽烷與碳源的流速比增大了(從而減小了可用來摻入到薄膜內的碳的相對量)。
圖22表示在恆定丙矽烷流速(與上面討論的圖21對照)下、作為MMS流速的函數的矽薄膜內替代碳含量的圖線。圖22中標繪出的資料表明,在此等條件下,在較高的MMS流速下得到了較高的替代碳程度。因為丙矽烷流速是恆定的並且MMS流速是變化的,因此圖22表示變化的碳源(MMS)與丙矽烷的流速比對替代碳含量的影響。隨著MMS與丙矽烷的流速比增大,結果得到的薄膜內替代碳的量按照圖21所示的結果相對線性地增大。
圖23A表示保持恆定的丙矽烷與碳源比、同時藉由同時增大這兩種氣體的流速增大生長速度的效果。圖23A中所示資料是在550℃的沉積溫度和20 slm的運載氣體(H2 )流速的條件下獲得的。圖23A證明,生長速度越高,所實現的替代碳程度越高,並且證明,腔室壓力越高和總流速越高,所得到的生長速度越高,並且還證明,在給定的丙矽烷:碳前體的比值下,採用較高的生長速度會得到較高的替代碳。圖23B表明生長速度是丙矽烷流速的強正函數,並且腔室壓力具有相對適中的效果。因此,總結起來,圖20-23表示可以使用高沉積速度來實現單晶矽中高的替代碳程度的各種不同的條件。
用來選擇性沉積包括至少2.4%替代碳的單晶矽薄膜的化學氣相沉積條件,較佳地包括沉積溫度,該沉積溫度處於大約介於實質上由質量輸送控制的沉積條件與實質上動態控制的沉積條件之間的轉變溫度。此沉積溫度由圖17A中的垂直虛線表示。圖17A中所示的圖線是作為倒沉積溫度的函數的生長速度的圖表。在用於產生該圖線中所示資料的沉積條件下,由虛線表示的轉變溫度為大約550℃。在高於虛線所示的轉變溫度的溫度(即,虛線的左邊)下,沉積條件實質上是由質量輸送控制的。在某些情況下,在高於大約550℃的沉積溫度下,薄膜品質的某些方面可能會降低。在低於由虛線表示的轉變溫度的溫度(即,虛線的右邊)下,沉積條件實質上是動態控制的,並且可以使用相對較高的碳源流速。藉由操縱該等沉積條件,即,藉由改變腔室壓力和運載氣體流速,可改變轉變溫度的位置。按照某些實施例,化學氣相沉積條件包括處於大約500℃到大約600℃的範圍內的溫度。按照某些實施例,化學氣相沉積條件包括至少大約500 mTorr的腔室壓力,較佳地是至少大約30 Torr,例如,處於30 Torr到大約200 Torr的範圍內。
上面介紹的將替代碳摻入到選擇性沉積的含Si薄膜中的方法也可以用於使用其他摻雜物(比如電活性摻雜物)的替代摻雜。高程度的替代摻雜可以用於選擇性沉積低電阻率的矽薄膜,尤其是當矽薄膜還用碳進行替代摻雜時。
有益地,由丙矽烷和氯進行的選擇性沉積對替代地將鍺摻入到磊晶薄膜中也是有效的,用於造成與SiGe層的應變。在較佳沉積條件下,鍺摻入程度可以介於大約1%和99%之間,典型地介於17%和50%之間,通常介於大約20%和50%之間,更佳特別地介於大約20%和40%之間,例如,用來對溝道施加應力。
如本領域所習知的,單晶矽的晶格常數為大約5.431,而由於鍺原子的尺寸較大,單晶鍺具有5.657的晶格常數。與矽的自然晶格常數的差異引入了有益改良半導體中電載流子遷移率的應變,提高了元件效率。當將SiGe沉積到小於該材料的臨界厚度時,沉積層保持受到壓縮應變,並且對於PMOS元件,空穴遷移率得到了改良。在此情況下,沉積出來的SiGe層可以是在整個活性區域上選擇性形成的,並且可以限定溝道,或者可以用作在其上形成拉伸應變的Si層的鬆弛模板,然後它本身可以用作溝道區域。
上面介紹的用於將替代碳摻入到SiGe中的方法也可以用於降低SiGe中的壓縮應變,或者用於產生未應變的三元SiGeC合金,例如,主要由大約3.5原子%的替代碳、大約35原子%的Ge和大約61.5原子%的矽組成的合金。
在圖1-5的實施例中,在凹陷源極/汲極區域20中選擇性形成SiC層,並且較佳地是在保持應力的條件(厚度、溫度)下沉積的。填充S/D凹陷的較小晶格常數的SiC材料對他們之間的溝道區域22施加拉伸應變。不過,按照一實施例,在凹陷源極/汲極區域20中選擇性沉積了SiGe層,而不是SiC。填充S/D凹陷的較大晶格常數的SiGe材料對他們之間的溝道區域22施加壓縮應變。較佳地,還採用了砷和磷。如上面所討論的,一實施例提供了形成積體電路的方法,該方法包括:對基板進行圖案化,以定義暴露的半導體表面和絕緣區域;並且將原料氣提供至基板,從而在暴露半導體表面上選擇性沉積出磊晶薄膜,其中原料氣是藉由將丙矽烷、氯和摻雜物源(視需要還有其他氣體,比如運載氣體)進行相互混合而形成的。按照較佳實施例,摻雜物源是鍺源並且視需要是電活性摻雜物前體,將該摻雜物源與丙矽烷和氯氣一起供應至基板,以在暴露的半導體表面上選擇性沉積出摻雜磊晶薄膜。
按照另一實施例,將丙矽烷和氯與電摻雜物一起供應至基板,從而在基板上沉積出電摻雜的矽薄膜。因此,一實施例提供了選擇性沉積單晶矽薄膜的方法,包括提供設置在腔室內的基板;在化學氣相沉積條件下將氯、丙矽烷和摻雜物前體引入到腔室內,摻雜物前體包括電活性摻雜物;並且以至少為約5奈米每分鐘的沉積速度在基板上沉積單晶矽薄膜。選擇性沉積的單晶矽薄膜較佳地具有大約1.0mΩ.cm或更低的電阻率,並且包括至少大約3×102 0 cm 3 的替代摻雜物,較佳地至少大約4×102 0 cm 3 的替代摻雜物,更佳地是大約5×102 0 cm 3 的替代摻雜物。可以按照特定的應用的要求,改變電活性摻雜物的程度和類型,以在結果得到的摻雜矽中產生電阻率值:1.0mΩ.cm或更小,例如0.9mΩ.cm或更小,較佳地是0.8 mΩ.cm或更小,更佳地是0.7 mΩ.cm或更小。藉由使用適當的摻雜物前體,該方法可以用於產生含有n型摻雜物或p型摻雜物的矽薄膜。較佳地,在碳摻雜矽薄膜的情況下採用n型摻雜物。上面討論了適當的摻雜物前體和摻雜物的例子。如圖25所示,還可以將沉積速度增大到例如至少大約10奈米每分鐘、至少大約20奈米每分鐘,等等(下面將討論)。
適用於選擇性沉積用鍺或電活性摻雜物替代摻雜的矽薄膜的化學氣相沉積條件,總體上與上面介紹的用於沉積用碳替代摻雜的矽薄膜的CDV條件並不矛盾。因此,一實施例提供了一種用碳和用電活性摻雜物摻雜的選擇性沉積單晶矽薄膜。另一實施例提供了一種用鍺和用電活性摻雜物摻雜的選擇性沉積單晶矽薄膜。
圖24是對於一系列使用丙矽烷沉積的薄膜、作為摻雜物前體(砷)流量的函數的摻雜矽薄膜的電阻率的圖表。圖24表示如下的一般命題:作為砷流量的函數的薄膜電阻率經歷最小化,並且因此電阻率降低沒有必要僅僅藉由增大摻雜物前體的流速來實現。本發明並不受理論約束,但是吾人相信,增大電阻率可能是由於摻入了增大百分數的電活性的摻雜物。
圖25A是對於一系列在恆定的丙矽烷與砷的流速比下沉積的薄膜(仍見圖15)、作為生長速度的函數的摻雜矽薄膜電阻率的圖表。圖25B是作為丙矽烷和砷流速的函數的薄膜沉積速度的圖表。從在特定的資料組內使用了恆定的丙矽烷與替代摻雜物前體的流速比(圖23中的MMS,圖25中的AsH3 )的層面來說,圖25類似於圖23。圖25A證明,可以藉由在相對較高的速度下實施沉積,例如,至少大約5奈米每分鐘的速度,較佳地是至少大約10奈米每分鐘的速度,可以實現大約1.0 mΩ.cm或更小的矽薄膜電阻率值。如圖25B中所示,摻雜矽薄膜的生長速度實質上是丙矽烷流速的線性函數。
圖15、23和25證明,使用丙矽烷能夠實現相對較高速度的沉積,此反過來能夠實現令人驚奇的高程度的替代摻雜。圖15、23和25之間的相似之處(儘管磷、碳和砷之間存在已知差別)證明,本文所教導的使用丙矽烷的沉積方法相對不易受摻雜物或摻雜物前體的性質影響。因此,本文介紹的使用丙矽烷的選擇性沉積方法可應用於各種各樣的摻雜物(比如替代碳和電活性摻雜物),並且可應用於將該等摻雜物摻入到各種各樣的含Si材料(比如Si、SiC、SiGe、SiGeC等等)中。可以對應用於特定含Si材料的沉積條件使用例行試驗。
氯的摻雜氫化物吸除
在原處摻雜通常是要避免的,尤其是在單晶圓加工中,因為會造成不希望的CVD腔室污染。藉由沉積純半導體可以實現經濟上的節約,此對p型(例如,硼摻雜的)或n型(例如,磷摻雜的或砷摻雜的)應用都是有用的。此等層是在單獨的加工工具中藉由注入或擴散得以簡單摻雜的。而且,對於摻雜物擴散,可以採用成批加工,從而產量不會很大程度上受附加的摻雜步驟的影響。
不過,對於較佳的採用氯氣的選擇性製程,藉由將摻雜物氫化物加入到加工流程中,發現可以改良層表面品質。吾人認為,摻雜物氫化物用作表面處氯的良好吸收劑,形成了(純)HCl和摻雜物氯化物,實現了前體氣體接近表面,以便實現高品質的磊晶沉積。
當按照本文介紹的那樣進行實施時,使用丙矽烷和氯進行的含Si薄膜沉積可以提供顯著優於使用傳統矽源進行的沉積的優點。例如,在給定的沉積溫度下,使用丙矽烷的含Si薄膜的沉積較佳地以明顯快於使用矽烷替代丙矽烷時的速度進行。較佳的實施例提供了高速沉積方法,按照此方法,以大約50-200 mg/min的輸送速度將丙矽烷輸送到基板表面。在熱CVD條件下,較佳地在處於大約500℃大約800℃的範圍內的沉積溫度下,該實施例的實踐得到了相對較快的含Si材料的沉積(與其他矽源相比),較佳地是以大約50每分鐘或更高的速度,更佳地是以大約100每分鐘或更高的速度,最佳地是以大約200每分鐘或更高的速度。較佳地,與丙矽烷和氯一起,將摻雜物氫化物源也輸送到表面,以改良表面品質和提供原處摻雜。
較佳含Si薄膜具有在薄膜的整個表面上高度均勻的厚度。當如本文所述(例如,在存在摻雜物氫化物吸收劑的情況下)使用丙矽烷和氯在圖案化或混合基板上(尤其是在半導體和氧化矽或氮化矽上)實施沉積時,結果得到的含Si薄膜的百分比厚度非均勻度較佳地為大約2%或更低。取決於薄膜的平均厚度,百分比厚度非均勻度的額外的值可能是較佳的,如下面的表1所示。應將表1中所示的%厚度非均勻度的各個值理解為該等值前面有詞“大約”。
總的來說,在一組特定加工條件下沉積的薄膜的薄膜厚度均勻度的測量,可以藉由將該薄膜沉積在直徑處於大約200 nm到300 nm範圍之內的單一或混合基板上來進行。薄膜厚度均勻度是藉由沿著隨機選取的直徑進行多點厚度測量(不在晶圓外周的3 mm排除區內進行測量)、藉由對各個厚度測量結果求平均來確定平均厚度並且確定均方根(rms)變化率來確定的。測量薄膜厚度的較佳器具是利用來自Thermawave的OptiprobeT M ,並且較佳地測量方法包括使用此器具沿著隨機選擇的晶圓直徑測量49個點上的薄膜厚度。在實踐中,厚度變化率典型地是在此測量之後直接由該器具獲得的,因此不需要人工計算。為了實現比較,可以將結果表示為百分比非均勻度,此百分比非均勻度是如此計算的:用rms厚度變化率除以平均厚度並且乘以100以將結果表示為百分比。當測量具有不能進行此種測量的表面的薄膜(例如,施加了一個或多個附加層的薄膜,或者包含在積體電路中的薄膜)的厚度均勻度時,對該薄膜進行橫斷,並且藉由電子顯微鏡對其進行檢查。在橫斷薄膜的最薄部分處和最厚部分處測量薄膜厚度,並且然後將此等兩個點之間的厚度測量結果的範圍(例如,±6)除以此等兩個測量結果的和。本文中將此非均勻度表示為百分比。
此外,與不是使用丙矽烷製作的相應薄膜相比,按照本文介紹的方法(例如,在存在摻雜物氫化物吸收劑的情況下)製作的含有其他元素(例如,摻雜矽、含Si SiC和SiGe合金和摻雜含Si合金)的較佳晶體含Si薄膜的組分均勻度得到了本質上的改良。本發明並不侷限於任何操作原理,但是吾人相信,該等含Si薄膜具有好於使用傳統前體(比如矽烷、DCS或TCS)沉積的相應含Si薄膜的組分均勻度。而且,可以藉由本文介紹的方法製備包含相對較高程度的(多種)非矽元素的晶體含Si合金。例如,晶體SiGe較佳地包含大約10原子%地Ge或更多,更佳地是大約20原子%Ge或更多,再更佳地是大約30原子%Ge或更多。Si:C較佳地包含介於大約1%和3.5%之間的碳。
非氫運載氣體
按照本發明的另一方面,較佳地採用非氫運載氣體與含鹵素的蝕刻劑氣體和丙矽烷氣體相組合。含鹵素蝕刻劑氣體可以是含氯蝕刻劑氣體,比如氯化氫(HCl)、六氯乙矽烷(Si2 Cl6 )和/或氯氣。氫氣(H2 )是用於半導體加工的氣相沉積中採用的最普遍的運載氣體,尤其是在磊晶沉積中。H2 之所以流行,有數種原因。能夠以很高的純度提供H2 。而且,氫的熱特性如下:它不像其他惰性氣體那樣對晶圓有很大的熱效應。此外,氫具有用作還原劑的可能,以致它能夠抵禦由不太完善的反應腔室的密封造成的天然氧的形成。
不過,本發明人藉由在丙矽烷/含鹵素蝕刻劑氣體沉積系統(比如上面介紹的丙矽烷/氯沉積系統)中採用非氫運載氣體發現了某些優點。較佳地,採用氦(He)、氬(Ar)、氖(Ne)、氙(Xe)或氮氣(N2 )或者該等惰性氣體的組合物來取代氫。在某些選擇性沉積實施例中,使用氯化氫作為運載氣體,例如在使用包括大約5 mg/min的丙矽烷流速、處於大約675℃到大約700℃的範圍內的沉積溫度、大約2.2 slm的氯化氫流速、大約4 Torr的沉積壓力、大約200 sccm的稀釋磷化氫流速和大約6 sccm的MMS(未稀釋)流速的沉積條件的實施例中。按照所示出的實施例,採用了He,因為它具有接近於H2 的熱特性,並且因此為了從使用H2 運載氣體調整過來,不需要對反應器做過多調整。
在上面介紹的丙矽烷/氯/氫系統中,有數種可能的反應機制,包括:(1)Si(s)+Cl2 (g) → SiCl2 (g) 蝕刻 (2)Si3 H8 (g) → H3 SiSiH:(g)+SiH4 (g) 丙矽烷裂解 (3)H3 SiSiH:(g) → H2 Si=SiH2 (g) (4)SiH2 (g)+SiCl2 (s) → 2 Si(s)+2 HCl(g) 沉積 (5)Si(s)+2 HClSiCl2 (g)+H 2 (g) 沉積和蝕刻的平衡 (6)2 PH3 (g) → 2 P(s)+3H 2 (g) 摻雜 (7)PH3 (g)+6Cl(s) → PCl3 (g)+3HCl(g)+自由表面位置 (8)Cl2 (g)+H 2 (g) → 2 HCl(g)比較:SiH2 Cl2 (g) → SiCl2 (g)+H 2 (g) DCS分解
等式(1)代表系統中的蝕刻反應。除了提供蝕刻(此是保持選擇性所需要的)之外,等式(1)還產生了用於等式(5)的反應物,該反應物有助於產生矽沉積物。等式(5)代表向右的反應(蝕刻)與向左的反應(沉積)之間的平衡。較佳地,條件如下:蝕刻在絕緣表面上佔優,而沉積在半導體窗口上佔優。不希望受到理論的限制,希望提供充足的氯氣濃度,以產生選擇性的蝕刻,同時產生供應沉積的SiCl2
不過,當作為運載氣體提供自由H2 (即,大量的H2 )時,將會發生反應(8),產生HCl。在系統中增大HCl的濃度將會把沉積/蝕刻等式(4)和(5)推向蝕刻的方向,因此,對於給定的“調整好”的製程,會降低沉積速度。調整好的製程代表已經將反應物濃度調整為實現選擇性沉積的製程。
等式(7)表示再另一種期望的反應,由於存在H2 運載氣體,因此HCl的產生將抑制該反應。等式(7)表示吸收在晶圓表面上的氯的吸除。摻雜物氫化物,比如砷、磷化氫和乙硼烷(所示的磷化氫)易於與表面氯原子進行反應並且形成不穩定的副產品,從而為沉積開闢了表面反應位置。不過,和等式(4)和(5)的情況一樣,增大HCl濃度易於藉由向左移動等式(7)的平衡而抑制期望的吸除反應。
因此,使用非氫運載氣體(一般是系統中最主要的氣體)將會:避免依據等式(8)消耗Cl2 並且從而避免了抑制沉積反應(4)、(5)和吸除反應(7)。從Violette的文章(上面以引用方式併入本文)中複製過來的圖26,表示添加H2 運載氣體如何降低他們研究的Si/Cl中的沉積反應物SiCl2 的濃度。注意,雖然該製程較佳地不採用H2 ,但是在不全部排除的情況下,可以獲得最小化H2 的益處。較佳地,代表系統中最大的氣體源的主要運載氣體是非氫的。較佳地,沉積物前體(比如碳源、鍺源和/或電摻雜物前體)是在非氫運載氣體中稀釋的(例如,He中1%的砷,He中1%的磷化氫)。較佳地,與最小化或消除H2 相結合地,採用相對較高的沉積溫度(例如,高於大約550℃,更佳地是處於大約550℃到大約650℃的範圍內),因為沉積選擇性傾向於隨著沉積溫度增大而增大(見圖16A)。
圖27表示採用氦、丙矽烷和氯氣的較佳反應器系統100。如圖所示,淨化器102位於氦源104的下游。一部分惰性氣體流分流到具有氣泡器106形式的蒸發器,運載氣體攜帶著蒸發的丙矽烷108從該蒸發器流出。另外,可以簡單地對丙矽烷加熱,以增大丙矽烷在液體上方的空間內的蒸汽壓力,並且運載氣體在經過該空間的時候帶走丙矽烷。在任何情況下,液體反應物源容器106的下游是分析器110,該分析器110藉由測量透過蒸汽的聲音的速度確定流動氣體的反應物濃度。基於這一測量結果,由分析器110改變軟體控制的下游質量流控制器(MFC)112的設定點。此分析器是可以用商業手段買到的。
經過此MFC 112的流體在用於沉積腔室122的注入歧管120的上游的充氣板處與經過主運載氣體MFC 114的主運載氣體和其他反應物相混合。另外,流體可以在反應器系統100中的任意點處混合,以將結果得到的原料氣供應到基板。還設置了蝕刻劑類的源,較佳地是氯氣130。在所示出的實施例中,還設置了用於碳的源132(表示為一甲基矽烷或MMS)和用於摻雜物氫化物的源134(所示的磷化氫)。
如圖所示,反應器系統100還包括中央控制器150,該中央控制器與系統100的各種可控制的組分電連接。將該控制器程控為提供氣體流量、溫度、壓力等,以在容納於反應腔室122內的基板上實現本文介紹的沉積製程。本領域技術人員將會意識到,控制器150典型地包括記憶體和微處理器,並且可由軟體、固定佈線或二者的組合來進行程控,並且該控制器的功能可以分佈在位於不同物理位置上的處理器當中。因此,控制器150還可以代表多個遍佈系統100的控制器。
因此,丙矽烷/氯/非氫運載氣體的組合造成了含矽材料的沉積速度得到提高,尤其是磊晶層。按照一實施例,與壓力和溫度相結合地選擇氣體流速,以實現絕緣材料當中的半導體窗口上/內的選擇性沉積。應當理解,氦源104可以用其他非氫氣體來代替,比如氖、氬、氪、氙和/或氮(N2 )。氦源104還可以用氫源代替,以供應採用氫運載氣體的反應器系統。例如,採用氫作為運載氣體的所介紹的沉積製程可以在此反應器系統中實施。
在所示的實施例中,還設置了碳源132,並且與丙矽烷和氯相結合,可以實現高替代碳含量,如上文所述。按照另一實施例,較佳地還設置了摻雜物氫化物源134,以得到具有得到提高的電導率的原處摻雜的半導體層。較佳地,對於矽或SiC磊晶,摻雜物氫化物是砷或磷化氫,並且該層是n型摻雜的。最佳地,用於摻雜物氫化物的稀釋惰性氣體也是非氫惰性氣體。因此,磷化氫和MMS得以較佳地例如在氦中儲存在他們的源容器132、134中。典型的摻雜物氫化物的濃度,對於砷和磷化氫,是氦中的0.1%到5%,更佳地是在氦中的0.5%到1.0%。典型的碳源濃度是在氦中的5%到50%,較佳地是在氦中的10%到30%。例如,用氦中20%的MMS進行了試驗。另外,碳源(例如MMS)可以以未稀釋的形式供應。
前述關於非氫惰性運載氣體與丙矽烷和氯氣相結合的益處的討論內容也可應用於其他半導體化合物。例如,對於SiGe,丙矽烷、鍺烷、氯和非氫運載氣體可以獲得相同的提高的和選擇性沉積的益處。例如,在加入氦中1%的乙硼烷的情況下,可以獲得p型摻雜層。
實例1
此實例表示磊晶矽薄膜在混合形態基板上的選擇性沉積。
將八英吋未圖案化Si<100>晶圓基板和具有完全氧化(1000)表面的獨立晶圓裝入到Epsilon E2500T M 反應器系統中。然後在900℃下,在20 slm的氫流速下,將該基板送入到反應器系統中,然後使得該基板穩定1分鐘。然後隨著基板溫度降低到550℃,切斷氫流。然後使得該基板穩定10秒鐘,在經過此時間之後,引入50 mg/min的丙矽烷流10分鐘。同時供應200 sccm氯氣和100 sccm的1%磷化氫的流體,並且在大約6 Torr的沉積壓力下實施沉積。在單晶基板上選擇性沉積(沉積速度為5 nm/min)出厚度為大約500的連續、均勻磷摻雜Si薄膜。然後將基板從反應器中取出並且送回到裝載鎖定裝置中。沉積在矽晶圓上的磷摻雜Si薄膜具有良好的磊晶品質和大約0.35 mΩ.cm的電阻率,同時基本上沒有在氧化物基板上觀察到沉積。
實例2
實施實例1中介紹的沉積製程,只是將具有氮化矽表面的獨立晶圓裝載到反應器系統中,而不是裝載具有氧化矽表面的獨立晶圓。在矽晶圓上選擇性沉積出了磊晶磷摻雜Si薄膜,而在氮化矽表面上基本上沒有沉積。和實例1中一樣,所沉積的磷摻雜Si薄膜具有良好的磊晶品質和大約0.35 mΩ.cm的電阻率。
本文提到的所有專利、專利申請案和文章都以引用的方式整體併入本文。本領域技術人員將會意識到,在不超出本發明的範圍的情況下,可以對上面介紹的製程進行各種不同的忽略、添加和修改,並且意欲使所有此等修改和改變都落在所附權利要求限定的本發明的範圍內。
10...混合基板
12...場隔離區域
14...活性區
16...閘電極
18...介電質層
20...源極和汲極區域
22...溝道區域
30...晶體含矽材料
32...異質磊晶薄膜
34...額外的矽結構
100...反應器系統
102...淨化器
104...氦源
106...氣泡器
108...丙矽烷
110...分析器
112...控制器
114...主運載氣體
120...歧管
122...反應腔室
130...氯氣
132...碳源
134...摻雜物氫化物源
150...中央控制器
從下文的介紹中和從所附圖式(未按比例)中,本發明的此等和其他方面將會顯而易見,下文的說明和附圖的用意是解釋說明,而非限制本發明,並且其中:圖1是場氧化限定之後、剩下絕緣體和暴露的半導體表面的半導體基板的示意性橫截面圖。
圖2表示在活性區窗口內形成電晶體閘電極之後的圖1的結構。
圖3表示在閘電極兩側凹陷出源極和汲極區域之後的圖2的結構。
圖4表示在按照本發明的較佳實施例在凹陷區域內選擇性沉積了半導體薄膜之後的圖3的結構。
圖5表示在視需要繼續選擇性沉積、形成擡高的源極/汲極結構之後的圖4的結構。
圖6表示在按照本發明的另一較佳實施例、暴露出半導體窗口並且進行了選擇性沉積以形成擡高的源極/汲極結構之後的圖2的結構。
圖7是表示對於固定的丙矽烷流速、在多種溫度下、作為氯流速的函數的矽上的沉積速度圖線。
圖8是表示作為氯流速的函數的沉積速度圖線,說明在各種條件下丙矽烷/氯沉積的選擇性閾值。
圖9是表示對於採用乙矽烷和氯加工氣體的沉積、作為溫度的函數的絕緣表面上的晶核表面覆蓋程度圖線。
圖10是表示對於採用乙矽烷和氯加工氣體的沉積、作為氯流量的函數的缺陷密度圖線。
圖11是表示對於按照本發明的較佳實施例、對於採用丙矽烷、氯和氫運載氣體的沉積、作為氫流量的函數的矽上的沉積速度的圖線。
圖12是表示作為丙矽烷流量的函數的矽上的沉積速度圖線。
圖13是表示作為倒溫度(沉積壓力=1T=1 Torr)的函數的氧化矽上的沉積速度圖線。
圖14A-D是表示對於採用丙矽烷、氯和氫運載氣體進行的沉積、作為倒溫度和壓力(T=Torr)的函數的矽上的沉積速度的一系列圖線。
圖15是表示對於採用丙矽烷、氯和氫運載氣體的沉積、作為摻雜物流速的函數的表面電阻圖線。
圖16A是表示使用丙矽烷和氯氣而沒有使用氫運載氣體的、作為倒溫度的函數的在氧化矽上矽的沉積速度圖線。圖16B是表示在此組試驗中使用的沉積條件(550℃、16 Torr、沒有主運載氣體流)下、與氧化矽(SiO2 )和氮化矽(Si3 N4 )相對、基本上100%選擇在單晶矽上沉積時的Cl2 /丙矽烷流速比的圖表。
圖17A-D是表示按照較佳實施例的生長速度、碳摻入到沉積薄膜內和所沉積薄膜的電阻率的一系列圖線。
圖18A是表示對於用碳和砷二者替代摻雜的矽薄膜、作為生長速度(奈米每分鐘,nm/min)的函數的百分比替代碳的圖線。圖18A中的圖線還表示該等薄膜的電阻率(以mΩ.cm為單位,左邊的軸也一樣)。圖18B是表示作為丙矽烷流量(以毫克每分鐘為單位)的函數的該等薄膜的生長速度圖線。
圖19表示對於按照較佳實施例用碳進行了替代摻雜的矽薄膜、傅立葉變換紅外(FTIR)頻譜的一部分。
圖20A表示對於三種不同的運載氣體(H2 )流速、作為腔室壓力的函數的矽薄膜內的替代碳含量圖線。圖20B表示對於三種不同的運載氣體(H2 )流速、作為腔室壓力的函數的生長速度的圖線。
圖21A表示在恆定的MMS(一甲基矽烷(monomethylsilane)或甲基矽烷(methylsilane))流速下、作為丙矽烷流速的函數的矽薄膜內的替代碳含量圖線。圖21B表示作為沉積速度(生長速度)的函數的矽薄膜內的替代碳含量。
圖22表示在恆定的丙矽烷流速下、作為MMS流速的函數的矽薄膜內的替代碳含量的圖線。
圖23A表示在恆定在丙矽烷與MMS流速比下、作為薄膜生長速度的函數的矽薄膜內的替代碳含量的圖線。圖23B表示作為丙矽烷流速的函數的生長速度圖線。
圖24是對於使用丙矽烷沉積的一系列薄膜、作為摻雜物前體(砷)流量的函數的摻雜矽薄膜電阻率的圖線。
圖25A是對於在恆定的丙矽烷與砷流速比下沉積的一系列薄膜、作為生長速度的函數的摻雜矽薄膜電阻率的圖線。圖25B是作為丙矽烷和砷流速的函數的薄膜沉積速度的圖表。
圖26表示對於包括各種不同的氯化矽種類、加入了和沒加入氫運載氣體的系統、作為溫度的函數的各種不同反應物的熱力學平衡的兩個圖線。
圖27是反應器的示意圖,設置該反應器用於按照本發明的較佳實施例採用丙矽烷、氯氣和惰性的非氫運載氣體來沉積含矽薄膜的系統。
10...混合基板
12...場隔離區域
16...閘電極
18...介電質層
20...源極和汲極區域
22...溝道區域
32...異質磊晶薄膜

Claims (62)

  1. 一種在基板上選擇性沉積含矽層的方法,包括:提供一基板,所述基板包括一具有第一表面形態的第一表面和一具有第二表面形態的第二表面,所述第二表面形態不同於所述第一表面形態,將丙矽烷與氯氣相互混合,從而形成原料氣;在化學氣相沉積條件下將原料氣引入到基板上;以及藉由引入所述原料氣,將一含矽層選擇性地沉積到所述第一表面上,而不沉積到所述第二表面上。
  2. 如申請專利範圍第1項所述之在基板上選擇性沉積含矽層的方法,其中所述化學氣相沉積條件包括約450℃到約700℃範圍之間的溫度。
  3. 如申請專利範圍第1或第2項所述之在基板上選擇性沉積含矽層的方法,其中所述化學氣相沉積條件包括約500℃到約650℃範圍之間的溫度。
  4. 如申請專利範圍第1項所述之在基板上選擇性沉積含矽層的方法,其中所述化學氣相沉積條件包括約0.25Torr到約100Torr範圍之間的壓力。
  5. 如申請專利範圍第1項所述之在基板上選擇性沉積含矽層的方法,其中將所述丙矽烷和氯氣混合包括流速為約10 mg/min到約200 mg/min的丙矽烷。
  6. 如申請專利範圍第1項所述之在基板上選擇性沉積含矽層的方法,其中將所述丙矽烷和氯氣混合包括流速為約20 sccm到約200 sccm的氯。
  7. 如申請專利範圍第1項所述之在基板上選擇性沉積含矽層的方法,其中形成所述原料氣的至少一部分的混合是在腔室中進行。
  8. 如申請專利範圍第1項所述之在基板上選擇性沉積含矽層的方法,進一步包括混合一摻雜物氣體以形成所述原料氣。
  9. 如申請專利範圍第8項所述之在基板上選擇性沉積含矽層的方法,其中所述摻雜物氣體包括碳源、鍺源、n型摻雜物及p型摻雜物中至少之一。
  10. 如申請專利範圍第9項所述之在基板上選擇性沉積含矽層的方法,其中所述摻雜物氣體包括所述碳源、所述鍺源、所述n型摻雜物及所述p型摻雜物中至少之二。
  11. 如申請專利範圍第9或第10項所述之在基板上選擇性沉積含矽層的方法,其中所述摻雜物氣體包括選自由單甲矽烷基甲烷、雙甲矽烷基甲烷、三甲矽烷基甲烷、四甲矽烷基甲烷、一甲基矽烷、二甲基矽烷及1,3-乙矽丁烷組成的群組中的碳源。
  12. 如申請專利範圍第11項所述之在基板上選擇性沉積含矽層的方法,其中所述碳源包括一甲基矽烷。
  13. 如申請專利範圍第9項所述之在基板上選擇性沉積含矽層的方法,其中所述摻雜物氣體包括一碳源,所述碳源包括分子式為(SiH3 z Clz )x CH4 x y Cly 的氯甲矽烷基甲烷,其中x是1到4範圍內的整數,並且其中y和z是彼此無關的零或1到3範圍內的整數,前提是x+y4並且至少y和z之一不為零。
  14. 如申請專利範圍第9項所述之在基板上選擇性沉積含矽層的方法,其中所述摻雜物氣體包括一碳源,所述碳源包括分子式為XaSiHb(CnH2n+1)4-a-b的烷基鹵素矽烷,其中X是鹵素;n是1或2;a是1或2;b是0、1或2;並且a和b的和小於4。
  15. 如申請專利範圍第9項所述之在基板上選擇性沉積含矽層的方法,其中所述摻雜物氣體包括一選自由砷和磷化氫組成的群組中的n型摻雜物。
  16. 如申請專利範圍第9項所述之在基板上選擇性沉積含矽層的方法,其中所述摻雜物氣體包括一選自由鍺烷和乙鍺烷組成的群組中的鍺源。
  17. 如申請專利範圍第9項所述之在基板上選擇性沉積含矽層的方法,其中所述摻雜物氣體包括一p型摻雜物。
  18. 如申請專利範圍第17項所述之在基板上選擇性沉積含矽層的方法,其中所述摻雜物氣體包括乙硼烷。
  19. 如申請專利範圍第9項所述之在基板上選擇性沉積含矽層的方法,其中所述含矽層包括一在原處摻雜的矽薄膜。
  20. 如申請專利範圍第19項所述之在基板上選擇性沉積含矽層的方法,其中所述摻雜物氣體包括乙硼烷、磷化氫或砷。
  21. 如申請專利範圍第8項所述之在基板上選擇性沉積含矽層的方法,其中所述摻雜物氣體包括一電摻雜物氫化物,其在沉積期間從一沉積表面吸收氯。
  22. 如申請專利範圍第1項所述之在基板上選擇性沉積含矽層的方法,其中所述第一表面形態為單晶。
  23. 如申請專利範圍第22項所述之在基板上選擇性沉積含矽層的方法,其中所述第二表面形態為非晶、多晶或非晶及晶體的混合物。
  24. 如申請專利範圍第23項所述之在基板上選擇性沉積含矽層的方法,其中所述第一表面包括一半導體材料,且所述第二表面包括一介電質材料。
  25. 如申請專利範圍第24項所述之在基板上選擇性沉積含矽層的方法,其中所述第一表面包括一局部製造電晶體的源極和汲極區域。
  26. 如申請專利範圍第25項所述之在基板上選擇性沉積含矽層的方法,其中所述第一表面相對所述局部製造電晶體的溝道表面凹陷。
  27. 如申請專利範圍第25或第26項所述之在基板上選擇性沉積含矽層的方法,其中所述含矽層包括一合金,配置用來將應力引入到所述局部製造電晶體的溝道區域,以改良電載體流動性。
  28. 如申請專利範圍第27項所述之在基板上選擇性沉積含矽層的方法,其中所述含矽層向所述溝道區域引入拉伸應變。
  29. 如申請專利範圍第27項所述之在基板上選擇性沉積含矽層的方法,其中所述含矽層向所述溝道區域引入壓縮應變。
  30. 如申請專利範圍第25項所述之在基板上選擇性沉積含矽層的方法,其中所述含矽層定義一擡高的源極/汲極結構。
  31. 如申請專利範圍第1項所述之在基板上選擇性沉積含矽層的方法,其中所述含矽層包括一異質磊晶薄膜。
  32. 如申請專利範圍第1項所述之在基板上選擇性沉積含矽層的方法,其中所述含矽層具有一約50埃到約1000埃之間的平均厚度。
  33. 如申請專利範圍第1項所述之在基板上選擇性沉積含矽層的方法,進一步包括將一運載氣體混合以形成所述原料氣。
  34. 如申請專利範圍第33項所述之在基板上選擇性沉積含矽層的方法,其中所述運載氣體為一非氫惰性氣體。
  35. 如申請專利範圍第34項所述之在基板上選擇性沉積含矽層的方法,其中當選擇性沉積時對所述腔室不提供氯化氫。
  36. 一種製造積體電路的方法,所述方法包括:對基板進行圖案化,以限定出暴露的半導體表面和絕緣區域;以及提供丙矽烷和氯氣,從而在暴露的半導體表面上選擇性沉積出一含矽磊晶薄膜。
  37. 如申請專利範圍第36項所述之製造積體電路的方法,其中圖案化所述基板包括暴露活性區域以在場隔離區域之間形成電晶體。
  38. 如申請專利範圍第36或第37項所述之製造積體電路的方法,其中圖案化進一步包括在一溝道區域定義一閘電極,且利用絕緣間隔物保護所述閘電極,所述暴露半導體表面包括源極和汲極區域。
  39. 如申請專利範圍第36項所述之製造積體電路的方法,其中圖案化包括使所述源極和汲極區域凹陷。
  40. 如申請專利範圍第36項所述之製造積體電路的方法,進一步包括提供一非氫惰性氣體的主運載氣體流。
  41. 一種在基板上沉積含矽層之方法,包括:提供一設置在一腔室內的基板;將丙矽烷、一含鹵素蝕刻劑氣體和一非氫運載氣體混合,以形成一原料氣,以及將所述原料氣引入到所述基板,藉此在所述基板上沉積一含矽層。
  42. 如申請專利範圍第41項所述之在基板上沉積含矽層之方法,其中含鹵素蝕刻劑氣體為一含氯蝕刻劑氣體。
  43. 如申請專利範圍第42項所述之在基板上沉積含矽層之方法,其中所述含氯蝕刻劑氣體包括氯、六氯乙矽烷和氯化氫至少之一。
  44. 如申請專利範圍第41項所述之在基板上沉積含矽層之方法,其中所述含鹵素蝕刻劑氣體為氯。
  45. 如申請專利範圍第41項所述之在基板上沉積含矽層之方法,其中所述基板包括由場隔離區域包圍的半導體窗口,並且引入包括在所述半導體窗口中選擇性沉積。
  46. 如申請專利範圍第41項所述之在基板上沉積含矽層之方法,進一步包括利用所述非氫運載氣體引入一碳源,所述含矽層包括至少2.4原子%替代碳,其由X射線衍射及Vegard’s法則決定。
  47. 如申請專利範圍第46項所述之在基板上沉積含矽層之方法,進一步包括將所述碳源儲存在一非氫惰性氣體中。
  48. 如申請專利範圍第41項所述之在基板上沉積含矽層之方法,進一步包括利用所述非氫載體氣體引入一電摻雜物物氫化物。
  49. 如申請專利範圍第48項所述之在基板上沉積含矽層之方法,進一步包括將所述電摻雜物氫化物儲存在一非氫惰性氣體中。
  50. 如申請專利範圍第41項所述之在基板上沉積含矽層之方法,進一步包括利用所述非氫運載氣體引入一鍺源,所述含矽層包括一矽鍺合金。
  51. 如申請專利範圍第41項所述之在基板上沉積含矽層之方法,其中所述非氫運載氣體包括選自氦、氬、氖、氙、氯化氫及氮之至少一者。
  52. 如申請專利範圍第41項所述之在基板上沉積含矽層之方法,其中所述非氫運載氣體包括氦。
  53. 如申請專利範圍第41項所述之在基板上沉積含矽層之方法,其中至少一部分所述混合在所述腔室中進行。
  54. 一種用於沉積半導體薄膜的裝置,包括:一丙矽烷蒸汽源;一氯氣源;一運載氣體源;一將所述丙矽烷、氯和運載氣體源連接到一化學氣相沉積腔室的氣體分發網路;以及一控制系統,配置用來在合適條件下將所述丙矽烷和氯傳輸到所述氣體分發網路,所述合適條件指適合於在所述腔室中基板的部分上沉積一含矽層,而不沉積到所述基板的其他部分。
  55. 如申請專利範圍第54項所述之用於沉積半導體薄膜的裝置,其中所述運載氣體源包括一非氫惰性氣體。
  56. 如申請專利範圍第54或第55項所述之用於沉積半導體薄膜的裝置,其中所述運載氣體源包括氦。
  57. 如申請專利範圍第54項所述之用於沉積半導體薄膜的裝置,其中所述丙矽烷蒸汽源包括一氣泡器。
  58. 如申請專利範圍第54項所述之用於沉積半導體薄膜的裝置,進一步包括一連接至所述氣體分發網路的電摻雜物氫化物源。
  59. 如申請專利範圍第58項所述之用於沉積半導體薄膜的裝置,其中所述電摻雜物氫化物源包括一在一非氫惰性氣體中稀釋的摻雜物氫化物。
  60. 如申請專利範圍第59項所述之用於沉積半導體薄膜的裝置,項中所述電摻雜物氫化物在所述非氫惰性氣體中的濃度在約0.1%到5%之間。
  61. 如申請專利範圍第54項所述之用於沉積半導體薄膜的裝置,進一步包括一連接至所述氣體分發網路的碳源。
  62. 如申請專利範圍第61項所述之用於沉積半導體薄膜的裝置,其中所述碳源包括一在一非氫惰性氣體中稀釋的碳蒸汽反應物。
TW095103696A 2005-02-04 2006-02-03 含矽薄膜的選擇性沉積 TWI385714B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US64999005P 2005-02-04 2005-02-04
US66343405P 2005-03-18 2005-03-18
US66842005P 2005-04-04 2005-04-04

Publications (2)

Publication Number Publication Date
TW200710950A TW200710950A (en) 2007-03-16
TWI385714B true TWI385714B (zh) 2013-02-11

Family

ID=36514645

Family Applications (2)

Application Number Title Priority Date Filing Date
TW095103699A TWI466174B (zh) 2005-02-04 2006-02-03 利用化學氣相沉積法形成置換性含碳摻雜結晶矽材料的方法
TW095103696A TWI385714B (zh) 2005-02-04 2006-02-03 含矽薄膜的選擇性沉積

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW095103699A TWI466174B (zh) 2005-02-04 2006-02-03 利用化學氣相沉積法形成置換性含碳摻雜結晶矽材料的方法

Country Status (6)

Country Link
US (5) US7438760B2 (zh)
EP (2) EP1846595A1 (zh)
JP (4) JP5571287B2 (zh)
KR (2) KR20070100401A (zh)
TW (2) TWI466174B (zh)
WO (2) WO2006083909A2 (zh)

Families Citing this family (430)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU2002306436A1 (en) 2001-02-12 2002-10-15 Asm America, Inc. Improved process for deposition of semiconductor films
US7186630B2 (en) 2002-08-14 2007-03-06 Asm America, Inc. Deposition of amorphous silicon-containing films
JP3664252B2 (ja) * 2002-11-19 2005-06-22 ソニー株式会社 負極およびそれを用いた電池
US7153772B2 (en) * 2003-06-12 2006-12-26 Asm International N.V. Methods of forming silicide films in semiconductor devices
WO2006044268A1 (en) * 2004-10-13 2006-04-27 Dow Global Technologies Inc. Catalysed diesel soot filter and process for its use
US7682940B2 (en) 2004-12-01 2010-03-23 Applied Materials, Inc. Use of Cl2 and/or HCl during silicon epitaxial film formation
US7438760B2 (en) * 2005-02-04 2008-10-21 Asm America, Inc. Methods of making substitutionally carbon-doped crystalline Si-containing materials by chemical vapor deposition
KR100632463B1 (ko) * 2005-02-07 2006-10-11 삼성전자주식회사 에피택셜 반도체 기판의 제조 방법과 이를 이용한 이미지센서의 제조 방법, 에피택셜 반도체 기판 및 이를 이용한이미지 센서
JP4654710B2 (ja) * 2005-02-24 2011-03-23 信越半導体株式会社 半導体ウェーハの製造方法
KR100641063B1 (ko) * 2005-08-26 2006-11-01 삼성전자주식회사 단결정 구조물 형성 방법 및 이를 이용한 반도체 장치의제조 방법
JP2009521801A (ja) 2005-12-22 2009-06-04 エーエスエム アメリカ インコーポレイテッド ドープされた半導体物質のエピタキシャル堆積
US7709391B2 (en) * 2006-01-20 2010-05-04 Applied Materials, Inc. Methods for in-situ generation of reactive etch and growth specie in film formation processes
US7579248B2 (en) * 2006-02-13 2009-08-25 Taiwan Semiconductor Manufacturing Company, Ltd. Resolving pattern-loading issues of SiGe stressor
TW200805458A (en) * 2006-03-24 2008-01-16 Applied Materials Inc Carbon precursors for use during silicon epitaxial film formation
KR101074186B1 (ko) * 2006-04-07 2011-10-14 어플라이드 머티어리얼스, 인코포레이티드 에피택셜 필름 형성을 위한 클러스터 툴
US8278176B2 (en) 2006-06-07 2012-10-02 Asm America, Inc. Selective epitaxial formation of semiconductor films
US7655542B2 (en) * 2006-06-23 2010-02-02 Applied Materials, Inc. Methods and apparatus for depositing a microcrystalline silicon film for photovoltaic device
US7473594B2 (en) * 2006-07-25 2009-01-06 International Business Machines Corporation Raised STI structure and superdamascene technique for NMOSFET performance enhancement with embedded silicon carbon
KR101160930B1 (ko) * 2006-07-31 2012-06-29 어플라이드 머티어리얼스, 인코포레이티드 카본-함유 실리콘 에피택셜 층을 형성하는 방법
WO2008033186A1 (en) * 2006-07-31 2008-03-20 Applied Materials, Inc. Methods of controlling morphology during epitaxial layer formation
JP2008041734A (ja) * 2006-08-02 2008-02-21 Sony Corp 半導体装置および半導体装置の製造方法
US7432559B2 (en) * 2006-09-19 2008-10-07 Taiwan Semiconductor Manufacturing Company, Ltd. Silicide formation on SiGe
JP5114919B2 (ja) * 2006-10-26 2013-01-09 富士通セミコンダクター株式会社 半導体装置とその製造方法
US7976634B2 (en) * 2006-11-21 2011-07-12 Applied Materials, Inc. Independent radiant gas preheating for precursor disassociation control and gas reaction kinetics in low temperature CVD systems
US20080132039A1 (en) * 2006-12-01 2008-06-05 Yonah Cho Formation and treatment of epitaxial layer containing silicon and carbon
US7741200B2 (en) * 2006-12-01 2010-06-22 Applied Materials, Inc. Formation and treatment of epitaxial layer containing silicon and carbon
US7837790B2 (en) * 2006-12-01 2010-11-23 Applied Materials, Inc. Formation and treatment of epitaxial layer containing silicon and carbon
US20080138955A1 (en) * 2006-12-12 2008-06-12 Zhiyuan Ye Formation of epitaxial layer containing silicon
US8394196B2 (en) * 2006-12-12 2013-03-12 Applied Materials, Inc. Formation of in-situ phosphorus doped epitaxial layer containing silicon and carbon
US7960236B2 (en) * 2006-12-12 2011-06-14 Applied Materials, Inc. Phosphorus containing Si epitaxial layers in N-type source/drain junctions
US7897495B2 (en) * 2006-12-12 2011-03-01 Applied Materials, Inc. Formation of epitaxial layer containing silicon and carbon
US7528045B2 (en) * 2007-01-31 2009-05-05 United Microelectronics Corp. MOS transistor and manufacturing methods thereof
US9064960B2 (en) * 2007-01-31 2015-06-23 Applied Materials, Inc. Selective epitaxy process control
US8367548B2 (en) * 2007-03-16 2013-02-05 Asm America, Inc. Stable silicide films and methods for making the same
US7833883B2 (en) * 2007-03-28 2010-11-16 Intel Corporation Precursor gas mixture for depositing an epitaxial carbon-doped silicon film
US7553717B2 (en) * 2007-05-11 2009-06-30 Texas Instruments Incorporated Recess etch for epitaxial SiGe
JP2009064996A (ja) * 2007-09-07 2009-03-26 Sony Corp 半導体装置およびその製造方法
US7759199B2 (en) * 2007-09-19 2010-07-20 Asm America, Inc. Stressor for engineered strain on channel
US7776698B2 (en) * 2007-10-05 2010-08-17 Applied Materials, Inc. Selective formation of silicon carbon epitaxial layer
US7772074B2 (en) * 2007-10-18 2010-08-10 Applied Materials, Inc. Method of forming conformal silicon layer for recessed source-drain
US7939447B2 (en) * 2007-10-26 2011-05-10 Asm America, Inc. Inhibitors for selective deposition of silicon containing films
US7772097B2 (en) 2007-11-05 2010-08-10 Asm America, Inc. Methods of selectively depositing silicon-containing films
US7655543B2 (en) * 2007-12-21 2010-02-02 Asm America, Inc. Separate injection of reactive species in selective formation of films
FR2925762A1 (fr) * 2007-12-21 2009-06-26 Soitec Silicon On Insulator Technologies Sa Procede de fabrication d'une heterostructure comprenant un depot epitaxial de silicium, et heterostructure correspondante
US7833885B2 (en) 2008-02-11 2010-11-16 Applied Materials, Inc. Microcrystalline silicon thin film transistor
US8076222B2 (en) * 2008-02-11 2011-12-13 Applied Materials, Inc. Microcrystalline silicon thin film transistor
DE102008011185A1 (de) * 2008-02-27 2009-09-03 Osram Opto Semiconductors Gmbh Verfahren zur Herstellung einer dotierten organischen halbleitenden Schicht
JP5343371B2 (ja) * 2008-03-05 2013-11-13 株式会社Sumco シリコン基板とその製造方法
US7947552B2 (en) * 2008-04-21 2011-05-24 Infineon Technologies Ag Process for the simultaneous deposition of crystalline and amorphous layers with doping
KR101444707B1 (ko) * 2008-06-03 2014-09-26 에어 프로덕츠 앤드 케미칼스, 인코오포레이티드 실리콘 함유 막의 저온 증착
US8471307B2 (en) * 2008-06-13 2013-06-25 Texas Instruments Incorporated In-situ carbon doped e-SiGeCB stack for MOS transistor
EP2311072B1 (en) 2008-07-06 2013-09-04 Imec Method for doping semiconductor structures
DE102008035816B4 (de) 2008-07-31 2011-08-25 GLOBALFOUNDRIES Dresden Module One Ltd. Liability Company & Co. KG, 01109 Leistungssteigerung in PMOS- und NMOS-Transistoren durch Verwendung eines eingebetteten verformten Halbleitermaterials
US7859051B2 (en) * 2008-08-19 2010-12-28 Infineon Technologies Austria Ag Semiconductor device with a reduced band gap and process
CN102099894B (zh) * 2008-08-27 2014-04-16 S.O.I.Tec绝缘体上硅技术公司 制造半导体结构或使用具有选择或受控晶格参数的半导体材料层的器件的方法
WO2010086152A1 (en) * 2009-01-30 2010-08-05 Advanced Micro Devices, Inc. Reduction of thickness variations of a threshold adjusting semiconductor alloy by reducing patterning non-uniformities prior to depositing the semiconductor alloy
DE102009006886B4 (de) 2009-01-30 2012-12-06 Advanced Micro Devices, Inc. Verringerung von Dickenschwankungen einer schwellwerteinstellenden Halbleiterlegierung durch Verringern der Strukturierungsungleichmäßigkeiten vor dem Abscheiden der Halbleiterlegierung
US9394608B2 (en) 2009-04-06 2016-07-19 Asm America, Inc. Semiconductor processing reactor and components thereof
US8486191B2 (en) 2009-04-07 2013-07-16 Asm America, Inc. Substrate reactor with adjustable injectors for mixing gases within reaction chamber
JP5381382B2 (ja) 2009-06-19 2014-01-08 富士通セミコンダクター株式会社 半導体装置及びその製造方法
US8802201B2 (en) 2009-08-14 2014-08-12 Asm America, Inc. Systems and methods for thin-film deposition of metal oxides using excited nitrogen-oxygen species
US8022488B2 (en) * 2009-09-24 2011-09-20 International Business Machines Corporation High-performance FETs with embedded stressors
JP2011077322A (ja) * 2009-09-30 2011-04-14 Tokyo Electron Ltd 結晶性珪素膜の成膜方法およびプラズマcvd装置
US8367528B2 (en) 2009-11-17 2013-02-05 Asm America, Inc. Cyclical epitaxial deposition and etch
KR101478977B1 (ko) 2009-11-18 2015-01-06 소이텍 글라스 접합층을 이용한 반도체 구조들 및 디바이스들의 제조 방법들 및 이와 같은 방법들에 의해 형성되는 반도체 구조들 및 디바이스들
US8598003B2 (en) 2009-12-21 2013-12-03 Intel Corporation Semiconductor device having doped epitaxial region and its methods of fabrication
US9117905B2 (en) * 2009-12-22 2015-08-25 Taiwan Semiconductor Manufacturing Company, Ltd. Method for incorporating impurity element in EPI silicon process
US9331174B2 (en) * 2010-04-15 2016-05-03 Globalfoundries Inc. Method for improving device performance using epitaxially grown silicon carbon (SiC) or silicon-germanium (SiGe)
US8759200B2 (en) 2010-07-02 2014-06-24 Matheson Tri-Gas, Inc. Methods and apparatus for selective epitaxy of Si-containing materials and substitutionally doped crystalline Si-containing material
US9011599B2 (en) * 2010-07-14 2015-04-21 Taiwan Semiconductor Manufacturing Co., Ltd. Method of temperature determination for deposition reactors
EP2416350A1 (en) * 2010-08-06 2012-02-08 Imec A method for selective deposition of a semiconductor material
US8685845B2 (en) * 2010-08-20 2014-04-01 International Business Machines Corporation Epitaxial growth of silicon doped with carbon and phosphorus using hydrogen carrier gas
JP5559639B2 (ja) * 2010-08-25 2014-07-23 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
WO2012029661A1 (ja) * 2010-09-01 2012-03-08 株式会社日立国際電気 半導体装置の製造方法及び基板処理装置
US8053344B1 (en) 2010-09-21 2011-11-08 Taiwan Semiconductor Manufacturing Company, Ltd. Methods of forming integrated circuits
US8551845B2 (en) 2010-09-21 2013-10-08 International Business Machines Corporation Structure and method for increasing strain in a device
US8778767B2 (en) 2010-11-18 2014-07-15 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated circuits and fabrication methods thereof
FR2968830B1 (fr) 2010-12-08 2014-03-21 Soitec Silicon On Insulator Couches matricielles ameliorees pour le depot heteroepitaxial de materiaux semiconducteurs de nitrure iii en utilisant des procedes hvpe
FR2968678B1 (fr) 2010-12-08 2015-11-20 Soitec Silicon On Insulator Procédés pour former des matériaux a base de nitrure du groupe iii et structures formées par ces procédés
US9023721B2 (en) 2010-11-23 2015-05-05 Soitec Methods of forming bulk III-nitride materials on metal-nitride growth template layers, and structures formed by such methods
US20120190216A1 (en) * 2011-01-20 2012-07-26 International Business Machines Corporation Annealing techniques for high performance complementary metal oxide semiconductor (cmos) device fabrication
US20120187505A1 (en) * 2011-01-25 2012-07-26 International Business Machines Corporation Self-aligned III-V MOSFET fabrication with in-situ III-V epitaxy and in-situ metal epitaxy and contact formation
WO2012102755A1 (en) * 2011-01-28 2012-08-02 Applied Materials, Inc. Carbon addition for low resistivity in situ doped silicon epitaxy
SG191896A1 (en) * 2011-02-08 2013-08-30 Applied Materials Inc Epitaxy of high tensile silicon alloy for tensile strain applications
US10011920B2 (en) * 2011-02-23 2018-07-03 International Business Machines Corporation Low-temperature selective epitaxial growth of silicon for device integration
US20120276695A1 (en) * 2011-04-29 2012-11-01 International Business Machines Corporation Strained thin body CMOS with Si:C and SiGe stressor
US9218962B2 (en) * 2011-05-19 2015-12-22 Globalfoundries Inc. Low temperature epitaxy of a semiconductor alloy including silicon and germanium employing a high order silane precursor
US8809170B2 (en) 2011-05-19 2014-08-19 Asm America Inc. High throughput cyclical epitaxial deposition and etch process
US9537004B2 (en) 2011-05-24 2017-01-03 Taiwan Semiconductor Manufacturing Company, Ltd. Source/drain formation and structure
US9312155B2 (en) 2011-06-06 2016-04-12 Asm Japan K.K. High-throughput semiconductor-processing apparatus equipped with multiple dual-chamber modules
WO2013009505A2 (en) 2011-07-13 2013-01-17 Applied Materials, Inc. Methods of manufacturing thin film transistor devices
US10854498B2 (en) 2011-07-15 2020-12-01 Asm Ip Holding B.V. Wafer-supporting device and method for producing same
US20130023129A1 (en) 2011-07-20 2013-01-24 Asm America, Inc. Pressure transmitter for a semiconductor processing environment
KR20180118803A (ko) 2011-10-07 2018-10-31 어플라이드 머티어리얼스, 인코포레이티드 아르곤 가스 희석으로 실리콘 함유 층을 증착하기 위한 방법들
US9017481B1 (en) 2011-10-28 2015-04-28 Asm America, Inc. Process feed management for semiconductor substrate processing
US8723266B2 (en) 2011-12-13 2014-05-13 Taiwan Semiconductor Manufacturing Company, Ltd. Pinch-off control of gate edge dislocation
US8674453B2 (en) 2011-12-13 2014-03-18 Taiwan Semiconductor Manufacturing Company, Ltd. Mechanisms for forming stressor regions in a semiconductor device
US20130193492A1 (en) * 2012-01-30 2013-08-01 International Business Machines Corporation Silicon carbon film structure and method
US9190471B2 (en) 2012-04-13 2015-11-17 Globalfoundries U.S.2 Llc Semiconductor structure having a source and a drain with reverse facets
US9012310B2 (en) 2012-06-11 2015-04-21 Taiwan Semiconductor Manufacturing Company, Ltd. Epitaxial formation of source and drain regions
JP6019938B2 (ja) * 2012-08-30 2016-11-02 富士電機株式会社 炭化珪素半導体装置の製造方法
US8860040B2 (en) 2012-09-11 2014-10-14 Dow Corning Corporation High voltage power semiconductor devices on SiC
US20140070358A1 (en) * 2012-09-12 2014-03-13 Globalfoundries Inc. Method of tailoring silicon trench profile for super steep retrograde well field effect transistor
KR20140039544A (ko) * 2012-09-24 2014-04-02 삼성전자주식회사 반도체 소자 및 그 제조 방법
US10714315B2 (en) 2012-10-12 2020-07-14 Asm Ip Holdings B.V. Semiconductor reaction chamber showerhead
US9018639B2 (en) 2012-10-26 2015-04-28 Dow Corning Corporation Flat SiC semiconductor substrate
US9059212B2 (en) 2012-10-31 2015-06-16 International Business Machines Corporation Back-end transistors with highly doped low-temperature contacts
US9099421B2 (en) * 2012-10-31 2015-08-04 Taiwan Semiconductor Manufacturing Company Limited Surface profile for semiconductor region
US8912071B2 (en) 2012-12-06 2014-12-16 International Business Machines Corporation Selective emitter photovoltaic device
US9306106B2 (en) 2012-12-18 2016-04-05 International Business Machines Corporation Monolithic integration of heterojunction solar cells
US8642378B1 (en) 2012-12-18 2014-02-04 International Business Machines Corporation Field-effect inter-digitated back contact photovoltaic device
US8900958B2 (en) 2012-12-19 2014-12-02 Taiwan Semiconductor Manufacturing Company, Ltd. Epitaxial formation mechanisms of source and drain regions
US9252008B2 (en) 2013-01-11 2016-02-02 Taiwan Semiconductor Manufacturing Company, Ltd. Epitaxial formation mechanisms of source and drain regions
US8853039B2 (en) 2013-01-17 2014-10-07 Taiwan Semiconductor Manufacturing Company, Ltd. Defect reduction for formation of epitaxial layer in source and drain regions
US20160376700A1 (en) 2013-02-01 2016-12-29 Asm Ip Holding B.V. System for treatment of deposition reactor
US9797064B2 (en) 2013-02-05 2017-10-24 Dow Corning Corporation Method for growing a SiC crystal by vapor deposition onto a seed crystal provided on a support shelf which permits thermal expansion
US9738991B2 (en) 2013-02-05 2017-08-22 Dow Corning Corporation Method for growing a SiC crystal by vapor deposition onto a seed crystal provided on a supporting shelf which permits thermal expansion
US9017804B2 (en) 2013-02-05 2015-04-28 Dow Corning Corporation Method to reduce dislocations in SiC crystal growth
US9640699B2 (en) 2013-02-08 2017-05-02 International Business Machines Corporation Interdigitated back contact heterojunction photovoltaic device
US9859455B2 (en) 2013-02-08 2018-01-02 International Business Machines Corporation Interdigitated back contact heterojunction photovoltaic device with a floating junction front surface field
US9093468B2 (en) 2013-03-13 2015-07-28 Taiwan Semiconductor Manufacturing Company, Ltd. Asymmetric cyclic depositon and etch process for epitaxial formation mechanisms of source and drain regions
US8940640B2 (en) * 2013-03-13 2015-01-27 Taiwan Semiconductor Manufacturing Company, Ltd. Source/drain structure of semiconductor device
US9029226B2 (en) 2013-03-13 2015-05-12 Taiwan Semiconductor Manufacturing Company, Ltd. Mechanisms for doping lightly-doped-drain (LDD) regions of finFET devices
US8877592B2 (en) 2013-03-14 2014-11-04 Taiwan Semiconductor Manufacturing Company, Ltd. Epitaxial growth of doped film for source and drain regions
US8940614B2 (en) 2013-03-15 2015-01-27 Dow Corning Corporation SiC substrate with SiC epitaxial film
JP6155063B2 (ja) * 2013-03-19 2017-06-28 株式会社日立国際電気 半導体装置の製造方法、基板処理装置及びプログラム
US9293534B2 (en) 2014-03-21 2016-03-22 Taiwan Semiconductor Manufacturing Company, Ltd. Formation of dislocations in source and drain regions of FinFET devices
US20150214331A1 (en) * 2014-01-30 2015-07-30 Globalfoundries Inc. Replacement metal gate including dielectric gate material
US10683571B2 (en) 2014-02-25 2020-06-16 Asm Ip Holding B.V. Gas supply manifold and method of supplying gases to chamber using same
US10167557B2 (en) 2014-03-18 2019-01-01 Asm Ip Holding B.V. Gas distribution system, reactor including the system, and methods of using the same
US11015245B2 (en) 2014-03-19 2021-05-25 Asm Ip Holding B.V. Gas-phase reactor and system having exhaust plenum and components thereof
US9299587B2 (en) 2014-04-10 2016-03-29 Taiwan Semiconductor Manufacturing Company, Ltd. Microwave anneal (MWA) for defect recovery
US10858737B2 (en) 2014-07-28 2020-12-08 Asm Ip Holding B.V. Showerhead assembly and components thereof
US9279192B2 (en) 2014-07-29 2016-03-08 Dow Corning Corporation Method for manufacturing SiC wafer fit for integration with power device manufacturing technology
US9890456B2 (en) 2014-08-21 2018-02-13 Asm Ip Holding B.V. Method and system for in situ formation of gas-phase compounds
DE102015100860A1 (de) 2014-08-22 2016-02-25 Taiwan Semiconductor Manufacturing Company, Ltd. Metallunempfindliche Epitaxiebildung
US10263108B2 (en) 2014-08-22 2019-04-16 Taiwan Semiconductor Manufacturing Company, Ltd. Metal-insensitive epitaxy formation
US10246325B2 (en) * 2014-09-03 2019-04-02 Infineon Technologies Ag MEMS device and method for manufacturing a MEMS device
US10941490B2 (en) 2014-10-07 2021-03-09 Asm Ip Holding B.V. Multiple temperature range susceptor, assembly, reactor and system including the susceptor, and methods of using the same
US9318318B1 (en) 2015-01-05 2016-04-19 International Business Machines Corporation 3D atomic layer gate or junction extender
KR102185458B1 (ko) * 2015-02-03 2020-12-03 에이에스엠 아이피 홀딩 비.브이. 선택적 퇴적
US10276355B2 (en) 2015-03-12 2019-04-30 Asm Ip Holding B.V. Multi-zone reactor, system including the reactor, and method of using the same
WO2016164152A1 (en) * 2015-04-10 2016-10-13 Applied Materials, Inc. Method to enhance growth rate for selective epitaxial growth
JP2017010967A (ja) * 2015-06-16 2017-01-12 株式会社Flosfia 成膜方法
US10458018B2 (en) 2015-06-26 2019-10-29 Asm Ip Holding B.V. Structures including metal carbide material, devices including the structures, and methods of forming same
US10600673B2 (en) 2015-07-07 2020-03-24 Asm Ip Holding B.V. Magnetic susceptor to baseplate seal
US11421321B2 (en) 2015-07-28 2022-08-23 Asm Ip Holding B.V. Apparatuses for thin film deposition
US10204790B2 (en) 2015-07-28 2019-02-12 Asm Ip Holding B.V. Methods for thin film deposition
US10211308B2 (en) 2015-10-21 2019-02-19 Asm Ip Holding B.V. NbMC layers
WO2017091345A1 (en) * 2015-11-25 2017-06-01 Applied Materials, Inc. New materials for tensile stress and low contact resistance and method of forming
US11139308B2 (en) 2015-12-29 2021-10-05 Asm Ip Holding B.V. Atomic layer deposition of III-V compounds to form V-NAND devices
US10529554B2 (en) 2016-02-19 2020-01-07 Asm Ip Holding B.V. Method for forming silicon nitride film selectively on sidewalls or flat surfaces of trenches
EP3420117B1 (en) * 2016-02-26 2024-04-24 Versum Materials US, LLC Compositions and methods using same for deposition of silicon-containing film
US10190213B2 (en) 2016-04-21 2019-01-29 Asm Ip Holding B.V. Deposition of metal borides
US10865475B2 (en) 2016-04-21 2020-12-15 Asm Ip Holding B.V. Deposition of metal borides and silicides
US10032628B2 (en) 2016-05-02 2018-07-24 Asm Ip Holding B.V. Source/drain performance through conformal solid state doping
US10367080B2 (en) 2016-05-02 2019-07-30 Asm Ip Holding B.V. Method of forming a germanium oxynitride film
US9853129B2 (en) 2016-05-11 2017-12-26 Applied Materials, Inc. Forming non-line-of-sight source drain extension in an nMOS finFET using n-doped selective epitaxial growth
US11453943B2 (en) 2016-05-25 2022-09-27 Asm Ip Holding B.V. Method for forming carbon-containing silicon/metal oxide or nitride film by ALD using silicon precursor and hydrocarbon precursor
US9859151B1 (en) 2016-07-08 2018-01-02 Asm Ip Holding B.V. Selective film deposition method to form air gaps
US10612137B2 (en) 2016-07-08 2020-04-07 Asm Ip Holdings B.V. Organic reactants for atomic layer deposition
US10714385B2 (en) 2016-07-19 2020-07-14 Asm Ip Holding B.V. Selective deposition of tungsten
US9887082B1 (en) 2016-07-28 2018-02-06 Asm Ip Holding B.V. Method and apparatus for filling a gap
KR102532607B1 (ko) 2016-07-28 2023-05-15 에이에스엠 아이피 홀딩 비.브이. 기판 가공 장치 및 그 동작 방법
US9812320B1 (en) 2016-07-28 2017-11-07 Asm Ip Holding B.V. Method and apparatus for filling a gap
US10643826B2 (en) 2016-10-26 2020-05-05 Asm Ip Holdings B.V. Methods for thermally calibrating reaction chambers
US11532757B2 (en) 2016-10-27 2022-12-20 Asm Ip Holding B.V. Deposition of charge trapping layers
US9831124B1 (en) 2016-10-28 2017-11-28 Globalfoundries Inc. Interconnect structures
US9865730B1 (en) * 2016-10-31 2018-01-09 International Business Machines Corporation VTFET devices utilizing low temperature selective epitaxy
US10643904B2 (en) 2016-11-01 2020-05-05 Asm Ip Holdings B.V. Methods for forming a semiconductor device and related semiconductor device structures
US10714350B2 (en) 2016-11-01 2020-07-14 ASM IP Holdings, B.V. Methods for forming a transition metal niobium nitride film on a substrate by atomic layer deposition and related semiconductor device structures
US10229833B2 (en) 2016-11-01 2019-03-12 Asm Ip Holding B.V. Methods for forming a transition metal nitride film on a substrate by atomic layer deposition and related semiconductor device structures
KR101960763B1 (ko) * 2016-11-03 2019-03-21 주식회사 유진테크 저온 에피택셜층 형성방법
KR102546317B1 (ko) 2016-11-15 2023-06-21 에이에스엠 아이피 홀딩 비.브이. 기체 공급 유닛 및 이를 포함하는 기판 처리 장치
KR20180068582A (ko) 2016-12-14 2018-06-22 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
US11447861B2 (en) 2016-12-15 2022-09-20 Asm Ip Holding B.V. Sequential infiltration synthesis apparatus and a method of forming a patterned structure
US11581186B2 (en) 2016-12-15 2023-02-14 Asm Ip Holding B.V. Sequential infiltration synthesis apparatus
KR102700194B1 (ko) 2016-12-19 2024-08-28 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
US10269558B2 (en) 2016-12-22 2019-04-23 Asm Ip Holding B.V. Method of forming a structure on a substrate
US10867788B2 (en) 2016-12-28 2020-12-15 Asm Ip Holding B.V. Method of forming a structure on a substrate
US11390950B2 (en) 2017-01-10 2022-07-19 Asm Ip Holding B.V. Reactor system and method to reduce residue buildup during a film deposition process
US10655221B2 (en) 2017-02-09 2020-05-19 Asm Ip Holding B.V. Method for depositing oxide film by thermal ALD and PEALD
US10468261B2 (en) 2017-02-15 2019-11-05 Asm Ip Holding B.V. Methods for forming a metallic film on a substrate by cyclical deposition and related semiconductor device structures
US10529563B2 (en) 2017-03-29 2020-01-07 Asm Ip Holdings B.V. Method for forming doped metal oxide films on a substrate by cyclical deposition and related semiconductor device structures
US10453685B2 (en) 2017-03-31 2019-10-22 Asm Ip Holding B.V. Forming semiconductor device by providing an amorphous silicon core with a hard mask layer
KR102457289B1 (ko) 2017-04-25 2022-10-21 에이에스엠 아이피 홀딩 비.브이. 박막 증착 방법 및 반도체 장치의 제조 방법
US10290631B2 (en) * 2017-05-05 2019-05-14 Newport Fab, Llc Linearity and lateral isolation in a BiCMOS process through counter-doping of epitaxial silicon region
US10319716B2 (en) 2017-05-05 2019-06-11 Newport Fab, Llc Substrate isolation for low-loss radio frequency (RF) circuits
US10892156B2 (en) 2017-05-08 2021-01-12 Asm Ip Holding B.V. Methods for forming a silicon nitride film on a substrate and related semiconductor device structures
US10770286B2 (en) 2017-05-08 2020-09-08 Asm Ip Holdings B.V. Methods for selectively forming a silicon nitride film on a substrate and related semiconductor device structures
US12040200B2 (en) 2017-06-20 2024-07-16 Asm Ip Holding B.V. Semiconductor processing apparatus and methods for calibrating a semiconductor processing apparatus
US11306395B2 (en) 2017-06-28 2022-04-19 Asm Ip Holding B.V. Methods for depositing a transition metal nitride film on a substrate by atomic layer deposition and related deposition apparatus
FR3068506B1 (fr) * 2017-06-30 2020-02-21 Soitec Procede pour preparer un support pour une structure semi-conductrice
US10685834B2 (en) 2017-07-05 2020-06-16 Asm Ip Holdings B.V. Methods for forming a silicon germanium tin layer and related semiconductor device structures
KR20190009245A (ko) 2017-07-18 2019-01-28 에이에스엠 아이피 홀딩 비.브이. 반도체 소자 구조물 형성 방법 및 관련된 반도체 소자 구조물
US10541333B2 (en) 2017-07-19 2020-01-21 Asm Ip Holding B.V. Method for depositing a group IV semiconductor and related semiconductor device structures
US11018002B2 (en) * 2017-07-19 2021-05-25 Asm Ip Holding B.V. Method for selectively depositing a Group IV semiconductor and related semiconductor device structures
US11374112B2 (en) * 2017-07-19 2022-06-28 Asm Ip Holding B.V. Method for depositing a group IV semiconductor and related semiconductor device structures
US10590535B2 (en) 2017-07-26 2020-03-17 Asm Ip Holdings B.V. Chemical treatment, deposition and/or infiltration apparatus and method for using the same
US10692741B2 (en) 2017-08-08 2020-06-23 Asm Ip Holdings B.V. Radiation shield
US10770336B2 (en) 2017-08-08 2020-09-08 Asm Ip Holding B.V. Substrate lift mechanism and reactor including same
US10249524B2 (en) 2017-08-09 2019-04-02 Asm Ip Holding B.V. Cassette holder assembly for a substrate cassette and holding member for use in such assembly
US11769682B2 (en) 2017-08-09 2023-09-26 Asm Ip Holding B.V. Storage apparatus for storing cassettes for substrates and processing apparatus equipped therewith
US11139191B2 (en) 2017-08-09 2021-10-05 Asm Ip Holding B.V. Storage apparatus for storing cassettes for substrates and processing apparatus equipped therewith
USD900036S1 (en) 2017-08-24 2020-10-27 Asm Ip Holding B.V. Heater electrical connector and adapter
US11830730B2 (en) 2017-08-29 2023-11-28 Asm Ip Holding B.V. Layer forming method and apparatus
US11056344B2 (en) 2017-08-30 2021-07-06 Asm Ip Holding B.V. Layer forming method
US11295980B2 (en) 2017-08-30 2022-04-05 Asm Ip Holding B.V. Methods for depositing a molybdenum metal film over a dielectric surface of a substrate by a cyclical deposition process and related semiconductor device structures
KR102491945B1 (ko) 2017-08-30 2023-01-26 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
KR102401446B1 (ko) 2017-08-31 2022-05-24 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
US10453729B2 (en) 2017-09-13 2019-10-22 Toshiba Memory Corporation Substrate treatment apparatus and substrate treatment method
KR102630301B1 (ko) 2017-09-21 2024-01-29 에이에스엠 아이피 홀딩 비.브이. 침투성 재료의 순차 침투 합성 방법 처리 및 이를 이용하여 형성된 구조물 및 장치
US10844484B2 (en) 2017-09-22 2020-11-24 Asm Ip Holding B.V. Apparatus for dispensing a vapor phase reactant to a reaction chamber and related methods
US10658205B2 (en) 2017-09-28 2020-05-19 Asm Ip Holdings B.V. Chemical dispensing apparatus and methods for dispensing a chemical to a reaction chamber
US10403504B2 (en) 2017-10-05 2019-09-03 Asm Ip Holding B.V. Method for selectively depositing a metallic film on a substrate
US10319588B2 (en) 2017-10-10 2019-06-11 Asm Ip Holding B.V. Method for depositing a metal chalcogenide on a substrate by cyclical deposition
US10923344B2 (en) 2017-10-30 2021-02-16 Asm Ip Holding B.V. Methods for forming a semiconductor structure and related semiconductor structures
US20190131454A1 (en) * 2017-11-01 2019-05-02 Qualcomm Incorporated Semiconductor device with strained silicon layers on porous silicon
US10910262B2 (en) 2017-11-16 2021-02-02 Asm Ip Holding B.V. Method of selectively depositing a capping layer structure on a semiconductor device structure
KR102443047B1 (ko) 2017-11-16 2022-09-14 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치 방법 및 그에 의해 제조된 장치
US11022879B2 (en) 2017-11-24 2021-06-01 Asm Ip Holding B.V. Method of forming an enhanced unexposed photoresist layer
JP7206265B2 (ja) 2017-11-27 2023-01-17 エーエスエム アイピー ホールディング ビー.ブイ. クリーン・ミニエンバイロメントを備える装置
CN111316417B (zh) 2017-11-27 2023-12-22 阿斯莫Ip控股公司 与批式炉偕同使用的用于储存晶圆匣的储存装置
EP3503163A1 (en) * 2017-12-21 2019-06-26 EpiGan NV A method for forming a silicon carbide film onto a silicon substrate
US10872771B2 (en) 2018-01-16 2020-12-22 Asm Ip Holding B. V. Method for depositing a material film on a substrate within a reaction chamber by a cyclical deposition process and related device structures
CN111630203A (zh) 2018-01-19 2020-09-04 Asm Ip私人控股有限公司 通过等离子体辅助沉积来沉积间隙填充层的方法
TWI799494B (zh) 2018-01-19 2023-04-21 荷蘭商Asm 智慧財產控股公司 沈積方法
USD903477S1 (en) 2018-01-24 2020-12-01 Asm Ip Holdings B.V. Metal clamp
US11018047B2 (en) 2018-01-25 2021-05-25 Asm Ip Holding B.V. Hybrid lift pin
USD880437S1 (en) 2018-02-01 2020-04-07 Asm Ip Holding B.V. Gas supply plate for semiconductor manufacturing apparatus
US11081345B2 (en) 2018-02-06 2021-08-03 Asm Ip Holding B.V. Method of post-deposition treatment for silicon oxide film
CN116732497A (zh) 2018-02-14 2023-09-12 Asm Ip私人控股有限公司 通过循环沉积工艺在衬底上沉积含钌膜的方法
US10896820B2 (en) 2018-02-14 2021-01-19 Asm Ip Holding B.V. Method for depositing a ruthenium-containing film on a substrate by a cyclical deposition process
US10731249B2 (en) 2018-02-15 2020-08-04 Asm Ip Holding B.V. Method of forming a transition metal containing film on a substrate by a cyclical deposition process, a method for supplying a transition metal halide compound to a reaction chamber, and related vapor deposition apparatus
KR102636427B1 (ko) 2018-02-20 2024-02-13 에이에스엠 아이피 홀딩 비.브이. 기판 처리 방법 및 장치
US10658181B2 (en) 2018-02-20 2020-05-19 Asm Ip Holding B.V. Method of spacer-defined direct patterning in semiconductor fabrication
US10975470B2 (en) 2018-02-23 2021-04-13 Asm Ip Holding B.V. Apparatus for detecting or monitoring for a chemical precursor in a high temperature environment
US11473195B2 (en) 2018-03-01 2022-10-18 Asm Ip Holding B.V. Semiconductor processing apparatus and a method for processing a substrate
US11629406B2 (en) 2018-03-09 2023-04-18 Asm Ip Holding B.V. Semiconductor processing apparatus comprising one or more pyrometers for measuring a temperature of a substrate during transfer of the substrate
US11114283B2 (en) 2018-03-16 2021-09-07 Asm Ip Holding B.V. Reactor, system including the reactor, and methods of manufacturing and using same
KR102646467B1 (ko) 2018-03-27 2024-03-11 에이에스엠 아이피 홀딩 비.브이. 기판 상에 전극을 형성하는 방법 및 전극을 포함하는 반도체 소자 구조
US11230766B2 (en) 2018-03-29 2022-01-25 Asm Ip Holding B.V. Substrate processing apparatus and method
US11088002B2 (en) 2018-03-29 2021-08-10 Asm Ip Holding B.V. Substrate rack and a substrate processing system and method
KR102501472B1 (ko) 2018-03-30 2023-02-20 에이에스엠 아이피 홀딩 비.브이. 기판 처리 방법
US12025484B2 (en) 2018-05-08 2024-07-02 Asm Ip Holding B.V. Thin film forming method
KR102709511B1 (ko) 2018-05-08 2024-09-24 에이에스엠 아이피 홀딩 비.브이. 기판 상에 산화물 막을 주기적 증착 공정에 의해 증착하기 위한 방법 및 관련 소자 구조
TW202349473A (zh) 2018-05-11 2023-12-16 荷蘭商Asm Ip私人控股有限公司 用於基板上形成摻雜金屬碳化物薄膜之方法及相關半導體元件結構
KR102596988B1 (ko) 2018-05-28 2023-10-31 에이에스엠 아이피 홀딩 비.브이. 기판 처리 방법 및 그에 의해 제조된 장치
US11718913B2 (en) 2018-06-04 2023-08-08 Asm Ip Holding B.V. Gas distribution system and reactor system including same
TWI840362B (zh) 2018-06-04 2024-05-01 荷蘭商Asm Ip私人控股有限公司 水氣降低的晶圓處置腔室
US11286562B2 (en) 2018-06-08 2022-03-29 Asm Ip Holding B.V. Gas-phase chemical reactor and method of using same
US10797133B2 (en) 2018-06-21 2020-10-06 Asm Ip Holding B.V. Method for depositing a phosphorus doped silicon arsenide film and related semiconductor device structures
KR102568797B1 (ko) 2018-06-21 2023-08-21 에이에스엠 아이피 홀딩 비.브이. 기판 처리 시스템
TW202405221A (zh) 2018-06-27 2024-02-01 荷蘭商Asm Ip私人控股有限公司 用於形成含金屬材料及包含含金屬材料的膜及結構之循環沉積方法
JP2021529254A (ja) 2018-06-27 2021-10-28 エーエスエム・アイピー・ホールディング・ベー・フェー 金属含有材料ならびに金属含有材料を含む膜および構造体を形成するための周期的堆積方法
US10612136B2 (en) 2018-06-29 2020-04-07 ASM IP Holding, B.V. Temperature-controlled flange and reactor system including same
KR102686758B1 (ko) 2018-06-29 2024-07-18 에이에스엠 아이피 홀딩 비.브이. 박막 증착 방법 및 반도체 장치의 제조 방법
US10755922B2 (en) 2018-07-03 2020-08-25 Asm Ip Holding B.V. Method for depositing silicon-free carbon-containing film as gap-fill layer by pulse plasma-assisted deposition
US10388513B1 (en) 2018-07-03 2019-08-20 Asm Ip Holding B.V. Method for depositing silicon-free carbon-containing film as gap-fill layer by pulse plasma-assisted deposition
US11211398B2 (en) * 2018-07-09 2021-12-28 Sunrise Memory Corporation Method for in situ preparation of antimony-doped silicon and silicon germanium films
US10767789B2 (en) 2018-07-16 2020-09-08 Asm Ip Holding B.V. Diaphragm valves, valve components, and methods for forming valve components
US11009455B2 (en) * 2018-07-31 2021-05-18 Applied Materials, Inc. Precursor delivery system and methods related thereto
US11053591B2 (en) 2018-08-06 2021-07-06 Asm Ip Holding B.V. Multi-port gas injection system and reactor system including same
US10883175B2 (en) 2018-08-09 2021-01-05 Asm Ip Holding B.V. Vertical furnace for processing substrates and a liner for use therein
US10829852B2 (en) 2018-08-16 2020-11-10 Asm Ip Holding B.V. Gas distribution device for a wafer processing apparatus
US11430674B2 (en) 2018-08-22 2022-08-30 Asm Ip Holding B.V. Sensor array, apparatus for dispensing a vapor phase reactant to a reaction chamber and related methods
US11024523B2 (en) 2018-09-11 2021-06-01 Asm Ip Holding B.V. Substrate processing apparatus and method
KR102707956B1 (ko) 2018-09-11 2024-09-19 에이에스엠 아이피 홀딩 비.브이. 박막 증착 방법
US11049751B2 (en) 2018-09-14 2021-06-29 Asm Ip Holding B.V. Cassette supply system to store and handle cassettes and processing apparatus equipped therewith
CN110970344B (zh) 2018-10-01 2024-10-25 Asmip控股有限公司 衬底保持设备、包含所述设备的系统及其使用方法
US11232963B2 (en) 2018-10-03 2022-01-25 Asm Ip Holding B.V. Substrate processing apparatus and method
KR102592699B1 (ko) 2018-10-08 2023-10-23 에이에스엠 아이피 홀딩 비.브이. 기판 지지 유닛 및 이를 포함하는 박막 증착 장치와 기판 처리 장치
US10847365B2 (en) 2018-10-11 2020-11-24 Asm Ip Holding B.V. Method of forming conformal silicon carbide film by cyclic CVD
US10811256B2 (en) 2018-10-16 2020-10-20 Asm Ip Holding B.V. Method for etching a carbon-containing feature
KR102546322B1 (ko) 2018-10-19 2023-06-21 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치 및 기판 처리 방법
KR102605121B1 (ko) 2018-10-19 2023-11-23 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치 및 기판 처리 방법
USD948463S1 (en) 2018-10-24 2022-04-12 Asm Ip Holding B.V. Susceptor for semiconductor substrate supporting apparatus
US11087997B2 (en) 2018-10-31 2021-08-10 Asm Ip Holding B.V. Substrate processing apparatus for processing substrates
KR20200051105A (ko) 2018-11-02 2020-05-13 에이에스엠 아이피 홀딩 비.브이. 기판 지지 유닛 및 이를 포함하는 기판 처리 장치
US11572620B2 (en) 2018-11-06 2023-02-07 Asm Ip Holding B.V. Methods for selectively depositing an amorphous silicon film on a substrate
US11031242B2 (en) * 2018-11-07 2021-06-08 Asm Ip Holding B.V. Methods for depositing a boron doped silicon germanium film
US10818758B2 (en) 2018-11-16 2020-10-27 Asm Ip Holding B.V. Methods for forming a metal silicate film on a substrate in a reaction chamber and related semiconductor device structures
US10847366B2 (en) 2018-11-16 2020-11-24 Asm Ip Holding B.V. Methods for depositing a transition metal chalcogenide film on a substrate by a cyclical deposition process
US12040199B2 (en) 2018-11-28 2024-07-16 Asm Ip Holding B.V. Substrate processing apparatus for processing substrates
US11217444B2 (en) 2018-11-30 2022-01-04 Asm Ip Holding B.V. Method for forming an ultraviolet radiation responsive metal oxide-containing film
KR102636428B1 (ko) 2018-12-04 2024-02-13 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치를 세정하는 방법
US11158513B2 (en) 2018-12-13 2021-10-26 Asm Ip Holding B.V. Methods for forming a rhenium-containing film on a substrate by a cyclical deposition process and related semiconductor device structures
JP7504584B2 (ja) 2018-12-14 2024-06-24 エーエスエム・アイピー・ホールディング・ベー・フェー 窒化ガリウムの選択的堆積を用いてデバイス構造体を形成する方法及びそのためのシステム
TW202405220A (zh) 2019-01-17 2024-02-01 荷蘭商Asm Ip 私人控股有限公司 藉由循環沈積製程於基板上形成含過渡金屬膜之方法
TWI756590B (zh) 2019-01-22 2022-03-01 荷蘭商Asm Ip私人控股有限公司 基板處理裝置
CN111524788B (zh) 2019-02-01 2023-11-24 Asm Ip私人控股有限公司 氧化硅的拓扑选择性膜形成的方法
TWI845607B (zh) 2019-02-20 2024-06-21 荷蘭商Asm Ip私人控股有限公司 用來填充形成於基材表面內之凹部的循環沉積方法及設備
TW202044325A (zh) 2019-02-20 2020-12-01 荷蘭商Asm Ip私人控股有限公司 填充一基板之一表面內所形成的一凹槽的方法、根據其所形成之半導體結構、及半導體處理設備
KR102626263B1 (ko) 2019-02-20 2024-01-16 에이에스엠 아이피 홀딩 비.브이. 처리 단계를 포함하는 주기적 증착 방법 및 이를 위한 장치
US11482533B2 (en) 2019-02-20 2022-10-25 Asm Ip Holding B.V. Apparatus and methods for plug fill deposition in 3-D NAND applications
TWI842826B (zh) 2019-02-22 2024-05-21 荷蘭商Asm Ip私人控股有限公司 基材處理設備及處理基材之方法
KR20200108248A (ko) 2019-03-08 2020-09-17 에이에스엠 아이피 홀딩 비.브이. SiOCN 층을 포함한 구조체 및 이의 형성 방법
KR20200108243A (ko) 2019-03-08 2020-09-17 에이에스엠 아이피 홀딩 비.브이. SiOC 층을 포함한 구조체 및 이의 형성 방법
KR20200108242A (ko) 2019-03-08 2020-09-17 에이에스엠 아이피 홀딩 비.브이. 실리콘 질화물 층을 선택적으로 증착하는 방법, 및 선택적으로 증착된 실리콘 질화물 층을 포함하는 구조체
JP2020167398A (ja) 2019-03-28 2020-10-08 エーエスエム・アイピー・ホールディング・ベー・フェー ドアオープナーおよびドアオープナーが提供される基材処理装置
KR20200116855A (ko) 2019-04-01 2020-10-13 에이에스엠 아이피 홀딩 비.브이. 반도체 소자를 제조하는 방법
RU2733941C2 (ru) * 2019-04-01 2020-10-08 Федеральное государственное бюджетное образовательное учреждение высшего образования "Кабардино-Балкарский государственный университет им. Х.М. Бербекова" (КБГУ) Способ изготовления полупроводниковой структуры
US11447864B2 (en) 2019-04-19 2022-09-20 Asm Ip Holding B.V. Layer forming method and apparatus
KR20200125453A (ko) 2019-04-24 2020-11-04 에이에스엠 아이피 홀딩 비.브이. 기상 반응기 시스템 및 이를 사용하는 방법
KR20200130121A (ko) 2019-05-07 2020-11-18 에이에스엠 아이피 홀딩 비.브이. 딥 튜브가 있는 화학물질 공급원 용기
KR20200130118A (ko) 2019-05-07 2020-11-18 에이에스엠 아이피 홀딩 비.브이. 비정질 탄소 중합체 막을 개질하는 방법
KR20200130652A (ko) 2019-05-10 2020-11-19 에이에스엠 아이피 홀딩 비.브이. 표면 상에 재료를 증착하는 방법 및 본 방법에 따라 형성된 구조
JP2020188255A (ja) 2019-05-16 2020-11-19 エーエスエム アイピー ホールディング ビー.ブイ. ウェハボートハンドリング装置、縦型バッチ炉および方法
JP2020188254A (ja) 2019-05-16 2020-11-19 エーエスエム アイピー ホールディング ビー.ブイ. ウェハボートハンドリング装置、縦型バッチ炉および方法
USD947913S1 (en) 2019-05-17 2022-04-05 Asm Ip Holding B.V. Susceptor shaft
USD975665S1 (en) 2019-05-17 2023-01-17 Asm Ip Holding B.V. Susceptor shaft
USD935572S1 (en) 2019-05-24 2021-11-09 Asm Ip Holding B.V. Gas channel plate
USD922229S1 (en) 2019-06-05 2021-06-15 Asm Ip Holding B.V. Device for controlling a temperature of a gas supply unit
KR20200141003A (ko) 2019-06-06 2020-12-17 에이에스엠 아이피 홀딩 비.브이. 가스 감지기를 포함하는 기상 반응기 시스템
KR20200143254A (ko) 2019-06-11 2020-12-23 에이에스엠 아이피 홀딩 비.브이. 개질 가스를 사용하여 전자 구조를 형성하는 방법, 상기 방법을 수행하기 위한 시스템, 및 상기 방법을 사용하여 형성되는 구조
USD944946S1 (en) 2019-06-14 2022-03-01 Asm Ip Holding B.V. Shower plate
USD931978S1 (en) 2019-06-27 2021-09-28 Asm Ip Holding B.V. Showerhead vacuum transport
KR20210005515A (ko) 2019-07-03 2021-01-14 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치용 온도 제어 조립체 및 이를 사용하는 방법
JP7499079B2 (ja) 2019-07-09 2024-06-13 エーエスエム・アイピー・ホールディング・ベー・フェー 同軸導波管を用いたプラズマ装置、基板処理方法
CN112216646A (zh) 2019-07-10 2021-01-12 Asm Ip私人控股有限公司 基板支撑组件及包括其的基板处理装置
KR20210010307A (ko) 2019-07-16 2021-01-27 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
KR20210010820A (ko) 2019-07-17 2021-01-28 에이에스엠 아이피 홀딩 비.브이. 실리콘 게르마늄 구조를 형성하는 방법
KR20210010816A (ko) 2019-07-17 2021-01-28 에이에스엠 아이피 홀딩 비.브이. 라디칼 보조 점화 플라즈마 시스템 및 방법
US11643724B2 (en) 2019-07-18 2023-05-09 Asm Ip Holding B.V. Method of forming structures using a neutral beam
TWI839544B (zh) 2019-07-19 2024-04-21 荷蘭商Asm Ip私人控股有限公司 形成形貌受控的非晶碳聚合物膜之方法
KR20210010817A (ko) 2019-07-19 2021-01-28 에이에스엠 아이피 홀딩 비.브이. 토폴로지-제어된 비정질 탄소 중합체 막을 형성하는 방법
CN112309843A (zh) 2019-07-29 2021-02-02 Asm Ip私人控股有限公司 实现高掺杂剂掺入的选择性沉积方法
CN112309899A (zh) 2019-07-30 2021-02-02 Asm Ip私人控股有限公司 基板处理设备
CN112309900A (zh) 2019-07-30 2021-02-02 Asm Ip私人控股有限公司 基板处理设备
US11587815B2 (en) 2019-07-31 2023-02-21 Asm Ip Holding B.V. Vertical batch furnace assembly
US11227782B2 (en) 2019-07-31 2022-01-18 Asm Ip Holding B.V. Vertical batch furnace assembly
US11587814B2 (en) 2019-07-31 2023-02-21 Asm Ip Holding B.V. Vertical batch furnace assembly
CN112323048B (zh) 2019-08-05 2024-02-09 Asm Ip私人控股有限公司 用于化学源容器的液位传感器
CN110592665A (zh) * 2019-08-09 2019-12-20 上海新昇半导体科技有限公司 一种半导体薄膜平坦度改善的方法
USD965524S1 (en) 2019-08-19 2022-10-04 Asm Ip Holding B.V. Susceptor support
USD965044S1 (en) 2019-08-19 2022-09-27 Asm Ip Holding B.V. Susceptor shaft
JP2021031769A (ja) 2019-08-21 2021-03-01 エーエスエム アイピー ホールディング ビー.ブイ. 成膜原料混合ガス生成装置及び成膜装置
USD979506S1 (en) 2019-08-22 2023-02-28 Asm Ip Holding B.V. Insulator
KR20210024423A (ko) 2019-08-22 2021-03-05 에이에스엠 아이피 홀딩 비.브이. 홀을 구비한 구조체를 형성하기 위한 방법
USD930782S1 (en) 2019-08-22 2021-09-14 Asm Ip Holding B.V. Gas distributor
USD949319S1 (en) 2019-08-22 2022-04-19 Asm Ip Holding B.V. Exhaust duct
USD940837S1 (en) 2019-08-22 2022-01-11 Asm Ip Holding B.V. Electrode
KR20210024420A (ko) 2019-08-23 2021-03-05 에이에스엠 아이피 홀딩 비.브이. 비스(디에틸아미노)실란을 사용하여 peald에 의해 개선된 품질을 갖는 실리콘 산화물 막을 증착하기 위한 방법
US11286558B2 (en) 2019-08-23 2022-03-29 Asm Ip Holding B.V. Methods for depositing a molybdenum nitride film on a surface of a substrate by a cyclical deposition process and related semiconductor device structures including a molybdenum nitride film
KR20210029090A (ko) 2019-09-04 2021-03-15 에이에스엠 아이피 홀딩 비.브이. 희생 캡핑 층을 이용한 선택적 증착 방법
KR20210029663A (ko) 2019-09-05 2021-03-16 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
US11562901B2 (en) 2019-09-25 2023-01-24 Asm Ip Holding B.V. Substrate processing method
CN112593212B (zh) 2019-10-02 2023-12-22 Asm Ip私人控股有限公司 通过循环等离子体增强沉积工艺形成拓扑选择性氧化硅膜的方法
KR20210042810A (ko) 2019-10-08 2021-04-20 에이에스엠 아이피 홀딩 비.브이. 활성 종을 이용하기 위한 가스 분배 어셈블리를 포함한 반응기 시스템 및 이를 사용하는 방법
TWI846953B (zh) 2019-10-08 2024-07-01 荷蘭商Asm Ip私人控股有限公司 基板處理裝置
KR20210043460A (ko) 2019-10-10 2021-04-21 에이에스엠 아이피 홀딩 비.브이. 포토레지스트 하부층을 형성하기 위한 방법 및 이를 포함한 구조체
US12009241B2 (en) 2019-10-14 2024-06-11 Asm Ip Holding B.V. Vertical batch furnace assembly with detector to detect cassette
TWI834919B (zh) 2019-10-16 2024-03-11 荷蘭商Asm Ip私人控股有限公司 氧化矽之拓撲選擇性膜形成之方法
US11637014B2 (en) 2019-10-17 2023-04-25 Asm Ip Holding B.V. Methods for selective deposition of doped semiconductor material
KR20210047808A (ko) 2019-10-21 2021-04-30 에이에스엠 아이피 홀딩 비.브이. 막을 선택적으로 에칭하기 위한 장치 및 방법
KR20210050453A (ko) 2019-10-25 2021-05-07 에이에스엠 아이피 홀딩 비.브이. 기판 표면 상의 갭 피처를 충진하는 방법 및 이와 관련된 반도체 소자 구조
US11646205B2 (en) 2019-10-29 2023-05-09 Asm Ip Holding B.V. Methods of selectively forming n-type doped material on a surface, systems for selectively forming n-type doped material, and structures formed using same
KR20210054983A (ko) 2019-11-05 2021-05-14 에이에스엠 아이피 홀딩 비.브이. 도핑된 반도체 층을 갖는 구조체 및 이를 형성하기 위한 방법 및 시스템
US11501968B2 (en) 2019-11-15 2022-11-15 Asm Ip Holding B.V. Method for providing a semiconductor device with silicon filled gaps
WO2021097424A1 (en) * 2019-11-15 2021-05-20 The Johns Hopkins University Substrate directed synthesis of transition-metal dichalcogenide crystals with tunable dimensionality and optical properties
KR20210062561A (ko) 2019-11-20 2021-05-31 에이에스엠 아이피 홀딩 비.브이. 기판의 표면 상에 탄소 함유 물질을 증착하는 방법, 상기 방법을 사용하여 형성된 구조물, 및 상기 구조물을 형성하기 위한 시스템
US11450529B2 (en) 2019-11-26 2022-09-20 Asm Ip Holding B.V. Methods for selectively forming a target film on a substrate comprising a first dielectric surface and a second metallic surface
CN112951697A (zh) 2019-11-26 2021-06-11 Asm Ip私人控股有限公司 基板处理设备
CN112885693A (zh) 2019-11-29 2021-06-01 Asm Ip私人控股有限公司 基板处理设备
CN112885692A (zh) 2019-11-29 2021-06-01 Asm Ip私人控股有限公司 基板处理设备
JP7527928B2 (ja) 2019-12-02 2024-08-05 エーエスエム・アイピー・ホールディング・ベー・フェー 基板処理装置、基板処理方法
KR20210070898A (ko) 2019-12-04 2021-06-15 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
KR20210078405A (ko) 2019-12-17 2021-06-28 에이에스엠 아이피 홀딩 비.브이. 바나듐 나이트라이드 층을 형성하는 방법 및 바나듐 나이트라이드 층을 포함하는 구조
US11527403B2 (en) 2019-12-19 2022-12-13 Asm Ip Holding B.V. Methods for filling a gap feature on a substrate surface and related semiconductor structures
JP2021111783A (ja) 2020-01-06 2021-08-02 エーエスエム・アイピー・ホールディング・ベー・フェー チャネル付きリフトピン
JP2021109175A (ja) 2020-01-06 2021-08-02 エーエスエム・アイピー・ホールディング・ベー・フェー ガス供給アセンブリ、その構成要素、およびこれを含む反応器システム
US11993847B2 (en) 2020-01-08 2024-05-28 Asm Ip Holding B.V. Injector
KR20210093163A (ko) 2020-01-16 2021-07-27 에이에스엠 아이피 홀딩 비.브이. 고 종횡비 피처를 형성하는 방법
KR102675856B1 (ko) 2020-01-20 2024-06-17 에이에스엠 아이피 홀딩 비.브이. 박막 형성 방법 및 박막 표면 개질 방법
TW202130846A (zh) 2020-02-03 2021-08-16 荷蘭商Asm Ip私人控股有限公司 形成包括釩或銦層的結構之方法
TW202146882A (zh) 2020-02-04 2021-12-16 荷蘭商Asm Ip私人控股有限公司 驗證一物品之方法、用於驗證一物品之設備、及用於驗證一反應室之系統
US11776846B2 (en) 2020-02-07 2023-10-03 Asm Ip Holding B.V. Methods for depositing gap filling fluids and related systems and devices
US11781243B2 (en) 2020-02-17 2023-10-10 Asm Ip Holding B.V. Method for depositing low temperature phosphorous-doped silicon
TW202203344A (zh) 2020-02-28 2022-01-16 荷蘭商Asm Ip控股公司 專用於零件清潔的系統
KR20210116240A (ko) 2020-03-11 2021-09-27 에이에스엠 아이피 홀딩 비.브이. 조절성 접합부를 갖는 기판 핸들링 장치
KR20210116249A (ko) 2020-03-11 2021-09-27 에이에스엠 아이피 홀딩 비.브이. 록아웃 태그아웃 어셈블리 및 시스템 그리고 이의 사용 방법
KR20210117157A (ko) 2020-03-12 2021-09-28 에이에스엠 아이피 홀딩 비.브이. 타겟 토폴로지 프로파일을 갖는 층 구조를 제조하기 위한 방법
KR20210124042A (ko) 2020-04-02 2021-10-14 에이에스엠 아이피 홀딩 비.브이. 박막 형성 방법
TW202146689A (zh) 2020-04-03 2021-12-16 荷蘭商Asm Ip控股公司 阻障層形成方法及半導體裝置的製造方法
TW202145344A (zh) 2020-04-08 2021-12-01 荷蘭商Asm Ip私人控股有限公司 用於選擇性蝕刻氧化矽膜之設備及方法
US11821078B2 (en) 2020-04-15 2023-11-21 Asm Ip Holding B.V. Method for forming precoat film and method for forming silicon-containing film
KR20210128343A (ko) 2020-04-15 2021-10-26 에이에스엠 아이피 홀딩 비.브이. 크롬 나이트라이드 층을 형성하는 방법 및 크롬 나이트라이드 층을 포함하는 구조
US11996289B2 (en) 2020-04-16 2024-05-28 Asm Ip Holding B.V. Methods of forming structures including silicon germanium and silicon layers, devices formed using the methods, and systems for performing the methods
JP2021172884A (ja) 2020-04-24 2021-11-01 エーエスエム・アイピー・ホールディング・ベー・フェー 窒化バナジウム含有層を形成する方法および窒化バナジウム含有層を含む構造体
KR20210132600A (ko) 2020-04-24 2021-11-04 에이에스엠 아이피 홀딩 비.브이. 바나듐, 질소 및 추가 원소를 포함한 층을 증착하기 위한 방법 및 시스템
KR20210132605A (ko) 2020-04-24 2021-11-04 에이에스엠 아이피 홀딩 비.브이. 냉각 가스 공급부를 포함한 수직형 배치 퍼니스 어셈블리
KR20210134226A (ko) 2020-04-29 2021-11-09 에이에스엠 아이피 홀딩 비.브이. 고체 소스 전구체 용기
KR20210134869A (ko) 2020-05-01 2021-11-11 에이에스엠 아이피 홀딩 비.브이. Foup 핸들러를 이용한 foup의 빠른 교환
TW202147543A (zh) 2020-05-04 2021-12-16 荷蘭商Asm Ip私人控股有限公司 半導體處理系統
KR20210141379A (ko) 2020-05-13 2021-11-23 에이에스엠 아이피 홀딩 비.브이. 반응기 시스템용 레이저 정렬 고정구
TW202146699A (zh) 2020-05-15 2021-12-16 荷蘭商Asm Ip私人控股有限公司 形成矽鍺層之方法、半導體結構、半導體裝置、形成沉積層之方法、及沉積系統
TW202147383A (zh) 2020-05-19 2021-12-16 荷蘭商Asm Ip私人控股有限公司 基材處理設備
KR20210145078A (ko) 2020-05-21 2021-12-01 에이에스엠 아이피 홀딩 비.브이. 다수의 탄소 층을 포함한 구조체 및 이를 형성하고 사용하는 방법
TW202200837A (zh) 2020-05-22 2022-01-01 荷蘭商Asm Ip私人控股有限公司 用於在基材上形成薄膜之反應系統
TW202201602A (zh) 2020-05-29 2022-01-01 荷蘭商Asm Ip私人控股有限公司 基板處理方法
TW202212620A (zh) 2020-06-02 2022-04-01 荷蘭商Asm Ip私人控股有限公司 處理基板之設備、形成膜之方法、及控制用於處理基板之設備之方法
TW202218133A (zh) 2020-06-24 2022-05-01 荷蘭商Asm Ip私人控股有限公司 形成含矽層之方法
TW202217953A (zh) 2020-06-30 2022-05-01 荷蘭商Asm Ip私人控股有限公司 基板處理方法
TW202202649A (zh) 2020-07-08 2022-01-16 荷蘭商Asm Ip私人控股有限公司 基板處理方法
TW202219628A (zh) 2020-07-17 2022-05-16 荷蘭商Asm Ip私人控股有限公司 用於光微影之結構與方法
TW202204662A (zh) 2020-07-20 2022-02-01 荷蘭商Asm Ip私人控股有限公司 用於沉積鉬層之方法及系統
US12040177B2 (en) 2020-08-18 2024-07-16 Asm Ip Holding B.V. Methods for forming a laminate film by cyclical plasma-enhanced deposition processes
US11725280B2 (en) 2020-08-26 2023-08-15 Asm Ip Holding B.V. Method for forming metal silicon oxide and metal silicon oxynitride layers
TW202229601A (zh) 2020-08-27 2022-08-01 荷蘭商Asm Ip私人控股有限公司 形成圖案化結構的方法、操控機械特性的方法、裝置結構、及基板處理系統
USD990534S1 (en) 2020-09-11 2023-06-27 Asm Ip Holding B.V. Weighted lift pin
USD1012873S1 (en) 2020-09-24 2024-01-30 Asm Ip Holding B.V. Electrode for semiconductor processing apparatus
US12009224B2 (en) 2020-09-29 2024-06-11 Asm Ip Holding B.V. Apparatus and method for etching metal nitrides
KR20220045900A (ko) 2020-10-06 2022-04-13 에이에스엠 아이피 홀딩 비.브이. 실리콘 함유 재료를 증착하기 위한 증착 방법 및 장치
CN114293174A (zh) 2020-10-07 2022-04-08 Asm Ip私人控股有限公司 气体供应单元和包括气体供应单元的衬底处理设备
TW202229613A (zh) 2020-10-14 2022-08-01 荷蘭商Asm Ip私人控股有限公司 於階梯式結構上沉積材料的方法
TW202223991A (zh) 2020-10-21 2022-06-16 荷蘭商Asm Ip私人控股有限公司 用於可流動間隙填充之方法及裝置
TW202217037A (zh) 2020-10-22 2022-05-01 荷蘭商Asm Ip私人控股有限公司 沉積釩金屬的方法、結構、裝置及沉積總成
TW202223136A (zh) 2020-10-28 2022-06-16 荷蘭商Asm Ip私人控股有限公司 用於在基板上形成層之方法、及半導體處理系統
TW202235649A (zh) 2020-11-24 2022-09-16 荷蘭商Asm Ip私人控股有限公司 填充間隙之方法與相關之系統及裝置
KR20220076343A (ko) 2020-11-30 2022-06-08 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치의 반응 챔버 내에 배열되도록 구성된 인젝터
KR20220080543A (ko) 2020-12-07 2022-06-14 삼성전자주식회사 반도체 장치
US11946137B2 (en) 2020-12-16 2024-04-02 Asm Ip Holding B.V. Runout and wobble measurement fixtures
TW202231903A (zh) 2020-12-22 2022-08-16 荷蘭商Asm Ip私人控股有限公司 過渡金屬沉積方法、過渡金屬層、用於沉積過渡金屬於基板上的沉積總成
TW202226899A (zh) 2020-12-22 2022-07-01 荷蘭商Asm Ip私人控股有限公司 具匹配器的電漿處理裝置
TW202242184A (zh) 2020-12-22 2022-11-01 荷蘭商Asm Ip私人控股有限公司 前驅物膠囊、前驅物容器、氣相沉積總成、及將固態前驅物裝載至前驅物容器中之方法
USD980813S1 (en) 2021-05-11 2023-03-14 Asm Ip Holding B.V. Gas flow control plate for substrate processing apparatus
USD1023959S1 (en) 2021-05-11 2024-04-23 Asm Ip Holding B.V. Electrode for substrate processing apparatus
USD981973S1 (en) 2021-05-11 2023-03-28 Asm Ip Holding B.V. Reactor wall for substrate processing apparatus
USD980814S1 (en) 2021-05-11 2023-03-14 Asm Ip Holding B.V. Gas distributor for substrate processing apparatus
USD990441S1 (en) 2021-09-07 2023-06-27 Asm Ip Holding B.V. Gas flow control plate

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6531347B1 (en) * 2000-02-08 2003-03-11 Advanced Micro Devices, Inc. Method of making recessed source drains to reduce fringing capacitance
TW200305202A (en) * 2001-12-28 2003-10-16 Applied Materials Inc Method and apparatus for forming silicon containing films
US20040041216A1 (en) * 2002-08-29 2004-03-04 Fujitsu Limited Semiconductor device with elevated source/drain structure and its manufacture method
US20040224089A1 (en) * 2002-10-18 2004-11-11 Applied Materials, Inc. Silicon-containing layer deposition with silicon compounds
US6821825B2 (en) * 2001-02-12 2004-11-23 Asm America, Inc. Process for deposition of semiconductor films
US20040262694A1 (en) * 2003-06-25 2004-12-30 Chidambaram Pr Transistor device containing carbon doped silicon in a recess next to MDD to create strain in channel

Family Cites Families (132)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE393967B (sv) 1974-11-29 1977-05-31 Sateko Oy Forfarande och for utforande av stroleggning mellan lagren i ett virkespaket
FI57975C (fi) * 1979-02-28 1980-11-10 Lohja Ab Oy Foerfarande och anordning vid uppbyggande av tunna foereningshinnor
US5769950A (en) * 1985-07-23 1998-06-23 Canon Kabushiki Kaisha Device for forming deposited film
US4747367A (en) 1986-06-12 1988-05-31 Crystal Specialties, Inc. Method and apparatus for producing a constant flow, constant pressure chemical vapor deposition
US4761269A (en) * 1986-06-12 1988-08-02 Crystal Specialties, Inc. Apparatus for depositing material on a substrate
GB8711373D0 (en) * 1987-05-14 1987-06-17 Secr Defence Electroluminescent silicon device
JPH0666286B2 (ja) * 1987-08-24 1994-08-24 富士通株式会社 シリコン含有金属膜の形成方法
GB8908509D0 (en) 1989-04-14 1989-06-01 Secr Defence Substitutional carbon in silicon
US5002630A (en) * 1989-06-06 1991-03-26 Rapro Technology Method for high temperature thermal processing with reduced convective heat loss
US5194398A (en) * 1989-06-28 1993-03-16 Mitsui Toatsu Chemicals, Inc. Semiconductor film and process for its production
US5071670A (en) * 1990-06-11 1991-12-10 Kelly Michael A Method for chemical vapor deposition under a single reactor vessel divided into separate reaction chambers each with its own depositing and exhausting means
JPH0485818A (ja) * 1990-07-26 1992-03-18 Fujitsu Ltd 半導体装置の製造方法
JPH04252023A (ja) * 1991-01-28 1992-09-08 Nec Corp シリコン結晶の選択的成長方法
US5225032A (en) 1991-08-09 1993-07-06 Allied-Signal Inc. Method of producing stoichiometric, epitaxial, monocrystalline films of silicon carbide at temperatures below 900 degrees centigrade
US5306666A (en) 1992-07-24 1994-04-26 Nippon Steel Corporation Process for forming a thin metal film by chemical vapor deposition
US6004683A (en) * 1992-11-04 1999-12-21 C. A. Patents, L.L.C. Plural layered metal repair tape
JPH06168886A (ja) * 1992-11-30 1994-06-14 Tonen Corp プラズマcvdによる薄膜形成方法
US5360986A (en) * 1993-10-05 1994-11-01 Motorola, Inc. Carbon doped silicon semiconductor device having a narrowed bandgap characteristic and method
US5656531A (en) 1993-12-10 1997-08-12 Micron Technology, Inc. Method to form hemi-spherical grain (HSG) silicon from amorphous silicon
JP2919281B2 (ja) * 1994-11-11 1999-07-12 日本電気株式会社 半導体装置の製造方法
FI100409B (fi) 1994-11-28 1997-11-28 Asm Int Menetelmä ja laitteisto ohutkalvojen valmistamiseksi
FI97731C (fi) 1994-11-28 1997-02-10 Mikrokemia Oy Menetelmä ja laite ohutkalvojen valmistamiseksi
JPH08213343A (ja) 1995-01-31 1996-08-20 Sony Corp 半導体装置およびその製造方法
US5654589A (en) 1995-06-06 1997-08-05 Advanced Micro Devices, Incorporated Landing pad technology doubled up as local interconnect and borderless contact for deep sub-half micrometer IC application
DE19533313A1 (de) * 1995-09-08 1997-03-13 Max Planck Gesellschaft Halbleiterstruktur für einen Transistor
JPH0992621A (ja) * 1995-09-28 1997-04-04 Oki Electric Ind Co Ltd 半導体薄膜の選択成長方法
US5869389A (en) 1996-01-18 1999-02-09 Micron Technology, Inc. Semiconductor processing method of providing a doped polysilicon layer
US6083368A (en) * 1996-04-20 2000-07-04 Kawaso Electric Industrial Co., Ltd. Probe device for continuous measurements of oxygen in running molten metal
US5916365A (en) 1996-08-16 1999-06-29 Sherman; Arthur Sequential chemical vapor deposition
KR100236069B1 (ko) 1996-12-26 1999-12-15 김영환 캐패시터 및 그 제조방법
JP3050152B2 (ja) 1997-01-23 2000-06-12 日本電気株式会社 半導体装置の製造方法
US5879459A (en) * 1997-08-29 1999-03-09 Genus, Inc. Vertically-stacked process reactor and cluster tool system for atomic layer deposition
US7176111B2 (en) * 1997-03-28 2007-02-13 Interuniversitair Microelektronica Centrum (Imec) Method for depositing polycrystalline SiGe suitable for micromachining and devices obtained thereof
US6351039B1 (en) 1997-05-28 2002-02-26 Texas Instruments Incorporated Integrated circuit dielectric and method
US6069068A (en) * 1997-05-30 2000-05-30 International Business Machines Corporation Sub-quarter-micron copper interconnections with improved electromigration resistance and reduced defect sensitivity
US5904565A (en) * 1997-07-17 1999-05-18 Sharp Microelectronics Technology, Inc. Low resistance contact between integrated circuit metal levels and method for same
US6287965B1 (en) * 1997-07-28 2001-09-11 Samsung Electronics Co, Ltd. Method of forming metal layer using atomic layer deposition and semiconductor device having the metal layer as barrier metal layer or upper or lower electrode of capacitor
US6100184A (en) 1997-08-20 2000-08-08 Sematech, Inc. Method of making a dual damascene interconnect structure using low dielectric constant material for an inter-level dielectric layer
JPH11102870A (ja) * 1997-09-29 1999-04-13 Toshiba Corp 半導体基板の製造方法
KR100274603B1 (ko) * 1997-10-01 2001-01-15 윤종용 반도체장치의제조방법및그의제조장치
TW439151B (en) 1997-12-31 2001-06-07 Samsung Electronics Co Ltd Method for forming conductive layer using atomic layer deposition process
US6042654A (en) * 1998-01-13 2000-03-28 Applied Materials, Inc. Method of cleaning CVD cold-wall chamber and exhaust lines
US5933761A (en) * 1998-02-09 1999-08-03 Lee; Ellis Dual damascene structure and its manufacturing method
US6303523B2 (en) 1998-02-11 2001-10-16 Applied Materials, Inc. Plasma processes for depositing low dielectric constant films
JP2002505532A (ja) * 1998-03-06 2002-02-19 エーエスエム アメリカ インコーポレイテッド 高段差被覆性を伴うシリコン堆積方法
US6181012B1 (en) * 1998-04-27 2001-01-30 International Business Machines Corporation Copper interconnection structure incorporating a metal seed layer
KR100296117B1 (ko) 1998-05-27 2001-10-26 윤덕용 화학기상증착법에의한코발트다이실리사이드콘택형성방법
US6048790A (en) 1998-07-10 2000-04-11 Advanced Micro Devices, Inc. Metalorganic decomposition deposition of thin conductive films on integrated circuits using reducing ambient
KR100275738B1 (ko) 1998-08-07 2000-12-15 윤종용 원자층 증착법을 이용한 박막 제조방법
US6188134B1 (en) * 1998-08-20 2001-02-13 The United States Of America As Represented By The Secretary Of The Navy Electronic devices with rubidium barrier film and process for making same
US6291876B1 (en) 1998-08-20 2001-09-18 The United States Of America As Represented By The Secretary Of The Navy Electronic devices with composite atomic barrier film and process for making same
EP1114464A1 (en) 1998-08-20 2001-07-11 THE UNITED STATES OF AMERICA as represented by THE SECRETARY OF THE NAVY Electronic devices with barrier film and process for making same
US6144050A (en) 1998-08-20 2000-11-07 The United States Of America As Represented By The Secretary Of The Navy Electronic devices with strontium barrier film and process for making same
US6077775A (en) * 1998-08-20 2000-06-20 The United States Of America As Represented By The Secretary Of The Navy Process for making a semiconductor device with barrier film formation using a metal halide and products thereof
KR100332364B1 (ko) 1998-09-01 2002-09-18 지니텍 주식회사 금속막의형성방법
DE19840238C1 (de) 1998-09-03 2000-03-16 Siemens Ag Verfahren zur Herstellung einer dotierten Siliziumschicht und mikroelektronische Struktur mit einem leitfähigen Element aus dotiertem Silizium
KR20000022003A (ko) 1998-09-10 2000-04-25 이경수 금속과규소를포함한3성분질화물막의형성방법
KR100566905B1 (ko) 1998-09-11 2006-07-03 에이에스엠지니텍코리아 주식회사 표면 촉매를 이용한 화학 증착방법_
KR100273474B1 (ko) 1998-09-14 2000-12-15 이경수 화학기상 증착장치의 가스 공급장치와 그 제어방법
KR100287180B1 (ko) 1998-09-17 2001-04-16 윤종용 계면 조절층을 이용하여 금속 배선층을 형성하는 반도체 소자의 제조 방법
TW382787B (en) 1998-10-02 2000-02-21 United Microelectronics Corp Method of fabricating dual damascene
KR100327328B1 (ko) * 1998-10-13 2002-05-09 윤종용 부분적으로다른두께를갖는커패시터의유전막형성방버뵤
KR100280102B1 (ko) 1998-10-13 2001-03-02 윤덕용 코발트-카본 합금박막을 이용한 단결정 코발트다이실리사이드콘택 형성방법
JP2000150647A (ja) 1998-11-11 2000-05-30 Sony Corp 配線構造およびその製造方法
US6093638A (en) 1998-12-10 2000-07-25 Texas Instruments Incorporated Method of forming an electrical contact in a substrate
US6200893B1 (en) * 1999-03-11 2001-03-13 Genus, Inc Radical-assisted sequential CVD
US6844574B1 (en) * 1999-03-12 2005-01-18 Sumitomo Chemical Company, Limited III-V compound semiconductor
KR20000060438A (ko) 1999-03-16 2000-10-16 이경수 산화알루미늄 막의 형성 방법
CA2301313A1 (en) 1999-03-18 2000-09-18 Yuka Kanamori Curable composition
US6207567B1 (en) 1999-04-12 2001-03-27 United Microelectronics Corp. Fabricating method of glue layer and barrier layer
US6197669B1 (en) 1999-04-15 2001-03-06 Taiwan Semicondcutor Manufacturing Company Reduction of surface defects on amorphous silicon grown by a low-temperature, high pressure LPCVD process
US6037258A (en) 1999-05-07 2000-03-14 Taiwan Semiconductor Manufacturing Company Method of forming a smooth copper seed layer for a copper damascene structure
US6146517A (en) 1999-05-19 2000-11-14 Infineon Technologies North America Corp. Integrated circuits with copper metallization for interconnections
KR20010001543A (ko) 1999-06-05 2001-01-05 김기범 구리 배선 구조를 가지는 반도체 소자 제조 방법
DE60035948T2 (de) 1999-06-19 2008-05-15 Asm Genitech Korea Ltd. Chemischer abscheidungsreaktor und dessen verwendung für die abscheidung eines dünnen films
US6391785B1 (en) 1999-08-24 2002-05-21 Interuniversitair Microelektronica Centrum (Imec) Method for bottomless deposition of barrier layers in integrated circuit metallization schemes
US6727169B1 (en) 1999-10-15 2004-04-27 Asm International, N.V. Method of making conformal lining layers for damascene metallization
US6203613B1 (en) 1999-10-19 2001-03-20 International Business Machines Corporation Atomic layer deposition with nitrate containing precursors
KR20010047128A (ko) 1999-11-18 2001-06-15 이경수 액체원료 기화방법 및 그에 사용되는 장치
EP1247292B1 (en) 1999-12-15 2009-02-04 Genitech Co., Ltd. Method of forming copper interconnections and thin films using chemical vapor deposition with catalyst
US6184128B1 (en) 2000-01-31 2001-02-06 Advanced Micro Devices, Inc. Method using a thin resist mask for dual damascene stop layer etch
TW408653U (en) 2000-02-03 2000-10-11 Hu Hou Fei Ratcheting tool
KR100803770B1 (ko) 2000-03-07 2008-02-15 에이에스엠 인터내셔널 엔.브이. 구배(graded)박막
WO2001078123A1 (en) 2000-04-11 2001-10-18 Genitech Co., Ltd. Method of forming metal interconnects
KR100332363B1 (ko) 2000-04-12 2002-04-12 최승철 화학기계적 연마장치의 연마패드를 위한 컨디셔너와 그컨디셔닝 방법
KR100363088B1 (ko) * 2000-04-20 2002-12-02 삼성전자 주식회사 원자층 증착방법을 이용한 장벽 금속막의 제조방법
US6482733B2 (en) 2000-05-15 2002-11-19 Asm Microchemistry Oy Protective layers prior to alternating layer deposition
US6969875B2 (en) 2000-05-26 2005-11-29 Amberwave Systems Corporation Buried channel strained silicon FET using a supply layer created through ion implantation
US6342448B1 (en) 2000-05-31 2002-01-29 Taiwan Semiconductor Manufacturing Company Method of fabricating barrier adhesion to low-k dielectric layers in a copper damascene process
EP1292970B1 (en) 2000-06-08 2011-09-28 Genitech Inc. Thin film forming method
US20040224504A1 (en) * 2000-06-23 2004-11-11 Gadgil Prasad N. Apparatus and method for plasma enhanced monolayer processing
US6368954B1 (en) 2000-07-28 2002-04-09 Advanced Micro Devices, Inc. Method of copper interconnect formation using atomic layer copper deposition
US6583015B2 (en) * 2000-08-07 2003-06-24 Amberwave Systems Corporation Gate technology for strained surface channel and strained buried channel MOSFET devices
JP4882141B2 (ja) * 2000-08-16 2012-02-22 富士通株式会社 ヘテロバイポーラトランジスタ
JP2002198525A (ja) 2000-12-27 2002-07-12 Toshiba Corp 半導体装置及びその製造方法
US6444495B1 (en) 2001-01-11 2002-09-03 Honeywell International, Inc. Dielectric films for narrow gap-fill applications
US6583048B2 (en) * 2001-01-17 2003-06-24 Air Products And Chemicals, Inc. Organosilicon precursors for interlayer dielectric films with low dielectric constants
US7026219B2 (en) 2001-02-12 2006-04-11 Asm America, Inc. Integration of high k gate dielectric
JP3451325B2 (ja) * 2001-03-26 2003-09-29 名古屋大学長 シリコン・ゲルマニウム・カーボン三元混晶膜の作製方法及びシリコン・ゲルマニウム・カーボン三元混晶膜
AU2002305733A1 (en) * 2001-05-30 2002-12-09 Asm America, Inc Low temperature load and bake
JP2003068654A (ja) 2001-08-27 2003-03-07 Hoya Corp 化合物単結晶の製造方法
JP2003152177A (ja) * 2001-11-19 2003-05-23 Matsushita Electric Ind Co Ltd 半導体装置およびその製造方法
DE10211312A1 (de) 2002-03-14 2003-10-02 Wacker Siltronic Halbleitermat Verfahren und Vorrichtung zur epitaktischen Beschichtung einer Halbleiterscheibe sowie epitaktisch beschichtete Halbleiterscheibe
US7307273B2 (en) 2002-06-07 2007-12-11 Amberwave Systems Corporation Control of strain in device layers by selective relaxation
US7335545B2 (en) * 2002-06-07 2008-02-26 Amberwave Systems Corporation Control of strain in device layers by prevention of relaxation
US7186630B2 (en) * 2002-08-14 2007-03-06 Asm America, Inc. Deposition of amorphous silicon-containing films
JP4089354B2 (ja) * 2002-08-30 2008-05-28 株式会社Sumco エピタキシャルウェーハとその製造方法
US7615390B2 (en) * 2002-10-03 2009-11-10 Nxp B.V. Method and apparatus for forming expitaxial layers
US20040142558A1 (en) 2002-12-05 2004-07-22 Granneman Ernst H. A. Apparatus and method for atomic layer deposition on substrates
JP2004303883A (ja) * 2003-03-31 2004-10-28 Renesas Technology Corp 半導体装置および半導体装置の製造方法
EP1482069A1 (en) * 2003-05-28 2004-12-01 Interuniversitair Microelektronica Centrum Vzw Method for producing polycrystalline silicon germanium suitable for micromachining
TWI270986B (en) * 2003-07-29 2007-01-11 Ind Tech Res Inst Strained SiC MOSFET
US7208427B2 (en) * 2003-08-18 2007-04-24 Advanced Technology Materials, Inc. Precursor compositions and processes for MOCVD of barrier materials in semiconductor manufacturing
US7132338B2 (en) 2003-10-10 2006-11-07 Applied Materials, Inc. Methods to fabricate MOSFET devices using selective deposition process
US7166528B2 (en) * 2003-10-10 2007-01-23 Applied Materials, Inc. Methods of selective deposition of heavily doped epitaxial SiGe
US7273526B2 (en) 2004-04-15 2007-09-25 Asm Japan K.K. Thin-film deposition apparatus
EP1738001A2 (en) 2004-04-23 2007-01-03 ASM America, Inc. In situ doped epitaxial films
US7332439B2 (en) 2004-09-29 2008-02-19 Intel Corporation Metal gate transistors with epitaxial source and drain regions
US20060071213A1 (en) * 2004-10-04 2006-04-06 Ce Ma Low temperature selective epitaxial growth of silicon germanium layers
US7402872B2 (en) 2004-11-18 2008-07-22 Intel Corporation Method for forming an integrated circuit
US7682940B2 (en) 2004-12-01 2010-03-23 Applied Materials, Inc. Use of Cl2 and/or HCl during silicon epitaxial film formation
US7560352B2 (en) 2004-12-01 2009-07-14 Applied Materials, Inc. Selective deposition
US7312128B2 (en) * 2004-12-01 2007-12-25 Applied Materials, Inc. Selective epitaxy process with alternating gas supply
US7195985B2 (en) 2005-01-04 2007-03-27 Intel Corporation CMOS transistor junction regions formed by a CVD etching and deposition sequence
US7335959B2 (en) 2005-01-06 2008-02-26 Intel Corporation Device with stepped source/drain region profile
US7259038B2 (en) * 2005-01-19 2007-08-21 Sandisk Corporation Forming nonvolatile phase change memory cell having a reduced thermal contact area
US7235492B2 (en) 2005-01-31 2007-06-26 Applied Materials, Inc. Low temperature etchant for treatment of silicon-containing surfaces
US7438760B2 (en) 2005-02-04 2008-10-21 Asm America, Inc. Methods of making substitutionally carbon-doped crystalline Si-containing materials by chemical vapor deposition
US8105908B2 (en) * 2005-06-23 2012-01-31 Applied Materials, Inc. Methods for forming a transistor and modulating channel stress
JP2007188976A (ja) 2006-01-11 2007-07-26 Shinko Electric Ind Co Ltd 発光装置の製造方法
US20080026149A1 (en) 2006-05-31 2008-01-31 Asm America, Inc. Methods and systems for selectively depositing si-containing films using chloropolysilanes
US8278176B2 (en) 2006-06-07 2012-10-02 Asm America, Inc. Selective epitaxial formation of semiconductor films

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6531347B1 (en) * 2000-02-08 2003-03-11 Advanced Micro Devices, Inc. Method of making recessed source drains to reduce fringing capacitance
US6821825B2 (en) * 2001-02-12 2004-11-23 Asm America, Inc. Process for deposition of semiconductor films
TW200305202A (en) * 2001-12-28 2003-10-16 Applied Materials Inc Method and apparatus for forming silicon containing films
US20040041216A1 (en) * 2002-08-29 2004-03-04 Fujitsu Limited Semiconductor device with elevated source/drain structure and its manufacture method
US20040224089A1 (en) * 2002-10-18 2004-11-11 Applied Materials, Inc. Silicon-containing layer deposition with silicon compounds
US20040262694A1 (en) * 2003-06-25 2004-12-30 Chidambaram Pr Transistor device containing carbon doped silicon in a recess next to MDD to create strain in channel

Also Published As

Publication number Publication date
US20060205194A1 (en) 2006-09-14
US20100140744A1 (en) 2010-06-10
TW200710950A (en) 2007-03-16
JP5295344B2 (ja) 2013-09-18
TW200633021A (en) 2006-09-16
WO2006083909A2 (en) 2006-08-10
US7816236B2 (en) 2010-10-19
JP2006216955A (ja) 2006-08-17
JP2008530784A (ja) 2008-08-07
WO2006083909A3 (en) 2006-10-19
JP5173140B2 (ja) 2013-03-27
TWI466174B (zh) 2014-12-21
US20060240630A1 (en) 2006-10-26
US7687383B2 (en) 2010-03-30
KR20070100401A (ko) 2007-10-10
KR20080016988A (ko) 2008-02-25
US7648690B2 (en) 2010-01-19
EP1846596A2 (en) 2007-10-24
JP2012054613A (ja) 2012-03-15
JP5571287B2 (ja) 2014-08-13
US20090026496A1 (en) 2009-01-29
US7438760B2 (en) 2008-10-21
US20060234504A1 (en) 2006-10-19
US9190515B2 (en) 2015-11-17
WO2006083821A1 (en) 2006-08-10
EP1846595A1 (en) 2007-10-24
JP2008530782A (ja) 2008-08-07

Similar Documents

Publication Publication Date Title
TWI385714B (zh) 含矽薄膜的選擇性沉積
US11594600B2 (en) Structures with doped semiconductor layers and methods and systems for forming same
TWI405248B (zh) 沉積摻雜碳之磊晶半導體層之方法、沉積半導體材料的方法與裝置及在反應腔室中之基板上形成電晶體設備之方法
US7939447B2 (en) Inhibitors for selective deposition of silicon containing films
US7772097B2 (en) Methods of selectively depositing silicon-containing films
US20080026149A1 (en) Methods and systems for selectively depositing si-containing films using chloropolysilanes
KR20210029090A (ko) 희생 캡핑 층을 이용한 선택적 증착 방법
US20140120678A1 (en) Methods for Selective and Conformal Epitaxy of Highly Doped Si-containing Materials for Three Dimensional Structures
US20120003819A1 (en) Methods and apparatus for selective epitaxy of si-containing materials and substitutionally doped crystalline si-containing material
KR20130044312A (ko) 시클로헥사실란을 이용한 박막 및 이의 제조방법