TW201133640A - Semiconductor device and method for manufacturing the same - Google Patents

Semiconductor device and method for manufacturing the same Download PDF

Info

Publication number
TW201133640A
TW201133640A TW099122476A TW99122476A TW201133640A TW 201133640 A TW201133640 A TW 201133640A TW 099122476 A TW099122476 A TW 099122476A TW 99122476 A TW99122476 A TW 99122476A TW 201133640 A TW201133640 A TW 201133640A
Authority
TW
Taiwan
Prior art keywords
metal oxide
layer
electrode layer
oxide
based metal
Prior art date
Application number
TW099122476A
Other languages
English (en)
Other versions
TWI521605B (zh
Inventor
Shunpei Yamazaki
Masayuki Sakakura
Original Assignee
Semiconductor Energy Lab
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Lab filed Critical Semiconductor Energy Lab
Publication of TW201133640A publication Critical patent/TW201133640A/zh
Application granted granted Critical
Publication of TWI521605B publication Critical patent/TWI521605B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02565Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1255Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78618Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78645Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/40Materials therefor
    • H01L33/42Transparent materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02551Group 12/16 materials
    • H01L21/02554Oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Thin Film Transistor (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Shift Register Type Memory (AREA)
  • Bipolar Transistors (AREA)

Description

201133640 六、發明說明: 【發明所屬之技術領域】 本發明係相關於具有使用薄膜電晶體(下面稱作TFT) 所形成的電路之半導體裝置及其製造方法。例如,本發明 係相關於以液晶顯示面板爲代表之電光裝置,或具有含有 機發光元件作爲組件的發光顯示裝置之電子裝置。 需注意的是’在此說明書中,半導體裝置意指可藉由 利用半導體特性來運作之所有裝置。電光裝置、半導體電 路、和電子器具都是半導體裝置。 【先前技術】 需注意的是,作爲設置用於電光元件之透明電極的金 屬輔助配線之方法,已知金屬輔助配線被設置,以與透明 電極的上表面或透明電極的下表面重疊,以及電連接到透 明電極之方法(例如,見專利文件1)。 已知設置用於主動矩陣式基板的額外電容器電極係由 IT Ο、Sn02等具有光透射特性之導電膜所形成,以及由金 屬膜所形成之輔助配線係設置成與額外電容器電極接觸, 以降低額外電容器電極的電阻之結構(見專利文件2)。 需注意的是,已知作爲使用非晶氧化物半導體膜所形 成的場效電晶體之閘極電極、源極電極、及汲極電極的每 一個,可使用銦錫氧化物(ITO)、銦鋅氧化物、ZnO、Sn02 等透明電極,A1 (鋁)、Ag(銀)、Cr(鉻)、Ni (鎳)、Mo (鉬)、 Au(金)、Ti(鈦)、Ta(鉬)等的金屬電極’含有上述元素的 201133640 任一個之合金的金屬電極;而且,藉由堆疊兩或更多個這 些層,可降低接觸電阻,或者可提高介面強度(例如,見 專利文件3 )。 需注意的是’已知作爲使用非晶氧化物半導體所形成 的電晶體之源極電極、汲極電極、閘極電極、及輔助電容 器電極的每一個之材料,可使用諸如銦(In)、鋁(A1)、金 (Au)、或銀(Ag)等金屬,諸如氧化銦(In2〇3)、氧化錫 (Sn02)、氧化鋅(Zn〇)、氧化鎘(Cd〇)、鎘銦氧化物 (CdIn2〇4)、鎘錫氧化物(cd2Sn04) '或鋅錫氧化物 (Zn2Sn〇4)等氧化物材料;及相同材料或不同材料可被用 於閘極電極、源極電極、及汲極電極(例如,見專利文件4 及5)。 [參考文件] [參考文件1]日本已出版專利申請案號H02_8222 1 t參考文件2]日本已出版專利申請案號h〇2-3 1 053 6 [參考文件3]日本已出版專利申請案號2〇〇8 243 928 考文件4]日本已出版專利申請案號2007_1 099 1 8 C#考文件5]日本已出版專利申請案號2〇〇7_1158〇7 【發明內容】 然而’因爲具有光透射特性的導電膜僅被用於使用氧 化物半導體之習知顯示面板中的電極材料,所以無法提高 孑匕@卜卜 G °此外’當使用金屬氧化物製造顯示裝置時,無法 將其可靠性列入考量。 201133640 鑑於上述,本發明的一實施例之目的係用以 金屬氧化物所形成之顯示裝置的孔徑比和可靠性 在具有使用氧化物半導體膜形成包括通道形 導體層之薄膜電晶體的半導體裝置之製造方法中 以降低是雜質的濕氣等以及用以提高氧化物半導 淨之熱處理(用於脫水作用或除氫作用的熱處理) 諸如不僅存在於氧化物半導體膜而且亦存在於閘 ,氧化物半導體膜和上方的膜之間和與之接觸, 化物半導體膜和下方的膜之間和與之接觸的介面 雜質被降低。 此說明書所揭示之本發明的一實施例爲半導 製造方法,其包括以下步驟:將包括金屬氧化物 極層形成於具有絕緣表面之基板上;將閘極絕緣 閘極電極層上;將氧化物半導體層形成於閘極絕 將氧化物半導體層脫水或除氫;將源極電極層和 層形成於脫水或除氫的氧化物半導體層上;將與 導體層的部分接觸保護絕緣層形成於閘極絕緣層 半導體層、源極電極層、和汲極電極層上;及將 氧化物之像素電極層形成在保護絕緣層上。 就脫水作用或除氫作用而言,在大於或等於 溫度中或者大於或等於4 〇 〇 較佳且低於基板的 溫度中’在氧氛圍中,在諸如氮或稀有氣體(氬 鈍氣大氣中,或減壓下執行熱處理’藉以降低含 半導體層中諸如濕氣等雜質。 提高使用 〇 成區的半 ,執行用 體膜的純 。另外, 極絕緣層 以及在氧 之濕氣等 體裝置的 的鬧極電 層形成於 緣層上; 汲極電極 氧化物半 、氧化物 包括金屬 3 5(TC 的 應變點的 氨等)等 在氧化物 201133640 以當在溫度增加到450 °C的同時以熱去吸附光譜學 (TDS)測量脫水或除氫的氧化物半導體層時未偵測到水的 兩峰値之約300°C的至少一峰値之熱處理的條件來實施氧 化物半導體的脫水作用或除氫作用。因此,甚至當使用脫 水或除氫的氧化物半導體層之薄膜電晶體經過溫度如450 °C —般高的之TDS時,未偵測到約3 00 °C的水之至少一峰 値。 然後,從氧化物半導體層被脫水或除氫的加熱溫度Γ 至足夠低到防止水再次進來的溫度來執行慢速冷卻,尤其 是至低於加熱溫度Γ之大於1 00°C的溫度,或者至低於或 等於100t的溫度更好。 加熱溫度Γ被減少之氣體大氣可轉換到不同於溫度被 增加至加熱溫度Γ者的氣體大氣。 藉由使用藉由以用於脫水作用或除氫作用之熱處理來 降低含在膜中的濕氣,然後在未含濕氣的大氣中(低於或 等於-4〇°C或者低於或等於-60°C較佳的露點溫度)經過慢速 冷卻(或冷卻)所形成之氧化物半導體膜,提高薄膜電晶體 的電特性,和實現具有大量生產和高性能的薄膜電晶體。 在此說明書中,在氧氛圍中,在諸如氮或稀有氣體( 氬、氦等)等鈍氣大氣中,或減壓下的熱處理被稱作用於 脫水作用或除氫作用之熱處理。爲了方便,此說明書中的 脫水作用或除氫作用不僅意指藉由熱處理去除H2,亦藉 由熱處理去除Η、OH等。 在諸如氮或稀有氣體(氬、氦等)等鈍氣大氣中,或者 -8- 201133640 在減壓下執行熱處理的例子中,可說是:藉由熱處理將已 經是i型的氧化物半導體層變成缺氧型層並且具有低電阻 ’即、變成η型(諸如n_或n +等);然後,藉由形成與氧化 物半導體層接觸之氧化物絕緣膜,氧化物半導體層變成氧 過量之狀態’以具有較高電阻,即、變成i型。如此可製 造和提供包括具有令人滿意的電特性和高可靠性之薄膜電 晶體的半導體裝置。 在諸如氮或稀有氣體(氬、氦等)等鈍氣大氣中,或者 在減壓下執行熱處理,.然後將大氣轉換成氧氛圍以執行慢 速冷卻的例子中,藉由熱處理將已經是i型的氧化物半導 體層變成缺氧型層並且具有低電阻,即、變成η型(諸如 11_或η +等);然後’藉由形成與氧化物半導體層接觸之氧 化物絕緣膜,氧化物半導體層變成氧過量之狀態,以具有 較局電阻,即、變成i型。 此外,在於氧氛圍中執行用於脫水作用或除氫作用的 熱處理之例子中,氧化物半導體層中的濕氣被釋放,藉以 可使氧化物半導體層變成氧過量的狀態。 此說明書所使用的“氧化物半導體”一詞係以 InM〇3(ZnO)m(w>0)來表示,及製造氧化物半導體的薄膜被 使用作爲氧化物半導體層之薄膜電晶體。需注意的是,Λ/ 表示選自Ga(鎵)、Fe(鐵)、Ni(鎳)、Μη(錳)、及Co(鈷)的 —或多個金屬元素。作爲例子,Μ可以是Ga,或可包括 除了 Ga以外的上述金屬元素;例如,Μ可以是Ga及Ni 或可以是Ga及Fe。而且,在上述氧化物半導體中,在— -9 - 201133640 些例子中’除了含有金屬元素作爲Μ之外,還含有諸如 Fe或Ni等過渡金屬元素或者過渡金屬的氧化物作爲雜質 元素。在此說明書中,在以InMO3(ZnO)m(m>0)表示結構的 氧化物半導體之中,包括Ga作爲Μ之氧化物半導體被稱作 In-Ga-Zn-Ο爲基的氧化物半導體,及ln-Ga-Ζη-Ο爲基的氧化 物半導體之薄膜被稱作In-Ga-Ζη-Ο爲基的非單晶膜。 作爲應用到氧化物半導體層之金屬氧化物,除了上 述之外還可應用下面金屬氧化物的任一個:In-Sn-Zn-0 爲基的金屬氧化物、In-Al-Zn-O爲基的金屬氧化物、 Sn-Ga-Zn-Ο爲基的金屬氧化物、Al-Ga-Zn-O爲基的金 屬氧化物、Sn-Al-Zn-Ο爲基的金屬氧化物、Ιη-Ζη-0爲基 的金屬氧化物、Sn-Zn-Ο爲基的金屬氧化物、Al-Ζη-Ο爲 基的金屬氧化物、In-Ο爲基的金屬氧化物、Sn-Ο爲基的 金屬氧化物、和Ζη-0爲基的金屬氧化物。其他選擇是, 亦可包括氧化矽在使用上述金屬氧化物所形成的氧化物半 導體層中。 氧化物半導體包括In較佳,In及Ga更好。脫水作用 或除氫作用在將氧化物半導體層改成i型(本質)時是有效 的。 在於形成氧化物半導體層之後執行用於脫水作用或除 氫作用的熱處理之例子中,在一些例子中,依據熱處理的 條件或氧化物半導體層的材料,而將非晶的氧化物半導體 層改變成微晶膜或複晶膜。另外,在一些例子中,將氧化 物半導體層局部結晶;例如,可將晶粒(奈米晶體)包括在 -10- 201133640 非晶結構中。甚至當氧化物半導體層被改變成微晶膜或複 晶膜時,只要使氧化物半導體層成爲氧過量以具有較高電 阻之狀態(即、變成i型),薄膜電晶體仍可獲得交換特性 〇 然而,氧化物半導體層是非晶的較佳,以降低TFT的 斷開電流以及達成低電力消耗。 爲了甚至在接著氧化物半導體層的形成之後的用於脫 水作用或除氫作用之熱處理後變成非晶的,氧化物半導體 層具有小於或等於5 Ο n m的小厚度較佳。藉由使氧化物半 導體層的厚度小,可抑制其形成之後的熱處理時之氧化物 半導體層中的結晶。 其他選擇是,爲了甚至在接著氧化物半導體層的形成 之後的用於脫水作用或除氫作用之熱處理後變成非晶的, 使氧化物半導體層能夠包括禁止結晶的氧化矽(SiOJXX))) ,如此能夠當於製造處理中形成氧化物半導體層之後執行 熱處理時防止結晶。 需注意的是,在此說明書中,斷開電流爲當電晶體在 斷開狀態時,在源極電極和汲極電極之間流動的電流。例 如,在η通道電晶體中,斷開電流爲當閘極電壓低於電晶 體的臨界電壓時在源極電極和汲極電極之間流動的電流。 另外,閘極電極層、源極電極層、汲極電極層、像素 電極層、另一電極層、或另一配線層係可藉由濺鍍法、真 空蒸發法(諸如電子束蒸發法等)、電弧放電離子電鍍法、 或噴灑法,使用諸如以下金屬氧化物等具有可見光透射特 -11 - 201133640 性之導電材料來形成:In-Sn-Ζη-Ο爲基的金屬氧化物、 Ιη-Α1-Ζη-0爲基的金屬氧化物、Sn-Ga-Zn_〇爲基的金屬 氧化物、Al-Ga-Ζη-Ο爲基的金屬氧化物、Sn-Al-Zn-Ο爲 基的金屬氧化物、Ιη-Ζη-0爲基的金屬氧化物、Sn-Zn-0 爲基的金屬氧化物、Al-Ζη-Ο爲基的金屬氧化物、In-Ο爲 基的金屬氧化物、Sn-Ο爲基的金屬氧化物、和Ζη-0爲基 的金屬氧化物。另外,亦可包括氧化矽在使用上述金屬氧 化物所形成的配線層或電極層中。 作爲可用於閘極電極層、源極電極層、汲極電極層、 像素電極層、另一電極層、或另一配線層的其他材料,可 使用包括氮之Al-Ζη-Ο爲基的非單晶膜、其爲Al-Zn-0-Ν 爲基的非單晶膜;包括氮之Zn-〇-N爲基的非單晶膜;或 包括氮之Sn-Zn-0-N爲基的非單晶膜。需注意的是,鋅在 Al-Zn-0-Ν爲基的氧化物半導體膜之相對比例(原子百分比 atomic%)低於或等於47 atomic%,及大於銘在氧化物半導 體膜之相對比例(atomic%)。鋁在氧化物半導體膜之相對 比例(atomic%)大於氮在具有光透射特性之導電膜的相對 比例(atomic%)。需注意的是,在具有光透射特性之導電 膜中的相對比例之單位爲原子百分比,及相對比例係藉由 使用電子探針X射線微量分析器(ΕΡΜΑ)的分析來評估。 顯示裝置的孔徑比係可藉由將具有可見光透射特性的 導電膜用於閘極電極層、源極電極層 '汲極電極層、像素 電極層、另一電極層、或另一配線層萊提高。此外,當具 有光透射特性之材料亦被用於氧化物半導體層時’可進一 -12- 201133640 步提高孔徑比。藉由將具有光透射特性的膜用於薄膜電晶 體之組件(配線和半導體層),尤其在小型液晶顯示裝置中 ,甚至當爲了增加掃描線數目而將像素尺寸微型化例如以 實現顯示影像的高清晰度時.,仍可達成高孔徑比。另外, 藉由將具有光透射特性的膜用於薄膜電晶體之組件,甚至 當一像素被分成複數個子像素以實現寬廣視角時,仍可達 成高孔徑比。換言之,甚至當密集配置一群薄膜電晶體並 且可充分獲得顯示區的區域時,孔徑比仍高。例如,在一 像素包括兩至四個子像素之例子中,孔徑比可被提高,因 爲不僅薄膜電晶體而且其各自儲存電容器都具有光透射特 性。 同樣地在發光顯示裝置中,甚至當複數個薄膜電晶體 被置放在一像素中時,仍可藉由將具有光透射特性的膜用 於薄膜電晶體之組件(配線和半導體層)來達成高孔徑比。 在使用發光元件的發光顯示裝置中,在像素部中包括複數 個薄膜電晶體’及在像素部中亦包括薄膜電晶體的閘極電 極電連接到另一電晶體的源極配線或汲極配線之部位。例 如,甚至當發光顯示裝置中的一像素包括兩至七個電晶體 和儲存電容器時’仍可達成高孔徑比,因爲薄膜電晶體和 儲存電容器具有光透射特性。 此外’當閘極電極層、源極電極層、汲極電極層、像 素電極層、另一電極層、或另一配線層係使用相同材料所 形成時,可使用共同濺鍍目標和共同製造設備;因此,可 降低這些層的材料和蝕刻時所使用之蝕刻劑(或蝕刻氣體) -13- 201133640 的成本,如此降低製造成本。 在此說明書中,具有可見光透射特性之膜意指具有實 現75%至100%的可見光透射比之厚度的膜。此種膜亦被 稱作透明導電膜。可使用對可見光半透明之導電膜作爲用 於閘極電極層、源極電極層、汲極電極層、像素電極層、 另一電極層、或另一配線層的金屬氧化物。當導電膜對可 見光半透明時,其具有5 0%至7 5 %的可見光之透射比。 閘極電極層、源極電極層、汲極電極層、像素電極層 、另一電極層、或另一配線層的每一個之厚度被設定成大 於或等於30 nm,及小於或等於200 nm。可選擇使各層能 夠具有光透射特性或對可見光半透明之厚度。 另外,可在不暴露至空氣之下連續處理閘極絕緣層和 氧化物半導體膜(亦被稱作連續處理、原地處理、或連續 形成)。當在不暴露至空氣之下連續處理閘極絕緣層和氧 化物半導體膜時,可在未被諸如濕氣或碳氫化合物等大氣 組成或空氣中飄浮的雜質元素污染其介面之下來形成閘極 絕緣層和氧化物半導體膜。因此,可降低薄膜電晶體之間 的特性變化。 需注意的是,此說明書中的“連續處理” 一詞意指在藉 由PCVD法或濺鍍法的第一處理步驟到藉由PCVD法或濺 鍍法的第二處理步驟之一連串期間,配置欲待處理的基板 之大氣未被諸如空氣等污染大氣污染,及不斷地被控制成 真空、鈍氣大氣(氮氛圍或稀有氣體氛圍)、或氧氛圍。藉 由連續處理,在防止濕氣等再次附著到已弄乾淨之欲待處 -14- 201133640 理的基板同時,能夠執行膜形成等。 在同一室中執行從第一處理步驟到第二處理步驟在此 說明書的連續處理之範圍內。 此外,下面亦在此說明書的連續處理之範圍內:在不 同室中執行從第一處理步驟到第二處理步驟的例子中’在 不暴露至空氣之下,將基板於第一處理步驟之後轉移到另 一室,及接受第二處理。 需注意的是,在第一處理步驟和第二處理步驟之間’ 可提供基板轉移步驟、對準步驟、慢速冷卻步驟、加熱或 冷卻基板到第二步驟所需的溫度之步驟。此種處理亦在此 說明書的連續處理之範圍內。 可在第一處理步驟和第二處理步驟之間提供使用液體 的步驟,諸如清洗步驟、濕蝕刻、或抗蝕劑形成等。此例 子並未在此說明書的連續處理之範圍內。 具有藉由上述製造方法所獲得之結構的半導體裝置爲 包括如下之半導體裝置:閘極電極層,在具有絕緣表面之 基板上;閘極絕緣層,在閘極電極層上;氧化物半導體層 ,在閘極絕緣層上;源極電極層和汲極電極層,在氧化物 半導體層上;與氧化物半導體層的部分接觸之保護絕緣層 ,在閘極絕緣層、氧化物半導體層、源極電極層、和汲極 電極層上;以及包括金屬氧化物之像素電極層,在保護絕 緣層上。在上述結構中,閘極電極層、閘極絕緣層、氧化 物半導體層、源極電極層、汲極電極層、保護絕緣層、及 像素電極層具有光透射特性。像素電極層與氧化物半導體 -15- 201133640 層和閘極電極層重疊。 利用上述結構,解決上述問題的至少其中之一。 在上述結構中,雖然像素電極層與氧化物半導體層和 閘極電極層重疊,但是重疊區亦可充作顯示區,藉以可實 現高孔徑比。與氧化物半導體層和閘極電極層重疊之像素 電極層可以是鄰接像素的像素電極層。換言之,可利用具 有源極電極層和汲極電極層在其間,而電連接到氧化物半 導體層之像素電極層未與氧化物半導體層的通道形成區重 疊,但是與鄰接像素的像素電極層重疊之結構。 在置放連接到諸如FPC等外部終端的複數個終端電極 之終端部中,終端電極係可使用與閘極電極層、源極電極 層、汲極電極層、或像素電極層相同的材料和處理來形成 〇 另外,液晶顯示裝置或發光顯示裝置的像素部中之儲 存電容器包括:電容器配線層,其係由具有可見光透射特 性的導電材料所形成;電容器電極層,其係由具有可見光 透射特性的導電材料所形成;及閘極絕緣層,其被使用作 爲介電。需注意的是,此例中的電容器配線層係可使用與 閘極電極層相同的材料和處理來形成。此外,電容器電極 層係可使用與源極電極層或汲極電極層相同的材料和處理 來形成。 其他選擇是’液晶顯示裝置或發光顯示裝置的像素部 中之儲存電容器可包括:電容器配線層,其係由具有可見 光透射特性的導電材料所形成;像素電極層,其係由具有 -16- 201133640 可見光透射特性的導電材料所形成;及保護絕緣層,其被 使用作爲介電。此例中的電容器配線層係可使用與源極電 極層或汲極電極層相同的材料和處理來形成。 而且’作爲包括薄膜電晶體的顯示裝置,除了液晶顯 示裝置之外’還給定使用發光元件之發光顯示裝置,以及 使用電泳顯示元件之顯示裝置(亦被稱作電子紙)。 並未特別限制上述液晶顯示裝置,及使用TN液晶、 IP S液晶、〇C B液晶、S T N液晶、v A液晶、E C B液晶、 GH液晶、聚合物分散型液晶、圓盤狀液晶等之液晶顯示 裝置可被使用。在它們之中,利用垂直對準(VA)模式的諸 如透射型液晶顯示裝置等正常黑液晶面板較佳。給定一些 例子作爲垂直對準模式。例如,可利用Μ V A (多域垂直對 準)模式、PVA(圖案化垂直對準)模式、ASV模式等。尤其 是’ 一像素被分成複數個子像素,及凸出部被設置在對應 於各個子像素的中心之相對基板的位置中,來形成多域像 素。一像素被分成複數個子像素,及凸出部被設置在對應 於各個子像素的中心之相對基板的位置中,以執行一像素 的取向分割(多域)和達成寬廣視角之此種驅動方法被稱作 子像素驅動。需注意的是,凸出部可被設置在相對基板和 元件基板的其中之一或二者上。凸出部使液晶分子呈輻射 取向,及提筒取向的可控制性。 另外,用以驅動液晶的電極,即、像素電極,可具有 像梳形或鋸齒形的俯視圖形狀,使得可改變施加電壓的方 向。另外,多域像素係可利用光對準來形成。 -17- 201133640 因爲薄膜電晶體容易由於靜電等而導致破 以保護像素部中的薄膜電晶體之保護電路在同 置用於閘極線或源極線較佳。保護電路係由包 導體層的非線性元件所形成較佳。 在顯示裝置的像素部中,藉由將具有光透 用於薄膜電晶體的組件,甚至當爲了增加掃描 像素尺寸微型化例如以實現顯示影像的高清晰 達成高孔徑比。另外,藉由將具有光透射特性 膜電晶體的組件,甚至當一像素被分成複數個 現寬廣視角時,仍可達成高孔徑比。 【實施方式】 下面,將參考附圖詳細說明本發明的實施 本發明並不侷限於下面說明,精於本技藝之人 白,可以各種方式修改此處所揭示之模式和細 本發明不應被解釋成侷限於實施例的說明。 [實施例1] 將參考圖1A至1C及圖2A及2B說明半 半導體裝置之製造方法。在圖2B中,圖解爲 刻型之結構的其中一類型之薄膜電晶體470。 圖2A爲包括在半導體裝置中之薄膜電晶 面圖,及圖2B爲沿著圖2A的線C1-C2所取 。薄膜電晶體470爲底閘極薄膜電晶體,及包 壞,所以用 一基板上設 括氧化物半 射特性之膜 線數目而將 度時,仍可 之膜用於薄 子像素以實 例。然而, 士應容易明 節。因此, 導體裝置及 稱作通道蝕 體470的平 之橫剖面圖 括閘極電極 -18 - 201133640 層401、閘極絕緣層4〇2、氧化物半導體層403、源極 層405a、及汲極電極層405b在具有絕緣表面的基板 上。此外,氧化物絕緣膜407係設置成覆蓋薄膜電 47〇並且與氧化物半導體層403接觸。 具有絕緣表面的基板400、閘極電極層401、聞 緣層402、氧化物半導體層403、源極電極層405a、 電極層405b、及氧化物絕緣膜407係都使用具有可見 射特性的材料來形成。因此,在將薄膜電晶體470置 顯示裝置的像素部中之例子中,薄膜電晶體470具有 射特性並且可提高孔徑比。 關於氧化物半導體層403,至少在形成氧化物半 膜之後,執行用以降低雜質的濕氣等熱處理(用於脫 用或除氫作用的熱處理)。用於脫水作用或除氫作用 處理和慢速冷卻接在形成與氧化物半導體層接觸的氧 絕緣膜等之後;因此,氧化物半導體層的載子被降低 提高薄膜電晶體470的可靠性。 不僅在氧化物半導體層403中,並且也在閘極絕 402中,在氧化物半導體層403和上方的薄膜之間且 接觸以及在氧化物半導體層403和下方的膜之間和與 觸的介面中降低諸如濕氣等雑質,尤其是在閘極絕 402和氧化物半導體層403之間的介面以及氧化物絕 407和氧化物半導體層403之間的介面。 下面,圖1A至1C爲說明圖2B所示之薄膜電 470的製造處理之橫剖面圖。 電極 400 晶體 極絕 汲極 光透 放於 光透 導體 水作 的熱 化物 ,以 緣層 與之 之接 緣層 緣膜 晶體 -19- 201133640 在圖1A中,閘極電極層401係設置在具有絕緣表面 的基板400上》 雖然沒有特別限制可被使用作爲具有絕緣表面的基板 400之基板,但是基板必須至少對稍候將執行的熱處理具 有足夠的耐熱性。作爲具有絕緣表面的基板4 00,可使用 由鋇硼矽酸鹽玻璃、鋁硼矽酸鹽玻璃等所形成的玻璃基板 〇 在使用玻璃基板並且稍候欲執行熱處理的溫度高之例 子中’使用應變點大於或等於730 °C之玻璃基板較佳。作 爲玻璃基板’例如使用諸如鋁矽酸鹽玻璃、鋁硼矽酸鹽玻 璃、或鋇硼矽酸鹽玻璃等玻璃材料。需注意的是,藉由含 有氧化鋇(BaO)的量多於硼酸,玻璃基板耐熱且更實用。 因此,使用含有BaO及B2〇3的玻璃基板,使得Ba〇的量 大於B2O3的量較佳*=* 需注意的是,可使用由諸如陶瓷基板、石英基板、或 藍寶石基板等絕緣體所形成的基板,來取代上述玻璃基板 。其他選擇是,亦可使用結晶玻璃。 另外,充作基膜的絕緣膜係可設置在基板4 〇 〇和閘極 電極層401之間。基膜具有防止雜質元素擴散到基板4〇〇 的功能’及可被形成具有使用一或多個氮化矽膜、氧化矽 膜、氧氮化矽膜、及氮氧化矽膜之單層或疊層結構。 作爲閘極電極層401的材料,可利用諸如下面材料等 具有光透射特性的導電材料:In-Sn-Zn-Ο爲基的金屬氧化 物、In-Al-Zn-Ο爲基的金屬氧化物、Sn-Ga-Zn-Ο爲基的 -20- 201133640 金屬氧化物、Al-Ga-Ζη-Ο爲基的金屬氧化物、Sn-Al-Zn-0 爲基的金屬氧化物、Ιη-Ζη-0爲基的金屬氧化物、Sn-Zn-0 爲基的金屬氧化物、Al-Ζη-Ο爲基的金屬氧化物、In-Ο爲 基的金屬氧化物、Sn-Ο爲基的金屬氧化物、和Ζη-0爲基 的金屬氧化物。適當選擇閘極電極層401的厚度在30 nm 至200 nm的範圍內。作爲用於閘極電極層401之金屬氧 化物的沈積方法,可使用濺鍍法、真空蒸發法(電子束蒸 發法等)、電弧放電離子電鍍法、或噴灑法。 接著,將閘極絕緣層402形成在閘極電極層401上。 閘極絕緣層402可藉由電漿CVD法、濺鍍法等被形 成具有使用氧化砂層、氮化砂層、氮氧化砂層、氧氮化砂 層之單層或疊層結構。例如,可藉由電漿CVD法,使用 SiH4、氧、和氮作爲膜形成氣體來形成氮氧化矽層。 然後,在閘極絕緣層402上,氧化物半導體膜被形成 具有大於或等於2 nm及小於或等於200 nm的厚度。 需注意的是,在藉由濺鍍法形成氧化物半導體膜之前 ,藉由引進氬氣及產生電漿之逆濺鍍去除閘極絕緣層402 的表面上之灰塵較佳。逆濺鍍意指在未施加電壓到目標側 之下,在氬大氣中使用RF電源來施加電壓到基板側,以 在基板附近產生電漿,以修改表面之方法。需注意的是, 可使用氮、氦、氧等來取代氬。 氧化物半導體膜係藉由使用In-Ga-Zn-Ο爲基的氧化 物半導體目標,以濺鍍法來形成。其他選擇是,氧化物半 導體膜係可在稀有氣體(典型上爲氬)中、在氧氛圍中、或 -21 - 201133640 在包括稀有氣體(典型上爲氬)和氧的大氣中以濺鍍法 〇 可在未暴露至空氣之下連續形成閘極絕緣層402 化物半導體膜。當在未暴露至空氣之下連續形成閘極 層402和氧化物半導體膜時,可在未被諸如濕氣或碳 合物等大氣組成或空氣中飄浮的雜質元素污染其介面 來形成閘極絕緣層402.和氧化物半導體膜。因此,可 薄膜電晶體之間的特性變化。 然後,藉由光致微影步驟將氧化物半導體膜處理 化物半導體層(第一氧化物半導體層430),其爲島型 物半導體層(見圖1 A)。 接著,將第一氧化物半導體層430脫水或除氫。 用於脫水作用或除氫作用之第一熱處理的溫度大於或 3 5 0 °C且低於基板的應變點,大於或等於400 °C較佳。 ,將基板引進熱處理設備的其中之一的電爐中,及在 圍中將第一氧化物半導體層43 0經過熱處理;然後, 氛圍中執行慢速冷卻,藉以形成第二氧化物半導體層 見圖1B)。從將氧化物半導體層脫水或除氫之加熱溫 到足夠低到防止水再次進入之溫度執行慢速冷卻,尤 到低於加熱溫度Γ之大於1 00°C的溫度。其他選擇是 慢速冷卻執行到低於稍後執行之第二熱處理的溫度之 ’然後將基板從熱處理的設備取出。氧化物半導體層 氛圍中接受熱處理,藉以可去除含在氧化物半導體層 如水等雜質,及同時,使第二氧化物半導體層431成 形成 和氧 絕緣 氫化 之下 降低 成氧 氧化 執行 等於 此處 氧氛 在氧 43 1 ( 度T 其是 ,將 溫度 在氧 中諸 爲氧 -22- 201133640 過量的狀態。依據第一熱處理的條件或氧化物半導體層的 材料,在一些例子中,氧化物半導體層被結晶且變成微晶 膜或複晶膜。 需注意的是,在第一熱處理中,水、氫等未包含在氧氣 中較佳。其他選擇是,引進熱處理設備內之氧氣的純淨大於 或等於6Ν(99·9999%)較佳,大於或等於7Ν(99·99999%)更 好(即、氧氣中的雜質濃度低於或等於1 p p m,或者低於或 等於0 · 1 p p m較佳)。 執行第一熱處理達大於或等於0.5小時和低於或等於 1 0小時,其中電爐的溫度增加比率大於或等於0 . 1 °C /m i η 及小於或等於2 0 °C / m i η較佳。另外,電爐的溫度減少比 率大於或等於0 · 1 °C / m i η及小於或等於1 5 °C / m i η較佳。 結果,可提高稍後欲形成的薄膜電晶體之可靠性。 另外’取代使用電爐的加熱法,諸如使用加熱氣體之 氣體快速熱退火(GRTA)法等快速加熱法,或者使用燈光之 燈快速熱退火(LRTA)法可被用於第一熱處理。 在熱處理設備爲多室型之例子中,用於第一熱處理之 室可不同於冷卻處理之室。典型上,在塡滿氧氣且其溫度 增加到大於或等於400 °C且低於基板的應變點之第一室中 加熱基板上的氧化物半導體層。然後,經由引進氧氣之轉 移室’執行上述第一熱處理之基板被轉移到墳滿氧且其溫 度低於或等於1 〇〇 °C或室溫較佳之第二室內,及接受冷卻 處理。經由上述步驟,可提高生產量。 其他選擇是’在處理成島型氧化物半導體層之前的氧 -23- 201133640 化物半導體膜亦可在氧氛圍中接受第一熱處理。在那例子 中,在氧化物半導體膜的第一熱處理和冷卻處理之後,從 加熱裝置取出基板,及執行光致微影步驟。 在形成氧化物半導體膜之前,在鈍氣(氮或諸如氦、 氖、或氬等稀有氣體)大氣中、在氧氛圍中、或減壓下, 閘極絕緣層可接受熱處理(在大於或等於400°C且低於基板 的應變點之溫度中),使得層中之諸如氫和水等雜質被去 除。 接著,將導電膜形成在閘極絕緣層402和第二氧化物 半導體層43 1上。作爲導電膜的沈積法,使用濺鍍法、真 空蒸發法(電子束蒸發法等)、電弧放電離子電鍍法、或噴 灑法等。 作爲導電膜的材料,可利用諸如下面材料等具有可見 光透射特性之導電材料:In-Sn-Zn-Ο爲基的金屬氧化物、 In-Al-Zn-Ο爲基的金屬氧化物、Sn-Ga-Zn-0爲基的金屬 氧化物、Al-Ga-Ζη-Ο爲基的金屬氧化物、Sn-Al-Zn-Ο爲 基的金屬氧化物、Ιη-Ζη-0爲基的金屬氧化物、Sn-Zn-0 爲基的金屬氧化物、Al-Zn-0爲基的金屬氧化物、In-Ο爲 基的金屬氧化物、Sn-Ο爲基的金屬氧化物、和Ζη-0爲基 的金屬氧化物。適當選擇導電膜的厚度在30 nm至200 nm的範圍內。 然後,藉由光致微影步驟選擇性蝕刻第二氧化物半導 體層431和導電膜,以形成氧化物半導體層40 3、源極電 極層405a、及汲極電極層405b。需注意的是,只有氧化 -24- 201133640 物半導體層的部分被蝕刻成具有溝槽(凹下部)之氧 導體層。當在去除此光致微影步驟中所使用的抗蝕 執行氧灰化時,將氧引進氧化物半導體層的露出區 接著,充作保護絕緣層的氧化物絕緣膜407被 氧化物半導體層403的部分接觸,藉以可製造薄膜 470(見圖1C)。氧化物絕緣膜407被形成具有至少 等於1 nm的厚度,且可藉由防止諸如水或氫等雜 氧化物絕緣膜407之方法來適當形成,例如,藉E 法或濺鍍法。此處,氧化物絕緣膜407係藉由濺鍍 成。形成與低電阻氧化物半導體層接觸之氧化物 407未含有諸如濕氣、氫離子、或〇Η·等雜質,及 防止這些從外面侵入之無機絕緣膜所形成。典型上 氧化矽膜 '氧氮化矽膜、氧化鋁膜、或氮氧化鋁膜 選擇是,可形成在氧化物絕緣膜407上並且與氧化 膜407接觸之氮化矽膜或氮化鋁膜。氮化矽膜未含 濕氣、氫離子、或OH·等雜質,及防止這些從外面{ 在此實施例中,具有厚度3 00 nm之氧化矽膜 作氧化物絕緣膜407。膜形成時之基板溫度可大於 室溫且低於或等於3 0 0 °C ;在此實施例中,基板 l〇〇°C。可在稀有氣體(典型上爲氬)大氣中、氧氛圍 包括氧化矽膜稀有氣體(典型上爲氬)和氧的大氣中 鍍法來形成氧化矽膜。作爲目標,可使用氧化矽目 目標;例如,氧化矽膜係可在包括氧和氮的大氣中 鍍法,使用矽目標來形成。 化物半 遮罩中 t或。 形成與 電晶體 大於或 質進入 C VD 法來形 絕緣膜 係使用 ,使用 。其他 物絕緣 有諸如 S入。 被形成 或等於 溫度是 中、或 ’以濺 標或矽 ’以濺 -25- 201133640 另外,在形成氧化物絕緣膜407之後,薄膜電晶體 470可在氮氛圍或在氧氛圍中接受第二熱處理(在大於或等 於150°C及低於3 50°C的溫度中較佳)。例如,在氮氛圍中 以25 0 °C執行第二熱處理達一小時。藉由第二熱處理,在 氧化物半導體層403與氧化物絕緣膜407接觸的同時加熱 氧化物半導體層403 ;如此,可降低薄膜電晶體470中的 電特性變化。 [實施例2] 將參考圖3A至3D說明不同於實施例1之半導體裝 置和半導體裝置製造方法。完全相同或具有類似於實施例 1者的功能之部位係可以類似於實施例1所說明的方式之 方式來形成;因此,省略重複說明。 圖3A至3D爲薄膜電晶體480的製造處理之橫剖面 圖。圖3D所示之薄膜電晶體480的結構被稱作反向共面 型(亦稱作底接觸型)。 與實施例1類似,閘極電極層40 1係設置在具有絕緣 表面的基板400上。充作基膜的絕緣膜係可設置在基板 400和閘極電極層401之間。 接著,與實施例1類似,閘極絕緣層4〇2係形成在閘 極電極層40 1上。然後,氧化物半導體膜係形成在閘極絕 緣層4 0 2上。 然後,藉由光致微影步驟將氧化物半導體膜處理成氧 化物半導體層(第一氧化物半導體層43 0),其爲島型氧化 -26- 201133640 物半導體層(見圖3A)。需注意的是’圖3A與圖1A相同 〇 接著,將第一氧化物半導體層43 0脫水或除氫。執行 用於脫水作用或除氫作用之第一熱處理的溫度大於或等於 3 5 (TC且低於基板的應變點,大於或等於400 °C較佳。此處 ,將基板引進熱處理設備的其中之一的電爐中,及在鈍氣 (氮或諸如氮、氖、或氬等稀有氣體)大氣中或減壓下,將 第一氧化物半導體層430接受熱處理,藉以形成第二氧化 物半導體層442(見圖3B)。藉由在鈍氣大氣中或減壓下的 熱處理,氧化物半導體層的電阻被降低(其載子濃度增加 到大於或等於1x10 18/cm3較佳),及可形成低電阻氧化物 半導體層(第二氧化物半導體層442)。 需注意的是’在第一熱處理中,水、氫等未包含在氮 或諸如氦、氖、或氬等稀有氣體中較佳。其他選擇是,引 進到熱處理設備中之氮或諸如氦、氖、或氬等稀有氣體的 純淨大於或等於6 N較佳,或大於或等於7 N更好(即、雜 質濃度低於或等於1 P P m,或低於或等於〇 . 1 p p m較佳)。 在此實施例中,藉由加熱具有氮氛圍且引進基板之電爐到 大於或等於350 °C及低於或等於600 °C的溫度,或大於或 等於4 0 0 °C較佳,來執行脫水作用或除氫作用;然後,停 止氮或稀有氣體及關掉加熱器。 在加熱之後’在氧氛圍中執行慢速冷卻,使得第三氧 化物半導體481被形成(見圖3C)。從氧化物半導體層被脫 水或除氫的加熱溫度Γ至足夠低到防止水再次進來的溫度 -27- 201133640 來執行慢速冷卻,尤其是至大於1 OOt低於加熱溫度:Γ之 溫度。其他選擇是,在氧氛圍中執行慢速冷卻到低於稍後 欲執行之第二熱處理的溫度,然後從熱處理設備取出基板 °在此實施例中,在關掉電爐的加熱器及引進氧到電爐內 之後執行慢速冷卻。較佳的是,諸如水或氫等雜質未包含 在所引進的氧中較佳。其他選擇是,從氣體供應源引進到 室內之氧的純淨低於或等於6Ν,或低於或等於7Ν較佳( 即 '氧氣中的雜質濃度低於或等於1 ppm,或者低於或等 於0.1 ppm較佳)。 結果,可提高稍後欲形成之薄膜電晶體的可靠度。 需注意的是,在減壓下執行第一熱處理的例子中,可 在熱處理之後藉由引進氧到電爐內以及將壓力回到大氣壓 力,來執行冷卻。 在熱處理設備爲多室型之例子中,用於第一熱處理的 室可不同於冷卻處理用的室。典型上,在塡滿氮或稀有氣 體且其溫度增加到大於或等於400°C及低於基板的應變點 之第一室加熱基板上的氧化物半導體層。然後,執行慢速 冷卻到足以低到防止水再次進來的溫度,尤其是,到低於 加熱溫度Γ之大於10(TC的溫度。接著,經由引進氮或稀 有氣體之轉移室,執行上述第一熱處理之基板被轉移到塡 滿氧且其溫度低於或等於1 〇〇 °C或室溫較佳之第二室,及 接受冷卻處理。經由上述步驟,可提高生產量。 其他選擇是,在被處理成島型氧化物半導體層之前的 氧化物半導體膜亦可在鈍氣大氣中或減壓下接受第一熱處 -28- 201133640 理。在那例子中,在第一熱處理和冷卻處理之後,從加熱 裝置取出基板,及執行光致微影步驟。 在形成氧化物半導體膜之前,可在鈍氣(氮或諸如氦 、氖、或氬等稀有氣體)大氣中、在氧氛圍中、或減壓下 ,使閘極絕緣層接受熱處理(在大於或等於4’0 0。(:和低於基 板的應變點之溫度),使得層中的諸如氫和水等雜質被去 除。 然後’將導電膜形成在閘極絕緣層4 0 2和第三氧化物 半導體層481上。 作爲導電膜的材料,可利用諸如下面材料等具有可見 光透射特性的導電材料:I η - S η - Ζ η - Ο爲基的金屬氧化物、 In-Al-Zn-Ο爲基的金屬氧化物、Sn-Ga-Zn-O爲基的金屬 氧化物、Al-Ga-Ζη-Ο爲基的金屬氧化物、Sn-Al-Ζη-Ο爲 基的金屬氧化物、Ιη-Ζη-0爲基的金屬氧化物、Sn-Zn-0 爲基的金屬氧化物、Al-Ζη-Ο爲基的金屬氧化物、ln-0爲 基的金屬氧化物、Sn-O爲基的金屬氧化物、和Zn-O爲基 的金屬氧化物。適當選擇導電膜的厚度在30 nm至200 nm的範圍內。 然後’藉由光致微影步驟選擇性蝕刻第三氧化物半導 體層481和導電膜,以形成氧化物半導體層48 3、源極電 極層4 0 5 a、和汲極電極層4 0 5 b。需注意的是,只有氧化 物半導體層的部分被蝕刻成具有溝槽(凹下部)的氧化物半 導體層。當在去除此光致微影步驟中所使用之抗蝕遮罩中 執行氧灰化時,將氧引進氧化物半導體層的露出區域。 -29- 201133640 接著,充作保護絕緣層之氧化物絕緣膜407被形成與 氧化物半導體層48 3的部分接觸,藉以可製造薄膜電晶體 480(見圖3D)。氧化物絕緣膜407被形成具有至少大於或 等於1 nm的厚度,及可藉由防止諸如水或氫等雜質進入 氧化物絕緣膜407之方法來適當形成,例如,藉由CVD 法或濺鍍法。此處,氧化物絕緣膜407係藉由濺鍍法所形 成。被形成與低電阻氧化物半導體層接觸之氧化物絕緣膜 407未含有諸如濕氣、氫離子、或OIT等雜質,及使用防 止這些從外面侵入之無機絕緣膜來形成。典型上,使用氧 化矽膜、氧氮化矽膜、氧化鋁膜、或氮氧化鋁膜。其他選 擇是,可形成在氧化物絕緣膜407上及與氧化物絕緣膜 407接觸氮化矽膜或氮化鋁膜。氮化矽膜未含有諸如濕氣 、氫離子、或〇Η·等雜質,及防止這些從外面侵入。 在此實施例中,具有厚度3 0 0 nm的氧化矽膜被形成 作爲氧化物絕緣膜407。膜形成時的基板溫度可大於或等 於室溫及小於或等於3〇〇t ;在此實施例中,基板溫度是 l〇〇°C。氧化矽膜係可在稀有氣體(典型上爲氬)大氣中、在 氧氛圍中、或在包括稀有氣體(典型上爲氬)和氧的大氣中 ’以濺鍍法來形成。作爲目標,可使用氧化矽目標或矽目 標;例如,氧化矽膜係可在包括氧和氮的大氣中,以濺鍍 法,使用矽目標來形成。 另外,在形成氧化物絕緣膜407之後,薄膜電晶體 480可在氮氛圍或在氧氛圍中接受第二熱處理(在大於或等 於150°C及低於35〇t的溫度中較佳)。例如,在氮氛圍中 -30- 201133640 以2 5 0 °C執行第二熱處理達一小時。藉由第二熱處理,在 氧化物半導體層48 3與氧化物絕緣膜407接觸的同時加熱 氧化物半導體層48 3 ;如此,可降低薄膜電晶體480中的 電特性變化。 此實施例可與實施例1自由組合。 [實施例3] 將參考圖4A至4C說明不同於實施例1及2之半導體 裝置和半導體裝置製造方法。完全相同或具有類似於實施 例1及2者的功能之部位係可以類似於實施例1及2所說 明的方式之方式來形成;因此,省略重複說明。 圖4A至4C爲薄膜電晶體440的製造處理之橫剖面圖 。圖4C所示之薄膜電晶體440的結構被稱作通道停止型 〇 與實施例1類似,閘極電極層40 1係設置在具有絕緣 表面的基板400上。充作基膜的絕緣膜係可設置在基板 4 0 0和閘極電極層4 0 1之間。 接著,與實施例1類似,閘極絕緣層402係形成在閘 極電極層40 1上。然後,氧化物半導體膜係形成在閘極絕 緣層4 0 2上。 然後,藉由光致微影步驟將氧化物半導體膜處理成氧 化物半導體層(第一氧化物半導體層430),其爲島型氧化 物半導體層(見圖4 A)。需注意的是,圖4A與圖1 A相同 -31 - 201133640 接著,將第一氧化物半導體層430脫水或除氫。執行 用於脫水作用或除氫作用之第一熱處理的溫度大於或等於 3 5 0°C且低於基板的應變點,大於或等於400°C較佳。此處 ,將基板引進熱處理設備的其中之一的電爐中,及在鈍氣 (氮或諸如氦、氖、或氬等稀有氣體)大氣中或減壓下,將 第一氧化物半導體層43〇接受熱處理,藉以形成第二氧化 物半導體層444(見圖4B)。 需注意的是,在第一熱處理中,水、氫等未包含在氮 或諸如氦、氖、或氬等稀有氣體中較佳。其他選擇是,引 進到熱處理設備中之氮或諸如氮、氖、或氬等稀有氣體的 純淨大於或等於 6Ν(99·9999%)較佳,或大於或等於 7Ν(99.99 9 99%)更好(即、雜質濃度低於或等於1 ppm,或 低於或等於0.1 ppm較佳)。在此實施例中,藉由加熱具有 氮氛圍且引進基板之電爐到大於或等於3 5 0°C及低於或等 於600°C的溫度,或大於或等於400°C較佳,來執行脫水 作用或除氫作用;然後,關掉加熱器及執行慢速冷卻。藉 由在鈍氣大氣中或減壓下的熱處理和慢速冷卻,氧化物半 導體層的電阻被降低(其載子濃度增加到大於或等於1 X l〇18/cm3較佳),及可形成低電阻氧化物半導體層(第二氧 化物半導體層444)。 需注意的是,在減壓下執行熱處理之例子中,可在熱 處理之後藉由引進鈍氣到電爐內以及將壓力回到大氣壓力 ,來執行冷卻。 在熱處理設備爲多室型之例子中,用於熱處理的室可 -32- 201133640 不同於冷卻處理用的室。典型上,在塡滿氮或稀有氣體且 其溫度增加到大於或等於2〇〇°C及低於或等於600°c,或 大於或等於40(TC及低於或等於450°C較佳之第一室加熱 基板上的氧化物半導體層。然後,執行慢速冷卻到足以低 到防止水再次進來的溫度,尤其是,到低於加熱溫度Γ之 大於100 °c的溫度。接著,經由引進氮或稀有氣體之轉移 室,執行上述熱處理之基板被轉移到塡滿氮或稀有氣體且 其溫度低於或等於1 0 0 °c或室溫較佳之第二室,及接受冷 卻處理。經由上述步驟,可提高生產量。 其他選擇是,在被處理成島型氧化物半導體層之前的 氧化物半導體膜亦可在鈍氣大氣中或減壓下接受熱處理。 在那例子中,在氧化物半導體膜於鈍氣大氣中或減壓下接 受熱處理之後,執行慢速冷卻到大於或等於室溫及低於 1 〇〇 °c之溫度;然後,從加熱裝置取出基板,及執行光致 微影步驟。 在形成氧化物半導體膜之前,可在鈍氣(氮或諸如氨 '氣 '或氬等稀有氣體)大氣中、在氧氛圍中、或減壓下 ’使閘極絕緣層接受熱處理(在大於或等於40(TC和低於基 申反@應變點之溫度),使得層中的諸如氫和水等雜質被去 除。 然後’將導電膜形成在閘極絕緣層402和第二氧化物 半導體層444上。 ί乍B導電膜的材料,可利用諸如下面材料等具有可見 光透射特性的導電材料:In_Sn_Zn_〇爲基的金屬氧化物、 -33- 201133640
In-Al-Zn-Ο爲基的金屬氧化物、Sn-Ga-Zn-Ο爲基的 氧化物、Al-Ga-Zn-O爲基的金屬氧化物、Sn-Al-Zn-基的金屬氧化物、Ιη-Ζη-0爲基的金屬氧化物、Sn-爲基的金屬氧化物、Al-Zn-0爲基的金屬氧化物、In-基的金屬氧化物、Sn-Ο爲基的金屬氧化物 '和Ζη-0 的金屬氧化物。適當選擇導電膜的厚度在30 nm至 nm的範圍內。 然後,藉由光致微影步驟選擇性蝕刻第二氧化物 體層444和導電膜,以形成氧化物半導體層、源極電 405a、和汲極電極層405b。需注意的是,只有氧化物 體層的部分被蝕刻成具有溝槽(凹下部)的氧化物半導 。當在去除此光致微影步驟中所使用之抗蝕遮罩中執 灰化時,將氧引進氧化物半導體層的露出區域。 接著,充作保護絕緣層之氧化物絕緣膜407被形 氧化物半導體層的部分接觸。氧化物絕緣膜407被形 有至少大於或等於1 nm的厚度,及可藉由防止諸如 氫等雜質進入氧化物絕緣膜407之方法來適當形成, ,藉由CVD法或濺鍍法。此處,氧化物絕緣膜407 由濺鍍法所形成。被形成與低電阻氧化物半導體層接 氧化物絕緣膜407未含有諸如濕氣、氫離子、或0H 質,及使用防止這些從外面侵入之無機絕緣膜來形成 型上,使用氧化矽膜、氧氮化矽膜、氧化鋁膜、或氮 鋁膜。其他選擇是,可形成在氧化物絕緣膜407上及 化物絕緣膜407接觸氮化矽膜或氮化鋁膜。氮化矽膜 金屬 〇爲 Ζη-0 .0爲 爲基 200 半導 極層 半導 體層 行氧 成與 成具 水或 例如 係藉 觸之 •等雜 0典 氧化 與氧 未含 -34- 201133640 有諸如濕氣、氫離子、或〇Η·等雜質,及防止這些從外面 侵入。 藉由以濺鍍法、PC VD法等形成與低電阻第二氧化物 半導體層444接觸之氧化物絕緣膜407,至少在與氧化物 絕緣膜407(其載子濃度減少到低於lxl〇l8/cm3較佳)接觸 之低電阻氧化物半導體層444的區域中增加電阻,如此區 域可成爲高電阻氧化物半導體區。另外,與源極電極層 4〇5a及汲極電極層405b重疊之低電阻氧化物半導體層 444的區域之電阻仍舊是低的,如此獲得具有高電阻氧化 物半導體區在其間之兩低電阻氧化物半導體區。藉由在半 導體裝置的製造處理期間,於鈍氣大氣(或減壓下)加熱、 慢速冷卻、形成氧化物絕緣膜等來增加和減少氧化物半導 體層的載子濃度是重要的。氧化物半導體層444變成具有 高電阻氧化物半導體區和低電阻氧化物半導體區之氧化物 半導體層443 (第三氧化物半導體層),及可形成薄膜電晶 體44〇。需注意的是,高電阻氧化物半導體區充作薄膜電 晶體440的通道形成區。 需注意的是,藉由在與汲極和源極電極層重疊之氧化 物半導體層4G中形成低電阻氧化物半導體區,當形成驅 動器電路時可增加可靠性。尤其是,藉由形成低電阻氧化 物半導體區,實現汲極電極層、低電阻氧化物半導體區、 及通道形成區可以此順序改變導電性之結構。如此,在連 接到供應汲極電極層高電源電位VDD之配線的同時所操 作之電晶體中,低電阻氧化物半導體區充作緩衝器,使得 -35- 201133640 甚至當在閘極電極層和汲極電極層之間施加高電場時,仍 未施加局部高電場;以此方式,電晶體可具有有著增加的 耐壓之結構。 此外,藉由在與汲極和源極電極層重疊之氧化物半導 體層443中形成低電阻氧化物半導體區,當形成驅動器電 路時可降低通道形成區中的漏電流。尤其是,藉由形成低 電阻氧化物半導體區,流動在汲極電極層和源極電極層之 間的電流以下面順序通過汲極電極層、汲極電極層側上之 低電阻氧化物半導體區、通道形成區、源極電極層側上之 低電阻氧化物半導體區、及源極電極層。此時,從汲極電 極層側上之低電阻氧化物半導體區流動到通道形成區之漏 電流可集中在閘極絕緣層和通道形成區之間的介面附近, 當關掉電晶體時其具有高電阻,藉以背通道部(除了閘極 電極層外之通道形成區的表面之部分)中的漏電流可被降 低。 另外,在形成氧化物絕緣膜407之後,薄膜電晶體 44 0可在氮氛圍中或在氧氛圍中接受第二熱處理(大於或等 於150°C及低於350°C的溫度較佳)。例如,在氮氛圍中以 250 °C執行第二熱處理達一小時。藉由第二熱處理,氧化 物半導體層443在與氧化物絕緣膜407接觸的同時被加熱 ;如此,可降低薄膜電晶體440的電特性變化。 實施例可與實施例1或2自由組合》 [實施例4] -36- 201133640 參考圖5A至5C及圖6A及6B說明半導體裝置 導體裝置製造方法。 圖6A爲包括在半導體裝置中之薄膜電晶體46〇 面圖,而圖6 B爲沿著圖6 A的線D 1 - D 2所取之橫剖 。薄膜電晶體4 6 0爲底閘極薄膜電晶體,及包括閘極 層451、閘極絕緣層452、源極電極層455a、汲極電 455b、及氧化物半導體層453在具有絕緣表面的基板 上。此外’氧化物絕緣膜4 5 7被設置成覆蓋薄膜電 460且與氧化物半導體層45 3接觸。In-Ga-Ζη-Ο爲基 單晶膜被用於氧化物半導體層4 5 3。 在薄膜電晶體460中,閘極絕緣層452存在於包 膜電晶體460的整個區域中,及閘極電極層451被設 閘極絕緣層45 2和具有絕緣表面之基板的基板450之 源極電極層4 5 5 a和汲極電極層4 5 5 b被設置在閘極絕 45 2上。另外,氧化物半導體層45 3被設置在閘極絕 452、源極電極層455a、及汲極電極層455b上。雖然 示,但是除了源極電極層45 5 a和汲極電極層45 5b之 還設置配線層在閘極絕緣層4 5 2上,及配線層延伸超 化物半導體層453的周邊區。 具有絕緣表面之基板450、閘極電極層45 1、閘 緣層452 '氧化物半導體層453、源極電極層45 5 a、 電極層455b、及氧化物絕緣膜457係都使用具有可見 射特性的材料所形成。如此,在薄膜電晶體460置放 示裝置的像素部之例子中,薄膜電晶體46 0具有光透 及半 的平 面圖 電極 極層 45 0 晶體 的非 括薄 置在 間。 緣層 緣層 未圖 外, 過氧 極絕 汲極 光透 在顯 射特 -37- 201133640 性,及可提高孔徑比。 至少在形成氧化物半導體膜之後,氧化物半導體層 453接受用以降低雜質的濕氣等之熱處理(用於脫水作用或 除氫作用的熱處理)以及慢速冷卻;然後,氧化物絕緣膜 457係形成與氧化物半導體層45 3接觸。以此方式,氧化 物半導體膜被使用作爲通道形成區。 圖5A至5C爲製造圖6B所示之薄膜電晶體460的步 驟之橫剖面圖。 閘極電極層4 5 1係設置在基板4 5 0上,其爲具有絕緣 表面之基板。另外,充作基膜之絕緣膜係可設置在基板 450和閘極電極層451之間。基膜具有防止雜質元素從基 板450擴散之功能,及可被形成具有使用一或多個氮化矽 膜、氧化矽膜、氧氮化矽膜、及氮氧化矽膜之單層或疊層 結構。 作爲閘極電極層45 1的材料,可利用諸如下面材料等 具有可見光透射特性的導電材料:In-Sn-Zn-Ο爲基的金屬 氧化物、In-Al-Ζη-Ο爲基的金屬氧化物、Sn-Ga-Zn-Ο爲基 的金屬氧化物、Al-Ga-Ζη-Ο爲基的金屬氧化物、Sn-Al-Zn-0 爲基的金屬氧化物、Ιη-Ζη-0爲基的金屬氧化物、Sn_Zn_〇 爲基的金屬氧化物、Al-Ζη-Ο爲基的金屬氧化物、in_〇爲 基的金屬氧化物、Sn-Ο爲基的金屬氧化物、和Ζη-0爲基 的金屬氧化物。適當選擇閘極電極層451的厚度在30 nm 至200 nm的範圍內。 接著,閘極絕緣層452係形成在閘極電極層45〗上。 -38- 201133640 藉由電發c v D法、灘鍍法等’可將閘極絕緣層4 5 2 形成具有使用氧化矽層、氮化矽層、氮氧化矽層、氧氮化 矽層之單層或疊層結構。例如’可藉由電漿CVD法,使 用SiH4、氧、和氮作爲膜形成氣體來形成氮氧化矽層。 然後,將導電膜形成在閘極絕緣層4 5 2,及藉由光致 微影步驟處理成島型源極電極層455a和島型汲極電極層 45 5b(見圖 5A)。 作爲導電膜的材料,可利用諸如下面材料等具有光 透射特性的導電材料:In-Sn-Zn-Ο爲基的金屬氧化物、 In-Al-Zn-Ο爲基的金屬氧化物、Sn-Ga-Zn-Ο爲基的金屬 氧化物、Al-Ga-Ζη-Ο爲基的金屬氧化物、Sn-Al-Zn-Ο爲 基的金屬氧化物、Ιη-Ζη-0爲基的金屬氧化物、Sn-Zn-0 爲基的金屬氧化物、Al-Ζη-Ο爲基的金屬氧化物、In-Ο爲 基的金屬氧化物、Sn-Ο爲基的金屬氧化物、和Ζη-0爲基 的金屬氧化物。適當選擇導電膜的厚度在30 nm至200 nm的範圍內。 然後,將氧化物半導體膜形成在閘極絕緣層452、源 極電極層455a、和汲極電極層455b上,及藉由光致微影 步驟處理成島型氧化物半導體層483(第一氧化物半導體層 )(見圖5B)。當在去除此光致微影步驟中所使用的抗蝕遮 罩中執行氧灰化時,將氧引進氧化物半導體層的露出區域 〇 需注意的是,在藉由濺鍍法形成氧化物半導體膜之前 ’藉由引進氬氣及產生電漿之逆濺鍍去除閘極絕緣層452 -39- 201133640 的表面上之灰塵較佳。 氧化物半導體層483接受用於脫水作用或除氫作用的 第一熱處理。執行用於脫水作用或除氫作用的第一熱處理 之溫度大於或等於3 50°C及低於基板的應變點,大於或等 於400°C較佳》 作爲用於脫水作用或除氫作用的第一熱處理,執行在 鈍氣(氮或諸如氦、氖、或氬等稀有氣體)大氣中、在氧氛 圍中、或在減壓下的熱處理。之後,從將氧化物半導體層 脫水或除氫之加熱溫度Γ到足夠低到防止水再次進入之溫 度執行慢速冷卻,尤其是到低於加熱溫度Γ之大於1 0(TC 的溫度。其他選擇是,將慢速冷卻執行到低於稍後執行之 第二熱處理的溫度之溫度,然後將基板從熱處理的設備取 出。 在此實施例中,與實施例1類似,降低層中之諸如濕 氣等雜質的氧化物半導體層45 3係由在氧氛圍中執行第一 熱處理及在氧氛圍中執行慢速冷卻所形成。未特別限制第 一熱處理和慢速冷卻的組合,及可使用實施例1至3的任 一個所說明之組合和順序。 需注意的是,在第一熱處理中,水、氫等未包含在鈍 氣(氮或諸如氦、氖、或氬等稀有氣體)大氣中或氧氛圍中 較佳。其他選擇是,引進熱處理設備內之氣體的純淨大於 或等於6N(99.9999%)較佳,大於或等於7 N (9 9.9 9 9 9 9 %)更 好(即、大氣中的雜質濃度低於或等於1 ppm,或者低於或 等於0.1 ppm較佳)。 -40- 201133640 結果,可提高稍後欲形成之薄膜電晶體的可靠性。 其他選擇是,在處理成島型氧化物半導體層之前的氧 化物半導體膜亦可在氧氛圍中接受第一熱處理。在那例子 中,在氧化物半導體膜的第一熱處理和冷卻處理之後,從 加熱裝置取出基板,及執行光致微影步驟。 在形成氧化物半導體膜之前,在鈍氣(氮或諸如氦、 氖、或氬等稀有氣體)大氣中、在氧氛圍中、或減壓下, 閘極絕緣層可接受熱處理(在大於或等於400°C且低於基板 的應變點之溫度中),使得層中之諸如氫和水等雜質被去 除。 接著,藉由濺鍍法.或PC VD法將氧化物絕緣膜4 5 7形 成與氧化物半導體層45 3接觸,藉以可製造薄膜電晶體 460(見圖5C)。在此實施例中,具有厚度3 00 nm之氧化矽 膜被形成作爲氧化物絕緣膜457。膜形成時之基板溫度可 大於或等於室溫,及低於或等於3 00°C ;在此實施例中, 基板溫度是l〇〇°C。 另外,在形成氧化物絕緣膜45 7之後,可在氮氛圍中 或在氧氛圍中將薄膜電晶體460接受第二熱處理(大於或 等於1 50°C及低於3 5 0°C的溫度較佳)。例如,在氮氛圍中 以2 5 0 °C執行第二熱處理達一小時。藉由第二熱處理,氧 化物半導體層453在與氧化物絕緣膜457接觸的同時被加 熱;如此,可降低薄膜電晶體460的電特性變化。 此實施例可與實施例1、2、或3自由組合。 -41 - 201133640 [實施例5] 在此實施例中,參考圖7A至7C說明通道停止型薄膜 電晶體1 43 0之例子。圖7C圖示薄膜電晶體的平面圖之例 子,沿著對應於圖7B的點線Z1 -Z2所取之橫剖面圖。此 實施例爲鎵未包括在薄膜電晶體1430的氧化物半導體層 中之例子。 首先,閘極電極層1401係設置在基板1400上。 此外,充作基膜的絕緣膜係可設置在基板1 400和閘 極電極層1401之間。基膜具有防止雜質元素從基板1400 擴散之功能,及可被形成具有使用一或多個氮化矽膜、氧 化矽膜、氧氮化矽膜、及氮氧化矽膜之單層或疊層結構。 作爲閘極電極層1 40 1的材料,可利用諸如下面材料 等具有可見光透射特性的導電材料:In-Sn-Zn-Ο爲基的金 屬氧化物、In-Al-Ζη-Ο爲基的金屬氧化物、Sn-Ga-Zn-0 爲基的金屬氧化物、Al-Ga-Zn-O爲基的金屬氧化物、 Sn-Al-Zn-Ο爲基的金屬氧化物、Ιη-Ζη-0爲基的金屬氧化 物、Sn-Zn-O爲基的金屬氧化物、Al-Zn-O爲基的金屬氧 化物、In-Ο爲基的金屬氧化物、Sn-O爲基的金屬氧化物 、和Ζη-0爲基的金屬氧化物。適當選擇閘極電極層1401 的厚度在30 nm至200 nm的範圍內。 接著,閘極絕緣層1 402被形成覆蓋閘極電極層1401 。氧化物半導體層係形成在閘極絕緣層1 402上。 在此實施例中,氧化物半導體層係使用Sn-Zn-0爲基 的氧化物半導體以濺鍍法所形成。當鎵未用於氧化物半導 -42- 201133640 體層時’可避免將昂貴目標用於氧化物半導體層的形成, 如此可降低成本。 緊接在沈積半導體膜之後或者在被處理成島型氧化物 半導體層之後,執行脫水作用或除氫作用。 作爲用於脫水作用或除氫作用的第一熱處理,執行在 鈍氣(氮或諸如氮、氖、或氬等稀有氣體)大氣中、在氧氛 圍中、或在減壓下的熱處理。執行第一熱處理的溫度大於 或等於3 5 0 °C及低於基板的應變點,大於或等於400°C較 佳。之後,從將氧化物半導體層脫水或除氫之加熱溫度Γ 到足夠低到防止水再次進入之溫度執行慢速冷卻,尤其是 到低於加熱溫度T之大於1 0 0 °C的溫度。其他選擇是,將 慢速冷卻執行到低於稍後執行之第二熱處理的溫度之溫度 ,然後將基板從熱處理的設備取出。 在此實施例中,與實施例1類似,降低層中之諸如濕 氣等雜質的氧化物半導體層1403係由在氧氛圍中執行第 一熱處理及在氧氛圍中執行慢速冷卻所形成(見圖7A)。未 特別限制第一熱處理和慢速冷卻的組合,及可使用實施例 1至3的任一個所說明之組合和順序。 需注意的是,在第一熱處理中,水、氫等未包含在鈍 氣(氮或諸如氦、氖、或氬等稀有氣體)大氣中或氧氛圍中 較佳。其他選擇是,引進熱處理設備內之氣體的純淨大於 或等於6N(99_9999%)較佳,大於或等於7 N (9 9 _ 9 9 9 9 9 %)更 好(即、大氣中的雜質濃度低於或等於1 ppm,或者低於或 等於0 · 1 p p m較佳)。 C; -43- 201133640 結果,可提高稍後欲形成之薄膜電晶體的可靠性 其他選擇是,在處理成島型氧化物半導體層之前 化物半導體膜亦可在氧氛圍中接受第一熱處理。在那 中,在氧化物半導體膜的第一熱處理和冷卻處理之後 加熱裝置取出基板,及執行光致微影步驟。 在形成氧化物半導體膜之前,在鈍氣(氮或諸如 氖、或氬等稀有氣體)大氣中、在氧氛圍中、或減壓 閘極絕緣層可接受熱處理(在大於或等於400°C且低於 的應變點之溫度中),使得層中之諸如氫和水等雜質 除。 接著,通道保護層1418係設置在氧化物半導 1 403上且與氧化物半導體層1 403接觸。藉由設置通 護層1418,可在製造處理中防止對氧化物半導體層 的通道形成區之破壞(如、由於電漿或蝕刻時的蝕刻 導致之厚度的降低)。如此,薄膜電晶體1 43 0可具有 的可靠性。 另外,可在用於脫水作用或除氫作用的熱處理之 在未暴露至空氣之下連續形成通道保護層1418。在未 至空氣之下的連續膜形成能夠形成氧化物半導體層 和通道保護層1418,可在未被諸如濕氣或碳氫化合物 氣組成或空氣中飄浮的雜質元素污染其介面。因此, 低薄膜電晶體之間的特性變化。 通道保護層1418係可使用包含氧之無機材料(如 化砂、氮氧化砂、或氧氮化砂)來形成。作爲形成通 的氧 例子 ,從 氦、 下, 基板 被去 體層 道保 1403 劑所 提局 後, 暴露 1403 等大 可降 、氧 道保 -44- 201133640 護層1418之方法,可使用諸如電漿CVD法或熱CVD法 等蒸汽沈積法或者濺鍍法。在形成通道保護層1 4丨8之後 ’以飽刻處理其形狀。此處,以藉由濺鍍法形成及藉由使 用光致微影所形成的遮罩以蝕刻處理氧化矽膜之此種方法 來形成通道保護層1 4 1 8。當在去除此光致微影步驟中所使 用的抗飽遮罩中執行氧灰化時,將氧引進氧化物半導體層 的露出區域。 然後’將導電膜形成在通道保護層丨4 1 8和氧化物半 導體層1 403上。 作爲導電膜的材料,可利用諸如下面材料等具有可見 光透射特性的導電材料:In_Sn_Zn_0爲基的金屬氧化物、 In-Al-Zn-Ο爲基的金屬氧化物、Sn-Ga-Zn-O爲基的金屬 氧化物、Al-Ga-Ζη-Ο爲基的金屬氧化物、Sn-Al-Ζη-Ο爲 基的金屬氧化物、In-Zn-O爲基的金屬氧化物、Sn-Zn-0 爲基的金屬氧化物、Al-Ζη-Ο爲基的金屬氧化物、In-Ο爲 基的金屬氧化物、Sn-Ο爲基的金屬氧化物、和Zn-〇爲基 的金屬氧化物。適當選擇導電膜的厚度在3〇 nm至200 nm的範圍內。 接著’使用由光致微影所形成的遮罩,選擇性蝕刻導 電膜’以在通道保護層1418和氧化物半導體層1403上形 成源極電極層1405a和汲極電極層1405b;如此,製造薄 膜電晶體1 430(見圖7B)。 此實施例可與實施例1、2、或3自由組合。 -45- 201133640 [實施例6] 在此實施例中,參考圖8A至8D、圖9A至9C、圖 10、圖 11、圖 12A 至 12D、圖 13A 至 13C、圖 14A 及 1 4B、和圖1 5說明將實施例1所說明的薄膜電晶體置放在 像素部之液晶顯示裝置的製造例子。 在圖8 A中,由鋇硼矽酸玻璃、鋁硼矽酸玻璃等所形 成的玻璃基板可被使用作爲具有光透射特性的基板1 00。 作爲具有光透射特性的基板100,可使用具有尺寸例如 1 0 0 0 mm X 1 2 0 0 mm、110 0 mm x 1 2 5 0 mm、或.115 0 mmx 13 00 mm之大面積的基板。當使用此種大面積基板時,可 使用一基板製造複數個液晶顯示裝置,及可降低製造成本 。在此實施例中,使用尺寸爲600 mmx720 mm之玻璃基 板。 接著,在將具有可見光透射特性之導電膜形成在基板 1〇〇的整個表面上之後,執行第一光致微影步驟,以形成 抗蝕遮罩,及可藉由蝕刻去除導電膜的不必要部位,以形 成配線和電極(包括閘極電極層1 0 1的閘極配線、電容器 配線1 08、及第一終端1 2 1 )。在此時,執行蝕刻,使得閘 極電極層101的至少端部位具有錐型。 在使用大面積基板的例子中,取代將昂貴光遮罩用於 光致微影,可藉由噴墨法形成抗蝕遮罩。當抗蝕遮罩係由 噴墨法所形成時,可降低製造成本。需注意的是,爲了降 低製造成本,在下面光致微影處理的至少一步驟中,可以 噴墨法形成抗蝕遮罩。 -46- 201133640 作爲包括閘極電極層1 0 1的閘極配線、電容器配線 1 0 8、及終端部的第一終端1 2 1之材料,可利用諸如下面 材料等具有光透射特性的導電材料:In_Sn_Zn_〇爲基的金 屬氧化物、Ιη-Α1-Ζη-0爲基的金屬氧化物、Sn-Ga-Zn-0 爲基的金屬氧化物、Al-Ga-Zn-〇爲基的金屬氧化物、 Sn-Al-Zn-Ο爲基的金屬氧化物、In_Zn_〇爲基的金屬氧化 物、Sn-Zn-O爲基的金屬氧化物、A1_Zn_〇爲基的金屬氧 化物、I η - Ο爲基的金屬氧化物、s η - Ο爲基的金屬氧化物 、和Ζ η - Ο爲基的金屬氧化物。適當選擇包括閘極電極層 1 0 1的閘極配線、電容器配線1 〇 8、及終端部的第一終端 121之厚度在30 nm至2〇0 nm的範圍內。作爲導電膜的 沈積方法’可使用濺鍍法、真空蒸發法(電子束蒸發法等) '電弧放電離子電鍍法、噴灑法、或噴墨法。在以噴墨法 形成導電膜之例子中,光致微影步驟變成不必要,及可進 一步達成成本降低。 在此實施例中,作爲導電膜,藉由濺鍍法,使用 In-Sn-Ο爲基的目標來形成In-Sn-O爲基的導電膜。在形 成之後,導電膜可接受熱處理,以具有低電阻。目標係藉 由將目標材料裝附到支承板(用於裝附目標之板)所形成。 關於裝附目標到支承板,可將目標分割及裝附到一支承板 。當分割目標時,在裝附目標到支承板時可鬆弛目標的彎 曲。尤其是,當薄膜形成在大基板上時,此種分割的目標 可適用於根據大基板的尺寸而擴大之目標。無須說,一目 標可裝附到一支承板。 -47- 201133640 濺鍍法的例子包括RF濺鑛法,其中高頻電源被使用 作爲濺鍍電源;DC濺鍍法;及脈衝式DC濺鍍法,其中以 脈衝方式施加偏壓。RF濺鍍法主要用於形成絕緣膜的例 子中,及DC濺鍍法主要用於形成金屬膜之例子中。 此外,亦可具有安裝不同材料的複數個目標之多源濺 鍍設備。利用多源濺鍍設備,不同材料的膜係可被形成堆 疊在同一室中,或複數種材料的膜係可在同一室中同時以 放電來形成。 此外,具有設置有磁鐵系統在室內且被用於磁電管濺 鑛之濺鍍設備;以及用於ECR濺鍍之濺鍍設備,其中在 未使用輝光放電之下,使用藉由使用微波所產生的電漿。 而且,作爲藉由濺鍍之沈積法,亦具有反應性濺鏟法 ,其中在沈積期間目標物質和濺鍍氣體組成彼此起化學反 應,以形成其薄的化合物膜;以及在沈積期間亦施加電壓 到基板之偏壓濺鍍。 接著,閘極絕緣層1 02係形成在閘極電極層1 0 1的整 個表'面上。藉由濺鍍法、PCVD法等將閘極絕緣層102形 成大於或等於50 nm及小於或等於250 nm的厚度。閘極 絕緣層1 02被形成具有使用無機絕緣膜之單層結構或疊層 結構,諸如氧化矽膜、氮氧化矽膜、氧氮化矽膜、氮化矽 膜、或氧化鉅膜等。 在此實施例中,以下面方式將具有厚度1 〇〇 nm之閘極 絕緣層102形成在閘極電極層101上:單矽烷氣體(SiH4) 、氮的氧化物(N20),及稀有氣體引進到高密度電漿設備的 -48- 201133640 室內作爲來源氣體,及在壓力l〇 Pa至30 Pa下產生高密 度電漿。閘極絕緣層1 02爲氮氧化矽膜。在此實施例中, 高密度電漿設備意指能夠實現大於或等於1 X 1 〇 1 1 /cm3的電 漿密度之設備。例如,藉由施加微波功率3 kW至6 kW產 生電漿,使得絕緣膜被形成。當形成絕緣膜時,引進到室 內之單矽烷氣體(SiH4)到氮的氧化物(N20)之流率是在1 : 1 0至1 : 2 0 0的範圍中。此外,作爲引進到室內之稀有氣 體,可使用氦、氬、氪、氙等。尤其是,使用不昂貴的氬 較佳。 此外,因爲以高密度電漿設備所形成之閘極絕緣層 102具有均勻厚度,所以閘極絕緣層102具有絕佳的步階 覆蓋。另外,藉由使用高密度電漿設備形成絕緣膜,可精 確控制絕緣膜的厚度。 利用高密度電漿設備所獲得之絕緣膜與利用習知平行 板PCVD設備所形成之絕緣膜大不相同。利用高密度電漿 設備所獲得之絕緣膜具有低於利用習知平行板PCVD設備 所形成之絕緣膜的蝕刻率之蝕刻率,在彼此比較利用相同 蝕刻劑之蝕刻率時,大於或等於1 0%或大於或等於20%。 如此,可說是,利用高密度電漿設備所獲得之絕緣膜是密 集膜。 接著,氧化物半導體膜(In-Ga-Zn-Ο爲基的非單晶膜) 係形成在閘極絕緣層1 02上。在電漿處理之後,於未暴露 至空氣之下形成In-Ga-Ζη-Ο爲基的非單晶膜是有效的, 因爲可防止灰塵或濕氣附著到閘極絕緣層和半導體膜之間 -49- 201133640 的介面。此處’在目標爲具有直徑8英吋之含有In、Ga、 及Zn的氧化物半導體目標(ΐη-Ga-Zn-O爲基的氧化物半導 體目標(ln203: Ga203: ZnO=l: 1: 1))、基板和目標之間 的距離爲17〇 mm、壓力爲〇.4 Pa、及直流電(DC)電源爲 0.5 kW之條件下’在氧氛圍中、在氬大氣中、或在包括氬 和氧的大氣中形成氧化物半導體膜。需注意的是,使用脈 衝直流電(DC)電源較佳,因爲此可降低灰塵,及使膜厚 度均勻。In-Ga-Zn-Ο爲基的非單晶膜被形成具有厚度2 nm至2〇0 nm。作爲氧化物半導體膜,具有厚度5〇 nm之· In-Ga-Zn-Ο爲基的非單晶膜以濺鍍法,使用In_Ga_Zn_〇 爲基的氧化物半導體目標所形成。氧化物半導體膜具有小 於或等於50 nm之厚度較佳,以保持非晶。尤其是在通道 蝕刻薄膜電晶體中’進一步蝕刻氧化物半導體膜,使得小 厚度區域(即、通道形成區)具有小於或等於30 nm之厚度 ’及完成的薄膜電晶體之小厚度區域具有大於或等於5 nm 及小於或等於20 nm的厚度。此外,完成的薄膜電晶體之 通道寬度大於或等於0.5 μηι及小於或等於1〇 μιη較佳。 目標係藉由將目標材料裝附到支承板(用於裝附目標 之板)及真空封裝所形成。在形成氧化物半導體層中,爲 了獲得薄膜電晶體的絕佳電特性,在盡可能遠離空氣中的 濕氣等同時’包括裝附至此的目標材料之支承板被安裝在 濺鑛設備中較佳。較佳的是,不僅在安裝目標材料到濺鍍 設備時,而且在直到真空封裝爲止的週期期間、在執行製 造目標、裝附目標材料至支撐板等期間都盡可能使目標遠 -50- 201133640 離空氣中的濕氣等。 接著,執行第二光致微影步驟,以形成抗蝕遮罩,然 後蝕刻氧化物半導體膜。例如,藉由使用磷酸、醋酸、及 硝酸的混合溶液之濕蝕刻來去除不必要的部位,使得第一 氧化物半導體層133被形成(見圖8 A)。需注意的是,此處 的蝕刻並不侷限於濕蝕刻,亦可執行乾蝕刻。 作爲用於乾蝕刻的蝕刻氣體,使用含有氯的氣體(諸 如氛(Cl2)、氯化硼(BC13)、氣化砂(SiCl4)、或四氯化碳 (CC14)等以氯爲基的氣體)較佳。 其他選擇是,可使用含有氟的氣體(諸如四氟化碳 (cf4)、氟化硫(SF6)、氟化氮(NF3)、或三氟甲烷(CHF3)等 以氟爲基的氣體);氧(02);添加諸如氦(He)或氬(Ar)等稀 有氣體之這些氣體的任一個等等。 作爲乾蝕刻方法,可使用平行板RIE (反應性離子蝕刻 )方法或ICP(電感耦合式電漿)蝕刻方法。爲了將膜蝕刻成 想要的形狀,適當調整鈾刻條件(施加到線圈形電極之電 力量、施加到基板側上之電極的電力量、基板側上之電極 的溫度等)。 作爲濕蝕刻所使用的蝕刻劑,可使用磷酸、醋酸、及 硝酸等的混合溶液。其他選擇是,亦可使用IΤ Ο 0 7 N (由 ΚΑΝΤΟ CHEMICAL CO_,INC.所生產)。 與蝕刻掉的材料一起清洗來去除濕蝕刻所使用的蝕刻 劑。可淨化包括蝕刻劑和蝕刻掉的材料之廢棄液體,以再 利用包含在廢棄液體中的材料。當在蝕刻之後從廢棄液體 -51 - 201133640 收集到包括在氧化物半導體層中之諸如銦等材料及再使用 時,可有效利用資源,如此可降低成本。 依據材料適當調整蝕刻條件(諸如蝕刻劑、蝕刻時間 、及溫度等),使得可將膜蝕刻成想要的形狀。 第一氧化物半導體層133接受用於脫水作用或除氫作 用的第一熱處理。在第一氧化物半導體層133於氧氛圍中 接受第一熱處理之後,執行氧氛圍中之慢速冷卻。 例如,在氧氛圍中以溫度6 5 0 °C執行第一熱處理達一 小時。從氧化物半導體層被脫水或除氫的加熱溫度Γ至足 夠低到防止水再次進來的溫度來執行慢速冷卻,尤其是至 低於加熱溫度Γ之大於1 00°C的溫度,使得第二氧化物半 導體層1 3 4被形成。其他選擇是,執行慢速冷卻到低於稍 後欲執行之第二熱處理的溫度,然後從熱處理設備取出基 板。氧化物半導體層在氧氛圍中接受熱處理,藉以包含在 氧化物半導體層中之諸如水等雜質可被去除,同時使第二 氧化物半導體層134成爲氧過量的狀態(見圖8 B)。在一些 例子中,依據第一熱處理的條件或氧化物半導體層的材料 ,使氧化物半導體層結晶及改變成微晶膜或複晶膜。 然後,藉由濺鍍法、真空蒸發法(電子束蒸發法等)、 電弧放電離子電鍍法、噴灑法、或噴墨法,將具有光透射 特性之導電膜132形成在第二氧化物半導體層134上(見 圖 8C)。 可利用諸如下面材料等具有可見光透射特性之導電材 料作爲具有光透射特性之導電膜132的材料:in-Sn-Zn-0 -52- 201133640 爲基的金屬氧化物、In-Al-Zn-Ο爲基的金屬氧化物、 Sn-Ga-Zn-O爲基的金屬氧化物、Al-Ga-Zn-0爲基的金屬 氧化物、Sn-Al-Zn-Ο爲基的金屬氧化物、Ιη-Ζη-0爲基的 金屬氧化物、Sn-Zn-Ο爲基的金屬氧化物、Al-Ζη-Ο爲基 的金屬氧化物、In-Ο爲基的金屬氧化物、Sn-Ο爲基的金 屬氧化物、和Ζη-0爲基的金屬氧化物。適當選擇具有光 透射特性之導電膜132的厚度在30 nm至200 nm的範圍 內。 在此實施例中,說明在形成具有光透射特性的導電膜 1 3 2之前執行用於脫水作用或除氫作用的第一熱處理之例 子;然而,本發明並不特別侷限於此,可在形成具有光透 射特性的導電膜1 32之後執行第一熱處理。當在形成具有 光透射特性的導電膜1 3 2之後執行第一熱處理時,可將氧 化物半導體層脫水或除氫,同時藉由此熱處理具有光透射 特性的導電膜1 3 2可具有提高的晶性和低電阻。 接著,執行第三光致微影步驟,以形成抗蝕遮罩,然 後蝕刻掉不必要部位,使得形成源極電極層1 0 5 a、汲極電 極層1 0 5 b、電容器電極1 3 5、及第二終端1 2 2。此時利用 濕蝕刻或乾蝕刻作爲蝕刻方法。在此蝕刻步驟中,局部蝕 刻氧化物半導體層的露出區域,使得形成具有凹下之氧化 物半導體層103。因此,未與源極電極層i〇5a和汲極電極 層l〇5b重疊之氧化物半導體層103的區域具有小厚度。 在圖8 D中,藉由乾鈾刻,一次執行用以形成源極電極層 1 0 5 a、汲極電極層1 〇 5 b、和氧化物半導體層之蝕刻。因此 -53- 201133640 ,在氧化物半導體層103的端部和汲極電極層l〇5b彼此 對準和連續的同時,氧化物半導體層1 0 3的端部和源極電 極層l〇5a彼此對準及連續(這些端部位在閘極電極層101 上方)。 在第三光致微影步驟中,使用與源極電極層l〇5a或 汲極電極層l〇5b相同的材料所形成之第二終端122被留 在終端部。需注意的是,第二終端1 22電連接到源極配線 (包括源極電極層l〇5a之源極配線)。 此外,在第三光致微影步驟中,儲存電容器係使用閘 極電極層1 02作爲介電,藉由電容器配線1 08和使用與源 極電極層105a或汲極電極層105b相同的材料所形成之電 容器電極1 3 5所形成。 另外,藉由使用使用多調遮罩所形成的具有有著複數 個厚度(典型上兩個不同厚度)之區域的抗蝕遮罩,可降低 抗蝕遮罩的數目,如此實現簡化處理和較低成本。 接著,去除抗蝕遮罩。當在去除抗蝕遮罩中執行氧灰 化時,將氧引進氧化物半導體層103的露出區域。然後, 充作保護絕緣層之第一保護絕緣層1 07係形成與氧化物半 導體層1 03的部分接觸。第一保護絕緣層1 07係使用典型 上氧化矽膜、氮氧化矽膜、氧化鋁膜、氮氧化鋁膜等所形 成。無須說,第一保護絕緣層1 07爲具有光透射特性之絕 緣膜。 然後,在形成第一保護絕緣層1 〇7之後執行熱處理。 可在氧氛圍中或在氮氛圍中,以大於或等於150 °C及低於 -54- 201133640 3 5 0 °C的溫度執行熱處理。藉由熱處理,氧化物半導體層 1 03在與第一保護絕緣層1 07接觸的同時被加熱;如此, 可使氧化物半導體層1 03具有較高電阻,藉以可提高電晶 體的電特性,及可降低電晶體的電特性變化。只要在形成 第一保護絕緣層1 07之後’並不特別限制此熱處理的時序 (以大於或等於l5〇°C及低於或等於35〇°C的溫度較佳)。當 此熱處理亦充作另一步驟中的熱處理時,如,形成樹脂膜 時的熱處理’或用以降低具有光透射特性之導電膜的電阻 之熱處理,可防止步驟數目增加。 經由上述步驟,可完成薄膜電晶體1 7 0。 之後,形成第二保護絕緣層1 3 1 (見圖9 A)。第二保護 絕緣層1 3 1係使用未含有諸如濕氣、氫離子、或〇 η _等雜 質的無機絕緣膜所形成,其防止這些從外面侵入;典型上 ,使用氮化矽膜、氮化鋁膜、氧氮化矽膜、氮氧化鋁膜等 。無須說,第二保護絕緣層1 3 1爲具有光透射特性之絕緣 膜。 另外,第二保護絕緣層1 3 1與設置在第二保護絕緣層 1 3 1下方之閘極絕緣層1 〇 2或充作基座的絕緣膜接觸較佳 ,藉以防止諸如濕氣、氫離子、或Ο Η·等雜質從基板的側 表面侵入。上述結構在氮化矽膜用於與第二保護絕緣層 1 3 1接觸之閘極絕緣層1 0 2或充作基座的絕緣膜時特別有 效。 接著,執行第四光致微影步驟,以形成抗蝕遮罩。第 一保護絕緣層1〇7、弟—保護絕緣層131、及閘極絕緣層 -55- 201133640 1 0 2被飽刻’以形成到達汲極電極層1 〇 5 b之接觸孔i 2 5。 此外’亦在同一蝕刻步驟中形成到達第二終端〗22之接觸 孔127和到達第一終端121之接觸孔126。圖9B圖解此 階段的橫剖面圖。需注意的是’圖1 〇爲此階段的平面圖 和沿著對應於圖9 B的點線a 1 - A 2和B 1 - B 2所取之橫剖面 圖。此外,如圖1 〇所示’亦在同一蝕刻步驟形成到達電 容器電極135之接觸孔124。 接著,去除抗蝕遮罩’然後形成具有光透射特性之導電 膜。具有光透射特性之導電膜係以濺鏟法、真空蒸發法等, 使用氧化銦(In2〇〇、氧化銦-氧化錫合金(In2〇3_Sn〇2,簡稱 ITO)等所形成。包括氮之Α1_Ζη·0爲基的非單晶膜,其例 子爲Al-Zn-0-Ν爲基的非單晶膜·,包括氮之ζη-0-Ν爲基的 非單晶膜;及包括氮之S η-Ζη-0-Ν爲基的非單晶膜可被使 用作爲導電膜。需注意的是,鋅在Α1 -Ζη-0-Ν爲基的氧化 物半導體膜中之相對比例(atomic%)小於或等於 47 atomic%及大於鋁在氧化物半導體膜中之相對比例 (atomic%)。鋁在氧化物半導體膜中之相對比例(atomic%) 大於氮在具有光透射特性之導電膜中的相對比例 (atomic%)。以鹽酸爲基的溶液來蝕刻此種材料。然而, 因爲特別在蝕刻ITO時容易產生殘餘物,所以氧化銦-氧化 鋅合金(Ιη203-Ζη0)可被用於提高蝕刻可處理性。另外,當 用以降低具有光透射特性之導電膜的電阻之熱處理被執行 時,熱處理可充作用以增加氧化物半導體層1 03的電阻之 熱處理,結果提高電晶體的電特性,及降低其電特性的變 -56- 201133640 化。 接著,執行第五光致微影步驟,以形成抗蝕遮罩。然 後,餓刻掉不必要部位,使得像素電極層1 1 0被形成。需 注意的是,經由形成在第一保護絕緣層丨07和第二保護絕 緣層131中之接觸孔,像素電極層110電連接到電容器電 極 135。 此外,在第五光致微影步驟中,第一終端1 2 1和第二 終端1 22被覆蓋有抗蝕遮罩,及具有光透射特性之導電膜 1 28及〗29被留在終端部中。具有光透射特性之導電膜 128及129充作連接到PFC之電極或配線。形成在第一終 端121上的具有光透射特性之導電膜128爲充作閘極配線 的輸入終端之連接終端電極。形成在第二終端1 22上的具 有光透射特性之導電膜1 29爲充作源極配線的輸入終端之 連接終端電極。 然後,去除抗蝕遮罩。此階段的橫剖面圖圖示在圖 9C。圖1 1圖解此階段的平面圖,沿著對應於圖9c之點線 A1-A2、B1-B2所取的橫剖面圖。雖然說明像素電極層 Π0與電連接像素電極層110之薄膜電晶體170的通道形 成區和閘極電極層1 0 1重疊之例子,但是本發明並不特別 侷限於此,及薄膜電晶體1 7 0的通道形成區可與未電連接 到通道形成區之鄰接像素的像素電極層重疊。當具有光透 射特性之導電膜(此處爲像素電極層1 1 0)被形成與薄膜電 晶體1 70的通道形成區重疊時,在用以檢驗薄膜電晶體的 可靠性之偏壓溫度應力測試(下面稱作BT測試)中,可降 -57- 201133640 低BT測試之前和之後的薄膜電晶體1 70之臨界電壓的變 化量。 圖1 2Α及1 2Β分別爲此階段之閘極配線終端部的橫剖 面圖和平面圖。圖12A爲沿著圖12B的線E1-E2所取之 橫剖面圖。在圖12A中,形成在第一保護絕緣層154和第 二保護絕緣層157上的具有光透射特性之導電膜155爲充 作輸入終端之連接終端電極。而且,在圖12A的終端部中 ,由與閘極配線相同的材料所形成之第一終端1 5 1和與源 極配線相同材料所形成之連接電極層1 53彼此重疊,具有 閘極絕緣層1 52插入在其間,並且經由具有光透射特性之 導電膜155彼此電連接。需注意的是,具有光透射特性之 導電膜128與圖9C中的第一終端121接觸之部位對應於 具有光透射特性之導電膜155與圖12A中的第一終端151 接觸之部位。
圖12C及1 2D分別爲不同於圖9C所示者之源極配線 終端部的橫剖面圖和平面圖。圖1 2C爲沿著圖1 2D的線 F1-F2所取之橫剖面圖。在圖12C中,形成在第一保護絕 緣層154和第二保護絕緣層157上之具有光透射特性的導 電膜155爲充作輸入終端之連接終端電極。而且,在圖 1 2C的終端部中,由與閘極配線相同的材料所形成之電極 層1 5 6位在電連接到源極配線之第二終端1 5 0下方,並且 與第二終端150重疊,具有閘極絕緣層152在其間。電極 層1 56未電連接到第二終端1 5 0,及若電極層1 5 6的電位 被設定成不同於第二終端150的電位,諸如浮動、GND -58- 201133640 、或0 V等’則可形成用以防止雜訊或靜電之電容器。另 外,第—終端1 5 〇電連接到具有光透射特性的導電膜1 5 5 具有弟保s隻絕緣層1 5 4和弟一·保護絕緣層1 5 7在其間 〇 依據像素密度而設置複數個閘極配線、源極配線、及 電容器配線。同樣地在終端部中,與閘極配線相同電位之 第一終端’與源極配線相同電位之第二終端,與電容器配 線相同電位之第三終端等各個排列成複數個。終端的每一 個之數目可以是任何數目,及終端的數目係可由實踐者適 當決定。 經由追五個光致微影步驟,儲存電容器和包括底聞極 交錯式薄膜電晶體之薄膜電晶體1 7 〇的像素薄膜電晶體部 係可使用五個光遮罩來完成。藉由配置薄膜電晶體和儲存 電容器在以矩陣形式排列像素之像素部的各個像素中,可 獲得用以製造主動矩陣式顯示裝置之基板的其中之一。在 此說明書中,爲了方便,此種基板被稱作主動矩陣式基板 Ο 在製造主動矩陣式液晶顯示裝置的例子中,主動矩陣 式基板和設置有相對電極之相對基板彼此接合,具有液晶 層插入在其間。需注意的是,電連接到相對基板上的相對 電極之共同電極設置在主動矩陣式基板上,及電連接到共 同電極之第四終端設置在終端部中。第四終端被設置,使 得共同電極被設置成固定電位,諸如GND或0 V等。 其他選擇是,儲存電容器的結構並不侷限於此實施例 -59- 201133640 所說明者;例如,取代設置電容器配線,像素電極層可與 鄰接像素的閘極配線重疊,具有保護絕緣層和閘極絕緣層 插入在其間,使得儲存電容器被形成。 作爲液晶層設置在主動矩陣式基板和相對基板之間並 且密封的方法,具有液晶滴落法、液晶注射法等。圖1 3 A 至1 3 C圖解液晶層設置在主動矩陣式基板和相對基板之間 的液晶面板,及裝附FPC 1924之例子。在圖13A的顯示 面板1 908中,利用密封劑1 922,將設置像素電極層之第 —基板1 920以及面向第一基板1 920之第二基板1 92 3彼 此裝附。密封劑1 922被形成,以圍繞顯示部1921。液晶 層設置在由第一基板1920、第二基板1923'及密封劑 1922所圍繞的區域中。在圖13A所示之顯示面板1908中 ,藉由利用液晶滴落法密封以及在減壓下裝附基板來密封 液晶。利用間隔物來維持一對基板之間的間隙;尤其是, 球狀間隔物、柱狀間隔物、密封劑中的塡料等。需注意的 是,可依據驅動顯示面板1908的液晶模式(TN模式、VA 模式、IPS模式等)來適當密封間隔物。需注意的是,雖然 在IP S模式中第二基板未總是被設置有電極,但是在其他 液晶模式中,第二基板通常被設置有相對電極;及在此種 例子中,當裝附一對基板時,亦完成用以電連接相對基板 到設置在第一基板上的終端電極之連接。 圖13B圖解不同於圖13A之利用密封液晶的方法之方 法所製造的面板之結構例子。需注意的是,在圖13B中, 與圖1 3 A者相同的部位係以與圖1 3 A所使用者之相同參 -60- 201133640 考號碼來表示。在圖13B所示之顯示面板中,使用液 射法等,經由以第一密封劑1 92 5所形成的用以注射 之入口注射液晶,然後由第二密封劑1 9 2 6密封用以 液晶之入口。 圖1 3 C圖解不同於圖1 3 A的面板之面板的結構例 在圖13C中,與圖13A者相同的部位係以與圖13A 用者之相同參考號碼來表示。在圖13C的面板中,用 動顯示部之驅動器1C 1 927安裝在第一基板1 920上 得電路被整合。 若需要的話,可適當設置諸如極化器、逆反射膜 濾色器等想要的光學膜給圖1 3 A至1 3 C所示之顯示面 圖14A及14B的方塊圖圖示對應於圖13C之主 陣式液晶顯示裝置的結構。在圖1 4A中,圖解設置在 1 3 00之顯示部1301和連接到基板1 300外之驅動部 的結構。驅動部1 302包括信號線驅動器電路1 3 03、 線驅動器電路1304等。在顯示部1301中,複數個 1305被設置成矩陣。 在圖1 4 A中,經由外部連接終端1 3 0 9,將掃描 從掃描線驅動器電路1 304供應到掃描線1 3 06。此外 由外部連接終端1 3 09,將資料從信號線驅動器電路 供應到信號線1 3 0 8。以從掃描線1 3 06的第一列連續 像素1 3 05之此種方式來供應來自掃描線1 3 06的掃描 〇 需注意的是,在此實施例中,驅動部1 3 02係形 晶注 液晶 注射 子。 所使 以驅 ,使 、或 板。 動矩 基板 1302 掃描 像素 信號 ,經 13 03 選擇 信號 成在 -61 - 201133640 基板1 300外,及藉由TAB(膠帶自動接合)法安裝在FPC( 撓性印刷電路)上。其他選擇是,可藉由玻璃上晶片(COG) 法驅動部1302安裝在基板1300上。 需注意的是,在此實施例中,驅動部1 302係形成在 基板1 3 00外,及係使用利用單晶半導體之電晶體所形成 。因此,在驅動部1302中可獲得諸如提高驅動頻率、藉 由降低驅動電壓之低電力消耗、及抑制輸出信號的變化等 優點。同樣需注意的是,經由外部連接終端1 3 0 9,將信號 、電壓、電流等從掃描線驅動器電路1 3 04輸入到信號線 驅動器電路1 3 03。 在圖14A中,掃描線驅動器電路1 304連接到n掃描 線1 3 06 G,至G„。試想最小影像單元係由三個像素R(紅) 、G(綠)、及B(藍)所組成之例子,信號線驅動器電路 1 3 03被連接到總共3·/η信號線:對應於R之w信號線Sri 至SRni ;對應於G之信號線SG丨至SGw ;對應於b之w 信號線SB1至SBi„。也就是說,如圖14B所示,各個彩色 元件被設置有信號線,及資料從信號線供應到對應於各個 彩色元件之像素,使得像素1 3 05可表示想要的顏色。 圖15的時序圖圖解用以在一框週期之各自列選擇週 期中(顯示裝置的像素之一列的掃描週期)選擇掃描線 1306(如、Gn)之掃描信號,及信號線1308(如、SRi) 的資料信號。 需注意的是’圖14A及14B的方塊圖,各個像素被設 置有η通道電晶體之薄膜電晶體170。同樣在圖15中,說 -62- 201133640 明在控制η通道電晶體的開或關時之像素的驅動。 在圖15之時序圖中,在顯示一螢幕的影像期 圖框週期被設定成至少1 /1 2 0秒(=8 . 3 m s) (1 / 2 4 CM ’使得觀察者看不見殘像,及掃描線的數目被設定j 假設上,列選擇週期爲1 /( 1 2 0 X η )秒。在包括2 0 0 0 之顯示裝置的例子中(考慮具有4096x2160像素、 2 1 60像素之所謂的4k2k影像等),若由於配線未列 而導致信號延遲等,則列選擇週期爲1 /240000秒 μδ)。 因爲配置在各個像素中之薄膜電晶體170具有 特性,所以甚至當掃描線的數目增加到例如2 0 0 0, 現高孔徑比。 在主動矩陣式液晶顯示裝置中(例如,ΤΝ型液 裝置),排列成矩陣形式之像素電極層被驅動,以 上形成顯示圖案。尤其是,電壓施加在所選擇的像 層和對應於像素電極層的相對電極之間,如此,配 素電極層和相對電極之間的液晶層用光學調變。觀 此光學調變辨識作顯示圖案。 在ΤΝ型液晶顯示裝置中,在一對基板之間, 以扭轉狀態排列液晶,及在約平行或垂直於硏磨方 列極化元件的吸收軸方向。在此種ΤΝ型液晶顯示 當未施加電壓到像素電極層時,來自諸如背光等光 射光在光源側上之極化元件中變成線性極化,及沿 層的扭轉傳輸此線性極化。此外,當其他極化元件 間之一 少更好) 戎η之 掃描線 3 840 χ 入考量 (~ 4.2 光透射 仍可實 晶顯不 在螢幕 素電極 置在像 看者將 以 90。 向中排 裝置, 源的入 著液晶 的傳輸 -63- 201133640 軸與線性極化的方位角對準時,線性極化都被發出,以顯 示白色(正常白顯示)。 另外,在全彩液晶顯示裝置的例子中,當未施加電壓 到像素電極層時,設置濾色器及執行彩色顯示。其他選擇 是,當施加電壓到像素電極層時,來自光源的入射光在光 源側上的極化元件中變成線性極化,及顯示包括在液晶層 中之液晶分子軸的平均取向之單位向量的方向約垂直於基 板表面。因此,在未改變光源側上的其方位角之下傳輸線 性極化,及方位角與其他極化元件的吸收軸對準,及獲得 黑色顯示。 在此實施例中,圖示TN型液晶顯示裝置的例子;然 而,並不特別限制,及本發明可應用到液晶顯示裝置的各 種模式。例如,作爲用以提高視角特性之方法,本發明可 應用到橫向電場法(亦稱作IPS),其中到基板的主要表面 之水平方向中的電場施加到液晶層。此外,藉由使用具有 負介電各向異性的圓盤狀液晶材料作爲液晶材料,本發明 可應用到使用垂直對準膜作爲對準膜之方法。使用垂直對 準膜之此方法是電壓控制雙折射法(亦稱作ECB)的其中之 一,及利用液晶分子的雙折射來控制透射比。 作爲用以提高反應速度之方法,可提高液晶層的反應 速度,以藉由使用鐵電液晶和逆鐵電液晶來反應移動影像 〇 其他選擇是,可使用不需要對準膜之展現藍相的液晶 。藍相爲液晶相的其中之一,其僅在增加膽固醇液晶的溫 -64 - 201133640 度同時膽固醇相位改變成各向同性相位之前出現。因爲藍 相只出現在溫度的狹窄範圍內,所以含有大於或等於5 wt%的對掌劑以提高溫度範圍之液晶組成被用於液晶層。 包括展現藍相和對掌劑具有低於或等於1 m s e c的短反應 時間之液晶組成具有光學各向同性,其使對準處理變得不 需要,及具有小的視角相依性。 另外’本發明可應用到透射型液晶顯示裝置,其中利 用Ο C B (光學補償雙折射)模式。〇 c b模式藉由使—對基板 之間的液晶層變成稱作彎曲對準之狀態來提高液晶層的反 應速度。將與液晶層接觸之第一對準膜的預傾角和與液晶 層接觸之第二對準膜的預傾角顛倒,藉以進行彎曲對準。 在此OCB模式中’需要液晶層,以從最初的狀態之斜面 對準轉移到彎曲對準狀態。 而且’本發明可應用到利用垂直對準模式之透射型液 晶顯示裝置。在利用垂直對準模式之透射型液晶顯示裝置 中’一像素被設定成複數個子像素,及凸出部被設置在定 位在子像素的每一個之中心部分之相反基板中,藉以執行 一像素的取向分割(多域);因此,可利用用以達成寬廣視 角之驅動方法。此驅動方法被稱作子像素驅動。 因爲配置在各個像素中之薄膜電晶體1 70具有光透射 特性,所以甚至當爲子像素驅動將一像素分成複數個子像 素以實現寬廣視角時,仍可實現高孔徑比。 在顯示移動影像中,液晶顯示裝置具有液晶分子本身 的長反應時間導致殘像或影像模糊之問題。爲了改良液晶 -65- 201133640 顯示裝置的移動影像特性,利用被稱作黑色插入的驅動方 法,其中每隔一圖框週期將黑色顯示在整個螢幕上。 另外,具有所謂的雙圖框率驅動之另一驅動方法。在 雙圖框率驅動中,垂直同步化頻率被設定如平常垂直同步 化頻率一般高的1 . 5倍或更多,2倍或更多較佳,藉以改 良移動影像特性。 另外其他選擇是,爲了改良液晶顯示裝置的移動影像 特性,可利用驅動方法,其中複數個LED(發光二極體)或 複數個EL光源被用於形成表面光源作爲背光,及在一圖 框週期中,以脈衝方式獨立驅動表面光源的各個光源。作 爲表面光源,可使用三或更多種LED,及可使用發出白光 之LED。因爲可獨立控制複數個LED,可與光學調變液晶 層的時序同步化LED的光發射時序。根據此驅動方法, 可部分關掉LED;因此,特別在一螢幕上顯示具有顯示黑 色的大部分之影像的例子中,可獲得降低電力消耗的效果 〇 藉由組合這些驅動方法,與習知液晶顯示裝置的顯示 特性比較,可改良諸如移動影像特性等液晶顯示裝置的顯 示特性。 此說明書所揭示之η通道電晶體包括用於通道形成區 的氧化物半導體膜,及具有絕佳動態特性;如此,能夠與 這些驅動方法組合。 將氧化物半導體用於薄膜電晶體能夠降低製造成本。 因爲藉由用於脫水作用或除氫作用的熱處理將雜質的濕g -66- 201133640 等降低,以增加氧化物半導體膜的純淨’所以不需要使用 超純淨氧化物半導體目標,及設置有降低露點溫度之沈積 室的特殊濺鍍設備。因此,可製造包括具有令人滿意的電 特性和高可靠度之薄膜電晶體的半導體裝置。 氧化物半導體層中的通道形成區爲高電阻區;如此’ 穩定化薄膜電晶體的電特性,及可防止斷開電流等的增加 。因此,可設置包括具有令人滿意的電特性和高可靠度之 薄膜電晶體的半導體裝置。 可與其他實施例所說明的結構組合適當實施此實施例 [實施例7 ] 將說明發光顯示裝置作爲半導體裝置的例子。作爲包 括在顯示裝置中的顯示元件,此處說明利用電致發光之發 光元件。根據發光材料是有機化合物還是無機化合物來分 類利用電致發光之發光元件。通常,前者被稱作有機EL 元件,及後者被稱作無機EL元件。 在有機EL元件中,藉由施加電壓到發光元件,從一 對電極分開注射電子和電洞到含有發光有機化合物之層內 ,如此電流流動。然後,載子(電子和電洞)重組,使得發 光有機化合物被激勵。發光有機化合物從激勵狀態回到接 地狀態’藉以發光。由於此種機制’此發光兀件被稱作電 流激勵發光元件。
根據其元件結構將無機EL元件分類成分散型無機EL -67- 201133640 元件和薄膜無機EL元件。分散型無機EL元件具有發光 材料的粒子分散在接合劑中之發光層,及其光發射機制爲 利用施體位準和受體位準之施體-受體重組型光發射。薄 膜無機EL元件具有發光層夾置在介電層之間,而介電層 另外夾置在電極之間的結構,及其光發射機制爲利用金屬 離子的內殼電子過渡之局部型光發射。需注意的是,此處 使用有機EL元件作爲發光元件來進行說明。 圖1 6爲可應用數位時間灰階驅動之像素結構的例子 作爲半導體裝置的例子圖。 將說明可藉由數位時間灰階法驅動之像素的結構和操 作。此處說明一像素包括各個將氧化物半導體層用於通道 形成區之兩η通道電晶體的例子。 像素64 00包括交換電晶體6401、驅動電晶體6402、 發光元件6404、及電容器6403。交換電晶體640 1的閘極 連接到掃描線6406,交換電晶體6401的第一電極(源極電 極和汲極電極的其中之一)連接到信號線6405,及交換電 晶體6401的第二電極(源極電極和汲極電極的其中另一個) 連接到驅動電晶體6402的閘極。經由電容器6403,將驅 動電晶體6402的閘極連接到電源線6407,驅動電晶體 6402的第一電極連接到電源線6407,及驅動電晶體6402 的第二電極連接到發光元件6404的第一電極(像素電極層) 。發光元件6404的第二電極對應於共同電極6408。共同 電極6408電連接到設置在同一基板上之共同電位線。 需注意的是,發光元件64 0 4的第二電極(共同電極 -68- 201133640 6408)被設定成低電源電位。低電源電位低於供應到 線6 4 0 7之高電源電位。例如,G N D、0 V等可被設定 電源電位。高電源電位和低電源電位之間的差被應用 光元件6404,使得電流流經發光元件6404,藉以發 件6404發光。如此,各個電位被設定成高電源電位 電源電位之間的差大於或等於發光元件6404的前向 電壓。 當驅動電晶體6402的閘極電容被使用作爲電 6403的替代物時,可省略電容器6403。驅動電晶體 的閘極電容係可形成在通道形成區和閘極電極之間。 此處,在使用電壓輸入電壓驅動法的例子中,視 號被輸入到驅動電晶體6402的閘極,以使驅動電 6 4 02能完全開或關。也就是說,驅動電晶體6402在 區域中操作,如此,高於電源線6 4 0 7之電壓的電壓 加到驅動電晶體6402的閘極。需注意的是,高於或高 電源線電壓+驅動電晶體6402的Vth”之電壓被施加到 線 6405 。 在使用類比灰階法取代數位時間灰階法之例子中 藉由以不同方式輸入信號來利用與圖16相同之像素 〇 在使用類比灰階驅動法的例子中,大於或等於“ 元件6404的前向電壓+驅動電晶體6402的Vth”之電 施加到驅動電晶體6 4 0 2的閘極。發光元件6 4 0 4的前 壓意指獲得想要的亮度之電壓,及包括至少前向臨界 電源 作低 到發 光元 和低 臨界 容器 6402 頻信 晶體 直線 被施 I於“ 信號 ,可 結構 發光 壓被 向電 電壓 -69- 201133640 。藉由輸入視頻信號,以使驅動電晶體64〇2能夠在飽和 區域中操作,電流能夠流經發光元件ό 4 0 4。爲了驅動電晶 體6402能夠在飽和區域中操作,電源線6407的電位高於 驅動電晶體6402的閘極電位。利用類比視頻信號,根據 視頻信號的電流流經發光元件6404 ’及可執行類比灰階驅 動法。 需注意的是,像素結構並不侷限於圖1 6所示者。例 如,圖16的像素可進一步包括開關、電阻器、電容器、 電晶體、邏輯電路等。 接著,參考圖1 7Α至1 7C說明發光元件的結構。此處 ,藉由採用η通道驅動TFT作爲例子來說明像素的橫剖面 結構。可以類似於實施例1所說明的薄膜電晶體之方式的 方式來分別形成圖17A、17B、及17C所示之半導體裝置 所使用的驅動TFT 7001、7011、及7021,及它們是各個 包括氧化物半導體層之高度可靠的薄膜電晶體。其他選擇 是,實施例2或3所說明的薄膜電晶體亦可使用作爲驅動 TFT 7001 、 7011' 及 7021。 爲了析取從發光元件所發出的光,需要陽極和陰極的 至少其中之一以傳送光。薄膜電晶體和發光元件係形成在 基板上。發光元件可具有頂發射結構,其中經由與基板相 對的表面析取光;底發射結構,其中經由基板側上的表面 析取光;或雙發射結構,其中經由與基板相對的表面和基 板側上的表面析取光。像素結構可應用到具有這些發射結 構的任一個之發光元件。 -70- 201133640 參考圖1 7A說明具有頂發射結構之發光元件。 圖1 7A爲在驅動TFT 700 1爲η型TFT及從發光元件 7002發光到陽極7005側之例子中的像素之橫剖面圖。在 圖17A中,發光元件7002的陰極7003電連接到驅動TFT 700 1 ’及發光層70〇4和陽極7005以此順序堆疊在陰極 7 003上。另外’驅動TFT 7001被覆蓋有氮化矽膜、氮化 銘fl吴等之保護絕緣層7 0 0 6,及另外覆蓋有極化絕緣膜 7〇〇7 °只要它們具有低功函數並且反射光,可使用各種導 電材料·來形成陰極7 0 0 3。例如,使用C a、A1、M g A g、 AlLi等較佳。發光層70〇4係可使用單層或堆疊的複數個 層來形成。當發光層7 0 04係使用複數個層來形成時,發 光層7004係藉由以下面順序在陰極7003上堆疊電子注射 層、電子運送層、發光層、電洞運送層、及電洞注射層所 形成。然而,並不需要形成所有這些層。陽極7005係使 用具有光透射特性之導電膜所形成,諸如含氧化鎢的氧化 銦之膜、含氧化鎢的銦鋅氧化物、含有氧化鈦之氧化銦、 含有氧化鈦之銦錫、銦錫氧化物(下面稱作IΤ Ο)、銦鋅氧 化物、或添加氧化矽之銦錫氧化物等。 藉由隔牆7009將陰極7003與鄰接像素的陰極7008 絕緣。鄰接像素的陰極7008與驅動TFT 700 1的氧化物半 導體層及閘極絕緣層重疊。在完成用以檢驗薄膜電晶體的 可靠性之偏壓溫度應力測試(下面稱作B T測試)之例子中 ,藉由形成與驅動TFT 700 1的通道形成區重疊之鄰接像 素的陰極7008,可降低BT測試之前和之後之間的驅動 -71 - 201133640 TFT 7001之臨界電壓的變化量。 將發光層7004夾置在陰極7003和陽極7005之間的 區域對應於發光元件7002。在圖17A所示之像素的例子 中,從發光元件7002發光到陽極7005,如箭頭所示。 接著,參考圖17B說明具有底發射結構之發光元件。 圖17B爲在驅動TFT 7011爲η型TFT且從發光元件7012 發光到陰極7013側之例子中的像素之橫剖面圖。在圖 17B中,發光元件7012的陰極7013係形成在電連接到驅 動TFT 7011的具有光透射特性之導電膜7017上,及發光 層7014和陽極7015以此順序堆疊在陰極7013上。當陽 極701 5具有光透射特性時,用以反射或阻隔光之阻光膜 7016係可形成覆蓋陽極7015。就陰極7013而言,只要陰 極701 3係使用具有低功函數的導電材料所形成,可如同 圖17A的例子一般使用各種材料。陰極7013被形成具有 能夠傳輸光之厚度(約5 nm至30 nm較佳)。例如,可使 用具有厚度20 nm的鋁膜作爲陰極7013。與圖17A的例 子類似,發光層7014係可使用單層或堆疊的複數個層來 形成。不需要陽極7015來傳送光,但是可如同圖17A的 例子一般,使用具有光透射特性之導電材料來形成。作爲 阻光膜7 0 1 6,例如可使用反射光之金屬等;然而,並不偏 限於金屬膜。例如,亦可使用添加黑色素之樹脂等。 藉由隔牆7019將陰極7013與鄰接像素的陰極7Q18 絕緣。鄰接像素的陰極7018與驅動TFT 701 1的氧化物半 導體層及聞極絕緣層重®。在完成用以檢驗薄膜電晶體的 -72- 201133640 可靠性之偏壓溫度應力測試(下面稱作B T測試)之例子中 ,藉由形成與驅動TFT 7011的通道形成區重疊之鄰接像 素的陰極 7 0 1 8,可降低B T測試之前和之後之間的驅動 TFT 7 01 1之臨界電壓的變化量。 將發光層7014夾置在陰極7013和陽極7015之間的 區域對應於發光元件7 0 1 2。在圖1 7 B所示之像素的例子 中,從發光元件70 1 2發光到陰極70 1 3,如箭頭所示。 另外,因爲驅動T F T 7 0 1 1具有光透射特性,所以經 由驅動TFT '701 1,將從鄰接於發光元件7012的像素之發 光元件所發出的光發射到陰極7 0 1 3側,如箭頭所示。 接著’參考圖17C說明具有雙發射結構之發光元件。 在圖17C中,發光元件7022的陰極7 023係形成在電連接 到驅動TFT 7021的具有光透射特性之導電膜7027上,及 發光層7024和陽極7025係以此順序堆疊在陰極7023上 。如圖1 7 A的例子一般,只要陰極7 〇 2 3係使用具有低功 函數的導電材料所形成,可使用各種材料的任一個來形成 陰極7023。陰極7023被形成具有能夠傳輸光之厚度。例 如,可使用具有厚度20 nm之A1膜作爲陰極7〇23。如圖 17A的例子一般’發光層7024係可使用單層或堆疊的複 數個層來形成。如圖1 7 A的例子一般,陽極7 〇 2 5係可使 用具有光透射特性的導電材料來形成。 藉由隔牆7009將陰極7023與鄰接像素的陰極7028 絕緣。鄰接像素的陰極7028與驅動TFT 702 1的氧化物半 導體層及閘極絕緣層重疊。在完成用以檢驗薄膜電晶體的 -73- 201133640 可靠性之偏壓溫度應力測試(下面稱作BT測試)之例子中 ,藉由形成與驅動TFT 702 1的通道形成區重疊之鄰接像 素的陰極7028,可降低BT測試之前和之後之間的驅動 TFT 7 02 1之臨界電壓的變化量。 陰極7023、發光層7 024、及陽極7025彼此重疊之區 域對應於發光元件7022。在圖17C所示之像素的例子中 ,從發光元件7022發光到陽極702 5側和陰極7023側二 者,如箭頭所示》 另外,因爲驅動TFT' 7〇21具有光透射特性,所以經 由驅動TFT 702 1將從鄰接於發光元件7022的像素之發光 元件所發出的光發射到陰極702 3側,如.箭頭所示。 雖然在此實施例中說明像素電極層之陰極與鄰接像素 的TFT之通道形成區重疊的例子,但是本發明並不特別侷 限於此例,及可利用陰極與電連接陰極的TFT之通道形成 區重疊的結構。 雖然此處說明有機EL元件作爲發光元件,但是亦可 設置無機EL元件作爲發光元件。 需注意的是,說明控制發光元件的驅動之薄膜電晶體 (驅動TFT)電連接到發光元件之例子;然而,可利用用於 電流控制之TFT連接在驅動TFT和發光元件之間的結構 〇 需注意的是,半導體裝置的結構並不侷限於圖1 7 A至 1 7C所示者’及可依據此說明書所揭示的技術,以各種方 式修改。 -74- 201133640 經由上述步驟,可製造高度可靠的發光顯示裝置(顯 示面板)作爲顯示裝置。 此實施例可適當組合其他實施例所說明的結構來實施 [實施例8] 具有由此說明書所揭示之實施例1至7的任一個所說 明之處理所製造的薄膜電晶體之半導體裝置可應用到各種 電子器具(包括娛樂機)。電子器具的例子包括電視機(亦稱 作電視或電視接收器)、電腦的監視器等、諸如數位相機 或數位視頻相機等相機、數位相框、行動電話機(亦稱作 行動電話或行動電話裝置)、可攜式遊戲操作臺、可攜式 資訊終端、聲頻再生裝置、諸如柏青哥機器等大尺寸遊戲 機等等。 圖1 8 A圖解行動電話1 〇〇〇的例子。行動電話i 〇〇〇包 括結合在外殻1 0 0 1中之顯示部1 0 0 2、操作按鈕1 〇 〇 3、外 部連接埠1004、揚聲器1005、麥克風1006等。 當以手指等觸碰圖1 8 A所示之行動電話1 〇 〇 〇的顯示 部1 0 0 2時,可輸入資料到行動電話i 〇 0 〇內。而且,諸如 打電話和寫郵件等操作亦可藉由以手指等觸碰顯示部〗〇〇2 來執行。 主要具有顯示部1 002的三個螢幕模式。第一模式爲 主要用以顯示影像之顯示模式。第二模式主要用以輸入諸 如正文等資料的輸入模式。第三模式爲組合顯示模式和輸 -75- 201133640 入模式的兩模式之顯示及輸入模式。 例如,在打電話或寫郵件時,主要用以輸入正 文輸入模式被選擇用於顯示部1 002,使得顯示在營 正文可被輸入。在那例子中,在顯示部1002之螢 乎所有區域上顯示鍵盤或數字按鈕較佳。 當諸如迴轉儀或加速度感測器等包括用以感測 感測器之偵測裝置設置在行動電話1 〇〇〇內時, 1 002的螢幕上之顯示可藉由決定行動電話1 000的 向來自動切換(行動電話1 000是用於風景模式或者 式的水平還是垂直置放)。 藉由觸碰顯示部1 002或者操作外殼1001的操 1003來切換螢幕模式》其他選擇是,可依據顯示若 上所顯示的影像種類來切換螢幕模式。例如,當顯 示部上的影像之信號爲移動影像資料的信號,所以 式被切換到顯示模式。當信號爲正文資料的信號時 模式被切換到輸入模式。 另外,在輸入模式中,當在由顯示部1 002中 感測器所偵測之信號被偵測的同時’未執行藉由觸 部1 002的輸入達某段週期時,可控制螢幕模式以 模式切換到顯示模式。 顯示部1 0 0 2可充作影像感測器。例如’當以 手指觸碰顯示部1 0 0 2時,可取用掌印、指印等的 藉以可執行個人識別。另外’藉由提供發出近紅外 背光或者發出近紅外線光之感測光源給顯示部’可 文之正 幕上的 幕的幾 傾斜的 顯示部 安裝方 肯像模 作按鈕 β 1002 示在顯 螢幕模 ,螢幕 的光學 碰顯示 從輸入 手掌或 影像, 線光之 取用手 -76- 201133640 指靜脈、手掌靜脈等的影像。 實施例1所說明之複數個薄膜電晶體被 1 0 02中。因爲薄膜電晶體和配線具有光透射 提供光學感測器給顯示部1 時它們未阻 此有效。此外,同樣在提供發出近紅外線光 出近紅外線光之感測光源給顯示部的例子中 和配線未阻隔光,因此有效。 圖1 8 B亦圖解行動電話的例子。例子圖 可攜式資訊終端可具有複數個功能。例如, 之外,此種可攜式資訊終端可具有藉由結合 種資料段之功能。 圖1 8 B所示之可攜式資訊終端具有外殻 1801。外殼1800包括顯示面板1802、揚聲! 風1804、定位裝置1806、相機透鏡1807、 18 08等。外殻1801包括鍵盤1810、外部記|丨 等。此外,天線結合在外殼1 8 0 1中。 顯示面板1 802被設置有觸碰面板。圖 圖解被顯視作影像之複數個操作鍵1 805。 另外,除了上述結構以外,可結合無接 小型記憶裝置等。 本發明的顯示裝置可用於顯示面板1 8 02 用模式來適當改變顯示的方向。另外,顯示 相機透鏡1 8 0 7在與顯示面板1 8 0 2相同的表 可被使用作爲視頻電話。揚聲器1 8 03和麥克 排列在顯示部 特性,所以在 隔入射光,因 之背光或者發 ,薄膜電晶體 角军在圖1 8 B之 除了電話功能 電腦來處理各 1 8 0 0和外殼 器1803 、麥克 外部連接終端 意體插槽1 8 1 1 1 8 B的短劃線 觸IC晶片' ,及可依據應 裝置被設置有 面上,及如此 :風1 8 0 4可被 -77- 201133640 用於視頻電話打電話、記錄、及播放聲音等以及語音呼叫 。而且,如圖18B所示一般發展之狀態中的外殼1 8 00及 1801可位移,使得可藉由滑動將其中之一重疊在另一個上 :因此,可降低可攜式資訊終端的尺寸,其使可攜式資訊 終端適於攜帶。 外部連接終端1 808可連接到AC配接器和諸如USB 纜線等各種類型的纜線,及能夠充電和與個人電腦的資料 通訊。而且,儲存媒體可插入到外部記億體插槽1811,使 得可儲存及可移動大量資料。 另外,除了上述功能之外,可提供紅外線通訊功能、 電視接收功能等。 圖19A圖解電視機9600的例子。在電視機9600中, 顯示部9603結合在外殻9601中。可將影像顯示在顯示部 9603上。此處,外殼9601係由台9605所支撐。 可利用外殼9601的操作開關或者分開的遙控器9610 來操作電視機9600。可利用遙控器9610的操作鍵9609來 控制頻道和音量,使得可控制顯示在顯示部9603上的影 像。而且’遙控器9610可被設置有顯示部9607,用以顯 示從遙控器9610所輸出的資料。 需注意的是,電視機9600被設置有接收器、數據機 等。利用接收器’可接收一般電視廣播。而且,當透過數 據機’藉由有線或無線連接將電視機9600連接到通訊網 路時,可執行單向(從發射器到接收器)或者雙向(在發射器 和接收器之間,在接收器之間等)資料通訊。 -78- 201133640 因爲實施例1所說明的具有光透射特性之複數個薄膜 電晶體被排列在顯示部96 03中,所以同樣在藉由增加掃 描線數目例如到2 000來實現具有高清晰度的影像之例子 中孔徑比高(考慮具有4〇96χ2160像素、384〇x2160像素等 所謂4k2k影像)。然而,當顯示部9603的尺寸爲60英吋 、1 2 0英吋等時,其超過1 0英吋,所以具有具有光透射特 性之配線的配線電阻變成有問題之考量;因此,掃描線或 來源線被設置有低電阻金屬配線作爲輔助配線較佳。 圖1 9B圖解數位相框9700的例子。例如,在數位相 框9700中,顯示部9703結合在外殻97〇1中。各種影像 可顯示在顯示部9 703上。例如,顯示部9 703可顯示由數 位相機等所拍攝之影像的資料,以充作一般相框。 需注意的是,數位相框9 7 0 0被設置有操作部、外部 連接終端(U S B終端、能夠連接到諸如U S B纜線等各種纜 線之終端等)、記錄媒體插入部等。雖然他們可被設置在 與顯示部相同的表面上,但是爲了數位相框9 7 0 0的設計 將他們設置在側表面或背表面上較佳。例如,儲存由數位 相機所拍攝的影像之資料的記憶體可插入到數位相框的記 錄媒體插入部,藉以可轉移影像資料和顯示在顯示部9 7 0 3 上。 數位相框9 7 0 0可具有能夠無線傳輸和接收資料之組 態。經由無線通訊,想要的影像資料可被轉移來顯示。 圖2 0圖解包括兩外殼之可攜式娛樂機:外殻9 8 8 1及 外殼9891。利用連接部9893連接外殼9881及外殻9891 -79- 201133640 ,以開和關。顯示部98 8 2及顯示部9 8 8 3被分別結合在外 殼9881及外殼9891。此外,圖20所示之可攜式娛樂機包 括揚聲器部9884、記錄媒體插入部98 8 6、LED燈9890、 輸入機構(操作鍵9 8 8 5、連接終端9 8 8 7、感測器9 8 8 8 (具 有測量力、位移、位置、速度、加速度、角速度、旋轉數 目、距離、光、液體、磁性、溫度、化學物質、聲音、時 間、硬度、電場、電流、電壓、電力、輻射線、流率、濕 度、梯度 '振動、氣味、或紅外線之功能)、及麥克風 98 89等)。無須說,可攜式遊戲機的結構並不侷限於上述 ,而可利用被設置有至少此說明書所揭示的半導體裝置之 其他結構。可攜式遊戲機可適當包括其他配件。圖20所 示之可攜式遊戲機具有閱讀儲存在記憶媒體中的程式或資 料以將其顯示在顯示部上之功能,及經由無線通訊與另一 可攜式遊戲機分享資訊之功能。需注意的是,圖20所示之 可攜式遊戲機的功能可具有各種功能,並不侷限於上述。 如上述,具有光透射特性的薄膜電晶體可排列在諸如 上述等各種電子器具的顯示部或顯示面板中。藉由使用具 有光透射特性的薄膜電晶體作爲顯示面板的交換元件,可 設置具有有著高孔徑比的顯示部之高度可靠的電子器具。 此實施例可與其他實施例所說明的結構適當組合來實 施 此申請案係依據日本專利局於2009、7、1 0所發表之 曰本專利申請案號2009-1 64265,藉以倂入其全文做爲參 考。 -80- 201133640 【圖式簡單說明】 在附圖中: 圖1 A至1 c爲本發明的一實施例之製造步驟的橫剖面 圖, 圖2A及2B分別爲本發明的一實施例之平面圖和橫剖 面圖; 圖3 A至3 D爲本發明的一實施例之製造步驟的橫剖 面圖; 圖4 A至4 C爲本發明的一實施例之製造步驟的橫剖面 圖; 圖5 A至5 C爲本發明的一實施例之製造步驟的橫剖面 圖; 圖6A及6B分別爲本發明的一實施例之平面圖和橫剖 面圖; 圖7A及7B爲本發明的一實施例之製造步驟的橫剖面 圖,及圖7C爲本發明的一實施例之平面圖; 圖8A至8D爲本發明的一實施例之製造步驟的橫剖 面圖; 圖9A至9C爲本發明的一實施例之製造步驟的橫剖面 圖; 圖1 〇爲本發明的一實施例之平面圖: 圖1 1爲本發明的一實施例之平面圖; 圖12A及12C爲本發明的一實施例之橫剖面圖而圖
C -81 - ^ 201133640 12B及12D爲其平面圖; 圖13A至13C爲本發明的一實施例之立體圖; 圖14A及14B爲本發明的一實施例之方塊圖; 圖1 5爲本發明的一實施例之時序圖: 圖16爲半導體裝置中的像素之等效電路圖; 圖17Λ至17C各個爲半導體裝置的橫剖面圖; 圖18A及18B各個爲半導體裝置圖; 圖19A及19B各個爲半導體裝置圖;以及 圖20爲半導體裝置圖。 【主要元件符號說明】 1 00 :基板 1 0 1 :閘極電極層 102 :閘極絕緣層 1〇3 :氧化物半導體層 1 〇 5 a :源極電極層 l〇5b :汲極電極層 107 ·‘第一保護絕緣層 1〇8 :電容器配線 1 1 〇 :像素電極層 1 2 1 :終端 122 :終端 124 :接觸孔 125 :接觸孔 -82- 201133640 1 2 6 :接觸孔 1 2 7 :接觸孔 1 2 8 :具有光透射特性之導電膜 129 =具有光透射特性之導電膜 1 3 1 :第二保護絕緣層 1 3 2 :具有光透射特性之導電膜 133:第一氧化物半導體層 134:第二氧化物半導體層 1 35 :電容器電極 1 5 0 :終端 1 5 1 :終端 1 5 2 :閘極絕緣層 1 5 3 :連接電極層 1 5 4 :第一保護絕緣層 1 5 5 :具有光透射特性之導電膜 1 5 6 :電極層 1 5 7 :第二保護絕緣層 170 :薄膜電晶體 400 :基板 4 0 1 :閘極電極層 402 :閘極絕緣層 403 :氧化物半導體層 4 0 5 a:源極電極層 405b:汲極電極層 -83- 201133640 407 :氧化物絕緣膜 430 :第一氧化物半導體層 43 1 :第二氧化物半導體層 440 :薄膜電晶體 442 :第二氧化物半導體層 443 :氧化物半導體層 444 :第二氧化物半導體層 4 5 0 :基板 4 5 1 :閘極電極層 4 5 2 :閘極絕緣層 45 3 :氧化物半導體層 455a:源極電極層 455b:汲極電極層 45 7 :氧化物絕緣膜 460 :薄膜電晶體 470 :薄膜電晶體 480 :薄膜電晶體 481 :氧化物半導體層 48 3 :氧化物半導體層 1 〇 〇 〇 :行動電話 1001 :外殻 1 0 0 2 :顯不部 1 003 :操作按鈕 1 004 :外部連接埠 -84 201133640 1 00 5 :揚聲器 1 0 0 6 :麥克風 1 3 0 0 :基板 1 3 0 1 :顯示部 1 3 0 2 :驅動部 1 3 0 3 :信號線驅動器電路 1 3 0 4 :掃描線驅動器電路 1 3 0 5 :像素 1 3 0 6 :掃描線 1 3 0 8 :信號線 1 3 0 9 :外部連接終端 1 4 0 0 :基板 1 4 0 1 :閘極電極層 1 4 0 2 :閘極絕緣層 1 403 :氧化物半導體層 1405a:源極電極層 1405b:汲極電極層 1 4 1 8 :通道保護層 1 43 0 :薄膜電晶體 1800 :外殻 1 8 0 1 :外殼 1 8 02 __顯示面板 1803 :揚聲器 1 8 04 :麥克風 -85 201133640 1 8 05: 1 8 06: 1 8 07: 1 8 08: 18 10: 18 11: 1 908 : 1 920: 1921: 1 922: 1 92 3: 1 924: 1 92 5 : 1 926: 1 92 7: 6400 : 640 1 : 6402 : 6403 : 6404 : 6405 : 6406 : 6407 : 操作鍵 定位裝置 相機透鏡 外部連接終端 鍵盤 外部記憶卡插槽 顯示面板 基板 顯示部 密封劑 基板 撓性印刷電路 第一密封劑 第二密封劑 驅動器積體電路 像素 交換電晶體 驅動電晶體 電容器 發光元件 信號線 掃描線 電源線 6408:共同電極 201133640 7 00 1 :驅動薄膜電晶體 7002 :發光元件 7003 :陰極 7004 :發光層 7005 :陽極 7006 :保護絕緣層 7007 :平面化絕緣膜 7 0 0 8 :陰極 7009 :隔牆 7 01 1 :驅動薄膜電晶體 7 0 1 2 :發光元件 7013:陰極 7014 :發光層 7015 :陽極 7 0 1 6 :阻光膜 70 1 7 :具有光透射特性之導電膜 7018:陰極 7019 :隔牆 702 1 :驅動薄膜電晶體 7022 :發光元件 7 0 2 3 :陰極 7024 :發光層 702 5 :陽極 702 7 :具有光透射特性之導電膜 -87- 201133640 7028 :陰極 7 0 2 9 :隔牆 9 6 0 0 :電視機 960 1 :外殼 9603 :顯示部 9605 :座 9 6 0 7 :顯示部 9 6 0 9 :操作鍵 96 1 0 :遙控器 9 7 0 0 :數位相框 970 1 :外殻 9 7 0 3 :顯示部 9 8 8 1 :外殼 9 8 8 2 :顯示部 9 8 8 3 :顯示部 9 8 8 4 :揚聲器部 9 8 8 5 :操作鍵 9 8 8 6 :記錄媒體插入部 9 8 8 7 :連接終端 9 8 8 8 :感測器 98 8 9 :麥克風 9890 :發光二極體燈 9 8 9 1 :外殼 9 8 9 3 :連接部

Claims (1)

  1. 201133640 七、申請專利範圍: 1. 一種製造半導體裝置之方法,包含以下步驟: 將閘極電極層形成於具有絕緣表面之基板上; 將閘極絕緣層形成於該閘極電極層上; 將氧化物半導體層形成於該閘極絕緣層上; 在該氧化物半導體層上執行脫水作用或除氫作用; 將源極電極層和汲極電極層形成於該脫水或除氫的氧 化物半導體層上; 其中該閛極電極層、該源極電極層、和該汲極電極層 各個都是具有光透射特性之導電膜。 2. 根據申請專利範圍第1項之半導體裝置製造方法, 其中該脫水作用或除氫作用係在氮氛圍或稀有氣體氛 圍中藉由熱處理所執行。 3 ·根據申請專利範圍第1項之半導體裝置製造方法, 其中該脫水作用或除氫作用係在氧氛圍中藉由熱處j里 所執行。 4. 根據申請專利範圍第1項之半導體裝置製造方法, 其中該脫水作用或除氫作用係在減壓下藉由熱處理所 執行。 5. 根據申請專利範圍第1項之半導體裝置製造方法, 其中該導電膜包括金屬氧化物。 6. 根據申請專利範圍第5項之半導體裝置製造方法, 其中該金屬氧化物爲選自由In-Sn-Zn-0爲基的金屬氧 化物、In-Al-Ζη-Ο爲基的金屬氧化物、Sn-Ga-Zn-Ο爲基的 -89 - 201133640 金屬氧化物、Al-Ga-Zn-0爲基的金屬氧化物、Sn-Al-Zn-0 爲基的金屬氧化物、Ιη-Ζη-0爲基的金屬氧化物、Sn-Zn-0 爲基的金屬氧化物、Al-Ζη-Ο爲基的金屬氧化物、In-Ο爲 基的金屬氧化物、Sn-Ο爲基的金屬氧化物、和Ζη-0爲基 的金屬氧化物所組成的群組之一金屬氧化物。 7·—種製造半導體裝置之方法,包含以下步驟: 將閘極電極層形成於具有絕緣表面之基板上; 將閘極絕緣層形成於該閘極電極層上; 將氧化物半導體層形成於該閘極絕緣層上; 在該氧化物半導體層上執行脫水作用或除氫作用; 將源極電極層和汲極電極層形成於該脫水或除氫的氧 化物半導體層上; 將與該脫水或除氫的氧化物半導體層之一部分接觸的 保護絕緣層形成於該聞極絕緣層、該氧化物半導體層、該 源極電極層、和該汲極電極層上;以及 將像素電極層形成於該保護絕緣層上, 其中該閘極電極層、該源極電極層、和該汲極電極層 各個都是具有光透射特性之導電膜。 8.根據申請專利範圍第7項之半導體裝置製造方法, 其中該脫水作用或除氫作用係在氮氛圍或稀有氣體氛 圍中藉由熱處理所執行。 9·根據申請專利範圍第7項之半導體裝置製造方法, 其中該脫水作用或除氫作用係在氧氛圍中藉由熱處理 所執行。 -90- 201133640 i〇.根據申請專利範圍第7項之半導體裝置製造方法, 其中該脫水作用或除氫作用係在減壓下藉由熱處理所 執行。 1 1 .根據申請專利範圍第7項之半導體裝置製造方法, 其中該導電膜包括金屬氧化物。 1 2·根據申請專利範圍第1 1項之半導體裝置製造方法, 其中該金屬氧化物爲選自由In-Sn-Zn-Ο爲基的金屬氧 化物、In-Al-Zn-O爲基的金屬氧化物、Sn-Ga-Zn-O爲基的 金屬氧化物、Al-Ga-Zn-O爲基的金屬氧化物、Sn-Al-Zn-0 爲基的金屬氧化物、Ιη-Ζη-0爲基的金屬氧化物、Sn-Zn-0 爲基的金屬氧化物、Al-Zn-O爲基的金屬氧化物、In-Ο爲 基的金屬氧化物、Sn-Ο爲基的金屬氧化物、和Ζη-0爲基 的金屬氧化物所組成的群組之一金屬氧化物。 13. —種製造半導體裝置之方法,包含以下步驟: 將閘極電極層形成於具有絕緣表面之基板上; 將閘極絕緣層形成於該閘極電極層上; 將氧化物半導體層形成於該閘極絕緣層上; 在氮氛圍或在稀有氣體氛圍中加熱該氧化物半導體層 ,使得載子濃度增加; 將源極電極層和汲極電極層形成於該氧化物半導體層 上; 其中該閘極電極層、該源極電極層、和該汲極電極層 各個都是具有光透射特性之導電膜。 14. 根據申請專利範圍第丨3項之半導體裝置製造方法 -91 - 201133640 其中該導電膜包括金屬氧化物。 15. 根據申請專利範圍第14項之半導體裝置製造方法 其中該金屬氧化物爲選自由In-Sn-Zn-Ο爲基的金屬氧 化物、In-Al-Zn-Ο爲基的金屬氧化物、Sn-Ga-Zn-Ο爲基的 金屬氧化物、Al-Ga-Zn-O爲基的金屬氧化物、Sn-Al-Zn-〇 爲基的金屬氧化物、Ιη-Ζη-0爲基的金屬氧化物、Sn-Zn-〇 爲基的金屬氧化物、Al-Ζη-Ο爲基的金屬氧化物、in-o爲 基的金屬氧化物' Sn-Ο爲基的金屬氧化物、和Ζη-0爲基 的金屬氧化物所組成的群組之一金屬氧化物。 16. —種製造半導體裝置之方法,包含以下步驟: 將閘極電極層形成於具有絕緣表面之基板上: 將閘極絕緣層形成於該閘極電極層上; 將氧化物半導體層形成於該閘極絕緣層上; 在減壓下加熱該氧化物半導體層,使得載子濃度增加 » 將源極電極層和汲極電極層形成於該氧化物半導體層 上; 其中該閘極電極層、該源極電極層、和該汲極電極層 各個都是具有光透射特性之導電膜。 17. 根據申請專利範圍第16項之半導體裝置製造方法 其中該導電膜包括金屬氧化物。 -92- 201133640 1 8.根據申請專利範圍第1 7項之半導體裝置製造方法 其中該金屬氧化物爲選自由In-Sn-Zn-O爲基的金屬氧 化物、In-Al-Zn-Ο爲基的金屬氧化物、Sn-Ga-Zn-Ο爲基的 金屬氧化物、Al-Ga-Ζη-Ο爲基的金屬氧化物、Sn-Ai-Zn_0 爲基的金屬氧化物、Ιη-Ζη-0爲基的金屬氧化物、Sn-Zn-0 爲基的金屬氧化物、Al-Ζη-Ο爲基的金屬氧化物、Ιη·〇爲 基的金屬氧化物、Sn-Ο爲基的金屬氧化物、和Zn-O爲基 的金屬氧化物所組成的群組之一金屬氧化物。 19. 一種製造半導體裝置之方法,包含以下步驟: 將閘極電極層形成於具有絕緣表面之基板上; 將閘極絕緣層形成於該閘極電極層上; 將氧化物半導體層形成於該閘極絕緣層上; 在氧氛圍中加熱該氧化物半導體層,使得該氧化物半 導體層處於氧過量的狀態; 將源極電極層和汲極電極層形成於該氧化物半導體層 上; 其中該閘極電極層、該源極電極層、和該汲極電極層 各個都是具有光透射特性之導電膜。 20. 根據申請專利範圍第19項之半導體裝置製造方法 5 其中該導電膜包括金屬氧化物。 2 1 .根據申請專利範圍第20項之半導體裝置製造方法 -93- 201133640 其中該金屬氧化物爲選自由In-Sn-Zn-Ο爲基β 化物、In-Al-Zn-Ο爲基的金屬氧化物、Sn-Ga-Zn-0 金屬氧化物、Al-Ga-Ζη-Ο爲基的金屬氧化物、Sn-爲基的金屬氧化物、In-Zn-O爲基的金屬氧化物、: 爲基的金屬氧化物、Al-Ζη-Ο爲基的金屬氧化物、 基的金屬氧化物、Sn-Ο爲基的金屬氧化物、和Zn 的金屬氧化物所組成的群組之一金屬氧化物。 22.—種半導體裝置,包含: 閘極電極層,在具有絕緣表面之基板上; 閘極絕緣層,在該閘極電極層上: 氧化物半導體層,在該閘極絕緣層上; 源極電極層和汲極電極層,在該氧化物半導體 與該氧化物半導體層的部分接觸之保護絕緣層 閘極絕緣層、該氧化物半導體層、該源極電極層、 極電極層上;以及 像素電極層,在該保護絕緣層上, 其中該閘極電極層、該閘極絕緣層、該氧化物 層、該源極電極層、該汲極電極層、該保護絕緣層 像素電極層具有光透射特性,以及 其中該像素電極層與該氧化物半導體層和該聞 層重疊。 2 3.根據申請專利範圍第22項之半導體裝置, 其中該閘極電極層、該源極電極層、該汲極電 該保護絕緣層、和該像素電極各個都是包括金屬氧 J金屬氧 爲基的 A1 - Ζ η - Ο S η - Ζ η - Ο Ιη-0 爲 -〇爲基 層上; ,在該 和該汲 半導體 、和該 極電極 極層、 化物之 -94- 201133640 導電膜。 24·根據申請專利範圍第23項之半導體裝置, 其中該金屬氧化物爲選自由In-Sn-Zn_0爲基的金屬氧 化物、In-Al-Zn-Ο爲基的金屬氧化物、Sn_Ga_Zn_〇爲基的 金屬氧化物、Al-Ga-Ζη-Ο爲基的金屬氧化物、sn-Al-Zn-O 爲基的金屬氧化物、Ιη·Ζη-0爲基的金屬氧化物、Sn-Zn-0 爲基的金屬氧化物、Al-Zn-O爲基的金屬氧化物、In-Ο爲 基的金屬氧化物、Sn-Ο爲基的金屬氧化物、和Zn-O爲基 的金屬氧化物所組成的群組之一金屬氧化物。
TW099122476A 2009-07-10 2010-07-08 半導體裝置及其製造方法 TWI521605B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009164265 2009-07-10

Publications (2)

Publication Number Publication Date
TW201133640A true TW201133640A (en) 2011-10-01
TWI521605B TWI521605B (zh) 2016-02-11

Family

ID=43426798

Family Applications (8)

Application Number Title Priority Date Filing Date
TW108134100A TWI772680B (zh) 2009-07-10 2010-07-08 半導體裝置及其製造方法
TW099122476A TWI521605B (zh) 2009-07-10 2010-07-08 半導體裝置及其製造方法
TW102119752A TWI502650B (zh) 2009-07-10 2010-07-08 顯示裝置和電子器具
TW104139667A TWI591732B (zh) 2009-07-10 2010-07-08 半導體裝置及其製造方法
TW106114308A TWI644366B (zh) 2009-07-10 2010-07-08 半導體裝置及其製造方法
TW102119754A TWI487040B (zh) 2009-07-10 2010-07-08 半導體裝置和電子器具
TW111128418A TW202247297A (zh) 2009-07-10 2010-07-08 半導體裝置及其製造方法
TW107132843A TWI679706B (zh) 2009-07-10 2010-07-08 半導體裝置及其製造方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW108134100A TWI772680B (zh) 2009-07-10 2010-07-08 半導體裝置及其製造方法

Family Applications After (6)

Application Number Title Priority Date Filing Date
TW102119752A TWI502650B (zh) 2009-07-10 2010-07-08 顯示裝置和電子器具
TW104139667A TWI591732B (zh) 2009-07-10 2010-07-08 半導體裝置及其製造方法
TW106114308A TWI644366B (zh) 2009-07-10 2010-07-08 半導體裝置及其製造方法
TW102119754A TWI487040B (zh) 2009-07-10 2010-07-08 半導體裝置和電子器具
TW111128418A TW202247297A (zh) 2009-07-10 2010-07-08 半導體裝置及其製造方法
TW107132843A TWI679706B (zh) 2009-07-10 2010-07-08 半導體裝置及其製造方法

Country Status (5)

Country Link
US (11) US8324027B2 (zh)
JP (8) JP5681401B2 (zh)
KR (10) KR101801500B1 (zh)
TW (8) TWI772680B (zh)
WO (1) WO2011004755A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI658596B (zh) * 2013-05-20 2019-05-01 日商半導體能源研究所股份有限公司 半導體裝置
TWI662353B (zh) * 2018-07-13 2019-06-11 松翰科技股份有限公司 光學影像感測模組

Families Citing this family (73)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101805335B1 (ko) 2009-06-30 2017-12-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 표시 장치, 및 전자 장비
KR101810699B1 (ko) 2009-06-30 2018-01-25 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 제작 방법
WO2011001881A1 (en) 2009-06-30 2011-01-06 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
KR101801500B1 (ko) 2009-07-10 2017-11-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
KR101739154B1 (ko) * 2009-07-17 2017-05-23 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
WO2011007677A1 (en) * 2009-07-17 2011-01-20 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
WO2011010542A1 (en) 2009-07-23 2011-01-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
WO2011027656A1 (en) 2009-09-04 2011-03-10 Semiconductor Energy Laboratory Co., Ltd. Transistor and display device
KR101843558B1 (ko) * 2009-10-09 2018-03-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 시프트 레지스터, 표시 장치, 및 그 구동 방법
WO2011043164A1 (en) 2009-10-09 2011-04-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the semiconductor device
KR20130130879A (ko) * 2009-10-21 2013-12-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 제작방법
CN102598279B (zh) * 2009-11-06 2015-10-07 株式会社半导体能源研究所 半导体装置
KR101299255B1 (ko) 2009-11-06 2013-08-22 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR101995704B1 (ko) 2009-11-20 2019-07-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
CN103426935A (zh) 2009-11-27 2013-12-04 株式会社半导体能源研究所 半导体装置和及其制造方法
JP6126775B2 (ja) 2010-06-25 2017-05-10 株式会社半導体エネルギー研究所 表示装置
US8835917B2 (en) * 2010-09-13 2014-09-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, power diode, and rectifier
US8569754B2 (en) 2010-11-05 2013-10-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
KR101731047B1 (ko) 2010-12-01 2017-05-12 삼성디스플레이 주식회사 적외선 감지 트랜지스터, 이를 포함하는 표시 장치의 제조 방법
CN104220964A (zh) * 2010-12-24 2014-12-17 石墨烯广场株式会社 用于同时检测压力和位置的使用石墨烯的触摸传感器
US9799773B2 (en) * 2011-02-02 2017-10-24 Semiconductor Energy Laboratory Co., Ltd. Transistor and semiconductor device
JP5616252B2 (ja) * 2011-02-23 2014-10-29 太平洋セメント株式会社 スパッタリングターゲット及びその製造方法
WO2012117439A1 (ja) 2011-02-28 2012-09-07 パナソニック株式会社 薄膜半導体装置及びその製造方法
TWI624878B (zh) 2011-03-11 2018-05-21 半導體能源研究所股份有限公司 半導體裝置的製造方法
KR101781532B1 (ko) * 2011-03-14 2017-10-24 삼성디스플레이 주식회사 유기 발광 표시 장치와 그 제조방법
US9082860B2 (en) * 2011-03-31 2015-07-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
TWI613822B (zh) 2011-09-29 2018-02-01 半導體能源研究所股份有限公司 半導體裝置及其製造方法
WO2013061895A1 (en) * 2011-10-28 2013-05-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
JP6059968B2 (ja) * 2011-11-25 2017-01-11 株式会社半導体エネルギー研究所 半導体装置、及び液晶表示装置
KR20230003262A (ko) * 2012-07-20 2023-01-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치
KR102004398B1 (ko) 2012-07-24 2019-07-29 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
JP2014042004A (ja) * 2012-07-26 2014-03-06 Semiconductor Energy Lab Co Ltd 半導体装置及びその作製方法
CN108054175A (zh) * 2012-08-03 2018-05-18 株式会社半导体能源研究所 半导体装置
DE102013216824A1 (de) 2012-08-28 2014-03-06 Semiconductor Energy Laboratory Co., Ltd. Halbleitervorrichtung
TWI657539B (zh) 2012-08-31 2019-04-21 日商半導體能源研究所股份有限公司 半導體裝置
CN104620390A (zh) 2012-09-13 2015-05-13 株式会社半导体能源研究所 半导体装置
TWI467301B (zh) * 2012-10-24 2015-01-01 Au Optronics Corp 顯示面板
KR102241249B1 (ko) 2012-12-25 2021-04-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 저항 소자, 표시 장치, 및 전자기기
KR102459007B1 (ko) 2012-12-25 2022-10-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US9905585B2 (en) 2012-12-25 2018-02-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising capacitor
US9915848B2 (en) 2013-04-19 2018-03-13 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device
US9231002B2 (en) 2013-05-03 2016-01-05 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device
US9704894B2 (en) 2013-05-10 2017-07-11 Semiconductor Energy Laboratory Co., Ltd. Display device including pixel electrode including oxide
TW202414844A (zh) 2013-05-16 2024-04-01 日商半導體能源研究所股份有限公司 半導體裝置
TWI687748B (zh) 2013-06-05 2020-03-11 日商半導體能源研究所股份有限公司 顯示裝置及電子裝置
KR102100880B1 (ko) * 2013-06-26 2020-04-14 엘지디스플레이 주식회사 유기발광 다이오드 표시장치
KR102244553B1 (ko) * 2013-08-23 2021-04-23 가부시키가이샤 한도오따이 에네루기 켄큐쇼 용량 소자 및 반도체 장치
CN105900189B (zh) 2014-01-08 2018-06-26 三菱综合材料株式会社 电阻器及电阻器的制造方法
WO2016063169A1 (en) 2014-10-23 2016-04-28 Semiconductor Energy Laboratory Co., Ltd. Light-emitting element
US10680017B2 (en) 2014-11-07 2020-06-09 Semiconductor Energy Laboratory Co., Ltd. Light-emitting element including EL layer, electrode which has high reflectance and a high work function, display device, electronic device, and lighting device
JP6558007B2 (ja) * 2015-03-20 2019-08-14 大日本印刷株式会社 反射防止フィルム、該反射防止フィルムを用いた表示装置、及び反射防止フィルムの選択方法
JP6986831B2 (ja) 2015-07-17 2021-12-22 株式会社半導体エネルギー研究所 半導体装置及び電子機器
WO2017073097A1 (ja) * 2015-10-29 2017-05-04 三菱電機株式会社 薄膜トランジスタ基板およびその製造方法
WO2017098376A1 (en) * 2015-12-11 2017-06-15 Semiconductor Energy Laboratory Co., Ltd. Display device and separation method
US10114263B2 (en) 2015-12-18 2018-10-30 Semiconductor Energy Laboratory Co., Ltd. Display device
JP2017162852A (ja) * 2016-03-07 2017-09-14 株式会社ジャパンディスプレイ 半導体装置および表示装置
JP6776931B2 (ja) * 2016-03-23 2020-10-28 三菱マテリアル株式会社 積層反射電極膜、積層反射電極パターン、積層反射電極パターンの製造方法
JP6888318B2 (ja) * 2016-03-23 2021-06-16 三菱マテリアル株式会社 積層透明導電膜、積層配線膜及び積層配線膜の製造方法
CN109716421B (zh) * 2016-09-14 2021-05-04 夏普株式会社 安装基板及显示面板
KR101980780B1 (ko) 2016-10-31 2019-05-21 엘지디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
CN110462842B (zh) * 2017-04-07 2022-05-17 夏普株式会社 Tft基板、具备tft基板的扫描天线以及tft基板的制造方法
CN107275339B (zh) * 2017-04-20 2020-06-12 惠科股份有限公司 主动开关阵列基板及制造方法与应用的显示面板
US20180308876A1 (en) * 2017-04-20 2018-10-25 HKC Corporation Limited Active switch array substrate, manufacturing method therefor, and display panel using the same
KR102516699B1 (ko) * 2017-11-29 2023-03-30 엘지디스플레이 주식회사 조명 장치용 oled 패널 및 그 제조 방법
CN108154863B (zh) * 2018-02-28 2019-09-17 深圳市华星光电技术有限公司 像素驱动电路、像素驱动方法和液晶显示装置
CN108807423B (zh) * 2018-06-13 2020-11-10 京东方科技集团股份有限公司 柔性电子器件及其制造方法、柔性显示装置
US12033987B2 (en) * 2018-09-07 2024-07-09 Semiconductor Energy Laboratory Co., Ltd. Display device, display module, and electronic device
WO2020047914A1 (zh) * 2018-09-07 2020-03-12 武汉华星光电技术有限公司 背光结构
US20220416124A1 (en) * 2019-12-20 2022-12-29 Semiconductor Energy Laboratory Co., Ltd. Inorganic light-emitting element and semiconductor device including inorganic light-emitting element
US11387213B2 (en) 2020-06-05 2022-07-12 Advanced Semiconductor Engineering, Inc. Method for manufacturing a semiconductor package
US11646262B2 (en) * 2021-06-21 2023-05-09 Nanya Technology Corporation Semiconductor device with horizontally arranged capacitor and method for fabricating the same
CN115058695B (zh) * 2022-08-11 2022-11-04 广州粤芯半导体技术有限公司 溅射方法及半导体器件的制造方法
CN116435417B (zh) * 2023-06-13 2023-08-29 安徽大学 具有栅极自发光功能的氮化镓器件和制备方法

Family Cites Families (257)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2008100A (en) 1933-05-16 1935-07-16 Ford Henry Pipe cleaning apparatus
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0282221A (ja) 1988-09-20 1990-03-22 Seiko Epson Corp 電気光学素子の配線方法
US5162901A (en) 1989-05-26 1992-11-10 Sharp Kabushiki Kaisha Active-matrix display device with added capacitance electrode wire and secondary wire connected thereto
JPH07113728B2 (ja) 1989-05-26 1995-12-06 シャープ株式会社 アクティブマトリクス基板
FR2679057B1 (fr) 1991-07-11 1995-10-20 Morin Francois Structure d'ecran a cristal liquide, a matrice active et a haute definition.
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
JP3098345B2 (ja) 1992-12-28 2000-10-16 富士通株式会社 薄膜トランジスタマトリクス装置及びその製造方法
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
JPH11505377A (ja) 1995-08-03 1999-05-18 フィリップス エレクトロニクス ネムローゼ フェンノートシャップ 半導体装置
US5835177A (en) * 1995-10-05 1998-11-10 Kabushiki Kaisha Toshiba Array substrate with bus lines takeout/terminal sections having multiple conductive layers
JP3663261B2 (ja) * 1995-10-05 2005-06-22 株式会社東芝 表示装置用アレイ基板及びその製造方法
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JP3683643B2 (ja) * 1996-05-09 2005-08-17 矢崎総業株式会社 ソレノイドユニット
JP3634089B2 (ja) 1996-09-04 2005-03-30 株式会社半導体エネルギー研究所 表示装置
KR100476125B1 (ko) * 1996-09-26 2005-08-12 세이코 엡슨 가부시키가이샤 표시장치
JPH10293321A (ja) * 1997-04-17 1998-11-04 Mitsubishi Electric Corp 液晶表示装置およびその製造方法
JP4130490B2 (ja) 1997-10-16 2008-08-06 三菱電機株式会社 液晶表示装置
JP3819590B2 (ja) * 1998-05-07 2006-09-13 三菱電機株式会社 液晶表示素子ならびに該素子を用いた液晶表示装置、および反射型液晶表示装置
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
KR20000027776A (ko) * 1998-10-29 2000-05-15 김영환 액정 표시 장치의 제조방법
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
US6255130B1 (en) 1998-11-19 2001-07-03 Samsung Electronics Co., Ltd. Thin film transistor array panel and a method for manufacturing the same
DE69942442D1 (de) 1999-01-11 2010-07-15 Semiconductor Energy Lab Halbleiteranordnung mit Treiber-TFT und Pixel-TFT auf einem Substrat
JP3683463B2 (ja) 1999-03-11 2005-08-17 シャープ株式会社 アクティブマトリクス基板、その製造方法、及び、該基板を用いたイメージセンサ
JP2000357586A (ja) 1999-06-15 2000-12-26 Sharp Corp 薄膜el素子の製造方法および薄膜el素子
TW483287B (en) * 1999-06-21 2002-04-11 Semiconductor Energy Lab EL display device, driving method thereof, and electronic equipment provided with the EL display device
JP4627822B2 (ja) * 1999-06-23 2011-02-09 株式会社半導体エネルギー研究所 表示装置
US6661096B1 (en) * 1999-06-29 2003-12-09 Semiconductor Energy Laboratory Co., Ltd. Wiring material semiconductor device provided with a wiring using the wiring material and method of manufacturing thereof
JP2001053283A (ja) 1999-08-12 2001-02-23 Semiconductor Energy Lab Co Ltd 半導体装置及びその作製方法
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
TW480725B (en) * 2000-04-04 2002-03-21 Matsushita Electric Ind Co Ltd Thin film semiconductor device and method of producing same
US6580475B2 (en) * 2000-04-27 2003-06-17 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of fabricating the same
JP2001324725A (ja) * 2000-05-12 2001-11-22 Hitachi Ltd 液晶表示装置およびその製造方法
JP4777500B2 (ja) * 2000-06-19 2011-09-21 三菱電機株式会社 アレイ基板およびそれを用いた表示装置ならびにアレイ基板の製造方法
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR100695303B1 (ko) 2000-10-31 2007-03-14 삼성전자주식회사 제어 신호부 및 그 제조 방법과 이를 포함하는 액정 표시장치 및 그 제조 방법
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP4646420B2 (ja) * 2001-02-28 2011-03-09 三菱電機株式会社 薄膜トランジスタアレイ基板およびそれを用いた表示装置
US7301279B2 (en) * 2001-03-19 2007-11-27 Semiconductor Energy Laboratory Co., Ltd. Light-emitting apparatus and method of manufacturing the same
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP2002289589A (ja) 2001-03-27 2002-10-04 Fujitsu Ltd エッチング方法
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
KR100391157B1 (ko) 2001-10-25 2003-07-16 엘지.필립스 엘시디 주식회사 액정 표시 장치용 어레이 기판 및 그의 제조 방법
WO2003040441A1 (en) 2001-11-05 2003-05-15 Japan Science And Technology Agency Natural superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
CN100380673C (zh) * 2001-11-09 2008-04-09 株式会社半导体能源研究所 发光设备及其制造方法
US7042024B2 (en) * 2001-11-09 2006-05-09 Semiconductor Energy Laboratory Co., Ltd. Light emitting apparatus and method for manufacturing the same
US6822264B2 (en) * 2001-11-16 2004-11-23 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
JP2003179233A (ja) * 2001-12-13 2003-06-27 Fuji Xerox Co Ltd 薄膜トランジスタ、及びそれを備えた表示素子
KR100484591B1 (ko) 2001-12-29 2005-04-20 엘지.필립스 엘시디 주식회사 능동행렬 유기전기발광소자 및 그의 제조 방법
US6835954B2 (en) 2001-12-29 2004-12-28 Lg.Philips Lcd Co., Ltd. Active matrix organic electroluminescent display device
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
CN1445821A (zh) 2002-03-15 2003-10-01 三洋电机株式会社 ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
KR100915231B1 (ko) 2002-05-17 2009-09-02 삼성전자주식회사 저유전율 절연막의 증착방법, 이를 이용한 박막트랜지스터및 그 제조방법
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
TWI255432B (en) * 2002-06-03 2006-05-21 Lg Philips Lcd Co Ltd Active matrix organic electroluminescent display device and fabricating method thereof
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
KR100846581B1 (ko) 2002-09-19 2008-07-16 삼성에스디아이 주식회사 듀얼형 유기전자발광소자와 그 제조방법
ES2423286T3 (es) * 2002-09-20 2013-09-19 Yazaki Corporation Módulo de movimiento y medidor que utiliza el mismo
JP4067090B2 (ja) * 2002-10-03 2008-03-26 シャープ株式会社 Tft基板およびその製造方法
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
CN100593472C (zh) * 2002-10-23 2010-03-10 精工爱普生株式会社 液体存储包和液体喷射装置
JP2004247533A (ja) * 2003-02-14 2004-09-02 Casio Comput Co Ltd アクティブマトリックスパネル
KR100567305B1 (ko) * 2003-02-20 2006-04-04 산요덴키가부시키가이샤 컬러 발광 표시 장치
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
US7333072B2 (en) * 2003-03-24 2008-02-19 Semiconductor Energy Laboratory Co., Ltd. Thin film integrated circuit device
JP2004302466A (ja) * 2003-03-29 2004-10-28 Lg Philips Lcd Co Ltd 水平電界印加型液晶表示装置及びその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
US7229900B2 (en) 2003-10-28 2007-06-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, method of manufacturing thereof, and method of manufacturing base material
JP4974452B2 (ja) * 2003-10-28 2012-07-11 株式会社半導体エネルギー研究所 半導体装置の作製方法
WO2005048222A1 (en) * 2003-11-14 2005-05-26 Semiconductor Energy Laboratory Co., Ltd. Light emitting display device, method for manufacturing the same, and tv set
KR100958246B1 (ko) 2003-11-26 2010-05-17 엘지디스플레이 주식회사 횡전계 방식의 액정표시장치 및 그 제조방법
WO2005055178A1 (en) * 2003-12-02 2005-06-16 Semiconductor Energy Laboratory Co., Ltd. Display device, method for manufacturing the same, and television apparatus
TWI226712B (en) 2003-12-05 2005-01-11 Au Optronics Corp Pixel structure and fabricating method thereof
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
WO2005088726A1 (ja) 2004-03-12 2005-09-22 Japan Science And Technology Agency アモルファス酸化物及び薄膜トランジスタ
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
JP4661076B2 (ja) * 2004-04-16 2011-03-30 三菱電機株式会社 Tftアレイ基板、液晶表示パネル及び液晶表示装置
KR101086477B1 (ko) * 2004-05-27 2011-11-25 엘지디스플레이 주식회사 표시 소자용 박막 트랜지스터 기판 제조 방법
US7834948B2 (en) * 2004-06-11 2010-11-16 Sharp Kabushiki Kaisha Active matrix substrate and liquid crystal display device
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
KR101160824B1 (ko) * 2004-07-08 2012-07-02 삼성전자주식회사 박막 트랜지스터 표시판 및 이를 포함하는 액정 표시 장치
TWI382264B (zh) * 2004-07-27 2013-01-11 Samsung Display Co Ltd 薄膜電晶體陣列面板及包括此面板之顯示器裝置
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7470604B2 (en) 2004-10-08 2008-12-30 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing display device
JP5110785B2 (ja) * 2004-10-08 2012-12-26 株式会社半導体エネルギー研究所 表示装置の作製方法
KR20060032034A (ko) * 2004-10-11 2006-04-14 엘지.필립스 엘시디 주식회사 횡전계방식 액정표시장치
US7382421B2 (en) 2004-10-12 2008-06-03 Hewlett-Packard Development Company, L.P. Thin film transistor with a passivation layer
JP5105877B2 (ja) * 2004-10-13 2012-12-26 シャープ株式会社 機能基板
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
CA2585063C (en) 2004-11-10 2013-01-15 Canon Kabushiki Kaisha Light-emitting device
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
CN101057338B (zh) 2004-11-10 2011-03-16 佳能株式会社 采用无定形氧化物的场效应晶体管
KR100998527B1 (ko) 2004-11-10 2010-12-07 고쿠리츠다이가쿠호진 토쿄고교 다이가꾸 비정질 산화물 및 전계 효과 트랜지스터
KR101054344B1 (ko) 2004-11-17 2011-08-04 삼성전자주식회사 박막 트랜지스터 표시판 및 그 제조 방법
KR100661725B1 (ko) 2004-12-30 2006-12-26 엘지.필립스 엘시디 주식회사 박막 트랜지스터 어레이 기판 및 그 제조 방법
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
JP4522872B2 (ja) * 2005-01-27 2010-08-11 シャープ株式会社 ガラス基板の修復方法
TWI562380B (en) 2005-01-28 2016-12-11 Semiconductor Energy Lab Co Ltd Semiconductor device, electronic device, and method of manufacturing semiconductor device
JP4777078B2 (ja) * 2005-01-28 2011-09-21 株式会社半導体エネルギー研究所 半導体装置の作製方法
TWI445178B (zh) 2005-01-28 2014-07-11 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
JP5117667B2 (ja) 2005-02-28 2013-01-16 カシオ計算機株式会社 薄膜トランジスタパネル
JP2006245031A (ja) 2005-02-28 2006-09-14 Casio Comput Co Ltd 薄膜トランジスタパネル
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
KR20060100872A (ko) * 2005-03-18 2006-09-21 삼성전자주식회사 반투과 액정 표시 장치 패널 및 그 제조 방법
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
WO2006105077A2 (en) 2005-03-28 2006-10-05 Massachusetts Institute Of Technology Low voltage thin film transistor with high-k dielectric material
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
JP4306654B2 (ja) * 2005-07-26 2009-08-05 カシオ計算機株式会社 トランジスタアレイパネル
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
KR101240656B1 (ko) 2005-08-01 2013-03-08 삼성디스플레이 주식회사 평판표시장치와 평판표시장치의 제조방법
KR101158903B1 (ko) * 2005-08-05 2012-06-25 삼성전자주식회사 표시장치용 기판, 그 제조방법 및 이를 갖는 표시장치
KR20070019458A (ko) 2005-08-12 2007-02-15 삼성전자주식회사 배선 및 그 형성 방법과 박막 트랜지스터 기판 및 그 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP5078246B2 (ja) 2005-09-29 2012-11-21 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
JP5064747B2 (ja) * 2005-09-29 2012-10-31 株式会社半導体エネルギー研究所 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法
EP1995787A3 (en) 2005-09-29 2012-01-18 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method therof
JP2007109918A (ja) 2005-10-14 2007-04-26 Toppan Printing Co Ltd トランジスタおよびその製造方法
JP2007115807A (ja) 2005-10-19 2007-05-10 Toppan Printing Co Ltd トランジスタ
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
KR101117948B1 (ko) 2005-11-15 2012-02-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 디스플레이 장치 제조 방법
US7745798B2 (en) 2005-11-15 2010-06-29 Fujifilm Corporation Dual-phosphor flat panel radiation detector
JP5250929B2 (ja) * 2005-11-30 2013-07-31 凸版印刷株式会社 トランジスタおよびその製造方法
JP4492528B2 (ja) * 2005-12-02 2010-06-30 カシオ計算機株式会社 液晶表示装置
JP2007183629A (ja) 2005-12-29 2007-07-19 Samsung Electronics Co Ltd 薄膜トランジスタ表示基板及びその製造方法
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
WO2007086534A1 (en) * 2006-01-26 2007-08-02 Semiconductor Energy Laboratory Co., Ltd. Organic field effect transistor and semiconductor device
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
JP4930704B2 (ja) 2006-03-14 2012-05-16 セイコーエプソン株式会社 有機エレクトロルミネッセンス装置及び電子機器
US7435633B2 (en) 2006-03-14 2008-10-14 Seiko Epson Corporation Electroluminescence device, manufacturing method thereof, and electronic apparatus
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
JP4215068B2 (ja) * 2006-04-26 2009-01-28 エプソンイメージングデバイス株式会社 電気光学装置および電子機器
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5250944B2 (ja) * 2006-04-28 2013-07-31 凸版印刷株式会社 構造体、透過型液晶表示装置、半導体回路の製造方法および透過型液晶表示装置の製造方法
JP5312728B2 (ja) * 2006-04-28 2013-10-09 凸版印刷株式会社 表示装置およびその製造方法
JP2007334297A (ja) * 2006-05-10 2007-12-27 Epson Imaging Devices Corp 液晶表示装置及びその製造方法
JP4277874B2 (ja) 2006-05-23 2009-06-10 エプソンイメージングデバイス株式会社 電気光学装置の製造方法
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
KR100920118B1 (ko) * 2006-06-30 2009-10-01 엘지디스플레이 주식회사 백라이트 어셈블리 및 이를 구비한 액정표시장치
KR101297358B1 (ko) * 2006-06-30 2013-08-14 엘지디스플레이 주식회사 액정표시장치용 어레이 기판과 그 제조방법
US8570468B2 (en) * 2006-06-30 2013-10-29 Lg Display Co., Ltd. Liquid crystal display device and method of fabricating the same
JP4321557B2 (ja) * 2006-07-06 2009-08-26 エプソンイメージングデバイス株式会社 電気光学装置、電気光学装置の製造方法及び電子機器
JP4449953B2 (ja) 2006-07-27 2010-04-14 エプソンイメージングデバイス株式会社 液晶表示装置
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
US7927991B2 (en) * 2006-08-25 2011-04-19 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
KR20080028042A (ko) * 2006-09-26 2008-03-31 삼성전자주식회사 박막트랜지스터 기판 및 그 제조 방법
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
JP5116277B2 (ja) * 2006-09-29 2013-01-09 株式会社半導体エネルギー研究所 半導体装置、表示装置、液晶表示装置、表示モジュール及び電子機器
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
KR20080068240A (ko) * 2007-01-18 2008-07-23 삼성전자주식회사 박막 트랜지스터 기판의 제조 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
JP4934599B2 (ja) * 2007-01-29 2012-05-16 キヤノン株式会社 アクティブマトリクス表示装置
US7777224B2 (en) 2007-01-30 2010-08-17 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing the same
JP5121254B2 (ja) * 2007-02-28 2013-01-16 キヤノン株式会社 薄膜トランジスタおよび表示装置
JP2008227316A (ja) * 2007-03-14 2008-09-25 Seiko Epson Corp 半導体装置、半導体装置の製造方法および電子機器
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
JP5466939B2 (ja) 2007-03-23 2014-04-09 出光興産株式会社 半導体デバイス、多結晶半導体薄膜、多結晶半導体薄膜の製造方法、電界効果型トランジスタ、及び、電界効果型トランジスタの製造方法
JP5244331B2 (ja) 2007-03-26 2013-07-24 出光興産株式会社 非晶質酸化物半導体薄膜、その製造方法、薄膜トランジスタの製造方法、電界効果型トランジスタ、発光装置、表示装置及びスパッタリングターゲット
WO2008126879A1 (en) 2007-04-09 2008-10-23 Canon Kabushiki Kaisha Light-emitting apparatus and production method thereof
JP5197058B2 (ja) * 2007-04-09 2013-05-15 キヤノン株式会社 発光装置とその作製方法
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
JP5215589B2 (ja) 2007-05-11 2013-06-19 キヤノン株式会社 絶縁ゲート型トランジスタ及び表示装置
KR20080101237A (ko) 2007-05-16 2008-11-21 삼성전자주식회사 박막 트랜지스터 기판 및 이를 포함하는 액정 표시 장치
JP5261979B2 (ja) 2007-05-16 2013-08-14 凸版印刷株式会社 画像表示装置
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
KR20090002841A (ko) 2007-07-04 2009-01-09 삼성전자주식회사 산화물 반도체, 이를 포함하는 박막 트랜지스터 및 그 제조방법
TWI456663B (zh) * 2007-07-20 2014-10-11 Semiconductor Energy Lab 顯示裝置之製造方法
KR101484297B1 (ko) 2007-08-31 2015-01-19 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치 및 표시장치의 제작방법
TWI357530B (en) 2007-09-11 2012-02-01 Au Optronics Corp Pixel structure and liquid crystal display panel
JP2009099847A (ja) * 2007-10-18 2009-05-07 Canon Inc 薄膜トランジスタとその製造方法及び表示装置
JP5377940B2 (ja) * 2007-12-03 2013-12-25 株式会社半導体エネルギー研究所 半導体装置
US8202365B2 (en) 2007-12-17 2012-06-19 Fujifilm Corporation Process for producing oriented inorganic crystalline film, and semiconductor device using the oriented inorganic crystalline film
KR101461127B1 (ko) 2008-05-13 2014-11-14 삼성디스플레이 주식회사 반도체 장치 및 이의 제조 방법
US9041202B2 (en) 2008-05-16 2015-05-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method of the same
TWI450399B (zh) 2008-07-31 2014-08-21 Semiconductor Energy Lab 半導體裝置及其製造方法
TWI626744B (zh) 2008-07-31 2018-06-11 半導體能源研究所股份有限公司 半導體裝置及半導體裝置的製造方法
TWI500160B (zh) 2008-08-08 2015-09-11 Semiconductor Energy Lab 半導體裝置及其製造方法
JP5602390B2 (ja) 2008-08-19 2014-10-08 富士フイルム株式会社 薄膜トランジスタ、アクティブマトリクス基板、及び撮像装置
US8129718B2 (en) 2008-08-28 2012-03-06 Canon Kabushiki Kaisha Amorphous oxide semiconductor and thin film transistor using the same
US9082857B2 (en) 2008-09-01 2015-07-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising an oxide semiconductor layer
KR20110056542A (ko) * 2008-09-12 2011-05-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
KR101874327B1 (ko) * 2008-09-19 2018-07-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
EP2342754A4 (en) 2008-09-19 2015-05-20 Semiconductor Energy Lab DISPLAY DEVICE
KR101435501B1 (ko) * 2008-10-03 2014-08-29 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
EP2172804B1 (en) * 2008-10-03 2016-05-11 Semiconductor Energy Laboratory Co, Ltd. Display device
CN101719493B (zh) * 2008-10-08 2014-05-14 株式会社半导体能源研究所 显示装置
JP5590877B2 (ja) 2008-12-26 2014-09-17 株式会社半導体エネルギー研究所 半導体装置
KR101810699B1 (ko) * 2009-06-30 2018-01-25 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 제작 방법
KR101801500B1 (ko) * 2009-07-10 2017-11-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
KR20120051727A (ko) * 2009-07-31 2012-05-22 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 디바이스 및 그 형성 방법
CN102473734B (zh) 2009-07-31 2015-08-12 株式会社半导体能源研究所 半导体装置及其制造方法
WO2011013523A1 (en) 2009-07-31 2011-02-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
KR101799252B1 (ko) 2009-07-31 2017-11-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
US8115883B2 (en) * 2009-08-27 2012-02-14 Semiconductor Energy Laboratory Co., Ltd. Display device and method for manufacturing the same
KR101832698B1 (ko) 2009-10-14 2018-02-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
KR101943109B1 (ko) * 2009-12-04 2019-01-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
KR101867272B1 (ko) * 2010-03-05 2018-06-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치와 그의 제작 방법
WO2011135987A1 (en) * 2010-04-28 2011-11-03 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
KR101779510B1 (ko) * 2010-11-11 2017-09-19 삼성디스플레이 주식회사 액정 표시 장치 및 그 제조 방법
CN102116982B (zh) * 2010-11-26 2012-08-22 深圳市华星光电技术有限公司 液晶显示面板及其制造方法
US8928010B2 (en) * 2011-02-25 2015-01-06 Semiconductor Energy Laboratory Co., Ltd. Display device
US9960278B2 (en) * 2011-04-06 2018-05-01 Yuhei Sato Manufacturing method of semiconductor device
KR101976057B1 (ko) * 2011-08-19 2019-05-07 엘지디스플레이 주식회사 표시장치용 어레이 기판 및 그의 제조방법
KR101894328B1 (ko) * 2011-10-06 2018-09-03 엘지디스플레이 주식회사 박막 트랜지스터 기판 및 그 제조 방법
JP6122275B2 (ja) * 2011-11-11 2017-04-26 株式会社半導体エネルギー研究所 表示装置
CN102651342B (zh) * 2012-03-13 2014-12-17 京东方科技集团股份有限公司 阵列基板及其制造方法
CN103928453B (zh) * 2013-01-11 2016-09-28 北京京东方光电科技有限公司 一种阵列基板及其制造方法
CN108598087B (zh) * 2018-04-26 2021-01-15 京东方科技集团股份有限公司 阵列基板及其制造方法、显示面板、电子装置
US12033987B2 (en) * 2018-09-07 2024-07-09 Semiconductor Energy Laboratory Co., Ltd. Display device, display module, and electronic device
CN112640107A (zh) * 2018-09-07 2021-04-09 株式会社半导体能源研究所 摄像装置及电子设备
US20220013667A1 (en) * 2018-11-02 2022-01-13 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
WO2020089733A1 (ja) * 2018-11-02 2020-05-07 株式会社半導体エネルギー研究所 半導体装置
US11536889B2 (en) * 2018-12-14 2022-12-27 Semiconductor Energy Laboratory Co., Ltd. Display device and data processing device
KR20220094259A (ko) * 2020-12-28 2022-07-06 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 제조 방법
KR20230073378A (ko) * 2021-11-18 2023-05-26 삼성디스플레이 주식회사 표시패널 및 그 제조방법

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI658596B (zh) * 2013-05-20 2019-05-01 日商半導體能源研究所股份有限公司 半導體裝置
TWI662353B (zh) * 2018-07-13 2019-06-11 松翰科技股份有限公司 光學影像感測模組
CN109889705A (zh) * 2018-07-13 2019-06-14 松翰科技股份有限公司 光学影像感测模组
US11082593B2 (en) 2018-07-13 2021-08-03 Sonix Technology Co., Ltd. Optical image sensing module

Also Published As

Publication number Publication date
JP2015135493A (ja) 2015-07-27
US8835920B2 (en) 2014-09-16
KR20120031059A (ko) 2012-03-29
US8441011B2 (en) 2013-05-14
TW202247297A (zh) 2022-12-01
KR102216028B1 (ko) 2021-02-16
JP2022184860A (ja) 2022-12-13
JP6525443B2 (ja) 2019-06-05
KR101900653B1 (ko) 2018-09-19
US20170365626A1 (en) 2017-12-21
KR20190096445A (ko) 2019-08-19
US20200075635A1 (en) 2020-03-05
KR20220100086A (ko) 2022-07-14
US9754974B2 (en) 2017-09-05
TWI772680B (zh) 2022-08-01
KR20140054458A (ko) 2014-05-08
TWI591732B (zh) 2017-07-11
KR102011614B1 (ko) 2019-08-16
JP5651769B2 (ja) 2015-01-14
KR20160087401A (ko) 2016-07-21
KR101422362B1 (ko) 2014-07-22
US20210104556A1 (en) 2021-04-08
WO2011004755A1 (en) 2011-01-13
JP5973004B2 (ja) 2016-08-17
JP2021015983A (ja) 2021-02-12
TWI644366B (zh) 2018-12-11
KR101801500B1 (ko) 2017-11-24
US8324027B2 (en) 2012-12-04
KR20180045058A (ko) 2018-05-03
TW201730983A (zh) 2017-09-01
KR20210018551A (ko) 2021-02-17
TWI521605B (zh) 2016-02-11
JP2019140409A (ja) 2019-08-22
US20190088687A1 (en) 2019-03-21
US20150270294A1 (en) 2015-09-24
US20220278136A1 (en) 2022-09-01
US20130221350A1 (en) 2013-08-29
TWI487040B (zh) 2015-06-01
TW201947670A (zh) 2019-12-16
KR20170130621A (ko) 2017-11-28
JP7511611B2 (ja) 2024-07-05
TW201338055A (zh) 2013-09-16
JP2016192573A (ja) 2016-11-10
KR20140148483A (ko) 2014-12-31
US10157936B2 (en) 2018-12-18
KR101643835B1 (ko) 2016-07-28
US20110006302A1 (en) 2011-01-13
TWI502650B (zh) 2015-10-01
US12057453B2 (en) 2024-08-06
JP5681401B2 (ja) 2015-03-11
TW201338056A (zh) 2013-09-16
KR20180105263A (ko) 2018-09-27
US9054138B2 (en) 2015-06-09
US10522568B2 (en) 2019-12-31
JP2014102512A (ja) 2014-06-05
US20150004745A1 (en) 2015-01-01
TWI679706B (zh) 2019-12-11
JP2011035388A (ja) 2011-02-17
TW201907487A (zh) 2019-02-16
TW201611126A (zh) 2016-03-16
JP2018046296A (ja) 2018-03-22
US20170148824A1 (en) 2017-05-25
US11374029B2 (en) 2022-06-28
KR101857405B1 (ko) 2018-05-11
KR102416978B1 (ko) 2022-07-05
US10916566B2 (en) 2021-02-09
US9490277B2 (en) 2016-11-08
US20130049001A1 (en) 2013-02-28
KR101493662B1 (ko) 2015-02-13

Similar Documents

Publication Publication Date Title
JP7511611B2 (ja) 半導体装置
TWI535037B (zh) 半導體裝置和其製造方法