JP4358887B2 - 多様に配置されたメモリ・コンポーネントからメモリ・オペレーションを調整する方法と装置 - Google Patents
多様に配置されたメモリ・コンポーネントからメモリ・オペレーションを調整する方法と装置 Download PDFInfo
- Publication number
- JP4358887B2 JP4358887B2 JP2008027486A JP2008027486A JP4358887B2 JP 4358887 B2 JP4358887 B2 JP 4358887B2 JP 2008027486 A JP2008027486 A JP 2008027486A JP 2008027486 A JP2008027486 A JP 2008027486A JP 4358887 B2 JP4358887 B2 JP 4358887B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- memory
- signal
- clock
- memory controller
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4076—Timing circuits
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
- G06F13/4234—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus
- G06F13/4243—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus with synchronous protocol
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
- G06F1/06—Clock generators producing several clock signals
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
- G06F1/10—Distribution of clock signals, e.g. skew
- G06F1/105—Distribution of clock signals, e.g. skew in which the distribution is at least partially optical
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
- G06F1/12—Synchronisation of different clock signals provided by a plurality of clock generators
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
- G06F13/1684—Details of memory controller using multiple buses
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
- G06F13/1689—Synchronisation and timing concerns
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
- G06F13/1694—Configuration of memory controller to different memory types
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
- G06F13/4086—Bus impedance matching, e.g. termination
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0604—Improving or facilitating administration, e.g. storage management
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0658—Controller construction arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4096—Input/output [I/O] data management or control circuits, e.g. reading or writing circuits, I/O drivers or bit-line switches
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/02—Detection or location of defective auxiliary circuits, e.g. defective refresh counters
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/02—Detection or location of defective auxiliary circuits, e.g. defective refresh counters
- G11C29/022—Detection or location of defective auxiliary circuits, e.g. defective refresh counters in I/O circuitry
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/02—Detection or location of defective auxiliary circuits, e.g. defective refresh counters
- G11C29/023—Detection or location of defective auxiliary circuits, e.g. defective refresh counters in clock generator or timing circuitry
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/02—Detection or location of defective auxiliary circuits, e.g. defective refresh counters
- G11C29/028—Detection or location of defective auxiliary circuits, e.g. defective refresh counters with adaption or trimming of parameters
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/50—Marginal testing, e.g. race, voltage or current testing
- G11C29/50008—Marginal testing, e.g. race, voltage or current testing of impedance
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/50—Marginal testing, e.g. race, voltage or current testing
- G11C29/50012—Marginal testing, e.g. race, voltage or current testing of timing
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/06—Arrangements for interconnecting storage elements electrically, e.g. by wiring
- G11C5/063—Voltage and signal distribution in integrated semi-conductor memory access lines, e.g. word-line, bit-line, cross-over resistance, propagation delay
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1072—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers for memories with random access ports synchronised on clock signal pulse trains, e.g. synchronous memories, self timed memories
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/22—Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/22—Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management
- G11C7/222—Clock generating, synchronizing or distributing circuits within memory device
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/18—Address timing or clocking circuits; Address control signal generation or management, e.g. for row address strobe [RAS] or column address strobe [CAS] signals
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/04—Arrangements for writing information into, or reading information out from, a digital store with means for avoiding disturbances due to temperature effects
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Human Computer Interaction (AREA)
- Databases & Information Systems (AREA)
- Dram (AREA)
- Memory System (AREA)
- Measurement Of Velocity Or Position Using Acoustic Or Ultrasonic Waves (AREA)
- Static Random-Access Memory (AREA)
Description
ケースB0
TD,MAX+tH1,MIN+tCL,MIN+tV,MAX+tM,MAX+tS,MIN≦tCYCLE
または
tD,MAX≦tCH、MIN−tH1,MIN−tV,MAX−tM,MAX−tS,MIN ** 制約S **
ケースD1
tD,MAX+tH1,MIN+tCYCLE+tV,MAX+tS,MIN≦tCYCLE+tCL,MIN
または
tD,MAX≦tCL,MIN−tH1,MIN−tV,MAX−tS,MIN
下記のワースト・ケース・ホールド制約を仮定することができる。
ケースA1
tD,MIN−tS1,MIN+tV,MIN≧tH,MIN
または
tD,MIN≧tH,MIN+tS1,MIN−tV,MIN ** 制約H **
ケースC0
tD,MIN−tS1,MIN+tV,MIN+tM,MIN≧tH,MIN
または
tD,MIN≧tH,MIN+tS1,MIN−tV,MIN−tM,MIN
上で使用されたタイミング・パラメータは、次のように定義される。
tS1 クロック・サンプラのセットアップ時間
tH1 クロック・サンプラのホールド時間
tS データ・レジスタのセットアップ時間
tH データ・レジスタのホールド時間
tV データ・レジスタの有効遅延(クロック−出力)
tM データ・マルチプレクサの伝搬遅延
tCYCLE クロック・サイクル・タイム(RClkC1B、ClkC、ClkCD)
tCH クロック・ハイ時間(RClkC1B、ClkC、ClkCD)
tCL クロック・ロウ時間(RClkC1B、ClkC、ClkCD)
tD ClkCとClkCDの間のオフセット(ClkCDが後)
注意:
tD,NOM〜tCYCLE/4
tCH,NOM〜tCYCLE/2
tCL,NOM〜tCYCLE/2
tD,MAX≦tCH,MIN−tH1,MIN−tV,MAX−tM,MAX−tS,MIN ** 制約S**
tD,MIN≧tH,MIN+tS1,MIN−tV,MIN ** 制約H **
ケースC0
tD,MIN−tS1,MIN≧tV,MAX+tM,MAX+tS,MIN
または
tD,MIN≧tS1,MIN+tV,MAX+tM,MAX+tS,MIN ** 制約S **
ケースA1
tD,MIN−tS1,MIN≧tV,MAX+tS,MIN
または
tD,MIN≧tS1,MIN+tV,MAX+tS,MIN
下記のワースト・ケース・ホールド制約を仮定することができる。
ケースD1
tH,MIN≦tCH,MIN−tD,MAX−tH1,MIN−tV,MIN
または
tD,MAX≦tCH,MIN−tH1,MIN−tV,MIN−tH,MIN
または
tD,MAX≦tCL,MIN−tH1,MIN−tV,MIN−tM,MIN−tH,MIN
ケースB0
tH,MIN≦tCL,MIN−tD,MAX−tH1,MIN−tV,MIN−tM,MIN
または
tD,MAX≦tCL,MIN−tH1,MIN−tV,MIN−tM,MIN−tH,MIN ** 制約H**
上で使用されたタイミング・パラメータの定義は、上の図18の説明にある。
tD,MIN≧tS1,MIN+tV,MAX+tM,MAX+tS,MIN ** 制約S **
tD,MAX≦tCL,MIN−tH1,MIN−tV,MIN−tM,MIN−tH,MIN ** 制約H**
102 メモリ・コントローラ・コンポーネント
103 メモリ・モジュール
104 アドレス・クロック
105 書込みクロック
106 読取クロック導体
107 アドレス・バス
108 データ・バス
109 アドレス・クロック導体
110 書込クロック導体
111 読取クロック導体
112 ランク
113、114、115 スライス
116、117、118 メモリ・コンポーネント
119、120、121、122、123、124、125 終端コンポーネント
Claims (65)
- タイミング信号に対して同期して、第1及び第2の書込コマンドを出力する第1のトランスミッタであって、前記第1の書込コマンドが、前記タイミング信号の第1の遷移との第1の位相関係を維持するとともに、第1のメモリデバイスへの第1データの書込動作を指定するものであり、前記第2の書込コマンドが、前記タイミング信号の第2の遷移との第2の位相関係を維持するとともに、第2のメモリデバイスへの第2データの書込動作を指定するものである、第1のトランスミッタと、
前記タイミング信号が前記第1のメモリデバイスへと伝搬するのに必要な時間と、前記第1データが前記第1のメモリデバイスへと伝搬するのに必要な時間との差に基づく第1のタイミングオフセットを用いて、前記第1のメモリデバイスへの前記第1データの出力を遅らせる、第2のトランスミッタと、
前記タイミング信号が前記第2のメモリデバイスへと伝搬するのに必要な時間と、前記第2データが前記第2のメモリデバイスへと伝搬するのに必要な時間との差に基づく第2のタイミングオフセットを用いて、前記第2のメモリデバイスへの前記第2データの出力を遅らせるための第3のトランスミッタであって、前記タイミング信号が前記第1のメモリデバイスへと伝搬するのに必要な時間は、前記タイミング信号が前記第2のメモリデバイスへと伝搬するのに必要な時間とは異なり、前記第2のタイミングオフセットは前記第1のタイミングオフセットとは異なる、第3のトランスミッタと
を備える、メモリコントローラ。 - 前記第1のタイミングオフセットは、前記第1データを、前記タイミング信号の前記第1の遷移に関して所望の位相関係で前記第1のメモリデバイスに到着させるものであり、前記第2のタイミングオフセットは、前記第2データを、前記タイミング信号の前記第2の遷移に関して所望の位相関係で前記第2のメモリデバイスに到着させるものである、請求項1に記載のメモリコントローラ。
- 前記タイミング信号の前記第1の遷移に関する所望の位相関係は、前記第1データを、前記タイミング信号の前記第1の遷移に関して時間的にオフセットして前記第1のメモリデバイスに到着させるものであり、前記タイミング信号の前記第2の遷移に関する所望の位相関係は、前記第2データを、前記タイミング信号の前記第2の遷移に関して時間的にオフセットして前記第2のメモリデバイスに到着させるものである、請求項2に記載のメモリコントローラ。
- 前記タイミング信号の前記第1の遷移に関する所望の位相関係は、前記第1データを、前記タイミング信号の前記第1の遷移の間に前記第1のメモリデバイスに到着させるものであり、前記タイミング信号の前記第2の遷移に関する所望の位相関係は、前記第2データを、前記タイミング信号の前記第2の遷移の間に前記第2のメモリデバイスに到着させるものである、請求項2に記載のメモリコントローラ。
- 第3のタイミングオフセットを用いて、前記第1のメモリデバイスに第3データを出力する第4のトランスミッタであって、前記第3のタイミングオフセットが、前記タイミング信号が前記第1のメモリデバイスへと伝搬するのに必要な時間と、前記第3データが前記第1のメモリデバイスへと伝搬するのに必要な時間との差に基づいている、第4のトランスミッタと、
第4のタイミングオフセットを用いて、前記第2のメモリデバイスに第4データを出力する第5のトランスミッタであって、前記第4のタイミングオフセットが、前記タイミング信号が前記第2のメモリデバイスへと伝搬するのに必要な時間と、前記第4データが前記第2のメモリデバイスへと伝搬するのに必要な時間との差に基づいている、第5のトランスミッタと
をさらに備える、請求項1に記載のメモリコントローラ。 - 前記第1のトランスミッタが、前記第1の書込コマンド及び前記第2の書込コマンドを出力するための第1のドライバ群を含み、
前記第2のトランスミッタが、前記第1データを出力するための第2のドライバ群を含み、当該第2のドライバ群の各ドライバが、前記第1のタイミングオフセットを用いて前記第1データのビットを出力し、
前記第3のトランスミッタが、前記第2データを出力するための第3のドライバ群を含み、当該第3のドライバ群の各ドライバが、前記第2のタイミングオフセットを用いて前記第2データのビットを出力する、請求項1に記載のメモリコントローラ。 - 前記第1のトランスミッタが、前記第1のメモリデバイスと前記第2のメモリデバイスとに結合された第1セットの外部信号線に、前記第1及び第2の書込コマンドを出力するように構成され、
前記第2のトランスミッタが、前記第1のメモリデバイスに排他的に結合された第2セットの外部信号線に、前記第1データを出力するように構成され、
前記第3のトランスミッタが、前記第2のメモリデバイスに排他的に結合された第3セットの外部信号線に、前記第2データを出力するように構成される、請求項1に記載のメモリコントローラ。 - 前記第1のトランスミッタが、
前記第1データの書込動作のための前記第1のメモリデバイスのメモリアレイ内の位置を特定する第1のアドレス情報と、
前記第2データの書込動作のための前記第2のメモリデバイスのメモリアレイ内の位置を特定する第2のアドレス情報とを出力する、請求項7に記載のメモリコントローラ。 - 前記第2のトランスミッタが、
前記第1のタイミングオフセットを用いて前記第1データの第1ビットを出力するための第1のドライバと、
第3のタイミングオフセットを用いて前記第1データの第2ビットを出力するための第2のドライバと、を含み、
前記第3のトランスミッタが、
前記第2のタイミングオフセットを用いて前記第2データの第1ビットを出力するための第3のドライバと、
第4のタイミングオフセットを用いて前記第2データの第2ビットを出力するための第4のドライバと、を含む、請求項1に記載のメモリコントローラ。 - 前記タイミング信号が前記第1のメモリデバイスへと伝搬するのに必要な時間と、前記第1データが前記第1のメモリデバイスへと伝搬するのに必要な時間との差が、少なくとも部分的には、トレース長及び伝搬速度の要因に依存する、請求項1に記載のメモリコントローラ。
- 第1の読取コマンドに応答して前記第1のメモリデバイスによって出力される第3データをサンプリングするための第1のレシーバであって、前記第1の読取コマンドが前記第1のトランスミッタから前記第1のメモリデバイスへと伝搬するのに要する時間に基づく第3のタイミングオフセットを用いて、前記第3データをサンプリングするための第1のレシーバと、
第2の読取コマンドに応答して前記第2のメモリデバイスによって出力される第4データをサンプリングするための第2のレシーバであって、前記第2の読取コマンドが第1のトランスミッタから前記第2のメモリデバイスへと伝搬するのに要する時間に基づく第4のタイミングオフセットを用いて、前記第4データをサンプリングするための第2のレシーバと
をさらに備える、請求項1に記載のメモリコントローラ。 - 前記第1のレシーバに結合された第1の終端と、前記第2のレシーバに結合された第2の終端とをさらに備える、請求項11に記載のメモリコントローラ。
- 前記第1のレシーバが、前記第3データが前記第1のレシーバに向かって伝搬する際に、前記第3データに沿って移動するタイミング信号を用いて、前記第1のメモリデバイスに排他的に結合されている第1セットの外部信号線から前記第3データをサンプリングし、
前記第2のレシーバが、前記第4データが前記第2のレシーバに向かって伝搬する際に、前記第4データに沿って移動するタイミング信号を用いて、前記第2のメモリデバイスに排他的に結合されている第2セットの外部信号線から前記第4データをサンプリングする、請求項12に記載のメモリコントローラ。 - 前記第3データが前記第1のレシーバに向かって伝搬するとき、前記第3データに沿って移動する前記タイミング信号が非周期的でありかつアサートされ、
前記第4データが前記第2のレシーバに向かって伝搬するとき、前記第4データに沿って移動する前記タイミング信号が非周期的でありかつアサートされる、請求項13に記載のメモリコントローラ。 - 所定の位相量だけ時間間隔があいているクロック信号を生成するクロック生成回路と、
前記第1のタイミングオフセットに基づいて前記クロック信号の第1のクロック信号を選択するマルチプレクサであって、当該第1のクロック信号が前記第1データのビットを送信するために使用される、マルチプレクサと
をさらに備える、請求項1に記載のメモリコントローラ。 - 前記クロック生成回路が、
基準クロック信号とフィードバッククロック信号とを比較するための位相比較器と、
前記基準クロック信号と前記フィードバッククロック信号との比較に基づいて、前記クロック信号と前記フィードバッククロック信号とを生成する電圧制御発振器と
を備える、請求項15に記載のメモリコントローラ。 - 前記クロック信号の第1のクロック信号の周波数が、前記基準クロック信号の周波数に関して逓倍される、請求項16に記載のメモリコントローラ。
- 前記第1のタイミングオフセットが第1の制御値で表され、前記第2のタイミングオフセットが第2の制御値で表される、請求項1に記載のメモリコントローラ。
- 前記第1の制御値及び前記第2の制御値が、較正シーケンスを用いて生成される、請求項18に記載のメモリコントローラ。
- 前記タイミング信号はクロック信号であり、前記クロック信号を受信し、かつ前記第1及び第2の書込コマンドを出力するために使用される信号を生成するためのフェーズ・ロック・ループ回路をさらに備える、請求項1に記載のメモリコントローラ。
- 前記第1の書込コマンドの連続する2ビットが、前記第1及び第2の書込コマンドを出力するために使用される前記信号の第1のクロックサイクルの間に出力される、請求項20に記載のメモリコントローラ。
- 前記第1データの連続する8ビットが、前記タイミング信号の1サイクルの間に出力される、請求項1に記載のメモリコントローラ。
- 前記タイミング信号はクロック信号であり、前記クロック信号を受信し、かつ前記第1データの前記8ビットを出力するために使用される信号を生成するためのフェーズ・ロック・ループ回路をさらに備える、請求項22に記載のメモリコントローラ。
- 前記フェーズ・ロック・ループ回路が、前記クロック信号の周波数を逓倍した周波数で前記第1データの前記8ビットを出力するために使用される前記信号を生成する周波数分周器を含む、請求項23に記載のメモリコントローラ。
- 前記タイミング信号はクロック信号であり、
前記クロック信号を受信し、かつ前記第1の書込コマンドの少なくとも2ビットが、前記クロック信号のクロックサイクルの間に、前記第1のトランスミッタのドライバから出力されるように、前記第1の書込コマンドを出力するために使用される信号を生成する、第1のロックループ回路と、
前記クロック信号を受信し、かつ前記第1データの少なくとも2ビットが、前記クロック信号のクロックサイクルの間に、前記第2のトランスミッタのドライバから出力されるように、前記第1データを出力するために使用される信号を生成する、第2のロックループ回路と
をさらに備える、請求項1に記載のメモリコントローラ。 - タイミング信号の第1の遷移に対して同期して第1の制御情報を、及び前記タイミング信号の第2の遷移に対して同期して第2の制御情報を出力するための第1のトランスミッタであって、前記第1の制御情報が、第1のメモリデバイスへの第1の書込動作を示して、前記第1のメモリデバイスが、前記第1の制御情報に応答して第1データをサンプリングし、前記第2の制御情報が、第2のメモリデバイスへの第2の書込動作を示して、前記第2のメモリデバイスが、前記第2の制御情報に応答して第2データをサンプリングする、第1のトランスミッタと、
前記第1の制御情報が前記第1のトランスミッタから前記第1のメモリデバイスへと伝搬するのに要する第1の時間に基づく第1のタイミングオフセットを用いて、前記第1データを出力する第2のトランスミッタと、
前記第2の制御情報が前記第1のトランスミッタから前記第2のメモリデバイスへと伝搬するのに要する第2の時間に基づく第2のタイミングオフセットを用いて、前記第2データを出力する第3のトランスミッタであって、前記第2の時間が前記第1の時間よりも長い、第3のトランスミッタと
を備える、メモリコントローラ。 - 前記第1のトランスミッタが、前記第1の制御情報及び前記第2の制御情報を出力するための第1のドライバ群を含み、
前記第2のトランスミッタが、前記第1データを出力するための第2のドライバ群を含み、当該第2のドライバ群の各ドライバが、前記第1のタイミングオフセットを用いて前記第1データのビットを出力し、
前記第3のトランスミッタが、前記第2データを出力するための第3のドライバ群を含み、当該第3のドライバ群の各ドライバが、前記第2のタイミングオフセットを用いて前記第2データのビットを出力する、請求項26に記載のメモリコントローラ。 - 前記第1のトランスミッタが、前記第1のメモリデバイスと前記第2のメモリデバイスとに結合された第1セットの外部信号線に、前記第1の制御情報及び前記第2の制御情報を出力するように構成され、
前記第2のトランスミッタが、前記第1のメモリデバイスに排他的に結合された第2セットの外部信号線に、前記第1データを出力するように構成され、
前記第3のトランスミッタが、前記第2のメモリデバイスに排他的に結合された第2セットの外部信号線に、前記第2データを出力するように構成されている、請求項27に記載のメモリコントローラ。 - 前記第1のトランスミッタが、
前記第1データの前記第1の書込動作のための前記第1のメモリデバイスのメモリアレイ内の位置を特定する第1のアドレス情報と、
前記第2データの前記第2の書込動作のための前記第2のメモリデバイスのメモリアレイ内の位置を特定する第2のアドレス情報とを出力する、請求項28に記載のメモリコントローラ。 - 前記第2のトランスミッタが、
前記第1のタイミングオフセットを用いて前記第1データの第1ビットを出力するための第1のドライバと、
第3のタイミングオフセットを用いて前記第1データの第2ビットを出力するための第2のドライバとを含み、
前記第3のトランスミッタが、
前記第2のタイミングオフセットを用いて前記第2データの第1ビットを出力するための第3のドライバと、
第4のタイミングオフセットを用いて前記第2データの第2ビットを出力するための第4のドライバとを含む、請求項26に記載のメモリコントローラ。 - 第1の読取コマンドに応答して前記第1のメモリデバイスによって出力される第3データをサンプリングするための第1のレシーバであって、前記第1の読取コマンドが前記第1のトランスミッタから前記第1のメモリデバイスへと伝搬するのに要する時間に基づく第3のタイミングオフセットを用いて、前記第3データをサンプリングする第1のレシーバと、
第2の読取コマンドに応答して前記第2のメモリデバイスによって出力される第4データをサンプリングするための第2のレシーバであって、前記第2の読取コマンドが前記第1のトランスミッタから前記第2のメモリデバイスへと伝搬するのに要する時間に基づく第4のタイミングオフセットを用いて、前記第4データをサンプリングするための第2のレシーバと
をさらに備える、請求項26に記載のメモリコントローラ。 - 前記第1のレシーバに結合された第1の終端と、前記第2のレシーバに結合された第2の終端とをさらに備える、請求項31に記載のメモリコントローラ。
- 前記第1のレシーバが、前記第3データが前記第1のレシーバに向かって伝搬する際に、前記第3データに沿って移動するタイミング信号を用いて、前記第1のメモリデバイスに排他的に結合されている第1セットの外部信号線から前記第3データをサンプリングし、
前記第2のレシーバが、前記第4データが前記第2のレシーバに向かって伝搬する際に、前記第4データに沿って移動するタイミング信号を用いて、前記第2のメモリデバイスに排他的に結合されている第2セットの外部信号線から前記第4データをサンプリングする、請求項31に記載のメモリコントローラ。 - 所定の位相量だけ時間間隔があいているクロック信号を生成するクロック生成回路と、
前記第1のタイミングオフセットに基づいて前記クロック信号の第1のクロック信号を選択するマルチプレクサであって、当該第1のクロック信号が前記第1データのビットを送信するために使用される、マルチプレクサと
をさらに備える、請求項26に記載のメモリコントローラ。 - 前記クロック生成回路が、
基準クロック信号とフィードバッククロック信号とを比較するための位相比較器と、
前記基準クロック信号と前記フィードバッククロック信号との比較に基づいて、前記クロック信号と前記フィードバッククロック信号とを生成する電圧制御発振器と
を備える、請求項34に記載のメモリコントローラ。 - 前記第1のクロック信号の周波数が、前記基準クロック信号の周波数に関して逓倍される、請求項35に記載のメモリコントローラ。
- 前記第1のタイミングオフセットが第1の制御値で表され、前記第2のタイミングオフセットが第2の制御値で表される、請求項26に記載のメモリコントローラ。
- 前記第1の制御値及び前記第2の制御値が、較正シーケンスを用いて生成される、請求項37に記載のメモリコントローラ。
- 前記タイミング信号を生成するためのフェーズ・ロック・ループ回路をさらに含む、請求項26に記載のメモリコントローラ。
- 前記第1の制御情報の連続する2ビットが、前記タイミング信号の第1のサイクルの間に出力される、請求項39に記載のメモリコントローラ。
- 前記第1データを出力するために使用されるクロック信号を生成するためのフェーズ・ロック・ループ回路をさらに含む、請求項26に記載のメモリコントローラ。
- 前記第1データの連続する8ビットが前記クロック信号のクロック周期の間に出力される、請求項41に記載のメモリコントローラ。
- 前記フェーズ・ロック・ループ回路が、前記クロック信号の周波数を逓倍した周波数で前記第1データの連続する8ビットを出力するために使用される前記クロック信号を生成する周波数分周器を含む、請求項42に記載のメモリコントローラ。
- 第1のクロック信号を受信し、かつ前記第1の制御情報の少なくとも2ビットが、前記第1のクロック信号のクロックサイクルの間に、前記第1のトランスミッタのドライバから出力されるように、前記第1の制御情報を出力するために使用される信号を生成する、第1のロックループ回路と、
第2のクロック信号を受信し、かつ前記第1データの少なくとも2ビットが、前記第2のクロック信号のクロックサイクルの間に、前記第2のトランスミッタのドライバから出力されるように、前記第1データを出力するために使用される信号を生成する、第2のロックループ回路と
をさらに備える、請求項26に記載のメモリコントローラ。 - メモリコントローラであって、
第1のタイミングオフセットを用いて、書込コマンドに応答して、メモリデバイスの第1のピンでサンプリングされる第1データビットを出力する第1の出力ドライバであって、前記第1のタイミングオフセットは、前記書込コマンドが前記メモリコントローラから前記メモリデバイスへと伝搬するのに要する時間から、前記第1データビットが前記メモリコントローラから前記メモリデバイスの前記第1のピンへと伝搬するのに要する第1の時間を引いた時間に基づいて、前記第1データビットを、前記メモリデバイスの前記第1のピンに到達させるものである、第1の出力ドライバと、
第2のタイミングオフセットを用いて、前記書込コマンドに応答して、前記メモリデバイスの第2のピンでサンプリングされる第2データビットを出力する第2の出力ドライバであって、前記第2のタイミングオフセットは、前記書込コマンドが前記メモリコントローラから前記メモリデバイスへと伝搬するのに要する時間から、前記第2データビットが前記メモリコントローラから前記メモリデバイスの前記第2のピンへと伝搬するのに要する第2の時間を引いた時間に基づいて、前記第2データビットを、前記メモリデバイスの前記第2のピンに到達させるものであり、前記第2の時間は前記第1の時間とは異なる、第2の出力ドライバと
を備える、メモリコントローラ。 - 前記メモリデバイスに結合された第1セットの外部信号線に前記書込コマンドを出力するための第1のドライバ群を有する、第1のトランスミッタをさらに備える、請求項45に記載のメモリコントローラ。
- 前記第1の出力ドライバは、前記メモリデバイスに排他的に結合された第1の外部信号線に、前記第1データビットを出力するように構成され、
前記第2の出力ドライバは、前記メモリデバイスに排他的に結合された第2の外部信号線に、前記第2データビットを出力するように構成されている、請求項46に記載のメモリコントローラ。 - 前記第1のトランスミッタが、前記書込コマンドに応答して、前記第1データビット及び第2データビットの書込動作のための、前記メモリデバイスのメモリアレイ内の位置を特定するアドレス情報を出力する、請求項47に記載のメモリコントローラ。
- 前記書込コマンドの情報ビットに対応するビット時間が、前記書込コマンドの前記情報ビットが前記第1セットの外部信号線の信号線の長さを伝搬するのに要する時間よりも短い、請求項46に記載のメモリコントローラ。
- 前記メモリデバイスがメモリモジュールに含まれ、前記第1セットの外部信号線が、少なくとも部分的に、前記メモリモジュール上に経由される、請求項46に記載のメモリコントローラ。
- 前記メモリモジュールが、前記第1セットの外部信号線に結合された複数の終端要素を含む、請求項50に記載のメモリコントローラ。
- タイミング信号が、前記第1セットの外部信号線の隣に経由されたタイミング信号線に沿って伝搬して、前記書込コマンドが、前記タイミング信号の第1の遷移に沿って伝搬する、請求項46に記載のメモリコントローラ。
- 前記書込コマンドを含む情報が前記第1セットの外部信号線上に存在する場合にのみ、前記タイミング信号が非周期的でありかつアサートされる、請求項52に記載のメモリコントローラ。
- 第3のタイミングオフセットを用いて、前記書込コマンドに応答して、前記メモリデバイスの第3のピンでサンプリングされる第3データビットを出力する第3の出力ドライバであって、前記第3のタイミングオフセットは、前記書込コマンドが前記メモリコントローラから前記メモリデバイスへと伝搬するのに要する時間から、前記第3データビットが前記メモリコントローラから前記メモリデバイスの前記第3のピンへと伝搬するのに要する時間を引いた時間に基づいて、前記第3データビットを、前記メモリデバイスの前記第3のピンに到達させるものである、第3の出力ドライバと、
第4のタイミングオフセットを用いて、前記書込コマンドに応答して、前記メモリデバイスの第4のピンでサンプリングされる第4データビットを出力する第4の出力ドライバであって、前記第4のタイミングオフセットは、前記書込コマンドが前記メモリコントローラから前記メモリデバイスへと伝搬するのに要する時間から、前記第4データビットが前記メモリコントローラから前記メモリデバイスの前記第4のピンへと伝搬するのに要する時間を引いた時間に基づいて、前記第4データビットを、前記メモリデバイスの前記第4のピンに到達させるものである、第4の出力ドライバと
をさらに備える、請求項45に記載のメモリコントローラ。 - 所定の位相量だけ時間間隔があいているクロック信号を生成するクロック生成回路と、
前記第1のタイミングオフセットに基づいて前記クロック信号の第1のクロック信号を選択するマルチプレクサであって、当該第1のクロック信号が前記第1データのビットを出力するために使用される、マルチプレクサと
をさらに備える、請求項45に記載のメモリコントローラ。 - 前記クロック生成回路が、
基準クロック信号とフィードバッククロック信号とを比較するための位相比較器と、
前記基準クロック信号と前記フィードバッククロック信号との比較に基づいて、前記クロック信号と前記フィードバッククロック信号とを生成する電圧制御発振器と
を含む、請求項55に記載のメモリコントローラ。 - 前記第1のクロック信号の周波数が、前記基準クロック信号の周波数に関して逓倍される、請求項56に記載のメモリコントローラ。
- 前記第1のタイミングオフセットが第1の制御値で表され、前記第2のタイミングオフセットが第2の制御値で表される、請求項45に記載のメモリコントローラ。
- 前記第1の制御値及び前記第2の制御値が、較正シーケンスを用いて生成される、請求項58に記載のメモリコントローラ。
- 前記書込コマンドを出力するために使用されるクロック信号を生成するためのフェーズ・ロック・ループ回路をさらに備える、請求項45に記載のメモリコントローラ。
- 前記書込コマンドの連続する2ビットが、前記クロック信号の第1クロックサイクルの間に出力される、請求項60に記載のメモリコントローラ。
- 前記第1データビットを出力するために使用されるクロック信号を生成するためのフェーズ・ロック・ループ回路をさらに備える、請求項45に記載のメモリコントローラ。
- 前記第1データビットが、前記クロック信号のクロック周期の間に出力される連続する8データビットのうちの1つである、請求項62に記載のメモリコントローラ。
- 前記フェーズ・ロック・ループ回路が、前記クロック信号の周波数を逓倍した周波数で前記8データビットを出力するために使用されるデータクロック信号を生成する周波数分周器を含む、請求項63に記載のメモリコントローラ。
- 第1のクロック信号を受信し、かつ前記書込コマンドの少なくとも2ビットが、前記第1のクロック信号のクロックサイクルの間に、前記メモリコントローラのドライバから出力されるように、前記書込コマンドを出力するために使用される信号を生成する、第1のロックループ回路と、
第2のクロック信号を受信し、かつ前記第1データビットが、前記第2のクロック信号のクロックサイクルの間に、前記第1の出力ドライバから出力される少なくとも2データビットのうちの1つであるように、前記第1データビットを出力するために使用される信号を生成する、第2のロックループ回路と
をさらに備える、請求項45に記載のメモリコントローラ。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/841,911 US6675272B2 (en) | 2001-04-24 | 2001-04-24 | Method and apparatus for coordinating memory operations among diversely-located memory components |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2002122447A Division JP4255242B2 (ja) | 2001-04-24 | 2002-04-24 | 多様に配置されたメモリ・コンポーネントからメモリ・オペレーションを調整する方法と装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009162534A Division JP5112391B2 (ja) | 2001-04-24 | 2009-07-09 | 多様に配置されたメモリ・コンポーネントからメモリ・オペレーションを調整するメモリコントローラ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008123552A JP2008123552A (ja) | 2008-05-29 |
JP4358887B2 true JP4358887B2 (ja) | 2009-11-04 |
Family
ID=25286018
Family Applications (6)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2002122447A Expired - Fee Related JP4255242B2 (ja) | 2001-04-24 | 2002-04-24 | 多様に配置されたメモリ・コンポーネントからメモリ・オペレーションを調整する方法と装置 |
JP2008027488A Expired - Fee Related JP4489817B2 (ja) | 2001-04-24 | 2008-02-07 | 多様に配置されたメモリ・コンポーネントからメモリ・オペレーションを調整する方法と装置 |
JP2008027486A Expired - Lifetime JP4358887B2 (ja) | 2001-04-24 | 2008-02-07 | 多様に配置されたメモリ・コンポーネントからメモリ・オペレーションを調整する方法と装置 |
JP2009162534A Expired - Fee Related JP5112391B2 (ja) | 2001-04-24 | 2009-07-09 | 多様に配置されたメモリ・コンポーネントからメモリ・オペレーションを調整するメモリコントローラ |
JP2010030473A Expired - Lifetime JP5014446B2 (ja) | 2001-04-24 | 2010-02-15 | 多様に配置されたメモリ・コンポーネントからメモリ・オペレーションを調整する方法と装置 |
JP2012203456A Expired - Fee Related JP5220221B2 (ja) | 2001-04-24 | 2012-09-14 | 多様に配置されたメモリ・コンポーネントからメモリ・オペレーションを調整する方法と装置 |
Family Applications Before (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2002122447A Expired - Fee Related JP4255242B2 (ja) | 2001-04-24 | 2002-04-24 | 多様に配置されたメモリ・コンポーネントからメモリ・オペレーションを調整する方法と装置 |
JP2008027488A Expired - Fee Related JP4489817B2 (ja) | 2001-04-24 | 2008-02-07 | 多様に配置されたメモリ・コンポーネントからメモリ・オペレーションを調整する方法と装置 |
Family Applications After (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009162534A Expired - Fee Related JP5112391B2 (ja) | 2001-04-24 | 2009-07-09 | 多様に配置されたメモリ・コンポーネントからメモリ・オペレーションを調整するメモリコントローラ |
JP2010030473A Expired - Lifetime JP5014446B2 (ja) | 2001-04-24 | 2010-02-15 | 多様に配置されたメモリ・コンポーネントからメモリ・オペレーションを調整する方法と装置 |
JP2012203456A Expired - Fee Related JP5220221B2 (ja) | 2001-04-24 | 2012-09-14 | 多様に配置されたメモリ・コンポーネントからメモリ・オペレーションを調整する方法と装置 |
Country Status (4)
Country | Link |
---|---|
US (23) | US6675272B2 (ja) |
EP (8) | EP3693866B1 (ja) |
JP (6) | JP4255242B2 (ja) |
DE (4) | DE60235050D1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8530379B2 (en) | 2009-09-14 | 2013-09-10 | Ricoh Company, Ltd. | Thermosensitive recording material and production method thereof |
Families Citing this family (196)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6401167B1 (en) * | 1997-10-10 | 2002-06-04 | Rambus Incorporated | High performance cost optimized memory |
US7024257B2 (en) * | 2001-02-09 | 2006-04-04 | Motion Engineering, Inc. | System for motion control, method of using the system for motion control, and computer-readable instructions for use with the system for motion control |
US6675272B2 (en) * | 2001-04-24 | 2004-01-06 | Rambus Inc. | Method and apparatus for coordinating memory operations among diversely-located memory components |
DE60220863T2 (de) * | 2001-04-24 | 2008-03-13 | Rambus Inc., Los Altos | Verfahren und Gerät zum Koordinieren von Speicheroperationen zwischen unterschiedlich angeordneten Speicherkomponenten |
US8391039B2 (en) | 2001-04-24 | 2013-03-05 | Rambus Inc. | Memory module with termination component |
US7076595B1 (en) * | 2001-05-18 | 2006-07-11 | Xilinx, Inc. | Programmable logic device including programmable interface core and central processing unit |
DE10141376A1 (de) * | 2001-08-23 | 2003-03-13 | Boehringer Ingelheim Pharma | Verfahren zur Herstellung von Inhalationspulvern |
WO2003036445A1 (en) * | 2001-10-22 | 2003-05-01 | Rambus Inc. | Timing calibration apparatus and method for a memory device signaling system |
US6950910B2 (en) * | 2001-11-08 | 2005-09-27 | Freescale Semiconductor, Inc. | Mobile wireless communication device architectures and methods therefor |
TW550563B (en) * | 2002-02-01 | 2003-09-01 | Silicon Integrated Sys Corp | Memory data receiver and method |
US6934922B1 (en) * | 2002-02-27 | 2005-08-23 | Xilinx, Inc. | Timing performance analysis |
US7231306B1 (en) * | 2002-04-30 | 2007-06-12 | Rambus Inc. | Method and apparatus for calibrating static timing offsets across multiple outputs |
US8861667B1 (en) | 2002-07-12 | 2014-10-14 | Rambus Inc. | Clock data recovery circuit with equalizer clock calibration |
US7292629B2 (en) | 2002-07-12 | 2007-11-06 | Rambus Inc. | Selectable-tap equalizer |
US6807125B2 (en) * | 2002-08-22 | 2004-10-19 | International Business Machines Corporation | Circuit and method for reading data transfers that are sent with a source synchronous clock signal |
US7203262B2 (en) * | 2003-05-13 | 2007-04-10 | M/A-Com, Inc. | Methods and apparatus for signal modification in a fractional-N phase locked loop system |
US7234099B2 (en) * | 2003-04-14 | 2007-06-19 | International Business Machines Corporation | High reliability memory module with a fault tolerant address and command bus |
KR100522433B1 (ko) * | 2003-04-29 | 2005-10-20 | 주식회사 하이닉스반도체 | 도메인 크로싱 회로 |
CN100444141C (zh) * | 2003-05-13 | 2008-12-17 | 先进微装置公司 | 通过串行内存互连以将主机连接至内存模块的系统与方法 |
US6999887B2 (en) * | 2003-08-06 | 2006-02-14 | Infineon Technologies Ag | Memory cell signal window testing apparatus |
JP2005078592A (ja) * | 2003-09-03 | 2005-03-24 | Brother Ind Ltd | メモリ制御装置及び画像形成装置 |
US6924660B2 (en) | 2003-09-08 | 2005-08-02 | Rambus Inc. | Calibration methods and circuits for optimized on-die termination |
US7330993B2 (en) * | 2003-09-29 | 2008-02-12 | Intel Corporation | Slew rate control mechanism |
US6980020B2 (en) * | 2003-12-19 | 2005-12-27 | Rambus Inc. | Calibration methods and circuits for optimized on-die termination |
KR100558557B1 (ko) * | 2004-01-20 | 2006-03-10 | 삼성전자주식회사 | 반도체 메모리 장치에서의 데이터 샘플링 방법 및 그에따른 데이터 샘플링 회로 |
US7222224B2 (en) * | 2004-05-21 | 2007-05-22 | Rambus Inc. | System and method for improving performance in computer memory systems supporting multiple memory access latencies |
US8270501B2 (en) | 2004-08-18 | 2012-09-18 | Rambus Inc. | Clocking architectures in high-speed signaling systems |
US7171321B2 (en) | 2004-08-20 | 2007-01-30 | Rambus Inc. | Individual data line strobe-offset control in memory systems |
US7188208B2 (en) * | 2004-09-07 | 2007-03-06 | Intel Corporation | Side-by-side inverted memory address and command buses |
US7301831B2 (en) * | 2004-09-15 | 2007-11-27 | Rambus Inc. | Memory systems with variable delays for write data signals |
US7196567B2 (en) * | 2004-12-20 | 2007-03-27 | Rambus Inc. | Systems and methods for controlling termination resistance values for a plurality of communication channels |
US7543172B2 (en) | 2004-12-21 | 2009-06-02 | Rambus Inc. | Strobe masking in a signaling system having multiple clock domains |
US7688672B2 (en) * | 2005-03-14 | 2010-03-30 | Rambus Inc. | Self-timed interface for strobe-based systems |
KR100630742B1 (ko) * | 2005-03-17 | 2006-10-02 | 삼성전자주식회사 | Dqs도메인에서 클록 도메인으로의 변환을 위한 데이터샘플링 방법 및 이를 이용한 동기식 반도체 메모리 장치의데이터 입력 회로 |
US7401245B2 (en) * | 2005-04-29 | 2008-07-15 | Hewlett-Packard Development Company, L.P. | Count calibration for synchronous data transfer between clock domains |
US7477712B2 (en) * | 2005-04-29 | 2009-01-13 | Hewlett-Packard Development Company, L.P. | Adaptable data path for synchronous data transfer between clock domains |
US7558317B2 (en) * | 2005-04-29 | 2009-07-07 | Hewlett-Packard Development Company, L.P. | Edge calibration for synchronous data transfer between clock domains |
US7332950B2 (en) * | 2005-06-14 | 2008-02-19 | Micron Technology, Inc. | DLL measure initialization circuit for high frequency operation |
US7593430B2 (en) * | 2005-07-28 | 2009-09-22 | Alcatel-Lucent Usa Inc. | Method and apparatus for generating virtual clock signals |
US7519778B2 (en) * | 2005-08-10 | 2009-04-14 | Faraday Technology Corp. | System and method for cache coherence |
US7366966B2 (en) * | 2005-10-11 | 2008-04-29 | Micron Technology, Inc. | System and method for varying test signal durations and assert times for testing memory devices |
US7174474B1 (en) * | 2005-10-12 | 2007-02-06 | Avago Technologies Ecbu Ip (Singapore) Pte. Ltd. | Distributed autonomous control system for multi-axis motion control |
US7321524B2 (en) | 2005-10-17 | 2008-01-22 | Rambus Inc. | Memory controller with staggered request signal output |
DE102005051792A1 (de) * | 2005-10-28 | 2007-05-03 | Infineon Technologies Ag | Verfahren zur Datenübertragung in einer Speichervorrichtung, Vorrichtung zur Kopplung eines Speichermoduls mit einer Speichersteuerung und entsprechendes Speichermodul |
US7269093B2 (en) * | 2005-10-31 | 2007-09-11 | Infineon Technologies Ag | Generating a sampling clock signal in a communication block of a memory device |
US7610417B2 (en) * | 2005-11-30 | 2009-10-27 | Rambus Inc. | Data-width translator coupled between variable-width and fixed-width data ports and supporting multiple data-width configurations |
US7863946B2 (en) * | 2005-12-01 | 2011-01-04 | Ricoh Company, Ltd. | Electric signal outputting apparatus with a switching part, an impedance matching part, and an auxiliary switching part |
US20070132485A1 (en) * | 2005-12-09 | 2007-06-14 | Elad Alon | Four-wire signaling system |
US7650526B2 (en) * | 2005-12-09 | 2010-01-19 | Rambus Inc. | Transmitter with skew reduction |
US7439760B2 (en) | 2005-12-19 | 2008-10-21 | Rambus Inc. | Configurable on-die termination |
US20070189049A1 (en) * | 2006-02-16 | 2007-08-16 | Srdjan Djordjevic | Semiconductor memory module |
US8121237B2 (en) * | 2006-03-16 | 2012-02-21 | Rambus Inc. | Signaling system with adaptive timing calibration |
US7486104B2 (en) * | 2006-06-02 | 2009-02-03 | Rambus Inc. | Integrated circuit with graduated on-die termination |
US7886122B2 (en) * | 2006-08-22 | 2011-02-08 | Qimonda North America Corp. | Method and circuit for transmitting a memory clock signal |
US7587571B2 (en) * | 2006-11-29 | 2009-09-08 | Qimonda Ag | Evaluation unit in an integrated circuit |
WO2008079911A1 (en) | 2006-12-21 | 2008-07-03 | Rambus Inc. | Dynamic on-die termination of address and command signals |
US7388795B1 (en) * | 2006-12-28 | 2008-06-17 | Intel Corporation | Modular memory controller clocking architecture |
US7836324B2 (en) | 2007-02-09 | 2010-11-16 | Apple Inc. | Oversampling-based scheme for synchronous interface communication |
US8874831B2 (en) | 2007-06-01 | 2014-10-28 | Netlist, Inc. | Flash-DRAM hybrid memory module |
KR100902104B1 (ko) * | 2007-06-08 | 2009-06-09 | 주식회사 하이닉스반도체 | 반도체 메모리장치 |
US8068357B2 (en) * | 2007-09-05 | 2011-11-29 | Rambus Inc. | Memory controller with multi-modal reference pad |
JP4382842B2 (ja) | 2007-09-18 | 2009-12-16 | 富士通株式会社 | メモリ制御回路,遅延時間制御装置,遅延時間制御方法および遅延時間制御プログラム |
KR20090045773A (ko) * | 2007-11-02 | 2009-05-08 | 주식회사 하이닉스반도체 | 고속으로 동작하는 반도체 장치의 지연 고정 회로 |
KR101532529B1 (ko) | 2007-12-21 | 2015-06-29 | 램버스 인코포레이티드 | 메모리 시스템 내 기록 타이밍을 교정하기 위한 방법 및 장치 |
KR100910852B1 (ko) * | 2007-12-26 | 2009-08-06 | 주식회사 하이닉스반도체 | 반도체 메모리 소자 |
US7804735B2 (en) * | 2008-02-29 | 2010-09-28 | Qualcomm Incorporated | Dual channel memory architecture having a reduced interface pin requirements using a double data rate scheme for the address/control signals |
US8516185B2 (en) * | 2009-07-16 | 2013-08-20 | Netlist, Inc. | System and method utilizing distributed byte-wise buffers on a memory module |
WO2010016817A1 (en) * | 2008-08-08 | 2010-02-11 | Hewlett-Packard Development Company, L.P. | Independently controllable and reconfigurable virtual memory devices in memory modules that are pin-compatible with standard memory modules |
US7886103B2 (en) * | 2008-09-08 | 2011-02-08 | Cisco Technology, Inc. | Input-output module, processing platform and method for extending a memory interface for input-output operations |
US8095747B2 (en) * | 2008-09-26 | 2012-01-10 | Cypress Semiconductor Corporation | Memory system and method |
US8856434B2 (en) * | 2008-09-26 | 2014-10-07 | Cypress Semiconductor Corporation | Memory system and method |
US8806258B2 (en) * | 2008-09-30 | 2014-08-12 | Intel Corporation | Platform communication protocol |
US7957216B2 (en) * | 2008-09-30 | 2011-06-07 | Intel Corporation | Common memory device for variable device width and scalable pre-fetch and page size |
KR100991383B1 (ko) * | 2008-12-26 | 2010-11-02 | 주식회사 하이닉스반도체 | 반도체 장치의 출력 드라이버 |
EP2384474B1 (en) * | 2008-12-31 | 2015-08-12 | Rambus Inc. | Active calibration for high-speed memory devices |
KR101614569B1 (ko) * | 2009-01-13 | 2016-04-21 | 램버스 인코포레이티드 | 메모리 요청과 데이터 전송 간 타이밍 교정을 포함하는 프로토콜 |
US9520986B2 (en) * | 2009-03-30 | 2016-12-13 | Coriant Operations, Inc. | Method and appartus for exchanging data between devices operating at different clock rates |
US9128632B2 (en) * | 2009-07-16 | 2015-09-08 | Netlist, Inc. | Memory module with distributed data buffers and method of operation |
US9153309B2 (en) | 2010-02-07 | 2015-10-06 | Zeno Semiconductor Inc. | Semiconductor memory device having electrically floating body transistor, semiconductor memory device having both volatile and non-volatile functionality and method or operating |
WO2011106055A1 (en) | 2010-02-23 | 2011-09-01 | Rambus Inc. | Coordinating memory operations using memory-device generated reference signals |
US8307235B2 (en) | 2010-05-05 | 2012-11-06 | National Instruments Corporation | Cross controller clock synchronization |
US9288082B1 (en) | 2010-05-20 | 2016-03-15 | Kandou Labs, S.A. | Circuits for efficient detection of vector signaling codes for chip-to-chip communication using sums of differences |
US9077386B1 (en) | 2010-05-20 | 2015-07-07 | Kandou Labs, S.A. | Methods and systems for selection of unions of vector signaling codes for power and pin efficient chip-to-chip communication |
US9251873B1 (en) | 2010-05-20 | 2016-02-02 | Kandou Labs, S.A. | Methods and systems for pin-efficient memory controller interface using vector signaling codes for chip-to-chip communications |
US9985634B2 (en) | 2010-05-20 | 2018-05-29 | Kandou Labs, S.A. | Data-driven voltage regulator |
US9246713B2 (en) | 2010-05-20 | 2016-01-26 | Kandou Labs, S.A. | Vector signaling with reduced receiver complexity |
US8495327B2 (en) | 2010-06-04 | 2013-07-23 | Nvidia Corporation | Memory device synchronization |
WO2011159465A2 (en) | 2010-06-17 | 2011-12-22 | Rambus Inc. | Balanced on-die termination |
US8464135B2 (en) | 2010-07-13 | 2013-06-11 | Sandisk Technologies Inc. | Adaptive flash interface |
US9069688B2 (en) * | 2011-04-15 | 2015-06-30 | Sandisk Technologies Inc. | Dynamic optimization of back-end memory system interface |
US8583957B2 (en) | 2010-07-27 | 2013-11-12 | National Instruments Corporation | Clock distribution in a distributed system with multiple clock domains over a switched fabric |
US8824222B2 (en) * | 2010-08-13 | 2014-09-02 | Rambus Inc. | Fast-wake memory |
JP2012059184A (ja) * | 2010-09-13 | 2012-03-22 | Nec Computertechno Ltd | メモリコントローラ、これを備えたメモリシステム及びメモリデバイスの制御方法 |
KR20120044668A (ko) | 2010-10-28 | 2012-05-08 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 및 그를 포함하는 반도체 시스템 |
JP5541373B2 (ja) * | 2011-01-13 | 2014-07-09 | 富士通株式会社 | メモリコントローラ、及び情報処理装置 |
US8743634B2 (en) * | 2011-01-28 | 2014-06-03 | Lsi Corporation | Generic low power strobe based system and method for interfacing memory controller and source synchronous memory |
US9342095B2 (en) | 2011-03-02 | 2016-05-17 | Rambus Inc. | Timing calibration for multimode I/O systems |
US9235537B2 (en) | 2011-10-26 | 2016-01-12 | Rambus Inc. | Drift detection in timing signal forwarded from memory controller to memory device |
JP2013118033A (ja) * | 2011-12-05 | 2013-06-13 | Elpida Memory Inc | 半導体装置 |
JP2013125561A (ja) * | 2011-12-14 | 2013-06-24 | Elpida Memory Inc | 半導体装置 |
US9082464B2 (en) * | 2012-02-14 | 2015-07-14 | Samsung Electronics Co., Ltd. | Memory module for high-speed operations |
US9563597B2 (en) | 2012-03-19 | 2017-02-07 | Rambus Inc. | High capacity memory systems with inter-rank skew tolerance |
US8836394B2 (en) * | 2012-03-26 | 2014-09-16 | Rambus Inc. | Method and apparatus for source-synchronous signaling |
US9201748B2 (en) * | 2012-03-30 | 2015-12-01 | Intel Corporation | Virtual device sparing |
JP5677376B2 (ja) * | 2012-07-06 | 2015-02-25 | 株式会社東芝 | メモリ制御装置、半導体装置、およびシステムボード |
WO2014101172A1 (zh) * | 2012-12-31 | 2014-07-03 | 香港中国模拟技术有限公司 | 一种流水线型模数转换器 |
US8692600B1 (en) | 2013-01-09 | 2014-04-08 | International Business Machines Corporation | Multi-protocol driver slew rate calibration system for calibration slew rate control signal values |
WO2014124450A1 (en) | 2013-02-11 | 2014-08-14 | Kandou Labs, S.A. | Methods and systems for high bandwidth chip-to-chip communications interface |
JP6091239B2 (ja) * | 2013-02-13 | 2017-03-08 | キヤノン株式会社 | プリント回路板、プリント配線板および電子機器 |
WO2014172377A1 (en) | 2013-04-16 | 2014-10-23 | Kandou Labs, S.A. | Methods and systems for high bandwidth communications interface |
CN105393512B (zh) | 2013-06-25 | 2019-06-28 | 康杜实验室公司 | 具有低接收器复杂度的向量信令 |
US9285828B2 (en) | 2013-07-11 | 2016-03-15 | Apple Inc. | Memory system with improved bus timing calibration |
US9554131B1 (en) * | 2013-07-23 | 2017-01-24 | Harmonic, Inc. | Multi-slice/tile encoder with overlapping spatial sections |
CN105706064B (zh) | 2013-07-27 | 2019-08-27 | 奈特力斯股份有限公司 | 具有本地分别同步的内存模块 |
US9377966B2 (en) | 2013-10-09 | 2016-06-28 | Samsung Electronics Co., Ltd. | Method and apparatus for efficiently processing storage commands |
US9806761B1 (en) | 2014-01-31 | 2017-10-31 | Kandou Labs, S.A. | Methods and systems for reduction of nearest-neighbor crosstalk |
US9100232B1 (en) | 2014-02-02 | 2015-08-04 | Kandou Labs, S.A. | Method for code evaluation using ISI ratio |
US10521387B2 (en) * | 2014-02-07 | 2019-12-31 | Toshiba Memory Corporation | NAND switch |
CN106105123B (zh) | 2014-02-28 | 2019-06-28 | 康杜实验室公司 | 用于发送时钟嵌入式向量信令码的方法和系统 |
CN103927131B (zh) * | 2014-03-25 | 2017-02-15 | 四川和芯微电子股份有限公司 | 同步闪存u盘的启动方法及其控制系统 |
US9804931B2 (en) | 2014-04-25 | 2017-10-31 | Rambus Inc. | Memory mirroring utilizing single write operations |
US9509437B2 (en) | 2014-05-13 | 2016-11-29 | Kandou Labs, S.A. | Vector signaling code with improved noise margin |
US10339079B2 (en) * | 2014-06-02 | 2019-07-02 | Western Digital Technologies, Inc. | System and method of interleaving data retrieved from first and second buffers |
US9852806B2 (en) | 2014-06-20 | 2017-12-26 | Kandou Labs, S.A. | System for generating a test pattern to detect and isolate stuck faults for an interface using transition coding |
US9112550B1 (en) | 2014-06-25 | 2015-08-18 | Kandou Labs, SA | Multilevel driver for high speed chip-to-chip communications |
WO2016007863A2 (en) | 2014-07-10 | 2016-01-14 | Kandou Labs, S.A. | Vector signaling codes with increased signal to noise characteristics |
US9432082B2 (en) | 2014-07-17 | 2016-08-30 | Kandou Labs, S.A. | Bus reversable orthogonal differential vector signaling codes |
CN106664272B (zh) | 2014-07-21 | 2020-03-27 | 康杜实验室公司 | 从多点通信信道接收数据的方法和装置 |
WO2016019384A1 (en) | 2014-08-01 | 2016-02-04 | Kandou Labs, S.A. | Orthogonal differential vector signaling codes with embedded clock |
US9921993B2 (en) | 2014-08-11 | 2018-03-20 | Qualcomm Incorporated | Memory circuit configuration schemes on multi-drop buses |
US9674014B2 (en) | 2014-10-22 | 2017-06-06 | Kandou Labs, S.A. | Method and apparatus for high speed chip-to-chip communications |
US9575929B2 (en) * | 2015-02-05 | 2017-02-21 | Weng Tianxiang | Apparatus of wave-pipelined circuits |
KR102517583B1 (ko) | 2015-06-26 | 2023-04-03 | 칸도우 랩스 에스에이 | 고속 통신 시스템 |
US10055372B2 (en) | 2015-11-25 | 2018-08-21 | Kandou Labs, S.A. | Orthogonal differential vector signaling codes with embedded clock |
US10622032B2 (en) | 2015-12-08 | 2020-04-14 | Rambus Inc. | Low power signaling interface |
US10438637B2 (en) * | 2016-01-25 | 2019-10-08 | Aisin A W Co., Ltd. | Memory controller |
CN108781060B (zh) | 2016-01-25 | 2023-04-14 | 康杜实验室公司 | 具有增强的高频增益的电压采样驱动器 |
US9841922B2 (en) * | 2016-02-03 | 2017-12-12 | SK Hynix Inc. | Memory system includes a memory controller |
US10003454B2 (en) | 2016-04-22 | 2018-06-19 | Kandou Labs, S.A. | Sampler with low input kickback |
WO2017185072A1 (en) | 2016-04-22 | 2017-10-26 | Kandou Labs, S.A. | High performance phase locked loop |
US10153591B2 (en) | 2016-04-28 | 2018-12-11 | Kandou Labs, S.A. | Skew-resistant multi-wire channel |
EP3449606A4 (en) | 2016-04-28 | 2019-11-27 | Kandou Labs S.A. | LOW POWER MULTILAYER ATTACK CIRCUIT |
EP3449379B1 (en) | 2016-04-28 | 2021-10-06 | Kandou Labs S.A. | Vector signaling codes for densely-routed wire groups |
US10152262B2 (en) * | 2016-05-03 | 2018-12-11 | Micron Technology, Inc. | Memory access techniques in memory devices with multiple partitions |
US10141926B2 (en) | 2016-07-19 | 2018-11-27 | Ciena Corporation | Ultra-low power cross-point electronic switch apparatus and method |
US10872055B2 (en) | 2016-08-02 | 2020-12-22 | Qualcomm Incorporated | Triple-data-rate technique for a synchronous link |
US9997220B2 (en) * | 2016-08-22 | 2018-06-12 | Micron Technology, Inc. | Apparatuses and methods for adjusting delay of command signal path |
US9906358B1 (en) | 2016-08-31 | 2018-02-27 | Kandou Labs, S.A. | Lock detector for phase lock loop |
US10411922B2 (en) | 2016-09-16 | 2019-09-10 | Kandou Labs, S.A. | Data-driven phase detector element for phase locked loops |
US10789185B2 (en) * | 2016-09-21 | 2020-09-29 | Rambus Inc. | Memory modules and systems with variable-width data ranks and configurable data-rank timing |
US10200188B2 (en) | 2016-10-21 | 2019-02-05 | Kandou Labs, S.A. | Quadrature and duty cycle error correction in matrix phase lock loop |
US10200218B2 (en) | 2016-10-24 | 2019-02-05 | Kandou Labs, S.A. | Multi-stage sampler with increased gain |
US10372665B2 (en) | 2016-10-24 | 2019-08-06 | Kandou Labs, S.A. | Multiphase data receiver with distributed DFE |
KR102656219B1 (ko) * | 2016-11-07 | 2024-04-11 | 삼성전자주식회사 | 메모리 장치, 그것을 포함하는 메모리 시스템, 및 그것의 슬루 레이트 조정 방법 |
WO2018106682A1 (en) * | 2016-12-07 | 2018-06-14 | Integrated Device Technology, Inc. | Time slotted bus system for multiple coupled digital phase-locked loops |
US10379748B2 (en) | 2016-12-19 | 2019-08-13 | International Business Machines Corporation | Predictive scheduler for memory rank switching |
US11017839B2 (en) | 2017-01-13 | 2021-05-25 | Mediatek Inc. | DRAM, memory controller and associated training method |
US10090057B2 (en) * | 2017-02-23 | 2018-10-02 | Sandisk Technologies Llc | Dynamic strobe timing |
US10761589B2 (en) * | 2017-04-21 | 2020-09-01 | Intel Corporation | Interconnect fabric link width reduction to reduce instantaneous power consumption |
US10116468B1 (en) | 2017-06-28 | 2018-10-30 | Kandou Labs, S.A. | Low power chip-to-chip bidirectional communications |
US10686583B2 (en) | 2017-07-04 | 2020-06-16 | Kandou Labs, S.A. | Method for measuring and correcting multi-wire skew |
US10203226B1 (en) | 2017-08-11 | 2019-02-12 | Kandou Labs, S.A. | Phase interpolation circuit |
US10157661B1 (en) | 2017-08-25 | 2018-12-18 | Micron Technology, Inc. | Mitigating line-to-line capacitive coupling in a memory die |
US10290332B1 (en) * | 2017-10-31 | 2019-05-14 | Sandisk Technologies Llc | Signal path optimization for read operations in storage devices |
US10326623B1 (en) | 2017-12-08 | 2019-06-18 | Kandou Labs, S.A. | Methods and systems for providing multi-stage distributed decision feedback equalization |
US10467177B2 (en) | 2017-12-08 | 2019-11-05 | Kandou Labs, S.A. | High speed memory interface |
US10554380B2 (en) | 2018-01-26 | 2020-02-04 | Kandou Labs, S.A. | Dynamically weighted exclusive or gate having weighted output segments for phase detection and phase interpolation |
US10607671B2 (en) * | 2018-02-17 | 2020-03-31 | Micron Technology, Inc. | Timing circuit for command path in a memory device |
US10884958B2 (en) * | 2018-06-25 | 2021-01-05 | Intel Corporation | DIMM for a high bandwidth memory channel |
US10963404B2 (en) * | 2018-06-25 | 2021-03-30 | Intel Corporation | High bandwidth DIMM |
WO2020117481A1 (en) | 2018-12-04 | 2020-06-11 | Rambus Inc. | Off-module data buffer |
US10825493B2 (en) * | 2018-12-14 | 2020-11-03 | Micron Technology, Inc. | Feedback for multi-level signaling in a memory device |
KR102707978B1 (ko) * | 2018-12-19 | 2024-09-23 | 마이크론 테크놀로지, 인크 | 가변적인 물리 치수들, 메모리 포맷들, 및 동작 능력들을 가진 메모리 디바이스들, 모듈들 및 메모리 디바이스들을 가진 시스템들 |
EP3931667A4 (en) | 2019-02-27 | 2022-07-13 | Rambus Inc. | LOW-POWER MEMORY WITH ON-DEMAND BANDWIDTH BOOST |
US10777253B1 (en) * | 2019-04-16 | 2020-09-15 | International Business Machines Corporation | Memory array for processing an N-bit word |
US11321511B2 (en) | 2019-07-09 | 2022-05-03 | SiFive, Inc. | Reset crossing and clock crossing interface for integrated circuit generation |
US10902171B1 (en) * | 2019-07-09 | 2021-01-26 | SiFive, Inc. | Clock crossing interface for integrated circuit generation |
US11699471B2 (en) | 2019-09-25 | 2023-07-11 | Intel Corporation | Synchronous dynamic random access memory (SDRAM) dual in-line memory module (DIMM) having increased per data pin bandwidth |
US10885959B1 (en) * | 2019-10-02 | 2021-01-05 | Micron Technology, Inc. | Apparatuses and methods for semiconductor devices including clock signal lines |
KR20210074429A (ko) * | 2019-12-11 | 2021-06-22 | 삼성전자주식회사 | 클럭 신호를 보상하기 위한 보상 회로 및 그것을 포함하는 메모리 장치 |
CN113571118A (zh) * | 2020-04-29 | 2021-10-29 | 瑞昱半导体股份有限公司 | 存储器控制器装置与相位校正方法 |
US11409684B2 (en) | 2020-07-31 | 2022-08-09 | Alibaba Group Holding Limited | Processing accelerator architectures |
US11625341B2 (en) | 2020-08-11 | 2023-04-11 | Alibaba Group Holding Limited | Narrow DRAM channel systems and methods |
CN114115437B (zh) | 2020-08-26 | 2023-09-26 | 长鑫存储技术有限公司 | 存储器 |
CN114115439A (zh) * | 2020-08-26 | 2022-03-01 | 长鑫存储技术有限公司 | 存储器 |
CN114115440B (zh) | 2020-08-26 | 2023-09-12 | 长鑫存储技术有限公司 | 存储器 |
CN114115441B (zh) | 2020-08-26 | 2024-05-17 | 长鑫存储技术有限公司 | 存储器 |
KR20220046211A (ko) * | 2020-10-07 | 2022-04-14 | 에스케이하이닉스 주식회사 | 저항성 메모리 장치를 제어하기 위한 메모리 컨트롤러 및 이를 포함하는 메모리 시스템 |
TWI786763B (zh) * | 2021-08-10 | 2022-12-11 | 群聯電子股份有限公司 | 訊號調變裝置、記憶體儲存裝置及訊號調變方法 |
TWI788160B (zh) * | 2021-12-24 | 2022-12-21 | 晶豪科技股份有限公司 | 資料控制電路以及記憶體裝置 |
CN114756496B (zh) * | 2022-03-11 | 2024-06-04 | Tcl空调器(中山)有限公司 | Eeprom芯片的数据读取方法、系统、空调器及存储介质 |
CN116844605B (zh) * | 2022-03-23 | 2024-05-03 | 长鑫存储技术有限公司 | 一种信号采样电路以及半导体存储器 |
US11978496B2 (en) | 2022-04-27 | 2024-05-07 | Nvidia Corp. | Distributed global and local reference voltage generation |
US11973501B2 (en) | 2022-04-27 | 2024-04-30 | Nvidia Corp. | Digitally controlled unified receiver for multi-rank system |
US11967396B2 (en) * | 2022-04-27 | 2024-04-23 | Nvidia Corp. | Multi-rank receiver |
US11881255B2 (en) | 2022-04-27 | 2024-01-23 | Nvidia Corp. | Look ahead switching circuit for a multi-rank system |
Family Cites Families (315)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7056A (en) * | 1850-01-29 | Am-photo-uthft co | ||
US1660754A (en) * | 1926-03-31 | 1928-02-28 | Christian H Kenneweg | Fuel-injection valve |
DE1291778B (de) | 1967-04-29 | 1969-04-03 | Licentia Gmbh | Taktsignalgenerator |
US3820081A (en) * | 1972-10-05 | 1974-06-25 | Honeywell Inf Systems | Override hardware for main store sequencer |
US3950735A (en) * | 1974-01-04 | 1976-04-13 | Honeywell Information Systems, Inc. | Method and apparatus for dynamically controlling read/write operations in a peripheral subsystem |
US4866680A (en) | 1977-12-05 | 1989-09-12 | Scherbatskoy Serge Alexander | Method and apparatus for transmitting information in a borehole employing signal discrimination |
US4183095A (en) * | 1978-09-01 | 1980-01-08 | Ncr Corporation | High density memory device |
US4315308A (en) * | 1978-12-21 | 1982-02-09 | Intel Corporation | Interface between a microprocessor chip and peripheral subsystems |
US4266282A (en) | 1979-03-12 | 1981-05-05 | International Business Machines Corporation | Vertical semiconductor integrated circuit chip packaging |
US4280221A (en) * | 1979-05-31 | 1981-07-21 | The Boeing Company | Digital data communication system |
JPS5634186A (en) * | 1979-08-29 | 1981-04-06 | Hitachi Ltd | Bipolar memory circuit |
US4330852A (en) * | 1979-11-23 | 1982-05-18 | Texas Instruments Incorporated | Semiconductor read/write memory array having serial access |
JPS5764895U (ja) * | 1980-10-03 | 1982-04-17 | ||
JPS57101957A (en) * | 1980-12-17 | 1982-06-24 | Hitachi Ltd | Storage control device |
FR2513407B1 (fr) * | 1981-09-24 | 1987-01-16 | Finger Ulrich | Systeme d'arbitrage des demandes d'acces de plusieurs processeurs a des ressources communes, par l'intermediaire d'un bus commun |
US4567545A (en) * | 1983-05-18 | 1986-01-28 | Mettler Rollin W Jun | Integrated circuit module and method of making same |
US4656605A (en) * | 1983-09-02 | 1987-04-07 | Wang Laboratories, Inc. | Single in-line memory module |
US4646270A (en) * | 1983-09-15 | 1987-02-24 | Motorola, Inc. | Video graphic dynamic RAM |
US4763249A (en) | 1983-09-22 | 1988-08-09 | Digital Equipment Corporation | Bus device for use in a computer system having a synchronous bus |
US4654790A (en) * | 1983-11-28 | 1987-03-31 | Amdahl Corporation | Translation of virtual and real addresses to system addresses |
JPS60136086A (ja) | 1983-12-23 | 1985-07-19 | Hitachi Ltd | 半導体記憶装置 |
JPS6142795A (ja) | 1984-08-03 | 1986-03-01 | Toshiba Corp | 半導体記憶装置の行デコ−ダ系 |
US4637018A (en) * | 1984-08-29 | 1987-01-13 | Burroughs Corporation | Automatic signal delay adjustment method |
DE3543911A1 (de) | 1984-12-14 | 1986-06-26 | Mitsubishi Denki K.K., Tokio/Tokyo | Digitale verzoegerungseinheit |
US4712190A (en) | 1985-01-25 | 1987-12-08 | Digital Equipment Corporation | Self-timed random access memory chip |
US4719602A (en) * | 1985-02-07 | 1988-01-12 | Visic, Inc. | Memory with improved column access |
US4637545A (en) * | 1985-03-25 | 1987-01-20 | Winfield Corporation | Waste management system |
JPS628614A (ja) | 1985-07-05 | 1987-01-16 | Nec Corp | 入力インバ−タ回路 |
US4920483A (en) * | 1985-11-15 | 1990-04-24 | Data General Corporation | A computer memory for accessing any word-sized group of contiguous bits |
US4792926A (en) | 1985-12-09 | 1988-12-20 | Kabushiki Kaisha Toshiba | High speed memory system for use with a control bus bearing contiguous segmentially intermixed data read and data write request signals |
US4755937A (en) | 1986-02-14 | 1988-07-05 | Prime Computer, Inc. | Method and apparatus for high bandwidth shared memory |
DE3607141A1 (de) * | 1986-03-05 | 1987-09-10 | Irs Ind Rationalis Syst Gmbh | Verfahren und vorrichtung zum explosionsschutz von anlagen, rohrleitungen u. dgl. durch druckueberwachung |
JPS634493A (ja) * | 1986-06-24 | 1988-01-09 | Mitsubishi Electric Corp | デユアルポ−トメモリ |
JPH0774606B2 (ja) | 1986-07-09 | 1995-08-09 | 本田技研工業株式会社 | 三弁・sohc型内燃機関 |
US4800530A (en) * | 1986-08-19 | 1989-01-24 | Kabushiki Kasiha Toshiba | Semiconductor memory system with dynamic random access memory cells |
US4845664A (en) | 1986-09-15 | 1989-07-04 | International Business Machines Corp. | On-chip bit reordering structure |
US4799199A (en) * | 1986-09-18 | 1989-01-17 | Motorola, Inc. | Bus master having burst transfer mode |
US5140688A (en) | 1986-11-10 | 1992-08-18 | Texas Instruments Incorporated | GaAs integrated circuit programmable delay line element |
US4845684A (en) * | 1986-12-09 | 1989-07-04 | International Business Machines Corporation | Acoustic contact sensor for handwritten computer input |
JPS63276795A (ja) | 1986-12-16 | 1988-11-15 | Mitsubishi Electric Corp | 可変長シフトレジスタ |
US4821226A (en) * | 1987-01-30 | 1989-04-11 | Rca Licensing Corporation | Dual port video memory system having a bit-serial address input port |
US4792929A (en) | 1987-03-23 | 1988-12-20 | Zenith Electronics Corporation | Data processing system with extended memory access |
JPS63271679A (ja) * | 1987-04-30 | 1988-11-09 | Toshiba Corp | デ−タ書込み方式 |
US4817058A (en) | 1987-05-21 | 1989-03-28 | Texas Instruments Incorporated | Multiple input/output read/write memory having a multiple-cycle write mask |
JP2590122B2 (ja) | 1987-08-07 | 1997-03-12 | 富士通株式会社 | 半導体メモリ |
US4845677A (en) | 1987-08-17 | 1989-07-04 | International Business Machines Corporation | Pipelined memory chip structure having improved cycle time |
US5179687A (en) * | 1987-09-26 | 1993-01-12 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor memory device containing a cache and an operation method thereof |
JPS6488662A (en) | 1987-09-29 | 1989-04-03 | Fujitsu Ltd | Semiconductor memory |
JP2701030B2 (ja) | 1987-10-09 | 1998-01-21 | 株式会社日立製作所 | 高速記憶装置の書込制御回路 |
KR970008786B1 (ko) * | 1987-11-02 | 1997-05-29 | 가부시기가이샤 히다찌세이사꾸쇼 | 반도체 집적회로 |
JPH01146187A (ja) * | 1987-12-02 | 1989-06-08 | Mitsubishi Electric Corp | キヤッシュメモリ内蔵半導体記憶装置 |
US4916670A (en) * | 1988-02-02 | 1990-04-10 | Fujitsu Limited | Semiconductor memory device having function of generating write signal internally |
US4866676A (en) | 1988-03-24 | 1989-09-12 | Motorola, Inc. | Testing arrangement for a DRAM with redundancy |
US5301278A (en) * | 1988-04-29 | 1994-04-05 | International Business Machines Corporation | Flexible dynamic memory controller |
US4866679A (en) | 1988-08-11 | 1989-09-12 | Western Atlas International, Inc. | Method for identifying anomalous noise amplitudes in seismic data |
US5335337A (en) | 1989-01-27 | 1994-08-02 | Digital Equipment Corporation | Programmable data transfer timing |
US4937734A (en) * | 1989-02-21 | 1990-06-26 | Sun Microsystems, Inc. | High speed bus with virtual memory data transfer and rerun cycle capability |
US5001672A (en) * | 1989-05-16 | 1991-03-19 | International Business Machines Corporation | Video ram with external select of active serial access register |
US5097489A (en) | 1989-05-19 | 1992-03-17 | Tucci Patrick A | Method for incorporating window strobe in a data synchronizer |
KR940008295B1 (ko) * | 1989-08-28 | 1994-09-10 | 가부시기가이샤 히다찌세이사꾸쇼 | 반도체메모리 |
IL96808A (en) | 1990-04-18 | 1996-03-31 | Rambus Inc | Introductory / Origin Circuit Agreed Using High-Performance Brokerage |
US5428389A (en) | 1990-06-14 | 1995-06-27 | Fuji Photo Film Co., Ltd. | Image data storage/processing apparatus |
JP2519580B2 (ja) * | 1990-06-19 | 1996-07-31 | 三菱電機株式会社 | 半導体集積回路 |
US5404483A (en) * | 1990-06-29 | 1995-04-04 | Digital Equipment Corporation | Processor and method for delaying the processing of cache coherency transactions during outstanding cache fills |
KR100214435B1 (ko) | 1990-07-25 | 1999-08-02 | 사와무라 시코 | 동기식 버스트 엑세스 메모리 |
US5077693A (en) | 1990-08-06 | 1991-12-31 | Motorola, Inc. | Dynamic random access memory |
US5260905A (en) | 1990-09-03 | 1993-11-09 | Matsushita Electric Industrial Co., Ltd. | Multi-port memory |
US5357621A (en) | 1990-09-04 | 1994-10-18 | Hewlett-Packard Company | Serial architecture for memory module control |
US5117389A (en) * | 1990-09-05 | 1992-05-26 | Macronix International Co., Ltd. | Flat-cell read-only-memory integrated circuit |
US5239639A (en) * | 1990-11-09 | 1993-08-24 | Intel Corporation | Efficient memory controller with an independent clock |
JP3100622B2 (ja) | 1990-11-20 | 2000-10-16 | 沖電気工業株式会社 | 同期型ダイナミックram |
TW198135B (ja) * | 1990-11-20 | 1993-01-11 | Oki Electric Ind Co Ltd | |
US5379438A (en) * | 1990-12-14 | 1995-01-03 | Xerox Corporation | Transferring a processing unit's data between substrates in a parallel processor |
JPH04216392A (ja) * | 1990-12-18 | 1992-08-06 | Mitsubishi Electric Corp | ブロックライト機能を備える半導体記憶装置 |
JP3992757B2 (ja) * | 1991-04-23 | 2007-10-17 | テキサス インスツルメンツ インコーポレイテツド | マイクロプロセッサと同期するメモリ、及びデータプロセッサ、同期メモリ、周辺装置とシステムクロックを含むシステム |
WO1992021088A1 (en) * | 1991-05-17 | 1992-11-26 | Eastman Kodak Company | Novel electrical bus structure |
US5345573A (en) | 1991-10-04 | 1994-09-06 | Bull Hn Information Systems Inc. | High speed burst read address generation with high speed transfer |
US5381538A (en) * | 1991-10-15 | 1995-01-10 | International Business Machines Corp. | DMA controller including a FIFO register and a residual register for data buffering and having different operating modes |
JP2599539B2 (ja) | 1991-10-15 | 1997-04-09 | インターナショナル・ビジネス・マシーンズ・コーポレイション | 直接メモリ・アクセス装置及びルック・アヘッド装置 |
JPH05134973A (ja) * | 1991-11-14 | 1993-06-01 | Toshiba Corp | データ転送装置 |
US5381376A (en) * | 1991-11-22 | 1995-01-10 | Samsung Electronics Co., Ltd. | Video RAM having block selection function during serial write transfer operation |
US5276858A (en) * | 1991-12-26 | 1994-01-04 | Intel Corporation | Memory controller with integrated delay line circuitry |
KR950000503B1 (ko) | 1992-01-10 | 1995-01-24 | 삼성전자 주식회사 | 블럭라이트 기능을 갖는 반도체 메모리장치 |
JP2740097B2 (ja) * | 1992-03-19 | 1998-04-15 | 株式会社東芝 | クロック同期型半導体記憶装置およびそのアクセス方法 |
JP2830594B2 (ja) | 1992-03-26 | 1998-12-02 | 日本電気株式会社 | 半導体メモリ装置 |
US5164916A (en) | 1992-03-31 | 1992-11-17 | Digital Equipment Corporation | High-density double-sided multi-string memory module with resistor for insertion detection |
US5384745A (en) * | 1992-04-27 | 1995-01-24 | Mitsubishi Denki Kabushiki Kaisha | Synchronous semiconductor memory device |
US5615358A (en) | 1992-05-28 | 1997-03-25 | Texas Instruments Incorporated | Time skewing arrangement for operating memory in synchronism with a data processor |
JP2950018B2 (ja) | 1992-06-02 | 1999-09-20 | 日本電気株式会社 | 半導体記憶回路とそれを用いた半導体記憶モジュール及び音響信号再生装置 |
US5731633A (en) * | 1992-09-16 | 1998-03-24 | Gary W. Hamilton | Thin multichip module |
US5553248A (en) | 1992-10-02 | 1996-09-03 | Compaq Computer Corporation | System for awarding the highest priority to a microprocessor releasing a system bus after aborting a locked cycle upon detecting a locked retry signal |
JP3476231B2 (ja) * | 1993-01-29 | 2003-12-10 | 三菱電機エンジニアリング株式会社 | 同期型半導体記憶装置および半導体記憶装置 |
CA2109043A1 (en) * | 1993-01-29 | 1994-07-30 | Charles R. Moore | System and method for transferring data between multiple buses |
JP2605576B2 (ja) | 1993-04-02 | 1997-04-30 | 日本電気株式会社 | 同期型半導体メモリ |
US5392239A (en) * | 1993-05-06 | 1995-02-21 | S3, Incorporated | Burst-mode DRAM |
JP3277603B2 (ja) | 1993-05-19 | 2002-04-22 | 富士通株式会社 | 半導体記憶装置 |
US5511024A (en) * | 1993-06-02 | 1996-04-23 | Rambus, Inc. | Dynamic random access memory system |
WO1994029871A1 (en) | 1993-06-14 | 1994-12-22 | Rambus, Inc. | Method and apparatus for writing to memory components |
JP4018159B2 (ja) * | 1993-06-28 | 2007-12-05 | 株式会社ルネサステクノロジ | 半導体集積回路 |
JP3543336B2 (ja) | 1993-07-20 | 2004-07-14 | 株式会社ルネサステクノロジ | 半導体装置および半導体装置の配線方式 |
US5504874A (en) * | 1993-09-29 | 1996-04-02 | Silicon Graphics, Inc. | System and method of implementing read resources to maintain cache coherency in a multiprocessor environment permitting split transactions |
US5511025A (en) * | 1993-10-18 | 1996-04-23 | Texas Instruments Incorporated | Write per bit with write mask information carried on the data path past the input data latch |
US5386375A (en) | 1993-11-01 | 1995-01-31 | Motorola, Inc. | Floating point data processor and a method for performing a floating point square root operation within the data processor |
US5530623A (en) | 1993-11-19 | 1996-06-25 | Ncr Corporation | High speed memory packaging scheme |
JP3328638B2 (ja) | 1994-01-21 | 2002-09-30 | 株式会社日立製作所 | メモリ装置 |
US5386385A (en) * | 1994-01-31 | 1995-01-31 | Texas Instruments Inc. | Method and apparatus for preventing invalid operating modes and an application to synchronous memory devices |
US5406518A (en) * | 1994-02-08 | 1995-04-11 | Industrial Technology Research Institute | Variable length delay circuit utilizing an integrated memory device with multiple-input and multiple-output configuration |
KR0122099B1 (ko) | 1994-03-03 | 1997-11-26 | 김광호 | 라이트레이턴시제어기능을 가진 동기식 반도체메모리장치 |
JPH07253962A (ja) * | 1994-03-14 | 1995-10-03 | Fujitsu Ltd | 半導体装置 |
US5579352A (en) | 1994-04-06 | 1996-11-26 | National Semiconductor Corporation | Simplified window de-skewing in a serial data receiver |
US5533204A (en) | 1994-04-18 | 1996-07-02 | Compaq Computer Corporation | Split transaction protocol for the peripheral component interconnect bus |
JPH07311735A (ja) * | 1994-05-18 | 1995-11-28 | Hitachi Ltd | データ転送装置 |
EP0692764B1 (en) | 1994-06-17 | 2000-08-09 | Advanced Micro Devices, Inc. | Memory throttle for PCI master |
US5655113A (en) * | 1994-07-05 | 1997-08-05 | Monolithic System Technology, Inc. | Resynchronization circuit for a memory system and method of operating same |
US5528177A (en) * | 1994-09-16 | 1996-06-18 | Research Foundation Of State University Of New York | Complementary field-effect transistor logic circuits for wave pipelining |
JPH08123717A (ja) | 1994-10-25 | 1996-05-17 | Oki Electric Ind Co Ltd | 半導体記憶装置 |
US5548788A (en) | 1994-10-27 | 1996-08-20 | Emc Corporation | Disk controller having host processor controls the time for transferring data to disk drive by modifying contents of the memory to indicate data is stored in the memory |
US5475690A (en) * | 1994-11-10 | 1995-12-12 | Digital Equipment Corporation | Delay compensated signal propagation |
JPH08278916A (ja) * | 1994-11-30 | 1996-10-22 | Hitachi Ltd | マルチチャネルメモリシステム、転送情報同期化方法及び信号転送回路 |
US5611068A (en) * | 1994-12-27 | 1997-03-11 | Motorola, Inc. | Apparatus and method for controlling pipelined data transfer scheme between stages employing shift register and associated addressing mechanism |
US5577236A (en) | 1994-12-30 | 1996-11-19 | International Business Machines Corporation | Memory controller for reading data from synchronous RAM |
JP2962463B2 (ja) | 1995-01-13 | 1999-10-12 | 焼津水産化学工業株式会社 | 生鮮長芋の保存方法及び生鮮長芋冷凍品の製造方法 |
JP3487458B2 (ja) | 1995-01-27 | 2004-01-19 | 株式会社リコー | 並列信号伝送装置 |
US5638520A (en) * | 1995-03-31 | 1997-06-10 | Motorola, Inc. | Method and apparatus for distributing bus loading in a data processing system |
US5578940A (en) | 1995-04-04 | 1996-11-26 | Rambus, Inc. | Modular bus with single or double parallel termination |
US5638531A (en) * | 1995-06-07 | 1997-06-10 | International Business Machines Corporation | Multiprocessor integrated circuit with video refresh logic employing instruction/data caching and associated timing synchronization |
US5852640A (en) * | 1995-06-26 | 1998-12-22 | Kliza; Phillip S. | Clock distribution apparatus with current sensed skew cancelling |
US5764963A (en) * | 1995-07-07 | 1998-06-09 | Rambus, Inc. | Method and apparatus for performing maskable multiple color block writes |
US5742840A (en) * | 1995-08-16 | 1998-04-21 | Microunity Systems Engineering, Inc. | General purpose, multiple precision parallel operation, programmable media processor |
US5692165A (en) * | 1995-09-12 | 1997-11-25 | Micron Electronics Inc. | Memory controller with low skew control signal |
US6810449B1 (en) | 1995-10-19 | 2004-10-26 | Rambus, Inc. | Protocol for communication with dynamic memory |
US6035369A (en) * | 1995-10-19 | 2000-03-07 | Rambus Inc. | Method and apparatus for providing a memory with write enable information |
US6470405B2 (en) | 1995-10-19 | 2002-10-22 | Rambus Inc. | Protocol for communication with dynamic memory |
US5748914A (en) * | 1995-10-19 | 1998-05-05 | Rambus, Inc. | Protocol for communication with dynamic memory |
JPH09161472A (ja) * | 1995-12-13 | 1997-06-20 | Hitachi Ltd | メモリ制御方法 |
JP3986578B2 (ja) * | 1996-01-17 | 2007-10-03 | 三菱電機株式会社 | 同期型半導体記憶装置 |
JP3410922B2 (ja) * | 1996-04-23 | 2003-05-26 | 株式会社東芝 | クロック制御回路 |
US6211703B1 (en) | 1996-06-07 | 2001-04-03 | Hitachi, Ltd. | Signal transmission system |
JP3546613B2 (ja) * | 1996-10-25 | 2004-07-28 | 株式会社日立製作所 | 回路基板 |
US6125419A (en) * | 1996-06-13 | 2000-09-26 | Hitachi, Ltd. | Bus system, printed circuit board, signal transmission line, series circuit and memory module |
JPH1022458A (ja) * | 1996-07-04 | 1998-01-23 | Fujitsu Ltd | 半導体装置及びピン配列 |
US5802395A (en) | 1996-07-08 | 1998-09-01 | International Business Machines Corporation | High density memory modules with improved data bus performance |
US5742798A (en) * | 1996-08-09 | 1998-04-21 | International Business Machines Corporation | Compensation of chip to chip clock skew |
JP3204108B2 (ja) * | 1996-08-23 | 2001-09-04 | トヨタ自動車株式会社 | 空気温センサの異常検出装置 |
US6088774A (en) | 1996-09-20 | 2000-07-11 | Advanced Memory International, Inc. | Read/write timing for maximum utilization of bidirectional read/write bus |
US6226723B1 (en) * | 1996-09-20 | 2001-05-01 | Advanced Memory International, Inc. | Bifurcated data and command/address communication bus architecture for random access memories employing synchronous communication protocols |
EP0831402A1 (en) | 1996-09-23 | 1998-03-25 | Hewlett-Packard Company | Dynamically configuring timing to match memory bus loading conditions |
US5892981A (en) * | 1996-10-10 | 1999-04-06 | Hewlett-Packard Company | Memory system and device |
US5933379A (en) * | 1996-11-18 | 1999-08-03 | Samsung Electronics, Co., Ltd. | Method and circuit for testing a semiconductor memory device operating at high frequency |
US6115318A (en) | 1996-12-03 | 2000-09-05 | Micron Technology, Inc. | Clock vernier adjustment |
JP3455040B2 (ja) * | 1996-12-16 | 2003-10-06 | 株式会社日立製作所 | ソースクロック同期式メモリシステムおよびメモリユニット |
EP0849685A3 (en) | 1996-12-19 | 2000-09-06 | Texas Instruments Incorporated | Communication bus system between processors and memory modules |
US5966343A (en) | 1997-01-02 | 1999-10-12 | Texas Instruments Incorporated | Variable latency memory circuit |
US5943573A (en) | 1997-01-17 | 1999-08-24 | United Microelectronics Corp. | Method of fabricating semiconductor read-only memory device |
EP0855653B1 (en) * | 1997-01-23 | 2004-10-06 | Hewlett-Packard Company, A Delaware Corporation | Memory controller with a programmable strobe delay |
US6912680B1 (en) * | 1997-02-11 | 2005-06-28 | Micron Technology, Inc. | Memory system with dynamic timing correction |
US5987576A (en) | 1997-02-27 | 1999-11-16 | Hewlett-Packard Company | Method and apparatus for generating and distributing clock signals with minimal skew |
JPH10302471A (ja) | 1997-02-28 | 1998-11-13 | Mitsubishi Electric Corp | 半導体記憶装置 |
JP2935694B2 (ja) | 1997-04-25 | 1999-08-16 | 松下電器産業株式会社 | 半導体集積回路およびシステム、並びにクロック信号とデータ信号との間のスキューを低減する方法 |
US5952691A (en) | 1997-05-14 | 1999-09-14 | Ricoh Company, Ltd. | Non-volatile electrically alterable semiconductor memory device |
US5946712A (en) | 1997-06-04 | 1999-08-31 | Oak Technology, Inc. | Apparatus and method for reading data from synchronous memory |
JPH10340222A (ja) * | 1997-06-09 | 1998-12-22 | Nec Corp | メモリ装置の入力回路及び出力回路 |
US6247138B1 (en) | 1997-06-12 | 2001-06-12 | Fujitsu Limited | Timing signal generating circuit, semiconductor integrated circuit device and semiconductor integrated circuit system to which the timing signal generating circuit is applied, and signal transmission system |
KR100213241B1 (ko) * | 1997-06-23 | 1999-08-02 | 윤종용 | 데이터 입출력 회로 및 데이터 입출력 방법 |
US6232792B1 (en) * | 1997-06-25 | 2001-05-15 | Sun Microsystems, Inc. | Terminating transmission lines using on-chip terminator circuitry |
US6286062B1 (en) | 1997-07-01 | 2001-09-04 | Micron Technology, Inc. | Pipelined packet-oriented memory system having a unidirectional command and address bus and a bidirectional data bus |
US6292903B1 (en) * | 1997-07-09 | 2001-09-18 | International Business Machines Corporation | Smart memory interface |
US6044429A (en) | 1997-07-10 | 2000-03-28 | Micron Technology, Inc. | Method and apparatus for collision-free data transfers in a memory device with selectable data or address paths |
US6124727A (en) | 1997-07-11 | 2000-09-26 | Adaptec, Inc. | Bias compensator for differential transmission line with voltage bias |
JP3922765B2 (ja) * | 1997-07-22 | 2007-05-30 | 富士通株式会社 | 半導体装置システム及び半導体装置 |
US6442644B1 (en) * | 1997-08-11 | 2002-08-27 | Advanced Memory International, Inc. | Memory system having synchronous-link DRAM (SLDRAM) devices and controller |
JPH11161601A (ja) * | 1997-08-19 | 1999-06-18 | Matsushita Electric Ind Co Ltd | 複数伝送線路間の遅延時間の調整装置 |
JPH1185345A (ja) | 1997-09-02 | 1999-03-30 | Toshiba Corp | 入出力インターフェース回路及び半導体システム |
US6067594A (en) * | 1997-09-26 | 2000-05-23 | Rambus, Inc. | High frequency bus system |
JPH11167515A (ja) * | 1997-10-03 | 1999-06-22 | Matsushita Electric Ind Co Ltd | データ伝送装置及びデータ伝送方法 |
US6343352B1 (en) * | 1997-10-10 | 2002-01-29 | Rambus Inc. | Method and apparatus for two step memory write operations |
US6401167B1 (en) | 1997-10-10 | 2002-06-04 | Rambus Incorporated | High performance cost optimized memory |
US6075730A (en) * | 1997-10-10 | 2000-06-13 | Rambus Incorporated | High performance cost optimized memory with delayed memory writes |
AU9604598A (en) * | 1997-10-10 | 1999-05-03 | Rambus Incorporated | Apparatus and method for device timing compensation |
US6226757B1 (en) | 1997-10-10 | 2001-05-01 | Rambus Inc | Apparatus and method for bus timing compensation |
US6310171B1 (en) * | 1997-10-29 | 2001-10-30 | Kanebo Limited | Resin composition with biodegradability and foamability |
US6003118A (en) * | 1997-12-16 | 1999-12-14 | Acer Laboratories Inc. | Method and apparatus for synchronizing clock distribution of a data processing system |
US6005776A (en) | 1998-01-05 | 1999-12-21 | Intel Corporation | Vertical connector based packaging solution for integrated circuits |
US6111757A (en) | 1998-01-16 | 2000-08-29 | International Business Machines Corp. | SIMM/DIMM memory module |
KR100278653B1 (ko) | 1998-01-23 | 2001-02-01 | 윤종용 | 이중 데이터율 모드 반도체 메모리 장치 |
US6968419B1 (en) * | 1998-02-13 | 2005-11-22 | Intel Corporation | Memory module having a memory module controller controlling memory transactions for a plurality of memory devices |
US6105144A (en) | 1998-03-02 | 2000-08-15 | International Business Machines Corporation | System and method for alleviating skew in a bus |
DE19808888A1 (de) * | 1998-03-03 | 1999-09-09 | Huels Chemische Werke Ag | Verstärkte Formmasse |
US6154821A (en) | 1998-03-10 | 2000-11-28 | Rambus Inc. | Method and apparatus for initializing dynamic random access memory (DRAM) devices by levelizing a read domain |
JP4634605B2 (ja) * | 1998-03-12 | 2011-02-16 | エルピーダメモリ株式会社 | データ伝送システム |
EP1064767B8 (en) * | 1998-03-16 | 2007-06-27 | Jazio Inc. | High speed signaling for interfacing vlsi cmos circuits |
US6327205B1 (en) * | 1998-03-16 | 2001-12-04 | Jazio, Inc. | Signal latching of high bandwidth DRAM arrays when skew between different components is higher than signal rate |
JPH11265313A (ja) * | 1998-03-18 | 1999-09-28 | Hitachi Ltd | 記憶装置 |
US5933387A (en) | 1998-03-30 | 1999-08-03 | Richard Mann | Divided word line architecture for embedded memories using multiple metal layers |
WO1999050852A1 (en) * | 1998-04-01 | 1999-10-07 | Mosaid Technologies Incorporated | Semiconductor memory asynchronous pipeline |
CA2233789C (en) * | 1998-04-01 | 2013-06-11 | Ian Mes | Semiconductor memory asynchronous pipeline |
US6356260B1 (en) * | 1998-04-10 | 2002-03-12 | National Semiconductor Corporation | Method for reducing power and electromagnetic interference in conveying video data |
JP3727778B2 (ja) * | 1998-05-07 | 2005-12-14 | 株式会社東芝 | データ高速転送同期システム及びデータ高速転送同期方法 |
JP4079507B2 (ja) * | 1998-05-12 | 2008-04-23 | 富士通株式会社 | メモリ制御システムおよびメモリ制御方法 |
US6049238A (en) * | 1998-05-12 | 2000-04-11 | Mitsubishi Denki Kabushiki Kaisha | Clock generator and clock generating method capable of varying clock frequency without increasing the number of delay elements |
US6041419A (en) * | 1998-05-27 | 2000-03-21 | S3 Incorporated | Programmable delay timing calibrator for high speed data interface |
KR100305647B1 (ko) * | 1998-05-27 | 2002-03-08 | 박종섭 | 동기식메모리장치 |
US6016282A (en) * | 1998-05-28 | 2000-01-18 | Micron Technology, Inc. | Clock vernier adjustment |
US6057743A (en) * | 1998-06-22 | 2000-05-02 | Hubbell Incorporation | Distributed noise reduction circuits in telecommunication system connector |
JP2000035831A (ja) | 1998-07-21 | 2000-02-02 | Nec Corp | 可変閾値電圧トランジスタを用いた低スキュークロックツリー回路 |
US6178517B1 (en) * | 1998-07-24 | 2001-01-23 | International Business Machines Corporation | High bandwidth DRAM with low operating power modes |
US6510503B2 (en) * | 1998-07-27 | 2003-01-21 | Mosaid Technologies Incorporated | High bandwidth memory interface |
US6049467A (en) * | 1998-08-31 | 2000-04-11 | Unisys Corporation | Stackable high density RAM modules |
US6279090B1 (en) | 1998-09-03 | 2001-08-21 | Micron Technology, Inc. | Method and apparatus for resynchronizing a plurality of clock signals used in latching respective digital signals applied to a packetized memory device |
US6029250A (en) * | 1998-09-09 | 2000-02-22 | Micron Technology, Inc. | Method and apparatus for adaptively adjusting the timing offset between a clock signal and digital signals transmitted coincident with that clock signal, and memory device and system using same |
KR100318257B1 (ko) * | 1998-11-07 | 2002-04-22 | 박종섭 | 인쇄회로기판및그의신호배선방법 |
US6336205B1 (en) * | 1998-11-12 | 2002-01-01 | Matsushita Electric Industrial Co., Ltd. | Method for designing semiconductor integrated circuit |
KR100287542B1 (ko) * | 1998-11-26 | 2001-04-16 | 윤종용 | 웨이브 파이프라인 스킴을 구비한 동기형 반도체 메모리 장치및 그것의 데이터 패스 제어 방법 |
JP3803204B2 (ja) | 1998-12-08 | 2006-08-02 | 寛治 大塚 | 電子装置 |
US6222785B1 (en) * | 1999-01-20 | 2001-04-24 | Monolithic System Technology, Inc. | Method and apparatus for refreshing a semiconductor memory using idle memory cycles |
US6347367B1 (en) | 1999-01-29 | 2002-02-12 | International Business Machines Corp. | Data bus structure for use with multiple memory storage and driver receiver technologies and a method of operating such structures |
JP4115028B2 (ja) | 1999-02-17 | 2008-07-09 | 富士通株式会社 | 集積回路デバイス及びそれを搭載したモジュール |
US6253266B1 (en) * | 1999-02-19 | 2001-06-26 | Inet Technologies, Inc. | Apparatus and method for controlling information flow in a card cage having multiple backplanes |
US6654897B1 (en) * | 1999-03-05 | 2003-11-25 | International Business Machines Corporation | Dynamic wave-pipelined interface apparatus and methods therefor |
US6137734A (en) * | 1999-03-30 | 2000-10-24 | Lsi Logic Corporation | Computer memory interface having a memory controller that automatically adjusts the timing of memory interface signals |
JP2000284873A (ja) | 1999-03-31 | 2000-10-13 | Adtec:Kk | メモリ回路基板 |
JP3880286B2 (ja) | 1999-05-12 | 2007-02-14 | エルピーダメモリ株式会社 | 方向性結合式メモリシステム |
KR100316713B1 (ko) | 1999-06-26 | 2001-12-12 | 윤종용 | 반도체 메모리 장치 및 이에 적합한 구동신호 발생기 |
US6629222B1 (en) | 1999-07-13 | 2003-09-30 | Micron Technology Inc. | Apparatus for synchronizing strobe and data signals received from a RAM |
US6839393B1 (en) | 1999-07-14 | 2005-01-04 | Rambus Inc. | Apparatus and method for controlling a master/slave system via master device synchronization |
US6370668B1 (en) * | 1999-07-23 | 2002-04-09 | Rambus Inc | High speed memory system capable of selectively operating in non-chip-kill and chip-kill modes |
JP3813768B2 (ja) | 1999-07-30 | 2006-08-23 | 株式会社日立製作所 | 半導体装置及び半導体モジュール |
US6477592B1 (en) | 1999-08-06 | 2002-11-05 | Integrated Memory Logic, Inc. | System for I/O interfacing for semiconductor chip utilizing addition of reference element to each data element in first data stream and interpret to recover data elements of second data stream |
US6180754B1 (en) * | 1999-09-03 | 2001-01-30 | The Dow Chemical Company | Process for producing cross-linked polyallylamine polymer |
US6640292B1 (en) | 1999-09-10 | 2003-10-28 | Rambus Inc. | System and method for controlling retire buffer operation in a memory system |
US6321282B1 (en) | 1999-10-19 | 2001-11-20 | Rambus Inc. | Apparatus and method for topography dependent signaling |
US6646953B1 (en) * | 2000-07-06 | 2003-11-11 | Rambus Inc. | Single-clock, strobeless signaling system |
US6643787B1 (en) | 1999-10-19 | 2003-11-04 | Rambus Inc. | Bus system optimization |
US6526469B1 (en) * | 1999-11-12 | 2003-02-25 | International Business Machines Corporation | Bus architecture employing varying width uni-directional command bus |
US6643752B1 (en) | 1999-12-09 | 2003-11-04 | Rambus Inc. | Transceiver with latency alignment circuitry |
US6172895B1 (en) * | 1999-12-14 | 2001-01-09 | High Connector Density, Inc. | High capacity memory module with built-in-high-speed bus terminations |
US6502161B1 (en) | 2000-01-05 | 2002-12-31 | Rambus Inc. | Memory system including a point-to-point linked memory subsystem |
US6760857B1 (en) * | 2000-02-18 | 2004-07-06 | Rambus Inc. | System having both externally and internally generated clock signals being asserted on the same clock pin in normal and test modes of operation respectively |
US6191997B1 (en) | 2000-03-10 | 2001-02-20 | Mosel Vitelic Inc. | Memory burst operations in which address count bits are used as column address bits for one, but not both, of the odd and even columns selected in parallel. |
US6179687B1 (en) * | 2000-03-10 | 2001-01-30 | Elena Lee | Undergarments with invisible strap |
JP2001265708A (ja) * | 2000-03-16 | 2001-09-28 | Toshiba Corp | 電子機器及び電子機器の基板 |
US6449159B1 (en) | 2000-05-03 | 2002-09-10 | Rambus Inc. | Semiconductor module with imbedded heat spreader |
US6833984B1 (en) | 2000-05-03 | 2004-12-21 | Rambus, Inc. | Semiconductor module with serial bus connection to multiple dies |
US6388886B1 (en) * | 2000-05-08 | 2002-05-14 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor memory module and module system |
JP2001319500A (ja) * | 2000-05-10 | 2001-11-16 | Mitsubishi Electric Corp | 半導体集積回路装置 |
US6545875B1 (en) * | 2000-05-10 | 2003-04-08 | Rambus, Inc. | Multiple channel modules and bus systems using same |
JP3757757B2 (ja) | 2000-05-18 | 2006-03-22 | 株式会社日立製作所 | リード優先メモリシステム |
JP2001339283A (ja) | 2000-05-26 | 2001-12-07 | Mitsubishi Electric Corp | 遅延回路およびそのための半導体回路装置 |
US6611905B1 (en) | 2000-06-29 | 2003-08-26 | International Business Machines Corporation | Memory interface with programable clock to output time based on wide range of receiver loads |
KR100608346B1 (ko) * | 2000-06-30 | 2006-08-09 | 주식회사 하이닉스반도체 | 반도체 메모리 장치의 시스템 버스 구조 |
US6316980B1 (en) | 2000-06-30 | 2001-11-13 | Intel Corporation | Calibrating data strobe signal using adjustable delays with feedback |
US6760856B1 (en) | 2000-07-17 | 2004-07-06 | International Business Machines Corporation | Programmable compensated delay for DDR SDRAM interface using programmable delay loop for reference calibration |
US6333893B1 (en) | 2000-08-21 | 2001-12-25 | Micron Technology, Inc. | Method and apparatus for crossing clock domain boundaries |
US6807613B1 (en) | 2000-08-21 | 2004-10-19 | Mircon Technology, Inc. | Synchronized write data on a high speed memory bus |
US6691214B1 (en) | 2000-08-29 | 2004-02-10 | Micron Technology, Inc. | DDR II write data capture calibration |
US6928571B1 (en) | 2000-09-15 | 2005-08-09 | Intel Corporation | Digital system of adjusting delays on circuit boards |
US6853557B1 (en) * | 2000-09-20 | 2005-02-08 | Rambus, Inc. | Multi-channel memory architecture |
JP2002117670A (ja) | 2000-10-04 | 2002-04-19 | Mitsubishi Electric Corp | 半導体記憶装置 |
US6411122B1 (en) | 2000-10-27 | 2002-06-25 | Intel Corporation | Apparatus and method for dynamic on-die termination in an open-drain bus architecture system |
US6553472B2 (en) * | 2001-01-12 | 2003-04-22 | Sun Microsystems, Inc. | Method for programming clock delays, command delays, read command parameter delays, and write command parameter delays of a memory controller in a high performance microprocessor |
US6873939B1 (en) * | 2001-02-02 | 2005-03-29 | Rambus Inc. | Method and apparatus for evaluating and calibrating a signaling system |
JP2002230985A (ja) * | 2001-02-06 | 2002-08-16 | Sharp Corp | 不揮発性半導体記憶装置及びその制御方法 |
US7313715B2 (en) | 2001-02-09 | 2007-12-25 | Samsung Electronics Co., Ltd. | Memory system having stub bus configuration |
US6445624B1 (en) | 2001-02-23 | 2002-09-03 | Micron Technology, Inc. | Method of synchronizing read timing in a high speed memory system |
US6788593B2 (en) | 2001-02-28 | 2004-09-07 | Rambus, Inc. | Asynchronous, high-bandwidth memory component using calibrated timing elements |
US6618736B1 (en) * | 2001-03-09 | 2003-09-09 | Ensim Corporation | Template-based creation and archival of file systems |
US6684283B1 (en) * | 2001-03-13 | 2004-01-27 | Texas Instruments Incorporated | Method for interfacing a cardbay card to the host system by indicating a 16-bit or cardbus PC card insertion to host software |
US6658523B2 (en) * | 2001-03-13 | 2003-12-02 | Micron Technology, Inc. | System latency levelization for read data |
US6456544B1 (en) | 2001-03-30 | 2002-09-24 | Intel Corporation | Selective forwarding of a strobe based on a predetermined delay following a memory read command |
EP1249438A1 (en) * | 2001-04-13 | 2002-10-16 | Dsm N.V. | Continuous hydroformylation process for producing an aldehyde |
US8391039B2 (en) * | 2001-04-24 | 2013-03-05 | Rambus Inc. | Memory module with termination component |
US6675272B2 (en) * | 2001-04-24 | 2004-01-06 | Rambus Inc. | Method and apparatus for coordinating memory operations among diversely-located memory components |
DE60220863T2 (de) | 2001-04-24 | 2008-03-13 | Rambus Inc., Los Altos | Verfahren und Gerät zum Koordinieren von Speicheroperationen zwischen unterschiedlich angeordneten Speicherkomponenten |
JP2003005831A (ja) | 2001-06-20 | 2003-01-08 | Nippon Yusoki Co Ltd | 接触検出装置 |
US6801989B2 (en) | 2001-06-28 | 2004-10-05 | Micron Technology, Inc. | Method and system for adjusting the timing offset between a clock signal and respective digital signals transmitted along with that clock signal, and memory device and computer system using same |
US6697918B2 (en) * | 2001-07-18 | 2004-02-24 | Broadcom Corporation | Cache configured to read evicted cache block responsive to transmitting block's address on interface |
US6970988B1 (en) | 2001-07-19 | 2005-11-29 | Chung Shine C | Algorithm mapping, specialized instructions and architecture features for smart memory computing |
US6807614B2 (en) | 2001-07-19 | 2004-10-19 | Shine C. Chung | Method and apparatus for using smart memories in computing |
US7102958B2 (en) * | 2001-07-20 | 2006-09-05 | Samsung Electronics Co., Ltd. | Integrated circuit memory devices that support selective mode register set commands and related memory modules, memory controllers, and methods |
US6504790B1 (en) * | 2001-08-09 | 2003-01-07 | International Business Machines Corporation | Configurable DDR write-channel phase advance and delay capability |
JP2003085974A (ja) | 2001-09-13 | 2003-03-20 | Toshiba Corp | 半導体集積回路およびメモリシステム |
US6748465B2 (en) | 2001-09-28 | 2004-06-08 | Intel Corporation | Local bus polling support buffer |
JP4308461B2 (ja) * | 2001-10-05 | 2009-08-05 | ラムバス・インコーポレーテッド | 半導体記憶装置 |
WO2003036445A1 (en) * | 2001-10-22 | 2003-05-01 | Rambus Inc. | Timing calibration apparatus and method for a memory device signaling system |
KR100393232B1 (ko) * | 2001-10-23 | 2003-07-31 | 삼성전자주식회사 | 제1 또는 제2메모리 아키텍쳐로의 구현이 가능한 반도체메모리 장치 및 이를 이용한 메모리 시스템 |
US6661721B2 (en) | 2001-12-13 | 2003-12-09 | Infineon Technologies Ag | Systems and methods for executing precharge commands using posted precharge in integrated circuit memory devices with memory banks each including local precharge control circuits |
KR100414943B1 (ko) | 2001-12-28 | 2004-01-16 | 엘지전자 주식회사 | 콤팩트 피씨아이에 기반한 다중 처리 시스템에서의 클럭분배 장치 및 방법 |
CN1509475B (zh) * | 2002-01-11 | 2010-05-26 | 索尼公司 | 存储设备、运动矢量检测器、和运动补偿预测编码器 |
US6804764B2 (en) | 2002-01-22 | 2004-10-12 | Mircron Technology, Inc. | Write clock and data window tuning based on rank select |
US7043599B1 (en) * | 2002-06-20 | 2006-05-09 | Rambus Inc. | Dynamic memory supporting simultaneous refresh and data-access transactions |
US20040003194A1 (en) * | 2002-06-26 | 2004-01-01 | Amit Bodas | Method and apparatus for adjusting DRAM signal timings |
JP4481588B2 (ja) | 2003-04-28 | 2010-06-16 | 株式会社東芝 | 半導体集積回路装置 |
JP4205553B2 (ja) * | 2003-11-06 | 2009-01-07 | エルピーダメモリ株式会社 | メモリモジュール及びメモリシステム |
JP4015986B2 (ja) | 2003-11-12 | 2007-11-28 | 沖電気工業株式会社 | 半導体集積回路装置 |
JP4741226B2 (ja) | 2003-12-25 | 2011-08-03 | 株式会社日立製作所 | 半導体メモリモジュール、およびメモリシステム |
JP4565883B2 (ja) | 2004-04-27 | 2010-10-20 | ルネサスエレクトロニクス株式会社 | 半導体集積回路装置 |
US7224595B2 (en) | 2004-07-30 | 2007-05-29 | International Business Machines Corporation | 276-Pin buffered memory module with enhanced fault tolerance |
US7519877B2 (en) * | 2004-08-10 | 2009-04-14 | Micron Technology, Inc. | Memory with test mode output |
US7301831B2 (en) * | 2004-09-15 | 2007-11-27 | Rambus Inc. | Memory systems with variable delays for write data signals |
US7542322B2 (en) | 2004-09-30 | 2009-06-02 | Intel Corporation | Buffered continuous multi-drop clock ring |
TWI304395B (en) * | 2004-11-26 | 2008-12-21 | Ind Tech Res Inst | A method for fabricating a high specific surface area mesoporous alumina |
US7688672B2 (en) * | 2005-03-14 | 2010-03-30 | Rambus Inc. | Self-timed interface for strobe-based systems |
DE102005019041B4 (de) * | 2005-04-23 | 2009-04-16 | Qimonda Ag | Halbleiterspeicher und Verfahren zur Anpassung der Phasenbeziehung zwischen einem Taktsignal und Strobe-Signal bei der Übernahme von zu übertragenden Schreibdaten |
US8077535B2 (en) * | 2006-07-31 | 2011-12-13 | Google Inc. | Memory refresh apparatus and method |
US7609567B2 (en) * | 2005-06-24 | 2009-10-27 | Metaram, Inc. | System and method for simulating an aspect of a memory circuit |
KR100615580B1 (ko) * | 2005-07-05 | 2006-08-25 | 삼성전자주식회사 | 반도체 메모리 장치 및 이 장치의 데이터 입출력 방법과이를 구비한 메모리 시스템 |
US7839792B2 (en) * | 2005-08-30 | 2010-11-23 | Tektronix, Inc. | Time-correlated, simultaneous measurement and analysis of network signals from multiple communication networks |
JP5072072B2 (ja) | 2007-03-15 | 2012-11-14 | 東洋ゴム工業株式会社 | 研磨パッド |
US7872937B2 (en) * | 2008-03-31 | 2011-01-18 | Globalfoundries Inc. | Data driver circuit for a dynamic random access memory (DRAM) controller or the like and method therefor |
US8661285B2 (en) * | 2008-06-06 | 2014-02-25 | Uniquify, Incorporated | Dynamically calibrated DDR memory controller |
JP4405565B2 (ja) * | 2008-06-19 | 2010-01-27 | 株式会社東芝 | メモリシステムおよびメモリデバイス |
US7733685B2 (en) | 2008-07-09 | 2010-06-08 | Sandisk 3D Llc | Cross point memory cell with distributed diodes and method of making same |
US8587337B1 (en) * | 2009-01-31 | 2013-11-19 | Xilinx, Inc. | Method and apparatus for capturing and synchronizing data |
US8902693B2 (en) * | 2013-04-25 | 2014-12-02 | Avago Technologies General Ip (Singapore) Pte. Ltd. | System and method for per-bit de-skew for datamask in a double data-rate memory device interface |
US8937846B2 (en) * | 2013-05-09 | 2015-01-20 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Write level training using dual frequencies in a double data-rate memory device interface |
-
2001
- 2001-04-24 US US09/841,911 patent/US6675272B2/en not_active Expired - Lifetime
- 2001-10-22 US US10/053,340 patent/US7484064B2/en not_active Expired - Lifetime
-
2002
- 2002-04-23 EP EP19211037.7A patent/EP3693866B1/en not_active Expired - Lifetime
- 2002-04-23 EP EP20050022021 patent/EP1653374B2/en not_active Expired - Lifetime
- 2002-04-23 EP EP20100150033 patent/EP2192494B1/en not_active Expired - Lifetime
- 2002-04-23 DE DE60235050T patent/DE60235050D1/de not_active Expired - Lifetime
- 2002-04-23 DE DE20221511U patent/DE20221511U1/de not_active Expired - Lifetime
- 2002-04-23 EP EP20100179110 patent/EP2273376B1/en not_active Expired - Lifetime
- 2002-04-23 EP EP20100179117 patent/EP2275943B1/en not_active Expired - Lifetime
- 2002-04-23 EP EP10178677.0A patent/EP2278474B8/en not_active Expired - Lifetime
- 2002-04-23 DE DE2002221512 patent/DE20221512U1/de not_active Expired - Lifetime
- 2002-04-23 EP EP16188273.3A patent/EP3139277B1/en not_active Expired - Lifetime
- 2002-04-23 DE DE60239030T patent/DE60239030D1/de not_active Expired - Lifetime
- 2002-04-23 EP EP14196752.1A patent/EP2849075B1/en not_active Expired - Lifetime
- 2002-04-24 JP JP2002122447A patent/JP4255242B2/ja not_active Expired - Fee Related
-
2003
- 2003-12-11 US US10/732,533 patent/US7225311B2/en active Active
-
2005
- 2005-03-31 US US11/094,137 patent/US7209397B2/en not_active Expired - Lifetime
- 2005-09-01 US US11/219,381 patent/US7200055B2/en not_active Expired - Lifetime
- 2005-09-01 US US11/219,096 patent/US7225292B2/en not_active Expired - Lifetime
- 2005-11-15 US US11/281,184 patent/US7210016B2/en not_active Expired - Lifetime
-
2006
- 2006-01-18 US US11/335,029 patent/US7177998B2/en not_active Expired - Lifetime
-
2007
- 2007-05-29 US US11/754,995 patent/US8214616B2/en not_active Expired - Fee Related
-
2008
- 2008-02-07 JP JP2008027488A patent/JP4489817B2/ja not_active Expired - Fee Related
- 2008-02-07 JP JP2008027486A patent/JP4358887B2/ja not_active Expired - Lifetime
- 2008-04-29 US US12/111,816 patent/US8462566B2/en not_active Expired - Lifetime
-
2009
- 2009-01-27 US US12/360,780 patent/US8359445B2/en not_active Expired - Lifetime
- 2009-07-09 JP JP2009162534A patent/JP5112391B2/ja not_active Expired - Fee Related
-
2010
- 2010-02-15 JP JP2010030473A patent/JP5014446B2/ja not_active Expired - Lifetime
-
2012
- 2012-05-02 US US13/461,923 patent/US8395951B2/en not_active Expired - Lifetime
- 2012-07-06 US US13/543,779 patent/US8537601B2/en not_active Expired - Fee Related
- 2012-09-14 JP JP2012203456A patent/JP5220221B2/ja not_active Expired - Fee Related
-
2013
- 2013-05-22 US US13/899,844 patent/US8717837B2/en not_active Expired - Fee Related
- 2013-06-21 US US13/923,634 patent/US8625371B2/en not_active Expired - Fee Related
- 2013-06-21 US US13/923,656 patent/US8760944B2/en not_active Expired - Fee Related
- 2013-12-12 US US14/104,188 patent/US9053778B2/en not_active Expired - Fee Related
-
2014
- 2014-10-26 US US14/523,922 patent/US9311976B2/en not_active Expired - Fee Related
-
2016
- 2016-03-15 US US15/070,376 patent/US9472262B2/en not_active Expired - Lifetime
- 2016-09-20 US US15/271,148 patent/US9741424B2/en not_active Expired - Fee Related
-
2017
- 2017-08-01 US US15/666,496 patent/US10236051B2/en not_active Expired - Fee Related
-
2019
- 2019-02-25 US US16/284,375 patent/US10706910B2/en not_active Expired - Fee Related
-
2020
- 2020-06-08 US US16/896,056 patent/US20210027825A1/en not_active Abandoned
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8530379B2 (en) | 2009-09-14 | 2013-09-10 | Ricoh Company, Ltd. | Thermosensitive recording material and production method thereof |
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4358887B2 (ja) | 多様に配置されたメモリ・コンポーネントからメモリ・オペレーションを調整する方法と装置 | |
US8391039B2 (en) | Memory module with termination component | |
JP4535664B2 (ja) | メモリ・システムのデバイス間のシグナリングの方法および装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A975 | Report on accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A971005 Effective date: 20080311 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080321 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20080620 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20080625 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20080722 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20080725 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20080821 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20080826 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080922 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090109 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20090403 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20090408 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20090508 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20090513 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20090609 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20090612 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090709 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090731 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090806 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120814 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 4358887 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130814 Year of fee payment: 4 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
EXPY | Cancellation because of completion of term |