TW201546922A - 具有打線接合互連的低熱膨脹係數部件 - Google Patents

具有打線接合互連的低熱膨脹係數部件 Download PDF

Info

Publication number
TW201546922A
TW201546922A TW104116900A TW104116900A TW201546922A TW 201546922 A TW201546922 A TW 201546922A TW 104116900 A TW104116900 A TW 104116900A TW 104116900 A TW104116900 A TW 104116900A TW 201546922 A TW201546922 A TW 201546922A
Authority
TW
Taiwan
Prior art keywords
component
wire
openings
wire bonding
contacts
Prior art date
Application number
TW104116900A
Other languages
English (en)
Other versions
TWI596680B (zh
Inventor
Rajesh Katkar
Cyprian Emeka Uzoh
Original Assignee
Invensas Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Invensas Corp filed Critical Invensas Corp
Publication of TW201546922A publication Critical patent/TW201546922A/zh
Application granted granted Critical
Publication of TWI596680B publication Critical patent/TWI596680B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4803Insulating or insulated parts, e.g. mountings, containers, diamond heatsinks
    • H01L21/481Insulating layers on insulating parts, with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4853Connection or disconnection of other leads to or from a metallisation, e.g. pins, wires, bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/486Via connections through the substrate with or without pins
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4885Wire-like parts or pins
    • H01L21/4889Connection or disconnection of other leads to or from wire-like parts, e.g. wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76898Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/43Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/46Structure, shape, material or disposition of the wire connectors prior to the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68345Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during the manufacture of self supporting substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68359Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during manufacture of interconnect decals or build up layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/4502Disposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3731Ceramic materials or glass
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3738Semiconductor materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Wire Bonding (AREA)

Abstract

一種部件(例如,中介層或微電子元件)可製造有打線接合結構的一組垂直延伸的互連。此種方法可包含:形成一結構,該結構具有打線接合,打線接合延伸於一元件中的一或更多個開孔的一開孔內的一軸向方向中,且每一打線接合至少部分間隔於其所延伸的該開孔的一壁部,該元件實質上包含具有熱膨脹係數(CTE)小於10ppm/℃的材料。然後可提供第一接點於該部件的第一表面處,且可提供第二接點於該部件的第二表面處,第二表面面向相反於第一表面的方向,該等第一接點透過該等打線接合而電性耦接於該等第二接點。

Description

具有打線接合互連的低熱膨脹係數部件
本申請案中所述的技術內容係涉及具有打線接合通孔延伸於具有低熱膨脹係數(CTE)的元件(例如,中介層或微電子元件)的厚度方向中之部件,以及其製造方法。此種部件可組裝於微電子組件中的一或更多個其他的元件。
半導體晶片的微電子裝置通常需要許多對於其他電子部件的輸入與輸出連接。半導體晶片或其他類似裝置的輸入與輸出接點通常設置成類似格柵的型態(通常稱為「區域陣列」),其實質上覆蓋該裝置的表面,或者設置成伸長的列,其可延伸平行於該裝置的前表面的每一邊緣且相鄰於每一邊緣,或在前表面的中心中。通常,裝置(例如,晶片)必須實體安裝在基板上(例如,印刷電路板),且裝置的接點必須電連接至電路板的導電部位。
半導體晶片通常設置於封裝中,封裝促進在製造期間以及在安裝晶片於外部基板上(例如電路板或其他電路平板)的期間晶片的處理。例如,許多半導體晶片設置於適於表面安裝的封裝中。已經提出此種一般 類型的數種封裝來用於多種應用。一般而言,此種封裝包含介電質元件(通常稱為「晶片載體」),具有形成為板狀或蝕刻金屬結構的端子在該介電質上。這些端子通常藉由例如沿著晶片載體本身延伸的細線跡之特徵以及藉由延伸於晶片接點與端子或線跡之間的細引線或導線,而連接於晶片本身的接點。在表面安裝操作中,封裝係置於電路板上,使得封裝上的每一端子對準於電路板上的對應接墊。焊料或其他接合材料設置於端子與接墊之間。藉由加熱該組件來熔化或「回焊」焊料或者活化該接合材料,該封裝可永久地接合在定位。
許多封裝之焊料塊係為焊料球的形式,通常直徑為大約0.1 mm與大約0.8mm(5與30密爾)之間,附接於封裝的端子。具有焊料球陣列從其底表面突伸的封裝通常稱為球柵陣列或「BGA(ball grid array)」封裝。其他封裝(稱為平面柵格陣列或「LGA(land grid array)」封裝)藉由形成自焊料的薄層或平面而固定至基板。此種封裝可以很精小。某些封裝(通常稱為「晶片級封裝」)占據電路板的面積係等於(或僅稍微大於)該封裝中所併入的裝置的面積。這是有利的,因為它減小組件的整體尺寸,並且允許使用基板上的各種裝置之間的短互連,這接著限制了裝置之間的信號傳輸時間,且因此促成組件以高速操作。
中介層可提供作為互連元件,具有接點與其頂與底表面電連 接於其頂或底表面的一者處之一或更多個已封裝的或未封裝的半導體晶粒,並且電連接於其頂或底表面的另一者處之另一部件。另一部件在一些情況中可為封裝基板或電路平板。當另一部件為封裝基板時,在一些情況中,封裝基板可接著電連接於可為或可包含電路平板的又另一部件。
本發明提供一種方法,用於製造部件,部件可為中介層或其他裝置,例如,包含中介層的微電子元件或組件、微電子元件、或其組合。此種方法可包含形成一結構,該結構包含複數個打線接合,每一打線接合延伸於一元件中的一或更多個開孔的一開孔內的一軸向方向中,且每一打線接合至少部分間隔於其所延伸的該開孔的一壁部,該元件實質上包含具有一熱膨脹係數(CTE)小於10ppm/℃的一材料。該結構通常具有在該部件的一第一表面處的第一接點以及在該部件的一第二表面處的第二接點,該第二表面面向相反於該第一表面的一方向。該等第一接點可為該等打線接合的第一端部或者該等第一接點可耦接至該等打線接合的第一端部。該等第二接點通常電性耦接於該等打線接合。
藉由使用打線接合作為垂直互連來形成低CTE部件,低CTE部件的厚度可增加,超出使用矽通孔(TSV,through silicon via)處理所通常可能達成的厚度。這是因為打線接合互連可在被組裝於低CTE元件的開孔內之前形成,消除了TSV處理中藉由沉積(例如,電鍍)來在低CTE元件的孔中填充金屬之需求。利用TSV處理,在小孔內電鍍的成本會隨著孔的深度增加而以指數方式增加。因此,具有TSV的半導體元件與主動晶片通常需要薄化至100微米或更小的厚度,以允許藉由填充沉積的金屬來形成TSV。此要求已經導致產業進入另外的困境,最顯著的困境就是薄晶圓的處理。
本文實施例中,其所教示的低CTE部件或中介層的厚度可遠大於形成有TSV的薄晶圓的厚度。例如,低CTE部件可形成自實質上包含低 CTE材料的元件或區塊,其中其厚度可大於50微米,或者在一範例中可為0.5毫米至2毫米。在一具體範例中,該厚度可為大約一毫米。如同本文將進一步敘述的,在處理期間低CTE部件的薄化可能一點也不需要,因為打線接合(其延伸於垂直方向中)可形成為等於低CTE部件的厚度。
此外,當較薄的低CTE中介層或晶片結合於具有較高CTE的其他元件時,此種低CTE部件併入於微電子組件中可協助解決可能的翹曲問題。這至少部分是由於低CTE部件的較大的厚度(例如,高達一毫米),這可使用本文所揭示的結構與方法來達成。
根據本發明的構想,在該元件中的該等開孔可未被該元件的任何部分覆蓋,且可未被具有小於10ppm/℃的CTE的任何其他元件覆蓋。
根據本發明的構想,形成該結構包含:提供一第一元件,該第一元件具有複數個打線接合係向上延伸離開該第一元件。可將該等打線接合插入至具有小於10ppm/℃的CTE的該元件中的一或更多個開孔中。
根據本發明的構想,該方法可另包含形成下述至少一者:電性耦接於該等打線接合與該等第一接點之間的一第一再分佈層,或電性耦接於該等打線接合與該等第二接點之間的一第二再分佈層。
根據本發明的構想,形成該結構可另包含:形成該等打線接合,使得該等打線接合的第一端部形成於一第一再分佈層的金屬元件上,且然後將每一打線接合插入至該一或更多個開孔的一開孔中。
根據本發明的構想,形成該結構可包含:將該複數個打線接合的個別打線接合插入至該元件中的個別開孔中,使得每一打線接合可藉由該元件的材料而彼此分隔。
根據本發明的構想,當該等個別的打線接合插入於該等開孔中時,該等開孔可為盲開孔,且該方法另包含:在該插入之後,減少該元件的一厚度,以提供對於該等打線接合的端部的使用。
根據本發明的構想,該插入可包含:將該複數個打線接合的一些打線接合插入該複數個開孔的同一開孔中。
根據本發明的構想,可在接觸於該等打線接合的該等開孔內提供一電性絕緣材料。
根據本發明的構想,該元件可包含複數個主動裝置,該第一或第二接點的至少一些係電性耦接於該複數個主動裝置。
根據本發明的構想,該元件可包含一單晶半導體區域,且至少一些該等主動裝置可至少部分設置於該單晶半導體區域內,該等開孔至少部分延伸通過該單晶半導體區域。
根據本發明的構想,提供一種部件,其包含:複數個打線接合,每一打線接合延伸於一元件中的一或更多個開孔的一開孔內的一軸向方向中,該元件具有小於10ppm/℃的一熱膨脹係數(CTE)。每一打線接合可至少部分間隔於其所延伸的該開孔的一壁部。該部件可另包含:在該部件的一第一表面處的第一接點以及在該部件的一第二表面處的第二接點,該第二表面面向相反於該第一表面的一方向。該等第一接點可為該等打線接合的第一端部或者該等第一接點可耦接至該等打線接合的第一端部。該等第二接點可電性耦接於該等打線接合。
根據本發明的構想,下述至少一者成立:該等第一接點或該等第二接點可透過一再分佈層而電性耦接於該等打線接合。該再分佈層在 該等打線接合之上且在該元件的一表面之上,該元件的該表面界定橫越該等開孔的該軸向方向之一平面。在一具體範例中,該複數個打線接合的個別打線接合可設置在該元件中的個別開孔內,使得每一打線接合可藉由該元件的材料而彼此分隔。在一範例中,該複數個打線接合的一些打線接合可設置在該複數個開孔的同一開孔內。在一具體範例中,一開孔可不具有一打線接合設置在其中。在一範例中,一電性絕緣材料可在接觸於該等打線接合的該等開孔內。在一範例中,該電性絕緣材料可僅接觸或圍繞與該等打線接合的該等第一端部相鄰之該等打線接合的部分,或者可僅接觸或圍繞與該等打線接合的該等第二端部(其相對於該等第一端部)相鄰之該等打線接合的部分,或者可僅接觸或圍繞該等打線接合的該等第一與第二端部。
根據本發明的構想,該元件可包含複數個主動裝置,其中該 等第一與第二接點可電性耦接於彼此並且電性耦接於該複數個主動裝置的至少一些主動裝置。
根據本發明的構想,該元件可包含一單晶半導體區域,至少 一些該等主動裝置係至少部分設置於該單晶半導體區域內,且該等開孔至少部分延伸通過該單晶半導體區域。
根據本發明的構想,該等第一接點與該等第二接點可離該等 打線接合小於50微米的一軸向距離內。
根據本發明的構想,該等打線接合可僅部分延伸通過該元件 的一厚度,且該部件可另包含導電連接器,該等導電連接器從該等打線接合延伸於一軸向方向中、至少部分通過該元件的該厚度的其餘部分,該等 連接器由沉積的導電材料形成。
根據本發明的構想,下述至少一者成立:該等第一接點或該 等第二接點可不透過一再分佈層電性耦接於該等打線接合。該再分佈層在該等打線接合之上且在該元件的一表面之上,該元件的該表面界定橫越該等開孔的該軸向方向之一平面。
根據本發明的構想,該等打線接合可包含具有不同直徑的導 線,且一打線接合的直徑可大於其他打線接合的直徑,在一範例中,達至少3%,或在另一範例中,達至少10%。
根據本發明的構想,至少一打線接合的長度可短於其他打線 接合的長度達該等其他打線接合的長度的20%以下。
根據本發明的構想,該複數個打線接合的個別打線接合可設 置在該元件中的個別開孔內,使得該等打線接合的至少一或更多者可不藉由該元件的材料彼此分隔。
根據本發明的構想,該複數個打線接合的個別打線接合可設 置在該元件中的個別開孔內。在一些實施例中,該元件中的該一或更多個開孔可不包含一打線接合。
根據本發明的構想,該複數個打線接合的個別打線接合可設 置在該元件中的個別開孔內,且該元件中的至少一或更多個開孔包含介電質材料。
10‧‧‧微電子部件
11‧‧‧部件
12、12A、12B、12C、12D、52、112A、112B、112C‧‧‧微電子元件
13‧‧‧面
16、16B‧‧‧第一接點
17‧‧‧接合元件
19‧‧‧低CTE元件
20‧‧‧封裝基板
31‧‧‧軸部
32、35‧‧‧打線接合
33‧‧‧第一端部
34‧‧‧基部
37‧‧‧邊緣表面
38‧‧‧開孔
39‧‧‧第二端部
40‧‧‧介電質材料
42‧‧‧金屬片
43‧‧‧載體
45‧‧‧處理中的元件
46‧‧‧第二接點
48‧‧‧部分
49‧‧‧黏著劑
50‧‧‧電路平板
51‧‧‧接點
53‧‧‧表面
54‧‧‧線跡
55‧‧‧處理中的元件
60‧‧‧第一方向
61‧‧‧第二方向
100‧‧‧微電子組件
102‧‧‧微電子組件
110‧‧‧部件
113‧‧‧上表面
114‧‧‧第二表面
118‧‧‧介電質層
119‧‧‧低CTE元件
121‧‧‧表面
132‧‧‧打線接合
138‧‧‧開孔
140‧‧‧介電質材料
144‧‧‧第一表面
148‧‧‧互連結構
149‧‧‧金屬連接器
152‧‧‧介電質層
155‧‧‧處理中的元件
157‧‧‧處理中的元件
159‧‧‧處理中的元件
210‧‧‧部件
310‧‧‧部件
410‧‧‧部件
419‧‧‧半導體區域
421‧‧‧主動裝置
438‧‧‧開孔
440‧‧‧介電質填充材料
443‧‧‧載體
458‧‧‧前表面開孔
465‧‧‧處理中的元件
470‧‧‧微電子元件
471‧‧‧後表面
472‧‧‧前表面
第1A圖為本案較佳實施例之部件(例如,中介層)的剖面視圖,其互連於微電子組件內。
第1B圖為本案較佳實施例之替代的部件(例如,中介層)的剖面視圖,其互連於微電子組件內。
第2A圖為第1A或1B圖中所見的實施例的變化型,為部件(例如,中介層)的剖面視圖,其互連於微電子組件內。
第2B圖為本案較佳實施例之微電子組件內的部件(例如,中介層)的對應平面視圖。
第2C圖為第2A與2B圖進一步變化型,為中介層的剖面視圖,其互連於微電子組件內。
第3圖為本案較佳實施例之部件的剖面視圖。
第4圖為本案較佳實施例之中介層的平面視圖。
第5圖為本案較佳實施例之處理中的元件的剖面視圖,用於在製造方法中併入於部件中。
第6圖為本案較佳實施例之低CTE元件的平面視圖。
第7圖為本案較佳實施例之低CTE元件的對應剖面視圖,其用於在製造方法中併入於部件中。
第8、9、10與11圖為本案較佳實施例之剖面視圖,例示製造如同第3圖中所見的部件之方法中的階段。
第12、13、14與15圖為本案較佳實施例之變化型之剖面視圖,例示製造部件之方法中的階段。
第16、17與18圖為本案較佳實施例之變化型之剖面視圖,例示製造部 件之方法中的階段。
第19與20圖為第16、17與18圖之變化型之剖面視圖,例示製造部件之方法中的階段。
第21、22與23圖為第16、17與18圖之變化型之剖面視圖,例示製造部件之方法中的階段。
第24、25、26、27與28圖為本案較佳實施例之剖面視圖,例示製造微電子元件之方法中的階段。
本文敘述部件,例如,中介層、微電子元件、與包含此種部件的微電子組件,其包含由具有小於10ppm/℃的熱膨脹係數的材料(「低CTE材料」)所製成的元件,通常為固體單塊的半導體材料,例如矽、III-V族半導體化合物(例如,GaAs、InP等)、或介電質材料(例如,玻璃、石英、氧化鋁(例如,Al2O3)或其他陶瓷材料等。複數個打線接合互連係延伸於一或更多個開孔內的軸向方向中,一或更多個開孔延伸通過低CTE元件的厚度。具有低CTE的部件可有利地用於多種應用中,其中當低CTE部件組裝緊鄰於具有較高CTE的另一部件並且受到高的熱應力時,不同的熱膨脹通常會是一個問題。
在此種部件中,部件的第一表面處的第一接點係藉由打線接合而互連於在部件的第二表面處的第二接點。使用打線接合作為延伸通過元件厚度的垂直互連可在一些情況中導致製造成本與工具成本的減少。打線接合可製成突伸至其所接合的下方結構的表面之上數十至數百微米或更 大的實質距離,且因此可製成提供通過元件中的較深開孔之垂直互連。因此,使用此種打線接合垂直互連可協助避免與薄化元件(例如,薄化的半導體晶圓等)的處理及薄化相關的成本,且使用此種打線接合垂直互連可協助避免與利用沉積金屬來形成垂直互連之高縱橫比的開孔的形成與填充相關的成本。
每一打線接合互連具有不超過一個端部接合至在第一表面 附近的位置處的下方的金屬表面,且每一打線接合的另一端部遠離此種端部,未接合於並且靠近第二表面。
藉由上下文,第1A圖為根據本文敘述的實施例來建構之微 電子部件10,其進一步組裝於具有其他部件的微電子組件100中。在隨後的說明與圖式中,相同的元件符號係用於表示相同的特徵,且相似的元件符號係用於表示相似的特徵。如第1A圖,第一與第二接點46、16分別設置在部件10的第一與第二相對表面處。接點46、16可接著電連接於面向那些接點46、16的微電子組件的第一與第二部件的對應接點。本文所述的部件(例如,中介層、基板、電路平板、微電子元件等)通常具有在其外部表面上的介電質結構。因此,當在本揭示案中使用時,導電元件在部件的介電質結構的表面「處」的陳述係表示:當部件未組裝於任何其他元件時,導電元件可用於接觸於一理論點,該理論點移動於垂直於部件的表面的方向中、從部件的外部朝向部件的表面。因此,在部件的表面處的端子、接點、或其他導電元件可從此種表面突伸;可齊平於此種表面;或可相對於此種表面,凹陷於部件中的孔或凹部中。
如第1A圖所示,具有低CTE元件的部件10可電連接於第一 部件12,第一部件上具有主動電路元件(例如,微電子元件),例如已封裝或未封裝的半導體晶粒,其具有面向部件10的第一表面144之面13並且已封裝或未封裝為連接至中介層的第一接點46。如同第1A圖中進一步所示,中介層的第二接點16可電連接於該組件的另一部件的對應接點(其面向接點16),如第1A圖所示的封裝基板20的接點。第一與第二接點46、16可透過打線接合32而電性耦接,打線接合32作用為垂直互連,延伸於部件10的低CTE元件19的厚度方向中,每一打線接合延伸於低CTE元件19中的一或更多個開孔的一開孔中。當在本文使用時,元件19的厚度方向係界定為部件10的軸向方向,且軸向方向中的距離為軸向距離。在一範例中,低CTE元件19在軸向方向中的厚度可大於50微米。在一具體範例中,該厚度可為50微米至1毫米之間。在一具體範例中,該厚度可為0.5毫米至2毫米的範圍內。
在一些情況中,第一接點或第二接點或者第一接點與第二接 點兩者可為打線接合的端部。在一些情況中,打線接合的端部可為球接合,其在製造處理之後至少部分保留。在一些情況中,一些打線接合32的端部可為接點或可機械地耦接至此種接點,但是此種打線接合可能並非全部都透過在第一表面144處的接點46與在第二表面處的接點16而電性耦接於另一部件。在具體的實施例中,部件10中可僅有一個打線接合。
因為可組裝於組件100中的其他部件,部件10可為中介層, 用於電性耦接中介層之上的第一部件(像是例如,微電子元件12)於第二部件(例如,封裝基板20)。作為第1A圖所示的配置的替代或者除了該配置之外,一些或所有的第二接點16可連接於具有面向部件的第二表面114之表面的第二未封裝或已封裝的半導體晶粒。封裝基板20或互連於部件10的其 他部件可接著安裝至電路平板50的接點51,如同第1A圖所示。或者,在一些情況中,封裝基板20可從微電子組件100省略,且部件10的接點16可電性耦接於電路平板50的對應接點51。
在一範例中,部件10的區域與邊緣可對準於微電子元件12的區域與邊緣,使得表面114佔據微電子元件的表面13的突伸區域之區域。在此種範例中,部件10與接合至其的微電子元件12可形成「晶片級封裝」或「CSP(chip-scale package)」。
第1B圖為另一範例,例示微電子組件102,其中第一與第二微電子元件12、52可透過在部件11的第一表面144處的第一接點46而電性互連於部件11。微電子元件(其可為已封裝或未封裝的半導體晶粒)可透過設置在部件11上的導電結構(例如,其上的線跡54)而電性互連於彼此,線跡54可延伸於平行於部件的第一與第二表面114之方向中。
第2A-2B圖為一種替代方式,其中微電子元件12A、12B可電性耦接於部件10(例如,中介層)。如同其中所見的,微電子元件12A、12B經由打線接合35而耦接於在中介層的上表面處的接點46。接點46可在一些情況中為打線接合32的端部,打線接合32延伸於低CTE元件19的軸向方向中。或者,再分佈結構可設置在打線接合32的端部與接點46之間,或者在打線接合32的端部與接點16之間,或者在打線接合的端部與接點46及16兩者之間。如同第2B圖進一步所見的,額外的微電子元件12C與12D可設置在中介層的頂部上,一些或全部的微電子元件12C與12D可電性耦接於中介層的導電元件。
第2C圖為進一步的變化,其中微電子元件112A與112B具有 接點承載面,其面向部件10的上表面。在此情況中,微電子元件112A與112B的至少一些接點面向部件10的對應接點46並且藉由覆晶接合而電性耦接於其,覆晶接合例如(但不限於)可包含導電材料或擴散接合之接合,其將微電子元件112A與112B的接點耦接於與其並置的對應接點46。第2C圖另外例示額外的微電子元件112C,其可電性耦接於部件10,例如以面向上的配置,其中一或更多個打線接合35耦接於微電子元件112C的面向上表面113上的接點與部件10的一或更多個接點46。第2C圖另外例示另外包含基板20的組件,基板20電性耦接於在部件10的下表面處的接點16。
參見第3圖,其為部分剖視圖,進一步例示部件10,例如上 面參見第1圖或第2圖所示與所述的。如同其中所見的,複數個打線接合32延伸作為通過至少一開孔38的垂直互連,開孔38延伸通過低CTE元件19的厚度。低CTE元件通常可包含固體單塊元件,實質上包含低CTE材料,開孔38延伸通過低CTE材料。在具體的範例中,低CTE元件可實質上包含半導體材料,例如矽、鍺、III-V族半導體化合物、或介電質材料的固體塊(例如,玻璃、石英、或陶瓷材料(像是例如,Al2O3)等。選擇性地,如同下面將進一步敘述的,介電質材料40可設置在開孔38內,且可接觸於打線接合32的個別一者的邊緣表面37。在第3圖所見的範例中,介電質材料40可充填開孔;然而,在本文提供的其他實施例中,特定打線接合或每一打線接合的邊緣表面37的一些部分或全部可不接觸於介電質材料。導電再分佈層可由介電質層118絕緣及/或支撐,導電再分佈層可電性耦接打線接合32的第一端部33於接點16。再分佈層可由介電質層152絕緣及/或支撐,再分佈層可電性耦接打線接合的第二端部39於接點46。在一範例中,再分佈層可根據一般 用於形成現有部件(例如,中介層或半導體晶片)的表面上的再分佈層之處理來形成,其中「層」可表示:通常在「晶圓廠」中形成包含半導體晶片(具有主動裝置在其上)的晶圓之後,藉由「後晶圓廠(post-fab)」的處理所形成的結構,該結構包含可延伸平行於其表面之一或更多個層的介電質材料與一或更多個金屬層。在一具體範例中,複數個金屬層可藉由延伸於延伸通過至少一金屬層的厚度之垂直方向中的互連而互連於彼此。在另一範例中,再分佈層可為「後段製程」或「BEOL(back end of line)」結構,藉由通常在「晶圓廠」中使用的製造方法來形成。在又另一範例中,再分佈層可包含BEOL結構與形成於其上或電性耦接於其的後晶圓廠部分。接合元件17(例如,焊球或其他接合金屬塊或導電材料)可附接或形成於接點16上。類似的塊或焊球可附接或形成於接點46上。
在具體的實施例中,打線接合32可由銅、金或鋁製成,且可 在一些情況中具有不同金屬的加工層曝露於打線接合的外表面處。每一打線接合的直徑可例示性地為1至500微米(microns)之間的直徑。處理中的元件中的相鄰導線的最小間距的範圍可最小為導線的最小直徑的大約兩倍,而當導線直徑較大時,則可為導線直徑的較小倍數之數值。在一範例中,第一與第二接點46、16可為離其所電性耦接的打線接合32小於50微米(microns)的軸向距離內。
第4圖為對應的平面視圖,面向頂表面144或替代地部件10 的底表面114之任一者。如同第3與4圖中所見的,第一與第二接點46、16可製成延伸於平行於頂或底表面144、114的橫向方向中、超出個別的打線接合32的邊緣表面37,如同接點46A與16A的實例中所見的。部件10的製造可 如同下面進一步敘述的。現在參見第5圖,現在將敘述製造部件10(例如,中介層)的方法。如同第5圖中所見的,處理中的元件45可包含未端接的打線接合32的陣列,其形成為從打線接合所接合的一或更多個金屬表面向上延伸。此打線接合陣列可藉由形成打線接合來接合金屬導線至其不同位置處的一或更多個表面而形成,表面可為陣列的位置,且可為一或更多個金屬表面或打線接合之下的金屬片的表面。在一範例中,打線接合32可藉由接合導線至一或更多個表面(例如,接點的表面)或至金屬片42的表面而形成。在例如第5圖所示的範例中,金屬片42不需要為自己或打線接合32提供完全的力學支撐,因為該功能可由支撐載體43來執行,支撐載體43可釋放地附接或夾設至金屬片。在一具體範例中,接合工具可接合金屬導線至層狀結構的曝露表面,層狀結構包含未圖案化的或已圖案化的金屬片,且層狀結構可包含一或更多個加工金屬層在其上。因此,在一範例中,打線接合可形成在具有鋁、銅或其合金等的金屬層之基部上,且在一範例中,加工層可包含「ENIG」加工,例如藉由無電沉積而沉積在基部金屬上的鎳層,接著藉由浸漬處理而沉積在鎳層上的金層。在另一範例中,基部金屬層可具有「ENEPIG」加工,例如可為下述的組合:沉積於基部金屬上的無電沉積鎳層,接著於其上沉積無電沉積鈀層,且接著藉由浸漬處理而在鈀上沉積金層。
藉由前面提及的共同擁有與併入的一或更多個美國申請案 中所前述的技術,打線接合可藉由接合金屬導線至表面而形成。在一範例中,打線接合可藉由球接合金屬導線至表面而形成,例如藉由在導線的尖端處加熱導線,以形成熔化的金屬球並且利用該球來接觸該表面,以形成 球接合,來形成導線的球狀部分作為打線接合的第一端部33或基部,例如如同第3圖所示。在此種範例中,當基部藉由球接合而形成時,打線接合的基部可具有類似於球或球的部分之形狀。具有藉由球接合而形成的基部之打線接合可具有如同例如美國專利申請案第13/462,158號中所述的形狀並且如同該申請案所述地形成,其揭示內容以引用之方式併入本文。或者,打線接合可藉由其他技術而形成,例如針腳式接合(stitch bonding)或楔形接合(wedge bonding),其中導線的邊緣表面的一部分接合至一表面,且可具有大體上如同例如美國專利申請案第13/404,408、13/404,458、13/405,125號中所見的形狀,其揭示內容以引用之方式併入本文。在此種配置中,基部34可具有稍微平坦的圓柱形形狀,其可以以實質的角度(例如,15至90度)延伸遠離該軸。打線接合的向上延伸軸部31不需要相對於接合的基部34垂直延伸,但是反而可以以實質的角度(例如,15至90度)從其延伸。 以此方式形成的打線接合的具體範例可如同這些併入的申請案中所述的。
第6與7圖分別為低CTE元件19的平面視圖與橫剖面視圖,如同上述具有複數個開孔38在其中,其中相鄰開孔之間的低CTE元件19的部分48延伸至更大的厚度。開孔可以還是盲開孔,因為每一開孔可不完全延伸通過低CTE元件的厚度,如同第7圖所示。開孔38通常藉由光學或機械燒蝕來形成,例如藉由雷射、機械研磨、乾式與濕式蝕刻方法。在第6與7圖中所見的範例中,每一開孔的尺寸可設計成容納複數個相鄰的打線接合32,該等打線接合32可延伸於第一方向60中、成一列,且在一些情況中,也可延伸於橫越第一方向的第二方向61中、成一行。因此,每一開孔38可具有延伸於第一與第二方向60、61的一或更多者中的尺寸,在每一方向中的尺 寸為數十微米至數百微米。
在第8圖所見的處理階段中,處理中的元件45與低CTE元件 19黏合而形成處理中的元件47。例如,低CTE元件19相對於第7圖所示的定向反轉,且然後黏合於處理中的元件45。在一實施例中,黏著劑49可提供於打線接合32的基部34的頂部上,黏著劑接合開孔38之間的低CTE元件19的部分48。在一具體範例中,低CTE元件19可放置成靠近處理中的元件45或放置在處理中的元件45的頂部上,且然後底層填料可水平流動至處理中的元件45與低CTE元件之間的間隙,以形成第8圖所示的結構。或者,黏著劑49可為沖壓黏著膜或圖案化分配的黏著劑,其接合低CTE元件19的部分48於金屬片42的頂表面。如同第8圖中所見的,黏著劑49可接觸或流動至打線接合32。或者,黏著劑49可不接觸或流動至打線接合32。
之後,如同第9圖中所示,低CTE元件可從頂部薄化,像是 例如藉由研磨、研磨的化學品、拋光或離子處理、或其組合,直到開孔38在頂部處曝露出。在一範例中,研磨、精研或拋光可用於薄化低CTE元件。 在另一範例中,可使用蝕刻,例如反應離子蝕刻或電漿蝕刻處理。在一範例中,研磨、精研或拋光可用於低CTE元件的粗糙薄化,其可隨後藉由選擇性反應離子蝕刻介電質填充40,以使打線接合32的端部39突伸於開孔38之間的低CTE元件的部分48的表面之上。
開孔38可隨後填充有合適的介電質材料40。可選擇介電質材 料,以避免干擾部件10的操作,部件10在一些情況中會需要在經歷快速或極端的溫度波動的環境中使用。因此,有利的是,在一些情況中,提供低CTE介電質材料40於開孔內,開孔可具有較低的CTE(例如,具有小於12 ppm/℃的CTE),或者開孔的CTE可相同或相近於低CTE元件的CTE。低CTE材料往往相當硬,因為它們的楊氏模數(彈性的度量)往往遠遠高於聚合材料;因此,發現到,當使用此方法時,會需要具有CTE較相近於低CTE元件19的CTE之填料材料。因此,針對此目的,熔化的玻璃為一種可能的低CTE填料材料,其可使用作為填料介電質材料40。或者,開孔38可填充有具有較高CTE的材料,但是,其可為順應式材料,例如聚合材料,此種材料具有低的楊氏模數。在一些實施例中,介電質填充40可包含多孔聚合物,例如多孔的聚酰亞胺。在一些實施例中,介電質材料40可包含多於一種的介電質材料。例如,主要的介電質可為一層多孔的聚酰亞胺或其他介電質材料,且此種層可覆蓋有氧化物,其在一範例中可為沉積自原矽酸四乙酯(TEOS)前驅物的氧化物。TEOS層可包含打線接合表面39的端部39之上的RDL。
接著,如同第10圖中進一步所見的,將延伸於低CTE元件的 部分48之上的填料介電質材料40的部分移除,且打線接合的端部39可藉由露出處理而曝露。再分佈層或後段製程(BEOL)互連層可形成於打線接合32的端部39的頂部上,其中接點46與選擇性的線跡54可設置於此。載體43可之後移除,且金屬片42(如果存在的話)可移除,以產生部件10,像是例如第11圖中所見的,或者如同上面參照第3圖所示與所述的。在一些實施例中,金屬片可圖案化,以製造再分佈層或形成電性接點,例如第一接點46或第二接點16。
第12圖為相關於第5-11圖所上述的實施例的變化型,例示製 造階段。在此情況中,處理中的元件55可包含形成於具有線跡54與接點46 預先形成在其中的BEOL或再分佈層的頂部上的打線接合32,再分佈層設置於載體43的頂部上。在一些實施例中,載體43可包含晶片、封裝或未封裝裝置。在一些實施例中,打線接合32可包含不同直徑的導線。在此種範例中,一或更多條導線的直徑可大於其他導線的直徑至少3%。另外,一或更多條導線的直徑可大於其他導線的直徑至少10%。
第12圖為相關於第5-11圖所上述的實施例的變化型,例示製 造階段。在此情況中,處理中的元件55可包含形成於具有線跡54與接點46預先形成在其中的再分佈層的頂部上的打線接合32,再分佈層設置於載體43的頂部上。第13-14圖為製造階段,其中處理中的元件55黏合於低CTE元件19,且介電質材料係附加至其,以類似於相關於第8與9圖所上述的介電質材料的方式。第15圖為進一步的處理階段,其中接點16或16B可形成為電性連通於打線接合32。例如,接點16可形成於介電質填充40的頂部上,且接點16B可形成於從介電質填充的表面53延伸至打線接合32之凹部中。在一範例中,介電質填充40可延伸至低CTE元件19的表面121的高度之上的高度,例如,當接點以16B所示的方式形成時。或者,介電質填充40的頂表面可對準於低CTE元件19的表面121。在一些實施例中,一或更多個打線接合32較短於其他打線接合。例如,一或更多個打線接合32較短於其他打線接合達其他打線接合的長度的20%以下。在一些應用中,一或更多個打線接合32較短於其他打線接合達其他打線接合的長度的10%以上。
第16-18圖為相關於第3-11圖所上述的實施例的變化型,其 中低CTE元件119中的每一開孔138的尺寸係設計成容納單一打線接合。例如,處理中的元件155的每一打線接合32的圓柱軸可垂直延伸於低CTE元件 中的單一開孔138內。當低CTE元件由半導體材料製成時,每一開孔138在黏合於其中的處理中的元件之前可利用介電質材料作為襯裡。例如,此種介電質襯裡可藉由數種可能的處理而沉積或形成於其上,其可包含化學氣相沉積、局部氧化或氮化等。第17與18圖例示製造處理的階段,其類似於第13與14圖中所示的那些,其中在低CTE元件已經黏合於處理中的元件155之後,介電質填充可形成在開孔138中。第18圖進一步顯示以此方式形成的範例性部件110,例如中介層。在一些實施例中(未圖示),一或更多個開孔138可不包含打線接合。在此種實施例中,缺少打線接合在其中的開孔138可包含介電質材料。此種開孔138可部分或完全填充有介電質材料。
在上述處理的變化型中,在打線接合32插入其中之前,未固 化的介電質材料140(例如,液體材料)可存在於開孔138中。以此種方式,在薄化低CTE元件119之後,可避免或可進一步促進或藉此協助介電質材料的沉積或填充。
在另一變化型中,開孔可不填充有介電質材料,但是取代 地,每一開孔的軸向尺寸可允許維持部分或實質上完全未由介電質材料填充。例如,每一開孔只有頂部與底部端部可被插入。在此種情況中,最終的部件中的每一開孔內留下的空氣或空隙可作用為介電質,其具有甚至更低的介電常數,相較於可使用的固體聚合或無機介電質材料來說。
第19與20圖例示進一步的變化型,其中在低CTE元件119與 對應的處理中的元件157黏合之後,包含線跡54與接點46的再分佈層可形成於打線接合32的頂部上。完成的部件210(例如,中介層)例示在第20圖中。
第21-23圖例示上述處理的另一變化型。如同第21圖所見 的,具有打線接合32從其延伸的處理中的元件159係並置於低CTE元件119,使得兩者之間存在有間隙,其可容納介電質材料以流體形式流動,用於填充每一開孔138的目的。之後,如同第22圖所見的,介電質材料140可流入每一開孔中。如同第23圖進一步所見的,低CTE元件之後可薄化,且接點與導電塊(例如,焊料塊)可附加至其,以形成部件310,例如中介層。介電質填充材料的範例可為無機或聚合材料,如同上述。在一些情況中,該流動可為氣體形式,例如用於沉積介電質塗層於開孔內,例如聚對二甲苯等。 根據第21-23圖中所見的變化型來形成介電質填充層之處理可在任何或所有上述實施例中執行。
上述處理的進一步變化型係顯示於第24-28圖中,其中產生 的部件410(第28圖)為微電子元件,其可包含半導體晶片,打線接合132可延伸於其厚度方向中、通過半導體晶片,用於提供電性互連於部件410的第一表面144處所設置的接點46與部件的第二表面114(相對於第一表面)處所設置的接點16之間的目的。如同第28圖所見的,微電子元件可包含半導體區域419,打線接合132延伸通過半導體區域419,半導體區域通常由單晶半導體材料形成,但是在適當的情況下其可具有不同的結晶結構。複數個主動裝置421至少部分設置在半導體區域419中,其可為電晶體、二極體、或者可包含與利用半導體區域作為其部分功能結構的任何各種主動裝置。 如同第28圖中進一步所見的,水平與垂直的互連結構148可包含多個互連層,例如後段製程(BEOL)佈線結構或再分佈結構,互連結構形成於半導體區域419的頂部上。導電(例如,金屬的)連接器149可電性耦接於打線接合132與部件410的互連結構148,且可設置在打線接合與互連結構之間。 如同在上述實施例及其變化型中,介電質填充材料440可設置在圍繞每一打線接合的開孔438內。或者,介電填充材料可省略,或者介電質材料可僅插入開孔438的頂部或底部端部或兩端部。在一些情況中,開孔438可僅利用介電質材料來作為襯裡但未填充,如同上述。
製造部件的處理(例如,第28圖中所見的)可包含黏合處理 中的元件465(第24圖)於具有複數個主動裝置已經形成在其中的微電子元件470(第25圖)。該處理可視為「經由中間」的處理,因為藉由打線接合132所形成的垂直互連係形成在半導體區域中的主動裝置的高溫製造完成之後,但是在互連結構148(第28圖)已經形成之前。如同第25圖中所見的,一組開孔438已經形成,從微電子元件470的後表面471朝向其前表面472延伸,每一開孔的尺寸係設計成容納單一打線接合或複數個打線接合以及相鄰的打線接合之間的間距。開孔可藉由任何數量的技術來形成,其可包含機械、化學或光學(例如,雷射燒蝕)的技術等。因此,開孔438部分延伸通過半導體區域419的厚度。載體443可附接至半導體區域的前表面472,同時開孔正形成。
第26圖為後續的製造階段,其中處理中的元件465黏合於微 電子元件470,且選擇性的介電質填充材料440可提供在開孔內。載體也可移除。
如第27圖所示,前表面開孔458可之後形成,從微電子元件 的前表面471延伸並且對準於打線接合132。介電質襯裡可然後形成於前表面開孔內,之後,導電材料可然後沉積至開孔中,以形成金屬連接器149,如同第28圖中所見的。在一些範例中,金屬連接器可藉由各種氣相沉積或 電鍍處理或其組合來形成。
在上面見到的每一實施例中,部件可包含實質長度的打線接 合,其中其圓柱軸部分可延伸數十至數百微米。在具體的範例中,每一打線接合的軸可具有50微米至一毫米的長度。
在一些範例中,根據本發明的實施例所製造的微電子元件 410可在晶粒堆疊中堆疊在彼此的頂部上,其中打線接合132與連接器149與互連結構148可作用為矽通孔(TSV)。在一範例中,以此方式製造的微電子元件410的表面114可佔據與原本的半導體晶片的表面相同的面積,且具有包圍該區域的周邊邊緣,其對應於其所製造自的原本的半導體晶片的邊緣。在此種範例中,部件410或已處理的微電子元件可稱為「晶片級封裝」或「CSP」。
在相關於第3至28圖所上述的任何或全部的實施例的變化型 中,取代形成打線接合32於金屬片42上,打線接合可形成於電路平板或微電子元件(例如,半導體晶片)的頂部上。在一具體實施例中,取代移除支撐打線接合的下方結構(例如,金屬片42、電路平板或半導體晶片),可允許電路平板或半導體晶片維持在微電子組件中,微電子組件包含中介層元件與下方的電路平板或半導體晶片。
在相關於第3至28圖所上述的任何或全部的實施例的變化型 中,一或更多個額外部件(其可為主動部件、被動部件、或其組合)可預先安裝在下方的結構上(例如,金屬片、微電子元件或電路平板),且此種額外部件可之後變成嵌入於完成的部件或中介層中的開孔內部的介電質填充內。在上述實施例的變化型中,在打線接合插入其中之前,低CTE元件中 的開孔可延伸通過低CTE元件的整個厚度,使得在打線接合的軸向方向中沒有低CTE元件的材料在打線接合之上。在此種情況中,上述將低CTE元件薄化以從低CTE元件的頂部曝露開孔38(例如,第9圖所示的元件19的薄化)可省略。
將理解到,相關於本發明的一態樣、實施例、佈置或配置所 討論與所示的特徵可聯合使用於本發明的任何其他態樣、實施例、佈置或配置。例如,雖然一些圖式與其對應的敘述例示了垂直延伸的打線接合,但是將理解到,根據所示或所述的任何實施例,也可使用延伸在垂直方向以外的方向中之打線接合,例如其他圖式中所示的。
雖然本發明在此已經參照具體實施例來敘述,將瞭解到,這 些實施例僅是本發明的應用與原理的例示。因此,可瞭解到,可對例示的實施例做出各種修改,且藉由本應用,可設想出本文提供的實施例的組合與其他配置。可設想出進一步的補強,而未偏離本文所敘述的實施例中所界定之本發明的範圍與精神。
10‧‧‧微電子部件
12‧‧‧微電子元件
13‧‧‧面
16‧‧‧接點
19‧‧‧低CTE元件
20‧‧‧封裝基板
32‧‧‧打線接合
46‧‧‧接點
50‧‧‧電路平板
51‧‧‧接點
100‧‧‧微電子組件
114‧‧‧第二表面
144‧‧‧第一表面

Claims (20)

  1. 一種製造一部件的方法,包含:形成一結構,該結構包含複數個打線接合,每一打線接合延伸於一元件中的一或更多個開孔的一開孔內的一軸向方向中,且每一打線接合至少部分間隔於其所延伸的該開孔的一壁部,該元件實質包含具有一熱膨脹係數(CTE)小於10ppm/℃的一材料;該結構具有在該部件的一第一表面處的第一接點以及在該部件的一第二表面處的第二接點,該第二表面以一方向對立面向於該第一表面,該等第一接點為該等打線接合的第一端部,或者該等第一接點耦接至該等打線接合的第一端部,且該等第二接點電性耦接於該等打線接合。
  2. 如申請專利範圍第1項之方法,其中在該元件中的該等開孔未被該元件的任何部分覆蓋。
  3. 如申請專利範圍第1項之方法,其中形成該結構包含:提供一第一元件,該第一元件之複數個打線接合係向上延伸離開該第一元件;及將該等打線接合插入至具有小於10ppm/℃的CTE的該元件中的一或更多個開孔中。
  4. 如申請專利範圍第1項之方法,另包含形成下述至少一者:電性耦接於該等打線接合與該等第一接點之間的一第一再分佈層,或電性耦接於該等打 線接合與該等第二接點之間的一第二再分佈層。
  5. 如申請專利範圍第1項之方法,其中形成該結構包含:形成該等打線接合,使得該等打線接合的第一端部形成於一第一再分佈層的金屬元件上,之後將每一打線接合插入至該一或更多個開孔的一開孔中。
  6. 如申請專利範圍第1項之方法,其中形成該結構包含:將該複數個打線接合的個別打線接合插入至該元件中的個別開孔中,使得每一打線接合藉由該元件的材料而彼此分隔。
  7. 如申請專利範圍第6項之方法,其中當該等個別的打線接合插入於該等開孔中時,該等開孔為盲開孔(Blind Openings),且該方法另包含:在該插入之後,減少該元件的一厚度,以提供接取(Access)給該等打線接合的端部使用。
  8. 如申請專利範圍第6項之方法,其中該插入可包含:將該複數個打線接合的一些打線接合插入該複數個開孔的同一開孔中。
  9. 如申請專利範圍第1項之方法,另包含:在接觸於該等打線接合的該等開孔內提供一電性絕緣材料。
  10. 如申請專利範圍第1項之方法,其中該元件包含複數個主動裝置,其中 該第一或第二接點的至少一些係電性耦接於該複數個主動裝置。
  11. 如申請專利範圍第10項之方法,其中該元件包含一單晶半導體區域(Monocrystalline semiconductor),至少一些該等主動裝置係至少部分設置於該單晶半導體區域內,且該等開孔至少部分延伸通過該單晶半導體區域。
  12. 一種部件,包含:複數個打線接合,每一打線接合延伸於一元件中的一或更多個開孔的一開孔內的一軸向方向中,該元件之一熱膨脹係數(CTE)小於10ppm/℃,且每一打線接合至少部分間隔於其所延伸的該開孔的一壁部;在該部件的一第一表面處的第一接點以及在該部件的一第二表面處的第二接點,該第二表面以一方向對立面向於該第一表面,該等第一接點為該等打線接合的第一端部,或者該等第一接點耦接至該等打線接合的第一端部,且該等第二接點電性耦接於該等打線接合。
  13. 如申請專利範圍第12項之部件,其中該等第一接點或該等第二接點的至少一者係透過一再分佈層而電性耦接於該等打線接合,該再分佈層在該等打線接合之上且在該元件的一表面之上,該元件的該表面界定橫越該等開孔的該軸向方向之一平面。
  14. 如申請專利範圍第12項之部件,其中該複數個打線接合的個別打線接合係設置在該元件中的個別開孔內,使得每一打線接合藉由該元件的材料而 彼此分隔。
  15. 如申請專利範圍第12項之部件,其中該複數個打線接合的一些打線接合係設置在該複數個開孔的同一開孔中。
  16. 如申請專利範圍第12項之部件,另包含在接觸於該等打線接合的該等開孔內的一電性絕緣材料。
  17. 如申請專利範圍第12項之部件,其中該元件包含複數個主動裝置,其中該等第一與第二接點係電性耦接於彼此,並且電性耦接於該複數個主動裝置的至少一些主動裝置。
  18. 如申請專利範圍第17項之部件,其中該元件包含一單晶半導體區域,至少一些該等主動裝置係至少部分設置於該單晶半導體區域內,且該等開孔至少部分延伸通過該單晶半導體區域。
  19. 如申請專利範圍第12項之部件,其中該等第一接點與該等第二接點距離該等打線接合,係小於50微米的一軸向距離內。
  20. 如申請專利範圍第17項之部件,其中該等打線接合僅部分延伸通過該元件的一厚度;另包含導電連接器,該等導電連接器從該等打線接合延伸於一軸向方向中、至少部分通過該元件的該厚度的剩餘部分,該等連接器由 沉積的導電材料形成。
TW104116900A 2014-05-29 2015-05-26 具有打線接合互連的低熱膨脹係數部件 TWI596680B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US14/289,860 US9646917B2 (en) 2014-05-29 2014-05-29 Low CTE component with wire bond interconnects

Publications (2)

Publication Number Publication Date
TW201546922A true TW201546922A (zh) 2015-12-16
TWI596680B TWI596680B (zh) 2017-08-21

Family

ID=53398211

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104116900A TWI596680B (zh) 2014-05-29 2015-05-26 具有打線接合互連的低熱膨脹係數部件

Country Status (3)

Country Link
US (3) US9646917B2 (zh)
TW (1) TWI596680B (zh)
WO (1) WO2015184153A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI791881B (zh) * 2019-08-16 2023-02-11 矽品精密工業股份有限公司 電子封裝件及其組合式基板與製法

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9646917B2 (en) * 2014-05-29 2017-05-09 Invensas Corporation Low CTE component with wire bond interconnects
US10615111B2 (en) * 2014-10-31 2020-04-07 The Board Of Trustees Of The Leland Stanford Junior University Interposer for multi-chip electronics packaging
US9443799B2 (en) 2014-12-16 2016-09-13 International Business Machines Corporation Interposer with lattice construction and embedded conductive metal structures
US9666514B2 (en) * 2015-04-14 2017-05-30 Invensas Corporation High performance compliant substrate
US9818645B2 (en) * 2016-01-08 2017-11-14 National Institute Of Advanced Industrial Science And Technology Through electrode, manufacturing method thereof, and semiconductor device and manufacturing method thereof
US20180090471A1 (en) * 2016-09-28 2018-03-29 Intel Corporation Package on Package Structure Having Package To Package Interconnect Composed of Packed Wires Having A Polygon Cross Section
KR102595102B1 (ko) * 2016-11-01 2023-10-31 삼성디스플레이 주식회사 표시장치
US9947634B1 (en) * 2017-06-13 2018-04-17 Northrop Grumman Systems Corporation Robust mezzanine BGA connector
GB2581149B (en) * 2019-02-05 2021-11-10 Pragmatic Printing Ltd Flexible interposer

Family Cites Families (476)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1439262B2 (de) 1963-07-23 1972-03-30 Siemens AG, 1000 Berlin u. 8000 München Verfahren zum kontaktieren von halbleiterbauelementen durch thermokompression
US3358897A (en) 1964-03-31 1967-12-19 Tempress Res Co Electric lead wire bonding tools
US3623649A (en) 1969-06-09 1971-11-30 Gen Motors Corp Wedge bonding tool for the attachment of semiconductor leads
DE2119567C2 (de) 1970-05-05 1983-07-14 International Computers Ltd., London Elektrische Verbindungsvorrichtung und Verfahren zu ihrer Herstellung
DE2228703A1 (de) 1972-06-13 1974-01-10 Licentia Gmbh Verfahren zum herstellen einer vorgegebenen lotschichtstaerke bei der fertigung von halbleiterbauelementen
US4327860A (en) 1980-01-03 1982-05-04 Kulicke And Soffa Ind. Inc. Method of making slack free wire interconnections
US4422568A (en) 1981-01-12 1983-12-27 Kulicke And Soffa Industries, Inc. Method of making constant bonding wire tail lengths
US4437604A (en) 1982-03-15 1984-03-20 Kulicke & Soffa Industries, Inc. Method of making fine wire interconnections
JPS59189069A (ja) 1983-04-12 1984-10-26 Alps Electric Co Ltd 電気部品の端子のハンダ塗布装置
JPS61125062A (ja) 1984-11-22 1986-06-12 Hitachi Ltd ピン取付け方法およびピン取付け装置
US4604644A (en) 1985-01-28 1986-08-05 International Business Machines Corporation Solder interconnection structure for joining semiconductor devices to substrates that have improved fatigue life, and process for making
US5476211A (en) 1993-11-16 1995-12-19 Form Factor, Inc. Method of manufacturing electrical contacts, using a sacrificial member
US5917707A (en) 1993-11-16 1999-06-29 Formfactor, Inc. Flexible contact structure with an electrically conductive shell
US4716049A (en) 1985-12-20 1987-12-29 Hughes Aircraft Company Compressive pedestal for microminiature connections
US4924353A (en) 1985-12-20 1990-05-08 Hughes Aircraft Company Connector system for coupling to an integrated circuit chip
US4793814A (en) 1986-07-21 1988-12-27 Rogers Corporation Electrical circuit board interconnect
US4695870A (en) 1986-03-27 1987-09-22 Hughes Aircraft Company Inverted chip carrier
JPS62226307A (ja) 1986-03-28 1987-10-05 Toshiba Corp ロボツト装置
US4771930A (en) 1986-06-30 1988-09-20 Kulicke And Soffa Industries Inc. Apparatus for supplying uniform tail lengths
JPS6397941A (ja) 1986-10-14 1988-04-28 Fuji Photo Film Co Ltd 感光材料
US5195237A (en) 1987-05-21 1993-03-23 Cray Computer Corporation Flying leads for integrated circuits
US5138438A (en) 1987-06-24 1992-08-11 Akita Electronics Co. Ltd. Lead connections means for stacked tab packaged IC chips
KR970003915B1 (ko) 1987-06-24 1997-03-22 미다 가쓰시게 반도체 기억장치 및 그것을 사용한 반도체 메모리 모듈
JP2642359B2 (ja) 1987-09-11 1997-08-20 株式会社日立製作所 半導体装置
JPS6412769A (en) 1987-07-07 1989-01-17 Sony Corp Correction circuit for image distortion
US4804132A (en) 1987-08-28 1989-02-14 Difrancesco Louis Method for cold bonding
JPH01118364A (ja) 1987-10-30 1989-05-10 Fujitsu Ltd 予備半田ディップ方法
US4998885A (en) 1989-10-27 1991-03-12 International Business Machines Corporation Elastomeric area array interposer
US5077598A (en) 1989-11-08 1991-12-31 Hewlett-Packard Company Strain relief flip-chip integrated circuit assembly with test fixturing
US5095187A (en) 1989-12-20 1992-03-10 Raychem Corporation Weakening wire supplied through a wire bonder
AU637874B2 (en) 1990-01-23 1993-06-10 Sumitomo Electric Industries, Ltd. Substrate for packaging a semiconductor device
CA2034703A1 (en) 1990-01-23 1991-07-24 Masanori Nishiguchi Substrate for packaging a semiconductor device
US5083697A (en) 1990-02-14 1992-01-28 Difrancesco Louis Particle-enhanced joining of metal surfaces
US4975079A (en) 1990-02-23 1990-12-04 International Business Machines Corp. Connector assembly for chip testing
US4999472A (en) 1990-03-12 1991-03-12 Neinast James E Electric arc system for ablating a surface coating
US5679977A (en) 1990-09-24 1997-10-21 Tessera, Inc. Semiconductor chip assemblies, methods of making same and components for same
US5148266A (en) 1990-09-24 1992-09-15 Ist Associates, Inc. Semiconductor chip assemblies having interposer and flexible lead
US5148265A (en) 1990-09-24 1992-09-15 Ist Associates, Inc. Semiconductor chip assemblies with fan-in leads
US5067382A (en) 1990-11-02 1991-11-26 Cray Computer Corporation Method and apparatus for notching a lead wire attached to an IC chip to facilitate severing the wire
KR940001149B1 (ko) 1991-04-16 1994-02-14 삼성전자 주식회사 반도체 장치의 칩 본딩 방법
US5607818A (en) 1991-06-04 1997-03-04 Micron Technology, Inc. Method for making interconnects and semiconductor structures using electrophoretic photoresist deposition
WO1993004375A1 (en) 1991-08-23 1993-03-04 Nchip, Inc. Burn-in technologies for unpackaged integrated circuits
US5220489A (en) 1991-10-11 1993-06-15 Motorola, Inc. Multicomponent integrated circuit package
JP2931936B2 (ja) 1992-01-17 1999-08-09 株式会社日立製作所 半導体装置用リードフレームの製造方法及び半導体装置用リードフレーム並びに樹脂封止型半導体装置
US5831836A (en) 1992-01-30 1998-11-03 Lsi Logic Power plane for semiconductor device
US5222014A (en) 1992-03-02 1993-06-22 Motorola, Inc. Three-dimensional multi-chip pad array carrier
US5438224A (en) 1992-04-23 1995-08-01 Motorola, Inc. Integrated circuit package having a face-to-face IC chip arrangement
US5494667A (en) 1992-06-04 1996-02-27 Kabushiki Kaisha Hayahibara Topically applied hair restorer containing pine extract
US6054756A (en) 1992-07-24 2000-04-25 Tessera, Inc. Connection components with frangible leads and bus
JP3151219B2 (ja) 1992-07-24 2001-04-03 テツセラ,インコーポレイテッド 取り外し自在のリード支持体を備えた半導体接続構成体およびその製造方法
US5977618A (en) 1992-07-24 1999-11-02 Tessera, Inc. Semiconductor connection components and methods with releasable lead support
US6295729B1 (en) 1992-10-19 2001-10-02 International Business Machines Corporation Angled flying lead wire bonding process
US5371654A (en) 1992-10-19 1994-12-06 International Business Machines Corporation Three dimensional high performance interconnection package
US20050062492A1 (en) 2001-08-03 2005-03-24 Beaman Brian Samuel High density integrated circuit apparatus, test probe and methods of use thereof
JP2716336B2 (ja) 1993-03-10 1998-02-18 日本電気株式会社 集積回路装置
JPH06268101A (ja) 1993-03-17 1994-09-22 Hitachi Ltd 半導体装置及びその製造方法、電子装置、リ−ドフレ−ム並びに実装基板
US5340771A (en) 1993-03-18 1994-08-23 Lsi Logic Corporation Techniques for providing high I/O count connections to semiconductor dies
US5454161A (en) 1993-04-29 1995-10-03 Fujitsu Limited Through hole interconnect substrate fabrication process
US20030048108A1 (en) 1993-04-30 2003-03-13 Beaman Brian Samuel Structural design and processes to control probe position accuracy in a wafer test probe assembly
US5811982A (en) 1995-11-27 1998-09-22 International Business Machines Corporation High density cantilevered probe for electronic devices
JP2981385B2 (ja) 1993-09-06 1999-11-22 シャープ株式会社 チップ部品型ledの構造及びその製造方法
US5346118A (en) 1993-09-28 1994-09-13 At&T Bell Laboratories Surface mount solder assembly of leadless integrated circuit packages to substrates
US6835898B2 (en) 1993-11-16 2004-12-28 Formfactor, Inc. Electrical contact structures formed by configuring a flexible wire to have a springable shape and overcoating the wire with at least one layer of a resilient conductive material, methods of mounting the contact structures to electronic components, and applications for employing the contact structures
US5455390A (en) 1994-02-01 1995-10-03 Tessera, Inc. Microelectronics unit mounting with multiple lead bonding
EP1213756A3 (en) 1994-03-18 2005-05-25 Hitachi Chemical Co., Ltd. Fabrication process of semiconductor package and semiconductor package
US5802699A (en) 1994-06-07 1998-09-08 Tessera, Inc. Methods of assembling microelectronic assembly with socket for engaging bump leads
US5615824A (en) 1994-06-07 1997-04-01 Tessera, Inc. Soldering with resilient contacts
JPH07335783A (ja) 1994-06-13 1995-12-22 Fujitsu Ltd 半導体装置及び半導体装置ユニット
US5468995A (en) 1994-07-05 1995-11-21 Motorola, Inc. Semiconductor device having compliant columnar electrical connections
US5688716A (en) 1994-07-07 1997-11-18 Tessera, Inc. Fan-out semiconductor chip assembly
US5518964A (en) 1994-07-07 1996-05-21 Tessera, Inc. Microelectronic mounting with multiple lead deformation and bonding
US6828668B2 (en) 1994-07-07 2004-12-07 Tessera, Inc. Flexible lead structures and methods of making same
US5989936A (en) 1994-07-07 1999-11-23 Tessera, Inc. Microelectronic assembly fabrication with terminal formation from a conductive layer
US6177636B1 (en) 1994-12-29 2001-01-23 Tessera, Inc. Connection components with posts
US6117694A (en) 1994-07-07 2000-09-12 Tessera, Inc. Flexible lead structures and methods of making same
JPH08115989A (ja) 1994-08-24 1996-05-07 Fujitsu Ltd 半導体装置及びその製造方法
US5656550A (en) 1994-08-24 1997-08-12 Fujitsu Limited Method of producing a semicondutor device having a lead portion with outer connecting terminal
US5659952A (en) 1994-09-20 1997-08-26 Tessera, Inc. Method of fabricating compliant interface for semiconductor chip
US5541567A (en) 1994-10-17 1996-07-30 International Business Machines Corporation Coaxial vias in an electronic substrate
US5495667A (en) 1994-11-07 1996-03-05 Micron Technology, Inc. Method for forming contact pins for semiconductor dice and interconnects
US5736074A (en) 1995-06-30 1998-04-07 Micro Fab Technologies, Inc. Manufacture of coated spheres
US5629241A (en) 1995-07-07 1997-05-13 Hughes Aircraft Company Microwave/millimeter wave circuit structure with discrete flip-chip mounted elements, and method of fabricating the same
US5971253A (en) 1995-07-31 1999-10-26 Tessera, Inc. Microelectronic component mounting with deformable shell terminals
US5872051A (en) 1995-08-02 1999-02-16 International Business Machines Corporation Process for transferring material to semiconductor chip conductive pads using a transfer substrate
US5810609A (en) 1995-08-28 1998-09-22 Tessera, Inc. Socket for engaging bump leads on a microelectronic device and methods therefor
US6211572B1 (en) 1995-10-31 2001-04-03 Tessera, Inc. Semiconductor chip package with fan-in leads
JPH09134934A (ja) 1995-11-07 1997-05-20 Sumitomo Metal Ind Ltd 半導体パッケージ及び半導体装置
JP3332308B2 (ja) 1995-11-07 2002-10-07 新光電気工業株式会社 半導体装置及びその製造方法
US5731709A (en) 1996-01-26 1998-03-24 Motorola, Inc. Method for testing a ball grid array semiconductor device and a device for such testing
US5994152A (en) 1996-02-21 1999-11-30 Formfactor, Inc. Fabricating interconnects and tips using sacrificial substrates
US6000126A (en) 1996-03-29 1999-12-14 General Dynamics Information Systems, Inc. Method and apparatus for connecting area grid arrays to printed wire board
US6821821B2 (en) 1996-04-18 2004-11-23 Tessera, Inc. Methods for manufacturing resistors using a sacrificial layer
DE19618227A1 (de) 1996-05-07 1997-11-13 Herbert Streckfus Gmbh Verfahren und Vorrichtung zum Verlöten von elektronischen Bauelementen auf einer Leiterplatte
JPH1012769A (ja) 1996-06-24 1998-01-16 Ricoh Co Ltd 半導体装置およびその製造方法
KR100555341B1 (ko) 1996-10-17 2006-06-21 세이코 엡슨 가부시키가이샤 반도체장치및그제조방법,회로기판및플렉시블기판
US5976913A (en) 1996-12-12 1999-11-02 Tessera, Inc. Microelectronic mounting with multiple lead deformation using restraining straps
US6083837A (en) 1996-12-13 2000-07-04 Tessera, Inc. Fabrication of components by coining
US6225688B1 (en) 1997-12-11 2001-05-01 Tessera, Inc. Stacked microelectronic assembly and method therefor
US6121676A (en) 1996-12-13 2000-09-19 Tessera, Inc. Stacked microelectronic assembly and method therefor
US6054337A (en) 1996-12-13 2000-04-25 Tessera, Inc. Method of making a compliant multichip package
US6133072A (en) 1996-12-13 2000-10-17 Tessera, Inc. Microelectronic connector with planar elastomer sockets
JP3400279B2 (ja) 1997-01-13 2003-04-28 株式会社新川 バンプ形成方法
US5898991A (en) 1997-01-16 1999-05-04 International Business Machines Corporation Methods of fabrication of coaxial vias and magnetic devices
US5839191A (en) 1997-01-24 1998-11-24 Unisys Corporation Vibrating template method of placing solder balls on the I/O pads of an integrated circuit package
JPH1118364A (ja) 1997-06-27 1999-01-22 Matsushita Electric Ind Co Ltd キャプスタンモータ
US5895967A (en) 1997-07-07 1999-04-20 Texas Instruments Incorporated Ball grid array package having a deformable metal layer and method
US5896271A (en) 1997-07-21 1999-04-20 Packard Hughes Interconnect Company Integrated circuit with a chip on dot and a heat sink
CN1167131C (zh) 1997-08-19 2004-09-15 株式会社日立制作所 基底基板及制作用来装载多个半导体裸芯片器件的构造体的方法
CA2213590C (en) 1997-08-21 2006-11-07 Keith C. Carroll Flexible circuit connector and method of making same
JP3859318B2 (ja) 1997-08-29 2006-12-20 シチズン電子株式会社 電子回路のパッケージ方法
JP3937265B2 (ja) 1997-09-29 2007-06-27 エルピーダメモリ株式会社 半導体装置
JP2978861B2 (ja) 1997-10-28 1999-11-15 九州日本電気株式会社 モールドbga型半導体装置及びその製造方法
US6038136A (en) 1997-10-29 2000-03-14 Hestia Technologies, Inc. Chip package with molded underfill
JPH11219984A (ja) 1997-11-06 1999-08-10 Sharp Corp 半導体装置パッケージおよびその製造方法ならびにそのための回路基板
US6222136B1 (en) 1997-11-12 2001-04-24 International Business Machines Corporation Printed circuit board with continuous connective bumps
US6038133A (en) 1997-11-25 2000-03-14 Matsushita Electric Industrial Co., Ltd. Circuit component built-in module and method for producing the same
US6002168A (en) 1997-11-25 1999-12-14 Tessera, Inc. Microelectronic component with rigid interposer
JPH11163022A (ja) 1997-11-28 1999-06-18 Sony Corp 半導体装置、その製造方法及び電子機器
JP3988227B2 (ja) 1997-12-01 2007-10-10 日立化成工業株式会社 半導体チップ搭載用基板の製造法および半導体装置
US6124546A (en) 1997-12-03 2000-09-26 Advanced Micro Devices, Inc. Integrated circuit chip package and method of making the same
US6260264B1 (en) 1997-12-08 2001-07-17 3M Innovative Properties Company Methods for making z-axis electrical connections
US6052287A (en) 1997-12-09 2000-04-18 Sandia Corporation Silicon ball grid array chip carrier
US5973391A (en) 1997-12-11 1999-10-26 Read-Rite Corporation Interposer with embedded circuitry and method for using the same to package microelectronic units
JPH11220082A (ja) 1998-02-03 1999-08-10 Oki Electric Ind Co Ltd 半導体装置
JP3971500B2 (ja) 1998-02-20 2007-09-05 ソニー株式会社 半導体素子実装用配線基板の製造方法
JP3536650B2 (ja) 1998-02-27 2004-06-14 富士ゼロックス株式会社 バンプ形成方法および装置
KR100260997B1 (ko) 1998-04-08 2000-07-01 마이클 디. 오브라이언 반도체패키지
JPH11297889A (ja) 1998-04-16 1999-10-29 Sony Corp 半導体パッケージおよび実装基板、ならびにこれらを用いた実装方法
KR100266693B1 (ko) 1998-05-30 2000-09-15 김영환 적층가능한 비지에이 반도체 칩 패키지 및 그 제조방법
KR100265563B1 (ko) 1998-06-29 2000-09-15 김영환 볼 그리드 어레이 패키지 및 그의 제조 방법
US6414391B1 (en) 1998-06-30 2002-07-02 Micron Technology, Inc. Module assembly for stacked BGA packages with a common bus bar in the assembly
US6164523A (en) 1998-07-01 2000-12-26 Semiconductor Components Industries, Llc Electronic component and method of manufacture
US5854507A (en) 1998-07-21 1998-12-29 Hewlett-Packard Company Multiple chip assembly
US6050832A (en) 1998-08-07 2000-04-18 Fujitsu Limited Chip and board stress relief interposer
US6515355B1 (en) 1998-09-02 2003-02-04 Micron Technology, Inc. Passivation layer for packaged integrated circuits
JP2000091383A (ja) 1998-09-07 2000-03-31 Ngk Spark Plug Co Ltd 配線基板
US6194250B1 (en) 1998-09-14 2001-02-27 Motorola, Inc. Low-profile microelectronic package
US6158647A (en) 1998-09-29 2000-12-12 Micron Technology, Inc. Concave face wire bond capillary
US6684007B2 (en) 1998-10-09 2004-01-27 Fujitsu Limited Optical coupling structures and the fabrication processes
JP2000311915A (ja) 1998-10-14 2000-11-07 Texas Instr Inc <Ti> 半導体デバイス及びボンディング方法
JP3407275B2 (ja) 1998-10-28 2003-05-19 インターナショナル・ビジネス・マシーンズ・コーポレーション バンプ及びその形成方法
US6332270B2 (en) 1998-11-23 2001-12-25 International Business Machines Corporation Method of making high density integral test probe
JP3502776B2 (ja) 1998-11-26 2004-03-02 新光電気工業株式会社 バンプ付き金属箔及び回路基板及びこれを用いた半導体装置
US6426642B1 (en) 1999-02-16 2002-07-30 Micron Technology, Inc. Insert for seating a microelectronic device having a protrusion and a plurality of raised-contacts
US6206273B1 (en) 1999-02-17 2001-03-27 International Business Machines Corporation Structures and processes to create a desired probetip contact geometry on a wafer test probe
KR100319609B1 (ko) 1999-03-09 2002-01-05 김영환 와이어 어래이드 칩 사이즈 패키지 및 그 제조방법
US6512552B1 (en) 1999-03-29 2003-01-28 Sony Corporation Subpicture stream change control
US6177729B1 (en) 1999-04-03 2001-01-23 International Business Machines Corporation Rolling ball connector
US6258625B1 (en) 1999-05-18 2001-07-10 International Business Machines Corporation Method of interconnecting electronic components using a plurality of conductive studs
US6376769B1 (en) 1999-05-18 2002-04-23 Amerasia International Technology, Inc. High-density electronic package, and method for making same
JP3398721B2 (ja) 1999-05-20 2003-04-21 アムコー テクノロジー コリア インコーポレーティド 半導体パッケージ及びその製造方法
US6782610B1 (en) 1999-05-21 2004-08-31 North Corporation Method for fabricating a wiring substrate by electroplating a wiring film on a metal base
US6181569B1 (en) 1999-06-07 2001-01-30 Kishore K. Chakravorty Low cost chip size package and method of fabricating the same
US6228687B1 (en) 1999-06-28 2001-05-08 Micron Technology, Inc. Wafer-level package and methods of fabricating
TW417839U (en) 1999-07-30 2001-01-01 Shen Ming Tung Stacked memory module structure and multi-layered stacked memory module structure using the same
JP4526651B2 (ja) 1999-08-12 2010-08-18 富士通セミコンダクター株式会社 半導体装置
US6252178B1 (en) 1999-08-12 2001-06-26 Conexant Systems, Inc. Semiconductor device with bonding anchors in build-up layers
EP1139705B1 (en) 1999-09-02 2006-11-22 Ibiden Co., Ltd. Printed wiring board and method of producing the same
US6867499B1 (en) 1999-09-30 2005-03-15 Skyworks Solutions, Inc. Semiconductor packaging
TW512467B (en) 1999-10-12 2002-12-01 North Kk Wiring circuit substrate and manufacturing method therefor
JP3513444B2 (ja) 1999-10-20 2004-03-31 株式会社新川 ピン状ワイヤ等の形成方法
JP2001127246A (ja) 1999-10-29 2001-05-11 Fujitsu Ltd 半導体装置
US6362525B1 (en) 1999-11-09 2002-03-26 Cypress Semiconductor Corp. Circuit structure including a passive element formed within a grid array substrate and method for making the same
JP3619410B2 (ja) 1999-11-18 2005-02-09 株式会社ルネサステクノロジ バンプ形成方法およびそのシステム
JP3798597B2 (ja) 1999-11-30 2006-07-19 富士通株式会社 半導体装置
JP3566156B2 (ja) 1999-12-02 2004-09-15 株式会社新川 ピン状ワイヤ等の形成方法
US6790757B1 (en) 1999-12-20 2004-09-14 Agere Systems Inc. Wire bonding method for copper interconnects in semiconductor devices
KR100426494B1 (ko) 1999-12-20 2004-04-13 앰코 테크놀로지 코리아 주식회사 반도체 패키지 및 이것의 제조방법
JP2001196407A (ja) 2000-01-14 2001-07-19 Seiko Instruments Inc 半導体装置および半導体装置の形成方法
JP3420153B2 (ja) 2000-01-24 2003-06-23 Necエレクトロニクス株式会社 半導体装置及びその製造方法
US6710454B1 (en) 2000-02-16 2004-03-23 Micron Technology, Inc. Adhesive layer for an electronic apparatus having multiple semiconductor devices
US6562660B1 (en) 2000-03-08 2003-05-13 Sanyo Electric Co., Ltd. Method of manufacturing the circuit device and circuit device
JP4074040B2 (ja) 2000-03-14 2008-04-09 イビデン株式会社 半導体モジュール
JP2001339011A (ja) 2000-03-24 2001-12-07 Shinko Electric Ind Co Ltd 半導体装置およびその製造方法
JP3980807B2 (ja) 2000-03-27 2007-09-26 株式会社東芝 半導体装置及び半導体モジュール
JP2001274196A (ja) 2000-03-28 2001-10-05 Rohm Co Ltd 半導体装置
KR100583491B1 (ko) 2000-04-07 2006-05-24 앰코 테크놀로지 코리아 주식회사 반도체패키지 및 그 제조방법
KR20010094893A (ko) 2000-04-07 2001-11-03 정보영 손가방용 소매치기방지장치
US6578754B1 (en) 2000-04-27 2003-06-17 Advanpack Solutions Pte. Ltd. Pillar connections for semiconductor chips and method of manufacture
US6531335B1 (en) 2000-04-28 2003-03-11 Micron Technology, Inc. Interposers including upwardly protruding dams, semiconductor device assemblies including the interposers, and methods
JP2001326236A (ja) 2000-05-12 2001-11-22 Nec Kyushu Ltd 半導体装置の製造方法
US6522018B1 (en) 2000-05-16 2003-02-18 Micron Technology, Inc. Ball grid array chip packages having improved testing and stacking characteristics
US6647310B1 (en) 2000-05-30 2003-11-11 Advanced Micro Devices, Inc. Temperature control of an integrated circuit
US6531784B1 (en) 2000-06-02 2003-03-11 Amkor Technology, Inc. Semiconductor package with spacer strips
US6459039B1 (en) 2000-06-19 2002-10-01 International Business Machines Corporation Method and apparatus to manufacture an electronic package with direct wiring pattern
US6560117B2 (en) 2000-06-28 2003-05-06 Micron Technology, Inc. Packaged microelectronic die assemblies and methods of manufacture
US6476583B2 (en) 2000-07-21 2002-11-05 Jomahip, Llc Automatic battery charging system for a battery back-up DC power supply
SE517086C2 (sv) 2000-08-08 2002-04-09 Ericsson Telefon Ab L M Förfarande för säkring av lodkulor och eventuella komponenter, vilka är fästa på en och samma sida av ett substrat
US6462575B1 (en) 2000-08-28 2002-10-08 Micron Technology, Inc. Method and system for wafer level testing and burning-in semiconductor components
JP3874062B2 (ja) 2000-09-05 2007-01-31 セイコーエプソン株式会社 半導体装置
US6507104B2 (en) 2000-09-07 2003-01-14 Siliconware Precision Industries Co., Ltd. Semiconductor package with embedded heat-dissipating device
US7009297B1 (en) 2000-10-13 2006-03-07 Bridge Semiconductor Corporation Semiconductor chip assembly with embedded metal particle
US6423570B1 (en) 2000-10-18 2002-07-23 Intel Corporation Method to protect an encapsulated die package during back grinding with a solder metallization layer and devices formed thereby
JP4505983B2 (ja) 2000-12-01 2010-07-21 日本電気株式会社 半導体装置
JP3798620B2 (ja) 2000-12-04 2006-07-19 富士通株式会社 半導体装置の製造方法
TW511405B (en) 2000-12-27 2002-11-21 Matsushita Electric Ind Co Ltd Device built-in module and manufacturing method thereof
KR100393102B1 (ko) 2000-12-29 2003-07-31 앰코 테크놀로지 코리아 주식회사 스택형 반도체패키지
AUPR244801A0 (en) 2001-01-10 2001-02-01 Silverbrook Research Pty Ltd A method and apparatus (WSM01)
US6388322B1 (en) 2001-01-17 2002-05-14 Aralight, Inc. Article comprising a mechanically compliant bump
JP2002280414A (ja) 2001-03-22 2002-09-27 Mitsubishi Electric Corp 半導体装置およびその製造方法
JP2002290030A (ja) 2001-03-23 2002-10-04 Ngk Spark Plug Co Ltd 配線基板
JP2002289769A (ja) 2001-03-26 2002-10-04 Matsushita Electric Ind Co Ltd 積層型半導体装置およびその製造方法
SG108245A1 (en) 2001-03-30 2005-01-28 Micron Technology Inc Ball grid array interposer, packages and methods
US7115986B2 (en) 2001-05-02 2006-10-03 Micron Technology, Inc. Flexible ball grid array chip scale packages
TW544826B (en) 2001-05-18 2003-08-01 Nec Electronics Corp Flip-chip-type semiconductor device and manufacturing method thereof
US6930256B1 (en) 2002-05-01 2005-08-16 Amkor Technology, Inc. Integrated circuit substrate having laser-embedded conductive patterns and method therefor
US6754407B2 (en) 2001-06-26 2004-06-22 Intel Corporation Flip-chip package integrating optical and electrical devices and coupling to a waveguide on a board
US20030006494A1 (en) 2001-07-03 2003-01-09 Lee Sang Ho Thin profile stackable semiconductor package and method for manufacturing
WO2003007370A1 (en) 2001-07-12 2003-01-23 Hitachi, Ltd. Wiring glass substrate and method of manufacturing the wiring glass substrate, conductive paste and semiconductor module used for wiring glass substrate, and method of forming wiring substrate and conductor
US6765287B1 (en) 2001-07-27 2004-07-20 Charles W. C. Lin Three-dimensional stacked semiconductor package
US6451626B1 (en) 2001-07-27 2002-09-17 Charles W.C. Lin Three-dimensional stacked semiconductor package
JP4023159B2 (ja) 2001-07-31 2007-12-19 ソニー株式会社 半導体装置の製造方法及び積層半導体装置の製造方法
US6550666B2 (en) 2001-08-21 2003-04-22 Advanpack Solutions Pte Ltd Method for forming a flip chip on leadframe semiconductor package
WO2003019654A1 (en) 2001-08-22 2003-03-06 Tessera, Inc. Stacked chip assembly with stiffening layer
US6856007B2 (en) 2001-08-28 2005-02-15 Tessera, Inc. High-frequency chip packages
US7176506B2 (en) 2001-08-28 2007-02-13 Tessera, Inc. High frequency chip packages with connecting elements
US20030057544A1 (en) 2001-09-13 2003-03-27 Nathan Richard J. Integrated assembly protocol
JP2003122611A (ja) 2001-10-11 2003-04-25 Oki Electric Ind Co Ltd データ提供方法及びサーバ装置
JP4257771B2 (ja) 2001-10-16 2009-04-22 シンジーテック株式会社 導電性ブレード
JP3875077B2 (ja) 2001-11-16 2007-01-31 富士通株式会社 電子デバイス及びデバイス接続方法
US20030094666A1 (en) 2001-11-16 2003-05-22 R-Tec Corporation Interposer
TW498472B (en) 2001-11-27 2002-08-11 Via Tech Inc Tape-BGA package and its manufacturing process
JP2003174124A (ja) 2001-12-04 2003-06-20 Sainekkusu:Kk 半導体装置の外部電極形成方法
JP2003197669A (ja) 2001-12-28 2003-07-11 Seiko Epson Corp ボンディング方法及びボンディング装置
TW584950B (en) 2001-12-31 2004-04-21 Megic Corp Chip packaging structure and process thereof
JP4045143B2 (ja) 2002-02-18 2008-02-13 テセラ・インターコネクト・マテリアルズ,インコーポレイテッド 配線膜間接続用部材の製造方法及び多層配線基板の製造方法
JP3935370B2 (ja) 2002-02-19 2007-06-20 セイコーエプソン株式会社 バンプ付き半導体素子の製造方法、半導体装置及びその製造方法、回路基板並びに電子機器
SG115456A1 (en) 2002-03-04 2005-10-28 Micron Technology Inc Semiconductor die packages with recessed interconnecting structures and methods for assembling the same
US6653723B2 (en) 2002-03-09 2003-11-25 Fujitsu Limited System for providing an open-cavity low profile encapsulated semiconductor package
KR100452819B1 (ko) 2002-03-18 2004-10-15 삼성전기주식회사 칩 패키지 및 그 제조방법
US6979230B2 (en) 2002-03-20 2005-12-27 Gabe Cherian Light socket
JP3717899B2 (ja) 2002-04-01 2005-11-16 Necエレクトロニクス株式会社 半導体装置及びその製造方法
US7323767B2 (en) 2002-04-25 2008-01-29 Micron Technology, Inc. Standoffs for centralizing internals in packaging process
US7633765B1 (en) 2004-03-23 2009-12-15 Amkor Technology, Inc. Semiconductor package including a top-surface metal layer for implementing circuit features
JP2004047702A (ja) 2002-07-11 2004-02-12 Toshiba Corp 半導体装置積層モジュール
US6987032B1 (en) 2002-07-19 2006-01-17 Asat Ltd. Ball grid array package and process for manufacturing same
US6984545B2 (en) 2002-07-22 2006-01-10 Micron Technology, Inc. Methods of encapsulating selected locations of a semiconductor die assembly using a thick solder mask
TW549592U (en) 2002-08-16 2003-08-21 Via Tech Inc Integrated circuit package with a balanced-part structure
US6740546B2 (en) 2002-08-21 2004-05-25 Micron Technology, Inc. Packaged microelectronic devices and methods for assembling microelectronic devices
US6964881B2 (en) 2002-08-27 2005-11-15 Micron Technology, Inc. Multi-chip wafer level system packages and methods of forming same
US7294928B2 (en) 2002-09-06 2007-11-13 Tessera, Inc. Components, methods and assemblies for stacked packages
US7229906B2 (en) 2002-09-19 2007-06-12 Kulicke And Soffa Industries, Inc. Method and apparatus for forming bumps for semiconductor interconnections using a wire bonding machine
WO2004032186A2 (en) 2002-09-30 2004-04-15 Advanced Interconnect Technologies Limited Thermal enhanced package for block mold assembly
US7045884B2 (en) 2002-10-04 2006-05-16 International Rectifier Corporation Semiconductor device package
US7057269B2 (en) 2002-10-08 2006-06-06 Chippac, Inc. Semiconductor multi-package module having inverted land grid array (LGA) package stacked over ball grid array (BGA) package
TW567601B (en) 2002-10-18 2003-12-21 Siliconware Precision Industries Co Ltd Module device of stacked semiconductor package and method for fabricating the same
TWI221664B (en) 2002-11-07 2004-10-01 Via Tech Inc Structure of chip package and process thereof
JP2004172477A (ja) 2002-11-21 2004-06-17 Kaijo Corp ワイヤループ形状、そのワイヤループ形状を備えた半導体装置、ワイヤボンディング方法及び半導体製造装置
KR100621991B1 (ko) 2003-01-03 2006-09-13 삼성전자주식회사 칩 스케일 적층 패키지
JP2004221257A (ja) 2003-01-14 2004-08-05 Seiko Epson Corp ワイヤボンディング方法及びワイヤボンディング装置
TWI241700B (en) 2003-01-22 2005-10-11 Siliconware Precision Industries Co Ltd Packaging assembly with integrated circuits redistribution routing semiconductor die and method for fabrication
US6753600B1 (en) 2003-01-28 2004-06-22 Thin Film Module, Inc. Structure of a substrate for a high density semiconductor package
US20040217471A1 (en) 2003-02-27 2004-11-04 Tessera, Inc. Component and assemblies with ends offset downwardly
JP3885747B2 (ja) 2003-03-13 2007-02-28 株式会社デンソー ワイヤボンディング方法
US20040183167A1 (en) 2003-03-21 2004-09-23 Texas Instruments Incorporated Recessed-bond semiconductor package substrate
JP2004343030A (ja) 2003-03-31 2004-12-02 North:Kk 配線回路基板とその製造方法とその配線回路基板を備えた回路モジュール
JP4199588B2 (ja) 2003-04-25 2008-12-17 テセラ・インターコネクト・マテリアルズ,インコーポレイテッド 配線回路基板の製造方法、及び、この配線回路基板を用いた半導体集積回路装置の製造方法
DE10320646A1 (de) 2003-05-07 2004-09-16 Infineon Technologies Ag Elektronisches Bauteil, sowie Systemträger und Nutzen zur Herstellung desselben
US7166491B2 (en) 2003-06-11 2007-01-23 Fry's Metals, Inc. Thermoplastic fluxing underfill composition and method
JP4145730B2 (ja) 2003-06-17 2008-09-03 松下電器産業株式会社 半導体内蔵モジュール
US20040262728A1 (en) 2003-06-30 2004-12-30 Sterrett Terry L. Modular device assemblies
KR100604821B1 (ko) 2003-06-30 2006-07-26 삼성전자주식회사 적층형 볼 그리드 어레이 패키지 및 그 제조방법
US7227095B2 (en) 2003-08-06 2007-06-05 Micron Technology, Inc. Wire bonders and methods of wire-bonding
KR100546374B1 (ko) 2003-08-28 2006-01-26 삼성전자주식회사 센터 패드를 갖는 적층형 반도체 패키지 및 그 제조방법
US7372151B1 (en) 2003-09-12 2008-05-13 Asat Ltd. Ball grid array package and process for manufacturing same
US7061096B2 (en) 2003-09-24 2006-06-13 Silicon Pipe, Inc. Multi-surface IC packaging structures and methods for their manufacture
US7298030B2 (en) 2003-09-26 2007-11-20 Tessera, Inc. Structure and method of making sealed capped chips
US8641913B2 (en) 2003-10-06 2014-02-04 Tessera, Inc. Fine pitch microcontacts and method for forming thereof
US7462936B2 (en) 2003-10-06 2008-12-09 Tessera, Inc. Formation of circuitry with modification of feature height
JP4272968B2 (ja) 2003-10-16 2009-06-03 エルピーダメモリ株式会社 半導体装置および半導体チップ制御方法
JP4167965B2 (ja) 2003-11-07 2008-10-22 テセラ・インターコネクト・マテリアルズ,インコーポレイテッド 配線回路用部材の製造方法
KR100564585B1 (ko) 2003-11-13 2006-03-28 삼성전자주식회사 이중 스택된 bga 패키지 및 다중 스택된 bga 패키지
TWI227555B (en) 2003-11-17 2005-02-01 Advanced Semiconductor Eng Structure of chip package and the process thereof
KR100621992B1 (ko) 2003-11-19 2006-09-13 삼성전자주식회사 이종 소자들의 웨이퍼 레벨 적층 구조와 방법 및 이를이용한 시스템-인-패키지
JP2005183923A (ja) 2003-11-28 2005-07-07 Matsushita Electric Ind Co Ltd 半導体装置およびその製造方法
US7345361B2 (en) 2003-12-04 2008-03-18 Intel Corporation Stackable integrated circuit packaging
JP2005175019A (ja) 2003-12-08 2005-06-30 Sharp Corp 半導体装置及び積層型半導体装置
JP5197961B2 (ja) 2003-12-17 2013-05-15 スタッツ・チップパック・インコーポレイテッド マルチチップパッケージモジュールおよびその製造方法
DE10360708B4 (de) 2003-12-19 2008-04-10 Infineon Technologies Ag Halbleitermodul mit einem Halbleiterstapel, Umverdrahtungsplatte, und Verfahren zur Herstellung derselben
JP4334996B2 (ja) 2003-12-24 2009-09-30 株式会社フジクラ 多層配線板用基材、両面配線板およびそれらの製造方法
US7495644B2 (en) 2003-12-26 2009-02-24 Semiconductor Energy Laboratory Co., Ltd. Display device and method for manufacturing display device
US6900530B1 (en) 2003-12-29 2005-05-31 Ramtek Technology, Inc. Stacked IC
US6917098B1 (en) 2003-12-29 2005-07-12 Texas Instruments Incorporated Three-level leadframe for no-lead packages
US8207604B2 (en) 2003-12-30 2012-06-26 Tessera, Inc. Microelectronic package comprising offset conductive posts on compliant layer
US7176043B2 (en) 2003-12-30 2007-02-13 Tessera, Inc. Microelectronic packages and methods therefor
US7709968B2 (en) 2003-12-30 2010-05-04 Tessera, Inc. Micro pin grid array with pin motion isolation
JP2005203497A (ja) 2004-01-14 2005-07-28 Toshiba Corp 半導体装置およびその製造方法
US20050173807A1 (en) 2004-02-05 2005-08-11 Jianbai Zhu High density vertically stacked semiconductor device
US7282932B2 (en) 2004-03-02 2007-10-16 Micron Technology, Inc. Compliant contact pin assembly, card system and methods thereof
US7095105B2 (en) 2004-03-23 2006-08-22 Texas Instruments Incorporated Vertically stacked semiconductor device
JP4484035B2 (ja) 2004-04-06 2010-06-16 セイコーエプソン株式会社 半導体装置の製造方法
US8092734B2 (en) 2004-05-13 2012-01-10 Aptina Imaging Corporation Covers for microelectronic imagers and methods for wafer-level packaging of microelectronics imagers
US6962864B1 (en) 2004-05-26 2005-11-08 National Chung Cheng University Wire-bonding method for chips with copper interconnects by introducing a thin layer
US7233057B2 (en) 2004-05-28 2007-06-19 Nokia Corporation Integrated circuit package with optimized mold shape
US7453157B2 (en) 2004-06-25 2008-11-18 Tessera, Inc. Microelectronic packages and methods therefor
JP4343044B2 (ja) * 2004-06-30 2009-10-14 新光電気工業株式会社 インターポーザ及びその製造方法並びに半導体装置
KR100626380B1 (ko) 2004-07-14 2006-09-20 삼성전자주식회사 반도체 패키지
JP4012527B2 (ja) 2004-07-14 2007-11-21 日本無線株式会社 電子部品の製造方法
US7049208B2 (en) 2004-10-11 2006-05-23 Intel Corporation Method of manufacturing of thin based substrate
EP2014406A3 (de) 2004-11-02 2010-06-02 HID Global GmbH Verlegevorrichtung, Kontaktiervorrichtung, Zustellsystem, Verlege- und Kontaktiereinheit Herstellungsanlage, Verfahren zur herstellung und eine Transpondereinheit
US8525314B2 (en) 2004-11-03 2013-09-03 Tessera, Inc. Stacked packaging improvements
US7750483B1 (en) 2004-11-10 2010-07-06 Bridge Semiconductor Corporation Semiconductor chip assembly with welded metal pillar and enlarged plated contact terminal
KR100674926B1 (ko) 2004-12-08 2007-01-26 삼성전자주식회사 메모리 카드 및 그 제조 방법
JP4504798B2 (ja) 2004-12-16 2010-07-14 パナソニック株式会社 多段構成半導体モジュール
JP2006186086A (ja) 2004-12-27 2006-07-13 Itoo:Kk プリント基板のはんだ付け方法およびブリッジ防止用ガイド板
DE102005006333B4 (de) 2005-02-10 2007-10-18 Infineon Technologies Ag Halbleiterbauteil mit mehreren Bondanschlüssen und gebondeten Kontaktelementen unterschiedlicher Metallzusammensetzung und Verfahren zur Herstellung desselben
DE102005006995B4 (de) 2005-02-15 2008-01-24 Infineon Technologies Ag Halbleiterbauteil mit Kunstoffgehäuse und Außenanschlüssen sowie Verfahren zur Herstellung desselben
KR100630741B1 (ko) 2005-03-04 2006-10-02 삼성전자주식회사 다중 몰딩에 의한 적층형 반도체 패키지 및 그 제조방법
US7371676B2 (en) 2005-04-08 2008-05-13 Micron Technology, Inc. Method for fabricating semiconductor components with through wire interconnects
TWI284394B (en) 2005-05-12 2007-07-21 Advanced Semiconductor Eng Lid used in package structure and the package structure of having the same
JP2006324553A (ja) 2005-05-20 2006-11-30 Renesas Technology Corp 半導体装置及びその製造方法
US7919844B2 (en) * 2005-05-26 2011-04-05 Aprolase Development Co., Llc Tier structure with tier frame having a feedthrough structure
US7216794B2 (en) 2005-06-09 2007-05-15 Texas Instruments Incorporated Bond capillary design for ribbon wire bonding
EP1905083A2 (en) 2005-07-01 2008-04-02 Koninklijke Philips Electronics N.V. Electronic device
US7476608B2 (en) 2005-07-14 2009-01-13 Hewlett-Packard Development Company, L.P. Electrically connecting substrate with electrical device
US7675152B2 (en) 2005-09-01 2010-03-09 Texas Instruments Incorporated Package-on-package semiconductor assembly
US7504716B2 (en) 2005-10-26 2009-03-17 Texas Instruments Incorporated Structure and method of molded QFN device suitable for miniaturization, multiple rows and stacking
JP2007123595A (ja) 2005-10-28 2007-05-17 Nec Corp 半導体装置及びその実装構造
JP4530975B2 (ja) 2005-11-14 2010-08-25 株式会社新川 ワイヤボンディング方法
JP2007142042A (ja) 2005-11-16 2007-06-07 Sharp Corp 半導体パッケージとその製造方法,半導体モジュール,および電子機器
US7344917B2 (en) 2005-11-30 2008-03-18 Freescale Semiconductor, Inc. Method for packaging a semiconductor device
US8067267B2 (en) 2005-12-23 2011-11-29 Tessera, Inc. Microelectronic assemblies having very fine pitch stacking
US8058101B2 (en) 2005-12-23 2011-11-15 Tessera, Inc. Microelectronic packages and methods therefor
US20070190747A1 (en) 2006-01-23 2007-08-16 Tessera Technologies Hungary Kft. Wafer level packaging to lidded chips
SG135074A1 (en) 2006-02-28 2007-09-28 Micron Technology Inc Microelectronic devices, stacked microelectronic devices, and methods for manufacturing such devices
US7759782B2 (en) 2006-04-07 2010-07-20 Tessera, Inc. Substrate for a microelectronic package and method of fabricating thereof
US7390700B2 (en) 2006-04-07 2008-06-24 Texas Instruments Incorporated Packaged system of semiconductor chips having a semiconductor interposer
JP5598787B2 (ja) 2006-04-17 2014-10-01 マイクロンメモリジャパン株式会社 積層型半導体装置の製造方法
US7242081B1 (en) 2006-04-24 2007-07-10 Advanced Semiconductor Engineering Inc. Stacked package structure
US7659612B2 (en) 2006-04-24 2010-02-09 Micron Technology, Inc. Semiconductor components having encapsulated through wire interconnects (TWI)
US7780064B2 (en) 2006-06-02 2010-08-24 Asm Technology Singapore Pte Ltd Wire bonding method for forming low-loop profiles
US7967062B2 (en) 2006-06-16 2011-06-28 International Business Machines Corporation Thermally conductive composite interface, cooled electronic assemblies employing the same, and methods of fabrication thereof
US20070290325A1 (en) 2006-06-16 2007-12-20 Lite-On Semiconductor Corporation Surface mounting structure and packaging method thereof
US8084867B2 (en) 2006-06-29 2011-12-27 Intel Corporation Apparatus, system, and method for wireless connection in integrated circuit packages
KR100792352B1 (ko) 2006-07-06 2008-01-08 삼성전기주식회사 패키지 온 패키지의 바텀기판 및 그 제조방법
KR100800478B1 (ko) 2006-07-18 2008-02-04 삼성전자주식회사 적층형 반도체 패키지 및 그의 제조방법
US20080023805A1 (en) 2006-07-26 2008-01-31 Texas Instruments Incorporated Array-Processed Stacked Semiconductor Packages
US8048479B2 (en) 2006-08-01 2011-11-01 Qimonda Ag Method for placing material onto a target board by means of a transfer board
JP2008039502A (ja) 2006-08-03 2008-02-21 Alps Electric Co Ltd 接触子およびその製造方法
US7486525B2 (en) 2006-08-04 2009-02-03 International Business Machines Corporation Temporary chip attach carrier
US7425758B2 (en) 2006-08-28 2008-09-16 Micron Technology, Inc. Metal core foldover package structures
KR20080020069A (ko) 2006-08-30 2008-03-05 삼성전자주식회사 반도체 패키지 및 그 제조방법
KR100891516B1 (ko) 2006-08-31 2009-04-06 주식회사 하이닉스반도체 적층 가능한 에프비지에이 타입 반도체 패키지와 이를이용한 적층 패키지
KR100770934B1 (ko) 2006-09-26 2007-10-26 삼성전자주식회사 반도체 패키지와 그를 이용한 반도체 시스템 패키지
TWI336502B (en) 2006-09-27 2011-01-21 Advanced Semiconductor Eng Semiconductor package and semiconductor device and the method of making the same
US7901989B2 (en) 2006-10-10 2011-03-08 Tessera, Inc. Reconstituted wafer level stacking
TWI312561B (en) 2006-10-27 2009-07-21 Advanced Semiconductor Eng Structure of package on package and method for fabricating the same
KR100817073B1 (ko) 2006-11-03 2008-03-26 삼성전자주식회사 휨방지용 보강부재가 기판에 연결된 반도체 칩 스택 패키지
US8193034B2 (en) 2006-11-10 2012-06-05 Stats Chippac, Ltd. Semiconductor device and method of forming vertical interconnect structure using stud bumps
JP4274290B2 (ja) 2006-11-28 2009-06-03 国立大学法人九州工業大学 両面電極構造の半導体装置の製造方法
US7659617B2 (en) 2006-11-30 2010-02-09 Tessera, Inc. Substrate for a flexible microelectronic assembly and a method of fabricating thereof
US8598717B2 (en) 2006-12-27 2013-12-03 Spansion Llc Semiconductor device and method for manufacturing the same
KR100757345B1 (ko) 2006-12-29 2007-09-10 삼성전자주식회사 플립 칩 패키지 및 그의 제조 방법
US20080156518A1 (en) 2007-01-03 2008-07-03 Tessera, Inc. Alignment and cutting of microelectronic substrates
TWI332702B (en) 2007-01-09 2010-11-01 Advanced Semiconductor Eng Stackable semiconductor package and the method for making the same
US7719122B2 (en) 2007-01-11 2010-05-18 Taiwan Semiconductor Manufacturing Co., Ltd. System-in-package packaging for minimizing bond wire contamination and yield loss
JP4823089B2 (ja) 2007-01-31 2011-11-24 株式会社東芝 積層型半導体装置の製造方法
KR101057368B1 (ko) 2007-01-31 2011-08-18 후지쯔 세미컨덕터 가부시키가이샤 반도체 장치 및 그 제조 방법
US8685792B2 (en) 2007-03-03 2014-04-01 Stats Chippac Ltd. Integrated circuit package system with interposer
EP2135280A2 (en) 2007-03-05 2009-12-23 Tessera, Inc. Chips having rear contacts connected by through vias to front contacts
US7517733B2 (en) 2007-03-22 2009-04-14 Stats Chippac, Ltd. Leadframe design for QFN package with top terminal leads
JPWO2008117488A1 (ja) 2007-03-23 2010-07-08 三洋電機株式会社 半導体装置およびその製造方法
JP4926787B2 (ja) 2007-03-30 2012-05-09 アオイ電子株式会社 半導体装置の製造方法
US20100103634A1 (en) 2007-03-30 2010-04-29 Takuo Funaya Functional-device-embedded circuit board, method for manufacturing the same, and electronic equipment
US7589394B2 (en) 2007-04-10 2009-09-15 Ibiden Co., Ltd. Interposer
JP5003260B2 (ja) 2007-04-13 2012-08-15 日本電気株式会社 半導体装置およびその製造方法
US7994622B2 (en) 2007-04-16 2011-08-09 Tessera, Inc. Microelectronic packages having cavities for receiving microelectric elements
KR20080094251A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 웨이퍼 레벨 패키지 및 그 제조방법
US20080284045A1 (en) 2007-05-18 2008-11-20 Texas Instruments Incorporated Method for Fabricating Array-Molded Package-On-Package
JP2008306128A (ja) 2007-06-11 2008-12-18 Shinko Electric Ind Co Ltd 半導体装置およびその製造方法
KR100865125B1 (ko) 2007-06-12 2008-10-24 삼성전기주식회사 반도체 패키지 및 그 제조방법
US7944034B2 (en) 2007-06-22 2011-05-17 Texas Instruments Incorporated Array molded package-on-package having redistribution lines
JP5179787B2 (ja) 2007-06-22 2013-04-10 ラピスセミコンダクタ株式会社 半導体装置及びその製造方法
SG148901A1 (en) 2007-07-09 2009-01-29 Micron Technology Inc Packaged semiconductor assemblies and methods for manufacturing such assemblies
KR20090007120A (ko) 2007-07-13 2009-01-16 삼성전자주식회사 봉지부를 통하여 재배선을 달성하는 웨이퍼 레벨 적층형패키지 및 그 제조방법
US7781877B2 (en) 2007-08-07 2010-08-24 Micron Technology, Inc. Packaged integrated circuit devices with through-body conductive vias, and methods of making same
JP2009044110A (ja) 2007-08-13 2009-02-26 Elpida Memory Inc 半導体装置及びその製造方法
SG150396A1 (en) 2007-08-16 2009-03-30 Micron Technology Inc Microelectronic die packages with leadframes, including leadframe-based interposer for stacked die packages, and associated systems and methods
JP2009088254A (ja) 2007-09-28 2009-04-23 Toshiba Corp 電子部品パッケージ及び電子部品パッケージの製造方法
EP2637202A3 (en) 2007-09-28 2014-03-12 Tessera, Inc. Flip chip interconnection with etched posts on a microelectronic element joined to etched posts on a substrate by a fusible metal and corresponding manufacturing method
KR20090033605A (ko) 2007-10-01 2009-04-06 삼성전자주식회사 적층형 반도체 패키지, 그 형성방법 및 이를 구비하는전자장치
US7777351B1 (en) 2007-10-01 2010-08-17 Amkor Technology, Inc. Thin stacked interposer package
US20090091009A1 (en) 2007-10-03 2009-04-09 Corisis David J Stackable integrated circuit package
US8008183B2 (en) 2007-10-04 2011-08-30 Texas Instruments Incorporated Dual capillary IC wirebonding
TWI389220B (zh) 2007-10-22 2013-03-11 矽品精密工業股份有限公司 半導體封裝件及其製法
TWI360207B (en) 2007-10-22 2012-03-11 Advanced Semiconductor Eng Chip package structure and method of manufacturing
US20090127686A1 (en) 2007-11-21 2009-05-21 Advanced Chip Engineering Technology Inc. Stacking die package structure for semiconductor devices and method of the same
KR100886100B1 (ko) 2007-11-29 2009-02-27 앰코 테크놀로지 코리아 주식회사 반도체 패키지 및 그 제조 방법
US7902644B2 (en) 2007-12-07 2011-03-08 Stats Chippac Ltd. Integrated circuit package system for electromagnetic isolation
US7964956B1 (en) 2007-12-10 2011-06-21 Oracle America, Inc. Circuit packaging and connectivity
US8390117B2 (en) 2007-12-11 2013-03-05 Panasonic Corporation Semiconductor device and method of manufacturing the same
US20090170241A1 (en) 2007-12-26 2009-07-02 Stats Chippac, Ltd. Semiconductor Device and Method of Forming the Device Using Sacrificial Carrier
US8120186B2 (en) 2008-02-15 2012-02-21 Qimonda Ag Integrated circuit and method
US8258015B2 (en) 2008-02-22 2012-09-04 Stats Chippac Ltd. Integrated circuit package system with penetrable film adhesive
US7919871B2 (en) 2008-03-21 2011-04-05 Stats Chippac Ltd. Integrated circuit package system for stackable devices
JP5043743B2 (ja) 2008-04-18 2012-10-10 ラピスセミコンダクタ株式会社 半導体装置の製造方法
KR20090123680A (ko) 2008-05-28 2009-12-02 주식회사 하이닉스반도체 적층 반도체 패키지
US8021907B2 (en) 2008-06-09 2011-09-20 Stats Chippac, Ltd. Method and apparatus for thermally enhanced semiconductor package
US7932170B1 (en) 2008-06-23 2011-04-26 Amkor Technology, Inc. Flip chip bump structure and fabrication method
TWI372453B (en) 2008-09-01 2012-09-11 Advanced Semiconductor Eng Copper bonding wire, wire bonding structure and method for processing and bonding a wire
SG10201505279RA (en) 2008-07-18 2015-10-29 Utac Headquarters Pte Ltd Packaging structural member
US8004093B2 (en) 2008-08-01 2011-08-23 Stats Chippac Ltd. Integrated circuit package stacking system
JPWO2010024233A1 (ja) 2008-08-27 2012-01-26 日本電気株式会社 機能素子を内蔵可能な配線基板及びその製造方法
KR20100033012A (ko) 2008-09-19 2010-03-29 주식회사 하이닉스반도체 반도체 패키지 및 이를 갖는 적층 반도체 패키지
US7842541B1 (en) 2008-09-24 2010-11-30 Amkor Technology, Inc. Ultra thin package and fabrication method
US8063475B2 (en) 2008-09-26 2011-11-22 Stats Chippac Ltd. Semiconductor package system with through silicon via interposer
JP5185062B2 (ja) 2008-10-21 2013-04-17 パナソニック株式会社 積層型半導体装置及び電子機器
MY149251A (en) 2008-10-23 2013-07-31 Carsem M Sdn Bhd Wafer-level package using stud bump coated with solder
KR101461630B1 (ko) 2008-11-06 2014-11-20 삼성전자주식회사 실장 높이는 축소되나, 솔더 접합 신뢰도는 개선되는 웨이퍼 레벨 칩 온 칩 패키지와, 패키지 온 패키지 및 그 제조방법
US7838337B2 (en) 2008-12-01 2010-11-23 Stats Chippac, Ltd. Semiconductor device and method of forming an interposer package with through silicon vias
TW201023308A (en) 2008-12-01 2010-06-16 Advanced Semiconductor Eng Package-on-package device, semiconductor package and method for manufacturing the same
KR101011863B1 (ko) 2008-12-02 2011-01-31 앰코 테크놀로지 코리아 주식회사 반도체 패키지 및 그 제조 방법
US7858441B2 (en) 2008-12-08 2010-12-28 Stats Chippac, Ltd. Semiconductor package with semiconductor core structure and method of forming same
US7642128B1 (en) 2008-12-12 2010-01-05 Stats Chippac, Ltd. Semiconductor device and method of forming a vertical interconnect structure for 3-D FO-WLCSP
US8012797B2 (en) 2009-01-07 2011-09-06 Advanced Semiconductor Engineering, Inc. Method for forming stackable semiconductor device packages including openings with conductive bumps of specified geometries
JP2010177597A (ja) 2009-01-30 2010-08-12 Sanyo Electric Co Ltd 半導体モジュールおよび携帯機器
JP2010206007A (ja) 2009-03-04 2010-09-16 Nec Corp 半導体装置及びその製造方法
JP5471605B2 (ja) 2009-03-04 2014-04-16 日本電気株式会社 半導体装置及びその製造方法
US8106498B2 (en) 2009-03-05 2012-01-31 Stats Chippac Ltd. Integrated circuit packaging system with a dual board-on-chip structure and method of manufacture thereof
US8258010B2 (en) 2009-03-17 2012-09-04 Stats Chippac, Ltd. Making a semiconductor device having conductive through organic vias
US20100244276A1 (en) 2009-03-25 2010-09-30 Lsi Corporation Three-dimensional electronics package
US20100289142A1 (en) 2009-05-15 2010-11-18 Il Kwon Shim Integrated circuit packaging system with coin bonded interconnects and method of manufacture thereof
US8020290B2 (en) 2009-06-14 2011-09-20 Jayna Sheats Processes for IC fabrication
TWI379367B (en) 2009-06-15 2012-12-11 Kun Yuan Technology Co Ltd Chip packaging method and structure thereof
US20100327419A1 (en) 2009-06-26 2010-12-30 Sriram Muthukumar Stacked-chip packages in package-on-package apparatus, methods of assembling same, and systems containing same
JP5214554B2 (ja) 2009-07-30 2013-06-19 ラピスセミコンダクタ株式会社 半導体チップ内蔵パッケージ及びその製造方法、並びに、パッケージ・オン・パッケージ型半導体装置及びその製造方法
US7923304B2 (en) 2009-09-10 2011-04-12 Stats Chippac Ltd. Integrated circuit packaging system with conductive pillars and method of manufacture thereof
US8164158B2 (en) 2009-09-11 2012-04-24 Stats Chippac, Ltd. Semiconductor device and method of forming integrated passive device
US8264091B2 (en) 2009-09-21 2012-09-11 Stats Chippac Ltd. Integrated circuit packaging system with encapsulated via and method of manufacture thereof
JP5590869B2 (ja) * 2009-12-07 2014-09-17 新光電気工業株式会社 配線基板及びその製造方法並びに半導体パッケージ
US8390108B2 (en) 2009-12-16 2013-03-05 Stats Chippac Ltd. Integrated circuit packaging system with stacking interconnect and method of manufacture thereof
US8169065B2 (en) 2009-12-22 2012-05-01 Epic Technologies, Inc. Stackable circuit structures and methods of fabrication thereof
US8278752B2 (en) 2009-12-23 2012-10-02 Intel Corporation Microelectronic package and method for a compression-based mid-level interconnect
TWI392066B (zh) 2009-12-28 2013-04-01 矽品精密工業股份有限公司 封裝結構及其製法
FR2957191B1 (fr) 2010-03-04 2012-12-28 Tronic S Microsystems Structure de support d'interconnexion electrique pour circuits integres, et procede de fabrication correspondant
US7928552B1 (en) 2010-03-12 2011-04-19 Stats Chippac Ltd. Integrated circuit packaging system with multi-tier conductive interconnects and method of manufacture thereof
US9496152B2 (en) 2010-03-12 2016-11-15 STATS ChipPAC Pte. Ltd. Carrier system with multi-tier conductive posts and method of manufacture thereof
KR101667656B1 (ko) 2010-03-24 2016-10-20 삼성전자주식회사 패키지-온-패키지 형성방법
US8624374B2 (en) 2010-04-02 2014-01-07 Advanced Semiconductor Engineering, Inc. Semiconductor device packages with fan-out and with connecting elements for stacking and manufacturing methods thereof
US8278746B2 (en) 2010-04-02 2012-10-02 Advanced Semiconductor Engineering, Inc. Semiconductor device packages including connecting elements
US8217502B2 (en) 2010-06-08 2012-07-10 Stats Chippac Ltd. Integrated circuit packaging system with multipart conductive pillars and method of manufacture thereof
US8330272B2 (en) 2010-07-08 2012-12-11 Tessera, Inc. Microelectronic packages with dual or multiple-etched flip-chip connectors
KR20120007839A (ko) 2010-07-15 2012-01-25 삼성전자주식회사 적층형 반도체 패키지의 제조방법
US8482111B2 (en) 2010-07-19 2013-07-09 Tessera, Inc. Stackable molded microelectronic packages
KR101683814B1 (ko) 2010-07-26 2016-12-08 삼성전자주식회사 관통 전극을 구비하는 반도체 장치
US8580607B2 (en) 2010-07-27 2013-11-12 Tessera, Inc. Microelectronic packages with nanoparticle joining
US8304900B2 (en) 2010-08-11 2012-11-06 Stats Chippac Ltd. Integrated circuit packaging system with stacked lead and method of manufacture thereof
US20120063090A1 (en) 2010-09-09 2012-03-15 Taiwan Semiconductor Manufacturing Company, Ltd. Cooling mechanism for stacked die package and method of manufacturing the same
US8409922B2 (en) 2010-09-14 2013-04-02 Stats Chippac, Ltd. Semiconductor device and method of forming leadframe interposer over semiconductor die and TSV substrate for vertical electrical interconnect
US8618646B2 (en) 2010-10-12 2013-12-31 Headway Technologies, Inc. Layered chip package and method of manufacturing same
US8697492B2 (en) 2010-11-02 2014-04-15 Tessera, Inc. No flow underfill
US8525318B1 (en) 2010-11-10 2013-09-03 Amkor Technology, Inc. Semiconductor device and fabricating method thereof
KR101075241B1 (ko) 2010-11-15 2011-11-01 테세라, 인코포레이티드 유전체 부재에 단자를 구비하는 마이크로전자 패키지
TW201244560A (en) 2010-11-17 2012-11-01 Fujikura Ltd Wiring board and method for producing same
US8736066B2 (en) 2010-12-02 2014-05-27 Tessera, Inc. Stacked microelectronic assemby with TSVS formed in stages and carrier above chip
US8502387B2 (en) 2010-12-09 2013-08-06 Stats Chippac Ltd. Integrated circuit packaging system with vertical interconnection and method of manufacture thereof
US8853558B2 (en) 2010-12-10 2014-10-07 Tessera, Inc. Interconnect structure
US20120184116A1 (en) 2011-01-18 2012-07-19 Tyco Electronics Corporation Interposer
US8618659B2 (en) 2011-05-03 2013-12-31 Tessera, Inc. Package-on-package assembly with wire bonds to encapsulation surface
US8476115B2 (en) 2011-05-03 2013-07-02 Stats Chippac, Ltd. Semiconductor device and method of mounting cover to semiconductor die and interposer with adhesive material
US9117811B2 (en) * 2011-06-13 2015-08-25 Tessera, Inc. Flip chip assembly and process with sintering material on metal bumps
US20130037929A1 (en) 2011-08-09 2013-02-14 Kay S. Essig Stackable wafer level packages and related methods
KR101800440B1 (ko) 2011-08-31 2017-11-23 삼성전자주식회사 다수의 반도체 칩들을 가진 반도체 패키지 및 그 형성 방법
US9177832B2 (en) 2011-09-16 2015-11-03 Stats Chippac, Ltd. Semiconductor device and method of forming a reconfigured stackable wafer level package with vertical interconnect
US9105552B2 (en) 2011-10-31 2015-08-11 Taiwan Semiconductor Manufacturing Company, Ltd. Package on package devices and methods of packaging semiconductor dies
US8912651B2 (en) 2011-11-30 2014-12-16 Taiwan Semiconductor Manufacturing Company, Ltd. Package-on-package (PoP) structure including stud bulbs and method
US8680684B2 (en) 2012-01-09 2014-03-25 Invensas Corporation Stackable microelectronic package structures
US8835228B2 (en) 2012-05-22 2014-09-16 Invensas Corporation Substrate-less stackable package with wire-bond interconnect
US8978247B2 (en) 2012-05-22 2015-03-17 Invensas Corporation TSV fabrication using a removable handling structure
US9502390B2 (en) 2012-08-03 2016-11-22 Invensas Corporation BVA interposer
US8963335B2 (en) * 2012-09-13 2015-02-24 Invensas Corporation Tunable composite interposer
US9209156B2 (en) * 2012-09-28 2015-12-08 Taiwan Semiconductor Manufacturing Co., Ltd. Three dimensional integrated circuits stacking approach
US8909933B2 (en) 2012-10-25 2014-12-09 International Business Machines Corporation Decoupled cryptographic schemes using a visual channel
US8878353B2 (en) 2012-12-20 2014-11-04 Invensas Corporation Structure for microelectronic packaging with bond elements to encapsulation surface
US9646917B2 (en) * 2014-05-29 2017-05-09 Invensas Corporation Low CTE component with wire bond interconnects
EP3171156A4 (en) 2014-07-15 2017-08-02 Fujifilm Corporation Detection system and detection method

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI791881B (zh) * 2019-08-16 2023-02-11 矽品精密工業股份有限公司 電子封裝件及其組合式基板與製法

Also Published As

Publication number Publication date
US20180366392A1 (en) 2018-12-20
US10475726B2 (en) 2019-11-12
US20150348873A1 (en) 2015-12-03
WO2015184153A1 (en) 2015-12-03
TWI596680B (zh) 2017-08-21
US20170243761A1 (en) 2017-08-24
US10032647B2 (en) 2018-07-24
US9646917B2 (en) 2017-05-09

Similar Documents

Publication Publication Date Title
TWI596680B (zh) 具有打線接合互連的低熱膨脹係數部件
US10297582B2 (en) BVA interposer
JP6263573B2 (ja) 積層電子デバイスとその製造方法
JP5723915B2 (ja) 貫通シリコンビアを使用する半導体実装プロセス
JP4865197B2 (ja) 半導体装置およびその製造方法
TWI544599B (zh) 封裝結構之製法
TWI619210B (zh) 介電材凹穴內設有半導體元件之面朝面半導體組體
JP5091221B2 (ja) 半導体装置
KR101107858B1 (ko) 반도체 기판을 위한 도전 필러 구조 및 그 제조 방법
JP2016533651A (ja) WLCSPコンポーネントをe−WLB及びe−PLB内に埋設する方法
TWI755632B (zh) 半導體封裝
US8692386B2 (en) Semiconductor device, method of manufacturing semiconductor device, and electronic device
KR102511808B1 (ko) 반도체 디바이스 및 제조 방법
TWI770609B (zh) 半導體結構及其形成方法
JP2007142026A (ja) インターポーザとその製造方法及び半導体装置
TW201606948A (zh) 晶片封裝體及其製造方法
JP5171726B2 (ja) 半導体装置
TWI740591B (zh) 電子電路元件和電子電路元件的製造方法
TWI657555B (zh) 三維整合之半導體組體及其製作方法
TWI769679B (zh) 互連結構及相關聯系統及方法
JP2011018672A (ja) 半導体装置およびその製造方法
TWI605544B (zh) 基板結構及其製法
JP2011243678A (ja) インターポーザおよびインターポーザの製造方法
KR20080099655A (ko) 플립 칩 패키지
JP2006351886A (ja) 半導体装置及びその製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees