JP2931936B2 - 半導体装置用リードフレームの製造方法及び半導体装置用リードフレーム並びに樹脂封止型半導体装置 - Google Patents

半導体装置用リードフレームの製造方法及び半導体装置用リードフレーム並びに樹脂封止型半導体装置

Info

Publication number
JP2931936B2
JP2931936B2 JP652292A JP652292A JP2931936B2 JP 2931936 B2 JP2931936 B2 JP 2931936B2 JP 652292 A JP652292 A JP 652292A JP 652292 A JP652292 A JP 652292A JP 2931936 B2 JP2931936 B2 JP 2931936B2
Authority
JP
Japan
Prior art keywords
lead
semiconductor device
lead frame
leads
gap
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP652292A
Other languages
English (en)
Other versions
JPH05190720A (ja
Inventor
朝雄 西村
昭弘 矢口
光明 羽田
一郎 安生
順一 有田
昭彦 岩谷
昌弘 一谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP652292A priority Critical patent/JP2931936B2/ja
Priority to KR1019930000455A priority patent/KR960006711B1/ko
Publication of JPH05190720A publication Critical patent/JPH05190720A/ja
Priority to US08/261,230 priority patent/US5437915A/en
Priority to US08/423,735 priority patent/US5571428A/en
Application granted granted Critical
Publication of JP2931936B2 publication Critical patent/JP2931936B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W70/00Package substrates; Interposers; Redistribution layers [RDL]
    • H10W70/01Manufacture or treatment
    • H10W70/04Manufacture or treatment of leadframes
    • H10W70/048Mechanical treatments, e.g. punching, cutting, deforming or cold welding
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W70/00Package substrates; Interposers; Redistribution layers [RDL]
    • H10W70/40Leadframes
    • H10W70/411Chip-supporting parts, e.g. die pads
    • H10W70/415Leadframe inner leads serving as die pads
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W70/00Package substrates; Interposers; Redistribution layers [RDL]
    • H10W70/40Leadframes
    • H10W70/421Shapes or dispositions
    • H10W70/424Cross-sectional shapes
    • H10W70/427Bent parts
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W70/00Package substrates; Interposers; Redistribution layers [RDL]
    • H10W70/40Leadframes
    • H10W70/421Shapes or dispositions
    • H10W70/442Shapes or dispositions of multiple leadframes in a single chip
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W74/00Encapsulations, e.g. protective coatings
    • H10W74/10Encapsulations, e.g. protective coatings characterised by their shape or disposition
    • H10W74/131Encapsulations, e.g. protective coatings characterised by their shape or disposition the semiconductor body being only partially enclosed
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W90/00Package configurations
    • H10W90/811Multiple chips on leadframes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/50Bond wires
    • H10W72/551Materials of bond wires
    • H10W72/552Materials of bond wires comprising metals or metalloids, e.g. silver
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W72/00Interconnections or connectors in packages
    • H10W72/851Dispositions of multiple connectors or interconnections
    • H10W72/853On the same surface
    • H10W72/865Die-attach connectors and bond wires
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W90/00Package configurations
    • H10W90/701Package configurations characterised by the relative positions of pads or connectors relative to package parts
    • H10W90/731Package configurations characterised by the relative positions of pads or connectors relative to package parts of die-attach connectors
    • H10W90/736Package configurations characterised by the relative positions of pads or connectors relative to package parts of die-attach connectors between a chip and a stacked lead frame, conducting package substrate or heat sink
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W90/00Package configurations
    • H10W90/701Package configurations characterised by the relative positions of pads or connectors relative to package parts
    • H10W90/751Package configurations characterised by the relative positions of pads or connectors relative to package parts of bond wires
    • H10W90/756Package configurations characterised by the relative positions of pads or connectors relative to package parts of bond wires between a chip and a stacked lead frame, conducting package substrate or heat sink
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S428/00Stock material or miscellaneous articles
    • Y10S428/901Printed circuit
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/24Structurally defined web or sheet [e.g., overall dimension, etc.]
    • Y10T428/24802Discontinuous or differential coating, impregnation or bond [e.g., artwork, printing, retouched photograph, etc.]
    • Y10T428/24917Discontinuous or differential coating, impregnation or bond [e.g., artwork, printing, retouched photograph, etc.] including metal layer

Landscapes

  • Lead Frames For Integrated Circuits (AREA)
  • Laser Beam Processing (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、半導体装置に係り、特
に複数枚の個別リードフレームを積層してなる、組立生
産性に優れた半導体装置用リードフレームの製造方法及
び半導体装置用リードフレーム並びに樹脂封止型半導体
装置に関する。
【0002】
【従来の技術】樹脂封止型半導体装置には通常、1枚の
金属薄板内に電気接続用のリードや半導体素子搭載部で
あるタブと、タブを支持するリードと、これら全体を支
持する外枠とにより形成したリードフレームが用いられ
ている。このようなリードフレームではリードやタブな
どを1層のみ設けることができ、しかもそれらをすべて
同一の材料で形成せざるを得ないため、半導体装置の高
集積化や電気的、機械的、熱的特性の向上を図る上で制
約となっている。そこでこのような問題に対処するた
め、リードフレームの各部をあらかじめ複数の金属薄板
内に形成しておき、これらを互いに積層し接合して一つ
のリードフレームあるいは一つの樹脂封止型半導体装置
を組み立てる方法が、特開昭58−27347号公報及
び第39回エレクトロニック コンポーネンツ コンフ
ァランスのプロシーディングズ(1989年)第494
頁〜第503頁(Proceedings of th
e 39th Electronic Compone
nts Conference,1989,pp.49
4〜503)などにより提案されている。
【0003】
【発明が解決しようとする課題】前記公知例において
は、複数の金属薄板内に形成した個別リードフレームを
積層し接合する際の具体的な方法について開示されてい
ない。多ピンあるいは小型の樹脂封止半導体装置などで
は、積層し接合する個別リードフレーム同志をあらかじ
め正確に位置決めしておくことが不可欠である。このた
め、最終的に樹脂封止型半導体装置として必要となる微
小な部分のみを互いに積層するのではなく、積層するそ
れぞれの個別リードフレームに、後に切り離すべき外枠
を設けておき、この外枠によって位置決めすることが望
ましい。例えば、複数の個別リードフレームをそれぞれ
のリード部において互いにろう付けや電気抵抗溶接によ
って接合した後、1枚の個別リードフレームを除く他の
個別リードフレームの外枠を切除し、しかる後従来の樹
脂封止型半導体装置と同様に樹脂封止する方法が考えら
れる。しかしこの方法では、接合後に外枠を切除する工
程が増加するうえ、リード間隔の狭い多ピンの樹脂封止
型半導体装置では、外枠を切除するための工具をリード
間に挿入することが困難である。
【0004】本発明の目的は、位置決め精度及び組立生
産性に優れた複数の個別リードフレームを積層し接合す
る半導体装置用リードフレームの製造方法を提供するこ
とにある。そして本発明の他の目的は、高集積の、ある
いは電気的、機械的、熱的特性に優れた半導体装置用リ
ードフレーム並びに樹脂封止型半導体装置を提供するこ
とにある。
【0005】
【課題を解決するための手段】前記の目的を達成するた
め、本発明に係る半導体装置用リードフレームの製造方
法は、複数の個別リードフレームのそれぞれに少なくと
も一つのリードを形成し、それぞれの個別リードフレー
ムを積層してそれぞれのリードを互いに重ね合わせ、そ
の重ね合わせたリード同志を溶接しかつ一方のリードを
切断して組み立てる半導体装置用リードフレームの製造
方法において、リード同志を幅方向に設けたすき間を介
して重ね合わせ、すき間を含む領域を溶接するとともに
溶融により一方のリードを切断する構成とする。
【0006】そして互いに接合されるリードのうち溶融
し切断される一方のリードは、その切断される部分の幅
が他の部分より狭く形成されている構成でもよい。
【0007】また互いに溶接されるリードのうち溶融し
切断される一方のリードは、その切断される部分の幅が
溶接部の主要部より狭く形成されている構成でもよい。
【0008】さらにすき間は、少なくともいずれか一方
のリードに設けた肉薄部により形成されている構成でも
よい。
【0009】そしてすき間は、少なくともいずれか一方
のリードに折り曲げ加工を施して形成されている構成で
もよい。
【0010】またすき間は、溶融し切断されない他方の
リードに設けた肉薄部により形成されている構成でもよ
い。
【0011】さらにすき間は、溶融し切断されない他方
のリードの幅方向のほぼ中央部に設けた肉薄部により形
成されている構成でもよい。
【0012】そしてすき間は、溶融し切断されない他方
のリードの幅方向のほぼ中央部に設けた貫通穴により形
成されている構成でもよい。
【0013】また溶接は、レーザ照射により行われる構
成でもよい。
【0014】さらに半導体装置用リードフレームにおい
ては、複数の個別リードフレームのそれぞれに少なくと
も一つのリードを形成し、それぞれの個別リードフレー
ムを積層してそれぞれのリードを互いに重ね合わせ、そ
の重ね合わせたリード同志を溶接しかつ一方のリードを
切断して形成する半導体装置用リードフレームにおい
て、リード同志を幅方向に設けたすき間を介して重ね合
わせ、すき間を含む領域を溶接するとともに溶融により
一方のリードを切断して形成する構成とする。
【0015】そして請求項2〜8のいずれか1項記載の
半導体装置用リードフレームの製造方法により形成され
た構成でもよい。
【0016】また樹脂封止型半導体装置においては、少
なくとも1つに半導体素子を取り付けた複数の個別リー
ドフレームを積層し、それぞれの個別リードフレームの
リード同志を互いに溶接し、それぞれの個別リードフレ
ームの樹脂外部引き出し部以外の部分を、半導体素子と
ともに樹脂で封止した樹脂封止型半導体装置において、
リード同志を幅方向に設けたすき間を介して重ね合わ
せ、すき間を含む領域を溶接するとともに溶融により前
記一方のリードを切断して形成したリードフレームより
なる構成とする。
【0017】さらに請求項2〜8のいずれか1項記載の
半導体装置用リードフレームの製造方法により形成され
たリードフレームよりなる構成でもよい。
【0018】
【作用】本発明によれば、溶融した一方のリードは、他
方のリードと接触した部分で接合され、凹部部分では凝
集して分離切断されるため、リード同志の接合と同時に
不要な外枠が切除される。従って、積層する複数の個別
リードフレームが互いに精度よく位置決めされて接合で
きるとともに、工程数を増加させることなく容易に不要
部が切除される。
【0019】
【実施例】本発明の一実施例を図1〜図4を参照しなが
ら説明する。
【0020】図1は、本発明の一実施例である半導体装
置用リードフレームの製造方法において、接合前におけ
る個別リードフレームのリード接合部の積層状態を示す
斜視図である。図1及び以下に示すすべての斜視図で
は、図面の手前右側を図示していない外枠に連なる側と
する。また図中では、接合後も外枠を残す方のリード1
aを下側に、また接合後に外枠側を切除するリード1b
を上側に示し、これらをそれぞれ非切除側リード及び切
除側リードと呼ぶものとする。切除側リード1bに肉薄
部2が設けられており、その肉薄部2の凹部が非切除側
リード1aの側に向けられることによって、両リード1
a、1b間にすき間3が形成されている。また切除側リ
ード1bには肉薄部2と部分的に重なる位置にリードの
幅方向の切欠き4も設けられており、肉薄部2の方が切
欠き4に比べて若干外枠寄りに位置している。
【0021】図2は、図1に示した積層状態のリードの
接合方法を示す平面図である。図2ではリードフレーム
の外枠側を下方に示している。接合に当たっては図2に
示すハッチング領域のレーザ照射領域5にレーザを照射
し、上面からリードを加熱し溶融させる。レーザ照射領
域5は、切欠き4によるリード幅の狭い部分とその反外
枠側に隣接するリード幅の広い部分の両方にかかってお
り、リードフレームの外枠側は肉薄部2にかかってい
る。レーザ照射領域5のうち、肉薄部2にかかっていな
い切欠き4の部分では、切除側及び非切除側リード1
a、1bがともにレーザによって加熱されるうえ、互い
に接触しているため、リード同志が溶接される。一方、
レーザ照射領域5内の肉薄部2と切欠き4の両方にかか
っている部分では、すき間3のため溶接が妨げられる。
さらに切除側リード1bのこの部分で溶融した金属が、
その両側もしくは片側の断面積の広い部分の溶融金属が
凝集することによって、外枠側と反外枠側とに分離切断
される。
【0022】図3及び図4は前記のようにして得られた
リードの接合部を示す斜視図である。図3にレーザが弱
い場合、図4にレーザが強い場合の接合部の形状例をそ
れぞれ示す。両図に溶接時の溶融部6が示めされてい
る。切除側リード1bは肉薄部2の外枠側が切除され、
切欠き4の反外枠側端部近傍は反切除側リード1aに溶
接されている。図3ではレーザ照射領域5内で、切除側
リード1bの肉薄部2及び切欠き4がまだその形状を留
めている。これに対して図4ではレーザ照射領域5内の
切除側リード1bが完全に溶融し、平坦な形状となって
いる。
【0023】積層するそれぞれの個別リードフレーム
は、例えば図5及び図6に示すような形状になってい
る。図5及び図6は、電気接続用のリードと半導体素子
を搭載するタブとを別個の個別リードフレーム内に形成
する場合について、それぞれの個別リードフレームの樹
脂封止型半導体装置一個分の領域を示す平面図である。
個別リードフレーム13aは、外枠14aの内側に電気
接続用リード1cとタブ支持用リード1daとが形成さ
れているのに対し、個別リードフレーム13bは、外枠
14bの内側にタブ15とこれを外枠14bに連結する
タブ支持用リード1dbとが形成されている。いずれの
個別リードフレーム13a、13bの外枠14a、14
bにもガイド穴16が設けられており、リードフレーム
を組立ての際、このガイド穴16を組立て治具のガイド
ピンに合わせることによって個別リードフレーム13
a、13b同志を互いに位置決めして積層する。タブ1
5を設けた方の個別リードフレーム13bのタブ支持用
リード1dbには図1に示す肉薄部2と切欠き4とが設
けられており、この部分で個別リードフレーム13a、
13bのタブ支持用リード1da、1db同志を接合す
ることによって、接合と同時に個別リードフレーム13
bの外枠14bを切除する。このような方法で個別リー
ドフレーム同志を組立てることによって、特開昭58−
27347号公報に示される構造の樹脂封止型半導体装
置に使用するリードフレームを得ることができる。この
リードフレームを用いて樹脂封止型半導体装置を組立て
る方法は、従来の1枚の金属薄板からなるリードフレー
ムの場合と同様である。すなわち、半導体素子の回路を
形成していない方の面を接着剤などによってタブ15に
固定し、半導体素子の回路形成面上の電極と、電気接続
用リード1cとを金属細線によって電気接続する。次に
切除されていない方の外枠14aによってリードフレー
ム全体をモールド金型に固定し、樹脂で封止する。その
後、残された外枠14aを切除し、電気接続用リード1
cの樹脂外部に引き出された部分を所定の形状に折り曲
げ成形することによって、樹脂封止型半導体装置を得
る。
【0024】リードフレームの材質としては、通常使用
される鉄ーニッケル系、鉄系又は銅系の合金など任意の
金属材料であってよい。また同一材料同志の組合せだけ
でなく、例えば、半導体素子を搭載する側の個別リード
フレームには、半導体素子材料であるシリコンに線膨張
係数が近い42アロイを使用して熱応力を低減し、樹脂
内外の電気接続に使用する側の個別リードフレームに
は、電気伝導度及び熱伝導率の高い銅合金を使用して高
い電気特性及び放熱特性を得るなど、個々の個別リード
フレームごとに最適な電気的、機械的、熱的特性を有す
る材料を選択してもよい。
【0025】個別リードフレームのリードやタブ、外枠
などの各部の形成や、切欠き4の形成には、通常リード
フレームの作成に使用されるエッチングや打ち抜きなど
の方法のほか、レーザ切断加工を使用することもでき
る。肉薄部2を形成するには、リードの片面のみからエ
ッチング加工を施すか、またはプレス加工によって凹部
を形成してもよい。接合部のリードの具体的な寸法とし
ては、例えば板厚0.1〜0.5mm、板幅0.15〜
1mm程度のリードに板厚方向の凹部及び板幅方向の切
欠き加工を施し、最小断面部の板厚及び板幅がそれぞれ
元の寸法の40〜80%程度になるようにする。個別リ
ードフレーム全体の形状は、図5及び図6に示した樹脂
封止型半導体装置1個分のみの形状であってもよく、組
立て生産性を向上させるため、同一形状を図5及び図6
の左右、上下またはその両方に複数個連結した形状であ
ってもよい。
【0026】接合及び切断に使用するレーザとしてはY
AGレーザや炭酸ガスレーザなどの高エネルギレーザビ
ームを使用する。またレーザの代わりに、キセノンなど
の光ビームを使用しても同様の効果を得ることができ
る。なお、本発明の各図に示すレーザ照射領域5は、リ
ードフレーム材を融点以上に加熱し得る強い照射領域の
みを示しており、特に意図しない周辺の弱い照射領域は
含んでいない。レーザ照射領域5は必ずしも図示したよ
うな円形である必要はなく、焦点が円形のビームを斜め
方向から照射した場合のような楕円形であってもよく、
角形などの任意の形状でよい。さらに照射の際、レーザ
ビームを固定してレーザ照射領域5全体を1回で照射し
てもよく、小径のビームの照射位置を短時間に連続的に
移動することによって図示の照射領域全体を溶融させて
もよい。
【0027】本実施例によれば、切断部における板厚、
板幅両方向の断面減少によって溶融金属の凝集分離が促
進されるため、確実な溶接及び切断の同時加工が可能と
なる。これによって、工程数を増加させることなく、し
かも高精度かつ容易にリードフレームを組立てることが
できる。
【0028】図7及び図8は、それぞれ本発明の他の実
施例の半導体装置用リードフレームの製造方法を示し、
接合前における個別リードフレームのリード接合部の積
層状態を示す斜視図である。これらの実施例はともに、
切除側リード1bに肉薄部2のみを設けており、図1に
示す切欠き4は設けていない。このような場合でも、す
き間3部分からこれに隣接するリード1a、1bの接触
部にかけてレーザを照射することにより、リード接触部
で溶接が行われ、すき間3部分では溶接が妨げられると
ともに、肉薄部2両側への溶融金属の凝集分離によって
リードが切断される。ただしこれらの実施例では、切断
部の断面減少が板厚方向のみとなっているため、切欠き
4を併用した図1に示す実施例の場合に比べれば凝集に
よる分離が生じにくくなる。さらに上下のリード幅の等
しい図7の実施例では、レーザが切除側リード1bのみ
に照射されるため、非切除側リード1aが加熱されにく
く、溶接に高いエネルギを必要とする。また非切除側リ
ード1aの幅全体にわたって金属が溶融するため、溶接
時に溶融した金属がリードから落下して周囲を汚染する
可能性もある。しかし図7の実施例は、切除側リード1
bの幅を広くすることができるため、図1及び図8の実
施例に比べて剛性の低下が少なく、高い位置決め精度が
得られる利点がある。切除側リード1bの幅が非切除側
リード1aよりも狭い図8の実施例では、非切除側リー
ド1aも同時加熱することができ、溶融領域もリード幅
の内側に限定することができるため、低いエネルギで周
囲を汚染することなく溶接及び切断をすることができ、
この点で図7の実施例に比べて優れている。
【0029】図9は本発明のさらに他の実施例である半
導体装置用リードフレームの製造方法を示し、接合前に
おける個別リードフレームのリード接合部の積層状態を
示す斜視図である。本実施例では切欠き4を切除側リー
ド1bに設け、肉薄部2は非切除側リード1aに設けて
いる。図1の実施例のように切欠き4と肉薄部2の両方
を切除側リード1bに設ける方法では、非切除側リード
1aの幅を十分広くとれない場合、切除側リード1bの
断面積が減少し過ぎて取り扱い時に変形を生じたり、積
層時に位置決めのための十分な剛性が得られない場合が
ある。本実施例の方法では、図1の方法に比べて溶融金
属の凝集による分離切断効果は若干低下するものの、切
除側リード1bの剛性低下が少なく、高い位置決め精度
を得ることができる。
【0030】図10は本発明のさらに他の実施例である
半導体装置用リードフレームの製造方法を示し、接合前
における個別リードフレームのリード接合部の積層状態
を示す斜視図である。本実施例では、切欠き4を切除側
リード1bに設け、肉薄部2は非切除側リード1aの幅
方向の内側のみに限定して設けている。肉薄部2のリー
ド幅方向の寸法は、その上部の切除側リード1bの幅よ
り若干広い程度でよく、非切除側リード1aの幅全体に
わたって肉薄部2を設ける必要はない。このように肉薄
部2の幅を限定することによって、非切除側リード1a
の曲げ剛性の低下も軽減することができる。
【0031】図9及び図10の実施例のように非切除側
リード1aに肉薄部2を設けて切除側リード1bの剛性
低下を軽減する方法は、切除側リード1bに切欠き4を
設ける場合だけでなく、図6のように切除側リード1b
全体の幅を狭くするような場合に適用しても効果があ
る。
【0032】以上の各実施例において、肉薄部2を設け
るリードは切除側リード1bと非切除側リード1aのい
ずれか片方に限定する必要はなく、両方であってもよ
い。両方のリードに肉薄部2を設ける場合は、それぞれ
のリードをあまり薄くしなくても十分なすき間3が得ら
れるため、切除側リード1bと非切除側リード1a両方
の剛性を確保することができる。
【0033】図11は本発明のさらに他の実施例である
半導体装置用リードフレームの製造方法を示し、接合前
における個別リードフレームのリード接合部の積層状態
を示す斜視図である。本実施例では、切除側リード1b
に折り曲げ加工部7を設けることによって、非切除側リ
ード1aとの間にすき間3を設けている。既に述べた肉
薄部2を設ける方法に比べて板厚方向の断面減少がない
ため、熔融金属の凝集による分離切断効果は若干低下す
るものの、切除側リード1bの剛性低下が少なく、高い
位置決め精度を得ることができる。
【0034】図12は本発明のさらに他の実施例である
半導体装置用リードフレームの製造方法を示し、接合前
における個別リードフレームのリード接合部の積層状態
を示す斜視図である。折り曲げ加工によってすき間3を
設ける場合は、図12に示すように、切除側リード1b
の折り曲げ加工部7からリードフレーム外枠側の部分を
すべて非切除側リード1aから浮かせるように成形して
もよい。
【0035】曲げ加工を施すことによってすき間3を設
ける方法は、図7及び図8のように切除側リード1bに
切欠き4を設けない場合でも適用することができる。こ
の場合、切断部の断面減少はないが、溶接部における熔
融金属の凝集によってわずかに分離切断効果を得ること
ができる。
【0036】曲げ加工を施すリードは、必ずしも図11
及び図12の実施例のように切除側リード1bである必
要はなく、非切除側リード1aであっても、また両方の
リードであっても、同様の効果を得ることができる。
【0037】図13は本発明のさらに他の実施例である
半導体装置用リードフレームの製造方法を示し、接合前
における個別リードフレームのリード接合部の積層状態
を示す斜視図である。本実施例においては、切除側リー
ド1bと非切除側リード1aとの間にすき間を設ける代
わりに、非切除側リード1aに貫通穴8を設けることに
よってこの部分での接合を防止している。貫通穴8から
熔融金属が落下する危険性をやや伴うが、このようにし
ても溶接と切断の同時加工を行うことができる。貫通穴
8のリード幅方向の寸法は、その上部の切除側リード1
bの幅より若干広い程度でよい。なお本発明では、この
ような貫通穴8によるリード間の接触防止部分もすき間
3に含まれるものとして説明を行うものとする。
【0038】以上の実施例では、いずれも2枚の個別リ
ードフレームを積層する場合を例にとって説明を行った
が、3枚以上の個別リードフレームを積層する場合も同
様の手順を繰り返すか、あるいは同様の形状に加工した
3枚以上のリードを同時溶接することによって、溶接と
同時に不要部を切除することができる。
【0039】次に、すき間3、切欠き4とレーザ照射領
域5相互の位置関係について、図14及び図15を参照
しながら説明する。図14及び図15は接合前における
個別リードフレームの積層状態を示す平面図であり、リ
ードフレームの外枠側を下方に示している。図14では
切欠き4がリード幅最小の部分に平行部4sを持つ形状
となっており、図15ではリード幅が連続的に変化して
いる。また図中では、すき間3、切欠き4、レーザ照射
領域5、平行部4sそれぞれのリードフレーム外枠側端
部及び反外枠側端部の位置をそれぞれ添え字oおよびi
で示している。
【0040】レーザ照射領域5の外端5−oは、すき間
3より外枠側の部分の接合を防止するため、すき間3の
外端3−oと内端3−iとの間に位置していることが必
要である。一方、レーザ照射領域の内端5−iは、すき
間3より反外枠側の部分を確実に接合するため、すき間
の内端3−iよりも反外枠側になければならない。また
すき間の内端3−iは、その幅全体にわたってレーザ照
射領域5内に含まれていなければならない。
【0041】レーザ照射領域5の幅は、切除側リード1
bの切断部の幅より広いことが必要であり、この部分で
非切除側リード1aの幅の方が広い場合は、熔融金属の
落下及びレーザビームの漏れを防止するため非切除側リ
ード1aの幅より小さくしておくことが望ましい。
【0042】切除側リード1bに切欠き4を設ける場合
は、リード幅最小の部分で切断を行うことが望ましい。
このため、図14のような平行部4sを有する切欠き4
の場合、レーザ照射領域の外端5−oは平行部の外端4
s−oと内端4s−iとの間、もしくはそれより外枠側
にあることが望ましい。また平行部4sのない図15の
ような切欠き4の場合には、レーザ照射領域の外端5−
oはリード幅最小部4aよりも外枠側にあることが望ま
しい。一方、切断部に隣接したリード幅の広い部分での
熔融金属の凝集効果を得るためには、レーザ照射領域の
内端5−iは少なくとも、図14のような平行部4sを
有する切欠き4の場合は平行部の内端4s−iよりも反
外枠側、平行部4sのない図15のような切欠きの場合
はリード幅最小部4aよりも反外枠側にあることが必要
であり、できれば切欠きの内端4−iよりも反外枠側で
あることが望ましい。同様にレーザ照射領域の外端5−
oに関しても、平行部4sの範囲内に留めるよりは、図
2の実施例のように平行部の外端4s−oの若干外側ま
で照射した方が、外枠側への凝集効果を高めることがで
きる。したがって切欠き4の平行部4sの長さは、切断
部の両側への凝集が効果的に得られる点で短い方が良
く、図15のようにリード幅が連続的に変化する切欠き
形状の方が望ましい。
【0043】前記のようにリード幅最小の部分で切断を
行うためには、すき間3と切欠き4の位置関係にも注意
が必要である。すなわち、すき間の内端3−iの位置
は、図14のような平行部4sを有する切欠き4の場合
は平行部の外端4s−oと切欠きの内端4−iの間、図
15のような平行部のない切欠き4の場合はリード幅最
小部4aと切欠きの内端4−iの間にあることが望まし
い。一方、溶接部の十分な接合信頼性を得るためには、
溶接前にレーザ照射領域5内のできるだけ広い範囲でリ
ード同士が接触していることが望ましい。従って図15
のような平行部のない切欠き4の場合、すき間の内端3
−iの位置はリード幅最小部4aの反外枠寄りで、なる
べくリード幅最小部4aに近い位置が望ましい。
【0044】すき間の外端3−oの位置は、図14のよ
うな平行部4sを有する切欠き4の場合は平行部の外端
4s−o、図15のような平行部のない切欠き4の場合
はリード幅最小部4aよりも外枠側にあることが望まし
く、図1の実施例のようにすき間の外端3−oが切欠き
の外端4−oより外枠側にあったり、図12の実施例の
ように内端4−iより外枠側の全体がすき間3であって
も差し支えない。。
【0045】図16は以上に述べた半導体装置用リード
フレームの製造方法を利用した樹脂封止型半導体装置の
例を示す断面図である。2個の半導体素子9は、その回
路形成面が絶縁フィルム10を介してそれぞれ複数のリ
ード1a、1bに接着されており、半導体素子9の回路
形成面上の中心線に沿って配設された電極とリード1
a、1bとは金属細線11によって電気接続されてい
る。リード1a、1bの中にはそれぞれ、半導体素子9
の回路形成面上の電極に沿って紙面に垂直な方向に配設
された共用リード1a’、1b’が含まれており、これ
らの共用リード1a’、1b’は半導体素子9の各部に
電源電圧及び基準電圧を供給するのに使用される。半導
体素子9同士は互いにその回路形成面が対向するように
配置され、対向部の外側でリード1bがリード1aに接
合されている。さらにこれらの各部材は、リード1aの
外部引き出し部を除いて樹脂12で封止されている。リ
ード1aの外部引き出し部の中には、樹脂12内部で2
個の半導体素子9に共通に接続されているもののほか、
いずれか片方の半導体素子9にしか電気接続されていな
いものも含まれている。樹脂封止型半導体装置をこのよ
うに構成することによって、例えば半導体素子9に同一
の回路構成を有する2個のメモリ素子を使用した場合、
ほぼ半導体素子1個分用の外形寸法内に2倍のメモリ容
量を集積させることができる。
【0046】図16の樹脂封止型半導体装置を組立てる
には、あらかじめ2個の半導体素子9に対応した2種類
の個別リードフレームを使用し、片方の個別リードフレ
ームには複数のリード1a、他方の個別リードフレーム
には複数のリード1bを形成しておく。リード1aを形
成する側の個別リードフレーム13aの、樹脂封止型半
導体装置1個分に相当する領域の平面形状を図17に示
す。リード1bを形成する側の個別リードフレーム13
bも、後に樹脂12の内側となるべき形状は、接合部を
除いて図17とほぼ同様である。それぞれの個別リード
フレーム13aまたは個別リードフレーム13bには、
外枠14aまたは14bが設けられており、これによっ
て複数のリード1a、1a’または1b、1b’が互い
に連結され支持されている。リード1bには肉薄部2が
設けてあり、リード1aと積層する際にリード間にすき
間3が形成されるようになっている。
【0047】組立ての際は、まずそれぞれの個別リード
フレーム13a、13bに絶縁フィルム10を介して半
導体素子9を接着し、金属細線11によって電気接続を
行う。次に、半導体素子9を取り付けた状態の2枚の個
別リードフレーム13a、13bを、それぞれの外枠1
4a、14bに設けたガイド穴16によって位置決めし
積層する。すき間3部分からその内側のリード接触部に
かけてリード1bの側からレーザを照射することによ
り、すき間3より内側のレーザ照射部ではリード1aと
リード1bが溶接され、これと同時にリード1bのすき
間3より外側の部分が切除される。このようにして組立
てたリードフレームをモールド金型内に固定し、樹脂1
2で封止した後、リード1aに連結した外枠14aを切
除する。リード1aの樹脂外部に引き出された部分は、
図16に示したJベンド型のほか、ガルウィング型、バ
ット型等の表面実裝用リード形状や、ピン挿入実裝用の
リード形状に折り曲げ成形する。
【0048】本実施例によれば、小型の樹脂封止体内部
に寸法的余裕の少ない複数の大型半導体素子を精度良く
位置決めして搭載することができ、しかもリードの接合
と不要部の切除を同時に行うことができるので、組立て
生産性に優れた高集積の半導体装置を得ることができ
る。
【0049】
【発明の効果】本発明によれば、複数の個別リードフレ
ームを外枠によって位置決めし、リード同志間のすき間
を含む領域で溶接と同時に不要部の切除を行うことがで
きるため、個別リードフレームを互いに精度良く位置決
めして積層し接合できるとともに、組立て時の生産性が
向上する。
【図面の簡単な説明】
【図1】本発明の一実施例を示す斜視図である。
【図2】図1の平面図である。
【図3】図2によって得られたリード接合部の形状例を
示す斜視図である。
【図4】図2によって得られたリード接合部の他の形状
例を示す斜視図である。
【図5】タブ形成側個別リードフレームの樹脂封止型半
導体装置一個分の領域の形状を示す平面図である。
【図6】個別リードフレームの樹脂封止型半導体装置一
個分の領域の形状を示す平面図である。
【図7】本発明の他の実施例を示す斜視図である。
【図8】本発明の他の実施例を示す斜視図である。
【図9】本発明の他の実施例を示す斜視図である。
【図10】本発明の他の実施例を示す斜視図である。
【図11】本発明の他の実施例を示す斜視図である。
【図12】本発明の他の実施例を示す斜視図である。
【図13】本発明の他の実施例を示す斜視図である。
【図14】すき間、切欠き、レーザ照射領域相互の位置
関係を説明するリードの積層状態を示す斜視図である。
【図15】すき間、切欠き、レーザ照射領域相互の位置
関係を説明するリードの積層状態を示す斜視図である。
【図16】本発明の半導体装置用リードフレームの製造
方法を利用した樹脂封止型半導体装置の実施例を示す断
面図である。
【図17】個別リードフレームの樹脂封止型半導体装置
一個分の領域の形状を示す平面図である。
【符号の説明】
1 リード 1a 非切除側リード 1b 切除側リード 1c 電気接続用リード 1d タブ支持用リード 1a’ 非切除側共用リード 1b’ 切除側共用リード 2 肉薄部 3 すき間 4 切欠き 4a リード幅最小部 4s 平行部 5 レーザ照射領域 6 溶融部 7 折り曲げ加工部 8 貫通穴 9 半導体素子 10 絶縁フィルム 11 金属細線 12 樹脂 13 個別リードフレーム 13a 外枠非切除側個別リードフレーム 13b 外枠切除側個別リードフレーム 14 外枠 14a 非切除側外枠 14b 切除側外枠 15 タブ 16 ガイド穴
───────────────────────────────────────────────────── フロントページの続き (72)発明者 安生 一郎 群馬県高崎市西横手町111番地 株式会 社 日立製作所 半導体設計開発センタ 内 (72)発明者 有田 順一 群馬県高崎市西横手町111番地 株式会 社 日立製作所 半導体設計開発センタ 内 (72)発明者 岩谷 昭彦 群馬県高崎市西横手町111番地 株式会 社 日立製作所 半導体設計開発センタ 内 (72)発明者 一谷 昌弘 群馬県高崎市西横手町111番地 株式会 社 日立製作所 半導体設計開発センタ 内 (56)参考文献 特開 昭61−183936(JP,A) 特開 昭64−47063(JP,A) (58)調査した分野(Int.Cl.6,DB名) H01L 23/50 B23K 26/00

Claims (13)

    (57)【特許請求の範囲】
  1. 【請求項1】 複数の個別リードフレームのそれぞれに
    少なくとも一つのリードを形成し、それぞれの個別リー
    ドフレームを積層してそれぞれのリードを互いに重ね合
    わせ、その重ね合わせたリード同志を溶接しかつ一方の
    リードを切断して組み立てる半導体装置用リードフレー
    ムの製造方法において、前記リード同志を幅方向に設け
    たすき間を介して重ね合わせ、該すき間を含む領域を溶
    接するとともに溶融により前記一方のリードを切断する
    ことを特徴とする半導体装置用リードフレームの製造方
    法。
  2. 【請求項2】 互いに接合されるリードのうち溶融し切
    断される一方のリードは、その切断される部分の幅が他
    の部分より狭く形成されていることを特徴とする請求項
    1記載の半導体装置用リードフレームの製造方法。
  3. 【請求項3】 互いに溶接されるリードのうち溶融し切
    断される一方のリードは、その切断される部分の幅が溶
    接部の主要部より狭く形成されていることを特徴とする
    請求項1記載の半導体装置用リードフレームの製造方
    法。
  4. 【請求項4】 すき間は、少なくともいずれか一方のリ
    ードに設けた肉薄部により形成されていることを特徴と
    する請求項1〜3のいずれか1項記載の半導体装置用リ
    ードフレームの製造方法。
  5. 【請求項5】 すき間は、少なくともいずれか一方のリ
    ードに折り曲げ加工を施して形成されていることを特徴
    とする請求項1〜3のいずれか1項記載の半導体装置用
    リードフレームの製造方法。
  6. 【請求項6】 すき間は、溶融し切断されない他方のリ
    ードに設けた肉薄部により形成されていることを特徴と
    する請求項1〜3のいずれか1項記載の半導体装置用リ
    ードフレームの製造方法。
  7. 【請求項7】 すき間は、溶融し切断されない他方のリ
    ードの幅方向のほぼ中央部に設けた肉薄部により形成さ
    れていることを特徴とする請求項1〜3のいずれか1項
    記載の半導体装置用リードフレームの製造方法。
  8. 【請求項8】 すき間は、溶融し切断されない他方のリ
    ードの幅方向のほぼ中央部に設けた貫通穴により形成さ
    れていることを特徴とする請求項1〜3のいずれか1項
    記載の半導体装置用リードフレームの製造方法。
  9. 【請求項9】 溶接は、レーザ照射により行われること
    を特徴とする請求項1〜8のいずれか1項記載の半導体
    装置用リードフレームの製造方法。
  10. 【請求項10】 複数の個別リードフレームのそれぞれ
    に少なくとも一つのリードを形成し、それぞれの個別リ
    ードフレームを積層してそれぞれのリードを互いに重ね
    合わせ、その重ね合わせたリード同志を溶接しかつ一方
    のリードを切断して形成する半導体装置用リードフレー
    ムにおいて、前記リード同志を幅方向に設けたすき間を
    介して重ね合わせ、該すき間を含む領域を溶接するとと
    もに溶融により前記一方のリードを切断して形成するこ
    とを特徴とする半導体装置用リードフレーム。
  11. 【請求項11】 請求項2〜8のいずれか1項記載の半
    導体装置用リードフレームの製造方法により形成された
    ことを特徴とする半導体装置用リードフレーム。
  12. 【請求項12】 少なくとも1つに半導体素子を取り付
    けた複数の個別リードフレームを積層し、それぞれの個
    別リードフレームのリード同志を互いに溶接し、それぞ
    れの個別リードフレームの樹脂外部引き出し部以外の部
    分を、前記半導体素子とともに樹脂で封止した樹脂封止
    型半導体装置において、前記リード同志を幅方向に設け
    たすき間を介して重ね合わせ、該すき間を含む領域を溶
    接するとともに溶融により前記一方のリードを切断して
    形成したリードフレームよりなることを特徴とする樹脂
    封止型半導体装置。
  13. 【請求項13】 請求項2〜8のいずれか1項記載の半
    導体装置用リードフレームの製造方法により形成された
    リードフレームよりなることを特徴とする樹脂封止型半
    導体装置。
JP652292A 1992-01-17 1992-01-17 半導体装置用リードフレームの製造方法及び半導体装置用リードフレーム並びに樹脂封止型半導体装置 Expired - Lifetime JP2931936B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP652292A JP2931936B2 (ja) 1992-01-17 1992-01-17 半導体装置用リードフレームの製造方法及び半導体装置用リードフレーム並びに樹脂封止型半導体装置
KR1019930000455A KR960006711B1 (ko) 1992-01-17 1993-01-15 반도체장치용 리이드프레임의 제조방법과 반도체장치용 리이드프레임 및 수지봉지형 반도체장치
US08/261,230 US5437915A (en) 1992-01-17 1994-06-16 Semiconductor leadframe and its production method and plastic encapsulated semiconductor device
US08/423,735 US5571428A (en) 1992-01-17 1995-04-18 Semiconductor leadframe and its production method and plastic encapsulated semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP652292A JP2931936B2 (ja) 1992-01-17 1992-01-17 半導体装置用リードフレームの製造方法及び半導体装置用リードフレーム並びに樹脂封止型半導体装置

Publications (2)

Publication Number Publication Date
JPH05190720A JPH05190720A (ja) 1993-07-30
JP2931936B2 true JP2931936B2 (ja) 1999-08-09

Family

ID=11640716

Family Applications (1)

Application Number Title Priority Date Filing Date
JP652292A Expired - Lifetime JP2931936B2 (ja) 1992-01-17 1992-01-17 半導体装置用リードフレームの製造方法及び半導体装置用リードフレーム並びに樹脂封止型半導体装置

Country Status (3)

Country Link
US (2) US5437915A (ja)
JP (1) JP2931936B2 (ja)
KR (1) KR960006711B1 (ja)

Families Citing this family (72)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3426804B2 (ja) * 1995-09-20 2003-07-14 三菱電機株式会社 半導体装置用リードフレームおよび半導体装置
US5939775A (en) * 1996-11-05 1999-08-17 Gcb Technologies, Llc Leadframe structure and process for packaging intergrated circuits
US5859387A (en) * 1996-11-29 1999-01-12 Allegro Microsystems, Inc. Semiconductor device leadframe die attach pad having a raised bond pad
US6201186B1 (en) * 1998-06-29 2001-03-13 Motorola, Inc. Electronic component assembly and method of making the same
US6303981B1 (en) 1999-09-01 2001-10-16 Micron Technology, Inc. Semiconductor package having stacked dice and leadframes and method of fabrication
US6700210B1 (en) * 1999-12-06 2004-03-02 Micron Technology, Inc. Electronic assemblies containing bow resistant semiconductor packages
US6384487B1 (en) 1999-12-06 2002-05-07 Micron Technology, Inc. Bow resistant plastic semiconductor package and method of fabrication
US6229202B1 (en) * 2000-01-10 2001-05-08 Micron Technology, Inc. Semiconductor package having downset leadframe for reducing package bow
JP3872001B2 (ja) * 2002-11-18 2007-01-24 シャープ株式会社 リードフレーム、それを用いた半導体装置の製造方法、それを用いた半導体装置、及び電子機器
US7388294B2 (en) * 2003-01-27 2008-06-17 Micron Technology, Inc. Semiconductor components having stacked dice
US6841883B1 (en) * 2003-03-31 2005-01-11 Micron Technology, Inc. Multi-dice chip scale semiconductor components and wafer level methods of fabrication
US7781873B2 (en) * 2003-04-28 2010-08-24 Kingston Technology Corporation Encapsulated leadframe semiconductor package for random access memory integrated circuits
US7202105B2 (en) * 2004-06-28 2007-04-10 Semiconductor Components Industries, L.L.C. Multi-chip semiconductor connector assembly method
KR20060021744A (ko) 2004-09-04 2006-03-08 삼성테크윈 주식회사 리드프레임 및 그 제조방법
WO2006052616A1 (en) * 2004-11-03 2006-05-18 Tessera, Inc. Stacked packaging improvements
US8058101B2 (en) * 2005-12-23 2011-11-15 Tessera, Inc. Microelectronic packages and methods therefor
US7644363B2 (en) * 2006-04-10 2010-01-05 Autodesk, Inc. “For-each” label components in CAD drawings
US9159708B2 (en) 2010-07-19 2015-10-13 Tessera, Inc. Stackable molded microelectronic packages with area array unit connectors
US8482111B2 (en) 2010-07-19 2013-07-09 Tessera, Inc. Stackable molded microelectronic packages
KR101075241B1 (ko) 2010-11-15 2011-11-01 테세라, 인코포레이티드 유전체 부재에 단자를 구비하는 마이크로전자 패키지
US20120146206A1 (en) 2010-12-13 2012-06-14 Tessera Research Llc Pin attachment
KR101128063B1 (ko) 2011-05-03 2012-04-23 테세라, 인코포레이티드 캡슐화 층의 표면에 와이어 본드를 구비하는 패키지 적층형 어셈블리
US8618659B2 (en) 2011-05-03 2013-12-31 Tessera, Inc. Package-on-package assembly with wire bonds to encapsulation surface
US9105483B2 (en) 2011-10-17 2015-08-11 Invensas Corporation Package-on-package assembly with wire bond vias
US8946757B2 (en) 2012-02-17 2015-02-03 Invensas Corporation Heat spreading substrate with embedded interconnects
US8372741B1 (en) * 2012-02-24 2013-02-12 Invensas Corporation Method for package-on-package assembly with wire bonds to encapsulation surface
US9349706B2 (en) * 2012-02-24 2016-05-24 Invensas Corporation Method for package-on-package assembly with wire bonds to encapsulation surface
US8835228B2 (en) 2012-05-22 2014-09-16 Invensas Corporation Substrate-less stackable package with wire-bond interconnect
US9391008B2 (en) 2012-07-31 2016-07-12 Invensas Corporation Reconstituted wafer-level package DRAM
US9502390B2 (en) 2012-08-03 2016-11-22 Invensas Corporation BVA interposer
US8975738B2 (en) 2012-11-12 2015-03-10 Invensas Corporation Structure for microelectronic packaging with terminals on dielectric mass
US8878353B2 (en) 2012-12-20 2014-11-04 Invensas Corporation Structure for microelectronic packaging with bond elements to encapsulation surface
US9136254B2 (en) 2013-02-01 2015-09-15 Invensas Corporation Microelectronic package having wire bond vias and stiffening layer
US9023691B2 (en) 2013-07-15 2015-05-05 Invensas Corporation Microelectronic assemblies with stack terminals coupled by connectors extending through encapsulation
US9034696B2 (en) 2013-07-15 2015-05-19 Invensas Corporation Microelectronic assemblies having reinforcing collars on connectors extending through encapsulation
US8883563B1 (en) 2013-07-15 2014-11-11 Invensas Corporation Fabrication of microelectronic assemblies having stack terminals coupled by connectors extending through encapsulation
US9167710B2 (en) 2013-08-07 2015-10-20 Invensas Corporation Embedded packaging with preformed vias
US9685365B2 (en) 2013-08-08 2017-06-20 Invensas Corporation Method of forming a wire bond having a free end
US20150076714A1 (en) 2013-09-16 2015-03-19 Invensas Corporation Microelectronic element with bond elements to encapsulation surface
US9087815B2 (en) 2013-11-12 2015-07-21 Invensas Corporation Off substrate kinking of bond wire
US9082753B2 (en) 2013-11-12 2015-07-14 Invensas Corporation Severing bond wire by kinking and twisting
US9379074B2 (en) 2013-11-22 2016-06-28 Invensas Corporation Die stacks with one or more bond via arrays of wire bond wires and with one or more arrays of bump interconnects
US9583456B2 (en) 2013-11-22 2017-02-28 Invensas Corporation Multiple bond via arrays of different wire heights on a same substrate
US9263394B2 (en) 2013-11-22 2016-02-16 Invensas Corporation Multiple bond via arrays of different wire heights on a same substrate
US9583411B2 (en) 2014-01-17 2017-02-28 Invensas Corporation Fine pitch BVA using reconstituted wafer with area array accessible for testing
US9214454B2 (en) 2014-03-31 2015-12-15 Invensas Corporation Batch process fabrication of package-on-package microelectronic assemblies
US10381326B2 (en) 2014-05-28 2019-08-13 Invensas Corporation Structure and method for integrated circuits packaging with increased density
US9646917B2 (en) 2014-05-29 2017-05-09 Invensas Corporation Low CTE component with wire bond interconnects
US9412714B2 (en) 2014-05-30 2016-08-09 Invensas Corporation Wire bond support structure and microelectronic package including wire bonds therefrom
US9735084B2 (en) 2014-12-11 2017-08-15 Invensas Corporation Bond via array for thermal conductivity
US9888579B2 (en) 2015-03-05 2018-02-06 Invensas Corporation Pressing of wire bond wire tips to provide bent-over tips
US9530749B2 (en) 2015-04-28 2016-12-27 Invensas Corporation Coupling of side surface contacts to a circuit platform
US9502372B1 (en) 2015-04-30 2016-11-22 Invensas Corporation Wafer-level packaging using wire bond wires in place of a redistribution layer
US9761554B2 (en) 2015-05-07 2017-09-12 Invensas Corporation Ball bonding metal wire bond wires to metal pads
EP3097876B1 (de) 2015-05-29 2021-03-17 Medaxis Ag Düsenelement zum aufstrahlen eines wasserstrahls
US10490528B2 (en) 2015-10-12 2019-11-26 Invensas Corporation Embedded wire bond wires
US9490222B1 (en) 2015-10-12 2016-11-08 Invensas Corporation Wire bond wires for interference shielding
US10332854B2 (en) 2015-10-23 2019-06-25 Invensas Corporation Anchoring structure of fine pitch bva
US10181457B2 (en) 2015-10-26 2019-01-15 Invensas Corporation Microelectronic package for wafer-level chip scale packaging with fan-out
US9911718B2 (en) 2015-11-17 2018-03-06 Invensas Corporation ‘RDL-First’ packaged microelectronic device for a package-on-package device
US9659848B1 (en) 2015-11-18 2017-05-23 Invensas Corporation Stiffened wires for offset BVA
US9984992B2 (en) 2015-12-30 2018-05-29 Invensas Corporation Embedded wire bond wires for vertical integration with separate surface mount and wire bond mounting surfaces
US9935075B2 (en) 2016-07-29 2018-04-03 Invensas Corporation Wire bonding method and apparatus for electromagnetic interference shielding
US10299368B2 (en) 2016-12-21 2019-05-21 Invensas Corporation Surface integrated waveguides and circuit structures therefor
US10741466B2 (en) 2017-11-17 2020-08-11 Infineon Technologies Ag Formation of conductive connection tracks in package mold body using electroless plating
US10777536B2 (en) 2017-12-08 2020-09-15 Infineon Technologies Ag Semiconductor package with air cavity
US10796981B1 (en) 2019-04-04 2020-10-06 Infineon Technologies Ag Chip to lead interconnect in encapsulant of molded semiconductor package
US11133281B2 (en) 2019-04-04 2021-09-28 Infineon Technologies Ag Chip to chip interconnect in encapsulant of molded semiconductor package
CN112018052A (zh) 2019-05-31 2020-12-01 英飞凌科技奥地利有限公司 具有可激光活化模制化合物的半导体封装
US11587800B2 (en) 2020-05-22 2023-02-21 Infineon Technologies Ag Semiconductor package with lead tip inspection feature
JP7674930B2 (ja) * 2021-07-05 2025-05-12 新光電気工業株式会社 リードフレーム、半導体装置及びリードフレームの製造方法
CN116532818B (zh) * 2023-06-05 2024-04-26 深圳市安和达塑胶制品有限公司 一种塑胶板材热切机

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2412943A1 (fr) * 1977-12-20 1979-07-20 Thomson Csf Procede de realisation de connexions d'un dispositif semi-conducteur sur embase, appareil pour la mise en oeuvre du procede, et dispositif semi-conducteur obtenu par ce procede
US4445271A (en) * 1981-08-14 1984-05-01 Amp Incorporated Ceramic chip carrier with removable lead frame support and preforated ground pad
JPS58209119A (ja) * 1982-05-31 1983-12-06 Nec Corp 半導体装置の製造方法
US5049527A (en) * 1985-06-25 1991-09-17 Hewlett-Packard Company Optical isolator
JPH0770663B2 (ja) * 1985-10-29 1995-07-31 大日本印刷株式会社 多面付けエツチング製品
KR960006710B1 (ko) * 1987-02-25 1996-05-22 가부시기가이샤 히다찌세이사꾸쇼 면실장형 반도체집적회로장치 및 그 제조방법과 그 실장방법
JPH0245967A (ja) * 1988-08-08 1990-02-15 Hitachi Cable Ltd 半導体装置用リードフレームの製造方法
US4987473A (en) * 1989-08-03 1991-01-22 Vlsi Technology, Inc. Leadframe system with multi-tier leads
US5147815A (en) * 1990-05-14 1992-09-15 Motorola, Inc. Method for fabricating a multichip semiconductor device having two interdigitated leadframes

Also Published As

Publication number Publication date
KR930017162A (ko) 1993-08-30
KR960006711B1 (ko) 1996-05-22
US5571428A (en) 1996-11-05
JPH05190720A (ja) 1993-07-30
US5437915A (en) 1995-08-01

Similar Documents

Publication Publication Date Title
JP2931936B2 (ja) 半導体装置用リードフレームの製造方法及び半導体装置用リードフレーム並びに樹脂封止型半導体装置
US10442035B2 (en) Laser welding method
CN101339934B (zh) 具有焊接引线的半导体器件及其制造方法
JP3596388B2 (ja) 半導体装置
JP2522524B2 (ja) 半導体装置の製造方法
US7800206B2 (en) Semiconductor device
JP7689653B2 (ja) 半導体装置
JPH06275746A (ja) 半導体装置
CN117355936A (zh) 半导体装置
JPH07503102A (ja) 半導体装置及びその製造方法
CN118786526A (zh) 半导体装置
CN117355935A (zh) 半导体装置
CN117337491A (zh) 半导体装置
JP2000277557A (ja) 半導体装置
JP4380334B2 (ja) 電子装置の製造方法
JPH1065084A (ja) リードフレーム
JPH11111737A (ja) 半導体装置
JP7563295B2 (ja) 半導体装置
JP3663343B2 (ja) 半導体素子収納用パッケージ
JP4201060B2 (ja) 半導体装置、およびその製造方法
JP2596399B2 (ja) 半導体装置
JP2006179740A (ja) パッケージの封止方法
JP2002358493A (ja) 非接触型icカード及びその製造方法
JP2024007794A (ja) 半導体装置
JPH10223821A (ja) リードフレーム

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080528

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080528

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090528

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100528

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110528

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110528

Year of fee payment: 12

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110528

Year of fee payment: 12

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120528

Year of fee payment: 13

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120528

Year of fee payment: 13