TWI770609B - 半導體結構及其形成方法 - Google Patents

半導體結構及其形成方法 Download PDF

Info

Publication number
TWI770609B
TWI770609B TW109131934A TW109131934A TWI770609B TW I770609 B TWI770609 B TW I770609B TW 109131934 A TW109131934 A TW 109131934A TW 109131934 A TW109131934 A TW 109131934A TW I770609 B TWI770609 B TW I770609B
Authority
TW
Taiwan
Prior art keywords
interposer
die
redistribution structure
conductive
sidewall
Prior art date
Application number
TW109131934A
Other languages
English (en)
Other versions
TW202145491A (zh
Inventor
侯上勇
胡憲斌
邱紹玲
魏文信
黃炳剛
沈志達
盧思維
施應慶
邱文智
吳集錫
余振華
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202145491A publication Critical patent/TW202145491A/zh
Application granted granted Critical
Publication of TWI770609B publication Critical patent/TWI770609B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5386Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4853Connection or disconnection of other leads to or from a metallisation, e.g. pins, wires, bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49861Lead-frames fixed on or encapsulated in insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/525Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/107Indirect electrical connections, e.g. via an interposer, a flexible substrate, using TAB
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5384Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5385Assembly of a plurality of insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Ceramic Engineering (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Wire Bonding (AREA)

Abstract

一種半導體結構包括:第一中介層;第二中介層,在側 向上相鄰於第一中介層,其中第二中介層與第一中介層間隔開;以及第一晶粒,貼合至第一中介層的第一側且貼合至第二中介層的第一側,其中第一中介層的第一側及第二中介層的第一側面對第一晶粒。

Description

半導體結構及其形成方法
本揭露大體而言是有關於半導體封裝,且在具體實施例中是有關於基底上晶圓上晶片(Chip-On-Wafer-On-Substrate,CoWoS)封裝以及形成CoWoS封裝的方法。
由於各種電子組件(例如,電晶體、二極體、電阻器、電容器等)的整合密度持續提高,半導體行業經歷了快速發展。在很大程度上,積體密度的此種提高起因於最小特徵大小(minimum feature size)的重複減小,此使得更多組件能夠被整合至給定面積中。
隨著小型電子裝置需求的增長,更小且更具創作性的半導體晶粒封裝技術的需求浮現。此種封裝系統的實例是疊層封裝(Package-on-Package,PoP)技術。在PoP裝置中,頂部半導體封裝堆疊於底部半導體封裝的頂部上,以提供高整合程度及高組件密度。另一實例是基底上晶圓上晶片(CoWoS)結構,其將半導體晶片貼合至晶圓(例如,中介層)以形成晶圓上晶片(Chip-On-Wafer,CoW)結構。接著將CoW結構貼合至基底(例 如,印刷電路板)以形成CoWoS結構。這些及其他先進的封裝技術能夠生產出功能增強且佔用面積小的半導體裝置。
本揭露實施例提出一種半導體結構,包括:第一中介層;第二中介層,在側向上相鄰於所述第一中介層,其中所述第二中介層與所述第一中介層間隔開;以及第一晶粒,貼合至所述第一中介層的第一側且貼合至所述第二中介層的第一側,其中所述第一中介層的所述第一側及所述第二中介層的所述第一側面對所述第一晶粒。
本揭露實施例提出一種半導體結構,包括:重佈線結構;第一中介層,位於所述重佈線結構上;第二中介層,位於所述重佈線結構上且在側向上相鄰於所述第一中介層,其中所述第二中介層與所述第一中介層間隔開;以及第一晶粒,位於所述第一中介層之上及所述第二中介層之上,其中所述第一晶粒的第一晶粒連接件接合至所述第一中介層的第一導電凸塊,且所述第一晶粒的第二晶粒連接件接合至所述第二中介層的第二導電凸塊。
本揭露實施例提出一種形成半導體結構的方法,所述方法包括:將第一中介層在側向上相鄰於第二中介層放置;將所述第一中介層及所述第二中介層嵌置於第一模製材料中;以及將第一晶粒接合至所述第一中介層及所述第二中介層,其中所述第一晶粒的第一晶粒連接件與所述第一中介層的第一側處的第一導電凸塊接合,且所述第一晶粒的第二晶粒連接件與所述第二中介層 的第一側處的第二導電凸塊接合。
50、52:支撐件
100:中介層
100A:第一中介層/中介層
100B:第二中介層/中介層
101、135:基底
101OS:外側壁
103:前側介電層
104、117、129:模製材料
105:背側介電層
107:導電路徑/基底穿孔(TSV)/TSV導體
109:導電凸塊/銅柱
110:重佈線結構
111、119、146:介電層
113:導線/導電特徵
113A、124、141:導線
115:導電連接件/受控塌陷晶片連接(C4)凸塊
116、123、134:焊料區
118、153:鈍化層
121:導電凸塊/微凸塊
125、142:底部填充材料
131、131A、131B、131C、133:晶粒
132:晶粒連接件
137:導電接墊
139:外部連接件
143:通孔
145:虛線
150、300:晶圓上晶片(CoW)裝置
151:鋁接墊
155:金凸塊
157:銅柱
159:無電鍍鎳鈀浸金(ENEPIG)層
161:載體
163:黏合層
200、200A、400:基底上晶圓上晶片(CoWoS)裝置
1000:方法
1010、1020、1030:步驟
A-A:橫截面
G:間隙
T:高度
為更完整地理解本發明以及本發明的優點,現接合附圖參照以下說明,在附圖中:圖1至圖4、圖5A及圖5B示出實施例中的晶圓上晶片(CoW)裝置在各種製作階段處的各種視圖。
圖6示出實施例中的基底上晶圓上晶片(CoWoS)裝置的剖視圖。
圖7示出另一實施例中的CoWoS裝置的剖視圖。
圖8及圖9示出實施例中的CoW裝置在各種製作階段處的剖視圖。
圖10示出實施例中的CoWoS裝置的剖視圖。
圖11至圖17示出一些實施例中的中介層的前側部分的各種實施例剖視圖。
圖18及圖19示出一些實施例中的中介層的背側部分的各種實施例剖視圖。
圖20是一些實施例中的形成半導體結構的方法的流程圖。
以下揭露提供用於實施所提供標的的不同特徵的許多不同實施例或實例。以下闡述組件及排列的具體實例以簡化本揭 露。當然,該些僅為實例且不旨在進行限制。舉例而言,以下說明中將第一特徵形成於第二特徵「之上」或第二特徵「上」可包括其中第一特徵與第二特徵被形成為直接接觸的實施例,且亦可包括其中第一特徵與第二特徵之間可形成有附加特徵進而使得所述第一特徵與所述第二特徵可不直接接觸的實施例。
此外,為易於說明,本文中可能使用例如「位於...之下(beneath)」、「位於...下方(below)」、「下部的(lower)」、「位於...上方(above)」、「上部的(upper)」等空間相對性用語來闡述圖中所示的一個元件或特徵與另一(其他)元件或特徵的關係。所述空間相對性用語旨在除圖中所繪示的定向外亦囊括裝置在使用或操作中的不同定向。設備可具有其他定向(旋轉90度或處於其他定向),且本文中所使用的空間相對性描述語可同樣相應地進行解釋。在本文中的說明通篇中,除非進行另外闡述,否則不同圖中的相同的參考編號指代使用相同的或相似的材料而藉由相同的或相似的製程形成的相同的或相似的組件。
在一些實施例中,CoW裝置包括貼合至第一中介層及貼合至第二中介層的多個晶粒。第二中介層與第一中介層間隔開,且與第一中介層並排地放置。第一中介層及第二中介層嵌置於第一模製材料中。重佈線結構可沿第一中介層的背側及沿第二中介層的背側形成。所述多個晶粒中的第一晶粒接合至第一中介層的前側,並接合至第二中介層的前側。所述多個晶粒中的第二晶粒僅接合至第二中介層的前側。接著將CoW裝置接合至基底,以形 成CoWoS裝置。所揭露的實施例使得能夠使用多個較小的中介層而非單個大的中介層將多個晶粒整合於CoW裝置中。較小的中介層會避免或減少中介層的翹曲。附加的益處包括在形成CoWoS裝置期間更容易進行中介層與基底的接合,CoWoS結構中的應力更小,且中介層及/或基底的開裂或分層的風險降低。
圖1至圖4、圖5A及圖5B示出實施例中的晶圓上晶片(CoW)裝置150在各種製作階段處的各種視圖。在本文中的論述通篇中,CoW裝置亦可被稱為CoW封裝,且CoWoS裝置亦可被稱為CoWoS封裝。
參照圖1,將第一中介層100A及第二中介層100B貼合至支撐件50,此支撐件50可為例如由框架支撐的膠帶。在一些實施例中,支撐件50是載體。在隨後的處理中,支撐件50將自最終產品移除。將第一中介層100A在側向上相鄰於第二中介層100B(例如,與第二中介層100B並排)放置,在第一中介層100A與第二中介層100B之間具有間隙G。換言之,第一中介層100A與第二中介層100B間隔開。第一中介層100A及第二中介層100B可被統稱為中介層100。
在一些實施例中,中介層100(例如,100A或100B)中的每一者包括基底101、前側介電層103、背側介電層105及導電路徑107(例如,基底穿孔(through-substrate via,TSV))。在圖1所示的實例中,每一中介層亦具有位於每一中介層的前側處的多個導電凸塊109。在所示出的實施例中,導電凸塊109電性耦 合至導電路徑107。導電凸塊109可為例如銅柱。
在圖1所示的實例中,中介層100中的每一者具有模製材料117,其圍繞導電凸塊109形成於中介層100中的每一者的前側處,且中介層100藉由模製材料117貼合至支撐件50。模製材料117可與中介層100中的每一者相接,使得模製材料117的側壁與中介層100的相應的側壁對齊。作為實例,模製材料117可包含環氧樹脂、有機聚合物、添加有或不添加二氧化矽系(silica-based)填料或玻璃填料的聚合物或其他材料。
在中介層100被貼合至支撐件50之後,形成模製材料104以填充中介層100之間的間隙G。模製材料104可包含與模製材料117相同的材料,因此不再予以贅述。接下來可執行研磨製程(例如化學機械研磨(chemical mechanical polishing,CMP)),以自背側介電層105的上表面移除模製材料104的多餘部分,使得模製材料104與背側介電層105具有共面的上表面。在所示出的實施例中,模製材料104與模製材料117由相同的材料形成,且因此在後續各圖中被示出為模製材料117的連續體積。
在所示出的實施例中,中介層100中的每一者的基底101是矽基底,但亦可使用其他合適的基底,例如玻璃、陶瓷等。導電路徑107可為TSV或任何其他合適的導電路徑。在下文中的論述中,導電路徑107可被稱為TSV或TSV導體,應理解,可使用任何合適的導電路徑。在其中導電路徑107是TSV的實施例中,可藉由以下方式形成TSV 107:在開始時形成局部地穿過基底101 的TSV導體107,稍後接著將基底101薄化以暴露出TSV 107。在其他實施例中,在開始形成時,TSV 107延伸穿過基底101,且不需要對基底101進行薄化。可藉由以下方式形成TSV導體107:在基底101上形成合適的光阻並顯影之,接著對基底101進行蝕刻以形成TSV開口(稍後依照以下論述進行填充)。
一旦形成TSV導體107的開口,便可使用例如襯墊(在圖1中未單獨示出)、障壁層(在圖1中亦未單獨示出)及導電材料填充TSV導體107的開口。在實施例中,襯墊可為藉由例如化學氣相沈積(CVD)、氧化、物理氣相沈積(PVD)、原子層沈積(ALD)等製程形成的介電材料(例如氮化矽、氧化矽、介電聚合物、其組合等)。
障壁層可包括導電材料,例如氮化鈦,但可替代地利用其他材料,例如氮化鉭、鈦、鉭等。障壁層可使用CVD製程(例如電漿增強型化學氣相沈積(PECVD))形成。然而,可替代地使用其他替代製程,例如濺鍍或金屬有機化學氣相沈積(MOCVD)、原子層沈積。障壁層可形成為與TSV導體107的開口的基本形狀輪廓一致。
導電材料可包括銅,但可替代地利用其他合適的材料,例如鋁、鎢、合金、經摻雜的多晶矽、其組合等。導電材料可藉由以下方式形成:沈積晶種層,接著在晶種層上電鍍銅,以填充並溢出TSV導體107的開口。一旦TSV導體107的開口已被填充,便可藉由拋光製程(例如化學機械研磨(CMP))來移除位於TSV 導體107的開口之外的多餘的障壁層及多餘的導電材料,但可使用任何合適的移除製程。
前側介電層103及背側介電層105中的每一者包含合適的介電材料,例如氧化矽、氮化矽、低介電常數電介質(例如摻雜有碳的氧化物)、極低介電常數電介質(例如摻雜有多孔碳的二氧化矽)、其組合等。在一些實施例中,用於前側介電層103(或背側介電層105)的介電材料包括聚合物材料,例如低溫聚醯亞胺(PI)、聚苯並噁唑(polybenzoxazole,PBO)、其組合等。可使用任何合適的形成方法(例如CVD、PVD)來形成前側介電層103或背側介電層105。應注意,用於前側介電層103的材料與用於背側介電層105的材料是獨立選擇的,且因此,用於前側介電層103的材料與用於背側介電層105的材料可相同或者可不相同。在所示出的實施例中,前側介電層103及背側介電層105與基底101相接,使得前側介電層103的側壁(及背側介電層105的側壁)與基底101的相應的側壁對齊。
在圖1所示的實例中,第一中介層100A與第二中介層100B具有相同的高度T,高度T是在前側介電層103的外部表面與背側介電層105的外部表面之間量測的。另外,導電凸塊109亦可具有相同的高度。
接下來,在圖2中,在第一中介層100A的背側介電層105上及第二中介層100B的背側介電層105上形成重佈線結構110。重佈線結構110電性耦合至第一中介層100A的TSV 107及 第二中介層100B的TSV 107。在圖2中,重佈線結構110自第一中介層100A連續地延伸至第二中介層100B,且重佈線結構110的側壁與中介層100A/100B的相應的側壁對齊。導電連接件115(例如,受控塌陷晶片連接凸塊(controlled collapse chip connection bump(C4凸塊))、銅柱等)形成於重佈線結構110之上且電性耦合至重佈線結構110。焊料區116可可選地形成於導電連接件115上或者被形成為導電連接件115的一部分。
圖2中的重佈線結構110包括導電特徵,例如形成於介電層111中的導線113。在一些實施例中,重佈線結構110包括形成於一或多個介電層111中的一或多層導線113及通孔(圖2中未示出)。在一些實施例中,所述一或多個介電層111由聚合物(例如PBO)、聚醯亞胺、苯並環丁烯(benzocyclobutene,BCB)等)形成。在其他實施例中,介電層111由以下材料形成:氮化物,例如氮化矽;氧化物,例如氧化矽、磷矽酸鹽玻璃(PSG)、硼矽酸鹽玻璃(BSG)、摻雜硼的磷矽酸鹽玻璃(BPSG)等;或者類似材料。可藉由任何可接受的沈積製程(例如旋轉塗佈、CVD、疊層(laminating)、類似製程或其組合)形成所述一或多個介電層111。
在一些實施例中,重佈線結構110的導電特徵由合適的導電材料(例如銅、鈦、鎢、鋁等)形成。導電特徵可藉由例如以下方式形成:在介電層111中形成開口以暴露出下伏的導電特徵(例如,TSV 107),在介電層111之上以及開口中形成晶種層, 在晶種層之上形成具有設計圖案的經圖案化的光阻,在設計圖案之中以及晶種層之上鍍覆(例如,電鍍或無電鍍覆)導電材料,以及移除光阻及晶種層的上面未形成導電材料的部分。在圖2所示的實例中,重佈線結構110的導線113A自第一中介層100A連續地延伸至第二中介層100B。
圖2中的重佈線結構110自第一中介層100A連續地延伸至第二中介層100B。在其他實施例中,分別沿第一中介層100A的背側及第二中介層100B的背側形成第一重佈線結構及第二重佈線結構(與第一重佈線結構間隔開(例如,分隔開))。第一重佈線結構與第一中介層100A的基底101相接,而第二重佈線結構與第二中介層100B的基底101相接。在一些實施例中,不形成重佈線結構110,且導電連接件115形成於背側介電層105上且電性耦合至TSV 107。
接下來,在圖3中,將圖2中的結構(例如,具有重佈線結構110的中介層100)自支撐件50釋放,對所述結構進行翻轉,並將所述結構貼合至支撐件52。支撐件52可相同於或相似於支撐件50。可執行平坦化製程(例如CMP)以使模製材料117下凹,進而使得導電凸塊109在模製材料117的上表面處被暴露出。
接著,在圖4中,在模製材料117之上形成介電層119(例如聚合物層(例如,聚醯亞胺層))。介電層119可使用與前側介電層103相同或相似的形成製程形成,因此不再予以贅述。接下來,使用合適的方法(例如微影及圖案化)在介電層119中 形成開口,並在開口中形成導電凸塊121(例如微凸塊或銅凸塊),導電凸塊121電性耦合至相應的導電凸塊109。導電凸塊121或是導電凸塊121與相應的下伏的導電凸塊109的組合可被稱為相應的中介層100(例如,100A或100B)的導電凸塊。可在導電凸塊121之上可選地形成焊料區123。
接下來,在圖5A中,將晶粒131(例如,131A或131B)及133接合至導電凸塊121。晶粒131/133(亦被稱為半導體晶粒、積體電路(IC)晶粒)中的每一者包括基底、形成於基底中/基底上的電子組件(例如,電晶體、電阻器、電容器或電感器)以及對電子組件進行連接以形成功能電路的內連結構。另外,晶粒131/133中的每一者具有晶粒連接件132,此晶粒連接件132電性耦合至晶粒的功能電路且提供晶粒與外部組件(例如,另一晶粒或印刷電路板)之間的電性連接。
在一些實施例中,晶粒131與晶粒133是相同類型的晶粒。在其他實施例中,晶粒131與晶粒133是不同類型的晶粒。舉例而言,晶粒131可為邏輯晶粒,而晶粒133可為記憶體晶粒(例如高頻寬記憶體(high-bandwidth memory,HBM)晶粒)。
如圖5A中所示,晶粒131A與第一中介層100A及第二中介層100B二者交疊。換言之,晶粒131A的第一部分設置於第一中介層100A的側向範圍內,而晶粒131A的第二部分設置於第二中介層100B的側向範圍內。因此,晶粒131A的一些晶粒連接件132接合至第一中介層100A的導電凸塊121,而晶粒131A的 一些晶粒連接件132接合至第二中介層100B的導電凸塊121。圖5A亦示出設置於第二中介層100B的側向範圍內的晶粒131B,晶粒131B的所有晶粒連接件132接合至第二中介層100B的導電凸塊121。另外,晶粒133接合至相應的導電凸塊121且設置於相應的中介層100(例如,100A或100B)的側向範圍內。
在一些實施例中,藉由回焊製程(reflow process)將晶粒131/133接合至中介層100,使得晶粒連接件132的頂部上的焊料區134熔化,並與中介層100的相應的焊料區123合併,以在晶粒連接件132與導電凸塊121之間形成焊料接頭(solder joint)。在其他實施例中,藉由直接接合製程將晶粒131/133接合至中介層100。舉例而言,在示例性直接接合製程中,在晶粒連接件132上或導電凸塊121上未形成焊料區,且導電凸塊121(例如,銅柱)藉由直接接合製程中的熱及/或壓力,經由例如是銅擴散,與晶粒連接件132(例如,銅柱)直接接合。
在晶粒131/133接合之後,在介電層119與晶粒131/133之間形成底部填充材料125。底部填充材料125亦可填充或局部地填充相鄰的晶粒131/133之間的間隙。底部填充材料125的示例性材料包括但不限於聚合物及其他合適的非導電材料。可使用例如針(needle)或注射分配器(jetting dispenser)將底部填充材料125分配於介電層119與晶粒131/133之間的間隙中。底部填充材料125可藉由執行固化製程來使固化。底部填充材料125形成圍繞晶粒131/133的邊緣(例如,側壁)的內圓角(fillet),如圖5A中 所示。應注意,在所示出的實施例中,由於重力,底部填充材料125的寬度(沿圖5A中的水平方向量測)隨著底部填充材料125自晶粒131/133的下表面朝中介層100A/100B延伸而增大。
在形成底部填充材料125之後,圍繞晶粒131/133形成模製材料129,使得晶粒131/133嵌置於模製材料129中。模製材料129的材料及形成方法可相同於或相似於模製材料117的材料及形成方法,因此不再予以贅述。在圖5A所示的實例中,模製材料129的側壁與中介層100的相應的側壁對齊,且與模製材料117的相應的側壁對齊。圖5A中所示的結構(不包括支撐件52)被稱為晶圓上晶片(CoW)結構,且所形成的裝置被稱為CoW裝置150。
圖5B示出CoW裝置150的俯視圖。圖5A對應於沿圖5B中的橫截面A-A的剖視圖。在圖5B中,示出模製材料129的邊界(例如,側壁)。模製材料129的邊界與第一中介層100A的相應的側壁及第二中介層100B的相應的側壁交疊(參見圖4)。圖5B中的虛線145示出中介層100A與中介層100B之間的間隙G的位置。因此,模製材料129的邊界內的區域(例如,虛線145的左側上)表示第一中介層100A的位置,而虛線145的右側上的區域表示第二中介層100B的位置。
在圖5B所示的實例中,在由中介層100(例如,100A及100B)界定的接頭邊界內設置多個晶粒(例如,131A、131B、131C)。晶粒131A的第一部分設置在第一中介層100A的邊界內 (例如,虛線145的左側),而晶粒131A的第二部分設置於第二中介層100B的邊界內(例如,虛線145的右側)。晶粒131B完全設置於第二中介層100B的邊界內。圖5B進一步示出晶粒131C,晶粒131C不位於橫截面A-A中,因此未在圖5A中示出。
圖6示出實施例中的基底上晶圓上晶片(CoWoS)裝置200的剖視圖。藉由將圖5A中的CoW裝置150貼合(例如,接合)至基底135來形成CoWoS裝置200。在一些實施例中,基底135是多層式電路板。舉例而言,基底135可包括一或多個介電層146,介電層146由雙馬來醯亞胺三嗪(bismaleimide triazine,BT)樹脂、FR-4(由具有阻燃性的環氧樹脂黏結劑(binder)的編織玻璃纖維布(woven fiberglass cloth)組成的複合材料)、陶瓷、玻璃、塑膠、膠帶、膜或其他支撐材料形成。基底135可包括形成於基底135中/基底135上的導電性特徵(例如,導線141及通孔143)。如圖6中所示,基底135具有形成於基底135的上表面上及基底135的下表面上的導電接墊137,此導電接墊137電性耦合至基底135的導電特徵。基底135亦可具有位於基底135的下表面處的外部連接件139(例如,焊料球、銅柱、頂部具有焊料的銅柱),以電性連接至另一電子組件。
將CoW裝置150接合至基底135。舉例而言,可執行回焊製程以將CoW裝置150電性耦合及機械耦合至基底135。在一些實施例中,焊料區116將CoW裝置150與基底135接合。
接下來,在CoW裝置150與基底135之間形成底部填 充材料142。底部填充材料142可相同於或相似於底部填充材料125,且可藉由與底部填充材料125相同或相似的形成方法形成,因此不再予以贅述。底部填充材料142可形成圍繞CoW裝置150的邊緣(例如,側壁)的內圓角。應注意,在圖7中,由於重力,底部填充材料142的寬度(沿圖7所示水平方向量測)隨著底部填充材料142朝基底135延伸而增大。換言之,底部填充材料142的寬度與底部填充材料125的寬度沿相同的方向(例如,自CoW裝置150朝基底135)增大。
隨著愈來愈多的晶粒(例如,131、133)被整合至CoWoS結構中以向半導體裝置提供增強的功能及/或更大的儲存容量(例如,記憶體容量),可能需要增大中介層的尺寸及基底的尺寸來容置晶粒。若沒有當前揭露的中介層設計(例如,除其他中介層之外的CoW裝置中的兩個單獨的中介層100A/100B),所有晶粒131/133皆接合至單個中介層,且單個中介層的大小可能變得過大。因此,可能難以使單個中介層保持平坦(例如,具有平面的上表面及/或平面的下表面)。單個中介層可能因大的大小而發生翹曲,此可能使得難以將CoW裝置接合至基底135。中介層的翹曲亦導致焊料區116中的應力,此應力可能導致焊料區116故障,且可能導致中介層及/或基底135的開裂或分層。
反之,使用當前揭露的CoWoS結構,一些晶粒接合至第一中介層100A,而一些晶粒接合至第二中介層100B。因此,中介層100A/100B中的每一者仍具有小的尺寸以避免或減少翹曲。 附加的益處包括更容易與基底135接合,CoWoS結構中的應力更小,且中介層及/或基底開裂或分層的風險降低。此外,儘管中介層100A及100B可被設計成容置本文中所揭露的CoW結構,然而不需要針對所揭露的CoW結構對晶粒131/133的設計進行改變。換言之,可在不對晶粒131/133造成任何設計損失的情況下達成上述優點。
圖7示出另一實施例中的CoWoS裝置200A的剖視圖。CoWoS裝置200A相似於圖6所示CoWoS裝置200,但中介層100(例如,100A、100B)的寬度減小,使得模製材料117環繞中介層100。換言之,中介層100的外側壁101OS被模製材料117覆蓋。
圖8及圖9示出實施例中的CoW裝置300在各種製作階段處的剖視圖。在圖8中,晶粒131(例如,131A、131B)及晶粒133藉由例如黏合層163貼合至載體161。載體161可由例如矽、聚合物、聚合物複合材料、金屬箔、陶瓷、玻璃、玻璃環氧樹脂、氧化鈹、膠帶等材料或用於結構支撐件的其他合適的材料製成。在一些實施例中,黏合層163沈積或疊層於載體161之上。黏合層163可為感光性的且可藉由在後續的載體剝離製程(arrier de-bonding process)中在載體161上照射例如紫外(ultra-violet,UV)光而容易地自載體161脫離。舉例而言,黏合層163可為光熱轉換(light-to-heat-conversion,LTHC)塗層。
接下來,在載體161之上形成圍繞晶粒131/133的模製 材料129。在形成模製材料129之後,可執行平坦化製程(例如CMP)以暴露出晶粒連接件132的上表面。在一些實施例中,在晶粒連接件132之上形成導電凸塊121(例如微凸塊)。儘管在圖中未示出,然而在形成導電凸塊121之前,可在模製材料129之上形成介電層(例如聚合物層),在此種情形中,導電凸塊121延伸穿過介電層以電性耦合至晶粒連接件132。
接下來,將第一中介層100A及第二中介層100B接合至晶粒131/133。在圖8所示的實例中,晶粒131B的一些晶粒連接件132接合至第一中介層100A,而晶粒131B的其他晶粒連接件132接合至第二中介層100B。反之,晶粒131A(或晶粒133)的所有晶粒連接件接合至同一中介層。相較於圖1中的中介層100(例如,100A、100B),圖8中的中介層100不具有背側介電層105。當然,此僅為非限制性實例。亦可使用其他中介層(例如圖1中的中介層100)來形成圖8的結構。
接下來,在中介層100(例如,100A及100B)與模製材料129的上表面之間形成底部填充材料125。底部填充材料125可填充或局部地填充中介層100之間的間隙。在所示出的實施例中,由於重力,隨著底部填充材料125自中介層100的下表面朝模製材料129延伸,沿圖8中的水平方向所量測的底部填充材料125的寬度增大。
接下來,在圖9中,在模製材料129之上形成圍繞中介層100且圍繞底部填充材料125的模製材料117。可執行平坦化製 程(例如CMP)以在模製材料117與中介層100的背側之間獲得平坦的上表面。
接下來,於模製材料117之上形成包括介電層111及導電特徵113且電性耦合至中介層100的重佈線結構110。接下來,於重佈線結構110之上形成與其電性耦合的導電連接件115及可選的焊料區116。接下來,執行載體剝離製程以移除載體161及黏合層163,在進行載體剝離之後,圖9中的結構示出CoW裝置300。
圖10示出實施例中的CoWoS裝置400的剖視圖。藉由例如回焊製程將圖9中的CoW裝置300的導電連接件115接合至基底135的導電接墊137來形成CoWoS裝置400。以上已闡述了基底135,因此此處不再予以贅述。
在CoW裝置300被接合至基底135之後,在基底135上形成圍繞CoW裝置300的邊緣的底部填充材料142。在圖10所示的實例中,由於重力,隨著底部填充材料142朝基底135延伸,沿圖10中的水平方向所量測的底部填充材料142的寬度增大。然而應注意,隨著底部填充材料125朝基底135延伸,底部填充材料125的寬度減小。換言之,底部填充材料142的寬度沿第一方向(例如,向下朝向基底135)增大,而底部填充材料125的寬度沿相反的第二方向(例如,向上遠離基底135)增大。
圖11至圖17示出一些實施例中的中介層的前側部分(例如,前側處的部分)的各種實施例剖視圖。具體而言,圖11至圖17示出中介層的前側處的導電凸塊的不同的實施例結構。如 熟習此項技術者將容易地理解,圖11至圖17中所示的各種實施例導電凸塊結構可用作CoW裝置150或300中的導電凸塊結構。
參照圖11,圖11中的導電凸塊結構相似於圖4中的導電凸塊結構,但具有形成於介電層119(例如,聚醯亞胺層)中且電性耦合至導電凸塊109的導線124(例如,用作重佈線走線的銅線)。換言之,介電層119及導線124在中介層的前側處形成重佈線結構。另外,微凸塊121形成於導線124之上且電性耦合至導線124。在微凸塊121之上可選地形成焊料區123。
圖12至圖14示出具有鋁接墊151(而非導電凸塊109)的三個實施例導電凸塊結構,鋁接墊151形成於前側介電層103的上表面處且電性耦合至TSV 107。在圖12中,在前側介電層103上形成鈍化層153(例如,聚合物層),且微凸塊121形成於鈍化層153之上且延伸穿過鈍化層153以電性耦合至鋁接墊151。
在圖13中,鈍化層153(例如,聚合物層)形成於前側介電層103上,且金凸塊155形成於鈍化層153之上且延伸穿過鈍化層153以電性耦合至鋁接墊151。
在圖14中,鈍化層153(例如,聚合物層)形成於前側介電層103上,且銅柱157形成於鈍化層153之上且延伸穿過鈍化層153以電性耦合至鋁接墊151。接著在銅柱157的被暴露出的表面之上形成無電鍍鎳鈀浸金(electroless nickel electroless palladium immersion gold,ENEPIG)層159。
與圖6及圖7相似,圖15至圖17示出具有銅柱109的 三個實施例導電凸塊結構,銅柱109形成於模製材料117中且電性耦合至TSV 107。在圖15中,在模製材料117之上以及銅柱109上形成微凸塊121。應注意,此處未形成圖6中的介電層119,且因此微凸塊121的側壁被完全暴露出。在微凸塊121上可形成焊料區123。在圖16中,在模製材料117之上以及銅柱109上形成金凸塊155。在圖17中,在模製材料117之上以及銅柱109上形成銅柱157。接著在銅柱157的側壁及上表面之上形成ENEPIG層159。
圖18及圖19示出一些實施例中的中介層的背側部分(例如,背側處的部分)的各種實施例剖視圖。具體而言,圖18及圖19示出中介層的背側處的導電凸塊的不同的實施例結構。如熟習此項技術者將容易地理解,圖18及圖19中所示的各種實施例導電凸塊結構可用作CoW裝置150或300中的背側導電凸塊結構。應注意,在圖18及圖19中,在中介層100的背側上未形成重佈線結構110。
在圖18中,在中介層100(例如,100A或100B)的背側介電層105(例如,氮化矽層)上形成鈍化層118(例如PBO層)。接下來,在鈍化層118上形成C4凸塊115,且C4凸塊115延伸穿過鈍化層118以電性耦合至TSV 107。在C4凸塊115上可形成焊料區116。
在圖19中,中介層100的背側介電層105是聚合物層(例如,聚醯亞胺層)。C4凸塊直接形成於背側介電層105上且 延伸穿過背側介電層105以電性耦合至TSV 107。在C4凸塊115上可形成焊料區116。
可對所揭露的實施例進行變化及修改,且所述變化及修改完全旨在包括於本揭露的範圍內。舉例而言,儘管使用兩個單獨的中介層作為形成CoW裝置的實例,然而本文中所揭露的原理可應用於其中使用多於兩個單獨的中介層來形成CoW裝置及CoWoS裝置的實施例。另外,可以任何合適的方式對本文中所揭露的各種前側凸塊結構與背側凸塊結構進行組合,以形成CoW裝置及CoWoS裝置。
圖20示出根據一些實施例的製作半導體結構的方法1000的流程圖。應理解,圖20中所示的實施例方法僅是許多可能的實施例方法的實例。此項技術中具有通常知識者將認識到能夠進行許多變化、替代及修改。舉例而言,可對如圖20中所示的各種步驟進行添加、移除、替換、重新排列及重複。
參照圖20,在步驟1010處,將第一中介層在側向上相鄰於第二中介層放置。在步驟1020處,將第一中介層及第二中介層嵌置於第一模製材料中。在步驟1030處,將第一晶粒接合至第一中介層及第二中介層,其中第一晶粒的第一晶粒連接件與第一中介層的第一側處的第一導電凸塊接合,且第一晶粒的第二晶粒連接件與第二中介層的第一側處的第二導電凸塊接合。
本揭露的優點包括由於中介層中的每一者的大小減小,中介層100A及100B中的翹曲減少。附加的優點包括中介層 與基底之間的接合接頭處的應力更小,且開裂或分層的風險降低。裝置可靠性得到改善且半導體處理的良率得到提高。可在不重新設計貼合至中介層的晶粒的情況下達成該些優點。
根據實施例,一種半導體結構包括:第一中介層;第二中介層,在側向上相鄰於所述第一中介層,其中所述第二中介層與所述第一中介層間隔開;以及第一晶粒,貼合至所述第一中介層的第一側且貼合至所述第二中介層的第一側,其中所述第一中介層的所述第一側及所述第二中介層的所述第一側面對所述第一晶粒。在實施例中,所述第一晶粒的第一部分設置於所述第一中介層的側向範圍內,且所述第一晶粒的第二部分設置於所述第二中介層的側向範圍內。在實施例中,所述半導體結構更包括貼合至所述第二中介層的所述第一側的第二晶粒,其中所述第二晶粒設置於所述第二中介層的所述側向範圍內。在實施例中,所述半導體結構更包括位於所述第一中介層的與所述第一中介層的所述第一側相對的第二側處的重佈線結構,其中所述重佈線結構自所述第一中介層連續地延伸至所述第二中介層。在實施例中,所述第一晶粒的第一部分具有第一晶粒連接件,且所述第一晶粒的第二部分具有第二晶粒連接件,其中所述第一晶粒連接件接合至所述第一中介層的所述第一側處的第一導電凸塊,且所述第二晶粒連接件接合至所述第二中介層的所述第一側處的第二導電凸塊。在實施例中,所述半導體結構更包括:第一模製材料,其中所述第一中介層及所述第二中介層嵌置於所述第一模製材料中,其中 所述第一模製材料沿所述第一中介層的所述第一側及沿所述第二中介層的所述第一側延伸,其中所述第一模製材料填充所述第一中介層與所述第二中介層之間的間隙;底部填充材料,位於所述第一模製材料與所述第一晶粒之間;以及第二模製材料,圍繞所述第一晶粒及圍繞所述底部填充材料。在實施例中,所述第一模製材料覆蓋所述第一中介層的背對所述第二中介層的第一側壁,且所述第一模製材料覆蓋所述第二中介層的背對所述第一中介層的第二側壁。在實施例中,所述第一模製材料覆蓋所述第一中介層的面對所述第二中介層的第一側壁且暴露出所述第一中介層的背對所述第二中介層的第二側壁,其中所述第一模製材料覆蓋所述第二中介層的面對所述第一中介層的第三側壁且暴露出所述第二中介層的背對所述第一中介層的第四側壁。在實施例中,所述半導體結構更包括:第一模製材料,圍繞所述第一中介層及圍繞所述第二中介層;底部填充材料,位於所述第一中介層與所述第一晶粒之間以及所述第二中介層與所述第一晶粒之間,其中所述第一模製材料環繞所述底部填充材料,其中所述第一模製材料與所述底部填充材料具有共表面;以及第二模製材料,圍繞所述第一晶粒,其中所述第二模製材料接觸所述共表面。在實施例中,隨著所述底部填充材料自所述共表面朝所述第一中介層延伸,所述底部填充材料的寬度減小。在實施例中,所述半導體結構更包括基底,所述基底貼合至所述第一中介層的第二側且貼合至所述第二中介層的第二側。
根據實施例,一種半導體結構包括:重佈線結構;第一中介層,位於所述重佈線結構上;第二中介層,位於所述重佈線結構上且在側向上相鄰於所述第一中介層,其中所述第二中介層與所述第一中介層間隔開;以及第一晶粒,位於所述第一中介層之上及所述第二中介層之上,其中所述第一晶粒的第一晶粒連接件接合至所述第一中介層的第一導電凸塊,且所述第一晶粒的第二晶粒連接件接合至所述第二中介層的第二導電凸塊。在實施例中,所述重佈線結構自所述第一中介層連續地延伸至所述第二中介層。在實施例中,所述重佈線結構延伸超出所述第一中介層的側向範圍且超出所述第二中介層的側向範圍。在實施例中,所述重佈線結構的第一側壁與所述第一中介層的第一側壁對齊,且所述重佈線結構的第二側壁與所述第二中介層的第二側壁對齊。在實施例中,所述半導體結構更包括:底部填充材料,位於所述第一中介層與所述第一晶粒之間以及所述第二中介層與所述第一晶粒之間;第一模製材料,位於所述重佈線結構上,其中所述第一模製材料環繞所述第一中介層、所述第二中介層及所述底部填充材料;以及第二模製材料,位於所述第一模製材料上及所述底部填充材料上,其中所述第二模製材料環繞所述第一晶粒,其中所述底部填充材料具有在與所述第一中介層的第一介面處量測的第一寬度且具有在與所述第二模製材料的第二介面處量測的第二寬度,其中所述第一寬度小於所述第二寬度。
根據實施例,一種形成半導體結構的方法包括:將第一 中介層在側向上相鄰於第二中介層放置;將所述第一中介層及所述第二中介層嵌置於第一模製材料中;以及將第一晶粒接合至所述第一中介層及所述第二中介層,其中所述第一晶粒的第一晶粒連接件與所述第一中介層的第一側處的第一導電凸塊接合,且所述第一晶粒的第二晶粒連接件與所述第二中介層的第一側處的第二導電凸塊接合。在實施例中,所述方法更包括:在嵌置所述第一中介層及所述第二中介層之前,沿所述第一中介層的第二側及沿所述第二中介層的第二側形成重佈線結構。在實施例中,所述方法更包括:將第二晶粒接合至所述第二中介層,其中在所述第二晶粒被接合之後,所述第二晶粒設置於所述第二中介層的側向範圍內。在實施例中,所述方法更包括:在對所述第一晶粒進行接合之後,將基底接合至所述第一中介層的第二側及接合至所述第二中介層的第二側。
儘管已參照例示性實施例闡述了本發明,然而此說明並非旨在被視為具有限制性意義。參照所述說明,例示性實施例的各種修改及組合以及本發明的其他實施例對於熟習此項技術者而言將顯而易見。因此,隨附的申請專利範圍旨在囊括任何此種修改或實施例。
100A:第一中介層/中介層
100B:第二中介層/中介層
101、135:基底
101OS:外側壁
103:前側介電層
105:背側介電層
107:導電路徑/基底穿孔(TSV)/TSV導體
109:導電凸塊/銅柱
111、119、146:介電層
113:導線/導電特徵
113A、141:導線
115:導電連接件/受控塌陷晶片連接(C4)凸塊
116、123、134:焊料區
117、129:模製材料
121:導電凸塊/微凸塊
125、142:底部填充材料
131、131A、131B、133:晶粒
132:晶粒連接件
137:導電接墊
139:外部連接件
143:通孔
150:晶圓上晶片(CoW)裝置
200:基底上晶圓上晶片(CoWoS)裝置

Claims (9)

  1. 一種半導體結構,包括:第一中介層;第二中介層,在側向上相鄰於所述第一中介層,其中所述第二中介層與所述第一中介層間隔開;第一晶粒,貼合至所述第一中介層的第一側且貼合至所述第二中介層的第一側,其中所述第一中介層的所述第一側及所述第二中介層的所述第一側面對所述第一晶粒;以及基底,位於所述第一中介層的第二側以及所述第二中介層的第二側,所述第二側與所述第一側相對,其中所述半導體結構更包括位於所述基底與所述第一中介層和所述第二中介層中的每一者之間的重佈線結構,其中所述重佈線結構的第一側壁與所述第一中介層的第一側壁對齊,且所述重佈線結構的第二側壁與所述第二中介層的第二側壁對齊。
  2. 如請求項1所述的半導體結構,其中所述第一晶粒的第一部分設置於所述第一中介層的側向範圍內,且所述第一晶粒的第二部分設置於所述第二中介層的側向範圍內。
  3. 如請求項2所述的半導體結構,更包括貼合至所述第二中介層的所述第一側的第二晶粒,其中所述第二晶粒設置於所述第二中介層的所述側向範圍內。
  4. 如請求項1所述的半導體結構,更包括第一模製材料,位於所述重佈線結構上,其中所述第一模製材料環繞所述第 一中介層及所述第二中介層。
  5. 一種半導體結構,包括:重佈線結構;第一中介層,位於所述重佈線結構上;第二中介層,位於所述重佈線結構上且在側向上相鄰於所述第一中介層,其中所述第二中介層與所述第一中介層間隔開;以及第一晶粒,位於所述第一中介層之上及所述第二中介層之上,其中所述第一晶粒的第一晶粒連接件接合至所述第一中介層的第一導電凸塊,且所述第一晶粒的第二晶粒連接件接合至所述第二中介層的第二導電凸塊,其中所述重佈線結構的第一側壁與所述第一中介層的第一側壁對齊,且所述重佈線結構的第二側壁與所述第二中介層的第二側壁對齊。
  6. 如請求項5所述的半導體結構,其中所述重佈線結構自所述第一中介層連續地延伸至所述第二中介層。
  7. 如請求項5所述的半導體結構,其中底部填充材料位於所述第一中介層與所述第一晶粒之間以及所述第二中介層與所述第一晶粒之間。
  8. 一種形成半導體結構的方法,所述方法包括:形成重佈線結構;將第一中介層及第二中介層形成於所述重佈線結構上,其中 將所述第一中介層在側向上相鄰於所述第二中介層放置;將所述第一中介層及所述第二中介層嵌置於第一模製材料中;以及將第一晶粒接合至所述第一中介層及所述第二中介層,其中所述第一晶粒的第一晶粒連接件與所述第一中介層的第一側處的第一導電凸塊接合,且所述第一晶粒的第二晶粒連接件與所述第二中介層的第一側處的第二導電凸塊接合,其中所述重佈線結構的第一側壁與所述第一中介層的第一側壁對齊,且所述重佈線結構的第二側壁與所述第二中介層的第二側壁對齊。
  9. 如請求項8所述的形成半導體結構的方法,更包括:在對所述第一晶粒進行接合之後,將基底接合至所述第一中介層的第二側及所述第二中介層的第二側。
TW109131934A 2020-05-22 2020-09-16 半導體結構及其形成方法 TWI770609B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/881,211 US11728254B2 (en) 2020-05-22 2020-05-22 Giga interposer integration through chip-on-wafer-on-substrate
US16/881,211 2020-05-22

Publications (2)

Publication Number Publication Date
TW202145491A TW202145491A (zh) 2021-12-01
TWI770609B true TWI770609B (zh) 2022-07-11

Family

ID=77525078

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109131934A TWI770609B (zh) 2020-05-22 2020-09-16 半導體結構及其形成方法

Country Status (5)

Country Link
US (2) US11728254B2 (zh)
KR (1) KR102503926B1 (zh)
CN (1) CN113363244A (zh)
DE (1) DE102020115150B4 (zh)
TW (1) TWI770609B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11664350B2 (en) * 2020-05-20 2023-05-30 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and method of manufacture
US11862545B2 (en) * 2020-07-28 2024-01-02 Dyi-chung Hu Integrated substrate structure, electronic assembly, and manufacturing method thereof
CN114899185B (zh) * 2022-07-12 2022-12-02 之江实验室 一种适用于晶圆级异质异构芯粒的集成结构和集成方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170053897A1 (en) * 2015-08-21 2017-02-23 Apple Inc. Independent 3d stacking
US20180204791A1 (en) * 2017-01-13 2018-07-19 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor structure and manufacturing method thereof

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8797057B2 (en) 2011-02-11 2014-08-05 Taiwan Semiconductor Manufacturing Company, Ltd. Testing of semiconductor chips with microbumps
US9443783B2 (en) 2012-06-27 2016-09-13 Taiwan Semiconductor Manufacturing Company, Ltd. 3DIC stacking device and method of manufacture
US9299649B2 (en) 2013-02-08 2016-03-29 Taiwan Semiconductor Manufacturing Company, Ltd. 3D packages and methods for forming the same
US8993380B2 (en) 2013-03-08 2015-03-31 Taiwan Semiconductor Manufacturing Company, Ltd. Structure and method for 3D IC package
US9281254B2 (en) 2014-02-13 2016-03-08 Taiwan Semiconductor Manufacturing Company, Ltd. Methods of forming integrated circuit package
US9425126B2 (en) 2014-05-29 2016-08-23 Taiwan Semiconductor Manufacturing Company, Ltd. Dummy structure for chip-on-wafer-on-substrate
US9496189B2 (en) 2014-06-13 2016-11-15 Taiwan Semiconductor Manufacturing Company, Ltd. Stacked semiconductor devices and methods of forming same
US9786623B2 (en) * 2015-03-17 2017-10-10 STATS ChipPAC Pte. Ltd. Semiconductor device and method of forming PoP semiconductor device with RDL over top package
KR101696065B1 (ko) * 2015-03-27 2017-01-13 앰코 테크놀로지 코리아 주식회사 멀티 칩 적층형 반도체 패키지 및 이의 제조 방법
US9666502B2 (en) 2015-04-17 2017-05-30 Taiwan Semiconductor Manufacturing Company, Ltd. Discrete polymer in fan-out packages
US9461018B1 (en) 2015-04-17 2016-10-04 Taiwan Semiconductor Manufacturing Company, Ltd. Fan-out PoP structure with inconsecutive polymer layer
US9768145B2 (en) 2015-08-31 2017-09-19 Taiwan Semiconductor Manufacturing Company, Ltd. Methods of forming multi-die package structures including redistribution layers
US9735131B2 (en) 2015-11-10 2017-08-15 Taiwan Semiconductor Manufacturing Company, Ltd. Multi-stack package-on-package structures
US10510634B2 (en) * 2017-11-30 2019-12-17 Taiwan Semiconductor Manufacturing Company, Ltd. Package structure and method
WO2019132965A1 (en) 2017-12-29 2019-07-04 Intel Corporation Microelectronic assemblies
US10522508B2 (en) * 2018-05-01 2019-12-31 Advanced Semiconductor Engineering, Inc. Semiconductor device package and a method of manufacturing the same
US10700051B2 (en) * 2018-06-04 2020-06-30 Intel Corporation Multi-chip packaging
KR102560697B1 (ko) 2018-07-31 2023-07-27 삼성전자주식회사 인터포저를 가지는 반도체 패키지
US20200098692A1 (en) 2018-09-26 2020-03-26 Intel Corporation Microelectronic assemblies having non-rectilinear arrangements
KR102618460B1 (ko) * 2019-03-26 2023-12-29 삼성전자주식회사 반도체 패키지 및 그 제조 방법
US11735533B2 (en) * 2019-06-11 2023-08-22 Intel Corporation Heterogeneous nested interposer package for IC chips
US11462418B2 (en) * 2020-01-17 2022-10-04 Taiwan Semiconductor Manufacturing Co., Ltd. Integrated circuit package and method

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170053897A1 (en) * 2015-08-21 2017-02-23 Apple Inc. Independent 3d stacking
US20180204791A1 (en) * 2017-01-13 2018-07-19 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor structure and manufacturing method thereof

Also Published As

Publication number Publication date
TW202145491A (zh) 2021-12-01
US11728254B2 (en) 2023-08-15
KR102503926B1 (ko) 2023-02-27
DE102020115150B4 (de) 2022-07-14
US20210366814A1 (en) 2021-11-25
US11967546B2 (en) 2024-04-23
KR20210145063A (ko) 2021-12-01
US20220359355A1 (en) 2022-11-10
DE102020115150A1 (de) 2021-11-25
CN113363244A (zh) 2021-09-07

Similar Documents

Publication Publication Date Title
US11456257B2 (en) Semiconductor package with dual sides of metal routing
US11901258B2 (en) Iintegrated fan-out packages with embedded heat dissipation structure
TWI717652B (zh) 半導體封裝體及其形成方法
TW201923984A (zh) 半導體封裝及其形成方法
TW202022959A (zh) 半導體結構及其形成方法
TWI770609B (zh) 半導體結構及其形成方法
KR102585621B1 (ko) 집적 회로 패키지 및 방법
US11304290B2 (en) Semiconductor structures and methods
US20240063177A1 (en) Semiconductor Device and Method of Forming the Same
TW202137345A (zh) 具有小晶片中介物的晶圓上晶片結構
TWI816182B (zh) 半導體結構以及形成半導體結構的方法
US20230378132A1 (en) Semiconductor package and method of manufacturing the same
US20240063083A1 (en) Redistribution Structure with Warpage Tuning Layer