JP6277228B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP6277228B2 JP6277228B2 JP2016127448A JP2016127448A JP6277228B2 JP 6277228 B2 JP6277228 B2 JP 6277228B2 JP 2016127448 A JP2016127448 A JP 2016127448A JP 2016127448 A JP2016127448 A JP 2016127448A JP 6277228 B2 JP6277228 B2 JP 6277228B2
- Authority
- JP
- Japan
- Prior art keywords
- layer
- insulating layer
- oxide semiconductor
- oxide
- oxygen
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 679
- 239000000758 substrate Substances 0.000 claims description 169
- 230000015572 biosynthetic process Effects 0.000 claims description 77
- 229910052710 silicon Inorganic materials 0.000 claims description 70
- 239000010703 silicon Substances 0.000 claims description 70
- 229910052738 indium Inorganic materials 0.000 claims description 16
- 229910052733 gallium Inorganic materials 0.000 claims description 15
- 229910052725 zinc Inorganic materials 0.000 claims description 13
- 239000013078 crystal Substances 0.000 claims description 4
- 239000010410 layer Substances 0.000 description 1720
- 239000010408 film Substances 0.000 description 347
- 230000007547 defect Effects 0.000 description 279
- 239000012535 impurity Substances 0.000 description 216
- 239000010409 thin film Substances 0.000 description 201
- 229910052739 hydrogen Inorganic materials 0.000 description 189
- 239000001257 hydrogen Substances 0.000 description 185
- 238000000034 method Methods 0.000 description 140
- 238000010438 heat treatment Methods 0.000 description 138
- MYMOFIZGZYHOMD-UHFFFAOYSA-N Dioxygen Chemical compound O=O MYMOFIZGZYHOMD-UHFFFAOYSA-N 0.000 description 117
- 238000004544 sputter deposition Methods 0.000 description 115
- 229910052760 oxygen Inorganic materials 0.000 description 111
- 239000001301 oxygen Substances 0.000 description 108
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 106
- 239000007789 gas Substances 0.000 description 106
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 98
- 239000000463 material Substances 0.000 description 93
- 230000001681 protective effect Effects 0.000 description 89
- 229910052814 silicon oxide Inorganic materials 0.000 description 81
- 150000002431 hydrogen Chemical class 0.000 description 69
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 68
- 125000002887 hydroxy group Chemical group [H]O* 0.000 description 67
- 150000004678 hydrides Chemical class 0.000 description 58
- 229910052581 Si3N4 Inorganic materials 0.000 description 54
- 239000004973 liquid crystal related substance Substances 0.000 description 54
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 54
- 125000004435 hydrogen atom Chemical group [H]* 0.000 description 53
- 230000006870 function Effects 0.000 description 52
- 230000008569 process Effects 0.000 description 51
- 229910007541 Zn O Inorganic materials 0.000 description 49
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 46
- 229910052782 aluminium Inorganic materials 0.000 description 46
- 239000010936 titanium Substances 0.000 description 46
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 41
- 238000004519 manufacturing process Methods 0.000 description 39
- 239000012298 atmosphere Substances 0.000 description 36
- 238000000206 photolithography Methods 0.000 description 36
- 230000004888 barrier function Effects 0.000 description 35
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 35
- 229910001868 water Inorganic materials 0.000 description 35
- 238000005530 etching Methods 0.000 description 34
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 33
- 229910044991 metal oxide Inorganic materials 0.000 description 33
- 150000004706 metal oxides Chemical class 0.000 description 33
- 150000001875 compounds Chemical class 0.000 description 31
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 28
- 229910052719 titanium Inorganic materials 0.000 description 28
- 229910052751 metal Inorganic materials 0.000 description 26
- 238000005192 partition Methods 0.000 description 26
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 25
- 239000011521 glass Substances 0.000 description 25
- 229920005989 resin Polymers 0.000 description 24
- 239000011347 resin Substances 0.000 description 24
- 229910052786 argon Inorganic materials 0.000 description 23
- -1 hydrogen compound Chemical class 0.000 description 23
- 239000002184 metal Substances 0.000 description 23
- 239000000956 alloy Substances 0.000 description 22
- 150000004767 nitrides Chemical class 0.000 description 22
- PMHQVHHXPFUNSP-UHFFFAOYSA-M copper(1+);methylsulfanylmethane;bromide Chemical compound Br[Cu].CSC PMHQVHHXPFUNSP-UHFFFAOYSA-M 0.000 description 21
- 125000004429 atom Chemical group 0.000 description 20
- 238000002347 injection Methods 0.000 description 20
- 239000007924 injection Substances 0.000 description 20
- 229910052757 nitrogen Inorganic materials 0.000 description 19
- 229910045601 alloy Inorganic materials 0.000 description 18
- 229910052721 tungsten Inorganic materials 0.000 description 18
- 229910052750 molybdenum Inorganic materials 0.000 description 16
- 239000002356 single layer Substances 0.000 description 16
- 239000011651 chromium Substances 0.000 description 15
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 15
- 239000010937 tungsten Substances 0.000 description 15
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 14
- 239000011733 molybdenum Substances 0.000 description 14
- 239000010453 quartz Substances 0.000 description 14
- 239000011787 zinc oxide Substances 0.000 description 14
- 239000000203 mixture Substances 0.000 description 13
- 238000012545 processing Methods 0.000 description 13
- 239000010949 copper Substances 0.000 description 12
- 230000005684 electric field Effects 0.000 description 12
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 12
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 12
- 239000011777 magnesium Substances 0.000 description 11
- 239000011701 zinc Substances 0.000 description 11
- QGZKDVFQNNGYKY-UHFFFAOYSA-N Ammonia Chemical compound N QGZKDVFQNNGYKY-UHFFFAOYSA-N 0.000 description 10
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 10
- 108010083687 Ion Pumps Proteins 0.000 description 10
- 229910052804 chromium Inorganic materials 0.000 description 10
- 229910052802 copper Inorganic materials 0.000 description 10
- 230000018044 dehydration Effects 0.000 description 10
- 238000006297 dehydration reaction Methods 0.000 description 10
- 238000006356 dehydrogenation reaction Methods 0.000 description 10
- 230000000694 effects Effects 0.000 description 10
- 230000005525 hole transport Effects 0.000 description 10
- 239000002245 particle Substances 0.000 description 10
- 238000000859 sublimation Methods 0.000 description 10
- 230000008022 sublimation Effects 0.000 description 10
- 229910004298 SiO 2 Inorganic materials 0.000 description 9
- 238000010586 diagram Methods 0.000 description 9
- 239000011261 inert gas Substances 0.000 description 9
- 239000012299 nitrogen atmosphere Substances 0.000 description 9
- 239000000565 sealant Substances 0.000 description 9
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 8
- GWEVSGVZZGPLCZ-UHFFFAOYSA-N Titan oxide Chemical compound O=[Ti]=O GWEVSGVZZGPLCZ-UHFFFAOYSA-N 0.000 description 8
- NIXOWILDQLNWCW-UHFFFAOYSA-N acrylic acid group Chemical group C(C=C)(=O)O NIXOWILDQLNWCW-UHFFFAOYSA-N 0.000 description 8
- 238000006243 chemical reaction Methods 0.000 description 8
- 238000009792 diffusion process Methods 0.000 description 8
- 230000005611 electricity Effects 0.000 description 8
- 229910003437 indium oxide Inorganic materials 0.000 description 8
- PJXISJQVUVHSOJ-UHFFFAOYSA-N indium(iii) oxide Chemical compound [O-2].[O-2].[O-2].[In+3].[In+3] PJXISJQVUVHSOJ-UHFFFAOYSA-N 0.000 description 8
- QGLKJKCYBOYXKC-UHFFFAOYSA-N nonaoxidotritungsten Chemical compound O=[W]1(=O)O[W](=O)(=O)O[W](=O)(=O)O1 QGLKJKCYBOYXKC-UHFFFAOYSA-N 0.000 description 8
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 8
- 238000009832 plasma treatment Methods 0.000 description 8
- 239000011241 protective layer Substances 0.000 description 8
- 230000003068 static effect Effects 0.000 description 8
- 229910052715 tantalum Inorganic materials 0.000 description 8
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 8
- OGIDPMRJRNCKJF-UHFFFAOYSA-N titanium oxide Inorganic materials [Ti]=O OGIDPMRJRNCKJF-UHFFFAOYSA-N 0.000 description 8
- 229910001930 tungsten oxide Inorganic materials 0.000 description 8
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 8
- 239000004642 Polyimide Substances 0.000 description 7
- 239000003990 capacitor Substances 0.000 description 7
- 230000008859 change Effects 0.000 description 7
- 238000000151 deposition Methods 0.000 description 7
- 229910001882 dioxygen Inorganic materials 0.000 description 7
- 239000000945 filler Substances 0.000 description 7
- 239000011159 matrix material Substances 0.000 description 7
- 230000003287 optical effect Effects 0.000 description 7
- 229920001721 polyimide Polymers 0.000 description 7
- 239000004593 Epoxy Substances 0.000 description 6
- 229910052779 Neodymium Inorganic materials 0.000 description 6
- 239000004952 Polyamide Substances 0.000 description 6
- 229910020923 Sn-O Inorganic materials 0.000 description 6
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 6
- 229910021486 amorphous silicon dioxide Inorganic materials 0.000 description 6
- QVQLCTNNEUAWMS-UHFFFAOYSA-N barium oxide Chemical compound [Ba]=O QVQLCTNNEUAWMS-UHFFFAOYSA-N 0.000 description 6
- 229910052796 boron Inorganic materials 0.000 description 6
- 229910052799 carbon Inorganic materials 0.000 description 6
- 239000004020 conductor Substances 0.000 description 6
- 230000008021 deposition Effects 0.000 description 6
- 239000000428 dust Substances 0.000 description 6
- 150000002483 hydrogen compounds Chemical class 0.000 description 6
- 238000003780 insertion Methods 0.000 description 6
- 230000037431 insertion Effects 0.000 description 6
- QEFYFXOXNSNQGX-UHFFFAOYSA-N neodymium atom Chemical compound [Nd] QEFYFXOXNSNQGX-UHFFFAOYSA-N 0.000 description 6
- 229920002647 polyamide Polymers 0.000 description 6
- 229910052706 scandium Inorganic materials 0.000 description 6
- SIXSYDAISGFNSX-UHFFFAOYSA-N scandium atom Chemical compound [Sc] SIXSYDAISGFNSX-UHFFFAOYSA-N 0.000 description 6
- 230000006641 stabilisation Effects 0.000 description 6
- 238000011105 stabilization Methods 0.000 description 6
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 5
- 229910021529 ammonia Inorganic materials 0.000 description 5
- 238000004891 communication Methods 0.000 description 5
- 229910052734 helium Inorganic materials 0.000 description 5
- 239000001307 helium Substances 0.000 description 5
- SWQJXJOGLNCZEY-UHFFFAOYSA-N helium atom Chemical compound [He] SWQJXJOGLNCZEY-UHFFFAOYSA-N 0.000 description 5
- 229910052749 magnesium Inorganic materials 0.000 description 5
- 239000011572 manganese Substances 0.000 description 5
- 238000002156 mixing Methods 0.000 description 5
- 229920001296 polysiloxane Polymers 0.000 description 5
- 230000005855 radiation Effects 0.000 description 5
- 238000001552 radio frequency sputter deposition Methods 0.000 description 5
- 230000002441 reversible effect Effects 0.000 description 5
- 239000000126 substance Substances 0.000 description 5
- 229910005191 Ga 2 O 3 Inorganic materials 0.000 description 4
- QTBSBXVTEAMEQO-UHFFFAOYSA-N acetic acid Substances CC(O)=O QTBSBXVTEAMEQO-UHFFFAOYSA-N 0.000 description 4
- 239000005407 aluminoborosilicate glass Substances 0.000 description 4
- 229910052788 barium Inorganic materials 0.000 description 4
- DSAJWYNOEDNPEQ-UHFFFAOYSA-N barium atom Chemical compound [Ba] DSAJWYNOEDNPEQ-UHFFFAOYSA-N 0.000 description 4
- 239000002585 base Substances 0.000 description 4
- 239000005388 borosilicate glass Substances 0.000 description 4
- 150000001721 carbon Chemical group 0.000 description 4
- 239000000969 carrier Substances 0.000 description 4
- 239000000460 chlorine Substances 0.000 description 4
- 229920001940 conductive polymer Polymers 0.000 description 4
- 238000001312 dry etching Methods 0.000 description 4
- 238000011049 filling Methods 0.000 description 4
- 239000007788 liquid Substances 0.000 description 4
- 230000007246 mechanism Effects 0.000 description 4
- 239000007769 metal material Substances 0.000 description 4
- 229910052759 nickel Inorganic materials 0.000 description 4
- 229920003023 plastic Polymers 0.000 description 4
- 239000004033 plastic Substances 0.000 description 4
- 239000000843 powder Substances 0.000 description 4
- 239000012798 spherical particle Substances 0.000 description 4
- 238000001039 wet etching Methods 0.000 description 4
- ZAMOUSCENKQFHK-UHFFFAOYSA-N Chlorine atom Chemical compound [Cl] ZAMOUSCENKQFHK-UHFFFAOYSA-N 0.000 description 3
- 229910052691 Erbium Inorganic materials 0.000 description 3
- MHAJPDPJQMAIIY-UHFFFAOYSA-N Hydrogen peroxide Chemical compound OO MHAJPDPJQMAIIY-UHFFFAOYSA-N 0.000 description 3
- 229910052769 Ytterbium Inorganic materials 0.000 description 3
- 229910052783 alkali metal Inorganic materials 0.000 description 3
- 150000001340 alkali metals Chemical class 0.000 description 3
- 239000012300 argon atmosphere Substances 0.000 description 3
- 229910052792 caesium Inorganic materials 0.000 description 3
- 229910052791 calcium Inorganic materials 0.000 description 3
- 125000004432 carbon atom Chemical group C* 0.000 description 3
- 239000000919 ceramic Substances 0.000 description 3
- 229910052801 chlorine Inorganic materials 0.000 description 3
- 230000002950 deficient Effects 0.000 description 3
- 238000013461 design Methods 0.000 description 3
- 230000009977 dual effect Effects 0.000 description 3
- 229910000449 hafnium oxide Inorganic materials 0.000 description 3
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 3
- 229910052742 iron Inorganic materials 0.000 description 3
- 229910052744 lithium Inorganic materials 0.000 description 3
- 230000007774 longterm Effects 0.000 description 3
- 229910052748 manganese Inorganic materials 0.000 description 3
- 229910052761 rare earth metal Inorganic materials 0.000 description 3
- 150000002910 rare earth metals Chemical class 0.000 description 3
- 230000004044 response Effects 0.000 description 3
- 238000007650 screen-printing Methods 0.000 description 3
- 239000003566 sealing material Substances 0.000 description 3
- 229910052709 silver Inorganic materials 0.000 description 3
- 238000009751 slip forming Methods 0.000 description 3
- 238000002834 transmittance Methods 0.000 description 3
- 238000001771 vacuum deposition Methods 0.000 description 3
- UWCWUCKPEYNDNV-LBPRGKRZSA-N 2,6-dimethyl-n-[[(2s)-pyrrolidin-2-yl]methyl]aniline Chemical compound CC1=CC=CC(C)=C1NC[C@H]1NCCC1 UWCWUCKPEYNDNV-LBPRGKRZSA-N 0.000 description 2
- ZSLUVFAKFWKJRC-IGMARMGPSA-N 232Th Chemical compound [232Th] ZSLUVFAKFWKJRC-IGMARMGPSA-N 0.000 description 2
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 2
- CURLTUGMZLYLDI-UHFFFAOYSA-N Carbon dioxide Chemical compound O=C=O CURLTUGMZLYLDI-UHFFFAOYSA-N 0.000 description 2
- YCKRFDGAMUMZLT-UHFFFAOYSA-N Fluorine atom Chemical compound [F] YCKRFDGAMUMZLT-UHFFFAOYSA-N 0.000 description 2
- XPDWGBQVDMORPB-UHFFFAOYSA-N Fluoroform Chemical compound FC(F)F XPDWGBQVDMORPB-UHFFFAOYSA-N 0.000 description 2
- DGAQECJNVWCQMB-PUAWFVPOSA-M Ilexoside XXIX Chemical compound C[C@@H]1CC[C@@]2(CC[C@@]3(C(=CC[C@H]4[C@]3(CC[C@@H]5[C@@]4(CC[C@@H](C5(C)C)OS(=O)(=O)[O-])C)C)[C@@H]2[C@]1(C)O)C)C(=O)O[C@H]6[C@@H]([C@H]([C@@H]([C@H](O6)CO)O)O)O.[Na+] DGAQECJNVWCQMB-PUAWFVPOSA-M 0.000 description 2
- FYYHWMGAXLPEAU-UHFFFAOYSA-N Magnesium Chemical compound [Mg] FYYHWMGAXLPEAU-UHFFFAOYSA-N 0.000 description 2
- PWHULOQIROXLJO-UHFFFAOYSA-N Manganese Chemical compound [Mn] PWHULOQIROXLJO-UHFFFAOYSA-N 0.000 description 2
- NBIIXXVUZAFLBC-UHFFFAOYSA-N Phosphoric acid Chemical compound OP(O)(O)=O NBIIXXVUZAFLBC-UHFFFAOYSA-N 0.000 description 2
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 2
- 229910052776 Thorium Inorganic materials 0.000 description 2
- GDFCWFBWQUEQIJ-UHFFFAOYSA-N [B].[P] Chemical compound [B].[P] GDFCWFBWQUEQIJ-UHFFFAOYSA-N 0.000 description 2
- 230000001133 acceleration Effects 0.000 description 2
- 239000005354 aluminosilicate glass Substances 0.000 description 2
- 238000000137 annealing Methods 0.000 description 2
- UMIVXZPTRXBADB-UHFFFAOYSA-N benzocyclobutene Chemical compound C1=CC=C2CCC2=C1 UMIVXZPTRXBADB-UHFFFAOYSA-N 0.000 description 2
- 229910052790 beryllium Inorganic materials 0.000 description 2
- ATBAMAFKBVZNFJ-UHFFFAOYSA-N beryllium atom Chemical compound [Be] ATBAMAFKBVZNFJ-UHFFFAOYSA-N 0.000 description 2
- 229910052810 boron oxide Inorganic materials 0.000 description 2
- 239000005380 borophosphosilicate glass Substances 0.000 description 2
- 238000004364 calculation method Methods 0.000 description 2
- 239000000470 constituent Substances 0.000 description 2
- 230000000994 depressogenic effect Effects 0.000 description 2
- JKWMSGQKBLHBQQ-UHFFFAOYSA-N diboron trioxide Chemical compound O=BOB=O JKWMSGQKBLHBQQ-UHFFFAOYSA-N 0.000 description 2
- KPUWHANPEXNPJT-UHFFFAOYSA-N disiloxane Chemical class [SiH3]O[SiH3] KPUWHANPEXNPJT-UHFFFAOYSA-N 0.000 description 2
- 238000005401 electroluminescence Methods 0.000 description 2
- 230000001747 exhibiting effect Effects 0.000 description 2
- 239000000284 extract Substances 0.000 description 2
- 239000011152 fibreglass Substances 0.000 description 2
- 239000010419 fine particle Substances 0.000 description 2
- 238000007667 floating Methods 0.000 description 2
- 229910052731 fluorine Inorganic materials 0.000 description 2
- 239000011737 fluorine Substances 0.000 description 2
- 229910052736 halogen Inorganic materials 0.000 description 2
- 150000002367 halogens Chemical class 0.000 description 2
- XLYOFNOQVPJJNP-UHFFFAOYSA-M hydroxide Chemical compound [OH-] XLYOFNOQVPJJNP-UHFFFAOYSA-M 0.000 description 2
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 2
- 238000009616 inductively coupled plasma Methods 0.000 description 2
- 239000012212 insulator Substances 0.000 description 2
- 150000002500 ions Chemical group 0.000 description 2
- QSHDDOUJBYECFT-UHFFFAOYSA-N mercury Chemical compound [Hg] QSHDDOUJBYECFT-UHFFFAOYSA-N 0.000 description 2
- 229910052753 mercury Inorganic materials 0.000 description 2
- 229910001507 metal halide Inorganic materials 0.000 description 2
- 150000005309 metal halides Chemical class 0.000 description 2
- 239000003094 microcapsule Substances 0.000 description 2
- 239000011259 mixed solution Substances 0.000 description 2
- 229910052754 neon Inorganic materials 0.000 description 2
- GKAOGPIIYCISHV-UHFFFAOYSA-N neon atom Chemical compound [Ne] GKAOGPIIYCISHV-UHFFFAOYSA-N 0.000 description 2
- 238000007645 offset printing Methods 0.000 description 2
- 239000012788 optical film Substances 0.000 description 2
- 150000002894 organic compounds Chemical class 0.000 description 2
- 239000011368 organic material Substances 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 229910052698 phosphorus Inorganic materials 0.000 description 2
- 239000011574 phosphorus Substances 0.000 description 2
- 229920002037 poly(vinyl butyral) polymer Polymers 0.000 description 2
- 229920006267 polyester film Polymers 0.000 description 2
- 229920000915 polyvinyl chloride Polymers 0.000 description 2
- 239000004800 polyvinyl chloride Substances 0.000 description 2
- 238000007639 printing Methods 0.000 description 2
- 239000000523 sample Substances 0.000 description 2
- 229910052594 sapphire Inorganic materials 0.000 description 2
- 239000010980 sapphire Substances 0.000 description 2
- 238000007789 sealing Methods 0.000 description 2
- VSZWPYCFIRKVQL-UHFFFAOYSA-N selanylidenegallium;selenium Chemical compound [Se].[Se]=[Ga].[Se]=[Ga] VSZWPYCFIRKVQL-UHFFFAOYSA-N 0.000 description 2
- 229910052708 sodium Inorganic materials 0.000 description 2
- 239000011734 sodium Substances 0.000 description 2
- 239000000243 solution Substances 0.000 description 2
- 125000006850 spacer group Chemical group 0.000 description 2
- 238000004528 spin coating Methods 0.000 description 2
- 238000005507 spraying Methods 0.000 description 2
- 238000003860 storage Methods 0.000 description 2
- 229910052712 strontium Inorganic materials 0.000 description 2
- 239000002344 surface layer Substances 0.000 description 2
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 2
- 238000012360 testing method Methods 0.000 description 2
- VZGDMQKNWNREIO-UHFFFAOYSA-N tetrachloromethane Chemical compound ClC(Cl)(Cl)Cl VZGDMQKNWNREIO-UHFFFAOYSA-N 0.000 description 2
- 229920001187 thermosetting polymer Polymers 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- 229910052723 transition metal Inorganic materials 0.000 description 2
- 210000003462 vein Anatomy 0.000 description 2
- 239000002699 waste material Substances 0.000 description 2
- 229910052724 xenon Inorganic materials 0.000 description 2
- FHNFHKCVQCLJFQ-UHFFFAOYSA-N xenon atom Chemical compound [Xe] FHNFHKCVQCLJFQ-UHFFFAOYSA-N 0.000 description 2
- 239000004925 Acrylic resin Substances 0.000 description 1
- 229920000178 Acrylic resin Polymers 0.000 description 1
- 229910018229 Al—Ga Inorganic materials 0.000 description 1
- VHUUQVKOLVNVRT-UHFFFAOYSA-N Ammonium hydroxide Chemical compound [NH4+].[OH-] VHUUQVKOLVNVRT-UHFFFAOYSA-N 0.000 description 1
- 239000004986 Cholesteric liquid crystals (ChLC) Substances 0.000 description 1
- 239000004985 Discotic Liquid Crystal Substance Substances 0.000 description 1
- 108091006149 Electron carriers Proteins 0.000 description 1
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- CPELXLSAUQHCOX-UHFFFAOYSA-N Hydrogen bromide Chemical compound Br CPELXLSAUQHCOX-UHFFFAOYSA-N 0.000 description 1
- 229910013500 M-O—Si Inorganic materials 0.000 description 1
- GRYLNZFGIOXLOG-UHFFFAOYSA-N Nitric acid Chemical compound O[N+]([O-])=O GRYLNZFGIOXLOG-UHFFFAOYSA-N 0.000 description 1
- 239000004983 Polymer Dispersed Liquid Crystal Substances 0.000 description 1
- 229910008051 Si-OH Inorganic materials 0.000 description 1
- 229910006358 Si—OH Inorganic materials 0.000 description 1
- 206010047571 Visual impairment Diseases 0.000 description 1
- HCHKCACWOHOZIP-UHFFFAOYSA-N Zinc Chemical compound [Zn] HCHKCACWOHOZIP-UHFFFAOYSA-N 0.000 description 1
- 229910008322 ZrN Inorganic materials 0.000 description 1
- 229910052784 alkaline earth metal Inorganic materials 0.000 description 1
- 150000001342 alkaline earth metals Chemical class 0.000 description 1
- 229910000147 aluminium phosphate Inorganic materials 0.000 description 1
- 235000011114 ammonium hydroxide Nutrition 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 230000002457 bidirectional effect Effects 0.000 description 1
- 239000011230 binding agent Substances 0.000 description 1
- DQXBYHZEEUGOBF-UHFFFAOYSA-N but-3-enoic acid;ethene Chemical compound C=C.OC(=O)CC=C DQXBYHZEEUGOBF-UHFFFAOYSA-N 0.000 description 1
- 239000001569 carbon dioxide Substances 0.000 description 1
- 229910002092 carbon dioxide Inorganic materials 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 230000001413 cellular effect Effects 0.000 description 1
- 230000003098 cholesteric effect Effects 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 238000001816 cooling Methods 0.000 description 1
- 229920001577 copolymer Polymers 0.000 description 1
- 238000002425 crystallisation Methods 0.000 description 1
- 230000008025 crystallization Effects 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- 238000007872 degassing Methods 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 229910001873 dinitrogen Inorganic materials 0.000 description 1
- 238000003618 dip coating Methods 0.000 description 1
- 238000007598 dipping method Methods 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 238000006073 displacement reaction Methods 0.000 description 1
- 238000010891 electric arc Methods 0.000 description 1
- 238000005566 electron beam evaporation Methods 0.000 description 1
- 238000004453 electron probe microanalysis Methods 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 239000005038 ethylene vinyl acetate Substances 0.000 description 1
- 238000000605 extraction Methods 0.000 description 1
- 150000002484 inorganic compounds Chemical class 0.000 description 1
- 229910010272 inorganic material Inorganic materials 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 238000007733 ion plating Methods 0.000 description 1
- 238000003475 lamination Methods 0.000 description 1
- 230000005389 magnetism Effects 0.000 description 1
- 238000001755 magnetron sputter deposition Methods 0.000 description 1
- 238000004949 mass spectrometry Methods 0.000 description 1
- 229910021645 metal ion Inorganic materials 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 229910017604 nitric acid Inorganic materials 0.000 description 1
- 238000005121 nitriding Methods 0.000 description 1
- GVGCUCJTUSOZKP-UHFFFAOYSA-N nitrogen trifluoride Chemical compound FN(F)F GVGCUCJTUSOZKP-UHFFFAOYSA-N 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 229910052697 platinum Inorganic materials 0.000 description 1
- 229920001200 poly(ethylene-vinyl acetate) Polymers 0.000 description 1
- 229920000767 polyaniline Polymers 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 229920000128 polypyrrole Polymers 0.000 description 1
- 229920000123 polythiophene Polymers 0.000 description 1
- 229920002620 polyvinyl fluoride Polymers 0.000 description 1
- 238000004698 pseudo-potential method Methods 0.000 description 1
- 238000000746 purification Methods 0.000 description 1
- 238000005546 reactive sputtering Methods 0.000 description 1
- 238000005215 recombination Methods 0.000 description 1
- 230000006798 recombination Effects 0.000 description 1
- 238000001004 secondary ion mass spectrometry Methods 0.000 description 1
- LIVNPJMFVYWSIS-UHFFFAOYSA-N silicon monoxide Chemical compound [Si-]#[O+] LIVNPJMFVYWSIS-UHFFFAOYSA-N 0.000 description 1
- FDNAPBUWERUEDA-UHFFFAOYSA-N silicon tetrachloride Chemical compound Cl[Si](Cl)(Cl)Cl FDNAPBUWERUEDA-UHFFFAOYSA-N 0.000 description 1
- 229920002050 silicone resin Polymers 0.000 description 1
- 239000007921 spray Substances 0.000 description 1
- 238000005477 sputtering target Methods 0.000 description 1
- SFZCNBIFKDRMGX-UHFFFAOYSA-N sulfur hexafluoride Chemical compound FS(F)(F)(F)(F)F SFZCNBIFKDRMGX-UHFFFAOYSA-N 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 239000013077 target material Substances 0.000 description 1
- TXEYQDLBPFQVAA-UHFFFAOYSA-N tetrafluoromethane Chemical compound FC(F)(F)F TXEYQDLBPFQVAA-UHFFFAOYSA-N 0.000 description 1
- 229910000314 transition metal oxide Inorganic materials 0.000 description 1
- 150000003624 transition metals Chemical class 0.000 description 1
- FAQYAMRNWDIXMY-UHFFFAOYSA-N trichloroborane Chemical compound ClB(Cl)Cl FAQYAMRNWDIXMY-UHFFFAOYSA-N 0.000 description 1
- 238000005406 washing Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/7869—Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
- H01L21/0226—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
- H01L21/02263—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
- H01L21/02266—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by physical ablation of a target, e.g. sputtering, reactive sputtering, physical vapour deposition or pulsed laser deposition
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1222—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
- H01L27/1225—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42364—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42384—Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/49—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
- H01L29/51—Insulating materials associated therewith
- H01L29/518—Insulating materials associated therewith the insulating material containing nitrogen, e.g. nitride, oxynitride, nitrogen-doped material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66742—Thin film unipolar transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66969—Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78606—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78696—Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Optics & Photonics (AREA)
- Thin Film Transistor (AREA)
- Electroluminescent Light Sources (AREA)
- Physical Deposition Of Substances That Are Components Of Semiconductor Devices (AREA)
- Recrystallisation Techniques (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Formation Of Insulating Films (AREA)
- Liquid Crystal (AREA)
- Physical Vapour Deposition (AREA)
- Dram (AREA)
Description
全般を指し、電気光学装置、半導体回路および電子機器は全て半導体装置である。
構成する技術が注目されている。薄膜トランジスタは液晶テレビに代表されるような表示
装置に用いられている。薄膜トランジスタに適用可能な半導体薄膜としてシリコン系半導
体材料が公知であるが、その他の材料として酸化物半導体が注目されている。
そして、電子キャリア濃度が1018/cm3未満である非晶質酸化物(酸化物半導体)
で形成された薄膜トランジスタが開示されている(特許文献1乃至3参照)。
まう。例えば、酸素の過不足によって酸化物半導体の電気伝導度が変化してしまう。また
、酸化物半導体の薄膜形成中に混入する水素や水分が酸素(O)−水素(H)結合を形成
して電子供与体となり、電気伝導度を変化させる要因となる。さらにO−Hは極性分子な
ので、酸化物半導体によって作製される薄膜トランジスタのような能動デバイスに対して
特性の変動要因となる。
いた半導体装置を提供することを目的とする。
なる水素、水分、水酸基又は水素化物(水素化合物ともいう)などの不純物を酸化物半導
体層より排除する。
化物絶縁層を間に介して、酸化物半導体層上に形成し、酸化物半導体層に含まれる水素や
水分(水素原子や、H2Oなど水素原子を含む化合物)などの不純物を、酸素過剰の混合
領域、又は酸素過剰の酸化物絶縁層を通過させて欠陥を含む絶縁層に拡散させ、上記酸化
物半導体層中の不純物濃度を低減する。
に対して束縛エネルギーが大きく、欠陥を多く含む絶縁層において該不純物は安定化する
ため、酸化物半導体層から欠陥を含む絶縁層へ該不純物を拡散させ、該不純物を酸化物半
導体層から排除することができる。
絶縁層は酸素過剰であるため、酸素の未結合手を欠陥として多く含み、水素や水分(水素
原子や、H2Oなど水素原子を含む化合物)などの不純物に対して束縛エネルギーが大き
い。よって酸化物半導体層から上記不純物を欠陥を含む絶縁層へ拡散させる際、酸素過剰
の混合領域、又は酸素過剰の酸化物絶縁層が、拡散を容易にさせるように機能する。一方
、一旦酸化物半導体層から排除され欠陥を含む絶縁層へ拡散した上記不純物が再度酸化物
半導体層へ移動しようとする際、上記不純物を束縛して安定化させ、酸化物半導体層への
侵入を防止する保護層(バリア層)として機能する。
)などの不純物は、酸素過剰の混合領域、又は酸素過剰の酸化物絶縁層に拡散する。
分、水酸基又は水素化物(水素化合物ともいう)などの不純物を酸化物半導体層より排除
し、さらに、バリア層となって欠陥を含む絶縁層へ拡散した不純物が再度酸化物半導体層
に侵入することを防止することができる。その結果酸化物半導体層中の不純物濃度を低減
した状態で維持することができる。
不純物が低減された酸化物半導体層を用いた薄膜トランジスタは、安定な電気特性を有し
、該薄膜トランジスタを含む半導体装置においては高信頼性を達成できる。
あり、酸化物半導体層と欠陥を含む絶縁層の界面を明確にしないことで、より酸化物半導
体層から欠陥を含む絶縁層への水素の拡散が容易になる。例えば、欠陥を含む絶縁層とし
て酸化シリコン層を用いる場合、混合領域には、酸素、シリコン、及び酸化物半導体層に
含まれる金属元素が少なくとも一種類以上含まれる。酸素過剰な酸化物絶縁層としては、
酸化シリコン層(SiO2+x、好ましくはxが0以上3未満)を用いることができる。
混合領域及び酸化物絶縁層は、膜厚0.1nm乃至30nm(好ましくは2nm乃至10
nm)とすればよい。
絶縁層は、クライオポンプ等の吸着型の真空ポンプを用いて排気して不純物濃度が低減さ
れた成膜室(処理室)内で、成膜することが好ましい。吸着型の真空ポンプとしては、例
えば、クライオポンプ、イオンポンプ、チタンサブリメーションポンプを用いることが好
ましい。上記吸着型の真空ポンプは、酸化物半導体層、酸素過剰の混合領域、酸素過剰な
酸化物絶縁層、又は欠陥を含む絶縁層に含まれる水素、水、水酸基又は水素化物の量を低
減させるように作用する。
絶縁層を成膜する際に用いるスパッタガスも水素、水、水酸基又は水素化物などの不純物
が、濃度ppm程度、濃度ppb程度まで除去された高純度ガスを用いることが好ましい
。
cm3以下、好ましくは5×1018/cm3以下、より好ましくは5×1017/cm
3以下として、酸化物半導体に含まれる水素若しくはOH基を除去し、キャリア濃度を5
×1014/cm3以下、好ましくは5×1012/cm3以下とした酸化物半導体層で
チャネル形成領域が形成される薄膜トランジスタである。
しくは3eV以上として、ドナーを形成する水素等の不純物を極力低減させ、キャリア濃
度を1×1014/cm3以下、好ましくは1×1012/cm3以下となるようにする
。
ることで、チャネル幅が10mmの場合でさえも、ドレイン電圧が1V及び10Vの場合
において、ゲート電圧が−5Vから−20Vの範囲において、ドレイン電流が1×10−
13A以下となるように作用させることができる。
ゲート絶縁層と、ゲート絶縁層上の酸化物半導体層と、酸化物半導体層上のソース電極層
及びドレイン電極層と、酸化物半導体層、ソース電極層及びドレイン電極層上に酸化物半
導体層の一部と接する欠陥を含む絶縁層を有し、酸化物半導体層と欠陥を含む絶縁層との
間に酸素過剰の酸化物絶縁層が設けられる半導体装置である。
上のゲート絶縁層と、ゲート絶縁層上の酸化物半導体層と、酸化物半導体層上のソース電
極層及びドレイン電極層と、ソース電極層及びドレイン電極層上に酸化物半導体層の一部
と接する欠陥を含む絶縁層を有し、酸化物半導体層と欠陥を含む絶縁層の界面に酸素過剰
の混合領域が設けられ、欠陥を含む絶縁層はシリコンを含み、酸素過剰の混合領域は、酸
素、シリコン、及び酸化物半導体層に含まれる金属元素を少なくとも一種類以上含む半導
体装置である。
層を覆うゲート絶縁層を形成した後、該基板を減圧状態に保持された処理室に導入し、処
理室内の残留水分を除去しつつ水素及び水分が除去されたスパッタガスを導入し、処理室
内に装着された金属酸化物のターゲットを用いてゲート絶縁層上に酸化物半導体層を形成
し、酸化物半導体層上にソース電極層及びドレイン電極層を形成し、ソース電極層及びド
レイン電極層上に酸化物半導体層に接する酸素過剰の酸化物絶縁層をスパッタリング法で
形成し、酸素過剰の酸化物絶縁層上に欠陥を含む絶縁層をスパッタリング法で形成し、該
基板を加熱して酸化物半導体層中に含まれる水素若しくは水分を、酸素過剰の酸化物絶縁
層を通過させて欠陥を含む絶縁層側に拡散させる半導体装置の作製方法である。
層を覆うゲート絶縁層を形成した後、該基板を減圧状態に保持された処理室に導入し、処
理室内の残留水分を除去しつつ水素及び水分が除去されたスパッタガスを導入し、処理室
内に装着された金属酸化物のターゲットを用いてゲート絶縁層上に酸化物半導体層を形成
し、酸化物半導体層上にソース電極層及びドレイン電極層を形成し、ソース電極層及びド
レイン電極層上に酸化物半導体層に接する酸素過剰の混合領域、及び該混合領域を介して
酸化物半導体層に積層する欠陥を含む絶縁層をスパッタリング法で形成し、該基板を加熱
して酸化物半導体層中に含まれる水素若しくは水分を、酸素過剰の混合領域を通過させて
欠陥を含む絶縁層側に拡散させる半導体装置の作製方法である。
層を通過して、欠陥を含む絶縁層へ水素若しくは水分等の不純物を拡散させる加熱処理は
、欠陥を含む絶縁層上(少なくとも酸化物半導体層のチャネル形成領域上を覆う)に保護
絶縁層を成膜後、又は成膜中に行ってもよい。該加熱処理は100℃乃至400℃(15
0℃乃至400℃)で行えばよい。
化亜鉛を主成分として含むものを用いることができる。また、ターゲットとして、インジ
ウム、ガリウム、亜鉛を含む金属酸化物を用いることができる。
化シリコン膜を成膜するためのシリコンを含むターゲットは、シリコンターゲット又は合
成石英のターゲットを用いることができる。
あり、その薄膜を酸化物半導体層として用いた薄膜トランジスタを作製する。なお、Mは
、Ga、Fe、Ni、Mn及びCoから選ばれた一の金属元素または複数の金属元素を示
す。例えばMとして、Gaの場合があることの他、GaとNiまたはGaとFeなど、G
a以外の上記金属元素が含まれる場合がある。また、上記酸化物半導体において、Mとし
て含まれる金属元素の他に、不純物元素としてFe、Niその他の遷移金属元素、または
該遷移金属の酸化物が含まれているものがある。本明細書においては、InMO3(Zn
O)m(m>0)で表記される構造の酸化物半導体層のうち、MとしてGaを含む構造の
酸化物半導体をIn−Ga−Zn−O系酸化物半導体とよび、その薄膜をIn−Ga−Z
n−O系膜とも呼ぶ。
n−Sn−Zn−O系、In−Al−Zn−O系、Sn−Ga−Zn−O系、Al−Ga
−Zn−O系、Sn−Al−Zn−O系、In−Zn−O系、Sn−Zn−O系、Al−
Zn−O系、In−O系、Sn−O系、Zn−O系の金属酸化物を適用することができる
。また上記金属酸化物からなる酸化物半導体層にシリコンを含ませてもよい。
びGaを含有する酸化物半導体である。酸化物半導体層をI型(真性)とするため、脱水
化または脱水素化の工程を経ることは有効である。
てもよい。酸化物導電層とソース電極及びドレイン電極を形成するための金属層は、連続
成膜が可能である。
スタの保護用の保護回路をゲート線またはソース線と同一基板上に設けることが好ましい
。保護回路は、酸化物半導体層を用いた非線形素子を用いて構成することが好ましい。
示すものではない。また、本明細書において発明を特定するための事項として固有の名称
を示すものではない。
以下の説明に限定されず、その形態および詳細を様々に変更し得ることは、当業者であれ
ば容易に理解される。また、本発明は以下に示す実施の形態の記載内容に限定して解釈さ
れるものではない。
本実施の形態の半導体装置及び半導体装置の作製方法の一形態を、図1を用いて説明する
。本実施の形態で示す半導体装置は薄膜トランジスタである。
す薄膜トランジスタ110は、ボトムゲート構造の一つであり逆スタガ型薄膜トランジス
タともいう。
に、ゲート電極層111、ゲート絶縁層102、酸化物半導体層112、酸素過剰の混合
領域119、ソース電極層115a、及びドレイン電極層115bを含む。また、薄膜ト
ランジスタ110を覆い、酸化物半導体層112に酸素過剰の混合領域119を介して積
層する欠陥を含む絶縁層116が設けられ、さらにその上に保護絶縁層103が積層され
ている。
Oなど水素原子を含む化合物)に対して束縛エネルギーが大きく、酸素過剰の混合領域1
19、欠陥を含む絶縁層116において該不純物は安定化するため、酸化物半導体層11
2から、酸素過剰の混合領域119、欠陥を含む絶縁層116へ該不純物を拡散させ、該
不純物を酸化物半導体層112から排除することができる。さらに、酸素過剰の混合領域
119が欠陥を含む絶縁層116に拡散した不純物に対するバリア層となり、該不純物が
再度酸化物半導体層112に侵入することを防止するため、酸化物半導体層112中の不
純物濃度を低減させた状態で維持することができる。従って、変動要因となる水素、水分
、水酸基又は水素化物(水素化合物ともいう)などの不純物を低減させた酸化物半導体層
112を用いた薄膜トランジスタ110は安定した電気的特性を有する信頼性の高い薄膜
トランジスタとなる。
ト電極(GE1)上にゲート絶縁膜(GI)を介して酸化物半導体層(OS)が設けられ
、その上にソース電極(S)及びドレイン電極(D)が設けられている。
ある。図20(A)はソースとドレインの間の電圧を等電位(VD=0V)とした場合を
示し、図20(B)はソースに対しドレインに正の電位(VD>0)を加えた場合を示す
。
ある。図21(A)はゲート(G1)に正の電位(+VG)が印加された状態であり、ソ
ース、ドレイン間にキャリア(電子)が流れるオン状態を示している。また、図21(B
)は、ゲート(G1)に負の電位(−VG)が印加された状態であり、オフ状態(少数キ
ャリアは流れない)である場合を示す。
が示されている。
方、従来の酸化物半導体は一般にn型であり、その場合のフェルミ準位(Ef)は、バン
ドギャップ中央に位置する真性フェルミ準位(Ei)から離れて、伝導帯寄りに位置して
いる。なお、従来の酸化物半導体が一般にn型となるのは、含有した水素の一部が電子を
供給するドナーとなることが一つの要因であることが知られている。
去し、酸化物半導体の主成分以外の不純物が極力含まれないように高純度化することによ
り真性(i型)とし、又は真性型とせんとしたものである。すなわち、不純物を添加して
i型化するのでなく、水素や水等の不純物を極力除去したことにより、高純度化されたi
型(真性半導体)又はそれに近づけることを特徴としている。そうすることにより、フェ
ルミ準位(Ef)は真性フェルミ準位(Ei)と同じレベルにまでする、或いはそれに限
りなく近づけることができる。
4.3eVと言われている。ソース電極及びドレイン電極を構成するチタン(Ti)仕事
関数は、上記酸化物半導体の電子親和力(χ)とほぼ等しい。この場合、金属−酸化物半
導体界面において、電子に対してショットキー型の障壁は形成されない。
者が接触すると図20(A)で示すようなエネルギーバンド図(模式図)が示される。
子はバリア(h)をこえて酸化物半導体に注入され、ドレインに向かって流れる。この場
合、バリア(h)の高さは、ゲート電圧とドレイン電圧に依存して変化するが、正のドレ
イン電圧が印加された場合には、電圧印加のない図20(A)のバリアの高さすなわちバ
ンドギャップ(Eg)の1/2よりもバリアの高さ(h)は小さい値となる。
との界面における、酸化物半導体側のエネルギー的に安定な最低部を移動する。
ると、少数キャリアであるホールは実質的にゼロであるため、電流は限りなくゼロに近い
値となる。
の素子であっても、オフ電流が10−13A以下、0.1V/dec.(ゲート絶縁膜厚
100nm)のサブスレッショルドスイング値(S値)が得られる。
とにより、薄膜トランジスタの動作を良好なものとすることができる。
たが、必要に応じて、チャネル形成領域を複数有するマルチゲート構造の薄膜トランジス
タも形成することができる。
工程を説明する。
工程によりゲート電極層111を形成する。形成されたゲート電極層の端部はテーパ形状
であると、上に積層するゲート絶縁層の被覆性が向上するため好ましい。なお、レジスト
マスクをインクジェット法で形成してもよい。レジストマスクをインクジェット法で形成
するとフォトマスクを使用しないため、製造コストを低減できる。
とも、後の加熱処理に耐えうる程度の耐熱性を有していることが必要となる。バリウムホ
ウケイ酸ガラスやアルミノホウケイ酸ガラスなどのガラス基板を用いることができる。
のものを用いると良い。また、ガラス基板には、例えば、アルミノシリケートガラス、ア
ルミノホウケイ酸ガラス、バリウムホウケイ酸ガラスなどのガラス材料が用いられている
。酸化ホウ素と比較して酸化バリウム(BaO)を多く含ませることで、より実用的な耐
熱ガラスが得られる。このため、B2O3よりBaOを多く含むガラス基板を用いること
が好ましい。
縁体でなる基板を用いても良い。他にも、結晶化ガラスなどを用いることができる。また
、プラスチック基板等も適宜用いることができる。
、基板100からの不純物元素の拡散を防止する機能があり、窒化シリコン膜、酸化シリ
コン膜、窒化酸化シリコン膜、又は酸化窒化シリコン膜から選ばれた一又は複数の膜によ
る積層構造により形成することができる。
テン、アルミニウム、銅、ネオジム、スカンジウム等の金属材料又はこれらを主成分とす
る合金材料を用いて、単層で又は積層して形成することができる。
層が積層された2層の積層構造、銅層上にモリブデン層が積層された2層の積層構造、銅
層上に窒化チタン層若しくは窒化タンタル層が積層された2層の積層構造、または窒化チ
タン層上にモリブデン層が積層された2層の積層構造とすることが好ましい。3層の積層
構造としては、タングステン層または窒化タングステン層と、アルミニウムとシリコンの
合金またはアルミニウムとチタンの合金層と、窒化チタン層またはチタン層とを積層した
積層とすることが好ましい。なお、透光性を有する導電膜を用いてゲート電極層を形成す
ることもできる。透光性を有する導電膜としては、透光性導電性酸化物等をその例に挙げ
ることができる。
ン層、窒化シリコン層、酸化窒化シリコン層、窒化酸化シリコン層、酸化アルミニウム層
、窒化アルミニウム層、酸化窒化アルミニウム層、窒化酸化アルミニウム層、又は酸化ハ
フニウム層を単層で又は積層で形成することができる。なお、ゲート絶縁層102中に水
素が多量に含まれないようにするためには、スパッタリング法でゲート絶縁層102を成
膜することが好ましい。スパッタリング法により酸化シリコン膜を成膜する場合には、タ
ーゲットとしてシリコンターゲット又は石英ターゲットを用い、スパッタガスとして酸素
又は、酸素及びアルゴンの混合ガスを用いて行う。
層した構造とすることもできる。例えば、第1のゲート絶縁層としてスパッタリング法に
より膜厚50nm以上200nm以下の窒化シリコン層(SiNy(y>0))を形成し
、第1のゲート絶縁層上に第2のゲート絶縁層として膜厚5nm以上300nm以下の酸
化シリコン層(SiOx(x>0))を積層して、膜厚100nmのゲート絶縁層とする
。ゲート絶縁層の膜厚は、薄膜トランジスタに要求される特性によって適宜設定すればよ
く350nm乃至400nm程度でもよい。
まれないようにするために、成膜の前処理として、スパッタリング装置の予備加熱室でゲ
ート電極層111が形成された基板100、又はゲート絶縁層102までが形成された基
板100を予備加熱し、基板100に吸着した水素、水分などの不純物を脱離し排気する
ことが好ましい。なお、予備加熱の温度としては、100℃以上400℃以下好ましくは
150℃以上300℃以下である。なお、予備加熱室に設ける排気手段はクライオポンプ
が好ましい。なお、この予備加熱の処理は省略することもできる。またこの予備加熱は、
欠陥を含む絶縁層116の成膜前に、ソース電極層115a、ドレイン電極層115bま
で形成した基板100にも同様に行ってもよい。
0を形成する(図1(A)参照)。
入してプラズマを発生させる逆スパッタを行い、ゲート絶縁層102の表面に付着してい
るゴミを除去することが好ましい。逆スパッタとは、ターゲット側に電圧を印加せずに、
アルゴン雰囲気下で基板側にRF電源を用いて電圧を印加して基板近傍にプラズマを形成
して表面を改質する方法である。なお、アルゴン雰囲気に代えて窒素、ヘリウム、酸素な
どを用いてもよい。
n−Ga−Zn−O系膜、In−Sn−Zn−O系、In−Al−Zn−O系、Sn−G
a−Zn−O系、Al−Ga−Zn−O系、Sn−Al−Zn−O系、In−Zn−O系
、Sn−Zn−O系、Al−Zn−O系、In−O系、Sn−O系、Zn−O系の酸化物
半導体膜を用いる。本実施の形態では、酸化物半導体膜120をIn−Ga−Zn−O系
金属酸化物ターゲットを用いてスパッタリング法により成膜する。また、酸化物半導体膜
120は、希ガス(代表的にはアルゴン)雰囲気下、酸素雰囲気下、又は希ガス(代表的
にはアルゴン)及び酸素雰囲気下においてスパッタリング法により形成することができる
。また、スパッタリング法を用いる場合、SiO2を2重量%以上10重量%以下含むタ
ーゲットを用いて成膜を行ってもよい。
物などの不純物が、濃度ppm程度、濃度ppb程度まで除去された高純度ガスを用いる
ことが好ましい。
を主成分とする金属酸化物のターゲットを用いることができる。また、金属酸化物のター
ゲットの他の例としては、In、Ga、及びZnを含む金属酸化物ターゲット(組成比と
して、In2O3:Ga2O3:ZnO=1:1:1[mol数比])を用いることがで
きる。また、In、Ga、及びZnを含む金属酸化物ターゲットとして、In2O3:G
a2O3:ZnO=1:1:2[mol数比]、又はIn2O3:Ga2O3:ZnO=
1:1:4[mol数比]の組成比を有するターゲットを用いることもできる。金属酸化
物ターゲットの充填率は90%以上100%以下、好ましくは95%以上99.9%以下
である。充填率の高い金属酸化物ターゲットを用いることにより、成膜した酸化物半導体
膜は緻密な膜となる。
そして、処理室内の残留水分を除去しつつ水素及び水分が除去されたスパッタガスを導入
し、金属酸化物をターゲットとして基板100上に酸化物半導体膜120を成膜する。処
理室内の残留水分を除去するためには、吸着型の真空ポンプを用いることが好ましい。例
えば、クライオポンプ、イオンポンプ、チタンサブリメーションポンプを用いることが好
ましい。また、排気手段としては、ターボポンプにコールドトラップを加えたものであっ
てもよい。クライオポンプを用いて排気した成膜室は、例えば、水素原子や、H2Oなど
水素原子を含む化合物や、炭素原子を含む化合物等が排気されるため、当該成膜室で成膜
した酸化物半導体膜120に含まれる不純物の濃度を低減できる。
んのこと、酸化物半導体膜120に接する膜及び酸化物半導体膜120の成膜前後の工程
において、処理室内に残留する水分が不純物として混入しないよう、クライオポンプなど
の排気手段を用いることが好ましい。
、直流(DC)電源0.5kW、酸素(酸素流量比率100%)雰囲気下の条件が適用さ
れる。なお、パルス直流(DC)電源を用いると、成膜時に発生する粉状物質(パーティ
クル、ゴミともいう)が軽減でき、膜厚分布も均一となるため好ましい。酸化物半導体膜
120は好ましくは5nm以上30nm以下とする。なお、適用する酸化物半導体材料に
より適切な厚みは異なり、材料に応じて厚みを選択すればよい。
が低い酸化物半導体膜120を得ることができる。また本明細書において示される水素濃
度は二次イオン質量分析(SIMS:Secondary Ion Mass Spec
trometry)により測定できる定量結果である。
電源を用いるDCスパッタリング法、さらにパルス的にバイアスを与えるパルスDCスパ
ッタリング法がある。RFスパッタリング法は主に絶縁膜を成膜する場合に用いられ、D
Cスパッタリング法は主に金属膜を成膜する場合に用いられる。
装置は、同一チャンバーで異なる材料膜を積層成膜することも、同一チャンバーで複数種
類の材料を同時に放電させて成膜することもできる。
タ装置や、グロー放電を使わずマイクロ波を用いて発生させたプラズマを用いるECRス
パッタリング法を用いるスパッタ装置がある。
ス成分とを化学反応させて、それらの化合物薄膜を形成するリアクティブスパッタリング
法や、成膜中に基板にも電圧をかけるバイアススパッタリング法もある。
体層121に加工する(図1(B)参照)。また、島状の酸化物半導体層121を形成す
るためのレジストマスクをインクジェット法で形成してもよい。レジストマスクをインク
ジェット法で形成するとフォトマスクを使用しないため、製造コストを低減させることが
できる。
層121の形成時に行うことができる。
ッチングでもよく、両方を用いてもよい。
ば塩素(Cl2)、塩化硼素(BCl3)、塩化珪素(SiCl4)、四塩化炭素(CC
l4)など)が好ましい。
6)、弗化窒素(NF3)、トリフルオロメタン(CHF3)など)、臭化水素(HBr
)、酸素(O2)、これらのガスにヘリウム(He)やアルゴン(Ar)などの希ガスを
添加したガスなどを用いることができる。
ing)法や、ICP(Inductively Coupled Plasma:誘導
結合型プラズマ)エッチング法を用いることができる。所望の加工形状にエッチングでき
るように、エッチング条件(コイル型の電極に印加される電力量、基板側の電極に印加さ
れる電力量、基板側の電極温度等)を適宜調節する。
ンモニア過水(31重量%過酸化水素水:28重量%アンモニア水:水=5:2:2)な
どを用いることができる。また、ITO07N(関東化学社製)を用いてもよい。
除去される。その除去された材料を含むエッチング液の廃液を精製し、含まれる材料を再
利用してもよい。当該エッチング後の廃液から酸化物半導体層に含まれるインジウム等の
材料を回収して再利用することにより、資源を有効活用し、製造コストを低減させること
ができる。
液、エッチング時間、温度等)を適宜調節する。
ト絶縁層102の表面に付着しているレジスト残渣などを除去することが好ましい。
膜はスパッタリング法や真空蒸着法で形成すればよい。導電膜の材料としては、アルミニ
ウム(Al)、クロム(Cr)、銅(Cu)、タンタル(Ta)、チタン(Ti)、モリ
ブデン(Mo)、タングステン(W)からから選ばれた元素、または上述した元素を成分
とする合金か、上述した元素を組み合わせた合金等が挙げられる。また、マンガン(Mn
)、マグネシウム(Mg)、ジルコニウム(Zr)、ベリリウム(Be)、トリウム(T
h)のいずれか一または複数から選択された材料を用いてもよい。また、金属導電膜は、
単層構造でも、2層以上の積層構造としてもよい。例えば、シリコンを含むアルミニウム
膜の単層構造、アルミニウム膜上にチタン膜を積層する2層構造、Ti膜と、そのTi膜
上に重ねてアルミニウム膜を積層し、さらにその上にTi膜を成膜する3層構造などが挙
げられる。また、アルミニウム(Al)に、チタン(Ti)、タンタル(Ta)、タング
ステン(W)、モリブデン(Mo)、クロム(Cr)、ネオジム(Nd)、スカンジウム
(Sc)から選ばれた元素を単数、又は複数組み合わせた膜、合金膜、もしくは窒化膜を
用いてもよい。
チングを行ってソース電極層115a、ドレイン電極層115bを形成した後、レジスト
マスクを除去する(図1(C)参照)。
ーザ光やArFレーザ光を用いる。酸化物半導体層121上で隣り合うソース電極層の下
端部とドレイン電極層の下端部との間隔幅によって後に形成される薄膜トランジスタのチ
ャネル長Lが決定される。なお、チャネル長L=25nm未満の露光を行う場合には、数
nm〜数10nmと極めて波長が短い超紫外線(Extreme Ultraviole
t)を用いて第3のフォトリソグラフィ工程でのレジストマスク形成時の露光を行う。超
紫外線による露光は、解像度が高く焦点深度も大きい。従って、後に形成される薄膜トラ
ンジスタのチャネル長Lを10nm以上1000nm以下とすることも可能であり、回路
の動作速度を高速化させることができ、さらにオフ電流値が極めて小さいため、低消費電
力化も図ることができる。
の材料及びエッチング条件を適宜調節する。
−Zn−O系酸化物を用いて、エッチャントとしてアンモニア過水(アンモニア、水、過
酸化水素水の混合液)を用いる。
グされ、溝部(凹部)を有する酸化物半導体層となることもある。また、ソース電極層1
15a、ドレイン電極層115bを形成するためのレジストマスクをインクジェット法で
形成してもよい。レジストマスクをインクジェット法で形成するとフォトマスクを使用し
ないため、製造コストを低減させることができる。
した光が複数の強度となる露光マスクである多階調マスクによって形成されたレジストマ
スクを用いて、エッチング工程を行ってもよい。多階調マスクを用いて形成したレジスト
マスクは複数の膜厚を有する形状となり、エッチングを行うことでさらに形状を変形させ
ることができるため、異なるパターンに加工する複数のエッチング工程に用いることがで
きる。よって、一枚の多階調マスクによって、少なくとも二種類以上の異なるパターンに
対応するレジストマスクを形成することができる。よって露光マスク数を削減することが
でき、対応するフォトリソグラフィ工程も削減できるため、工程の簡略化が可能となる。
半導体層の表面に付着した吸着水などを除去してもよい。また、酸素とアルゴンの混合ガ
スを用いてプラズマ処理を行ってもよい。
欠陥を含む絶縁層116の形成工程において、酸化物半導体層121と欠陥を含む絶縁層
116との間に酸素過剰の混合領域119を形成する(図1(D)参照)。本実施の形態
では、酸化物半導体層121がソース電極層115a、ドレイン電極層115bと重なら
ない領域において、酸化物半導体層121と欠陥を含む絶縁層116とが酸素過剰の混合
領域119を介して積層するように形成する。
る材料の混合領域119であり、酸化物半導体層121と欠陥を含む絶縁層116の界面
を明確にしないことで、より酸化物半導体層121から欠陥を含む絶縁層116への水素
の拡散が容易になる。例えば、欠陥を含む絶縁層116として酸化シリコン層を用いる場
合、混合領域119には、酸素、シリコン、及び酸化物半導体層121に含まれる金属元
素が少なくとも一種類以上含まれる。
てIn−Ga−Zn−O系膜を用いる場合、混合領域119には、In、Ga、及びZn
のうち少なくとも一種以上の金属元素と、酸素、及びシリコンが含まれる。混合領域11
9において酸化物半導体に含まれる金属をMとすると、M−OH、M−H、M−O−Si
−H、M−O−Si−OHなど様々な状態で存在することができ、例えばZn−HやZn
−OHなどが考えられる。
ればよい。混合領域119の膜厚は、欠陥を含む絶縁層116を形成する際のスパッタリ
ング法の成膜条件によって制御することができる。スパッタリング法の電源のパワーをよ
り強くし、基板とターゲット間の距離をより近くすれば、混合領域119を厚く形成する
ことができる。また、より強いパワーでスパッタリング法を行うことによって、酸化物半
導体層121表面に付着した吸着水等を除去することもできる。
よって、上記酸化物半導体層121に含まれる水素原子や、H2Oなど水素原子を含む化
合物や、炭素原子を含む化合物等が欠陥を含む絶縁層116へより拡散し易くなる。
となるような酸素を多く含むスパッタガスを使用し、混合領域119の形成後はスパッタ
ガス中の酸素量を変化させる調整を行って欠陥を含む絶縁層116を形成してもよい。
化アルミニウム層、または酸化窒化アルミニウム層などを用いることもできる。また、欠
陥を含む絶縁層116として、窒化シリコン層、窒化酸化シリコン層、窒化アルミニウム
層、窒化酸化アルミニウム層などを用いてもよい。
層115bまで形成された基板100を室温又は100℃未満の温度に加熱し、水素及び
水分が除去された高純度酸素を含むスパッタガスを導入し、シリコンターゲットを用いて
、酸素過剰の混合領域119、及び酸化シリコン層を成膜する。
水素化物などの不純物が、濃度ppm程度、濃度ppb程度まで除去された高純度ガスを
用いることが好ましい。
Ωcm)を用い、基板とターゲット間の距離(T−S間距離)を89mm、圧力0.4P
a、直流(DC)電源6kW、酸素(酸素流量比率100%)雰囲気下でパルスDCスパ
ッタリング法により酸化シリコン膜を成膜する。膜厚は300nmとする。なお、シリコ
ンターゲットに代えて石英(好ましくは合成石英)を酸化シリコン膜の成膜のためのター
ゲットとして用いることができる。なお、スパッタガスとして酸素又は、酸素及びアルゴ
ンの混合ガスを用いて行う。
膜することが好ましい。これは、酸化物半導体層121、混合領域119及び欠陥を含む
絶縁層116に水素、水酸基又は水分が含まれないようにするためである。
、または酸化窒化アルミニウムなどを用いて形成してもよい。
して接した状態で100℃乃至400℃の加熱処理を行う。この加熱処理によって酸化物
半導体層121中に含まれる水素若しくは水分を酸素過剰の混合領域119、欠陥を含む
絶縁層116に拡散させることができる。欠陥を含む絶縁層116と酸化物半導体層12
1との間に酸素過剰の混合領域119が設けられているため、島状の酸化物半導体層12
1に含まれる水素、水酸基、及び水分等の不純物は、酸化物半導体層121から酸素過剰
の混合領域119へ、または酸素過剰の混合領域119を通過して欠陥を含む絶縁層11
6へと拡散する。
酸素過剰であるため、酸素の未結合手を欠陥として多く含み、水素、水分、水酸基又は水
素化物などの不純物に対して束縛エネルギーが大きい。よって、酸素過剰の混合領域11
9を設けることで、酸化物半導体層121に含まれる水素、水分、水酸基又は水素化物な
どの不純物が欠陥を含む絶縁層116に拡散し移動し易くなる。
拡散した後、再度酸化物半導体層121へ移動しようとする際は、酸素過剰の混合領域1
19は、上記不純物を束縛して安定化させ、酸化物半導体層121への上記不純物の侵入
を防止する保護層(バリア層)として機能する。
体層121より排除することで、上記不純物が低減された酸化物半導体層112を得るこ
とができる。さらに、バリア層となる酸素過剰の混合領域119が欠陥を含む絶縁層11
6に拡散した不純物が再度酸化物半導体層112に侵入することを防止することによって
、酸化物半導体層112中の不純物濃度を低減させた状態で維持することができる。
剰の酸化物絶縁層は、酸素過剰であるため、酸素の未結合手を欠陥として多く含む欠陥を
含む。酸化物半導体層からこのような欠陥を含む絶縁層への水素の拡散について、水素原
子が酸化物半導体層(アモルファスIGZO)内と欠陥を含む絶縁層(アモルファスSi
Ox)内のどちらに存在しやすいかを計算した。
を以下で定義し、評価を行った。E_bind={E(元の構造)+E(H)}−E(H
を付加した構造)。この束縛エネルギーE_bindが大きい方が水素原子は存在しやす
いといえる。E(元の構造)、E(H)、E(Hを付加した構造)はそれぞれ、元の構造
のエネルギー、水素原子のエネルギー、Hを付加した構造のエネルギーを表す。この束縛
エネルギーをアモルファスIGZO、ダングリングボンド(以下、DBと略す)無しのア
モルファスSiO2、DB有りのアモルファスSiOxを2種類、の計4つに対して計算
した。
て平面波基底擬ポテンシャル法を用い、汎関数はLDAを用いた。カットオフエネルギー
は300eVを用いた。k点は2×2×2のグリッドを用いた。
IGZOのユニットセルはInを12原子、Gaを12原子、Znを12原子、Oを48
原子、計84原子を含む。DB無しのアモルファスSiO2のユニットセルはSiを16
原子、Oを32原子、計48原子を含む。DB有りのアモルファスSiOx(1)は、D
Bの無いアモルファスSiO2からOを抜き、上記Oと結合していたSiの内1つにHを
結合させた構造である。つまり、Siを16原子、Oを31原子、Hを1原子、計48原
子を含む。DB有りのアモルファスSiOx(2)は、DBの無いアモルファスSiO2
からSiを抜き、上記Siと結合していたOの内3つにHを結合させた構造である。つま
り、Siを15原子、Oを32原子、Hを3原子、計50原子を含む。Hを付加した構造
は上記の4つの構造にHを付加した構造である。尚、Hは、アモルファスIGZOではO
原子、DBの無いアモルファスSiO2ではSi、DB有りのアモルファスSiOxでは
DBを有する原子に付加した。Hを計算した構造はユニットセル内にHを一つ含む。なお
、各構造のセルサイズを表1にまとめた。
のアモルファスSiOx(2)が最も束縛エネルギーが大きく、次にOを抜き該Oと結合
していたSiの内1つにHを結合させたSiOx(1)、次にIGZO、最も小さいのが
DB無しのアモルファスSiO2の順となった。よって、水素は酸素過剰によるDBがあ
る場合のアモルファスSiOx中のDBに結合した場合に最も安定となる。
。従って、アモルファスIGZO―アモルファスSiOx界面に拡散する水素原子はアモ
ルファスSiOx内のDBに捉えられる事で安定化する。よって、アモルファスIGZO
内の水素原子はアモルファスSiOx中のDBに移動する。
アモルファスSiOx(2)が、Oを抜くことでタングリングボンドを発生させた構造で
あるDBがある場合のアモルファスSiOx(1)より束縛エネルギーが大きいことから
、SiOxにおいて、水素原子はOと結合することでより安定する。
に対する束縛エネルギーが大きくなるので、より酸化物半導体層から、水素若しくは水素
を含む不純物を、欠陥を含む絶縁層に拡散させることができる。従って、酸化物半導体層
と接する混合領域、又は酸化物絶縁層は、酸素過剰であることが好ましく、SiO2+x
において好ましくはxは0以上3未満であることが望ましい。
トランジスタ110を形成することができる(図1(E)参照)。このように水素や水分
などの不純物を極低濃度とすることによって、酸化物半導体層表層部のバックチャネル側
での寄生チャネルの発生を抑えることができる。
好ましくは5×1018/cm3以下、より好ましくは5×1017/cm3以下として
、酸化物半導体に含まれる水素若しくはOH基を除去し、キャリア濃度を5×1014/
cm3以下、好ましくは5×1012/cm3以下とした酸化物半導体層でチャネル形成
領域が形成される薄膜トランジスタとすることができる。
しくは3eV以上として、ドナーを形成する水素等の不純物を極力低減させ、キャリア濃
度を1×1014/cm3以下、好ましくは1×1012/cm3以下となるようにする
。
に用いることで、チャネル幅が10mmの場合でさえも、ドレイン電圧が1V及び10V
の場合において、ゲート電圧が−5Vから−20Vの範囲において、ドレイン電流は1×
10−13A以下となるように作用する。
で、該酸化物半導体膜中の水素及び水素化物の濃度を低減させることができる。また、酸
化物半導体層上に酸素過剰の混合領域を介して欠陥を含む絶縁層を設けることで酸化物半
導体層中の水素、水分等の不純物を、欠陥を含む絶縁層へ拡散させ酸化物半導体層の水素
及び水素化合物の濃度を低減させることができる。それにより酸化物半導体層の安定化を
図ることができる。
を欠陥を含む絶縁層116上に形成する。保護絶縁層103としては、窒化シリコン膜、
窒化酸化シリコン膜、または窒化アルミニウム膜などを用いる。
〜400℃の温度に加熱し、水素及び水分が除去された高純度窒素を含むスパッタガスを
導入しシリコンターゲットを用いて窒化シリコン膜を成膜する。この場合においても、欠
陥を含む絶縁層116と同様に、処理室内の残留水分を除去しつつ保護絶縁層103を成
膜することが好ましい。
板100を加熱することで、酸化物半導体層中に含まれる水素若しくは水分等の不純物を
、欠陥を含む絶縁層116に拡散させることができる。この場合、上記欠陥を含む絶縁層
116の形成後に加熱処理を行わなくてもよい。
リコン層を積層する場合、酸化シリコン層と窒化シリコン層を同じ処理室において、共通
のシリコンターゲットを用いて成膜することができる。先に酸素を含むスパッタガスを導
入して、処理室内に装着されたシリコンターゲットを用いて酸化シリコン層を形成し、次
にスパッタガスを窒素を含むスパッタガスに切り替えて同じシリコンターゲットを用いて
窒化シリコン層を成膜する。酸化シリコン層と窒化シリコン層とを大気に曝露せずに連続
して形成することができるため、酸化シリコン層表面に水素や水分などの不純物が吸着す
ることを防止することができる。この場合、欠陥を含む絶縁層116として酸化シリコン
層を形成し、保護絶縁層103として窒化シリコン層を積層した後、酸化物半導体層中に
含まれる水素若しくは水分を欠陥を含む絶縁層に拡散させるための加熱処理(温度100
℃乃至400℃)を行うとよい。
下での加熱処理を行ってもよい。この加熱処理は一定の加熱温度を保持して加熱してもよ
いし、室温から、100℃以上200℃以下の加熱温度への昇温と、加熱温度から室温ま
での降温を複数回繰り返して行ってもよい。また、この加熱処理を、保護絶縁層の形成前
に、減圧下で行ってもよい。減圧下で加熱処理を行うと、加熱時間を短縮することができ
る。この加熱処理によって、ノーマリーオフとなる薄膜トランジスタを得ることができる
。よって半導体装置の信頼性を向上させることができる。
導体層112へ再度移動したとしても、バリア層となる酸素過剰の混合領域119が上記
不純物の酸化物半導体層112への侵入を防止する。よって、酸化物半導体層112中の
不純物濃度を低減させた状態で維持することができる。
た表示装置などのバックプレーン(薄膜トランジスタが形成された基板)の製造に用いる
ことができる。上記の工程は、400℃以下の温度で行うことが可能なため、厚さが1m
m以下で、一辺が1mを超えるガラス基板を用いる製造工程に好適に適用することができ
る。
安定した電気的特性を有し信頼性の高い半導体装置を提供することができる。
本実施の形態は、本明細書で開示する半導体装置に適用できる薄膜トランジスタの他の例
を示す。上記実施の形態と同一部分又は同様な機能を有する部分、及び工程は、上記実施
の形態を適用することができ、繰り返しの説明は省略する。また同じ箇所の詳細な説明は
省略する。
す薄膜トランジスタ130は、ボトムゲート構造の一つであり逆スタガ型薄膜トランジス
タともいう。
に、ゲート電極層111、ゲート絶縁層102、酸化物半導体層132、ソース電極層1
15a、及びドレイン電極層115bを含む。また、薄膜トランジスタ130を覆い、酸
化物半導体層132に接して酸素過剰な酸化物絶縁層139が設けられ、酸素過剰な酸化
物絶縁層139上に欠陥を含む絶縁層116が形成されている。さらに欠陥を含む絶縁層
116上に保護絶縁層103が積層されている。
H2Oなど水素原子を含む化合物)に対して束縛エネルギーが大きく、酸素過剰な酸化物
絶縁層139、欠陥を含む絶縁層116において該不純物は安定化するため、酸化物半導
体層121から、酸素過剰な酸化物絶縁層139、欠陥を含む絶縁層116へ該不純物を
拡散させ、該不純物を酸化物半導体層132から排除することができる。さらに、酸素過
剰な酸化物絶縁層139が欠陥を含む絶縁層116に拡散した不純物に対するバリア層と
なり、該不純物が再度酸化物半導体層132に侵入することを防止するため、酸化物半導
体層132中の不純物濃度は低減された状態で維持されることができる。従って、変動要
因となる水素、水分、水酸基又は水素化物(水素化合物ともいう)などの不純物が低減さ
れた酸化物半導体層132を用いた薄膜トランジスタ130は安定した電気的特性を有す
る信頼性の高い薄膜トランジスタとなる。
は0以上3未満)を用いることができる。酸素過剰な酸化物絶縁層139は、膜厚0.1
nm乃至30nm(好ましくは2nm乃至10nm)とすればよい。
たが、必要に応じて、チャネル形成領域を複数有するマルチゲート構造の薄膜トランジス
タも形成することができる。
工程を説明する。
工程によりゲート電極層111を形成する。
、ゲート電極層111側から窒化シリコン層と酸化シリコン層の積層構造を用いることが
できる。
工程により島状の酸化物半導体層121に加工する。本実施の形態では、酸化物半導体膜
をしてIn−Ga−Zn−O系金属酸化物ターゲットを用いてスパッタリング法により成
膜する。
のフォトリソグラフィ工程により導電膜上にレジストマスクを形成し、選択的にエッチン
グを行ってソース電極層115a、ドレイン電極層115bを形成した後、レジストマス
クを除去する(図2(A)参照)。
イン電極層115b上に、酸素過剰の酸化物絶縁層139を形成する(図2(B)参照)
。本実施の形態では、酸化物半導体層121がソース電極層115a、ドレイン電極層1
15bと重ならない領域において、酸化物半導体層121と酸素過剰の酸化物絶縁層13
9とが接するように形成する。
ドレイン電極層115bまで形成された基板100を室温又は100℃未満の温度に加熱
し、水素及び水分が除去された高純度酸素を含むスパッタガスを導入しシリコンターゲッ
トを用いて、酸化シリコン層(SiO2+x、好ましくはxは0以上3未満)を成膜する
。酸素過剰の酸化物絶縁層139は、膜厚0.1nm乃至30nm(好ましくは2nm乃
至10nm)とすればよい。
は水素化物などの不純物が、濃度ppm程度、濃度ppb程度まで除去された高純度ガス
を用いることが好ましい。
Ωcm)を用い、基板とターゲット間の距離(S−T間距離)を89mm、圧力0.4P
a、直流(DC)電源6kW、酸素(酸素流量比率100%)雰囲気下でパルスDCスパ
ッタリング法により酸化シリコン層を成膜する。なお、シリコンターゲットに代えて石英
(好ましくは合成石英)を、酸化シリコン層を成膜するためのターゲットとして用いるこ
ともできる。なお、スパッタガスとして酸素又は、酸素及びアルゴンの混合ガスを用いて
行う。
、酸化アルミニウム層、または酸化窒化アルミニウム層などを用いることもできる。
6を形成する。
層115b、酸素過剰の酸化物絶縁層139まで形成された基板100を室温又は100
℃未満の温度に加熱し、水素及び水分が除去された高純度酸素を含むスパッタガスを導入
しシリコンターゲットを用いて、欠陥を含む絶縁層116を成膜する。酸素過剰の酸化物
絶縁層139及び欠陥を含む絶縁層116は、同じ処理室及びターゲットを用いて形成し
てもよい。
素化物などの不純物が、濃度ppm程度、濃度ppb程度まで除去された高純度ガスを用
いることが好ましい。
を除去しつつ酸素過剰の酸化物絶縁層139、又は欠陥を含む絶縁層116を成膜するこ
とが好ましい。これは酸化物半導体層121、酸素過剰の酸化物絶縁層139、及び欠陥
を含む絶縁層116に水素、水酸基又は水分が含まれないようにするためである。
アルミニウム層、または酸化窒化アルミニウム層などを用いることもできる。また、欠陥
を含む絶縁層116として、窒化シリコン層、窒化酸化シリコン層、窒化アルミニウム層
、窒化酸化アルミニウム層などを用いてもよい。
9を間に有し、接した状態で100℃乃至400℃の加熱処理を行う。この加熱処理によ
って酸化物半導体層121中に含まれる水素若しくは水分を酸素過剰の酸化物絶縁層13
9、欠陥を含む絶縁層116に拡散させることができる。間に設けられた酸素過剰の酸化
物絶縁層139のため、島状の酸化物半導体層121に含まれる水素、水酸基、及び水分
等の不純物は、酸化物半導体層121から酸素過剰の酸化物絶縁層139に、または酸素
過剰の酸化物絶縁層139を通過して欠陥を含む絶縁層116に拡散する。
絶縁層139は、酸素の未結合手を欠陥として多く含み、水素、水分、水酸基又は水素化
物などの不純物に対して束縛エネルギーが大きい。よって、酸素過剰の酸化物絶縁層13
9を設けることで、酸化物半導体層121に含まれる水素、水分、水酸基又は水素化物な
どの不純物が欠陥を含む絶縁層116に拡散し移動し易くなる。
を含む絶縁層116へ拡散した上記不純物が再度酸化物半導体層へ移動しようとする際は
、上記不純物を束縛して安定化させ、酸化物半導体層への侵入を防止する保護層(バリア
層)として機能する。
体層より排除して、上記不純物が低減された酸化物半導体層121を得ることができる。
さらに、バリア層となる酸素過剰の酸化物絶縁層139が欠陥を含む絶縁層116に拡散
した不純物が再度酸化物半導体層121に侵入することを防止することによって、酸化物
半導体層121中の不純物濃度を低減させた状態で維持することができる。
しては、窒化シリコン層、窒化酸化シリコン層、窒化アルミニウム層、窒化酸化アルミニ
ウム層などを用いることができる。本実施の形態では、保護絶縁層103として、欠陥を
含む絶縁層116まで形成された基板100を100℃〜400℃の温度に加熱し、水素
及び水分が除去された高純度窒素を含むスパッタガスを導入しシリコンターゲットを用い
て窒化シリコン層を成膜する。
維持することによって、酸化物半導体層132表層部のバックチャネル側での寄生チャネ
ルの発生を抑えることができる。
トランジスタ130を形成することができる(図2(D)参照)。
、不純物が酸化物半導体層132へ再度移動したとしても、バリア層となる酸素過剰の酸
化物絶縁層139が上記不純物の酸化物半導体層132への侵入を防止する。よって、酸
化物半導体層132中の不純物濃度を低減させた状態で維持することができる。
好ましくは5×1018/cm3以下、より好ましくは5×1017/cm3以下として
、酸化物半導体に含まれる水素若しくはOH基を除去し、キャリア濃度を5×1014/
cm3以下、好ましくは5×1012/cm3以下とした酸化物半導体層132でチャネ
ル形成領域が形成される薄膜トランジスタ130とすることができる。
しくは3eV以上として、ドナーを形成する水素等の不純物を極力低減させ、キャリア濃
度を1×1014/cm3以下、好ましくは1×1012/cm3以下となるようにする
。
に用いることで、チャネル幅が10mmの場合でさえも、ドレイン電圧が1V及び10V
の場合において、ゲート電圧が−5Vから−20Vの範囲において、ドレイン電流は1×
10−13A以下となるように作用する。
安定な電気特性を有し信頼性の高い半導体装置を提供することができる。
本実施の形態は、本明細書で開示する半導体装置に適用できる薄膜トランジスタの他の例
を示す。
。
す薄膜トランジスタ160は、チャネル保護型(チャネルストップ型ともいう)と呼ばれ
るボトムゲート構造の一つであり逆スタガ型薄膜トランジスタともいう。
説明するが、必要に応じて、チャネル形成領域を複数有するマルチゲート構造の薄膜トラ
ンジスタも形成することができる。
工程を説明する。
工程によりゲート電極層151を形成する。なお、レジストマスクをインクジェット法で
形成してもよい。レジストマスクをインクジェット法で形成するとフォトマスクを使用し
ないため、製造コストを低減させることができる。
テン、アルミニウム、銅、ネオジム、スカンジウム等の金属材料又はこれらを主成分とす
る合金材料を用いて、単層で又は積層して形成することができる。
酸化窒化シリコン層を形成する。
工程により島状の酸化物半導体層171に加工する。本実施の形態では、酸化物半導体膜
をIn−Ga−Zn−O系金属酸化物ターゲットを用いてスパッタリング法により成膜す
る。
そして、処理室内の残留水分を除去しつつ、水素及び水分が除去されたスパッタガスを導
入し、金属酸化物をターゲットとして基板150上に酸化物半導体膜を成膜する。処理室
内の残留水分を除去するためには、吸着型の真空ポンプを用いることが好ましい。例えば
、クライオポンプ、イオンポンプ、チタンサブリメーションポンプを用いることが好まし
い。また、排気手段としては、ターボポンプにコールドトラップを加えたものであっても
よい。クライオポンプを用いて排気した成膜室は、例えば、水素原子や、H2Oなど水素
原子を含む化合物や、炭素原子を含む化合物等が排気されるため、当該成膜室で成膜した
酸化物半導体膜に含まれる不純物の濃度を低減できる。
、直流(DC)電源0.5kW、酸素(酸素流量比率100%)雰囲気下の条件が適用さ
れる。なお、パルス直流(DC)電源を用いると、成膜時に発生する粉状物質(パーティ
クル、ゴミともいう)が軽減でき、膜厚分布も均一となるために好ましい。酸化物半導体
膜は好ましくは5nm以上30nm以下とする。なお、適用する酸化物半導体材料により
適切な厚みは異なり、材料に応じて適宜厚みを選択すればよい。
を形成する。欠陥を含む絶縁層173の形成工程において、酸化物半導体層171と欠陥
を含む絶縁層173との間に酸素過剰の混合領域179を形成する(図3(B)参照)。
る材料の混合領域179であり、酸化物半導体層171と欠陥を含む絶縁層173の界面
を明確にしないことで、より酸化物半導体層171から欠陥を含む絶縁層173への水素
の拡散が容易になる。例えば、欠陥を含む絶縁層173として酸化シリコン層を用いる場
合、混合領域179には、酸素、シリコン、及び酸化物半導体層171に含まれる金属元
素が少なくとも一種類以上が含まれる。
てIn−Ga−Zn−O系膜を用いる場合、混合領域179には、In、Ga、及びZn
のうち少なくとも一種以上の金属元素と、シリコン、及び酸素が含まれる。
ればよい。混合領域179の膜厚は、欠陥を含む絶縁層173を形成する際のスパッタリ
ング法の成膜条件によって制御することができる。スパッタリング法の電源のパワーをよ
り強く、基板とターゲット間の距離をより近くすれば、混合領域179を厚く形成するこ
とができる。また、より強いパワーでスパッタリング法を行うことによって、酸化物半導
体層171表面に付着した吸着水等を除去することもできる。
よって、上記酸化物半導体層171に含まれる水素原子や、H2Oなど水素原子を含む化
合物や、炭素原子を含む化合物等の欠陥を含む絶縁層173へより拡散し易くなる。
く含むスパッタガスを用い、混合領域179の形成後はスパッタガス中の酸素量を変化さ
せる調整を行って欠陥を含む絶縁層173を形成してもよい。
化アルミニウム層、または酸化窒化アルミニウム層などを用いることもできる。また、欠
陥を含む絶縁層173として、窒化シリコン層、窒化酸化シリコン層、窒化アルミニウム
層、窒化酸化アルミニウム層などを用いてもよい。
00℃未満の温度に加熱し、水素及び水分が除去された高純度酸素を含むスパッタガスを
導入し、シリコンターゲットを用いて、酸素過剰の混合領域179、及び酸化シリコン層
を成膜する。
水素化物などの不純物が、濃度ppm程度、濃度ppb程度まで除去された高純度ガスを
用いることが好ましい。
Ωcm)を用い、基板とターゲット間の距離(T−S間距離)を89mm、圧力0.4P
a、直流(DC)電源6kW、酸素(酸素流量比率100%)雰囲気下でパルスDCスパ
ッタリング法により酸化シリコン膜を成膜する。膜厚は300nmとする。なお、シリコ
ンターゲットに代えて石英(好ましくは合成石英)を酸化シリコン膜の成膜のためのター
ゲットとして用いることができる。なお、スパッタガスとして酸素又は、酸素及びアルゴ
ンの混合ガスを用いて行う。
を成膜することが好ましい。これは酸化物半導体層171、混合領域179及び欠陥を含
む絶縁層173に水素、水酸基又は水分が含まれないようにするためである。
、または酸化窒化アルミニウムなどを用いて形成してもよい。
して接した状態で100℃乃至400℃の加熱処理を行う。この加熱処理によって酸化物
半導体層171中に含まれる水素若しくは水分を酸素過剰の混合領域179、欠陥を含む
絶縁層173に拡散させることができる。欠陥を含む絶縁層173と酸化物半導体層17
1との間に、酸素過剰の混合領域179が設けられているため、島状の酸化物半導体層1
71に含まれる水素、水酸基、及び水分等の不純物は、酸化物半導体層171から酸素過
剰の混合領域179へ、または酸素過剰の混合領域179を通過して欠陥を含む絶縁層1
73へと拡散する。
酸素過剰であるため、酸素の未結合手を欠陥として多く含み、水素、水分、水酸基又は水
素化物などの不純物に対して束縛エネルギーが大きい。よって、酸素過剰の混合領域17
9を設けることで、酸化物半導体層171に含まれる水素、水分、水酸基又は水素化物な
どの不純物が欠陥を含む絶縁層173に拡散し移動し易くなる。
拡散した後、再度酸化物半導体層171へ移動しようとする際、酸素過剰の混合領域17
9は、上記不純物を束縛して安定化させ、酸化物半導体層171への侵入を防止する保護
層(バリア層)として機能する。
体層171より排除することで、上記不純物が低減された酸化物半導体層162を得るこ
とができる。さらに、バリア層となる酸素過剰の混合領域179が欠陥を含む絶縁層17
3に拡散した不純物が再度酸化物半導体層162に侵入することを防止することによって
、酸化物半導体層162中の不純物濃度を低減させた状態で維持することができる。
とができる。
設ける構成としてもよい。酸素過剰の酸化物絶縁層も酸素過剰の混合領域と同様の効果を
奏する。
し、選択的にエッチングを行って欠陥を含む絶縁層166を形成した後、レジストマスク
を除去する(図3(C)参照)。
、導電膜を形成した後、第4のフォトリソグラフィ工程によりレジストマスクを形成し、
選択的にエッチングを行ってソース電極層165a、ドレイン電極層166bを形成した
後、レジストマスクを除去する。
a、Ti、Mo、Wからから選ばれた元素、または上述した元素を成分とする合金か、上
述した元素を組み合わせた合金等が挙げられる。また、金属導電膜は、単層構造でも、2
層以上の積層構造としてもよい。
トランジスタ160を形成することができる(図3(D)参照)。
で、該酸化物半導体膜中の水素及び水素化物の濃度を低減させることができる。また、酸
化物半導体層上に酸素過剰の混合領域を介して欠陥を含む絶縁層を設けることで酸化物半
導体層中の水素、水分等の不純物を、欠陥を含む絶縁層へ拡散させ酸化物半導体層の水素
及び水素化合物の濃度を低減させることができる。それにより酸化物半導体層の安定化を
図ることができる。
、不純物が酸化物半導体層162へ再度移動したとしても、バリア層となる酸素過剰の混
合領域179が上記不純物の酸化物半導体層162への侵入を防止する。よって、酸化物
半導体層162中の不純物濃度を低減させた状態で維持することができる。
陥を含む絶縁層166、ソース電極層165a、ドレイン電極層165b上に形成する。
保護絶縁層153としては、窒化シリコン膜、窒化酸化シリコン膜、または窒化アルミニ
ウム膜などを用いる。本実施の形態では、保護絶縁層153を、窒化シリコン膜を用いて
形成する(図3(E)参照)。
らに酸化物絶縁層を形成し、該酸化物絶縁層上に保護絶縁層153を積層してもよい。ま
た、保護絶縁層153上に平坦化絶縁層を形成してもよい。
安定な電気特性を有し信頼性の高い半導体装置を提供することができる。
本実施の形態は、本明細書で開示する半導体装置に適用できる薄膜トランジスタの他の例
を示す。
。
るが、必要に応じて、チャネル形成領域を複数有するマルチゲート構造の薄膜トランジス
タも形成することができる。
工程を説明する。
工程によりゲート電極層181を形成する。本実施の形態では、ゲート電極層181とし
て、膜厚150nmのタングステン膜を、スパッタリング法を用いて形成する。
ート絶縁層142としてプラズマCVD法により膜厚100nmの酸化窒化シリコン層を
形成する。
導電膜上にレジストマスクを形成し、選択的にエッチングを行ってソース電極層195a
、ドレイン電極層195bを形成した後、レジストマスクを除去する。
層141に加工する(図4(A)参照)。本実施の形態では、酸化物半導体膜としてIn
−Ga−Zn−O系金属酸化物ターゲットを用いてスパッタリング法により成膜する。
の温度に加熱する。そして、処理室内の残留水分を除去しつつ水素及び水分が除去された
スパッタガスを導入し、金属酸化物をターゲットとして基板140上に酸化物半導体膜を
成膜する。処理室内の残留水分を除去するためには、吸着型の真空ポンプを用いることが
好ましい。例えば、クライオポンプ、イオンポンプ、チタンサブリメーションポンプを用
いることが好ましい。また、排気手段としては、ターボポンプにコールドトラップを加え
たものであってもよい。クライオポンプを用いて排気した成膜室は、例えば、水素原子や
、H2Oなど水素原子を含む化合物や、炭素原子を含む化合物等が排気されるため、当該
成膜室で成膜した酸化物半導体膜に含まれる不純物の濃度を低減できる。
、直流(DC)電源0.5kW、酸素(酸素流量比率100%)雰囲気下の条件が適用さ
れる。なお、パルス直流(DC)電源を用いると、成膜時に発生する粉状物質(パーティ
クル、ゴミともいう)が軽減でき、膜厚分布も均一となるために好ましい。酸化物半導体
膜は好ましくは5nm以上30nm以下とする。なお、適用する酸化物半導体材料により
適切な厚みは異なり、材料に応じて適宜厚みを選択すればよい。
イン電極層195b上に、欠陥を含む絶縁層196を形成する。欠陥を含む絶縁層196
の形成工程において、酸化物半導体層141と欠陥を含む絶縁層196との間に酸素過剰
の混合領域199を形成する。
る材料の混合領域199であり、酸化物半導体層192と欠陥を含む絶縁層196の界面
を明確にしないことで、より酸化物半導体層192から欠陥を含む絶縁層196への水素
の拡散が容易になる。例えば、欠陥を含む絶縁層196として酸化シリコン層を用いる場
合、混合領域199には、酸素、シリコン、及び酸化物半導体層192に含まれる金属元
素が少なくとも一種類以上含まれる。
てIn−Ga−Zn−O系酸化物を用いる場合、混合領域199には、In、Ga、及び
Znのうち少なくとも一種以上の金属元素と、酸素、及びシリコンが含まれる。
ればよい。混合領域199の膜厚は、欠陥を含む絶縁層196を形成する際のスパッタリ
ング法の成膜条件によって制御することができる。スパッタリング法の電源のパワーをよ
り強く、基板とターゲット間の距離をより近くすれば、混合領域199を厚く形成するこ
とができる。また、より強いパワーでスパッタリング法を行うことによって、酸化物半導
体層141表面に付着した吸着水等を除去することもできる。
よって、上記酸化物半導体層141に含まれる水素原子や、H2Oなど水素原子を含む化
合物や、炭素原子を含む化合物等が欠陥を含む絶縁層196へのより拡散し易くなる。
く含むスパッタガスを用い、混合領域199の形成後はスパッタガス中の酸素量を変化さ
せる調整を行って欠陥を含む絶縁層196を形成してもよい。
化アルミニウム層、または酸化窒化アルミニウム層などを用いることもできる。また、欠
陥を含む絶縁層196として、窒化シリコン層、窒化酸化シリコン層、窒化アルミニウム
層、窒化酸化アルミニウム層などを用いてもよい。
層195bまで形成された基板140を室温又は100℃未満の温度に加熱し、水素及び
水分が除去された高純度酸素を含むスパッタガスを導入し、シリコンターゲットを用いて
、酸素過剰の混合領域199、及び酸化シリコン層を成膜する。
素化物などの不純物が、濃度ppm程度、濃度ppb程度まで除去された高純度ガスを用
いることが好ましい。
Ωcm)を用い、基板とターゲット間の距離(T−S間距離)を89mm、圧力0.4P
a、直流(DC)電源6kW、酸素(酸素流量比率100%)雰囲気下でパルスDCスパ
ッタリング法により酸化シリコン膜を成膜する。膜厚は300nmとする。なお、シリコ
ンターゲットに代えて石英(好ましくは合成石英)を酸化シリコン膜の成膜のためのター
ゲットとして用いることができる。なお、スパッタガスとして酸素又は、酸素及びアルゴ
ンの混合ガスを用いて行う。
を成膜することが好ましい。これは、酸化物半導体層141、混合領域199及び欠陥を
含む絶縁層196に水素、水酸基又は水分が含まれないようにするためである。
、または酸化窒化アルミニウムなどを用いて形成してもよい。
しては、窒化シリコン膜、窒化酸化シリコン膜、または窒化アルミニウム膜などを用いる
。保護絶縁層183として、欠陥を含む絶縁層196まで形成された基板140を100
℃〜400℃の温度に加熱し、水素及び水分が除去された高純度窒素を含むスパッタガス
を導入しシリコンターゲットを用いて窒化シリコン膜を成膜する。
処理を行う。
混合領域199、欠陥を含む絶縁層196に拡散させることができる。間に設けられた酸
素過剰の混合領域199のため、島状の酸化物半導体層141に含まれる水素、水酸基又
水分等の不純物は、酸化物半導体層141から酸素過剰の混合領域199に、または酸素
過剰の混合領域199を通過して欠陥を含む絶縁層196に拡散する。
酸素過剰であるため、酸素の未結合手を欠陥として多く含み、水素、水分、水酸基又は水
素化物などの不純物に対して束縛エネルギーが大きい。よって、酸素過剰の混合領域19
9を設けることで、酸化物半導体層141に含まれる水素、水分、水酸基又は水素化物な
どの不純物が欠陥を含む絶縁層196に拡散し移動し易くなる。
む絶縁層196へ拡散した上記不純物が再度酸化物半導体層へ移動しようとする際は、上
記不純物を束縛して安定化させ、酸化物半導体層への侵入を防止する保護層(バリア層)
として機能する。
体層より排除して、上記不純物が低減された酸化物半導体層192を得ることができる。
さらに、バリア層となる酸素過剰の混合領域199が欠陥を含む絶縁層196に拡散した
不純物が再度酸化物半導体層192に侵入することを防止することによって、酸化物半導
体層192中の不純物濃度を低減させた状態で維持することができる。
トランジスタ190を形成することができる(図4(C)参照)。
設ける構成としてもよい。酸素過剰の酸化物絶縁層も酸素過剰の混合領域と同様の効果を
奏する。
で、該酸化物半導体膜中の水素及び水素化物の濃度を低減することができる。また、酸化
物半導体層上に酸素過剰の混合領域を介して欠陥を含む絶縁層を設けることで酸化物半導
体層中の水素、水分等の不純物を、欠陥を含む絶縁層へ拡散させ酸化物半導体層の水素及
び水素化合物の濃度を低減することができる。それにより酸化物半導体層の安定化を図る
ことができる。
、不純物が酸化物半導体層192へ再度移動したとしても、バリア層となる酸素過剰の混
合領域199が上記不純物の酸化物半導体層192への侵入を防止する。よって、酸化物
半導体層192中の不純物濃度を低減させた状態で維持することができる。
安定な電気特性を有し信頼性の高い半導体装置を提供することができる。
本実施の形態は、本明細書で開示する半導体装置に適用できる薄膜トランジスタの他の例
を示す。上記実施の形態と同一部分又は同様な機能を有する部分、及び工程は、上記実施
の形態と同様に行うことができ、繰り返しの説明は省略する。また同じ箇所の詳細な説明
は省略する。
す薄膜トランジスタ310は、ボトムゲート構造の一つであり逆スタガ型薄膜トランジス
タともいう。
るが、必要に応じて、チャネル形成領域を複数有するマルチゲート構造の薄膜トランジス
タも形成することができる。
工程を説明する。
工程によりゲート電極層311を形成する。なお、レジストマスクをインクジェット法で
形成してもよい。レジストマスクをインクジェット法で形成するとフォトマスクを使用し
ないため、製造コストを低減できる。
とも、後の加熱処理に耐えうる程度の耐熱性を有していることが必要となる。バリウムホ
ウケイ酸ガラスやアルミノホウケイ酸ガラスなどからなるガラス基板を用いることができ
る。
のものを用いると良い。また、ガラス基板には、例えば、アルミノシリケートガラス、ア
ルミノホウケイ酸ガラス、バリウムホウケイ酸ガラスなどのガラス材料が用いられている
。酸化ホウ素と比較して酸化バリウム(BaO)を多く含ませることで、より実用的な耐
熱ガラスが得られる。このため、B2O3よりBaOを多く含むガラス基板を用いること
が好ましい。
縁体でなる基板を用いても良い。他にも、結晶化ガラスなどを用いることができる。
、基板300からの不純物元素の拡散を防止する機能があり、窒化シリコン層、酸化シリ
コン層、窒化酸化シリコン層、又は酸化窒化シリコン層から選ばれた一又は複数の膜によ
る積層構造により形成することができる。
テン、アルミニウム、銅、ネオジム、スカンジウム等の金属材料又はこれらを主成分とす
る合金材料を用いて、単層で又は積層して形成することができる。
層が積層された2層の積層構造、銅層上にモリブデン層が積層された2層の積層構造、銅
層上に窒化チタン層若しくは窒化タンタル層が積層された2層の積層構造、窒化チタン層
上にモリブデン層が積層された2層の積層構造、又は窒化タングステン層上にタングステ
ン層が積層された2層の積層構造とすることが好ましい。3層の積層構造としては、タン
グステン層または窒化タングステン層と、アルミニウムとシリコンの合金またはアルミニ
ウムとチタンの合金層と、窒化チタン層またはチタン層とを積層した積層とすることが好
ましい。
ン層、窒化シリコン層、酸化窒化シリコン層、窒化酸化シリコン層、酸化アルミニウム層
、又は酸化ハフニウム層を単層で又は積層して形成することができる。例えば、成膜ガス
として、SiH4、酸素及び窒素を用いてプラズマCVD法により酸化窒化シリコン層を
形成すればよい。ゲート絶縁層302の膜厚は、100nm以上500nm以下とし、積
層の場合は、例えば、膜厚50nm以上200nm以下の第1のゲート絶縁層と、第1の
ゲート絶縁層上に膜厚5nm以上300nm以下の第2のゲート絶縁層の積層とする。
酸化窒化シリコン層を形成する。
0を形成する。
プラズマを発生させる逆スパッタを行い、ゲート絶縁層302の表面に付着しているゴミ
を除去することが好ましい。なお、アルゴン雰囲気に代えて窒素、ヘリウム、酸素などを
用いてもよい。
In−Al−Zn−O系、Sn−Ga−Zn−O系、Al−Ga−Zn−O系、Sn−A
l−Zn−O系、In−Zn−O系、Sn−Zn−O系、Al−Zn−O系、In−O系
、Sn−O系、Zn−O系の酸化物半導体膜を用いる。本実施の形態では、酸化物半導体
膜330をIn−Ga−Zn−O系金属酸化物ターゲットを用いてスパッタ法により成膜
する。この段階での断面図が図5(A)に相当する。また、酸化物半導体膜330は、希
ガス(代表的にはアルゴン)雰囲気下、酸素雰囲気下、又は希ガス(代表的にはアルゴン
)及び酸素雰囲気下においてスパッタ法により形成することができる。また、スパッタリ
ング法を用いる場合、SiO2を2重量%以上10重量%以下含むターゲットを用いて成
膜を行いてもよい。
を主成分とする金属酸化物のターゲットを用いることができる。また、金属酸化物のター
ゲットの他の例としては、In、Ga、及びZnを含む金属酸化物ターゲット(組成比と
して、In2O3:Ga2O3:ZnO=1:1:1[mol数比])を用いることがで
きる。また、In、Ga、及びZnを含む金属酸化物ターゲットとして、In2O3:G
a2O3:ZnO=1:1:2[mol数比]、又はIn2O3:Ga2O3:ZnO=
1:1:4[mol数比]の組成比を有するターゲットを用いることもできる。金属酸化
物ターゲットの充填率は90%以上100%以下、好ましくは95%以上99.9%以下
である。充填率の高い金属酸化物ターゲットを用いることにより、成膜した酸化物半導体
膜は緻密な膜となる。
化物などの不純物が、濃度ppm程度、濃度ppb程度まで除去された高純度ガスを用い
ることが好ましい。
ましくは200℃以上400℃以下とする。基板を加熱しながら成膜することにより、成
膜した酸化物半導体膜に含まれる不純物濃度を低減することができる。また、スパッタリ
ングによる損傷が軽減される。そして、処理室内の残留水分を除去しつつ水素及び水分が
除去されたスパッタガスを導入し、金属酸化物をターゲットとして基板300上に酸化物
半導体膜330を成膜する。処理室内の残留水分を除去するためには、吸着型の真空ポン
プを用いることが好ましい。例えば、クライオポンプ、イオンポンプ、チタンサブリメー
ションポンプを用いることが好ましい。また、排気手段としては、ターボポンプにコール
ドトラップを加えたものであってもよい。クライオポンプを用いて排気した成膜室は、例
えば、水素原子、水(H2O)など水素原子を含む化合物(より好ましくは炭素原子を含
む化合物も)等が排気されるため、当該成膜室で成膜した酸化物半導体膜に含まれる不純
物の濃度を低減できる。
、直流(DC)電源0.5kW、酸素(酸素流量比率100%)雰囲気下の条件が適用さ
れる。なお、パルス直流(DC)電源を用いると、成膜時に発生する粉状物質(パーティ
クル、ゴミともいう)が軽減でき、膜厚分布も均一となるために好ましい。酸化物半導体
膜は好ましくは5nm以上30nm以下とする。なお、適用する酸化物半導体材料により
適切な厚みは異なり、材料に応じて適宜厚みを選択すればよい。
体層に加工する。また、島状の酸化物半導体層を形成するためのレジストマスクをインク
ジェット法で形成してもよい。レジストマスクをインクジェット法で形成するとフォトマ
スクを使用しないため、製造コストを低減できる。
導体層の脱水化または脱水素化を行うことができる。第1の加熱処理の温度は、400℃
以上750℃以下、好ましくは400℃以上基板の歪み点未満とする。ここでは、加熱処
理装置の一つである電気炉に基板を導入し、酸化物半導体層に対して窒素雰囲気下450
℃において1時間の加熱処理を行った後、大気に触れることなく、酸化物半導体層への水
や水素の再混入を防ぎ、酸化物半導体層331を得る(図5(B)参照)。
輻射によって、被処理物を加熱する装置を備えていてもよい。例えば、GRTA(Gas
Rapid Thermal Anneal)装置、LRTA(Lamp Rapid
Thermal Anneal)装置等のRTA(Rapid Thermal An
neal)装置を用いることができる。LRTA装置は、ハロゲンランプ、メタルハライ
ドランプ、キセノンアークランプ、カーボンアークランプ、高圧ナトリウムランプ、高圧
水銀ランプなどのランプから発する光(電磁波)の輻射により、被処理物を加熱する装置
である。GRTA装置は、高温のガスを用いて加熱処理を行う装置である。気体には、ア
ルゴンなどの希ガス、または窒素のような、加熱処理によって被処理物と反応しない不活
性気体が用いられる。
板を移動させて入れ、数分間加熱した後、基板を移動させて高温に加熱した不活性ガス中
から出すGRTAを行ってもよい。GRTAを用いると短時間での高温加熱処理が可能と
なる。
に、水、水素などが含まれないことが好ましい。または、加熱処理装置に導入する窒素、
またはヘリウム、ネオン、アルゴン等の希ガスの純度を、6N(99.9999%)以上
、好ましくは7N(99.99999%)以上、(即ち不純物濃度を1ppm以下、好ま
しくは0.1ppm以下)とすることが好ましい。
結晶化し、微結晶膜または多結晶膜となる場合もある。例えば、結晶化率が90%以上、
または80%以上の微結晶の酸化物半導体膜となる場合もある。また、第1の加熱処理の
条件、または酸化物半導体層の材料によっては、結晶成分を含まない非晶質の酸化物半導
体膜となる場合もある。また、非晶質の酸化物半導体の中に微結晶部(粒径1nm以上2
0nm以下(代表的には2nm以上4nm以下))が混在する酸化物半導体膜となる場合
もある。
半導体膜330に行うこともできる。その場合には、第1の加熱処理後に、加熱装置から
基板を取り出し、フォトリソグラフィ工程を行う。
膜後、酸化物半導体層上にソース電極及びドレイン電極を積層させた後、ソース電極及び
ドレイン電極上に保護絶縁膜を形成した後、のいずれで行っても良い。
膜330に脱水化または脱水素化処理を行う前でも行った後でもよい。
エッチングを用いてもよい。
液、エッチング時間、温度等)を適宜調節する。
膜をスパッタ法や真空蒸着法で形成すればよい。導電膜の材料としては、アルミニウム(
Al)、クロム(Cr)、銅(Cu)、タンタル(Ta)、チタン(Ti)、モリブデン
(Mo)、タングステン(W)、または上述した元素を成分とする合金か、上述した元素
を組み合わせた合金等が挙げられる。また、マンガン(Mn)、マグネシウム(Mg)、
ジルコニウム(Zr)、ベリリウム(Be)、トリウム(Th)のいずれか一または複数
から選択された材料を用いてもよい。また、導電膜は、単層構造でも、2層以上の積層構
造としてもよい。例えば、シリコンを含むアルミニウム膜の単層構造、アルミニウム膜上
にチタン膜を積層する2層構造、Ti膜と、そのTi膜上に重ねてアルミニウム膜を積層
し、さらにその上にTi膜を成膜する3層構造などが挙げられる。また、アルミニウム(
Al)に、チタン(Ti)、タンタル(Ta)、タングステン(W)、モリブデン(Mo
)、クロム(Cr)、ネオジム(Nd)、スカンジウム(Sc)から選ばれた元素を単数
、又は複数組み合わせた膜、合金膜、もしくは窒化膜を用いてもよい。
とが好ましい。
チングを行ってソース電極層315a、ドレイン電極層315bを形成した後、レジスト
マスクを除去する(図5(C)参照)。
ーザ光やArFレーザ光を用いる。酸化物半導体層331上で隣り合うソース電極層の下
端部とドレイン電極層の下端部との間隔幅によって後に形成される薄膜トランジスタのチ
ャネル長Lが決定される。なお、チャネル長L=25nm未満の露光を行う場合には、数
nm〜数10nmと極めて波長が短い超紫外線(Extreme Ultraviole
t)を用いて第3のフォトリソグラフィ工程でのレジストマスク形成時の露光を行う。超
紫外線による露光は、解像度が高く焦点深度も大きい。従って、後に形成される薄膜トラ
ンジスタのチャネル長Lを10nm以上1000nm以下とすることも可能であり、回路
の動作速度を高速化でき、さらにオフ電流値が極めて小さいため、低消費電力化も図るこ
とができる。
の材料及びエッチング条件を適宜調節する。
−Zn−O系酸化物半導体を用いて、エッチャントとしてアンモニア過水(アンモニア、
水、過酸化水素水の混合液)を用いる。
グされ、溝部(凹部)を有する酸化物半導体層となることもある。また、ソース電極層3
15a、ドレイン電極層315bを形成するためのレジストマスクをインクジェット法で
形成してもよい。レジストマスクをインクジェット法で形成するとフォトマスクを使用し
ないため、製造コストを低減できる。
、酸化物導電層を形成してもよい。酸化物導電層とソース電極層及びドレイン電極層を形
成するための金属層は、連続成膜が可能である。酸化物導電層はソース領域及びドレイン
領域として機能しうる。
層315a及びドレイン電極層315bとの間に設けることで、ソース領域及びドレイン
領域の低抵抗化を図ることができ、トランジスタの高速動作をすることができる。
した光が複数の強度となる露光マスクである多階調マスクによって形成されたレジストマ
スクを用いてエッチング工程を行ってもよい。多階調マスクを用いて形成したレジストマ
スクは複数の膜厚を有する形状となり、エッチングを行うことでさらに形状を変形するこ
とができるため、異なるパターンに加工する複数のエッチング工程に用いることができる
。よって、一枚の多階調マスクによって、少なくとも二種類以上の異なるパターンに対応
するレジストマスクを形成することができる。よって露光マスク数を削減することができ
、対応するフォトリソグラフィ工程も削減できるため、工程の簡略化が可能となる。
マ処理によって露出している酸化物半導体層の表面に付着した吸着水などを除去する。ま
た、酸素とアルゴンの混合ガスを用いてプラズマ処理を行ってもよい。
イン電極層315b上に、酸素過剰の酸化物絶縁層319を形成する。本実施の形態では
、酸化物半導体層331がソース電極層315a、ドレイン電極層315bと重ならない
領域において、酸化物半導体層331と酸素過剰の酸化物絶縁層319とが接するように
形成する。
ドレイン電極層315bまで形成された基板300を室温又は100℃未満の温度に加熱
し、水素及び水分が除去された高純度酸素を含むスパッタガスを導入しシリコンターゲッ
トを用いて、酸化シリコン層(SiO2+x、好ましくはxは0以上3未満)を成膜する
。酸素過剰の酸化物絶縁層319は、膜厚0.1nm乃至30nm(好ましくは2nm乃
至10nm)とすればよい。
又は水素化物などの不純物が、濃度ppm程度、濃度ppb程度まで除去された高純度ガ
スを用いることが好ましい。
Ωcm)を用い、基板とターゲットの間との距離(T−S間距離)を89mm、圧力0.
4Pa、直流(DC)電源6kW、酸素(酸素流量比率100%)雰囲気下でパルスDC
スパッタリング法により酸化シリコン層を成膜する。なお、シリコンターゲットに代えて
石英(好ましくは合成石英)を、酸化シリコン層を成膜するためのターゲットとして用い
ることもできる。なお、スパッタガスとして酸素又は、酸素及びアルゴンの混合ガスを用
いて行う。
、酸化アルミニウム層、または酸化窒化アルミニウム層などを用いることもできる。
層316を形成する。酸素過剰の酸化物絶縁層319及び欠陥を含む絶縁層316は、同
じ処理室及びターゲットを用いて形成してもよい。
パッタ法を用いて成膜する。成膜時の基板温度は、室温以上300℃以下とすればよく、
本実施の形態では100℃とする。酸化シリコン膜のスパッタ法による成膜は、希ガス(
代表的にはアルゴン)雰囲気下、酸素雰囲気下、または希ガス(代表的にはアルゴン)及
び酸素雰囲気下において行うことができる。また、ターゲットとして酸化シリコンターゲ
ットまたはシリコンターゲットを用いることができる。例えば、シリコンターゲットを用
いて、酸素、及び窒素雰囲気下でスパッタ法により酸化シリコン層を形成することができ
る。
オンや、OH−などの不純物を含まず、これらが外部から侵入することをブロックする無
機絶縁膜が好ましい。代表的には酸化シリコン層に代えて、酸化窒化シリコン層、酸化ア
ルミニウム層、または酸化窒化アルミニウム層などを用いることもできる。また、欠陥を
含む絶縁層316として、窒化シリコン層、窒化酸化シリコン層、窒化アルミニウム層、
窒化酸化アルミニウム層などを用いてもよい。
ことが好ましい。酸化物半導体層331及び欠陥を含む絶縁層316に水素、水酸基又は
水分が含まれないようにするためである。
例えば、クライオポンプ、イオンポンプ、チタンサブリメーションポンプを用いることが
好ましい。また、排気手段としては、ターボポンプにコールドトラップを加えたものであ
ってもよい。クライオポンプを用いて排気した成膜室は、例えば、水素原子や、水(H2
O)など水素原子を含む化合物等が排気されるため、当該成膜室で成膜した欠陥を含む絶
縁層316に含まれる不純物の濃度を低減できる。
素化物などの不純物が、濃度ppm程度、濃度ppb程度まで除去された高純度ガスを用
いることが好ましい。
00℃以上400℃以下、例えば250℃以上350℃以下)を行う。例えば、窒素雰囲
気下で250℃、1時間の第2の加熱処理を行う。第2の加熱処理を行うと、酸化物半導
体層の一部(チャネル形成領域)が酸化物絶縁層319と接した状態で加熱される。
酸化物絶縁層319、欠陥を含む絶縁層316に拡散させることができる。間に設けられ
た酸素過剰の酸化物絶縁層319のため、島状の酸化物半導体層331に含まれる水素、
水酸基又水分等の不純物は、酸化物半導体層331から酸素過剰の酸化物絶縁層319、
または酸素過剰の酸化物絶縁層319を通過して欠陥を含む絶縁層316に拡散する。
9は酸素過剰であるため、酸素の未結合手を欠陥として多く含み、水素、水分、水酸基又
は水素化物などの不純物に対して束縛エネルギーが大きい。よって、酸素過剰の酸化物絶
縁層319を設けることで、酸化物半導体層331に含まれる水素、水分、水酸基又は水
素化物などの不純物が欠陥を含む絶縁層316に拡散し移動し易くなる。
を含む絶縁層316へ拡散した上記不純物が再度酸化物半導体層へ移動しようとする際は
、上記不純物を束縛して安定化させ、酸化物半導体層への侵入を防止する保護層(バリア
層)として機能する。
体層より排除して、上記不純物が低減された酸化物半導体層312を得ることができる。
さらに、バリア層となる酸素過剰の酸化物絶縁層319が欠陥を含む絶縁層316に拡散
した不純物が再度酸化物半導体層に侵入することを防止することによって、酸化物半導体
層312中の不純物濃度を低減させた状態で維持することができる。
処理を第2の加熱処理と兼ねず、別に行ってもよい。
水素化のための加熱処理を行うと同時に酸素欠乏状態となり低抵抗化、即ちN型化した後
、酸化物半導体層に接する酸化物絶縁膜の形成を行うことにより酸化物半導体層の一部が
選択的に酸素過剰な状態となる。その結果、ゲート電極層311と重なるチャネル形成領
域313はI型となる。このとき、少なくともチャネル形成領域313に比べてキャリア
濃度が高く、ソース電極層315aに重なる高抵抗ソース領域314aと、少なくともチ
ャネル形成領域313に比べてキャリア濃度が高く、ドレイン電極層315bに重なる高
抵抗ドレイン領域314bとが自己整合的に形成される。以上の工程で薄膜トランジスタ
310が形成される(図5(D)参照)。
のように、酸素過剰の酸化物絶縁層の代わりに酸素過剰の混合領域を設ける構成としても
よい。酸素過剰の混合領域も酸素過剰の酸化物絶縁層と同様の効果を奏する。
てもよい。本実施の形態では150℃で10時間加熱処理を行う。この加熱処理は一定の
加熱温度を保持して加熱してもよいし、室温から、100℃以上200℃の加熱温度への
昇温と、加熱温度から室温までの降温を複数回くりかえして行ってもよい。また、この加
熱処理を、欠陥を含む絶縁層の形成前に、減圧下で行ってもよい。減圧下で加熱処理を行
うと、加熱時間を短縮することができる。この加熱処理によって、酸化物半導体層から欠
陥を含む絶縁層中に水素がとりこまれ、ノーマリーオフとなる薄膜トランジスタを得るこ
とができる。よって半導体装置の信頼性を向上できる。
において高抵抗ドレイン領域314b(又は高抵抗ソース領域314a)を形成すること
により、薄膜トランジスタの信頼性の向上を図ることができる。具体的には、高抵抗ドレ
イン領域314bを形成することで、ドレイン電極層315bから高抵抗ドレイン領域3
14b、チャネル形成領域313にかけて、導電性を段階的に変化させうるような構造と
することができる。そのため、ドレイン電極層315bに高電源電位VDDを供給する配
線を接続して動作させる場合、ゲート電極層311とドレイン電極層315bとの間に高
電界が印加されても高抵抗ドレイン領域がバッファとなり局所的な高電界が印加されず、
トランジスタの耐圧を向上させた構成とすることができる。
体層の膜厚が15nm以下と薄い場合は膜厚方向全体にわたって形成されるが、酸化物半
導体層の膜厚が30nm以上50nm以下とより厚い場合は、酸化物半導体層の一部、ソ
ース電極層又はドレイン電極層と接する領域及びその近傍が低抵抗化した高抵抗ソース領
域又は高抵抗ドレイン領域が形成され、酸化物半導体層においてゲート絶縁膜に近い領域
はI型とすることもできる。
法を用いて窒化シリコン膜を形成する。RFスパッタ法は、量産性がよいため、保護絶縁
層の成膜方法として好ましい。保護絶縁層は、水分や、水素イオンや、OH−などの不純
物を含まず、これらが外部から侵入することをブロックする無機絶縁膜を用い、窒化シリ
コン膜、窒化アルミニウム膜、窒化酸化シリコン膜、窒化酸化アルミニウム膜などを用い
る。本実施の形態では、保護絶縁層として保護絶縁層303を、窒化シリコン膜を用いて
形成する(図5(E)参照)。
板300を100℃〜400℃の温度に加熱し、水素及び水分が除去された高純度窒素を
含むスパッタガスを導入しシリコンターゲットを用いて窒化シリコン膜を成膜する。この
場合においても、欠陥を含む絶縁層316と同様に、処理室内の残留水分を除去しつつ保
護絶縁層303を成膜することが好ましい。
で、該酸化物半導体膜中の水素及び水素化物の濃度を低減することができる。また、酸化
物半導体層上に酸素過剰の混合領域を介して欠陥を含む絶縁層を設けることで酸化物半導
体層中の水素、水分等の不純物を、欠陥を含む絶縁層へ拡散させ酸化物半導体層の水素及
び水素化合物の濃度を低減することができる。それにより酸化物半導体層の安定化を図る
ことができる。
、不純物が酸化物半導体層312へ再度移動したとしても、バリア層となる酸素過剰の酸
化物絶縁層319が上記不純物の酸化物半導体層312への侵入を防止する。よって、酸
化物半導体層312中の不純物濃度を低減させた状態で維持することができる。
安定な電気特性を有し信頼性の高い半導体装置を提供することができる。
本実施の形態は、本明細書で開示する半導体装置に適用できる薄膜トランジスタの他の例
を示す。上記実施の形態と同一部分又は同様な機能を有する部分、及び工程は、上記実施
の形態と同様に行うことができ、繰り返しの説明は省略する。また同じ箇所の詳細な説明
は省略する。
。
す薄膜トランジスタ360は、チャネル保護型(チャネルストップ型ともいう)と呼ばれ
るボトムゲート構造の一つであり逆スタガ型薄膜トランジスタともいう。
るが、必要に応じて、チャネル形成領域を複数有するマルチゲート構造の薄膜トランジス
タも形成することができる。
工程を説明する。
工程によりゲート電極層361を形成する。なお、レジストマスクをインクジェット法で
形成してもよい。レジストマスクをインクジェット法で形成するとフォトマスクを使用し
ないため、製造コストを低減できる。
テン、アルミニウム、銅、ネオジム、スカンジウム等の金属材料又はこれらを主成分とす
る合金材料を用いて、単層で又は積層して形成することができる。
酸化窒化シリコン層を形成する。
成し、第2のフォトリソグラフィ工程により島状の酸化物半導体層に加工する。本実施の
形態では、酸化物半導体膜をIn−Ga−Zn−O系金属酸化物ターゲットを用いてスパ
ッタ法により成膜する。
ましい。これは酸化物半導体膜に水素、水酸基又は水分が含まれないようにするためであ
る。
例えば、クライオポンプ、イオンポンプ、チタンサブリメーションポンプを用いることが
好ましい。また、排気手段としては、ターボポンプにコールドトラップを加えたものであ
ってもよい。クライオポンプを用いて排気した成膜室は、例えば、水素原子や、水(H2
O)など水素原子を含む化合物等が排気されるため、当該成膜室で成膜した酸化物半導体
膜に含まれる不純物の濃度を低減できる。
どの不純物が、濃度ppm程度、濃度ppb程度まで除去された高純度ガスを用いること
が好ましい。
1の加熱処理の温度は、400℃以上750℃以下、好ましくは400℃以上基板の歪み
点未満とする。ここでは、加熱処理装置の一つである電気炉に基板を導入し、酸化物半導
体層に対して窒素雰囲気下450℃において1時間の加熱処理を行った後、大気に触れる
ことなく、酸化物半導体層への水や水素の再混入を防ぎ、酸化物半導体層332を得る(
図6(A)参照)。
マ処理によって露出している酸化物半導体層の表面に付着した吸着水などを除去する。ま
た、酸素とアルゴンの混合ガスを用いてプラズマ処理を行ってもよい。
成する。
純度酸素を含むスパッタガスを導入しシリコンターゲットを用いて、酸化シリコン層(S
iO2+x、好ましくはxは0以上3未満)を成膜する。酸素過剰の酸化物絶縁層は、膜
厚0.1nm乃至30nm(好ましくは2nm乃至10nm)とすればよい。
、酸化アルミニウム層、または酸化窒化アルミニウム層などを用いることもできる。
6を形成する。酸素過剰の酸化物絶縁層369及び欠陥を含む絶縁層366は、同じ処理
室及びターゲットを用いて形成してもよい。
パッタ法を用いて成膜する。
欠陥を含む絶縁層366を成膜することが好ましい。酸化物半導体層332、酸素過剰の
酸化物絶縁層369及び欠陥を含む絶縁層366に水素、水酸基又は水分が含まれないよ
うにするためである。
例えば、クライオポンプ、イオンポンプ、チタンサブリメーションポンプを用いることが
好ましい。また、排気手段としては、ターボポンプにコールドトラップを加えたものであ
ってもよい。クライオポンプを用いて排気した成膜室は、例えば、水素原子や、水(H2
O)など水素原子を含む化合物等が排気されるため、当該成膜室で成膜した欠陥を含む絶
縁層366に含まれる不純物の濃度を低減できる。
ッタガスは水素、水、水酸基又は水素化物などの不純物が、濃度ppm程度、濃度ppb
程度まで除去された高純度ガスを用いることが好ましい。
9を間に有して接した状態で100℃乃至400℃で加熱処理を行う。この加熱処理によ
って酸化物半導体層332中に含まれる水素若しくは水分を酸素過剰の酸化物絶縁層36
9、欠陥を含む絶縁層366に拡散させることができる。間に設けられた酸素過剰の酸化
物絶縁層369のため、島状の酸化物半導体層332に含まれる水素、水酸基又水分等の
不純物は、酸化物半導体層332から酸素過剰の酸化物絶縁層369に、または酸素過剰
の酸化物絶縁層369を通過して欠陥を含む絶縁層366に拡散する。
9は酸素過剰であるため、酸素の未結合手を欠陥として多く含み、水素、水分、水酸基又
は水素化物などの不純物に対して束縛エネルギーが大きい。よって、酸素過剰の酸化物絶
縁層369を設けることで、酸化物半導体層332に含まれる水素、水分、水酸基又は水
素化物などの不純物が欠陥を含む絶縁層366に拡散し移動し易くなる。
を含む絶縁層366へ拡散した上記不純物が再度酸化物半導体層332へ移動しようとす
る際は、上記不純物を束縛して安定化させ、酸化物半導体層332への侵入を防止する保
護層(バリア層)として機能する。
フィ工程によりレジストマスクを形成し、選択的にエッチングを行って酸素過剰の酸化物
絶縁層369及び欠陥を含む絶縁層366を形成した後、レジストマスクを除去する。
体層より排除して、上記不純物が低減された酸化物半導体層362を得ることができる。
さらに、バリア層となる酸素過剰の酸化物絶縁層369が欠陥を含む絶縁層366に拡散
した不純物が再度酸化物半導体層に侵入することを防止することによって、酸化物半導体
層362中の不純物濃度は低減させた状態で維持することができる。
又実施の形態3のように、酸素過剰の酸化物絶縁層の代わりに酸素過剰の混合領域を設け
る構成としてもよい。酸素過剰の混合領域も酸素過剰の酸化物絶縁層と同様の効果を奏す
る。
00℃以上400℃以下、例えば250℃以上350℃以下)を行ってもよい。例えば、
窒素雰囲気下で250℃、1時間の第2の加熱処理を行う。第2の加熱処理を行うと、酸
化物半導体層の一部(チャネル形成領域)が酸化物絶縁層369と接した状態で加熱され
る。なお、酸化物半導体層から水素等の不純物を、欠陥を含む絶縁層へ拡散させるための
加熱処理を第2の加熱処理と兼ねてもよい。
が露出している酸化物半導体層を、窒素、不活性ガス雰囲気下、又は減圧下で加熱処理を
行う。酸化物絶縁層369及び欠陥を含む絶縁層366によって覆われていない露出され
た酸化物半導体層の領域は、窒素、不活性ガス雰囲気下、又は減圧下で加熱処理を行うと
、酸素欠乏状態となり低抵抗化、即ちN型化することができる。例えば、窒素雰囲気下で
250℃、1時間の加熱処理を行う。
する窒素雰囲気下の加熱処理によって、酸化物半導体層の露出領域は低抵抗化し、抵抗の
異なる領域(図6(B)においては斜線領域及び白地領域で示す)を有する酸化物半導体
層362となる。
む絶縁層366上に、導電膜を形成した後、第4のフォトリソグラフィ工程によりレジス
トマスクを形成し、選択的にエッチングを行ってソース電極層365a、ドレイン電極層
365bを形成した後、レジストマスクを除去する(図6(C)参照)。
a、Ti、Mo、Wからから選ばれた元素、または上述した元素を成分とする合金か、上
述した元素を組み合わせた合金等が挙げられる。また、金属導電膜は、単層構造でも、2
層以上の積層構造としてもよい。
のための加熱処理を行うと同時に酸素欠乏状態となり低抵抗化した後、酸化物半導体層に
接する酸化物絶縁層の形成を行うことにより酸化物半導体層の一部を選択的に酸素過剰な
状態とする。その結果、ゲート電極層361と重なるチャネル形成領域363はI型とな
り、このとき、チャネル形成領域363に比べて低抵抗な、ソース電極層365aに重な
るソース領域364aと、チャネル形成領域363に比べて低抵抗な、ドレイン電極層3
65bに重なるドレイン領域364bとが自己整合的に形成される。以上の工程で薄膜ト
ランジスタ360が形成される。
てもよい。本実施の形態では150℃で10時間加熱処理を行う。この加熱処理は一定の
加熱温度を保持して加熱してもよいし、室温から、100℃以上200℃の加熱温度への
昇温と、加熱温度から室温までの降温を複数回くりかえして行ってもよい。また、この加
熱処理を、酸化物絶縁層の形成前に、減圧下で行ってもよい。減圧下で加熱処理を行うと
、加熱時間を短縮することができる。この加熱処理によって、酸化物半導体層から欠陥を
含む絶縁層中に水素がとりこまれ、ノーマリーオフとなる薄膜トランジスタを得ることが
できる。よって半導体装置の信頼性を向上できる。
において高抵抗ドレイン領域364b(又は高抵抗ソース領域364a)を形成すること
により、薄膜トランジスタの信頼性の向上を図ることができる。具体的には、高抵抗ドレ
イン領域364bを形成することで、ドレイン電極層から高抵抗ドレイン領域364b、
チャネル形成領域363にかけて、導電性を段階的に変化させうるような構造とすること
ができる。そのため、ドレイン電極層365bに高電源電位VDDを供給する配線を接続
して動作させる場合、ゲート電極層361とドレイン電極層365bとの間に高電界が印
加されても高抵抗ドレイン領域がバッファとなり局所的な高電界が印加されず、トランジ
スタの耐圧を向上させた構成とすることができる。
縁層366上に保護絶縁層323を形成する。本実施の形態では、保護絶縁層323を、
窒化シリコン層を用いて形成する(図6(D)参照)。
含む絶縁層366上にさらに酸化物絶縁層を形成し、該酸化物絶縁層上に保護絶縁層32
3を積層してもよい。
で、該酸化物半導体膜中の水素及び水素化物の濃度を低減することができる。また、酸化
物半導体層上に酸素過剰の混合領域を介して欠陥を含む絶縁層を設けることで酸化物半導
体層中の水素、水分等の不純物を、欠陥を含む絶縁層へ拡散させ酸化物半導体層の水素及
び水素化合物の濃度を低減することができる。それにより酸化物半導体層の安定化を図る
ことができる。
、不純物が酸化物半導体層362へ再度移動したとしても、バリア層となる酸素過剰の酸
化物絶縁層369が上記不純物の酸化物半導体層362への侵入を防止する。よって、酸
化物半導体層362中の不純物濃度を低減させた状態で維持することができる。
安定な電気特性を有し信頼性の高い半導体装置を提供することができる。
本実施の形態は、本明細書で開示する半導体装置に適用できる薄膜トランジスタの他の例
を示す。本実施の形態で示す薄膜トランジスタ380は、実施の形態1の薄膜トランジス
タ110として用いることができる。
に示す。図7は、図5と工程が一部異なる点以外は同じであるため、同じ箇所には同じ符
号を用い、同じ箇所の詳細な説明は省略する。
層372a、第2のゲート絶縁層372bを積層する。本実施の形態では、ゲート絶縁層
を2層構造とし、第1のゲート絶縁層372aに窒化物絶縁層を、第2のゲート絶縁層3
72bに酸化物絶縁層を用いる。
、酸化窒化アルミニウム層、又は酸化ハフニウム層などを用いることができる。また、窒
化絶縁層としては、窒化シリコン層、窒化酸化シリコン層、窒化アルミニウム層、又は窒
化酸化アルミニウム層などを用いることができる。
した構造とする。第1のゲート絶縁層372aとしてスパッタリング法により膜厚50n
m以上200nm以下(本実施の形態では50nm)の窒化シリコン層(SiNy(y>
0))を形成し、第1のゲート絶縁層372a上に第2のゲート絶縁層372bとして膜
厚5nm以上300nm以下(本実施の形態では100nm)の酸化シリコン層(SiO
x(x>0))を積層して、膜厚150nmのゲート絶縁層とする。
の酸化物半導体層に加工する。本実施の形態では、酸化物半導体膜をIn−Ga−Zn−
O系金属酸化物ターゲットを用いてスパッタ法により成膜する。
ましい。これは酸化物半導体膜に水素、水酸基又は水分が含まれないようにするためであ
る。
例えば、クライオポンプ、イオンポンプ、チタンサブリメーションポンプを用いることが
好ましい。また、排気手段としては、ターボポンプにコールドトラップを加えたものであ
ってもよい。クライオポンプを用いて排気した成膜室は、例えば、水素原子や、水(H2
O)など水素原子を含む化合物等が排気されるため、当該成膜室で成膜した酸化物半導体
膜に含まれる不純物の濃度を低減できる。
どの不純物が、濃度ppm程度、濃度ppb程度まで除去された高純度ガスを用いること
が好ましい。
1の加熱処理の温度は、400℃以上750℃以下、好ましくは425℃以上基板の歪み
点未満とする。なお、425℃以上であれば加熱処理時間は1時間以下でよいが、425
℃未満であれば加熱処理時間は、1時間よりも長時間行うこととする。ここでは、加熱処
理装置の一つである電気炉に基板を導入し、酸化物半導体層に対して窒素雰囲気下におい
て加熱処理を行った後、大気に触れることなく、酸化物半導体層への水や水素の再混入を
防ぐ。その後、同じ炉に高純度の酸素ガス、高純度のN2Oガス、又は超乾燥エア(露点
が−40℃以下、好ましくは−60℃以下)を導入して冷却を行う。酸素ガスまたはN2
Oガスに、水、水素などが含まれないことが好ましい。または、加熱処理装置に導入する
酸素ガスまたはN2Oガスの純度を、6N(99.9999%)以上、好ましくは7N(
99.99999%)以上、(即ち酸素ガスまたはN2Oガス中の不純物濃度を1ppm
以下、好ましくは0.1ppm以下)とすることが好ましい。
ermal Anneal)装置、LRTA(Lamp Rapid Thermal
Anneal)装置等のRTA(Rapid Thermal Anneal)装置を用
いることができる。LRTA装置は、ハロゲンランプ、メタルハライドランプ、キセノン
アークランプ、カーボンアークランプ、高圧ナトリウムランプ、高圧水銀ランプなどのラ
ンプから発する光(電磁波)の輻射により、被処理物を加熱する装置である。また、LR
TA装置は、ランプだけでなく、抵抗発熱体などの発熱体からの熱伝導または熱輻射によ
って、被処理物を加熱する装置を備えていてもよい。GRTAとは高温のガスを用いて加
熱処理を行う方法である。ガスには、アルゴンなどの希ガス、または窒素のような、加熱
処理によって被処理物と反応しない不活性気体が用いられる。RTA法を用いて、600
℃〜750℃で数分間加熱処理を行ってもよい。
しくは200℃以上300℃以下の温度で酸素ガスまたはN2Oガス雰囲気下での加熱処
理を行ってもよい。
半導体膜に行うこともできる。その場合には、第1の加熱処理後に、加熱装置から基板を
取り出し、フォトリソグラフィ工程を行う。
抗化、即ちI型化させる。よって、全体がI型化した酸化物半導体層382を得る。
成し、選択的にエッチングを行ってソース電極層385a、ドレイン電極層385bを形
成する。
純度酸素を含むスパッタガスを導入しシリコンターゲットを用いて、酸化シリコン層(S
iO2+x、好ましくはxは0以上3未満)を成膜する。酸素過剰の酸化物絶縁層389
は、膜厚0.1nm乃至30nm(好ましくは2nm乃至10nm)とすればよい。
、酸化アルミニウム層、または酸化窒化アルミニウム層などを用いることもできる。
6を形成する。酸素過剰の酸化物絶縁層389及び欠陥を含む絶縁層386は、同じ処理
室及びターゲットを用いて形成してもよい。
パッタ法を用いて成膜する。
欠陥を含む絶縁層386を成膜することが好ましい。これは酸化物半導体層382、酸素
過剰の酸化物絶縁層389及び欠陥を含む絶縁層386に水素、水酸基又は水分が含まれ
ないようにするためである。
例えば、クライオポンプ、イオンポンプ、チタンサブリメーションポンプを用いることが
好ましい。また、排気手段としては、ターボポンプにコールドトラップを加えたものであ
ってもよい。クライオポンプを用いて排気した成膜室は、例えば、水素原子や、水(H2
O)など水素原子を含む化合物等が排気されるため、当該成膜室で成膜した欠陥を含む絶
縁層386に含まれる不純物の濃度を低減できる。
ッタガスは水素、水、水酸基又は水素化物などの不純物が、濃度ppm程度、濃度ppb
程度まで除去された高純度ガスを用いることが好ましい。
に有して接した状態で100℃乃至400℃で加熱処理を行う。この加熱処理によって酸
化物半導体層中に含まれる水素若しくは水分を酸素過剰の酸化物絶縁層389、欠陥を含
む絶縁層386に拡散させることができる。間に設けられた酸素過剰の酸化物絶縁層38
9のため、島状の酸化物半導体層に含まれる水素、水酸基又水分等の不純物は、酸化物半
導体層から酸素過剰の酸化物絶縁層389、または酸素過剰の酸化物絶縁層389を通過
して欠陥を含む絶縁層386に拡散する。
素過剰であるため、酸素の未結合手を欠陥として多く含み、水素、水分、水酸基又は水素
化物などの不純物に対して束縛エネルギーが大きい。よって、酸素過剰の酸化物絶縁層3
89を設けることで、酸化物半導体層に含まれる水素、水分、水酸基又は水素化物などの
不純物が欠陥を含む絶縁層386に拡散し移動し易くなる。
絶縁層386へ拡散した上記不純物が再度酸化物半導体層へ移動しようとする際は、上記
不純物を束縛して安定化させ、酸化物半導体層への侵入を防止する保護層(バリア層)と
して機能する。
体層より排除して、上記不純物が低減された酸化物半導体層382を得ることができる。
さらに、バリア層となる酸素過剰の酸化物絶縁層389が欠陥を含む絶縁層386に拡散
した不純物が再度酸化物半導体層に侵入することを防止することによって、酸化物半導体
層382中の不純物濃度を低減させた状態で維持することができる。
、または窒素ガス雰囲気下で加熱処理(好ましくは150℃以上350℃未満)を行って
もよい。例えば、窒素雰囲気下で250℃、1時間の加熱処理を行う。なお、酸化物半導
体層から水素等の不純物を、欠陥を含む絶縁層へ拡散させるための加熱処理をこの加熱処
理と兼ねてもよい。
てもよい。本実施の形態では150℃で10時間加熱処理を行う。この加熱処理は一定の
加熱温度を保持して加熱してもよいし、室温から、100℃以上200℃の加熱温度への
昇温と、加熱温度から室温までの降温を複数回くりかえして行ってもよい。また、この加
熱処理を、酸化物絶縁層の形成前に、減圧下で行ってもよい。減圧下で加熱処理を行うと
、加熱時間を短縮することができる。この加熱処理によって、酸化物半導体層から酸化物
絶縁層中に水素がとりこまれ、ノーマリーオフとなる薄膜トランジスタを得ることができ
る。よって半導体装置の信頼性を向上できる。
層373として、スパッタリング法を用いて膜厚100nmの窒化シリコン層を形成する
。
素や、水素化物、水酸化物などの不純物を含まず、これらが外部から侵入することをブロ
ックする効果がある。
の侵入を防ぐことができる。また、半導体装置、例えば液晶表示装置としてデバイスが完
成した後にも長期的に、外部からの水分などの不純物の侵入を防ぐことができデバイスの
長期信頼性を向上することができる。
設けられる絶縁層を除去し、保護絶縁層373と、第1のゲート絶縁層372aとが接す
る構造としてもよい。
低減させ、かつ該不純物の再混入を防止し、酸化物半導体層中の不純物濃度を低く維持す
ることができる。
で、該酸化物半導体膜中の水素及び水素化物の濃度を低減することができる。また、酸化
物半導体層上に酸素過剰の混合領域を介して欠陥を含む絶縁層を設けることで酸化物半導
体層中の水素、水分等の不純物を、欠陥を含む絶縁層へ拡散させ酸化物半導体層の水素及
び水素化合物の濃度を低減することができる。それにより酸化物半導体層の安定化を図る
ことができる。
、不純物が酸化物半導体層382へ再度移動しようとしても、バリア層となる酸素過剰の
酸化物絶縁層389が上記不純物の酸化物半導体層382への侵入を防止する。よって、
酸化物半導体層382中の不純物濃度を低減させた状態で維持することができる。
安定な電気特性を有し信頼性の高い半導体装置を提供することができる。
本実施の形態は、本明細書で開示する半導体装置に適用できる薄膜トランジスタの例を示
す。
電材料を用いる例を示す。従って、他は上記実施の形態と同様に行うことができ、上記実
施の形態と同一部分又は同様な機能を有する部分、及び工程の繰り返しの説明は省略する
。また同じ箇所の詳細な説明は省略する。
光性を有する導電材料、例えばIn−Sn−O系、In−Sn−Zn−O系、In−Al
−Zn−O系、Sn−Ga−Zn−O系、Al−Ga−Zn−O系、Sn−Al−Zn−
O系、In−Zn−O系、Sn−Zn−O系、Al−Zn−O系、In−O系、Sn−O
系、Zn−O系の金属酸化物を適用することができ、膜厚は50nm以上300nm以下
の範囲内で適宜選択する。ゲート電極層、ソース電極層、ドレイン電極層に用いる金属酸
化物の成膜方法は、スパッタリング法や真空蒸着法(電子ビーム蒸着法など)や、アーク
放電イオンプレーティング法や、スプレー法を用いる。また、スパッタリング法を用いる
場合、SiO2を2重量%以上10重量%以下含むターゲットを用いて成膜を行ってもよ
い。
(EPMA:Electron Probe X−ray MicroAnalyzer
)を用いた分析により評価するものとする。
量電極層など)や、その他の配線層(容量配線層など)に可視光に対して透光性を有する
導電膜を用いると、高開口率を有する表示装置を実現することができる。勿論、画素に存
在するゲート絶縁層、酸化物絶縁層、保護絶縁層、平坦化絶縁層も可視光に対して透光性
を有する膜を用いることが好ましい。
%である膜厚を有する膜を指し、その膜が導電性を有する場合は透明の導電膜とも呼ぶ。
また、ゲート電極層、ソース電極層、ドレイン電極層、画素電極層、またはその他の電極
層や、その他の配線層に適用する金属酸化物として、可視光に対して半透明の導電膜を用
いてもよい。可視光に対して半透明とは可視光の透過率が50〜75%であることを指す
。
ンチ以下の小型の液晶表示パネルにおいて、ゲート配線の本数を増やすなどして表示画像
の高精細化を図るため、画素寸法を微細化しても、高い開口率を実現することができる。
また、薄膜トランジスタの構成部材に透光性を有する膜を用いることで、広視野角を実現
するため、1画素を複数のサブピクセルに分割しても高い開口率を実現することができる
。即ち、高密度の薄膜トランジスタ群を配置しても開口率を大きくとることができ、表示
領域の面積を十分に確保することができる。例えば、一つの画素内に2〜4個のサブピク
セルを有する場合、薄膜トランジスタが透光性を有するため、開口率を向上させることが
できる。また、薄膜トランジスタの構成部材と同工程で同材料を用いて保持容量を形成す
ると、保持容量も透光性とすることができるため、さらに開口率を向上させることができ
る。
本実施の形態は、本明細書で開示する半導体装置に適用できる薄膜トランジスタの例を示
す。
。図18は、酸化物絶縁層の上面形状及び端部の位置が図1と異なる点、ゲート絶縁層の
構成が異なる点以外は同じであるため、同じ箇所には同じ符号を用い、同じ箇所の詳細な
説明は省略する。
表面を有する基板100上に、ゲート電極層111、窒化物絶縁層を用いたゲート絶縁層
142a、酸化物絶縁層を用いたゲート絶縁層142b、酸化物半導体層112、酸素過
剰の混合領域119、ソース電極層115a、及びドレイン電極層115bを含む。また
、薄膜トランジスタ180を覆い、酸化物半導体層112に混合領域119を介して積層
する欠陥を含む絶縁層146が設けられている。欠陥を含む絶縁層146上にはさらに窒
化物絶縁層を用いた保護絶縁層143が形成されている。保護絶縁層143は窒化物絶縁
層であるゲート絶縁層142aと接する構成とする。
物)に対して束縛エネルギーが大きく、酸素過剰の混合領域119、欠陥を含む絶縁層1
46において該不純物は安定化するため、酸化物半導体層から、酸素過剰の混合領域、欠
陥を含む絶縁層146へ該不純物を拡散させ、該不純物を酸化物半導体層から排除するこ
とができる。さらに、酸素過剰の混合領域119が欠陥を含む絶縁層146に拡散した不
純物に対するバリア層となり、該不純物が再度酸化物半導体層112に侵入することを防
止するため、酸化物半導体層112中の不純物濃度を低減させた状態で維持することがで
きる。従って、変動要因となる水素、水分、水酸基又は水素化物(水素化合物ともいう)
などの不純物が低減された酸化物半導体層112を用いた薄膜トランジスタ180は安定
な電気特性を有する信頼性の高い薄膜トランジスタである。
窒化物絶縁層と酸化物絶縁層との積層構造とする。また、窒化物絶縁層である保護絶縁層
143の形成前に、欠陥を含む絶縁層146と、ゲート絶縁層142bを選択的に除去し
、窒化物絶縁層であるゲート絶縁層142aが露出するように加工する。
層112の上面形状よりも広く、薄膜トランジスタ180を覆う上面形状とすることが好
ましい。
2bの側面とを覆い、かつ窒化物絶縁層であるゲート絶縁層142aに接して、窒化物絶
縁層である保護絶縁層143を形成する。
ズマCVD法で得られる窒化シリコン膜、酸化窒化シリコン膜、窒化アルミニウム膜、酸
化窒化アルミニウム膜などの水分や、水素イオンや、OH−などの不純物を含まず、これ
らが外部から侵入することをブロックする無機絶縁膜を用いる。
2の、上面、及び側面を囲むようにRFスパッタ法を用い、膜厚100nmの窒化シリコ
ン層を設ける。
縁層142b及び欠陥を含む絶縁層146によって、水素、水分、水酸基又は水素化物な
どの不純物は低減され、かつ窒化物絶縁層であるゲート絶縁層142a及び保護絶縁層1
43によってさらに外部を覆うように囲まれているので、保護絶縁層143の形成後の製
造プロセスにおいて、外部からの水分の侵入を防ぐことができる。また、半導体装置、例
えば表示装置としてデバイスが完成した後にも長期的に、外部からの水分の侵入を防ぐこ
とができデバイスの長期信頼性を向上することができる。
に限定されず、複数の薄膜トランジスタを窒化物絶縁層で囲む構成としてもよいし、画素
部の複数の薄膜トランジスタをまとめて窒化物絶縁層で囲む構成としてもよい。少なくと
もアクティブマトリクス基板の画素部の周縁を囲むように保護絶縁層143とゲート絶縁
層142aとが接する領域を設ける構成とすればよい。
本実施の形態では、実施の形態1乃至9に示した半導体装置において、薄膜トランジスタ
と、エレクトロルミネッセンスを利用する発光素子とを用い、アクティブマトリクス型の
発光表示装置を作製する一例を示す。
化合物であるかによって区別され、一般的に、前者は有機EL素子、後者は無機EL素子
と呼ばれている。
がそれぞれ発光性の有機化合物を含む層に注入され、電流が流れる。そして、それらキャ
リア(電子および正孔)が再結合することにより、発光する。このようなメカニズムから
、このような発光素子は、電流励起型の発光素子と呼ばれる。
類される。分散型無機EL素子は、発光材料の粒子をバインダ中に分散させた発光層を有
するものであり、発光メカニズムはドナー準位とアクセプター準位を利用するドナー−ア
クセプター再結合型発光である。薄膜型無機EL素子は、発光層を誘電体層で挟み込み、
さらにそれを電極で挟んだ構造であり、発光メカニズムは金属イオンの内殻電子遷移を利
用する局在型発光である。なお、ここでは、発光素子として有機EL素子を用いて説明す
る。
図である。
は酸化物半導体層をチャネル形成領域に用いるnチャネル型のトランジスタを1つの画素
に2つ用いる例を示す。
発光素子6404及び容量素子6403を有している。スイッチング用トランジスタ64
01はゲートが走査線6406に接続され、第1電極(ソース電極及びドレイン電極の一
方)が信号線6405に接続され、第2電極(ソース電極及びドレイン電極の他方)が駆
動用トランジスタ6402のゲートに接続されている。駆動用トランジスタ6402は、
ゲートが容量素子6403を介して電源線6407に接続され、第1電極が電源線640
7に接続され、第2電極が発光素子6404の第1電極(画素電極)に接続されている。
発光素子6404の第2電極は共通電極6408に相当する。共通電極6408は、同一
基板上に形成される共通電位線と電気的に接続される。
る。なお、低電源電位とは、電源線6407に設定される高電源電位を基準にして低電源
電位<高電源電位を満たす電位であり、低電源電位としては例えばGND、0Vなどが設
定されていても良い。この高電源電位と低電源電位との電位差を発光素子6404に印加
して、発光素子6404に電流を流して発光素子6404を発光させるため、高電源電位
と低電源電位との電位差が発光素子6404の順方向しきい値電圧以上となるようにそれ
ぞれの電位を設定する。
ことも可能である。駆動用トランジスタ6402のゲート容量については、チャネル領域
とゲート電極との間で容量が形成されていてもよい。
駆動用トランジスタ6402が十分にオンするか、オフするかの二つの状態となるような
ビデオ信号を入力する。つまり、駆動用トランジスタ6402は線形領域で動作させる。
駆動用トランジスタ6402は線形領域で動作させるため、電源線6407の電圧よりも
高い電圧を駆動用トランジスタ6402のゲートにかける。なお、信号線6405には、
電源線電圧+駆動用トランジスタ6402のVth以上の電圧をかける。
らせることで、図9と同じ画素構成を用いることができる。
の順方向電圧+駆動用トランジスタ6402のVth以上の電圧をかける。発光素子64
04の順方向電圧とは、所望の輝度とする場合の電圧を指しており、少なくとも順方向し
きい値電圧を含む。なお、駆動用トランジスタ6402が飽和領域で動作するようなビデ
オ信号を入力することで、発光素子6404に電流を流すことができる。駆動用トランジ
スタ6402を飽和領域で動作させるため、電源線6407の電位は、駆動用トランジス
タ6402のゲート電位よりも高くする。ビデオ信号をアナログとすることで、発光素子
6404にビデオ信号に応じた電流を流し、アナログ階調駆動を行うことができる。
イッチ、抵抗素子、容量素子、トランジスタ又は論理回路などを追加してもよい。
型の場合を例に挙げて、画素の断面構造について説明する。図10(A)(B)(C)の
半導体装置に用いられる駆動用TFT7011、7021、7001は、実施の形態1乃
至実施の形態8で示す薄膜トランジスタと同様に作製でき、酸化物半導体層を含む透光性
の薄膜トランジスタを用いる例を示す。
して、基板上に薄膜トランジスタ及び発光素子を形成し、基板とは逆側の面から発光を取
り出す上面射出構造や、基板側の面から発光を取り出す下面射出構造や、基板側及び基板
とは反対側の面から発光を取り出す両面射出構造の発光素子があり、画素構成はどの射出
構造の発光素子にも適用することができる。
3側に射出する場合の、画素の断面図を示す。図10(A)では、駆動用TFT7011
のドレイン電極層と電気的に接続された透光性を有する導電膜7017上に、発光素子7
012の第1の電極7013が形成されており、第1の電極7013上にEL層7014
、第2の電極7015が順に積層されている。
化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化
チタンを含むインジウム錫酸化物、インジウム錫酸化物、インジウム亜鉛酸化物、酸化ケ
イ素を添加したインジウム錫酸化物などの透光性を有する導電性導電膜を用いることがで
きる。
の電極7013を陰極として用いる場合には、仕事関数が小さい材料、具体的には、例え
ば、LiやCs等のアルカリ金属、およびMg、Ca、Sr等のアルカリ土類金属、およ
びこれらを含む合金(Mg:Ag、Al:Liなど)の他、YbやEr等の希土類金属等
が好ましい。図10(A)では、第1の電極7013の膜厚は、光を透過する程度(好ま
しくは、5nm〜30nm程度)とする。例えば20nmの膜厚を有するアルミニウム膜
を、第1の電極7013として用いる。
て透光性を有する導電膜7017と第1の電極7013を形成してもよく、この場合、同
じマスクを用いてエッチングすることができるため、好ましい。
ド、アクリル、ポリアミド、エポキシ等の有機樹脂膜、無機絶縁膜または有機ポリシロキ
サンを用いて形成する。隔壁7019は、特に感光性の樹脂材料を用い、第1の電極70
13上に開口部を形成し、その開口部の側壁が連続した曲率を持って形成される傾斜面と
なるように形成することが好ましい。隔壁7019として感光性の樹脂材料を用いる場合
、レジストマスクを形成する工程を省略することができる。
発光層を含めば良く、単数の層で構成されていても、複数の層が積層されるように構成さ
れていてもどちらでも良い。EL層7014が複数の層で構成されている場合、陰極とし
て機能する第1の電極7013上に電子注入層、電子輸送層、発光層、ホール輸送層、ホ
ール注入層の順に積層する。なおこれらの層を全て設ける必要はない。
7013上にホール注入層、ホール輸送層、発光層、電子輸送層、電子注入層の順に積層
してもよい。ただし、消費電力を比較する場合、第1の電極7013を陰極として機能さ
せ、第1の電極7013上に電子注入層、電子輸送層、発光層、ホール輸送層、ホール注
入層の順に積層するほうが、駆動回路部の電圧上昇を抑制でき、消費電力を少なくできる
ため好ましい。
とができる。例えば、第2の電極7015を陽極として用いる場合、仕事関数が大きい材
料、例えば、ZrN、Ti、W、Ni、Pt、Cr等や、ITO、IZO、ZnOなどの
透明導電性材料が好ましい。また、第2の電極7015上に遮蔽膜7016、例えば光を
遮光する金属、光を反射する金属等を用いる。本実施の形態では、第2の電極7015と
してITO膜を用い、遮蔽膜7016としてTi膜を用いる。
る領域が発光素子7012に相当する。図10(A)に示した素子構造の場合、発光素子
7012から発せられる光は、矢印で示すように第1の電極7013側に射出する。
極層及びドレイン電極層に透光性を有するような薄膜を用いる例を示しており、発光素子
7012から発せられる光は、カラーフィルタ層7033を通過し、基板を通過して射出
させることができる。
グラフィ技術を用いたエッチング方法などでそれぞれ形成する。
層7035によって覆う。なお、図10(A)ではオーバーコート層7034は薄い膜厚
で図示したが、オーバーコート層7034は、カラーフィルタ層7033に起因する凹凸
を平坦化する機能を有している。
レイン電極層に達するコンタクトホールは、隔壁7019と重なる位置に配置する。
を有する導電膜7027上に、発光素子7022の第1の電極7023が形成されており
、第1の電極7023上にEL層7024、第2の電極7025が順に積層されている。
化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化
チタンを含むインジウム錫酸化物、インジウム錫酸化物、インジウム亜鉛酸化物、酸化ケ
イ素を添加したインジウム錫酸化物などの透光性を有する導電性導電膜を用いることがで
きる。
23を陰極として用いる場合、仕事関数が小さい材料、具体的には、例えば、LiやCs
等のアルカリ金属、およびMg、Ca、Sr等のアルカリ土類金属、およびこれらを含む
合金(Mg:Ag、Al:Liなど)の他、YbやEr等の希土類金属等が好ましい。本
実施の形態では、第1の電極7023を陰極として用い、その膜厚は、光を透過する程度
(好ましくは、5nm〜30nm程度)とする。例えば20nmの膜厚を有するアルミニ
ウム膜を、陰極として用いる。
て透光性を有する導電膜7027と第1の電極7023を形成してもよく、この場合、同
じマスクを用いてエッチングすることができ、好ましい。
ド、アクリル、ポリアミド、エポキシ等の有機樹脂膜、無機絶縁膜または有機ポリシロキ
サンを用いて形成する。隔壁7029は、特に感光性の樹脂材料を用い、第1の電極70
23上に開口部を形成し、その開口部の側壁が連続した曲率を持って形成される傾斜面と
なるように形成することが好ましい。隔壁7029として感光性の樹脂材料を用いる場合
、レジストマスクを形成する工程を省略することができる。
めば良く、単数の層で構成されていても、複数の層が積層されるように構成されていても
どちらでも良い。EL層7024が複数の層で構成されている場合、陰極として機能する
第1の電極7023上に電子注入層、電子輸送層、発光層、ホール輸送層、ホール注入層
の順に積層する。なおこれらの層を全て設ける必要はない。
注入層、ホール輸送層、発光層、電子輸送層、電子注入層の順に積層してもよい。ただし
、消費電力を比較する場合、第1の電極7023を陰極として用い、陰極上に電子注入層
、電子輸送層、発光層、ホール輸送層、ホール注入層の順に積層するほうが消費電力が少
ないため好ましい。
とができる。例えば、第2の電極7025を陽極として用いる場合、仕事関数が大きい材
料、例えば、ITO、IZO、ZnOなどの透明導電性材料を好ましく用いることができ
る。本実施の形態では、第2の電極7026を陽極として用い、酸化シリコンを含むIT
O膜を形成する。
る領域が発光素子7022に相当する。図10(B)に示した素子構造の場合、発光素子
7022から発せられる光は、矢印で示すように第2の電極7025側と第1の電極70
23側の両方に射出する。
極層及びドレイン電極層に透光性を有するような薄膜を用いる例を示しており、発光素子
7022から第1の電極7023側に発せられる光は、カラーフィルタ層7043を通過
し、基板を通過して射出させることができる。
グラフィ技術を用いたエッチング方法などでそれぞれ形成する。
層7045によって覆う。
レイン電極層に達するコンタクトホールは、隔壁7029と重なる位置に配置する。
第2の電極7025側からの光はカラーフィルタ層7043を通過しないため、別途カラ
ーフィルタ層を備えた封止基板を第2の電極7025上方に設けることが好ましい。
第2の電極7005側に抜ける場合の、画素の断面図を示す。図10(C)では、駆動用
TFT7001のドレイン電極層と第1の電極7003は接しており、駆動用TFT70
01と発光素子7002の第1の電極7003とを電気的に接続している。第1の電極7
003上にEL層7004、第2の電極7005が順に積層されている。
03を陰極として用いる場合、仕事関数が小さい材料、具体的には、例えば、LiやCs
等のアルカリ金属、およびMg、Ca、Sr等のアルカリ土類金属、およびこれらを含む
合金(Mg:Ag、Al:Liなど)の他、YbやEr等の希土類金属等が好ましい。
ド、アクリル、ポリアミド、エポキシ等の有機樹脂膜、無機絶縁膜または有機ポリシロキ
サンを用いて形成する。隔壁7009は、特に感光性の樹脂材料を用い、第1の電極70
03上に開口部を形成し、その開口部の側壁が連続した曲率を持って形成される傾斜面と
なるように形成することが好ましい。隔壁7009として感光性の樹脂材料を用いる場合
、レジストマスクを形成する工程を省略することができる。
発光層を含めば良く、単数の層で構成されていても、複数の層が積層されるように構成さ
れていてもどちらでも良い。EL層7004が複数の層で構成されている場合、陰極とし
て用いる第1の電極7003上に電子注入層、電子輸送層、発光層、ホール輸送層、ホー
ル注入層の順に積層する。なおこれらの層を全て設ける必要はない。
、ホール輸送層、発光層、電子輸送層、電子注入層の順に積層してもよい。
入層、ホール輸送層、発光層、電子輸送層、電子注入層の順に積層し、その上にMg:A
g合金薄膜とITOとの積層を形成する。
輸送層、発光層、ホール輸送層、ホール注入層の順に積層するほうが、駆動回路における
電圧上昇を抑制することができ、消費電力を少なくできるため好ましい。
化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物
、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウ
ム錫酸化物、インジウム亜鉛酸化物、酸化ケイ素を添加したインジウム錫酸化物などの透
光性を有する導電膜を用いても良い。
領域が発光素子7002に相当する。図10(C)に示した画素の場合、発光素子700
2から発せられる光は、矢印で示すように第2の電極7005側に射出する。
縁層7051、保護絶縁層7052、平坦化絶縁層7056、平坦化絶縁層7053、及
び絶縁層7055に設けられたコンタクトホールを介して第1の電極7003と電気的に
接続する。平坦化絶縁層7036、7046、7053、7056は、ポリイミド、アク
リル、ベンゾシクロブテン、ポリアミド、エポキシ等の樹脂材料を用いることができる。
また上記樹脂材料の他に、低誘電率材料(low−k材料)、シロキサン系樹脂、PSG
(リンガラス)、BPSG(リンボロンガラス)等を用いることができる。なお、これら
の材料で形成される絶縁膜を複数積層させることで、平坦化絶縁層7036、7046、
7053、7056を形成してもよい。平坦化絶縁層7036、7046、7053、7
056の形成法は、特に限定されず、その材料に応じて、スパッタリング法、SOG法、
スピンコート、ディップ、スプレー塗布、液滴吐出法(インクジェット法、スクリーン印
刷、オフセット印刷等)、ドクターナイフ、ロールコーター、カーテンコーター、ナイフ
コーター等を用いることができる。
9を設ける。隔壁7009は、ポリイミド、アクリル、ポリアミド、エポキシ等の有機樹
脂膜、無機絶縁膜または有機ポリシロキサンを用いて形成する。隔壁7009は、特に感
光性の樹脂材料を用い、第1の電極7003上に開口部を形成し、その開口部の側壁が連
続した曲率を持って形成される傾斜面となるように形成することが好ましい。隔壁700
9として感光性の樹脂材料を用いる場合、レジストマスクを形成する工程を省略すること
ができる。
02として緑色発光素子とし、隣り合う一方の発光素子を赤色発光素子とし、もう一方の
発光素子を青色発光素子とする。また、3種類の発光素子だけでなく白色素子を加えた4
種類の発光素子でフルカラー表示ができる発光表示装置を作製してもよい。
て、発光素子7002上方にカラーフィルタなどを有する封止基板を配置する構成とし、
フルカラー表示ができる発光表示装置を作製してもよい。白色などの単色の発光を示す材
料を形成し、カラーフィルタや色変換層を組み合わせることによりフルカラー表示を行う
ことができる。
態1乃至9のいずれか一の薄膜トランジスタを適宜用いることができ、同様な工程及び材
料で形成することができる。駆動用TFT7001、7011、7021は酸化物半導体
層と欠陥を含む絶縁層7051、7031、7041との間に酸素過剰の混合領域を有す
る。また、実施の形態2のように、酸素過剰の混合領域の代わりに酸素過剰の酸化物絶縁
層を設ける構成としてもよい。酸素過剰の酸化物絶縁層も酸素過剰の混合領域と同様の効
果を奏する。
水素原子や、H2Oなど水素原子を含む化合物)に対して束縛エネルギーが大きく、酸素
過剰の混合領域、欠陥を多く含む絶縁層において該不純物は安定化するため、酸化物半導
体層から、酸素過剰の混合領域、欠陥を含む絶縁層7031、7041、7051へ該不
純物を拡散させ、該不純物を酸化物半導体層から排除することができる。さらに、酸素過
剰の混合領域が欠陥を含む絶縁層7031、7041、7051に拡散した不純物に対す
るバリア層となり、該不純物が再度酸化物半導体層に侵入することを防止するため、酸化
物半導体層中の不純物濃度を低減させた状態で維持することができる。従って、変動要因
となる水素、水分、水酸基又は水素化物(水素化合物ともいう)などの不純物が低減され
た酸化物半導体層を用いた駆動用TFT7001、7011、7021は安定な電気特性
を有する信頼性の高い薄膜トランジスタである。
もよいし、単色発光を用いてエリアカラータイプの発光装置を形成してもよい。
L素子を設けることも可能である。
に接続されている例を示したが、駆動用TFTと発光素子との間に電流制御用TFTが接
続されている構成であってもよい。
本実施の形態では、発光表示パネル(発光パネルともいう)の外観及び断面について、図
11(A)を用いて説明する。図11は、第1の基板上に形成された薄膜トランジスタ及
び発光素子を、第2の基板との間にシール材によって封止した、パネルの平面図であり、
図11(B)は、図11(A)のH−Iにおける断面図に相当する。
3b、及び走査線駆動回路4504a、4504bを囲むようにして、シール材4505
が設けられている。また画素部4502、信号線駆動回路4503a、4503b、及び
走査線駆動回路4504a、4504bの上に第2の基板4506が設けられている。よ
って画素部4502、信号線駆動回路4503a、4503b、及び走査線駆動回路45
04a、4504bは、第1の基板4501とシール材4505と第2の基板4506と
によって、充填材4507と共に密封されている。このように外気に曝されないように気
密性が高く、脱ガスの少ない保護フィルム(貼り合わせフィルム、紫外線硬化樹脂フィル
ム等)やカバー材でパッケージング(封入)することが好ましい。
503b、及び走査線駆動回路4504a、4504bは、薄膜トランジスタを複数有し
ており、図11(B)では、画素部4502に含まれる薄膜トランジスタ4510と、信
号線駆動回路4503aに含まれる薄膜トランジスタ4509とを例示している。
ジスタを適宜用いることができ、同様な工程及び材料で形成することができる。薄膜トラ
ンジスタ4509、4510は酸化物半導体層と欠陥を含む絶縁層4542との間に酸素
過剰の混合領域(図示せず)を有する。また、実施の形態2のように、酸素過剰の混合領
域の代わりに酸素過剰の酸化物絶縁層を設ける構成としてもよい。酸素過剰の酸化物絶縁
層も酸素過剰の混合領域と同様の効果を奏する。
素原子を含む化合物)に対して束縛エネルギーが大きく、酸素過剰の混合領域、欠陥を多
く含む絶縁層4542において該不純物は安定化するため、加熱処理することにより酸化
物半導体層から、酸素過剰の混合領域、欠陥を含む絶縁層4542へ該不純物を拡散させ
、該不純物を酸化物半導体層から排除することができる。さらに、酸素過剰の混合領域が
欠陥を含む絶縁層に拡散した不純物に対するバリア層となり、該不純物が再度酸化物半導
体層に侵入することを防止するため、酸化物半導体層中の不純物濃度を低減させた状態で
維持することができる。従って、変動要因となる水素、水分、水酸基又は水素化物などの
不純物が低減された酸化物半導体層を用いた薄膜トランジスタ4509、4510は安定
な電気特性を有する信頼性の高い薄膜トランジスタである。
体層のチャネル形成領域と重なる位置に導電層を設けた構造とする。本実施の形態におい
て、薄膜トランジスタ4509、4510はnチャネル型薄膜トランジスタである。
導体層のチャネル形成領域と重なる位置に導電層4540が設けられている。導電層45
40を酸化物半導体層のチャネル形成領域と重なる位置に設けることによって、BT試験
前後における薄膜トランジスタ4509のしきい値電圧の変化量を低減することができる
。また、導電層4540は、電位が薄膜トランジスタ4509のゲート電極層と同じでも
よいし、異なっていても良く、第2のゲート電極層として機能させることもできる。また
、導電層4540の電位がGND、0V、或いはフローティング状態であってもよい。
ジスタを含む回路部)に作用しないようにする機能(特に静電気に対する静電遮蔽機能)
も有する。導電層の4540の遮蔽機能により、静電気などの外部の電場の影響により薄
膜トランジスタの電気的な特性が変動することを防止することができる。
成されている。薄膜トランジスタ4510のソース電極層又はドレイン電極層は薄膜トラ
ンジスタ上に設けられた欠陥を含む絶縁層4542及び絶縁層4551に形成された開口
において配線層4550と電気的に接続されている。配線層4550は第1の電極451
7と接して形成されており、薄膜トランジスタ4510と第1の電極4517とは配線層
4550を介して電気的に接続されている。
及び方法で形成すればよい。
1上に形成される。
オーバーコート層4543で覆う構成となっている。
は、実施の形態1で示した保護絶縁層103と同様に形成すればよく、例えば窒化シリコ
ン層をスパッタリング法で形成すればよい。
517は、薄膜トランジスタ4510のソース電極層またはドレイン電極層と配線層45
50を介して電気的に接続されている。なお発光素子4511の構成は、第1電極451
7、電界発光層4512、第2電極4513の積層構造であるが、示した構成に限定され
ない。発光素子4511から取り出す光の方向などに合わせて、発光素子4511の構成
は適宜変えることができる。
特に感光性の材料を用い、第1電極4517上に開口部を形成し、その開口部の側壁が連
続した曲率を持って形成される傾斜面となるように形成することが好ましい。
されていてもどちらでも良い。
13及び隔壁4520上に保護膜を形成してもよい。保護膜としては、窒化シリコン膜、
窒化酸化シリコン膜、DLC膜等を形成することができる。
、または画素部4502に与えられる各種信号及び電位は、FPC4518a、4518
bから供給されている。
形成され、端子電極4516は、薄膜トランジスタ4509のソース電極層及びドレイン
電極層と同じ導電膜から形成されている。
して電気的に接続されている。
透光性でなければならない。その場合には、ガラス板、プラスチック板、ポリエステルフ
ィルムまたはアクリルフィルムのような透光性を有する材料を用いる。
脂または熱硬化樹脂を用いることができ、PVC(ポリビニルクロライド)、アクリル、
ポリイミド、エポキシ樹脂、シリコーン樹脂、PVB(ポリビニルブチラル)またはEV
A(エチレンビニルアセテート)を用いることができる。例えば充填材として窒素を用い
ればよい。
位相差板(λ/4板、λ/2板)などの光学フィルムを適宜設けてもよい。また、偏光板
又は円偏光板に反射防止膜を設けてもよい。例えば、表面の凹凸により反射光を拡散し、
映り込みを低減できるアンチグレア処理を施すことができる。
成することができる。シール材は、代表的には可視光硬化性、紫外線硬化性または熱硬化
性の樹脂を含む材料を用いることができる。また、フィラーを含んでもよい。
、別途用意された基板上に単結晶半導体膜又は多結晶半導体膜によって形成された駆動回
路で実装されていてもよい。また、信号線駆動回路のみ、或いは一部、又は走査線駆動回
路のみ、或いは一部のみを別途形成して実装しても良く、図11の構成に限定されない。
ることができる。
半導体装置の一形態に相当する液晶表示パネルの外観及び断面について、図8を用いて説
明する。図8は、薄膜トランジスタ4010、4011、及び液晶素子4013を、第1
の基板4001との間にシール材4005によって封止した、パネルの平面図であり、図
8(B)は、図8(A)または図8(C)のM−Nにおける断面図に相当する。
ようにして、シール材4005が設けられている。また画素部4002と、走査線駆動回
路4004の上に第2の基板4006が設けられている。よって画素部4002と、走査
線駆動回路4004とは、第1の基板4001とシール材4005と第2の基板4006
とによって、液晶層4008と共に封止されている。また第1の基板4001上のシール
材4005によって囲まれている領域とは異なる領域に、別途用意された基板上に単結晶
半導体膜又は多結晶半導体膜で形成された信号線駆動回路4003が実装されている。
ワイヤボンディング方法、或いはTAB方法などを用いることができる。図8(A)は、
COG方法により信号線駆動回路4003を実装する例であり、図8(C)は、TAB方
法により信号線駆動回路4003を実装する例である。
薄膜トランジスタを複数有しており、図8(B)では、画素部4002に含まれる薄膜ト
ランジスタ4010と、走査線駆動回路4004に含まれる薄膜トランジスタ4011と
を例示している。薄膜トランジスタ4010、4011上には酸素過剰の酸化物絶縁層4
043、欠陥を含む絶縁層4041、保護絶縁層4042、絶縁層4021が設けられて
いる。
ジスタを適宜用いることができ、同様な工程及び材料で形成することができる。酸化物半
導体層と欠陥を含む絶縁層との間に酸素過剰の酸化物絶縁層4043が設けられている。
また、実施の形態1のように、酸素過剰の酸化物絶縁層の代わりに酸素過剰の混合領域を
設ける構成としてもよい。酸素過剰の混合領域も酸素過剰の酸化物絶縁層と同様の効果を
奏する。
や、H2Oなど水素原子を含む化合物)に対して束縛エネルギーが大きく、酸素過剰の酸
化物絶縁層4043、欠陥を含む絶縁層4041において該不純物は安定化するため、酸
化物半導体層から、酸素過剰の酸化物絶縁層4043、欠陥を含む絶縁層4041へ該不
純物を拡散させ、該不純物を酸化物半導体層から排除することができる。さらに、酸素過
剰の酸化物絶縁層4043が欠陥を含む絶縁層4041に拡散した不純物に対するバリア
層となり、該不純物が再度酸化物半導体層に侵入することを防止するため、酸化物半導体
層中の不純物濃度を低減させた状態で維持することができる。従って、変動要因となる水
素、水分、水酸基又は水素化物などの不純物が低減された酸化物半導体層を用いた薄膜ト
ランジスタ4010、4011は安定な電気特性を有する信頼性の高い薄膜トランジスタ
である。なお、本実施の形態において、薄膜トランジスタ4010、4011はnチャネ
ル型薄膜トランジスタである。
チャネル形成領域と重なる位置に導電層4040が設けられている。導電層4040を酸
化物半導体層のチャネル形成領域と重なる位置に設けることによって、BT試験前後にお
ける薄膜トランジスタ4011のしきい値電圧の変化量を低減することができる。また、
導電層4040は、電位が薄膜トランジスタ4011のゲート電極層と同じでもよいし、
異なっていても良く、第2のゲート電極層として機能させることもできる。また、導電層
4040の電位がGND、0V、或いはフローティング状態であってもよい。
ジスタを含む回路部)に作用しないようにする機能(特に静電気に対する静電遮蔽機能)
も有する。導電層の4040の遮蔽機能により、静電気などの外部の電場の影響により薄
膜トランジスタの電気的な特性が変動することを防止することができる。
ース電極層又はドレイン電極層と電気的に接続されている。そして液晶素子4013の対
向電極層4031は第2の基板4006上に形成されている。画素電極層4030と対向
電極層4031と液晶層4008とが重なっている部分が、液晶素子4013に相当する
。なお、画素電極層4030、対向電極層4031はそれぞれ配向膜として機能する絶縁
層4032、4033が設けられ、絶縁層4032、4033を介して液晶層4008を
挟持している。
き、ガラス、セラミックス、プラスチックを用いることができる。プラスチックとしては
、FRP(Fiberglass−Reinforced Plastics)板、PV
F(ポリビニルフルオライド)フィルム、ポリエステルフィルム、またはアクリル樹脂フ
ィルムを用いることができる。
画素電極層4030と対向電極層4031との間の距離(セルギャップ)を制御するため
に設けられている。なお球状のスペーサを用いていても良い。また、対向電極層4031
は、薄膜トランジスタ4010と同一基板上に設けられる共通電位線と電気的に接続され
る。共通接続部を用いて、一対の基板間に配置される導電性粒子を介して対向電極層40
31と共通電位線とを電気的に接続することができる。なお、導電性粒子はシール材40
05に含有させる。
あり、コレステリック液晶を昇温していくと、コレステリック相から等方相へ転移する直
前に発現する相である。ブルー相は狭い温度範囲でしか発現しないため、温度範囲を改善
するために5重量%以上のカイラル剤を混合させた液晶組成物を用いて液晶層4008に
用いる。ブルー相を示す液晶とカイラル剤とを含む液晶組成物は、応答速度が1msec
以下と短く、光学的等方性であるため配向処理が不要であり、視野角依存性が小さい。ま
た配向膜を設けなくてもよいのでラビング処理も不要となるため、ラビング処理によって
引き起こされる静電破壊を防止することができ、作製工程中の液晶表示装置の不良や破損
を軽減することができる。よって液晶表示装置の生産性を向上させることが可能となる。
特に、酸化物半導体層を用いる薄膜トランジスタは、静電気の影響により薄膜トランジス
タの電気的な特性が著しく変動して設計範囲を逸脱する恐れがある。よって酸化物半導体
層を用いる薄膜トランジスタを有する液晶表示装置にブルー相の液晶材料を用いることは
より効果的である。
子に用いる電極層という順に設ける例を示すが、偏光板は基板の内側に設けてもよい。ま
た、偏光板と着色層の積層構造も本実施の形態に限定されず、偏光板及び着色層の材料や
作製工程条件によって適宜設定すればよい。また、表示部以外にブラックマトリクスとし
て機能する遮光膜を設けてもよい。
絶縁層4043、欠陥を含む絶縁層4041が積層されている。酸素過剰の酸化物絶縁層
4043は実施の形態2で示した酸素過剰の酸化物絶縁層139と同様な材料及び方法で
形成すればよい。欠陥を含む絶縁層4041は実施の形態1で示した欠陥を含む絶縁層1
16と同様な材料及び方法で形成すればよい。
絶縁層4042は実施の形態1で示した保護絶縁層103と同様に形成すればよく、例え
ば窒化シリコン膜を用いることができる。また、保護絶縁層4042上に薄膜トランジス
タの表面凹凸を低減するため平坦化絶縁膜として機能する絶縁層4021で覆う構成とな
っている。
ミド、アクリル、ベンゾシクロブテン、ポリアミド、エポキシ等の、耐熱性を有する有機
材料を用いることができる。また上記有機材料の他に、低誘電率材料(low−k材料)
、シロキサン系樹脂、PSG(リンガラス)、BPSG(リンボロンガラス)等を用いる
ことができる。なお、これらの材料で形成される絶縁膜を複数積層させることで、絶縁層
4021を形成してもよい。
OG法、スピンコート、ディップ、スプレー塗布、液滴吐出法(インクジェット法、スク
リーン印刷、オフセット印刷等)、ドクターナイフ、ロールコーター、カーテンコーター
、ナイフコーター等を用いることができる。絶縁層4021の焼成工程と半導体層のアニ
ールを兼ねることで効率よく半導体装置を作製することが可能となる。
、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、
酸化チタンを含むインジウム錫酸化物、インジウム錫酸化物(以下、ITOと示す。)、
インジウム亜鉛酸化物、酸化ケイ素を添加したインジウム錫酸化物などの透光性を有する
透光性の導電性材料を用いることができる。
ともいう)を含む導電性組成物を用いて形成することができる。導電性組成物を用いて形
成した画素電極は、シート抵抗が10000Ω/□以下、波長550nmにおける透光率
が70%以上であることが好ましい。また、導電性組成物に含まれる導電性高分子の抵抗
率が0.1Ω・cm以下であることが好ましい。
ば、ポリアニリンまたはその誘導体、ポリピロールまたはその誘導体、ポリチオフェンま
たはその誘導体、若しくはこれらの2種以上の共重合体などがあげられる。
002に与えられる各種信号及び電位は、FPC4018から供給されている。
ら形成され、端子電極4016は、薄膜トランジスタ4010、4011のソース電極層
及びドレイン電極層と同じ導電膜で形成されている。
て電気的に接続されている。
している例を示しているがこの構成に限定されない。走査線駆動回路を別途形成して実装
しても良いし、信号線駆動回路の一部または走査線駆動回路の一部のみを別途形成して実
装しても良い。
部材(光学基板)などは適宜設ける。例えば、偏光基板及び位相差基板による円偏光を用
いてもよい。また、光源としてバックライト、サイドライトなどを用いてもよい。
を駆動することによって、画面上に表示パターンが形成される。詳しくは選択された画素
電極と該画素電極に対応する対向電極との間に電圧が印加されることによって、画素電極
と対向電極との間に配置された液晶層の光学変調が行われ、この光学変調が表示パターン
として観察者に認識される。
は動画のぼけが生じるという問題がある。液晶表示装置の動画特性を改善するため、全面
黒表示を1フレームおきに行う、所謂、黒挿入と呼ばれる駆動技術がある。
る、所謂、倍速駆動と呼ばれる駆動技術もある。
ダイオード)光源または複数のEL光源などを用いて面光源を構成し、面光源を構成して
いる各光源を独立して1フレーム期間内で間欠点灯駆動する駆動技術もある。面光源とし
て、3種類以上のLEDを用いてもよいし、白色発光のLEDを用いてもよい。独立して
複数のLEDを制御できるため、液晶層の光学変調の切り替えタイミングに合わせてLE
Dの発光タイミングを同期させることもできる。この駆動技術は、LEDを部分的に消灯
することができるため、特に一画面を占める黒い表示領域の割合が多い映像表示の場合に
は、消費電力の低減効果が図れる。
を従来よりも改善することができる。
動回路と同一基板上に保護回路を設けることが好ましい。保護回路は、酸化物半導体層を
用いた非線形素子を用いて構成することが好ましい。例えば、保護回路は画素部と、走査
線入力端子及び信号線入力端子との間に配設されている。本実施の形態では複数の保護回
路を配設して、走査線、信号線及び容量バス線に静電気等によりサージ電圧が印加され、
画素トランジスタなどが破壊されないように構成されている。そのため、保護回路にはサ
ージ電圧が印加されたときに、共通配線に電荷を逃がすように構成する。また、保護回路
は、走査線に対して並列に配置された非線形素子によって構成されている。非線形素子は
、ダイオードのような二端子素子又はトランジスタのような三端子素子で構成される。例
えば、画素部の薄膜トランジスタと同じ工程で形成することも可能であり、例えばゲート
端子とドレイン端子を接続することによりダイオードと同様の特性を持たせることができ
る。
S(In−Plane−Switching)モード、FFS(Fringe Fiel
d Switching)モード、ASM(Axially Symmetric al
igned Micro−cell)モード、OCB(Optical Compens
ated Birefringence)モード、FLC(Ferroelectric
Liquid Crystal)モード、AFLC(AntiFerroelectr
ic Liquid Crystal)モードなどを用いることができる。
CB液晶、STN液晶、VA液晶、ECB型液晶、GH液晶、高分子分散型液晶、ディス
コティック液晶などを用いることができるが、中でもノーマリーブラック型の液晶パネル
、例えば垂直配向(VA)モードを採用した透過型の液晶表示装置とすることが好ましい
。垂直配向モードとしては、いくつか挙げられるが、例えば、MVA(Multi−Do
main Vertical Alignment)モード、PVA(Patterne
d Vertical Alignment)モード、ASVモードなどを用いることが
できる。
晶表示パネルの液晶分子の配列を制御する方式の一種である。VA型の液晶表示装置は、
電圧が印加されていないときにパネル面に対して液晶分子が垂直方向を向く方式である。
また、画素(ピクセル)をいくつかの領域(サブピクセル)に分け、それぞれ別の方向に
分子を倒すよう工夫されているマルチドメイン化あるいはマルチドメイン設計といわれる
方法を用いることができる。
本実施の形態では、本発明の一実施の形態である半導体装置として電子ペーパーの例を示
す。
型の電子ペーパーを示す。半導体装置に用いられる薄膜トランジスタ581としては、実
施の形態1乃至9のいずれか一の薄膜トランジスタを適宜用いることができ、同様な工程
及び材料で形成することができる。薄膜トランジスタ581は酸化物半導体層と欠陥を含
む絶縁層583との間に酸素過剰の混合領域を有する。また、実施の形態2のように、酸
素過剰の混合領域の代わりに酸素過剰の酸化物絶縁層を設ける構成としてもよい。酸素過
剰の酸化物絶縁層も酸素過剰の混合領域と同様の効果を奏する。
水素原子を含む化合物)に対して束縛エネルギーが大きく、酸素過剰の混合領域、欠陥を
多く含む絶縁層において該不純物は安定化するため、酸化物半導体層から、酸素過剰の混
合領域、欠陥を含む絶縁層583へ該不純物を拡散させ、該不純物を酸化物半導体層から
排除することができる。さらに、酸素過剰の混合領域が欠陥を含む絶縁層583に拡散し
た不純物に対するバリア層となり、該不純物が再度酸化物半導体層に侵入することを防止
するため、酸化物半導体層中の不純物濃度を低減させた状態で維持することができる。従
って、変動要因となる水素、水分、水酸基又は水素化物(水素化合物ともいう)などの不
純物が低減された酸化物半導体層を用いた薄膜トランジスタ581は安定な電気特性を有
する信頼性の高い薄膜トランジスタである。
トボール表示方式とは、白と黒に塗り分けられた球形粒子を表示素子に用い、電極層であ
る第1の電極層及び第2の電極層の間に配置し、第1の電極層及び第2の電極層に電位差
を生じさせての球形粒子の向きを制御することにより、表示を行う方法である。
タであり、ソース電極層又はドレイン電極層は、欠陥を含む絶縁層583、保護絶縁層5
84、絶縁層585に形成される開口において第1の電極層587と接して電気的に接続
されている。
0bを有し、周りが液体で満たされているキャビティ594を含む球形粒子が設けられて
おり、球形粒子の周囲は樹脂等の充填材595で充填されている(図12参照)。本実施
の形態においては、第1の電極層587が画素電極に相当し、対向基板596に設けられ
る第2の電極層588が共通電極に相当する。
と、正に帯電した白い微粒子と負に帯電した黒い微粒子とを封入した直径10μm〜20
0μm程度のマイクロカプセルを用いる。第1の電極層と第2の電極層との間に設けられ
るマイクロカプセルは、第1の電極層と第2の電極層によって、電場が与えられると、白
い微粒子と、黒い微粒子が逆の方向に移動し、白または黒を表示することができる。この
原理を応用した表示素子が電気泳動表示素子であり、一般的に電子ペーパーとよばれてい
る。電気泳動表示素子は、液晶表示素子に比べて反射率が高いため、補助ライトは不要で
あり、また消費電力が小さく、薄暗い場所でも表示部を認識することが可能である。また
、表示部に電源が供給されない場合であっても、一度表示した像を保持することが可能で
あるため、電波発信源から表示機能付き半導体装置(単に表示装置、又は表示装置を具備
する半導体装置ともいう)を遠ざけた場合であっても、表示された像を保存しておくこと
が可能となる。
。
本明細書に開示する半導体装置は、さまざまな電子機器(遊技機も含む)に適用すること
ができる。電子機器としては、例えば、テレビジョン装置(テレビ、またはテレビジョン
受信機ともいう)、コンピュータ用などのモニタ、デジタルカメラ、デジタルビデオカメ
ラなどのカメラ、デジタルフォトフレーム、携帯電話機(携帯電話、携帯電話装置ともい
う)、携帯型ゲーム機、携帯情報端末、音響再生装置、パチンコ機などの大型ゲーム機な
どが挙げられる。
1に組み込まれた表示部1602の他、操作ボタン1603a、1603b、外部接続ポ
ート1604、スピーカ1605、マイク1606などを備えている。
報を入力することができる。また、電話を掛ける、或いはメールを打つなどの操作は、表
示部1602を指などで触れることにより行うことができる。
示モードであり、第2は、文字等の情報の入力を主とする入力モードである。第3は表示
モードと入力モードの2つのモードが混合した表示+入力モードである。
主とする文字入力モードとし、画面に表示させた文字の入力操作を行えばよい。この場合
、表示部1602の画面のほとんどにキーボードまたは番号ボタンを表示させることが好
ましい。
有する検出装置を設けることで、携帯電話機1600の向き(縦か横か)を判断して、表
示部1602の画面表示を自動的に切り替えるようにすることができる。
ボタン1603の操作により行われる。また、表示部1602に表示される画像の種類に
よって切り替えるようにすることもできる。例えば、表示部に表示する画像信号が動画の
データであれば表示モード、テキストデータであれば入力モードに切り替える。
部1602のタッチ操作による入力が一定期間ない場合には、画面のモードを入力モード
から表示モードに切り替えるように制御してもよい。
02に掌や指を触れることで、掌紋、指紋等を撮像することで、本人認証を行うことがで
きる。また、表示部に近赤外光を発光するバックライトまたは近赤外光を発光するセンシ
ング用光源を用いれば、指静脈、掌静脈などを撮像することもできる。
素のスイッチング素子として、上記他の実施の形態に示す薄膜トランジスタを複数配置す
ることができる。
複数の機能を備えることができる。例えば電話機能に加えて、コンピュータを内蔵し、様
々なデータ処理機能を備えることもできる。
成されている。筐体1800には、表示パネル1802、スピーカ1803、マイクロフ
ォン1804、ポインティングデバイス1806、カメラ用レンズ1807、外部接続端
子1808などを備え、筐体1801には、キーボード1810、外部メモリスロット1
811などを備えている。また、アンテナは筐体1801内部に内蔵されている。
ている複数の操作キー1805を点線で示している。
に応じて表示の方向が適宜変化する。また、表示パネル1802と同一面上にカメラ用レ
ンズ1807を備えているため、テレビ電話が可能である。スピーカ1803及びマイク
ロフォン1804は音声通話に限らず、テレビ電話、録音、再生などが可能である。さら
に、筐体1800と筐体1801は、スライドし、図13(B)のように展開している状
態から重なり合った状態とすることができ、携帯に適した小型化が可能である。
であり、充電及びパーソナルコンピュータなどとのデータ通信が可能である。また、外部
メモリスロット1811に記録媒体を挿入し、より大量のデータ保存及び移動に対応でき
る。
よい。
、筐体9601に表示部9603が組み込まれている。表示部9603により、映像を表
示することが可能である。また、ここでは、スタンド9605により筐体9601を支持
した構成を示している。
コン操作機9610により行うことができる。リモコン操作機9610が備える操作キー
9609により、チャンネルや音量の操作を行うことができ、表示部9603に表示され
る映像を操作することができる。また、リモコン操作機9610に、当該リモコン操作機
9610から出力する情報を表示する表示部9607を設ける構成としてもよい。
より一般のテレビ放送の受信を行うことができ、さらにモデムを介して有線または無線に
よる通信ネットワークに接続することにより、一方向(送信者から受信者)または双方向
(送信者と受信者間、あるいは受信者間同士など)の情報通信を行うことも可能である。
素のスイッチング素子として、上記他の実施の形態に示す薄膜トランジスタを複数配置す
ることができる。
トフレーム9700は、筐体9701に表示部9703が組み込まれている。表示部97
03は、各種画像を表示することが可能であり、例えばデジタルカメラなどで撮影した画
像データを表示させることで、通常の写真立てと同様に機能させることができる。
素のスイッチング素子として、上記他の実施の形態に示す薄膜トランジスタを複数配置す
ることができる。
Bケーブルなどの各種ケーブルと接続可能な端子など)、記録媒体挿入部などを備える構
成とする。これらの構成は、表示部と同一面に組み込まれていてもよいが、側面や裏面に
備えるとデザイン性が向上するため好ましい。例えば、デジタルフォトフレームの記録媒
体挿入部に、デジタルカメラで撮影した画像データを記憶したメモリを挿入して画像デー
タを取り込み、取り込んだ画像データを表示部9703に表示させることができる。
。無線により、所望の画像データを取り込み、表示させる構成とすることもできる。
り、連結部9893により、開閉可能に連結されている。筐体9881には表示部988
2が組み込まれ、筐体9891には表示部9883が組み込まれている。
素のスイッチング素子として、上記他の実施の形態に示す薄膜トランジスタを複数配置す
ることができる。
86、LEDランプ9890、入力手段(操作キー9885、接続端子9887、センサ
9888(力、変位、位置、速度、加速度、角速度、回転数、距離、光、液、磁気、温度
、化学物質、音声、時間、硬度、電場、電流、電圧、電力、放射線、流量、湿度、傾度、
振動、におい又は赤外線を測定する機能を含むもの)、マイクロフォン9889)等を備
えている。もちろん、携帯型遊技機の構成は上述のものに限定されず、少なくとも本明細
書に開示する薄膜トランジスタを備えた構成であればよく、その他付属設備が適宜設けら
れた構成とすることができる。図15に示す携帯型遊技機は、記録媒体に記録されている
プログラム又はデータを読み出して表示部に表示する機能や、他の携帯型遊技機と無線通
信を行って情報を共有する機能を有する。なお、図15に示す携帯型遊技機が有する機能
はこれに限定されず、様々な機能を有することができる。
内の照明装置3001として用いた例である。本明細書に示す発光装置は大面積化も可能
であるため、大面積の照明装置として用いることができる。また、上記実施の形態で示し
た発光装置は、卓上照明器具3002として用いることも可能である。なお、照明器具に
は天井固定型の照明器具、卓上照明器具の他にも、壁掛け型の照明器具、車内用照明、誘
導灯なども含まれる。
々な電子機器の表示パネルに適用することができ、信頼性の高い電子機器を提供すること
ができる。
本明細書に開示する半導体装置は、電子ペーパーとして適用することができる。電子ペー
パーは、情報を表示するものであればあらゆる分野の電子機器に用いることが可能である
。例えば、電子ペーパーを用いて、電子書籍(電子ブック)、ポスター、電車などの乗り
物の車内広告、クレジットカード等の各種カードにおける表示等に適用することができる
。電子機器の一例を図16に示す。
および筐体2703の2つの筐体で構成されている。筐体2701および筐体2703は
、軸部2711により一体とされており、該軸部2711を軸として開閉動作を行うこと
ができる。このような構成により、紙の書籍のような動作を行うことが可能となる。
込まれている。表示部2705および表示部2707は、続き画面を表示する構成として
もよいし、異なる画面を表示する構成としてもよい。異なる画面を表示する構成とするこ
とで、例えば右側の表示部(図16では表示部2705)に文章を表示し、左側の表示部
(図16では表示部2707)に画像を表示することができる。
701において、電源2721、操作キー2723、スピーカ2725などを備えている
。操作キー2723により、頁を送ることができる。なお、筐体の表示部と同一面にキー
ボードやポインティングデバイスなどを備える構成としてもよい。また、筐体の裏面や側
面に、外部接続用端子(イヤホン端子、USB端子、またはACアダプタおよびUSBケ
ーブルなどの各種ケーブルと接続可能な端子など)、記録媒体挿入部などを備える構成と
してもよい。さらに、電子書籍2700は、電子辞書としての機能を持たせた構成として
もよい。
電子書籍サーバから、所望の書籍データなどを購入し、ダウンロードする構成とすること
も可能である。
102 ゲート絶縁層
103 保護絶縁層
110 薄膜トランジスタ
111 ゲート電極層
112 酸化物半導体層
116 絶縁層
119 混合領域
120 酸化物半導体膜
121 酸化物半導体層
130 薄膜トランジスタ
132 酸化物半導体層
139 酸化物絶縁層
140 基板
141 酸化物半導体層
142 ゲート絶縁層
143 保護絶縁層
146 絶縁層
150 基板
151 ゲート電極層
152 ゲート絶縁層
153 保護絶縁層
160 薄膜トランジスタ
162 酸化物半導体層
165b ドレイン電極層
166 絶縁層
171 酸化物半導体層
173 絶縁層
179 混合領域
180 薄膜トランジスタ
181 ゲート電極層
183 保護絶縁層
190 薄膜トランジスタ
192 酸化物半導体層
196 絶縁層
199 混合領域
300 基板
302 ゲート絶縁層
303 保護絶縁層
310 薄膜トランジスタ
311 ゲート電極層
312 酸化物半導体層
313 チャネル形成領域
316 絶縁層
319 酸化物絶縁層
320 基板
322 ゲート絶縁層
323 保護絶縁層
330 酸化物半導体膜
331 酸化物半導体層
332 酸化物半導体層
360 薄膜トランジスタ
361 ゲート電極層
362 酸化物半導体層
363 チャネル形成領域
366 絶縁層
369 酸化物絶縁層
370 基板
373 保護絶縁層
380 薄膜トランジスタ
381 ゲート電極層
382 酸化物半導体層
386 絶縁層
389 酸化物絶縁層
580 基板
581 薄膜トランジスタ
583 絶縁層
584 保護絶縁層
585 絶縁層
587 電極層
588 電極層
594 キャビティ
595 充填材
596 対向基板
115a ソース電極層
115b ドレイン電極層
142a ゲート絶縁層
142b ゲート絶縁層
1600 携帯電話機
1601 筐体
1602 表示部
1603 操作ボタン
1604 外部接続ポート
1605 スピーカ
165a ソース電極層
166b ドレイン電極層
1800 筐体
1801 筐体
1802 表示パネル
1803 スピーカ
1804 マイクロフォン
1805 操作キー
1806 ポインティングデバイス
1807 カメラ用レンズ
1808 外部接続端子
1810 キーボード
1811 外部メモリスロット
195a ソース電極層
195b ドレイン電極層
2700 電子書籍
2701 筐体
2703 筐体
2705 表示部
2707 表示部
2711 軸部
2721 電源
2723 操作キー
2725 スピーカ
3001 照明装置
3002 卓上照明器具
314a 高抵抗ソース領域
314b 高抵抗ドレイン領域
315a ソース電極層
315b ドレイン電極層
364a 高抵抗ソース領域
364b 高抵抗ドレイン領域
365a ソース電極層
365b ドレイン電極層
372a ゲート絶縁層
372b ゲート絶縁層
385a ソース電極層
385b ドレイン電極層
4001 基板
4002 画素部
4003 信号線駆動回路
4004 走査線駆動回路
4005 シール材
4006 基板
4008 液晶層
4010 薄膜トランジスタ
4011 薄膜トランジスタ
4013 液晶素子
4015 接続端子電極
4016 端子電極
4018 FPC
4019 異方性導電膜
4021 絶縁層
4030 画素電極層
4031 対向電極層
4032 絶縁層
4040 導電層
4041 絶縁層
4042 保護絶縁層
4043 酸化物絶縁層
4501 基板
4502 画素部
4505 シール材
4506 基板
4507 充填材
4509 薄膜トランジスタ
4510 薄膜トランジスタ
4511 発光素子
4512 電界発光層
4513 電極
4515 接続端子電極
4516 端子電極
4517 電極
4519 異方性導電膜
4520 隔壁
4540 導電層
4542 絶縁層
4543 オーバーコート層
4544 絶縁層
4545 カラーフィルタ層
4550 配線層
4551 絶縁層
590a 黒色領域
590b 白色領域
1606 マイク
6400 画素
6401 スイッチング用トランジスタ
6402 駆動用トランジスタ
6403 容量素子
6404 発光素子
6405 信号線
6406 走査線
6407 電源線
6408 共通電極
7001 駆動用TFT
7002 発光素子
7003 電極
7004 EL層
7005 電極
7009 隔壁
7011 駆動用TFT
7012 発光素子
7013 電極
7014 EL層
7015 電極
7016 遮蔽膜
7017 導電膜
7019 隔壁
7021 駆動用TFT
7022 発光素子
7023 電極
7024 EL層
7025 電極
7026 電極
7027 導電膜
7029 隔壁
7031 絶縁層
7032 絶縁層
7033 カラーフィルタ層
7034 オーバーコート層
7035 保護絶縁層
7036 平坦化絶縁層
7042 絶縁層
7043 カラーフィルタ層
7044 オーバーコート層
7045 保護絶縁層
7051 絶縁層
7052 保護絶縁層
7053 平坦化絶縁層
7055 絶縁層
7056 平坦化絶縁層
9600 テレビジョン装置
9601 筐体
9603 表示部
9605 スタンド
9607 表示部
9609 操作キー
9610 リモコン操作機
9700 デジタルフォトフレーム
9701 筐体
9703 表示部
9881 筐体
9882 表示部
9883 表示部
9884 スピーカ部
9885 操作キー
9886 記録媒体挿入部
9887 接続端子
9888 センサ
9889 マイクロフォン
9890 LEDランプ
9891 筐体
9893 連結部
1603a 操作ボタン
4503a 信号線駆動回路
4504a 走査線駆動回路
4518a FPC
Claims (2)
- 基板上の、ゲート電極層と、
前記ゲート電極層上の、ゲート絶縁層と、
前記ゲート絶縁層上の、酸化物半導体層と、
前記酸化物半導体層が有するチャネル形成領域と接する、酸素過剰な領域と、
前記酸化物半導体層と電気的に接続された、ソース電極層と、
前記酸化物半導体層と電気的に接続された、ドレイン電極層と、を有し、
前記酸化物半導体層は、Inと、Gaと、Znと、を有し、
前記酸素過剰な領域は、Inと、Gaと、Znと、シリコンと、を有することを特徴とする半導体装置。 - 基板上の、ゲート電極層と、
前記ゲート電極層上の、ゲート絶縁層と、
前記ゲート絶縁層上の、酸化物半導体層と、
前記酸化物半導体層が有するチャネル形成領域と接する、酸素過剰な領域と、
前記酸化物半導体層と電気的に接続された、ソース電極層と、
前記酸化物半導体層と電気的に接続された、ドレイン電極層と、を有し、
前記酸化物半導体層は、Inと、Gaと、Znと、を有し、
前記酸化物半導体層は、結晶領域を有し、
前記酸素過剰な領域は、Inと、Gaと、Znと、シリコンと、を有することを特徴とする半導体装置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009249876 | 2009-10-30 | ||
JP2009249876 | 2009-10-30 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014200900A Division JP5963825B2 (ja) | 2009-10-30 | 2014-09-30 | 半導体装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018004370A Division JP6674482B2 (ja) | 2009-10-30 | 2018-01-15 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2016197735A JP2016197735A (ja) | 2016-11-24 |
JP6277228B2 true JP6277228B2 (ja) | 2018-02-07 |
Family
ID=43921810
Family Applications (5)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010243369A Active JP5639850B2 (ja) | 2009-10-30 | 2010-10-29 | 半導体装置 |
JP2014200900A Active JP5963825B2 (ja) | 2009-10-30 | 2014-09-30 | 半導体装置 |
JP2016127448A Expired - Fee Related JP6277228B2 (ja) | 2009-10-30 | 2016-06-28 | 半導体装置 |
JP2018004370A Active JP6674482B2 (ja) | 2009-10-30 | 2018-01-15 | 半導体装置 |
JP2020038528A Active JP6953570B2 (ja) | 2009-10-30 | 2020-03-06 | 半導体装置の作製方法 |
Family Applications Before (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010243369A Active JP5639850B2 (ja) | 2009-10-30 | 2010-10-29 | 半導体装置 |
JP2014200900A Active JP5963825B2 (ja) | 2009-10-30 | 2014-09-30 | 半導体装置 |
Family Applications After (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018004370A Active JP6674482B2 (ja) | 2009-10-30 | 2018-01-15 | 半導体装置 |
JP2020038528A Active JP6953570B2 (ja) | 2009-10-30 | 2020-03-06 | 半導体装置の作製方法 |
Country Status (7)
Country | Link |
---|---|
US (3) | US20110101335A1 (ja) |
EP (1) | EP2494601A4 (ja) |
JP (5) | JP5639850B2 (ja) |
KR (3) | KR101928402B1 (ja) |
CN (2) | CN102668096B (ja) |
TW (2) | TWI544608B (ja) |
WO (1) | WO2011052384A1 (ja) |
Families Citing this family (108)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104934483B (zh) | 2009-09-24 | 2018-08-10 | 株式会社半导体能源研究所 | 半导体元件及其制造方法 |
WO2011043206A1 (en) * | 2009-10-09 | 2011-04-14 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
KR101921047B1 (ko) * | 2010-03-26 | 2018-11-23 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치를 제작하는 방법 |
US8895375B2 (en) | 2010-06-01 | 2014-11-25 | Semiconductor Energy Laboratory Co., Ltd. | Field effect transistor and method for manufacturing the same |
WO2011158703A1 (en) * | 2010-06-18 | 2011-12-22 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
KR101801960B1 (ko) | 2010-07-01 | 2017-11-27 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 액정 표시 장치의 구동 방법 |
CN107452630B (zh) | 2010-07-02 | 2020-11-27 | 株式会社半导体能源研究所 | 半导体装置 |
JP5917035B2 (ja) | 2010-07-26 | 2016-05-11 | 株式会社半導体エネルギー研究所 | 半導体装置 |
US8883555B2 (en) | 2010-08-25 | 2014-11-11 | Semiconductor Energy Laboratory Co., Ltd. | Electronic device, manufacturing method of electronic device, and sputtering target |
US20150108467A1 (en) * | 2010-12-20 | 2015-04-23 | Sharp Kabushiki Kaisha | Semiconductor device and display device |
TWI521612B (zh) * | 2011-03-11 | 2016-02-11 | 半導體能源研究所股份有限公司 | 半導體裝置的製造方法 |
AT12749U1 (de) | 2011-04-01 | 2012-10-15 | Austria Tech & System Tech | Leiterplattenelement mit wenigstens einer led |
US20120298998A1 (en) * | 2011-05-25 | 2012-11-29 | Semiconductor Energy Laboratory Co., Ltd. | Method for forming oxide semiconductor film, semiconductor device, and method for manufacturing semiconductor device |
JP5827045B2 (ja) * | 2011-06-29 | 2015-12-02 | 株式会社ジャパンディスプレイ | 半導体装置の製造方法 |
JP4982619B1 (ja) | 2011-07-29 | 2012-07-25 | 富士フイルム株式会社 | 半導体素子の製造方法及び電界効果型トランジスタの製造方法 |
KR101920712B1 (ko) * | 2011-08-26 | 2018-11-22 | 삼성전자주식회사 | 튜너블 배리어를 구비한 그래핀 스위칭 소자 |
US9660092B2 (en) * | 2011-08-31 | 2017-05-23 | Semiconductor Energy Laboratory Co., Ltd. | Oxide semiconductor thin film transistor including oxygen release layer |
CN104024620A (zh) | 2011-09-07 | 2014-09-03 | 雅富顿公司 | 空运发动机添加剂输送系统 |
WO2013054823A1 (en) * | 2011-10-14 | 2013-04-18 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
TWI567985B (zh) | 2011-10-21 | 2017-01-21 | 半導體能源研究所股份有限公司 | 半導體裝置及其製造方法 |
US8772094B2 (en) * | 2011-11-25 | 2014-07-08 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing semiconductor device |
KR102100425B1 (ko) * | 2011-12-27 | 2020-04-13 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 반도체 장치의 제작 방법 |
JP5917385B2 (ja) * | 2011-12-27 | 2016-05-11 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
TWI604609B (zh) * | 2012-02-02 | 2017-11-01 | 半導體能源研究所股份有限公司 | 半導體裝置 |
US9735280B2 (en) | 2012-03-02 | 2017-08-15 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, method for manufacturing semiconductor device, and method for forming oxide film |
KR102069158B1 (ko) * | 2012-05-10 | 2020-01-22 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 배선의 형성 방법, 반도체 장치, 및 반도체 장치의 제작 방법 |
TWI596778B (zh) * | 2012-06-29 | 2017-08-21 | 半導體能源研究所股份有限公司 | 半導體裝置及半導體裝置的製造方法 |
KR102213518B1 (ko) * | 2012-06-29 | 2021-02-08 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
KR20200019269A (ko) | 2012-06-29 | 2020-02-21 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
KR102141977B1 (ko) * | 2012-07-20 | 2020-08-06 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 반도체 장치의 제조 방법 |
JP2014074908A (ja) * | 2012-09-13 | 2014-04-24 | Semiconductor Energy Lab Co Ltd | 半導体装置及び半導体装置の駆動方法 |
US9018624B2 (en) | 2012-09-13 | 2015-04-28 | Semiconductor Energy Laboratory Co., Ltd. | Display device and electronic appliance |
US9132436B2 (en) | 2012-09-21 | 2015-09-15 | Applied Materials, Inc. | Chemical control features in wafer process equipment |
CN103066017A (zh) * | 2012-12-28 | 2013-04-24 | 北京京东方光电科技有限公司 | 一种阵列基板的制备方法 |
CN103915508B (zh) * | 2013-01-17 | 2017-05-17 | 上海天马微电子有限公司 | 一种底栅结构的氧化物薄膜晶体管及其制作方法 |
CN103117224A (zh) * | 2013-01-21 | 2013-05-22 | 京东方科技集团股份有限公司 | 一种薄膜晶体管和阵列基板的制作方法 |
TWI614813B (zh) | 2013-01-21 | 2018-02-11 | 半導體能源研究所股份有限公司 | 半導體裝置的製造方法 |
US10256079B2 (en) | 2013-02-08 | 2019-04-09 | Applied Materials, Inc. | Semiconductor processing systems having multiple plasma configurations |
JP2016519429A (ja) * | 2013-03-19 | 2016-06-30 | アプライド マテリアルズ インコーポレイテッドApplied Materials,Incorporated | 多層パッシベーション又はエッチング停止tft |
KR102625606B1 (ko) | 2013-05-21 | 2024-01-17 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 전자 기기 및 카메라 |
US9818765B2 (en) * | 2013-08-26 | 2017-11-14 | Apple Inc. | Displays with silicon and semiconducting oxide thin-film transistors |
DE102014111140B4 (de) * | 2014-08-05 | 2019-08-14 | Infineon Technologies Austria Ag | Halbleitervorrichtung mit Feldeffektstrukturen mit verschiedenen Gatematerialien und Verfahren zur Herstellung davon |
JP6598436B2 (ja) * | 2014-08-08 | 2019-10-30 | キヤノン株式会社 | 光電変換装置、撮像システム、及び光電変換装置の製造方法 |
US9722091B2 (en) | 2014-09-12 | 2017-08-01 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing semiconductor device |
US9966240B2 (en) | 2014-10-14 | 2018-05-08 | Applied Materials, Inc. | Systems and methods for internal surface conditioning assessment in plasma processing equipment |
US9355922B2 (en) | 2014-10-14 | 2016-05-31 | Applied Materials, Inc. | Systems and methods for internal surface conditioning in plasma processing equipment |
US9704704B2 (en) * | 2014-10-28 | 2017-07-11 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and display device including the same |
US11637002B2 (en) | 2014-11-26 | 2023-04-25 | Applied Materials, Inc. | Methods and systems to enhance process uniformity |
TWI669819B (zh) * | 2014-11-28 | 2019-08-21 | 日商半導體能源研究所股份有限公司 | 半導體裝置、模組以及電子裝置 |
US10573496B2 (en) | 2014-12-09 | 2020-02-25 | Applied Materials, Inc. | Direct outlet toroidal plasma source |
US20160225652A1 (en) | 2015-02-03 | 2016-08-04 | Applied Materials, Inc. | Low temperature chuck for plasma processing systems |
US9741593B2 (en) | 2015-08-06 | 2017-08-22 | Applied Materials, Inc. | Thermal management systems and methods for wafer processing systems |
US9691645B2 (en) | 2015-08-06 | 2017-06-27 | Applied Materials, Inc. | Bolted wafer chuck thermal management systems and methods for wafer processing systems |
US10504700B2 (en) | 2015-08-27 | 2019-12-10 | Applied Materials, Inc. | Plasma etching systems and methods with secondary plasma injection |
WO2017081579A1 (en) | 2015-11-13 | 2017-05-18 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for manufacturing the same |
JP6851814B2 (ja) | 2015-12-29 | 2021-03-31 | 株式会社半導体エネルギー研究所 | トランジスタ |
US10504754B2 (en) | 2016-05-19 | 2019-12-10 | Applied Materials, Inc. | Systems and methods for improved semiconductor etching and component protection |
US9865484B1 (en) | 2016-06-29 | 2018-01-09 | Applied Materials, Inc. | Selective etch using material modification and RF pulsing |
US10205008B2 (en) | 2016-08-03 | 2019-02-12 | Semiconductor Energy Laboratory Co., Ltd. | Manufacturing method of semiconductor device |
US10629473B2 (en) * | 2016-09-09 | 2020-04-21 | Applied Materials, Inc. | Footing removal for nitride spacer |
US10546729B2 (en) | 2016-10-04 | 2020-01-28 | Applied Materials, Inc. | Dual-channel showerhead with improved profile |
US9934942B1 (en) | 2016-10-04 | 2018-04-03 | Applied Materials, Inc. | Chamber with flow-through source |
US10163696B2 (en) | 2016-11-11 | 2018-12-25 | Applied Materials, Inc. | Selective cobalt removal for bottom up gapfill |
US10026621B2 (en) | 2016-11-14 | 2018-07-17 | Applied Materials, Inc. | SiN spacer profile patterning |
KR102593485B1 (ko) | 2016-12-02 | 2023-10-24 | 삼성디스플레이 주식회사 | 표시 장치 |
US10692994B2 (en) * | 2016-12-23 | 2020-06-23 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for manufacturing the same |
US10431429B2 (en) | 2017-02-03 | 2019-10-01 | Applied Materials, Inc. | Systems and methods for radial and azimuthal control of plasma uniformity |
US10319739B2 (en) | 2017-02-08 | 2019-06-11 | Applied Materials, Inc. | Accommodating imperfectly aligned memory holes |
JP2017108161A (ja) * | 2017-02-20 | 2017-06-15 | 株式会社ジャパンディスプレイ | 半導体装置及び半導体装置の製造方法 |
US10943834B2 (en) | 2017-03-13 | 2021-03-09 | Applied Materials, Inc. | Replacement contact process |
US11276590B2 (en) | 2017-05-17 | 2022-03-15 | Applied Materials, Inc. | Multi-zone semiconductor substrate supports |
US11276559B2 (en) | 2017-05-17 | 2022-03-15 | Applied Materials, Inc. | Semiconductor processing chamber for multiple precursor flow |
US10920320B2 (en) | 2017-06-16 | 2021-02-16 | Applied Materials, Inc. | Plasma health determination in semiconductor substrate processing reactors |
US10541246B2 (en) | 2017-06-26 | 2020-01-21 | Applied Materials, Inc. | 3D flash memory cells which discourage cross-cell electrical tunneling |
US10727080B2 (en) | 2017-07-07 | 2020-07-28 | Applied Materials, Inc. | Tantalum-containing material removal |
US10043674B1 (en) | 2017-08-04 | 2018-08-07 | Applied Materials, Inc. | Germanium etching systems and methods |
US10297458B2 (en) | 2017-08-07 | 2019-05-21 | Applied Materials, Inc. | Process window widening using coated parts in plasma etch processes |
JP6782211B2 (ja) * | 2017-09-08 | 2020-11-11 | 株式会社東芝 | 透明電極、それを用いた素子、および素子の製造方法 |
CN107664889B (zh) * | 2017-09-14 | 2020-05-22 | 深圳市华星光电半导体显示技术有限公司 | 一种tft器件及液晶显示面板的静电保护电路 |
US10903054B2 (en) | 2017-12-19 | 2021-01-26 | Applied Materials, Inc. | Multi-zone gas distribution systems and methods |
US11328909B2 (en) | 2017-12-22 | 2022-05-10 | Applied Materials, Inc. | Chamber conditioning and removal processes |
US10854426B2 (en) | 2018-01-08 | 2020-12-01 | Applied Materials, Inc. | Metal recess for semiconductor structures |
US10964512B2 (en) | 2018-02-15 | 2021-03-30 | Applied Materials, Inc. | Semiconductor processing chamber multistage mixing apparatus and methods |
US10679870B2 (en) | 2018-02-15 | 2020-06-09 | Applied Materials, Inc. | Semiconductor processing chamber multistage mixing apparatus |
TWI716818B (zh) | 2018-02-28 | 2021-01-21 | 美商應用材料股份有限公司 | 形成氣隙的系統及方法 |
US10593560B2 (en) | 2018-03-01 | 2020-03-17 | Applied Materials, Inc. | Magnetic induction plasma source for semiconductor processes and equipment |
US10319600B1 (en) | 2018-03-12 | 2019-06-11 | Applied Materials, Inc. | Thermal silicon etch |
US10573527B2 (en) | 2018-04-06 | 2020-02-25 | Applied Materials, Inc. | Gas-phase selective etching systems and methods |
US10699879B2 (en) | 2018-04-17 | 2020-06-30 | Applied Materials, Inc. | Two piece electrode assembly with gap for plasma control |
US10886137B2 (en) | 2018-04-30 | 2021-01-05 | Applied Materials, Inc. | Selective nitride removal |
US10872778B2 (en) | 2018-07-06 | 2020-12-22 | Applied Materials, Inc. | Systems and methods utilizing solid-phase etchants |
US10755941B2 (en) | 2018-07-06 | 2020-08-25 | Applied Materials, Inc. | Self-limiting selective etching systems and methods |
US10672642B2 (en) | 2018-07-24 | 2020-06-02 | Applied Materials, Inc. | Systems and methods for pedestal configuration |
US10892198B2 (en) | 2018-09-14 | 2021-01-12 | Applied Materials, Inc. | Systems and methods for improved performance in semiconductor processing |
US11049755B2 (en) | 2018-09-14 | 2021-06-29 | Applied Materials, Inc. | Semiconductor substrate supports with embedded RF shield |
US11062887B2 (en) | 2018-09-17 | 2021-07-13 | Applied Materials, Inc. | High temperature RF heater pedestals |
US11417534B2 (en) | 2018-09-21 | 2022-08-16 | Applied Materials, Inc. | Selective material removal |
US11682560B2 (en) | 2018-10-11 | 2023-06-20 | Applied Materials, Inc. | Systems and methods for hafnium-containing film removal |
US11121002B2 (en) | 2018-10-24 | 2021-09-14 | Applied Materials, Inc. | Systems and methods for etching metals and metal derivatives |
US11437242B2 (en) | 2018-11-27 | 2022-09-06 | Applied Materials, Inc. | Selective removal of silicon-containing materials |
US11211461B2 (en) * | 2018-12-28 | 2021-12-28 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and memory device |
US11721527B2 (en) | 2019-01-07 | 2023-08-08 | Applied Materials, Inc. | Processing chamber mixing systems |
US10920319B2 (en) | 2019-01-11 | 2021-02-16 | Applied Materials, Inc. | Ceramic showerheads with conductive electrodes |
KR102599124B1 (ko) * | 2019-09-03 | 2023-11-07 | 한국전자통신연구원 | 메모리 소자 |
KR20210086342A (ko) | 2019-12-31 | 2021-07-08 | 엘지디스플레이 주식회사 | 산화물 반도체 패턴을 포함하는 디스플레이 장치 |
CN111403425B (zh) * | 2020-03-31 | 2023-04-14 | 成都京东方显示科技有限公司 | 阵列基板及其制作方法、显示面板 |
US11961854B2 (en) | 2020-12-29 | 2024-04-16 | Sywe Neng Lee | Semiconductor device |
TWI751867B (zh) * | 2020-12-29 | 2022-01-01 | 李學能 | 半導體裝置 |
Family Cites Families (238)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US704190A (en) * | 1902-04-15 | 1902-07-08 | Thomas Huberdeau | Rail-joint. |
JPS60198861A (ja) | 1984-03-23 | 1985-10-08 | Fujitsu Ltd | 薄膜トランジスタ |
JPH0244256B2 (ja) | 1987-01-28 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
JPS63210023A (ja) | 1987-02-24 | 1988-08-31 | Natl Inst For Res In Inorg Mater | InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法 |
JPH0244260B2 (ja) | 1987-02-24 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
JPH0244258B2 (ja) | 1987-02-24 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
JPH0244262B2 (ja) | 1987-02-27 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
JPH0244263B2 (ja) | 1987-04-22 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
JP2585118B2 (ja) | 1990-02-06 | 1997-02-26 | 株式会社半導体エネルギー研究所 | 薄膜トランジスタの作製方法 |
DE69107101T2 (de) | 1990-02-06 | 1995-05-24 | Semiconductor Energy Lab | Verfahren zum Herstellen eines Oxydfilms. |
US5210050A (en) | 1990-10-15 | 1993-05-11 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing a semiconductor device comprising a semiconductor film |
JPH05251705A (ja) | 1992-03-04 | 1993-09-28 | Fuji Xerox Co Ltd | 薄膜トランジスタ |
JPH05331619A (ja) | 1992-05-29 | 1993-12-14 | Matsushita Electric Ind Co Ltd | 薄膜作製方法および薄膜作製装置 |
JPH0685173A (ja) * | 1992-07-17 | 1994-03-25 | Toshiba Corp | 半導体集積回路用キャパシタ |
JP2900229B2 (ja) * | 1994-12-27 | 1999-06-02 | 株式会社半導体エネルギー研究所 | 半導体装置およびその作製方法および電気光学装置 |
JPH08298260A (ja) * | 1995-02-28 | 1996-11-12 | Hitachi Ltd | 誘電体及びその製造方法並びに半導体装置 |
TW302525B (ja) | 1995-02-28 | 1997-04-11 | Hitachi Ltd | |
JP3479375B2 (ja) | 1995-03-27 | 2003-12-15 | 科学技術振興事業団 | 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法 |
JP2780673B2 (ja) | 1995-06-13 | 1998-07-30 | 日本電気株式会社 | アクティブマトリクス型液晶表示装置およびその製造方法 |
JPH11505377A (ja) | 1995-08-03 | 1999-05-18 | フィリップス エレクトロニクス ネムローゼ フェンノートシャップ | 半導体装置 |
JPH0990331A (ja) * | 1995-09-26 | 1997-04-04 | Toshiba Corp | 液晶表示装置 |
US5847410A (en) | 1995-11-24 | 1998-12-08 | Semiconductor Energy Laboratory Co. | Semiconductor electro-optical device |
JP3625598B2 (ja) * | 1995-12-30 | 2005-03-02 | 三星電子株式会社 | 液晶表示装置の製造方法 |
JPH11274504A (ja) | 1998-03-20 | 1999-10-08 | Advanced Display Inc | Tftおよびその製法 |
JP4170454B2 (ja) | 1998-07-24 | 2008-10-22 | Hoya株式会社 | 透明導電性酸化物薄膜を有する物品及びその製造方法 |
JP4246298B2 (ja) | 1998-09-30 | 2009-04-02 | インターナショナル・ビジネス・マシーンズ・コーポレーション | 液晶ディスプレイパネルの製造方法 |
US7141821B1 (en) | 1998-11-10 | 2006-11-28 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device having an impurity gradient in the impurity regions and method of manufacture |
JP2000150861A (ja) * | 1998-11-16 | 2000-05-30 | Tdk Corp | 酸化物薄膜 |
JP3276930B2 (ja) | 1998-11-17 | 2002-04-22 | 科学技術振興事業団 | トランジスタ及び半導体装置 |
TW460731B (en) | 1999-09-03 | 2001-10-21 | Ind Tech Res Inst | Electrode structure and production method of wide viewing angle LCD |
JP4089858B2 (ja) | 2000-09-01 | 2008-05-28 | 国立大学法人東北大学 | 半導体デバイス |
JP4678933B2 (ja) | 2000-11-07 | 2011-04-27 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
KR20020038482A (ko) | 2000-11-15 | 2002-05-23 | 모리시타 요이찌 | 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널 |
JP3997731B2 (ja) * | 2001-03-19 | 2007-10-24 | 富士ゼロックス株式会社 | 基材上に結晶性半導体薄膜を形成する方法 |
JP2002289859A (ja) | 2001-03-23 | 2002-10-04 | Minolta Co Ltd | 薄膜トランジスタ |
JP3501793B2 (ja) | 2001-05-16 | 2004-03-02 | Nec液晶テクノロジー株式会社 | 薄膜トランジスタ及びその製造方法 |
JP3925839B2 (ja) | 2001-09-10 | 2007-06-06 | シャープ株式会社 | 半導体記憶装置およびその試験方法 |
JP4090716B2 (ja) | 2001-09-10 | 2008-05-28 | 雅司 川崎 | 薄膜トランジスタおよびマトリクス表示装置 |
JP4164562B2 (ja) | 2002-09-11 | 2008-10-15 | 独立行政法人科学技術振興機構 | ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ |
US7061014B2 (en) * | 2001-11-05 | 2006-06-13 | Japan Science And Technology Agency | Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film |
JP4016178B2 (ja) | 2001-11-06 | 2007-12-05 | ソニー株式会社 | 表示装置及び反射防止用基体 |
KR100415617B1 (ko) * | 2001-12-06 | 2004-01-24 | 엘지.필립스 엘시디 주식회사 | 에천트와 이를 이용한 금속배선 제조방법 및박막트랜지스터의 제조방법 |
JP4083486B2 (ja) | 2002-02-21 | 2008-04-30 | 独立行政法人科学技術振興機構 | LnCuO(S,Se,Te)単結晶薄膜の製造方法 |
JP2003264148A (ja) * | 2002-03-07 | 2003-09-19 | Nec Corp | 薄膜製造方法、半導体デバイス製造方法、非晶質半導体薄膜、絶縁体薄膜、及び半導体装置 |
US7049190B2 (en) * | 2002-03-15 | 2006-05-23 | Sanyo Electric Co., Ltd. | Method for forming ZnO film, method for forming ZnO semiconductor layer, method for fabricating semiconductor device, and semiconductor device |
JP3933591B2 (ja) | 2002-03-26 | 2007-06-20 | 淳二 城戸 | 有機エレクトロルミネッセント素子 |
US7339187B2 (en) | 2002-05-21 | 2008-03-04 | State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University | Transistor structures |
JP2004022625A (ja) * | 2002-06-13 | 2004-01-22 | Murata Mfg Co Ltd | 半導体デバイス及び該半導体デバイスの製造方法 |
US7105868B2 (en) | 2002-06-24 | 2006-09-12 | Cermet, Inc. | High-electron mobility transistor with zinc oxide |
AU2003257636A1 (en) | 2002-08-22 | 2004-03-11 | Daikin Industries, Ltd. | Removing solution |
US7605023B2 (en) | 2002-08-29 | 2009-10-20 | Semiconductor Energy Laboratory Co., Ltd. | Manufacturing method for a semiconductor device and heat treatment method therefor |
US7067843B2 (en) * | 2002-10-11 | 2006-06-27 | E. I. Du Pont De Nemours And Company | Transparent oxide semiconductor thin film transistors |
JP3807550B2 (ja) * | 2002-10-21 | 2006-08-09 | 株式会社半導体エネルギー研究所 | アクティブマトリクス型表示装置 |
US20040099926A1 (en) | 2002-11-22 | 2004-05-27 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, display device, and light-emitting device, and methods of manufacturing the same |
JP3878545B2 (ja) * | 2002-12-13 | 2007-02-07 | 株式会社ルネサステクノロジ | 半導体集積回路装置の製造方法 |
US20040112735A1 (en) * | 2002-12-17 | 2004-06-17 | Applied Materials, Inc. | Pulsed magnetron for sputter deposition |
KR100528326B1 (ko) * | 2002-12-31 | 2005-11-15 | 삼성전자주식회사 | 가요성 기판 상에 보호캡을 구비하는 박막 반도체 소자 및 이를 이용하는 전자장치 및 그 제조방법 |
EP1592053B1 (en) | 2003-02-05 | 2011-08-24 | Semiconductor Energy Laboratory Co., Ltd. | Wiring fabricating method |
JP4166105B2 (ja) | 2003-03-06 | 2008-10-15 | シャープ株式会社 | 半導体装置およびその製造方法 |
KR100470155B1 (ko) | 2003-03-07 | 2005-02-04 | 광주과학기술원 | 아연산화물 반도체 제조방법 |
JP2004273732A (ja) | 2003-03-07 | 2004-09-30 | Sharp Corp | アクティブマトリクス基板およびその製造方法 |
JP2004288864A (ja) | 2003-03-20 | 2004-10-14 | Seiko Epson Corp | 薄膜半導体、薄膜トランジスタの製造方法、電気光学装置及び電子機器 |
JP4108633B2 (ja) | 2003-06-20 | 2008-06-25 | シャープ株式会社 | 薄膜トランジスタおよびその製造方法ならびに電子デバイス |
US7262463B2 (en) * | 2003-07-25 | 2007-08-28 | Hewlett-Packard Development Company, L.P. | Transistor including a deposited channel region having a doped portion |
US7323358B1 (en) * | 2003-08-13 | 2008-01-29 | Hewlett-Packard Development Company, L.P. | Method and system for sizing a load plate |
CN101853809B (zh) | 2003-11-14 | 2013-01-02 | 株式会社半导体能源研究所 | 半导体元件及其制造方法和液晶显示器及其制造方法 |
JP4710224B2 (ja) * | 2003-12-24 | 2011-06-29 | ソニー株式会社 | 電界効果型トランジスタ及びその製造方法 |
US7297977B2 (en) | 2004-03-12 | 2007-11-20 | Hewlett-Packard Development Company, L.P. | Semiconductor device |
US7282782B2 (en) * | 2004-03-12 | 2007-10-16 | Hewlett-Packard Development Company, L.P. | Combined binary oxide semiconductor device |
US20070194379A1 (en) | 2004-03-12 | 2007-08-23 | Japan Science And Technology Agency | Amorphous Oxide And Thin Film Transistor |
US7145174B2 (en) * | 2004-03-12 | 2006-12-05 | Hewlett-Packard Development Company, Lp. | Semiconductor device |
US7211825B2 (en) * | 2004-06-14 | 2007-05-01 | Yi-Chi Shih | Indium oxide-based thin film transistors and circuits |
JP2006100760A (ja) * | 2004-09-02 | 2006-04-13 | Casio Comput Co Ltd | 薄膜トランジスタおよびその製造方法 |
US7285501B2 (en) * | 2004-09-17 | 2007-10-23 | Hewlett-Packard Development Company, L.P. | Method of forming a solution processed device |
US7298084B2 (en) * | 2004-11-02 | 2007-11-20 | 3M Innovative Properties Company | Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes |
US7863611B2 (en) * | 2004-11-10 | 2011-01-04 | Canon Kabushiki Kaisha | Integrated circuits utilizing amorphous oxides |
WO2006051995A1 (en) * | 2004-11-10 | 2006-05-18 | Canon Kabushiki Kaisha | Field effect transistor employing an amorphous oxide |
JP5126730B2 (ja) | 2004-11-10 | 2013-01-23 | キヤノン株式会社 | 電界効果型トランジスタの製造方法 |
US7829444B2 (en) | 2004-11-10 | 2010-11-09 | Canon Kabushiki Kaisha | Field effect transistor manufacturing method |
JP5118810B2 (ja) | 2004-11-10 | 2013-01-16 | キヤノン株式会社 | 電界効果型トランジスタ |
JP5126729B2 (ja) | 2004-11-10 | 2013-01-23 | キヤノン株式会社 | 画像表示装置 |
US7872259B2 (en) * | 2004-11-10 | 2011-01-18 | Canon Kabushiki Kaisha | Light-emitting device |
US7791072B2 (en) * | 2004-11-10 | 2010-09-07 | Canon Kabushiki Kaisha | Display |
EP2453480A2 (en) | 2004-11-10 | 2012-05-16 | Canon Kabushiki Kaisha | Amorphous oxide and field effect transistor |
JP5138163B2 (ja) | 2004-11-10 | 2013-02-06 | キヤノン株式会社 | 電界効果型トランジスタ |
US7453065B2 (en) * | 2004-11-10 | 2008-11-18 | Canon Kabushiki Kaisha | Sensor and image pickup device |
US7253061B2 (en) | 2004-12-06 | 2007-08-07 | Tekcore Co., Ltd. | Method of forming a gate insulator in group III-V nitride semiconductor devices |
US7579224B2 (en) * | 2005-01-21 | 2009-08-25 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing a thin film semiconductor device |
TWI412138B (zh) * | 2005-01-28 | 2013-10-11 | Semiconductor Energy Lab | 半導體裝置,電子裝置,和半導體裝置的製造方法 |
TWI390735B (zh) * | 2005-01-28 | 2013-03-21 | Semiconductor Energy Lab | 半導體裝置,電子裝置,和半導體裝置的製造方法 |
US7858451B2 (en) * | 2005-02-03 | 2010-12-28 | Semiconductor Energy Laboratory Co., Ltd. | Electronic device, semiconductor device and manufacturing method thereof |
US7948171B2 (en) * | 2005-02-18 | 2011-05-24 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device |
US20060197092A1 (en) * | 2005-03-03 | 2006-09-07 | Randy Hoffman | System and method for forming conductive material on a substrate |
US8681077B2 (en) * | 2005-03-18 | 2014-03-25 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, and display device, driving method and electronic apparatus thereof |
WO2006105077A2 (en) | 2005-03-28 | 2006-10-05 | Massachusetts Institute Of Technology | Low voltage thin film transistor with high-k dielectric material |
US7645478B2 (en) | 2005-03-31 | 2010-01-12 | 3M Innovative Properties Company | Methods of making displays |
US8300031B2 (en) | 2005-04-20 | 2012-10-30 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element |
TWI271866B (en) | 2005-05-18 | 2007-01-21 | Au Optronics Corp | Thin film transistor and process thereof |
JP2006344849A (ja) | 2005-06-10 | 2006-12-21 | Casio Comput Co Ltd | 薄膜トランジスタ |
US7691666B2 (en) | 2005-06-16 | 2010-04-06 | Eastman Kodak Company | Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby |
US7402506B2 (en) * | 2005-06-16 | 2008-07-22 | Eastman Kodak Company | Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby |
US7507618B2 (en) | 2005-06-27 | 2009-03-24 | 3M Innovative Properties Company | Method for making electronic devices using metal oxide nanoparticles |
KR100711890B1 (ko) * | 2005-07-28 | 2007-04-25 | 삼성에스디아이 주식회사 | 유기 발광표시장치 및 그의 제조방법 |
JP2007059128A (ja) * | 2005-08-23 | 2007-03-08 | Canon Inc | 有機el表示装置およびその製造方法 |
JP4870404B2 (ja) | 2005-09-02 | 2012-02-08 | 財団法人高知県産業振興センター | 薄膜トランジスタの製法 |
JP4560502B2 (ja) | 2005-09-06 | 2010-10-13 | キヤノン株式会社 | 電界効果型トランジスタ |
CN101258607B (zh) | 2005-09-06 | 2011-01-05 | 佳能株式会社 | 使用非晶氧化物膜作为沟道层的场效应晶体管、使用非晶氧化物膜作为沟道层的场效应晶体管的制造方法、以及非晶氧化物膜的制造方法 |
JP4280736B2 (ja) * | 2005-09-06 | 2009-06-17 | キヤノン株式会社 | 半導体素子 |
JP2007073698A (ja) | 2005-09-06 | 2007-03-22 | Canon Inc | トランジスタ |
JP5116225B2 (ja) * | 2005-09-06 | 2013-01-09 | キヤノン株式会社 | 酸化物半導体デバイスの製造方法 |
JP2007073705A (ja) * | 2005-09-06 | 2007-03-22 | Canon Inc | 酸化物半導体チャネル薄膜トランジスタおよびその製造方法 |
JP4850457B2 (ja) | 2005-09-06 | 2012-01-11 | キヤノン株式会社 | 薄膜トランジスタ及び薄膜ダイオード |
JP5078246B2 (ja) | 2005-09-29 | 2012-11-21 | 株式会社半導体エネルギー研究所 | 半導体装置、及び半導体装置の作製方法 |
EP1998373A3 (en) | 2005-09-29 | 2012-10-31 | Semiconductor Energy Laboratory Co, Ltd. | Semiconductor device having oxide semiconductor layer and manufacturing method thereof |
JP5064747B2 (ja) * | 2005-09-29 | 2012-10-31 | 株式会社半導体エネルギー研究所 | 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法 |
US7982215B2 (en) | 2005-10-05 | 2011-07-19 | Idemitsu Kosan Co., Ltd. | TFT substrate and method for manufacturing TFT substrate |
JP2007115808A (ja) * | 2005-10-19 | 2007-05-10 | Toppan Printing Co Ltd | トランジスタ |
JP5037808B2 (ja) * | 2005-10-20 | 2012-10-03 | キヤノン株式会社 | アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置 |
JP5224676B2 (ja) | 2005-11-08 | 2013-07-03 | キヤノン株式会社 | 表示装置の製造方法 |
KR101103374B1 (ko) * | 2005-11-15 | 2012-01-05 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체장치 |
JP2007157916A (ja) | 2005-12-02 | 2007-06-21 | Idemitsu Kosan Co Ltd | Tft基板及びtft基板の製造方法 |
JP5099740B2 (ja) | 2005-12-19 | 2012-12-19 | 財団法人高知県産業振興センター | 薄膜トランジスタ |
JP5244295B2 (ja) | 2005-12-21 | 2013-07-24 | 出光興産株式会社 | Tft基板及びtft基板の製造方法 |
TWI292281B (en) * | 2005-12-29 | 2008-01-01 | Ind Tech Res Inst | Pixel structure of active organic light emitting diode and method of fabricating the same |
US7867636B2 (en) * | 2006-01-11 | 2011-01-11 | Murata Manufacturing Co., Ltd. | Transparent conductive film and method for manufacturing the same |
WO2007080672A1 (ja) | 2006-01-12 | 2007-07-19 | Sharp Kabushiki Kaisha | 半導体装置及び表示装置 |
JP4977478B2 (ja) * | 2006-01-21 | 2012-07-18 | 三星電子株式会社 | ZnOフィルム及びこれを用いたTFTの製造方法 |
US7576394B2 (en) * | 2006-02-02 | 2009-08-18 | Kochi Industrial Promotion Center | Thin film transistor including low resistance conductive thin films and manufacturing method thereof |
US7977169B2 (en) * | 2006-02-15 | 2011-07-12 | Kochi Industrial Promotion Center | Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof |
JP2007250982A (ja) * | 2006-03-17 | 2007-09-27 | Canon Inc | 酸化物半導体を用いた薄膜トランジスタ及び表示装置 |
JP5110803B2 (ja) | 2006-03-17 | 2012-12-26 | キヤノン株式会社 | 酸化物膜をチャネルに用いた電界効果型トランジスタ及びその製造方法 |
JP5084160B2 (ja) | 2006-03-20 | 2012-11-28 | キヤノン株式会社 | 薄膜トランジスタ及び表示装置 |
KR20070101595A (ko) | 2006-04-11 | 2007-10-17 | 삼성전자주식회사 | ZnO TFT |
US20070252928A1 (en) | 2006-04-28 | 2007-11-01 | Toppan Printing Co., Ltd. | Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof |
KR101321251B1 (ko) | 2006-05-09 | 2013-10-25 | 엘지디스플레이 주식회사 | 액정표시장치 및 이의 제조 방법 |
JP2007311404A (ja) | 2006-05-16 | 2007-11-29 | Fuji Electric Holdings Co Ltd | 薄膜トランジスタの製造方法 |
JP5028033B2 (ja) | 2006-06-13 | 2012-09-19 | キヤノン株式会社 | 酸化物半導体膜のドライエッチング方法 |
JP4999400B2 (ja) * | 2006-08-09 | 2012-08-15 | キヤノン株式会社 | 酸化物半導体膜のドライエッチング方法 |
JP4609797B2 (ja) * | 2006-08-09 | 2011-01-12 | Nec液晶テクノロジー株式会社 | 薄膜デバイス及びその製造方法 |
JP5127183B2 (ja) | 2006-08-23 | 2013-01-23 | キヤノン株式会社 | アモルファス酸化物半導体膜を用いた薄膜トランジスタの製造方法 |
JP5128792B2 (ja) * | 2006-08-31 | 2013-01-23 | 財団法人高知県産業振興センター | 薄膜トランジスタの製法 |
US20080076653A1 (en) * | 2006-09-08 | 2008-03-27 | Shaw Kenneth L | Cushioning product, machine and method |
US7960218B2 (en) | 2006-09-08 | 2011-06-14 | Wisconsin Alumni Research Foundation | Method for fabricating high-speed thin-film transistors |
JP4332545B2 (ja) * | 2006-09-15 | 2009-09-16 | キヤノン株式会社 | 電界効果型トランジスタ及びその製造方法 |
JP5164357B2 (ja) | 2006-09-27 | 2013-03-21 | キヤノン株式会社 | 半導体装置及び半導体装置の製造方法 |
JP4274219B2 (ja) * | 2006-09-27 | 2009-06-03 | セイコーエプソン株式会社 | 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置 |
KR20080029100A (ko) | 2006-09-28 | 2008-04-03 | 삼성전자주식회사 | 박막 트랜지스터 기판, 그 제조 방법 및 이를 구비하는액정 표시 장치 |
US7622371B2 (en) * | 2006-10-10 | 2009-11-24 | Hewlett-Packard Development Company, L.P. | Fused nanocrystal thin film semiconductor and method |
JP2008121034A (ja) | 2006-11-08 | 2008-05-29 | Kochi Prefecture Sangyo Shinko Center | 酸化亜鉛薄膜の成膜方法及び成膜装置 |
US7772021B2 (en) * | 2006-11-29 | 2010-08-10 | Samsung Electronics Co., Ltd. | Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays |
JP2008140684A (ja) * | 2006-12-04 | 2008-06-19 | Toppan Printing Co Ltd | カラーelディスプレイおよびその製造方法 |
KR101146574B1 (ko) * | 2006-12-05 | 2012-05-16 | 캐논 가부시끼가이샤 | 산화물 반도체를 이용한 박막 트랜지스터의 제조방법 및 표시장치 |
WO2008069162A1 (en) | 2006-12-05 | 2008-06-12 | Semiconductor Energy Laboratory Co., Ltd. | Anti-reflection film and display device |
JP5105842B2 (ja) | 2006-12-05 | 2012-12-26 | キヤノン株式会社 | 酸化物半導体を用いた表示装置及びその製造方法 |
WO2008069255A1 (en) | 2006-12-05 | 2008-06-12 | Canon Kabushiki Kaisha | Method for manufacturing thin film transistor using oxide semiconductor and display apparatus |
JP5305630B2 (ja) | 2006-12-05 | 2013-10-02 | キヤノン株式会社 | ボトムゲート型薄膜トランジスタの製造方法及び表示装置の製造方法 |
KR101303578B1 (ko) * | 2007-01-05 | 2013-09-09 | 삼성전자주식회사 | 박막 식각 방법 |
WO2008088199A1 (en) | 2007-01-18 | 2008-07-24 | Terasemicon Corporation. | Method for fabricating semiconductor device |
US8207063B2 (en) * | 2007-01-26 | 2012-06-26 | Eastman Kodak Company | Process for atomic layer deposition |
JP5121254B2 (ja) * | 2007-02-28 | 2013-01-16 | キヤノン株式会社 | 薄膜トランジスタおよび表示装置 |
KR100858088B1 (ko) * | 2007-02-28 | 2008-09-10 | 삼성전자주식회사 | 박막 트랜지스터 및 그 제조 방법 |
KR100851215B1 (ko) | 2007-03-14 | 2008-08-07 | 삼성에스디아이 주식회사 | 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치 |
JP4727684B2 (ja) | 2007-03-27 | 2011-07-20 | 富士フイルム株式会社 | 薄膜電界効果型トランジスタおよびそれを用いた表示装置 |
WO2008126879A1 (en) * | 2007-04-09 | 2008-10-23 | Canon Kabushiki Kaisha | Light-emitting apparatus and production method thereof |
JP5197058B2 (ja) * | 2007-04-09 | 2013-05-15 | キヤノン株式会社 | 発光装置とその作製方法 |
US7795613B2 (en) | 2007-04-17 | 2010-09-14 | Toppan Printing Co., Ltd. | Structure with transistor |
KR101325053B1 (ko) | 2007-04-18 | 2013-11-05 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판 및 이의 제조 방법 |
KR20080094300A (ko) * | 2007-04-19 | 2008-10-23 | 삼성전자주식회사 | 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이 |
KR101334181B1 (ko) | 2007-04-20 | 2013-11-28 | 삼성전자주식회사 | 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법 |
WO2008133345A1 (en) | 2007-04-25 | 2008-11-06 | Canon Kabushiki Kaisha | Oxynitride semiconductor |
US8575614B2 (en) | 2007-04-25 | 2013-11-05 | Sharp Kabushiki Kaisha | Display device |
JP2009194351A (ja) * | 2007-04-27 | 2009-08-27 | Canon Inc | 薄膜トランジスタおよびその製造方法 |
WO2008139859A1 (en) | 2007-04-27 | 2008-11-20 | Canon Kabushiki Kaisha | Thin-film transistor and process for its fabrication |
KR101334182B1 (ko) * | 2007-05-28 | 2013-11-28 | 삼성전자주식회사 | ZnO 계 박막 트랜지스터의 제조방법 |
KR101345376B1 (ko) | 2007-05-29 | 2013-12-24 | 삼성전자주식회사 | ZnO 계 박막 트랜지스터 및 그 제조방법 |
JP5406449B2 (ja) * | 2007-05-30 | 2014-02-05 | キヤノン株式会社 | 酸化物半導体を用いた薄膜トランジスタの製造方法および表示装置 |
ATE490560T1 (de) * | 2007-05-31 | 2010-12-15 | Canon Kk | Verfahren zur herstellung eines dünnschichttransistors mit einem oxidhalbleiter |
JP5242083B2 (ja) | 2007-06-13 | 2013-07-24 | 出光興産株式会社 | 結晶酸化物半導体、及びそれを用いてなる薄膜トランジスタ |
JP5331407B2 (ja) | 2007-08-17 | 2013-10-30 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
JP5393058B2 (ja) | 2007-09-05 | 2014-01-22 | キヤノン株式会社 | 電界効果型トランジスタ |
JPWO2009034953A1 (ja) * | 2007-09-10 | 2010-12-24 | 出光興産株式会社 | 薄膜トランジスタ |
JP5354999B2 (ja) * | 2007-09-26 | 2013-11-27 | キヤノン株式会社 | 電界効果型トランジスタの製造方法 |
JP4759598B2 (ja) * | 2007-09-28 | 2011-08-31 | キヤノン株式会社 | 薄膜トランジスタ、その製造方法及びそれを用いた表示装置 |
US20090090915A1 (en) * | 2007-10-05 | 2009-04-09 | Semiconductor Energy Laboratory Co., Ltd. | Thin film transistor, display device having thin film transistor, and method for manufacturing the same |
JP5311955B2 (ja) | 2007-11-01 | 2013-10-09 | 株式会社半導体エネルギー研究所 | 表示装置の作製方法 |
JP5377940B2 (ja) | 2007-12-03 | 2013-12-25 | 株式会社半導体エネルギー研究所 | 半導体装置 |
JP5213422B2 (ja) * | 2007-12-04 | 2013-06-19 | キヤノン株式会社 | 絶縁層を有する酸化物半導体素子およびそれを用いた表示装置 |
JP5213421B2 (ja) | 2007-12-04 | 2013-06-19 | キヤノン株式会社 | 酸化物半導体薄膜トランジスタ |
KR101518091B1 (ko) | 2007-12-13 | 2015-05-06 | 이데미쓰 고산 가부시키가이샤 | 산화물 반도체를 이용한 전계 효과형 트랜지스터 및 그 제조방법 |
JP5215158B2 (ja) * | 2007-12-17 | 2013-06-19 | 富士フイルム株式会社 | 無機結晶性配向膜及びその製造方法、半導体デバイス |
CN101911303B (zh) | 2007-12-25 | 2013-03-27 | 出光兴产株式会社 | 氧化物半导体场效应晶体管及其制造方法 |
JP5291928B2 (ja) | 2007-12-26 | 2013-09-18 | 株式会社日立製作所 | 酸化物半導体装置およびその製造方法 |
WO2009084537A1 (ja) | 2007-12-27 | 2009-07-09 | Nippon Mining & Metals Co., Ltd. | a-IGZO酸化物薄膜の製造方法 |
JP5213458B2 (ja) | 2008-01-08 | 2013-06-19 | キヤノン株式会社 | アモルファス酸化物及び電界効果型トランジスタ |
US8704217B2 (en) | 2008-01-17 | 2014-04-22 | Idemitsu Kosan Co., Ltd. | Field effect transistor, semiconductor device and semiconductor device manufacturing method |
JP5467728B2 (ja) | 2008-03-14 | 2014-04-09 | 富士フイルム株式会社 | 薄膜電界効果型トランジスタおよびその製造方法 |
JP4555358B2 (ja) | 2008-03-24 | 2010-09-29 | 富士フイルム株式会社 | 薄膜電界効果型トランジスタおよび表示装置 |
JP2009253204A (ja) * | 2008-04-10 | 2009-10-29 | Idemitsu Kosan Co Ltd | 酸化物半導体を用いた電界効果型トランジスタ及びその製造方法 |
JP5325446B2 (ja) * | 2008-04-16 | 2013-10-23 | 株式会社日立製作所 | 半導体装置及びその製造方法 |
KR100963027B1 (ko) * | 2008-06-30 | 2010-06-10 | 삼성모바일디스플레이주식회사 | 박막 트랜지스터, 그의 제조 방법 및 박막 트랜지스터를구비하는 평판 표시 장치 |
TWI577027B (zh) * | 2008-07-31 | 2017-04-01 | 半導體能源研究所股份有限公司 | 半導體裝置及其製造方法 |
TWI627757B (zh) | 2008-07-31 | 2018-06-21 | 半導體能源研究所股份有限公司 | 半導體裝置 |
TWI518800B (zh) * | 2008-08-08 | 2016-01-21 | 半導體能源研究所股份有限公司 | 半導體裝置的製造方法 |
JP5345456B2 (ja) | 2008-08-14 | 2013-11-20 | 富士フイルム株式会社 | 薄膜電界効果型トランジスタ |
US9082857B2 (en) | 2008-09-01 | 2015-07-14 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device comprising an oxide semiconductor layer |
JP5537787B2 (ja) | 2008-09-01 | 2014-07-02 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
JP5627071B2 (ja) | 2008-09-01 | 2014-11-19 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
KR101644406B1 (ko) | 2008-09-12 | 2016-08-01 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 표시 장치 |
JP4623179B2 (ja) * | 2008-09-18 | 2011-02-02 | ソニー株式会社 | 薄膜トランジスタおよびその製造方法 |
KR101681882B1 (ko) | 2008-09-19 | 2016-12-05 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 표시장치 |
KR101999970B1 (ko) | 2008-09-19 | 2019-07-15 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
JP5451280B2 (ja) * | 2008-10-09 | 2014-03-26 | キヤノン株式会社 | ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置 |
KR101259727B1 (ko) * | 2008-10-24 | 2013-04-30 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
KR101592201B1 (ko) * | 2008-11-06 | 2016-02-05 | 삼성전자 주식회사 | 발광 장치 및 그 제조 방법 |
KR101711249B1 (ko) | 2008-11-07 | 2017-02-28 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치의 제작 방법 |
KR101671544B1 (ko) | 2008-11-21 | 2016-11-01 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치, 표시 장치 및 전자 기기 |
TWI483038B (zh) | 2008-11-28 | 2015-05-01 | Semiconductor Energy Lab | 液晶顯示裝置 |
JP5615540B2 (ja) | 2008-12-19 | 2014-10-29 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
JP4752925B2 (ja) | 2009-02-04 | 2011-08-17 | ソニー株式会社 | 薄膜トランジスタおよび表示装置 |
US8278657B2 (en) * | 2009-02-13 | 2012-10-02 | Semiconductor Energy Laboratory Co., Ltd. | Transistor, semiconductor device including the transistor, and manufacturing method of the transistor and the semiconductor device |
US8247812B2 (en) * | 2009-02-13 | 2012-08-21 | Semiconductor Energy Laboratory Co., Ltd. | Transistor, semiconductor device including the transistor, and manufacturing method of the transistor and the semiconductor device |
CN101840936B (zh) * | 2009-02-13 | 2014-10-08 | 株式会社半导体能源研究所 | 包括晶体管的半导体装置及其制造方法 |
EP2284891B1 (en) | 2009-08-07 | 2019-07-24 | Semiconductor Energy Laboratory Co, Ltd. | Semiconductor device and manufacturing method thereof |
CN105789322B (zh) * | 2009-09-16 | 2018-09-28 | 株式会社半导体能源研究所 | 半导体器件及其制造方法 |
KR101927922B1 (ko) | 2009-09-16 | 2018-12-11 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 발광 장치 및 이의 제조 방법 |
KR101730347B1 (ko) | 2009-09-16 | 2017-04-27 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 그 제작 방법 |
CN104934483B (zh) | 2009-09-24 | 2018-08-10 | 株式会社半导体能源研究所 | 半导体元件及其制造方法 |
WO2011037008A1 (en) | 2009-09-24 | 2011-03-31 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing oxide semiconductor film and method for manufacturing semiconductor device |
WO2011036981A1 (en) | 2009-09-24 | 2011-03-31 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
KR20180031077A (ko) | 2009-09-24 | 2018-03-27 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 그 제조 방법 |
KR20120084751A (ko) | 2009-10-05 | 2012-07-30 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 그 제작 방법 |
WO2011043206A1 (en) * | 2009-10-09 | 2011-04-14 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
KR101847656B1 (ko) * | 2009-10-21 | 2018-05-24 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 그 제조 방법 |
CN104795323B (zh) * | 2009-12-04 | 2017-12-29 | 株式会社半导体能源研究所 | 半导体装置及其制造方法 |
WO2011142467A1 (en) * | 2010-05-14 | 2011-11-17 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing semiconductor device |
KR20130007426A (ko) * | 2011-06-17 | 2013-01-18 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 그 제작 방법 |
US9166055B2 (en) * | 2011-06-17 | 2015-10-20 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for manufacturing the same |
KR20130040706A (ko) * | 2011-10-14 | 2013-04-24 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 반도체 장치의 제작 방법 |
-
2010
- 2010-10-06 CN CN201080048595.8A patent/CN102668096B/zh active Active
- 2010-10-06 KR KR1020177036910A patent/KR101928402B1/ko active IP Right Grant
- 2010-10-06 KR KR1020127013500A patent/KR20120102653A/ko active Application Filing
- 2010-10-06 EP EP10826518.2A patent/EP2494601A4/en not_active Withdrawn
- 2010-10-06 WO PCT/JP2010/067997 patent/WO2011052384A1/en active Application Filing
- 2010-10-06 KR KR1020187035127A patent/KR102142450B1/ko active IP Right Grant
- 2010-10-06 CN CN201510142874.5A patent/CN104867982B/zh not_active Expired - Fee Related
- 2010-10-26 US US12/912,196 patent/US20110101335A1/en not_active Abandoned
- 2010-10-28 TW TW099136939A patent/TWI544608B/zh active
- 2010-10-28 TW TW105114941A patent/TWI605574B/zh not_active IP Right Cessation
- 2010-10-29 JP JP2010243369A patent/JP5639850B2/ja active Active
-
2014
- 2014-09-02 US US14/474,609 patent/US20140367682A1/en not_active Abandoned
- 2014-09-30 JP JP2014200900A patent/JP5963825B2/ja active Active
-
2016
- 2016-06-28 JP JP2016127448A patent/JP6277228B2/ja not_active Expired - Fee Related
-
2017
- 2017-10-27 US US15/795,736 patent/US10566459B2/en active Active
-
2018
- 2018-01-15 JP JP2018004370A patent/JP6674482B2/ja active Active
-
2020
- 2020-03-06 JP JP2020038528A patent/JP6953570B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
US20110101335A1 (en) | 2011-05-05 |
JP5963825B2 (ja) | 2016-08-03 |
US20180053857A1 (en) | 2018-02-22 |
US20140367682A1 (en) | 2014-12-18 |
EP2494601A1 (en) | 2012-09-05 |
TWI544608B (zh) | 2016-08-01 |
JP6674482B2 (ja) | 2020-04-01 |
TWI605574B (zh) | 2017-11-11 |
JP6953570B2 (ja) | 2021-10-27 |
JP2015057832A (ja) | 2015-03-26 |
KR20120102653A (ko) | 2012-09-18 |
JP2016197735A (ja) | 2016-11-24 |
WO2011052384A1 (en) | 2011-05-05 |
KR20180132979A (ko) | 2018-12-12 |
US10566459B2 (en) | 2020-02-18 |
JP2018107454A (ja) | 2018-07-05 |
JP2011119706A (ja) | 2011-06-16 |
KR20180000744A (ko) | 2018-01-03 |
JP2020115544A (ja) | 2020-07-30 |
CN104867982B (zh) | 2018-08-03 |
CN102668096A (zh) | 2012-09-12 |
TW201133802A (en) | 2011-10-01 |
CN102668096B (zh) | 2015-04-29 |
KR101928402B1 (ko) | 2018-12-12 |
EP2494601A4 (en) | 2016-09-07 |
JP5639850B2 (ja) | 2014-12-10 |
CN104867982A (zh) | 2015-08-26 |
TW201631746A (zh) | 2016-09-01 |
KR102142450B1 (ko) | 2020-08-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6953570B2 (ja) | 半導体装置の作製方法 | |
JP7394909B2 (ja) | 半導体装置 | |
JP6612941B2 (ja) | 半導体装置の作製方法 | |
JP6329303B2 (ja) | 半導体装置 | |
US10490671B2 (en) | Logic circuit and semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20170724 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170801 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170925 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20171226 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20180115 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6277228 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |