JP7433318B2 - パッケージング基板及びこれを含む半導体装置 - Google Patents
パッケージング基板及びこれを含む半導体装置 Download PDFInfo
- Publication number
- JP7433318B2 JP7433318B2 JP2021534593A JP2021534593A JP7433318B2 JP 7433318 B2 JP7433318 B2 JP 7433318B2 JP 2021534593 A JP2021534593 A JP 2021534593A JP 2021534593 A JP2021534593 A JP 2021534593A JP 7433318 B2 JP7433318 B2 JP 7433318B2
- Authority
- JP
- Japan
- Prior art keywords
- core
- layer
- electrically conductive
- diameter
- pattern
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/01—Manufacture or treatment
- H10W70/05—Manufacture or treatment of insulating or insulated package substrates, or of interposers, or of redistribution layers
- H10W70/095—Manufacture or treatment of insulating or insulated package substrates, or of interposers, or of redistribution layers of vias therein
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/60—Insulating or insulated package substrates; Interposers; Redistribution layers
- H10W70/67—Insulating or insulated package substrates; Interposers; Redistribution layers characterised by their insulating layers or insulating parts
- H10W70/68—Shapes or dispositions thereof
- H10W70/685—Shapes or dispositions thereof comprising multiple insulating layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W20/00—Interconnections in chips, wafers or substrates
- H10W20/20—Interconnections within wafers or substrates, e.g. through-silicon vias [TSV]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W20/00—Interconnections in chips, wafers or substrates
- H10W20/40—Interconnections external to wafers or substrates, e.g. back-end-of-line [BEOL] metallisations or vias connecting to gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W20/00—Interconnections in chips, wafers or substrates
- H10W20/40—Interconnections external to wafers or substrates, e.g. back-end-of-line [BEOL] metallisations or vias connecting to gate electrodes
- H10W20/41—Interconnections external to wafers or substrates, e.g. back-end-of-line [BEOL] metallisations or vias connecting to gate electrodes characterised by their conductive parts
- H10W20/43—Layouts of interconnections
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W20/00—Interconnections in chips, wafers or substrates
- H10W20/40—Interconnections external to wafers or substrates, e.g. back-end-of-line [BEOL] metallisations or vias connecting to gate electrodes
- H10W20/49—Adaptable interconnections, e.g. fuses or antifuses
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/60—Insulating or insulated package substrates; Interposers; Redistribution layers
- H10W70/62—Insulating or insulated package substrates; Interposers; Redistribution layers characterised by their interconnections
- H10W70/63—Vias, e.g. via plugs
- H10W70/635—Through-vias
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/60—Insulating or insulated package substrates; Interposers; Redistribution layers
- H10W70/62—Insulating or insulated package substrates; Interposers; Redistribution layers characterised by their interconnections
- H10W70/65—Shapes or dispositions of interconnections
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/60—Insulating or insulated package substrates; Interposers; Redistribution layers
- H10W70/67—Insulating or insulated package substrates; Interposers; Redistribution layers characterised by their insulating layers or insulating parts
- H10W70/69—Insulating materials thereof
- H10W70/692—Ceramics or glasses
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/701—Package configurations characterised by the relative positions of pads or connectors relative to package parts
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/701—Package configurations characterised by the relative positions of pads or connectors relative to package parts
- H10W90/721—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bump connectors
- H10W90/722—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bump connectors between stacked chips
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/701—Package configurations characterised by the relative positions of pads or connectors relative to package parts
- H10W90/721—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bump connectors
- H10W90/724—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bump connectors between a chip and a stacked insulating package substrate, interposer or RDL
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Physics & Mathematics (AREA)
- Geometry (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Chemical & Material Sciences (AREA)
- Engineering & Computer Science (AREA)
- Ceramic Engineering (AREA)
Description
前記表1を参照すると、パッケージング基板において、前記コアビアの内径面から前記コア分配層の電気伝導性層の表面までの距離(Dt3)を100%としたとき、前記コア分配層の電気伝導性層の厚さ(Tcv3)が90%以上であって、前記第1開口部及び前記第2開口部のうち大きい直径が位置する開口部において、前記コアビアの内径面から前記コア分配層の電気伝導性層の表面までの距離(Dt2)を100%としたとき、前記電気伝導性層の厚さ(Tcv2)が90%以上であって、前記コアビアの内径面と近い前記コア分配層の電気伝導性層の一面と前記コアビアの内径面との間の平均距離(F3)が1μm以下である製造例1乃至製造例3は、抵抗値が24.1×10-6Ω~25.8×10-6Ωの良好な抵抗値を示した。このような特徴を有するパッケージング基板は、その上側又は下側にそれぞれ配置された素子に電気的信号を十分に円滑に伝達できると判断される。
30:半導体素子部 32:第1半導体素子
34:第2半導体素子 36:第3半導体素子
20:パッケージング基板 22:コア層
223:コア絶縁層 21、21a:ガラス基板
213:第1面 214:第2面
23:コアビア 233:第1開口部
234:第2開口部 235:最小内径部
24:コア分配層 241:コア分配パターン
241a:第1面分配パターン 241b:コアビア分配パターン
241c:第2面分配パターン 26:上部層
25:上部分配層 251:上部分配パターン
252:ブラインドビア 253:上部絶縁層
27:上面接続層 271:上面接続電極
272:上面連結パターン 29:下部層
291:下部分配層 291a:下部分配パターン
291b:下部絶縁層 292:下面接続層
292a:下面接続電極 292b:下面連結パターン
50:連結部 51:素子連結部
52:ボード連結部 60:カバー層
21b:ガラス欠陥 21c:シード層、プライマー層
21d:コア分配層 21e:コア分配層のエッチング層
23a:絶縁層 23b:絶縁層のエッチング層
23c:電気伝導性層 23d:電気伝導性層のエッチング層
23e:絶縁層 23f:絶縁層のエッチング層
23g:電気伝導性層 23h:電気伝導性層のエッチング層
Claims (8)
- 1以上の半導体素子が位置する半導体素子部;前記半導体素子と電気的に連結されるパッケージング基板;及び前記パッケージング基板と電気的に連結され、前記半導体素子に外部の電気的信号を伝達し、前記半導体素子を互いに連結するマザーボード;を含み、
前記パッケージング基板は、コア層、及び前記コア層上に位置する上部層を含み、
前記コア層は、ガラス基板及びコアビアを含み、
前記ガラス基板は、互いに向かい合う第1面及び第2面を有し、
前記コアビアは、前記ガラス基板を厚さ方向に貫通するものであって、多数個配置され、
前記コア層は、前記ガラス基板又はコアビアの表面上に位置するコア分配層を含み、
前記コア分配層は、少なくともその一部が前記コアビアを介して前記第1面上の電気伝導性層と前記第2面上の電気伝導性層とを電気的に連結する電気伝導性層を含み、
前記上部層は、前記第1面上に位置し、前記コア分配層と外部の半導体素子部とを電気的に連結する電気伝導性層を含み、
上部絶縁層及び上部分配パターンを含み、
前記上部絶縁層は、前記第1面上に位置する絶縁層で、
前記上部分配パターンは、前記コア分配層とその少なくとも一部が電気的に連結される電気伝導性層で、
前記上部分配パターンは前記上部絶縁層に内蔵され、
前記上部分配パターンは、少なくともその一部に微細パターンを含み、
前記微細パターンは、その幅が1μm~2.3μmであり、互いに隣り合う微細パターン間の間隔が1μm~2.3μmであるものを含み、
前記上部絶縁層は、平均粒径が1nm~100nmの粒子型フィラーを含み、
前記コアビアは、第1面開口部の直径、第2面開口部の直径、及び最小内径を有し、
前記第1面開口部の直径は、前記第1面と接する開口部での直径で、
前記第2面開口部の直径は、前記第2面と接する開口部での直径で、
前記最小内径は、前記第1面開口部と前記第2面開口部との間に位置する最も狭い区域での直径で、
前記最小内径は、前記第1面開口部の直径又は前記第2面開口部の直径より小さく、
前記最小内径の位置において、前記コアビアの内径面から前記コアビアの電気伝導性層の表面までの距離を全体100%としたとき、前記電気伝導性層の厚さが約90%以上である、半導体装置。 - 前記第1面開口部の直径及び前記第2面開口部の直径のうち大きいものが位置する開口部において、前記コアビアの内径面から前記コア分配層の電気伝導性層の表面までの距離を全体100%としたとき、前記電気伝導性層の厚さが約90%以上である、請求項1に記載の半導体装置。
- 前記パッケージング基板は、上面を基準にして100μm×100μmの大きさに切断したものの抵抗値が約27.5×10-6Ω以下である、請求項1に記載の半導体装置。
- コア層、及び前記コア層上に位置する上部層を含み、
前記コア層は、ガラス基板及びコアビアを含み、
前記ガラス基板は、互いに向かい合う第1面及び第2面を有し、
前記コアビアは、前記ガラス基板を厚さ方向に貫通するものであって、多数個配置され、
前記コア層は、前記ガラス基板又はコアビアの表面上に位置するコア分配層を含み、
前記コア分配層は、少なくともその一部が前記コアビアを介して前記第1面上の電気伝導性層と前記第2面上の電気伝導性層とを電気的に連結する電気伝導性層を含み、
前記上部層は、前記第1面上に位置し、前記コア分配層と外部の半導体素子部とを電気的に連結する電気伝導性層を含み、
上部絶縁層及び上部分配パターンを含み、
前記上部絶縁層は、前記第1面上に位置する絶縁層で、
前記上部分配パターンは、前記コア分配層とその少なくとも一部が電気的に連結される電気伝導性層で、
前記上部分配パターンは前記上部絶縁層に内蔵され、
前記上部分配パターンは、少なくともその一部に微細パターンを含み、
前記微細パターンは、その幅が1μm~2.3μmであり、互いに隣り合う微細パターン間の間隔が1μm~2.3μmであるものを含み、
前記上部絶縁層は、平均粒径が1nm~100nmの粒子型フィラーを含み、
前記コアビアは、第1面開口部の直径、第2面開口部の直径及び最小内径を有し、
前記第1面開口部の直径は、前記第1面と接する開口部での直径で、
前記第2面開口部の直径は、前記第2面と接する開口部での直径で、
前記最小内径は、前記第1面開口部と前記第2面開口部との間に位置する最も狭い区域での直径で、
前記最小内径は、前記第1面開口部の直径又は前記第2面開口部の直径より小さく、
前記最小内径の位置において、前記コアビアの内径面から前記コアビアの電気伝導性層の表面までの距離を全体100%としたとき、前記電気伝導性層の厚さが約90%以上である、パッケージング基板。 - 1以上の半導体素子が位置する半導体素子部;前記半導体素子と電気的に連結されるパッケージング基板;及び前記パッケージング基板と電気的に連結され、前記半導体素子に外部の電気的信号を伝達し、前記半導体素子を互いに連結するマザーボード;を含み、
前記パッケージング基板は、コア層、及び前記コア層上に位置する上部層を含み、
前記コア層は、ガラス基板及びコアビアを含み、
前記ガラス基板は、互いに向かい合う第1面及び第2面を有し、
前記コアビアは、前記ガラス基板を厚さ方向に貫通するものであって、多数個配置され、
前記コア層は、前記ガラス基板又はコアビアの表面上に位置するコア分配層を含み、
前記コア分配層は、少なくともその一部が前記コアビアを介して前記第1面上の電気伝導性層と前記第2面上の電気伝導性層とを電気的に連結する電気伝導性層を含み、
前記上部層は、前記第1面上に位置し、前記コア分配層と外部の半導体素子部とを電気的に連結する電気伝導性層を含み、
上部絶縁層及び上部分配パターンを含み、
前記上部絶縁層は、前記第1面上に位置する絶縁層で、
前記上部分配パターンは、前記コア分配層とその少なくとも一部が電気的に連結される電気伝導性層で、
前記上部分配パターンは前記上部絶縁層に内蔵され、
前記上部分配パターンは、少なくともその一部に微細パターンを含み、
前記微細パターンは、その幅が1μm~2.3μmであり、互いに隣り合う微細パターン間の間隔が1μm~2.3μmであるものを含み、
前記上部絶縁層は、平均粒径が1nm~100nmの粒子型フィラーを含み、
前記コア分配層は、第1面コアパターン、第2面コアパターン、及びコアビアパターンを含み、
前記コアビアは、第1面開口部の直径、第2面開口部の直径及び最小内径を有し、
前記第1面開口部の直径は、前記第1面と接する開口部での直径で、
前記第2面開口部の直径は、前記第2面と接する開口部での直径で、
前記最小内径は、前記第1面開口部と前記第2面開口部との間に位置する最も狭い区域での直径で、
前記最小内径は、前記第1面開口部の直径又は前記第2面開口部の直径より小さく、
前記第1面コアパターンは、前記第1面の少なくとも一部上に位置する電気伝導性層で、
前記第2面コアパターンは、前記第2面の少なくとも一部上に位置する電気伝導性層で、
前記コアビアパターンは、前記第1面コアパターンと前記第2面コアパターンとを前記コアビアを介して互いに電気的に連結する電気伝導性層で、
前記コアビアパターンは、前記コアビアの内径面と近い前記コアビアパターンの一面と前記コアビアの内径面との間の平均距離が1μm以下である、半導体装置。 - 前記最小内径の位置において、前記コアビアの内径面から前記コアビアの電気伝導性層の表面までの距離を全体100%としたとき、前記電気伝導性層の厚さが約90%以上である、請求項5に記載の半導体装置。
- 前記パッケージング基板は、上面を基準にして100μm×100μmの大きさに切断したものの抵抗値が約27.5×10-6Ω以下である、請求項6に記載の半導体装置。
- コア層、及び前記コア層上に位置する上部層を含み、
前記コア層は、ガラス基板及びコアビアを含み、
前記ガラス基板は、互いに向かい合う第1面及び第2面を有し、
前記コアビアは、前記ガラス基板を厚さ方向に貫通するものであって、多数個配置され、
前記コア層は、前記ガラス基板又はコアビアの表面上に位置するコア分配層を含み、
前記コア分配層は、少なくともその一部が前記コアビアを介して前記第1面上の電気伝導性層と前記第2面上の電気伝導性層とを電気的に連結する電気伝導性層を含み、
前記上部層は、前記第1面上に位置し、前記コア分配層と外部の半導体素子部とを電気的に連結する電気伝導性層を含み、
上部絶縁層及び上部分配パターンを含み、
前記上部絶縁層は、前記第1面上に位置する絶縁層で、
前記上部分配パターンは、前記コア分配層とその少なくとも一部が電気的に連結される電気伝導性層で、
前記上部分配パターンは前記上部絶縁層に内蔵され、
前記上部分配パターンは、少なくともその一部に微細パターンを含み、
前記微細パターンは、その幅が1μm~2.3μmであり、互いに隣り合う微細パターン間の間隔が1μm~2.3μmであるものを含み、
前記上部絶縁層は、平均粒径が1nm~100nmの粒子型フィラーを含み、
前記コア分配層は、第1面コアパターン、第2面コアパターン、及びコアビアパターンを含み、
前記コアビアは、第1面開口部の直径、第2面開口部の直径及び最小内径を有し、
前記第1面開口部の直径は、前記第1面と接する開口部での直径で、
前記第2面開口部の直径は、前記第2面と接する開口部での直径で、
前記最小内径は、前記第1面開口部と前記第2面開口部との間に位置する最も狭い区域での直径で、
前記最小内径は、前記第1面開口部の直径又は前記第2面開口部の直径より小さく、
前記第1面コアパターンは、前記第1面の少なくとも一部上に位置する電気伝導性層で、
前記第2面コアパターンは、前記第2面の少なくとも一部上に位置する電気伝導性層で、
前記コアビアパターンは、前記第1面コアパターンと前記第2面コアパターンとを前記コアビアを介して互いに電気的に連結する電気伝導性層で、
前記コアビアパターンは、前記コアビアの内径面と近い前記コアビアパターンの一面と前記コアビアの内径面との間の平均距離が1μm以下である、パッケージング基板。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2024016516A JP7725632B2 (ja) | 2019-03-07 | 2024-02-06 | パッケージング基板及びこれを含む半導体装置 |
Applications Claiming Priority (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201962814941P | 2019-03-07 | 2019-03-07 | |
| US62/814,941 | 2019-03-07 | ||
| US201962816965P | 2019-03-12 | 2019-03-12 | |
| US62/816,965 | 2019-03-12 | ||
| PCT/KR2020/003175 WO2020180149A1 (ko) | 2019-03-07 | 2020-03-06 | 패키징 기판 및 이를 포함하는 반도체 장치 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2024016516A Division JP7725632B2 (ja) | 2019-03-07 | 2024-02-06 | パッケージング基板及びこれを含む半導体装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2022522392A JP2022522392A (ja) | 2022-04-19 |
| JP7433318B2 true JP7433318B2 (ja) | 2024-02-19 |
Family
ID=72338002
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2021534593A Active JP7433318B2 (ja) | 2019-03-07 | 2020-03-06 | パッケージング基板及びこれを含む半導体装置 |
| JP2024016516A Active JP7725632B2 (ja) | 2019-03-07 | 2024-02-06 | パッケージング基板及びこれを含む半導体装置 |
Family Applications After (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2024016516A Active JP7725632B2 (ja) | 2019-03-07 | 2024-02-06 | パッケージング基板及びこれを含む半導体装置 |
Country Status (6)
| Country | Link |
|---|---|
| US (2) | US20220165650A1 (ja) |
| EP (1) | EP3916770A4 (ja) |
| JP (2) | JP7433318B2 (ja) |
| KR (1) | KR102573196B1 (ja) |
| CN (1) | CN113261094B (ja) |
| WO (1) | WO2020180149A1 (ja) |
Families Citing this family (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| IT201900006736A1 (it) | 2019-05-10 | 2020-11-10 | Applied Materials Inc | Procedimenti di fabbricazione di package |
| US11862546B2 (en) | 2019-11-27 | 2024-01-02 | Applied Materials, Inc. | Package core assembly and fabrication methods |
| US11257790B2 (en) | 2020-03-10 | 2022-02-22 | Applied Materials, Inc. | High connectivity device stacking |
| US11676832B2 (en) | 2020-07-24 | 2023-06-13 | Applied Materials, Inc. | Laser ablation system for package fabrication |
| US11404318B2 (en) | 2020-11-20 | 2022-08-02 | Applied Materials, Inc. | Methods of forming through-silicon vias in substrates for advanced packaging |
| CN112867243A (zh) * | 2021-01-06 | 2021-05-28 | 英韧科技(上海)有限公司 | 多层电路板 |
| TWI842081B (zh) * | 2021-09-10 | 2024-05-11 | 美商愛玻索立克公司 | 包括多重通孔之通孔連接結構以及包括其之基板及封裝半導體 |
| US20230378047A1 (en) * | 2022-05-18 | 2023-11-23 | Applied Materials, Inc. | Semiconductor device packages with enhanced thermo-mechanical reliability |
Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2015103586A (ja) | 2013-11-21 | 2015-06-04 | 大日本印刷株式会社 | 貫通電極基板及び貫通電極基板を用いた半導体装置 |
| JP2017216398A (ja) | 2016-06-01 | 2017-12-07 | 凸版印刷株式会社 | ガラス回路基板 |
| JP2018107423A (ja) | 2016-12-27 | 2018-07-05 | 大日本印刷株式会社 | 有孔基板、有孔基板を備える実装基板及び有孔基板の製造方法 |
| JP2018160697A (ja) | 2018-07-06 | 2018-10-11 | 大日本印刷株式会社 | 貫通電極基板 |
| JP2018163986A (ja) | 2017-03-24 | 2018-10-18 | 大日本印刷株式会社 | 貫通電極基板及びその製造方法 |
| JP2018174189A (ja) | 2017-03-31 | 2018-11-08 | 大日本印刷株式会社 | 貫通電極基板およびその製造方法 |
| JP2018174190A (ja) | 2017-03-31 | 2018-11-08 | 大日本印刷株式会社 | 貫通電極基板およびその製造方法 |
Family Cites Families (169)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4835598A (en) | 1985-06-13 | 1989-05-30 | Matsushita Electric Works, Ltd. | Wiring board |
| US5081563A (en) | 1990-04-27 | 1992-01-14 | International Business Machines Corporation | Multi-layer package incorporating a recessed cavity for a semiconductor chip |
| US5304743A (en) | 1992-05-12 | 1994-04-19 | Lsi Logic Corporation | Multilayer IC semiconductor package |
| JP3173250B2 (ja) | 1993-10-25 | 2001-06-04 | ソニー株式会社 | 樹脂封止型半導体装置の製造方法 |
| KR0184043B1 (ko) | 1995-08-01 | 1999-05-01 | 구자홍 | 브이오디용 멀티인터페이스 시스템 |
| KR0150124B1 (ko) | 1995-12-13 | 1998-10-15 | 김광호 | 액정표시장치 글래스 적재용 카세트 및 지그 |
| EP1127387B1 (en) | 1998-09-10 | 2007-01-10 | Viasystems Group, Inc. | Non-circular micro-via |
| JP2000142876A (ja) | 1999-01-01 | 2000-05-23 | Sharp Corp | 基板収納カセット |
| JP3878663B2 (ja) | 1999-06-18 | 2007-02-07 | 日本特殊陶業株式会社 | 配線基板の製造方法及び配線基板 |
| JP4605184B2 (ja) | 1999-08-25 | 2011-01-05 | 日立化成工業株式会社 | 配線接続材料及びそれを用いた配線板製造方法 |
| JP3973340B2 (ja) | 1999-10-05 | 2007-09-12 | Necエレクトロニクス株式会社 | 半導体装置、配線基板、及び、それらの製造方法 |
| KR100361464B1 (ko) | 2000-05-24 | 2002-11-18 | 엘지.필립스 엘시디 주식회사 | 기판 수납용 카세트 |
| KR20020033190A (ko) * | 2000-07-21 | 2002-05-04 | 후지다 히로미찌 | 다층 프린트 배선판용 절연성 수지 조성물, 이것을 이용한다층 프린트 배선판, 및 그 제조방법 |
| KR20020008574A (ko) | 2000-07-24 | 2002-01-31 | 김영민 | 멀티 포크형 엔드 이펙터 및 유리기판의 반송방법 |
| KR100720090B1 (ko) | 2000-08-29 | 2007-05-18 | 삼성전자주식회사 | 액정 표시 장치용 글래스 적재 카세트 |
| EP1220309A1 (en) | 2000-12-28 | 2002-07-03 | STMicroelectronics S.r.l. | Manufacturing method of an electronic device package |
| JP4092890B2 (ja) * | 2001-05-31 | 2008-05-28 | 株式会社日立製作所 | マルチチップモジュール |
| JP4012375B2 (ja) | 2001-05-31 | 2007-11-21 | 株式会社ルネサステクノロジ | 配線基板およびその製造方法 |
| KR200266536Y1 (ko) | 2001-07-12 | 2002-02-28 | (주)상아프론테크 | 액정표시장치 글래스 적재용 카세트의 사이드 프레임 |
| JPWO2003007370A1 (ja) * | 2001-07-12 | 2004-11-04 | 株式会社日立製作所 | 配線ガラス基板およびその製造方法ならびに配線ガラス基板に用いられる導電性ペーストおよび半導体モジュールならびに配線基板および導体形成方法 |
| JP3998984B2 (ja) | 2002-01-18 | 2007-10-31 | 富士通株式会社 | 回路基板及びその製造方法 |
| KR100447323B1 (ko) | 2002-03-22 | 2004-09-07 | 주식회사 하이닉스반도체 | 반도체 소자의 물리기상 증착 방법 |
| US20040107569A1 (en) | 2002-12-05 | 2004-06-10 | John Guzek | Metal core substrate packaging |
| EP1435651B1 (en) | 2003-01-02 | 2012-11-07 | E.I. Du Pont De Nemours And Company | Process for the constrained sintering of asymetrically configured dielectric layers |
| JP2004311919A (ja) | 2003-02-21 | 2004-11-04 | Shinko Electric Ind Co Ltd | スルーホールフィル方法 |
| WO2005029581A1 (ja) | 2003-09-24 | 2005-03-31 | Ibiden Co.,Ltd. | インターポーザ、多層プリント配線板 |
| KR20050044989A (ko) | 2003-11-08 | 2005-05-16 | 내일시스템주식회사 | 액정 패널용 유리기판 운반용 트레이 |
| JP3951055B2 (ja) | 2004-02-18 | 2007-08-01 | セイコーエプソン株式会社 | 有機エレクトロルミネッセンス装置及び電子機器 |
| US7416789B2 (en) | 2004-11-01 | 2008-08-26 | H.C. Starck Inc. | Refractory metal substrate with improved thermal conductivity |
| US20060182556A1 (en) | 2005-01-10 | 2006-08-17 | Au Optronics Corporation | Substrate transportation device (wire) |
| US7299111B2 (en) | 2005-02-04 | 2007-11-20 | Johnson Controls Technology Company | Method of clearing an HVAC control fault code memory |
| JP2006293257A (ja) | 2005-04-08 | 2006-10-26 | Samsung Electronics Co Ltd | 表示パネル用ガラスを積載するためのガラスカセット |
| CN101189921A (zh) | 2005-06-01 | 2008-05-28 | 松下电器产业株式会社 | 电路基板和其制造方法以及使用该电路基板的电子部件 |
| JP4804083B2 (ja) | 2005-09-15 | 2011-10-26 | 旭化成イーマテリアルズ株式会社 | 導電性金属ペースト |
| KR100687557B1 (ko) | 2005-12-07 | 2007-02-27 | 삼성전기주식회사 | 뒤틀림이 개선된 기판 및 기판형성방법 |
| JP5021216B2 (ja) * | 2006-02-22 | 2012-09-05 | イビデン株式会社 | プリント配線板およびその製造方法 |
| TWI433626B (zh) | 2006-03-17 | 2014-04-01 | Ngk Spark Plug Co | 配線基板之製造方法及印刷用遮罩 |
| JP2007281251A (ja) | 2006-04-07 | 2007-10-25 | E I Du Pont De Nemours & Co | サポートバーおよび基板カセット |
| JP2007281252A (ja) | 2006-04-07 | 2007-10-25 | E I Du Pont De Nemours & Co | 基板カセット |
| KR100794961B1 (ko) | 2006-07-04 | 2008-01-16 | 주식회사제4기한국 | 인쇄회로기판 제조용 psap 방법 |
| US20080017407A1 (en) | 2006-07-24 | 2008-01-24 | Ibiden Co., Ltd. | Interposer and electronic device using the same |
| KR20080047127A (ko) | 2006-11-24 | 2008-05-28 | 엘지디스플레이 주식회사 | 기판 수납용 카세트 및 이를 포함하는 기판반송장치 |
| US20100044089A1 (en) | 2007-03-01 | 2010-02-25 | Akinobu Shibuya | Interposer integrated with capacitors and method for manufacturing the same |
| US20080217761A1 (en) | 2007-03-08 | 2008-09-11 | Advanced Chip Engineering Technology Inc. | Structure of semiconductor device package and method of the same |
| KR100859206B1 (ko) | 2007-03-15 | 2008-09-18 | 주식회사제4기한국 | 플라즈마를 이용한 lvh 제조방법 |
| JP4840245B2 (ja) * | 2007-04-27 | 2011-12-21 | 株式会社日立製作所 | マルチチップモジュール |
| JP5496445B2 (ja) | 2007-06-08 | 2014-05-21 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
| JP2008311508A (ja) | 2007-06-15 | 2008-12-25 | Shinko Electric Ind Co Ltd | 電子部品パッケージおよびその製造方法 |
| WO2009005492A1 (en) | 2007-06-29 | 2009-01-08 | United States Postal Service | Systems and methods for validating an address |
| JP2009295862A (ja) | 2008-06-06 | 2009-12-17 | Mitsubishi Electric Corp | 高周波樹脂パッケージ |
| CN102106198B (zh) | 2008-07-23 | 2013-05-01 | 日本电气株式会社 | 半导体装置及其制造方法 |
| JP2010080679A (ja) | 2008-09-26 | 2010-04-08 | Kyocera Corp | 半導体装置の製造方法 |
| KR101655331B1 (ko) | 2008-10-15 | 2016-09-07 | 사일렉스 마이크로시스템스 에이비 | 비아 상호접속을 제조하는 방법 |
| KR100993220B1 (ko) | 2008-10-22 | 2010-11-10 | 주식회사 디이엔티 | 노광장비용 카세트의 위치 정렬장치 |
| KR101058685B1 (ko) * | 2009-02-26 | 2011-08-22 | 삼성전기주식회사 | 패키지 기판 및 이의 제조 방법 |
| CN102460685B (zh) | 2009-06-22 | 2014-08-06 | 三菱电机株式会社 | 半导体封装件以及该半导体封装件的安装构造 |
| US8774580B2 (en) | 2009-12-02 | 2014-07-08 | Alcatel Lucent | Turning mirror for photonic integrated circuits |
| CN102097330B (zh) | 2009-12-11 | 2013-01-02 | 日月光半导体(上海)股份有限公司 | 封装基板的导通结构及其制造方法 |
| US9420707B2 (en) | 2009-12-17 | 2016-08-16 | Intel Corporation | Substrate for integrated circuit devices including multi-layer glass core and methods of making the same |
| CN102947931A (zh) | 2010-03-03 | 2013-02-27 | 佐治亚技术研究公司 | 无机中介片上的贯通封装过孔(tpv)结构及其加工方法 |
| KR101179386B1 (ko) | 2010-04-08 | 2012-09-03 | 성균관대학교산학협력단 | 패키지 기판의 제조방법 |
| JPWO2011132600A1 (ja) | 2010-04-20 | 2013-07-18 | 旭硝子株式会社 | 半導体デバイス貫通電極用のガラス基板 |
| JP2011228495A (ja) | 2010-04-20 | 2011-11-10 | Asahi Glass Co Ltd | 半導体デバイス貫通電極形成用のガラス基板の製造方法および半導体デバイス貫通電極形成用のガラス基板 |
| US8846451B2 (en) | 2010-07-30 | 2014-09-30 | Applied Materials, Inc. | Methods for depositing metal in high aspect ratio features |
| US8584354B2 (en) * | 2010-08-26 | 2013-11-19 | Corning Incorporated | Method for making glass interposer panels |
| WO2012061304A1 (en) | 2010-11-02 | 2012-05-10 | Georgia Tech Research Corporation | Ultra-thin interposer assemblies with through vias |
| KR20120051992A (ko) | 2010-11-15 | 2012-05-23 | 삼성전기주식회사 | 방열 기판 및 그 제조 방법, 그리고 상기 방열 기판을 구비하는 패키지 구조체 |
| CN102122691B (zh) | 2011-01-18 | 2015-06-10 | 王楚雯 | Led外延片、led结构及led结构的形成方法 |
| JP5855905B2 (ja) | 2010-12-16 | 2016-02-09 | 日本特殊陶業株式会社 | 多層配線基板及びその製造方法 |
| JP2013038374A (ja) | 2011-01-20 | 2013-02-21 | Ibiden Co Ltd | 配線板及びその製造方法 |
| TWI600097B (zh) | 2011-03-09 | 2017-09-21 | 日立化成股份有限公司 | Manufacturing method of package substrate for mounting semiconductor device, package substrate for mounting semiconductor device, and semiconductor package |
| US9420708B2 (en) | 2011-03-29 | 2016-08-16 | Ibiden Co., Ltd. | Method for manufacturing multilayer printed wiring board |
| KR101160120B1 (ko) | 2011-04-01 | 2012-06-26 | 한밭대학교 산학협력단 | 유리기판의 금속 배선 방법 및 이를 이용한 유리기판 |
| US20130050227A1 (en) | 2011-08-30 | 2013-02-28 | Qualcomm Mems Technologies, Inc. | Glass as a substrate material and a final package for mems and ic devices |
| KR20130027159A (ko) | 2011-09-07 | 2013-03-15 | 효창산업 주식회사 | 엘씨디 글라스용 카세트의 서포트바 및 그 서포트바 조립 지그 |
| JP5820673B2 (ja) | 2011-09-15 | 2015-11-24 | 新光電気工業株式会社 | 半導体装置及びその製造方法 |
| TWI437672B (zh) | 2011-12-16 | 2014-05-11 | 印能科技股份有限公司 | 利用氣體充壓以抑制載板翹曲的載板固定方法 |
| US9117730B2 (en) | 2011-12-29 | 2015-08-25 | Ibiden Co., Ltd. | Printed wiring board and method for manufacturing printed wiring board |
| US9082764B2 (en) * | 2012-03-05 | 2015-07-14 | Corning Incorporated | Three-dimensional integrated circuit which incorporates a glass interposer and method for fabricating the same |
| JPWO2013150940A1 (ja) * | 2012-04-05 | 2015-12-17 | 旭硝子株式会社 | 貫通電極付きガラス基板、および貫通電極付きガラス基板の製造方法 |
| US20130293482A1 (en) | 2012-05-04 | 2013-11-07 | Qualcomm Mems Technologies, Inc. | Transparent through-glass via |
| US8816218B2 (en) | 2012-05-29 | 2014-08-26 | Zhuhai Advanced Chip Carriers & Electronic Substrate Solutions Technologies Co. Ltd. | Multilayer electronic structures with vias having different dimensions |
| JP6083152B2 (ja) | 2012-08-24 | 2017-02-22 | ソニー株式会社 | 配線基板及び配線基板の製造方法 |
| JP6007044B2 (ja) | 2012-09-27 | 2016-10-12 | 新光電気工業株式会社 | 配線基板 |
| JP6114527B2 (ja) * | 2012-10-05 | 2017-04-12 | 新光電気工業株式会社 | 配線基板及びその製造方法 |
| JP2015038912A (ja) | 2012-10-25 | 2015-02-26 | イビデン株式会社 | 電子部品内蔵配線板およびその製造方法 |
| US9113574B2 (en) | 2012-10-25 | 2015-08-18 | Ibiden Co., Ltd. | Wiring board with built-in electronic component and method for manufacturing the same |
| JP2014127701A (ja) | 2012-12-27 | 2014-07-07 | Ibiden Co Ltd | 配線板及びその製造方法 |
| JP2014139963A (ja) | 2013-01-21 | 2014-07-31 | Ngk Spark Plug Co Ltd | ガラス基板の製造方法 |
| JP6195941B2 (ja) | 2013-03-15 | 2017-09-13 | ショット グラス テクノロジーズ (スゾウ) カンパニー リミテッドSchott Glass Technologies (Suzhou) Co., Ltd. | 可撓性の超薄板化学強化ガラス |
| US20140326686A1 (en) | 2013-05-06 | 2014-11-06 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | Substrate cartridge |
| KR101468680B1 (ko) | 2013-05-09 | 2014-12-04 | (주)옵토레인 | 인터포저 기판의 관통전극 형성 방법 및 인터포저 기판을 포함하는 반도체 패키지 |
| JP2014236029A (ja) | 2013-05-31 | 2014-12-15 | イビデン株式会社 | プリント配線板及びプリント配線板の製造方法 |
| JP5993812B2 (ja) | 2013-07-10 | 2016-09-14 | 富士フイルム株式会社 | 導電膜の製造方法 |
| KR20150014167A (ko) | 2013-07-29 | 2015-02-06 | 삼성전기주식회사 | 유리 코어가 구비된 인쇄회로기판 |
| KR101531097B1 (ko) | 2013-08-22 | 2015-06-23 | 삼성전기주식회사 | 인터포저 기판 및 이의 제조방법 |
| US9296646B2 (en) | 2013-08-29 | 2016-03-29 | Corning Incorporated | Methods for forming vias in glass substrates |
| US9263370B2 (en) | 2013-09-27 | 2016-02-16 | Qualcomm Mems Technologies, Inc. | Semiconductor device with via bar |
| JP2015070189A (ja) | 2013-09-30 | 2015-04-13 | 凸版印刷株式会社 | インターポーザーおよびその製造方法、並びにインターポーザーを備える半導体装置およびその製造方法 |
| JP2015080800A (ja) | 2013-10-23 | 2015-04-27 | 旭硝子株式会社 | レーザ光を用いてガラス基板に貫通孔を形成する方法 |
| JP6201663B2 (ja) | 2013-11-13 | 2017-09-27 | 大日本印刷株式会社 | 貫通電極基板の製造方法、貫通電極基板、および半導体装置 |
| US9517963B2 (en) | 2013-12-17 | 2016-12-13 | Corning Incorporated | Method for rapid laser drilling of holes in glass and products made therefrom |
| US9472479B2 (en) | 2014-01-31 | 2016-10-18 | Corning Incorporated | Methods and apparatus for providing an interposer for interconnecting semiconductor chips |
| JP6273873B2 (ja) | 2014-02-04 | 2018-02-07 | 大日本印刷株式会社 | ガラスインターポーザー基板の製造方法 |
| US9768090B2 (en) | 2014-02-14 | 2017-09-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Substrate design for semiconductor packages and method of forming same |
| US10026671B2 (en) | 2014-02-14 | 2018-07-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Substrate design for semiconductor packages and method of forming same |
| US9935090B2 (en) | 2014-02-14 | 2018-04-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Substrate design for semiconductor packages and method of forming same |
| KR102155740B1 (ko) | 2014-02-21 | 2020-09-14 | 엘지이노텍 주식회사 | 인쇄회로기판 및 이의 제조 방법 |
| WO2015183915A1 (en) * | 2014-05-27 | 2015-12-03 | The University Of Florida Research Foundation, Inc. | Glass interposer integrated high quality electronic components and systems |
| JP6466252B2 (ja) | 2014-06-19 | 2019-02-06 | 株式会社ジェイデバイス | 半導体パッケージ及びその製造方法 |
| JP2016009844A (ja) | 2014-06-26 | 2016-01-18 | ソニー株式会社 | 半導体装置および半導体装置の製造方法 |
| JP6387712B2 (ja) | 2014-07-07 | 2018-09-12 | イビデン株式会社 | プリント配線板 |
| WO2016031619A1 (ja) | 2014-08-29 | 2016-03-03 | 三井金属鉱業株式会社 | 導電体の接続構造及びその製造方法、導電性組成物並びに電子部品モジュール |
| CN105814687B (zh) | 2014-09-30 | 2019-01-25 | 株式会社村田制作所 | 半导体封装及其安装结构 |
| US20160111380A1 (en) | 2014-10-21 | 2016-04-21 | Georgia Tech Research Corporation | New structure of microelectronic packages with edge protection by coating |
| WO2016073549A1 (en) | 2014-11-05 | 2016-05-12 | Corning Incorporated | Glass articles with non-planar features and alkali-free glass elements |
| JP6539992B2 (ja) | 2014-11-14 | 2019-07-10 | 凸版印刷株式会社 | 配線回路基板、半導体装置、配線回路基板の製造方法、半導体装置の製造方法 |
| JP2016111221A (ja) * | 2014-12-08 | 2016-06-20 | 日本特殊陶業株式会社 | 配線基板の製造方法及び配線基板 |
| KR102380304B1 (ko) | 2015-01-23 | 2022-03-30 | 삼성전기주식회사 | 전자부품 내장 기판 및 그 제조방법 |
| KR101696705B1 (ko) | 2015-01-30 | 2017-01-17 | 주식회사 심텍 | 칩 내장형 pcb 및 그 제조 방법과, 그 적층 패키지 |
| US9778226B2 (en) | 2015-02-19 | 2017-10-03 | Saudi Arabian Oil Company | Slug flow monitoring and gas measurement |
| US9585257B2 (en) | 2015-03-25 | 2017-02-28 | Globalfoundries Inc. | Method of forming a glass interposer with thermal vias |
| CN104714317B (zh) | 2015-04-07 | 2017-06-23 | 合肥鑫晟光电科技有限公司 | 一种卡匣及基板转移装置 |
| KR102172630B1 (ko) | 2015-04-16 | 2020-11-04 | 삼성전기주식회사 | 반도체 소자 패키지 및 그 제조방법 |
| JP6596906B2 (ja) | 2015-04-30 | 2019-10-30 | 大日本印刷株式会社 | 貫通電極基板並びに貫通電極基板を用いたインターポーザ及び半導体装置 |
| KR20160132751A (ko) | 2015-05-11 | 2016-11-21 | 삼성전기주식회사 | 전자부품 패키지 및 그 제조방법 |
| US9984979B2 (en) | 2015-05-11 | 2018-05-29 | Samsung Electro-Mechanics Co., Ltd. | Fan-out semiconductor package and method of manufacturing the same |
| KR102425753B1 (ko) | 2015-06-01 | 2022-07-28 | 삼성전기주식회사 | 인쇄회로기판, 인쇄회로기판의 제조 방법 및 이를 포함하는 반도체 패키지 |
| JP6657609B2 (ja) * | 2015-06-12 | 2020-03-04 | 凸版印刷株式会社 | 配線回路基板、半導体装置、配線回路基板の製造方法および半導体装置の製造方法 |
| CN105035717B (zh) | 2015-06-23 | 2019-09-06 | 合肥鑫晟光电科技有限公司 | 装卸卡匣的系统和装卸卡匣的方法 |
| CN113307471A (zh) | 2015-07-24 | 2021-08-27 | Agc株式会社 | 玻璃基板、捆包体以及玻璃基板的制造方法 |
| JP2017050315A (ja) | 2015-08-31 | 2017-03-09 | イビデン株式会社 | プリント配線板及びプリント配線板の製造方法 |
| JP6369436B2 (ja) | 2015-09-29 | 2018-08-08 | 大日本印刷株式会社 | 貫通電極基板および貫通電極基板の製造方法 |
| CN108028206B (zh) | 2015-10-02 | 2021-08-24 | 三井金属矿业株式会社 | 粘结接合结构 |
| US20170103249A1 (en) | 2015-10-09 | 2017-04-13 | Corning Incorporated | Glass-based substrate with vias and process of forming the same |
| JP6690929B2 (ja) | 2015-12-16 | 2020-04-28 | 新光電気工業株式会社 | 配線基板、半導体装置及び配線基板の製造方法 |
| JP6720534B2 (ja) | 2016-01-07 | 2020-07-08 | 日立化成株式会社 | 組立品の製造方法、加圧接合容器及び加圧接合装置 |
| KR102450599B1 (ko) | 2016-01-12 | 2022-10-07 | 삼성전기주식회사 | 패키지기판 |
| US10330874B2 (en) | 2016-02-02 | 2019-06-25 | Georgia Tech Research Corporation | Mixed-signal substrate with integrated through-substrate vias |
| CN109070549B (zh) | 2016-04-28 | 2021-07-06 | Agc株式会社 | 玻璃层叠体及其制造方法 |
| CN115028356B (zh) | 2016-04-29 | 2024-07-12 | 肖特玻璃科技(苏州)有限公司 | 高强度超薄玻璃以及其制造方法 |
| TWI559410B (zh) | 2016-05-09 | 2016-11-21 | 印鋐科技有限公司 | 以壓差法抑制材料翹曲的方法 |
| WO2017205147A1 (en) | 2016-05-24 | 2017-11-30 | Emagin Corporation | High-precision shadow-mask-deposition system and method therefor |
| KR101738003B1 (ko) | 2016-08-18 | 2017-05-22 | (주)상아프론테크 | 기판 적재 카세트의 서포트 바를 지지하기 위한 인서트 구조체 및 이를 구비한 카세트 |
| US10366904B2 (en) | 2016-09-08 | 2019-07-30 | Corning Incorporated | Articles having holes with morphology attributes and methods for fabricating the same |
| KR101952864B1 (ko) | 2016-09-30 | 2019-02-27 | 삼성전기주식회사 | 팬-아웃 반도체 패키지 |
| CN206541281U (zh) | 2016-10-12 | 2017-10-03 | 肖特玻璃科技(苏州)有限公司 | 一种电子器件结构及其使用的超薄玻璃板 |
| TWI669797B (zh) * | 2016-11-16 | 2019-08-21 | 矽品精密工業股份有限公司 | 電子裝置及其製法與基板結構 |
| JP7080579B2 (ja) | 2016-12-02 | 2022-06-06 | 凸版印刷株式会社 | 電子部品製造方法 |
| CN106449574B (zh) | 2016-12-05 | 2019-04-30 | 中国科学院微电子研究所 | 同轴式差分对硅通孔结构 |
| JP2018107256A (ja) | 2016-12-26 | 2018-07-05 | 凸版印刷株式会社 | ガラス配線板、半導体パッケージ基板、半導体装置、及び半導体装置の製造方法 |
| JP2018110157A (ja) * | 2016-12-28 | 2018-07-12 | 大日本印刷株式会社 | 貫通電極基板及び貫通電極基板を備える実装基板並びに貫通電極基板の製造方法 |
| JP6810617B2 (ja) | 2017-01-16 | 2021-01-06 | 富士通インターコネクトテクノロジーズ株式会社 | 回路基板、回路基板の製造方法及び電子装置 |
| JP7021854B2 (ja) | 2017-01-24 | 2022-02-17 | ゼネラル・エレクトリック・カンパニイ | 電力用電子回路パッケージおよびその製造方法 |
| DE102018100299A1 (de) | 2017-01-27 | 2018-08-02 | Schott Ag | Strukturiertes plattenförmiges Glaselement und Verfahren zu dessen Herstellung |
| US20180240778A1 (en) | 2017-02-22 | 2018-08-23 | Intel Corporation | Embedded multi-die interconnect bridge with improved power delivery |
| JP2018163901A (ja) | 2017-03-24 | 2018-10-18 | イビデン株式会社 | プリント配線板 |
| KR20180116733A (ko) | 2017-04-14 | 2018-10-25 | 한국전자통신연구원 | 반도체 패키지 |
| US10580725B2 (en) | 2017-05-25 | 2020-03-03 | Corning Incorporated | Articles having vias with geometry attributes and methods for fabricating the same |
| US11078112B2 (en) | 2017-05-25 | 2021-08-03 | Corning Incorporated | Silica-containing substrates with vias having an axially variable sidewall taper and methods for forming the same |
| JP2018199605A (ja) | 2017-05-29 | 2018-12-20 | Agc株式会社 | ガラス基板の製造方法およびガラス基板 |
| KR101980871B1 (ko) * | 2017-06-30 | 2019-05-23 | 한국과학기술원 | 관통형 tgv 금속 배선 형성 방법 |
| JP6928896B2 (ja) | 2017-07-05 | 2021-09-01 | 大日本印刷株式会社 | 実装基板及び実装基板の製造方法 |
| JP6871095B2 (ja) | 2017-07-14 | 2021-05-12 | 株式会社ディスコ | ガラスインターポーザの製造方法 |
| KR102028715B1 (ko) | 2017-12-19 | 2019-10-07 | 삼성전자주식회사 | 반도체 패키지 |
| KR101903485B1 (ko) | 2018-03-27 | 2018-10-02 | (주)상아프론테크 | 기판 적재용 카세트 |
| CN108878343B (zh) | 2018-06-29 | 2022-05-03 | 信利半导体有限公司 | 一种柔性显示装置的制造方法 |
| KR101944718B1 (ko) | 2018-07-05 | 2019-02-01 | (주)상아프론테크 | 인서트 구조체 및 이를 구비한 기판 적재용 카세트 |
| KR20230033077A (ko) | 2021-08-26 | 2023-03-08 | 삼성디스플레이 주식회사 | 글래스 수납용 카세트, 글래스를 카세트에 적재하는 방법 및 커버 윈도우의 제조 방법 |
-
2020
- 2020-03-06 JP JP2021534593A patent/JP7433318B2/ja active Active
- 2020-03-06 US US17/433,347 patent/US20220165650A1/en not_active Abandoned
- 2020-03-06 KR KR1020217015662A patent/KR102573196B1/ko active Active
- 2020-03-06 CN CN202080008027.9A patent/CN113261094B/zh active Active
- 2020-03-06 EP EP20766936.7A patent/EP3916770A4/en active Pending
- 2020-03-06 WO PCT/KR2020/003175 patent/WO2020180149A1/ko not_active Ceased
-
2023
- 2023-12-28 US US18/398,944 patent/US12288742B2/en active Active
-
2024
- 2024-02-06 JP JP2024016516A patent/JP7725632B2/ja active Active
Patent Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2015103586A (ja) | 2013-11-21 | 2015-06-04 | 大日本印刷株式会社 | 貫通電極基板及び貫通電極基板を用いた半導体装置 |
| JP2017216398A (ja) | 2016-06-01 | 2017-12-07 | 凸版印刷株式会社 | ガラス回路基板 |
| JP2018107423A (ja) | 2016-12-27 | 2018-07-05 | 大日本印刷株式会社 | 有孔基板、有孔基板を備える実装基板及び有孔基板の製造方法 |
| JP2018163986A (ja) | 2017-03-24 | 2018-10-18 | 大日本印刷株式会社 | 貫通電極基板及びその製造方法 |
| JP2018174189A (ja) | 2017-03-31 | 2018-11-08 | 大日本印刷株式会社 | 貫通電極基板およびその製造方法 |
| JP2018174190A (ja) | 2017-03-31 | 2018-11-08 | 大日本印刷株式会社 | 貫通電極基板およびその製造方法 |
| JP2018160697A (ja) | 2018-07-06 | 2018-10-11 | 大日本印刷株式会社 | 貫通電極基板 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP7725632B2 (ja) | 2025-08-19 |
| JP2022522392A (ja) | 2022-04-19 |
| CN113261094A (zh) | 2021-08-13 |
| KR20210068581A (ko) | 2021-06-09 |
| US20240128177A1 (en) | 2024-04-18 |
| US12288742B2 (en) | 2025-04-29 |
| CN113261094B (zh) | 2024-04-16 |
| WO2020180149A1 (ko) | 2020-09-10 |
| EP3916770A4 (en) | 2022-11-02 |
| EP3916770A1 (en) | 2021-12-01 |
| US20220165650A1 (en) | 2022-05-26 |
| KR102573196B1 (ko) | 2023-08-30 |
| JP2024050818A (ja) | 2024-04-10 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP7433318B2 (ja) | パッケージング基板及びこれを含む半導体装置 | |
| JP7547452B2 (ja) | パッケージング基板及びこれを含む半導体装置 | |
| CN113383413B (zh) | 半导体用封装玻璃基板、半导体用封装基板及半导体装置 | |
| JP7599518B2 (ja) | パッケージング基板及びその製造方法 | |
| JP7685011B2 (ja) | パッケージング基板及びこれを含む半導体装置 | |
| JP7416868B2 (ja) | パッケージング基板及びこれを含む半導体装置 | |
| US20200286819A1 (en) | Packaging substrate and semiconductor device comprising of the same | |
| JP7254930B2 (ja) | パッケージング基板及びこれを含む半導体装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20210804 |
|
| A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20211222 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20211222 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20220905 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20220906 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20221206 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20230404 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20230704 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20231017 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20231018 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20240109 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20240206 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 7433318 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |