JP5801204B2 - 局部発振器信号のためのデューティサイクル調整 - Google Patents
局部発振器信号のためのデューティサイクル調整 Download PDFInfo
- Publication number
- JP5801204B2 JP5801204B2 JP2011538693A JP2011538693A JP5801204B2 JP 5801204 B2 JP5801204 B2 JP 5801204B2 JP 2011538693 A JP2011538693 A JP 2011538693A JP 2011538693 A JP2011538693 A JP 2011538693A JP 5801204 B2 JP5801204 B2 JP 5801204B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- local oscillator
- duty cycle
- voltage
- signals
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000004044 response Effects 0.000 claims description 57
- 238000000034 method Methods 0.000 claims description 45
- 239000000872 buffer Substances 0.000 claims description 44
- 238000006243 chemical reaction Methods 0.000 claims description 7
- 230000003139 buffering effect Effects 0.000 claims description 6
- 230000008859 change Effects 0.000 claims description 6
- 238000013461 design Methods 0.000 description 22
- 238000004891 communication Methods 0.000 description 13
- 239000003990 capacitor Substances 0.000 description 11
- 230000008569 process Effects 0.000 description 10
- 230000001413 cellular effect Effects 0.000 description 7
- 230000006870 function Effects 0.000 description 7
- 238000010586 diagram Methods 0.000 description 6
- 238000012545 processing Methods 0.000 description 6
- 230000000694 effects Effects 0.000 description 5
- 230000015556 catabolic process Effects 0.000 description 4
- 238000006731 degradation reaction Methods 0.000 description 4
- 230000002452 interceptive effect Effects 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 4
- 238000010845 search algorithm Methods 0.000 description 4
- 238000012360 testing method Methods 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 3
- 239000012467 final product Substances 0.000 description 3
- 238000005259 measurement Methods 0.000 description 3
- 230000003750 conditioning effect Effects 0.000 description 2
- 229920005994 diacetyl cellulose Polymers 0.000 description 2
- 238000001914 filtration Methods 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 230000003595 spectral effect Effects 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- 230000002411 adverse Effects 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 230000008570 general process Effects 0.000 description 1
- 230000010365 information processing Effects 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000009022 nonlinear effect Effects 0.000 description 1
- 239000000047 product Substances 0.000 description 1
- 230000000644 propagated effect Effects 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/156—Arrangements in which a continuous pulse train is transformed into a train having a desired pattern
- H03K5/1565—Arrangements in which a continuous pulse train is transformed into a train having a desired pattern the output pulses having a constant duty cycle
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/01—Details
- H03K3/017—Adjustment of width or dutycycle of pulses
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/156—Arrangements in which a continuous pulse train is transformed into a train having a desired pattern
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/16—Circuits
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Transceivers (AREA)
- Superheterodyne Receivers (AREA)
- Pulse Circuits (AREA)
- Oscillators With Electromechanical Resonators (AREA)
Description
ここに含まれるシステム、要素、モジュール、方法、及び/又はプロセスは、ハードウェア、ソフトウェア、又は両方の組み合わせにおいて実装することができ、及び、1つ以上のプロセッサを含むことができる。プロセッサは、タスクを実行するためのデバイス及び/又は機械によって読み取り可能な命令の組である。プロセッサは、プロセスを具現化した一連の命令を実行することが可能なあらゆるデバイスであることができ、限定されることなしに、コンピュータ、マイクロプロセッサ、コントローラ、特定用途向け集積回路(ASIC)、有限ステートマシン、デジタル信号プロセッサ(DSP)、又は何らかのその他の機構を含む。プロセッサは、ハードウェア、ファームウェア、及び/又はソフトウェアのあらゆる組み合わせを含む。プロセッサは、実行可能なアプリケーション又はプロシージャ(procedure)又は情報デバイスによる使用のために情報を計算、処理、解析、修正、変換、又は送信することによって、及び/又はその情報を出力デバイスにルーティングすることによって、格納された及び/又は受信された情報に作用する。
下記に出願時請求項1−30に対応する記載を付記1−30として表記する。
付記1
局部発振器(LO)モジュールであって、
デューティサイクルを有する局部発振器信号を生成するための、電源電圧でバイアスがかけられた局部発振器と、
前記局部発振器信号の電圧レベルを表す第1の電圧信号と、前記局部発振器信号に関する希望されるデューティサイクルに対応する前記電源電圧の部分の電圧レベルを表す第2の電圧信号との間の差に応答して前記局部発振器信号の前記デューティサイクルの絶対的調整を行うためのフィードバック回路と、を備える、局部発振器(LO)モジュール。
付記2
前記局部発振器信号は、複数の局部発振器信号を含み、
前記フィードバック回路は、複数の局部発振器信号の平均電圧レベルを用いて、1つの対応する差に応答して前記複数の局部発振器信号の各々を調整する付記1に記載のLOモジュール。
付記3
前記局部発振器信号は、複数の局部発振器信号を含み、
前記フィードバック回路は、複数の局部発振器信号の各々に関する電圧レベルを用いて、複数の対応する差に応答して前記複数の局部発振器信号の各々を独立して調整する付記1に記載のLOモジュール。
付記4
電圧制御発振器(VCO)信号を生成するためのVCOと、
分割された信号を生成するために前記VCO信号を分割するための分割器と、
制御信号を受信することに応答して、前記局部発振器信号を表す、バッファリングされた信号を生成するために前記分割された信号をバッファリングするための、前記電源電圧でバイアスがかけられた、局部発振器バッファと、を備える付記1に記載のLOモジュール。
付記5
前記フィードバック回路は、
前記第1の電圧信号を決定するための第1の手段と、
前記第2の電圧信号を決定するための第2の手段と、
前記第1及び第2の電圧信号を受信するための第3の手段と、
前記第1及び第2の電圧信号を受信することに応答して前記第1及び第2の電圧信号を比較するための第4の手段と、
前記第1及び第2の電圧信号を比較することに応答して前記第1と第2の電圧信号の間の差を決定するための第5の手段と、
前記第1と第2の電圧信号の間の差を決定する前記差を決定することに応答して調整信号を決定するための第6の手段と、
前記調整信号を決定することに応答して前記制御信号を生成するための第7の手段と、を備える付記1に記載のLOモジュール。
付記6
前記第1の手段は、低域通過フィルタを備える付記5に記載のLOモジュール。
付記7
前記第2の手段は、抵抗器分割器ネットワークを備える付記5に記載のLOモジュール。
付記8
前記第3の手段、第4の手段、第5の手段、及び第6の手段は、プロセッサを備える付記5に記載のLOモジュール。
付記9
前記第7の手段は、制御デバイスを備える付記5に記載のLOモジュール。
付記10
前記フィードバック回路は、第1のデジタル信号及び第2のデジタル信号をそれぞれ生成するために前記第1の電圧信号及び前記第2の電圧信号の各々をアナログ信号形式からデジタル信号形式に変換するためのアナログ−デジタル変換器を備える付記5に記載のLOモジュール。
付記11
前記フィードバック回路は、
アナログ電圧信号を生成するために前記調整信号をデジタル形式からアナログ形式に変換するためのデジタル−アナログ変換器を備える付記5に記載のLOモジュール。
付記12
前記フィードバック回路は、前記局部発振器信号の前記デューティサイクルに影響を与える情報を提供するための情報源を備え、
前記フィードバック回路は、前記情報を受信することに応答して前記局部発振器信号の前記デューティサイクルの絶対的調整を行う付記1に記載のLOモジュール。
付記13
電圧制御発振器(VCO)信号を生成するためのVCOと、
分割された信号を生成するために前記VCO信号を分割するための分割器と、
制御信号を受信することに応答して、局部発振器信号を表す、バッファリングされた信号を生成するために前記分割された信号をバッファリングするための、電源電圧でバイアスがかけられた、局部発振器バッファと、
前記発振器信号の電圧レベルを表す第1の電圧信号を決定するための低域通過フィルタと、
前記局部発振器信号の希望されるデューティサイクルに対応する前記電源電圧の部分の電圧レベルを表す第2の電圧信号を決定するための抵抗器分割器ネットワークと、
第1のデジタル信号及び第2のデジタル信号をそれぞれ生成するために前記第1の電圧信号及び前記第2の電圧信号の各々をアナログ信号形式からデジタル信号形式に変換するためのアナログ−デジタル変換器と、
前記局部発振器信号のデューティサイクルに影響を与える情報を提供するための情報源と、
前記第1のデジタル信号及び前記第2のデジタル信号を受信し、前記第1のデジタル信号及び前記第2のデジタル信号を比較し、前記第1のデジタル信号と前記第2のデジタル信号との間の差を決定し、及び前記差を決定することに応答して及び前記情報を受信することに応答して調整信号を決定するためのプロセッサと、
前記局部発振器信号の前記デューティサイクルを調整するために前記調整信号を受信することに応答して前記制御信号を生成するための制御デバイスと、を備える、局部発振器(LO)モジュール。
付記14
アナログ電圧信号を生成するために前記調整信号をデジタル形式からアナログ形式に変換するためのデジタル−アナログ変換器を備え、
前記制御デバイスは、前記アナログ電圧信号を受信することに応答して前記制御信号を生成する付記13に記載のLOモジュール。
付記15
電源電圧でバイアスがかけられ及びデューティサイクルを有する局部発振器信号を生成することと、
前記局部発振器信号の電圧レベルを表す第1の電圧信号と、前記局部発振器に関する希望されるデューティサイクルに対応する前記電源電圧の部分の電圧レベルを表す第2の電圧信号との間の差に応答して前記局部発振器信号の前記デューティサイクルの絶対的調整を行うこと、とを備える、方法。
付記16
複数の局部発振器信号の平均電圧レベルを用いて、1つの対応する差に応答して前記複数の局部発振器信号の各々を調整することを備える付記15に記載の方法。
付記17
複数の局部発振器信号の各々に関する電圧レベルを用いて、複数の対応する差に応答して前記複数の局部発振器信号の各々を独立して調整することを備える付記15に記載の方法。
付記18
VCO信号を生成することと、
分割された信号を生成するために前記VCO信号を分割することと、
制御信号を受信することに応答して、前記局部発振器信号を表す、バッファリングされた信号を生成するために前記分割された信号をバッファリングすること、とを備える付記15に記載の方法。
付記19
前記局部発振器信号の前記デューティサイクルの前記絶対的調整を行うことは、
前記第1の電圧信号を決定することと、
前記第2の電圧信号を決定することと、
前記第1及び第2の電圧信号を受信することと、
前記第1及び第2の電圧信号を受信することに応答して前記第1及び第2の電圧信号を比較することと、
前記第1及び第2の電圧信号を比較することに応答して前記第1と第2の電圧信号の間の差を決定することと、
前記第1と第2の電圧信号の間の差を決定する前記差を決定することに応答して調整信号を決定することと、
前記調整信号を決定することに応答して前記制御信号を生成すること、とを備える付記15に記載の方法。
付記20
第1のデジタル信号及び第2のデジタル信号をそれぞれ生成するために前記第1の電圧信号及び前記第2の電圧信号の各々をアナログ信号形式からデジタル信号形式に変換することを備える付記19に記載の方法。
付記21
アナログ電圧信号を生成するために前記調整信号をデジタル形式からアナログ形式に変換することを備える付記19に記載の方法。
付記22
前記局部発振器信号の前記デューティサイクルの前記絶対的調整を行うことは、
前記局部発振器信号の前記デューティサイクルに影響を与える情報を提供することと、
前記情報を受信することに応答して前記局部発振器信号の前記デューティサイクルの前記絶対的調整を行うこと、とを備える付記15に記載の方法。
付記23
デューティサイクルを有する局部発振器信号を生成するための、電源電圧でバイアスがかけられた、局部発振器と、
前記局部発振器信号の電圧レベルを表す第1の電圧信号と、前記局部発振器に関する希望されるデューティサイクルに対応する前記電源電圧の部分の電圧レベルを表す第2の電圧信号との間の差に応答して前記局部発振器信号の前記デューティサイクルの絶対的調整を行うためのフィードバック回路と、を備える、局部発振器(LO)モジュールと、
調整されたデューティサイクルを有する前記局部発振器信号を受信することに応答して対象となる受信された信号を第1の周波数から第2の周波数にダウンコンバージョンするための周波数ダウンコンバージョンモジュールと、を備える、無線周波数(RF)受信機。
付記24
前記周波数ダウンコンバージョンモジュールは、
前記調整されたデューティサイクルを有する前記局部発振器信号を受信することに応答して対象となる前記受信された信号を前記第1の周波数から前記第2の周波数に混合するための少なくとも1つの混合器を備える付記23に記載のRF受信機。
付記25
前記局部発振器信号の前記デューティサイクルは、前記RF受信機における望ましい線形性性能及び望ましい雑音性能を提供するために調整される付記23に記載のRF受信機。
付記26
電源電圧でバイアスがかけられ及びデューティサイクルを有する局部発振器信号を生成するための手段と、
前記局部発振器信号の電圧レベルを表す第1の電圧信号と、前記局部発振器に関する希望されるデューティサイクルに対応する前記電源電圧の部分の電圧レベルを表す第2の電圧信号との間の差に応答して前記局部発振器信号の前記デューティサイクルの絶対的調整を行うための手段と、を備える、装置。
付記27
複数の局部発振器信号の平均電圧レベルを用いて、1つの対応する差に応答して前記複数の局部発振器信号の各々を調整するための手段を備える付記26に記載の装置。
付記28
複数の局部発振器信号の各々に関する電圧レベルを用いて、複数の対応する差に応答して前記複数の局部発振器信号の各々を独立して調整するための手段を備える付記26に記載の装置。
付記29
VCO信号を生成するための手段と、
分割された信号を生成するために前記VCO信号を分割するための手段と、
制御信号を受信することに応答して、前記局部発振器信号を表す、バッファリングされた信号を生成するために前記分割された信号をバッファリングするための手段と、を備える付記26に記載の装置。
付記30
前記局部発振器信号の前記デューティサイクルの前記絶対的調整を行うための前記手段は、
前記第1の電圧信号を決定するための手段と、
前記第2の電圧信号を決定するための手段と、
前記第1及び第2の電圧信号を受信するための手段と、
前記第1及び第2の電圧信号を受信することに応答して前記第1及び第2の電圧信号を比較するための手段と、
前記第1及び第2の電圧信号を比較することに応答して前記第1と第2の電圧信号の間の差を決定するための手段と、
前記第1と第2の電圧信号の間の差を決定する前記差を決定することに応答して調整信号を決定するための手段と、
前記調整信号を決定することに応答して前記制御信号を生成するための手段と、を備える付記26に記載の装置。
Claims (18)
- 局部発振器(LO)モジュールであって、
デューティサイクルを有する局部発振器信号を生成するための、電源電圧でバイアスがかけられた局部発振器と、
前記局部発振器信号の平均電圧レベルを表す第1の電圧信号と、前記局部発振器信号に関する希望されるデューティサイクルに対応する前記電源電圧の部分の電圧レベルを表す第2の電圧信号との間の差に応答して前記局部発振器信号の前記デューティサイクルの絶対的調整を行うためのフィードバック回路と、を備え、
前記フィードバック回路は、前記第1と第2の電圧信号に基づいて調整信号を決定し、前記調整信号に基づいて制御信号を生成するように構成される、局部発振器(LO)モジュール。 - 前記局部発振器信号は、複数の局部発振器信号を含み、
前記フィードバック回路は、複数の局部発振器信号の平均電圧レベルを用いて、1つの対応する差に応答して前記複数の局部発振器信号の各々を調整する請求項1に記載のLOモジュール。 - 前記局部発振器信号は、複数の局部発振器信号を含み、
前記フィードバック回路は、複数の局部発振器信号の各々に関する電圧レベルを用いて、複数の対応する差に応答して前記複数の局部発振器信号の各々を独立して調整する請求項1に記載のLOモジュール。 - 前記局部発振器は、
電圧制御発振器(VCO)信号を生成するためのVCOと、
分割された信号を生成するために前記VCO信号を分割するための分割器と、
制御信号を受信することに応答して、前記局部発振器信号を表す、バッファリングされた信号を生成するために前記分割された信号をバッファリングするための、前記電源電圧でバイアスがかけられた、局部発振器バッファと、
を備える請求項1に記載のLOモジュール。 - 前記フィードバック回路は、前記局部発振器信号の前記デューティサイクルに影響を与える情報を提供するための情報源を備え、
前記フィードバック回路は、前記情報を受信することに応答して前記局部発振器信号の前記デューティサイクルのさらなる絶対的調整を行う請求項1に記載のLOモジュール。 - 電源電圧でバイアスがかけられ及びデューティサイクルを有する局部発振器信号を生成することと、
前記局部発振器信号の平均電圧レベルを表す第1の電圧信号と、前記局部発振器に関する希望されるデューティサイクルに対応する前記電源電圧の部分の電圧レベルを表す第2の電圧信号との間の差に応答して前記局部発振器信号の前記デューティサイクルの絶対的調整を行うこと、とを備え、
前記デューティサイクルの変化を小さくするために前記絶対的調整を行うことは、前記第1と第2の電圧信号に基づいて調整信号を決定し、前記調整信号に基づいて制御信号を生成することを備える、方法。 - 複数の局部発振器信号の平均電圧レベルを用いて、1つの対応する差に応答して前記複数の局部発振器信号の各々を調整することを備える請求項6に記載の方法。
- 複数の局部発振器信号の各々に関する電圧レベルを用いて、複数の対応する差に応答して前記複数の局部発振器信号の各々を独立して調整することを備える請求項6に記載の方法。
- 前記局部発振器信号を生成することとは、
VCO信号を生成することと、
分割された信号を生成するために前記VCO信号を分割することと、
制御信号を受信することに応答して、前記局部発振器信号を表す、バッファリングされた信号を生成するために前記分割された信号をバッファリングすることと
を備える請求項6に記載の方法。 - 前記局部発振器信号の前記デューティサイクルの前記絶対的調整を行うことは、
前記局部発振器信号の前記デューティサイクルに影響を与える情報を提供することと、
前記情報を受信することに応答して前記局部発振器信号の前記デューティサイクルのさらなる絶対的調整を行うこと、とを備える請求項6に記載の方法。 - デューティサイクルを有する局部発振器信号を生成するための、電源電圧でバイアスがかけられた、局部発振器と、
前記局部発振器信号の平均電圧レベルを表す第1の電圧信号と、前記局部発振器に関する希望されるデューティサイクルに対応する前記電源電圧の部分の電圧レベルを表す第2の電圧信号との間の差に応答して前記局部発振器信号の前記デューティサイクルの絶対的調整を行うためのフィードバック回路と、を備える、局部発振器(LO)モジュールと、
調整されたデューティサイクルを有する前記局部発振器信号を受信することに応答して対象となる受信された信号を第1の周波数から第2の周波数にダウンコンバージョンするための周波数ダウンコンバージョンモジュールと、を備え、
前記フィードバック回路は、前記第1と第2の電圧信号に基づいて調整信号を決定し、前記調整信号に基づいて制御信号を生成するように構成される、無線周波数(RF)受信機。 - 前記周波数ダウンコンバージョンモジュールは、
前記調整されたデューティサイクルを有する前記局部発振器信号を受信することに応答して、前記局部発振器信号を、対象となる前記受信された信号と混合するための少なくとも1つの混合器を備える請求項11に記載のRF受信機。 - 前記局部発振器信号の前記デューティサイクルは、前記RF受信機における望ましい線形性性能及び望ましい雑音性能を提供するために調整される請求項11に記載のRF受信機。
- 電源電圧でバイアスがかけられ及びデューティサイクルを有する局部発振器信号を生成するための手段と、
前記局部発振器信号の平均電圧レベルを表す第1の電圧信号と、前記局部発振器に関する希望されるデューティサイクルに対応する前記電源電圧の部分の電圧レベルを表す第2の電圧信号との間の差に応答して前記局部発振器信号の前記デューティサイクルの絶対的調整を行うための手段と、を備え、
前記デューティサイクルの変化を小さくするために前記絶対的調整を行うための手段は、前記第1と第2の電圧信号に基づいて調整信号を決定し、前記調整信号に基づいて制御信号を生成するように構成される、装置。 - 複数の局部発振器信号の平均電圧レベルを用いて、1つの対応する差に応答して前記複
数の局部発振器信号の各々を調整するための手段を備える請求項14に記載の装置。 - 複数の局部発振器信号の各々に関する電圧レベルを用いて、複数の対応する差に応答して前記複数の局部発振器信号の各々を独立して調整するための手段を備える請求項14に記載の装置。
- 前記局部発振器信号を生成するための手段は、
VCO信号を生成するための手段と、
分割された信号を生成するために前記VCO信号を分割するための手段と、
制御信号を受信することに応答して、前記局部発振器信号を表す、バッファリングされた信号を生成するために前記分割された信号をバッファリングするための手段と、
を備える請求項14に記載の装置。 - 前記局部発振器は、
電圧制御発振器(VCO)信号を生成するためのVCOと、
分割された信号を生成するために前記VCO信号を分割するための分割器と、
制御信号を受信することに応答して、前記局部発振器信号を表す、バッファリングされた信号を生成するために前記分割された信号をバッファリングするための、前記電源電圧でバイアスがかけられた、局部発振器バッファと、
を備える請求項11に記載のRF受信機。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/277,882 US8718574B2 (en) | 2008-11-25 | 2008-11-25 | Duty cycle adjustment for a local oscillator signal |
US12/277,882 | 2008-11-25 | ||
PCT/US2009/065961 WO2010068503A1 (en) | 2008-11-25 | 2009-11-25 | Duty cycle adjustment for a local oscillator signal |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014085619A Division JP5922177B2 (ja) | 2008-11-25 | 2014-04-17 | 局部発振器信号のためのデューティサイクル調整 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012510238A JP2012510238A (ja) | 2012-04-26 |
JP5801204B2 true JP5801204B2 (ja) | 2015-10-28 |
Family
ID=41605557
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011538693A Active JP5801204B2 (ja) | 2008-11-25 | 2009-11-25 | 局部発振器信号のためのデューティサイクル調整 |
JP2014085619A Expired - Fee Related JP5922177B2 (ja) | 2008-11-25 | 2014-04-17 | 局部発振器信号のためのデューティサイクル調整 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014085619A Expired - Fee Related JP5922177B2 (ja) | 2008-11-25 | 2014-04-17 | 局部発振器信号のためのデューティサイクル調整 |
Country Status (7)
Country | Link |
---|---|
US (2) | US8718574B2 (ja) |
EP (2) | EP2371064B1 (ja) |
JP (2) | JP5801204B2 (ja) |
KR (1) | KR101304354B1 (ja) |
CN (2) | CN103825606B (ja) |
TW (1) | TW201042924A (ja) |
WO (1) | WO2010068503A1 (ja) |
Families Citing this family (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8615205B2 (en) * | 2007-12-18 | 2013-12-24 | Qualcomm Incorporated | I-Q mismatch calibration and method |
US8970272B2 (en) * | 2008-05-15 | 2015-03-03 | Qualcomm Incorporated | High-speed low-power latches |
US8712357B2 (en) * | 2008-11-13 | 2014-04-29 | Qualcomm Incorporated | LO generation with deskewed input oscillator signal |
US8718574B2 (en) * | 2008-11-25 | 2014-05-06 | Qualcomm Incorporated | Duty cycle adjustment for a local oscillator signal |
US8090327B2 (en) * | 2008-12-02 | 2012-01-03 | Broadcom Corporation | Configurable baseband processing for receiver and transmitter and methods for use therewith |
US8847638B2 (en) * | 2009-07-02 | 2014-09-30 | Qualcomm Incorporated | High speed divide-by-two circuit |
US8791740B2 (en) * | 2009-07-16 | 2014-07-29 | Qualcomm Incorporated | Systems and methods for reducing average current consumption in a local oscillator path |
US8854098B2 (en) | 2011-01-21 | 2014-10-07 | Qualcomm Incorporated | System for I-Q phase mismatch detection and correction |
US20120191966A1 (en) * | 2011-01-25 | 2012-07-26 | Qualcomm Incorporated | Methods and apparatus for changing the duty cycle of mobile device discovery based on environmental information |
US9679664B2 (en) * | 2012-02-11 | 2017-06-13 | Samsung Electronics Co., Ltd. | Method and system for providing a smart memory architecture |
US9154077B2 (en) | 2012-04-12 | 2015-10-06 | Qualcomm Incorporated | Compact high frequency divider |
US9143121B2 (en) * | 2012-08-29 | 2015-09-22 | Qualcomm Incorporated | System and method of adjusting a clock signal |
US20140103984A1 (en) * | 2012-10-17 | 2014-04-17 | Qualcomm Incorporated | Quadrature symmetric clock signal generation |
CN103810141A (zh) * | 2012-11-09 | 2014-05-21 | 辉达公司 | 处理器和包括其的电路板 |
AU2014353079B2 (en) * | 2013-11-19 | 2018-10-04 | The Regents Of The University Of California | A saturation-tolerant electrophysical recording interface |
JP2015159374A (ja) * | 2014-02-21 | 2015-09-03 | ソニー株式会社 | 受信回路、および、受信装置 |
US9484900B2 (en) * | 2014-11-07 | 2016-11-01 | Qualcomm Incorporated | Digital-to-phase converter |
US10224940B2 (en) * | 2015-04-27 | 2019-03-05 | Telefonaktiebolaget Lm Ericsson (Publ) | Digital phase controlled PLLs |
US9866208B2 (en) | 2015-06-15 | 2018-01-09 | Microsoft Technology Lincensing, LLC | Precision measurements and calibrations for timing generators |
US9712113B2 (en) | 2015-12-01 | 2017-07-18 | Analog Devices Global | Local oscillator paths |
US9755678B2 (en) | 2015-12-01 | 2017-09-05 | Analog Devices Global | Low noise transconductance amplifiers |
US9985618B2 (en) | 2015-12-23 | 2018-05-29 | Qualcomm Incorporated | Digital duty cycle correction for frequency multiplier |
US9680461B1 (en) * | 2016-03-01 | 2017-06-13 | Cognitive Systems Corp. | Generating local oscillator signals in a wireless sensor device |
US9712198B1 (en) | 2016-03-18 | 2017-07-18 | Samsung Electronics Co., Ltd | Apparatus and method for providing background real-time second order input intercept point calibration |
US10855317B2 (en) | 2018-04-05 | 2020-12-01 | Swiftlink Technologies Inc. | Broadband receiver for multi-band millimeter-wave wireless communication |
KR102708133B1 (ko) * | 2019-04-19 | 2024-09-19 | 스위프트링크 테크놀로지스 인코포레이티드 | 다중-대역 밀리미터파 무선 통신을 위한 광대역 수신기 |
CN112152618B (zh) * | 2020-09-25 | 2022-10-11 | 中国电子科技集团公司第五十四研究所 | 一种基于tdma通信系统参考脉冲的晶体振荡器校准方法 |
Family Cites Families (184)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4061882A (en) * | 1976-08-13 | 1977-12-06 | Quadracast Systems, Inc. | Quadrature multiplying four-channel demodulator |
US4333020A (en) * | 1979-05-23 | 1982-06-01 | Motorola, Inc. | MOS Latch circuit |
JPS598112A (ja) * | 1982-07-06 | 1984-01-17 | Sanyo Electric Co Ltd | スライスレベル調整回路 |
FR2548487B1 (fr) | 1983-06-29 | 1985-10-25 | Labo Electronique Physique | Diviseur de frequence par deux |
US4555777A (en) * | 1984-08-14 | 1985-11-26 | Texas Instruments Incorporated | Sense amplifier circuit for dynamic read/write memory |
JPH0430817Y2 (ja) * | 1986-02-27 | 1992-07-24 | ||
US4716320A (en) * | 1986-06-20 | 1987-12-29 | Texas Instruments Incorporated | CMOS sense amplifier with isolated sensing nodes |
JPS6378610A (ja) * | 1986-09-22 | 1988-04-08 | Nec Corp | 2逓倍クロツク発生回路 |
JPH0194723A (ja) | 1987-10-06 | 1989-04-13 | Nec Corp | デイジタル信号の分周装置 |
JPH0260330U (ja) * | 1988-10-26 | 1990-05-02 | ||
JPH02131615A (ja) * | 1988-11-11 | 1990-05-21 | Sharp Corp | 波形再生回路 |
US4959557A (en) * | 1989-05-18 | 1990-09-25 | Compaq Computer Corporation | Negative feedback circuit to control the duty cycle of a logic system clock |
US4995589A (en) | 1990-01-29 | 1991-02-26 | Sequioa Controls Company, Ltd. | Bellows valve |
JP2687655B2 (ja) | 1990-03-13 | 1997-12-08 | 日本電気株式会社 | フリップフロップ回路 |
US5103114A (en) * | 1990-03-19 | 1992-04-07 | Apple Computer, Inc. | Circuit technique for creating predetermined duty cycle |
JPH0496416A (ja) * | 1990-08-10 | 1992-03-27 | Nec Ic Microcomput Syst Ltd | デューティ比50%補正回路 |
US5103144A (en) * | 1990-10-01 | 1992-04-07 | Raytheon Company | Brightness control for flat panel display |
US5097157A (en) * | 1990-11-01 | 1992-03-17 | Hewlett-Packard Company | Fast cmos bus receiver for detecting low voltage swings |
JPH05505297A (ja) | 1990-12-21 | 1993-08-05 | モトローラ・インコーポレーテッド | 直角位相信号を発生するための装置および方法 |
US5103116A (en) | 1991-04-15 | 1992-04-07 | California Institute Of Technology | CMOS single phase registers |
JPH0567951A (ja) * | 1991-09-06 | 1993-03-19 | Sony Corp | デジタルクロツク信号のインタフエース回路 |
US5192875A (en) | 1991-11-04 | 1993-03-09 | Motorola, Inc. | Analog frequency divider utilizing two amplifiers and a LC resonant circuit |
US5375258A (en) * | 1992-12-07 | 1994-12-20 | Motorola, Inc. | Circuit for generating signals in phase quadrature and associated method therefor |
US8089323B2 (en) | 2006-08-05 | 2012-01-03 | Min Ming Tarng | Green technology: green circuit and device designs of green chip |
DE69413478T2 (de) | 1993-07-30 | 1999-02-11 | Sgs-Thomson Microelectronics, Inc., Carrollton, Tex. | Inverter mit Verzögerungselement mit variabler Impedanz |
US5477180A (en) * | 1994-10-11 | 1995-12-19 | At&T Global Information Solutions Company | Circuit and method for generating a clock signal |
WO1996021270A1 (en) | 1994-12-30 | 1996-07-11 | Philips Electronics N.V. | Circuit and method for generating accurate quadrature signals |
JP3642079B2 (ja) * | 1995-02-13 | 2005-04-27 | 直 柴田 | 半導体集積回路 |
US5534803A (en) * | 1995-04-12 | 1996-07-09 | International Business Machines Corporation | Process insensitive off-chip driver |
JPH09153741A (ja) * | 1995-09-13 | 1997-06-10 | Fujitsu Ltd | 変調器、間接変調型変調器、及び周波数逓倍器 |
KR100466457B1 (ko) | 1995-11-08 | 2005-06-16 | 마츠시타 덴끼 산교 가부시키가이샤 | 신호전송회로,신호수신회로및신호송수신회로,신호전송방법,신호수신방법및신호송수신방법과반도체집적회로및그제어방법 |
JPH09191238A (ja) * | 1995-11-13 | 1997-07-22 | Lsi Logic Corp | 50パーセント・デューティ・サイクル・クロック |
TW325608B (en) * | 1996-04-17 | 1998-01-21 | Toshiba Co Ltd | Timing signal generation circuit and a display device using such a circuit |
CA2224767A1 (en) | 1996-12-31 | 1998-06-30 | Huang Chaogang | Variable cmos vernier delay |
JP3856892B2 (ja) * | 1997-03-03 | 2006-12-13 | 日本電信電話株式会社 | 自己同期型パイプラインデータパス回路および非同期信号制御回路 |
JP3114649B2 (ja) | 1997-04-18 | 2000-12-04 | 日本電気株式会社 | ラッチ回路 |
US6247138B1 (en) * | 1997-06-12 | 2001-06-12 | Fujitsu Limited | Timing signal generating circuit, semiconductor integrated circuit device and semiconductor integrated circuit system to which the timing signal generating circuit is applied, and signal transmission system |
US6169434B1 (en) * | 1997-09-05 | 2001-01-02 | Rambus Inc. | Conversion circuit with duty cycle correction for small swing signals, and associated method |
US5983082A (en) | 1997-10-31 | 1999-11-09 | Motorola, Inc. | Phase quadrature signal generator having a variable phase shift network |
US6014047A (en) * | 1998-01-07 | 2000-01-11 | International Business Machines Corporation | Method and apparatus for phase rotation in a phase locked loop |
JP3653170B2 (ja) | 1998-01-27 | 2005-05-25 | 三菱電機株式会社 | ラッチ回路およびフリップフロップ回路 |
JP3510507B2 (ja) * | 1998-11-27 | 2004-03-29 | Necマイクロシステム株式会社 | ラッチ回路 |
JP4030213B2 (ja) | 1999-02-22 | 2008-01-09 | 株式会社ルネサステクノロジ | 半導体回路装置 |
TW420452U (en) * | 1999-02-23 | 2001-01-21 | Silicon Integrated Sys Corp | Bi-directional edge triggered flip-flop |
US7693230B2 (en) * | 1999-04-16 | 2010-04-06 | Parkervision, Inc. | Apparatus and method of differential IQ frequency up-conversion |
JP4146965B2 (ja) * | 1999-05-17 | 2008-09-10 | 株式会社アドバンテスト | 遅延信号生成装置および半導体試験装置 |
US6188291B1 (en) | 1999-06-30 | 2001-02-13 | Lucent Technologies, Inc. | Injection locked multi-phase signal generator |
US6166571A (en) * | 1999-08-03 | 2000-12-26 | Lucent Technologies Inc. | High speed frequency divider circuit |
US6191629B1 (en) | 1999-09-27 | 2001-02-20 | Conexant Systems, Inc. | Interlaced master-slave ECL D flip-flop |
US6417711B2 (en) | 1999-10-19 | 2002-07-09 | Honeywell Inc. | High speed latch and flip-flop |
US6316987B1 (en) * | 1999-10-22 | 2001-11-13 | Velio Communications, Inc. | Low-power low-jitter variable delay timing circuit |
US6674772B1 (en) * | 1999-10-28 | 2004-01-06 | Velio Communicaitons, Inc. | Data communications circuit with multi-stage multiplexing |
JP2001245007A (ja) | 2000-02-29 | 2001-09-07 | Matsushita Electric Ind Co Ltd | 直流オフセット補正機能付受信機及び受信機における直流オフセット補正方法 |
JP2001312328A (ja) | 2000-04-28 | 2001-11-09 | Mitsubishi Electric Corp | クロック信号生成回路 |
JP2001313228A (ja) | 2000-04-28 | 2001-11-09 | Matsushita Electric Ind Co Ltd | 積層体の製造方法及び製造装置 |
JP2002043900A (ja) | 2000-07-24 | 2002-02-08 | Kenwood Corp | スライス回路 |
JP3641782B2 (ja) | 2000-08-16 | 2005-04-27 | 日本電信電話株式会社 | クロック逓倍回路 |
US6320438B1 (en) * | 2000-08-17 | 2001-11-20 | Pericom Semiconductor Corp. | Duty-cycle correction driver with dual-filter feedback loop |
US6674998B2 (en) | 2000-10-02 | 2004-01-06 | Intersil Americas Inc. | System and method for detecting and correcting phase error between differential signals |
JP3636657B2 (ja) * | 2000-12-21 | 2005-04-06 | Necエレクトロニクス株式会社 | クロックアンドデータリカバリ回路とそのクロック制御方法 |
FI111489B (fi) * | 2000-12-22 | 2003-07-31 | Iws Int Oy | Valinnaisella lähtöjännitteellä toimiva älykäs virranjakelujärjestelmä |
JP2002218283A (ja) * | 2001-01-15 | 2002-08-02 | Sony Corp | チューナを備えた電子機器 |
US6462585B1 (en) * | 2001-02-20 | 2002-10-08 | International Business Machines Corporation | High performance CPL double-gate latch |
US6661269B2 (en) * | 2001-02-23 | 2003-12-09 | Intel Corporation | Selectively combining signals to produce desired output signal |
US6542015B2 (en) * | 2001-03-28 | 2003-04-01 | Texas Instruments Incorporated | Duty cycle correction circuit and apparatus and method employing same |
US6535725B2 (en) * | 2001-03-30 | 2003-03-18 | Skyworks Solutions, Inc. | Interference reduction for direct conversion receivers |
US6433589B1 (en) * | 2001-04-12 | 2002-08-13 | International Business Machines Corporation | Sense amplifier and method for sensing signals in a silicon-on-insulator integrated circuit |
US6426660B1 (en) * | 2001-08-30 | 2002-07-30 | International Business Machines Corporation | Duty-cycle correction circuit |
JP2003101397A (ja) | 2001-09-25 | 2003-04-04 | Toshiba Corp | 半導体セル |
US6904538B2 (en) | 2001-11-20 | 2005-06-07 | Agere Systems Inc. | System and method for differential data detection |
US6737927B2 (en) * | 2001-12-04 | 2004-05-18 | Via Technologies, Inc. | Duty cycle correction circuit for use with frequency synthesizer |
US6593789B2 (en) * | 2001-12-14 | 2003-07-15 | International Business Machines Corporation | Precise and programmable duty cycle generator |
KR100441463B1 (ko) * | 2001-12-26 | 2004-07-23 | 한국전자통신연구원 | 저역통과필터 및 고역통과필터 특성의 로드를 이용한 능동직교위상신호 발생기 |
US7110469B2 (en) * | 2002-03-08 | 2006-09-19 | Broadcom Corporation | Self-calibrating direct conversion transmitter |
JP3649194B2 (ja) | 2002-01-31 | 2005-05-18 | ソニー株式会社 | Pll回路および光通信受信装置 |
CA2375291C (en) | 2002-03-08 | 2005-05-17 | Sirific Wireless Corporation | Generation of virtual local oscillator inputs for use in direct conversion radio systems |
US7116729B2 (en) * | 2002-04-29 | 2006-10-03 | Broadcom Corporation | Trimming of local oscillation in an integrated circuit radio |
AU2003247544A1 (en) | 2002-06-17 | 2003-12-31 | California Institute Of Technology | Multi-phase frequency generator using injection-locked frequency dividers |
KR100475736B1 (ko) * | 2002-08-09 | 2005-03-10 | 삼성전자주식회사 | 고속 테스트에 적합한 편이온도 검출회로를 갖는온도감지기 및 편이온도 검출방법 |
US20040036541A1 (en) | 2002-08-26 | 2004-02-26 | Fang Sher Jiun | Differential CMOS latch and digital quadrature LO generator using same |
US6667703B1 (en) * | 2002-08-30 | 2003-12-23 | Lsi Logic Corporation | Matching calibration for digital-to-analog converters |
US7715836B2 (en) * | 2002-09-03 | 2010-05-11 | Broadcom Corporation | Direct-conversion transceiver enabling digital calibration |
TWI283515B (en) * | 2002-10-02 | 2007-07-01 | Via Tech Inc | Method and device for adjusting reference level |
US6967514B2 (en) * | 2002-10-21 | 2005-11-22 | Rambus, Inc. | Method and apparatus for digital duty cycle adjustment |
CN1209875C (zh) | 2002-10-30 | 2005-07-06 | 威盛电子股份有限公司 | 可调整占空比的缓冲器及其操作方法 |
DE60209983T2 (de) | 2002-11-04 | 2006-12-21 | Sony Deutschland Gmbh | Korrektur von I/Q Ungleichheiten in einem Quadratur-Sender-Empfänger |
TW586263B (en) * | 2003-01-29 | 2004-05-01 | Mediatek Inc | Analog demodulator in a low-IF receiver |
JP3906173B2 (ja) * | 2003-03-17 | 2007-04-18 | 松下電器産業株式会社 | 可変利得増幅回路 |
US7872897B2 (en) * | 2003-04-11 | 2011-01-18 | International Business Machines Corporation | Programmable semiconductor device |
US6836240B1 (en) | 2003-05-13 | 2004-12-28 | Sandia Corporation | Waveform synthesis for imaging and ranging applications |
US7099643B2 (en) * | 2003-05-27 | 2006-08-29 | Broadcom Corporation | Analog open-loop VCO calibration method |
US7307461B2 (en) * | 2003-09-12 | 2007-12-11 | Rambus Inc. | System and method for adaptive duty cycle optimization |
JP4319502B2 (ja) | 2003-10-01 | 2009-08-26 | 株式会社ルネサステクノロジ | 通信用半導体集積回路および無線通信システム |
KR100545148B1 (ko) | 2003-12-09 | 2006-01-26 | 삼성전자주식회사 | 듀티 사이클 보정회로 및 그것을 사용한 지연동기루프회로 및듀티 사이클 보정방법 |
US6933759B1 (en) * | 2004-02-05 | 2005-08-23 | Texas Instruments Incorporated | Systems and methods of performing duty cycle control |
ITVA20040005A1 (it) * | 2004-02-06 | 2004-05-06 | St Microelectronics Sa | Rete di attenuazione variabile |
JP2005244416A (ja) * | 2004-02-25 | 2005-09-08 | Oki Electric Ind Co Ltd | デューティ調整回路 |
TWI288531B (en) | 2004-02-26 | 2007-10-11 | Mediatek Inc | Phase locked loop for generating an output signal |
US7474715B1 (en) * | 2004-05-27 | 2009-01-06 | Rf Micro Devices, Inc. | Variable load circuit for reducing quadrature phase error |
US7075377B2 (en) | 2004-06-10 | 2006-07-11 | Theta Microeletronics, Inc. | Quadrature voltage controlled oscillators with phase shift detector |
ATE394830T1 (de) * | 2004-07-06 | 2008-05-15 | Acp Advanced Circuit Pursuit A | Symmetrischer mischer mit fets |
JP2004336822A (ja) | 2004-08-06 | 2004-11-25 | Toshiba Corp | 無線機 |
KR100551478B1 (ko) | 2004-08-13 | 2006-02-14 | 삼성전자주식회사 | 중간 주파수 수신기의 이미지 리젝션을 위한 다운 컨버팅장치 및 방법 |
US7616938B2 (en) * | 2004-09-10 | 2009-11-10 | Broadcom Corporation | Mixer offset cancellation without generating I/Q imbalance |
US7457605B2 (en) * | 2004-09-10 | 2008-11-25 | Silicon Laboratories, Inc. | Low noise image reject mixer and method therefor |
US7266707B2 (en) * | 2004-09-16 | 2007-09-04 | International Business Machines Corporation | Dynamic leakage control circuit |
JP4642417B2 (ja) | 2004-09-16 | 2011-03-02 | ルネサスエレクトロニクス株式会社 | 半導体集積回路装置 |
GB0420842D0 (en) | 2004-09-20 | 2004-10-20 | Frontier Silicon Ltd | Low intermediate frequency (if) radio receiver circuits |
DE112005002250T5 (de) * | 2004-09-21 | 2007-08-09 | Advantest Corp. | Phasenverzögerungsregelkreis, Phasenregelkreis, Synchronisiereinheit, Halbleiterprüfvorrichtung und integrierte Halbleiterschaltung |
US8144806B2 (en) | 2004-09-27 | 2012-03-27 | Marvell International Ltd. | Device, system and method of I/Q mismatch correction |
JP4335113B2 (ja) | 2004-10-14 | 2009-09-30 | パナソニック株式会社 | Dcオフセットキャリブレーションシステム |
JP3954059B2 (ja) | 2004-10-21 | 2007-08-08 | シャープ株式会社 | 発振器、通信装置 |
US7102417B2 (en) | 2004-11-05 | 2006-09-05 | International Business Machines Corporation | Integrated circuit die including a temperature detection circuit, and system and methods for calibrating the temperature detection circuit |
DE102004058300B4 (de) | 2004-12-02 | 2016-09-15 | Austriamicrosystems Ag | Schaltungsanordnung zur Erzeugung eines komplexen Signals und Verwendung in einem Hochfrequenz-Sender oder -Empfänger |
US7233211B2 (en) | 2004-12-06 | 2007-06-19 | Broadcom Corporation | Method to improve high frequency divider bandwidth coverage |
US7521976B1 (en) | 2004-12-08 | 2009-04-21 | Nanoamp Solutions, Inc. | Low power high speed latch for a prescaler divider |
JP2006173897A (ja) | 2004-12-14 | 2006-06-29 | Matsushita Electric Ind Co Ltd | 直接直交復調器及び無線通信装置 |
JP4152969B2 (ja) | 2005-01-07 | 2008-09-17 | 富士通株式会社 | ラッチ回路および4相クロック発生器 |
US7123103B1 (en) * | 2005-03-31 | 2006-10-17 | Conexant Systems, Inc. | Systems and method for automatic quadrature phase imbalance compensation using a delay locked loop |
JP4492415B2 (ja) | 2005-04-04 | 2010-06-30 | 株式会社豊田自動織機 | オフセット調整回路 |
US7323944B2 (en) * | 2005-04-11 | 2008-01-29 | Qualcomm Incorporated | PLL lock management system |
JP2006314029A (ja) | 2005-05-09 | 2006-11-16 | Renesas Technology Corp | 無線通信用半導体集積回路装置 |
JP4696701B2 (ja) * | 2005-06-07 | 2011-06-08 | ソニー株式会社 | 抵抗回路 |
EP1900099A2 (en) | 2005-06-30 | 2008-03-19 | Koninklijke Philips Electronics N.V. | Multi-bit programmable frequency divider |
FI20055401A0 (fi) * | 2005-07-11 | 2005-07-11 | Nokia Corp | Parannuksia integroituihin RF-piireihin |
GB2429351B (en) | 2005-08-17 | 2009-07-08 | Wolfson Microelectronics Plc | Feedback controller for PWM amplifier |
JP2007102483A (ja) | 2005-10-04 | 2007-04-19 | Toshiba Corp | 半導体集積回路 |
GB0522477D0 (en) | 2005-11-03 | 2005-12-14 | Analog Devices Inc | Modulator |
CN2836373Y (zh) * | 2005-12-08 | 2006-11-08 | 东南大学 | 用于电视调频电路的锁相环 |
US7554380B2 (en) * | 2005-12-12 | 2009-06-30 | Icera Canada ULC | System for reducing second order intermodulation products from differential circuits |
KR100701704B1 (ko) * | 2006-01-12 | 2007-03-29 | 주식회사 하이닉스반도체 | 듀티 교정 회로 |
US7315220B1 (en) | 2006-01-27 | 2008-01-01 | Xilinx, Inc. | Voltage controlled oscillator |
KR100889742B1 (ko) * | 2006-02-08 | 2009-03-24 | 한국전자통신연구원 | I/q 변조 장치 및 방법 |
JP2007281139A (ja) * | 2006-04-05 | 2007-10-25 | Toshiba Corp | 温度制御システム |
US7336114B2 (en) | 2006-04-05 | 2008-02-26 | Wionics Research | High-speed latching technique and application to frequency dividers |
US7587190B2 (en) * | 2006-05-08 | 2009-09-08 | Texas Instruments Incorporated | Systems and methods for low power clock generation |
US7501851B2 (en) * | 2006-05-26 | 2009-03-10 | Pmc Sierra Inc. | Configurable voltage mode transmitted architecture with common-mode adjustment and novel pre-emphasis |
US7603094B2 (en) * | 2006-06-14 | 2009-10-13 | Freescale Semiconductor Inc. | DC offset correction for direct conversion receivers |
FI125577B (en) * | 2006-06-22 | 2015-11-30 | Wärtsilä Finland Oy | A method for handling a crankshaft |
JP2008011132A (ja) | 2006-06-29 | 2008-01-17 | Nec Electronics Corp | 90度移相器 |
US7352229B1 (en) | 2006-07-10 | 2008-04-01 | Altera Corporation | Reference clock receiver compliant with LVPECL, LVDS and PCI-Express supporting both AC coupling and DC coupling |
KR100861919B1 (ko) * | 2006-07-18 | 2008-10-09 | 삼성전자주식회사 | 다 위상 신호 발생기 및 그 방법 |
KR100791934B1 (ko) * | 2006-07-24 | 2008-01-04 | 삼성전자주식회사 | 고속 신호 전송 시스템의 고전압 출력 버퍼 회로 |
US7609090B2 (en) * | 2006-08-23 | 2009-10-27 | Stmicroelectronics Pvt. Ltd. | High speed level shifter |
JP2008054134A (ja) | 2006-08-25 | 2008-03-06 | Matsushita Electric Ind Co Ltd | リング発振器及びそれを備えた半導体集積回路及び電子機器 |
US7729874B2 (en) * | 2006-11-02 | 2010-06-01 | Redmere Technology Ltd. | System and method for calibrating a high-speed cable |
JP4773318B2 (ja) | 2006-11-13 | 2011-09-14 | 日本無線株式会社 | ダイレクトコンバージョン復調器のローカル周波数信号検出回路 |
KR100824785B1 (ko) * | 2006-11-22 | 2008-04-24 | 삼성전자주식회사 | 아이피투 교정기 및 아이피투 교정방법 |
US7773968B2 (en) * | 2006-11-30 | 2010-08-10 | Silicon Laboratories, Inc. | Interface/synchronization circuits for radio frequency receivers with mixing DAC architectures |
US20080180139A1 (en) | 2007-01-29 | 2008-07-31 | International Business Machines Corporation | Cmos differential rail-to-rail latch circuits |
JP5086660B2 (ja) | 2007-02-27 | 2012-11-28 | 株式会社日立製作所 | 論理回路 |
JP4241847B2 (ja) * | 2007-03-15 | 2009-03-18 | セイコーエプソン株式会社 | テレビ接続検出装置および画像表示装置 |
TW200840226A (en) | 2007-03-22 | 2008-10-01 | Univ Nat Taiwan Science Tech | Injection locked frequency divider |
US8285508B2 (en) * | 2007-07-10 | 2012-10-09 | Nec Corporation | Signal processing apparatus and signal processing method |
TWI339505B (en) | 2007-08-01 | 2011-03-21 | Univ Nat Taiwan Science Tech | Injection-locked frequency divider |
US7941115B2 (en) | 2007-09-14 | 2011-05-10 | Qualcomm Incorporated | Mixer with high output power accuracy and low local oscillator leakage |
JP5065493B2 (ja) | 2007-09-14 | 2012-10-31 | クゥアルコム・インコーポレイテッド | 調整可能なサイズを有する局部発振器バッファ及びミキサ |
TWI348281B (en) * | 2007-10-18 | 2011-09-01 | Univ Nat Taiwan | Direct injection locked frequency divider circuit with inductive-coupling feedback |
US20090108885A1 (en) | 2007-10-31 | 2009-04-30 | International Business Machines Corporation | Design structure for CMOS differential rail-to-rail latch circuits |
US7821315B2 (en) * | 2007-11-08 | 2010-10-26 | Qualcomm Incorporated | Adjustable duty cycle circuit |
US20090131006A1 (en) * | 2007-11-20 | 2009-05-21 | Mediatek Inc. | Apparatus, integrated circuit, and method of compensating iq phase mismatch |
JP4982350B2 (ja) * | 2007-12-17 | 2012-07-25 | ルネサスエレクトロニクス株式会社 | 送受信機 |
US8615205B2 (en) * | 2007-12-18 | 2013-12-24 | Qualcomm Incorporated | I-Q mismatch calibration and method |
TWI348280B (en) * | 2008-01-21 | 2011-09-01 | Univ Nat Taiwan | Dual injection locked frequency dividing circuit |
KR101533679B1 (ko) | 2008-03-11 | 2015-07-03 | 삼성전자주식회사 | 개선된 구조를 갖는 플립플롭, 이를 이용한 주파수 분주기및 알 에프 회로 |
US7965111B2 (en) * | 2008-04-29 | 2011-06-21 | Qualcomm Incorporated | Method and apparatus for divider unit synchronization |
US8970272B2 (en) | 2008-05-15 | 2015-03-03 | Qualcomm Incorporated | High-speed low-power latches |
TWI369878B (en) * | 2008-06-16 | 2012-08-01 | Realtek Semiconductor Corp | Transmitter, receiver and adjusting method for reducing i/q mismatch |
JP5515240B2 (ja) | 2008-06-20 | 2014-06-11 | 凸版印刷株式会社 | 半導体装置 |
US8095103B2 (en) | 2008-08-01 | 2012-01-10 | Qualcomm Incorporated | Upconverter and downconverter with switched transconductance and LO masking |
US7808329B2 (en) * | 2008-08-07 | 2010-10-05 | Agere Systems Inc. | Methods and apparatus for improved phase linearity in a multi-phase based clock/timing recovery system |
US7932844B1 (en) | 2008-08-19 | 2011-04-26 | Marvell International Ltd. | Circuits and methods for calibrating a frequency response of a filter |
US7683682B1 (en) | 2008-08-28 | 2010-03-23 | Korea Electronics Technology Institute | Frequency divider for wireless communication system and driving method thereof |
US8712357B2 (en) * | 2008-11-13 | 2014-04-29 | Qualcomm Incorporated | LO generation with deskewed input oscillator signal |
US8718574B2 (en) | 2008-11-25 | 2014-05-06 | Qualcomm Incorporated | Duty cycle adjustment for a local oscillator signal |
US8031019B2 (en) * | 2009-02-02 | 2011-10-04 | Qualcomm Incorporated | Integrated voltage-controlled oscillator circuits |
US8847638B2 (en) | 2009-07-02 | 2014-09-30 | Qualcomm Incorporated | High speed divide-by-two circuit |
US8791740B2 (en) | 2009-07-16 | 2014-07-29 | Qualcomm Incorporated | Systems and methods for reducing average current consumption in a local oscillator path |
US8212592B2 (en) * | 2009-08-20 | 2012-07-03 | Qualcomm, Incorporated | Dynamic limiters for frequency dividers |
US8487670B2 (en) | 2009-09-03 | 2013-07-16 | Qualcomm, Incorporated | Divide-by-two injection-locked ring oscillator circuit |
KR20110034433A (ko) * | 2009-09-28 | 2011-04-05 | 삼성전자주식회사 | I/q 부정합을 보상하는 발진 신호 발생기 및 이를 포함하는 통신 시스템 |
US8164361B2 (en) | 2009-12-08 | 2012-04-24 | Qualcomm Incorporated | Low power complementary logic latch and RF divider |
US8854098B2 (en) * | 2011-01-21 | 2014-10-07 | Qualcomm Incorporated | System for I-Q phase mismatch detection and correction |
US9154077B2 (en) * | 2012-04-12 | 2015-10-06 | Qualcomm Incorporated | Compact high frequency divider |
-
2008
- 2008-11-25 US US12/277,882 patent/US8718574B2/en active Active
-
2009
- 2009-11-25 JP JP2011538693A patent/JP5801204B2/ja active Active
- 2009-11-25 CN CN201410094182.3A patent/CN103825606B/zh active Active
- 2009-11-25 EP EP09760441.7A patent/EP2371064B1/en active Active
- 2009-11-25 TW TW098140250A patent/TW201042924A/zh unknown
- 2009-11-25 WO PCT/US2009/065961 patent/WO2010068503A1/en active Application Filing
- 2009-11-25 CN CN200980145963.8A patent/CN102217197B/zh active Active
- 2009-11-25 EP EP14194207.8A patent/EP2852061B1/en active Active
- 2009-11-25 KR KR1020117014846A patent/KR101304354B1/ko active IP Right Grant
-
2012
- 2012-09-05 US US13/604,542 patent/US8717077B2/en active Active
-
2014
- 2014-04-17 JP JP2014085619A patent/JP5922177B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2012510238A (ja) | 2012-04-26 |
EP2852061A1 (en) | 2015-03-25 |
US20100130139A1 (en) | 2010-05-27 |
EP2852061B1 (en) | 2019-11-06 |
WO2010068503A1 (en) | 2010-06-17 |
EP2371064A1 (en) | 2011-10-05 |
JP5922177B2 (ja) | 2016-05-24 |
EP2371064B1 (en) | 2015-02-25 |
CN103825606A (zh) | 2014-05-28 |
CN102217197A (zh) | 2011-10-12 |
US8717077B2 (en) | 2014-05-06 |
KR20110091027A (ko) | 2011-08-10 |
KR101304354B1 (ko) | 2013-09-11 |
TW201042924A (en) | 2010-12-01 |
US20130012150A1 (en) | 2013-01-10 |
CN103825606B (zh) | 2017-04-19 |
JP2014161086A (ja) | 2014-09-04 |
CN102217197B (zh) | 2014-04-16 |
US8718574B2 (en) | 2014-05-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5801204B2 (ja) | 局部発振器信号のためのデューティサイクル調整 | |
JP5665571B2 (ja) | 半導体集積回路およびその動作方法 | |
US8634793B2 (en) | IP2 calibration measurement and signal generation | |
JP5779511B2 (ja) | 半導体集積回路装置 | |
US6937847B2 (en) | Integrated RF signal level detector usable for automatic power level control | |
US20080014873A1 (en) | Methods and apparatus for adaptive local oscillator nulling | |
JP5809522B2 (ja) | 半導体装置 | |
US8036316B2 (en) | Method and system for independent I and Q loop amplitude control for quadrature generators | |
JP2010004524A (ja) | Pll方式発振回路、ポーラ送信回路及び通信機器 | |
US7095801B1 (en) | Phase adjustable polyphase filters | |
JP4318641B2 (ja) | 自動電力レベル制御に使用可能な集積rf信号レベル検出器 | |
US20040152435A1 (en) | Process for reducing the second-order nonlinearity of a frequency transposition device and corresponding device | |
US10187078B2 (en) | Data converters for mitigating time-interleaved artifacts | |
JP6059770B2 (ja) | 半導体集積回路装置 | |
US11012085B1 (en) | Scheme for mitigating clock harmonic interference and desensitization in RF channels | |
Yang et al. | Design of a fully integrated receiver analog baseband chain for 2.4-GHz ZigBee applications | |
US20230353160A1 (en) | Analog tracking circuit to improve dynamic and static image rejection of a frequency converter | |
JP2016225969A (ja) | 局部発振信号レベル調整回路及び局部発振信号レベル調整方法、並びに無線通信装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120710 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20121010 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20121017 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121108 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130507 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20130807 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20130814 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20131217 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140417 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20140425 |
|
A912 | Re-examination (zenchi) completed and case transferred to appeal board |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20140606 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150615 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150826 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5801204 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |