JP2011527120A - 高性能金属酸化物及び金属酸窒化物薄膜トランジスタを作るためのゲート誘電体の処理 - Google Patents

高性能金属酸化物及び金属酸窒化物薄膜トランジスタを作るためのゲート誘電体の処理 Download PDF

Info

Publication number
JP2011527120A
JP2011527120A JP2011516775A JP2011516775A JP2011527120A JP 2011527120 A JP2011527120 A JP 2011527120A JP 2011516775 A JP2011516775 A JP 2011516775A JP 2011516775 A JP2011516775 A JP 2011516775A JP 2011527120 A JP2011527120 A JP 2011527120A
Authority
JP
Japan
Prior art keywords
layer
silicon oxide
gate dielectric
plasma
semiconductor layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2011516775A
Other languages
English (en)
Other versions
JP5677711B2 (ja
Inventor
ヤン イエ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Applied Materials Inc
Original Assignee
Applied Materials Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Applied Materials Inc filed Critical Applied Materials Inc
Publication of JP2011527120A publication Critical patent/JP2011527120A/ja
Application granted granted Critical
Publication of JP5677711B2 publication Critical patent/JP5677711B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02551Group 12/16 materials
    • H01L21/02554Oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02565Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02631Physical deposition at reduced pressure, e.g. MBE, sputtering, evaporation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device

Abstract

本発明の実施形態は、概して、TFT及びそれらを製造するための方法を含む。TFTのゲート誘電体層は、TFTの閾値電圧に影響を与えることができる。アクティブチャネル材料を堆積する前にゲート誘電体層を処理することによって、閾値電圧を改善することができる。ゲート誘電体を処理する1つの方法は、NOガスにゲート誘電体層を曝露することを含む。ゲート誘電体を処理する別の方法は、NOプラズマにゲート誘電体層を曝露することを含む。シリコンベースのTFT用にはゲート誘電体として実用的ではないが、酸化珪素も金属酸化物TFTで使用すると、閾値電圧を改善することができる。ゲート誘電体を処理する、及び/又は、酸化珪素を使用することによって、TFTの閾値電圧を改善することができる。

Description

発明の背景
(発明の分野)
本発明の実施形態は、概して、薄膜トランジスタ(TFT)を作る方法に関する。
(関連技術の説明)
現在、TFTアレイへの関心は特に高く、なぜなら、これらの装置はコンピュータ及びテレビのフラットパネルにしばしば使用される種類のアクティブマトリックス液晶ディスプレイ(LCD)で使用できるからである。LCDには、バックライト照明用の発光ダイオード(LED)も含まれるかもしれない。更に、有機発光ダイオード(OLED)は、アクティブマトリックスディスプレイに使用されてきており、これらのOLEDは、ディスプレイの動作を記述するためにTFTが必要である。
アモルファスシリコンで作られたTFTは、フラットパネルディスプレイ産業の主要なコンポーネントとなった。残念ながら、アモルファスシリコンには、低い移動度などの制約がある。OLEDに必要とされる移動度は、アモルファスシリコンで得られる移動度よりも少なくとも10倍高い。更に、OLEDディスプレイは電流駆動型デバイスであるので、Vthシフトに対してより敏感である。高電流又は高バイアス電圧下のいずれかにおけるアモルファスシリコンTFTのVthシフトは、取り組むべき課題である。他方、ポリシリコンは、アモルファスシリコンよりも高い移動度を有している。ポリシリコンは結晶であり、低い局所的不均一性をもたらす。ポリシリコン膜を作るために複雑なアニーリング処理を必要とするため、アモルファスシリコンとは対照的に、ポリシリコンを使用して大面積ディスプレイを作るのは、より困難であり、又はよりコストが掛かる。アモルファスシリコンの制約のため、OLEDの進歩は遅かった。
近年、酸化亜鉛をアクティブチャネル層として使用する透明なTFTが作られた。酸化亜鉛は、ガラスやプラスチックなどの様々な基板上に比較的低い析出温度で結晶性材料として成長させることができる合成半導体である。
従って、高移動度をもつアモルファスアクティブチャネルを有するTFTに対する技術の必要性がある。
本発明は、概して、TFT及びそれらを製造するための方法を含む。TFTのゲート誘電体層は、TFTの閾値電圧に影響するかもしれない。アクティブチャネル材料を堆積する前にゲート誘電体層を処理することによって、閾値電圧は改善するかもしれない。ゲート誘電体を処理する1つの方法は、NOガスにゲート誘電体層を曝露することを含む。ゲート誘電体を処理する別の方法は、NOプラズマにゲート誘電体層を曝露することを含む。シリコンベースのTFT用にはゲート誘電体として実用的ではないが、酸化珪素も金属酸化物TFTで使用すると、閾値電圧を改善するかもしれない。ゲート誘電体を処理する、及び/又は、酸化珪素を使用することによって、TFTのサブスレショルドスロープ及び閾値電圧は改善されるかもしれない。
一実施形態では、TFT製造方法を開示している。この方法は、ゲート電極及び基板の上にゲート誘電体層を堆積するステップと、処理のためにNOプラズマ又は他のプラズマにゲート誘電体層を曝露するステップと、ゲート誘電体層の上に半導体層を堆積するステップと、半導体層の上に導電層を堆積するステップと、ソース及びドレイン電極及びアクティブチャネルを画定するために導電層及び半導体層をエッチングするステップとを含む。半導体層は、酸素、及び、亜鉛、ガリウム、インジウム、カドミウム、スズ、及びそれらの組み合わせから成る群から選択される1以上の元素を含むか、又は半導体層は、窒素、酸素、及び、亜鉛、インジウム、スズ、ガリウム、カドミウム、及びそれらの組み合わせから選択される1以上の元素を含む。アクティブチャネルは、半導体層の一部である。
別の実施形態では、TFTの製造方法を開示している。この方法は、ゲート電極及び基板の上に窒化珪素層を堆積するステップと、窒化珪素層の上に酸化珪素層を堆積するステップと、酸化珪素層の上に半導体層を堆積するステップと、半導体層の上に導電層を堆積するステップと、ソース及びドレイン電極及びアクティブチャネルを画定するために導電層をエッチングするステップとを含む。半導体層は、酸素、及び、亜鉛、ガリウム、インジウム、カドミウム、スズ、及びそれらの組み合わせから成る群から選択される1以上の元素を含むか、又は半導体層は、窒素、酸素、及び、亜鉛、インジウム、スズ、ガリウム、カドミウム、及びそれらの組み合わせから選択される1以上の元素を含む。アクティブチャネルは、半導体層の一部である。
別の実施形態では、TFTの製造方法を開示している。この方法は、ゲート電極及び基板の上に酸化珪素層を堆積するステップと、酸化珪素層の上に半導体層を堆積するステップと、半導体層の上に導電層を堆積するステップと、ソース及びドレイン電極及びアクティブチャネルを画定するために導電層をエッチングするステップとを含む。半導体層は、酸素、及び、亜鉛、ガリウム、インジウム、カドミウム、スズ、及びそれらの組み合わせから成る群から選択される1以上の元素を含むか、又は半導体層は、窒素、酸素、及び、亜鉛、インジウム、スズ、ガリウム、カドミウム、及びそれらの組み合わせから選択される1以上の元素を含む。アクティブチャネルは、半導体層の一部を露出する。
別の実施形態では、TFTを開示している。このTFTは、ゲート電極及び基板の上に配置された酸化珪素層と、酸化珪素層の上に配置された半導体層と、半導体層の上に配置されたソース及びドレイン電極とを含む。半導体層は、酸素、及び、亜鉛、ガリウム、インジウム、カドミウム、スズ、及びそれらの組み合わせから成る群から選択される1以上の元素を含むか、又は半導体層は、窒素、酸素、及び、亜鉛、インジウム、スズ、ガリウム、カドミウム、及びそれらの組み合わせから選択される1以上の元素を含む。ソース及びドレイン電極は、半導体層の一部を露出するために、互いに空間を隔てている。
本発明の上述した構成を詳細に理解することができるように、上記に簡単に要約した本発明のより具体的な説明を実施形態を参照して行う。実施形態のいくつかは添付図面に示されている。しかしながら、添付図面は本発明の典型的な実施形態を示しているに過ぎず、従ってこの範囲を制限していると解釈されるべきではなく、本発明は他の等しく有効な実施形態を含み得ることに留意すべきである。
様々な製造段階における本発明の一実施形態に係るTFT100の概略断面図である。 本発明の別の実施形態に係るTFT200の概略断面図である。 本発明の一実施形態に係るアクティブレイヤ材料の堆積前にゲート誘電体層をプラズマ処理に曝露する効果を示すグラフである。 本発明の一実施形態に係るゲート誘電体層の析出温度の効果を示すグラフである。 本発明の一実施形態に係るアクティブレイヤ材料の堆積前におけるNHによるプラズマ処理及びゲート誘電体層のアニーリングの効果を示すグラフである。 本発明の一実施形態に係るアクティブレイヤ材料の堆積前におけるゲート誘電体層へのNOプラズマ処理の効果を示すグラフである。 本発明の一実施形態に係るアクティブレイヤ材料の堆積前におけるゲート誘電体層のNO曝露及びNOプラズマ処理の効果を示すグラフである。 本発明の一実施形態に係るアクティブレイヤ材料の堆積前におけるゲート誘電体層のNO曝露温度及びNOプラズマ処理温度の効果を示すグラフである。
理解を促進するために、図面に共通する同一の要素を示す際には可能な限り同一の参照番号を使用している。一実施形態に開示される要素を特定の引用なしに他の実施形態に有益に組み込んでもよいと理解される。
詳細な説明
本発明は、概して、TFT及びそれらを製造するための方法を含む。TFTのゲート誘電体層は、TFTの閾値電圧に影響するかもしれない。アクティブチャネル材料を堆積する前にゲート誘電体層を処理することによって、閾値電圧は改善するかもしれない。ゲート誘電体を処理する1つの方法は、摂氏200度より高い温度でNOガスにゲート誘電体層を曝露するステップを含む。ゲート誘電体を処理する別の方法は、NOプラズマにゲート誘電体層を曝露するステップを含む。シリコンベースのTFT用にはゲート誘電体として実用的ではないが、酸化珪素も金属酸化物TFTで使用すると、閾値電圧を改善するかもしれない。ゲート誘電体を処理する、及び/又は、酸化珪素を使用することによって、TFTの閾値電圧は改善されるかもしれない。ドーピングを通してアモルファス材料として酸化亜鉛ベースの半導体を作ることができる。従って、それは粒子構造の結果と考えられる不均一性の問題を回避するだろう。ボトムゲート型TFT構造を使用することによって、酸化亜鉛ベースの半導体などのアモルファス半導体は、現在のディスプレイ製造プロセスでより容易に実行される。
図1A〜1Fは、様々な製造段階における本発明の一実施形態に係るTFT100の概略断面図である。TFTは基板102を含んでもよい。一実施形態では、基板102はガラスを含んでもよい。別の実施形態では、基板102はポリマーを含んでもよい。別の実施形態では、基板102はプラスチックを含んでもよい。更に別の実施形態では、基板102は金属を含んでもよい。
基板上に、ゲート電極104を形成してもよい。ゲート電極104は、TFT内で荷電粒子の動きを制御する導電層を含んでもよい。ゲート電極104は、アルミニウム、タングステン、クロム、タンタル、又はそれらの組み合わせなどの金属を含んでもよい。ゲート電極104は、スパッタリング、リソグラフィー、及びエッチングを含む従来の堆積技術を使用して形成してもよい。ゲート電極104は、基板102上に導電層を堆積させる被覆(ブランケット)によって形成してもよい。導電層はスパッタリングによって堆積してもよい。その後、フォトレジスト層を導電層の上に堆積してもよい。フォトレジスト層は、マスクを形成するためにパターニングしてもよい。ゲート電極104は、基板102の上にゲート電極104を残すために導電層のマスクされていない部分をエッチングで取り除くことによって形成してもよい。
ゲート電極104の上に、ゲート誘電体層106を堆積してもよい。ゲート誘電体層106は、TFTのサブスレッショルドスイング又はスロープ及び閾値電圧に影響する。シリコンベースのTFT(即ち、アモルファスシリコンなどのシリコンベースの半導体を有するTFT)において、酸化珪素は非常に正のVthと低い移動度を有したTFTをもたらすので、ゲート誘電体層106は酸化珪素を含むことができない。しかしながら、金属酸化物TFTに対して、酸化珪素が有効なゲート誘電体層106として機能するかもしれないことが発見された。酸化珪素の中の酸素は、金属酸化物層を効果的に変化させたり又は相互作用する可能性は無いので、TFTが動作しない可能性は無い。一実施形態では、ゲート誘電体層106は窒化珪素を含んでもよい。別の実施形態では、ゲート誘電体層106は酸化珪素を含んでもよい。別の実施形態では、ゲート誘電体層106は二酸化珪素を含んでもよい。別の実施形態では、ゲート誘電体層106は酸窒化珪素を含んでもよい。別の実施形態では、ゲート誘電体層106はAlを含んでもよい。ゲート誘電体層106は、プラズマCVD(PECVD)を含むよく知られた堆積技術で堆積してもよい。一実施形態では、ゲート誘電体層106は物理的気相成長法(PVD)によって堆積してもよい。
ゲート誘電体層106が堆積された後に、ゲート誘電体層106を処理してもよい。ゲート誘電体層106を処理する様々な技術を以下で詳細に議論する。技術のうちの1つは、ゲート誘電体層106の表面をパッシベーションするために、ゲート誘電体層106をプラズマ108に曝露することを含む。
ゲート誘電体層106を処理した後に、半導体層110をその上に堆積してもよい。半導体層110は、最終的なTFT構造にアクティブチャネルを含む材料となるだろう。半導体層110は、酸素、及び、亜鉛、ガリウム、カドミウム、インジウム、スズ、及びそれらの組み合わせから成る群から選択される1以上の元素を含んでもよく、又は、窒素、酸素、及び、亜鉛、インジウム、スズ、ガリウム、カドミウム、及びそれらの組み合わせから成る群から選択される1以上の元素を含んでもよい。一実施形態では、半導体層110は、酸素、窒素、及び、満ちたs軌道及び満ちたd軌道を有する1以上の元素を含んでもよい。別の実施形態では、半導体層110は、酸素、窒素、及び満ちたf軌道を有する1以上の元素を含んでもよい。別の実施形態では、半導体層110は、酸素、窒素、及び1以上の2価の元素を含んでもよい。別の実施形態では、半導体層110は、酸素、窒素、及び1以上の3価の元素を含んでもよい。別の実施形態では、半導体層は、酸素、窒素、及び1以上の4価の元素を含んでもよい。
また、半導体層110は、ドーパントを含んでもよい。使用可能な適当なドーパントは、Al、Sn、Ga、Ca、Si、Ti、Cu、Ge、In、Ni、Mn、Cr、V、Mg、Si、Al、SiCを含む。一実施形態では、ドーパントはアルミニウムを含む。別の実施形態では、ドーパントはスズを含む。
半導体層110の例は以下を含む:ZnO、SnO、InO、CdO、GaO、ZnSnO、ZnInO、ZnCdO、ZnGaO、SnInO、SnCdO、SnGaO、InCdO、InGaO、CdGaO、ZnSnInO、ZnSnCdO、ZnSnGaO、ZnInCdO、ZnInGaO、ZnCdGaO、SnInCdO、SnInGaO、SnCdGaO、InCdGaO、ZnSnInCdO、ZnSnInGaO、ZnInCdGaO、及びSnInCdGaO。半導体層110の例は以下のドープされた材料を含む:ZnO:Al、ZnO:Sn、SnO:Al、InO:Al、InO:Sn、CdO:Al、CdO:Sn、GaO:Al、GaO:Sn、ZnSnO:Al、ZnInO:Al、ZnInO:Sn、ZnCdO:Al、ZnCdO:Sn、ZnGaO:Al、ZnGaO:Sn、SnInO:Al、SnCdO:Al、SnGaO:Al、InCdO:Al、InCdO:Sn、InGaO:Al、InGaO:Sn、CdGaO:Al、CdGaO:Sn、ZnSnInO:Al、ZnSnCdO:Al、ZnSnGaO:Al、ZnInCdO:Al、ZnInCdO:Sn、ZnInGaO:Al、ZnInGaO:Sn、ZnCdGaO:Al、ZnCdGaO:Sn、SnInCdO:Al、SnInGaO:Al、SnCdGaO:Al、InCdGaO:Al、InCdGaO:Sn、ZnSnInCdO:Al、ZnSnInGaO:Al、ZnInCdGaO:Al、ZnInCdGaO:Sn、及びSnInCdGaO:Al。
半導体層110は、スパッタリングによって堆積してもよい。一実施形態では、スパッタリングターゲットは、亜鉛、ガリウム、スズ、カドミウム、インジウム、又はそれらの組み合わせなどの金属を含む。スパッタリングターゲットは、ドーパントを更に含んでもよい。反応性スパッタリングによって半導体層110を堆積するために、酸素含有ガス及び窒素含有ガスがチャンバ内に導入される。一実施形態では、窒素含有ガスは、Nを含む。別の実施形態では、窒素含有ガスは、NO、NH、又はそれらの組み合わせを含む。一実施形態では、酸素含有ガスは、Oを含む。別の実施形態では、酸素含有ガスは、NOを含む。窒素含有ガスの窒素と酸素含有ガスの酸素は、金属、酸素、窒素、及び任意にドーパントを基板上に含む半導体材料を形成するために、スパッタリングターゲットからの金属と反応する。一実施形態では、窒素含有ガスと酸素含有ガスは、別々のガスである。別の実施形態では、窒素含有ガスと酸素含有ガスは、同じガスを含む。また、スパッタリングの間、B、CO、CO、CH、及びそれらの組み合わせなどの追加添加物をチャンバに提供してもよい。
半導体層110を堆積した後に、導電層112を堆積してもよい。一実施形態では、導電層112は、アルミニウム、タングステン、モリブデン、クロム、タンタル、及びそれらの組み合わせなどの金属を含んでもよい。導電層112は、PVDを使用することによって堆積してもよい。
ソース電極114、ドレイン電極116、及びアクティブチャネル118は、導電層112を堆積した後に、導電層112の一部をエッチングで除去することによって画定してもよい。半導体層110の一部もエッチングによって除去してもよい。図示されていないが、導電層を堆積する前に、エッチストップ層を半導体層110の上に堆積してもよい。エッチストップ層は、エッチングの間、過度のプラズマ曝露からアクティブチャネル118を保護するために機能する。
図2は、本発明の別の実施形態に係るTFT200の概略断面図である。TFT200は、基板202の上に配置されたゲート電極204を含む。ソース電極212、ドレイン電極214、アクティブチャネル216、及び半導体層210も存在する。多層ゲート誘電体が存在する。ゲート誘電体は、第1ゲート誘電体層206及び第2ゲート誘電体層208を有してもよい。一実施形態では、第1ゲート誘電体層206は、窒化珪素を含んでもよい。一実施形態では、第2ゲート誘電体層208は、酸化珪素を含んでもよい。上述のように、酸化珪素はシリコンベースのTFTで使用可能ではないが、金属酸化物TFTでは有益かもしれない。
表1は、ゲート誘電体層上で実行される処理を除いて実質的に同じいくつかのTFTの比較を示す。各実施例において、ゲート誘電体層は窒化珪素である。
Figure 2011527120
窒化珪素のゲート誘電体層を備えて作られたTFTは、未処置のままであった。ゲート誘電体層の堆積後に、ゲート誘電体層を大気に曝露させずに、半導体層をその上に堆積した。TFTの移動度は9.78cm/V−sであり、サブスレショルドスロープは2V/decであった。
窒化珪素のゲート誘電体層と、その上に酸化珪素の層を堆積したTFTが作られた。ゲート誘電体層の更なる処理は行わなかった。酸化珪素層の堆積後に、ゲート誘電体層又は酸化珪素を大気に曝露させずに、半導体層をその上に堆積した。TFTの移動度は7.65cm/V−sであり、サブスレショルドスロープは1.48V/decであった。
窒化珪素のゲート誘電体を備えたTFTが作られ、NOのプラズマに曝露された。ゲート誘電体層を大気に曝露させず、半導体層をその上に堆積した。TFTの移動度は7.84cm/V−sであり、サブスレショルドスロープは1.42V/decであった。
窒化珪素のゲート誘電体を備えたTFTが作られ、PHのプラズマに曝露された。ゲート誘電体層を大気に曝露させず、半導体層をその上に堆積した。TFTの移動度は1cm/V−s未満であり、サブスレショルドスロープは4V/decを超えていた。
窒化珪素のゲート誘電体を備えたTFTが作られ、NHのプラズマに曝露された。ゲート誘電体層を大気に曝露させず、半導体層をその上に堆積した。TFTの移動度は6.28cm/V−sであり、サブスレショルドスロープは2.34V/decであった。
窒化珪素のゲート誘電体を備えたTFTが作られ、Hのプラズマに曝露された。ゲート誘電体層を大気に曝露させず、半導体層をその上に堆積した。TFTの移動度は2.5cm/V−sであり、サブスレショルドスロープは2.8V/decであった。
窒化珪素のゲート誘電体を備えたTFTが作られ、アルゴンのプラズマに曝露された。ゲート誘電体層を大気に曝露させず、半導体層をその上に堆積した。TFTの移動度は2.9cm/V−sであり、サブスレショルドスロープは2.8V/decであった。
窒化珪素のゲート誘電体を備えたTFTが作られ、大気に曝露された。その後、半導体層を窒化珪素の上に堆積した。TFTの移動度は6.2cm/V−sであり、サブスレショルドスロープは1.84V/decであった。
窒化珪素のゲート誘電体を備えたTFTが作られ、Nのプラズマに曝露された。ゲート誘電体層を大気に曝露させず、半導体層をその上に堆積した。TFTの移動度は2.9cm/V−sであり、サブスレショルドスロープは2.8V/decであった。
上記実施例に示されるように、ゲート誘電体層の処理は、サブスレショルドスロープ及び移動度に影響するかもしれない。窒化珪素層の上の追加酸化珪素層は、良好な移動度及び非常に良好なサブスレショルドスロープを有するTFTを生み出した。更に、NOプラズマ処理は、良好な移動度及び非常に良好なサブスレショルドスロープを有するTFTを生み出した。酸化珪素TFTに対する移動度及びNOプラズマは両者とも未処理のままのTFTを下回ったが、サブスレショルドスロープはかなりより良好であった。逆に、アルゴンプラズマ、Hプラズマ、NHプラズマ、又はNプラズマによる処理は、サブスレショルドスロープをはるかに悪化させる。従って、ゲート誘電体層上で実行される処理の種類は、TFTの性能に影響する。NOプラズマ中の酸素が窒化珪素を減少させるか、又は珪素窒素結合を切断して表面を不動態化させると信じられている。
図3は、本発明の一実施形態に係るアクティブレイヤ材料の堆積前にゲート誘電体層をプラズマ処理に曝露する効果を示すグラフである。未処理、NOプラズマ曝露、NOプラズマに続いてHプラズマ曝露、及びNOプラズマに続いてNHプラズマ曝露の、4つの別々の結果が図3に示されている。上記実施例に示されるように、HプラズマかNHプラズマのいずれか単独によるゲート誘電体層の処理は良好な結果を示さないが、NOプラズマの後にHプラズマかNHプラズマのいずれかにゲート誘電体層を曝露することによって、単独のNOプラズマ処理に匹敵するサブスレショルドスロープを生み出すことが可能である。
追加的なゲート誘電体処理も模索されてきた。例えば、ゲート誘電体層をプラズマ無しのNOガスに曝露した後に、NOプラズマに曝露してもよい。
図4Aは、本発明の一実施形態に係るゲート誘電体層の析出温度の効果を示すグラフである。図4Aに示されるように、摂氏350度で堆積した窒化珪素ゲート誘電体層又は摂氏400度で堆積しアニール処理した酸化珪素ゲート誘電体層と比較して、摂氏200度で堆積した窒化珪素ゲート誘電体層は、より正のVthを有する。しかしながら、酸化珪素TFTは、より小さいサブスレショルドスロープを有する。
図4Bは、本発明の一実施形態に係るゲート誘電体層をNHに曝露する効果を示すグラフである。図4Bに示されるように、摂氏350度で堆積しNHに曝露した窒化珪素ゲート誘電体層と比較して、摂氏200度で堆積しNHに曝露した窒化珪素ゲート誘電体層は、より正のVth及びより低いサブスレショルドスロープを有する。
図5は、本発明の一実施形態に係るアクティブレイヤ材料の堆積前のゲート誘電体層へのNOプラズマ処理の効果を示すグラフである。表2は、図5に示された3つのTFTに対する移動度及びサブスレショルドスロープ値を示す。
Figure 2011527120
図5のTFTにおいて、夫々は摂氏200度で窒化珪素ゲート誘電体層を堆積した。TFT2は、半導体層を堆積する前にNOプラズマによってゲート誘電体層を処理して作られた。TFT2は、半導体層の堆積前にNOプラズマで処理しなかったTFT1及び3と比較して、より高い移動度及びより低いサブスレショルドスロープを有していた。非プラズマ処理TFT間の違いは、TFT3は4ヶ月経過していたことである。
図6A及び6Bは、本発明の一実施形態に係るアクティブレイヤ材料の堆積前に、ゲート誘電体層をNOに曝露し、NOプラズマ処理した効果を示すグラフである。表3は、図6A及び6Bに示される4つの基板に対するサブスレショルドスロープ及び飽和移動度を示す。
Figure 2011527120
O処理は、堆積したゲート誘電体層をNOガスに曝露するステップを含んでいた。NO洗浄は、堆積したゲート誘電体層をNOプラズマに曝露するステップを含んでいた。NO洗浄は、NO処理よりも強力な効果を有する。しかしながら、NOは、Ioffを低下させる。NO洗浄及びNOは共にサブスレショルドスロープを低下させた。しかしながら、NO洗浄とNO処理の両方を行うと、サブスレショルドスロープは更に低下した。NO洗浄とNO処理の両方を行うと、飽和移動度もかなり減少した。表3に示されるように、NO洗浄が実行されると、未処理又はNO処理と比較して、Vgは10Vdsではるかに高い。
図7A及び7Bは、本発明の一実施形態に係るアクティブレイヤ材料を堆積する前の、ゲート誘電体層のNO曝露温度及びNOプラズマ処理温度の効果を示すグラフである。 図7Aは摂氏200度で実行され、NOガス及び/又はNOプラズマへの曝露の結果を示す。図7Bは摂氏300度で実行され、NOガス及び/又はNOプラズマへの曝露の結果を示す。ゲート誘電体がNOガスに曝露された状況において、NOプラズマ処理が最初に行われる。NOガスの曝露は、サブスレショルドスロープにほとんど影響を与えなかった。
Oがプラズマ処理及びガス曝露のための曝露ガスとして例示されてきたが、酸素含有ガスを有効な均等物としてもよい。例えば、O、CO、及びそれらの組み合わせは、曝露ガス又はプラズマガスとして利用してもよいと理解される。基板の温度は、およそ室温から摂氏約400度までの温度に維持してもよい。一実施形態では、室温は摂氏約25度であるかもしれない。処理ステップは、多数のステップで行ってもよく、各ステップに対して異なる処理ガスを使用してもよい。例えば、NO、O、又はCOなどの酸素含有ガスによる初期処理は、第1処理ステップで使用してもよい。そして、第2処理ステップは、H、PH、及びそれらの組み合わせなどの異なるガスで行ってもよい。一実施形態では、両ステップは、プラズマ曝露を含んでもよい。別の実施形態では、第1ステップはプラズマ処理を含み、第2ステップはプラズマ無しのガス曝露を含んでもよい。別の実施形態では、2ステップを超えて行ってもよい。
ゲート誘電体層の上で酸化珪素層を利用することによって、又は、酸素含有ガスでゲート誘電体層を処理することによって、TFTに対するサブスレショルドスロープ及び/又は移動度を改善してもよい。
上記は本発明の実施形態を対象としているが、本発明の他の及び更なる実施形態は本発明の基本的範囲を逸脱することなく創作することができ、その範囲は以下の特許請求の範囲に基づいて定められる。

Claims (15)

  1. 薄膜トランジスタの製造方法であって、
    ゲート電極及び基板の上にゲート誘電体層を堆積するステップと、
    前記ゲート誘電体層を酸素含有プラズマに曝露するステップと、
    前記ゲート誘電体層の上に半導体層を堆積するステップとを含み、前記半導体層は、酸素、窒素、及び、亜鉛、ガリウム、インジウム、カドミウム、スズ、及びそれらの組み合わせから成る群から選択される1以上の元素を含み、
    前記方法は、前記半導体層の上に導電層を堆積するステップと、
    ソース及びドレイン電極及びアクティブチャネルを画定するために前記導電層をエッチングするステップとを更に含み、前記アクティブチャネルは前記半導体層の一部を露出する方法。
  2. 前記ゲート誘電体層は、窒化珪素、酸化珪素、又は窒化珪素と酸化珪素の二重層を含む請求項1記載の方法。
  3. 前記ゲート誘電体を前記酸素含有プラズマに曝露した後に、前記ゲート誘電体層を水素プラズマに曝露するステップを更に含む請求項1記載の方法。
  4. 前記半導体層はスパッタリングによって堆積され、前記曝露はゲート誘電体層の堆積と共にインサイチューで実行され、前記酸素含有プラズマはNOを含む請求項1記載の方法。
  5. 薄膜トランジスタの製造方法であって、
    ゲート電極及び基板の上に窒化珪素層を堆積するステップと、
    前記窒化珪素層の上に酸化珪素層を堆積するステップと、
    前記酸化珪素層の上に半導体層を堆積するステップとを含み、前記半導体層は、酸素、窒素、及び、亜鉛、ガリウム、インジウム、カドミウム、スズ、及びそれらの組み合わせから成る群から選択される1以上の元素を含み、
    前記方法は、前記半導体層の上に導電層を堆積するステップと、
    ソース及びドレイン電極及びアクティブチャネルを画定するために前記導電層をエッチングするステップとを更に含み、前記アクティブチャネルは前記半導体層の一部を露出する方法。
  6. 前記酸化珪素層をNOプラズマに曝露するステップと、
    前記酸化珪素層をNOプラズマに曝露した後に、前記酸化珪素層を水素プラズマ曝露するステップとを更に含む請求項5記載の方法。
  7. 前記酸化珪素層をNOプラズマに曝露するステップを更に含み、前記曝露は前記酸化珪素層の堆積と共にインサイチューで行う請求項5記載の方法。
  8. 前記酸化珪素層をNOプラズマに曝露するステップと、
    Oプラズマに曝露した後で、前記酸化珪素層を酸素プラズマに曝露するステップとを更に含む請求項5記載の方法。
  9. 前記半導体層はスパッタリングによって堆積される請求項5記載の方法。
  10. 薄膜トランジスタの製造方法であって、
    ゲート電極及び基板の上に酸化珪素層を堆積するステップと、
    前記酸化珪素層の上に半導体層を堆積するステップとを含み、前記半導体層は、酸素、窒素、及び、亜鉛、ガリウム、インジウム、カドミウム、スズ、及びそれらの組み合わせから成る群から選択される1以上の元素を含み、
    前記方法は、前記半導体層の上に導電層を堆積するステップと、
    ソース及びドレイン電極及びアクティブチャネルを画定するために前記導電層をエッチングするステップとを更に含み、前記アクティブチャネルは前記半導体層の一部を露出する方法。
  11. 前記酸化珪素層をNOプラズマに曝露するステップと、
    前記酸化珪素層をNOプラズマに曝露した後に、前記酸化珪素層を水素プラズマ曝露するステップとを更に含み、前記半導体層はスパッタリングによって堆積される請求項10記載の方法。
  12. 前記酸化珪素層をNOプラズマに曝露するステップを更に含み、前記曝露は前記酸化珪素層の堆積と共にインサイチューで行い、前記半導体層はスパッタリングによって堆積される請求項10記載の方法。
  13. 前記酸化珪素層をNOプラズマに曝露するステップと、
    Oプラズマに曝露した後で、前記酸化珪素層を酸素プラズマに曝露するステップとを更に含み、前記半導体層はスパッタリングによって堆積される請求項10記載の方法。
  14. 薄膜トランジスタであって、
    ゲート電極及び基板の上に配置された酸化珪素層と、
    前記酸化珪素層の上に配置された半導体層とを含み、前記半導体層は、酸素、窒素、及び、亜鉛、ガリウム、インジウム、カドミウム、スズ、及びそれらの組み合わせから成る群から選択される1以上の元素を含み、
    前記トランジスタは、前記半導体層の上に配置されたソース電極及びドレイン電極を更に含み、前記ソース及びドレイン電極は、前記半導体層の一部を露出するために互いに空間を隔てているトランジスタ。
  15. 前記ゲート電極及び基板の上、及び前記酸化珪素層の下に配置された窒化珪素層を更に含む請求項14記載のトランジスタ。
JP2011516775A 2008-07-02 2009-06-29 高性能金属酸化物及び金属酸窒化物薄膜トランジスタを作るためのゲート誘電体の処理 Active JP5677711B2 (ja)

Applications Claiming Priority (7)

Application Number Priority Date Filing Date Title
US7783108P 2008-07-02 2008-07-02
US61/077,831 2008-07-02
US11774708P 2008-11-25 2008-11-25
US11774408P 2008-11-25 2008-11-25
US61/117,747 2008-11-25
US61/117,744 2008-11-25
PCT/US2009/049084 WO2010002803A2 (en) 2008-07-02 2009-06-29 Treatment of gate dielectric for making high performance metal oxide and metal oxynitride thin film transistors

Publications (2)

Publication Number Publication Date
JP2011527120A true JP2011527120A (ja) 2011-10-20
JP5677711B2 JP5677711B2 (ja) 2015-02-25

Family

ID=41463667

Family Applications (3)

Application Number Title Priority Date Filing Date
JP2011516475A Expired - Fee Related JP5744726B2 (ja) 2008-07-02 2009-06-19 多重アクティブチャネル層を用いた薄膜トランジスタ
JP2011516775A Active JP5677711B2 (ja) 2008-07-02 2009-06-29 高性能金属酸化物及び金属酸窒化物薄膜トランジスタを作るためのゲート誘電体の処理
JP2011516778A Active JP5677712B2 (ja) 2008-07-02 2009-06-29 金属酸窒化物tft用キャッピング層

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2011516475A Expired - Fee Related JP5744726B2 (ja) 2008-07-02 2009-06-19 多重アクティブチャネル層を用いた薄膜トランジスタ

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2011516778A Active JP5677712B2 (ja) 2008-07-02 2009-06-29 金属酸窒化物tft用キャッピング層

Country Status (6)

Country Link
US (6) US8258511B2 (ja)
JP (3) JP5744726B2 (ja)
KR (3) KR101621840B1 (ja)
CN (4) CN102124569B (ja)
TW (3) TWI394282B (ja)
WO (3) WO2010002608A2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014196107A1 (ja) * 2013-06-04 2014-12-11 パナソニック株式会社 薄膜トランジスタ素子とその製造方法及び表示装置
JP2016058744A (ja) * 2010-08-25 2016-04-21 株式会社半導体エネルギー研究所 電子装置
JP2016076623A (ja) * 2014-10-07 2016-05-12 株式会社Joled 薄膜トランジスタの製造方法

Families Citing this family (102)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101150142B1 (ko) * 2006-04-06 2012-06-11 어플라이드 머티어리얼스, 인코포레이티드 대형 기판 상에 아연 산화물 투명 전도성 산화물의 반응성 스퍼터링
KR101536101B1 (ko) * 2007-08-02 2015-07-13 어플라이드 머티어리얼스, 인코포레이티드 박막 반도체 물질들을 이용하는 박막 트랜지스터들
US8980066B2 (en) 2008-03-14 2015-03-17 Applied Materials, Inc. Thin film metal oxynitride semiconductors
WO2009117438A2 (en) * 2008-03-20 2009-09-24 Applied Materials, Inc. Process to make metal oxide thin film transistor array with etch stopping layer
US8258511B2 (en) * 2008-07-02 2012-09-04 Applied Materials, Inc. Thin film transistors using multiple active channel layers
JP5345456B2 (ja) * 2008-08-14 2013-11-20 富士フイルム株式会社 薄膜電界効果型トランジスタ
JP5627071B2 (ja) 2008-09-01 2014-11-19 株式会社半導体エネルギー研究所 半導体装置の作製方法
KR101743164B1 (ko) * 2009-03-12 2017-06-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
JP5663214B2 (ja) * 2009-07-03 2015-02-04 株式会社半導体エネルギー研究所 半導体装置の作製方法
WO2011037829A2 (en) * 2009-09-24 2011-03-31 Applied Materials, Inc. Methods of fabricating metal oxide or metal oxynitride tfts using wet process for source-drain metal etch
US8840763B2 (en) * 2009-09-28 2014-09-23 Applied Materials, Inc. Methods for stable process in a reactive sputtering process using zinc or doped zinc target
EP2491586B1 (en) * 2009-10-21 2019-11-20 Semiconductor Energy Laboratory Co. Ltd. Semiconductor device
WO2011056710A2 (en) 2009-11-03 2011-05-12 Applied Materials, Inc. Thin film transistors having multiple doped silicon layers
KR101035357B1 (ko) * 2009-12-15 2011-05-20 삼성모바일디스플레이주식회사 산화물 반도체 박막 트랜지스터, 그 제조방법 및 산화물 반도체 박막 트랜지스터를 구비한 유기전계 발광소자
KR101701208B1 (ko) * 2010-01-15 2017-02-02 삼성디스플레이 주식회사 표시 기판
KR102011259B1 (ko) 2010-02-26 2019-08-16 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
WO2011132625A1 (en) 2010-04-23 2011-10-27 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
CN106057907B (zh) * 2010-04-23 2019-10-22 株式会社半导体能源研究所 半导体装置的制造方法
JP5606787B2 (ja) * 2010-05-18 2014-10-15 富士フイルム株式会社 薄膜トランジスタの製造方法、並びに、薄膜トランジスタ、イメージセンサー、x線センサー及びx線デジタル撮影装置
US7976727B1 (en) * 2010-08-25 2011-07-12 The United States Of America As Represented By The Secretary Of The Air Force Chromium-doped zinc-nitro-antimony-gallium-tellurium infrared phosphors
TWI405335B (zh) * 2010-09-13 2013-08-11 Au Optronics Corp 半導體結構及其製造方法
US8338240B2 (en) * 2010-10-01 2012-12-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing transistor
US9911857B2 (en) * 2010-10-29 2018-03-06 Cbrite Inc. Thin film transistor with low trap-density material abutting a metal oxide active layer and the gate dielectric
TWI555205B (zh) 2010-11-05 2016-10-21 半導體能源研究所股份有限公司 半導體裝置及半導體裝置的製造方法
TWI593115B (zh) 2010-11-11 2017-07-21 半導體能源研究所股份有限公司 半導體裝置及其製造方法
TWI471946B (zh) * 2010-11-17 2015-02-01 Innolux Corp 薄膜電晶體
US8912536B2 (en) 2010-11-19 2014-12-16 Samsung Electronics Co., Ltd. Transistors, methods of manufacturing the same and electronic devices including transistors
CN103270601B (zh) * 2010-12-20 2016-02-24 夏普株式会社 半导体装置和显示装置
WO2012090794A1 (ja) * 2010-12-27 2012-07-05 シャープ株式会社 半導体装置およびその製造方法
US8916867B2 (en) * 2011-01-20 2014-12-23 Semiconductor Energy Laboratory Co., Ltd. Oxide semiconductor element and semiconductor device
US8669552B2 (en) * 2011-03-02 2014-03-11 Applied Materials, Inc. Offset electrode TFT structure
TWI602249B (zh) * 2011-03-11 2017-10-11 半導體能源研究所股份有限公司 半導體裝置的製造方法
TWI455322B (zh) * 2011-04-22 2014-10-01 Au Optronics Corp 薄膜電晶體及其製造方法
US9166055B2 (en) * 2011-06-17 2015-10-20 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US9553195B2 (en) * 2011-06-30 2017-01-24 Applied Materials, Inc. Method of IGZO and ZNO TFT fabrication with PECVD SiO2 passivation
KR101459502B1 (ko) * 2011-07-13 2014-11-07 어플라이드 머티어리얼스, 인코포레이티드 박막 트랜지스터 디바이스들을 제조하는 방법들
CN103828061B (zh) * 2011-10-07 2018-02-13 应用材料公司 使用氩气稀释来沉积含硅层的方法
KR101878731B1 (ko) 2011-12-06 2018-07-17 삼성전자주식회사 트랜지스터와 그 제조방법 및 트랜지스터를 포함하는 전자소자
KR101920713B1 (ko) * 2011-12-23 2018-11-22 삼성전자주식회사 그래핀 소자 및 그 제조방법
TWI470808B (zh) 2011-12-28 2015-01-21 Au Optronics Corp 半導體元件及其製作方法
US9120111B2 (en) 2012-02-24 2015-09-01 Rain Bird Corporation Arc adjustable rotary sprinkler having full-circle operation and automatic matched precipitation
TWI496932B (zh) 2012-03-09 2015-08-21 Air Prod & Chem 用於顯示裝置的阻絕物材料
CN102593050B (zh) * 2012-03-09 2014-08-20 深超光电(深圳)有限公司 一种液晶显示面板阵列基板的制作方法
US8901556B2 (en) 2012-04-06 2014-12-02 Semiconductor Energy Laboratory Co., Ltd. Insulating film, method for manufacturing semiconductor device, and semiconductor device
KR20130117558A (ko) 2012-04-18 2013-10-28 삼성디스플레이 주식회사 박막 트랜지스터, 박막 트랜지스터 표시판 및 박막 트랜지스터 표시판 제조 방법
KR101980195B1 (ko) 2012-05-16 2019-05-21 삼성전자주식회사 황 도핑 징크옥시 나이트라이드 채널층을 가진 트랜지스터 및 그 제조방법
CN103474467B (zh) * 2012-06-05 2016-04-13 元太科技工业股份有限公司 薄膜晶体管结构及其阵列基板
TWI493726B (zh) * 2012-06-05 2015-07-21 E Ink Holdings Inc 薄膜電晶體結構及其陣列基板
JP6002088B2 (ja) * 2012-06-06 2016-10-05 株式会社神戸製鋼所 薄膜トランジスタ
JP5972065B2 (ja) * 2012-06-20 2016-08-17 富士フイルム株式会社 薄膜トランジスタの製造方法
KR102099445B1 (ko) * 2012-06-29 2020-04-09 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제작 방법
KR102358093B1 (ko) * 2012-06-29 2022-02-08 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
KR101975929B1 (ko) 2012-06-29 2019-05-09 삼성전자주식회사 질산화물 채널층을 구비한 트랜지스터 및 그 제조방법
US9156043B2 (en) 2012-07-13 2015-10-13 Rain Bird Corporation Arc adjustable rotary sprinkler with automatic matched precipitation
KR20140021118A (ko) 2012-08-07 2014-02-20 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
TWI533457B (zh) 2012-09-11 2016-05-11 元太科技工業股份有限公司 薄膜電晶體
KR20140043526A (ko) 2012-09-21 2014-04-10 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
CN102891183B (zh) * 2012-10-25 2015-09-30 深圳市华星光电技术有限公司 薄膜晶体管及主动矩阵式平面显示装置
US20140117511A1 (en) * 2012-10-30 2014-05-01 Infineon Technologies Ag Passivation Layer and Method of Making a Passivation Layer
TWI484559B (zh) * 2013-01-07 2015-05-11 Univ Nat Chiao Tung 一種半導體元件製程
TWI614813B (zh) 2013-01-21 2018-02-11 半導體能源研究所股份有限公司 半導體裝置的製造方法
JP6370048B2 (ja) * 2013-01-21 2018-08-08 株式会社半導体エネルギー研究所 半導体装置の作製方法
KR102044971B1 (ko) 2013-02-12 2019-11-15 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
WO2014133722A1 (en) * 2013-03-01 2014-09-04 Applied Materials, Inc. Metal oxide tft stability improvement
WO2014158955A1 (en) 2013-03-12 2014-10-02 Applied Materials, Inc. Pinhole evaluation method of dielectric films for metal oxide semiconductor tft
WO2014159033A1 (en) * 2013-03-13 2014-10-02 Applied Materials, Inc. Vth control method of multiple active layer metal oxide semiconductor tft
WO2014149682A1 (en) 2013-03-19 2014-09-25 Applied Materials, Inc. Multilayer passivation or etch stop tft
KR101995920B1 (ko) * 2013-04-17 2019-10-02 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102166272B1 (ko) 2013-05-23 2020-10-16 삼성디스플레이 주식회사 박막 트랜지스터, 이를 포함하는 표시 기판 및 박막 트랜지스터의 제조 방법
KR20150025621A (ko) * 2013-08-29 2015-03-11 삼성전자주식회사 트랜지스터와 그 제조방법 및 트랜지스터를 포함하는 전자소자
KR102115564B1 (ko) 2013-09-24 2020-05-27 삼성디스플레이 주식회사 표시기판 및 이를 포함하는 표시패널
CN103500710B (zh) * 2013-10-11 2015-11-25 京东方科技集团股份有限公司 一种薄膜晶体管制作方法、薄膜晶体管及显示设备
KR102149795B1 (ko) * 2013-12-13 2020-08-31 삼성전기주식회사 레지스트 필름 및 패턴 형성 방법
US9246013B2 (en) 2013-12-18 2016-01-26 Intermolecular, Inc. IGZO devices with composite channel layers and methods for forming the same
US20150177311A1 (en) * 2013-12-19 2015-06-25 Intermolecular, Inc. Methods and Systems for Evaluating IGZO with Respect to NBIS
US9704888B2 (en) 2014-01-08 2017-07-11 Apple Inc. Display circuitry with reduced metal routing resistance
US9530801B2 (en) 2014-01-13 2016-12-27 Apple Inc. Display circuitry with improved transmittance and reduced coupling capacitance
KR102163730B1 (ko) 2014-03-25 2020-10-08 삼성전자주식회사 트랜지스터와 그 제조방법 및 트랜지스터를 포함하는 전자소자
CN104167449B (zh) * 2014-08-05 2017-09-22 京东方科技集团股份有限公司 薄膜晶体管及其制备方法、阵列基板和显示装置
CN104167448B (zh) * 2014-08-05 2017-06-30 京东方科技集团股份有限公司 薄膜晶体管及其制备方法、阵列基板和显示装置
KR101636146B1 (ko) * 2014-09-16 2016-07-07 한양대학교 산학협력단 박막 트랜지스터 및 그 제조 방법
JP2016076599A (ja) * 2014-10-06 2016-05-12 株式会社Joled 薄膜トランジスタ及びその製造方法
KR20160065318A (ko) * 2014-11-28 2016-06-09 삼성디스플레이 주식회사 유기 발광 표시 장치
US9887277B2 (en) * 2015-01-23 2018-02-06 Applied Materials, Inc. Plasma treatment on metal-oxide TFT
US20160240563A1 (en) * 2015-02-13 2016-08-18 Electronics And Telecommunications Research Institute Semiconductor device and method of fabricating the same
CN104795449B (zh) * 2015-04-16 2016-04-27 京东方科技集团股份有限公司 薄膜晶体管及制作方法、阵列基板、显示装置
US20160308067A1 (en) * 2015-04-17 2016-10-20 Ishiang Shih Metal oxynitride transistor devices
CN105518845A (zh) * 2015-09-15 2016-04-20 京东方科技集团股份有限公司 一种薄膜晶体管阵列基板及其制备方法、显示装置
US9646886B1 (en) 2015-12-30 2017-05-09 International Business Machines Corporation Tailored silicon layers for transistor multi-gate control
KR101707039B1 (ko) * 2016-03-21 2017-02-16 삼성디스플레이 주식회사 표시 기판
US10957801B2 (en) 2017-02-07 2021-03-23 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device
KR102556021B1 (ko) * 2017-10-13 2023-07-17 삼성디스플레이 주식회사 디스플레이 장치 및 그 제조방법
WO2019132997A1 (en) * 2017-12-29 2019-07-04 Intel Corporation Memory device with negative resistance materials
KR102520541B1 (ko) * 2018-02-14 2023-04-10 엘지디스플레이 주식회사 산화물 박막의 제조 장치와 제조 방법 및 그 산화물 박막을 포함하는 디스플레이 장치
TWI689096B (zh) * 2018-08-24 2020-03-21 友達光電股份有限公司 金屬氧化物結晶結構及具有此金屬氧化物結晶結構之顯示面板的電路結構及薄膜電晶體
CN109637923B (zh) * 2018-11-14 2021-06-11 惠科股份有限公司 一种显示基板及其制作方法和显示装置
CN112071749B (zh) 2019-06-10 2024-03-08 爱思开海力士有限公司 半导体装置和制造该半导体装置的方法
CN110310985A (zh) * 2019-07-05 2019-10-08 山东大学 一种基于双有源层的铟铝锌氧化物薄膜晶体管及其制备方法
CN112376024B (zh) * 2020-10-26 2022-08-16 北京北方华创微电子装备有限公司 一种氧化物薄膜的制备方法
US20220190121A1 (en) * 2020-12-14 2022-06-16 Intel Corporation Transistor channel materials
JP2022112246A (ja) * 2021-01-21 2022-08-02 富士電機株式会社 炭化珪素半導体装置および炭化珪素半導体装置の製造方法
KR102654960B1 (ko) 2021-06-17 2024-04-05 대한민국 살균 재배 장치 및 방법

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003086808A (ja) * 2001-09-10 2003-03-20 Masashi Kawasaki 薄膜トランジスタおよびマトリクス表示装置
JP2006165529A (ja) * 2004-11-10 2006-06-22 Canon Inc 非晶質酸化物、及び電界効果型トランジスタ
JP2007123861A (ja) * 2005-09-29 2007-05-17 Semiconductor Energy Lab Co Ltd 半導体装置及びその作製方法
JP2008042088A (ja) * 2006-08-09 2008-02-21 Nec Corp 薄膜デバイス及びその製造方法
JP2008060419A (ja) * 2006-08-31 2008-03-13 Kochi Prefecture Sangyo Shinko Center 薄膜トランジスタの製法
JP2009275236A (ja) * 2007-04-25 2009-11-26 Canon Inc 酸窒化物半導体

Family Cites Families (134)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4331737A (en) 1978-04-01 1982-05-25 Zaidan Hojin Handotai Kenkyu Shinkokai Oxynitride film and its manufacturing method
EP0030798B1 (en) * 1979-12-17 1983-12-28 Hughes Aircraft Company Low temperature process for depositing oxide layers by photochemical vapor deposition
FR2579754B1 (fr) 1985-04-02 1987-07-31 Centre Nat Rech Scient Nitrures et oxynitrures utiles comme detecteurs selectifs de gaz reducteurs dans l'atmosphere, et dispositif de detection les contenant
US4759993A (en) * 1985-04-25 1988-07-26 Ovonic Synthetic Materials Co., Inc. Plasma chemical vapor deposition SiO2-x coated articles and plasma assisted chemical vapor deposition method of applying the coating
US4769291A (en) 1987-02-02 1988-09-06 The Boc Group, Inc. Transparent coatings by reactive sputtering
US4816082A (en) 1987-08-19 1989-03-28 Energy Conversion Devices, Inc. Thin film solar cell including a spatially modulated intrinsic layer
FR2638527B1 (fr) 1988-11-02 1991-02-01 Centre Nat Rech Scient Nitrure et oxynitrures de gallium utiles comme detecteurs selectifs de gaz reducteurs dans l'atmosphere, procede pour leur preparation, et dispositif de detection les contenant
CA2034118A1 (en) 1990-02-09 1991-08-10 Nang Tri Tran Solid state radiation detector
JP2999280B2 (ja) 1991-02-22 2000-01-17 キヤノン株式会社 光起電力素子
JP3255942B2 (ja) * 1991-06-19 2002-02-12 株式会社半導体エネルギー研究所 逆スタガ薄膜トランジスタの作製方法
JP2885547B2 (ja) * 1991-07-05 1999-04-26 新日本製鐵株式会社 二酸化シリコン薄膜の製造方法
JP2994812B2 (ja) 1991-09-26 1999-12-27 キヤノン株式会社 太陽電池
US5346601A (en) 1993-05-11 1994-09-13 Andrew Barada Sputter coating collimator with integral reactive gas distribution
TW273067B (ja) 1993-10-04 1996-03-21 Tokyo Electron Co Ltd
JPH07131030A (ja) 1993-11-05 1995-05-19 Sony Corp 表示用薄膜半導体装置及びその製造方法
JP3571785B2 (ja) 1993-12-28 2004-09-29 キヤノン株式会社 堆積膜形成方法及び堆積膜形成装置
US5620523A (en) 1994-04-11 1997-04-15 Canon Sales Co., Inc. Apparatus for forming film
US5522934A (en) 1994-04-26 1996-06-04 Tokyo Electron Limited Plasma processing apparatus using vertical gas inlets one on top of another
US5668663A (en) 1994-05-05 1997-09-16 Donnelly Corporation Electrochromic mirrors and devices
US5700699A (en) 1995-03-16 1997-12-23 Lg Electronics Inc. Method for fabricating a polycrystal silicon thin film transistor
JP3306258B2 (ja) 1995-03-27 2002-07-24 三洋電機株式会社 半導体装置の製造方法
JP3169337B2 (ja) 1995-05-30 2001-05-21 キヤノン株式会社 光起電力素子及びその製造方法
US6969635B2 (en) 2000-12-07 2005-11-29 Reflectivity, Inc. Methods for depositing, releasing and packaging micro-electromechanical devices on wafer substrates
US5716480A (en) 1995-07-13 1998-02-10 Canon Kabushiki Kaisha Photovoltaic device and method of manufacturing the same
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
US5625199A (en) 1996-01-16 1997-04-29 Lucent Technologies Inc. Article comprising complementary circuit with inorganic n-channel and organic p-channel thin film transistors
US6153013A (en) 1996-02-16 2000-11-28 Canon Kabushiki Kaisha Deposited-film-forming apparatus
US6746959B2 (en) 1996-07-26 2004-06-08 Lg Philips Lcd Co., Ltd. Liquid crystal display and method
KR100251070B1 (ko) 1996-08-28 2000-04-15 미다라이 후지오 광기전력 소자
US6159763A (en) 1996-09-12 2000-12-12 Canon Kabushiki Kaisha Method and device for forming semiconductor thin film, and method and device for forming photovoltaic element
TW329558B (en) * 1996-09-20 1998-04-11 Taiwan Semiconductor Mfg Co Ltd The method & apparatus for manufacturing DRAM & SRAM on single semiconductor chip
US5993594A (en) 1996-09-30 1999-11-30 Lam Research Corporation Particle controlling method and apparatus for a plasma processing chamber
US6432203B1 (en) 1997-03-17 2002-08-13 Applied Komatsu Technology, Inc. Heated and cooled vacuum chamber shield
US6238527B1 (en) 1997-10-08 2001-05-29 Canon Kabushiki Kaisha Thin film forming apparatus and method of forming thin film of compound by using the same
JP4208281B2 (ja) 1998-02-26 2009-01-14 キヤノン株式会社 積層型光起電力素子
TW410478B (en) 1998-05-29 2000-11-01 Lucent Technologies Inc Thin-film transistor monolithically integrated with an organic light-emitting diode
US6388301B1 (en) 1998-06-01 2002-05-14 Kaneka Corporation Silicon-based thin-film photoelectric device
US6488824B1 (en) 1998-11-06 2002-12-03 Raycom Technologies, Inc. Sputtering apparatus and process for high rate coatings
US7235810B1 (en) 1998-12-03 2007-06-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of fabricating the same
US20020084455A1 (en) 1999-03-30 2002-07-04 Jeffery T. Cheung Transparent and conductive zinc oxide film with low growth temperature
US6426245B1 (en) * 1999-07-09 2002-07-30 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a semiconductor device
KR100590925B1 (ko) 1999-07-30 2006-06-19 비오이 하이디스 테크놀로지 주식회사 박막트랜지스터-액정표시장치의 제조방법
US6228236B1 (en) 1999-10-22 2001-05-08 Applied Materials, Inc. Sputter magnetron having two rotation diameters
JP4562835B2 (ja) * 1999-11-05 2010-10-13 株式会社半導体エネルギー研究所 半導体装置の作製方法
US6953947B2 (en) 1999-12-31 2005-10-11 Lg Chem, Ltd. Organic thin film transistor
US6620719B1 (en) 2000-03-31 2003-09-16 International Business Machines Corporation Method of forming ohmic contacts using a self doping layer for thin-film transistors
KR100679917B1 (ko) 2000-09-09 2007-02-07 엘지.필립스 엘시디 주식회사 박막 트랜지스터 및 그 제조방법
AU2002235146A1 (en) 2000-11-30 2002-06-11 North Carolina State University Non-thermionic sputter material transport device, methods of use, and materials produced thereby
JP2002252353A (ja) 2001-02-26 2002-09-06 Hitachi Ltd 薄膜トランジスタおよびアクティブマトリクス型液晶表示装置
KR100491141B1 (ko) 2001-03-02 2005-05-24 삼성에스디아이 주식회사 박막 트랜지스터 및 그의 제조방법과 이를 이용한 액티브매트릭스형 표시소자 및 그의 제조방법
US6943359B2 (en) 2001-03-13 2005-09-13 University Of Utah Structured organic materials and devices using low-energy particle beams
US6740938B2 (en) 2001-04-16 2004-05-25 Semiconductor Energy Laboratory Co., Ltd. Transistor provided with first and second gate electrodes with channel region therebetween
JP4560245B2 (ja) 2001-06-29 2010-10-13 キヤノン株式会社 光起電力素子
US20030049464A1 (en) 2001-09-04 2003-03-13 Afg Industries, Inc. Double silver low-emissivity and solar control coatings
US20030207093A1 (en) 2001-12-03 2003-11-06 Toshio Tsuji Transparent conductive layer forming method, transparent conductive layer formed by the method, and material comprising the layer
JP3819793B2 (ja) * 2002-03-15 2006-09-13 三洋電機株式会社 成膜方法及び半導体装置の製造方法
CN1445821A (zh) 2002-03-15 2003-10-01 三洋电机株式会社 ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法
US6825134B2 (en) 2002-03-26 2004-11-30 Applied Materials, Inc. Deposition of film layers by alternately pulsing a precursor and high frequency power in a continuous gas flow
AU2003220852B2 (en) 2002-04-09 2008-12-11 Kaneka Corporation Method for fabricating tandem thin film photoelectric converter
US7189992B2 (en) 2002-05-21 2007-03-13 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures having a transparent channel
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
SG130013A1 (en) 2002-07-25 2007-03-20 Semiconductor Energy Lab Method of fabricating light emitting device
TW571342B (en) * 2002-12-18 2004-01-11 Au Optronics Corp Method of forming a thin film transistor
WO2004061151A1 (en) 2002-12-31 2004-07-22 Cardinal Cg Company Coater having substrate cleaning device and coating deposition methods employing such coater
JP4417072B2 (ja) * 2003-03-28 2010-02-17 シャープ株式会社 液晶表示装置用基板及びそれを用いた液晶表示装置
TWI227565B (en) * 2003-04-16 2005-02-01 Au Optronics Corp Low temperature poly-Si thin film transistor and method of manufacturing the same
JP2004363560A (ja) 2003-05-09 2004-12-24 Seiko Epson Corp 基板、デバイス、デバイス製造方法、アクティブマトリクス基板の製造方法及び電気光学装置並びに電子機器
WO2004102677A1 (ja) 2003-05-13 2004-11-25 Asahi Glass Company, Limited 太陽電池用透明導電性基板およびその製造方法
TWI222753B (en) 2003-05-20 2004-10-21 Au Optronics Corp Method for forming a thin film transistor of an organic light emitting display
JP4344270B2 (ja) 2003-05-30 2009-10-14 セイコーエプソン株式会社 液晶表示装置の製造方法
TWI368774B (en) * 2003-07-14 2012-07-21 Semiconductor Energy Lab Light-emitting device
US20050017244A1 (en) 2003-07-25 2005-01-27 Randy Hoffman Semiconductor device
US7816863B2 (en) 2003-09-12 2010-10-19 Semiconductor Energy Laboratory Co., Ltd. Light emitting device and method for manufacturing the same
US7520790B2 (en) 2003-09-19 2009-04-21 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method of display device
JP4823478B2 (ja) 2003-09-19 2011-11-24 株式会社半導体エネルギー研究所 発光装置の作製方法
TWI224868B (en) 2003-10-07 2004-12-01 Ind Tech Res Inst Method of forming poly-silicon thin film transistor
US7026713B2 (en) 2003-12-17 2006-04-11 Hewlett-Packard Development Company, L.P. Transistor device having a delafossite material
US7145174B2 (en) * 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
CN102856390B (zh) 2004-03-12 2015-11-25 独立行政法人科学技术振兴机构 包含薄膜晶体管的lcd或有机el显示器的转换组件
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7122398B1 (en) 2004-03-25 2006-10-17 Nanosolar, Inc. Manufacturing of optoelectronic devices
US20050233092A1 (en) 2004-04-20 2005-10-20 Applied Materials, Inc. Method of controlling the uniformity of PECVD-deposited thin films
US8083853B2 (en) 2004-05-12 2011-12-27 Applied Materials, Inc. Plasma uniformity control by gas diffuser hole design
US7125758B2 (en) * 2004-04-20 2006-10-24 Applied Materials, Inc. Controlling the properties and uniformity of a silicon nitride film by controlling the film forming precursors
US7622367B1 (en) 2004-06-04 2009-11-24 The Board Of Trustees Of The University Of Illinois Methods and devices for fabricating and assembling printable semiconductor elements
US7158208B2 (en) 2004-06-30 2007-01-02 Asml Netherlands B.V. Lithographic apparatus and device manufacturing method
US20060011139A1 (en) 2004-07-16 2006-01-19 Applied Materials, Inc. Heated substrate support for chemical vapor deposition
KR100721555B1 (ko) 2004-08-13 2007-05-23 삼성에스디아이 주식회사 박막트랜지스터 및 그 제조 방법
US7378286B2 (en) 2004-08-20 2008-05-27 Sharp Laboratories Of America, Inc. Semiconductive metal oxide thin film ferroelectric memory transistor
US7622338B2 (en) 2004-08-31 2009-11-24 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
CN1293606C (zh) 2004-09-30 2007-01-03 浙江大学 两步法生长N-Al共掺杂p型ZnO晶体薄膜的方法
US7382421B2 (en) 2004-10-12 2008-06-03 Hewlett-Packard Development Company, L.P. Thin film transistor with a passivation layer
EP1812969B1 (en) 2004-11-10 2015-05-06 Canon Kabushiki Kaisha Field effect transistor comprising an amorphous oxide
TWI251349B (en) * 2004-11-22 2006-03-11 Au Optronics Corp Method of forming thin film transistor
US7309895B2 (en) 2005-01-25 2007-12-18 Hewlett-Packard Development Company, L.P. Semiconductor device
US7381586B2 (en) * 2005-06-16 2008-06-03 Industrial Technology Research Institute Methods for manufacturing thin film transistors that include selectively forming an active channel layer from a solution
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7628896B2 (en) 2005-07-05 2009-12-08 Guardian Industries Corp. Coated article with transparent conductive oxide film doped to adjust Fermi level, and method of making same
KR101167661B1 (ko) * 2005-07-15 2012-07-23 삼성전자주식회사 배선 구조와 배선 형성 방법 및 박막 트랜지스터 기판과 그제조 방법
US7829471B2 (en) 2005-07-29 2010-11-09 Applied Materials, Inc. Cluster tool and method for process integration in manufacturing of a photomask
US20070030569A1 (en) 2005-08-04 2007-02-08 Guardian Industries Corp. Broad band antireflection coating and method of making same
KR101188425B1 (ko) * 2005-08-24 2012-10-05 엘지디스플레이 주식회사 식각 테이프 및 이를 이용한 액정 표시 장치용 어레이기판의 제조 방법
JP4968660B2 (ja) 2005-08-24 2012-07-04 スタンレー電気株式会社 ZnO系化合物半導体結晶の製造方法、及び、ZnO系化合物半導体基板
JP4870404B2 (ja) * 2005-09-02 2012-02-08 財団法人高知県産業振興センター 薄膜トランジスタの製法
JP2007073704A (ja) * 2005-09-06 2007-03-22 Canon Inc 半導体薄膜
KR100729043B1 (ko) 2005-09-14 2007-06-14 삼성에스디아이 주식회사 투명 박막 트랜지스터 및 그의 제조방법
EP1770788A3 (en) * 2005-09-29 2011-09-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method thereof
US20070068571A1 (en) 2005-09-29 2007-03-29 Terra Solar Global Shunt Passivation Method for Amorphous Silicon Thin Film Photovoltaic Modules
US7727828B2 (en) * 2005-10-20 2010-06-01 Applied Materials, Inc. Method for fabricating a gate dielectric of a field effect transistor
JP5099740B2 (ja) * 2005-12-19 2012-12-19 財団法人高知県産業振興センター 薄膜トランジスタ
US7576394B2 (en) * 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
KR100785038B1 (ko) 2006-04-17 2007-12-12 삼성전자주식회사 비정질 ZnO계 TFT
JP2007294709A (ja) * 2006-04-26 2007-11-08 Epson Imaging Devices Corp 電気光学装置、電子機器、および電気光学装置の製造方法
JP4946156B2 (ja) 2006-05-01 2012-06-06 富士ゼロックス株式会社 半導体膜及びその製造方法、並びに、該半導体膜を用いた受光素子、電子写真用感光体、プロセスカートリッジ、画像形成装置
US20090023959A1 (en) 2006-06-16 2009-01-22 D Amore Michael B Process for making dibutyl ethers from dry 1-butanol
KR101340514B1 (ko) 2007-01-24 2013-12-12 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
US20080233718A1 (en) * 2007-03-21 2008-09-25 Jia-Xing Lin Method of Semiconductor Thin Film Crystallization and Semiconductor Device Fabrication
KR100982395B1 (ko) 2007-04-25 2010-09-14 주식회사 엘지화학 박막 트랜지스터 및 이의 제조방법
US7927713B2 (en) 2007-04-27 2011-04-19 Applied Materials, Inc. Thin film semiconductor material produced through reactive sputtering of zinc target using nitrogen gases
JP5215589B2 (ja) 2007-05-11 2013-06-19 キヤノン株式会社 絶縁ゲート型トランジスタ及び表示装置
US20080308411A1 (en) 2007-05-25 2008-12-18 Energy Photovoltaics, Inc. Method and process for deposition of textured zinc oxide thin films
JP5241143B2 (ja) 2007-05-30 2013-07-17 キヤノン株式会社 電界効果型トランジスタ
US8372250B2 (en) 2007-07-23 2013-02-12 National Science And Technology Development Agency Gas-timing method for depositing oxynitride films by reactive R.F. magnetron sputtering
KR101536101B1 (ko) 2007-08-02 2015-07-13 어플라이드 머티어리얼스, 인코포레이티드 박막 반도체 물질들을 이용하는 박막 트랜지스터들
US20090212287A1 (en) 2007-10-30 2009-08-27 Ignis Innovation Inc. Thin film transistor and method for forming the same
US8980066B2 (en) 2008-03-14 2015-03-17 Applied Materials, Inc. Thin film metal oxynitride semiconductors
WO2009117438A2 (en) 2008-03-20 2009-09-24 Applied Materials, Inc. Process to make metal oxide thin film transistor array with etch stopping layer
US7879698B2 (en) 2008-03-24 2011-02-01 Applied Materials, Inc. Integrated process system and process sequence for production of thin film transistor arrays using doped or compounded metal oxide semiconductor
US8258511B2 (en) 2008-07-02 2012-09-04 Applied Materials, Inc. Thin film transistors using multiple active channel layers
EP2184783B1 (en) 2008-11-07 2012-10-03 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device and method for manufacturing the same
US8436350B2 (en) 2009-01-30 2013-05-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device using an oxide semiconductor with a plurality of metal clusters
TWI489628B (zh) 2009-04-02 2015-06-21 Semiconductor Energy Lab 半導體裝置和其製造方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003086808A (ja) * 2001-09-10 2003-03-20 Masashi Kawasaki 薄膜トランジスタおよびマトリクス表示装置
JP2006165529A (ja) * 2004-11-10 2006-06-22 Canon Inc 非晶質酸化物、及び電界効果型トランジスタ
JP2007123861A (ja) * 2005-09-29 2007-05-17 Semiconductor Energy Lab Co Ltd 半導体装置及びその作製方法
JP2008042088A (ja) * 2006-08-09 2008-02-21 Nec Corp 薄膜デバイス及びその製造方法
JP2008060419A (ja) * 2006-08-31 2008-03-13 Kochi Prefecture Sangyo Shinko Center 薄膜トランジスタの製法
JP2009275236A (ja) * 2007-04-25 2009-11-26 Canon Inc 酸窒化物半導体

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016058744A (ja) * 2010-08-25 2016-04-21 株式会社半導体エネルギー研究所 電子装置
US9640668B2 (en) 2010-08-25 2017-05-02 Semiconductor Energy Laboratory Co., Ltd. Electronic device, manufacturing method of electronic device, and sputtering target
WO2014196107A1 (ja) * 2013-06-04 2014-12-11 パナソニック株式会社 薄膜トランジスタ素子とその製造方法及び表示装置
JP2016076623A (ja) * 2014-10-07 2016-05-12 株式会社Joled 薄膜トランジスタの製造方法

Also Published As

Publication number Publication date
CN102124569B (zh) 2013-03-20
CN102084470B (zh) 2013-07-03
US8258511B2 (en) 2012-09-04
CN105097951A (zh) 2015-11-25
KR101774520B1 (ko) 2017-09-04
US8349669B2 (en) 2013-01-08
KR20110028385A (ko) 2011-03-17
TW201021131A (en) 2010-06-01
US8809132B2 (en) 2014-08-19
KR101621840B1 (ko) 2016-05-17
KR101670425B1 (ko) 2016-10-28
TW201017755A (en) 2010-05-01
WO2010002608A2 (en) 2010-01-07
US20100001346A1 (en) 2010-01-07
US8012794B2 (en) 2011-09-06
US8435843B2 (en) 2013-05-07
WO2010002807A3 (en) 2011-02-24
WO2010002608A3 (en) 2011-03-03
TWI459474B (zh) 2014-11-01
CN105097951B (zh) 2020-08-25
US20100001272A1 (en) 2010-01-07
WO2010002807A2 (en) 2010-01-07
TWI385729B (zh) 2013-02-11
US20100001274A1 (en) 2010-01-07
WO2010002803A2 (en) 2010-01-07
JP5744726B2 (ja) 2015-07-08
US20120288994A1 (en) 2012-11-15
US8101949B2 (en) 2012-01-24
US20120112186A1 (en) 2012-05-10
CN102077356A (zh) 2011-05-25
TWI394282B (zh) 2013-04-21
WO2010002803A3 (en) 2010-03-18
KR20110028384A (ko) 2011-03-17
JP2011527121A (ja) 2011-10-20
JP5677712B2 (ja) 2015-02-25
US20110306169A1 (en) 2011-12-15
CN102124569A (zh) 2011-07-13
JP5677711B2 (ja) 2015-02-25
JP2011527108A (ja) 2011-10-20
CN102084470A (zh) 2011-06-01
TW201007950A (en) 2010-02-16
KR20110028386A (ko) 2011-03-17

Similar Documents

Publication Publication Date Title
JP5677711B2 (ja) 高性能金属酸化物及び金属酸窒化物薄膜トランジスタを作るためのゲート誘電体の処理
KR20170033917A (ko) 아르곤 가스 희석으로 실리콘 함유 층을 증착하기 위한 방법들
US9396940B2 (en) Thin film semiconductors made through low temperature process
KR101876011B1 (ko) 산화물 박막 트랜지스터 및 그 제조방법
KR101303428B1 (ko) 산화물 박막트랜지스터 소자 및 그의 제조방법
Cho et al. A protective layer on the active layer of Al‐Zn‐Sn‐O thin‐film transistors for transparent AMOLEDs

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120629

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120828

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20131015

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20131029

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20140127

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20140203

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20140228

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20140307

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20140328

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20140404

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140423

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140527

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20140825

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20140901

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20140925

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20141002

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20141024

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20141031

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20141126

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20141216

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150104

R150 Certificate of patent or registration of utility model

Ref document number: 5677711

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250