CN107799426A - 半导体设备及制造半导体封装的方法 - Google Patents

半导体设备及制造半导体封装的方法 Download PDF

Info

Publication number
CN107799426A
CN107799426A CN201610963417.7A CN201610963417A CN107799426A CN 107799426 A CN107799426 A CN 107799426A CN 201610963417 A CN201610963417 A CN 201610963417A CN 107799426 A CN107799426 A CN 107799426A
Authority
CN
China
Prior art keywords
layer
semiconductor
conductive
light transmissive
semiconductor grain
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201610963417.7A
Other languages
English (en)
Inventor
大卫·克拉克
可陆提斯·史温格
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Imark Technology Co
Amkor Technology Inc
Original Assignee
Imark Technology Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Imark Technology Co filed Critical Imark Technology Co
Publication of CN107799426A publication Critical patent/CN107799426A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/58Optical field-shaping elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/19Manufacturing methods of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/20Structure, shape, material or disposition of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/33Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/44Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68345Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during the manufacture of self supporting substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/33Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
    • H01L2224/331Disposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73253Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a temporary auxiliary member not forming part of the bonding apparatus
    • H01L2224/81005Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a temporary auxiliary member not forming part of the bonding apparatus being a temporary or sacrificial substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/812Applying energy for connecting
    • H01L2224/81201Compression bonding
    • H01L2224/81203Thermocompression bonding, e.g. diffusion bonding, pressure joining, thermocompression welding or solid-state welding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/812Applying energy for connecting
    • H01L2224/8122Applying energy for connecting with energy being in the form of electromagnetic radiation
    • H01L2224/81224Applying energy for connecting with energy being in the form of electromagnetic radiation using a laser
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81801Soldering or alloying
    • H01L2224/81815Reflow soldering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/921Connecting a surface with connectors of different types
    • H01L2224/9212Sequential connecting processes
    • H01L2224/92122Sequential connecting processes the first connecting process involving a bump connector
    • H01L2224/92125Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
    • H01L24/92Specific sequence of method steps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1515Shape
    • H01L2924/15151Shape the die mounting substrate comprising an aperture, e.g. for underfilling, outgassing, window type wire connections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • H01L2924/1816Exposing the passive side of the semiconductor or solid-state body
    • H01L2924/18161Exposing the passive side of the semiconductor or solid-state body of a flip chip
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls

Abstract

半导体设备及制造半导体封装的方法。一种用于制造一半导体装置的方法以及一种根据此方法制造的半导体装置。例如且非限制性的,此揭露内容的各种特点是提供一种用于制造一半导体装置的方法、以及一种根据此方法制造的半导体装置,其包括一透明的、半透明的、非不透明的、或者是光透射的外表面。

Description

半导体设备及制造半导体封装的方法
技术领域
本发明有关于半导体设备及制造半导体封装的方法。
背景技术
现有用于形成半导体封装的半导体封装及方法是不足的,其例如是导致过多的成本、降低的可靠度、或是过大的封装尺寸。习知及传统的方式的进一步限制及缺点对于具有此项技术的技能者而言,通过此种方式与如同在本申请案的其余部分中参考图式所阐述的本揭露内容的比较将会变成是明显的。
发明内容
此揭露内容的各种特点是提供一种用于制造一半导体装置的方法以及一种藉此所产生的半导体装置。例如且非限制性的,此揭露内容的各种特点是提供一种用于制造一半导体装置的方法、以及一种藉此所产生的半导体装置,其包括一透明的、半透明的、非不透明的、或者是光透射的外表面。
一种制造一半导体封装的方法,所述方法包括:将包括光学组件的半导体晶粒附接至在光透射的载体结构上的第一重分布结构,使得所述半导体晶粒的底表面是面对所述第一重分布结构;以及利用光透射的底胶填充材料来填充在所述半导体晶粒的所述底表面与所述第一重分布结构之间的区域。如所述方法,其进一步包括:在所述半导体晶粒的顶表面之上形成第二重分布结构;以及将导电的互连结构附接至所述第二重分布结构的导电层,以形成所述半导体封装的外部的连接器。如所述方法,其中所述光透射的载体是包括透镜,其被配置以导引光至所述光学组件、或是从所述光学组件导引光。如所述方法,其进一步包括将包括另一光学组件的另一半导体晶粒附接至所述第一重分布结构,使得所述另一半导体晶粒的底表面是面对所述第一重分布结构。如所述方法,其中所述填充是进一步包括利用所述光透射的底胶填充材料来填充在所述另一半导体晶粒的所述底表面与所述第一重分布结构之间的另一区域。如所述方法,其中所述附接是包括:形成复数个连接至所述第一重分布结构的导电层的垫;以及经由所述复数个垫来将所述半导体晶粒电耦接至所述第一重分布结构。如所述方法,其中形成所述复数个垫是包括在和所述半导体晶粒的所述光学组件相关的窗口之外形成所述复数个垫。
一种设备,其包括:光透射的载体结构;在所述光透射的载体结构上的第一重分布结构;以及包括光学组件的半导体晶粒,其是附接且电耦接至所述第一重分布结构,使得所述半导体晶粒的底表面是面对所述第一重分布结构以及所述光透射的载体结构。如所述设备,其进一步包括在所述半导体晶粒的所述底表面与所述第一重分布结构之间的光透射的底胶填充材料。如所述设备,其进一步包括:在所述半导体晶粒的顶表面之上的第二重分布结构;以及导电的互连结构,其是附接至所述第二重分布结构的导电层以形成所述半导体封装的外部的连接器。如所述设备,其进一步包括一或多个导电贯孔,其是将所述第二重分布结构电耦接至所述第一重分布结构。如所述设备,其进一步包括另一半导体晶粒,其是附接且电耦接至所述第一重分布结构,使得所述另一半导体晶粒的另一光学组件是面对所述第一重分布结构以及所述光透射的载体结构。如所述设备,其进一步包括在所述半导体晶粒的底表面与所述第一重分布结构之间的光透射的底胶填充材料。如所述设备,其中所述光透射的载体是包括透镜,其被配置以导引光至所述光学组件、或是从所述光学组件导引光。如所述设备,其中所述光透射的层是提供光抗反射的性质。如所述设备,其中所述光透射的层是提供滤光的性质。如所述设备,其中所述光透射的层是提供光极化的性质。
一种制造半导体封装的方法,所述方法包括:将包括光学组件的半导体晶粒附接至在载体结构上的重分布结构,使得所述半导体晶粒的底表面是面对所述重分布结构;以及将光透射的层附接至所述半导体晶粒的顶表面以形成所述半导体封装的外表面,其允许光通过至所述半导体晶粒的所述光学组件。如所述方法,其进一步包括:移除所述载体结构的载体,以露出所述重分布结构的凸块下金属;以及将导电的互连结构附接至所述凸块下金属,以形成所述半导体封装的外部的连接器。如所述方法,其中所述光透射的层是包括透镜,其被配置以导引光至所述光学组件、或是从所述光学组件导引光。
附图说明
图1A至1J是展示描绘根据本揭露内容的各种特点的一种制造一半导体装置的方法的横截面图。
图2是展示描绘根据本揭露内容的各种特点的一种半导体装置的横截面图。
图3A至3J是展示描绘根据本揭露内容的各种特点的一种制造一半导体装置的方法的横截面图。
图4A至4F是展示描绘根据本揭露内容的各种特点的一种制造一半导体装置的方法的横截面图。
图5是展示描绘根据本揭露内容的各种特点的一种半导体装置的横截面图。
具体实施方式
以下的讨论是藉由提供本揭露内容的例子来呈现本揭露内容的各种特点。此种例子并非限制性的,并且因此本揭露内容的各种特点的范畴不应该是必然受限于所提供的例子的任何特定的特征。在以下的讨论中,措辞"例如"、"譬如"以及"范例的"是并非限制性的,并且大致与"举例且非限制性的"、"例如且非限制性的"、及类似者为同义的。
如同在此所利用的,"及/或"是表示在表列中藉由"及/或"所加入的项目中的任一个或多个。举例而言,"x及/或y"是表示三个元素的集合{(x)、(y)、(x,y)}中的任一元素。换言之,"x及/或y"是表示"x及y中的一或两者"。作为另一例子的是,"x、y及/或z"是表示七个元素的集合{(x)、(y)、(z)、(x,y)、(x,z)、(y,z)、(x,y,z)}中的任一元素。换言之,"x、y及/或z"是表示"x、y及z中的一或多个"。
在此所用的术语只是为了描述特定例子之目的而已,因而并不欲限制本揭露内容。如同在此所用的,除非上下文另有清楚相反的指出,否则单数形是欲亦包含复数形。进一步将会理解到的是,当术语"包括"、"包含"、"具有"、与类似者用在此说明书时,其指明所述特点、整数、步骤、操作、组件及/或构件的存在,但是并不排除一或多个其它特点、整数、步骤、操作、组件、构件及/或其群组的存在或是添加。
将会了解到的是,尽管术语第一、第二、等等可被使用在此以描述各种的组件,但是这些组件不应该受限于这些术语。这些术语只是被用来区别一组件与另一组件而已。因此,例如在以下论述的一第一组件、一第一构件或是一第一区段可被称为一第二组件、一第二构件或是一第二区段,而不脱离本揭露内容的教示。类似地,各种例如是"上方"、"下方"、"侧边"与类似者的空间的术语可以用一种相对的方式而被用在区别一组件与另一组件。然而,应该了解的是构件可以用不同的方式加以定向,例如一半导体装置可被转向侧边,因而其"顶"表面是水平朝向的,并且其"侧"表面是垂直朝向的,而不脱离本揭露内容的教示。此外,术语"在…上"在文件中将会被利用来表示"在…上"以及"在…正上方"(例如,其中没有介于中间的层)。
本揭露内容的各种特点是提供一种半导体装置,其包括一透明的、半透明的、非不透明的、或者是光透射的外部的载体、晶圆或层、以及其之一种制造方法。如同在此所利用的,术语"光透射的"是指一种材料的一特征,其容许光通过所述材料。再者,除非另有限定,否则术语"光"是被用来指称在可见光谱,亦即400-790太赫兹(THz)中的电磁辐射、以及在近红外线光谱,亦即120-400THz、以及近紫外线光谱,亦即790-1000THz中的电磁辐射。
在图式中,各种的尺寸(例如,层厚度、宽度、等等)可能会为了举例说明的清楚起见而被夸大。此外,相同的组件符号是在各种例子的讨论中指称相似的组件。
现在讨论将会是参照所提供的各种范例的图标,以强化本揭露内容的各种特点的理解。应了解的是,此揭露内容的范畴并不限于在此所提供及论述的例子的特定特征。
描绘根据本揭露内容的各种特点的一种制造一半导体装置100的方法的横截面图是被展示在图1A至1J中。所述范例的制造方法例如可以包括提供一具有一第一介电层111的载体110、形成一第一导电层121、形成一第二导电层123以及一凸块下金属125、附接一第一晶圆支撑系统(WSS)1、移除所述载体110、在所述第一介电层111中形成一开口111a、在所述开口111a形成一垫或是微凸块垫126(在以下称为垫126)、附接一半导体晶粒130并且利用一模制材料140(例如,一树脂、密封剂、模制化合物、等等)来模制、分开所述第一WSS 1、附接一光透射的层170(例如,一晶圆、一面板、一晶圆或面板的一经单粒化的构件、等等)以及一第二晶圆支撑系统(WSS)2、附接一导电的互连结构160、以及分开所述第二WSS 2。
如同在图1A中所示,一具有一第一介电层111的载体110是被形成或是提供。尤其,所述载体110可以提供一平面的顶表面以及一平面的底表面。所述载体110(或是任何在此论述的载体)可包括各种不同类型的载体材料的任一种。所述载体110例如可以包括一种半导体材料(例如,硅、GaAs、等等)、玻璃、陶瓷(例如,多孔的陶瓷、等等)、金属、等等。所述载体110亦可包括各种不同类型的配置的任一种。例如,所述载体110可以是具有一种块形式(例如,一晶圆形式、一矩形面板形式、等等)。同样例如的是,所述载体110可以是具有一种单独的形式(例如,从一晶圆或面板被单粒化、原先就是以一种单独的形式形成的、等等)。所述载体110例如可以与任何在此论述的载体共享任一个或是所有的特征。
一例如是一无机介电层(例如,一硅氧化物层、一硅氮化物层、氧化层、氮化层、等等)的第一介电层111可以是(或者可以已经是)被形成在所述载体110的表面上。例如,所述第一介电层111可以是已经(或者可以是)通过一种氧化制程而被形成。例如,具有一预设厚度的一硅氧化物层及/或硅氮化物层可以藉由在一约900℃或更高的温度下供应氧气及/或氮化物气体至一硅晶圆(例如,一热氧化制程、等等)来加以形成。所述第一介电层111或是其之一部分亦可包括一在无制程协助下自然被形成在所述载体110上的原生氧化层。所述第一介电层111在此亦可以被称为一保护层。所述第一介电层111例如可以是从0.01到0.8微米厚的。
相较于是一种有机材料的一聚合物层,一无机材料层(例如,一硅氧化物层、一硅氮化物层、等等)可以容许(或是有助于)一光蚀刻制程能够更精确地加以执行,因而具有一相对较细的线/间隔/厚度(例如,线路宽度、在相邻的线路之间的间隔、及/或线路厚度)的一导电层可被形成在所述无机材料层上。例如,具有一约2/2/2微米(μm)至约10/10/10μm的线/间隔/厚度的一导电层可被形成在一无机材料层上(例如,在一硅氧化物(或是二氧化硅)层、硅氮化物层、氧化层、氮化层、等等上)。本揭露内容的范畴并不限于无机介电材料。例如,在各种的范例实施方式中,所述介电层111可包括一种有机材料。此外,所述载体110并不需要被设置有所述介电层111。
如同在图1B中所示,一第一导电层121(其在此亦可被称为一重分布层)可被形成在所述第一介电层111上。在一范例的实施方式中,一第一晶种层(未显示)可被形成在所述第一介电层111上,并且所述第一导电层121可被形成在所述第一晶种层上。所述第一导电层121接着可以被覆盖一第二介电层122,其在此亦可以被称为一钝化(passivation)层。
所述第一晶种层及/或任何在此论述的晶种层都可以是由各种材料的任一种所形成的,其包含但不限于钨、钛、其等同物、其组合、其合金、等等。所述第一晶种层可以利用各种制程的任一种来加以形成。例如,所述第一晶种层可以利用一无电的电镀制程、一电解的电镀制程、一溅镀制程、等等中的一或多种来加以形成。例如,所述第一晶种层可以是由TiW以及一Cu靶材所形成的。所述第一晶种层及/或任何在此论述的晶种层亦可被称为一导电层。再者,任何在此论述的晶种层都可以利用相同或类似的材料及/或制程来加以形成、或是可以利用不同的个别的材料及/或制程来加以形成。此外,所述第一晶种层及/或任何在此论述的晶种层都可包括多个层。举例而言,所述第一晶种层可包括一第一TiW层以及一第二Cu层。
所述第一导电层121可以是由各种材料的任一种所形成的。例如,所述第一导电层121可以是由铜、铝、金、银、钯、其等同物、其组合、其合金、其它导电材料、等等所形成的。所述第一导电层121例如可以利用各种制程的任一种来加以形成。例如,所述第一导电层121可以利用一无电的电镀制程、一电解的电镀制程、一溅镀制程、等等中的一或多种而被形成。所述第一导电层121的图案化或绕线例如可以是利用各种制程的任一种来加以达成。例如,所述第一导电层121可以利用一种使用一光阻、等等的光蚀刻制程而被图案化或绕线。例如,光阻可以被旋转涂覆(或是以其它方式来施加,例如一干膜、等等)在一晶种层上。所述光阻接着例如可以利用一屏蔽及照明制程而被硬化。接着所述光阻的部分可被蚀去,残留的光阻可以在一去残渣制程中加以移除,并且干燥(例如,旋转清洗干燥)可加以执行以形成一样版的光阻。在形成所述第一导电层121之后,所述样版可被剥除(例如,以化学方式被剥除、等等),并且从所述第一导电层121露出的第一晶种层可加以蚀刻。
所述第一导电层121及/或任何在此论述的导电层亦可被称为一重分布层。再者,任何在此论述的导电层都可以利用相同或类似的材料及/或制程来加以形成、或是可以利用不同的个别的材料及/或制程来加以形成。此外,所述第一导电层121、及/或其之形成可以与在此揭露的任何其它导电层及/或其之形成共享任一个或是所有的特征。
所述第二介电层122可以是由各种材料的任一种所形成的。例如,所述第二介电层122可以是由一种有机材料(例如,例如是聚酰亚胺的聚合物、苯环丁烯(BCB)、聚苯并恶唑(PBO)、其等同物、其组合、等等)所形成的。同样例如的是,所述第二介电层122可以是由一种无机材料所形成的。所述第二介电层122可以利用各种制程的任一种来加以形成。例如,所述第二介电层122可以利用旋转涂覆、喷雾涂覆、浸渍涂覆、棒涂覆、其等同物、其组合、等等中的一或多种来加以形成。所述第二介电层122及/或任何在此论述的介电层亦可被称为一钝化层。再者,任何在此论述的介电层都可以利用相同或类似的材料及/或制程来加以形成、或是可以利用不同的个别的材料及/或制程来加以形成。此外,所述第二介电层121、及/或其之形成可以与在此揭露的任何其它介电层及/或其之形成共享任一个或是所有的特征。
如同在此论述的,在一范例的实施方式中,由于所述第一导电层121不论具有或是不具有一下面的晶种层,其都可被形成在所述无机第一介电层111上(例如,直接被形成在所述无机第一介电层111上),因此相较于其它可被形成在有机介电层上的导电层,其可被形成、或是更轻易地被形成以具有一更细的线/间隔/厚度。
不论具有或是不具有一晶种层的第一导电层121以及所述第二介电层122的形成都可以利用相同的材料及/或制程、或是不同的个别的材料及/或制程来加以重复任意次数。在图1B-1J中的范例图标是展示此种层的两次形成。就此而论,所述层在图式中是被提供类似的组件符号(例如,重复所述第一导电层121以及第二介电层122)。
一开口或孔122a可被形成在所述第二介电层122中,并且所述第一导电层121的一特定的区域可以通过所述开口122a而被露出至外部。所述开口122a可以用各种方式的任一种来加以形成(例如,机械式及/或雷射剥蚀、化学蚀刻、微影、等等)。所述第二介电层122(或是任何在此论述的介电层)亦可以是例如藉由屏蔽、或是其它选择性的介电层形成制程,而原先就被形成具有开口122a。
如同在图1C中所示,至少一层的一第二导电层123以及一凸块下金属125可被形成在所述第一导电层121上及/或在所述第二介电层122上。在一范例的实施方式中,一第二晶种层(未显示)可被形成在所述开口122a的内部,例如是在被形成于所述第二介电层122中的开口122a的侧壁上及/或在藉由所述开口122a所露出的第一导电层121上。额外或替代的是,所述第二晶种层可被形成在所述开口122a的外部,例如是在所述第二介电层122的顶表面上。如同在此论述的,所述第二晶种层可以利用和被用来形成所述第一晶种层相同的材料及/或制程来加以形成、或是可以利用不同的个别的材料及/或制程来加以形成。所述第二晶种层或是任何在此论述的晶种层在此亦可以被称为一导电层。
继续所述范例的实施方式,所述第二导电层123可被形成在所述第二晶种层上。例如,所述第二导电层123可被形成以填入在所述第二介电层122中的开口122a、或是至少覆盖所述开口122a的侧表面。所述第二导电层123可以利用和所述第一导电层121相同的材料及/或制程来加以形成、或是可以利用不同的个别的材料及/或制程来加以形成。所述第二导电层123在此亦可以被称为一重分布层。
所述第二导电层123接着可以被所述第三介电层124所覆盖。所述第三介电层124可以是由各种材料的任一种所形成的,且/或利用各种形成介电质的制程的任一种。例如,所述第三介电层124可以利用和被利用以形成所述第二介电层122相同的材料及/或制程来加以形成。
一开口或孔124a可被形成在所述第三介电层124中,并且所述第二导电层123的一特定的区域可以通过所述开口124a而被露出至外部。所述开口124a可以用各种方式的任一种来加以形成,例如是机械式及/或雷射剥蚀、化学蚀刻、等等。或者是,所述第三介电层124可以是原先就被形成具有于其中的开口124a。
一凸块下晶种层(未显示)可被形成在所述开口124a的内部,例如是在被形成于所述第三介电层124中的开口124a的侧壁上及/或在藉由所述开口124a所露出的第二导电层123上。替代或是额外地,所述凸块下晶种层可被形成在所述开口124a的外部,例如是在所述开口124a的周围及/或环绕开口124a的第三介电层124的顶表面上。如同在此论述的,所述凸块下晶种层可以利用和被用来形成所述第一晶种层及/或所述第二晶种层相同的材料及/或制程来加以形成、或是可以利用不同的个别的材料及/或制程来加以形成。所述凸块下晶种层或是任何在此论述的晶种层在此亦可以被称为一导电层。
一凸块下金属125可被形成在所述凸块下晶种层上。所述凸块下金属125可以是由各种材料的任一种所形成的,其非限制性的例子是在此加以呈现。例如,所述凸块下金属125可以由铬、镍、钯、金、银、其合金、其组合、其等同物、等等中的至少一个来加以形成。所述凸块下金属125例如可以包括Ni及Au。于是,凸块下金属125例如也可以包括Cu、Ni及Au。所述凸块下金属125亦可以利用各种制程的任一种而被形成,其非限制性的例子是在此加以呈现。例如,所述凸块下金属125可以利用一无电的电镀制程、电镀制程、溅镀制程、等等中的一或多种来加以形成。所述凸块下金属125例如可以避免或禁止一金属间化合物在所述导电的互连结构160与所述第二导电层123之间的接口处的形成,藉此改进连接至所述导电的互连结构160的可靠度。所述凸块下金属125在此亦可以被称为一导电层。所述凸块下金属125可包括多个层。例如,所述凸块下金属125可包括一第一层的Ni以及一第二层的Au。
尽管未描绘在图1A-1J中,在所述凸块下金属125的形成之后,一边缘修整(或是切削)制程可加以执行,例如其中正被处理的晶圆的一边缘是被修整(或是被切削)。此种修整可以用各种方式来加以执行,例如是藉由研磨。此种边缘修整例如可以在后续的处理期间保护所述晶圆免于碎屑及削片。
为了在此讨论的目的,所述第一导电层121、第二介电层122、第二导电层123、以及第三介电层124可被视为是一中介体120的构件。再者,在此所述的凸块下金属125以及垫126亦可被视为是所述中介体120的构件。所述术语"中介体"在此是被用来指称一种一般的重分布结构(例如,一种介电质及导体的分层式结构),其被插置在其它结构之间,并且此揭露内容的范畴不应该被有关中介体组成物的任意概念所限制或是界定。
如同在图1D中所示,所述第一WSS 1可以附接至所述第三介电层124以及凸块下金属125。在此时点,被展示在图1C的底部的载体110是被重新设置到图1D的顶端(例如,所述图是被颠倒或旋转)。所述第一WSS 1可以用各种方式的任一种来附接至所述第三介电层124及/或附接至所述凸块下金属125,其非限制性的例子是在此加以提供。例如,所述第一WSS 1(或是任何在此论述的WSS)可以利用一种暂时的黏着剂来附接至所述第三介电层124及/或附接至所述凸块下金属125,所述暂时的黏着剂是在曝露到热能或光能时、在曝露到特定的化学品时、等等失去其黏性。一或多个额外的释放层亦可被利用以使得所述第一WSS1的后续的释放变得容易。所述附接制程例如可以包括烘烤所述组件(例如,在250下30分钟、等等)。所述第一WSS 1可以由各种材料的任一种来加以形成。例如,所述第一WSS 1(或是任何在此论述的WSS)可以由一硅晶圆、一玻璃晶圆、一陶瓷晶圆、一金属晶圆、等等中的一或多个来加以形成。尽管所述第一WSS 1在此大致是以一晶圆的形式而被呈现,但是此揭露内容的范畴并不限于此种形状。
如同在图1E中所示,在所述结构的相对所述第一WSS 1的一侧边上的载体110(例如,所述第一介电层111先前被形成在其上的一硅晶圆)可被移除。在一范例的实施方式中,大部分的载体110可以通过一机械式研磨制程而被移除,并且接着其余的载体110可以通过一化学蚀刻制程而被移除。例如,一硅载体可以被研磨到10-30m的厚度,并且接着剩余的部分可以藉由一种除了研磨以外的制程(例如,藉由化学蚀刻、等等)来加以移除。在另一其中所述第一WSS 1是包括一玻璃晶圆或板的范例情节中,此种玻璃晶圆或板被移除。因此,以此种方式,只有被形成在所述载体110的表面上的第一介电层111(例如,一硅氧化物层及/或一硅氮化物层)会留下。例如,如同在图1E中所绘的,只有具有一预设的厚度的第一介电层111维持在所述第一导电层121以及第二介电层122上。所述载体移除制程亦可以移除所述第一介电层111的一部分(或是全部);例如,相较于原先被形成在所述载体110上时,所述第一介电层111在所述载体110的移除之后可以是较薄的。在一范例的实施方式中,所述第一介电层111可以是由一种无机材料所形成的,并且所述第二及第三介电层122及124可以是由一种有机材料所形成的。然而,本揭露内容的范畴并不限于此种范例类型的材料。
如同在图1F中所示,复数个开口111a(或孔)可以选择性地被形成在所述第一介电层111中。所述开口111a可以用各种方式的任一种来加以形成(例如,机械式及/或雷射剥蚀、化学蚀刻、微影蚀刻制程、微影屏蔽及蚀刻制程、等等)。所述开口111a的每一个例如可以对应于所述第一导电层121的一藉由所述开口111a而被露出至外部的个别的特定的区域。在一范例的实施方式中,一开口111a是通过所述无机第一介电层111来将所述第一导电层121的一个别的特定的区域露出至外部。在一其中所述第一导电层121已被形成在一第一晶种层上的范例的实施方式中,所述第一导电层121已被形成在其上的所述第一晶种层的一特定的区域可以通过所述无机第一介电层111而被露出至外部。在一种其中一介电层或钝化层屏蔽是在一蚀刻所述开口111a的制程期间被利用的范例情节中,所述介电层可以在此种蚀刻之后被剥除,但是在某些实施例中亦可以保留作为一钝化层。
如同在图1G中所示,微凸块垫、其它垫、连接垫(land)、附接结构、或是晶粒附接结构126可被形成在所述开口111a中,因而每一个垫126是电连接至所述第一导电层121(例如是直接连接、经由一晶种层来连接、等等)。在一范例的实施方式中,一微凸块晶种层(未显示)可被形成在所述开口111a的内部,例如是在被形成于所述第一介电层111中的开口111a的侧壁上、及/或在所述第一导电层121上。替代或是额外地,所述微凸块晶种层可被形成在所述开口111a的外部,例如是在所述第一介电层111的围绕所述开口111a的顶表面上。所述微凸块晶种层可以利用和在此关于其它晶种层或导电层所论述的相同的材料及/或制程来加以形成、或是可以利用不同的个别的材料及/或制程来加以形成。所述微凸块晶种层及/或垫126在此亦可以被称为一导电层。
所述垫126接着可被形成在所述微凸块晶种层上。在一范例的实施方式中,所述第一导电层121形成在其上的第一晶种层、以及所述垫126形成在其上的微凸块晶种层可被插置在所述第一导电层121与所述垫126之间。例如,所述第一晶种层以及微凸块晶种层可以直接连接至彼此、或是彼此相互面对的。在各种的范例实施方式中,所述微凸块晶种层的形成可被跳过,并且所述垫126可被形成在通过所述开口111a而被露出的第一晶种层上。
所述垫126可包括各种材料的任一种,其非限制性的例子是在此加以提供。例如,所述垫126可包括铜、铝、金、银、钯、一般的导电材料、导电材料、其等同物、其组合、其合金、任何在此论述的导电材料、等等。在一范例的实施方式中,所述垫126可包括Ni及Au。在另一范例的实施方式中,所述垫126可包括Ni、Au及Cu。所述垫126可以利用各种制程的任一种来加以形成,其非限制性的例子是在此加以提供。例如,所述垫126可以利用一无电的电镀制程、一电解的电镀制程、一溅镀制程、等等中的一或多种来加以形成。
所述垫126是在图1G中被展示延伸超出(或是突出)所述第一介电层111的顶表面,但是此揭露内容的范畴并不限于此。例如,所述垫126可包括一顶表面是与所述第一介电层111的顶表面共平面的、或是可包括一顶表面是低于所述第一介电层111的顶表面。尽管大致被展示为包括一圆柱形的形状,但是所述垫126可包括各种几何配置的任一种,其之各种非限制性的例子是在此加以提供。
所述垫126可以替代地在接近图1A-1J中所示的整体制程的开始时,就被形成在所述第一介电层111中的一孔内。例如,介于图1A及1B之间,一孔可被形成在所述第一介电层111(若此种层存在的话)中,并且所述垫126可以在所述第一导电层121于载体110上的形成之前,就被形成在此种孔中的载体110上。
如同在图1H中所示,所述半导体晶粒130可以电连接至所述垫126,并且可以利用所述模制材料140来加以模制。例如,所述半导体晶粒130的导电的凸块131(或是其它导电的附接结构,例如是导电柱、等等)是通过所述焊料132来电连接至所述垫126。在某些实施例中,所述术语"凸块"可以整体地指称一导电的凸块或柱131、以及在所述柱131上的焊料132。所述半导体晶粒130的导电的凸块131可以用各种方式的任一种来附接至所述垫126,其非限制性的例子是在此加以呈现。例如,所述导电的凸块131可以利用各种焊料附接制程(例如,一质量回焊制程、一热压缩制程、一雷射焊接制程、等等)的任一种来焊接至所述垫126。同样例如的是,所述导电的凸块131可以利用一导电的黏着剂、膏、等等来耦接至所述垫126。同样例如的是,所述导电的凸块131可以利用一种直接的金属到金属的(例如,无焊料的)接合来耦接至所述垫126。在一范例情节中,一焊料膏可以利用一模版及刮浆板而被施加至所述垫126,所述半导体晶粒130的导电的凸块131可被设置在所述焊料膏上或是之中(例如是利用一种拾放的制程),并且所述焊料膏接着可加以回焊。在所述半导体晶粒130的附接之后,所述组件可加以清洗(例如,利用热的DI水、等等)、遭受到一助焊剂清洗及烘烤制程、遭受到一电浆处理制程、等等。
在一范例的实施方式中,一底胶填充150可被形成在所述半导体晶粒130与所述第一介电层111之间,例如是围绕所述导电的凸块131以及垫126的曝露到所述底胶填充150(并且因此被其封入)的部分。所述底胶填充150可包括各种底胶填充材料的任一种。此外,所述底胶填充150可以利用各种制程的任一种(例如,一毛细管底胶填充制程、利用一预先施加的底胶填充材料、等等)来加以形成。在所述半导体晶粒130与所述中介体120(如同在图1H中成组说明的各种层)之间的底胶填充150例如可以避免或是降低例如由于在所述半导体晶粒130与所述中介体120之间的热膨胀系数的差异所造成的翘曲。
在所述模制(或封入)制程中,所述半导体晶粒130及/或中介体120可以利用一模制材料140(例如,一模制树脂或是其它的模制材料或密封剂)而被封入,所述模制材料140接着可加以固化。在一范例的实施方式中,所述模制材料140可以覆盖所述半导体晶粒130的侧表面及顶表面。在另一范例的实施方式中,所述模制材料140可以只覆盖所述半导体晶粒130的侧表面(或是只有其之个别的部分),因此让所述半导体晶粒130的顶表面从所述模制材料140露出。所述模制材料140可以用各种方式的任一种(例如,压缩模制、转移模制、溢流(flood)模制、等等)来加以形成。所述模制材料140可包括各种类型的模制材料的任一种。例如,所述模制材料140可包括一树脂、一环氧树脂、一热固的环氧树脂模制化合物、一室温固化类型、等等。
当所述模制材料140的一填充物(例如,具有无机填充物或是其它粒子构件)的尺寸是小于(或是显著小于)在所述中介体120与所述半导体晶粒130之间的一空间或是一间隙的尺寸时,所述底胶填充150可以不被使用,并且所述模制材料140可以替代地填入在所述中介体120与所述半导体晶粒130之间的一空间或是间隙。在此种范例情节中,所述底胶填充的制程以及所述模制的制程可以利用一模制的底胶填充而被结合成为单一模制的制程。
所述半导体晶粒130例如可包括各种类型的半导体晶粒的任一种,其非限制性的例子是在此加以提供。例如,所述半导体晶粒130可包括一数字信号处理器(DSP)、一微控制器、一微处理器、一网络处理器、一电源管理处理器、一音频处理器、一视讯处理器、一RF电路、一无线基频系统单芯片(SoC)处理器、一传感器、一特殊应用集成电路、等等。一或多个被动的电性构件亦可被安装,以作为所述半导体晶粒130的替代及/或额外的。
如同在图1I中所示,一光透射的层170可以附接至所述半导体晶粒130及/或模制材料140,并且一第二WSS 2可以附接至所述光透射的层170。所述光透射的层170可包含用以指引、导引、或聚焦光的透镜;提供光抗反射性质的抗反射层或涂层;提供光极化性质的极化层或涂层;提供彩色滤光性质的彩色滤光片层或涂层;及/或具有不同折射率的材料层,以便于提供所述半导体晶粒130的一上表面或顶表面133所要的光学性质。例如,所述半导体晶粒130可包括光学传感器、光学接收器、光学发送器、或是其它发送、接收、侦测、及/或感测光的光学组件。所述光透射的层170可以帮助导引、或单纯是可以允许光的通过往返于所述半导体130的此种光学组件。
如同进一步在图1I中所示的,一第二WSS 2可以附接至所述光透射的层170。例如,所述第二WSS 2可以与所述第一WSS 1共享任一个或是所有的特征。所述第二WSS 2例如可以是用一种类似所述第一WSS 1的方式(例如,利用一暂时的黏着剂、真空、机械式附接机构、等等)来加以附接。
在所述第二WSS 2的附接之后,所述第一WSS 1可以从所述第三介电层124及/或凸块下金属125加以分开。如同在此论述的,所述第一WSS 1可以是已经利用一种暂时的黏着剂来附接至所述第三介电层124及/或附接至所述凸块下金属125,所述暂时的黏着剂是在曝露到热能、雷射(或光)能量、化学试剂、等等时失去其黏性(或是其之一大部分的黏性)。所述第一WSS 1从第三介电层124及/或凸块下金属125的分开例如可以藉由将所述暂时的黏着剂曝露到使得所述黏着剂松脱的能量及/或化学品来加以执行。在一种其中一释放层被利用以附接一玻璃WSS 1的范例情节中,所述释放层(例如,介于所述黏着剂与所述第一WSS 1之间)可以通过所述玻璃WSS 1而遭受到雷射(或光)照射,以达成或协助所述第一WSS1从所述黏着剂的释放。其它形式的晶圆支撑系统的附接/分离亦可被利用(例如,真空附接、机械式附接、等等)。若必要的话,被利用以附接所述第一WSS 1的黏着剂例如可以利用一溶剂来加以移除。
所述导电的互连结构160(或是复数个导电的互连结构160)可以电连接至所述露出的凸块下金属125(例如,在所述第一WSS 1的移除之后被露出)。在此时点,例如尽管所述光透射的层2被附接至所述半导体晶粒130以及模制材料140,但是所述导电的互连结构160仍然可以电连接至所述凸块下金属125。
所述导电的互连结构160可包括各种特征的任一种,其非限制性的例子是在此加以呈现。例如,所述导电的互连结构160可以是由一共晶焊料(Sn37Pb)、一高铅的焊料(Sn95Pb)、一无铅的焊料(SnAg、SnAu、SnCu、SnZn、SnZnBi、SnAgCu、以及SnAgBi)、其组合、其等同物、等等中之一所形成的。所述导电的互连结构160(及/或任何在此论述的导电的互连结构)例如可以包括一导电球体(例如,一焊料球体、一铜核心的焊料球体、等等)、一导电的凸块、一导电柱或柱体(例如,一铜柱、一焊料封顶的铜柱、一导线、等等)、等等。
所述导电的互连结构160例如可以利用各种回焊及/或电镀制程的任一种来连接至所述凸块下金属125。例如,挥发性助焊剂可加以沉积(例如,打点、印刷、等等)在所述凸块下金属125上,所述导电的互连结构160可加以沉积(例如,滴落、等等)在所述挥发性助焊剂上,并且接着一约150℃到约250℃的回焊温度可加以提供。在此时点,所述挥发性助焊剂例如可以被挥发并且完全地被移除。
如同在以上所提及的,所述导电的互连结构160可被称为一导电的凸块、一导电球体、一导电柱、一导电柱体、一导电的导线、等等,并且例如可被安装在一刚性印刷电路板、一挠性印刷电路板、一导线架、等等之上。例如,包含所述中介体120的半导体晶粒130接着可以电连接(例如,具有一覆晶的形式、或是类似于一覆晶的形式、等等)至各种基板(例如,主板基板、封装基板、导线架基板、等等)的任一种。
如同在图1J中所示,所述第二WSS 2可以从所述光透射的层170分开。例如,在完成的半导体装置100中,所述光透射的层170的顶表面153可被露出至外部。再者,所述半导体晶粒130的顶表面133以及所述模制材料140的顶表面143可以通过所述光透射的层170而光学地被露出至外部。以此种方式,所述光透射的层170可以经由透镜、抗反射涂层、极化涂层、滤光片、及/或构成所述光透射的层170的材料的折射率来改善所述半导体晶粒130的光学特征。
所述中介体120(或是封装或装置100)例如可以用一种大量的配置(例如,用一晶圆、面板、条带、矩阵、等等)来加以形成、或是以单一单元来加以形成。在一个其中所述中介体120(或是封装或装置100)是用一种大量的配置来加以形成的情节中,在所述第二WSS 2的分开之后(或是在此种分开之前),所述中介体120、模制材料140、及/或光透射的层170可被单粒化或切割(例如,藉由一钻石刀片或雷射射束来加以锯开、折断分开、拉动分开、等等)。在此种情节中,所述中介体120、模制材料140、及/或光透射的层170的侧表面可以藉由此种单粒化制程而被做成是共平面的。在一范例情节中,复数个所述封装或装置100可被置放(例如,模具侧向下)在一锯开带上,并且接着加以锯开。所述锯例如可以切割穿过所述封装或装置100,并且部分地穿过所述锯开带。在锯开之后,所述封装或装置100可加以烘烤。在单粒化之后,所述个别的封装或装置100可以个别地被插入托盘中(例如是利用一拾放制程)。
根据在图1A-1J中所描绘并且在此所论述的例子,本揭露内容是提供一种半导体装置100(以及其之制造方法),其包括例如是在无直通硅晶穿孔下的中介体120。例如是在不利用复杂且昂贵的直通硅晶穿孔的制造程序下,此种半导体装置100例如可以利用一般的凸块接合设备来加以制造。例如,根据本揭露内容的各种特点,具有一相对细微的线/间隔/厚度的一导电层可以先被形成在所述载体110(例如,一硅晶圆)上,并且接着此种载体110可被移除。
参照图2,根据本揭露内容的各种特点的半导体装置201的横截面图被展示。为了举例说明的清楚起见,只有一导电的互连结构260被展示。如同在图2中所示,所述范例的半导体装置201可包括一中介体220、一半导体晶粒230、一模制材料240、一底胶填充250、一导电的互连结构260、以及一光透射的层270。所述半导体装置201例如可以与在此所提出的任何或是所有的其它半导体装置(例如,在图1A-1J中所示的范例的半导体装置100、等等)共享任一个或是所有的特征。
所述中介体220或是一般成组的层例如可以包括:在例如是一硅氧化物层及/或一硅氮化物层的一第一介电层211之下的一第一晶种层221a;一在所述第一晶种层221a之下的第一导电层221;一覆盖所述第一导电层221或是其部分的第二介电层222;一在所述第一导电层221之下的第二晶种层223a;一在所述第二晶种层223a之下的第二导电层223;以及一覆盖所述第二导电层223或是其部分的第三介电层224。所述第一导电层221的线/间隔/厚度可以是小于所述第二导电层223的线/间隔/厚度。
所述中介体220可包括延伸到所述第一介电层211中且/或通过所述第一介电层211(例如是通过一被形成于其中的开口211a)并且在所述第一晶种层221a上的微凸块晶种层、一在所述微凸块晶种层226a上的垫或微凸块垫226(在以下称为垫226)、一在所述第二导电层223之下的凸块下晶种层225a、以及一在所述凸块下晶种层225a之下的凸块下金属225。在一范例的实施方式中,所述第一晶种层以及微凸块晶种层是直接而且电连接至彼此。
如同所论述的,所述术语"中介体"在此可以为了讨论而被利用来便利地分组各种的层。然而,一中介体或是中介体结构可包括在此论述的各种层的任一种,而且不限于任何特定组的层。
所述导电的凸块231可以是在所述半导体晶粒230上,并且所述导电的凸块231可以通过所述焊料232来电连接至所述垫226。所述底胶填充250可以是位于例如在所述半导体晶粒230与所述中介体220之间的第一介电层211上,并且所述模制材料240可以围绕所述半导体晶粒230以及底胶填充250的侧表面。在所举例说明的例子中,由于所述模制材料240只围绕所述半导体晶粒230的侧表面,但是并不围绕或覆盖所述顶表面233,因此所述半导体晶粒230的顶表面233可以经由所述光透射的层270而光学地被露出至外部。再者,所述半导体晶粒230的顶表面以及所述模制材料240的顶表面243可以是共平面的。
所述导电的互连结构260例如可以是连接至所述凸块下金属226,并且亦可被安装在一如同在此论述的基板之上。
在图2中所示的标签(1)、(2)及(3)例如可以展示一迭层及/或形成的顺序。例如,相关于所述半导体装置200,根据本揭露内容的各种特点,所述中介体220可以在所述方向(1)上加以形成,其是从所述第一介电层211来建构的。接着,所述半导体晶粒230可以在所述方向(2)上连接至所述中介体220,其是从所述中介体220来建构的。所述导电的互连结构260接着可以在所述方向(3)上附接至所述中介体220,其是从所述中介体220来建构的。
再者,相较于相关图1A-1J所论述的半导体装置100,所述范例的半导体装置200是包括一垫226,所述垫226是在一将和所述半导体晶粒230的一导电的凸块231连接的顶端处比在一延伸穿过所述第一介电层211的底端处较宽的。例如,并不是如同在图1G-1J中的垫126所示地被圆柱形地成形,而是所述垫226可以是具有倾斜的柄侧壁或是垂直的柄侧壁的杯状或蕈状。所述垫226亦可被形成具有垂直的盖侧壁。
参照图3A-3J,描绘根据本揭露内容的各种特点的一种制造一半导体装置300的方法的横截面图被展示。在图3A-3J中所描绘的范例的半导体装置及/或方法可以与其它在此所提出的范例半导体装置及/或方法的任一个或是全部共享任一个或所有的特征。
制造所述半导体装置300的范例的方法例如可以包括提供一载体310、形成一凸块下金属321、形成一第一导电层323、形成一第二导电层325、形成一附接一半导体晶粒330的垫或微凸块垫327(在以下称为垫327)、利用一模制材料340来模制、附接一光透射的层370(例如,一晶圆、一面板、一晶圆或面板的一单粒化的构件、等等)、附接一第一WSS 1、移除所述载体310、连接一导电的互连结构360、以及分开所述第一WSS 1。
如同在图3A中所示,一载体310可加以提供,其包括一具有一平面的顶表面以及一平面的底表面的硅(或是半导体)晶圆。如同在图3B中所示,至少一层的一凸块下金属321可以直接被形成在所述载体310上。在一范例的实施方式中,所述凸块下金属321可以是由各种材料的任一种所形成的,其非限制性的例子是在此加以呈现。例如,所述凸块下金属321可以是由铬、镍、钯、金、银、其合金、其组合、其等同物、等等中的至少一种所形成的。所述凸块下金属321例如可以包括Ni及Au。所述凸块下金属321例如也可以包括Cu、Ni及Au。所述凸块下金属321亦可以利用各种制程的任一种来加以形成,其非限制性的例子是在此加以呈现。例如,所述凸块下金属321可以利用一无电的电镀制程、电镀制程、溅镀制程、等等中的一或多种来加以形成在所述载体310上。所述凸块下金属321例如可以避免或禁止一金属间化合物在所述导电的互连结构360与所述第一导电层323之间的接口处的形成,藉此改进连接至所述导电的互连结构360的可靠度。所述凸块下金属321可包括在所述载体310上的多个层。例如,所述凸块下金属321可包括一第一层的Ni以及一第二层的Au。
如同在图3C中所示,所述凸块下金属321接着可以被覆盖一第一介电层322,所述第一介电层322例如是一有机层(例如,像是聚酰亚胺的聚合物、苯环丁烯(BCB)、聚苯并恶唑(PBO)、其等同物、其组合、等等),其亦可被称为一钝化层。例如,所述第一介电层322可被形成在所述凸块下金属321以及所述载体310的顶表面上。所述第一介电层322可以利用旋转涂覆、喷雾涂覆、浸渍涂覆、棒涂覆、其等同物、其组合、等等中的一或多种来加以形成,但是本揭露内容的范畴并不限于此。举例而言,所述第一介电层322可以藉由迭层一干膜来加以形成。
一开口322a(或孔)例如可以被形成在所述第一介电层322中,并且所述凸块下金属321的一特定的区域(例如,整个顶表面、所述顶表面的一部分、所述顶表面的一中心区域、等等)可以通过所述开口322a而被露出至外部。所述开口322a可以用各种方式的任一种(例如,机械式及/或雷射剥蚀、化学蚀刻、微影、等等)来加以形成。所述第一介电层322(或是任何在此论述的介电层)亦可以例如是藉由屏蔽、或是其它选择性的介电层形成制程而原先就被形成具有开口322a。
如同在图3D中所示,所述第一导电层323可被形成在所述凸块下金属321以及所述第一介电层322上。例如,所述第一导电层323可以耦接至所述凸块下金属321。在一范例的实施方式中,一类似于图2的一晶种层的第一晶种层可被形成在所述凸块下金属321以及第一介电层322上。所述第一导电层323接着可被形成在所述第一晶种层上。所述第一导电层323及/或其之形成例如可以与在此论述的任何其它导电层及/或其之形成共享任一个或是所有的特征。
所述第一导电层323接着可以被一第二介电层324所覆盖。所述第二介电层324亦可被称为一钝化层。所述第二介电层324及/或其之形成例如可以与在此论述的任何其它介电层及/或其之形成共享任一个或是所有的特征。
一开口或孔324a例如可被形成在所述第二介电层324中,并且所述第一导电层323的一特定的区域可以通过所述开口324a而被露出至外部。所述开口324a及/或其之形成例如可以与在此论述的任何其它介电层开口及/或其之形成共享任一个或是所有的特征。
在图3所描绘的例子中,由于所述导电的互连结构360是稍后经由所述凸块下金属321来连接至所述第一导电层323,因此相较于在以下所论述的第二导电层325的线/间隔/厚度,所述第一导电层323的线/间隔/厚度例如可以被形成为较大的。然而,此揭露内容的范畴并不限于此种相对的尺寸。
如同图3E所展示的,一第二导电层325可被形成在所述第一导电层323及/或所述第二介电层324上。在一范例的实施方式中,一类似于图2的一晶种层的第二晶种层可被形成在所述第二介电层324的一顶表面上及/或在其之一开口或孔324a中(例如,在所述开口324a的侧壁上),所述开口324a是穿过所述第二介电层324而延伸至所述第一导电层323。所述第二晶种层及/或其之形成例如可以与在此论述的任何晶种层及/或其之形成共享任一个或是所有的特征。所述第二导电层325接着可被形成在所述第二晶种层上。所述第二导电层325及/或其之形成例如可以与在此论述的任何导电层及/或其之形成共享任一个或是所有的特征。所述第二导电层325接着可以被覆盖一第三介电层326,所述第三介电层326亦可被称为一钝化层。所述第三介电层326及/或其之形成例如可以与在此论述的任何介电层及/或其之形成共享任一个或是所有的特征。再者,一开口326a可被形成在所述第三介电层326中,使得所述第二导电层325的一对应于所述开口326a的特定的区域被露出至外部。所述开口326a及/或其之形成例如可以与在此论述的任何其它介电层开口及/或其之形成共享任一个或是所有的特征。
再者,所述第二导电层325(例如,不论具有或是不具有一晶种层)以及所述第三介电层326的形成可以被重复任意次数(例如,其利用相同的材料及/或制程、或是不同的个别的材料及/或制程)。在图3E中的范例图标是展示此种层的两次形成。就此而论,所述层是在图式中被提供类似的标签(例如,重复所述第二导电层325以及第三介电层326)。
如同在图3F中所示,一微凸块垫、其它垫、连接垫、附接结构、或是晶粒附接结构327可被形成在开口326a中,因而每一个垫327是电连接至所述第二导电层325。再者,导电贯孔328可被形成在沿着所述装置300的周边的开口326a之上。在一范例的实施方式中,一类似于图2的一晶种层的晶种层可被形成在所述开口326a的内部(例如,在藉由所述开口326a而被露出的第二导电层325上及/或在所述开口326a的侧壁上)、及/或在所述开口326a的外部(例如,沿着所述第三介电层326的顶表面)。所述晶种层及/或其之形成可以与在此论述的任何其它晶种层(例如,微凸块晶种层、等等)及/或其之形成共享任一个或是所有的特征。
所述垫327以及导电贯孔328接着可被形成在所述晶种层上。如图所示,所述导电贯孔328在某些实施例中可包括导电柱。然而,所述导电贯孔328在某些实施例中可以是穿模贯孔(TMV),其可包含焊料、导线及/或柱、或是由焊料、导线及/或柱所做成的。再者,此种柱可加以电镀。所述晶种层可以被插置在所述第二导电层325与所述导电贯孔328之间。每一个垫327及/或其之形成可以与在此论述的任何其它垫或是微凸块垫及/或其之形成共享任一个或是所有的特征。类似地,每一个导电贯孔328及/或其之形成可以与在此论述的任何其它导电贯孔及/或其之形成共享任一个或是所有的特征。所述晶种层、垫327、及/或导电贯孔328在此亦可以被称为一导电层。
为了在此讨论的目的,所述凸块下金属321、第一介电层322、第一导电层323、第二介电层324、第二导电层325、第三介电层326、以及垫327可被视为是一中介体320的构件。
如同在图3G中所示,所述半导体晶粒330可以电连接至所述垫327,并且可以利用一模制材料340来加以模制。例如,所述半导体晶粒330的导电的凸块331(或是其它导电的附接结构)可以通过所述焊料332来电连接至所述垫327。所述半导体晶粒330的导电的凸块331可以用各种方式的任一种来附接至所述垫327,其非限制性的例子是在此加以呈现。例如,所述导电的凸块331可以利用各种焊料附接制程(例如,一质量回焊制程、一热压缩制程、等等)的任一种而被焊接至所述垫327。同样例如的是,所述导电的凸块331可以利用一导电的黏着剂、膏、等等来耦接至所述垫327。此外例如的是,所述导电的凸块331可以利用一直接的金属到金属的(例如,无焊料的)接合来耦接至所述垫327。所述导电的凸块331及/或其之形成例如可以与在此论述的任何导电的凸块及/或其之形成共享任一个或是所有的特征。
在一范例的实施方式中,一底胶填充350可被形成在所述半导体晶粒330与所述中介体320(例如,所述第三介电层326)之间,其例如是围绕所述导电的凸块331以及垫327的被曝露到所述底胶填充350(并且因此被封入)的部分。所述底胶填充350及/或其之形成例如可以与在此论述的任何底胶填充及/或其之形成共享任一个或是所有的特征。
在所述模制或封入制程中,所述半导体晶粒330及/或中介体320可以利用一模制材料340(例如,一模制树脂或是其它的模制材料或密封剂)而被封入,所述模制材料340接着可加以固化。在一范例的实施方式中,所述模制材料340只覆盖所述贯孔328以及半导体晶粒330的侧表面(或是只覆盖其之个别的部分),因此让所述贯孔328以及半导体晶粒330的顶表面从所述模制材料340加以露出。在另一范例的实施方式中,所述模制材料340是覆盖所述半导体晶粒330的侧表面及顶表面。所述模制材料340及/或其之形成例如可以与在此论述的任何模制材料及/或其之形成共享任一个或是所有的特征。
如同在图3H中所示,一光透射的层370可以附接至所述半导体晶粒330及/或模制材料340,并且一第一WSS 301可以附接至所述光透射的层370。所述光透射的层370可包含透镜、抗反射涂层、彩色滤光片、极化层、及/或具有不同折射率的材料层,以便于提供所述半导体晶粒330的一上表面或顶表面333所要的光学性质。例如,所述半导体晶粒330可包括影像传感器、接收器、发送器、或是其它发送或接收光的装置。所述光透射的层370可以协助导引光往返于所述半导体晶粒330的此种装置。
如同进一步在图3H中所示的,所述第一WSS 301可以附接至所述光透射的层370。所述WSS 301可以用各种方式的任一种来附接至所述光透射的晶圆370,其非限制性的例子是在此加以提供。例如,所述WSS 301或是任何在此论述的WSS都可以利用一暂时的黏着剂来附接至所述光透射的层370,所述暂时的黏着剂是在曝露到热能或光能时、在曝露到特定的化学品时、等等失去其黏性。一或多个额外的释放层亦可被利用以使得所述WSS 301的后续的释放变得容易。所述附接制程例如可以包括烘烤所述组件(例如,在250下30分钟、等等)。所述WSS 301可以由各种材料的任一种,例如是玻璃的光透射的材料来加以形成。尽管所述WSS 301在此大致是以一晶圆的形式而被呈现,但是此揭露内容的范畴并不限于此种形状。
如同在图3I中所示,所述载体310可以从所述凸块下金属321以及第一介电层322加以移除。例如,大部分或全部的载体310都可以通过一机械式研磨制程来加以移除。任何剩余的载体310都可以通过一化学蚀刻制程来加以移除。所述载体310的移除例如可以与在此论述的任何载体的移除共享任一个或是所有的特征。在一范例的实施方式中,在所述载体310的移除之后,所述凸块下金属321可以通过所述第一介电层322而被露出至外部。所述凸块下金属321的底表面可以是与所述第一介电层322的底表面共平面的。
如同进一步在图3I中所示,所述导电的互连结构360(或是复数个导电的互连结构360)是连接至所述凸块下金属321。例如,所述导电的互连结构360是经由所述凸块下金属321来电连接至所述第一导电层323。所述导电的互连结构360及/或其之形成例如可以与在此论述的任何其它互连结构及/或其之形成共享任一个或是所有的特征。
如同在图3J中所示,所述WSS 301可以从所述光透射的层370加以分开。所述WSS301的分开例如可以与在此论述的任何晶圆支撑系统的分开共享任一个或是所有的特征。
在完成的范例半导体装置300中,所述半导体晶粒330的顶表面333可以是与所述模制材料340的顶表面343共平面的。再者,所述半导体晶粒330的顶表面333以及所述模制材料340的顶表面343可以通过所述光透射的层370而光学地被露出至外部。以此种方式,所述光透射的层370可以经由构成所述光透射的层370的透镜、抗反射涂层、滤光片、及/或所述材料的折射率,来改善所述半导体晶粒330的光学特征。
如上所述,根据本揭露内容的各种特点的范例的半导体装置300可以藉由用一种堆积或堆栈的方式以在一载体上形成所述中介体、将所述半导体晶粒电连接至所述中介体、利用模制材料来模制所述半导体晶粒、移除所述载体、以及在所述中介体上形成所述导电的互连结构来加以完成。因此,在所述半导体装置300中,在所述第一导电层与所述凸块下金属之间的失准是被降低或消除。此外,在所述范例的半导体装置300中,所述凸块下金属是首先被形成,并且所述导电层、介电层、以及微凸块是接着被形成,藉此简化所述半导体装置300的整体制程。
参照图4A-4F,描绘根据本揭露内容的各种特点的一种制造一半导体装置400的方法的横截面图被展示。在图4A-4F所描绘的范例的半导体装置及/或方法例如可以与其它在此所提出的范例半导体装置及/或方法的任一个或是全部共享任一个或是所有的特征。
制造所述半导体装置400的范例的方法例如可以包括提供一载体410、在所述载体410上形成一第一导电层423、形成一垫、微凸块垫、或是凸块下金属425(在以下称为垫425)、附接一半导体晶粒430、利用一模制材料440来模制、形成一凸块下金属465、以及连接一导电的互连结构460。
如同在图4A中所示,一具有一平面的顶表面以及一平面的底表面的光透射的载体410是被提供。在一范例实施例中,所述载体410是由一玻璃晶圆所提供的;然而,其它例如是聚合物、氧化物、以及金属的光透射的材料亦可被使用。所述载体410以及其之提供或形成例如可以与在此论述的任何载体共享任一个或是所有的特征。
如同在图4B中所示,一第一导电层423可被形成在所述载体410上。所述第一导电层423及/或其之形成例如可以与在此论述的任何其它导电层及/或其之形成共享任一个或是所有的特征。在一范例的实施方式中,一类似于图2的一晶种层的第一晶种层可被形成在所述光透射的载体410上,并且所述第一导电层423可被形成在所述第一晶种层上。所述第一导电层423接着可以被一第一介电层424所覆盖,所述第一介电层424可以是透明的、半透明的、或者是光透射的。一开口424a可被形成在所述第一介电层424中,使得所述第一导电层423的一对应于所述开口424a的特定的区域被露出至外部。再者,一开口424b可被形成在所述第一介电层424的一中央部分内,使得所述载体410的一中央区域被露出。所述第一导电层423、第一介电层424、及/或于其中的开口或孔424a、及/或其之形成可以与在此论述的其它导电层、介电层及开口、及/或其之形成共享任一个或是所有的特征。不论具有或是不具有一晶种层的第一导电层423以及所述第一介电层424的形成可以例如利用相同的材料及/或制程、或是不同的个别的材料及/或制程而被重复任意次数。在图4B-4F中的范例图标是展示此种层的单次形成。
如同在图4C中所示,微凸块垫、其它垫、连接垫、附接结构、或是晶粒附接结构425可被形成在所述开口424a中,因而每一个垫425是电连接至所述第二导电层423。再者,导电贯孔428可被形成在沿着所述装置400的周边的开口426a之上。在一范例的实施方式中,一类似于图2的一晶种层的晶种层可被形成在所述开口424a的内部(例如,在藉由所述开口424a所露出的第二导电层423上及/或在所述开口424a的侧壁上)、及/或所述开口424a的外部(例如,在所述第二介电层424的顶表面上)。所述晶种层可以利用和在此关于其它晶种层所论述的相同的材料及/或制程来加以形成、或是可以利用不同的个别的材料及/或制程来加以形成。
所述垫425以及导电贯孔428接着可被形成在所述晶种层上。如图所示,所述导电贯孔428在某些实施例中可包括导电柱。然而,所述导电贯孔428在某些实施例中可以是穿模贯孔(TMV),其可包含焊料、导线及/或柱、或是由焊料、导线及/或柱所做成的。再者,此种柱可加以电镀。在一范例的实施方式中,所述晶种层可以被插置在所述第二导电层423以及每一个垫425之间。类似地,所述晶种层可以被插置在所述第二导电层423以及每一个导电贯孔428之间。每一个垫425及/或其之形成可以与在此论述的任何其它垫或微凸块垫及/或其之形成共享任一个或是所有的特征。类似地,每一个导电贯孔428及/或其之形成可以与在此论述的任何其它导电贯孔及/或其之形成共享任一个或是所有的特征。所述晶种层、垫425、及/或导电贯孔428在此亦可以被称为一导电层。
尽管未描绘在图4A-4F中,在所述垫425的形成之后,一边缘修整或是切削的制程可加以执行,例如其中正被处理的晶圆的一边缘是被修整或是切削。此种修整可以用各种方式来加以执行,例如是藉由研磨。此种边缘修整例如可以在后续的处理期间保护所述晶圆免于碎屑及削片。
如同在图4D中所示,一半导体晶粒430可以电连接至所述垫425,并且可以利用一模制材料440来加以模制。所述半导体晶粒430及/或其之附接可以与在此论述的其它半导体晶粒及/或其之附接共享任一个或是所有的特征。例如,在一范例情节中,一焊料膏可以利用一模版及刮浆板而被施加至每一个垫425,所述半导体晶粒430的每一个导电的凸块431可被设置在所述焊料膏上或是之中(例如是利用一种拾放的制程),并且所述焊料膏接着可加以回焊。在所述半导体晶粒430的附接之后,所述组件可加以清洗(例如,利用热的DI水、等等)、遭受到一助焊剂清洗及烘烤制程、遭受到一电浆处理制程、等等。
例如,所述半导体晶粒430的每一个导电的凸块431或是其它导电的附接结构都可以通过所述焊料432来电连接至一个别的垫425。所述半导体晶粒430的每一个导电的凸块431都可以用各种方式的任一种来附接至一个别的垫425或是其它的垫或连接垫结构,其非限制性的例子是在此加以呈现。例如,每一个导电的凸块431可以利用各种焊料附接制程(例如,一质量回焊制程、一热压缩制程、等等)、等等的任一种而被焊接至所述垫425。同样例如的是,所述导电的凸块431可以利用一导电的黏着剂、膏、等等来耦接至所述垫425。此外例如的是,每一个导电的凸块431可以利用一直接的金属到金属的(例如,无焊料的)接合来耦接至一个别的垫425。
在一范例的实施方式中,一光透射的底胶填充450可被形成在所述半导体晶粒430与所述第二介电层424及/或载体410之间,其围绕所述导电的凸块431以及垫425的被露出至所述底胶填充450的部分。如图所示,所述底胶填充450可以填入所述开口424b,所述开口424b是将一下表面433露出至所述载体410。除了所述底胶填充450是光透射的,以允许光通过在所述半导体晶粒430的一下表面433与所述光透射的载体410之间以外,所述底胶填充450或是其之形成可以与在此论述的其它底胶填充共享任一个或是所有的特征。在某些实施例中,所述底胶填充450可包括一种光透射的聚硅氧烷材料。
在所述模制制程中,所述半导体晶粒430及/或中介体420可以利用例如是一模制树脂或是其它的模制材料或密封剂的一模制材料440而被封入,所述模制材料440接着可加以固化。所述模制材料440及/或其之形成可以与在此论述的其它模制材料及/或其之形成共享任一个或是所有的特征。在一范例的实施方式中,所述模制材料440是覆盖所述半导体晶粒430的侧表面及顶表面。在另一范例的实施方式中,所述模制材料440只覆盖所述半导体晶粒430的侧表面(或是只覆盖其之个别的部分),因此让所述半导体晶粒430的顶表面从所述模制材料440被露出。若所述模制材料440是光透射的,则如同在此论述的,所述模制材料440亦可被利用以形成一模制底胶填充,例如以取代所述底胶填充450。
如图所示的,所述模制材料440、半导体晶粒430、以及导电贯孔428可加以研磨,使得所述模制材料440的一顶表面是与所述半导体晶粒430的顶表面435以及所述导电贯孔428的顶表面共平面的。在某些实施例中,所述模制材料440可以覆盖所述顶表面435。在此情形中,所述模制材料440以及导电贯孔428可加以研磨,使得所述模制材料440的一顶表面是与所述导电贯孔428的顶表面共平面的。在又一实施例中,所述模制材料440的一顶表面可以不是与所述半导体晶粒430的一顶表面435共平面的。在此种实施例中,所述模制材料440以及半导体晶粒430可以被例如是如同在图4F中所示的一第三介电层454的一钝化层所覆盖,所述钝化层可以提供一在其上形成所述装置400的另外的层的平面的表面。
如同在图4E中所示,所述模制材料440、半导体晶粒430、及/或导电贯孔428的一上表面可以被一第二介电层454所覆盖。再者,一开口454a可被形成在所述第二介电层454中以露出导电贯孔428。一第二导电层463可被形成在所述导电贯孔428及/或所述第二介电层454上。在一范例的实施方式中,一第二晶种层(未显示)可被形成在所述开口454a的内部,例如是在被形成于所述第二介电层454中的开口454a的侧壁上及/或在藉由所述开口454a而被露出的导电贯孔428上。额外或替代的是,所述第二晶种层可被形成在所述开口454a的外部,例如是在所述第二介电层454的顶表面上。如同在此论述的,所述第二晶种层可以利用和被用来形成所述第一晶种层相同的材料及/或制程来加以形成、或是可以利用不同的个别的材料及/或制程来加以形成。所述第二晶种层或是任何在此论述的晶种层在此亦可以被称为一导电层。
继续所述范例的实施方式,所述第二导电层463可被形成在所述第二晶种层上。例如,所述第二导电层463可被形成以填入在所述第二介电层454中的开口454a、或至少是覆盖所述开口454a的侧表面。所述第二导电层463可以利用和所述第一导电层421相同的材料及/或制程来加以形成、或是可以利用不同的个别的材料及/或制程来加以形成。所述第二导电层463在此亦可以被称为一重分布层。
所述第二导电层463接着可以被一第四介电层464所覆盖。所述第四介电层464及/或其之形成可以与在此论述的其它介电层及/或其之形成共享任一个或是所有的特征。一开口或孔464a可被形成在所述第四介电层464中,并且所述第二导电层463的一特定的区域可以通过所述开口464a而被露出至外部。所述开口464a可以用例如是机械式及/或雷射剥蚀、化学蚀刻、等等的各种方式的任一种来加以形成。或者是,所述第四介电层464例如可以原先就被形成具有于其中的开口464a。
一凸块下晶种层可被形成在所述开口464a的内部及/或所述开口464a的外部。所述凸块下晶种层及/或其之形成可以与在此论述的任何其它凸块下晶种层及/或其之形成共享任一个或是所有的特征。一凸块下金属465可被形成在所述凸块下晶种层上。所述凸块下金属465及/或其之形成例如可以与任何凸块下金属及/或其之形成共享任一个或是所有的特征。
如同在图4F中所示,一导电的互连结构460可以附接至所述凸块下金属465。所述导电的互连结构460及/或其之附接可以与在此论述的其它导电的互连结构及/或其之附接共享任一个或是所有的特征。如图所示,所述凸块下金属465可被形成在所述第四介电层464的开口464a上,并且所述导电的互连结构460可以连接至所述凸块下金属465。再者,所述第二导电层463可以将所述凸块下金属465电连接至所述导电贯孔428,其可以同样地电连接至所述第一导电层421及/或所述第二导电层423。就此而论,所述导电的互连结构460可以经由所述导电层421、423、463及/或所述导电贯孔428中的一或多个来电连接至半导体晶粒430。
为了在此讨论的目的,所述第一导电层421、第一介电层422、第二导电层423以及第二介电层424可被视为是一第一中介体420的构件。再者,上述的垫425亦可被视为是所述第一中介体420的构件。类似地,为了在此讨论的目的,所述凸块下金属465以及第四介电层464可被视为是一第二中介体470的构件。
在完成的范例半导体装置400中,所述半导体晶粒430的底表面433可以通过所述光透射的底胶填充450、光透射的载体410、以及光透射的介电层422及424而光学地被露出至外部。就此而论,所述光透射的载体410可以经由透镜、抗反射涂层、滤光片、及/或构成所述光透射的载体410的材料的折射率来改善所述半导体晶粒430的光学特征。
如同在此论述的例子的任一个或是全部,所述中介体420或封装400可以用一种大量的配置或是以单一单元来加以形成。如同在此论述的,在一种其中所述中介体420或封装400是用一种大量的配置而被形成的范例情节中,一单粒化制程可加以执行。
参照图5,根据本揭露内容的各种特点的一种半导体装置500的横截面图被展示。如同在图5中所示,所述半导体装置500可以用一种类似于图4A-4F的半导体装置400的方式来加以建构。然而,所述半导体装置500是包含复数个半导体晶粒530,所述复数个半导体晶粒530是藉由模制材料540来与彼此光学隔离的。除了所述复数个半导体晶粒530之外,所述半导体装置500是类似于所述半导体装置400而可包括一中介体520、一模制材料540、一光透射的底胶填充550、一导电的互连结构560、以及一光透射的层570。所述半导体装置500例如可以与在此所提出的任一个或是所有的其它半导体装置共享任一个或是所有的特征。
每一个半导体晶粒530可包含光学传感器、光学接收器、光学发送器、或是其它发送、接收、侦测、及/或感测光的光学组件。在某些实施例中,一半导体晶粒530a可包含一或多个光学发送器,其被配置以通过所述光透射的底胶填充550以及光透射的层570来发送或发射光。为此目的,垫或是微凸块垫525(在以下称为垫525)可以朝向所述半导体晶粒530a的一周边并且在所述光学发送器发送光所通过的光透射的层570的一发送区域或窗口576之外来加以设置。再者,另一半导体晶粒530b可包含一或多个光学接收器,其被配置以通过所述光透射的底胶填充550以及光透射的层570来接收光。为此目的,所述垫525可以朝向所述半导体晶粒530b的一周边并且在所述光学接收器接收光所通过的光透射的层570的一接收区域或窗口578之外来加以设置。
总之,此揭露内容的各种特点是提供一种用于制造一半导体装置的方法,其中所述方法是包括提供一不具有直通硅晶穿孔的中介体及/或一光透射的载体、晶圆、或是层。此揭露内容的各种特点亦提供一种半导体装置,其包括一不具有直通硅晶穿孔的中介体及/或一光透射的载体、晶圆、或是层。尽管先前的内容已经参考某些特点及例子来加以叙述,但是将会被熟习此项技术者理解到可以做成各种的改变,并且等同物可加以取代,而不脱离本揭露内容的范畴。此外,可以做成许多修改以将一特定的情况或材料调适至本揭露内容的教示,而不脱离其范畴。因此,所欲的是本揭露内容不受限于所揭露之特定的例子,而是本揭露内容将会包含落入所附的权利要求书的范畴内之所有的例子。

Claims (20)

1.一种制造一半导体封装的方法,所述方法包括:
将包括光学组件的半导体晶粒附接至在光透射的载体结构上的第一重分布结构,使得所述半导体晶粒的底表面是面对所述第一重分布结构;以及
利用光透射的底胶填充材料来填充在所述半导体晶粒的所述底表面与所述第一重分布结构之间的区域。
2.如权利要求1所述的方法,其进一步包括:
在所述半导体晶粒的顶表面之上形成第二重分布结构;以及
将导电的互连结构附接至所述第二重分布结构的导电层,以形成所述半导体封装的外部的连接器。
3.如权利要求1所述的方法,其中所述光透射的载体是包括透镜,其被配置以导引光至所述光学组件、或是从所述光学组件导引光。
4.如权利要求1所述的方法,其进一步包括将包括另一光学组件的另一半导体晶粒附接至所述第一重分布结构,使得所述另一半导体晶粒的底表面是面对所述第一重分布结构。
5.如权利要求4所述的方法,其中所述填充是进一步包括利用所述光透射的底胶填充材料来填充在所述另一半导体晶粒的所述底表面与所述第一重分布结构之间的另一区域。
6.如权利要求1所述的方法,其中所述附接是包括:
形成复数个连接至所述第一重分布结构的导电层的垫;以及
经由所述复数个垫来将所述半导体晶粒电耦接至所述第一重分布结构。
7.如权利要求6所述的方法,其中形成所述复数个垫是包括在和所述半导体晶粒的所述光学组件相关的窗口之外形成所述复数个垫。
8.一种设备,其包括:
光透射的载体结构;
在所述光透射的载体结构上的第一重分布结构;以及
包括光学组件的半导体晶粒,其是附接且电耦接至所述第一重分布结构,使得所述半导体晶粒的底表面是面对所述第一重分布结构以及所述光透射的载体结构。
9.如权利要求8所述的设备,其进一步包括在所述半导体晶粒的所述底表面与所述第一重分布结构之间的光透射的底胶填充材料。
10.如权利要求8所述的设备,其进一步包括:
在所述半导体晶粒的顶表面之上的第二重分布结构;以及
导电的互连结构,其是附接至所述第二重分布结构的导电层以形成所述半导体封装的外部的连接器。
11.如权利要求10所述的设备,其进一步包括一或多个导电贯孔,其是将所述第二重分布结构电耦接至所述第一重分布结构。
12.如权利要求8所述的设备,其进一步包括另一半导体晶粒,其是附接且电耦接至所述第一重分布结构,使得所述另一半导体晶粒的另一光学组件是面对所述第一重分布结构以及所述光透射的载体结构。
13.如权利要求12所述的设备,其进一步包括在所述半导体晶粒的底表面与所述第一重分布结构之间的光透射的底胶填充材料。
14.如权利要求8所述的设备,其中所述光透射的载体是包括透镜,其被配置以导引光至所述光学组件、或是从所述光学组件导引光。
15.如权利要求8所述的设备,其中所述光透射的层是提供光抗反射的性质。
16.如权利要求8所述的设备,其中所述光透射的层是提供滤光的性质。
17.如权利要求8所述的设备,其中所述光透射的层是提供光极化的性质。
18.一种制造半导体封装的方法,所述方法包括:
将包括光学组件的半导体晶粒附接至在载体结构上的重分布结构,使得所述半导体晶粒的底表面是面对所述重分布结构;以及
将光透射的层附接至所述半导体晶粒的顶表面以形成所述半导体封装的外表面,其允许光通过至所述半导体晶粒的所述光学组件。
19.如权利要求18所述的方法,其进一步包括:
移除所述载体结构的载体,以露出所述重分布结构的凸块下金属;以及
将导电的互连结构附接至所述凸块下金属,以形成所述半导体封装的外部的连接器。
20.如权利要求19所述的方法,其中所述光透射的层是包括透镜,其被配置以导引光至所述光学组件、或是从所述光学组件导引光。
CN201610963417.7A 2016-09-06 2016-11-04 半导体设备及制造半导体封装的方法 Pending CN107799426A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/256,970 US9960328B2 (en) 2016-09-06 2016-09-06 Semiconductor device and manufacturing method thereof
US15/256,970 2016-09-06

Publications (1)

Publication Number Publication Date
CN107799426A true CN107799426A (zh) 2018-03-13

Family

ID=59842795

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201610963417.7A Pending CN107799426A (zh) 2016-09-06 2016-11-04 半导体设备及制造半导体封装的方法
CN201621186363.XU Active CN206505893U (zh) 2016-09-06 2016-11-04 半导体设备

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN201621186363.XU Active CN206505893U (zh) 2016-09-06 2016-11-04 半导体设备

Country Status (4)

Country Link
US (5) US9960328B2 (zh)
KR (1) KR20180027304A (zh)
CN (2) CN107799426A (zh)
TW (2) TWI787576B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109037181A (zh) * 2018-07-23 2018-12-18 华进半导体封装先导技术研发中心有限公司 一种改善翘曲的扇出封装结构及其制造方法
CN111935905A (zh) * 2019-05-13 2020-11-13 奥特斯奥地利科技与系统技术有限公司 具有有机部分和无机部分的气密的封装件及其制造方法

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10884551B2 (en) 2013-05-16 2021-01-05 Analog Devices, Inc. Integrated gesture sensor module
US10535611B2 (en) 2015-11-20 2020-01-14 Apple Inc. Substrate-less integrated components
US9960328B2 (en) * 2016-09-06 2018-05-01 Amkor Technology, Inc. Semiconductor device and manufacturing method thereof
US10566369B2 (en) * 2016-12-22 2020-02-18 UTAC Headquarters Pte. Ltd. Image sensor with processor package
KR102317874B1 (ko) * 2017-02-09 2021-10-28 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
US10665765B2 (en) * 2017-02-10 2020-05-26 Advanced Semiconductor Engineering, Inc. Semiconductor device package and a method of manufacturing the same
JP6787413B2 (ja) * 2017-02-17 2020-11-18 株式会社村田製作所 回路モジュールおよび回路モジュールの製造方法
US10256114B2 (en) * 2017-03-23 2019-04-09 Amkor Technology, Inc. Semiconductor device with tiered pillar and manufacturing method thereof
US10103038B1 (en) * 2017-08-24 2018-10-16 Micron Technology, Inc. Thrumold post package with reverse build up hybrid additive structure
US20190067248A1 (en) 2017-08-24 2019-02-28 Micron Technology, Inc. Semiconductor device having laterally offset stacked semiconductor dies
US10304697B2 (en) * 2017-10-05 2019-05-28 Amkor Technology, Inc. Electronic device with top side pin array and manufacturing method thereof
KR101994758B1 (ko) * 2017-10-16 2019-07-01 삼성전기주식회사 박막형 인덕터
US10712197B2 (en) * 2018-01-11 2020-07-14 Analog Devices Global Unlimited Company Optical sensor package
US10700008B2 (en) * 2018-05-30 2020-06-30 Taiwan Semiconductor Manufacturing Co., Ltd. Package structure having redistribution layer structures
DE102018119538A1 (de) 2018-08-10 2020-02-13 Osram Opto Semiconductors Gmbh Optoelektronisches halbleiterbauteil und herstellungsverfahren für optoelektronische halbleiterbauteile
KR20200030411A (ko) * 2018-09-12 2020-03-20 엘지이노텍 주식회사 연성 회로기판 및 이를 포함하는 칩 패키지, 및 이를 포함하는 전자 디바이스
KR102564324B1 (ko) 2018-10-15 2023-08-07 삼성전자주식회사 반도체 메모리 장치 및 이의 제조 방법
KR102513085B1 (ko) * 2018-11-20 2023-03-23 삼성전자주식회사 팬-아웃 반도체 패키지
WO2020153331A1 (ja) * 2019-01-24 2020-07-30 株式会社村田製作所 モジュール
US11211515B2 (en) * 2019-02-27 2021-12-28 Apple Inc. Edge-mountable semiconductor chip package
US11019721B2 (en) * 2019-09-05 2021-05-25 Hannstouch Solution Incorporated Manufacturing method of flexible electronic device
US11282772B2 (en) * 2019-11-06 2022-03-22 Advanced Semiconductor Engineering, Inc. Package structure, assembly structure and method for manufacturing the same
US11682612B2 (en) 2021-04-21 2023-06-20 Unimicron Technology Corp. Package structure and manufacturing method thereof
TWI758167B (zh) * 2021-04-21 2022-03-11 欣興電子股份有限公司 封裝結構及其製作方法
US11908757B2 (en) * 2021-06-18 2024-02-20 Taiwan Semiconductor Manufacturing Company Limited Die corner removal for molding compound crack suppression in semiconductor die packaging and methods for forming the same
CN113910515B (zh) * 2021-10-29 2024-04-26 西安微电子技术研究所 一种电源模块内部加固散热垫片的装置及方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6583445B1 (en) * 2000-06-16 2003-06-24 Peregrine Semiconductor Corporation Integrated electronic-optoelectronic devices and method of making the same
US20050001331A1 (en) * 2003-07-03 2005-01-06 Toshiyuki Kojima Module with a built-in semiconductor and method for producing the same
US20060065964A1 (en) * 2004-09-30 2006-03-30 Takashi Ohsumi Semiconductor device comprising light-emitting element and light-receiving element, and manufacturing method therefor
US20060079019A1 (en) * 2004-10-08 2006-04-13 Easetech Korea Co., Ltd. Method for manufacturing wafer level chip scale package using redistribution substrate
JP2006147835A (ja) * 2004-11-19 2006-06-08 Casio Comput Co Ltd 半導体装置
US20150235991A1 (en) * 2014-02-18 2015-08-20 Qualcomm Incorporated Bottom package with metal post interconnections

Family Cites Families (364)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3462349A (en) 1966-09-19 1969-08-19 Hughes Aircraft Co Method of forming metal contacts on electrical components
US3916434A (en) 1972-11-30 1975-10-28 Power Hybrids Inc Hermetically sealed encapsulation of semiconductor devices
US3868724A (en) 1973-11-21 1975-02-25 Fairchild Camera Instr Co Multi-layer connecting structures for packaging semiconductor devices mounted on a flexible carrier
US4322778A (en) 1980-01-25 1982-03-30 International Business Machines Corp. High performance semiconductor package assembly
CA1204213A (en) 1982-09-09 1986-05-06 Masahiro Takeda Memory card having static electricity protection
US4706167A (en) 1983-11-10 1987-11-10 Telemark Co., Inc. Circuit wiring disposed on solder mask coating
JPS6156493A (ja) 1984-08-28 1986-03-22 日本電気株式会社 多層回路基板の電源配線構造
US4645552A (en) 1984-11-19 1987-02-24 Hughes Aircraft Company Process for fabricating dimensionally stable interconnect boards
US4642160A (en) 1985-08-12 1987-02-10 Interconnect Technology Inc. Multilayer circuit board manufacturing
US4716049A (en) 1985-12-20 1987-12-29 Hughes Aircraft Company Compressive pedestal for microminiature connections
US4786952A (en) 1986-07-24 1988-11-22 General Motors Corporation High voltage depletion mode MOS power field effect transistor
US4811082A (en) 1986-11-12 1989-03-07 International Business Machines Corporation High performance integrated circuit packaging structure
JPH0784115B2 (ja) 1987-03-31 1995-09-13 三菱電機株式会社 半導体装置カ−ド
US4897338A (en) 1987-08-03 1990-01-30 Allied-Signal Inc. Method for the manufacture of multilayer printed circuit boards
US4806188A (en) 1988-03-04 1989-02-21 E. I. Du Pont De Nemours And Company Method for fabricating multilayer circuits
FR2637151A1 (fr) 1988-09-29 1990-03-30 Commissariat Energie Atomique Procede de realisation de connexions electriques a travers un substrat
US4996391A (en) 1988-09-30 1991-02-26 Siemens Aktiengesellschaft Printed circuit board having an injection molded substrate
JP2559834B2 (ja) 1989-01-12 1996-12-04 三菱電機株式会社 Icカード
US5108553A (en) 1989-04-04 1992-04-28 Olin Corporation G-tab manufacturing process and the product produced thereby
US5081520A (en) 1989-05-16 1992-01-14 Minolta Camera Kabushiki Kaisha Chip mounting substrate having an integral molded projection and conductive pattern
US5072075A (en) 1989-06-28 1991-12-10 Digital Equipment Corporation Double-sided hybrid high density circuit board and method of making same
JP3090453B2 (ja) 1989-07-10 2000-09-18 株式会社日立製作所 厚膜薄膜積層基板およびそれを用いた電子回路装置
US5021047A (en) 1989-08-29 1991-06-04 Movern John B Restricted use hypodermic syringe
US5531020A (en) 1989-11-14 1996-07-02 Poly Flex Circuits, Inc. Method of making subsurface electronic circuits
US5283459A (en) 1989-11-15 1994-02-01 Kabushiki Kaisha Toshiba Semiconductor sensor including an aperture having a funnel shaped section intersecting a second section
EP0473796A4 (en) 1990-03-15 1994-05-25 Fujitsu Ltd Semiconductor device having a plurality of chips
US5191174A (en) 1990-08-01 1993-03-02 International Business Machines Corporation High density circuit board and method of making same
US5072520A (en) 1990-10-23 1991-12-17 Rogers Corporation Method of manufacturing an interconnect device having coplanar contact bumps
US5229550A (en) 1990-10-30 1993-07-20 International Business Machines Corporation Encapsulated circuitized power core alignment and lamination
JP2890823B2 (ja) 1990-11-21 1999-05-17 株式会社デンソー 表示盤
US5379191A (en) 1991-02-26 1995-01-03 Microelectronics And Computer Technology Corporation Compact adapter package providing peripheral to area translation for an integrated circuit chip
US5250843A (en) 1991-03-27 1993-10-05 Integrated System Assemblies Corp. Multichip integrated circuit modules
US5091769A (en) 1991-03-27 1992-02-25 Eichelberger Charles W Configuration for testing and burn-in of integrated circuit chips
US5326643A (en) 1991-10-07 1994-07-05 International Business Machines Corporation Adhesive layer in multi-level packaging and organic material as a metal diffusion barrier
JPH05109975A (ja) 1991-10-14 1993-04-30 Hitachi Ltd 樹脂封止型半導体装置
US5239448A (en) 1991-10-28 1993-08-24 International Business Machines Corporation Formulation of multichip modules
JPH05136323A (ja) 1991-11-13 1993-06-01 Nec Corp 集積回路装置
FR2684235B1 (fr) 1991-11-25 1999-12-10 Gemplus Card Int Carte a circuit integre comprenant des moyens de protection du circuit integre.
US5278726A (en) 1992-01-22 1994-01-11 Motorola, Inc. Method and apparatus for partially overmolded integrated circuit package
US5508938A (en) 1992-08-13 1996-04-16 Fujitsu Limited Special interconnect layer employing offset trace layout for advanced multi-chip module packages
US5386627A (en) 1992-09-29 1995-02-07 International Business Machines Corporation Method of fabricating a multi-layer integrated circuit chip interposer
US5371654A (en) 1992-10-19 1994-12-06 International Business Machines Corporation Three dimensional high performance interconnection package
US5353498A (en) 1993-02-08 1994-10-11 General Electric Company Method for fabricating an integrated circuit module
US5474958A (en) 1993-05-04 1995-12-12 Motorola, Inc. Method for making semiconductor device having no die supporting surface
JPH0717175A (ja) 1993-06-22 1995-01-20 Seiko Epson Corp メモリーカード
WO1995005676A1 (en) 1993-08-13 1995-02-23 Irvine Sensors Corporation Stack of ic chips as substitute for single ic chip
US5442852A (en) 1993-10-26 1995-08-22 Pacific Microelectronics Corporation Method of fabricating solder ball array
KR970005712B1 (ko) 1994-01-11 1997-04-19 삼성전자 주식회사 고 열방출용 반도체 패키지
US6042889A (en) 1994-02-28 2000-03-28 International Business Machines Corporation Method for electrolessly depositing a metal onto a substrate using mediator ions
JPH07302318A (ja) 1994-03-09 1995-11-14 Seiko Epson Corp カード型電子装置
DE69527473T2 (de) 1994-05-09 2003-03-20 Nec Corp Halbleiteranordnung bestehend aus einem Halbleiterchip, der mittels Kontakthöckern auf der Leiterplatte verbunden ist und Montageverfahren
JPH07335783A (ja) 1994-06-13 1995-12-22 Fujitsu Ltd 半導体装置及び半導体装置ユニット
TW368745B (en) 1994-08-15 1999-09-01 Citizen Watch Co Ltd Semiconductor device with IC chip highly secured
US5546654A (en) 1994-08-29 1996-08-20 General Electric Company Vacuum fixture and method for fabricating electronic assemblies
US6028364A (en) 1994-09-20 2000-02-22 Hitachi, Ltd. Semiconductor device having a stress relieving mechanism
US5719749A (en) 1994-09-26 1998-02-17 Sheldahl, Inc. Printed circuit assembly with fine pitch flexible printed circuit overlay mounted to printed circuit board
US5530288A (en) 1994-10-12 1996-06-25 International Business Machines Corporation Passive interposer including at least one passive electronic component
US5715292A (en) * 1994-11-25 1998-02-03 Loral Fairchild Corporation Digital sensor cassette for mammography
JPH08190615A (ja) 1995-01-09 1996-07-23 Seiko Epson Corp メモリーカード
US5622588A (en) 1995-02-02 1997-04-22 Hestia Technologies, Inc. Methods of making multi-tier laminate substrates for electronic device packaging
US6204453B1 (en) 1998-12-02 2001-03-20 International Business Machines Corporation Two signal one power plane circuit board
US5612513A (en) 1995-09-19 1997-03-18 Micron Communications, Inc. Article and method of manufacturing an enclosed electrical circuit using an encapsulant
JPH09130009A (ja) 1995-10-27 1997-05-16 Mitsubishi Electric Corp 混成集積回路装置とその製造方法
US5739581A (en) 1995-11-17 1998-04-14 National Semiconductor Corporation High density integrated circuit package assembly with a heatsink between stacked dies
US5674785A (en) 1995-11-27 1997-10-07 Micron Technology, Inc. Method of producing a single piece package for semiconductor die
US6013948A (en) 1995-11-27 2000-01-11 Micron Technology, Inc. Stackable chip scale semiconductor package with mating contacts on opposed surfaces
US5826330A (en) 1995-12-28 1998-10-27 Hitachi Aic Inc. Method of manufacturing multilayer printed wiring board
US5682065A (en) 1996-03-12 1997-10-28 Micron Technology, Inc. Hermetic chip and method of manufacture
JP3638173B2 (ja) 1996-03-27 2005-04-13 本田技研工業株式会社 マイクロ波回路用パッケージ
CN1474452A (zh) 1996-04-19 2004-02-11 松下电器产业株式会社 半导体器件
DE19620095B4 (de) 1996-05-18 2006-07-06 Tamm, Wilhelm, Dipl.-Ing. (FH) Verfahren zur Herstellung von Leiterplatten
US5841193A (en) 1996-05-20 1998-11-24 Epic Technologies, Inc. Single chip modules, repairable multichip modules, and methods of fabrication thereof
JPH09327990A (ja) 1996-06-11 1997-12-22 Toshiba Corp カード型記憶装置
US5723907A (en) 1996-06-25 1998-03-03 Micron Technology, Inc. Loc simm
US6405431B1 (en) 1996-06-27 2002-06-18 Samsung Electro-Mechanics Co., Ltd. Method for manufacturing build-up multi-layer printed circuit board by using yag laser
US5774340A (en) 1996-08-28 1998-06-30 International Business Machines Corporation Planar redistribution structure and printed wiring device
US6307161B1 (en) 1996-09-10 2001-10-23 Formfactor, Inc. Partially-overcoated elongate contact structures
DE19645854A1 (de) 1996-11-07 1998-05-14 Hewlett Packard Co Verfahren zur Herstellung von Leiterplatten
JP4234205B2 (ja) 1996-11-08 2009-03-04 ダブリュ.エル.ゴア アンド アソシエイツ,インコーポレイティド 電子アセンブリおよび電子物品内でのヴァイアのインダクタンスを低減する方法
AU4902897A (en) 1996-11-08 1998-05-29 W.L. Gore & Associates, Inc. Method for improving reliability of thin circuit substrates by increasing the T of the substrate
JP3266815B2 (ja) 1996-11-26 2002-03-18 シャープ株式会社 半導体集積回路装置の製造方法
US5894108A (en) 1997-02-11 1999-04-13 National Semiconductor Corporation Plastic package with exposed die
JP3704864B2 (ja) 1997-02-12 2005-10-12 株式会社デンソー 半導体素子の実装構造
US6365975B1 (en) 1997-04-02 2002-04-02 Tessera, Inc. Chip with internal signal routing in external element
US6051888A (en) 1997-04-07 2000-04-18 Texas Instruments Incorporated Semiconductor package and method for increased thermal dissipation of flip-chip semiconductor package
US6160705A (en) 1997-05-09 2000-12-12 Texas Instruments Incorporated Ball grid array package and method using enhanced power and ground distribution circuitry
TW449844B (en) 1997-05-17 2001-08-11 Hyundai Electronics Ind Ball grid array package having an integrated circuit chip
IL120866A0 (en) 1997-05-20 1997-09-30 Micro Components Systems Ltd Process for producing an aluminum substrate
JPH10334205A (ja) 1997-05-30 1998-12-18 Toshiba Corp Icカードおよびメモリパッケージ
US5835355A (en) 1997-09-22 1998-11-10 Lsi Logic Corporation Tape ball grid array package with perforated metal stiffener
JPH11121897A (ja) 1997-10-14 1999-04-30 Fujitsu Ltd 複数の回路素子を基板上に搭載するプリント配線基板の製造方法及びプリント配線基板の構造
JPH11219984A (ja) 1997-11-06 1999-08-10 Sharp Corp 半導体装置パッケージおよびその製造方法ならびにそのための回路基板
US5952611A (en) 1997-12-19 1999-09-14 Texas Instruments Incorporated Flexible pin location integrated circuit package
US6034427A (en) 1998-01-28 2000-03-07 Prolinx Labs Corporation Ball grid array structure and method for packaging an integrated circuit chip
US6172419B1 (en) 1998-02-24 2001-01-09 Micron Technology, Inc. Low profile ball grid array package
US6119338A (en) 1998-03-19 2000-09-19 Industrial Technology Research Institute Method for manufacturing high-density multilayer printed circuit boards
USD445096S1 (en) 1998-04-01 2001-07-17 Sandisk Corporation Removable memory card for use with portable electronic devices
US6184463B1 (en) 1998-04-13 2001-02-06 Harris Corporation Integrated circuit package for flip chip
US6137062A (en) 1998-05-11 2000-10-24 Motorola, Inc. Ball grid array with recessed solder balls
US5903052A (en) 1998-05-12 1999-05-11 Industrial Technology Research Institute Structure for semiconductor package for improving the efficiency of spreading heat
US6280641B1 (en) 1998-06-02 2001-08-28 Mitsubishi Gas Chemical Company, Inc. Printed wiring board having highly reliably via hole and process for forming via hole
SG87034A1 (en) 1998-06-04 2002-03-19 Matsushita Electric Ind Co Ltd Semiconductor device and method of manufacturing same
US6040622A (en) 1998-06-11 2000-03-21 Sandisk Corporation Semiconductor package using terminals formed on a conductive layer of a circuit board
JP2000031640A (ja) 1998-07-08 2000-01-28 Ibiden Co Ltd プリント配線板及びその製造方法
US6515355B1 (en) 1998-09-02 2003-02-04 Micron Technology, Inc. Passivation layer for packaged integrated circuits
US6194250B1 (en) 1998-09-14 2001-02-27 Motorola, Inc. Low-profile microelectronic package
US6274821B1 (en) 1998-09-16 2001-08-14 Denso Corporation Shock-resistive printed circuit board and electronic device including the same
US6239485B1 (en) 1998-11-13 2001-05-29 Fujitsu Limited Reduced cross-talk noise high density signal interposer with power and ground wrap
US6069407A (en) 1998-11-18 2000-05-30 Vlsi Technology, Inc. BGA package using PCB and tape in a die-up configuration
US6392160B1 (en) 1998-11-25 2002-05-21 Lucent Technologies Inc. Backplane for radio frequency signals
US6175087B1 (en) 1998-12-02 2001-01-16 International Business Machines Corporation Composite laminate circuit structure and method of forming the same
US6127833A (en) 1999-01-04 2000-10-03 Taiwan Semiconductor Manufacturing Co. Test carrier for attaching a semiconductor device
US6218730B1 (en) 1999-01-06 2001-04-17 International Business Machines Corporation Apparatus for controlling thermal interface gap distance
TW411737B (en) 1999-03-09 2000-11-11 Unimicron Technology Corp A 2-stage process to form micro via
JP3446825B2 (ja) 1999-04-06 2003-09-16 沖電気工業株式会社 半導体装置およびその製造方法
JP3398721B2 (ja) 1999-05-20 2003-04-21 アムコー テクノロジー コリア インコーポレーティド 半導体パッケージ及びその製造方法
US6717819B1 (en) 1999-06-01 2004-04-06 Amerasia International Technology, Inc. Solderable flexible adhesive interposer as for an electronic package, and method for making same
TW443083B (en) 1999-06-23 2001-06-23 Asustek Comp Inc Printed circuit board structure
US6617681B1 (en) 1999-06-28 2003-09-09 Intel Corporation Interposer and method of making same
US6122171A (en) 1999-07-30 2000-09-19 Micron Technology, Inc. Heat sink chip package and method of making
USD446525S1 (en) 1999-08-24 2001-08-14 Kabushiki Kaisha Toshiba IC memory card
US6350664B1 (en) 1999-09-02 2002-02-26 Matsushita Electric Industrial Co., Ltd. Semiconductor device and method of manufacturing the same
US6517995B1 (en) 1999-09-14 2003-02-11 Massachusetts Institute Of Technology Fabrication of finely featured devices by liquid embossing
JP2001185653A (ja) 1999-10-12 2001-07-06 Fujitsu Ltd 半導体装置及び基板の製造方法
JP2001118947A (ja) 1999-10-19 2001-04-27 Nec Corp 半導体装置用パッケージの製造方法及び半導体装置
US6803528B1 (en) 1999-11-05 2004-10-12 3M Innovative Properties Company Multi-layer double-sided wiring board and method of fabricating the same
JP3346752B2 (ja) 1999-11-15 2002-11-18 日本電気株式会社 高周波パッケージ
US6497943B1 (en) 2000-02-14 2002-12-24 International Business Machines Corporation Surface metal balancing to reduce chip carrier flexing
US6586682B2 (en) 2000-02-23 2003-07-01 Kulicke & Soffa Holdings, Inc. Printed wiring board with controlled line impedance
JP3677429B2 (ja) 2000-03-09 2005-08-03 Necエレクトロニクス株式会社 フリップチップ型半導体装置の製造方法
KR100344833B1 (ko) 2000-04-03 2002-07-20 주식회사 하이닉스반도체 반도체 패키지 및 그의 제조방법
US6407341B1 (en) 2000-04-25 2002-06-18 International Business Machines Corporation Conductive substructures of a multilayered laminate
JP2001332644A (ja) 2000-05-19 2001-11-30 Sony Corp 半導体装置及びインターポーザー、並びにこれらの製造方法
US6329609B1 (en) 2000-06-29 2001-12-11 International Business Machines Corporation Method and structure to prevent distortion and expansion of organic spacer layer for thin film transfer-join technology
US6577013B1 (en) 2000-09-05 2003-06-10 Amkor Technology, Inc. Chip size semiconductor packages with stacked dies
US7262082B1 (en) 2000-10-13 2007-08-28 Bridge Semiconductor Corporation Method of making a three-dimensional stacked semiconductor package with a metal pillar and a conductive interconnect in an encapsulant aperture
JP2002158312A (ja) 2000-11-17 2002-05-31 Oki Electric Ind Co Ltd 3次元実装用半導体パッケージ、その製造方法、および半導体装置
JP3992921B2 (ja) 2000-11-20 2007-10-17 アルプス電気株式会社 プリント配線基板の製造方法
JP3798620B2 (ja) 2000-12-04 2006-07-19 富士通株式会社 半導体装置の製造方法
TW511405B (en) 2000-12-27 2002-11-21 Matsushita Electric Ind Co Ltd Device built-in module and manufacturing method thereof
TW484172B (en) 2001-02-15 2002-04-21 Au Optronics Corp Metal bump
US6730857B2 (en) 2001-03-13 2004-05-04 International Business Machines Corporation Structure having laser ablated features and method of fabricating
JP3718131B2 (ja) 2001-03-16 2005-11-16 松下電器産業株式会社 高周波モジュールおよびその製造方法
US7034386B2 (en) 2001-03-26 2006-04-25 Nec Corporation Thin planar semiconductor device having electrodes on both surfaces and method of fabricating same
US6486554B2 (en) 2001-03-30 2002-11-26 International Business Machines Corporation Molded body for PBGA and chip-scale packages
US6753612B2 (en) 2001-04-05 2004-06-22 International Business Machines Corporation Economical high density chip carrier
SG106054A1 (en) 2001-04-17 2004-09-30 Micron Technology Inc Method and apparatus for package reduction in stacked chip and board assemblies
US6888240B2 (en) 2001-04-30 2005-05-03 Intel Corporation High performance, low cost microelectronic circuit package with interposer
WO2002096166A1 (en) 2001-05-18 2002-11-28 Corporation For National Research Initiatives Radio frequency microelectromechanical systems (mems) devices on low-temperature co-fired ceramic (ltcc) substrates
US6815709B2 (en) 2001-05-23 2004-11-09 International Business Machines Corporation Structure having flush circuitry features and method of making
US6930256B1 (en) 2002-05-01 2005-08-16 Amkor Technology, Inc. Integrated circuit substrate having laser-embedded conductive patterns and method therefor
US6900528B2 (en) 2001-06-21 2005-05-31 Micron Technology, Inc. Stacked mass storage flash memory package
US6660559B1 (en) 2001-06-25 2003-12-09 Amkor Technology, Inc. Method of making a chip carrier package using laser ablation
US6765287B1 (en) 2001-07-27 2004-07-20 Charles W. C. Lin Three-dimensional stacked semiconductor package
TW502406B (en) 2001-08-01 2002-09-11 Siliconware Precision Industries Co Ltd Ultra-thin package having stacked die
US6534391B1 (en) 2001-08-17 2003-03-18 Amkor Technology, Inc. Semiconductor package having substrate with laser-formed aperture through solder mask layer
KR100447867B1 (ko) 2001-10-05 2004-09-08 삼성전자주식회사 반도체 패키지
US6660945B2 (en) 2001-10-16 2003-12-09 International Business Machines Corporation Interconnect structure and method of making same
US6727576B2 (en) 2001-10-31 2004-04-27 Infineon Technologies Ag Transfer wafer level packaging
KR100446290B1 (ko) 2001-11-03 2004-09-01 삼성전자주식회사 댐을 포함하는 반도체 패키지 및 그 제조방법
DE10157280B4 (de) 2001-11-22 2009-10-22 Qimonda Ag Verfahren zum Anschließen von Schaltungseinheiten
US6759940B2 (en) 2002-01-10 2004-07-06 Lamina Ceramics, Inc. Temperature compensating device with integral sheet thermistors
TW200302685A (en) 2002-01-23 2003-08-01 Matsushita Electric Ind Co Ltd Circuit component built-in module and method of manufacturing the same
TWI268581B (en) 2002-01-25 2006-12-11 Advanced Semiconductor Eng Stack type flip-chip package including a substrate board, a first chip, a second chip, multiple conductive wire, an underfill, and a packaging material
SG121705A1 (en) 2002-02-21 2006-05-26 United Test & Assembly Ct Ltd Semiconductor package
SG115456A1 (en) 2002-03-04 2005-10-28 Micron Technology Inc Semiconductor die packages with recessed interconnecting structures and methods for assembling the same
US6608757B1 (en) 2002-03-18 2003-08-19 International Business Machines Corporation Method for making a printed wiring board
US7633765B1 (en) 2004-03-23 2009-12-15 Amkor Technology, Inc. Semiconductor package including a top-surface metal layer for implementing circuit features
US7548430B1 (en) 2002-05-01 2009-06-16 Amkor Technology, Inc. Buildup dielectric and metallization process and semiconductor package
US6727645B2 (en) 2002-05-24 2004-04-27 International Business Machines Corporation Organic LED device
SG111069A1 (en) 2002-06-18 2005-05-30 Micron Technology Inc Semiconductor devices including peripherally located bond pads, assemblies, packages, and methods
US6906415B2 (en) 2002-06-27 2005-06-14 Micron Technology, Inc. Semiconductor device assemblies and packages including multiple semiconductor devices and methods
WO2004015987A1 (ja) 2002-08-09 2004-02-19 Sharp Kabushiki Kaisha 画像合成装置、画像合成方法、画像合成プログラム、および画像合成プログラムを記録した記録媒体
US7800121B2 (en) * 2002-08-30 2010-09-21 Lumination Llc Light emitting diode component
US7053476B2 (en) 2002-09-17 2006-05-30 Chippac, Inc. Semiconductor multi-package module having package stacked over die-down flip chip ball grid array package and having wire bond interconnect between stacked packages
US6905914B1 (en) 2002-11-08 2005-06-14 Amkor Technology, Inc. Wafer level package and fabrication method
US6943436B2 (en) 2003-01-15 2005-09-13 Sun Microsystems, Inc. EMI heatspreader/lid for integrated circuit packages
US7043830B2 (en) 2003-02-20 2006-05-16 Micron Technology, Inc. Method of forming conductive bumps
US6841883B1 (en) 2003-03-31 2005-01-11 Micron Technology, Inc. Multi-dice chip scale semiconductor components and wafer level methods of fabrication
US6838776B2 (en) 2003-04-18 2005-01-04 Freescale Semiconductor, Inc. Circuit device with at least partial packaging and method for forming
US6921975B2 (en) 2003-04-18 2005-07-26 Freescale Semiconductor, Inc. Circuit device with at least partial packaging, exposed active surface and a voltage reference plane
TWI225299B (en) 2003-05-02 2004-12-11 Advanced Semiconductor Eng Stacked flip chip package
US6787443B1 (en) 2003-05-20 2004-09-07 Intel Corporation PCB design and method for providing vented blind vias
US6933173B2 (en) * 2003-05-30 2005-08-23 Texas Instruments Incorporated Method and system for flip chip packaging
TWI236118B (en) 2003-06-18 2005-07-11 Advanced Semiconductor Eng Package structure with a heat spreader and manufacturing method thereof
KR20050001159A (ko) 2003-06-27 2005-01-06 삼성전자주식회사 복수개의 플립 칩들을 갖는 멀티칩 패키지 및 그 제조방법
DE10334576B4 (de) 2003-07-28 2007-04-05 Infineon Technologies Ag Verfahren zum Herstellen eines Halbleiterbauelements mit einem Kunststoffgehäuse
US7029951B2 (en) 2003-09-12 2006-04-18 International Business Machines Corporation Cooling system for a semiconductor device and method of fabricating same
US7372151B1 (en) 2003-09-12 2008-05-13 Asat Ltd. Ball grid array package and process for manufacturing same
US7176563B2 (en) 2003-09-18 2007-02-13 International Business Machine Corporation Electronically grounded heat spreader
US7030469B2 (en) 2003-09-25 2006-04-18 Freescale Semiconductor, Inc. Method of forming a semiconductor package and structure thereof
US20050073605A1 (en) * 2003-10-06 2005-04-07 Burns Jeffrey H. Integrated optical filter
US7993983B1 (en) 2003-11-17 2011-08-09 Bridge Semiconductor Corporation Method of making a semiconductor chip assembly with chip and encapsulant grinding
US7514767B2 (en) 2003-12-03 2009-04-07 Advanced Chip Engineering Technology Inc. Fan out type wafer level package structure and method of the same
US7459781B2 (en) 2003-12-03 2008-12-02 Wen-Kun Yang Fan out type wafer level package structure and method of the same
US7345361B2 (en) 2003-12-04 2008-03-18 Intel Corporation Stackable integrated circuit packaging
US20050133928A1 (en) 2003-12-19 2005-06-23 Howard Gregory E. Wire loop grid array package
DE10360708B4 (de) 2003-12-19 2008-04-10 Infineon Technologies Ag Halbleitermodul mit einem Halbleiterstapel, Umverdrahtungsplatte, und Verfahren zur Herstellung derselben
US7122891B2 (en) 2003-12-23 2006-10-17 Intel Corporation Ceramic embedded wireless antenna
JP4103796B2 (ja) 2003-12-25 2008-06-18 沖電気工業株式会社 半導体チップパッケージ及びマルチチップパッケージ
US7015075B2 (en) 2004-02-09 2006-03-21 Freescale Semiconuctor, Inc. Die encapsulation using a porous carrier
US7119432B2 (en) 2004-04-07 2006-10-10 Lsi Logic Corporation Method and apparatus for establishing improved thermal communication between a die and a heatspreader in a semiconductor package
US20050242425A1 (en) 2004-04-30 2005-11-03 Leal George R Semiconductor device with a protected active die region and method therefor
JP2005333052A (ja) 2004-05-21 2005-12-02 Sony Corp Simox基板及びその製造方法及びsimox基板を用いた半導体装置及びsimox基板を用いた電気光学表示装置の製造方法
US7732334B2 (en) 2004-08-23 2010-06-08 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US7112882B2 (en) 2004-08-25 2006-09-26 Taiwan Semiconductor Manufacturing Co., Ltd. Structures and methods for heat dissipation of semiconductor integrated circuits
JP4559163B2 (ja) 2004-08-31 2010-10-06 ルネサスエレクトロニクス株式会社 半導体装置用パッケージ基板およびその製造方法と半導体装置
WO2006047028A2 (en) 2004-10-23 2006-05-04 Freescale Semiconductor, Inc. Packaged device and method of forming same
US7238602B2 (en) 2004-10-26 2007-07-03 Advanced Chip Engineering Technology Inc. Chip-size package structure and method of the same
KR100688769B1 (ko) 2004-12-30 2007-03-02 삼성전기주식회사 도금에 의한 칩 내장형 인쇄회로기판 및 그 제조 방법
US7326592B2 (en) 2005-04-04 2008-02-05 Infineon Technologies Ag Stacked die package
US7215026B2 (en) 2005-04-14 2007-05-08 Samsung Electonics Co., Ltd Semiconductor module and method of forming a semiconductor module
US7429786B2 (en) 2005-04-29 2008-09-30 Stats Chippac Ltd. Semiconductor package including second substrate and having exposed substrate surfaces on upper and lower sides
US7208345B2 (en) 2005-05-11 2007-04-24 Infineon Technologies Ag Method of manufacturing a semiconductor device comprising stacked chips and a corresponding semiconductor device
JP5138181B2 (ja) 2005-08-01 2013-02-06 三星電子株式会社 フェライト遮蔽構造を備えた半導体パッケージ
US8643163B2 (en) 2005-08-08 2014-02-04 Stats Chippac Ltd. Integrated circuit package-on-package stacking system and method of manufacture thereof
US20070069389A1 (en) 2005-09-15 2007-03-29 Alexander Wollanke Stackable device, device stack and method for fabricating the same
DE102005046280B4 (de) 2005-09-27 2007-11-08 Infineon Technologies Ag Halbleiterbauteil mit einem Halbleiterchip sowie Verfahren zur Herstellung desselben
JP2007110202A (ja) 2005-10-11 2007-04-26 Matsushita Electric Ind Co Ltd 複合フィルタチップ
US8008770B2 (en) 2005-11-02 2011-08-30 Stats Chippac Ltd. Integrated circuit package system with bump pad
US20070126085A1 (en) 2005-12-02 2007-06-07 Nec Electronics Corporation Semiconductor device and method of manufacturing the same
KR100892935B1 (ko) 2005-12-14 2009-04-09 신꼬오덴기 고교 가부시키가이샤 칩 내장 기판 및 칩 내장 기판의 제조방법
KR200412028Y1 (ko) 2005-12-23 2006-03-22 최동식 기능성 신발안창
US7741707B2 (en) 2006-02-27 2010-06-22 Stats Chippac Ltd. Stackable integrated circuit package system
US8497162B1 (en) 2006-04-21 2013-07-30 Advanced Micro Devices, Inc. Lid attach process
US7242081B1 (en) 2006-04-24 2007-07-10 Advanced Semiconductor Engineering Inc. Stacked package structure
US7714453B2 (en) 2006-05-12 2010-05-11 Broadcom Corporation Interconnect structure and formation for package stacking of molded plastic area array package
US7902660B1 (en) 2006-05-24 2011-03-08 Amkor Technology, Inc. Substrate for semiconductor device and manufacturing method thereof
JP2007317822A (ja) 2006-05-25 2007-12-06 Sony Corp 基板処理方法及び半導体装置の製造方法
US7682972B2 (en) 2006-06-01 2010-03-23 Amitec-Advanced Multilayer Interconnect Technoloiges Ltd. Advanced multilayer coreless support structures and method for their fabrication
US7405102B2 (en) 2006-06-09 2008-07-29 Freescale Semiconductor, Inc. Methods and apparatus for thermal management in a multi-layer embedded chip structure
US8581381B2 (en) 2006-06-20 2013-11-12 Broadcom Corporation Integrated circuit (IC) package stacking and IC packages formed by same
US7459202B2 (en) 2006-07-03 2008-12-02 Motorola, Inc. Printed circuit board
TWI336502B (en) 2006-09-27 2011-01-21 Advanced Semiconductor Eng Semiconductor package and semiconductor device and the method of making the same
US7550857B1 (en) 2006-11-16 2009-06-23 Amkor Technology, Inc. Stacked redistribution layer (RDL) die assembly package
US7608921B2 (en) 2006-12-07 2009-10-27 Stats Chippac, Inc. Multi-layer semiconductor package
US7348270B1 (en) 2007-01-22 2008-03-25 International Business Machines Corporation Techniques for forming interconnects
KR100787894B1 (ko) 2007-01-24 2007-12-27 삼성전자주식회사 반도체 칩 구조물과 반도체 칩 구조물 제조 방법 그리고반도체 칩 패키지 및 반도체 칩 패키지 제조 방법
US20080182363A1 (en) 2007-01-31 2008-07-31 Freescale Semiconductor, Inc. Method for forming a microelectronic assembly including encapsulating a die using a sacrificial layer
JP4488033B2 (ja) * 2007-02-06 2010-06-23 ソニー株式会社 偏光素子及び液晶プロジェクター
TWI335070B (en) 2007-03-23 2010-12-21 Advanced Semiconductor Eng Semiconductor package and the method of making the same
US7675131B2 (en) 2007-04-05 2010-03-09 Micron Technology, Inc. Flip-chip image sensor packages and methods of fabricating the same
US8421244B2 (en) 2007-05-08 2013-04-16 Samsung Electronics Co., Ltd. Semiconductor package and method of forming the same
KR101336569B1 (ko) 2007-05-22 2013-12-03 삼성전자주식회사 증가된 결합 신뢰성을 갖는 반도체 패키지 및 그 제조 방법
KR100891805B1 (ko) 2007-05-25 2009-04-07 주식회사 네패스 웨이퍼 레벨 시스템 인 패키지 및 그 제조 방법
US8334592B2 (en) 2007-09-11 2012-12-18 Dow Corning Corporation Thermal interface material, electronic device containing the thermal interface material, and methods for their preparation and use
US7880310B2 (en) 2007-09-28 2011-02-01 Intel Corporation Direct device attachment on dual-mode wirebond die
US7777351B1 (en) 2007-10-01 2010-08-17 Amkor Technology, Inc. Thin stacked interposer package
US9460951B2 (en) 2007-12-03 2016-10-04 STATS ChipPAC Pte. Ltd. Semiconductor device and method of wafer level package integration
US8456002B2 (en) 2007-12-14 2013-06-04 Stats Chippac Ltd. Semiconductor device and method of forming insulating layer disposed over the semiconductor die for stress relief
US7767496B2 (en) 2007-12-14 2010-08-03 Stats Chippac, Ltd. Semiconductor device and method of forming interconnect structure for encapsulated die having pre-applied protective layer
US8084854B2 (en) 2007-12-28 2011-12-27 Micron Technology, Inc. Pass-through 3D interconnect for microelectronic dies and associated systems and methods
KR100990939B1 (ko) 2008-04-25 2010-11-01 주식회사 하이닉스반도체 반도체 패키지 및 이의 제조 방법
US7948095B2 (en) 2008-02-12 2011-05-24 United Test And Assembly Center Ltd. Semiconductor package and method of making the same
US8258015B2 (en) 2008-02-22 2012-09-04 Stats Chippac Ltd. Integrated circuit package system with penetrable film adhesive
KR101501739B1 (ko) 2008-03-21 2015-03-11 삼성전자주식회사 반도체 패키지 제조 방법
US7750454B2 (en) 2008-03-27 2010-07-06 Stats Chippac Ltd. Stacked integrated circuit package system
US8058726B1 (en) 2008-05-07 2011-11-15 Amkor Technology, Inc. Semiconductor device having redistribution layer
TWI370530B (en) 2008-05-21 2012-08-11 Advanced Semiconductor Eng Semiconductor package having an antenna
KR20090130702A (ko) 2008-06-16 2009-12-24 삼성전자주식회사 반도체 패키지 및 그 제조방법
US7808113B2 (en) 2008-07-10 2010-10-05 Texas Instruments Incorporated Flip chip semiconductor device having workpiece adhesion promoter layer for improved underfill adhesion
US7733655B2 (en) 2008-07-22 2010-06-08 International Business Machines Corporation Lid edge capping load
US7928562B2 (en) 2008-07-22 2011-04-19 International Business Machines Corporation Segmentation of a die stack for 3D packaging thermal management
US7781883B2 (en) 2008-08-19 2010-08-24 International Business Machines Corporation Electronic package with a thermal interposer and method of manufacturing the same
JP5427394B2 (ja) 2008-11-21 2014-02-26 セミコンダクター・コンポーネンツ・インダストリーズ・リミテッド・ライアビリティ・カンパニー 半導体装置の製造方法
US7982298B1 (en) 2008-12-03 2011-07-19 Amkor Technology, Inc. Package in package semiconductor device
US7858441B2 (en) 2008-12-08 2010-12-28 Stats Chippac, Ltd. Semiconductor package with semiconductor core structure and method of forming same
US8168470B2 (en) 2008-12-08 2012-05-01 Stats Chippac, Ltd. Semiconductor device and method of forming vertical interconnect structure in substrate for IPD and baseband circuit separated by high-resistivity molding compound
US8202765B2 (en) 2009-01-22 2012-06-19 International Business Machines Corporation Achieving mechanical and thermal stability in a multi-chip package
US8314483B2 (en) 2009-01-26 2012-11-20 Taiwan Semiconductor Manufacturing Company, Ltd. On-chip heat spreader
US8035123B2 (en) 2009-03-26 2011-10-11 High Power Opto. Inc. High light-extraction efficiency light-emitting diode structure
US20110068478A1 (en) 2009-03-26 2011-03-24 Reza Argenty Pagaila Integrated circuit packaging system with package stacking and method of manufacture thereof
US7960827B1 (en) 2009-04-09 2011-06-14 Amkor Technology, Inc. Thermal via heat spreader package and method
US8471376B1 (en) 2009-05-06 2013-06-25 Marvell International Ltd. Integrated circuit packaging configurations
US8222538B1 (en) 2009-06-12 2012-07-17 Amkor Technology, Inc. Stackable via package and method
US8183678B2 (en) 2009-08-04 2012-05-22 Amkor Technology Korea, Inc. Semiconductor device having an interposer
US8471154B1 (en) 2009-08-06 2013-06-25 Amkor Technology, Inc. Stackable variable height via package and method
US8383457B2 (en) 2010-09-03 2013-02-26 Stats Chippac, Ltd. Semiconductor device and method of forming interposer frame over semiconductor die to provide vertical interconnect
JP2011061004A (ja) 2009-09-10 2011-03-24 Elpida Memory Inc 半導体装置及びその製造方法
US8803332B2 (en) 2009-09-11 2014-08-12 Taiwan Semiconductor Manufacturing Company, Ltd. Delamination resistance of stacked dies in die saw
US8035235B2 (en) 2009-09-15 2011-10-11 Stats Chippac Ltd. Integrated circuit packaging system with package-on-package and method of manufacture thereof
US9093391B2 (en) 2009-09-17 2015-07-28 Stats Chippac Ltd. Integrated circuit packaging system with fan-in package and method of manufacture thereof
US8446017B2 (en) 2009-09-18 2013-05-21 Amkor Technology Korea, Inc. Stackable wafer level package and fabricating method thereof
US8003515B2 (en) 2009-09-18 2011-08-23 Infineon Technologies Ag Device and manufacturing method
TWI501376B (zh) 2009-10-07 2015-09-21 Xintec Inc 晶片封裝體及其製造方法
US8508954B2 (en) 2009-12-17 2013-08-13 Samsung Electronics Co., Ltd. Systems employing a stacked semiconductor package
US8536462B1 (en) 2010-01-22 2013-09-17 Amkor Technology, Inc. Flex circuit package and method
US8604600B2 (en) 2011-12-30 2013-12-10 Deca Technologies Inc. Fully molded fan-out
US8269348B2 (en) 2010-02-22 2012-09-18 Texas Instruments Incorporated IC die including RDL capture pads with notch having bonding connectors or its UBM pad over the notch
US8822281B2 (en) 2010-02-23 2014-09-02 Stats Chippac, Ltd. Semiconductor device and method of forming TMV and TSV in WLCSP using same carrier
US9385095B2 (en) 2010-02-26 2016-07-05 Taiwan Semiconductor Manufacturing Company, Ltd. 3D semiconductor package interposer with die cavity
JP5327654B2 (ja) 2010-03-18 2013-10-30 マーベル ワールド トレード リミテッド インタポーザを備える装置および方法
US8114707B2 (en) 2010-03-25 2012-02-14 International Business Machines Corporation Method of forming a multi-chip stacked structure including a thin interposer chip having a face-to-back bonding with another chip
US8710680B2 (en) 2010-03-26 2014-04-29 Shu-Ming Chang Electronic device package and fabrication method thereof
US8624374B2 (en) 2010-04-02 2014-01-07 Advanced Semiconductor Engineering, Inc. Semiconductor device packages with fan-out and with connecting elements for stacking and manufacturing methods thereof
KR101151258B1 (ko) 2010-04-13 2012-06-14 앰코 테크놀로지 코리아 주식회사 기준점 인식용 다이를 이용한 반도체 패키지 및 그 제조 방법
US8674513B2 (en) 2010-05-13 2014-03-18 Taiwan Semiconductor Manufacturing Company, Ltd. Interconnect structures for substrate
KR101056749B1 (ko) 2010-05-24 2011-08-16 앰코 테크놀로지 코리아 주식회사 반도체 패키지
US8288201B2 (en) 2010-08-25 2012-10-16 Stats Chippac, Ltd. Semiconductor device and method of forming FO-WLCSP with discrete semiconductor components mounted under and over semiconductor die
US8378477B2 (en) 2010-09-14 2013-02-19 Stats Chippac Ltd. Integrated circuit packaging system with film encapsulation and method of manufacture thereof
US8514636B2 (en) 2010-09-21 2013-08-20 Kabushiki Kaisha Toshiba Semiconductor storage device
US9224647B2 (en) 2010-09-24 2015-12-29 Stats Chippac, Ltd. Semiconductor device and method of forming TSV interposer with semiconductor die and build-up interconnect structure on opposing surfaces of the interposer
KR101692955B1 (ko) 2010-10-06 2017-01-05 삼성전자 주식회사 반도체 패키지 및 그 제조 방법
KR20120053332A (ko) 2010-11-17 2012-05-25 삼성전자주식회사 반도체 패키지 및 이의 제조 방법
US8773866B2 (en) 2010-12-10 2014-07-08 Taiwan Semiconductor Manufacturing Company, Ltd. Radio-frequency packaging with reduced RF loss
TWI418269B (zh) 2010-12-14 2013-12-01 Unimicron Technology Corp 嵌埋穿孔中介層之封裝基板及其製法
US8368205B2 (en) 2010-12-17 2013-02-05 Oracle America, Inc. Metallic thermal joint for high power density chips
KR20120078390A (ko) 2010-12-31 2012-07-10 삼성전자주식회사 적층형 반도체 패키지 및 그 제조방법
KR101715761B1 (ko) 2010-12-31 2017-03-14 삼성전자주식회사 반도체 패키지 및 그 제조방법
US10204879B2 (en) * 2011-01-21 2019-02-12 STATS ChipPAC Pte. Ltd. Semiconductor device and method of forming wafer-level interconnect structures with advanced dielectric characteristics
KR101719636B1 (ko) 2011-01-28 2017-04-05 삼성전자 주식회사 반도체 장치 및 그 제조 방법
KR20120100299A (ko) 2011-03-03 2012-09-12 삼성전자주식회사 제어된 금 함량비를 가지는 연결 부재를 포함하는 반도체 패키지
US8268677B1 (en) 2011-03-08 2012-09-18 Stats Chippac, Ltd. Semiconductor device and method of forming shielding layer over semiconductor die mounted to TSV interposer
US8476115B2 (en) 2011-05-03 2013-07-02 Stats Chippac, Ltd. Semiconductor device and method of mounting cover to semiconductor die and interposer with adhesive material
US20120326324A1 (en) 2011-06-22 2012-12-27 Lee Hyungmin Integrated circuit packaging system with package stacking and method of manufacture thereof
KR20130027628A (ko) 2011-06-27 2013-03-18 삼성전자주식회사 적층형 반도체 장치
TWI417973B (zh) 2011-07-11 2013-12-01 矽品精密工業股份有限公司 具微機電元件之封裝結構之製法
KR20130016682A (ko) 2011-08-08 2013-02-18 에스케이하이닉스 주식회사 듀얼 레이어 구조의 반도체칩과 듀얼 레이어 구조의 반도체칩을 갖는 패키지들 및 그 제조방법
KR101829392B1 (ko) 2011-08-23 2018-02-20 삼성전자주식회사 반도체 패키지 및 그 제조 방법
US8772083B2 (en) 2011-09-10 2014-07-08 Ati Technologies Ulc Solder mask with anchor structures
US9385009B2 (en) 2011-09-23 2016-07-05 STATS ChipPAC Pte. Ltd. Semiconductor device and method of forming stacked vias within interconnect structure for Fo-WLCSP
US8718550B2 (en) 2011-09-28 2014-05-06 Broadcom Corporation Interposer package structure for wireless communication element, thermal enhancement, and EMI shielding
KR101906408B1 (ko) 2011-10-04 2018-10-11 삼성전자주식회사 반도체 패키지 및 그 제조 방법
US8552556B1 (en) 2011-11-22 2013-10-08 Amkor Technology, Inc. Wafer level fan out package
US8643148B2 (en) 2011-11-30 2014-02-04 Taiwan Semiconductor Manufacturing Company, Ltd. Chip-on-Wafer structures and methods for forming the same
KR101818507B1 (ko) 2012-01-11 2018-01-15 삼성전자 주식회사 반도체 패키지
US8686570B2 (en) 2012-01-20 2014-04-01 Taiwan Semiconductor Manufacturing Company, Ltd. Multi-dimensional integrated circuit structures and methods of forming the same
KR20130092208A (ko) 2012-02-10 2013-08-20 삼성테크윈 주식회사 회로 기판에서의 절연성 물질 충진 방법
KR101332866B1 (ko) 2012-02-16 2013-11-22 앰코 테크놀로지 코리아 주식회사 반도체 장치
US9618712B2 (en) * 2012-02-23 2017-04-11 Taiwan Semiconductor Manufacturing Company, Ltd. Optical bench on substrate and method of making the same
US10049964B2 (en) 2012-03-23 2018-08-14 STATS ChipPAC Pte. Ltd. Semiconductor device and method of forming a fan-out PoP device with PWB vertical interconnect units
US9190341B2 (en) 2012-06-05 2015-11-17 Texas Instruments Incorporated Lidded integrated circuit package
KR101374148B1 (ko) 2012-06-08 2014-03-17 앰코 테크놀로지 코리아 주식회사 반도체 패키지 및 이의 제조 방법
US8618648B1 (en) 2012-07-12 2013-12-31 Xilinx, Inc. Methods for flip chip stacking
US9041192B2 (en) 2012-08-29 2015-05-26 Broadcom Corporation Hybrid thermal interface material for IC packages with integrated heat spreader
US8872326B2 (en) 2012-08-29 2014-10-28 Taiwan Semiconductor Manufacturing Company, Ltd. Three dimensional (3D) fan-out packaging mechanisms
KR20140038116A (ko) 2012-09-20 2014-03-28 제이앤제이 패밀리 주식회사 Le d 램프
KR102007259B1 (ko) 2012-09-27 2019-08-06 삼성전자주식회사 반도체 패키지 및 그 제조 방법
KR101419597B1 (ko) 2012-11-06 2014-07-14 앰코 테크놀로지 코리아 주식회사 반도체 디바이스 및 그 제조 방법
KR101411813B1 (ko) 2012-11-09 2014-06-27 앰코 테크놀로지 코리아 주식회사 반도체 디바이스 및 그 제조 방법
KR101401708B1 (ko) 2012-11-15 2014-05-30 앰코 테크놀로지 코리아 주식회사 반도체 디바이스 및 그 제조 방법
US9799592B2 (en) 2013-11-19 2017-10-24 Amkor Technology, Inc. Semicondutor device with through-silicon via-less deep wells
KR101366461B1 (ko) 2012-11-20 2014-02-26 앰코 테크놀로지 코리아 주식회사 반도체 디바이스 및 그 제조 방법
KR101419601B1 (ko) 2012-11-20 2014-07-16 앰코 테크놀로지 코리아 주식회사 Emc 웨이퍼 서포트 시스템을 이용한 반도체 디바이스 및 이의 제조방법
JP6065811B2 (ja) * 2012-12-18 2017-01-25 豊田合成株式会社 発光装置及びその製造方法
US8729714B1 (en) * 2012-12-31 2014-05-20 Intel Mobile Communications GmbH Flip-chip wafer level package and methods thereof
JP6230794B2 (ja) 2013-01-31 2017-11-15 新光電気工業株式会社 電子部品内蔵基板及びその製造方法
US9136254B2 (en) 2013-02-01 2015-09-15 Invensas Corporation Microelectronic package having wire bond vias and stiffening layer
US9322901B2 (en) * 2013-02-20 2016-04-26 Maxim Integrated Products, Inc. Multichip wafer level package (WLP) optical device
US10269619B2 (en) 2013-03-15 2019-04-23 Taiwan Semiconductor Manufacturing Company, Ltd. Wafer level chip scale packaging intermediate structure apparatus and method
KR101473093B1 (ko) 2013-03-22 2014-12-16 앰코 테크놀로지 코리아 주식회사 반도체 디바이스 및 그 제조 방법
KR101538541B1 (ko) 2013-07-16 2015-07-22 앰코 테크놀로지 코리아 주식회사 반도체 디바이스
US9423578B2 (en) * 2013-08-01 2016-08-23 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and method of manufacturing
SG11201601050PA (en) * 2013-09-10 2016-03-30 Heptagon Micro Optics Pte Ltd Compact opto-electronic modules and fabrication methods for such modules
KR101607981B1 (ko) 2013-11-04 2016-03-31 앰코 테크놀로지 코리아 주식회사 반도체 패키지용 인터포저 및 이의 제조 방법, 제조된 인터포저를 이용한 반도체 패키지
US9418877B2 (en) 2014-05-05 2016-08-16 Qualcomm Incorporated Integrated device comprising high density interconnects in inorganic layers and redistribution layers in organic layers
US9064718B1 (en) 2014-05-07 2015-06-23 Freescale Semiconductor, Inc. Pre-formed via array for integrated circuit package
US10468351B2 (en) * 2014-08-26 2019-11-05 Xilinx, Inc. Multi-chip silicon substrate-less chip packaging
US9443780B2 (en) 2014-09-05 2016-09-13 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device having recessed edges and method of manufacture
CN105845635B (zh) * 2015-01-16 2018-12-07 恒劲科技股份有限公司 电子封装结构
CN106033753B (zh) * 2015-03-12 2019-07-12 恒劲科技股份有限公司 封装模块及其基板结构
KR101731700B1 (ko) 2015-03-18 2017-04-28 앰코 테크놀로지 코리아 주식회사 반도체 디바이스 및 그 제조 방법
CN106037630A (zh) 2015-04-09 2016-10-26 胡迪群 反射式感测模块
US9960328B2 (en) * 2016-09-06 2018-05-01 Amkor Technology, Inc. Semiconductor device and manufacturing method thereof

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6583445B1 (en) * 2000-06-16 2003-06-24 Peregrine Semiconductor Corporation Integrated electronic-optoelectronic devices and method of making the same
US20050001331A1 (en) * 2003-07-03 2005-01-06 Toshiyuki Kojima Module with a built-in semiconductor and method for producing the same
US20060065964A1 (en) * 2004-09-30 2006-03-30 Takashi Ohsumi Semiconductor device comprising light-emitting element and light-receiving element, and manufacturing method therefor
US20060079019A1 (en) * 2004-10-08 2006-04-13 Easetech Korea Co., Ltd. Method for manufacturing wafer level chip scale package using redistribution substrate
JP2006147835A (ja) * 2004-11-19 2006-06-08 Casio Comput Co Ltd 半導体装置
US20150235991A1 (en) * 2014-02-18 2015-08-20 Qualcomm Incorporated Bottom package with metal post interconnections

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109037181A (zh) * 2018-07-23 2018-12-18 华进半导体封装先导技术研发中心有限公司 一种改善翘曲的扇出封装结构及其制造方法
CN111935905A (zh) * 2019-05-13 2020-11-13 奥特斯奥地利科技与系统技术有限公司 具有有机部分和无机部分的气密的封装件及其制造方法

Also Published As

Publication number Publication date
US20180233641A1 (en) 2018-08-16
US20230074157A1 (en) 2023-03-09
TW201810728A (zh) 2018-03-16
US10784422B2 (en) 2020-09-22
TW202021161A (zh) 2020-06-01
TW202312519A (zh) 2023-03-16
US9960328B2 (en) 2018-05-01
CN206505893U (zh) 2017-09-19
US10490716B2 (en) 2019-11-26
TWI685130B (zh) 2020-02-11
US20180069163A1 (en) 2018-03-08
KR20180027304A (ko) 2018-03-14
TWI787576B (zh) 2022-12-21
US11942581B2 (en) 2024-03-26
US11437552B2 (en) 2022-09-06
US20200083418A1 (en) 2020-03-12
US20210020813A1 (en) 2021-01-21

Similar Documents

Publication Publication Date Title
CN206505893U (zh) 半导体设备
US6646289B1 (en) Integrated circuit device
US7192796B2 (en) Methods and apparatus for packaging integrated circuit devices
CN106170857A (zh) 半导体装置和其制造方法
TW202111827A (zh) 半導體裝置及在半導體晶粒周圍形成絕緣層的方法
US20160225733A1 (en) Chip Scale Package
TW201143044A (en) Wafer level compliant packages for rear-face illuminated solid state image sensors
JP2010118397A (ja) カメラモジュールおよびその製造方法
JP2007214360A (ja) 半導体装置及びその製造方法
CN103489885A (zh) 图像传感器芯片的晶圆级封装方法
US20180151621A1 (en) Image sensor chip scale packages and related methods
DE102015103745A1 (de) Verfahren zum Durchführen von erweitertem bzw. eingebettetem Wafer Level Packaging (eWLP) und durch die Verfahren hergestellte eWLP-Geräte
US20180350708A1 (en) Package structure and manufacturing method thereof
US20170011979A1 (en) Chip Scale Package
TWI839972B (zh) 半導體裝置及其製造方法
US20230036239A1 (en) Semiconductor Device and Method of Making an Optical Semiconductor Package
DE102015111424B9 (de) Verfahren zum Ausführen von eingebetteter Aufbau- und Verbindungstechnologien auf Wafer-Niveau (eWLP) sowie mittels der Verfahren hergestellte eWLP-Einrichtungen, -Einheiten und -Zusammenbauten

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination