KR101607981B1 - 반도체 패키지용 인터포저 및 이의 제조 방법, 제조된 인터포저를 이용한 반도체 패키지 - Google Patents

반도체 패키지용 인터포저 및 이의 제조 방법, 제조된 인터포저를 이용한 반도체 패키지 Download PDF

Info

Publication number
KR101607981B1
KR101607981B1 KR1020130132666A KR20130132666A KR101607981B1 KR 101607981 B1 KR101607981 B1 KR 101607981B1 KR 1020130132666 A KR1020130132666 A KR 1020130132666A KR 20130132666 A KR20130132666 A KR 20130132666A KR 101607981 B1 KR101607981 B1 KR 101607981B1
Authority
KR
South Korea
Prior art keywords
interposer
layer
conductive pattern
semiconductor package
input
Prior art date
Application number
KR1020130132666A
Other languages
English (en)
Other versions
KR20150051358A (ko
Inventor
이동훈
김도형
박정수
한승철
김주현
Original Assignee
앰코 테크놀로지 코리아 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 앰코 테크놀로지 코리아 주식회사 filed Critical 앰코 테크놀로지 코리아 주식회사
Priority to KR1020130132666A priority Critical patent/KR101607981B1/ko
Priority to US14/532,532 priority patent/US9704842B2/en
Publication of KR20150051358A publication Critical patent/KR20150051358A/ko
Application granted granted Critical
Publication of KR101607981B1 publication Critical patent/KR101607981B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4857Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/486Via connections through the substrate with or without pins
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49822Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/568Temporary substrate used as encapsulation process aid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68318Auxiliary support including means facilitating the separation of a device or wafer from the auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68345Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during the manufacture of self supporting substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68381Details of chemical or physical process used for separating the auxiliary support from a device or wafer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/19Manufacturing methods of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/24137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a temporary auxiliary member not forming part of the bonding apparatus
    • H01L2224/81005Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a temporary auxiliary member not forming part of the bonding apparatus being a temporary or sacrificial substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector involving a temporary auxiliary member not forming part of the bonding apparatus
    • H01L2224/83005Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector involving a temporary auxiliary member not forming part of the bonding apparatus being a temporary or sacrificial substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/96Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15192Resurf arrangement of the internal vias
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16152Cap comprising a cavity for hosting the device, e.g. U-shaped cap
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • H01L2924/1816Exposing the passive side of the semiconductor or solid-state body
    • H01L2924/18161Exposing the passive side of the semiconductor or solid-state body of a flip chip
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping

Abstract

본 발명은 반도체 패키지 제조용 인터포저 및 이의 제조 방법, 제조된 인터포저를 이용한 반도체 패키지에 관한 것이다.
즉, 본 발명은 캐리어 위에 패시베이션층을 접착층을 매개로 분리 가능하게 형성한 다음, 패시베이션층 위에 도전성 패턴층을 다이렉트 프린팅 기법으로 형성하는 과정과, 그 위에 절연층을 일정 두께로 도포하는 과정과, 절연층으로 덮혀진 도전성 패턴층의 일부를 노출시키는 과정을 반복하여, 여러층의 도전성 패턴층이 절연층을 사이에 두고 상호 도전 가능하게 적층된 새로운 구조의 반도체 패키지 제조용 인터포저 및 이의 제조 방법, 그리고 제조된 인터포저를 이용한 반도체 패키지를 제공하고자 한 것이다.

Description

반도체 패키지용 인터포저 및 이의 제조 방법, 제조된 인터포저를 이용한 반도체 패키지{Interposer and method for manufacturing the same, and semiconductor package using the same}
본 발명은 반도체 패키지용 인터포저 및 이의 제조 방법, 제조된 인터포저를 이용한 반도체 패키지에 관한 것으로서, 더욱 상세하게는 캐리어 위에 도전성 패턴층을 다이렉트 프린팅 기법으로 형성하는 과정과, 그 위에 절연층을 형성하는 과정을 반복하여 여러층의 도전성 패턴층을 갖도록 한 반도체 패키지용 인터포저 및 이의 제조 방법, 제조된 인터포저를 이용한 반도체 패키지에 관한 것이다.
각종 전자기기 제품의 경량화, 소형화, 고속화, 다기능화, 고성능화 등 복합화 추세에 따라, 전자기기내 탑재되는 반도체 소자들에 대한 높은 신뢰성을 요구하고 있으며, 이러한 요구를 만족시키기 위하여 웨이퍼 레벨의 칩 스케일 패키지, 인터포저에 여러개의 칩을 한꺼번에 부착하여 기판에 탑재시킨 칩 적층형 패키지 등 다양한 구조의 패키지가 개발되고 있다.
특히, 기판의 전도성패드의 갯수 및 반도체 칩의 신호 입출력을 위한 본딩패드의 갯수 등이 크게 증가하고, 또한 기판에 형성된 전도성패드 간의 간격 및 반도체 칩의 신호 입출력을 위한 본딩패드 간의 간격이 매우 조밀하게 형성됨에 따라, 기판과 반도체 칩을 도전성 와이어를 이용하여 전기적 신호 교환 가능하게 연결하던 일반적인 와이어 본딩 방식을 탈피하여, 인터포저를 매개로 기판과 반도체 칩을 도전 가능하게 적층 구성한 칩 적층형 패키지가 제조되고 있다.
여기서, 종래의 인터포저를 이용한 반도체 패키지 구조를 살펴보면 다음과 같다.
첨부한 도 1에서, 도면부호 100은 기판(PCB: Printed Circuit Board)을 나타내고, 도면부호 120은 기판(100)에 도전 가능하게 부착되는 실리콘 재질의 인터포저로서 하부칩을 나타낸다.
상기 인터포저(120)는 관통 실리콘 비아(122)를 매개로 상부칩(130)과 기판(100) 간의 전기적 신호 전달 역할을 하는 동시에 상부칩(130)과 기판(100) 간의 실질적인 접촉을 회피하여 상부칩(130)과 기판(100) 간의 서로 다른 열팽창계수에 따른 워피지 현상 발생시 상부칩(130)이 기판으로부터 이탈되는 것을 완충시키는 역할을 하는 것으로서, 상부칩(130)과 기판(100) 간의 도전 경로가 되는 다수의 관통 실리콘 비아(122)가 형성되어 있다.
상기 관통 실리콘 비아(122)는 레이저 가공을 이용하여 인터포저(120)에 비아홀을 관통 형성한 후, 비아홀내에 도전성 충진재를 충진시킨 것이다.
이렇게 관통 실리콘 비아(122)의 하단면에 제1전도성 연결체(124: 솔더볼, 범프 등)를 부착한 다음, 이 제1전도성 연결체(124)를 기판(100)의 전도성패드에 도전 가능하게 융착시킴으로써, 기판(100)에 대한 인터포저(120)의 탑재가 이루어진다.
이어서, 본딩패드에 제2전도성 연결체(126: 범프, 솔더볼 등)가 부착된 다수개의 상부칩(130)을 구비하여 인터포저(120) 위에 부착하는 바, 각 상부칩(130)의 제2전도성 연결체(126)를 관통 실리콘 비아(122)의 상단면에 융착시킴으로써, 인터포저(120)에 대한 상부칩(130)의 부착이 이루어진다.
그러나, 상기 인터포저를 구비할 때, 고가의 레이저 가공을 통한 관통 실리콘 비아를 형성하는 과정을 진행해야 함에 따라, 제조 비용이 많이 드는 문제점이 있고, 인터포저를 위한 실리콘의 일정 두께를 고려할 때 전체적인 패키지의 두께 및 무게가 증가되어 경박단소화에 역행하는 문제점이 있다.
한편, 첨부한 도 2에 도시된 바와 같이, 상부칩(130)이 도전 가능하게 적층되는 인터포저(120)는 실리콘 뿐만 아니라 글래스 재질로 적용 가능하며, 레이저 가공에 의한 관통 실리콘 비아가 아닌 통상의 포토리소그래피 공정을 통하여 여러개의 도전층(124)을 도전 가능하게 형성시킨 구조의 것도 사용되고 있다.
그러나, 포토레지시트를 부착하는 공정과, 포토레지스트의 일정 부분을 제거하는 포토레지스트에 대한 패터닝 및 노광 공정 등 공정수가 많이 소요되는 문제점이 있고, 그에 따른 생산성 저하 및 제조 비용 상승의 원인이 되고 있으며, 마찬가지로 인터포저를 위한 실리콘 또는 글래스의 일정 두께를 고려할 때 전체적인 패키지의 두께 및 무게가 증가되어 경박단소화에 역행하는 문제점이 있다.
본 발명은 상기한 종래의 문제점을 해결하기 위하여 안출한 것으로서, 캐리어 위에 패시베이션층을 접착층을 매개로 분리 가능하게 형성한 다음, 패시베이션층 위에 도전성 패턴층을 다이렉트 프린팅 기법으로 형성하는 과정과, 그 위에 절연층을 일정 두께로 도포하는 과정과, 절연층으로 덮혀진 도전성 패턴층의 일부를 노출시키는 과정을 반복하여, 여러층의 도전성 패턴층이 절연층을 사이에 두고 상호 도전 가능하게 적층된 새로운 구조의 반도체 패키지용 인터포저 및 이의 제조 방법, 그리고 제조된 인터포저를 이용한 반도체 패키지를 제공하는데 그 목적이 있다.
상기한 목적을 달성하기 위한 본 발명의 반도체 패키지용 인터포저는: 일정 면적의 캐리어 위에 코팅되는 접착층과; 상기 접착층 위에 도포되는 패시베이션층과; 상기 패시베이션층 위에 다이렉트 프린팅되는 도전성 패턴층과; 상기 도전성 패턴층의 접속패드 부분을 제외한 나머지 표면에 걸쳐 코팅되는 절연층; 을 포함하여 구성된 것을 특징으로 한다.
바람직하게는, 상기 도전성 패턴층은 절연층을 사이에 두고 여러개의 층을 이루며 도전 가능하게 적층되고, 가장 아래쪽 및 위쪽의 도전성 패턴층에 절연층을 통하여 노출되는 접속패드가 형성되도록 한 것을 특징으로 한다.
또한, 상기 캐리어는 실리콘 또는 글래스 재질로 채택되어, 반도체 패키지 제조를 위한 후공정에서 지지부재 역할을 한 후, 접착층 및 패시베이션층과 함께 재사용 가능하게 분리되는 것을 특징으로 한다.
상기한 목적을 달성하기 위한 본 발명의 반도체 패키지용 인터포저 제조 방법은: 일정 면적의 캐리어 위에 접착층을 코팅하는 단계와; 상기 접착층 위에 패시베이션층을 도포하는 단계와; 상기 패시베이션층 위에 도전성 패턴층을 다이렉트 프린팅하는 단계와; 상기 도전성 패턴층이 봉지되도록 패시베이션층 및 도전성 패턴층 위에 절연층을 코팅하는 단계와; 상기 도전성 패턴층의 일부분이 접속패드로 노출되도록 절연층의 일부분에 비아를 형성하는 단계; 를 포함하는 것을 특징으로 한다.
특히, 상기 도전성 패턴층이 절연층을 사이에 두고 여러개의 층을 이루며 도전 가능하게 적층되도록 상기 도전성 패턴층을 다이렉트 프린팅 단계와, 절연층을 코팅하는 단계와, 절연층의 일부분에 비아를 형성하는 단계를 수회 반복하는 것을 특징으로 한다.
바람직하게는, 상기 도전성을 다이렉트 프린팅하는 단계는 나노 임프린팅 기법 또는 잉크젯 프린팅 기법을 이용하여 진행되는 것을 특징으로 한다.
바람직하게는, 상기 절연층을 코팅하는 단계는 스핀 코팅 방법에 의하여 진행되는 것을 특징으로 한다.
또한, 상기 절연층을 코팅하는 단계 후, 절연층의 표면을 평탄화하는 화학적-기계적 폴리싱 단계가 더 진행되는 것을 특징으로 한다.
상기한 목적을 달성하기 위한 본 발명의 반도체 패키지는: 일정 면적의 캐리어 위에 코팅되는 접착층과, 상기 접착층 위에 도포되는 패시베이션층과, 상기 패시베이션층 위에 다이렉트 프린팅되는 도전성 패턴층과, 상기 도전성 패턴층의 접속패드 부분을 제외한 나머지 표면에 걸쳐 코팅되는 절연층을 포함하는 인터포저와; 상기 인터포저의 상면에 부착되는 2개 이상의 반도체 칩과; 상기 반도체 칩의 본딩패드에 융착되는 동시에 인터포저의 접속패드에 융착되는 제1입출력단자와; 상기 반도체 칩을 봉지하면서 인터포저 위에 오버 몰딩되는 몰딩 컴파운드 수지와; 상기 인터포저의 저면을 통하여 노출된 접속패드에 융착되는 제2입출력단자와; 상기 인터포저의 저면을 받쳐주며 제2입출력단자를 매개로 도전 가능하게 연결되는 기판과; 상기 기판의 저면에 형성된 볼랜드에 융착되는 제3입출력단자; 를 포함하여 구성된 것을 특징으로 한다.
특히, 상기 인터포저의 절연층을 사이에 두고 여러개의 도전성 패턴층이 도전 가능하게 연결되며 적층되고, 가장 아래쪽 및 위쪽의 도전성 패턴층에는 절연층을 통하여 노출되는 접속패드가 형성된 것을 특징으로 한다.
또한, 상기 몰딩 컴파운드 수지의 상면에 밀착되는 동시에 기판의 테두리 부분에 부착되는 컨포멀 쉴드 또는 히트스프레더를 더 포함하는 것을 특징으로 한다.
또한, 상기 반도체 칩과 인터포저 사이 공간에는 제1입출력단자를 절연 가능하게 잡아주는 언더필 재료가 충진된 것을 특징으로 한다.
바람직하게는, 상기 캐리어는 실리콘 또는 글래스 재질로 채택되어, 상기 제2입출력단자 부착을 위하여 접착층 및 패시베이션층과 함께 재사용 가능하게 분리되는 것임을 특징으로 한다.
상기한 과제 해결 수단을 통하여, 본 발명은 다음과 같은 효과를 제공한다.
첫째, 캐리어(실리콘 또는 글래스) 위에 접착층과 패시베이션층을 차례로 도포한 다음, 패시베이션층 위에 도전성 패턴층을 다이렉트 프린팅 기법으로 형성하는 과정과, 그 위에 절연층을 일정 두께로 도포하는 과정과, 절연층으로 덮혀진 도전성 패턴층의 일부를 노출시키는 과정을 수차례 반복함으로써, 여러층의 도전성 패턴층이 절연층을 사이에 두고 상호 도전 가능하게 적층된 반도체 패키지 제조용 인터포저를 제공할 수 있다.
둘째, 본 발명의 인터포저는 접착층을 매개로 접합된 캐리어를 제거함에 따라, 기존에 실리콘 또는 글래스 재질을 기반으로 하지 않고, 단지 도전층 및 절연층만이 적층된 구조로 이루어져, 얇고 가벼운 인터포저를 제공할 수 있으며, 그로 인하여 경박단소화된 패키지 제조에 유용하게 사용할 수 있다.
셋째, 기존에 인터포저를 제조하기 위한 포토리소그래피 공정, 백그라인딩 공정 등이 배제됨에 따라 제조 비용을 절감할 수 있다.
넷째, 기존의 인터포저 제조시 백그라인딩 공정에 의하여 실리콘 또는 글래스가 쓸모없이 제거되던 것과 달리, 실리콘 또는 글래스를 본 발명의 인터포저 제조를 위한 캐리어로 재사용할 수 있다.
다섯째, 본 발명의 경박단소화된 인터포저를 이용하여 상부칩과 기판을 도전 가능하게 연결하는 반도체 패키지를 제조함에 따라, 보다 얇고 가벼운 경박단소화된 반도체 패키지를 제조할 수 있다.
도 1 및 도 2는 종래의 인터포저를 이용한 반도체 패키지를 나타낸 단면도,
도 3은 종래의 인터포저에 대한 백그라인딩을 실시하는 공정을 나타낸 단면도,
도 4a 및 도 4b는 본 발명에 따른 반도체 패키지 제조용 인터포저 및 그 제조 방법을 나타낸 단면도,
도 5는 본 발명에 따른 반도체 패키지 제조용 인터포저를 이용한 반도체 패키지의 일 실시예를 도시한 단면도,
도 6a 및 도 6b는 본 발명에 따른 반도체 패키지 제조용 인터포저를 이용한 반도체 패키지의 다른 실시예를 도시한 단면도,
도 7은 본 발명에 따른 반도체 패키지 제조용 인터포저를 이용한 반도체 패키지의 또 다른 실시예를 도시한 단면도.
이하, 본 발명의 바람직한 실시예를 첨부도면을 참조로 상세하게 설명하기로 한다.
본 발명의 인터포저는 다이렉트 프린팅 기법을 이용하여 여러층의 도전성 패턴층이 절연층을 사이에 두고 상호 도전 가능하게 적층된 구조로 제조된 것으로서, 기존의 것에 비하여 얇고 가벼운 경박단소화된 구조로 만들어져 반도체 패키지 제조에 유용하게 사용할 수 있도록 한 것이다.
첨부한 도 4a는 본 발명의 인터포저(10)에 대한 제조 공정도이고, 도 4b는 제조 완료된 인터포저(10)를 나타낸 단면도이다.
도 4a 및 도 4b에서, 도면부호 11은 캐리어(11)를 지시한다.
상기 캐리어(11)는 일정 면적의 실리콘 또는 글래스 재질로 만들어진 것으로서, 본 발명의 인터포저 제조를 위한 지지부재로 활용되고, 또한 반도체 패키지 제조를 위한 후공정에서도 인터포저를 지지하는 지지부재 역할을 한 후, 후술하는 바와 같이 인터포저에 대한 입출력단자를 부착하는 솔더링을 위하여 접착층(12) 및 패시베이션층(13)과 함께 재사용 가능하게 분리된다.
먼저, 본 발명의 인터포저(10)를 제조하기 위하여 일정 면적의 캐리어(11) 위에 접착층(12, release layer)이 코팅된다.
또한, 상기 접착층(12) 위에는 도전성 패턴층(14)을 외부로부터 보호하기 위한 패시베이션층(13)이 일정 두께로 도포된다.
다음으로, 상기 패시베이션층(13) 위에 회로 설계에 따른 패턴을 갖는 도전성 패턴층(14)이 다이렉트 프린팅된다.
이때, 상기 도전성 패턴층(14)을 다이렉트 프린팅하는 방법은 나노 임프린팅 기법 또는 잉크젯 프린팅 기법을 이용하여 진행된다.
참고로, 상기 나노임프린팅 기법이란, 복잡한 포토리소그래피 공정없이 원하는 패턴을 스템프로 만든 다음, 스템프에 UV잉크 등을 뭍혀 웨이퍼나 시료에 도장찍듯이 찍은 상태에서 자외선을 조사시키면 잉크가 경화되어 패턴이 형성되는 기법을 말한다.
또한, 잉크젯 프린팅 기법이란, 얇은 노즐로부터 패턴 형성을 위한 도전성 잉크를 분사하여 인쇄하는 기법을 말한다.
이어서, 상기 도전성 패턴층(14)이 봉지되도록 패시베이션층(13) 및 도전성 패턴층(14) 위에 절연층(16)을 코팅하는 단계가 진행된다.
바람직하게는, 상기 도전성 패턴층(14)을 봉지하는 절연층(16)은 통상의 스핀 코팅 방법에 의하여 형성될 수 있으며, 도전성 패턴층(14)과 패시베이션층(13)의 표면에 고르게 코팅되기 때문에 그 코팅된 표면은 불규칙한 표면을 이루게 된다.
따라서, 상기 절연층(16)을 평평한 표면이 되도록 평탄화하는 화학적-기계적 폴리싱 단계가 진행되며, 절연층(16)을 평탄화시키는 이유는 하기와 같이 도전성 패턴층(14)의 일부분인 접속패드(15)를 노출시키는 공정과 2개 이상의 반도체 칩을 평행하게 부착하는 공정이 원활하게 이루어질 수 있도록 함에 있다.
다음으로, 상기 도전성 패턴층(14)의 일부분이 접속패드(15)로 노출될 때까지 절연층(16)의 일부분에 비아(17)를 관통 형성하는 단계가 진행된다.
바람직하게는, 레이저를 이용하여 절연층(16)의 원하는 위치를 제거하여 일정 깊이의 비아(17)가 관통 형성되도록 함으로써, 이 비아(17)를 통하여 도전성 패턴층(14)의 일부분인 접속패드(15)가 외부로 노출되는 상태가 된다.
한편, 상기와 같이 비아(17)를 통해 접속패드(15)가 노출된 상태에서, 절연층(16) 위에 다이렉트 프린팅 기법을 이용하여 다시 도전성 패턴층(14)을 형성하되, 접속패드(15)와 도전 가능하게 연결시키며 도선성 패턴층(14)을 형성하는 단계와, 다시 그 위에 절연층(16)을 코팅하는 단계와, 또 절연층(16)의 일부분에 비아(17)를 형성하는 단계를 수회 반복함으로써, 도전성 패턴층(14)이 절연층(16)을 사이에 두고 여러개의 층을 이루며 도전 가능하게 적층되도록 한다.
이렇게 상기 도전성 패턴층(14)이 절연층(16)을 사이에 두고 여러개의 층을 이루며 도전 가능하게 적층되도록 함으로써, 전기적 신호 경로를 원하는 방향으로 이끌어낼 수 있을 뿐만 아니라, 인터포저(10)의 핸들링을 위한 최소두께를 확보할 수 있다.
이때, 상기 도전성 패턴층(14)이 절연층(16)을 사이에 두고 여러개의 층을 이루며 도전 가능하게 적층된 후, 가장 아래쪽 및 위쪽의 도전성 패턴층(14)의 접속패드(15)는 각각 후술하는 패키징 공정에서 입출력단자의 부착 자리면이 되도록 절연층(16)을 통하여 외부로 노출되는 상태가 된다.
이와 같이, 본 발명의 인터포저는 캐리어(실리콘 또는 글래스) 위에 접착층과 패시베이션층을 차례로 도포한 다음, 패시베이션층 위에 도전성 패턴층을 다이렉트 프린팅 기법으로 형성하는 과정과, 그 위에 절연층을 일정 두께로 도포하는 과정과, 절연층으로 덮혀진 도전성 패턴층의 일부를 노출시키는 과정을 수차례 반복하여 제조됨으로써, 기존의 인터포저(도 2 참조)에 비하여 얇고 가벼운 경박단소화된 구조를 이루게 되므로, 보다 경박단소화된 반도체 패키지의 제조에 유용하게 사용할 수 있다.
또한, 본 발명의 인터포저는 기존에 인터포저를 제조하기 위하여 실리콘 또는 글래스에 포토리소그래피 공정을 실시하고, 실리콘 또는 글래스의 백면을 백그라인딩하는 공정 등을 배제하여 제조됨에 따라, 공정수 및 제조 비용을 절감할 수 있다.
여기서, 상기와 같이 제조된 인터포저를 이용한 반도체 패키지를 설명하면 다음과 같다.
제1실시예
첨부한 도 5는 본 발명에 따른 반도체 패키지 제조용 인터포저를 이용한 반도체 패키지의 제1실시예를 도시한 단면도이다.
도 5에서, 도면부호 10은 상기와 같이 제조된 인터포저를 지시한다.
먼저, 상기와 같이 제조된 인터포저(10)의 상면에 2개 이상의 반도체 칩(메모리 칩, 로직 디바이스 칩 등)이 도전 가능하게 적층된다.
이때, 상기 반도체 칩(20)의 본딩패드에 제1입출력단자(21, 범프, 솔더볼, 플립칩 등)가 범핑(bumping) 공정에 의하여 미리 융착된 상태에서, 반도체 칩(20)의 적층할 때 제1입출력단자(21)가 인터포저(10)의 접속패드(15)에 솔더링(soldering)을 통하여 융착되도록 함으로써, 인터포저(10)에 대한 반도체 칩(20)의 적층이 이루어진다.
이어서, 상기 반도체 칩(20)과 인터포저(10) 사이의 미세한 공간에 언더필 재료(27)를 충진시켜서, 언더필 재료(27)에 의하여 제1입출력단자(21) 간의 절연이 이루어지는 동시에 언더필 재료(27)에 의하여 제1입출력단자(21)가 감싸여져 견고하게 고정되는 상태가 되도록 한다.
다음으로, 상기 반도체 칩(20)들이 외부로부터 보호되는 봉지 상태가 되도록 인터포저(10) 위에 몰딩 컴파운드 수지(24)가 오버 몰딩된다.
마지막으로, 상기 인터포저(10)의 저면에서 비아(17)를 통하여 노출된 접속패드(15)에 제2입출력단자(22, 솔더볼, 범프 등)를 융착시키는 솔더링을 진행함으로써, 본 발명의 제1실시예에 따른 반도체 패키지가 완성된다.
한편, 상기 제2입출력단자(22)를 융착시키는 솔더링 바로 전에 상기 캐리어(11)를 비롯하여 접착층(12) 및 패시베이션층(13)을 분리시킴으로써, 상기 캐리어는 재사용 가능한 상태가 된다.
즉, 첨부한 도 3에 도시된 바와 같이 캐리어(11, 실리콘 또는 글래스)는 도전성 패턴층이 노출될 때까지 백그라인딩 또는 에칭 공정 등을 통하여 제거되어 쓸모없는 상태가 되지만, 본 발명에서 사용되는 캐리어(11)는 접착층(12) 및 패시베이션층(13)을 떼어내면서 함께 분리될 수 있으므로, 캐리어의 재사용을 도모할 수 있다.
제2실시예
첨부한 도 6a 및 도 6b는 본 발명에 따른 반도체 패키지 제조용 인터포저를 이용한 반도체 패키지의 제2실시예를 도시한 단면도이다.
본 발명의 제2실시예에 따른 반도체 패키지는 상기한 제1실시예의 패키지를 기판(25, Printed Circuit Board)에 실장한 점, 그리고 컨포멀 쉴드 또는 히트스프레더(26)를 더 포함하는 점에 특징이 있다.
이를 위해, 상기 인터포저(10)의 저부에 융착된 제2입출력단자(22)를 기판(25)의 전도성 패턴 부분에 솔더링을 통하여 융착시킴으로써, 상기한 제1실시예에 따른 패키지가 기판(25)에 실장되는 상태가 된다.
또한, 상기 기판(25)의 저면에 형성된 볼랜드에는 솔더볼과 같은 제3입출력단자(23)가 융착된다.
특히, 상기 몰딩 컴파운드 수지(24)의 상면에 컨포멀 쉴드 또는 히트스프레더(26)가 밀착되는 동시에 기판(25)의 테두리 부분에 부착된다.
즉, 일정한 두께의 상판 및 다리부를 갖는 전자파 차폐용 컨포멀 쉴드 또는 반도체 칩의 열을 방출하기 위한 히트스프레더를 구비하여, 상판 부분을 몰딩 컴파운드 수지(24)의 상면에 밀착시키는 동시에 다리부를 기판(25)의 테두리 부분에 부착함으로써, 전자파 차폐 또는 열방출 효과를 도모할 수 있다.
한편, 도 6b에서 보듯이 몰딩 컴파운드 수지(24)의 상면에 대한 그라인딩을 하여, 반도체 칩(20)의 상면이 외부로 노출되도록 한 후, 그 위에 전자파 차폐용 컨포멀 쉴드 또는 히트스프레더(26)를 직접 접촉되게 부착함으로써, 열방출 효과를 극대화시킬 수 있다.
제3실시예
첨부한 도 7은 본 발명에 따른 반도체 패키지 제조용 인터포저를 이용한 반도체 패키지의 제3실시예를 도시한 단면도이다.
본 발명의 제3실시예에 따른 반도체 패키지는 반도체 칩에 직접 다이렉트 피린팅을 실시하며 인터포저를 구축한 점에 특징이 있다.
먼저, 접착 테이프(30) 위에 2개 이상의 반도체 칩(20)을 부착한다.
이어서, 반도체 칩(20)들이 봉지되도록 접착 테이프(30) 위에 몰딩 컴파운드 수지(24)를 오버 몰딩한다.
연이어, 반도체 칩(20)을 봉지한 몰딩 컴파운드 수지(24)체를 접착 테이프(30)에서 떼어내어 반도체 칩(20)의 노출면이 위쪽으로 향하도록 뒤집은 다음, 몰딩 컴파운드 수지(24)체를 접착 테이프(30)에 다시 부착하는 플립핑(Flipping) 공정을 진행한다.
다음으로, 서로 동일 평면을 이루는 반도체 칩(20)의 노출면(본딩패드가 형성된 면) 및 몰딩 컴파운드 수지(24)의 표면에 걸쳐, 상기한 인터포저(10)를 형성하는 단계를 진행한다.
즉, 상기 반도체 칩(20)의 노출면(본딩패드가 형성된 면) 및 몰딩 컴파운드 수지(24)의 표면에 걸쳐, 칩(20)의 본딩패드와 도전 가능하게 연결되는 도전성 패턴층(14)을 다이렉트 프린팅하는 단계와, 상기 도전성 패턴층(14)이 봉지되도록 절연층(16)을 코팅하는 단계와; 상기 도전성 패턴층(14)의 일부분이 접속패드(15)로 노출되도록 절연층(16)의 일부분에 비아(17)를 형성하는 단계 등을 반복 진행함으로써, 상기한 인터포저(10)가 반도체 칩(20) 및 몰딩 컴파운드 수지(24)의 표면에 직접 형성되는 상태가 된다.
최종적으로, 접착 테이프(30)를 떼어낸 후, 인터포저(10)의 접속패드(15)에 제2입출력단자(21)를 솔더링 공정을 통해 융착시킴으로써, 상기한 제1실시예와 동일한 구조의 반도체 패키지가 완성된다.
이와 같이, 상기한 제1 내지 제3실시예에 따른 반도체 패키지는 본 발명의 경박단소화된 인터포저를 이용하여 제조됨에 따라, 보다 얇고 가벼운 경박단소화된 반도체 패키지로서 제공될 수 있다.
10 : 인터포저
11 : 캐리어
12 : 접착층
13 : 패시베이션층
14 : 도전성 패턴층
15 : 접속패드
16 : 절연층
17 : 비아
20 : 반도체 칩
21 : 제1입출력단자
22 : 제2입출력단자
23 : 제3입출력단자
24 : 몰딩 컴파운드 수지
25 : 기판
26 : 컨포멀 쉴드 또는 히트스프레더
27 : 언더필 재료
28 : 접착테이프

Claims (14)

  1. 삭제
  2. 삭제
  3. 삭제
  4. 삭제
  5. 삭제
  6. 삭제
  7. 삭제
  8. 삭제
  9. 삭제
  10. 일정 면적의 캐리어(11) 위에 코팅되는 접착층(12)과, 상기 접착층(12) 위에 도포되는 패시베이션층(13)과, 상기 패시베이션층(13) 위에 다이렉트 프린팅되는 도전성 패턴층(14)과, 상기 도전성 패턴층(14)의 접속패드(15) 부분을 제외한 나머지 표면에 걸쳐 코팅되는 절연층(16)을 포함하는 인터포저(10)와;
    상기 인터포저(10)의 상면에 부착되는 2개 이상의 반도체 칩(20)과;
    상기 반도체 칩(20)의 본딩패드에 융착되는 동시에 인터포저(10)의 접속패드(15)에 융착되는 제1입출력단자(21)와;
    상기 반도체 칩(20)을 봉지하면서 인터포저(10) 위에 오버 몰딩되는 몰딩 컴파운드 수지(24)와;
    상기 인터포저(10)의 저면을 통하여 노출된 접속패드(15)에 융착되는 제2입출력단자(22)와;
    상기 인터포저(10)의 저면을 받쳐주며 제2입출력단자(22)를 매개로 도전 가능하게 연결되는 기판(25)과;
    상기 기판(25)의 저면에 형성된 볼랜드에 융착되는 제3입출력단자(23);
    상기 몰딩 컴파운드 수지(24)의 상면에 밀착되는 동시에 기판(25)의 테두리 부분에 부착되는 컨포멀 쉴드 또는 히트스프레더(26);
    를 포함하고,
    상기 인터포저(10)의 절연층(16)을 사이에 두고 여러개의 도전성 패턴층(14)이 도전 가능하게 연결되며 적층되고, 가장 아래쪽 및 위쪽의 도전성 패턴층(14)에는 절연층(16)을 통하여 노출되는 접속패드(15)가 형성되고, 상기 캐리어(11)는 실리콘 또는 글래스 재질로 채택되어, 상기 제2입출력단자(22)의 부착을 위하여 접착층(12) 및 패시베이션층(12)과 함께 재사용 가능하게 분리되는 것임을 특징으로 하는 반도체 패키지.
  11. 삭제
  12. 삭제
  13. 청구항 10에 있어서,
    상기 반도체 칩(20)과 인터포저(10) 사이 공간에는 제1입출력단자(21)를 절연 가능하게 잡아주는 언더필 재료(27)가 충진된 것을 특징으로 하는 반도체 패키지.
  14. 삭제
KR1020130132666A 2013-11-04 2013-11-04 반도체 패키지용 인터포저 및 이의 제조 방법, 제조된 인터포저를 이용한 반도체 패키지 KR101607981B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020130132666A KR101607981B1 (ko) 2013-11-04 2013-11-04 반도체 패키지용 인터포저 및 이의 제조 방법, 제조된 인터포저를 이용한 반도체 패키지
US14/532,532 US9704842B2 (en) 2013-11-04 2014-11-04 Interposer, manufacturing method thereof, semiconductor package using the same, and method for fabricating the semiconductor package

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130132666A KR101607981B1 (ko) 2013-11-04 2013-11-04 반도체 패키지용 인터포저 및 이의 제조 방법, 제조된 인터포저를 이용한 반도체 패키지

Publications (2)

Publication Number Publication Date
KR20150051358A KR20150051358A (ko) 2015-05-13
KR101607981B1 true KR101607981B1 (ko) 2016-03-31

Family

ID=53007327

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130132666A KR101607981B1 (ko) 2013-11-04 2013-11-04 반도체 패키지용 인터포저 및 이의 제조 방법, 제조된 인터포저를 이용한 반도체 패키지

Country Status (2)

Country Link
US (1) US9704842B2 (ko)
KR (1) KR101607981B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11715697B2 (en) 2019-12-13 2023-08-01 Samsung Electronics Co., Ltd. Semiconductor packages including at least one supporting portion

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9721872B1 (en) 2011-02-18 2017-08-01 Amkor Technology, Inc. Methods and structures for increasing the allowable die size in TMV packages
KR101366461B1 (ko) 2012-11-20 2014-02-26 앰코 테크놀로지 코리아 주식회사 반도체 디바이스 및 그 제조 방법
US9799592B2 (en) 2013-11-19 2017-10-24 Amkor Technology, Inc. Semicondutor device with through-silicon via-less deep wells
KR102372300B1 (ko) * 2015-11-26 2022-03-08 삼성전자주식회사 스택 패키지 및 그 제조 방법
KR101887745B1 (ko) * 2016-05-09 2018-09-06 앰코테크놀로지코리아(주) 멀티 칩 모듈을 갖는 반도체 패키지 및 이의 제조 방법
US20170338128A1 (en) * 2016-05-17 2017-11-23 Powertech Technology Inc. Manufacturing method of package structure
US9960328B2 (en) 2016-09-06 2018-05-01 Amkor Technology, Inc. Semiconductor device and manufacturing method thereof
JP6662337B2 (ja) * 2017-03-27 2020-03-11 信越化学工業株式会社 半導体装置及びその製造方法、並びに積層体
US10687419B2 (en) 2017-06-13 2020-06-16 Advanced Semiconductor Engineering, Inc. Semiconductor package device and method of manufacturing the same
KR102099750B1 (ko) 2017-11-01 2020-04-10 삼성전자주식회사 반도체 패키지
US11264359B2 (en) * 2020-04-27 2022-03-01 Taiwan Semiconductor Manufacturing Co., Ltd. Chip bonded to a redistribution structure with curved conductive lines
US11670601B2 (en) 2020-07-17 2023-06-06 Taiwan Semiconductor Manufacturing Co., Ltd. Stacking via structures for stress reduction
KR20220021615A (ko) 2020-08-14 2022-02-22 삼성전자주식회사 반도체 패키지
CN114375111B (zh) * 2020-10-14 2023-06-02 华为技术有限公司 一种封装模块、封装方法及电子设备
US11557559B2 (en) * 2021-02-26 2023-01-17 Taiwan Semiconductor Manufacturing Company, Ltd. Package structure

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005333052A (ja) * 2004-05-21 2005-12-02 Sony Corp Simox基板及びその製造方法及びsimox基板を用いた半導体装置及びsimox基板を用いた電気光学表示装置の製造方法
JP2006073622A (ja) * 2004-08-31 2006-03-16 Nec Electronics Corp 半導体装置用パッケージ基板およびその製造方法と半導体装置

Family Cites Families (299)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3462349A (en) 1966-09-19 1969-08-19 Hughes Aircraft Co Method of forming metal contacts on electrical components
US3916434A (en) 1972-11-30 1975-10-28 Power Hybrids Inc Hermetically sealed encapsulation of semiconductor devices
US3868724A (en) 1973-11-21 1975-02-25 Fairchild Camera Instr Co Multi-layer connecting structures for packaging semiconductor devices mounted on a flexible carrier
US4322778A (en) 1980-01-25 1982-03-30 International Business Machines Corp. High performance semiconductor package assembly
CA1204213A (en) 1982-09-09 1986-05-06 Masahiro Takeda Memory card having static electricity protection
US4706167A (en) 1983-11-10 1987-11-10 Telemark Co., Inc. Circuit wiring disposed on solder mask coating
JPS6156493A (ja) 1984-08-28 1986-03-22 日本電気株式会社 多層回路基板の電源配線構造
US4645552A (en) 1984-11-19 1987-02-24 Hughes Aircraft Company Process for fabricating dimensionally stable interconnect boards
US4642160A (en) 1985-08-12 1987-02-10 Interconnect Technology Inc. Multilayer circuit board manufacturing
US4716049A (en) 1985-12-20 1987-12-29 Hughes Aircraft Company Compressive pedestal for microminiature connections
US4786952A (en) 1986-07-24 1988-11-22 General Motors Corporation High voltage depletion mode MOS power field effect transistor
US4811082A (en) 1986-11-12 1989-03-07 International Business Machines Corporation High performance integrated circuit packaging structure
JPH0784115B2 (ja) 1987-03-31 1995-09-13 三菱電機株式会社 半導体装置カ−ド
US4897338A (en) 1987-08-03 1990-01-30 Allied-Signal Inc. Method for the manufacture of multilayer printed circuit boards
US4806188A (en) 1988-03-04 1989-02-21 E. I. Du Pont De Nemours And Company Method for fabricating multilayer circuits
FR2637151A1 (fr) 1988-09-29 1990-03-30 Commissariat Energie Atomique Procede de realisation de connexions electriques a travers un substrat
US4996391A (en) 1988-09-30 1991-02-26 Siemens Aktiengesellschaft Printed circuit board having an injection molded substrate
JP2559834B2 (ja) 1989-01-12 1996-12-04 三菱電機株式会社 Icカード
US5108553A (en) 1989-04-04 1992-04-28 Olin Corporation G-tab manufacturing process and the product produced thereby
US5081520A (en) 1989-05-16 1992-01-14 Minolta Camera Kabushiki Kaisha Chip mounting substrate having an integral molded projection and conductive pattern
US5072075A (en) 1989-06-28 1991-12-10 Digital Equipment Corporation Double-sided hybrid high density circuit board and method of making same
JP3090453B2 (ja) 1989-07-10 2000-09-18 株式会社日立製作所 厚膜薄膜積層基板およびそれを用いた電子回路装置
US5021047A (en) 1989-08-29 1991-06-04 Movern John B Restricted use hypodermic syringe
US5531020A (en) 1989-11-14 1996-07-02 Poly Flex Circuits, Inc. Method of making subsurface electronic circuits
US5283459A (en) 1989-11-15 1994-02-01 Kabushiki Kaisha Toshiba Semiconductor sensor including an aperture having a funnel shaped section intersecting a second section
EP0473796A4 (en) 1990-03-15 1994-05-25 Fujitsu Ltd Semiconductor device having a plurality of chips
US5191174A (en) 1990-08-01 1993-03-02 International Business Machines Corporation High density circuit board and method of making same
US5072520A (en) 1990-10-23 1991-12-17 Rogers Corporation Method of manufacturing an interconnect device having coplanar contact bumps
US5229550A (en) 1990-10-30 1993-07-20 International Business Machines Corporation Encapsulated circuitized power core alignment and lamination
JP2890823B2 (ja) 1990-11-21 1999-05-17 株式会社デンソー 表示盤
US5379191A (en) 1991-02-26 1995-01-03 Microelectronics And Computer Technology Corporation Compact adapter package providing peripheral to area translation for an integrated circuit chip
US5250843A (en) 1991-03-27 1993-10-05 Integrated System Assemblies Corp. Multichip integrated circuit modules
US5091769A (en) 1991-03-27 1992-02-25 Eichelberger Charles W Configuration for testing and burn-in of integrated circuit chips
US5326643A (en) 1991-10-07 1994-07-05 International Business Machines Corporation Adhesive layer in multi-level packaging and organic material as a metal diffusion barrier
JPH05109975A (ja) 1991-10-14 1993-04-30 Hitachi Ltd 樹脂封止型半導体装置
US5239448A (en) 1991-10-28 1993-08-24 International Business Machines Corporation Formulation of multichip modules
JPH05136323A (ja) 1991-11-13 1993-06-01 Nec Corp 集積回路装置
FR2684235B1 (fr) 1991-11-25 1999-12-10 Gemplus Card Int Carte a circuit integre comprenant des moyens de protection du circuit integre.
US5278726A (en) 1992-01-22 1994-01-11 Motorola, Inc. Method and apparatus for partially overmolded integrated circuit package
US5508938A (en) 1992-08-13 1996-04-16 Fujitsu Limited Special interconnect layer employing offset trace layout for advanced multi-chip module packages
US5404044A (en) 1992-09-29 1995-04-04 International Business Machines Corporation Parallel process interposer (PPI)
US5371654A (en) 1992-10-19 1994-12-06 International Business Machines Corporation Three dimensional high performance interconnection package
US5353498A (en) 1993-02-08 1994-10-11 General Electric Company Method for fabricating an integrated circuit module
US5474958A (en) 1993-05-04 1995-12-12 Motorola, Inc. Method for making semiconductor device having no die supporting surface
JPH0717175A (ja) 1993-06-22 1995-01-20 Seiko Epson Corp メモリーカード
JPH09504654A (ja) 1993-08-13 1997-05-06 イルビン センサーズ コーポレーション 単一icチップに代わるicチップ積層体
US5442852A (en) 1993-10-26 1995-08-22 Pacific Microelectronics Corporation Method of fabricating solder ball array
US6042889A (en) 1994-02-28 2000-03-28 International Business Machines Corporation Method for electrolessly depositing a metal onto a substrate using mediator ions
JPH07302318A (ja) 1994-03-09 1995-11-14 Seiko Epson Corp カード型電子装置
EP0683517B1 (en) 1994-05-09 2002-07-24 Nec Corporation Semiconductor device having semiconductor chip bonded to circuit board through bumps and process of mounting thereof
JPH07335783A (ja) 1994-06-13 1995-12-22 Fujitsu Ltd 半導体装置及び半導体装置ユニット
TW368745B (en) 1994-08-15 1999-09-01 Citizen Watch Co Ltd Semiconductor device with IC chip highly secured
US5546654A (en) 1994-08-29 1996-08-20 General Electric Company Vacuum fixture and method for fabricating electronic assemblies
KR100398714B1 (ko) 1994-09-20 2003-11-14 가부시끼가이샤 히다치 세이사꾸쇼 반도체장치및그의실장구조체
US5719749A (en) 1994-09-26 1998-02-17 Sheldahl, Inc. Printed circuit assembly with fine pitch flexible printed circuit overlay mounted to printed circuit board
US5530288A (en) 1994-10-12 1996-06-25 International Business Machines Corporation Passive interposer including at least one passive electronic component
JPH08190615A (ja) 1995-01-09 1996-07-23 Seiko Epson Corp メモリーカード
US5622588A (en) 1995-02-02 1997-04-22 Hestia Technologies, Inc. Methods of making multi-tier laminate substrates for electronic device packaging
US6204453B1 (en) 1998-12-02 2001-03-20 International Business Machines Corporation Two signal one power plane circuit board
US5612513A (en) 1995-09-19 1997-03-18 Micron Communications, Inc. Article and method of manufacturing an enclosed electrical circuit using an encapsulant
JPH09130009A (ja) 1995-10-27 1997-05-16 Mitsubishi Electric Corp 混成集積回路装置とその製造方法
US5739581A (en) 1995-11-17 1998-04-14 National Semiconductor Corporation High density integrated circuit package assembly with a heatsink between stacked dies
US5674785A (en) 1995-11-27 1997-10-07 Micron Technology, Inc. Method of producing a single piece package for semiconductor die
US6013948A (en) 1995-11-27 2000-01-11 Micron Technology, Inc. Stackable chip scale semiconductor package with mating contacts on opposed surfaces
US5826330A (en) 1995-12-28 1998-10-27 Hitachi Aic Inc. Method of manufacturing multilayer printed wiring board
US5682065A (en) 1996-03-12 1997-10-28 Micron Technology, Inc. Hermetic chip and method of manufacture
JP3638173B2 (ja) 1996-03-27 2005-04-13 本田技研工業株式会社 マイクロ波回路用パッケージ
CN1474452A (zh) 1996-04-19 2004-02-11 松下电器产业株式会社 半导体器件
DE19620095B4 (de) 1996-05-18 2006-07-06 Tamm, Wilhelm, Dipl.-Ing. (FH) Verfahren zur Herstellung von Leiterplatten
US5841193A (en) 1996-05-20 1998-11-24 Epic Technologies, Inc. Single chip modules, repairable multichip modules, and methods of fabrication thereof
JPH09327990A (ja) 1996-06-11 1997-12-22 Toshiba Corp カード型記憶装置
US5723907A (en) 1996-06-25 1998-03-03 Micron Technology, Inc. Loc simm
US6405431B1 (en) 1996-06-27 2002-06-18 Samsung Electro-Mechanics Co., Ltd. Method for manufacturing build-up multi-layer printed circuit board by using yag laser
US5774340A (en) 1996-08-28 1998-06-30 International Business Machines Corporation Planar redistribution structure and printed wiring device
US6307161B1 (en) 1996-09-10 2001-10-23 Formfactor, Inc. Partially-overcoated elongate contact structures
DE19645854A1 (de) 1996-11-07 1998-05-14 Hewlett Packard Co Verfahren zur Herstellung von Leiterplatten
AU4902897A (en) 1996-11-08 1998-05-29 W.L. Gore & Associates, Inc. Method for improving reliability of thin circuit substrates by increasing the T of the substrate
WO1998020557A1 (en) 1996-11-08 1998-05-14 W.L. Gore & Associates, Inc. Method for reducing via inductance in an electronic assembly and device
JP3266815B2 (ja) 1996-11-26 2002-03-18 シャープ株式会社 半導体集積回路装置の製造方法
US5894108A (en) 1997-02-11 1999-04-13 National Semiconductor Corporation Plastic package with exposed die
JP3704864B2 (ja) 1997-02-12 2005-10-12 株式会社デンソー 半導体素子の実装構造
US6365975B1 (en) 1997-04-02 2002-04-02 Tessera, Inc. Chip with internal signal routing in external element
US6051888A (en) 1997-04-07 2000-04-18 Texas Instruments Incorporated Semiconductor package and method for increased thermal dissipation of flip-chip semiconductor package
US6160705A (en) 1997-05-09 2000-12-12 Texas Instruments Incorporated Ball grid array package and method using enhanced power and ground distribution circuitry
TW449844B (en) 1997-05-17 2001-08-11 Hyundai Electronics Ind Ball grid array package having an integrated circuit chip
IL120866A0 (en) 1997-05-20 1997-09-30 Micro Components Systems Ltd Process for producing an aluminum substrate
JPH10334205A (ja) 1997-05-30 1998-12-18 Toshiba Corp Icカードおよびメモリパッケージ
US5835355A (en) 1997-09-22 1998-11-10 Lsi Logic Corporation Tape ball grid array package with perforated metal stiffener
JPH11121897A (ja) 1997-10-14 1999-04-30 Fujitsu Ltd 複数の回路素子を基板上に搭載するプリント配線基板の製造方法及びプリント配線基板の構造
JPH11219984A (ja) 1997-11-06 1999-08-10 Sharp Corp 半導体装置パッケージおよびその製造方法ならびにそのための回路基板
US5952611A (en) 1997-12-19 1999-09-14 Texas Instruments Incorporated Flexible pin location integrated circuit package
US6034427A (en) 1998-01-28 2000-03-07 Prolinx Labs Corporation Ball grid array structure and method for packaging an integrated circuit chip
US6172419B1 (en) 1998-02-24 2001-01-09 Micron Technology, Inc. Low profile ball grid array package
US6119338A (en) 1998-03-19 2000-09-19 Industrial Technology Research Institute Method for manufacturing high-density multilayer printed circuit boards
USD445096S1 (en) 1998-04-01 2001-07-17 Sandisk Corporation Removable memory card for use with portable electronic devices
US6184463B1 (en) 1998-04-13 2001-02-06 Harris Corporation Integrated circuit package for flip chip
US6137062A (en) 1998-05-11 2000-10-24 Motorola, Inc. Ball grid array with recessed solder balls
US5903052A (en) 1998-05-12 1999-05-11 Industrial Technology Research Institute Structure for semiconductor package for improving the efficiency of spreading heat
US6280641B1 (en) 1998-06-02 2001-08-28 Mitsubishi Gas Chemical Company, Inc. Printed wiring board having highly reliably via hole and process for forming via hole
TW423083B (en) 1998-06-04 2001-02-21 Matsushita Electric Ind Co Ltd Semiconductor device and method of manufacturing same
US6040622A (en) 1998-06-11 2000-03-21 Sandisk Corporation Semiconductor package using terminals formed on a conductive layer of a circuit board
JP2000031640A (ja) 1998-07-08 2000-01-28 Ibiden Co Ltd プリント配線板及びその製造方法
US6515355B1 (en) 1998-09-02 2003-02-04 Micron Technology, Inc. Passivation layer for packaged integrated circuits
US6194250B1 (en) 1998-09-14 2001-02-27 Motorola, Inc. Low-profile microelectronic package
US6274821B1 (en) 1998-09-16 2001-08-14 Denso Corporation Shock-resistive printed circuit board and electronic device including the same
US6239485B1 (en) 1998-11-13 2001-05-29 Fujitsu Limited Reduced cross-talk noise high density signal interposer with power and ground wrap
US6069407A (en) 1998-11-18 2000-05-30 Vlsi Technology, Inc. BGA package using PCB and tape in a die-up configuration
US6392160B1 (en) 1998-11-25 2002-05-21 Lucent Technologies Inc. Backplane for radio frequency signals
US6175087B1 (en) 1998-12-02 2001-01-16 International Business Machines Corporation Composite laminate circuit structure and method of forming the same
US6127833A (en) 1999-01-04 2000-10-03 Taiwan Semiconductor Manufacturing Co. Test carrier for attaching a semiconductor device
US6218730B1 (en) 1999-01-06 2001-04-17 International Business Machines Corporation Apparatus for controlling thermal interface gap distance
TW411737B (en) 1999-03-09 2000-11-11 Unimicron Technology Corp A 2-stage process to form micro via
JP3446825B2 (ja) 1999-04-06 2003-09-16 沖電気工業株式会社 半導体装置およびその製造方法
JP3398721B2 (ja) 1999-05-20 2003-04-21 アムコー テクノロジー コリア インコーポレーティド 半導体パッケージ及びその製造方法
US6717819B1 (en) 1999-06-01 2004-04-06 Amerasia International Technology, Inc. Solderable flexible adhesive interposer as for an electronic package, and method for making same
TW443083B (en) 1999-06-23 2001-06-23 Asustek Comp Inc Printed circuit board structure
US6122171A (en) 1999-07-30 2000-09-19 Micron Technology, Inc. Heat sink chip package and method of making
USD446525S1 (en) 1999-08-24 2001-08-14 Kabushiki Kaisha Toshiba IC memory card
US6350664B1 (en) 1999-09-02 2002-02-26 Matsushita Electric Industrial Co., Ltd. Semiconductor device and method of manufacturing the same
US6517995B1 (en) 1999-09-14 2003-02-11 Massachusetts Institute Of Technology Fabrication of finely featured devices by liquid embossing
JP2001185653A (ja) 1999-10-12 2001-07-06 Fujitsu Ltd 半導体装置及び基板の製造方法
JP2001118947A (ja) 1999-10-19 2001-04-27 Nec Corp 半導体装置用パッケージの製造方法及び半導体装置
US6803528B1 (en) 1999-11-05 2004-10-12 3M Innovative Properties Company Multi-layer double-sided wiring board and method of fabricating the same
JP3346752B2 (ja) 1999-11-15 2002-11-18 日本電気株式会社 高周波パッケージ
US6497943B1 (en) 2000-02-14 2002-12-24 International Business Machines Corporation Surface metal balancing to reduce chip carrier flexing
US6586682B2 (en) 2000-02-23 2003-07-01 Kulicke & Soffa Holdings, Inc. Printed wiring board with controlled line impedance
JP3677429B2 (ja) 2000-03-09 2005-08-03 Necエレクトロニクス株式会社 フリップチップ型半導体装置の製造方法
KR100344833B1 (ko) 2000-04-03 2002-07-20 주식회사 하이닉스반도체 반도체 패키지 및 그의 제조방법
US6407341B1 (en) 2000-04-25 2002-06-18 International Business Machines Corporation Conductive substructures of a multilayered laminate
JP2001332644A (ja) 2000-05-19 2001-11-30 Sony Corp 半導体装置及びインターポーザー、並びにこれらの製造方法
US6329609B1 (en) 2000-06-29 2001-12-11 International Business Machines Corporation Method and structure to prevent distortion and expansion of organic spacer layer for thin film transfer-join technology
US7262082B1 (en) 2000-10-13 2007-08-28 Bridge Semiconductor Corporation Method of making a three-dimensional stacked semiconductor package with a metal pillar and a conductive interconnect in an encapsulant aperture
JP2002158312A (ja) 2000-11-17 2002-05-31 Oki Electric Ind Co Ltd 3次元実装用半導体パッケージ、その製造方法、および半導体装置
JP3992921B2 (ja) 2000-11-20 2007-10-17 アルプス電気株式会社 プリント配線基板の製造方法
JP3798620B2 (ja) 2000-12-04 2006-07-19 富士通株式会社 半導体装置の製造方法
TW511405B (en) 2000-12-27 2002-11-21 Matsushita Electric Ind Co Ltd Device built-in module and manufacturing method thereof
TW484172B (en) 2001-02-15 2002-04-21 Au Optronics Corp Metal bump
US6730857B2 (en) 2001-03-13 2004-05-04 International Business Machines Corporation Structure having laser ablated features and method of fabricating
JP3718131B2 (ja) 2001-03-16 2005-11-16 松下電器産業株式会社 高周波モジュールおよびその製造方法
US7034386B2 (en) 2001-03-26 2006-04-25 Nec Corporation Thin planar semiconductor device having electrodes on both surfaces and method of fabricating same
US6486554B2 (en) 2001-03-30 2002-11-26 International Business Machines Corporation Molded body for PBGA and chip-scale packages
US6753612B2 (en) 2001-04-05 2004-06-22 International Business Machines Corporation Economical high density chip carrier
US6888240B2 (en) 2001-04-30 2005-05-03 Intel Corporation High performance, low cost microelectronic circuit package with interposer
WO2002096166A1 (en) 2001-05-18 2002-11-28 Corporation For National Research Initiatives Radio frequency microelectromechanical systems (mems) devices on low-temperature co-fired ceramic (ltcc) substrates
US6815709B2 (en) 2001-05-23 2004-11-09 International Business Machines Corporation Structure having flush circuitry features and method of making
US6930256B1 (en) 2002-05-01 2005-08-16 Amkor Technology, Inc. Integrated circuit substrate having laser-embedded conductive patterns and method therefor
US6900528B2 (en) 2001-06-21 2005-05-31 Micron Technology, Inc. Stacked mass storage flash memory package
US6660559B1 (en) 2001-06-25 2003-12-09 Amkor Technology, Inc. Method of making a chip carrier package using laser ablation
US6765287B1 (en) 2001-07-27 2004-07-20 Charles W. C. Lin Three-dimensional stacked semiconductor package
TW502406B (en) 2001-08-01 2002-09-11 Siliconware Precision Industries Co Ltd Ultra-thin package having stacked die
US6534391B1 (en) 2001-08-17 2003-03-18 Amkor Technology, Inc. Semiconductor package having substrate with laser-formed aperture through solder mask layer
KR100447867B1 (ko) 2001-10-05 2004-09-08 삼성전자주식회사 반도체 패키지
US6660945B2 (en) 2001-10-16 2003-12-09 International Business Machines Corporation Interconnect structure and method of making same
US6727576B2 (en) 2001-10-31 2004-04-27 Infineon Technologies Ag Transfer wafer level packaging
KR100446290B1 (ko) 2001-11-03 2004-09-01 삼성전자주식회사 댐을 포함하는 반도체 패키지 및 그 제조방법
DE10157280B4 (de) 2001-11-22 2009-10-22 Qimonda Ag Verfahren zum Anschließen von Schaltungseinheiten
US6759940B2 (en) 2002-01-10 2004-07-06 Lamina Ceramics, Inc. Temperature compensating device with integral sheet thermistors
TW200302685A (en) 2002-01-23 2003-08-01 Matsushita Electric Ind Co Ltd Circuit component built-in module and method of manufacturing the same
TWI268581B (en) 2002-01-25 2006-12-11 Advanced Semiconductor Eng Stack type flip-chip package including a substrate board, a first chip, a second chip, multiple conductive wire, an underfill, and a packaging material
SG121705A1 (en) 2002-02-21 2006-05-26 United Test & Assembly Ct Ltd Semiconductor package
US6608757B1 (en) 2002-03-18 2003-08-19 International Business Machines Corporation Method for making a printed wiring board
US7548430B1 (en) 2002-05-01 2009-06-16 Amkor Technology, Inc. Buildup dielectric and metallization process and semiconductor package
US7633765B1 (en) 2004-03-23 2009-12-15 Amkor Technology, Inc. Semiconductor package including a top-surface metal layer for implementing circuit features
US6727645B2 (en) 2002-05-24 2004-04-27 International Business Machines Corporation Organic LED device
SG111069A1 (en) 2002-06-18 2005-05-30 Micron Technology Inc Semiconductor devices including peripherally located bond pads, assemblies, packages, and methods
US6906415B2 (en) 2002-06-27 2005-06-14 Micron Technology, Inc. Semiconductor device assemblies and packages including multiple semiconductor devices and methods
AU2003246268A1 (en) 2002-08-09 2004-02-25 Sharp Kabushiki Kaisha Image combination device, image combination method, image combination program, and recording medium containing the image combination program
US7053476B2 (en) 2002-09-17 2006-05-30 Chippac, Inc. Semiconductor multi-package module having package stacked over die-down flip chip ball grid array package and having wire bond interconnect between stacked packages
US6905914B1 (en) 2002-11-08 2005-06-14 Amkor Technology, Inc. Wafer level package and fabrication method
GB2420912B (en) * 2002-12-11 2006-07-26 Dainippon Printing Co Ltd Multilayer wiring board and manufacture method thereof
US6943436B2 (en) 2003-01-15 2005-09-13 Sun Microsystems, Inc. EMI heatspreader/lid for integrated circuit packages
US7043830B2 (en) 2003-02-20 2006-05-16 Micron Technology, Inc. Method of forming conductive bumps
US6841883B1 (en) 2003-03-31 2005-01-11 Micron Technology, Inc. Multi-dice chip scale semiconductor components and wafer level methods of fabrication
US6921975B2 (en) 2003-04-18 2005-07-26 Freescale Semiconductor, Inc. Circuit device with at least partial packaging, exposed active surface and a voltage reference plane
US6838776B2 (en) 2003-04-18 2005-01-04 Freescale Semiconductor, Inc. Circuit device with at least partial packaging and method for forming
TWI225299B (en) 2003-05-02 2004-12-11 Advanced Semiconductor Eng Stacked flip chip package
US6787443B1 (en) 2003-05-20 2004-09-07 Intel Corporation PCB design and method for providing vented blind vias
TWI236118B (en) 2003-06-18 2005-07-11 Advanced Semiconductor Eng Package structure with a heat spreader and manufacturing method thereof
KR20050001159A (ko) 2003-06-27 2005-01-06 삼성전자주식회사 복수개의 플립 칩들을 갖는 멀티칩 패키지 및 그 제조방법
DE10334576B4 (de) 2003-07-28 2007-04-05 Infineon Technologies Ag Verfahren zum Herstellen eines Halbleiterbauelements mit einem Kunststoffgehäuse
US7029951B2 (en) 2003-09-12 2006-04-18 International Business Machines Corporation Cooling system for a semiconductor device and method of fabricating same
US7372151B1 (en) 2003-09-12 2008-05-13 Asat Ltd. Ball grid array package and process for manufacturing same
US7176563B2 (en) 2003-09-18 2007-02-13 International Business Machine Corporation Electronically grounded heat spreader
US7030469B2 (en) 2003-09-25 2006-04-18 Freescale Semiconductor, Inc. Method of forming a semiconductor package and structure thereof
US7993983B1 (en) 2003-11-17 2011-08-09 Bridge Semiconductor Corporation Method of making a semiconductor chip assembly with chip and encapsulant grinding
US7459781B2 (en) 2003-12-03 2008-12-02 Wen-Kun Yang Fan out type wafer level package structure and method of the same
US7514767B2 (en) 2003-12-03 2009-04-07 Advanced Chip Engineering Technology Inc. Fan out type wafer level package structure and method of the same
US7345361B2 (en) 2003-12-04 2008-03-18 Intel Corporation Stackable integrated circuit packaging
DE10360708B4 (de) 2003-12-19 2008-04-10 Infineon Technologies Ag Halbleitermodul mit einem Halbleiterstapel, Umverdrahtungsplatte, und Verfahren zur Herstellung derselben
US20050133928A1 (en) 2003-12-19 2005-06-23 Howard Gregory E. Wire loop grid array package
US7122891B2 (en) 2003-12-23 2006-10-17 Intel Corporation Ceramic embedded wireless antenna
JP4103796B2 (ja) 2003-12-25 2008-06-18 沖電気工業株式会社 半導体チップパッケージ及びマルチチップパッケージ
US7015075B2 (en) 2004-02-09 2006-03-21 Freescale Semiconuctor, Inc. Die encapsulation using a porous carrier
US7119432B2 (en) 2004-04-07 2006-10-10 Lsi Logic Corporation Method and apparatus for establishing improved thermal communication between a die and a heatspreader in a semiconductor package
US20050242425A1 (en) 2004-04-30 2005-11-03 Leal George R Semiconductor device with a protected active die region and method therefor
US7732334B2 (en) 2004-08-23 2010-06-08 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US7112882B2 (en) 2004-08-25 2006-09-26 Taiwan Semiconductor Manufacturing Co., Ltd. Structures and methods for heat dissipation of semiconductor integrated circuits
WO2006047028A2 (en) 2004-10-23 2006-05-04 Freescale Semiconductor, Inc. Packaged device and method of forming same
US7238602B2 (en) 2004-10-26 2007-07-03 Advanced Chip Engineering Technology Inc. Chip-size package structure and method of the same
KR100688769B1 (ko) 2004-12-30 2007-03-02 삼성전기주식회사 도금에 의한 칩 내장형 인쇄회로기판 및 그 제조 방법
US7326592B2 (en) 2005-04-04 2008-02-05 Infineon Technologies Ag Stacked die package
US7215026B2 (en) 2005-04-14 2007-05-08 Samsung Electonics Co., Ltd Semiconductor module and method of forming a semiconductor module
US7429786B2 (en) 2005-04-29 2008-09-30 Stats Chippac Ltd. Semiconductor package including second substrate and having exposed substrate surfaces on upper and lower sides
US7208345B2 (en) 2005-05-11 2007-04-24 Infineon Technologies Ag Method of manufacturing a semiconductor device comprising stacked chips and a corresponding semiconductor device
JP5138181B2 (ja) 2005-08-01 2013-02-06 三星電子株式会社 フェライト遮蔽構造を備えた半導体パッケージ
US8643163B2 (en) 2005-08-08 2014-02-04 Stats Chippac Ltd. Integrated circuit package-on-package stacking system and method of manufacture thereof
JP4716819B2 (ja) * 2005-08-22 2011-07-06 新光電気工業株式会社 インターポーザの製造方法
DE102005046280B4 (de) 2005-09-27 2007-11-08 Infineon Technologies Ag Halbleiterbauteil mit einem Halbleiterchip sowie Verfahren zur Herstellung desselben
JP2007110202A (ja) 2005-10-11 2007-04-26 Matsushita Electric Ind Co Ltd 複合フィルタチップ
US8008770B2 (en) 2005-11-02 2011-08-30 Stats Chippac Ltd. Integrated circuit package system with bump pad
US7741707B2 (en) 2006-02-27 2010-06-22 Stats Chippac Ltd. Stackable integrated circuit package system
US8497162B1 (en) 2006-04-21 2013-07-30 Advanced Micro Devices, Inc. Lid attach process
US7242081B1 (en) 2006-04-24 2007-07-10 Advanced Semiconductor Engineering Inc. Stacked package structure
JP3942190B1 (ja) * 2006-04-25 2007-07-11 国立大学法人九州工業大学 両面電極構造の半導体装置及びその製造方法
US7714453B2 (en) 2006-05-12 2010-05-11 Broadcom Corporation Interconnect structure and formation for package stacking of molded plastic area array package
US7902660B1 (en) 2006-05-24 2011-03-08 Amkor Technology, Inc. Substrate for semiconductor device and manufacturing method thereof
US7682972B2 (en) 2006-06-01 2010-03-23 Amitec-Advanced Multilayer Interconnect Technoloiges Ltd. Advanced multilayer coreless support structures and method for their fabrication
US7405102B2 (en) 2006-06-09 2008-07-29 Freescale Semiconductor, Inc. Methods and apparatus for thermal management in a multi-layer embedded chip structure
US8581381B2 (en) 2006-06-20 2013-11-12 Broadcom Corporation Integrated circuit (IC) package stacking and IC packages formed by same
US7459202B2 (en) 2006-07-03 2008-12-02 Motorola, Inc. Printed circuit board
JP2008021800A (ja) * 2006-07-12 2008-01-31 Sanyo Electric Co Ltd 半導体装置およびその製造方法
TWI336502B (en) 2006-09-27 2011-01-21 Advanced Semiconductor Eng Semiconductor package and semiconductor device and the method of making the same
US7550857B1 (en) 2006-11-16 2009-06-23 Amkor Technology, Inc. Stacked redistribution layer (RDL) die assembly package
US7608921B2 (en) 2006-12-07 2009-10-27 Stats Chippac, Inc. Multi-layer semiconductor package
US20080182363A1 (en) 2007-01-31 2008-07-31 Freescale Semiconductor, Inc. Method for forming a microelectronic assembly including encapsulating a die using a sacrificial layer
TWI335070B (en) 2007-03-23 2010-12-21 Advanced Semiconductor Eng Semiconductor package and the method of making the same
US7675131B2 (en) 2007-04-05 2010-03-09 Micron Technology, Inc. Flip-chip image sensor packages and methods of fabricating the same
KR101336569B1 (ko) 2007-05-22 2013-12-03 삼성전자주식회사 증가된 결합 신뢰성을 갖는 반도체 패키지 및 그 제조 방법
KR100891805B1 (ko) 2007-05-25 2009-04-07 주식회사 네패스 웨이퍼 레벨 시스템 인 패키지 및 그 제조 방법
WO2009035907A2 (en) 2007-09-11 2009-03-19 Dow Corning Corporation Thermal interface material, electronic device containing the thermal interface material, and methods for their preparation and use
US7777351B1 (en) 2007-10-01 2010-08-17 Amkor Technology, Inc. Thin stacked interposer package
US8084854B2 (en) 2007-12-28 2011-12-27 Micron Technology, Inc. Pass-through 3D interconnect for microelectronic dies and associated systems and methods
JP5138395B2 (ja) * 2008-01-22 2013-02-06 新光電気工業株式会社 配線基板及びその製造方法
US8258015B2 (en) 2008-02-22 2012-09-04 Stats Chippac Ltd. Integrated circuit package system with penetrable film adhesive
US7750454B2 (en) 2008-03-27 2010-07-06 Stats Chippac Ltd. Stacked integrated circuit package system
US8058726B1 (en) 2008-05-07 2011-11-15 Amkor Technology, Inc. Semiconductor device having redistribution layer
TWI370530B (en) 2008-05-21 2012-08-11 Advanced Semiconductor Eng Semiconductor package having an antenna
KR20090130702A (ko) 2008-06-16 2009-12-24 삼성전자주식회사 반도체 패키지 및 그 제조방법
US7808113B2 (en) 2008-07-10 2010-10-05 Texas Instruments Incorporated Flip chip semiconductor device having workpiece adhesion promoter layer for improved underfill adhesion
US7928562B2 (en) 2008-07-22 2011-04-19 International Business Machines Corporation Segmentation of a die stack for 3D packaging thermal management
US7733655B2 (en) 2008-07-22 2010-06-08 International Business Machines Corporation Lid edge capping load
US7781883B2 (en) 2008-08-19 2010-08-24 International Business Machines Corporation Electronic package with a thermal interposer and method of manufacturing the same
JP5427394B2 (ja) 2008-11-21 2014-02-26 セミコンダクター・コンポーネンツ・インダストリーズ・リミテッド・ライアビリティ・カンパニー 半導体装置の製造方法
US7982298B1 (en) 2008-12-03 2011-07-19 Amkor Technology, Inc. Package in package semiconductor device
US7858441B2 (en) 2008-12-08 2010-12-28 Stats Chippac, Ltd. Semiconductor package with semiconductor core structure and method of forming same
JP2010165940A (ja) * 2009-01-16 2010-07-29 Shinko Electric Ind Co Ltd 半導体素子の樹脂封止方法
US8202765B2 (en) 2009-01-22 2012-06-19 International Business Machines Corporation Achieving mechanical and thermal stability in a multi-chip package
US8314483B2 (en) 2009-01-26 2012-11-20 Taiwan Semiconductor Manufacturing Company, Ltd. On-chip heat spreader
US8035123B2 (en) 2009-03-26 2011-10-11 High Power Opto. Inc. High light-extraction efficiency light-emitting diode structure
US20110068478A1 (en) 2009-03-26 2011-03-24 Reza Argenty Pagaila Integrated circuit packaging system with package stacking and method of manufacture thereof
US7960827B1 (en) 2009-04-09 2011-06-14 Amkor Technology, Inc. Thermal via heat spreader package and method
US8471376B1 (en) 2009-05-06 2013-06-25 Marvell International Ltd. Integrated circuit packaging configurations
US8222538B1 (en) 2009-06-12 2012-07-17 Amkor Technology, Inc. Stackable via package and method
US8471154B1 (en) 2009-08-06 2013-06-25 Amkor Technology, Inc. Stackable variable height via package and method
US8035235B2 (en) 2009-09-15 2011-10-11 Stats Chippac Ltd. Integrated circuit packaging system with package-on-package and method of manufacture thereof
US9093391B2 (en) 2009-09-17 2015-07-28 Stats Chippac Ltd. Integrated circuit packaging system with fan-in package and method of manufacture thereof
US8446017B2 (en) 2009-09-18 2013-05-21 Amkor Technology Korea, Inc. Stackable wafer level package and fabricating method thereof
TWI501376B (zh) 2009-10-07 2015-09-21 Xintec Inc 晶片封裝體及其製造方法
US8508954B2 (en) 2009-12-17 2013-08-13 Samsung Electronics Co., Ltd. Systems employing a stacked semiconductor package
US8536462B1 (en) 2010-01-22 2013-09-17 Amkor Technology, Inc. Flex circuit package and method
US8269348B2 (en) 2010-02-22 2012-09-18 Texas Instruments Incorporated IC die including RDL capture pads with notch having bonding connectors or its UBM pad over the notch
US8822281B2 (en) 2010-02-23 2014-09-02 Stats Chippac, Ltd. Semiconductor device and method of forming TMV and TSV in WLCSP using same carrier
US8338934B2 (en) 2010-03-18 2012-12-25 Marvell World Trade Ltd. Embedded die with protective interposer
US8710680B2 (en) 2010-03-26 2014-04-29 Shu-Ming Chang Electronic device package and fabrication method thereof
US8258633B2 (en) * 2010-03-31 2012-09-04 Infineon Technologies Ag Semiconductor package and multichip arrangement having a polymer layer and an encapsulant
US8624374B2 (en) 2010-04-02 2014-01-07 Advanced Semiconductor Engineering, Inc. Semiconductor device packages with fan-out and with connecting elements for stacking and manufacturing methods thereof
US8288201B2 (en) 2010-08-25 2012-10-16 Stats Chippac, Ltd. Semiconductor device and method of forming FO-WLCSP with discrete semiconductor components mounted under and over semiconductor die
US8378477B2 (en) 2010-09-14 2013-02-19 Stats Chippac Ltd. Integrated circuit packaging system with film encapsulation and method of manufacture thereof
US8514636B2 (en) 2010-09-21 2013-08-20 Kabushiki Kaisha Toshiba Semiconductor storage device
KR20120053332A (ko) 2010-11-17 2012-05-25 삼성전자주식회사 반도체 패키지 및 이의 제조 방법
US8773866B2 (en) 2010-12-10 2014-07-08 Taiwan Semiconductor Manufacturing Company, Ltd. Radio-frequency packaging with reduced RF loss
TWI418269B (zh) 2010-12-14 2013-12-01 Unimicron Technology Corp 嵌埋穿孔中介層之封裝基板及其製法
US8368205B2 (en) 2010-12-17 2013-02-05 Oracle America, Inc. Metallic thermal joint for high power density chips
KR20120078390A (ko) 2010-12-31 2012-07-10 삼성전자주식회사 적층형 반도체 패키지 및 그 제조방법
KR101715761B1 (ko) 2010-12-31 2017-03-14 삼성전자주식회사 반도체 패키지 및 그 제조방법
US8476115B2 (en) 2011-05-03 2013-07-02 Stats Chippac, Ltd. Semiconductor device and method of mounting cover to semiconductor die and interposer with adhesive material
US20120326324A1 (en) 2011-06-22 2012-12-27 Lee Hyungmin Integrated circuit packaging system with package stacking and method of manufacture thereof
KR20130027628A (ko) 2011-06-27 2013-03-18 삼성전자주식회사 적층형 반도체 장치
TWI417973B (zh) 2011-07-11 2013-12-01 矽品精密工業股份有限公司 具微機電元件之封裝結構之製法
KR20130016682A (ko) 2011-08-08 2013-02-18 에스케이하이닉스 주식회사 듀얼 레이어 구조의 반도체칩과 듀얼 레이어 구조의 반도체칩을 갖는 패키지들 및 그 제조방법
KR101829392B1 (ko) 2011-08-23 2018-02-20 삼성전자주식회사 반도체 패키지 및 그 제조 방법
US8772083B2 (en) 2011-09-10 2014-07-08 Ati Technologies Ulc Solder mask with anchor structures
US9385009B2 (en) 2011-09-23 2016-07-05 STATS ChipPAC Pte. Ltd. Semiconductor device and method of forming stacked vias within interconnect structure for Fo-WLCSP
US8718550B2 (en) 2011-09-28 2014-05-06 Broadcom Corporation Interposer package structure for wireless communication element, thermal enhancement, and EMI shielding
US8624359B2 (en) * 2011-10-05 2014-01-07 Taiwan Semiconductor Manufacturing Company, Ltd. Wafer level chip scale package and method of manufacturing the same
US8552556B1 (en) 2011-11-22 2013-10-08 Amkor Technology, Inc. Wafer level fan out package
US8643148B2 (en) 2011-11-30 2014-02-04 Taiwan Semiconductor Manufacturing Company, Ltd. Chip-on-Wafer structures and methods for forming the same
KR20130092208A (ko) 2012-02-10 2013-08-20 삼성테크윈 주식회사 회로 기판에서의 절연성 물질 충진 방법
KR101332866B1 (ko) 2012-02-16 2013-11-22 앰코 테크놀로지 코리아 주식회사 반도체 장치
US10049964B2 (en) 2012-03-23 2018-08-14 STATS ChipPAC Pte. Ltd. Semiconductor device and method of forming a fan-out PoP device with PWB vertical interconnect units
US9190341B2 (en) 2012-06-05 2015-11-17 Texas Instruments Incorporated Lidded integrated circuit package
KR101374148B1 (ko) 2012-06-08 2014-03-17 앰코 테크놀로지 코리아 주식회사 반도체 패키지 및 이의 제조 방법
US9041192B2 (en) 2012-08-29 2015-05-26 Broadcom Corporation Hybrid thermal interface material for IC packages with integrated heat spreader
KR20140038116A (ko) 2012-09-20 2014-03-28 제이앤제이 패밀리 주식회사 Le d 램프
KR101419597B1 (ko) 2012-11-06 2014-07-14 앰코 테크놀로지 코리아 주식회사 반도체 디바이스 및 그 제조 방법
KR101411813B1 (ko) 2012-11-09 2014-06-27 앰코 테크놀로지 코리아 주식회사 반도체 디바이스 및 그 제조 방법
KR101366461B1 (ko) 2012-11-20 2014-02-26 앰코 테크놀로지 코리아 주식회사 반도체 디바이스 및 그 제조 방법
JP6230794B2 (ja) 2013-01-31 2017-11-15 新光電気工業株式会社 電子部品内蔵基板及びその製造方法
KR101538541B1 (ko) 2013-07-16 2015-07-22 앰코 테크놀로지 코리아 주식회사 반도체 디바이스

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005333052A (ja) * 2004-05-21 2005-12-02 Sony Corp Simox基板及びその製造方法及びsimox基板を用いた半導体装置及びsimox基板を用いた電気光学表示装置の製造方法
JP2006073622A (ja) * 2004-08-31 2006-03-16 Nec Electronics Corp 半導体装置用パッケージ基板およびその製造方法と半導体装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11715697B2 (en) 2019-12-13 2023-08-01 Samsung Electronics Co., Ltd. Semiconductor packages including at least one supporting portion

Also Published As

Publication number Publication date
US9704842B2 (en) 2017-07-11
KR20150051358A (ko) 2015-05-13
US20150125993A1 (en) 2015-05-07

Similar Documents

Publication Publication Date Title
KR101607981B1 (ko) 반도체 패키지용 인터포저 및 이의 제조 방법, 제조된 인터포저를 이용한 반도체 패키지
US10629537B2 (en) Conductive vias in semiconductor packages and methods of forming same
US10867897B2 (en) PoP device
US11024559B2 (en) Semiconductor package with electromagnetic interference shielding structures
US20200335447A1 (en) Method for fabricating electronic package
US7413925B2 (en) Method for fabricating semiconductor package
US20170179041A1 (en) Semiconductor package with trenched molding-based electromagnetic interference shielding
US10141233B2 (en) Electronic package and fabrication method thereof
US9287191B2 (en) Semiconductor device package and method
US10002823B2 (en) Packaging substrate and method of fabricating the same
US20170186678A1 (en) Fan-out chip package and its fabricating method
US9601403B2 (en) Electronic package and fabrication method thereof
KR101640078B1 (ko) 적층형 반도체 패키지 및 이의 제조 방법
US9324683B2 (en) Semiconductor package and method of manufacturing the same
KR100726892B1 (ko) 3차원 칩 적층 패키지 모듈 및 이의 제조방법
WO2020090601A1 (ja) 半導体パッケージ用配線基板及び半導体パッケージ用配線基板の製造方法
KR101573281B1 (ko) 재배선층을 이용한 적층형 반도체 패키지 및 이의 제조 방법
US11764188B2 (en) Electronic package and manufacturing method thereof
TWI490959B (zh) 半導體封裝結構及其製作方法
KR101607989B1 (ko) 패키지 온 패키지 및 이의 제조 방법
US20230197591A1 (en) Electronic package and manufacturing method thereof
KR101540927B1 (ko) 반도체 패키지 및 이의 제조 방법
KR101376765B1 (ko) 인터포저가 필요없는 몰딩 패키지 제조 방법
KR101131448B1 (ko) 필름 인터포져 제조 방법 및 제조된 필름 인터포져를 이용한 반도체 장치
CN117558689A (zh) 电子封装件及其制法与电子结构及其制法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20190313

Year of fee payment: 4