KR100398714B1 - 반도체장치및그의실장구조체 - Google Patents
반도체장치및그의실장구조체 Download PDFInfo
- Publication number
- KR100398714B1 KR100398714B1 KR1019970701814A KR19970701814A KR100398714B1 KR 100398714 B1 KR100398714 B1 KR 100398714B1 KR 1019970701814 A KR1019970701814 A KR 1019970701814A KR 19970701814 A KR19970701814 A KR 19970701814A KR 100398714 B1 KR100398714 B1 KR 100398714B1
- Authority
- KR
- South Korea
- Prior art keywords
- multilayer wiring
- layer
- mounting
- semiconductor device
- wiring structure
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
- H01L23/49816—Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/291—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/29101—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
- H01L2224/29111—Tin [Sn] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45144—Gold (Au) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73203—Bump and layer connectors
- H01L2224/73204—Bump and layer connectors the bump connector being embedded into the layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01013—Aluminum [Al]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01019—Potassium [K]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01023—Vanadium [V]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01027—Cobalt [Co]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/0103—Zinc [Zn]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01042—Molybdenum [Mo]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01047—Silver [Ag]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/0105—Tin [Sn]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01074—Tungsten [W]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01082—Lead [Pb]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/0132—Binary Alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12042—LASER
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1517—Multilayer substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/156—Material
- H01L2924/15786—Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
- H01L2924/15787—Ceramics, e.g. crystalline carbides, nitrides or oxides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19043—Component type being a resistor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/30107—Inductance
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3011—Impedance
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/35—Mechanical effects
- H01L2924/351—Thermal stress
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
반도체 칩 (1)의 실장 기판측 상에 실장 기판과 전기적으로 접속된 반도체층을 갖는 다층 배선 구조가 설치되어 있고 그의 다층 배선 구조체의 상기 실장 기판측의 표면에 볼형으로 배치된 볼형 단자 (5)를 갖고, 또 상기 다층 배선 구조체는 실장후의 반도체 칩과 실장 기판과의 열응력을 완화하는 완충층(7)과 다층 배선층 (14)로 구성된 반도체 장치이다.
종래의 반도체 장치와 비교하여 배선 거리가 짧기 때문에, 인덕턴스 성분이 작고 신호 속도가 고속화될 수 있다. 또한, 그라운드층과 전원층 간의 거리가 짧기 때문에 작동시의 노이즈가 경감될 수 있고, 다층 배선 구조체의 완충층이 실장시의 열응력을 완화시키고, 접속 신뢰도가 향상된다. 또, 와이어 본딩이 생략되어 단위 면적당 단자 수도 증가되었다.
Description
최근, 전자 장치의 소형화, 고성능화에 따라서 이것에 사용되는 반도체 장치도 고집적도화, 고밀도화 및 처리 속도의 고속화가 요구되고 있다. 이에 대하여 실장 밀도를 증가시키기 위해 핀 삽입형에서 표면 실장형으로, 또한 다핀화에 대응하기 위하여 DIP(Dual Inline Package) 형에서 QFP(Quad Flat Package) 형 및 PGA(Pin Gray Array) 등의 반도체 장치의 패키지가 개발되고 있다.
그러나, 이와 같이 개발된 패키지 중, QFP는 실장 기판과의 접속 리드가 패키지 주변부에만 집중하여 상기 리드선이 가늘게 변형되기 쉽다. 따라서, 다핀화가 곤란하다. 또한, PGA는 실장 기판과 접속하기 위한 단자가 가늘게 신장되고 상당히 밀집되게 배치되기 때문에 처리 속도의 고속화 및 표면 실장화에 있어서도 제한이 있었다.
최근에, 이들 문제를 해결하고 고속화에 대응하는 반도체 장치를 실현하기 위하여, 반도체 칩과 금 와이어 본딩에 의해 전기적으로 접속된 캐리어 기판의 실장면 전체에 볼(ball) 형의 접속 단자를 갖는 BGA(Ball Grid Array) 패키지가 등장하였다 (미국 특허 제5,148,265호). 이 패키지는 실장 기판과 접속하기 위한 단자가 볼형인 것으로, QFP에서와 같은 리드의 변형이 없이 실장면 전체에 단자를 분산시켜 형성하는 것이 가능하고, 단자간의 피치도 더 커짐으로써 표면 실장이 용이하다. 또한, PGA에 비하여 접속 단자의 길이가 짧기 때문에 인덕턴스 성분이 더 적어지고 신호 전달 속도가 더 빨라져서 고속화에 대응가능하다.
상기한 BGA 패키지는 실장시의 실장 기판 및 반도체 칩 사이의 열 팽창 차이에 기인하여 생성되는 열응력을 완화시키기 위하여 반도체 칩 및 실장 기판의 단자 사이에 인터포서로서 탄성체를 삽입한다. 그러나, 그러한 구조를 갖는 반도체 장치에서도 반도체 칩의 상부 전극과의 접속에 금 와이어 본딩을 사용하기 때문에 금 와이어와의 접속부가 칩의 주변부에만 집중되어서 금후 더욱더 진행될 반도체 장치의 다핀화, 고속화에는 한계가 있다. 또한, 그의 구조의 복잡성으로 인해 제조 공정수도 많고, 양산성 및 생산 수율의 향상에 대하여 문제가 있다.
또, 일본 특허 공개 평5-326625호에는 땜납 범프를 가진 다층 배선 세라믹 기판 상에 땜납 범프를 갖는 LSI 칩을 탑재한 플립칩 방식의 패키지에 있어서, LSI 칩과 캐리어 기판인 다층 배선 세라믹 기판과의 사이에 봉지재를 충전시킨 실장 구조가 제안되었다. 그러나, 다층 배선층에 세라믹 기판을 사용하기 때문에 유전율의 저감이 곤란하여 배선의 고밀도화, 신호의 고속응답화, 패키지의 소형화에는 문제가 있는 것으로 보인다. 또한, 세라믹은 고온 소성이 필요하기 때문에 제조 프로세스 상에 있어서도 불리하고, 특히 박층 세라믹 기판은 약하기 때문에 취급에있어서도 문제가 있다.
본 발명의 목적은 반도체 패키지의 구조에 있어서, 금후 더욱더 진행될 것을 예측하여 고속화 및 고밀도 실장에 대응하여 실장 기판과의 접속 신뢰성이 높은 반도체 장치와 그의 실장 구조체를 제공하는데 있다.
<발명의 개시>
상기 과제를 해결하기 위한 본 발명의 요지는 다음과 같다:
(1) 본 발명은, 반도체 칩의 실장 기판측 표면 상에 실장 기판과 전기적으로 접속된 도체층을 갖는 다층 배선 구조체가 설치되어 있고, 상기 다층 배선 구조체의 상기 실장 기판측의 표면에 그리드 어레이상으로 배치된 볼형 단자를 갖고, 또한 상기 다층 배선 구조체는 실장후의 반도체 칩과 실장 기판 사이에서 발생한 열응력을 완화하는 완충층과 다층 배선층으로 구성된 반도체 장치를 제공한다.
(2) 본 발명은, 반도체칩의 실장 기판측 표면 상에 실장 기판과 전기적으로 접속된 도체층을 갖는 다층 배선 구조체가 설치되어 있고, 상기 다층 배선 구조체의 상기 실장 기판측의 표면에 그리드 어레이상으로 배치된 볼형 단자를 갖고, 또한 상기 다층 배선 구조체의 전기 신호를 전달하는 다층 배선층의 층간 절연층은 실장후의 반도체 칩과 실장 기판 사이에서 발생한 열응력을 완화하는 재료로 구성된 반도체 장치를 제공한다.
(3) 본 발명은 그리드 어레이 상으로 배치된 볼형 단자에 의해 실장 기판상에 접속, 탑재시킨 실장 구조체를 제공한다.
상기 다층 배선 구조체는 반도체 장치를 실장 기판에 탑재함에 있어서 전기적 접속과 실장에 의한 반도체 칩과 실장 기판과의 사이에 발생하는 열응력의 완화의 2 가지의 목적을 달성할 필요가 있다. 따라서, 본 발명의 특징은
① 상기 다층 배선 구조체는 전기 신호를 전달하는 다층 배선층과 열응력을 완화하는 완충층의 2 개의 부분으로 구성되거나, 또는
② 상기 다층 배선 구조체의 전기 신호를 전달하는 다층 배선층의 층간 절연층이 실장후의 반도체 칩과 실장 기판과의 열응력을 완화하는 재료로 구성되는 것에 있다.
상기 다층 배선 구조체는 3층 이상으로 도체층 부분이 그라운드층, 전원층 및 배선층으로 구성되는 것이 바람직하다. 이것에 의해 신호 전달속도의 고속화와 노이즈의 저감을 도모하는 것이 가능하다.
또한, 완충층 및 절연층의 재료로서는 저비유전율 재료가 바람직하다. 비유전율과 절연층 두께 및 전달 지연 시간과의 관계를 도 1에 나타낸다. 또한, 절연층의 두께 h는 하기 수학식 [1]에 의해, 예를 들면, 폭 w= 50㎛, 높이 t= 30 ㎛의 배선에 있어서, 특성 임피던스 Z0= 55Ω 시의 두께 h를 구하는 것이 가능하다.
또한, 지연 시간 Td는 하기 수학식 (2)에 의해 절연층의 유전율 εr에 의해 구하는 것이 가능하다.
도 1로부터, 저비유전율 재료를 사용함으로써 절연층의 두께 h를 얇게(반도체 장치의 박형화)할 수 있고, 지연 시간을 단축(고속 응답화)하는 것이 가능하다. 예를 들면, 세라믹 기판의 대표적인 재료인 알루미나의 비유전율은 9.34이므로 그의 두께 h는 606㎛인 반면, 폴리이미드를 사용하는 경우에는 그의 비유전율이 3.0이기 때문에 180 ㎛로 저감할 수 있다. 또한, 지연 시간 Td는 10.2 ns/m에서 5.78 ns/m로 약 1/2로 단축할 수 있다.
상기 절연층으로서는 선팽창 계수가 20 ppm/K 이하의 저열팽창 폴리이미드, 또는 탄성율 10 ㎏/㎟ 이하의 실리콘 엘라스토머 등이 바람직하다. 이들 재료를 사용함으로써 전기 신호의 고속 전달, 패키지의 박형화와 저응력화를 도모하는 것이 가능하다.
상기 저열팽창 폴리이미드로서는 피로멜리트산 이무수물과 2,5-디아미노톨루엔, 디아미노두렌, 벤지딘, 3,3'-디메틸벤지딘, 3,3'-디메톡시벤지딘, 4,4'-디아미노테르페닐, 1,5-디아미노나프탈렌 및 2,7-디아미노플루오렌 중 임의의 것과의 중합에 의해 얻어지는 폴리이미드; 3,3,'4,4'-벤조페논테트라카르복실산 이무수물과 3,3'-디메틸벤지딘, 4,4'-디아미노테르페닐 및 2,7-디아미노플루오렌 중 임의의 것과의 중합에 의해 얻은 폴리이미드; 3,3'4,4'-비페닐테트라카르복실산 이무수물과 파라페닐렌디아민, 2,5-디아미노톨루엔, 벤지딘, 3,3'-디메틸벤지딘, 4,4'-디아미노테르페닐, 1,5-디아미노나프탈렌, 2,7-디아미노플루오렌 및 2,5-디아미노피리딘 중 임의의 것과의 중합에 의해 얻어지는 폴리이미드가 있다.
본 발명자들은 반도체 장치의 기판 실장시에 있어서 열응력의 해석을 행하여 탄성율이 10 ㎏/㎟ 이하인 탄성체에 있어서는 선팽창 계수에 영향을 미침이 없이 열응력의 완화가 가능하다는 것을 발견하였다. 따라서, 탄성율이 10 ㎏/㎟ 이하의 특성을 갖는 탄성체에 있어서는 본 발명의 목적을 달성할 수 있다. 또한, 상기 엘라스토머의 탄성율이 10 ㎏/㎟ 보다 클 경우, 선팽창 계수의 영향을 받게 되어 엘라스토머의 열응력 완화 효과가 감소된다.
탄성율이 10 ㎏/㎟ 이하인 탄성체로서는 엘라스토머 또는 저탄성 엔지니어링 플라스틱이 바람직하다.
상기의 엘라스토머로서는 불소 고무, 불화 실리콘 고무, 아크릴 고무, 수소화 니트릴 고무, 에틸렌프로필렌 고무, 클로로술폰화 폴리스티렌 고무, 에피클로로히드린 고무, 부틸 고무 및 우레탄 고무를 열거할 수 있다.
상기 저탄성 엔지니어링 플라스틱 구체적인 예로서는 폴리카보네이트(PC)/아크릴로니트릴 부타디엔 스티렌(ABS) 합금, 폴리실록산디메틸테레프탈레이트(PCT)/폴리에틸렌테레프탈레이트 (PET), 공중합 폴리부틸렌 테레프탈레이트(PBT)/폴리카르보네이트 (PC) 합금, 폴리테트라플루오로에틸렌(PTFE), 플루오르화 에틸렌프로필렌 중합체(FEP), 폴리아릴레이트, 폴리아미드(PA)/아크릴로니트릴 부타디엔 스티렌(ABS) 합금, 변성 에폭시 수지, 변성 폴리올레핀 수지를 열거할 수 있다.
이외에도, 에폭시 수지, 불포화 폴리에스테르 수지, 에폭시이소시아네이트 수지, 말레이미드 수지, 말레이미드 에폭시 수지, 시안산 에스테르 수지, 시안산 에스테르 에폭시 수지, 시안산 에스테르 말레이미드 수지, 페놀 수지, 디알릴 프탈레이트 수지, 우레탄 수지, 시안아미드 수지 및 말레이미드 시안아미드 수지 등의 각종 열경화성 수지 및 이것을 2종 이상 조합한 고분자 재료일 수 있으나, 본 발명의 목적을 달성하기 위한 것으로서는 상온에서는 경화되지 않고, 150 ∼ 350℃의 가열 처리에 의하여 수 분 ∼수 시간 동안 경화되는 안정된 특성을 갖는 경화물이 바람직하다. 이러한 열경화성 수지는 고온에서의 열변형이 적고, 또한 내열성이 우수하다.
또한, 이와 같이 얻어진 경화물의 절연 내압은 10,000 V/㎝ 이상을 갖고, 또 내열성에 있어서도 150 ℃ 이상인 장시간 안정한 재료가 바람직하다.
경화전의 상기 고분자 재료는 용제에 의해 점도 조절될 수 있는 것이 바람직하며, 또한, 광조사 등에 의해 경화 반응하는 감광성 고분자 재료가 특히 바람직하다.
본 발명의 다층 배선층의 형성 방법으로서는 도 2 및 도 3에 표시된 대표적인 2 가지의 방법으로 실현할 수 있다.
도 2의 축차 적층법은 a) 반도체 칩(1) 상에 엘라스토머 절연층(2)를 형성하고, b) 층간 접속을 위한 창(3)을 형성하고, c) 층간 접속(4)를 행하여 배선층을 형성한다. 이상의 공정을 필요한 층수가 형성될 수 있는 회수로 반복함으로써 다층 배선층을 형성한다. 최후에, d) 실장 기판상으로의 접속 단자로서 땜납 볼(5)를 형성함으로써 본 발명의 반도체 장치를 제작하는 것이 가능하다.
도 3의 필름 적층법은, e) 시트상 배선(6)을 서로 접착시키고, f) 층간 접속을 위한 창(3)을 형성하고, g) 층간 접속(4)를 형성시켜 다층 배선 시트를 형성한다. 이어서, h) 반도체 칩에 검산형(劍山狀) 완충층(7)을 통해 다층 배선 시트를 접착시켜 다층 배선 구조체를 형성한다. 최후에, 땜납 범프를 형성한다.
상기 검산형 완충층의 제작 방법은, 예를 들면 구리 호일 (두께 약 18㎛ 정도)을 접착시킨 폴리이미드 필름 (두께 약 50 ㎛ 정도)의 소정의 개소에 엑시머 레이저(KrF 248 nm, 펄스에너지 40 mj/펄스, 반복 주파수 max 600 Hz, 평균 출력 24W)로 홀 (직경 25 ㎛, 홀 피치 40 ㎛)을 형성하고, 도금, 예를 들면 공지의 화학 구리 도금 등에 의해 홀 내에 도체를 매립하고, 전기 구리 호일을 에칭 아웃시킨 다음 무전해질 주석 도금을 상기 도체의 양단에 형성하거나, 소정의 위치에 다수의 금선 와이어를 세운 용기 내에 엘라스토머를 폿팅 등에 의해 주형시키고, 경화후 소정의 두께로 형성함으로써 얻는다.
또한, 이(異)방향성 도전 필름에 있어서도 형성할 수 있다. 이것은 수직방향으로만 통전되는 구성의 것으로 반도체 칩의 전극 부분과 접속된 부분만이 통전된다. 또한, 다른 방향의 면에 반도체 칩의 전극 부분에 대응하는 전극을 갖는 다층 배선 구조체를 중첩시킴으로서 통전된다.
이 검산형 완충층과 반도체 칩과의 접속은 Au/Sn 접합, Sn/Pb 접합 등이 있으며, 더욱 구체적으로는 양자가 접속된 전극 부분에 금을 증착시키고 무전해질 주석에 의해 주석 땜납을 형성시켜, 양자를 수초간 (2 ∼ 3 초) 압착, 가열 (240 ∼250 ℃)시킴으로써 주석 땜납을 용융시켜 접속한다. 다층 배선 구조체의 접속도 동일한 방식으로 행하는 것이 가능하다.
다층 배선 구조체의 실장 기판으로의 접속면에 그리드 어레이상으로 배치된 볼형 단자는 주석, 아연, 납을 포합한 땜납 합금, 은, 구리, 또는 금을 사용하여 볼형으로 형성할 수 있고 이들을 금으로 피복할 수도 있다. 이러한 볼형 단자를 사용하여 가열 용융 또는 가열없이 접촉, 진동시킴으로써 반도체 장치를 실장 기판에 전기적으로 접속할 수 있다. 상기 이외에 몰리브덴, 니켈, 구리, 백금, 티탄 등의 1 종 또는 2종 이상을 조합한 합금, 또는 2 개 이상의 합금으로 된 다중막으로 형성된 구조의 볼형 단자일 수 있다.
상기의 반도체 칩은 반도체 기판상에 회로가 형성된 리니어 IC, LSI, 로직, 메모리, 게이트 어레이 등이 있다.
본 발명의 반도체 장치는 반도체 칩의 동작시 생성되는 방열을 돕기 위하여 히트 스프레더를 설치할 수도 있다. 상기 히트 스프레더는 열전도성이 우수한 재료, 예를 들면 구리 등의 고열전도율의 금속으로 형성되고, 특히 탑재된 반도체 칩 (1)을 매설할 수 있는 구조 (도 7)의 것은 보다 면적이 큰 다층 배선 구조체를 형성할 수 있으므로 바람직하다. 또한, 이 구조를 갖는 히트 스프레더는 전체 방열 표면적을 증가시키기 위해 칩 탑재면 이외의 부분에 제공된 방열 핀을 포함할 수있다.
본 발명의 반도체 장치는 상기 다층 배선 구조체 1개에 대해 2개 이상의 반도체 칩이 탑재된 구조일 수 있다.
본 발명의 반도체 장치는 다층 배선 구조체의 실장표면 전체에 실장 기판과의 접속을 위한 볼형 단자를 배치하는 것이 가능하고, 또한 금 와이어 본딩도 불필요하다. 그 결과, 종래의 반도체 장치와 비교하여 보다 많은 핀화가 가능하고, 따라서 보다 고밀도화 고집적화에 적합하다.
또한, 반도체 기판의 그라운드층과 전원층과의 거리를 단축시켜, 반도체 칩에는 땜납 범프를 형성함이 없이 직접 다층 배선 구조체에 접속시킬 수 있기 때문에, 전극 범프를 형성하여 땜납 접속시킨 것보다 배선 거리가 단축되고, 인덕턴스 성분을 감소시킬 수 있기 때문에 신호 전달 속도가 고속화되어, 보다 처리 속도가 신속한 반도체 장치를 제공할 수 있다. 또한, 저비유전율의 재료(폴리이미드, 엘라스토머 등)를 사용하므로써 동일한 신호 주파수의 패키지의 경우, 세라믹 다층 기판을 사용한 것과 비교하여 박형화가 가능하다.
또한, 반도체 칩 상에 저탄성율의 다층 배선 구조체를 형성시키는 것에 의해 실장 기판과 반도체 칩과의 간에 발생하는 열 응력이 저감되어, 실장후의 접속신뢰성이 향상된다.
본 발명은 고밀도 실장, 멀티칩 모듈, 베어칩 실장 등에 사용되는 반도체 장치 및 그의 실장 구조체에 관한 것이다.
도 1은 비유전율과 절연층막 두께, 전달 지연 시간과의 관계를 나타낸 그래프이다.
도 2는 본 발명을 실현하기 위한 축차 적층법에 의한 제법의 모식도이다.
도 3은 본 발명을 실현하기 위한 필름 적층법에 의한 제법의 모식도이다.
도 4는 실시예 1의 반도체 장치의 단면 모식도이다.
도 5는 실시예 2의 반도체 장치의 단면 모식도이다.
도 6은 실시예 3의 반도체 장치의 단면 모식도이다.
도 7은 실시예 4의 반도체 장치의 단면 모식도이다.
도 8은 실시예 5의 반도체 장치의 단면 모식도이다.
도 9는 실시예 6의 실장 구조체의 일례를 나타낸 단면 모식도이다.
본 발명을 실시예를 참조로 하여 더욱 상세히 설명한다.
<실시예 1>
도 4는 본 발명의 한 실시예의 반도체 장치의 모식 단면도이다. 반도체 기판에 트랜지스터, 다이오드, 저항 등의 소자를 갖는 실리콘 반도체 칩 (1)을 사용하여 하기의 공정으로 본 발명의 반도체 장치를 제작하였다.
단결정 실리콘 와이퍼와 이 실리콘 와이퍼 상에 에피탁시얼 성장시킨 실리콘 층과, 이 에피탁시얼 성장층 중에 형성된 회로를 갖는 반도체 칩 (1)의 상면에, 이산화규소막으로 이루어진 보호층(도면 생략)이 피복되고, 이 보호층에는 전기적 접속을 위한 창이 설치되었다.
다음에, 상기 반도체 칩 (1) 상에 알루미늄을 사용하여 공지된 사진식각법에 의해 소정의 배선 패턴의 제1 도체층 (8)을 형성시켰다. 이어서, 폴리이미드 전구체 와니스 (PIQ: 히다찌 가세이 고교 제품)를 기판에 1,000 ∼ 5,000 rpm으로 스핀 코팅시키고, 100℃/1 시간 및 350℃/30분 동안, 질소 분위기 중에서 가열, 경화시키고, 폴리이미드 막으로 된 제1 절연층(9)를 형성시켰다.
이어서, 상기 폴리이미드막 상에 네가형 레지스트(OMR-83: 도꾜 오까 고교 제품)을 스핀 코팅시키고 90℃/30분 경화후, 포토레지스트 패턴화를 행하고, 현상후, 재차 질소 분위기 중에서 150℃/30분 경화시켜 레지스트 막에 창을 형성시켰다.
그후, 상기 기판을 히드라진 수화물 및 에틸렌 디아민의 혼합 용액 중에 침지시켜 폴리이미드 막에 층간 접속을 위한 제3의 창을 형성하고, 알칼리 용액으로 이루어진 박리액(N 303C, 도꾜 오까 고교 제품)으로 포토레지스트를 박리시켰다.
이어서, 제1 절연층 (9)를 형성시킨 후, Al을 증착시키고 공지된 사진식각법에 의해 제1 도체층 (8)과 소정의 위치에서 열린 층간접속을 위한 창 (3)의 부분에 전기적으로 접속시켜 제2 도체층 (10)을 형성시켰다.
마찬가지로 상기의 공정을 반복하여, 제2의 절연층 (11) 및 제3의 도체층 (12)를 형성한 후, 여기에 상기와 동일한 방법에 의해 최상부에 패시베이션 막(passivation film) (13)을 PIQ(폴리이미드계 수지: 히다찌 가세이 고교 제품)에 의해 형성된 다층 배선층을 형성시켰다.
여기에, 실장 기판과 전기적으로 접속되기 위한 Sn/Pb(63/37)의 땜납 볼 (5)를 실장면 전체에 그리드 상으로 형성하여 반도체 장치를 얻었다.
상기에 의해, 반도체 칩 (1) 상에 다층 배선층(다층 배선 구조체)를 갖고,그의 최상면에 실장 기판과 접속하기 위한 그리드 어레이 상의 단자를 갖는 모노리틱 LSI를 얻었다.
상기의 모노리틱 LSI를 사용하여, 온도 사이클 시험(-55℃/10분 내지 +150℃/10분이 1 사이클임), 리드 인덕턴스, 스위칭 노이즈, 크로스토크를 평가하였다. 결과를 표 1에 나타낸다.
<실시예 2>
도 5는 다층 배선 구조체로서 다층 배선층 (14)와 완충층 (7)을 형성한 본 발명의 한 실시예의 반도체 장치의 모식 단면도이다.
회로가 형성된 다층 배선층과 전기적으로 접속하기 위한 창을 갖는 실리콘 반도체 칩 (1)의 면상에 스퍼터링 증착에 의해 구리 박막을 형성시켰다. 다음에 소정의 방법에 의해 구리 박막을 에칭시켜 배선을 형성하였다. 이 위에 저열팽창성 폴리이미드막 (X 952: 히다찌 가세이 고교 제품)에 접착제를 도포하여 접착 시이트를 붙여서 경화시킨후, 레이저에 의해 소정의 홀을 형성시키고 여기에 무전해 구리 도금에 의해 비아-스태드 (via-stads)를 형성한 후, 구리를 스퍼터링 증착시켰다.
이것을 반복함으로써 다층 배선층 (14)를 형성시켰다. 이 다층 배선층의 실장면 측에, 완충층이 되는 검산형 완충층 (7)로서 완충막(ASMAT, 니또 덴꼬 제품)을 땜납에 의해 가압, 가열하여 접착시키고, 검산형 완충층 (7)의 실장면측에 그리드 어레이 상으로, Sn/Pb (63/37)의 땜납 볼 (5)로 이루어진 단자를 접속, 형성시켜 반도체 장치를 얻었다.
이 반도체 장치의 온도 사이클 시험, 리드 인덕턴스, 스위칭 노이즈, 크로스토크를 평가하였다. 결과를 표 1에 나타낸다.
또한, 2개의 반도체 칩 (1)이 상기 다층 배선층 (14)에 탑재된 것에 있어서도 동일하게 제작하였다. 그의 특성은 상기 반도체 칩 (1) 1개와 동일하게 우수한 것이었다.
<실시예 3>
도 6은 실리콘 반도체 칩 (1)의 회로 형성면에 완충층인 검산형 완충층 (7)을 통해 다층 배선층 (14)를 접속시킨 본 발명의 한 실시예의 반도체 장치의 모식 단면도이다.
양면이 구리로 덮힌 적층판 (MCLE67: 히다찌 가세이 고교 제품)을 에칭법에 의해 패턴을 형성한 후, 영구 레지스트(Provia 52: 시바 가이기 재팬 리미티드 제품)을 도포하고, 건조, 노광, 현상시켜 포토-비아 홀을 형성시켜 가열 경화시켰다.
다음에, 드릴 가공에 의해 쓰루 홀을 형성시키고, 무전해 구리 도금법에 의해 구리 도금한 다음, 이것을 재차 에칭시켜 패턴을 형성하고, 다층 배선층 (14)를 형성하였다. 그의 실장면에 그리드 어레이상으로 땜납 볼 (5)를 접속시키고, 완충층이 되는 검산형 완충층 (7)로서 ASMAT (니또 덴꼬 제품)을 끼워서 적층시키고, 접착시켜 반도체 장치를 얻었다. 그의 반도체 장치의 온도 사이클 시험, 리드 인덕턴스, 스위칭 노이즈, 크로스토크를 평가하였다. 결과를 표 1에 나타낸다.
<실시예 4>
도 7은 본 발명의 한 실시예의 반도체 장치의 모식 단면도이다. 방열 핀을가진 구리로 된 히트 스프레더 (15)에 반도체 칩 (1)의 회로 형성면이 실장측이 되게 실리콘계 접착제로 고정 매설시키고, 그의 회로 형성면 상에 검산형 완충층 (7)로서 ASMAT (니또 덴꼬 제품)을 마찬가지로 매설 접합시켰다. 상기의 히트 스프레더(15)의 실장면상에 이하의 방법으로 다층 배선층 (14)를 형성시켰다.
먼저, 양면이 구리로 덮힌 적층판 (MCF5000I: 히다찌 가세이 고교 제품)의 양면에 소정의 에칭 프로세스에 의해 배선 패턴을 형성한 것을 2 장 준비하고, 이것을 접착제 (AS2250: 히다찌 가세이 고교 제품)로 접착시킨후, 레이저로 쓰루-홀(through-hole)을 형성하고 무전해 도금에 의해 전기적으로 접속시켜 다층 배선판 (14)를 얻었다.
이 다층 배선판 (14)의 실장면상에 그리드 어레이상으로 땜납 볼 (5)를 접속시켜 반도체 장치를 얻었다. 이 반도체 장치의 온도 사이클 시험, 리드 인덕턴스, 스위칭 노이즈, 크로스토크를 평가하였다. 결과를 표 1에 나타낸다.
<실시예 5>
실시예 1에서 작성한 반도체 장치 (16)을 도 8에 나타낸 바와 같이 에폭시계 몰딩 수지(RM 192: 히다찌 가세이 고교 제품)을 사용하여, 트랜스퍼 몰드법에 의해 봉지시키고, 본 발명의 반도체 장치를 얻었다. 또한, 트랜스퍼 몰딩의 조건은 금형 온도 180℃, 성형 압력 7 MPa, 이송 시간 15초, 성형 시간 90초로 행하였다.
<실시예 6>
도 9에 나타낸 바와 같이, 실시예 1에서 작성한 반도체 장치 (16) 2개를 실시예 3과 동일한 방법으로 형성시킨 다층 배선 기판 (18)에 전기적으로 접속, 탑재시키고, 이 다층 배선 기판의 실장면 측에 그리드 어레이상으로 땜납 볼 (5)를 형성시킨 멀티칩의 실장 구조체를 얻었다.
<비교예 1>
종래의 225 핀, 27 ㎜ 각의 BGA(Ball Grid Array) 형 반도체 장치에 있어서 온도 사이클 시험, 리드 인덕턴스, 스위칭 노이즈, 크로스토크를 평가하였다. 결과를 표 1에 나타낸다.
<비교예 2>
종래의 208 핀, 31 ㎜ 각의 QFP(Quad Flat Package) 형 반도체 장치에 있어서 온도 사이클 시험, 리드 인덕턴스, 스위칭 노이즈, 크로스토크를 평가하였다. 결과를 표 1에 나타낸다.
실시예 | 비교예 | ||||||
1 | 2 | 3 | 4 | 1 | 2 | ||
단위 면적 당 단자수(개/㎠) | 51 | 51 | 51 | 55 | 31 | 22 | |
온도 사이클시험 * | 1000회 | 0/50 | 0/50 | 0/50 | 0/50 | 1/50 | 2/50 |
0/50 | 0/50 | 0/50 | 1/50 | 20/50 | 10/50 | ||
5000회 | |||||||
단위 길이 당 리드 인덕턴스(nH/m) | 0.25 | 0.28 | 0.28 | 0.30 | 0.49 | 0.63 | |
스위칭 노이즈(V) | 0.30 | 0.35 | 0.35 | 0.40 | 0.55 | 0.73 | |
크로스 토크(V) | 0.04 | 0.05 | 0.05 | 0.07 | 0.09 | 0.51 | |
* 불량수/시험수 |
상기 각 실시예에 나타낸 본 발명의 반도체 장치는 종래의 반도체 장치와 비교하여 온도 사이클 시험에 있어서 접속 불량이 발생하지 않았고, 단위 길이당 리드 인덕턴스, 스위칭 노이즈, 크로스토크도 적었다.
Claims (16)
- 반도체 칩의 실장 기판측 표면 상에 실장 기판과 전기적으로 접속된 도체층을 갖는 다층 배선 구조체가 설치되어 있고, 상기 다층 배선 구조체의 상기 실장 기판측의 표면에 그리드 어레이상으로 배치된 볼형 단자를 갖고, 또한 상기 다층 배선 구조체는 탄성율 10 ㎏/㎟ 이하의 엘라스토머 또는 저탄성 엔지니어링 플라스틱을 갖는 완충층과 다층 배선층을 포함하는 것을 특징으로 하는 반도체 장치.
- 반도체 칩의 실장 기판측 표면 상에 실장 기판과 전기적으로 접속된 도체층을 갖는 다층 배선 구조체가 설치되어 있고, 상기 다층 배선 구조체의 상기 실장 기판측의 표면에 그리드 어레이상으로 배치된 볼형 단자를 갖고, 또한 상기 다층 배선 구조체의 전기 신호를 전달하는 다층 배선층의 층간 절연층은 탄성율 10 ㎏/㎟ 이하의 엘라스토머 또는 저탄성 엔지니어링 플라스틱으로 구성된 것을 특징으로 하는 반도체 장치.
- 제1항에 있어서, 상기 다층 배선 구조체 1 개에 대하여 2 개 이상의 반도체 칩이 설치된 반도체 장치.
- 제1항에 있어서, 상기 다층 배선 구조체가 3 개 이상의 도체층을 갖고, 상기 도체층이 그라운드층, 전원층 및 배선층을 구비하고 있는 반도체 장치.
- 제1항에 있어서, 상기 완충층은 절연체와 이 절연체를 관통하여 형성된 복수의 도체를 포함하고, 이 도체는 반도체 칩의 실장 기판측 표면에 대하여 수직으로 검산상으로 형성되어 있는 반도체 장치.
- 제1항에 있어서, 상기 완충층은 절연체와 이 절연체를 관통하여 형성된 복수의 도체를 포함하고, 이 도체는 반도체 칩의 실장 기판측 표면에 대하여 수직으로 검산상으로 구성되어 있고, 상기 절연체는 탄성율이 10 ㎏/㎟ 이하인 엘라스토머 또는 저탄성 엔지니어링 플라스틱으로부터 선택된 재료로 제조된 것인 반도체 장치.
- 제1항에 있어서, 상기 완충층은 절연체와 이 절연체를 관통하여 형성된 복수의 도체를 포함하고, 이 도체는 반도체 칩의 실장 기판측 표면에 대하여 수직으로 검산상으로 구성되고, 상기 절연체는 탄성율이 10 ㎏/㎟ 이하인 실리콘계의 엘라스토머, 불소계 엘라스토머, 또는 이들을 조합한 것인 반도체 장치.
- 제1항에 있어서, 상기 다층 배선층의 층간 절연층이 탄성율이 10 ㎏/㎟ 이하인 엘라스토머 또는 저탄성 엔지니어링 플라스틱으로부터 선택된 것인 반도체 장치.
- 제1항에 있어서, 상기 다층 배선층의 층간 절연층이 탄성율이 10 ㎏/㎟ 이하인 실리콘계의 엘라스토머, 불소계 엘라스토머, 또는 이들을 조합한 것인 반도체 장치.
- 제1항에 있어서, 상기 다층 배선 구조체의 실장 기판과의 접속을 위한 볼형 단자가 주석, 납, 아연을 포함하는 땜납 합금, 은, 구리 또는 금, 또는 이들을 금으로 피복시킨 금속 재료로 형성된 것인 반도체 장치.
- 제1항에 있어서, 상기 반도체 칩이 동작시에 있어서 방열을 위한 히트 스프레더를 갖는 반도체 장치.
- 제11항에 있어서, 상기 히트 스프레더가 상기 반도체 칩 또는 반도체 칩과 이것에 접속된 상기 완충층이 매설되도록 구성된 것인 반도체 장치.
- 반도체 칩의 실장 기판측 표면 상에 실장 기판과 전기적으로 접속된 도체층을 갖는 다층 배선 구조체가 설치되어 있고, 상기 다층 배선 구조체의 상기 실장 기판측의 표면에 그리드 어레이상으로 배치된 볼형 단자를 갖고, 또한 상기 다층 배선 구조체는 탄성율 10 ㎏/㎟ 이하의 엘라스토머 또는 저탄성 엔지니어링 플라스틱을 갖는 완충층과 다층 배선층으로 구성되고, 상기 다층 배선 구조체는 상기 그리드 어레이 상으로 배치된 볼형 단자에 의해 상기 실장 기판 상에 접속, 탑재된것을 특징으로 하는 실장 구조체.
- 반도체 칩의 실장 기판측 표면 상에 실장 기판과 전기적으로 접속된 도체층을 갖는 다층 배선 구조체가 설치되어 있고, 상기 다층 배선 구조체의 상기 실장 기판측의 표면에 그리드 어레이상으로 배치된 볼형 단자를 갖고, 또한 상기 다층 배선 구조체의 전기 신호를 전달하는 다층 배선층의 층간 절연층은 탄성율 10 ㎏/㎟ 이하의 엘라스토머 또는 저탄성 엔지니어링 플라스틱으로 구성되고, 상기 그리드 어레이 상으로 배치된 볼형 단자에 의해 상기 실장 기판 상에 접속, 탑재된 것을 특징으로 하는 실장 구조체.
- 제13항에 있어서, 상기 완충층은 절연체와 상기 절연체를 관통하여 형성된 복수의 도체를 포함하고, 이 도체는 반도체 칩의 기판측 표면에 대하여 수직으로 검산상으로 형성되어 있는 실장 구조체.
- 제13항에 있어서, 상기 다층 배선층의 층간 절연층이 탄성율이 10 ㎏/㎟ 이하인 엘라스토머 또는 저탄성 엔지니어링 플라스틱으로 제조된 것인 실장 구조체.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP94-224674 | 1994-09-20 | ||
JP22467494 | 1994-09-20 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970706604A KR970706604A (ko) | 1997-11-03 |
KR100398714B1 true KR100398714B1 (ko) | 2003-11-14 |
Family
ID=16817447
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970701814A KR100398714B1 (ko) | 1994-09-20 | 1995-04-12 | 반도체장치및그의실장구조체 |
Country Status (3)
Country | Link |
---|---|
US (1) | US6028364A (ko) |
KR (1) | KR100398714B1 (ko) |
WO (1) | WO1996009645A1 (ko) |
Families Citing this family (89)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5989603A (en) * | 1997-01-10 | 1999-11-23 | The Pillsbury Company | Emulsion glaze for dough products |
US6323435B1 (en) * | 1998-07-31 | 2001-11-27 | Kulicke & Soffa Holdings, Inc. | Low-impedance high-density deposited-on-laminate structures having reduced stress |
US6103552A (en) * | 1998-08-10 | 2000-08-15 | Lin; Mou-Shiung | Wafer scale packaging scheme |
US6299053B1 (en) * | 1998-08-19 | 2001-10-09 | Kulicke & Soffa Holdings, Inc. | Isolated flip chip or BGA to minimize interconnect stress due to thermal mismatch |
US6274821B1 (en) * | 1998-09-16 | 2001-08-14 | Denso Corporation | Shock-resistive printed circuit board and electronic device including the same |
TW536794B (en) | 1999-02-26 | 2003-06-11 | Hitachi Ltd | Wiring board and its manufacturing method, semiconductor apparatus and its manufacturing method, and circuit board |
JP3973340B2 (ja) | 1999-10-05 | 2007-09-12 | Necエレクトロニクス株式会社 | 半導体装置、配線基板、及び、それらの製造方法 |
TW498468B (en) | 1999-10-29 | 2002-08-11 | Hitachi Ltd | Semiconductor device |
KR100430203B1 (ko) | 1999-10-29 | 2004-05-03 | 가부시키가이샤 히타치세이사쿠쇼 | 반도체 장치 및 그 제조 방법 |
TW478089B (en) | 1999-10-29 | 2002-03-01 | Hitachi Ltd | Semiconductor device and the manufacturing method thereof |
KR100336769B1 (ko) * | 1999-11-04 | 2002-05-16 | 박종섭 | 웨이퍼 레벨의 칩 사이즈 패키지 및 그 제조방법 |
JP4023076B2 (ja) * | 2000-07-27 | 2007-12-19 | 富士通株式会社 | 表裏導通基板及びその製造方法 |
JP2002111222A (ja) * | 2000-10-02 | 2002-04-12 | Matsushita Electric Ind Co Ltd | 多層基板 |
US6696765B2 (en) | 2001-11-19 | 2004-02-24 | Hitachi, Ltd. | Multi-chip module |
JP4680410B2 (ja) * | 2001-04-24 | 2011-05-11 | 日本特殊陶業株式会社 | 配線基板 |
JP4103342B2 (ja) * | 2001-05-22 | 2008-06-18 | 日立電線株式会社 | 半導体装置の製造方法 |
US6930256B1 (en) | 2002-05-01 | 2005-08-16 | Amkor Technology, Inc. | Integrated circuit substrate having laser-embedded conductive patterns and method therefor |
US7334326B1 (en) | 2001-06-19 | 2008-02-26 | Amkor Technology, Inc. | Method for making an integrated circuit substrate having embedded passive components |
TW560017B (en) * | 2001-07-12 | 2003-11-01 | Hitachi Ltd | Semiconductor connection substrate |
US6724083B2 (en) * | 2001-07-16 | 2004-04-20 | Ars Electronics Co., Ltd. | Method of producing semiconductor packages by cutting via holes into half when separating substrate |
US9691635B1 (en) | 2002-05-01 | 2017-06-27 | Amkor Technology, Inc. | Buildup dielectric layer having metallization pattern semiconductor package fabrication method |
US7399661B2 (en) * | 2002-05-01 | 2008-07-15 | Amkor Technology, Inc. | Method for making an integrated circuit substrate having embedded back-side access conductors and vias |
US6930257B1 (en) | 2002-05-01 | 2005-08-16 | Amkor Technology, Inc. | Integrated circuit substrate having laminated laser-embedded circuit layers |
US7548430B1 (en) | 2002-05-01 | 2009-06-16 | Amkor Technology, Inc. | Buildup dielectric and metallization process and semiconductor package |
US7670962B2 (en) | 2002-05-01 | 2010-03-02 | Amkor Technology, Inc. | Substrate having stiffener fabrication method |
US20080043447A1 (en) * | 2002-05-01 | 2008-02-21 | Amkor Technology, Inc. | Semiconductor package having laser-embedded terminals |
US7633765B1 (en) | 2004-03-23 | 2009-12-15 | Amkor Technology, Inc. | Semiconductor package including a top-surface metal layer for implementing circuit features |
US6806570B1 (en) | 2002-10-24 | 2004-10-19 | Megic Corporation | Thermal compliant semiconductor chip wiring structure for chip scale packaging |
US7265045B2 (en) * | 2002-10-24 | 2007-09-04 | Megica Corporation | Method for fabricating thermal compliant semiconductor chip wiring structure for chip scale packaging |
DE10249855B4 (de) * | 2002-10-25 | 2005-12-15 | eupec Europäische Gesellschaft für Leistungshalbleiter mbH | Werkstoff zum Zuführen von Strom auf Halbleiter-Bauelemente und Verfahren zum Herstellen eines solchen |
US10811277B2 (en) | 2004-03-23 | 2020-10-20 | Amkor Technology, Inc. | Encapsulated semiconductor package |
US11081370B2 (en) | 2004-03-23 | 2021-08-03 | Amkor Technology Singapore Holding Pte. Ltd. | Methods of manufacturing an encapsulated semiconductor device |
US7145238B1 (en) | 2004-05-05 | 2006-12-05 | Amkor Technology, Inc. | Semiconductor package and substrate having multi-level vias |
US7692287B2 (en) | 2004-05-21 | 2010-04-06 | Nec Corporation | Semiconductor device and wiring board |
WO2006057360A1 (ja) * | 2004-11-25 | 2006-06-01 | Nec Corporation | 半導体装置及びその製造方法、配線基板及びその製造方法、半導体パッケージ並びに電子機器 |
US8826531B1 (en) | 2005-04-05 | 2014-09-09 | Amkor Technology, Inc. | Method for making an integrated circuit substrate having laminated laser-embedded circuit layers |
DE102005047106B4 (de) * | 2005-09-30 | 2009-07-23 | Infineon Technologies Ag | Leistungshalbleitermodul und Verfahren zur Herstellung |
US7545042B2 (en) * | 2005-12-22 | 2009-06-09 | Princo Corp. | Structure combining an IC integrated substrate and a carrier, and method of manufacturing such structure |
US7473577B2 (en) * | 2006-08-11 | 2009-01-06 | International Business Machines Corporation | Integrated chip carrier with compliant interconnect |
JP2010501115A (ja) * | 2006-08-17 | 2010-01-14 | エヌエックスピー ビー ヴィ | 基板と基板上の突起電極との間の応力低減 |
US7589398B1 (en) | 2006-10-04 | 2009-09-15 | Amkor Technology, Inc. | Embedded metal features structure |
US7550857B1 (en) | 2006-11-16 | 2009-06-23 | Amkor Technology, Inc. | Stacked redistribution layer (RDL) die assembly package |
US7750250B1 (en) | 2006-12-22 | 2010-07-06 | Amkor Technology, Inc. | Blind via capture pad structure |
DE102007001289A1 (de) * | 2007-01-08 | 2008-07-10 | Infineon Technologies Ag | Halbleitermodul |
US7952188B2 (en) * | 2007-01-08 | 2011-05-31 | Infineon Technologies Ag | Semiconductor module with a dielectric layer including a fluorocarbon compound on a chip |
US7752752B1 (en) | 2007-01-09 | 2010-07-13 | Amkor Technology, Inc. | Method of fabricating an embedded circuit pattern |
US8323771B1 (en) | 2007-08-15 | 2012-12-04 | Amkor Technology, Inc. | Straight conductor blind via capture pad structure and fabrication method |
US8456002B2 (en) | 2007-12-14 | 2013-06-04 | Stats Chippac Ltd. | Semiconductor device and method of forming insulating layer disposed over the semiconductor die for stress relief |
US8343809B2 (en) | 2010-03-15 | 2013-01-01 | Stats Chippac, Ltd. | Semiconductor device and method of forming repassivation layer with reduced opening to contact pad of semiconductor die |
US9318441B2 (en) | 2007-12-14 | 2016-04-19 | Stats Chippac, Ltd. | Semiconductor device and method of forming sacrificial adhesive over contact pads of semiconductor die |
US8183095B2 (en) | 2010-03-12 | 2012-05-22 | Stats Chippac, Ltd. | Semiconductor device and method of forming sacrificial protective layer to protect semiconductor die edge during singulation |
US7767496B2 (en) | 2007-12-14 | 2010-08-03 | Stats Chippac, Ltd. | Semiconductor device and method of forming interconnect structure for encapsulated die having pre-applied protective layer |
JP2009194091A (ja) * | 2008-02-13 | 2009-08-27 | Seiko Instruments Inc | 電子部品、電子機器、及びベース部材製造方法 |
US8039303B2 (en) * | 2008-06-11 | 2011-10-18 | Stats Chippac, Ltd. | Method of forming stress relief layer between die and interconnect structure |
TWI376022B (en) * | 2008-12-05 | 2012-11-01 | Ind Tech Res Inst | Semiconductor package structure and method of fabricating the same |
US8872329B1 (en) | 2009-01-09 | 2014-10-28 | Amkor Technology, Inc. | Extended landing pad substrate package structure and method |
US7960827B1 (en) | 2009-04-09 | 2011-06-14 | Amkor Technology, Inc. | Thermal via heat spreader package and method |
US8623753B1 (en) | 2009-05-28 | 2014-01-07 | Amkor Technology, Inc. | Stackable protruding via package and method |
US8222538B1 (en) | 2009-06-12 | 2012-07-17 | Amkor Technology, Inc. | Stackable via package and method |
US8471154B1 (en) | 2009-08-06 | 2013-06-25 | Amkor Technology, Inc. | Stackable variable height via package and method |
US8796561B1 (en) | 2009-10-05 | 2014-08-05 | Amkor Technology, Inc. | Fan out build up substrate stackable package and method |
US8937381B1 (en) | 2009-12-03 | 2015-01-20 | Amkor Technology, Inc. | Thin stackable package and method |
US9691734B1 (en) | 2009-12-07 | 2017-06-27 | Amkor Technology, Inc. | Method of forming a plurality of electronic component packages |
US8536462B1 (en) | 2010-01-22 | 2013-09-17 | Amkor Technology, Inc. | Flex circuit package and method |
US9548240B2 (en) | 2010-03-15 | 2017-01-17 | STATS ChipPAC Pte. Ltd. | Semiconductor device and method of forming repassivation layer for robust low cost fan-out semiconductor package |
US8300423B1 (en) | 2010-05-25 | 2012-10-30 | Amkor Technology, Inc. | Stackable treated via package and method |
US8294276B1 (en) | 2010-05-27 | 2012-10-23 | Amkor Technology, Inc. | Semiconductor device and fabricating method thereof |
US8338229B1 (en) | 2010-07-30 | 2012-12-25 | Amkor Technology, Inc. | Stackable plasma cleaned via package and method |
US8717775B1 (en) | 2010-08-02 | 2014-05-06 | Amkor Technology, Inc. | Fingerprint sensor package and method |
US8337657B1 (en) | 2010-10-27 | 2012-12-25 | Amkor Technology, Inc. | Mechanical tape separation package and method |
US8482134B1 (en) | 2010-11-01 | 2013-07-09 | Amkor Technology, Inc. | Stackable package and method |
US9748154B1 (en) | 2010-11-04 | 2017-08-29 | Amkor Technology, Inc. | Wafer level fan out semiconductor device and manufacturing method thereof |
US8525318B1 (en) | 2010-11-10 | 2013-09-03 | Amkor Technology, Inc. | Semiconductor device and fabricating method thereof |
US8557629B1 (en) | 2010-12-03 | 2013-10-15 | Amkor Technology, Inc. | Semiconductor device having overlapped via apertures |
US8535961B1 (en) | 2010-12-09 | 2013-09-17 | Amkor Technology, Inc. | Light emitting diode (LED) package and method |
US9721872B1 (en) | 2011-02-18 | 2017-08-01 | Amkor Technology, Inc. | Methods and structures for increasing the allowable die size in TMV packages |
US8804339B2 (en) | 2011-02-28 | 2014-08-12 | Toyota Motor Engineering & Manufacturing North America, Inc. | Power electronics assemblies, insulated metal substrate assemblies, and vehicles incorporating the same |
US9013011B1 (en) | 2011-03-11 | 2015-04-21 | Amkor Technology, Inc. | Stacked and staggered die MEMS package and method |
KR101140113B1 (ko) | 2011-04-26 | 2012-04-30 | 앰코 테크놀로지 코리아 주식회사 | 반도체 디바이스 |
US8653674B1 (en) | 2011-09-15 | 2014-02-18 | Amkor Technology, Inc. | Electronic component package fabrication method and structure |
US8633598B1 (en) | 2011-09-20 | 2014-01-21 | Amkor Technology, Inc. | Underfill contacting stacking balls package fabrication method and structure |
US9029962B1 (en) | 2011-10-12 | 2015-05-12 | Amkor Technology, Inc. | Molded cavity substrate MEMS package fabrication method and structure |
US9799592B2 (en) | 2013-11-19 | 2017-10-24 | Amkor Technology, Inc. | Semicondutor device with through-silicon via-less deep wells |
KR101366461B1 (ko) | 2012-11-20 | 2014-02-26 | 앰코 테크놀로지 코리아 주식회사 | 반도체 디바이스 및 그 제조 방법 |
KR101488590B1 (ko) | 2013-03-29 | 2015-01-30 | 앰코 테크놀로지 코리아 주식회사 | 반도체 디바이스 및 그 제조 방법 |
KR101607981B1 (ko) | 2013-11-04 | 2016-03-31 | 앰코 테크놀로지 코리아 주식회사 | 반도체 패키지용 인터포저 및 이의 제조 방법, 제조된 인터포저를 이용한 반도체 패키지 |
JP2015176907A (ja) | 2014-03-13 | 2015-10-05 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US9960328B2 (en) | 2016-09-06 | 2018-05-01 | Amkor Technology, Inc. | Semiconductor device and manufacturing method thereof |
KR102145219B1 (ko) * | 2018-07-27 | 2020-08-18 | 삼성전자주식회사 | 반도체 패키지 및 이를 포함하는 안테나 모듈 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6293961A (ja) * | 1985-10-21 | 1987-04-30 | Hitachi Ltd | 多層配線回路板 |
JPH01235261A (ja) * | 1988-03-15 | 1989-09-20 | Hitachi Ltd | 半導体装置及びその製造方法 |
JPH0541471A (ja) * | 1991-08-07 | 1993-02-19 | Hitachi Ltd | 半導体集積回路装置 |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US34887A (en) * | 1862-04-08 | Improvement in fish-traps | ||
CA1229155A (en) * | 1983-03-29 | 1987-11-10 | Toshihiko Watari | High density lsi package for logic circuits |
JPS62136865A (ja) * | 1985-12-11 | 1987-06-19 | Hitachi Ltd | モジユ−ル実装構造 |
JPS62287658A (ja) | 1986-06-06 | 1987-12-14 | Hitachi Ltd | セラミックス多層回路板 |
JPS6369295A (ja) * | 1986-09-10 | 1988-03-29 | 日本電信電話株式会社 | 配線基板 |
JPH0773110B2 (ja) * | 1986-10-13 | 1995-08-02 | 株式会社日立製作所 | 半導体集積回路装置 |
EP0332560B1 (en) * | 1988-03-11 | 1994-03-02 | International Business Machines Corporation | Elastomeric connectors for electronic packaging and testing |
JPH0756887B2 (ja) * | 1988-04-04 | 1995-06-14 | 株式会社日立製作所 | 半導体パッケージ及びそれを用いたコンピュータ |
US5220199A (en) * | 1988-09-13 | 1993-06-15 | Hitachi, Ltd. | Semiconductor integrated circuit device in which a semiconductor chip is mounted with solder bumps for mounting to a wiring substrate |
JPH03116838A (ja) * | 1989-09-29 | 1991-05-17 | Hitachi Ltd | 半導体集積回路装置およびその製造方法 |
JP2510747B2 (ja) * | 1990-02-26 | 1996-06-26 | 株式会社日立製作所 | 実装基板 |
JPH05206313A (ja) * | 1992-01-29 | 1993-08-13 | Hitachi Ltd | 半導体集積回路装置およびその製造方法 |
EP0509825A3 (en) * | 1991-04-16 | 1993-11-24 | Nec Corp | Package structure for semiconductor device |
JP2966972B2 (ja) * | 1991-07-05 | 1999-10-25 | 株式会社日立製作所 | 半導体チップキャリアとそれを実装したモジュール及びそれを組み込んだ電子機器 |
CA2083072C (en) * | 1991-11-21 | 1998-02-03 | Shinichi Hasegawa | Method for manufacturing polyimide multilayer wiring substrate |
US5550408A (en) * | 1992-11-18 | 1996-08-27 | Matsushita Electronics Corporation | Semiconductor device |
TW256013B (en) * | 1994-03-18 | 1995-09-01 | Hitachi Seisakusyo Kk | Installation board |
JPH0846136A (ja) * | 1994-07-26 | 1996-02-16 | Fujitsu Ltd | 半導体装置 |
US5635767A (en) * | 1995-06-02 | 1997-06-03 | Motorola, Inc. | Semiconductor device having built-in high frequency bypass capacitor |
JP2812358B2 (ja) * | 1996-03-18 | 1998-10-22 | 日本電気株式会社 | Lsiパッケージおよびlsiパッケージ製造方法 |
-
1995
- 1995-04-12 US US08/809,233 patent/US6028364A/en not_active Expired - Lifetime
- 1995-04-12 WO PCT/JP1995/000714 patent/WO1996009645A1/ja not_active Application Discontinuation
- 1995-04-12 KR KR1019970701814A patent/KR100398714B1/ko not_active IP Right Cessation
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6293961A (ja) * | 1985-10-21 | 1987-04-30 | Hitachi Ltd | 多層配線回路板 |
JPH01235261A (ja) * | 1988-03-15 | 1989-09-20 | Hitachi Ltd | 半導体装置及びその製造方法 |
JPH0541471A (ja) * | 1991-08-07 | 1993-02-19 | Hitachi Ltd | 半導体集積回路装置 |
Also Published As
Publication number | Publication date |
---|---|
KR970706604A (ko) | 1997-11-03 |
US6028364A (en) | 2000-02-22 |
WO1996009645A1 (fr) | 1996-03-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100398714B1 (ko) | 반도체장치및그의실장구조체 | |
US10497648B2 (en) | Embedded electronics package with multi-thickness interconnect structure and method of making same | |
US7276400B2 (en) | Methods of making microelectronic packages with conductive elastomeric posts | |
US6423571B2 (en) | Method of making a semiconductor device having a stress relieving mechanism | |
KR100231366B1 (ko) | 반도체 패키지 스택 모듈 및 그 제조방법 | |
US5468994A (en) | High pin count package for semiconductor device | |
KR100268205B1 (ko) | 칩캐리어모듈및그의제조방법 | |
US7911044B2 (en) | RF module package for releasing stress | |
US5311407A (en) | Printed circuit based for mounted semiconductors and other electronic components | |
US6191487B1 (en) | Semiconductor and flip chip packages and method having a back-side connection | |
US6833290B2 (en) | Structure and method of forming a multiple leadframe semiconductor device | |
US4744007A (en) | High density LSI package for logic circuits | |
US5289346A (en) | Peripheral to area adapter with protective bumper for an integrated circuit chip | |
US6889429B2 (en) | Method of making a lead-free integrated circuit package | |
JPH08167630A (ja) | チップ接続構造 | |
KR20000048471A (ko) | 다수의 전원/접지면을 갖는 볼 그리드 어레이 패키지 | |
JPH06314890A (ja) | 高性能コンピュータ用の3次元パッケージおよび構造 | |
US20060012028A1 (en) | Device mounting board | |
US5989935A (en) | Column grid array for semiconductor packaging and method | |
US6709899B2 (en) | Methods of making microelectronic assemblies having conductive elastomeric posts | |
KR20040070190A (ko) | 이방성 전도성 접착 필름, 이의 제조방법 및 반도체 소자 | |
US20060011383A1 (en) | Multi-layered circuit board assembly | |
JP3061059B2 (ja) | Icパッケージ | |
US20020063331A1 (en) | Film carrier semiconductor device | |
US20060103032A1 (en) | Die attach material for TBGA or flexible circuitry |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
AMND | Amendment | ||
E902 | Notification of reason for refusal | ||
AMND | Amendment | ||
E601 | Decision to refuse application | ||
AMND | Amendment | ||
J201 | Request for trial against refusal decision | ||
B701 | Decision to grant | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |