TW201733067A - 顯示裝置 - Google Patents

顯示裝置 Download PDF

Info

Publication number
TW201733067A
TW201733067A TW106103707A TW106103707A TW201733067A TW 201733067 A TW201733067 A TW 201733067A TW 106103707 A TW106103707 A TW 106103707A TW 106103707 A TW106103707 A TW 106103707A TW 201733067 A TW201733067 A TW 201733067A
Authority
TW
Taiwan
Prior art keywords
layer
oxide semiconductor
thin film
wiring
semiconductor layer
Prior art date
Application number
TW106103707A
Other languages
English (en)
Other versions
TWI632658B (zh
Inventor
山崎舜平
秋元健吾
梅崎敦司
Original Assignee
半導體能源研究所股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 半導體能源研究所股份有限公司 filed Critical 半導體能源研究所股份有限公司
Publication of TW201733067A publication Critical patent/TW201733067A/zh
Application granted granted Critical
Publication of TWI632658B publication Critical patent/TWI632658B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/24Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device

Abstract

像素部以及驅動像素部的驅動電路形成在同一基板上。驅動電路的至少一部分的電路使用反交錯型薄膜電晶體而形成,在該反交錯型薄膜電晶體中使用氧化物半導體,且在重疊於閘極電極層的成為通道形成區的氧化物半導體層上設置有通道保護層。藉由在同一基板上除了像素部以外還設置驅動電路,可以減少製造成本。

Description

顯示裝置
本發明關於使用氧化物半導體的顯示裝置。
如以液晶顯示裝置為代表那樣,形成在玻璃基板等的平板的薄膜電晶體由非晶矽、多晶矽製造。使用非晶矽的薄膜電晶體具有如下特徵:雖然其電場效應遷移率低,但是可以形成於大的玻璃基板上。另一方面,使用結晶矽的薄膜電晶體具有如下特徵:雖然其電場效應遷移率高,但是需要雷射退火等的晶化步驟,且不一定適用於形成於大的玻璃基板上。
針對於此,使用氧化物半導體製造薄膜電晶體,並應用於電子裝置及光裝置的技術引人注目。例如,專利文獻1及專利文獻2公開使用氧化鋅、In-Ga-Zn-O類氧化物半導體用作氧化物半導體膜製造薄膜電晶體,並將它用作圖像顯示裝置的開關元件等的技術。
[專利文獻1]日本專利申請公開2007-123861號公報
[專利文獻2]日本專利申請公開2007-96055號公報
在通道形成區使用氧化物半導體的薄膜電晶體可以獲得比使用非晶矽的薄膜電晶體高的電場效應遷移率。可以藉由濺射法等以300℃以下形成氧化物半導體膜,其製造程序與使用多晶矽的薄膜電晶體的製造程序相比簡單。
期望使用這種氧化物半導體在玻璃基板、塑膠基板等形成薄膜電晶體,並將它應用於液晶顯示器、電致發光顯示器或電子紙等。
隨著顯示裝置的高精細化,像素數增加,並且閘極數及信號線數也增加。當閘極數及信號線數增加時,有如下問題:不容易藉由鍵合等安裝包括用來驅動它們的驅動電路的IC晶片,因此製造成本增高。
此外,本發明的實施例之一的目的還在於在驅動電路中減少連接元件的佈線之間的接觸電阻等,以謀求高速驅動。例如,當閘極佈線和上層佈線的接觸電阻高時,有在被輸入的信號中產生應變的憂慮。
此外,本發明的實施例之一的目的還在於提供可以減少接觸孔數並縮小驅動電路的佔有面積的顯示裝置的結構。
在同一基板上具有像素部以及驅動像素部的驅動電路,由使用氧化物半導體,且在重疊於閘極電極層的氧化物半導體層上設置有通道保護層的反交錯型薄膜電晶體構成驅動電路的至少一部分的電路。藉由在同一基板上設置 像素部和驅動電路,減少製造成本。
在本說明書中使用的氧化物半導體形成表示為InMO3(ZnO)m(m>0)的薄膜,並製造將該薄膜用作半導體層的薄膜電晶體。另外,M表示選自鎵(Ga)、鐵(Fe)、鎳(Ni)、錳(Mn)及鈷(Co)中的一種金屬元素或多種金屬元素。例如,作為M,有時採用Ga,有時包含Ga以外的上述金屬元素諸如Ga和Ni或Ga和Fe等。此外,在上述氧化物半導體中,有不僅包含作為M的金屬元素,而且還包含作為雜質元素的Fe、Ni等其他遷移金屬元素或該遷移金屬的氧化物的氧化物半導體。在本說明書中,也將該薄膜稱為In-Ga-Zn-O類非單晶膜。
表1示出利用感應耦合電漿質量分析法(Inductively Coupled Plasma Mass Spectrometry:ICP-MS分析法)的典型測量例子。在使用In2O3:Ga2O3:ZnO=1:1:1的靶材(In:Ga:Zn=1:1:0.5),並在將進行濺射法時的氬氣體流量設定為40sccm的條件1下可獲得的氧化物半導體膜是InGa0.95Zn0.41O3.33。此外,在將進行濺射法時的氬氣體流量設定為10sccm,氧流量設定為5sccm的條件2下可獲得的氧化物半導體膜是InGa0.94Zn0.40O3.31
此外,表2示出將測量方法變為盧瑟福背散射光譜學法(Rutherford Backscattering Spectrometry:RBS分析法)進行定量化而得到的結果。
利用RBS分析測量條件1的樣品。其結果是,氧化物半導體膜是InGa0.93Zn0.44O3.49。此外,利用RBS分析測量條件2的樣品。其結果是,氧化物半導體膜是InGa0.92Zn0.45O3.86
當進行XRD(X線衍射)測量時,在In-Ga-Zn-O類非單晶膜中觀察到非晶結構。另外,藉由濺射法形成測量的樣品的In-Ga-Zn-O類非單晶膜之後,對它以200℃至500℃,典型地以300℃至400℃進行10分至100分的加熱處理。此外,可以製造具有如下電特性的薄膜電晶體:當閘電壓是±20V時,導通截止比是109以上,遷移率是10以上。
將具有這種電特性的薄膜電晶體用於驅動電路是有效的。例如,閘極線驅動電路由按順序傳送閘極信號的移位暫存器電路、緩衝電路等構成,而源極電極線驅動電路由 按順序傳送閘極信號的移位暫存器電路、緩衝電路、切換向像素傳送影像信號的導通截止的類比開關等構成。其遷移率比使用非晶矽的TFT的遷移率高的使用氧化物半導體膜的TFT可以使移位暫存器電路進行高速驅動。
此外,在由使用氧化物半導體的薄膜電晶體構成驅動像素部的驅動電路的至少一部分的電路的情況下,都由n通道型TFT形成,並且以圖1B所示的電路為基本單位而形成。另外,在驅動電路中,藉由使閘極電極和源極電極佈線或汲極電極佈線直接連接,可以獲得良好的接觸,並減少接觸電阻。當在驅動電路中藉由其他導電膜,例如透明導電膜連接閘極電極和源極電極佈線或汲極電極佈線時,有引起如下現象的憂慮:接觸孔數的增加、接觸孔數的增加所引起的佔有面積的增大或接觸電阻及佈線電阻的增大、以及程序的複雜化。
本說明書所公開的發明結構的一個實施例是一種顯示裝置,包括像素部及驅動電路,其中,所述像素部包括至少包含第一氧化物半導體層以及與所述第一氧化物半導體層接觸的第一通道保護層的第一薄膜電晶體,所述驅動電路包括至少包含第二氧化物半導體層以及與所述第二氧化物半導體層接觸的第二通道保護層的第二薄膜電晶體、包含第三氧化物半導體層以及與所述第三氧化物半導體層接觸的第三通道保護層的第三薄膜電晶體。與設置在所述第二氧化物半導體層的下方的所述第二薄膜電晶體的閘極電極直接接觸的佈線設置在所述第三氧化物半導體層的上 方,所述佈線是與所述第三氧化物半導體層電連接的所述第三薄膜電晶體的源極電極佈線或汲極電極佈線。
本發明的一個實施例解決上述課題中的至少一個。
此外,在用於本發明的一個實施例的薄膜電晶體中,也可以採用如下結構:在源極電極佈線和成為通道形成區的氧化物半導體層(在上述結構中第三氧化物半導體層)之間、在汲極電極佈線和成為通道形成區的氧化物半導體層(在上述結構中第三氧化物半導體層)之間,具有其膜厚度薄於第三氧化物半導體層的膜厚度,且其導電率高於第三氧化物半導體層的導電率的第四氧化物半導體層。
第四氧化物半導體層呈現出n型導電型,將其用作源區及汲區。
此外,第三氧化物半導體層具有非晶結構,並且第四氧化物半導體層有時在非晶結構中具有晶粒(奈米晶體)。該第四氧化物半導體層中的晶粒(奈米晶體)的直徑為1nm至10nm,典型為2nm至4nm左右。
此外,作為用作源區及汲區(n+層)的第四氧化物半導體層可以使用In-Ga-Zn-O類非單晶膜。另外,也可以使用鎢、鉬、鈦、鎳或鋁代替In、Ga以及Zn中的任一個。
也可以採用具有覆蓋包括在顯示裝置中的所述第一薄膜電晶體、所述第二薄膜電晶體以及所述第三薄膜電晶體,且與所述第一通道保護層、所述第二通道保護層以及所述第三通道保護層接觸的絕緣層的結構。
此外,由於薄膜電晶體因靜電等而容易損壞,因此最好對於閘極線或源極電極線將驅動電路保護用保護電路設置在同一基板上。最好由使用氧化物半導體的非線性元件構成保護電路。
注意,從方便起見附加了第一、第二等序數詞,因此其並不表示特定發明的步驟順序或層疊順序。
此外,作為具有驅動電路的顯示裝置,除了液晶顯示裝置之外,還可以舉出使用發光元件的發光顯示裝置以及使用電泳顯示元件的也被稱為電子紙的顯示裝置。
在使用發光元件的發光顯示裝置中,像素部具有多個薄膜電晶體,並且在像素部中也具有使某個薄膜電晶體的閘極電極和其他電晶體的源極電極佈線或汲極電極佈線直接連接的部分。另外,在使用發光元件的發光顯示裝置的驅動電路中具有使薄膜電晶體的閘極電極和該薄膜電晶體的源極電極佈線或汲極電極佈線直接連接的部分。
注意,在本說明書中半導體裝置是指能夠藉由利用半導體特性而工作的所有裝置,因此電光裝置、半導體電路以及電子設備都是半導體裝置。
藉由由使用氧化物半導體的薄膜電晶體形成閘極線驅動電路或源極電極線驅動電路,減少製造成本。而且,可以提供一種顯示裝置,其中藉由使用於驅動電路的薄膜電晶體的閘極電極和源極電極佈線或汲極電極佈線直接連接,可以減少接觸孔數並縮小驅動電路的佔有面積。
從而,根據本發明的一個實施例,可以以低成本提供 電特性高且可靠性高的顯示裝置。
100‧‧‧基板
101‧‧‧閘極電極層
102‧‧‧閘極絕緣層
103‧‧‧氧化物半導體膜
104a‧‧‧源區或汲區
104b‧‧‧源區或汲區
105a‧‧‧源電極層或汲電極層
105b‧‧‧源電極層或汲電極層
107‧‧‧保護絕緣層
108‧‧‧電容器佈線
110‧‧‧像素電極層
111‧‧‧氧化物半導體膜
120‧‧‧連接電極
121‧‧‧第一端子
122‧‧‧第二端子
125‧‧‧接觸孔
126‧‧‧接觸孔
127‧‧‧接觸孔
128‧‧‧透明導電膜
129‧‧‧透明導電膜
131‧‧‧抗蝕劑掩模
132‧‧‧導電膜
133‧‧‧通道保護層
150‧‧‧第二端子
151‧‧‧第一端子
152‧‧‧閘極絕緣層
153‧‧‧連接電極
154‧‧‧保護絕緣膜
155‧‧‧透明導電膜
156‧‧‧電極
170‧‧‧薄膜電晶體
400‧‧‧基板
401‧‧‧第一閘極電極
402‧‧‧第二閘極電極
403‧‧‧閘極絕緣層
404‧‧‧接觸孔
405‧‧‧第一氧化物半導體層
406a‧‧‧n+
406b‧‧‧n+
407‧‧‧第二氧化物半導體層
408a‧‧‧n+
408b‧‧‧n+
409‧‧‧第一佈線
410‧‧‧第二佈線
411‧‧‧第三佈線
418‧‧‧第一通道保護層
419‧‧‧第二通道保護層
430‧‧‧第一薄膜電晶體
431‧‧‧第二薄膜電晶體
440‧‧‧基板
441‧‧‧第一閘極電極
442‧‧‧第二閘極電極
443‧‧‧閘極絕緣層
444‧‧‧接觸孔
445‧‧‧第一氧化物半導體層
446a‧‧‧n+
446b‧‧‧n+
447‧‧‧第二氧化物半導體層
448a‧‧‧n+
448b‧‧‧n+
449‧‧‧第一佈線
450‧‧‧第二佈線
451‧‧‧第三佈線
452‧‧‧保護層
453‧‧‧連接佈線
455‧‧‧n+
457‧‧‧n+
458‧‧‧第一通道保護層
459‧‧‧第二通道保護層
460‧‧‧第一薄膜電晶體
461‧‧‧第二薄膜電晶體
581‧‧‧薄膜電晶體
585‧‧‧絕緣層
587‧‧‧第一電極層
588‧‧‧第二電極層
589‧‧‧球形粒子
590a‧‧‧黑色區
590b‧‧‧白色區
594‧‧‧空洞
595‧‧‧填料
1000‧‧‧移動電話機
1001‧‧‧框體
1002‧‧‧顯示部
1003‧‧‧操作按鈕
1004‧‧‧外部連接埠
1005‧‧‧揚聲器
1006‧‧‧麥克風
2600‧‧‧TFT基板
2601‧‧‧對置基板
2602‧‧‧密封材料
2603‧‧‧像素部
2604‧‧‧顯示元件
2605‧‧‧著色層
2606‧‧‧偏光板
2607‧‧‧偏光板
2608‧‧‧佈線電路部
2609‧‧‧撓性線路板
2610‧‧‧冷陰極管
2611‧‧‧反射板
2612‧‧‧電路基板
2613‧‧‧擴散板
2631‧‧‧招貼
2632‧‧‧廣告
2700‧‧‧電子書籍
2701‧‧‧框體
2703‧‧‧框體
2707‧‧‧顯示部
2711‧‧‧軸部
2721‧‧‧電源
2723‧‧‧操作鍵
2725‧‧‧揚聲器
4001‧‧‧第一基板
4002‧‧‧像素部
4003‧‧‧信號線驅動電路
4004‧‧‧掃描線驅動電路
4005‧‧‧密封材料
4006‧‧‧第二基板
4008‧‧‧液晶層
4010‧‧‧薄膜電晶體
4011‧‧‧薄膜電晶體
4013‧‧‧液晶元件
4015‧‧‧連接端子電極
4016‧‧‧端子電極
4018‧‧‧FPC
4019‧‧‧各向異性導電膜
4020‧‧‧絕緣層
4021‧‧‧絕緣層
4030‧‧‧像素電極層
4031‧‧‧對置電極層
4032‧‧‧絕緣層
4033‧‧‧絕緣層
4035‧‧‧柱狀間隔物
4501‧‧‧第一基板
4502‧‧‧像素部
4503a‧‧‧信號線驅動電路
4503b‧‧‧信號線驅動電路
4504a‧‧‧掃描線驅動電路
4504b‧‧‧掃描線驅動電路
4505‧‧‧密封材料
4506‧‧‧第二基板
4507‧‧‧填料
4509‧‧‧薄膜電晶體
4510‧‧‧薄膜電晶體
4511‧‧‧發光元件
4512‧‧‧電場發光層
4513‧‧‧第二電極層
4515‧‧‧連接端子電極
4516‧‧‧端子電極
4517‧‧‧第一電極層
4518a‧‧‧FPC
4518b‧‧‧FPC
4519‧‧‧各向異性導電膜
4520‧‧‧分隔壁
5300‧‧‧基板
5301‧‧‧像素部
5302‧‧‧掃描線驅動電路
5303‧‧‧信號線驅動電路
5400‧‧‧基板
5401‧‧‧像素部
5402‧‧‧第一掃描線驅動電路
5403‧‧‧信號線驅動電路
5404‧‧‧第二掃描線驅動電路
5501‧‧‧第一佈線
5502‧‧‧第二佈線
5503‧‧‧第三佈線
5504‧‧‧第四佈線
5505‧‧‧第五佈線
5506‧‧‧第六佈線
5543‧‧‧節點
5544‧‧‧節點
5571‧‧‧第一薄膜電晶體
5572‧‧‧第二薄膜電晶體
5573‧‧‧第三薄膜電晶體
5574‧‧‧第四薄膜電晶體
5575‧‧‧第五薄膜電晶體
5576‧‧‧第六薄膜電晶體
5577‧‧‧第七薄膜電晶體
5578‧‧‧第八薄膜電晶體
5601‧‧‧驅動器IC
5602_1‧‧‧開關群
5602_2‧‧‧開關群
5602_M‧‧‧開關群
5603a‧‧‧第一薄膜電晶體
5603b‧‧‧第二薄膜電晶體
5603c‧‧‧第三薄膜電晶體
5611‧‧‧第一佈線
5612‧‧‧第二佈線
5613‧‧‧第三佈線
5621_1‧‧‧佈線
5621_M‧‧‧佈線
5701_1‧‧‧正反器
5701_2‧‧‧正反器
5701_3‧‧‧正反器
5701_4‧‧‧正反器
5701_n-1‧‧‧正反器
5701_n‧‧‧正反器
5703a‧‧‧時序
5703b‧‧‧時序
5703c‧‧‧時序
5711‧‧‧第一佈線
5712‧‧‧第二佈線
5713‧‧‧第三佈線
5714‧‧‧第四佈線
5715‧‧‧第五佈線
5716‧‧‧第六佈線
5717_1‧‧‧第七佈線
5717_2‧‧‧第七佈線
5717_3‧‧‧第七佈線
5717_4‧‧‧第七佈線
5717_n-2‧‧‧第七佈線
5717_n-1‧‧‧第七佈線
5717_n‧‧‧第七佈線
5721_J‧‧‧信號
6400‧‧‧像素
6401‧‧‧開關電晶體
6402‧‧‧驅動電晶體
6403‧‧‧電容器
6404‧‧‧發光元件
6405‧‧‧信號線
6406‧‧‧掃描線
6407‧‧‧電源線
6408‧‧‧公共電極
7001‧‧‧TFT
7002‧‧‧發光元件
7003‧‧‧陰極
7004‧‧‧發光層
7005‧‧‧陽極
7011‧‧‧TFT
7012‧‧‧發光元件
7013‧‧‧陰極
7014‧‧‧發光層
7015‧‧‧陽極
7016‧‧‧遮罩膜
7017‧‧‧導電膜
7021‧‧‧TFT
7022‧‧‧發光元件
7023‧‧‧陰極
7024‧‧‧發光層
7025‧‧‧陽極
7027‧‧‧導電膜
9400‧‧‧通信裝置
9401‧‧‧框體
9402‧‧‧操作按鈕
9403‧‧‧外部輸入端子
9404‧‧‧麥克風
9405‧‧‧揚聲器
9406‧‧‧發光部
9410‧‧‧顯示裝置
9411‧‧‧框體
9412‧‧‧顯示部
9413‧‧‧操作按鈕
9600‧‧‧電視裝置
9601‧‧‧框體
9603‧‧‧電視裝置
9605‧‧‧支架
9607‧‧‧顯示部
9609‧‧‧操作鍵
9610‧‧‧遙控操作機
9700‧‧‧數位相框
9701‧‧‧框體
9703‧‧‧顯示部
9881‧‧‧框體
9882‧‧‧顯示部
9883‧‧‧連接部
9884‧‧‧揚聲器部
9885‧‧‧操作鍵
9886‧‧‧記錄媒體插入部
9887‧‧‧連接端子
9888‧‧‧感測器
9889‧‧‧麥克風
9890‧‧‧LED燈
9891‧‧‧框體
9900‧‧‧自動賭博機
9901‧‧‧框體
9903‧‧‧顯示部
S1‧‧‧信號線
S2‧‧‧信號線
S3‧‧‧信號線
S4‧‧‧信號線
S5‧‧‧信號線
S6‧‧‧信號線
Sm-2‧‧‧信號線
Sm-1‧‧‧信號線
Sm‧‧‧信號線
在附圖中:圖1A至1C是說明半導體裝置的圖;圖2A和2B是說明半導體裝置的圖;圖3A至3C是說明半導體裝置的製造方法的圖;圖4A至4D是說明半導體裝置的製造方法的圖;圖5A至5C是說明半導體裝置的製造方法的圖;圖6A至6C是說明半導體裝置的製造方法的圖;圖7是說明半導體裝置的製造方法的圖;圖8是說明半導體裝置的製造方法的圖;圖9是說明半導體裝置的製造方法的圖;圖10是說明半導體裝置的圖;圖11A1、11A1、11B1和11B2是說明半導體裝置的圖;圖12是說明半導體裝置的圖;圖13是說明半導體裝置的圖;圖14A和14B是說明半導體裝置的方塊圖;圖15是說明信號線驅動電路的結構的圖;圖16是說明信號線驅動電路的工作的時序圖;圖17是說明信號線驅動電路的工作的時序圖;圖18是說明移位暫存器的結構的圖;圖19是說明圖18所示的正反器的連接結構的圖; 圖20是說明半導體裝置的像素等效電路的圖;圖21A至21C是說明半導體裝置的圖;圖22A1、22A2、和22B是說明半導體裝置的圖;圖23是說明半導體裝置的圖;圖24A和24B是說明半導體裝置的圖;圖25A和25B是說明電子紙的使用方式的例子的圖;圖26是示出電子書籍的一例的外觀圖;圖27A和27B是示出電視裝置及數位相框的例子的外觀圖;圖28A和28B是示出遊戲機的例子的圖;圖29A和29B是示出移動電話機的例子的圖;圖30是說明半導體裝置的圖。
下面,使用附圖詳細說明實施例。但是,本發明不局限於以下說明,所屬技術領域的普通技術人員可以很容易地理解一個事實就是其方式和詳細內容在不脫離本發明的宗旨及其範圍下可以被變換為各種各樣的形式。因此,本發明不應被認為是局限於以下實施例所記載的內容。此外,在以下說明的本發明的一個實施例的結構中,在不同附圖之間共同使用表示同一部分或具有同樣功能的部分的附圖標記而省略其反復說明。
實施例1
在此,根據使用兩個n通道型薄膜電晶體構成反相器電路的例子,以下說明本發明的實施例之一。
使用反相器電路、電容器、電阻器等構成用來驅動像素部的驅動電路。有組合兩個n通道型TFT形成反相器電路的情況、組合增強型電晶體和耗盡型電晶體形成反相器電路的情況(下面稱為EDMOS電路)、使用增強型TFT形成反相器電路的情況(下面稱為EEMOS電路)。注意,在n通道型TFT的臨界值電壓是正的情況下,定義為增強型電晶體,而在n通道型TFT的臨界值電壓是負的情況下,定義為耗盡型電晶體。在本說明書中按照該定義進行描述。
將像素部和驅動電路形成在同一基板上,並且在像素部中,使用配置為矩陣狀的增強型電晶體切換對像素電極的電壓施加的導通截止。這種配置在像素部的增強型電晶體使用氧化物半導體,在其電特性中,當閘電壓是±20V時,導通截止比是109以上,所以洩漏電流少且可以實現低耗電量驅動。
圖1A示出驅動電路的反相器電路的截面結構。此外,圖1A和1B所示的第一薄膜電晶體430、第二薄膜電晶體431是具有通道保護層的反交錯型薄膜電晶體,是在半導體層上隔著源區或汲區地設置有佈線的薄膜電晶體的例子。
在圖1A中,在基板400上設置第一閘極電極401及 第二閘極電極402。可以使用鉬、鈦、鉻、鉭、鎢、鋁、銅、釹、鈧等的金屬材料或以這些材料為主要成分的合金材料,以它們的單層或疊層形成第一閘極電極401及第二閘極電極402。
例如,作為第一閘極電極401及第二閘極電極402的兩層的疊層結構,最好採用在鋁層上層疊鉬層的兩層結構、在銅層上層疊鉬層的兩層結構、在銅層上層疊氮化鈦層或氮化鉭層的兩層結構、層疊氮化鈦層和鉬層的兩層結構。作為三層的疊層結構,最好採用鎢層或氮化鎢層、鋁和矽的合金層或鋁和鈦的合金層、氮化鈦層或鈦層的疊層。
此外,在覆蓋第一閘極電極401及第二閘極電極402的閘極絕緣層403上設置第一氧化物半導體層405和第二氧化物半導體層407。
在與第一閘極電極401重疊的第一氧化物半導體層405上接觸而設置第一通道保護層418,在與第二閘極電極402重疊的第二氧化物半導體層407上接觸而設置第二通道保護層419。
由於採用在第一氧化物半導體層405的通道形成區上設置第一通道保護層418,並且在第二氧化物半導體層407的通道形成區上設置第二通道保護層419的結構,可以防止在進行製造程序時損壞第一氧化物半導體層405及第二氧化物半導體層407的通道形成區(在進行蝕刻時由電漿以及蝕刻劑導致的膜厚度的降低和氧化等)。從而, 可以提高第一薄膜電晶體430、第二薄膜電晶體431的可靠性。
在第一氧化物半導體層405上設置第一佈線409及第二佈線410,並且在第二佈線410通過形成在閘極絕緣層403的接觸孔404與第二閘極電極402直接接觸。此外,在第二氧化物半導體層407上設置第三佈線411。
第一薄膜電晶體430具有第一閘極電極401和隔著閘極絕緣層403與第一閘極電極401重疊的第一氧化物半導體層405,並且第一佈線409是接地電位的電源線(接地電源線)。該接地電位的電源線也可以是被施加負電壓VDL的電源線(負電源線)。
此外,第二薄膜電晶體431具有第二閘極電極402和隔著閘極絕緣層403與第二閘極電極402重疊的第二氧化物半導體層407,並且第三佈線411是被施加正電壓VDD的電源線(正電源線)。
此外,在第一氧化物半導體層405和第一佈線409之間設置n+層406a,在第一氧化物半導體層405和第二佈線410之間設置n+層406b。另外,在第二氧化物半導體層407和第二佈線410之間設置n+層408a,在第二氧化物半導體層407和第三佈線411之間設置n+層408b。
在本實施例中,用作源區或汲區的n+層406a、406b、408a、408b是In-Ga-Zn-O類非單晶膜,在與第一氧化物半導體層405、第二氧化物半導體層407的成膜條件不同的成膜條件下形成,是電阻更低的氧化物半導體 層。例如,使用在上述表1所記載的藉由濺射法將氬氣體流量設定為40sccm的條件1下可獲得的氧化物半導體膜來形成的n+層406a、406b、408a、408b具有n型導電型,其啟動能(△E)為0.01eV以上且0.1eV以下。此外,在本實施例中,n+層406a、406b、408a、408b是In-Ga-Zn-O類非單晶膜,至少包含非晶成分。n+層406a、406b、408a、408b有時在非晶結構中包含晶粒(奈米晶體)。該n+層406a、406b、408a、408b中的晶粒(奈米晶體)的直徑為1nm至10nm,典型地為2nm至4nm左右。
藉由設置n+層406a、406b、408a、408b,金屬層的第一佈線409、第二佈線410與第一氧化物半導體層405具有良好的接合,並且金屬層的第二佈線410、第三佈線411與第二氧化物半導體層407具有良好的接合,以與肖特基結相比在熱方面穩定地工作。此外,為了將供應通道的載子(源極電極一側)、穩定地吸收通道的載子(汲極電極一側)或電阻成分形成在佈線和氧化物半導體層的介面,積極地設置n+層是有效的。此外,藉由低電阻化,即時在高漏電壓下也可以保持良好的遷移率。
如圖1A所示那樣,電連接到第一氧化物半導體層405和第二氧化物半導體層407的兩者的第二佈線410通過形成在閘極絕緣層403的接觸孔404與第二薄膜電晶體431的第二閘極電極402直接連接。藉由使第二佈線410和第二閘極電極402直接連接,可以獲得良好的接觸並減 少接觸電阻。與隔著其他導電膜,例如隔著透明導電膜連接第二閘極電極402和第二佈線410的情況相比,可以謀求接觸孔數的減少、借助於接觸孔數的減少的佔有面積的縮小。
此外,圖1C示出驅動電路的反相器電路的俯視圖。在圖1C中,沿著虛線Z1-Z2截斷的截面對應於圖1A。
另外,圖1B示出EDMOS電路的等效電路。圖1A及圖1C所示的電路連接相當於圖1B,並且它是第一薄膜電晶體430是增強型n通道型電晶體,而第二薄膜電晶體431是耗盡型n通道型電晶體的例子。
作為在同一基板上製造增強型n通道型電晶體和耗盡型n通道型電晶體的方法,例如使用不同的材料及不同的成膜條件製造第一氧化物半導體層405和第二氧化物半導體層407。此外,也可以在氧化物半導體層的上下設置閘極電極控制臨界值,對閘極電極施加電壓以使得一個TFT成為常導通狀態(normally-on),並使得另一個TFT成為常截止狀態(normally-off)而構成EDMOS電路。
實施例2
實施例1示出EDMOS電路的例子。在本實施例中,圖2A示出EEMOS電路的等效電路。在圖2A的等效電路中,採用使用兩個都是增強型n通道型電晶體的組合的驅動電路。
當將可採用兩個都是相同的增強型n通道型電晶體的 組合製造的圖2A的電路結構用於驅動電路時,用於像素部的電晶體也是相同的增強型n通道型電晶體,所以製造程序不增大,因此可以說是最好的。此外,圖2B示出俯視圖。在圖2B中沿著虛線Y1-Y2截斷的截面的等效電路相當於圖2A。
此外,圖2A和2B所示的第一薄膜電晶體460、第二薄膜電晶體461是具有通道保護層的反交錯型薄膜電晶體,是在半導體層上隔著源區或汲區的設置有佈線的薄膜電晶體的例子。
此外,圖3A、圖3B及圖3C示出反相器電路的製造程序的一例。
在基板440上藉由濺射法形成第一導電膜,使用第一光掩模對第一導電膜選擇性地進行蝕刻,形成第一閘極電極441及第二閘極電極442。接著,採用電漿CVD法或濺射法形成覆蓋第一閘極電極441及第二閘極電極442的閘極絕緣層443。可以採用CVD法或濺射法等使用氧化矽層、氮化矽層、氧氮化矽層或氮氧化矽層的單層或疊層形成閘極絕緣層443。此外,作為閘極絕緣層443,也可以採用使用有機矽烷氣體的CVD法形成氧化矽層。作為有機矽烷氣體,可以使用含矽化合物諸如正矽酸乙酯(TEOS:化學式Si(OC2H5)4)、四甲基矽烷(TMS:化學式Si(CH3)4)、四甲基環四矽氧烷(TMCTS)、八甲基環四矽氧烷(OMCTS)、六甲基二矽氮烷(HMDS)、三乙氧基矽烷(SiH(OC2H5)3)、三(二甲氨 基)矽烷(SiH(N(CH3)2)3)等。
接著,使用第二光掩模對閘極絕緣層443選擇性地進行蝕刻來形成到達第二閘極電極442的接觸孔444。至此為止的步驟的截面圖相當於圖3A。
接著,藉由濺射法形成氧化物半導體膜,在其上還形成第一通道保護層458、第二通道保護層459。在氧化物半導體膜上形成絕緣層,使用第三光掩模選擇性地進行蝕刻來形成第一通道保護層458、第二通道保護層459。
此外,最好藉由在採用濺射法形成氧化物半導體膜之前進行引入氬氣體來產生電漿的反濺射,去除附著到閘極絕緣層443的表面及接觸孔444的底面的塵屑。反濺射是指一種方法,其中不對靶材一側施加電壓而在氬氣氛下使用RF電源對基板一側施加電壓來在基板形成電漿,從而對表面進行修改。另外,也可以使用氮、氦等代替氬氣氛。此外,也可以在對氬氣氛添加氧、氫、N2O等的氣氛下進行反濺射。另外,也可以在對氬氣氛添加Cl2、CF4等的氣氛下進行反濺射。
接著,在氧化物半導體膜、第一通道保護層458以及第二通道保護層459上形成n+層。
接著,使用第四光掩模對氧化物半導體膜及n+層選擇性地進行蝕刻,形成第一氧化物半導體層445、第二氧化物半導體層447。接著,藉由濺射法形成第二導電膜,使用第五光掩模對第二導電膜選擇性地進行蝕刻,形成第一佈線449、第二佈線450及第三佈線451。第三佈線451 藉由接觸孔444與第二閘極電極442直接接觸。另外,最好藉由在採用濺射法形成第二導電膜之前進行引入氬氣體來產生電漿的反濺射,去除附著到閘極絕緣層443的表面、n+層的表面以及接觸孔444的底面的塵屑。反濺射是指一種方法,其中不對靶材一側施加電壓而在氬氣氛下使用RF電源對基板一側施加電壓來在基板形成電漿,從而對表面進行修改。另外,也可以使用氮、氦等代替氬氣氛。此外,也可以在對氬氣氛添加氧、氫、N2O等的氣氛下進行反濺射。另外,也可以在對氬氣氛添加Cl2、CF4等的氣氛下進行反濺射。
此外,當對第二導電膜進行蝕刻時,還對n+層的一部分進行蝕刻,形成n+層446a、446b、448a、448b。在結束該蝕刻的步驟,完成第一薄膜電晶體460和第二薄膜電晶體461。至此為止的步驟的截面圖相當於圖3B。
接著,在大氣氣氛下或氮氣氛下進行200。C至600。℃的加熱處理。另外,對於進行該加熱處理的時序沒有限制而只要在形成氧化物半導體膜之後就可以進行。
接著,形成保護層452,使用第六光掩模對保護層452選擇性地進行蝕刻形成接觸孔,然後形成第三導電膜。最後,使用第七光掩模對第三導電膜選擇性地進行蝕刻形成與第二佈線410電連接的連接佈線453。至此為止的步驟的截面圖相當於圖3C。
在使用發光元件的發光顯示裝置中,像素部具有多個薄膜電晶體,在像素部中也具有用來使某一個薄膜電晶體 的閘極電極和其他電晶體的源極電極佈線或汲極電極佈線直接連接的接觸孔。當使用第二光掩模在閘極絕緣膜形成接觸孔時,可以使用相同的掩模形成該接觸部。
此外,至於液晶顯示裝置及電子紙,在用來與FPC等的外部端子連接的端子部中,當形成到達閘極佈線的接觸孔時以及當使用第二光掩模在閘極絕緣膜形成接觸孔時可以使用相同的掩模。
注意,上述步驟順序只是一例而已,對於步驟順序沒有特別的限制。例如,雖然增加一個光掩模,但是也可以分別使用用來對第二導電膜進行蝕刻的光掩模和用來對n+層的一部分進行蝕刻的光掩模而進行蝕刻。
實施例3
在本實施例中,至於反相器電路的製造,參照圖4A、4B、4C以及4D說明與實施例2不同的製造程序的例子。
在基板440上,利用濺射法形成第一導電膜,並使用第一光掩模對第一導電膜選擇性地進行蝕刻,而形成第一閘極電極441及第二閘極電極442。接著,利用電漿CVD法或濺射法形成覆蓋第一閘極電極441及第二閘極電極442的閘極絕緣層443。
接著,利用濺射法形成氧化物半導體膜,在其上還形成第一通道保護層458、第二通道保護層459。在氧化物半導體膜上形成絕緣層,使用第二光掩模選擇性地進行蝕 刻,而形成第一通道保護層458、第二通道保護層459。
接著,在氧化物半導體膜、第一通道保護層458以及第二通道保護層459上形成n+層。
接著,使用第三光掩模對氧化物半導體膜及n+層選擇性地進行蝕刻,而形成第一氧化物半導體層445、第二氧化物半導體層447、n+層455、457。像這樣,形成隔著第一閘極電極441和閘極絕緣層443重疊的第一氧化物半導體層445、第一通道保護層458以及n+層455,並且形成隔著第二閘極電極442和閘極絕緣層443重疊的第二氧化物半導體層447、第二通道保護層459以及n+層457。至此為止的步驟的截面圖相當於圖4A。
接著,使用第四光掩模對閘極絕緣層443選擇性地蝕刻,而形成到達第二閘極電極442的接觸孔444。至此為止的步驟的截面圖相當於圖4B。
接著,利用濺射法形成第二導電膜,使用第五光掩模對第二導電膜選擇性地進行蝕刻,而形成第一佈線449、第二佈線450以及第三佈線451。此外,最好藉由在採用濺射法形成第二導電膜之前進行引入氬氣體來產生電漿的反濺射,去除附著到閘極絕緣層443的表面、n+層455、457的表面及接觸孔444的底面的塵屑。反濺射是指一種方法,其中不對靶材一側施加電壓而在氬氣氛下使用RF電源對基板一側施加電壓來在基板形成電漿,從而對表面進行修改。另外,也可以使用氮、氦等代替氬氣氛。此外,也可以在對氬氣氛添加氧、氫、N2O等的氣氛下進行 反濺射。另外,也可以在對氬氣氛添加Cl2、CF4等的氣氛下進行反濺射。
在本實施例的程序中,由於在形成接觸孔444之後,可以以不形成其他膜的方式形成第二導電膜,與實施例2相比接觸孔的底面被暴露的步驟數量少,因此可以擴大閘極電極的材料的選擇範圍。在實施例2中,由於以接觸在接觸孔444中露出的閘極電極面的方式形成氧化物半導體膜,因此需要選擇在氧化物半導體膜的蝕刻步驟中閘極電極的材料不被蝕刻的蝕刻條件或閘極電極的材料。
此外,當對第二導電膜進行蝕刻時,還對n+層的一部分進行蝕刻,形成n+層446a、446b、448a、448b。在結束該蝕刻的步驟,完成第一薄膜電晶體460和第二薄膜電晶體461。
第一薄膜電晶體460具有第一閘極電極441、隔著閘極絕緣層443與第一閘極電極441重疊的第一氧化物半導體層445,第一佈線449是接地電位的電源線(接地電源線)。該接地電位的電源線也可以成為負電壓VDL被施加的電源線(負電源線)。
此外,第二薄膜電晶體461具有第二閘極電極442、隔著閘極絕緣層443與第二閘極電極442重疊的第二氧化物半導體層447,第三佈線451是正電壓VDD被施加的電源線(正電源線)。
此外,在第一氧化物半導體層445和第一佈線449之間設置n+層446a,並且第一氧化物半導體層445和第二 佈線450之間設置n+層446b。另外,第二氧化物半導體層447和第二佈線450之間設置n+層448a,並且第二氧化物半導體層447和第三佈線451之間設置n+層448b。
至此為止的步驟的截面圖相當於圖4C。
接著,在大氣氣氛下或氮氣氛下進行200℃至600℃的加熱處理。另外,對於進行該加熱處理的時序沒有限制而只要在形成氧化物半導體膜之後就可以進行。
接著,形成保護層452,使用第六光掩模對保護層452選擇性地進行蝕刻形成接觸孔,然後形成第三導電膜。最後,使用第七光掩模對第三導電膜選擇性地進行蝕刻形成與第二佈線450電連接的連接佈線453。至此為止的步驟的截面圖相當於圖4D。
在使用發光元件的發光顯示裝置中,像素部具有多個薄膜電晶體,在像素部中也具有用來使某個薄膜電晶體的閘極電極和其他電晶體的源極電極佈線或汲極電極佈線直接連接的接觸孔。當使用第四光掩模在閘極絕緣膜形成接觸孔時,可以使用相同的掩模形成該接觸部。
此外,在液晶顯示裝置及電子紙中,當在用來與FPC等的外部端子連接的端子部中形成到達閘極佈線的接觸孔時及當使用第四光掩模在閘極絕緣膜形成接觸孔時可以使用相同的掩模。
注意,上述步驟順序只是一例而已,對於步驟順序沒有特別的限制。例如,雖然增加一個光掩模,但是也可以分別使用用來對第二導電膜進行蝕刻的光掩模和用來對n+ 層的一部分進行蝕刻的光掩模而進行蝕刻。
實施例4
在本實施例中,使用圖5A至圖12對包括本發明的一個實施例的薄膜電晶體的顯示裝置的製造程序進行說明。
在圖5A中,作為具有透光性的基板100,可以使用以康寧公司的#7059玻璃或#1737玻璃等為代表的鋇硼矽酸鹽玻璃或鋁硼矽酸鹽玻璃等的玻璃基板。
接著,在基板100的整個表面上形成導電層,然後進行第一光刻步驟,形成抗蝕劑掩模,藉由蝕刻去除不需要的部分來形成佈線及電極(包括閘極電極層101的閘極佈線、電容器佈線108以及第一端子121)。此時,進行蝕刻以至少使閘極電極層101的端部形成為錐形形狀。圖5A示出這個步驟的截面圖。另外,這個步驟的俯視圖相當於圖7。
包括閘極電極層101的閘極佈線、電容器佈線108以及端子部的第一端子121最好使用鋁(Al)及銅(Cu)等的低電阻導電材料形成,但是因為當使用Al單體時有耐熱性低並且容易腐蝕等問題,所以與耐熱性導電材料組合而形成。作為耐熱性導電材料,使用選自鈦(Ti)、鉭(Ta)、鎢(W)、鉬(Mo)、鉻(Cr)、釹(Nd)、鈧(Sc)中的元素、以上述元素為成分的合金、組合上述元素的合金、或以上述元素為成分的氮化物。
接著,在閘極電極層101的整個表面上形成閘極絕緣 層102。藉由濺射法等,形成50nm至250nm厚的閘極絕緣層102。
例如,藉由濺射法並使用氧化矽膜來形成100nm厚的閘極絕緣層102。當然,閘極絕緣層102不局限於這種氧化矽膜,而使用氧氮化矽膜、氮化矽膜、氧化鋁膜、氧化鉭膜等的其他絕緣膜來形成由這些材料構成的單層或疊層結構作為閘極絕緣層102。
此外,最好在形成氧化物半導體膜之前,進行引入氬氣體產生電漿的反濺射,並去除附著在閘極絕緣層的表面的塵屑。另外,也可以使用氮、氦等代替氬氣氛。此外,也可以對氬氣氛添加氧、氫、N2O等的氣氛下進行反濺射。另外,也可以對氬氣氛添加Cl2、CF4等的氣氛下進行反濺射。
接著,在閘極絕緣層102上形成第一氧化物半導體膜(本實施例中的第一In-Ga-Zn-O類非單晶膜)。在進行電漿處理之後,以不暴露於大氣的方式形成第一In-Ga-Zn-O類非單晶膜來防止塵屑和水分附著在閘極絕緣層和半導體膜的介面,因此是有用的。在此,使用直徑為8英寸的包括In、Ga以及Zn的氧化物半導體靶材(In2O3:Ga2O3:ZnO=1:1:1),基板和靶材之間的距離為170nm,壓力為0.4Pa,直流(DC)電源為0.5kw,在氬或氧氣氛下形成第一In-Ga-Zn-O類非單晶膜。此外,藉由使用脈衝直流(DC)電源,可以減少塵屑,膜厚度分佈也成為均勻,因此是最好的。將第一In-Ga-Zn-O類非 單晶膜的厚度設定為5nm至200nm。在本實施例中,將第一In-Ga-Zn-O類非單晶膜的厚度設定為100nm。
濺射法具有作為濺射用電源使用高頻電源的RF濺射法、DC濺射法,還具有以脈衝方法施加偏壓的脈衝DC濺射法。主要當形成絕緣膜時利用RF濺射法,而主要當形成金屬膜時利用DC濺射法。
此外,還具有可以設置多個材料不同的靶材的多元濺射裝置。多元濺射裝置既可以在同一處理室中層疊形成不同材料的膜,又可以在同一處理室中使多種材料同時放電而進行成膜。
此外,具有利用如下濺射法的濺射裝置:在處理室內具備磁石機構的磁控管濺射法;利用不使用輝光放電而使用微波並產生的電漿的ECR濺射法。
此外,作為使用濺射法的成膜方法,還具有在成膜時靶材物質和濺射氣體成分起反應而形成這些的化合物薄膜的反應濺射法,在成膜時對基板也施加電壓的偏壓濺射法。
接著,在與第一In-Ga-Zn-O類非單晶膜的通道形成區重疊的區域形成通道保護層133。也可以在形成第一In-Ga-Zn-O類非單晶膜之後以不接觸大氣的方式連續形成通道保護層133。藉由以將層疊的薄膜不暴露於大氣的方式連續形成可以提高生產率。
作為通道保護層133,可以使用無機材料(氧化矽、氮化矽、氧氮化矽、氮氧化矽等)。作為製造方法,可以 使用電漿CVD法、熱CVD法等的氣相成長法或濺射法。在成膜之後藉由蝕刻對通道保護層133進行處理。在此,藉由濺射法形成氧化矽膜,使用利用光刻形成的掩模對其進行蝕刻處理而形成通道保護層133。
接著,藉由濺射法在第一In-Ga-Zn-O類非單晶膜及通道保護層133上形成第二氧化物半導體膜(本實施例中的第二In-Ga-Zn-O類非單晶膜)。在此,使用設定為In2O3:Ga2O3:ZnO=1:1:1的靶材並在如下成膜條件下進行濺射成膜:壓力為0.4Pa;電力為500W;成膜溫度為室溫;所引入的氬氣體流量為40sccm。雖然意圖性地使用設定為In2O3:Ga2O3:ZnO=1:1:1的靶材,但是有時形成在剛成膜之後包括尺寸為1nm至10nm的晶粒的In-Ga-Zn-O類非單晶膜。另外,可以說藉由適當地調整靶材的成分比、成膜壓力(0.1Pa至2.0Pa)、電力(250W至3000W:8英寸Φ)、溫度(室溫至100℃)、反應性濺射的成膜條件等,可以調整晶粒的有無及晶粒的密度,還可以將直徑尺寸調整為1nm至10nm的範圍內。將第二In-Ga-Zn-O類非單晶膜的膜厚度設定為5nm至20nm。當然,當在膜中包括晶粒時,所包括的晶粒的尺寸不超過膜厚度。在本實施例中,將第二In-Ga-Zn-O類非單晶膜的膜厚度設定為5nm。
使第一In-Ga-Zn-O類非單晶膜的成膜條件與第二In-Ga-Zn-O類非單晶膜的成膜條件不同。例如,採用如下條件:第一In-Ga-Zn-O類非單晶膜的成膜條件中的對於氬 氣體流量的氧氣體流量的比率高於第二In-Ga-Zn-O類非單晶膜的成膜條件中的對於氬氣體流量的氧氣體流量的比率。具體而言,第二In-Ga-Zn-O類非單晶膜的成膜條件是在稀有氣體(氬或氦等)氣氛下(或將氧氣體設定為10%以下,將氬氣體設定為90%以上),第一In-Ga-Zn-O類非單晶膜的成膜條件是在氧氣氛下(或氬氣體流量和氧氣體流量的比率為1:1以上)。
第二In-Ga-Zn-O類非單晶膜的成膜既可以使用與先進行反濺射的處理室同一處理室,又可以使用與先進行反濺射的處理室不同的處理室成膜。
接著,進行第三光刻步驟形成抗蝕劑掩模,而對第一In-Ga-Zn-O類非單晶膜及第二In-Ga-Zn-O類非單晶膜進行蝕刻。在此藉由使用ITO-07N(日本關東化學株式會社製造)的濕蝕刻去除不需要的部分來形成第一In-Ga-Zn-O類非單晶膜的氧化物半導體膜103、第二In-Ga-Zn-O類非單晶膜的氧化物半導體膜111。此外,此時的蝕刻不局限於濕蝕刻,而也可以利用乾蝕刻。圖5B示出這個步驟的截面圖。此外,這個步驟的俯視圖相當於圖8。
接著,進行第四光刻步驟形成抗蝕劑掩模,藉由蝕刻去除不需要的部分形成到達與閘極電極層相同的材料的佈線或電極層的接觸孔。為用來與後面形成的導電膜直接連接設置該接觸孔。例如,在驅動電路中,在形成與閘極電極層和源電極層或汲電極層直接接觸的薄膜電晶體、與端子部的閘極佈線電連接的端子的情況下形成接觸孔。
接著,在氧化物半導體膜103及氧化物半導體膜111上利用濺射法或真空蒸鍍法形成由金屬材料構成的導電膜132。圖5C示出這個步驟的截面圖。
作為導電膜132的材料,可以舉出選自Al、Cr、Ta、Ti、Mo、W中的元素、以上述元素為成分的合金、組合上述元素的合金膜等。另外,在進行200℃至600℃的熱處理的情況下,最好使導電膜具有承受該熱處理的耐熱性。因為當使用Al單體時有耐熱性低並且容易腐蝕等問題,所以與耐熱性導電材料組合而形成。作為與Al組合的耐熱導電材料,使用選自鈦(Ti)、鉭(Ta)、鎢(W)、鉬(Mo)、鉻(Cr)、釹(Nd)、鈧(Sc)中的元素、以上述元素為成分的合金、組合上述元素的合金膜或者以上述元素為成分的氮化物。
在此,作為導電膜132採用鈦膜的單層結構。此外,作為導電膜132也可以採用兩層結構,即也可以在鋁膜上層疊鈦膜。另外,作為導電膜132可以採用三層結構,其中包括Ti膜,在Ti膜上層疊包含Nd的鋁(Al-Nd)膜,而且在其上還形成Ti膜。作為導電膜132,還可以採用包含矽的鋁膜的單層結構。
接著,進行第五光刻步驟形成抗蝕劑掩模131,藉由蝕刻去除不需要的部分來形成源電極層或汲電極層105a、105b以及源區或汲區104a、104b。作為此時的蝕刻方法,採用濕蝕刻或乾蝕刻。例如,在作為導電膜132使用鋁膜或鋁合金膜的情況下,可以進行使用混合磷酸、 醋酸及硝酸的溶液的濕蝕刻。在此,藉由進行使用氨水和過氧化氫以及純水的混合液(過氧化氫:氨:水=5:2:2)的濕蝕刻,對Ti膜的導電膜132進行蝕刻來形成源電極層或汲電極層105a、105b,並且對氧化物半導體膜111進行蝕刻來形成源區或汲區104a、104b。在該蝕刻步驟中,由於將通道保護層133用作半導體層103的蝕刻停止層,因此半導體層103不被蝕刻。在圖6A中,由於使用氨水和過氧化氫以及純水的混合液的蝕刻劑同時進行源電極層或汲電極層105a、105b,源區或汲區104a、104b的蝕刻,源電極層或汲電極層105a、105b以及源區或汲區104a、104b的端部對準,成為連續結構。此外,由於利用濕蝕刻,因此進行各向同性的蝕刻,源電極層或汲電極層105a、105b的端部比抗蝕劑掩模131更向內縮退。藉由以上步驟,可以製造將半導體層103用作通道形成區,並且在該通道形成區上具有通道保護層133的薄膜電晶體170。圖6A示出這個步驟的截面圖。此外,圖9相當於這個步驟的俯視圖。
由於採用在半導體層103的通道形成區上設置通道保護層133的結構,因此可以防止在進行製造程序時損壞半導體層103的通道形成區(在進行蝕刻時由電漿以及蝕刻劑導致的膜厚度的降低和氧化等)。從而,可以提高薄膜電晶體170的可靠性。
接著,最好的是,以200℃至600℃,典型地以300℃至500℃進行熱處理。在此利用爐,在氮氣氛下以350 ℃進行一個小時的熱處理。藉由該熱處理,進行In-Ga-Zn-O類非單晶膜的原子級的重新排列。由於借助於該熱處理而釋放阻礙載子遷移的應變,所以在此的熱處理(還包括光退火)是重要的。另外,進行熱處理的時序只要在形成第二In-Ga-Zn-O類非單晶膜之後,就沒有特別的限制,例如也可以在形成像素電極之後進行。
此外,在該第五光刻步驟中,將與源電極層或汲電極層105a、105b相同的材料的第二端子122殘留在端子部。另外,第二端子122與源極電極佈線(包括源電極層或汲電極層105a、105b的源極電極佈線)電連接。
此外,在端子部連接電極120通過形成在閘極絕緣膜中的接觸孔與端子部的第一端子121直接連接。此外,在此未圖示,經過與上述步驟相同的步驟,驅動電路的薄膜電晶體的源極電極佈線或汲極電極佈線與閘極電極直接連接。
此外,藉由使用由多級灰度掩模形成的具有多種(典型的是兩種)厚度的區域的抗蝕劑掩模,可以減少抗蝕劑掩模的數量,因此可以實現程序簡化、低成本化。
接著,去除抗蝕劑掩模131而形成覆蓋薄膜電晶體170的保護絕緣層107。作為保護絕緣層107,可以使用利用濺射法等而得到的氮化矽膜、氧化矽膜、氧氮化矽膜、氧化鋁膜、氧化鉭膜等。
接著,進行第六光刻步驟,形成抗蝕劑掩模,並對保護絕緣層107進行蝕刻來形成到達汲電極層105b的接觸 孔125。此外,最好的是,藉由在此的蝕刻,使用同一抗蝕劑掩模還形成到達第二端子122的接觸孔127以及到達連接電極120的接觸孔126。圖6B示出這個步驟的截面圖。
接著,在去除抗蝕劑掩模之後,形成透明導電膜。藉由濺射法或真空蒸鍍法等使用氧化銦(In2O3)或氧化銦氧化錫合金(In2O3-SnO2,縮寫為ITO)等以形成透明導電膜。使用鹽酸之類的溶液進行對這些材料的蝕刻處理。然而,由於對ITO的蝕刻特別容易產生殘渣,因此也可以使用氧化銦氧化鋅合金(In2O3-ZnO),以便改善蝕刻處理性。
接著,進行第七光刻步驟,形成抗蝕劑掩模,並藉由蝕刻去除不需要的部分,來形成像素電極層110。
此外,在該第七光刻步驟中,以電容器部中的閘極絕緣層102及保護絕緣層107為電介質並使用電容器佈線108和像素電極層110形成儲存電容器(storage capacitor)。
另外,在該第七光刻步驟中,使用抗蝕劑掩模覆蓋第一端子及第二端子並使形成在端子部的透明導電膜128、129殘留。透明導電膜128、129成為用來與FPC連接的電極或佈線。形成在與第一端子121直接連接的連接電極120上的透明導電膜128是用作閘極佈線的輸入端子的連接用端子電極。形成在第二端子122上的透明導電膜129是用作源極電極佈線的輸入端子的連接用端子電極。
接著,去除抗蝕劑掩模。圖6C示出這個步驟的截面圖。另外,這個步驟的俯視圖相當於圖10。
此外,圖11A1和圖11A2分別示出這個步驟的閘極佈線端子部的截面圖及俯視圖。圖11A1相當於沿著圖11A2中的C1-C2線的截面圖。在圖11A1中,形成在保護絕緣膜154上的透明導電膜155是用作輸入端子的連接用端子電極。另外,在圖11A1中,在端子部使用與閘極佈線相同的材料形成的第一端子151和使用與源極電極佈線相同的材料形成的連接電極153藉由設置在閘極絕緣層152中的接觸孔重疊,以第一端子151與連接電極153直接連接而導通。另外,連接電極153與透明導電膜155通過設置在保護絕緣膜154中的接觸孔直接連接並導通。
另外,圖11B1及圖11B2分別示出源極電極佈線端子部的截面圖及俯視圖。此外,圖11B1相當於沿著圖11B2中的D1-D2線的截面圖。在圖11B1中,形成在保護絕緣膜154上的透明導電膜155是用作輸入端子的連接用端子電極。另外,在圖11B1中,在端子部使用與閘極佈線相同的材料形成的電極156隔著閘極絕緣層152重疊於與源極電極佈線電連接的第二端子150的下方。電極156不與第二端子150電連接,藉由將電極156設定為與第二端子150不同的電位,例如浮動狀態、GND、0V等,可以形成作為對防止雜波的措施的電容器或作為對防止靜電的措施的電容器。此外,第二端子150隔著保護絕緣膜154與透明導電膜155電連接。
根據像素密度設置多個閘極佈線、源極電極佈線及電容器佈線。此外,在端子部排列地配置多個具有與閘極佈線相同的電位的第一端子、多個具有與源極電極佈線相同的電位的第二端子、多個具有與電容器佈線相同的電位的第三端子等。各端子的數量可以是任意的,而實施者適當地決定各端子的數量,即可。
像這樣,藉由七次的光刻步驟,使用七個光掩模來可以完成包括底閘型的n通道型薄膜電晶體的薄膜電晶體170的像素薄膜電晶體部、儲存電容器。而且,藉由對應於每一個像素將該像素薄膜電晶體部、儲存電容器配置為矩陣狀來構成像素部,用來製造主動矩陣型顯示裝置的一個基板。在本說明書中,為方便起見將這種基板稱為主動矩陣基板。
當製造主動矩陣型液晶顯示裝置時,在主動矩陣基板和設置有對置電極的對置基板之間設置液晶層,固定主動矩陣基板和對置基板。另外,在主動矩陣基板上設置與設置在對置基板的對置電極電連接的共同電極,在端子部設置與共同電極電連接的第四端子。該第四端子是用來將共同電極設定為固定電位例如GND、0V等的端子。
此外,本發明的一個實施例不局限於圖10的像素結構。圖12示出與圖10不同的俯視圖的例子。圖12示出一例,其中不設置電容器佈線,並隔著保護絕緣膜及閘極絕緣層重疊像素電極層與相鄰的像素的閘極佈線來形成儲存電容器。在此情況下,可以省略電容器佈線及與電容器 佈線連接的第三端子。另外,在圖12中,使用相同的附圖標記說明與圖10相同的部分。
在主動矩陣型液晶顯示裝置中,藉由驅動配置為矩陣狀的像素電極,在螢幕上形成顯示圖案。詳細地說,藉由在被選擇的像素電極和對應於該像素電極的對置電極之間施加電壓,進行配置在像素電極和對置電極之間的液晶層的光學調變,該光學調變被觀察者認為顯示圖案。
當液晶顯示裝置顯示動態圖像時,由於液晶分子本身的響應慢,所以有產生餘像或動態圖像的模糊的問題。有一種所謂被稱為黑插入的驅動技術,其中為了改善液晶顯示裝置的動態圖像特性,而在每隔一框進行整個表面的黑顯示。
此外,還有所謂被稱為倍速驅動的驅動技術,其中藉由將經常的垂直週期設定為1.5倍或2倍以上,改善動態圖像特性。
另外,還有如下驅動技術:為了改善液晶顯示裝置的動態圖像特性,而作為背光燈使用多個LED(發光二極體)光源或多個EL光源等構成面光源,並使構成面光源的各光源獨立地在一個框期間內進行間歇發光驅動。作為面光源,可以使用三種以上的LED或白色發光的LED。由於可以獨立地控制多個LED,因此也可以按照液晶層的光學調變的切換時序使LED的發光時序同步。因為在這種驅動技術中可以部分地關斷LED,所以特別在進行一個螢幕中的黑色顯示區所占的比率高的圖像顯示的情況下, 可以得到耗電量的減少效果。
藉由組合這些驅動技術,與現有的液晶顯示裝置的動態圖像特性等的顯示特性相比,進一步進行改善。
由於根據本實施例而得到的n通道型電晶體將In-Ga-Zn-O類非單晶膜用於通道形成區並具有良好的動態特性,因此可以組合這些驅動技術。
此外,在製造發光顯示裝置的情況下,因為將有機發光元件的一個電極(也稱為陰極)設定為低電源電位,例如GND、0V等,所以在端子部設置用來將陰極設定為低電源電位,例如GND、0V等的第四端子。此外,在製造發光顯示裝置的情況下,除了源極電極佈線及閘極佈線之外還設置電源供給線。由此,在端子部設置與電源供給線電連接的第五端子。
藉由由使用氧化物半導體的薄膜電晶體形成閘極線驅動電路或源極電極線驅動電路,降低製造成本。藉由用於驅動電路的薄膜電晶體的閘極電極與源極電極佈線或汲極電極佈線直接連接,可以提供減少接觸孔的數量,並減小驅動電路所占的面積的顯示裝置。
從而,根據本實施例,可以以低成本提供電特性高且可靠性高的顯示裝置。
實施例5
在此,圖30示出在實施例1中具有佈線與半導體層連接的結構的薄膜電晶體的顯示裝置的例子。
圖30示出驅動電路的反相器電路的截面結構。此外,圖30所示的第一薄膜電晶體430、第二薄膜電晶體431是具有通道保護層的反交錯型薄膜電晶體,與第一氧化物半導體層405連接地設置第一通道保護層418、第一佈線409、第二佈線410,並且與第二氧化物半導體層407連接地設置有第二通道保護層419、第二佈線410、第三佈線411。
在第一薄膜電晶體430、第二薄膜電晶體431中,最好對第一氧化物半導體層405與第一佈線409、第二佈線410的接觸區以及第二氧化物半導體層407與第二佈線410、第三佈線411的接觸區藉由電漿處理進行修改。在本實施例中,在形成成為佈線的導電膜之前,在氬氣氛下對氧化物半導體層(本實施例中的In-Ga-Zn-O類非單晶膜)進行電漿處理。
也可以使用氮、氦等代替氬氣氛而進行電漿處理。此外,也可以對氬氣氛添加氧、氫、N2O等的氣氛下進行電漿處理。另外,也可以對氬氣氛中添加Cl2、CF4等的氣氛下進行電漿處理。
藉由與利用電漿處理進行修改的第一氧化物半導體層405、第二氧化物半導體層407接觸地形成導電膜,並形成第一佈線409、第二佈線410、第三佈線411,可以降低第一氧化物半導體層405、第二氧化物半導體層407與第一佈線409、第二佈線410、第三佈線411的接觸電阻。
藉由上述程序,可以製造作為半導體裝置可靠性高的顯示裝置。
本實施例可以與其他實施例所記載的結構適當地組合而實施。
實施例6
在本實施例中,在本發明的半導體裝置的一例的顯示裝置中,以下說明在同一基板上至少製造驅動電路的一部分和配置在像素部中的薄膜電晶體的例子。
根據實施例4或實施例5形成配置在像素部中的薄膜電晶體。此外,實施例4或實施例5所示的薄膜電晶體是n通道型TFT,所以將可以由n通道型TFT構成的驅動電路的一部分形成在與像素部的薄膜電晶體同一基板上。
圖14A示出本發明的半導體裝置的一例的主動矩陣型液晶顯示裝置的方塊圖的一例。圖14A所示的顯示裝置在基板5300上包括:具有多個具備顯示元件的像素的像素部5301;選擇各像素的掃描線驅動電路5302;以及控制對被選擇了的像素的視頻信號輸入的信號線驅動電路5303。
像素部5301藉由從信號線驅動電路5303在列方向上延伸地配置的多個信號線S1-Sm(未圖示)與信號線驅動電路5303連接,並且藉由從掃描線驅動電路5302在行方向上延伸地配置的多個掃描線G1-Gn(未圖示)與掃描線驅動電路5302連接,並具有對應於信號線S1-Sm以及掃 描線G1-Gn配置為矩陣形的多個像素(未圖示)。並且,各個像素與信號線Sj(信號線S1-Sm中的任一個)、掃描線Gi(掃描線G1-Gn中的任一個)連接。
此外,可以與實施例4或實施例5所示的薄膜電晶體是n通道型TFT,參照圖15說明由n通道型TFT構成的信號線驅動電路。
圖15所示的信號線驅動電路包括:驅動器IC5601;開關群5602_1至5602_M;第一佈線5611;第二佈線5612;第三佈線5613;以及佈線5621_1至5621_M。開關群5602_1至5602_M分別包括第一薄膜電晶體5603a、第二薄膜電晶體5603b以及第三薄膜電晶體5603c。
驅動器IC5601連接到第一佈線5611、第二佈線5612、第三佈線5613及佈線5621_1至5621_M。而且,開關群5602_1至5602_M分別連接到第一佈線5611、第二佈線5612、第三佈線5613及分別對應於開關群5602_1至5602_M的佈線5621_1至5621_M。而且,佈線5621_1至5621_M分別藉由第一薄膜電晶體5603a、第二薄膜電晶體5603b及第三薄膜電晶體5603c連接到三個信號線。例如,第J列的佈線5621_J(佈線5621_1至佈線5621_M中的任一個)分別藉由開關群5602_J所具有的第一薄膜電晶體5603a、第二薄膜電晶體5603b及第三薄膜電晶體5603c連接到信號線Sj-1、信號線Sj、信號線Sj+1。
注意,對第一佈線5611、第二佈線5612、第三佈線5613分別輸入信號。
注意,驅動器IC5601最好形成在單晶基板上。再者,開關群5602_1至5602_M最好形成在與像素部同一基板上。因此,最好通過FPC等連接驅動器IC5601和開關群5602_1至5602_M。
接著,參照圖16的時序圖說明圖15所示的信號線驅動電路的工作。注意,圖16的時序圖示出選擇第i行掃描線Gi時的時序圖。再者,第i行掃描線Gi的選擇期間被分割為第一子選擇期間T1、第二子選擇期間T2及第三子選擇期間T3。而且,圖15的信號線驅動電路在其他行的掃描線被選擇的情況下也進行與圖16相同的工作。
注意,圖16的時序圖示出第J列佈線5621_J分別藉由第一薄膜電晶體5603a、第二薄膜電晶體5603b及第三薄膜電晶體5603c連接到信號線Sj-1、信號線Sj、信號線Sj+1的情況。
注意,圖16的時序圖示出第i行掃描線Gi被選擇的時序、第一薄膜電晶體5603a的導通/截止的時序5703a、第二薄膜電晶體5603b的導通/截止的時序5703b、第三薄膜電晶體5603c的導通/截止的時序5703c及輸入到第J列佈線5621_J的信號5721_J。
注意,在第一子選擇期間T1、第二子選擇期間T2及第三子選擇期間T3中,對佈線5621_1至佈線5621_M分別輸入不同的視頻信號。例如,在第一子選擇期間T1中輸入到佈線5621_J的視頻信號輸入到信號線Sj-1,在第二子選擇期間T2中輸入到佈線5621_J的視頻信號輸入到 信號線Sj,在第三子選擇期間T3中輸入到佈線5621_J的視頻信號輸入到信號線Sj+1。再者,在第一子選擇期間T1、第二子選擇期間T2及第三子選擇期間T3中輸入到佈線5621_J的視頻信號分別為Data_j-1、Data_j、Data_j+1。
如圖16所示,在第一子選擇期間T1中,第一薄膜電晶體5603a導通,第二薄膜電晶體5603b及第三薄膜電晶體5603c截止。此時,輸入到佈線5621_J的Data_j-1藉由第一薄膜電晶體5603a輸入到信號線Sj-1。在第二子選擇期間T2中,第二薄膜電晶體5603b導通,第一薄膜電晶體5603a及第三薄膜電晶體5603c截止。此時,輸入到佈線5621_J的Data_j藉由第二薄膜電晶體5603b輸入到信號線Sj。在第三子選擇期間T3中,第三薄膜電晶體5603c導通,第一薄膜電晶體5603a及第二薄膜電晶體5603b截止。此時,輸入到佈線5621_J的Data_j+1藉由第三薄膜電晶體5603c輸入到信號線Sj+1。
據此,圖15的信號線驅動電路藉由將一個閘極選擇期間分割為三個可以在一個閘極選擇期間中將視頻信號從一個佈線5621輸入到三個信號線。因此,圖15的信號線驅動電路可以將形成有驅動器IC5601的基板和形成有像素部的基板的連接數設定為信號線數的大約1/3。藉由將連接數設定為大約1/3,圖15的信號線驅動電路可以提高可靠性、成品率等。
注意,只要能夠如圖15所示,將一個閘極選擇期間 分割為多個子選擇期間,並在各子選擇期間中從某一個佈線向多個信號線分別輸入視頻信號,就對於薄膜電晶體的配置、數量及驅動方法等沒有限制。
例如,當在三個以上的子選擇期間的每一個中從一個佈線將視頻信號分別輸入到三個以上的信號線時,追加薄膜電晶體及用來控制薄膜電晶體的佈線,即可。但是,當將一個閘極選擇期間分割為四個以上的子選擇期間時,一個子選擇期間變短。因此,最好將一個閘極選擇期間分割為兩個或三個子選擇期間。
作為另一例,也可以如圖17的時序圖所示,將一個閘極選擇期間分割為預充電期間Tp、第一子選擇期間T1、第二子選擇期間T2、第三子選擇期間T3。再者,圖17的時序圖示出選擇第i行掃描線Gi的時序、第一薄膜電晶體5603a的導通/截止的時序5803a、第二薄膜電晶體5603b的導通/截止的時序5803b、第三薄膜電晶體5603c的導通/截止的時序5803c以及輸入到第J列佈線5621_J的信號5821_J。如圖17所示,在預充電期間Tp中,第一薄膜電晶體5603a、第二薄膜電晶體5603b及第三薄膜電晶體5603c導通。此時,輸入到佈線5621_J的預充電電壓Vp藉由第一薄膜電晶體5603a、第二薄膜電晶體5603b及第三薄膜電晶體5603c分別輸入到信號線Sj-1、信號線Sj、信號線Sj+1。在第一子選擇期間T1中,第一薄膜電晶體5603a導通,第二薄膜電晶體5603b及第三薄膜電晶體5603c截止。此時,輸入到佈線5621_J的 Data_j-1藉由第一薄膜電晶體5603a輸入到信號線Sj-1。在第二子選擇期間T2中,第二薄膜電晶體5603b導通,第一薄膜電晶體5603a及第三薄膜電晶體5603c截止。此時,輸入到佈線5621_J的Data_j藉由第二薄膜電晶體5603b輸入到信號線Sj。在第三子選擇期間T3中,第三薄膜電晶體5603c導通,第一薄膜電晶體5603a及第二薄膜電晶體5603b截止。此時,輸入到佈線5621_J的Data_j+1藉由第三薄膜電晶體5603c輸入到信號線Sj+1。
據此,因為應用圖17的時序圖的圖15的信號線驅動電路可以藉由在子選擇期間之前提供預充電期間來對信號線進行預充電,所以可以高速地進行對像素的視頻信號的寫入。注意,在圖17中,使用相同的附圖標記來表示與圖16相同的部分,而省略對於同一部分或具有相同的功能的部分的詳細說明。
此外,說明掃描線驅動電路的結構。掃描線驅動電路包括移位暫存器、緩衝器。此外,根據情況,還可以包括位準轉移器。在掃描線驅動電路中,藉由對移位暫存器輸入時鐘信號(CLK)及起始脈衝信號(SP),產生選擇信號。所產生的選擇信號在緩衝器中被緩衝放大,並供給到對應的掃描線。掃描線連接到一條線用的像素的電晶體的閘極電極。而且,由於需要將一條線用的像素的電晶體一齊導通,因此使用能夠產生大電流的緩衝器。
參照圖18和圖19說明用於掃描線驅動電路的一部分的移位暫存器的一個方式。
圖18示出移位暫存器的電路結構。圖18所示的移位暫存器由正反器5701_i至5701_n的多個正反器構成。此外,輸入第一時鐘信號、第二時鐘信號、起始脈衝信號、重定信號來進行工作。
說明圖18的移位暫存器的連接關係。在圖18的移位暫存器的第i級正反器5701_i(正反器5701_1至5701_n中的任一個)中,圖19所示的第一佈線5501連接到第七佈線5717_i-1,圖19所示的第二佈線5502連接到第七佈線5717_i+1,圖19所示的第三佈線5503連接到第七佈線5717_i,並且圖19所示的第六佈線5506連接到第五佈線5715。
此外,在奇數級的正反器中圖19所示的第四佈線5504連接到第二佈線5712,在偶數級的正反器中其連接到第三佈線5713,並且圖19所示的第五佈線5505連接到第四佈線5714。
但是,第一級正反器5701_1的圖19所示的第一佈線5501連接到第一佈線5711,而第n級正反器5701_n的圖19所示的第二佈線5502連接到第六佈線5716。
注意,第一佈線5711、第二佈線5712、第三佈線5713、第六佈線5716也可以分別稱為第一信號線、第二信號線、第三信號線、第四信號線。再者,第四佈線5714、第五佈線5715也可以分別稱為第一電源線、第二電源線。
接著,圖19示出圖18所示的正反器的詳細結構。圖 19所示的正反器包括第一薄膜電晶體5571、第二薄膜電晶體5572、第三薄膜電晶體5573、第四薄膜電晶體5574、第五薄膜電晶體5575、第六薄膜電晶體5576、第七薄膜電晶體5577以及第八薄膜電晶體5578。注意,第一薄膜電晶體5571、第二薄膜電晶體5572、第三薄膜電晶體5573、第四薄膜電晶體5574、第五薄膜電晶體5575、第六薄膜電晶體5576、第七薄膜電晶體5577以及第八薄膜電晶體5578是n通道型電晶體,並且當閘極-源極電極間電壓(Vgs)超過臨界值電壓(Vth)時它們成為導通狀態。
在圖19中,第三薄膜電晶體5573的閘極電極與電源線電連接。此外,連接第三薄膜電晶體5573和第四薄膜電晶體5574的電路(在圖19中由虛線圍繞的電路)可以認為相當於圖2A所示的電路結構。在此示出所有薄膜電晶體是增強型n通道型電晶體的例子,但是沒有特別的限制,例如即使作為第三薄膜電晶體5573使用耗盡型n通道型電晶體也可以驅動驅動電路。
接著,下面示出圖19所示的正反器的連接結構。
第一薄膜電晶體5571的第一電極(源電極及汲電極中的一個)連接到第四佈線5504,並且第一薄膜電晶體5571的第二電極(源電極及汲電極中的另一個)連接到第三佈線5503。
第二薄膜電晶體5572的第一電極連接到第六佈線5506,並且第二薄膜電晶體5572的第二電極連接到第三 佈線5503。
第三薄膜電晶體5573的第一電極連接到第五佈線5505,第三薄膜電晶體5573的第二電極連接到第二薄膜電晶體5572的閘極電極,並且第三薄膜電晶體5573的閘極電極連接到第五佈線5505。
第四薄膜電晶體5574的第一電極連接到第六佈線5506,第四薄膜電晶體5574的第二電極連接到第二薄膜電晶體5572的閘極電極,並且第四薄膜電晶體5574的閘極電極連接到第一薄膜電晶體5571的閘極電極。
第五薄膜電晶體5575的第一電極連接到第五佈線5505,第五薄膜電晶體5575的第二電極連接到第一薄膜電晶體5571的閘極電極,並且第五薄膜電晶體5575的閘極電極連接到第一佈線5501。
第六薄膜電晶體5576的第一電極連接到第六佈線5506,第六薄膜電晶體5576的第二電極連接到第一薄膜電晶體5571的閘極電極,並且第六薄膜電晶體5576的閘極電極連接到第二薄膜電晶體5572的閘極電極。
第七薄膜電晶體5577的第一電極連接到第六佈線5506,第七薄膜電晶體5577的第二電極連接到第一薄膜電晶體5571的閘極電極,並且第七薄膜電晶體5577的閘極電極連接到第二佈線5502。第八薄膜電晶體5578的第一電極連接到第六佈線5506,第八薄膜電晶體5578的第二電極連接到第二薄膜電晶體5572的閘極電極,並且第八薄膜電晶體5578的閘極電極連接到第一佈線5501。
注意,以第一薄膜電晶體5571的閘極電極、第四薄膜電晶體5574的閘極電極、第五薄膜電晶體5575的第二電極、第六薄膜電晶體5576的第二電極以及第七薄膜電晶體5577的第二電極的連接部為節點5543。再者,以第二薄膜電晶體5572的閘極電極、第三薄膜電晶體5573的第二電極、第四薄膜電晶體5574的第二電極、第六薄膜電晶體5576的閘極電極以及第八薄膜電晶體5578的第二電極的連接部為節點5544。
注意,第一佈線5501、第二佈線5502、第三佈線5503以及第四佈線5504也可以分別稱為第一信號線、第二信號線、第三信號線、第四信號線。再者,第五佈線5505、第六佈線5506也可以分別稱為第一電源線、第二電源線。
此外,也可以僅使用與實施例4所示的n通道型TFT製造信號線驅動電路及掃描線驅動電路。因為與實施例4所示的n通道型TFT的電晶體遷移率大,所以可以提高驅動電路的驅動頻率。另外,由於與實施例4所示的n通道型TFT利用In-Ga-Zn-O類非單晶膜的源區或汲區減少寄生電容,因此頻率特性(稱為f特性)高。例如,由於可以使用與實施例4所示的n通道型TFT的掃描線驅動電路進行高速工作,因此可以提高框頻率或實現黑屏插入等。
再者,藉由增大掃描線驅動電路的電晶體的通道寬度,或配置多個掃描線驅動電路等,可以實現更高的框頻 率。在配置多個掃描線驅動電路的情況下,藉由將用來驅動偶數行的掃描線的掃描線驅動電路配置在一側,並將用來驅動奇數行的掃描線的掃描線驅動電路配置在其相反一側,可以實現框頻率的提高。此外,藉由使用多個掃描線驅動電路對同一掃描線輸出信號,有利於顯示裝置的大型化。
此外,在製造本發明的半導體裝置的一例的主動矩陣型發光顯示裝置的情況下,因為至少在一個像素中配置多個薄膜電晶體,因此最好配置多個掃描線驅動電路。圖14B示出主動矩陣型發光顯示裝置的方塊圖的一例。
圖14B所示的發光顯示裝置在基板5400上包括:具有多個具備顯示元件的像素的像素部5401;選擇各像素的第一掃描線驅動電路5402及第二掃描線驅動電路5404;以及控制對被選擇的像素的視頻信號的輸入的信號線驅動電路5403。
在輸入到圖14B所示的發光顯示裝置的像素的視頻信號為數位方式的情況下,藉由切換電晶體的導通和截止,像素處於發光或非發光狀態。因此,可以採用面積灰度法或時間灰度法進行灰度顯示。面積灰度法是一種驅動法,其中藉由將一個像素分割為多個子像素並根據視頻信號分別驅動各子像素,來進行灰度顯示。此外,時間灰度法是一種驅動法,其中藉由控制像素發光的期間,來進行灰度顯示。
因為發光元件的回應速度比液晶元件等高,所以與液 晶元件相比適合於時間灰度法。在具體地採用時間灰度法進行顯示的情況下,將一個框期間分割為多個子框期間。然後,根據視頻信號,在各子框期間中使像素的發光元件處於發光或非發光狀態。藉由將一個框期間分割為多個子框期間,可以利用視頻信號控制在一個框期間中像素實際上發光的期間的總長度,並可以進行灰度顯示。
注意,在圖14B所示的發光顯示裝置中示出一種例子,其中當在一個像素中配置兩個開關TFT時,使用第一掃描線驅動電路5402產生輸入到其中一個開關TFT的閘極佈線的第一掃描線的信號,而使用第二掃描線驅動電路5404產生輸入到其中另一個開關TFT的閘極佈線的第二掃描線的信號。但是,也可以使用一個掃描線驅動電路產生輸入到第一掃描線的信號和輸入到第二掃描線的信號。此外,例如根據一個像素所具有的開關TFT的數量,可能會在各像素中設置多個用來控制開關元件的工作的掃描線。在此情況下,既可以使用一個掃描線驅動電路產生輸入到多個掃描線的所有信號,又可以使用多個掃描線驅動電路產生輸入到多個掃描線的所有信號。
此外,在發光顯示裝置中也可以將能夠由n通道型TFT構成的驅動電路的一部分形成在與像素部的薄膜電晶體同一基板上。另外,也可以僅使用與實施例4或實施例5所示的n通道型TFT製造信號線驅動電路及掃描線驅動電路。
此外,上述驅動電路除了液晶顯示裝置及發光顯示裝 置以外還可以用於利用與開關元件電連接的元件來驅動電子墨水的電子紙。電子紙也稱為電泳顯示裝置(電泳顯示器),並具有如下優點:與紙相同的易讀性、耗電量比其他的顯示裝置小、可形成為薄且輕的形狀。
作為電泳顯示器可考慮各種方式。電泳顯示器是如下裝置,即在溶劑或溶質中分散有多個包含具有正電荷的第一粒子和具有負電荷的第二粒子的微囊,並且藉由對微囊施加電場使微囊中的粒子互相向相反方向移動,以僅顯示集合在一側的粒子的顏色。注意,第一粒子或第二粒子包含染料,且在沒有電場時不移動。此外,第一粒子和第二粒子的顏色不同(包含無色)。
像這樣,電泳顯示器是利用所謂的介電電泳效應的顯示器。在該介電電泳效應中,介電常數高的物質移動到高電場區。電泳顯示器不需要液晶顯示裝置所需的偏光板和對置基板,從而可以使其厚度和重量減少一半。
將在溶劑中分散有上述微囊的溶液稱作電子墨水,該電子墨水可以印刷到玻璃、塑膠、布、紙等的表面上。另外,還可以藉由使用彩色濾光片或具有色素的粒子來進行彩色顯示。
此外,藉由在主動矩陣基板上適當地設置多個上述微囊以使微囊夾在兩個電極之間,而完成主動矩陣型顯示裝置,並且當對微囊施加電場時可以進行顯示。例如,可以使用利用與實施例4或實施例5的薄膜電晶體來得到的主動矩陣基板。
此外,作為微囊中的第一粒子及第二粒子,採用選自導電體材料、絕緣體材料、半導體材料、磁性材料、液晶材料、鐵電性材料、電致發光材料、電致變色材料、磁泳材料中的一種或這些材料的組合材料即可。
藉由上述程序,可以製造作為半導體裝置可靠性高的顯示裝置。
本實施例可以與其他實施例所記載的結構適當地組合而實施。
實施例7
藉由製造本發明的一個實施例的薄膜電晶體並將該薄膜電晶體用於像素部及驅動電路,來可以製造具有顯示功能的半導體裝置(也稱為顯示裝置)。此外,可以將本發明的一個實施例的薄膜電晶體使用於驅動電路的一部分或整體並一體形成在與像素部同一基板上,來形成系統型面板(system-on-panel)。
顯示裝置包括顯示元件。作為顯示元件,可以使用液晶元件(也稱為液晶顯示元件)、發光元件(也稱為發光顯示元件)。在發光元件的範疇內包括利用電流或電壓控制亮度的元件,具體而言,包括無機EL(Electro Luminescence;電致發光)元件、有機EL元件等。此外,也可以應用電子墨水等的對比度因電作用而變化的顯示媒體。
此外,顯示裝置包括密封有顯示元件的面板和在該面 板中安裝有包括控制器的IC等的模組。再者,本發明的一個實施例關於一種元件基板,該元件基板相當於製造該顯示裝置的過程中的顯示元件完成之前的一個方式,並且它在多個各像素中分別具備用於將電流供給到顯示元件的單元。具體而言,元件基板既可以是只形成有顯示元件的像素電極的狀態,又可以是形成成為像素電極的導電膜之後且藉由蝕刻形成像素電極之前的狀態,而可以採用各種方式。
注意,本說明書中的顯示裝置是指圖像顯示裝置、顯示裝置、或光源(包括照明裝置)。另外,顯示裝置還包括安裝有連接器諸如FPC(Flexible Printed Circuit;撓性印刷電路)、TAB(Tape Automated Bonding;載帶自動鍵合)帶或TCP(Tape Carrier Package;載帶封裝)的模組;將印刷線路板固定到TAB帶或TCP端部的模組;藉由COG(Chip On Glass;玻璃上晶片)方式將IC(積體電路)直接安裝到顯示元件上的模組。
在本實施例中,參照圖22A1、22A2以及22B說明相當於本發明的半導體裝置的一個實施例的液晶顯示面板的外觀及截面。圖22A1、22A2是一種面板的俯視圖,其中利用密封材料4005將包括作為半導體層形成在第一基板4001上的實施例4所示的In-Ga-Zn-O類非單晶膜的可靠性高的薄膜電晶體4010、4011及液晶元件4013密封在第一基板4001和第二基板4006之間。圖22B相當於沿著圖22A1、22A2的M-N的截面圖。
以圍繞設置在第一基板4001上的像素部4002和掃描線驅動電路4004的方式設置有密封材料4005。此外,在像素部4002和掃描線驅動電路4004上設置有第二基板4006。因此,像素部4002和掃描線驅動電路4004與液晶層4008一起由第一基板4001、密封材料4005和第二基板4006密封。此外,在與第一基板4001上的由密封材料4005圍繞的區域不同的區域中安裝有信號線驅動電路4003,該信號線驅動電路4003使用單晶半導體膜或多晶半導體膜形成在另行準備的基板上。
注意,對於另行形成的驅動電路的連接方法沒有特別的限制,而可以採用COG方法、引線鍵合方法或TAB方法等。圖22A1是藉由COG方法安裝信號線驅動電路4003的例子,而圖22A2是藉由TAB方法安裝信號線驅動電路4003的例子。
此外,設置在第一基板4001上的像素部4002和掃描線驅動電路4004包括多個薄膜電晶體。在圖22B中例示像素部4002所包括的薄膜電晶體4010和掃描線驅動電路4004所包括的薄膜電晶體4011。在薄膜電晶體4010、4011上設置有絕緣層4020、4021。
對薄膜電晶體4010、4011可以應用包括用作半導體層的In-Ga-Zn-O類非單晶膜的可靠性高的實施例4所示的薄膜電晶體。此外,也可以應用實施例5所示的薄膜電晶體。在本實施例中,薄膜電晶體4010、4011是n通道型薄膜電晶體。
此外,液晶元件4013所具有的像素電極層4030與薄膜電晶體4010電連接。而且,液晶元件4013的對置電極層4031形成在第二基板4006上。像素電極層4030、對置電極層4031和液晶層4008重疊的部分相當於液晶元件4013。注意,像素電極層4030、對置電極層4031分別設置有用作取向膜的絕緣層4032、4033,且隔著絕緣層4032、4033夾有液晶層4008。
注意,作為第一基板4001、第二基板4006,可以使用玻璃、金屬(典型的是不銹鋼)、陶瓷、塑膠。作為塑膠,可以使用FRP(Fiberglass-Reinforced Plastics;纖維增強塑膠)板、PVF(聚氟乙烯)薄膜、聚酯薄膜或丙烯酸樹脂薄膜。此外,還可以使用具有將鋁箔夾在PVF薄膜之間或聚酯薄膜之間的結構的薄片。
此外,附圖標記4035表示藉由對絕緣膜選擇性地進行蝕刻而得到的柱狀間隔物,並且它是為控制像素電極層4030和對置電極層4031之間的距離(單元間隙)而設置的。注意,還可以使用球狀間隔物。另外,對置電極層4031與設置在與薄膜電晶體4010同一基板上的公共電位線電連接。使用公共連接部,可以通過配置在一對基板之間的導電性粒子電連接對置電極層4031和公共電位線。此外,將導電性粒子包含在密封材料4005中。
另外,還可以使用不使用取向膜的顯示為藍相的液晶。藍相是液晶相的一種,是指當使膽固醇相液晶的溫度上升時即將從膽固醇相轉變到均質相之前出現的相。由於 藍相只出現在較窄的溫度範圍內,所以為了改善溫度範圍而將使用混合有5重量%以上的手性試劑的液晶組成物而使用於液晶層4008。包含顯示為藍相的液晶和手性試劑的液晶組成物的回應速度短,即為10μs至100μs,並且由於其具有光學各向同性而不需要取向處理從而視角依賴小。
另外,雖然本實施例示出透射型液晶顯示裝置的例子,但是本發明的一個實施例也可以應用於反射型液晶顯示裝置或半透射型液晶顯示裝置。
另外,雖然在本實施例的液晶顯示裝置中示出在基板的外側(可見一側)設置偏光板,並在內側依次設置著色層、用於顯示元件的電極層的例子,但是也可以在基板的內側設置偏光板。另外,偏光板和著色層的疊層結構也不局限於本實施例的結構,只要根據偏光板和著色層的材料或製造程序條件適當地設定即可。另外,還可以設置用作黑矩陣的遮光膜。
另外,在本實施例中,使用用作保護膜或平坦化絕緣膜的絕緣層(絕緣層4020、絕緣層4021)覆蓋實施例4中得到的薄膜電晶體,以降低薄膜電晶體的表面凹凸並提高薄膜電晶體的可靠性。另外,因為保護膜用來防止懸浮在大氣中的有機物、金屬物、水蒸氣等的污染雜質的侵入,所以最好採用緻密的膜。利用濺射法並利用氧化矽膜、氮化矽膜、氧氮化矽膜、氮氧化矽膜、氧化鋁膜、氮化鋁膜、氧氮化鋁膜或氮氧化鋁膜的單層或疊層而形成保 護膜即可。雖然在本實施例中示出利用濺射法形成保護膜的例子,但是並不局限於此,而使用各種方法形成保護膜即可。
在此,作為保護膜形成疊層結構的絕緣層4020。在此,作為絕緣層4020的第一層利用濺射法形成氧化矽膜。當作為保護膜使用氧化矽膜時,對用作源電極層及汲電極層的鋁膜的小丘防止有效。
另外,作為保護膜的第二層形成絕緣層。在此,利用濺射法形成氮化矽膜作為絕緣層4020的第二層。當使用氮化矽膜作為保護膜時,可以抑制鈉等的可動離子侵入到半導體區域中而使TFT的電特性變化。
另外,也可以在形成保護膜之後進行對半導體層的退火(300℃至400℃)。
另外,形成絕緣層4021作為平坦化絕緣膜。作為絕緣層4021,可以使用具有耐熱性的有機材料如聚醯亞胺、丙烯酸樹脂、苯並環丁烯、聚醯胺、環氧等。另外,除了上述有機材料之外,還可以使用低介電常數材料(low-k材料)、矽氧烷類樹脂、PSG(磷矽玻璃)、BPSG(硼磷矽玻璃)等。另外,也可以藉由層疊多個由這些材料形成的絕緣膜,來形成絕緣層4021。
另外,矽氧烷類樹脂相當於以矽氧烷類材料為起始材料而形成的包含Si-O-Si鍵的樹脂。作為取代基可以使用有機基(例如烷基、芳基)、氟基團用作取代基。另外,有機基可以具有氟基團。
對絕緣層4021的形成方法沒有特別的限制,可以根據其材料利用濺射法、SOG法、旋塗、浸漬、噴塗、液滴噴射法(噴墨法、絲網印刷、膠版印刷等)、刮片、輥塗機、幕塗機、刮刀塗布機等。在使用材料液形成絕緣層4021的情況下,也可以在進行焙燒的步驟中同時進行對半導體層的退火(300℃至400℃)。藉由兼作絕緣層4021的焙燒步驟和對半導體層的退火,可以有效地製造半導體裝置。
作為像素電極層4030、對置電極層4031,可以使用具有透光性的導電材料諸如包含氧化鎢的氧化銦、包含氧化鎢的氧化銦鋅、包含氧化鈦的氧化銦、包含氧化鈦的氧化銦錫、氧化銦錫(下面表示為ITO)、氧化銦鋅、添加有氧化矽的氧化銦錫等。
此外,可以使用包含導電高分子(也稱為導電聚合物)的導電組成物形成像素電極層4030、對置電極層4031。使用導電組成物形成的像素電極的薄層電阻最好為10000Ω/□以下,並且其波長為550nm時的透光率最好為70%以上。另外,導電組成物所包含的導電高分子的電阻率最好為0.1Ω.cm以下。
作為導電高分子,可以使用所謂的π電子共軛類導電高分子。例如,可以舉出聚苯胺或其衍生物、聚吡咯或其衍生物、聚噻吩或其衍生物、或者上述材料中的兩種以上的共聚物等。
另外,供給到另行形成的信號線驅動電路4003、掃 描線驅動電路4004或像素部4002的各種信號及電位是從FPC4018供給的。
在本實施例中,連接端子電極4015由與液晶元件4013所具有的像素電極層4030相同的導電膜形成,並且端子電極4016由與薄膜電晶體4010、4011的源電極層及汲電極層相同的導電膜形成。
連接端子電極4015通過各向異性導電膜4019電連接到FPC4018所具有的端子。
此外,雖然在圖22A1、22A2以及22B中示出另行形成信號線驅動電路4003並將它安裝在第一基板4001上的例子,但是本實施例不局限於該結構。既可以另行形成掃描線驅動電路而安裝,又可以另行僅形成信號線驅動電路的一部分或掃描線驅動電路的一部分而安裝。
圖23示出使用應用本發明的一個實施例製造的TFT基板2600來構成液晶顯示模組作為半導體裝置的一例。
圖23是液晶顯示模組的一例,利用密封材料2602固定TFT基板2600和對置基板2601,並在其間設置包括TFT等的像素部2603、包括液晶層的顯示元件2604、著色層2605來形成顯示區。在進行彩色顯示時需要著色層2605,並且當採用RGB方式時,對應於各像素設置有分別對應於紅色、綠色、藍色的著色層。在TFT基板2600和對置基板2601的外側配置有偏光板2606、偏光板2607、擴散板2613。光源由冷陰極管2610和反射板2611構成,電路基板2612利用撓性線路板2609與TFT基板 2600的佈線電路部2608連接,且其中組裝有控制電路及電源電路等的外部電路。此外,也可以以在偏光板和液晶層之間具有相位差板的狀態下層疊。
作為液晶顯示模組可以採用TN(扭曲向列;Twisted Nematic)模式、IPS(平面內轉換;In-Plane-Switching)模式、FFS(邊緣電場轉換;Fringe Field Switching)模式、MVA(多疇垂直取向;Multi-domain Vertical Alignment)模式、PVA(垂直取向構型;Patterned Vertical Alignment)模式、ASM(軸對稱排列微胞;Axially Symmetric aligned Micro-cell)模式、OCB(光學補償彎曲;Optical Compensated Birefringence)模式、FLC(鐵電性液晶;Ferroelectric Liquid Crystal)模式、AFLC(反鐵電性液晶;AntiFerroelectric Liquid Crystal)模式等。
藉由上述程序,可以製造作為半導體裝置可靠性高的液晶顯示裝置。
本實施例可以與其他實施例所記載的結構適當地組合而實施。
實施例8
在本實施例中,作為本發明的一個實施例的半導體裝置示出電子紙的例子。
在圖13中,作為應用本發明的一個實施例的半導體裝置的例子示出主動矩陣型電子紙。用於半導體裝置的薄 膜電晶體581可以與實施例4所示的薄膜電晶體同樣地製造,該薄膜電晶體581是包括用作半導體層的In-Ga-Zn-O類非單晶膜的可靠性高的薄膜電晶體。此外,也可以將實施例5所示的薄膜電晶體應用於本實施例的薄膜電晶體581。
圖13的電子紙是採用旋轉球顯示系統的顯示裝置的例子。旋轉球顯示系統是指一種方法,其中將分別著色為白色和黑色的球形粒子配置在用於顯示元件的電極層的第一電極層及第二電極層之間,並在第一電極層及第二電極層之間產生電位差來控制球形粒子的方向,以進行顯示。
薄膜電晶體581是底閘結構的薄膜電晶體,並且源電極層或汲電極層在形成於絕緣層585中的開口中接觸於第一電極層587並與它電連接。在第一電極層587和第二電極層588之間設置有球形粒子589,該球形粒子589具有黑色區590a、白色區590b,且其周圍包括充滿了液體的空洞594,並且球形粒子589的周圍充滿有樹脂等的填料595(參照圖13)。在本實施例中,第一電極層587相當於像素電極,第二電極層588相當於公共電極。第二電極層588與設置在與薄膜電晶體581同一基板上的公共電位線電連接。使用公共連接部來可以通過配置在一對基板之間的導電性粒子電連接第二電極層588和公共電位線。
此外,還可以使用電泳元件代替旋轉球。使用直徑為10μm至200μm左右的微囊,該微囊中封入有透明液體、帶正電的白色微粒和帶負電的黑色微粒。在設置在第 一電極層和第二電極層之間的微囊中,當由第一電極層和第二電極層施加電場時,白色微粒和黑色微粒移動到相反方向,從而可以顯示白色或黑色。應用這種原理的顯示元件就是電泳顯示元件,一般地稱為電子紙。電泳顯示元件具有比液晶顯示元件高的反射率,因而不需要輔助燈。此外,耗電量低,並且在昏暗的地方也能夠辨別顯示部。另外,即使不向顯示部供應電源,也能夠保持顯示過一次的圖像。從而,即使使具有顯示功能的半導體裝置(簡單地稱為顯示裝置,或稱為具備顯示裝置的半導體裝置)從電波發射源離開,也能夠儲存顯示過的圖像。
藉由上述程序,可以製造作為半導體裝置可靠性高的電子紙。
本實施例可以與其他實施例所記載的結構適當地組合而實施。
實施例9
在本實施例中,示出發光顯示裝置的例子作為本發明的一個實施例的半導體裝置。在此,示出利用電致發光的發光元件作為顯示裝置所具有的顯示元件。利用電致發光的發光元件根據其發光材料是有機化合物還是無機化合物來進行區別,一般來說,前者稱為有機EL元件,而後者稱為無機EL元件。
在有機EL元件中,藉由對發光元件施加電壓,電子和電洞從一對電極分別注入到包含發光有機化合物的層, 以產生電流。然後,由於這些載子(電子和電洞)重新結合,發光有機化合物形成激發態,並且當該激發態恢復到基態時,得到發光。根據這種機理,該發光元件稱為電流激勵型發光元件。
根據其元件的結構,將無機EL元件分類為分散型無機EL元件和薄膜型無機EL元件。分散型無機EL元件包括在黏合劑中分散有發光材料的粒子的發光層,且其發光機理是利用供體能級和受體能級的供體-受體重新結合型發光。薄膜型無機EL元件具有利用電介質層夾住發光層並還利用電極夾住該發光層的結構,並且其發光機理是利用金屬離子的內層電子躍遷的定域型發光。注意,在此使用有機EL元件作為發光元件而進行說明。
圖20示出作為應用本發明的一個實施例的半導體裝置的例子能夠應用數位時間灰度級驅動(digital time grayscale driving)的像素結構的一例的圖。
以下對能夠應用數字時間灰度級驅動的像素的結構及像素的動作進行說明。在此示出一個像素中使用兩個n通道型電晶體的例子,該n通道型電晶體將氧化物半導體層(In-Ga-Zn-O類非單晶膜)用作通道形成區。
像素6400包括:開關電晶體6401、驅動電晶體6402、發光元件6404以及電容器6403。在開關電晶體6401中,閘極連接於掃描線6406,第一電極(源電極及汲電極中的一個)連接於信號線6405,第二電極(源電極及汲電極中的另一個)連接於驅動電晶體6402的閘 極。在驅動電晶體6402中,閘極通過電容器6403連接於電源線6407,第一電極連接於電源線6407,第二電極連接於發光元件6404的第一電極(像素電極)。發光元件6404的第二電極相當於公共電極6408。公共電極6408採用其與形成在同一基板上的公共電位線電連接,將該連接部分用作公共連接部,圖1A、圖2A或圖3A所示的結構,即可。
此外,發光元件6404的第二電極(公共電極6408)設置為低電源電位。另外,當向電源線6407設置高電源電位以作為基準時,低電源電位是滿足低電源電位<高電源電位的電位,作為低電源電位,例如,可以設定GND、0V等。為了將該高電源電位和低電源電位之間的電位差施加到發光元件6404並將電流供應給發光元件6404使得發光元件6404發光,每個電位被設定為使得高電源電位和低電源電位之間的電位差是發光元件6404的正向(forward)臨界值電壓以上。
注意,可以使用驅動電晶體6402的閘極電容代替電容器6403,所以電容器6403可以省略。驅動電晶體6402的閘極電容也可以在通道區域和閘極電極之間形成。
在此,在採用電壓輸入電壓驅動方式的情況下,視頻信號被輸入到驅動電晶體6402的閘極,使驅動電晶體6402處於充分導通或完全截止的兩個狀態之一。換言之,使驅動電晶體6402工作在線性區域。為了使驅動電晶體6402工作在線性區域,對驅動電晶體6402的閘極施 加比電源線6407的電壓高的電壓。此外,對信號線6405施加(電源線電壓+驅動電晶體6402的Vth)以上的電壓。
此外,當進行模擬灰度級驅動代替進行數位時間灰度級驅動時,藉由使信號的輸入不同,可以使用與圖20相同的像素結構。
當進行模擬灰度級驅動時,對驅動電晶體6402的閘極施加(發光元件6404的正向電壓+驅動電晶體6402的Vth)以上的電壓。發光元件6404的正向電壓是指得到所希望的亮度時的電壓,至少包括正向臨界值電壓。此外,藉由輸入使驅動電晶體6402工作在飽和區域的視頻信號時,可以將電流供給到發光元件6404。為了使驅動電晶體6402工作在飽和區域,電源線6407的電位高於驅動電晶體6402的閘極電位。當視頻信號是類比信號時,對應於該視頻信號的電流可以供給到發光元件6404,可以進行模擬灰度級驅動。
此外,圖20所示的像素結構不局限於此。例如,也可以對圖20所示的像素另外添加開關、電阻元件、電容器、電晶體、或邏輯電路等。
接著,參照圖21A至21C說明發光元件的結構。在此,以驅動TFT是n型的情況為例子來說明像素的截面結構。作為用於圖21A、21B和21C的半導體裝置的驅動TFT7001、7011、7021是可以與實施例4所示的薄膜電晶體同樣地製造,包括用作半導體層的In-Ga-Zn-O類非單 晶膜的可靠性高的薄膜電晶體。此外,也可以將實施例5所示的薄膜電晶體用作TFT7001、7011、7021。
發光元件的陽極及陰極中之至少一個是透明以發光,即可。而且,有如下結構的發光元件,即在基板上形成薄膜電晶體及發光元件,並從與基板相反的面發光的頂部發射、從基板一側發光的底部發射、以及從基板一側及與基板相反的面發光的雙面發射。本發明的一個實施例的像素結構可以應用於任何發射結構的發光元件。
參照圖21A說明頂部發射結構的發光元件。
在圖21A中示出當驅動TFT7001是n型,並且從發光元件7002發射的光穿過陽極7005一側時的像素的截面圖。在圖21A中,發光元件7002的陰極7003和驅動TFT7001電連接,在陰極7003上按順序層疊有發光層7004、陽極7005。可以使用功函數小且反射光線的各種導電材料形成陰極7003。例如,最好採用Ca、Al、CaF、MgAg、AlLi等。而且,發光層7004可以由單層或多個層的疊層構成。在由多個層構成時,在陰極7003上按順序層疊電子注入層、電子傳輸層、發光層、電洞傳輸層、電洞注入層。注意,不需要設置上述的所有層。使用透過光的具有透光性的導電材料形成陽極7005,也可以使用具有透光性的導電膜例如包含氧化鎢的氧化銦、包含氧化鎢的氧化銦鋅、包含氧化鈦的氧化銦、包含氧化鈦的氧化銦錫、氧化銦錫(下面,表示為ITO)、氧化銦鋅、添加有氧化矽的氧化銦錫等。
使用陰極7003及陽極7005夾住發光層7004的區域相當於發光元件7002。在圖21A所示的像素中,從發光元件7002發射的光如箭頭所示那樣發射到陽極7005一側。
接著,參照圖21B說明底部發射結構的發光元件。圖21B示出在驅動TFT7011是n型,並且從發光元件7012發射的光發射到陰極7013一側的情況下的像素的截面圖。在圖21B中,在與驅動TFT7011電連接的具有透光性的導電膜7017上形成有發光元件7012的陰極7013,在陰極7013上按順序層疊有發光層7014、陽極7015。注意,在陽極7015具有透光性的情況下,也可以覆蓋陽極上地形成有用於反射光或進行遮光的遮罩膜7016。與圖21A的情況同樣地,可以使用功函數小的各種材料形成陰極7013。但是,將其厚度設定為透過光的程度(最好為5nm至30nm左右)。例如,也可以將膜厚度為20nm的鋁膜用作陰極7013。而且,與圖21A同樣地,發光層7014可以由單層或多個層的疊層構成。陽極7015不需要透過光,但是可以與圖21A同樣地使用具有透光性的導電材料形成。並且,雖然遮罩膜7016例如可以使用反射光的金屬等,但是不局限於金屬膜。例如,也可以使用添加有黑色的顏料的樹脂等。
由陰極7013及陽極7015夾住發光層7014的區域相當於發光元件7012。在圖21B所示的像素中,從發光元件7012發射的光如箭頭所示那樣發射到陰極7013一側。
接著,參照圖21C說明雙面發射結構的發光元件。在圖21C中,在與驅動TFT7021電連接的具有透光性的導電膜7027上形成有發光元件7022的陰極7023,而在陰極7023上按順序層疊有發光層7024、陽極7025。與圖21A的情況同樣地,可以使用功函數小的各種導電材料形成陰極7023。但是,將其厚度設定為透過光的程度。例如,可以將膜厚度為20nm的Al用作陰極7023。而且,與圖21A同樣地,發光層7024可以由單層或多個層的疊層構成。陽極7025可以與圖21A同樣地使用具有透過光的透光性的導電材料形成。
陰極7023、發光層7024和陽極7025重疊的部分相當於發光元件7022。在圖21C所示的像素中,從發光元件7022發射的光如箭頭所示那樣發射到陽極7025一側和陰極7023一側兩者。
注意,雖然在此描述了有機EL元件作為發光元件,但是也可以設置無機EL元件作為發光元件。
注意,雖然在本實施例中示出了控制發光元件的驅動的薄膜電晶體(驅動TFT)和發光元件電連接的例子,但是也可以採用在驅動TFT和發光元件之間連接有電流控制TFT的結構。
注意,本實施例所示的半導體裝置不局限於圖21A至21C所示的結構而可以根據本發明的技術思想進行各種變形。
接著,參照圖24A和24B說明相當於本發明的半導 體裝置的一個實施例的發光顯示面板(也稱為發光面板)的外觀及截面。圖24A是一種面板的俯視圖,其中利用密封材料在第一基板與第二基板之間密封可以形成在第一基板上的薄膜電晶體及發光元件。圖24B相當於沿著圖24A的H-I的截面圖。
以圍繞設置在第一基板4501上的像素部4502、信號線驅動電路4503a、4503b及掃描線驅動電路4504a、4504b的方式設置有密封材料4505。此外,在像素部4502、信號線驅動電路4503a、4503b及掃描線驅動電路4504a、4504b上設置有第二基板4506。因此,像素部4502、信號線驅動電路4503a、4503b、以及掃描線驅動電路4504a、4504b與填料4507一起由第一基板4501、密封材料4505和第二基板4506密封。像這樣,為了不暴露於空氣中,最好使用氣密性高且漏氣少的保護薄膜(貼合薄膜、紫外線固化樹脂薄膜等)及覆蓋材料進行封裝(密封)。
此外,設置在第一基板4501上的像素部4502、信號線驅動電路4503a、4503b及掃描線驅動電路4504a、4504b包括多個薄膜電晶體。在圖24B中,例示包括在像素部4502中的薄膜電晶體4510和包括在信號線驅動電路4503a中的薄膜電晶體4509。
薄膜電晶體4509、4510可以應用包括用作半導體層的In-Ga-Zn-O類非單晶膜的可靠性高的實施例4所示的薄膜電晶體。此外,也可以應用實施例5所示的薄膜電晶 體。在本實施例中,薄膜電晶體4509、4510是n通道型薄膜電晶體。
此外,附圖標記4511相當於發光元件,發光元件4511所具有的作為像素電極的第一電極層4517與薄膜電晶體4510的源電極層或汲電極層電連接。注意,雖然發光元件4511的結構是第一電極層4517、電場發光層4512、第二電極層4513的疊層結構,但是不局限於本實施例所示的結構。可以根據從發光元件4511發光的方向等適當地改變發光元件4511的結構。
使用有機樹脂膜、無機絕緣膜或有機聚矽氧烷形成分隔壁4520。特別最好的是,使用感光材料,在第一電極層4517上形成開口,並將其開口的側壁形成為具有連續的曲率而成的傾斜面。
電場發光層4512既可以由單層構成,又可以由多個層的疊層構成。
也可以在第二電極層4513及分隔壁4520上形成保護膜,以防止氧、氫、水分、二氧化碳等侵入到發光元件4511中。作為保護膜,可以形成氮化矽膜、氮氧化矽膜、DLC膜等。
另外,供給到信號線驅動電路4503a、4503b、掃描線驅動電路4504a、4504b、或像素部4502的各種信號及電位是從FPC4518a、4518b供給的。
在本實施例中,連接端子電極4515與發光元件4511所具有的第一電極層4517相同的導電膜形成,並且端子 電極4516由與薄膜電晶體4509、4510所具有的源電極層及汲電極層相同的導電膜形成。
連接端子電極4515通過各向異性導電膜4519與FPC4518a所具有的端子電連接。
位於從發光元件4511發光的方向上的第二基板4506需要具有透光性。在此情況下,使用如玻璃板、塑膠板、聚酯薄膜或丙烯酸薄膜等的具有透光性的材料。
此外,作為填料4507,除了氮及氬等的惰性氣體之外,還可以使用紫外線固化樹脂或熱固化樹脂。可以使用PVC(聚氯乙烯)、丙烯酸、聚醯亞胺、環氧樹脂、矽酮樹脂、PVB(聚乙烯醇縮丁醛)、或EVA(乙烯-醋酸乙烯酯)。在本實施例中,作為填料4507使用氮。
另外,若有需要,也可以在發光元件的射出面上適當地設置諸如偏光板、圓偏光板(包括橢圓偏光板)、相位差板(λ/4片、λ/2片)、彩色濾光片等的光學薄膜。另外,也可以在偏光板或圓偏光板上設置抗反射膜。例如,可以進行抗眩光處理,該處理是利用表面的凹凸來擴散反射光並降低眩光的處理。
信號線驅動電路4503a、4503b及掃描線驅動電路4504a、4504b也可以作為在另行準備的基板上由單晶半導體膜或多晶半導體膜形成的驅動電路安裝。此外,也可以另行僅形成信號線驅動電路或其一部分、或者掃描線驅動電路或其一部分安裝。本實施例不局限於圖21A和21B的結構。
藉由上述程序,可以製造作為半導體裝置可靠性高的發光顯示裝置(顯示面板)。
本實施例可以與其他實施例所記載的結構適當地組合而實施。
實施例10
本發明的一個實施例的半導體裝置可以應用作為電子紙。電子紙可以用於顯示資料的所有領域的電子設備。例如,可以將電子紙應用於電子書籍(電子書)、招貼、電車等的交通工具的車廂廣告、信用卡等的各種卡片中的顯示等。圖25A和25B以及圖26示出電子設備的一例。
圖25A示出使用電子紙製造的招貼2631。在廣告媒體是紙印刷物的情況下用手進行廣告的交換,但是如果使用應用本發明的一個實施例的電子紙,則可以在短時間內能夠改變廣告的顯示內容。此外,顯示不會打亂而可以獲得穩定的圖像。注意,招貼也可以採用以無線的方式收發資料的結構。
此外,圖25B示出電車等的交通工具的車廂廣告2632。在廣告媒體是紙印刷物的情況下用手進行廣告的交換,但是如果使用應用據本發明的一個實施例的電子紙,則可以在短時間內不需要許多人手地改變廣告的顯示內容。此外,顯示不會打亂而可以得到穩定的圖像。注意,車廂廣告也可以採用以無線的方式收發資料的結構。
另外,圖26示出電子書籍2700的一例。例如,電子 書籍2700由兩個框體,即框體2701及框體2703構成。框體2701及框體2703由軸部2711形成為一體,且可以以該軸部2711為軸進行開閉工作。藉由這種結構,可以進行如紙的書籍那樣的工作。
框體2701組裝有顯示部2705,而框體2703組裝有顯示部2707。顯示部2705及顯示部2707的結構既可以是顯示連屏畫面的結構,又可以是顯示不同的畫面的結構。藉由採用顯示不同的畫面的結構,例如在右邊的顯示部(圖26中的顯示部2705)中可以顯示文章,而在左邊的顯示部(圖26中的顯示部2707)中可以顯示圖像。
此外,在圖26中示出框體2701具備操作部等的例子。例如,在框體2701中,具備電源2721、操作鍵2723、揚聲器2725等。利用操作鍵2723可以翻頁。注意,也可以採用在與框體的顯示部同一個面具備鍵盤及指向裝置等的結構。另外,也可以採用在框體的背面或側面具備外部連接用端子(耳機端子、USB端子或可與AC適配器及USB電纜等的各種電纜連接的端子等)、記錄媒體插入部等的結構。再者,電子書籍2700也可以具有電子詞典的功能。
此外,電子書籍2700也可以採用以無線的方式收發資料的結構。還可以採用以無線的方式從電子書籍伺服器購買所希望的書籍資料等,然後下載的結構。
實施例11
本發明的一個實施例的半導體裝置可以應用於各種電子設備(包括遊戲機)。作為電子設備,可以舉出電視裝置(也稱為電視或電視接收機)、用於電腦等的監視器、數位相機、數位攝像機、數位相框、移動電話機(也稱為移動電話、移動電話裝置)、可攜式遊戲機、可攜式資訊終端、聲音再現裝置、彈珠機等的大型遊戲機等。
圖27A示出電視裝置9600的一例。在電視裝置9600中,框體9601組裝有顯示部9603。利用顯示部9603可以顯示圖像。此外,在此示出利用支架9605支撐框體9601的結構。
可以藉由利用框體9601所具備的操作開關、另行提供的遙控操作機9610進行電視裝置9600的操作。藉由利用遙控操作機9610所具備的操作鍵9609,可以進行頻道及音量的操作,並可以對在顯示部9603上顯示的圖像進行操作。此外,也可以採用在遙控操作機9610中設置顯示從該遙控操作機9610輸出的資料的顯示部9607的結構。
注意,電視裝置9600採用具備接收機及數據機等的結構。可以藉由利用接收機接收一般的電視廣播。再者,藉由數據機連接到有線或無線方式的通信網路,從而進行單向(從發送者到接收者)或雙向(在發送者和接收者之間或在接收者之間等)的資料通信。
圖27B示出數位相框9700的一例。例如,在數位相框9700中,框體9701組裝有顯示部9703。顯示部9703 可以顯示各種圖像,例如藉由顯示使用數位相機等拍攝的圖像資料,可以發揮與一般的相框同樣的功能。
注意,數位相框9700採用具備操作部、外部連接用端子(USB端子、可以與USB電纜等的各種電纜連接的端子等)、記錄媒體插入部等的結構。這種結構也可以組裝到與顯示部同一個面,但是藉由將它設置在側面或背面上來提高設計性,所以是最好的。例如,可以對數位相框的記錄媒體插入部插入儲存有由數位相機拍攝的圖像資料的記憶體並提取圖像資料,然後可以將所提取的圖像資料顯示於顯示部9703。
此外,數位相框9700既可以採用以無線的方式收發資料的結構,又可以以無線的方式提取所希望的圖像資料並進行顯示的結構。
圖28A示出一種可攜式遊戲機,其由框體9881和框體9891的兩個框體構成,並且藉由連接部9893可以開閉地連接。框體9881安裝有顯示部9882,並且框體9891安裝有顯示部9883。另外,圖28A所示的可攜式遊戲機還具備揚聲器部9884、記錄媒體插入部9886、LED燈9890、輸入單元(操作鍵9885、連接端子9887、感測器9888(即,具有測定如下因素的功能的裝置:力量、位移、位置、速度、加速度、角速度、轉動數、距離、光、液、磁、溫度、化學物質、聲音、時間、硬度、電場、電流、電壓、電力、射線、流量、濕度、傾斜度、振動、氣味或紅外線)、以及麥克風9889)等。當然,可攜式遊 戲機的結構不局限於上述結構,只要採用如下結構即可:至少具備本發明的一個實施例的半導體裝置。因此,可以採用適當地設置有其他附屬設備的結構。圖28A所示的可攜式遊戲機具有如下功能:讀出儲存在記錄媒體中的程式或資料並將它顯示在顯示部上;以及藉由與其他可攜式遊戲機進行無線通信而共用資訊。注意,圖28A所示的可攜式遊戲機所具有的功能不局限於此,而可以具有各種各樣的功能。
圖28B示出大型遊戲機的一種的自動賭博機9900的一例。在自動賭博機9900的框體9901中安裝有顯示部9903。另外,自動賭博機9900還具備如起動手柄或停止開關等的操作單元、投幣口、揚聲器等。當然,自動賭博機9900的結構不局限於此,只要採用如下結構即可:至少具備本發明的一個實施例的半導體裝置。因此,可以採用適當地設置有其他附屬設備的結構。
圖29A示出移動電話機1000的一例。移動電話機1000除了安裝在框體1001的顯示部1002之外還具備操作按鈕1003、外部連接埠1004、揚聲器1005、麥克風1006等。
圖29A所示的移動電話機1000可以用手指等觸摸顯示部1002來輸入資料。此外,可以用手指等觸摸顯示部1002來進行打電話或輸入電子郵件等的操作。
顯示部1002的畫面主要有三個模式。第一是以圖像的顯示為主的顯示模式,第二是以文字等的資料的輸入為 主的輸入模式,第三是顯示模式和輸入模式的兩個模式混合的顯示與輸入模式。
例如,在打電話或輸入電子郵件的情況下,將顯示部1002設定為以文字輸入為主的文字輸入模式,並進行在畫面上顯示的文字的輸入操作,即可。在此情況下,最好的是,在顯示部1002的畫面的大多部分中顯示鍵盤或號碼按鈕。
此外,藉由在移動電話機1000的內部設置具有陀螺儀和加速度感測器等檢測傾斜度的感測器的檢測裝置,判斷移動電話機1000的方向(移動電話機1000處於垂直或水準的狀態時變為豎向方式或橫向方式),而可以對顯示部1002的畫面顯示進行自動切換。
藉由觸摸顯示部1002或對框體1001的操作按鈕1003進行操作,切換畫面模式。此外,還可以根據顯示在顯示部1002上的圖像種類切換畫面模式。例如,當顯示在顯示部上的視頻信號為動態圖像的資料時,將畫面模式切換成顯示模式,而當顯示在顯示部上的視頻信號為文字資料時,將畫面模式切換成輸入模式。
另外,當在輸入模式中藉由檢測出顯示部1002的光感測器所檢測的信號得知在一定期間中沒有顯示部1002的觸摸操作輸入時,也可以以將畫面模式從輸入模式切換成顯示模式的方式進行控制。
還可以將顯示部1002用作圖像感測器。例如,藉由用手掌或手指觸摸顯示部1002,來拍攝掌紋、指紋等, 而可以進行個人識別。此外,藉由在顯示部中使用發射近紅外光的背光燈或發射近紅外光的感測用光源,也可以拍攝手指靜脈、手掌靜脈等。
圖29B也示出移動電話機的一例。圖29B的移動電話機包括:在框體9411中具有包括顯示部9412以及操作按鈕9413的顯示裝置9410;在框體9401中具有包括操作按鈕9402、外部輸入端子9403、麥克風9404、揚聲器9405以及接電話時發光的發光部9406的通信裝置9400,具有顯示功能的顯示裝置9410與具有電話功能的通信裝置9400可以向箭頭的兩個方向裝卸。因此,可以將顯示裝置9410和通信裝置的9400的短軸彼此安裝或將顯示裝置9410和通信裝置9400的長軸彼此安裝。此外,當只需要顯示功能時,從通信裝置9400卸下顯示裝置9410,而可以單獨使用顯示裝置9410。通信裝置9400和顯示裝置9410可以以無線通信或有線通信收發圖像或輸入資料,它們分別具有能夠充電的電池。
本說明書根據2008年10月3日在日本專利局申請的日本專利申請編號2008-259031而製作,所述申請內容包括在本說明書中。
400‧‧‧基板
401‧‧‧第一閘極電極
402‧‧‧第二閘極電極
403‧‧‧閘極絕緣層
404‧‧‧接觸孔
405‧‧‧第一氧化物半導體層
406a‧‧‧n+
406b‧‧‧n+
407‧‧‧第二氧化物半導體層
408a‧‧‧n+
408b‧‧‧n+
409‧‧‧第一佈線
410‧‧‧第二佈線
411‧‧‧第三佈線
418‧‧‧第一通道保護層
419‧‧‧第二通道保護層
430‧‧‧第一薄膜電晶體
431‧‧‧第二薄膜電晶體

Claims (10)

  1. 一種電子設備,包括:可彼此安裝及彼此卸下的第一裝置及第二裝置,其中:該第一裝置設置有操作按鈕;該第二裝置設置有顯示裝置;並且該第一裝置能透過無線通訊傳送輸入資訊到該第二裝置,其中:該顯示裝置包括:包括第一電晶體的像素部,該第一電晶體包括:第一閘極電極;該第一閘極電極上的閘極絕緣層;該閘極絕緣層上且與該第一閘極電極重疊的第一氧化物半導體層;以及與該第一氧化物半導體層接觸的第一通道保護層;驅動部,包括:第二電晶體,包括:第二閘極電極;該第二閘極電極上的該閘極絕緣層;以及該閘極絕緣層上且與該第二閘極電極重疊的第二氧化物半導體層;以及第三電晶體,包括: 第三閘極電極;該第三閘極電極上的該閘極絕緣層;以及該閘極絕緣層上且與該第三閘極電極重疊的第三氧化物半導體層;其中:該第二氧化物半導體層與該第三氧化物半導體層經由第一導電層彼此電連接;並且該第三閘極電極與該第三氧化物半導體層經由第二導電層彼此電連接。
  2. 一種電子設備,包括:可彼此安裝及彼此卸下的第一裝置及第二裝置,其中:該第一裝置設置有操作按鈕;該第二裝置設置有顯示裝置;並且該第一裝置能透過無線通訊傳送輸入資訊到該第二裝置,其中:該顯示裝置包括:包括第一電晶體的像素部,該第一電晶體包括:第一閘極電極;該第一閘極電極上的閘極絕緣層;該閘極絕緣層上且與該第一閘極電極重疊的第一氧化物半導體層;以及與該第一氧化物半導體層接觸的第一通道保護 層;驅動部,包括:第二電晶體,包括:第二閘極電極;該第二閘極電極上的該閘極絕緣層;以及該閘極絕緣層上且與該第二閘極電極重疊的第二氧化物半導體層;以及第三電晶體,包括:第三閘極電極;該第三閘極電極上的該閘極絕緣層;以及該閘極絕緣層上且與該第三閘極電極重疊的第三氧化物半導體層;其中:該第二氧化物半導體層與該第三氧化物半導體層經由第一導電層彼此電連接;並且該第三閘極電極與該第三氧化物半導體層經由該第一導電層彼此電連接。
  3. 根據申請專利範圍第1或2項的電子設備,其中該第一氧化物半導體層、該第二氧化物半導體層以及該第三氧化物半導體層各包含銦、鎵及鋅。
  4. 根據申請專利範圍第1或2項的電子設備,其中:該第二電晶體還包括在該第二氧化物半導體層上且與該第二氧化物半導體層接觸的第二通道保護層; 並且該第三電晶體還包括在該第三氧化物半導體層上且與該第三氧化物半導體層接觸的第三通道保護層。
  5. 根據申請專利範圍第1或2項的電子設備,其中該第一電晶體還包括各在該第一氧化物半導體層上且各與該第一氧化物半導體層接觸的第一n+型層及第二n+型層。
  6. 根據申請專利範圍第1或2項的電子設備,其中該第二電晶體還包括各在該第二氧化物半導體層上且各與該第二氧化物半導體層接觸的第三n+型層及第四n+型層。
  7. 根據申請專利範圍第1或2項的電子設備,其中該第三電晶體還包括各在該第三氧化物半導體層上且各與該第三氧化物半導體層接觸的第五n+型層及第六n+型層。
  8. 根據申請專利範圍第1或2項的電子設備,其中該第一氧化物半導體層、該第二氧化物半導體層以及該第三氧化物半導體層各具有非晶結構。
  9. 根據申請專利範圍第1或2項的電子設備,其中該第一裝置具有電話功能且該第二裝置具有顯示功能。
  10. 根據申請專利範圍第1或2項的電子設備,其中該電子設備是移動電話機。
TW106103707A 2008-10-03 2009-09-24 顯示裝置 TWI632658B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2008259031 2008-10-03
JP2008-259031 2008-10-03

Publications (2)

Publication Number Publication Date
TW201733067A true TW201733067A (zh) 2017-09-16
TWI632658B TWI632658B (zh) 2018-08-11

Family

ID=41510919

Family Applications (6)

Application Number Title Priority Date Filing Date
TW098132322A TWI517336B (zh) 2008-10-03 2009-09-24 顯示裝置
TW108140589A TWI726479B (zh) 2008-10-03 2009-09-24 顯示裝置
TW110114194A TWI790599B (zh) 2008-10-03 2009-09-24 顯示裝置
TW104135830A TWI582935B (zh) 2008-10-03 2009-09-24 顯示裝置
TW106103707A TWI632658B (zh) 2008-10-03 2009-09-24 顯示裝置
TW107118779A TWI677953B (zh) 2008-10-03 2009-09-24 顯示裝置

Family Applications Before (4)

Application Number Title Priority Date Filing Date
TW098132322A TWI517336B (zh) 2008-10-03 2009-09-24 顯示裝置
TW108140589A TWI726479B (zh) 2008-10-03 2009-09-24 顯示裝置
TW110114194A TWI790599B (zh) 2008-10-03 2009-09-24 顯示裝置
TW104135830A TWI582935B (zh) 2008-10-03 2009-09-24 顯示裝置

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW107118779A TWI677953B (zh) 2008-10-03 2009-09-24 顯示裝置

Country Status (6)

Country Link
US (5) US9324874B2 (zh)
EP (1) EP2172977A1 (zh)
JP (9) JP5601811B2 (zh)
KR (6) KR101785688B1 (zh)
CN (2) CN104064563B (zh)
TW (6) TWI517336B (zh)

Families Citing this family (93)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1793266B1 (en) 2005-12-05 2017-03-08 Semiconductor Energy Laboratory Co., Ltd. Transflective Liquid Crystal Display with a Horizontal Electric Field Configuration
CN101714546B (zh) 2008-10-03 2014-05-14 株式会社半导体能源研究所 显示装置及其制造方法
KR20160113329A (ko) 2008-10-03 2016-09-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
CN101719493B (zh) 2008-10-08 2014-05-14 株式会社半导体能源研究所 显示装置
JP5361651B2 (ja) 2008-10-22 2013-12-04 株式会社半導体エネルギー研究所 半導体装置の作製方法
KR101633142B1 (ko) 2008-10-24 2016-06-23 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
US8106400B2 (en) 2008-10-24 2012-01-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP5616012B2 (ja) * 2008-10-24 2014-10-29 株式会社半導体エネルギー研究所 半導体装置の作製方法
US8741702B2 (en) 2008-10-24 2014-06-03 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
EP2180518B1 (en) 2008-10-24 2018-04-25 Semiconductor Energy Laboratory Co, Ltd. Method for manufacturing semiconductor device
KR101667909B1 (ko) 2008-10-24 2016-10-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치의 제조방법
KR101631454B1 (ko) * 2008-10-31 2016-06-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 논리회로
KR101432764B1 (ko) * 2008-11-13 2014-08-21 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치의 제조방법
KR101291384B1 (ko) 2008-11-21 2013-07-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR101460868B1 (ko) * 2009-07-10 2014-11-11 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR101782176B1 (ko) 2009-07-18 2017-09-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제조 방법
WO2011027661A1 (en) 2009-09-04 2011-03-10 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device and method for manufacturing the same
WO2011034012A1 (en) * 2009-09-16 2011-03-24 Semiconductor Energy Laboratory Co., Ltd. Logic circuit, light emitting device, semiconductor device, and electronic device
KR20230165355A (ko) 2009-09-16 2023-12-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
CN105428424A (zh) 2009-09-16 2016-03-23 株式会社半导体能源研究所 晶体管及显示设备
KR101914026B1 (ko) 2009-09-24 2018-11-01 가부시키가이샤 한도오따이 에네루기 켄큐쇼 산화물 반도체막 및 반도체 장치
CN105185837B (zh) 2009-10-08 2018-08-03 株式会社半导体能源研究所 半导体器件、显示装置和电子电器
CN102484139B (zh) 2009-10-08 2016-07-06 株式会社半导体能源研究所 氧化物半导体层及半导体装置
KR101396096B1 (ko) 2009-10-09 2014-05-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
CN102687400B (zh) 2009-10-30 2016-08-24 株式会社半导体能源研究所 逻辑电路和半导体装置
KR101876473B1 (ko) 2009-11-06 2018-07-10 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제작 방법
KR102220606B1 (ko) 2009-11-06 2021-03-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
KR101787353B1 (ko) 2009-11-13 2017-10-19 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR102241766B1 (ko) 2009-12-04 2021-04-19 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
CN103746001B (zh) 2009-12-04 2017-05-03 株式会社半导体能源研究所 显示装置
JP5453303B2 (ja) * 2010-02-22 2014-03-26 パナソニック株式会社 発光装置とその製造方法
JP5714973B2 (ja) * 2010-05-21 2015-05-07 株式会社半導体エネルギー研究所 半導体装置
JP5852793B2 (ja) * 2010-05-21 2016-02-03 株式会社半導体エネルギー研究所 液晶表示装置の作製方法
US8552425B2 (en) 2010-06-18 2013-10-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9473714B2 (en) * 2010-07-01 2016-10-18 Semiconductor Energy Laboratory Co., Ltd. Solid-state imaging device and semiconductor display device
CN102986023B (zh) * 2010-07-05 2015-06-24 夏普株式会社 薄膜晶体管存储器和具备该存储器的显示装置
US8766253B2 (en) * 2010-09-10 2014-07-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP2012256821A (ja) * 2010-09-13 2012-12-27 Semiconductor Energy Lab Co Ltd 記憶装置
US8558960B2 (en) 2010-09-13 2013-10-15 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and method for manufacturing the same
WO2012035984A1 (en) * 2010-09-15 2012-03-22 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and display device
KR20240025046A (ko) 2010-12-03 2024-02-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 산화물 반도체막 및 반도체 장치
KR101981808B1 (ko) 2010-12-28 2019-08-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
JP5975635B2 (ja) 2010-12-28 2016-08-23 株式会社半導体エネルギー研究所 半導体装置
JP2012204548A (ja) * 2011-03-24 2012-10-22 Sony Corp 表示装置およびその製造方法
TWI420672B (zh) * 2011-06-13 2013-12-21 Au Optronics Corp 主動元件及具有此主動元件的電泳顯示器
CN102903674B (zh) * 2011-07-26 2016-04-27 群创光电股份有限公司 显示面板及其制作方法
TWI455104B (zh) * 2011-08-15 2014-10-01 Innolux Corp 藍相液晶顯示裝置及其驅動方法
CN102937757B (zh) * 2011-08-15 2015-07-08 群康科技(深圳)有限公司 蓝相液晶显示装置及其驱动方法
US9082663B2 (en) * 2011-09-16 2015-07-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
JP2013084333A (ja) 2011-09-28 2013-05-09 Semiconductor Energy Lab Co Ltd シフトレジスタ回路
WO2013047629A1 (en) 2011-09-29 2013-04-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8716708B2 (en) 2011-09-29 2014-05-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US9287405B2 (en) * 2011-10-13 2016-03-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising oxide semiconductor
KR20140074384A (ko) 2011-10-14 2014-06-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR20130040706A (ko) 2011-10-14 2013-04-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제작 방법
KR20140086954A (ko) 2011-10-28 2014-07-08 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
TWI445168B (zh) 2011-11-16 2014-07-11 E Ink Holdings Inc 光感測元件
US8829528B2 (en) * 2011-11-25 2014-09-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including groove portion extending beyond pixel electrode
US9076871B2 (en) 2011-11-30 2015-07-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP6220526B2 (ja) 2012-02-29 2017-10-25 株式会社半導体エネルギー研究所 半導体装置の作製方法
KR101950834B1 (ko) * 2012-03-06 2019-02-21 엘지디스플레이 주식회사 산화물 박막 트랜지스터 및 이의 제조 방법
US9153699B2 (en) * 2012-06-15 2015-10-06 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor with multiple oxide semiconductor layers
JP6351947B2 (ja) 2012-10-12 2018-07-04 株式会社半導体エネルギー研究所 液晶表示装置の作製方法
TWI681233B (zh) 2012-10-12 2020-01-01 日商半導體能源研究所股份有限公司 液晶顯示裝置、觸控面板及液晶顯示裝置的製造方法
CN104769150B (zh) 2012-11-08 2018-09-21 株式会社半导体能源研究所 金属氧化物膜及金属氧化物膜的形成方法
US9231111B2 (en) * 2013-02-13 2016-01-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9153650B2 (en) 2013-03-19 2015-10-06 Semiconductor Energy Laboratory Co., Ltd. Oxide semiconductor
JP6083089B2 (ja) * 2013-03-27 2017-02-22 株式会社Joled 半導体装置、表示装置および電子機器
KR102178766B1 (ko) * 2013-03-29 2020-11-13 엘지디스플레이 주식회사 박막 트랜지스터, 박막 트랜지스터 제조 방법 및 박막 트랜지스터를 포함하는 표시 장치
TWI652822B (zh) 2013-06-19 2019-03-01 日商半導體能源研究所股份有限公司 氧化物半導體膜及其形成方法
TWI608523B (zh) 2013-07-19 2017-12-11 半導體能源研究所股份有限公司 Oxide semiconductor film, method of manufacturing oxide semiconductor film, and semiconductor device
WO2015132697A1 (en) 2014-03-07 2015-09-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR101640192B1 (ko) * 2014-08-05 2016-07-18 삼성디스플레이 주식회사 디스플레이 장치
CN104183608B (zh) * 2014-09-02 2017-05-03 深圳市华星光电技术有限公司 Tft背板结构及其制作方法
JP6521794B2 (ja) 2014-09-03 2019-05-29 株式会社半導体エネルギー研究所 半導体装置、及び電子機器
KR102322014B1 (ko) * 2014-10-24 2021-11-05 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조방법
US10109659B2 (en) * 2015-03-04 2018-10-23 Shenzhen China Star Optoelectronics Technology Co., Ltd TFT backplate structure comprising transistors having gate isolation layers of different thicknesses and manufacture method thereof
CN104752343B (zh) * 2015-04-14 2017-07-28 深圳市华星光电技术有限公司 双栅极氧化物半导体tft基板的制作方法及其结构
CN104867959B (zh) * 2015-04-14 2017-09-26 深圳市华星光电技术有限公司 双栅极氧化物半导体tft基板的制作方法及其结构
CN107408580B (zh) * 2015-04-28 2020-10-27 三菱电机株式会社 晶体管、薄膜晶体管基板以及液晶显示装置
JPWO2017098758A1 (ja) * 2015-12-08 2018-11-01 コニカミノルタ株式会社 光学式指紋認証装置
JP6785563B2 (ja) * 2016-02-19 2020-11-18 三菱電機株式会社 非線形素子、アレイ基板、およびアレイ基板の製造方法
KR102477989B1 (ko) * 2018-01-10 2022-12-16 삼성디스플레이 주식회사 표시 장치 및 본딩 저항 검사 방법
JP7109928B2 (ja) * 2018-01-31 2022-08-01 キオクシア株式会社 トランジスタ及び半導体記憶装置並びにトランジスタの製造方法
KR20200019308A (ko) 2018-08-13 2020-02-24 삼성디스플레이 주식회사 유기 발광 표시 장치
CN110858035B (zh) * 2018-08-24 2022-12-02 夏普株式会社 液晶显示装置
KR102469187B1 (ko) 2018-09-04 2022-11-21 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
TWI699892B (zh) * 2018-09-21 2020-07-21 友達光電股份有限公司 電子裝置及其製造方法
CN109166542A (zh) * 2018-09-26 2019-01-08 合肥鑫晟光电科技有限公司 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
CN110767106B (zh) * 2018-09-30 2020-09-08 云谷(固安)科技有限公司 显示面板、显示屏及显示终端
JP7065147B2 (ja) * 2020-04-28 2022-05-11 株式会社ジャパンディスプレイ 半導体装置
TWI758872B (zh) * 2020-09-17 2022-03-21 大陸商北京集創北方科技股份有限公司 顯示器之過驅動補償方法及利用其之顯示裝置和手持裝置
TWI813217B (zh) * 2021-12-09 2023-08-21 友達光電股份有限公司 半導體裝置及其製造方法

Family Cites Families (181)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58191461A (ja) 1982-05-04 1983-11-08 Toshiba Corp 半導体装置の製造方法
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63301565A (ja) 1987-05-30 1988-12-08 Matsushita Electric Ind Co Ltd 薄膜集積回路
JPH02156676A (ja) 1988-12-09 1990-06-15 Fuji Xerox Co Ltd 薄膜半導体装置
EP0445535B1 (en) 1990-02-06 1995-02-01 Sel Semiconductor Energy Laboratory Co., Ltd. Method of forming an oxide film
JP2585118B2 (ja) 1990-02-06 1997-02-26 株式会社半導体エネルギー研究所 薄膜トランジスタの作製方法
JP2875844B2 (ja) * 1990-03-27 1999-03-31 キヤノン株式会社 薄膜トランジスタ型光センサの駆動方法及び駆動装置
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
JP2572003B2 (ja) 1992-03-30 1997-01-16 三星電子株式会社 三次元マルチチャンネル構造を有する薄膜トランジスタの製造方法
JPH06202156A (ja) 1992-12-28 1994-07-22 Sharp Corp ドライバーモノリシック駆動素子
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
EP0820644B1 (en) 1995-08-03 2005-08-24 Koninklijke Philips Electronics N.V. Semiconductor device provided with transparent switching element
CN1145839C (zh) * 1995-10-03 2004-04-14 精工爱普生株式会社 薄膜元件的制造方法
US5847410A (en) 1995-11-24 1998-12-08 Semiconductor Energy Laboratory Co. Semiconductor electro-optical device
KR100190041B1 (ko) 1995-12-28 1999-06-01 윤종용 액정표시장치의 제조방법
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JPH10290012A (ja) 1997-04-14 1998-10-27 Nec Corp アクティブマトリクス型液晶表示装置およびその製造方法
US6218219B1 (en) * 1997-09-29 2001-04-17 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and fabrication method thereof
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
JP2001053283A (ja) 1999-08-12 2001-02-23 Semiconductor Energy Lab Co Ltd 半導体装置及びその作製方法
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP3415508B2 (ja) * 1999-09-27 2003-06-09 エヌイーシーマイクロシステム株式会社 ドライバ回路及びその出力安定化方法
JP4963140B2 (ja) 2000-03-02 2012-06-27 株式会社半導体エネルギー研究所 半導体装置
JP3903209B2 (ja) * 2000-03-27 2007-04-11 株式会社 東北テクノアーチ 酸化亜鉛半導体材料
JP2001284592A (ja) 2000-03-29 2001-10-12 Sony Corp 薄膜半導体装置及びその駆動方法
JP2001324725A (ja) 2000-05-12 2001-11-22 Hitachi Ltd 液晶表示装置およびその製造方法
US7633471B2 (en) 2000-05-12 2009-12-15 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device and electric appliance
US6828587B2 (en) * 2000-06-19 2004-12-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US6730538B1 (en) * 2000-06-22 2004-05-04 The University Of Tennessee Research Corporation Fabricating electronic devices using actinide oxide semiconductor materials
JP3813463B2 (ja) * 2000-07-24 2006-08-23 シャープ株式会社 液晶表示装置の駆動回路及びそれを用いた液晶表示装置並びにその液晶表示装置を用いた電子機器
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
US6549071B1 (en) 2000-09-12 2003-04-15 Silicon Laboratories, Inc. Power amplifier circuitry and method using an inductance coupled to power amplifier switching devices
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP3686845B2 (ja) * 2001-05-21 2005-08-24 埼玉日本電気株式会社 折り畳み型携帯電話機
US6916727B2 (en) * 2001-06-21 2005-07-12 Massachusetts Institute Of Technology Enhancement of P-type metal-oxide-semiconductor field effect transistors
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
WO2003040441A1 (en) 2001-11-05 2003-05-15 Japan Science And Technology Agency Natural superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
US7049190B2 (en) 2002-03-15 2006-05-23 Sanyo Electric Co., Ltd. Method for forming ZnO film, method for forming ZnO semiconductor layer, method for fabricating semiconductor device, and semiconductor device
JP4069648B2 (ja) 2002-03-15 2008-04-02 カシオ計算機株式会社 半導体装置および表示駆動装置
JP2003280034A (ja) 2002-03-20 2003-10-02 Sharp Corp Tft基板およびそれを用いる液晶表示装置
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
JP2003309266A (ja) 2002-04-17 2003-10-31 Konica Minolta Holdings Inc 有機薄膜トランジスタ素子の製造方法
US20030198008A1 (en) 2002-04-18 2003-10-23 Gateway, Inc. Computer having detachable wireless independently operable computer
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
KR100870522B1 (ko) * 2002-09-17 2008-11-26 엘지디스플레이 주식회사 액정표시소자 및 그 제조방법
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4314843B2 (ja) 2003-03-05 2009-08-19 カシオ計算機株式会社 画像読取装置及び個人認証システム
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP2004349583A (ja) 2003-05-23 2004-12-09 Sharp Corp トランジスタの製造方法
TW576602U (en) * 2003-05-30 2004-02-11 Hon Hai Prec Ind Co Ltd Multi-functional handset
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
JP4605690B2 (ja) * 2003-06-24 2011-01-05 株式会社アマダ ワーク切断方法
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
US7633470B2 (en) * 2003-09-29 2009-12-15 Michael Gillis Kane Driver circuit, as for an OLED display
US20070171157A1 (en) 2003-10-15 2007-07-26 Samsung Electronics Co., Ltd Display apparatus having photo sensor
KR100957585B1 (ko) * 2003-10-15 2010-05-13 삼성전자주식회사 광 감지부를 갖는 전자 디스플레이 장치
KR101019045B1 (ko) 2003-11-25 2011-03-04 엘지디스플레이 주식회사 액정표시장치용 어레이기판과 그 제조방법
US7273773B2 (en) * 2004-01-26 2007-09-25 Semiconductor Energy Laboratory Co., Ltd. Display device, method for manufacturing thereof, and television device
KR20070116888A (ko) 2004-03-12 2007-12-11 도꾸리쯔교세이호징 가가꾸 기쥬쯔 신꼬 기꼬 아몰퍼스 산화물 및 박막 트랜지스터
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
KR20050104800A (ko) 2004-04-29 2005-11-03 엘지.필립스 엘시디 주식회사 액정표시패널 및 그 제조방법
KR101116816B1 (ko) 2004-06-05 2012-02-28 엘지디스플레이 주식회사 반투과형 박막 트랜지스터 기판 및 그 제조 방법
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
EP1815530B1 (en) 2004-11-10 2021-02-17 Canon Kabushiki Kaisha Field effect transistor employing an amorphous oxide
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
JP5053537B2 (ja) 2004-11-10 2012-10-17 キヤノン株式会社 非晶質酸化物を利用した半導体デバイス
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
JP5138163B2 (ja) 2004-11-10 2013-02-06 キヤノン株式会社 電界効果型トランジスタ
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
BRPI0517568B8 (pt) 2004-11-10 2022-03-03 Canon Kk Transistor de efeito de campo
JP5118811B2 (ja) 2004-11-10 2013-01-16 キヤノン株式会社 発光装置及び表示装置
JP5036173B2 (ja) 2004-11-26 2012-09-26 株式会社半導体エネルギー研究所 半導体装置の作製方法
US8003449B2 (en) 2004-11-26 2011-08-23 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing a semiconductor device having a reverse staggered thin film transistor
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI412138B (zh) 2005-01-28 2013-10-11 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
JP4761981B2 (ja) * 2005-01-28 2011-08-31 株式会社半導体エネルギー研究所 半導体装置の作製方法
US7608531B2 (en) 2005-01-28 2009-10-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, electronic device, and method of manufacturing semiconductor device
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
JP5238132B2 (ja) * 2005-02-03 2013-07-17 株式会社半導体エネルギー研究所 半導体装置、モジュール、および電子機器
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
WO2006105077A2 (en) 2005-03-28 2006-10-05 Massachusetts Institute Of Technology Low voltage thin film transistor with high-k dielectric material
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP5064747B2 (ja) 2005-09-29 2012-10-31 株式会社半導体エネルギー研究所 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法
JP5078246B2 (ja) 2005-09-29 2012-11-21 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
EP1998375A3 (en) 2005-09-29 2012-01-18 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
KR101358954B1 (ko) 2005-11-15 2014-02-06 가부시키가이샤 한도오따이 에네루기 켄큐쇼 다이오드 및 액티브 매트릭스 표시장치
JP5250929B2 (ja) 2005-11-30 2013-07-31 凸版印刷株式会社 トランジスタおよびその製造方法
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
JP5128102B2 (ja) 2006-02-23 2013-01-23 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
JP5110803B2 (ja) 2006-03-17 2012-12-26 キヤノン株式会社 酸化物膜をチャネルに用いた電界効果型トランジスタ及びその製造方法
JP5317392B2 (ja) * 2006-04-06 2013-10-16 三菱電機株式会社 デコード回路および表示装置
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
JP5135709B2 (ja) 2006-04-28 2013-02-06 凸版印刷株式会社 薄膜トランジスタ及びその製造方法
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP2007316104A (ja) 2006-05-23 2007-12-06 Casio Comput Co Ltd 表示装置
KR100847640B1 (ko) 2006-05-23 2008-07-21 가시오게산키 가부시키가이샤 표시장치
KR100801961B1 (ko) 2006-05-26 2008-02-12 한국전자통신연구원 듀얼 게이트 유기트랜지스터를 이용한 인버터
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
US20070298753A1 (en) * 2006-06-22 2007-12-27 Tom Tary Rechargeable cellular telephone
KR101217555B1 (ko) 2006-06-28 2013-01-02 삼성전자주식회사 접합 전계 효과 박막 트랜지스터
KR101295192B1 (ko) * 2006-06-29 2013-08-09 엘지디스플레이 주식회사 유기전계 발광소자와 그 제조방법
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
JP5164357B2 (ja) * 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
JP4932415B2 (ja) * 2006-09-29 2012-05-16 株式会社半導体エネルギー研究所 半導体装置
KR100790761B1 (ko) 2006-09-29 2008-01-03 한국전자통신연구원 인버터
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140984A (ja) * 2006-12-01 2008-06-19 Sharp Corp 半導体素子、半導体素子の製造方法、及び表示装置
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
KR100816498B1 (ko) 2006-12-07 2008-03-24 한국전자통신연구원 표면 처리된 층을 포함하는 유기 인버터 및 그 제조 방법
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
JP4420032B2 (ja) 2007-01-31 2010-02-24 ソニー株式会社 薄膜半導体装置の製造方法
US7968382B2 (en) 2007-02-02 2011-06-28 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing semiconductor device
KR101410926B1 (ko) * 2007-02-16 2014-06-24 삼성전자주식회사 박막 트랜지스터 및 그 제조방법
KR100858088B1 (ko) 2007-02-28 2008-09-10 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법
JP4910779B2 (ja) * 2007-03-02 2012-04-04 凸版印刷株式会社 有機elディスプレイおよびその製造方法
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
JP4888199B2 (ja) 2007-04-06 2012-02-29 株式会社デンソー 負荷駆動装置
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
WO2008133345A1 (en) 2007-04-25 2008-11-06 Canon Kabushiki Kaisha Oxynitride semiconductor
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
JP5215158B2 (ja) 2007-12-17 2013-06-19 富士フイルム株式会社 無機結晶性配向膜及びその製造方法、半導体デバイス
KR101490112B1 (ko) 2008-03-28 2015-02-05 삼성전자주식회사 인버터 및 그를 포함하는 논리회로
TWI711182B (zh) 2008-07-31 2020-11-21 日商半導體能源研究所股份有限公司 半導體裝置及半導體裝置的製造方法
JP5258467B2 (ja) * 2008-09-11 2013-08-07 富士フイルム株式会社 薄膜電界効果型トランジスタおよびそれを用いた表示装置
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
KR101623958B1 (ko) 2008-10-01 2016-05-25 삼성전자주식회사 인버터 및 그의 동작방법과 인버터를 포함하는 논리회로
KR20160113329A (ko) 2008-10-03 2016-09-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
CN101714546B (zh) 2008-10-03 2014-05-14 株式会社半导体能源研究所 显示装置及其制造方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
KR101633142B1 (ko) 2008-10-24 2016-06-23 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
US8106400B2 (en) 2008-10-24 2012-01-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
KR101432764B1 (ko) 2008-11-13 2014-08-21 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치의 제조방법
KR101291384B1 (ko) 2008-11-21 2013-07-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치

Also Published As

Publication number Publication date
KR20210080327A (ko) 2021-06-30
KR101785711B1 (ko) 2017-11-06
JP7404434B2 (ja) 2023-12-25
JP6228617B2 (ja) 2017-11-08
KR20200004452A (ko) 2020-01-13
KR20190042531A (ko) 2019-04-24
US20200219904A1 (en) 2020-07-09
TWI517336B (zh) 2016-01-11
TWI726479B (zh) 2021-05-01
US9324874B2 (en) 2016-04-26
KR20100038145A (ko) 2010-04-13
JP2022107594A (ja) 2022-07-22
TWI632658B (zh) 2018-08-11
JP2021122045A (ja) 2021-08-26
KR102378244B1 (ko) 2022-03-23
US20230343791A1 (en) 2023-10-26
JP5601811B2 (ja) 2014-10-08
CN104064563A (zh) 2014-09-24
JP2016129242A (ja) 2016-07-14
KR20140127785A (ko) 2014-11-04
US10685985B2 (en) 2020-06-16
CN104064563B (zh) 2017-04-12
US20180226434A1 (en) 2018-08-09
JP2024036318A (ja) 2024-03-15
KR102270638B1 (ko) 2021-06-28
TW201901901A (zh) 2019-01-01
CN101714547B (zh) 2014-06-25
TWI582935B (zh) 2017-05-11
TWI790599B (zh) 2023-01-21
EP2172977A1 (en) 2010-04-07
JP7064634B2 (ja) 2022-05-10
TW201605008A (zh) 2016-02-01
KR20170117977A (ko) 2017-10-24
JP6445111B2 (ja) 2018-12-26
TW201027702A (en) 2010-07-16
CN101714547A (zh) 2010-05-26
US20160218120A1 (en) 2016-07-28
JP2019071421A (ja) 2019-05-09
TW202027244A (zh) 2020-07-16
JP2018019099A (ja) 2018-02-01
JP2015019086A (ja) 2015-01-29
JP2010109357A (ja) 2010-05-13
JP2016096352A (ja) 2016-05-26
US20100084650A1 (en) 2010-04-08
TWI677953B (zh) 2019-11-21
TW202133377A (zh) 2021-09-01
JP5860512B2 (ja) 2016-02-16
US9978776B2 (en) 2018-05-22
KR101785688B1 (ko) 2017-10-16

Similar Documents

Publication Publication Date Title
KR102171572B1 (ko) 반도체 장치 및 그 제작 방법
TWI582935B (zh) 顯示裝置
TWI538146B (zh) 顯示裝置及其製造方法
TWI509766B (zh) 顯示裝置
TWI596781B (zh) 半導體裝置
TWI508304B (zh) 半導體裝置和其製造方法
TWI536577B (zh) 半導體裝置及其製造方法
TWI502703B (zh) 顯示裝置及其製造方法
TWI641102B (zh) 半導體裝置及半導體裝置的製造方法
TWI550859B (zh) 半導體裝置和其製造方法