TW201014178A - Driver circuit, display device, and electronic device - Google Patents

Driver circuit, display device, and electronic device Download PDF

Info

Publication number
TW201014178A
TW201014178A TW098119080A TW98119080A TW201014178A TW 201014178 A TW201014178 A TW 201014178A TW 098119080 A TW098119080 A TW 098119080A TW 98119080 A TW98119080 A TW 98119080A TW 201014178 A TW201014178 A TW 201014178A
Authority
TW
Taiwan
Prior art keywords
terminal
transistor
potential
state
gate
Prior art date
Application number
TW098119080A
Other languages
English (en)
Other versions
TWI496418B (zh
Inventor
Atsushi Umezaki
Original Assignee
Semiconductor Energy Lab
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Lab filed Critical Semiconductor Energy Lab
Publication of TW201014178A publication Critical patent/TW201014178A/zh
Application granted granted Critical
Publication of TWI496418B publication Critical patent/TWI496418B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/18Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
    • G11C19/182Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
    • G11C19/184Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Shift Register Type Memory (AREA)
  • Thin Film Transistor (AREA)
  • Liquid Crystal (AREA)
  • Logic Circuits (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Geometry (AREA)
  • Telephone Set Structure (AREA)

Description

201014178 六、發明說明 【發明所屬之技術領域】 本發明涉及驅動電路。本發明還涉及具有上述驅動電 路的顯示裝置。再者’本發明涉及在顯示部中具有上述顯 示裝置的電子設備。 【先前技術】 & 近幾年’隨著諸如液晶電視的大型顯示設備的增加, 對液晶顯示裝置或發光裝置等顯示裝置積極地進行硏究開 發。尤其是,在同一基板上一體形成由具有形成在絕緣基 板上的半導體層的電晶體等構成的像素電路及包括移位暫 存器等的驅動電路(以下也稱爲內部電路)的技術對低耗 電量化和低成本化做出較大貢獻,因而目前積極地進行硏 究開發。形成在絕緣基板上的內部電路藉由FPC等連接至 配置在絕緣基板外的包括控制器1C等的外部電路,上述 φ 內部電路的工作受到控制。 內部電路之一的驅動電路(也稱爲驅動器)例如有掃 描線驅動電路等,例如使用專利文獻1所示的由多個正反 器電路構成的移位暫存器而形成。 專利文獻1日本專利申請公開2006-24350號公報 專利文獻1所示的現有驅動電路有因正反器電路內的 電晶體的開關工作的定時與所希望的定時間產生偏差而導 致工作不良的問題。電晶體的開關工作的定時產生偏差的 原因是:例如,在非選擇期間’移位暫存器的正反器電路 201014178 中,上拉電晶體的閘極端子處於浮動狀態,從而在非選擇 期間中產生的雜訊等影響到上拉電晶體的閘極端子的電位 〇 另外,電晶體本身的退化也成爲開關工作的定時產生 偏差的原因之一。若電晶體退化,則電晶體的臨界値電壓 値變化,這導致驅動電路的工作不良。在使用半導體層爲 非晶半導體的電晶體的情況下,因爲半導體層爲非晶半導 體的電晶體容易退化,所以特別容易發生工作不良。 【發明內容】 作爲本發明的實施例之一,其目的之一在於抑制使用 移位暫存器的電路中的工作不良。 本發明的實施例之一爲:一種驅動電路’包括:包括 多個正反器電路的移位暫存器’多個正反器電路中的至少 —個是輸入第一信號、第二信號以及第三信號並輸出輸出 信號的正反器電路,並且多個正反器電路中的至少一個包 括:第一電晶體,該第一電晶體具有閘極端子、源極端子 以及汲極端子,對閘極端子施加第一信號的電位’即第一 電位,並且對源極端子及汲極端子中的一個端子施加第一 電位或第二電位;第二電晶體’該第二電晶體具有閘極端 子、源極端子以及汲極端子,對閘極端子施加第二信號的 電位,即第三電位,源極端子及汲極端子中的一個端子電 連接於第一電晶體的源極端子及汲極端子中的另一個端子 ,並且對源極端子及汲極端子中的另一個端子施加第四電 -6- 201014178 位;第三電晶體及第四電晶體’其中一個電晶體控制是否 將第一電晶體的源極端子及汲極端子中的另一個端子的電 位設定爲第一電位或第四電位’而其中另一個電晶體控制 是否將第一電晶體的源極端子及汲極端子中的另一個端子 的電位設定爲第四電位,並且在一個電晶體處於開啓(〇n )狀態時另一個電晶體變成截止(off)狀態’而在另一個 電晶體處於開啓(on)狀態時一個電晶體變成截止(off) I 狀態;以及第五電晶體,該第五電晶體具有閘極端子、源 極端子以及汲極端子,閘極端子電連接於第一電晶體的源 極端子及汲極端子中的另一個端子,對源極端子及汲極端 子中的一個端子施加第三信號的電位,即第五電位,源極 端子及汲極端子中的另一個端子的電位成爲輸出信號的電 位,並且在第三電晶體或第四電晶體處於開啓(on)狀態 時處於截止(off)狀態。 本發明的實施例之一爲:一種驅動電路,包括:包括 φ 多個正反器電路的移位暫存器,正反器電路是輸入第一控 制信號、第二控制信號、第一時鐘信號以及第二時鐘信號 並輸出輸出信號的正反器電路,並且正反器電路包括:第 —電晶體,該第一電晶體具有閘極端子、源極端子以及汲 極端子,對閘極端子施加第一控制信號的電位,即第一電 位,並且對源極端子及汲極端子中的一個端子施加第一電 位或第二電位;第二電晶體,該第二電晶體具有閘極端子 、源極端子以及汲極端子,對閘極端子施加第二控制信號 的電位,即第三電位,源極端子及汲極端子中的一個端子 201014178 電連接於第一電晶體的源極端子及汲極端子中的另一個端 子,並且對源極端子及汲極端子中的另一個端子施加第四 電位;第三電晶體及第四電晶體,該第三電晶體及第四電 晶體分別具有閘極端子、源極端子以及汲極端子’其中一 個電晶體的源極端子及汲極端子中的一個端子電連接於第 一電晶體的源極端子及汲極端子中的另一個端子’對一個 電晶體的源極端子及汲極端子中的另一個端子施加第一電 位或第四電位,而其中另一個電晶體的源極端子及汲極端 子中的一個端子電連接於第一電晶體的源極端子及汲極端 子中的另一個端子,對另一個電晶體的源極端子及汲極端 子中的另一個端子施加第四電位’並且在一個電晶體處於 開啓(on )狀態時另一個電晶體變成截止(off)狀態’而 在另一個電晶體處於開啓(on)狀態時一個電晶體變成截 止(off)狀態;第五電晶體,該第五電晶體具有閘極端子 、源極端子以及汲極端子’閘極端子電連接於第一電晶體 的源極端子及汲極端子中的另一個端子’對源極端子及汲 極端子中的一個端子施加第—時鐘信號的電位’即第五電 位,源極端子及汲極端子中的另一個端子的電位成爲輸出 信號的電位,並且在第三電晶體或第四電晶體處於開啓( on)狀態時處於截止(off)狀態;第六電晶體’該第六電 晶體具有閘極端子、源極端子以及汲極端子’閘極端子電 連接於第三電晶體及第四電晶體中的另一個電晶體的閘極 端子,源極端子及汲極端子中的一個端子電連接於第五電 晶體的源極端子及汲極端子中的另一個端子’並且對源極 -8 - 201014178 端子及汲極端子中的另一個端子施加第四電位;以及第七 電晶體,該第七電晶體具有閘極端子、源極端子以及汲極 端子,對閘極端子施加第二時鐘信號的電位’即第六電位 ,源極端子及汲極端子中的一個端子電連接於第五電晶體 的源極端子及汲極端子中的另一個端子’並且對源極端子 及汲極端子中的另一個端子施加第四電位。 作爲本發明的實施例之一,還可以採用如下結構:正 I 反器電路包括:第一電容器,該第一電容器至少具有兩個 醫 端子,對其中一個端子施加第五電位,並且其中另一個端 子電連接於第三電晶體及第四電晶體中的另一個電晶體的 閘極端子;第八電晶體,該第八電晶體具有閘極端子、源 極端子以及汲極端子,閘極端子電連接於第五電晶體的閘 極端子,源極端子及汲極端子中的一個端子電連接於第三 電晶體及第四電晶體中的另一個電晶體的閘極端子’並且 對源極端子及汲極端子中的另一個端子施加第四電位·’第 Φ 二電容器,該第二電容器至少具有兩個端子’對其中一個 端子施加第六電位,並且其中另一個端子電連接於第三電 晶體及第四電晶體中的一個電晶體的閘極端子;以及第九 電晶體,該第九電晶體具有閘極端子、源極端子以及汲極 端子,閘極端子電連接於第一電晶體的閘極端子’源極端 子及汲極端子中的一個端子電連接於第三電晶體及第四電 晶體中的一個電晶體的閘極端子,並且對源極端子及汲極 端子中的另一個端子施加第四電位。 作爲本發明的實施例之一,還可以採用如下結構:正 -9- 201014178 反器電路包括:第一電容器,該第一電容器至少具有兩個 端子,對其中一個端子施加第五電位,並且其中另一個端 子電連接於第三電晶體及第四電晶體中的另一個電晶體的 閘極端子;第八電晶體,該第八電晶體具有閘極端子、源 極端子以及汲極端子,閘極端子電連接於第五電晶體的閘 極端子,源極端子及汲極端子中的一個端子電連接於第三 電晶體及第四電晶體中的另一個電晶體的閘極端子,並且 對源極端子及汲極端子中的另一個端子施加第四電位。 作爲本發明的實施例之一,還可以採用如下結構:正 反器電路包括:第十電晶體,該第十電晶體具有閘極端子 、源極端子以及汲極端子,對閘極端子施加第一電位,源 極端子及汲極端子中的一個端子電連接於第三電晶體及第 四電晶體中的另一個電晶體的閘極端子,並且對源極端子 及汲極端子中的另一個端子施加第四電位。 作爲本發明的實施例之一,還可以採用如下結構:正 反器電路具有輸出第二輸出信號的功能,並且正反器電路 包括:第十一電晶體,該第十一電晶體具有閘極端子、源 極端子以及汲極端子,閘極端子電連接於第一電晶體的源 極端子及汲極端子中的一個端子,對源極端子及汲極端子 中的一個端子施加第五電位,並且源極端子及汲極端子中 的另一個端子的電位成爲第二輸出信號的電位;第十二電 晶體,該第十二電晶體具有閘極端子、源極端子以及汲極 端子,閘極端子電連接於第三電晶體及第四電晶體中的另 一個電晶體的閘極端子,源極端子及汲極端子中的一個端 -10- 201014178 子電連接於第十一電晶體的源極端子及汲極端子中的另一 個端子,並且對源極端子及汲極端子中的另一個端子施加 第四電位;第十三電晶體,該第十三電晶體具有閘極端子 、源極端子以及汲極端子’閘極端子電連接於第七電晶體 的閘極端子,源極端子及汲極端子中的一個端子電連接於 第十一電晶體的源極端子及汲極端子中的另一個端子,並 且對源極端子及汲極端子中的另一個端子施加第四電位。 A 作爲本發明的實施例之一,還可以採用如下結構:第 一控制信號及第二控制信號爲數位信號,並且使數位信號 的High狀態與Low狀態間的電位差的絕對値大於正反器 電路內的電晶體的臨界値電壓的絕對値。 作爲本發明的實施例之一,還可以採用如下結構:第 四電位値與第一控制信號、第二控制信號、第一時鐘信號 或第二時鐘信號的High狀態或Low狀態的電位値相同。 作爲本發明的實施例之一,還可以採用如下結構:第 φ 一時鐘信號及第二時鐘信號的相位相反,並且使第一時鐘 信號及第二時鐘信號的High狀態與Low狀態間的電位差 的絕對値大於正反器電路內的電晶體的臨界値電壓的絕對 値。 作爲本發明的實施例之一 ’還可以採用如下結構:正 反器電路內的電晶體都具有同一導電類型。 作爲本發明的實施例之一 ’還可以採用如下結構:正 反器電路內的電晶體包括:閘極電極;閘極絕緣膜,該聞 極絕緣膜覆蓋閘極電極而設置;第一半導體層,該第—半 -11 - 201014178 導體層中間夾閘極絕緣膜而設置在閘極電極上並包含微晶 半導體層;緩衝層,該緩衝層設置在第一半導體層上;一 對第二半導體層,該一對第二半導體層被設置在緩衝層上 並包含雜質元素;源極電極’該源極電極設置在一對第二 半導體層中的一個第二半導體層上;汲極電極’該汲極電 極設置在一對第二半導體層中的另一個第二半導體層上。 本發明的實施例之一是:一種顯示裝置,包括:掃描 線驅動電路及信號線驅動電路,該掃描線驅動電路及信號 線驅動電路中的任何一種包括上述驅動電路;多個掃描線 ;多個信號線;像素部,其中像素部具有藉由多個掃描線 的任何一個電連接於掃描線驅動電路且藉由多個信號線的 任何一個電連接於信號線驅動電路的多個像素。 本發明的實施例之一是:一種電子設備,在其顯示部 中具有上述顯示裝置。 在本發明說明中,電晶體具有閘極端子、源極端子以 及汲極端子的至少三個端子,閘極端子是指閘極電極的部 分(包括導電層及佈線等)或者與閘極電極電連接的部分 的一部分。源極端子是指源極電極的部分(包括導電層及 等)或者與源極電極電連接的部分(包括半導體層等 )@-部分。再者,汲極端子是指汲極電極的部分(包括 _«胃&彳布線等)或者與汲極電極電連接的部分(包括半 導體層等)的一部分。另外,電晶體在汲區和源區間具有 Mill®# ’並能夠藉由汲區、通道區域以及源區流動電流 -12- 201014178 另外,在本發明說明中,電晶體的源極端子和汲極端 子根據電晶體的結構或工作條件等改變’因此不容易說哪 個是源極端子或汲極端子。因此’在本檔(發明說明、申 請專利範圍書和附圖等)中,將從源極端子及汲極端子中 任意選出的一個端子稱爲源極端子及汲極端子之一 ’並將 其另一個端子稱爲源極端子及汲極端子之另一。 注意,在明確地說“B形成在A之上”或“B形成在A I 上”的情況下,不局限於B直接接觸A地形成在A之上。 還包括不直接接觸的情況,即在A和B之間夾有其他物件 的情況。這裏,A和B爲物件(如裝置、元件、電路、佈 線、電極、端子、導電膜、層等)。 因此,例如,“層B形成在層A之上(或層A上)” 包括如下兩種情況:層B直接接觸層A地形成在層A之 上;以及其他層(例如層C或層D等)直接接觸層A地 形成在層A之上,層B直接接觸其他層地形成在其他層之 φ 上。注意,其他層(例如層C或層D等)可以是單層或疊 層。
另外’在明確地說“B形成在A之上”或“B形成在A 上”的情況下’還包括B形成在斜上方的情況。 另外,在本發明說明中,使用第一、第二等序數的詞 語是爲了避免構成要素的混浠,而不是在數量上加以限定 〇 根據本發明的實施例之一,能夠抑制使用移位暫存器 的電路中的工作不良。 -13- 201014178 【實施方式】 下面,參照附圖說明本發明的實施例的例子。但是’ 本發明不局限於以下說明,發明所屬之技術領域的技術人 員可以很容易地理解一個事實就是其方式和詳細內容可以 不脫離本發明的宗旨及其範圍地變換爲各種各樣的形式。 因此,本發明不應該解釋爲僅限定在以下實施例所記載的 內容中。 實施例1 在本實施例中,說明本發明的實施例之一的驅動電路 〇 本實施例中的驅動電路具有包括多個正反器電路的移 位暫存器。 再者,參照圖24說明正反器電路的電路結構的一個 例子。圖24是示出本實施例的驅動電路中的正反器電路 的電路結構的一個例子的電路圖。 多個正反器電路中的至少一個可以爲圖24所示的電 路結構的正反器電路。例如,圖24所示的正反器電路具 有輸入第一信號及第二信號並輸出輸出信號的功能。 圖24所示的正反器電路具有電晶體11、電晶體12、 電晶體1 3、電晶體1 4以及電晶體1 5。 電晶體11是:對閘極端子施加第一信號的電位’即 第一電位;對源極端子及汲極端子中的一個端子施加第一 -14- 201014178 電位或第二電位。 電晶體12是:源極端子及汲極端子中的一個端子電 連接於電晶體11的源極端子及汲極端子中的另一個端子 ;對閘極端子施加第二信號的電位,即第三電位;對源極 端子及汲極端子中的另一個端子施加第四電位。 電晶體13及電晶體14中的一個電晶體具有控制是否 將電晶體1 1的源極端子及汲極端子中的另一個端子的電 I 位設定爲第一電位或第四電位的功能,而其另一個電晶體 〇 具有控制是否將電晶體11的源極端子及汲極端子中的另 一個端子的電位設定爲第四電位的功能。 另外,電晶體13具有在電晶體14處於開啓(on)狀 態時變成截止(off)狀態的功能’而電晶體14具有在電 晶體13處於開啓(on)狀態時變成截止(off)狀態的功 電晶體15是:閘極端子電連接於電晶體11的源極端 Φ 子及汲極端子中的另一個端子;對源極端子及汲極端子中 的一個端子施加第五電位;源極端子及汲極端子中的另一 個端子的電位成爲輸出信號的電位。另外,也將電晶體11 的源極端子及汲極端子中的另—個端子與電晶體15的閘 極端子的連接部分稱爲節點A。 另外,當電晶體1 3或電晶體14處於開啓(on )狀態 時,電晶體15處於截止(off)狀態。 根據上述結構,當電晶體1 3或電晶體1 4處於開啓( on )狀態時,將節點A的電位’即電晶體1 5的閘極端子 -15- 201014178 的電位設定爲預定數値,不使節點A處於浮動狀態,從而 能夠抑制正反器電路的工作不良。 再者,參照圖1說明本實施例的驅動電路中的正反器 電路的電路結構的一個例子。圖1是示出本實施例的正反 器電路的電路結構的一個例子的電路圖。 本實施例的驅動電路中的多個正反器電路分別可以爲 圖1所示的電路結構的正反器電路。圖1所示的正反器電 路具有端子100、端子101、端子102、端子103、端子 104、端子105、電晶體106、電晶體1〇7、電容器108、 電晶體109、電晶體110、電晶體111、電容器112、電晶 體113、電晶體114、電晶體115以及電晶體116。 注意,雖然在圖1所示的正反器電路中示出端子 102A及端子102B作爲端子102,但是不局限於此,也可 以在本實施例的驅動電路中的正反器電路中將端子102 A 及端子102B電連接而作爲一個端子1〇2。另外,雖然在 圖1所示的正反器電路中示出端子103A及端子103B作爲 端子1 〇3,但是不局限於此,也可以在本實施例的驅動電 路中的正反器電路中將端子103A及端子103B電連接而作 爲一個端子103。 另外,雖然在本實施例的驅動電路中的正反器電路中 示出端子104A至端子104G作爲端子104,但是不局限於 此,也可以在本實施例的驅動電路中的正反器電路中將端 子104A至端子104G電連接而作爲一個端子104。 電晶體106是:閘極端子電連接於端子1〇〇;源極端 -16- 201014178 子及汲極端子中的一個端子電連接於電晶體106的閘極端 子。 電晶體107是:閘極端子電連接於端子101 :源極端 子及汲極端子中的一個端子電連接於電晶體106的源極端 子及汲極端子中的另一個端子;源極端子及汲極端子中的 另一個端子電連接於端子104A。雖然爲方便起見而未圖 示,但是可以在本實施例的驅動電路中的正反器電路中不 設置電晶體107。藉由採用不設置電晶體107的結構,可 以縮小電路面積。 電容器108具有至少兩個端子,其中一個端子電連接 於端子102A。 電晶體109是:閘極端子電連接於電晶體106的源極 端子及汲極端子中的一個端子;源極端子及汲極端子中的 一個端子電連接於電容器108的另一個端子;源極端子及 汲極端子中的另一個端子電連接於端子104B。 電晶體110是:閘極端子電連接於電晶體1〇9的源極 端子及汲極端子中的一個端子;源極端子及汲極端子中的 —個端子電連接於電晶體1〇6的源極端子及汲極端子中的 另一個端子;源極端子及汲極端子中的另一個端子電連接 於端子104C。 電容器112具有至少兩個端子,其中一個端子電連接 於端子103A。 電晶體111是:閘極端子電連接於電容器112的另一 個端子;源極端子及汲極端子中的一個端子電連接於電晶 -17- 201014178 體106的源極端子及汲極端子中的另一個端子;源極端子 及汲極端子中的另一個端子電連接於端子104D。 電晶體113是:閘極端子電連接於電晶體1〇6的源極 端子及汲極端子中的另一個端子;源極端子及汲極端子中 的一個端子電連接於電晶體111的閘極端子;源極端子及 汲極端子中的另一個端子電連接於端子104E。 電晶體114是:閘極端子電連接於電晶體106的源極 端子及汲極端子中的另一個端子;源極端子及汲極端子中 的一個端子電連接於端子103 B ;源極端子及汲極端子中 的另一個端子電連接於端子105;源極端子及汲極端子中 的另一個端子的電位成爲輸出信號,並藉由端子105輸出 。另外,本實施例的驅動電路中的正反器電路也可以採用 在電晶體114的閘極端子與源極端子及汲極端子中的另一 個端子間設置另一電容器的結構。 電晶體115是:閘極端子電連接於電晶體111的閘極 端子;源極端子及汲極端子中的一個端子電連接於電晶體 114的源極端子及汲極端子中的另一個端子;源極端子及 汲極端子中的另一個端子電連接於端子104F。 電晶體116是:閘極端子電連接於端子102B;源極 端子及汲極端子中的一個端子電連接於電晶體114的源極 端子及汲極端子中的另一個端子;源極端子及汲極端子中 的另一個端子電連接於端子104G° 另外,也將電晶體1〇9的源極端子及汲極端子中的一 個端子與電容器1〇8的另一個端子或電晶體11〇的閘極端 -18- 201014178 子間的連接部分稱爲節點118。另外,也將電晶體106的 源極端子及汲極端子中的另一個端子與電晶體107的源極 端子及汲極端子中的一個端子、電晶體110的源極端子及 汲極端子中的一個端子、電晶體111的源極端子及汲極端 子中的一個端子、電晶體113的源極端子及汲極端子中的 一個端子或電晶體114的閘極端子間的連接部分稱爲節點 117。另外,也將電晶體111的閘極端子與電容器112的 I 另一個端子、電晶體113的源極端子及汲極端子中的一個 端子或電晶體115的閘極端子間的連接部分稱爲節點119 〇 另外,圖1所示的正反器電路藉由端子100輸入第一 控制信號,並藉由端子101輸入第二控制信號。作爲第一 控制信號及第二控制信號,例如可以使用分別具有High 狀態及Low狀態這兩種狀態的數位信號。在使用數位信號 的情況下,當所輸入的第一控制信號或第二控制信號處於 @ High狀態(也稱爲High位準)時,藉由端子100或端子 1 〇 1將具有預定電位値的第一控制信號或第二控制信號作 爲第一電位(也稱爲VI)輸入,而當所輸入的第一控制 信號或第二控制信號處於Low狀態(也稱爲Low位準) 時’藉由端子100或端子101將其電位値比上述High狀 態下的預定電位値低的第一控制信號或第二控制信號作爲 第二電位(也稱爲V2 )輸入。例如,可以根據電晶體的 臨界値電壓値等適當地設定High狀態及Low狀態下的電 位値。較佳地是,例如以High狀態與Low狀態的電位差 -19- 201014178 大於正反器電路內的電晶體的臨界値電壓的絕對値的方式 設定High狀態及Low狀態下的電位値。 另外,圖1所示的正反器電路藉由端子102 (也稱爲 端子102A及端子102B)輸入第一相位的時鐘信號(也稱 爲第一時鐘信號或CK信號)或第二相位的時鐘信號(也 稱爲第二時鐘信號、CKB信號或第一時鐘信號的反相信號 )。第一時鐘信號及第二時鐘信號具有High狀態及Low 狀態這兩種電位狀態,當處於High狀態(也稱爲High位 準)時,時鐘信號的電位成爲電位VI,而當處於Low狀 態(也稱爲Low位準)時,時鐘信號的電位成爲電位V2 。較佳地是,處於High狀態時的第一時鐘信號及第二時 鐘信號的電位値與處於High狀態時的第一控制信號及第 二控制信號的電位値相同,而處於Low狀態時的第一時鐘 信號及第二時鐘信號的電位値與處於Low狀態時的第一控 制信號及第二控制信號的電位値相同。例如,可以根據電 晶體的臨界値電壓値等適當地設定High狀態及Low狀態 下的電位値。較佳地是,例如以High狀態與Low狀態的 電位差大於正反器電路內的電晶體的臨界値電壓的絕對値 的方式設定High狀態及Low狀態下的電位値。 第一時鐘信號和第二時鐘信號這兩種時鐘信號是相位 相反的時鐘信號,例如在預定的期間,當第一時鐘信號處 於High狀態時,第二時鐘信號處於Low狀態,而當第一 時鐘信號處於Low狀態時,第二時鐘信號處於High狀態 -20- 201014178 另外’正反器電路藉由端子1〇3(也稱爲端子103A 及端子103B)輸入第一時鐘信號或第二時鐘信號。藉由 端子102輸入的時鐘信號和藉由端子1〇3輸入的時鐘信號 是相反的時鐘信號,例如,在藉由端子102輸入第一時鐘 信號的情況下’藉由端子103輸入第二時鐘信號,而在藉 由端子102輸入第二時鐘信號的情況下,藉由端子1〇3輸 入第一時鐘信號。 0 另外,圖1所示的正反器電路藉由端子104(也稱爲 端子104A至端子104G )施加預定數値的電位。此時,例 如,預定電位値可以爲V 1或V2,即可以與時鐘信號或控 制信號等數位信號的High狀態或Low狀態下的電位値相 同。 在圖1所示的正反器電路中,雖然示出電晶體106的 源極端子及汲極端子中的一個端子電連接於端子100的結 構,但是不局限於此,也可以採用將本實施例的驅動電路 φ 中的正反器電路另外電連接於電源極端子並施加電位VI 或電位V2的結構。 電晶體106具有根據藉由端子100輸入的信號控制端 子1 00和節點1 1 7間的導通的功能。 電晶體107具有根據藉由端子101輸入的信號控制端 子104A和節點117間的導通的功能’藉由使端子104A 與節點117處於導通狀態’將節點117的電位設定爲VI 或V2。 電容器108具有根據藉由端子1〇2(端子102A)輸入 -21 - 201014178 的信號利用電容耦合作用改變節點1 1 8的電位的功能。例 如,在藉由端子102(端子102A)輸入的信號從Low狀 態變成High狀態的情況下,電容器108具有利用電容耦 合作用將節點1 1 8的電位設定爲電位V 1的功能。與此相 反,在藉由端子102輸入的信號從High狀態變成Low狀 態的情況下,電容器1 08具有利用電容耦合作用將節點 U8的電位設定爲VI或V2的功能。 電晶體109具有根據藉由端子1〇〇輸入的信號控制端 子104B和節點118間的導通的功能,藉由使端子104B與 節點118處於導通狀態,將節點118的電位設定爲VI或 V2。 電晶體110具有根據節點I18的電位控制端子104C 和節點1 17間的導通的功能,藉由使端子l〇4C與節點 117處於導通狀態,將節點117的電位設定爲VI或V2。 另外,電晶體11〇具有在電晶體111處於開啓(〇n)狀態 時變成截止(〇 ff )狀態的功能。 電晶體111具有根據節點119的電位控制端子104D 和節點1 17間的導通的功能,藉由使端子104D與節點 117處於導通狀態,將節點的電位設定爲VI或V2。 另外,電晶體1 11具有在電晶體11 0處於開啓(on )狀態 時變成截止(〇 f f)狀態的功能。 電容器112具有根據藉由端子1〇3 A輸入的信號利用 電容耦合作用改變節點1 1 9的電位的功能。例如’在藉由 端子103 A輸入的信號從Low狀態變成High狀態的情況 -22- 201014178 下’電容器1 1 2利用電容耦合作用將節點1 爲電位vi。與此相反,在藉由端子ι〇3Α High狀態變成Low狀態的情況下,電容器 稱合作用將節點1 1 9的電位設定爲v2。 電晶體1 1 3具有控制端子1 〇 4 E和節點 的功能,藉由使端子104E與節點119處於 節點119的電位設定爲vi或V2。 0 電晶體114具有如下功能:根據節點1 端子103B和端子1〇5間的導通,並且藉由{ 端子105處於導通狀態,使藉由端子103B 電位値與藉由端子105輸出的信號的電位値 另外,電晶體1 1 4還具有如下功能:例 電晶體且節點1 1 7的電位爲 V 1的情況下 103B輸入的信號從Low狀態變成High狀態 子105間的連接部分的電位上升使節點II7 ^ 這是所謂的自舉(bootstrap)。通常’利用 聞極端子與源極端子及汲極端子中的另一個 電容進行自舉。 電晶體115具有根據節點119的電位; 和端子105間的導通的功能’藉由使端子 105處於導通狀態’將藉由端子1〇5輸出的 定爲VI或V2。 電晶體116具有如下功能:根據藉由端 的信號控制端子104G和端子105間的導通 1 9的電位設定 輸入的信號從 1 1 2利用電容 1 1 9間的導通 ^導通狀態,將 1 7的電位控制 吏端子103B與 輸入的信號的 相同。 如在其是N型 ,當藉由端子 i時,隨著與端 的電位上升。 電晶體1 1 4的 端子間的寄生 控制端子104F 104F與端子 信號的電位設 ί子102B輸入 ,並且藉由使 -23- 201014178 端子104G與端子105處於導通狀態,將藉由端子105輸 出的信號的電位設定爲VI或V2。 注意,本實施例的驅動電路可以由具有同一導電類型 的電晶體構成,從而能夠簡化製造步驟。因此,能夠縮減 製造成本或提高成品率。再者,容易製造大型顯示面板等 的半導體裝置。在本實施例的驅動電路中,所有電晶體都 可以爲具有N導電類型的電晶體(也稱爲N型電晶體) 或具有P導電類型的電晶體(也稱爲P型電晶體)。注意 ,在本發明說明中,“同一”這詞還具有“實質上同一” 的意思。 下面,參照圖2說明圖1所示的驅動電路的工作。圖 2是示出圖1所示的驅動電路的工作的一個例子的時序圖 。在本實施例中,作爲一個例子,藉由端子1〇2輸入第二 時鐘信號,並藉由端子103輸入第一時鐘信號。這裏,說 明正反器電路內的電晶體都是N型電晶體的情況作爲圖1 所示的驅動電路的工作的一個例子。 如圖2所示,圖1所示的驅動電路的工作反復進行一 定期間的預定工作。一定期間主要分爲選擇期間和非選擇 期間,選擇期間及非選擇期間進一步分爲第一期間、第二 期間、第三期間、第四期間以及第五期間。在圖2中,第 一期間、第三期間、第四期間以及第五期間爲非選擇期間 ,第二期間爲選擇期間。 首先,在第一期間,藉由端子100輸入High狀態的 第一控制信號201,藉由端子101輸入Low狀態的第二控 -24- 201014178 制信號208 ’藉由端子102輸入High狀態的第二時鐘信號 203,並且藉由端子103輸入Low狀態的第一時鐘信號 202,從而電晶體106、電晶體109以及電晶體116變成開 啓(on)狀態,而電晶體107變成截止(off)狀態。 當電晶體106變成開啓(on)狀態時,節點117的電 位2 04開始上升。此時,節點1 1 7的電位上升直到其成爲 從第一控制信號201的電位VI減去電晶體106的臨界値 赢電壓(也稱爲Vth106 )的値,即Vl-Vth106,當成爲VI-Vth1Q6時電晶體106變成截止(off )狀態。 再者,當節點117的電位204成爲Vl-VthIG6時,電 晶體1 1 3變成開啓(on )狀態。此時,節點1 19的電位 2 06與藉由端子104E施加的電位V2相同。 再者,當節點119的電位206成爲V2時,電晶體 111及電晶體115變成截止(off)狀態。 另外’當電晶體109處於開啓(on)狀態時,節點 φ 1 1 8的電位205與藉由端子1 04B施加的電位V2相同。 再者’當節點118的電位205成爲V2時,電晶體 1 10變成截止(off )狀態。 如上所述,當電晶體106、電晶體107、電晶體11〇 以及電晶體11 1變成截止(off)狀態時,節點1 1 7在保持 電位V卜Vth1()6的狀態下變成浮動狀態。 另外,當節點117的電位204成爲Vl-Vth1Q6時,電 晶體U 4變成開啓(on)狀態。 再者,此時藉由端子105輸出的輸出信號20 7的電位 -25- 201014178 與藉由端子103B施加的電位V2或藉由端子104G施加的 電位V 2相同。如上所述的是第一期間的工作。 接著,在第二期間’藉由端子1〇〇輸入Low狀態的第 一控制信號201,藉由端子1〇1輸入Low狀態的第二控制 信號20 8,藉由端子102輸入Low狀態的第二時鐘信號 203,並且藉由端子1〇3輸入High狀態的第一時鐘信號 2 02。此時,電晶體1〇6、電晶體109以及電晶體1 16變成 截止(off)狀態,而電晶體107繼續處於截止(off)狀 態。 很多情況下,在藉由端子102A輸入的第二時鐘信號 2 03變成Low狀態後,電晶體109變成截止(off)狀態。 這是因爲很多情況下,藉由端子100的第一控制信號201 比第二時鐘信號203延遲的緣故。在第二時鐘信號203變 成Low狀態後,電晶體109變成截止(off)狀態,從而 節點1 1 8在保持電位V2的狀態下變成浮動狀態,電晶體 110繼續處於截止(off)狀態。 另外,電容器108保持藉由端子10 2A輸入的第二時 鐘信號203的電位與節點118的電位205的電位差,即 Low狀態下的第二時鐘信號203的電位與藉由端子104B 施加的電位V2的電位差。 如上所述,當電晶體106、電晶體107以及電晶體 110處於截止(off)狀態時,節點117的電位2 04繼續爲 Vl-Vthi〇6。 再者’當節點117的電位204爲Vl-Vth1G6時,電晶 -26- 201014178 體113繼續處於開啓(on)狀態,當電晶體113繼續處於 開啓(on)狀態時,節點1 19的電位206繼續爲V2,電 晶體1 1 1及電晶體1 1 5繼續處於截止(off )狀態。 當節點1 1 7的電位204繼續爲Vl-Vth1G6,電晶體1 14 的源極端子及汲極端子中的一個端子的電位成爲第一時鐘 信號202的電位VI時,藉由端子105輸出的輸出信號 207的電位上升。於是,因爲節點117處於浮動狀態,所 以根據利用電晶體114的閘極端子與源極端子及汲極端子 中的另一個端子間的寄生電容的電容耦合,節點117的電 位204隨著輸出信號207的電位而上升。這是所謂的自舉 (bootstrap ) ° 節點117的電位204上升到比第一時鐘信號202的電 位VI加電晶體114的臨界値電壓(也稱爲Vth! 14 )的和 更大的數値,即 Vl+Vth114 + Va (Va是任意正値)。此時 ,電晶體114繼續處於開啓(〇n)狀態。 再者,此時藉由端子1〇5輸出的輸出信號207的電位 的數値與藉由端子103B施加的電位VI相同。上述工作是 第二期間的工作。 接著,在第三期間,藉由端子100輸入Low狀態的第 一控制信號201,藉由端子1〇1輸入High狀態的第二控制 信號208,藉由端子1 〇2輸入High狀態的第二時鐘信號 203,並且藉由端子103輸入Low狀態的第一時鐘信號 202。此時,電晶體107及電晶體1 16變成開啓(〇n)狀 態,而電晶體106及電晶體109繼續處於截止(off)狀態 -27- 201014178 當電晶體107變成開啓(on)狀態時,節點117的電 位204的數値與藉由端子1〇4A施加的電位V2相同。 再者’根據電容器1〇8的電容耦合,節點118的電位 2 05成爲V2 + Vb。Vb較佳大於電晶體110的臨界値電壓, 並較佳小於V 1 - V 2。 再者,當節點118的電位205成爲V2 + Vb時,電晶 體11〇變成開啓(on)狀態。再者,當電晶體11〇處於開 啓(on )狀態時,節點1 17的電位204與藉由端子104C 施加的電位V 2相同。 再者’當節點1 17的電位204成爲V2時,電晶體 113及電晶體114變成截止(off)狀態。很多情況下,在 藉由端子103A輸入的第一時鐘信號202變成Low狀態後 ,電晶體1 13變成截止(off)狀態。這是因爲很多情況下 ,節點117的電位204比第一時鐘信號20 2延遲或畸變的 緣故。在第一時鐘信號2 02變成Low狀態後,電晶體1 13 變成截止(off)狀態,從而在保持與藉由104E施加的電 位V2相同的數値的狀態下,節點1 1 9變成浮動狀態。 再者,在節點119處於浮動狀態時,電晶體111及電 晶體1 15繼續處於截止(off)狀態。 再者,電容器112保持藉由端子103A輸入的第一時 鐘信號202的電位與節點1 19的電位206間的電位差’即 Low狀態下的第一時鐘信號202的電位與藉由端子104E 施加的電位V 2間的電位差。 -28- 201014178 再者’此時藉由端子105輸出的輸出信號207的電位 的數値與藉由端子1 04G施加的電位V2相同。上述工作 是第三期間的工作。 接著,在第四期間,藉由端子100輸入Low狀態的第 一控制信號20 1,藉由端子1〇1輸入Low狀態的第二控制 信號208,藉由端子1〇2輸入Low狀態的第二時鐘信號 203’並且藉由端子1〇3輸入High狀態的第一時鐘信號 0 202。此時’電晶體107及電晶體116變成截止(off)狀 態’而電晶體1 06及電晶體1 09繼續處於截止(Off)狀態 〇 此時,根據電容器108的電容耦合,節點118的電位 205成爲V2。因此’電晶體n〇變成截止(〇ff)狀態。 另外,根據電容器112的電容耦合,節點119的電位 2 06成爲V2 + Vc。Vc較佳大於電晶體ill的臨界値電壓或 電晶體115的臨界値電壓,並較佳小於νι_ν2。 ❹ 再者’當節點119的電位206成爲V2 + Vc時,電晶 體1 1 1及電晶體1 1 5變成開啓(on )狀態》 再者’當電晶體1 1 1變成開啓(on )狀態時,節點 1 17的電位204與藉由端子1〇4D施加的電位V2相同。 再者,當節點1 17的電位204成爲V2時,電晶體 1 1 3及電晶體1 1 4變成截止(〇 ff )狀態。 另外’當電晶體11 5變成開啓(on )狀態時,藉由端 子105輸出的輸出信號2〇7的電位的數値與藉由端子 1 04G施加的電位V2相同。上述工作是第四期間的工作。 -29- 201014178 接著,在第五期間,藉由端子100輸入Low狀態的第 —控制信號20 1,藉由端子101輸入L〇w狀態的第二控制 信號208,藉由端子102輸入High狀態的第二時鐘信號 203 ’並且藉由端子103輸入L0W狀態的第一時鐘信號 202。此時,電晶體1 1 6變成開啓(〇n )狀態,而電晶體 106、電晶體107以及電晶體1〇9繼續處於截止(off)狀 態。 此時,根據電容器1〇8的電容耦合,節點118的電位 205成爲V2 + Vb。再者,當節點118的電位205成爲 V2 + Vb時,電晶體110變成開啓(on)狀態。再者,當電 晶體110變成開啓(on)狀態時,節點117的電位204與 藉由端子1 04C施加的電位V2相同。 另外’根據電容器112的電容耦合,節點119的電位 206成爲V2。再者’當節點1 19的電位206成爲V2時, 電晶體111及電晶體115變成截止(Off)狀態。 再者,當節點117的電位204成爲V2時,電晶體 113及電晶體114變成截止(off)狀態。 再者’此時藉由端子1〇5輸出的輸出信號.207的電位 的數値與藉由端子104G施加的電位V2相同。上述工作 是第五期間的工作。 如上所述’在復位期間(弟二期間)後的非選擇期間 ,本實施例中的驅動電路反復進行多次的第四期間及第五 期間的工作。因此,在非選擇期間的任一期間對節點i i 7 施加預定數値的電位,從而能夠抑制節點1 1 7變成浮動狀 -30- 201014178 態。因此,能夠減少雜訊導致的影響,從而能夠抑制工作 不良。 另外,因爲在本實施例中的驅動電路的工作中藉由第 四期間與第五期間互不相同的電晶體變成開啓()狀態 而能夠對節點1 1 7施加預定數値的電位’所以即使在應用 例如半導體層由非晶半導體構成的電晶體等容易退化的電 晶體的情況下,也可以抑制各電晶體中的退化。因此,能
夠減少退化導致的電晶體的開關工作的定時的偏差’從而 能夠抑制工作不良。 這裏,將在圖2所示的第四期間和第五期間只設置電 晶體11 〇及電晶體1 11中的一個電晶體以控制節點11 7的 電位的現有驅動電路的情況及設置電晶體110及電晶體 1 1 1雙方以控制節點1 1 7的電位的本發明的實施例之一的 驅動電路情況下的電路模擬結果示出於圖25A和25B。注 意,使用SPICE電路模擬器進行模擬。這裏,作爲一個例 子,正反器電路內的電晶體都是N型電晶體,V2 = 0V。 圖25A是示出在第四期間和第五期間使用電晶體11〇 及電晶體1 1 1中的一個電晶體控制節點1 1 7的情況下的節 點117的電位(電壓)的變化的圖,而圖25B是示出在第 四期間和第五期間使用電晶體1 1 〇及電晶體1 1 1雙方控制 節點1 1 7的情況下的節點1 1 7的電位(電壓)的變化的圖 。在圖25A及25B中’電壓的單位是任意單位(a.u.·· Arbitrary Unit ) ° 在復位期間(第三期間)後的第四期間及第五期間產 -31 - 201014178 生的雜訊主要因爲圖1所示的電晶體114的寄生電容而影 響到節點117。首先,就現有的驅動電路而言,使用與一 個時鐘信號同步的信號控制電晶體,從而在復位期間後第 四期間及第五期間中的任何一個期間發生浮動狀態。當發 生浮動狀態時,對通常的電位加入雜訊,這導致如圖25A 所示那樣在每個固定期間(圖25A中的第五期間)節點 117的電位(電壓)變化0.4左右。 另一方面,在本發明的實施例之一的驅動電路中,使 用與相位相反的兩個時鐘信號分別同步的信號而分別控制 電晶體110及電晶體111,從而在第四期間及第五期間雙 方施加預定電位而不發生浮動狀態,如圖25B所示那樣節 點1 17的電位變化少,即等於或小於0.2。就是說,雜訊 的影響小。由此可見,藉由使用多個電晶體在第四期間及 第五期間中的每個期間使電晶體11〇或電晶體111變成開 啓(on )狀態以對節點U 7施加預定數値的電位,而能夠 減少雜訊的影響。 再者,在本實施例中,可以以與圖1不同的結構爲本 發明的實施例之一的驅動電路。下面,參照圖3說明本實 施例中的驅動電路的其他結構。圖3是示出本實施例的驅 動電路的結構的一個例子的電路圖。 作爲圖3所示的本實施例中的驅動電路的其他結構, 除了圖1所示的電路結構以外,還有圖3中成爲電晶體的 電晶體120和端子104H。 在圖3中使用同一附圖標記而表示的元件與圖1中的 -32- 201014178 驅動電路相同’從而省略說明。 電晶體120是:閘極端子電連接於端子100 子及汲極端子中的一個端子電連接於電晶體111 子;源極端子及汲極端子中的另一個端子電連: 1 04H。 因爲藉由端子104H施加與圖1中的端子 104G相同的電位,所以引用圖1中的說明。另 ©將端子104A至104H電連接而作爲一個端子104 電晶體120具有根據藉由端子1〇〇輸入的信 子104H和節點1 19間的導通的功能,藉由使端 與節點119處於導通狀態,將節點119的電位證 或V2。 下面,說明圖3所示的驅動電路的工作。注 3中的驅動電路的工作而言只說明電晶體120的 與圖1所示的驅動電路的元件的工作相同的部分 φ 地引用圖1中的說明。另外,這裏’說明正反器 電晶體都是N型電晶體的情況作爲圖3所示的驅 工作的一個例子。 在第一期間,藉由端子100輸入High狀態 制信號201。此時,電晶體120變成開啓(on ) ^ 當電晶體120變成開啓(〇n)狀態時,節點 位與藉由端子104H施加的電位V2相同。因此 1 1 1及電晶體1 1 5變成截止(〇 狀態。 然後,在第二期間至第五期間’藉由端子 ;源極端 的閘極端 接於端子 104A 至 外,可以 〇 號控制端 | 子 104H t定爲VI 意,就圖 工作,就 而言適當 電路內的 動電路的 的第一控 t態。 1 19的電 ,電晶體 100輸入 -33- 201014178
Low狀態的第一控制信號201。此時,電晶體120變成截 止(off)狀態。 如上所述,圖3所示的驅動電路除了圖1中的電路結 構的效果以外還具有如下效果:藉由在第一期間將第一控 制信號201直接輸入到電晶體120來使電晶體120變成開 啓(on )狀態,而能夠在第一期間更確實地將節點1 1 9的 電位設定爲電位V2。 再者,在本實施例中,可以以與圖1及圖3不同的結 構爲本發明的實施例之一的驅動電路。下面,參照圖4說 明本實施例中的驅動電路的其他結構。圖4是示出本實施 例的驅動電路的結構的一個例子的電路圖。 作爲圖4所示的驅動電路的結構,除了圖1所示的電 路結構以外,還有端子103C、端子1041及端子104J、端 子121、電晶體122、電晶體123以及電晶體124。 在圖4中使用與圖1同一附圖標記而表示的元件與圖 1中的驅動電路的各元件相同,從而引用圖1中的說明。 電晶體122是:閘極端子電連接於電晶體106的源極 端子及汲極端子中的另一個端子;源極端子及汲極端子中 的一個端子電連接於端子103C;源極端子及汲極端子中 的另一個端子電連接於端子121。 電晶體1 23是:閘極端子電連接於電晶體1 1 1的閘極 端子;源極端子及汲極端子中的一個端子電連接於電晶體 122的源極端子及汲極端子中的另一個端子;源極端子及 汲極端子中的另一個端子電連接於端子1041。 201014178 電晶體124是:閘極端子電連接於端子i〇2B;源極 端子及汲極端子中的—個端子電連接於電晶體122的源極 端子及汲極端子中的另一個端子;源極端子及汲極端子中 的另一個端子電連接於端子104J。 因爲藉由端子103C輸入與圖1中的端子103A及 103B相同的信號,所以引用圖1中的說明。另外,可以 將端子103A至l〇3C電連接而作爲一個端子103。 A 因爲藉由端子1041及端子104J施加的電位與藉由圖
V 1中的端子104A至1 04G施加的電位相同,所以引用圖1 中的說明。另外,可以將端子1〇4A至1(HG、端子1041 及端子104J電連接而作爲一個端子1〇4。 另外,正反器電路藉由端子121輸出正反器電路中產 生的信號。 電晶體122具有如下功能:根據節點117的電位使端 子103C與端子121成爲導通狀態,使藉由端子103C輸入 φ 的信號的電位値與藉由端子121輸出的信號的電位値相同 。尤其是在節點117的電位爲V1的情況下’當藉由端子 103C輸入的信號從Low狀態變成High狀態時,電晶體 122具有隨著藉由端子121輸出的信號的電位上升使節點 1 17的電位上升的功能。這是所謂的自舉(bootstraP )。 通常,利用電晶體122的閘極端子與源極端子及汲極端子 中的另一個端子間的寄生電容進行自舉。 電晶體123具有根據節點119的電位控制端子1041 和端子121間的導通的功能,藉由使端子i〇41與端子121 -35- 201014178 處於導通狀態,將藉由端子121輸出的信號的電位設定爲 VI 或 V2。 電晶體124具有如下功能:根據藉由端子102B輸入 的信號控制端子1〇4 J和端子121間的導通’並且藉由使 端子104J與端子121處於導通狀態,將藉由端子121輸 出的信號的電位設定爲VI或V2。 下面,參照圖5說明圖4中的驅動電路的工作。圖5 是示出本實施例中的驅動電路的工作的一個例子的時序圖 。注意,就圖4中的驅動電路的工作而言只說明電晶體 122、電晶體123以及電晶體124的工作’就與圖1所示 的驅動電路的元件的工作相同的部分而言適當地引用圖1 中的驅動電路的工作的說明。假設在圖5中將第一時鐘信 號輸入到端子103 C而進行說明。另外,這裏,說明正反 器電路內的電晶體都是N型電晶體的情況作爲圖4所示的 驅動電路的工作的一個例子。 在第一期間,除了圖1所示的電路的工作以外,還進 行如下工作:藉由端子103C輸入Low狀態的第一時鐘信 號202。此時,電晶體124變成開啓(on)狀態。 此時,節點117的電位204成爲VI-Vtlu 〇6,並且電 晶體1 1 3變成開啓(on )狀態。再者,當電晶體1 1 3變成 開啓(on)狀態時,電晶體123變成截止(off)狀態。 另外,當節點117的電位204成爲Vl-Vth1G6時,電 晶體122變成開啓(on)狀態。 再者,此時藉由端子121輸出的輸出信號209的電位 -36- 201014178 與藉由端子103C施加的第—時鐘信號的電位V2或藉由端 子104J施加的電位V2相同。如上所述的是第一期間的工 作。 接著,在第二期間,除了圖1所示的電路的工作以外 ’還進行如下工作:藉由端子I03C輸入High狀態的第一 時鐘信號202。此時,電晶體124變成截止(off)狀態。 此時,節點117的電位204繼續爲Vl-Vth1G6,並且 Φ 電晶體113繼續處於開啓(on)狀態。當電晶體113處於 開啓(on)狀態時,電晶體123繼續處於截止(off)狀態 〇 再者,此時節點117繼續處於浮動狀態,節點117的 電位204繼續爲Vl-Vth丨06。 再者,當節點1 17的電位204繼續爲V卜Vth1G6,電 晶體122的源極端子及汲極端子中的一個端子的電位成爲 第一時鐘信號202的電位VI時,因爲自舉(bootstrap) φ ,根據利用電晶體122的閘極端子與源極端子及汲極端子 中的另一個端子間的寄生電容的電容耦合,節點117的電 位2 04隨著輸出信號20 9的電位而上升。此時,節點117 的電位204上升到比第一時鐘信號202的電位V1加電晶 體114的臨界値電壓的和或第一時鐘信號202的電位VI 加電晶體122的臨界値電壓(也稱爲Vth,22)的和更大的 數値,即Vl+Vth114 + Va或Vl+Vthm + Va ( Va是任意正値 )° 再者,當節點117的電位204爲 Vl+Vth114 + Va或 -37- 201014178
Vl+Vth122 + Va時,電晶體122繼續處於開啓(on)狀態。 再者,此時藉由端子121輸出的輸出信號209的電位 的數値與藉由端子103C輸入的第一時鐘信號202的電位 V 1相同。上述工作是第二期間的工作。 接著,在第三期間,除了圖1所示的電路的工作以外 ’還進行如下工作:藉由端子103C輸入Low狀態的第一 時鐘信號202。此時,電晶體124變成開啓(on )狀態。 此時,節點1 18的電位205成爲V2 + Vb,電晶體1 1〇 變成開啓(on)狀態,節點1 17的電位204與電位V2相 同。當節點1 17的電位204成爲電位V2時,電晶體122 變成截止(off)狀態。 再者,節點1 19的電位206的數値與電位V2相同。 當節點119的電位206爲V2時,節點119變成浮動狀態 。當節點1 1 9處於浮動狀態時,電晶體1 2 3繼續處於截止 (off)狀態。 再者,此時藉由端子12 1輸出的輸出信號209的電位 _ 的數値與藉由端子104J施加的電位V2相同。上述工作是 第三期間的工作。 接著,在第四期間,除了圖1所示的電路的工作以外 ’還進行如下工作:藉由端子103C輸入High狀態的第一 時鐘信號202。此時,電晶體116變成截止(off)狀態。 此時,節點119的電位206成爲V2 + Vc,當節點H9 的電位206成爲V2 + Vc時,電晶體123變成開啓(〇n ) 狀態。 -38- 201014178 再者,節點117的電位204成爲藉由端子 的電位V2。當節點117的電位成爲V2時,電 成截止(off)狀態。 再者,此時藉由端子121輸出的輸出信號 的數値與藉由端子1 041施加的電位V2相同。 第四期間的工作。 接著,在第五期間,除了圖1所示的電路 ,還進行如下工作:藉由端子103C輸入Low 時鐘信號202。此時,電晶體124變成開啓(〇 此時,節點1 1 8的電位成爲V2 + Vb,電晶 開啓(on )狀態。當電晶體1 10變成開啓(on 節點1 17的電位204與藉由端子104C施加的1 〇 再者,當節點117的電位204成爲V2 122變成截止(off)狀態。 另外,節點1 19的電位206成爲V2,電 成截止(off)狀態。 再者,此時藉由端子121輸出的輸出信號 的數値與藉由端子104J施加的電位V2相同。 第五期間的工作。 如上所述,圖4所示的驅動電路除了圖1 構的效果以外還具有如下效果:藉由利用多個 將一個輸出信號輸出到下一級的正反器電路並 出信號輸出到像素的電晶體的閘極端子,而能 104D施加 晶體122變 2 0 9的電位 上述工作是 的工作以外 狀態的第一 η)狀態。 體1 10變成 )狀態時, i位V2相同 時,電晶體 晶體123變 209的電位 上述工作是 中的電路結 輸出信號, 將另一個輸 夠將偏差小 -39- 201014178 的輸出信號輸出到正反器電路,能夠抑制工作不良。 再者,在本實施例中,可以採用圖3中的結構和圖4 中的結構組合的結構。下面,參照圖6說明本實施例中的 驅動電路的其他結構。圖6是示出本實施例的驅動電路的 結構的一個例子的電路圖。 作爲圖6所示的本實施例中的驅動電路的其他結構, 除了圖1所示的電路結構以外,還有端子103D、端子 104K、端子104L、端子104M、端子125、電晶體126、 電晶體127、電晶體128以及電晶體129。 在圖6中使用與圖1同一附圖標記而表示的元件與圖 1中的驅動電路的各元件相同,從而引用圖1中的說明。 另外,在圖6中,端子103 D相當於圖4中的端子 103C,端子104K相當於圖3中的端子104H,端子1〇礼 相當於圖4中的端子1041,端子104M相當於圖4中的端 子104J,端子125相當於圖4中的端子121,電晶體126 相當於圖3中的電晶體120,電晶體127相當於圖4中的 電晶體122,電晶體128相當於圖4中的電晶體123,並 且電晶體129相當於圖4中的電晶體124。對各元件的說 明引用圖3及圖4中的各元件的說明。 另外,圖6中的驅動電路的工作是圖3及圖4中的驅 動電路的工作組合的工作,從而引用圖3及圖4中的驅動 電路的工作的說明。 藉由採用圖6所示的結構,能夠得到與圖3及圖4所 示的結構的驅動電路的效果相同的效果。 -40- 201014178 實施例2 在本實施例中,說明與上述實施例1不同的結構的驅 動電路。 本實施例中的驅動電路具有包括多個正反器電路的移 位暫存器。 再者,參照圖7說明本實施例的驅動電路中的正反器 I 電路的電路結構的一個例子。圖7是示出本實施例的驅動 9 電路中的正反器電路的電路結構的一個例子的電路圖。 圖7所示的正反器電路具有端子5 00、端子501、端 子502、端子503、端子5 04、端子505、電晶體506、電 晶體507、電晶體508、電晶體509、電容器510、電晶體 5 1 1、電晶體5 1 2、電晶體5 1 3以及電晶體5 1 4。 注意,雖然在本實施例中示出端子5 02A及端子502B 作爲端子502,但是不局限於此,也可以將端子502A及 φ 端子502B電連接而作爲一個端子5 02。另外,雖然在本 實施例中示出端子503A及端子503B作爲端子5 03,但是 不局限於此,也可以將端子5 03 A及端子503B電連接而作 爲一個端子503。 另外,雖然在本實施例中示出端子504A至端子504E 作爲端子504,但是不局限於此’也可以將端子504A至 端子5 04E電連接而作爲一個端子504。 電晶體506是:閘極端子電連接於端子502A,而源 極端子及汲極端子中的一個端子電連接於端子5 00。 -41 - 201014178 電晶體507是:閘極端子電連接於端子500;源極端 子及汲極端子中的一個端子電連接於電晶體507的閘極端 子;源極端子及汲極端子中的另一個端子電連接於電晶體 5 06的源極端子及汲極端子中的另一個端子。雖然爲方便 起見而未圖示,但是藉由在本實施例中採用不設置電晶體 5 07的結構,而也可以縮小電路面積。 電晶體508是:閘極端子電連接於端子501;源極端 子及汲極端子中的一個端子電連接於電晶體507的源極端 _ ❹ 子及汲極端子中的另一個端子;源極端子及汲極端子中的 另一個端子電連接於端子50 4A。雖然爲方便起見而未圖 示,但是藉由在本實施例的驅動電路中的正反器電路中採 用不設置電晶體508的結構,而也可以縮小電路面積。 電容器510具有至少兩個端子,其中一個端子電連接 於端子503 A。 電晶體509是:閘極端子電連接於電容器510的另一 個端子;源極端子及汲極端子中的一個端子電連接於電晶 g 體506的源極端子及汲極端子中的另一個端子;源極端子 及汲極端子中的另一個端子電連接於端子5 04B。 電晶體511是:閘極端子電連接於電晶體506的源極 端子及汲極端子中的另一個端子;源極端子及汲極端子中 的一個端子電連接於電晶體509的閘極端子;源極端子及 汲極端子中的另一個端子電連接於端子5 04C。 電晶體512是:閘極端子電連接於電晶體5 06的源極 端子及汲極端子中的另—個端子;源極端子及汲極端子中 -42- 201014178 的一個端子電連接於端子5〇3B;源極端子及汲極端 的另一個端子電連接於端子505。雖然爲方便起見而 示,但是本實施例的驅動電路中的正反器電路可以採 電晶體512的閘極端子與源極端子及汲極端子中的另 子間設置另一電容器的結構。 電晶體513是:閘極端子電連接於電晶體509的 端子:源極端子及汲極端子中的一個端子電連接於電 I 512的源極端子及汲極端子中的另一個端子;源極端 汲極端子中的另一個端子電連接於端子504D。 電晶體514是:閘極端子電連接於端子5 02B; 端子及汲極端子中的一個端子電連接於電晶體512的 端子及汲極端子中的另一個端子;源極端子及汲極端 的另一個端子電連接於端子5 04E。 另外,將電晶體506的源極端子及汲極端子中的 個端子與電晶體5 07、電晶體5 08、電晶體5 09、電 φ 5 1 1以及電晶體5 1 2間的連接部分稱爲節點5 1 5。另 將電容器510的端子與電晶體509、電晶體511以及 體5 1 3間的連接部分稱爲節點5 1 6。 另外,正反器電路藉由端子5 00輸入第一控制信 並藉由端子5 0 1輸入第二控制信號。作爲第一控制信 第二控制信號,例如可以使用分別具有High狀態及 狀態這兩種狀態的數位信號。在使用數位信號的情況 當所輸入的第一控制信號或第二控制信號處於High (也稱爲High位準)時,藉由端子5 00或端子501 子中 未圖 用在 一端 閘極 晶體 子及 源極 源極 子中 另一 晶體 外, 電晶 號, 號及 Low 下, 狀態 將具 -43- 201014178 有預定電位値的第一控制信號或第二控制信號作爲第 位(也稱爲VI)輸入,而當所輸入的第一控制信號 二控制信號處於Low狀態(也稱爲Low位準)時, 端子500或端子501將其電位値比上述High狀態下 定電位値低的第一控制信號或第二控制信號作爲第二 (也稱爲V2 )輸入。例如,可以根據電晶體的臨界 壓値等適當地設定High狀態及Low狀態下的電位値 佳地是,例如以High狀態與Low狀態的電位差大於 器電路內的電晶體的臨界値電壓的絕對値的方式設定 狀態及Low狀態下的電位値。 另外,圖7所示的正反器電路藉由端子5 02 (也 端子502A及端子5 02B )輸入第一相位的時鐘信號( 時鐘信號或CK信號)或第二相位的時鐘信號(第二 信號或CKB信號)。第一時鐘信號及第二時鐘信號 High狀態及Low狀態這兩種電位狀態,當處於High (也稱爲High位準)時,輸入第一電位(也稱爲VI 時鐘信號,而當處於Low狀態(也稱爲Low位準) 輸入第二電位(也稱爲 V2)的時鐘信號。較佳地是 於High狀態時的第一時鐘信號及第二時鐘信號的電 與處於High狀態時的第一控制信號及第二控制信號 位値相同,而處於Low狀態時的第一時鐘信號及第二 信號的電位値與處於Low狀態時的第一控制信號及第 制信號的電位値相同。例如,可以根據電晶體的臨界 壓値等適當地設定High狀態及Low狀態下的電位値 一電 或第 藉由 的預 電位 値電 0較 正反 High 稱爲 第一 時鐘 具有 狀態 )的 時, ,處 位値 的電 時鐘 二控 値電 。較 201014178 佳地是’例如以High狀態與Low狀態的電位差大於正反 器電路內的電晶體的臨界値電壓的絕對値的方式設定High 狀態及Low狀態下的電位値。 第一時鐘信號和第二時鐘信號這兩種時鐘信號是相位 相反的時鐘信號,例如在預定的期間,當第一時鐘信號處 於High狀態時,第二時鐘信號處於Low狀態,而當第一 時鐘信號處於Low狀態時,第二時鐘信號處於High狀態 〇 另外,正反器電路藉由端子503 (也稱爲端子503A 及端子503B)分別輸入第一時鐘信號或第二時鐘信號。 藉由端子502輸入的時鐘信號和藉由端子503輸入的時鐘 信號是相反的時鐘信號,例如,在藉由端子502輸入第一 時鐘信號的情況下,藉由端子503輸入第二時鐘信號,而 在藉由端子5 02輸入第二時鐘信號的情況下,藉由端子 503輸入第一時鐘信號。 另外,正反器電路藉由端子504 (也稱爲端子504A 至端子504E)施加預定數値的電位。此時,例如,預定 電位値可以爲V 1或V2,即可以與時鐘信號或控制信號等 數位信號的High狀態或Low狀態下的電位値相同。 電晶體5 06具有根據藉由端子502A輸入的信號而控 制端子500和節點515間的導通的功能,藉由使端子500 與節點515處於導通狀態,將藉由端子5 00輸入的信號的 電位與節點5 1 5的電位設定爲相同的數値。另外’電晶體 5 06具有在電晶體509處於開啓(〇n)狀態時變成截止( -45- 201014178 off )狀態的功能。 電晶體507具有根據藉由端子500輸入的信號控制端 子500和節點515間的導通的功能,並且藉由使端子500 與節點515處於導通狀態,將節點515的電位設定爲VI 或V2,然後藉由使端子500與節點515處於非導通狀態 ,節點1 5 1變成浮動狀態。
電晶體508具有根據藉由端子501輸入的信號控制端 子504A和節點515間的導通的功能,藉由使端子504A 與節點515處於導通狀態,將節點515的電位設定爲VI 或V2。 電晶體5 09具有根據節點516的電位控制端子504B 和節點515間的導通的功能,藉由使端子5 04B與節點 515處於導通狀態’將節點515的電位設定爲VI或V2。 另外,電晶體509具有在電晶體506處於開啓(on)狀態 時變成截止(off)狀態的功能。 電容器510具有根據藉由端子503A輸入的信號利用 電容耦合作用改變節點516的電位的功能。例如’在藉由 端子503A輸入的信號從Low狀態變成High狀態的情況 下,電容器510利用電容耦合作用將節點516的電位設定 爲電位VI。與此相反,在藉由端子503A輸入的信號從 High狀態變成Low狀態的情況下’電容器510利用電容 耦合作用將節點516的電位設定爲V1或V2。 電晶體511具有根據節點515的電位控制端子504C 和節點5 16間的導通的功能’藉由使端子5〇4C與節點 -46 - 201014178 516處於導通狀態,將節點516的電位設定爲VI或V2。 電晶體5 1 2具有如下功能:根據節點5 1 5的電位控制 端子503B和端子505間的導通,並且藉由使端子503B與 端子505處於導通狀態,使藉由端子5 03 B輸入的信號的 電位値與藉由端子505輸出的信號的電位値相同。另外, 電晶體5 1 2還具有如下功能:例如在其是N型電晶體且節 點515的電位爲VI的情況下,當藉由端子503B輸入的信 φ 號從Low狀態變成High狀態時,隨著與藉由端子505輸 出的信號的電位上升使節點515的電位上升。這是所謂的 自舉(bootstrap)。通常,利用電晶體512的閘極端子與 源極端子及汲極端子中的另一個端子間的寄生電容進行自 舉。 電晶體513具有根據節點516的電位控制端子504D 和端子505間的導通的功能,藉由使端子504D與端子 5 05處於導通狀態,將藉由端子505輸出的信號的電位設 φ 定爲VI或V2。 電晶體514具有如下功能:根據藉由端子502B輸入 的信號控制端子504E和端子505間的導通,並且藉由使 端子504E與端子505處於導通狀態,將藉由端子505輸 出的信號的電位設定爲VI或V2。 注意,本實施例的驅動電路可以由具有同一導電類型 的電晶體構成,從而能夠簡化製造步驟。因此,能夠縮減 製造成本或提高成品率。再者,容易製造大型顯示面板等 的半導體裝置。在圖7中的本實施例的驅動電路中,所有 -47- 201014178 電晶體都可以爲N型電晶體或P型電晶體。 下面,參照圖8說明圖7所示的驅動電路的工作。圖 8是示出圖7所示的驅動電路的工作的時序圖。這裏,作 爲一個例子,藉由端子503輸入第一時鐘信號,並藉由端 子502輸入第二時鐘信號。這裏,說明正反器電路內的電 晶體都是N型電晶體的情況作爲圖7所示的驅動電路的工 作的一個例子。 如圖8所示,圖7中的驅動電路的工作反復進行一定 期間的預定工作。一定期間主要分爲選擇期間和非選擇期 間,選擇期間及非選擇期間進一步分爲第一期間、第二期 間、第三期間、第四期間以及第五期間。在圖8中,第一 期間、第三期間、第四期間以及第五期間爲非選擇期間, 第二期間爲選擇期間。 首先’在第一期間,藉由端子5 00輸入High狀態的 第一控制信號601,藉由端子501輸入Low狀態的第二控 制信號607 ’藉由端子502輸入High狀態的第二時鐘信號 _ 603 ’並且藉由端子5 03輸入Low狀態的第一時鐘信號 602 ’從而電晶體5 06、電晶體507以及電晶體514變成開 啓(on )狀態,而電晶體5 08變成截止(off)狀態。 當電晶體5 06及電晶體5 07變成開啓(on)狀態時, 節點515的電位604上升直到其成爲從藉由端子5 02 a輸 入的第二時鐘信號603的電位VI減去電晶體506的臨界 値電壓(也稱爲Vth5〇6)的値,即Vl-Vth5C6或者從藉由 端子500輸入的第一控制信號601的電位VI減去電晶體 -48- 201014178 507的臨界値電壓(也稱爲Vth5〇7)的値,即vi-Vth 當節點515的電位成爲Vl-Vth5G6或Vl-Vth5〇7時電 5 07變成截止(off)狀態。此時,電晶體5 06的臨界 壓和電晶體507的臨界値電壓較佳是相同的數値。在 中’假設第二期間的節點515的電位成爲Vi-Vth507 行說明。 另外’當節點515的電位604成爲VI-Vth5G7時 晶體5 1 1及電晶體5 1 2變成開啓(on )狀態。 再者’當電晶體5 1 1變成開啓(on )狀態時, 516的電位605與藉由端子504C施加的電位V2相同 者,當節點516的電位成爲V2時,電晶體5〇9及電 5 13變成截止(off)狀態。 再者,此時藉由端子505輸出的輸出信號606的 與藉由端子503B輸入的第一時鐘信號602的電位V2 由端子504E施加的電位V2相同。以上是第一期間的 〇 接著,在第二期間,藉由端子500輸入Low狀態 —控制信號6 0 1,藉由端子5 0 1輸入L 0 w狀態的第二 信號607,藉由端子5 02輸入Low狀態的第二時鐘 603’並且藉由端子503A及端子503B輸入High狀態 —時鐘信號602。此時’電晶體506、電晶體5〇7以 晶體514變成截止(off)狀態,而電晶體5〇8繼續處 止(off)狀態。 此時’節點515的電位604繼續爲Vl-Vth 5 0 7, 5 0 7 ° 晶體 値電 圖8 而進 ,電 節點 。再 晶體 電位 或藉 工作 的第 控制 信號 的第 及電 於截 電晶 -49- 201014178 體511繼續處於開啓(on)狀態。再者,當節點515的電 位604繼續爲Vl-Vthw7時,節點516的電位605繼續爲 藉由端子5 04C施加的電位V2,電晶體509及電晶體5 13 繼續處於截止(off)狀態。 如上所述,當電晶體5 06、電晶體507、電晶體508、 電晶體509以及電晶體513處於截止(off)狀態時,節點 5 15繼續處於浮動狀態,節點515的電位604繼續爲Vl_ V t h 5 〇 7。 當節點515的電位604繼續爲VI-Vth5G7,電晶體512 的源極端子及汲極端子中的一個端子的電位成爲第一時鐘 信號602的電位VI時’藉由端子505輸出的輸出信號 6 0 6的電位上升。於是’因爲節點5丨5處於浮動狀態,所 以發生自舉(bootstrap) ’根據利用電晶體512的閘極端 子與源極端子及汲極端子中的另一個端子間的寄生電容的 電容耦合,節點515的電位604隨著輸出信號606的電位 而上升。 節點515的電位604上升到比第一時鐘信號602的電 位VI加電晶體512的臨界値電壓(也稱爲vth512)的和 更大的數値’即Vl+Vth5i2 + Va(Va是任意正値)。此時 ’電晶體512繼續處於開啓(on)狀態。 再者,此時藉由端子505輸出的輸出信號6〇6的電位 的數値與藉由端子5 03B輸入的電位VI相同。上述工作是 第二期間的工作。 接著,在第三期間,藉由端子500輸入Low狀態的第 -50- 201014178 一控制信號601,藉由端子501輸入High狀態的第二控制 信號607,藉由端子502 A及502B輸入High狀態的第二 時鐘信號6 03,並且藉由端子503A及端子5 03 B輸入Low 狀態的第一時鐘信號602。此時,電晶體506、電晶體508 以及電晶體514變成開啓(on)狀態,而電晶體507繼續 處於截止(off)狀態。 當電晶體5〇6及電晶體508變成開啓(〇n)狀態時, φ 節點515的電位與藉由端子500輸入的第一控制信號601 的電位V2或藉由端子504A施加的電位V2相同。 再者’當節點515的電位604成爲V2時,電晶體 511及電晶體512變成截止(off)狀態。通常,在藉由端 子502B輸入的第一時鐘信號6 02變成Low狀態後,電晶 體511變成截止(off)狀態。這是因爲通常,節點515的 電位604比第一時鐘信號602延遲或畸變的緣故。在第— 時鐘信號602變成Low狀態後,電晶體51 1變成截止( φ off)狀態,從而在保持與藉由504C施加的電位V2相同 的數値的狀態下,節點5 1 6變成浮動狀態。 再者,在節點516處於浮動狀態時,電晶體509及電 晶體513繼續處於截止(off)狀態。 再者,電容器510保持藉由端子503A輸入的第一時 鐘信號602的電位與節點516的電位間的電位差,即Low 狀態下的第一時鐘信號602的電位與藉由端子504C施加 的電位V2間的電位差。 再者,此時藉由端子505輸出的輸出信號606的電位 -51 - 201014178 的數値與藉由端子504E施加的電位V2相同。上述工作是 第三期間的工作。 接著,在第四期間,藉由端子5 00輸入Low狀態的第 —控制信號601,藉由端子501輸入Low狀態的第二控制 信號607,藉由端子5 02A及端子502B輸入Low狀態的第 二時鐘信號603’並且藉由端子503A及端子5 03 B輸入 High狀態的第一時鐘信號602。此時,電晶體5 06電晶體 508以及電晶體514變成截止(off)狀態,而電晶體507 繼續處於截止(off)狀態。 此時,根據電容器510的電容耦合,節點516的電位 605成爲V2 + Vb。Vb較佳大於電晶體5 09的臨界値電壓或 電晶體513的臨界値電壓,並較佳小於V1-V2。 再者,當節點516的電位605成爲V2 + Vc時,電晶 體509及電晶體513變成開啓(on)狀態,當電晶體509 及電晶體5 1 3變成開啓(on )狀態時,節點5 1 5的電位 604的數値與藉由端子504B施加的電位V2或藉由端子 5 04D施加的電位V2相同。 再者’當節點515的電位604成爲V2時,電晶體 5 11及電晶體512變成截止(off)狀態。 再者’此時藉由端子505輸出的輸出信號606的電位 的數値與藉由端子504D施加的電位V2相同。上述工作 是第四期間的工作。 接著,在第五期間’藉由端子5 00輸入Low狀態的第 —控制信號601’藉由端子501輸入Low狀態的第二控制 -52- 201014178 信號607,藉由端子502A及端子502B輸入High狀態的 第二時鐘信號603,並且藉由端子503A及端子503B輸入 High狀態的第一時鐘信號602。此時,電晶體506及電晶 體5 14變成開啓(on)狀態,而電晶體507及電晶體508 繼續處於截止(off)狀態。 此時,根據電容器510的電容耦合,節點516電位 605成爲V2。再者,當節點516的電位605成爲V2時, • 電晶體509及電晶體513變成截止(off)狀態。 再者,當節點515的電位604成爲V2時,電晶體 511及電晶體512變成截止(off)狀態。 再者,此時藉由端子505輸出的輸出信號606的電位 的數値與藉由端子5 04D施加的電位V2相同。上述工作 是第五期間的工作。 注意,在第三期間後的非選擇期間,本實施例中的驅 動電路反復進行多次的第四期間及第五期間的工作。因此 0 ,在非選擇期間的任一期間對節點5 1 5施加預定數値的電 位,從而能夠抑制節點5 1 5變成浮動狀態。因此,能夠減 少雜訊導致的影響,從而能夠抑制工作不良。 另外,因爲在本實施例中的驅動電路的工作中藉由第 四期間與第五期間互不相同的電晶體(本實施例中電晶體 5 06及電晶體5 09 )變成開啓(on )狀態而能夠對節點51 5 施加預定數値的電位,所以即使在應用例如半導體層由非 晶半導體構成的電晶體的情況下,也可以抑制各電晶體中 的退化。因此,能夠減少退化導致的電晶體的工作定時的 -53- 201014178 偏差,從而能夠抑制工作不良。 另外,本實施例中的驅動電路由比上述實施例的結構 更少的元件構成,從而能夠縮小電路面積。 再者,在本實施例中,可以以與圖7不同的結構爲本 發明的實施例之一的驅動電路。下面,參照圖9說明本實 施例中的驅動電路的其他結構。圖9是示出本實施例的驅 動電路的結構的一個例子的電路圖。 作爲圖9所示的驅動電路,除了圖7所示的驅動電路 的電路結構以外,還有端子504F及電晶體517。 在圖9所示的驅動電路中,使用與圖7所示的驅動電 路相同的附圖標記而表示的元件與圖7中的驅動電路相同 ,從而省略說明。 電晶體517是:閘極端子電連接於端子500;源極端 子及汲極端子中的一個端子電連接於電晶體509的閘極端 子;源極端子及汲極端子中的另一個端子電連接於端子 在圖9所示的驅動電路中,藉由端子5 04F施加的電 位與圖7所示的端子504 A至504E相同。另外,可以將端 子504A至504F電連接而作爲一個端子504。 電晶體517具有根據藉由端子500輸入的信號控制端 子504F和節點516間的導通的功能,藉由使端子504F和 節點516處於導通狀態,將節點516的電位設定爲VI或 V2。 下面,參照說明圖9所示的驅動電路的工作。注意’ -54- 201014178 就圖9中的驅動電路的工作而言只說明電晶體517的工作 ,因爲電晶體517以外的元件的工作與圖7所示的驅動電 路的工作相同,故省略說明。另外,這裏,說明正反器電 路內的電晶體都是N型電晶體的情況作爲圖9所示的驅動 電路的工作的一個例子。 在第一期間,藉由端子500輸入High狀態的第一控 制信號601。此時,電晶體517變成開啓(on)狀態。 I 當電晶體517變成開啓(on)狀態時,節點516的電 位與藉由端子504F施加的電位V2相同。 然後,在第二期間至第五期間,藉由端子500輸入 Low狀態的第一控制信號601,從而電晶體517變成截止 (off )狀態。 如上所述,圖9所示的驅動電路除了圖7中的電路結 構的效果以外還具有如下效果:藉由在第一期間將第一控 制信號601直接輸入到電晶體517來使電晶體517變成開 φ 啓(on )狀態,而能夠在第一期間更確實地將節點5 1 6的 電位設定爲電位V2。 再者,在本實施例中’可以以與圖7及圖9不同的結 構爲本發明的實施例之一的驅動電路。下面’參照圖10 說明本實施例中的驅動電路的其他結構。圖10是示出本 實施例的驅動電路的結構的一個例子的電路圖。 作爲圖1〇所示的驅動電路的結構,除了圖7所示的 電路結構以外’還有端子503C、端子504G、端子504H、 端子518、電晶體519、電晶體520以及電晶體521。 -55- 201014178 在圖10中使用與圖7同一附圖標記而表示的元件與 圖7中的驅動電路相同,從而引用圖7中的各元件的說明 〇 電晶體519是:閘極端子電連接於電晶體506的源極 端子及汲極端子中的另一個端子;源極端子及汲極端子中 的一個端子電連接於端子503C。 電晶體520是:閘極端子電連接於電晶體509的閘極 端子;源極端子及汲極端子中的一個端子電連接於電晶體 _ 〇 519的源極端子及汲極端子中的另一個端子;源極端子及 汲極端子中的另一個端子電連接於端子504G。 電晶體521是:閘極端子電連接於電晶體514的間極 端子;源極端子及汲極端子中的一個端子電連接於電晶體 519的源極端子及汲極端子中的另一個端子;源極端子及 汲極端子中的另一個端子電連接於端子504H。 電晶體5 1 9具有如下功能:根據節點5 1 5的電位使端 子503C與端子518導通狀態,使藉由端子503C輸入的信 @ 號的電位値與藉由端子518輸出的信號的電位値相同。尤 其是在節點515的電位爲VI的情況下,當藉由端子503C 輸入的信號的電位從Low狀態變成High狀態時’電晶體 519具有隨著電晶體519的源極端子及汲極端子中的另一 個端子的電位上升使節點515的電位上升的功能。這是所 謂的自舉(bootstrap )。通常’利用電晶體5 1 9的閘極端 子與源極端子及汲極端子中的另一個端子間的寄生電容進 行自舉。 -56- 201014178 電晶體520具有如下功能:根據節點 子504G和端子518處於導通狀態’將藉 的信號的電位設定爲V1或V2° 電晶體521具有如下功能:根據藉由 的信號使端子504H和端子518處於導通 子518輸出的信號的電位設定爲V1* v2 下面,參照圖I1說明圖10中的驅動 11是示出本實施例中的驅動電路的工作的 圖。注意,就圖10中的驅動電路的工作 體519、電晶體520以及電晶體521的工 示的驅動電路的元件的工作相同的部分而 7中的驅動電路的工作的說明。假設將第 到圖10中的端子503C而進行說明。另外 反器電路內的電晶體都是N型電晶體的情 示的驅動電路的工作的一個例子。 在第一期間,除了圖7所示的電路的 行如下工作:藉由端子5 03C輸入Low狀 號6 02。此時,電晶體521變成開啓(on) 此時,節點515的電位604成爲VI 晶體51 1變成開啓(on )狀態。再者,當 開啓(on)狀態時,電晶體520變成截止 另外’當節點515的電位604成爲\ 晶體512變成開啓(on)狀態。 再者’此時藉由端子518輸出的輸出 5 1 6的電位使端 由端子518輸出 端子5 02B輸入 狀態,將藉由端 〇 電路的工作。圖 一個例子的時序 而言只說明電晶 作,就與圖7所 言適當地引用圖 一時鐘信號輸入 ,這裏,說明正 況作爲圖1 〇所 工作以外,還進 態的第一時鐘信 狀態。 -V t h 5 〇 7 '並且電 電晶體511變成 (off)狀態。 M-Vtll5G7 時,電 信號6 0 8的電位 -57- 201014178 與藉由端子503C輸入的第一時鐘信號的電位V2或藉由端 子5 04H施加的電位V2相同。如上所述的是第一期間的 工作。 接著,在第二期間,除了圖7所示的電路的工作以外 ,還進行如下工作:藉由端子5 0 3 C輸入High狀態的第一 時鐘信號602。此時,電晶體521變成截止(off)狀態。 此時,節點515的電位604繼續爲Vl-Vth5〇7,並且 電晶體5 1 1繼續處於開啓(on )狀態。當電晶體5 1 1繼續 處於開啓(on)狀態時,電晶體520繼續處於截止(off) 狀態。 再者,此時節點515繼續處於浮動狀態,節點515的 電位604繼續爲Vl-Vth507。 再者,當節點515的電位604繼續爲Vl-Vth5Q7,源 極端子及汲極端子中的一個端子的電位成爲第一時鐘信號 6 02的電位VI時,根據利用電晶體519的閘極端子與源 極端子及汲極端子中的另一個端子間的寄生電容的電容耦 合,節點515的電位6 04隨著輸出信號608的電位而上升 。此時,節點515的電位604上升到比第一時鐘信號602 的電位VI加電晶體512的臨界値電壓(也稱爲Vth512 ) 的和或第一時鐘信號602的電位VI加電晶體519的臨界 値電壓(也稱爲 Vth519 )的和更大的數値,即 Vl+Vth512 + Va 或 Vl+Vth519 + Va ( Va 是任意正値)。 再者,當節點515的電位604爲Vl+Vth512 + Va或 Vl+Vth519 + Va時,電晶體519繼續處於開啓(on)狀態。 -58- 201014178 再者,此時藉由端子518輸出的輸出信號608的數値 與藉由端子503C輸入的第一時鐘信號602的電位VI相同 。上述工作是第二期間的工作。 接著,在第三期間,除了圖7所示的電路的工作以外 ,還進行如下工作:藉由端子5 03C輸入Low狀態的第一 時鐘信號6 02。此時,電晶體521變成開啓(on)狀態。 此時,節點5 1 6的電位6 0 5的數値與電位V 2相同。 . 當節點516的電位605爲V2時,節點516變成浮動狀態 。當節點516處於浮動狀態時,電晶體52 0繼續處於截止 (off)狀態。 再者,此時藉由端子518輸出的輸出信號608的電位 的數値與藉由端子5 04H施加的電位V2相同。上述工作 是第三期間的工作。 接著,在第四期間,除了圖7所示的電路的工作以外 ,還進行如下工作:藉由端子5 03 C輸入High狀態的第一 Q 時鐘信號602。此時,電晶體521變成截止(off)狀態。 此時,節點516的電位605成爲V2 + Vb,當節點516 的電位605成爲V2 + Vb時,電晶體520變成開啓(on) 狀態。 再者,節點515的電位6 04成爲與藉由端子504B施 加的電位V2相同的數値。當節點5 1 5的電位604成爲V2 時’電晶體519變成截止(off)狀態。 再者’此時藉由端子518輸出的輸出信號608的電位 的數値與藉由端子5 04G施加的電位V2相同。上述工作 -59- 201014178 是第四期間的工作。 接著,在第五期間,除了圖7所示的電路的工作以外· ,還進行如下工作:藉由端子503 C輸入Low狀態的第一 時鐘信號602。此時,電晶體521變成開啓(on)狀態。 此時,當節點515的電位604成爲V2時,電晶體 519變成截止(off)狀態。 另外,當節點516的電位605成爲V2時,電晶體 520變成截止(off)狀態。 再者,此時藉由端子518輸出的輸出信號608的電位 的數値與藉由端子5 04H施加的電位V2相同。上述工作 是第五期間的工作。 如上所述,就圖10所示的驅動電路中的正反器電路 而言,藉由利用多個輸出信號,將一個輸出信號輸出到下 一級的正反器電路並將另一個輸出信號輸出到像素的電晶 體的閘極端子,而能夠將偏差小的輸出信號輸出到正反器 電路,能夠抑制工作不良。 再者,本實施例的驅動電路中的正反器電路,可以採 用圖7中的結構和圖10中的結構組合的結構。下面,參 照圖12說明本實施例的驅動電路中的正反器電路的其他 結構。圖12是示出本實施例的驅動電路中的正反器電路 的其他結構的電路圖。 作爲圖12所示的本實施例中的驅動電路中的正反器 電路的其他結構,除了圖7所示的電路結構以外,還有端 子5 03 D、端子5 041、端子5 04J、端子504K、端子5 22、 -60- 201014178 電晶體523、電晶體524、電晶體525以及電晶體526。 在圖12中使用與圖7同一附圖標記而表示的元件與 圖7中的驅動電路相同’從而適當地引用圖7中的各元件 的說明。 另外,在圖12中,端子503D相當於圖10中的端子 503C,端子5041相當於圖9中的端子504F,端子504J相 當於圖10中的端子504G,端子504K相當於圖10中的端 子50 4Η,端子522相當於圖10中的端子518,電晶體 5 23相當於圖9中的電晶體5 17,電晶體524相當於圖10 中的電晶體519,電晶體525相當於圖10中的電晶體520 ,並且電晶體相當於圖1〇中的電晶體521。對各元件 的說明適當地引用圖9及圖10中的各元件的說明。 另外,圖12中的驅動電路的工作是圖9及圖10中的 驅動電路的工作組合的工作,從而引用圖9及圖10中的 驅動電路的工作的說明。
藉由採用圖1 2所示的上述結構,能夠得到圖9及圖 10所不的驅動電路的效果。 另外,本實施例可以與其他實施例適當地組合。 實施例3 在本實施例中,說明應用本發明的實施例之一的驅動 電路的顯示裝置的結構。 首先’參照圖13說明本實施例的顯示裝置的結構。 圖13是示出本實施例的顯示裝置的結構的一個例子的方 -61 - 201014178 塊圖。 圖13所示的顯示裝置包括像素部700、信號線驅動電 路701、掃描線驅動電路702、控制電路703、時鐘信號產 生電路704、信號線705A、信號線705B、掃描線70 6A、 掃描線706B、掃描線706C、掃描線706D、時鐘信號線 707以及時鐘信號線708。注意,在圖13所示的顯示裝置 中,也將掃描線706A、掃描線706B、掃描線706C或掃 描線706D簡單地稱爲掃描線706,也將信號線705A、信 號線70 5B簡單地稱爲信號線705。另外,雖然在圖13中 示出兩個信號線及四個掃描線,但是在本實施例的顯示裝 置中對信號線及掃描線的個數沒有特別的限制,也可以採 用具有其他個數的信號線及掃描線的結構。如果信號線及 掃描線的個數變多,則也可以在增加了像素數的情況下進 行顯示工作。 再者,像素部700具有多個像素709。注意,雖然在 圖13中只圖示八個像素709,但是不局限於此。在本實施 办 ❹ 例的顯示裝置中,像素7 09也可以由其他個數的像素7 09 構成。例如,如果是同一面積的像素部,藉由增加像素數 而能夠進行清晰的顯示。 另外’像素部700中的像素709藉由多個信號線705 中的任何一個信號線705電連接於信號線驅動電路701, 並藉由多個掃描線706中的任何一個掃描線706電連接於 掃描線驅動電路702。 再者,掃描線驅動電路702具有移位暫存器,移位暫 •62- 201014178 存器包括成爲第一正反器電路(也稱爲第一級正反器電路 )的正反器電路710A、成爲第二正反器電路(也稱爲第 二級正反器電路)的正反器電路71 0B成爲第三正反器電 路(也稱爲第三級正反器電路)的正反器電路710C以及 成爲第四正反器電路(也稱爲第四級正反器電路)的正反 器電路710D。注意,也將正反器電路710A、正反器電路 710B、正反器電路710C、正反器電路710D簡單地稱爲正 • 反器電路710。注意,在本實施例的顯示裝置中,正反器 電路的個數不局限於圖13所示的正反器電路的個數,也 可以爲其他個數(N爲自然數)。例如,藉由增加正反器 電路的個數,能夠控制更多的信號線,從而對增大像素部 的面積的情況有效。 另外,在本實施例的顯示裝置中,可以將上述實施例 1至3中的任何一種正反器電路的結構應用於正反器電路 710。在圖13所示的顯示裝置中,說明應用圖1的結構的 φ 正反器電路的情況作爲一個例子。注意,雖然在圖13所 示的顯示裝置中說明將本發明的實施例之一的驅動電路應 用於掃描線驅動電路的例子,但是不局限於此,也可以在 本實施例的顯示裝置中將本發明的實施例之一的驅動電路 應用於信號線驅動電路。 例如,在具有N級(N是等於或大於2的自然數)的 正反器電路710的情況下,在第一級的正反器電路中,圖 1所示的端子1〇〇電連接於控制電路703,而圖1所示的 端子105藉由第一掃描線706電連接於像素709。 -63- 201014178 在第N級的正反器電路710中,圖1所示的端子100 電連接於第N-1級的正反器電路710的端子105,而圖1 所示的端子105電連接於第N-1級的正反器電路710的圖 1所示的端子101,並藉由第K的掃描線70 6電連接於像 素 709 〇 另外,在奇數級的正反器電路71〇中,圖1所示的端 子102藉由時鐘信號線708電連接於時鐘信號產生電路 7 04,而圖1所示的端子103藉由時鐘信號線707電連接 於時鐘信號產生電路704。 另外,在偶數級的正反器電路710中,圖1所示的端 子102藉由時鐘信號線707電連接於時鐘信號產生電路 704,而圖1所示的端子103藉由時鐘信號線708電連接 於時鐘信號產生電路7〇4。 下面,詳細地說明圖1 3所示的掃描線驅動電路702 的結構。 再者,在圖13所示的掃描線驅動電路702中,正反 器電路710A是:圖1所示的端子1〇〇電連接於控制電路 703;圖1所示的端子1〇2藉由時鐘信號線708電連接於 時鐘信號產生電路704;圖1所不的端子103藉由時鐘信 號線707電連接於時鐘信號產生電路7〇4;圖1所示的端 子105藉由掃描線706A電連接於像素709。 另外,正反器電路710B是:圖1所示的端子100電 連接於正反器電路710A的端子105;圖1所示的端子102 藉由時鐘信號線7〇7電連接於時鐘信號產生電路704;圖 -64- 201014178 1所示的端子103藉由時鐘信號線708電 產生電路704;圖1所示的端子105電連 710A的圖1所示的端子101,並藉由掃推 於像素7 0 9。 另外,正反器電路71 0C是:圖1所 連接於正反器電路710B的端子105;圖1 藉由時鐘信號線708電連接於時鐘信號產 φ 1所示的端子103藉由時鐘信號線707電 產生電路704;圖1所示的端子105電連 71 0B的圖1所示的端子101,並藉由掃描 於像素7 0 9。 另外,正反器電路710D是:圖1所: 連接於正反器電路710C的端子105;圖1 藉由時鐘信號線707電連接於時鐘信號產 1所示的端子103藉由時鐘信號線70 8電 φ 產生電路7 04;圖1所示的端子105電連 710C的圖1所示的端子101,並藉由掃描 於像素709。 時鐘信號產生電路7 04藉由時鐘信號 時鐘信號,並藉由時鐘信號線708輸出第 意,因爲第一時鐘信號及第二時鐘信號分 1中的第一時鐘信號及第二時鐘信號相同 用實施例1的說明。 從控制電路7〇3輸出開始信號作爲正 連接於時鐘信號 接於正反器電路 線706B電連接 示的端子1 〇〇電 所示的端子102 生電路704 ;圖 連接於時鐘信號 接於正反器電路 線706C電連接 忝的端子1〇〇電 所示的端子102 生電路704 ;圖 連接於時鐘信號 接於正反器電路 線706D電連接 線7 0 7輸出第一 二時鐘信號。注 別與上述實施例 ,所以適當地引 反器電路開始工 -65- 201014178 作的第一控制信號。注意’因爲開始信號與上述實施例1 中的第一控制信號相同,所以引用實施例1中的第一控制 信號的說明。另外,控制電路703可以電連接於信號線驅 動電路70 1。藉由採用控制電路703與信號線驅動電路 701電連接的結構,也能夠在信號線驅動電路70 1中使用 控制信號進行所希望的工作。 下面,說明圖13所示的顯示裝置的工作。 首先,參照圖14說明掃描線驅動電路702的工作。 圖14是示出圖13所示的顯示裝置中的掃描線驅動電路的 工作的一個例子的時序圖。這裏,說明正反器電路由N型 電晶體構成的情況作爲一個例子。 圖13所示的掃描線驅動電路702的工作可以根據正 反器電路的級數N分爲T(T爲自然數)個期間。這裏, 作爲一個例子,Τ = 8,說明圖13所示的正反器電路71 0Α 至正反器電路710D的四個正反器電路的工作。 首先,在第一期間,對於正反器電路710Α,從控制 ❾ 電路703藉由正反器電路71 0Α的端子100輸入High狀態 的開始信號801,藉由端子102輸入High狀態的第二時鐘 信號803,並且藉由端子103輸入Low狀態的第一時鐘信 號8 02。這裏,第一期間的工作相當於上述實施例1中的 圖2所示的時序圖的第一期間的工作。 接著,在第二期間,對於正反器電路7 1 〇 A,從控制 電路703藉由正反器電路710A的端子100輸入Low狀態 的開始信號801,藉由端子102輸入Low狀態的第二時鐘 -66 - 201014178 信號803,並且藉由端子103輸入High狀態的第一時鐘信 號802。此時,將High狀態的輸出信號804藉由端子105 輸出到正反器電路710B的端子1〇〇及掃描線706A。 另外,在第二期間,對於正反器電路710B,藉由端 子1〇〇輸入正反器電路710A的輸出信號804,藉由端子 102輸入High狀態的第一時鐘信號802,並且藉由端子 103輸入Low狀態的第二時鐘信號803。 _ 接著,在第三期間,對於正反器電路710B,藉由端 子100輸入Low狀態的輸出信號804,藉由端子102輸入 Low狀態的第一時鐘信號802,並且藉由端子103輸入 High狀態的第二時鐘信號803。此時,將High狀態的輸 出信號805藉由端子105輸出到正反器電路710C的端子 100、正反器電路710A的端子1〇1以及掃描線706B。 另外,在第三期間,對於正反器電路71 0C,藉由端 子100輸入High狀態的輸出信號8 05,藉由端子102輸入 φ High狀態的第二時鐘信號803,並且藉由端子103輸入 Low狀態的第一時鐘信號802。 接著,在第四期間,對於正反器電路710C,藉由端 子100輸入Low狀態的輸出信號805,藉由端子102輸入 Low狀態的第二時鐘信號803,並且藉由端子103輸入 High狀態的第一時鐘信號802。此時,將High狀態的輸 出信號806藉由端子105輸出到正反器電路710D的端子 100、正反器電路710B的端子1〇1以及掃描線706C。 另外,在第四期間,對於正反器電路710D,藉由端 -67- 201014178 子100輸入High狀態的輸出信號806作爲第一控制信號 ,藉由端子102輸入High狀態的第一時鐘信號802,並且 藉由端子103輸入Low狀態的第二時鐘信號803。 接著,在第五期間,對於正反器電路710D,藉由端 子輸入Low狀態的輸出信號806作爲第一控制信號, 藉由端子102輸入Low狀態的第一時鐘信號802,並且藉 由端子103輸入High狀態的第二時鐘信號803。此時,將 輸出信號807藉由端子105輸出到下一級的正反器電路的 端子100、正反器電路710C的端子1〇1以及掃描線706D 。上述工作是掃描線驅動電路的工作。 下面,說明像素部的工作。 首先,由掃描線驅動電路702選擇多個掃描線706中 的任何一個。電連接於所選擇的掃描線706的像素709, 由信號線驅動電路701藉由信號線705輸入信號,對顯示 元件施加預定數値的電位,以進行顯示工作。再者,藉由 依次選擇其他掃描線706,使其他像素同樣地進行顯示工 作。上述工作是像素部的工作。 如上所述,本實施例中的顯示裝置以本發明的實施例 之一的驅動電路作爲掃描線驅動電路使用,從而在正反器 電路被重定後能夠抑制信號値的變化,能夠抑制工作不良 。另外,因爲在各掃描線中能夠保持所希望的電位,所以 能夠提高可靠性。 另外,可以將本實施例的顯示裝置應用於例如液晶顯 示裝置。下面,說明應用於液晶顯示裝置的情況。 -68- 201014178 作爲可以應用於本實施例的液晶顯示裝置的液晶元件 的工作模式,可以採用 TN ( Twisted Nematic,即扭曲向 列)模式、IPS ( In-Plane-Switching,即平面內切換)模 式、FFS ( Fringe Field Switching,即邊緣場切換)模式 、MVA ( Multi-domain Vertical Alignment,即多象限垂直 配向)模式、PVA( Patterned Vertical Alignment,β卩垂 直取向構型)模式、ASM ( Axially Symmetric aligned φ Micro-cell,即軸對稱排列微胞)模式、OCB ( Optical Compensated Birefringence,即光學補償彎曲)模式、 FLC ( Ferroelectric Liquid Crystal,即鐵電液晶)模式、 AFLC ( Antiferroelectric Liquid Crystal,即反鐵電液晶) 模式等。 下面,說明可以應用於本實施例中的液晶顯示裝置的 像素的結構及像素的工作。 首先,參照圖15A說明可以應用於本實施例中的液晶 0 顯示裝置的像素的結構。圖15A是示出本實施例中的液晶 顯示裝置的像素部結構的一個例子的電路圖。 圖15A所示的像素部具有像素750、佈線754、佈線 755、佈線756以及佈線75 7,像素75 0具有電晶體751、 液晶元件752以及電容器753。 電晶體751是:閘極端子電連接於佈線75 5,而源極 端子及汲極端子中的一個端子電連接於佈線754。 液晶元件7 52是:具有第一端子、第二端子以及液晶 層,第一端子電連接於電晶體751的源極端子及汲極端子 -69- 201014178 中的另一個端子,而第二端子電連接於佈線757。 電容器753是:具有至少兩個端子,一個端子電連接 於液晶元件75 2的第一端子,而另一端子電連接於佈線 756 ° 例如,佈線7 5 4可以用作信號線。信號線是用來將從 像素外部輸入的預定電位的資料信號傳送到像素750的佈 線。 佈線75 5可以用作掃描線。掃描線是用來控制電晶體 751的開啓(on)狀態及截止(off)狀態的佈線。 佈線756可以用作電容線。電容線是用來將預定的電 壓施加到電容器753的端子的佈線。 電晶體751可以用作開關。 電容器753可以用作儲存電容器。電容器753是用來 在電晶體751處於截止(off )狀態時將施加到液晶元件 7 52的電壓維持一定期間的電容器。 佈線757可以用作液晶元件752的對置電極。對置電 極是用來將預定的電壓施加到液晶元件752的佈線。 注意,各佈線的功能不局限於此,而可以附加各種功 能。例如,也可以藉由改變施加到用作電容線的佈線的電 位而調整施加到液晶元件752的電壓。 另外,只要電晶體751用作開關,電晶體751的極性 既可爲P型又可爲N型。 下面,參照圖1 5B說明可以應用於本實施例中的液晶 顯示裝置的像素的其他結構。圖15B是示出本實施例中的 -70- 201014178 液晶顯示裝置的像素部的其他結構的一個例子的電路圖。 圖15B所示的像素部的結構與圖15A所示的像素部的 結構不同的點只在於省略佈線757,並且液晶元件752的 端子與電容器7 5 3的端子電連接,其他部分與圖15A所示 的像素部相同。尤其是在液晶元件爲水平電場模式(包括 IPS模式、FFS模式)的情況下,較佳應用圖15B所示的 像素部。這是因爲如下緣故:在液晶元件爲水平電場模式 © 的情況下,因爲可以在同一基板上形成成爲液晶元件752 的端子的一部分的電極及成爲電容器753的端子的一部分 的電極,所以容易電連接液晶元件752的電極與電容器 753的電極。另外,藉由採用圖15Β所示的像素部的結構 ,可以省略佈線757,從而能夠簡化製造步驟,能夠降低 製造成本。 圖15Α或圖15Β所示的像素部可以採用將多個像素配 置爲矩陣形狀的結構。藉由採用該結構,形成液晶顯示裝 φ 置的顯示部,而能夠顯示各種圖像。 下面,參照圖15C說明具有多個像素的像素部的結構 。圖15C是示出本實施例中的液晶顯示裝置的像素部的結 構的一個例子的電路圖。
圖15C所示的像素部具有將圖15Α所示的多個像素 750配置爲矩陣形狀的結構。在圖15C中,從像素部具有 的多個像素中抽出四個像素而表示,並將位於i列j行(i 和j爲自然數)的像素表示爲像素75 0_i,j。在圖15C所 示的像素部中,像素750_i,j與佈線75 4_i、佈線75 5 J -71 - 201014178 、佈線756_j電連接,像素750_i + 1,j與佈線754_i + 1、 佈線755_j、佈線756J電連接,像素75〇」,j + 1與佈線 75 4_ι、佈線75 5J + 1、佈線75 6_j + l電連接,並且像素 750 —i+1,j + 1 與佈線 754_i + 1、佈線 75 5J + 1、佈線 75 6_j + l電連接。注意’在圖15C所示的像素部中,各佈 線可以在屬於同一列或行的多個像素間共同使用。在圖 15C所示的像素部中’佈線757是對置電極,對置電極是 在所有像素中共同使用的,從而佈線757不以自然數i或 j而表示。注意’在本實施例的液晶顯示裝置中,也可以 採用圖15B所示的像素部的結構,從而即使有佈線757的 g己載’佈線757也不是必需的’也可以藉由與其他佈線共 同使用等而省略。 圖1 5 C所示的像素部的像素能夠根據各種方法而驅動 。尤其是,藉由稱爲交流驅動的方法驅動,而能夠抑制液 晶元件的退化(圖像燒傷)。下面,參照圖15D說明藉由 交流驅動而驅動圖15C所示的像素部的像素的情況下的工 作。圖15D是示出圖15C所示的像素部的像素的工作的時 序圖。注意,這裏說明採用交流驅動之一的點反轉驅動的 工作作爲圖1 5 C所示的像素部的像素的工作。藉由採用點 反轉驅動’能夠抑制在交流驅動的情況下發生的閃爍。 在圖15C所示的像素部的像素中,電連接於佈線 755_j的像素中的開關在一個框期間的第j閘極選擇期間 變成選擇狀態(開啓(on)狀態),而在除此以外的期間 變成非選擇狀態(截止(off)狀態)。然後,在第j閘極 -72- 201014178 選擇期間後,出現第j + i閘極選擇期間。像這樣,依次進 行掃描,從而在一個框期間內所有像素依次變成選擇狀態 。在圖15D所示的時序圖中,作爲一個例子,當電位變成 高狀態(High狀態)時,該像素中的開關變成選擇狀態, 而當電位變成低狀態(Low狀態)時,該像素中的開關變 成非選擇狀態。注意,上述情況是各像素中的電晶體爲N 型的情況’從而在使用P型電晶體的情況下,電壓和選擇 φ 狀態的關係與N型的情況相反。 在圖15D所示的時序圖中,在第k框(k爲自然數) 中的第j閘極選擇期間’對用作信號線的佈線754_i施加 正的電位’而對佈線754_i + l施加負的電位。然後,在第 k框中的第j + 1閘極選擇期間,對佈線7 5 施加負的電 位’而對佈線7 5 4_i + 1施加正的電位。然後,繼續對各信 號線交替地施加其極性根據每個閘極選擇期間而反轉的信 號。其結果是’在第k框中’對像素75 〇_i,j施加正的電 ❹位’對像素750_i+l,j施加負的電位,對像素750 —i’ j + 1 施加負的電位,並且對像素75〇 —i+1 , j + 1施加正的電位 。然後’在第k+1框中,對各像素寫入其極性與在第k框 中寫入的電位相反的電位作爲資料。其結果是,在第k+1 框中,對像素750_i,j施加負的電位,對像素75〇 —i+1,』 施加正的電位,對像素750_i,j + 1施加正的電位,並且對 像素750_i+l,j + ι施加負的電位。像這樣,在同一框中 相鄰的像素間施加其極性不相同的電位,並且在各像素中 電位的極性根據每一框而反轉這一種驅動方法被稱爲點反 -73- 201014178 轉驅動。藉由點反轉驅動,能夠抑制液晶元件的退化,並 能夠減少在所顯示的圖像整體或一部分均勻的情況下看到 的閃爍。另外,施加到包括佈線756J、佈線756J + 1的 所有佈線756的電壓可以爲一定電壓。注意,在佈線754 的時序圖中,雖然只表示電位的極性,但是在實際上根據 所表示的極性而成爲各種電位値。這裏,雖然說明極性根 據每一個點(一個像素)而反轉的情況,但是不局限於此 ,而可以使極性根據每多個像素而反轉。例如,藉由使所 〇 寫入的電位的極性根據每兩個閘極選擇期間而反轉,可以 w 降低寫入電位時的耗電量。除此以外,還可以使極性根據 每一列而反轉(源極線反轉)或者使極性根據每一行而反 轉(閘極線反轉)。 只要在一個框期間對像素750中的電容器753施加一 定電壓’即可。這裏’因爲在一個框期間的大部分中施加 到用作掃描線的佈線755的信號處於Low狀態,即大致施 加了 一定電壓’所以可以將像素750中的電容器753的另 —個端子連接於佈線755。圖15E示出電容器753的另一 個端子與佈線755電連接的結構。 圖15E所示的像素部的像素結構與圖15C所示的像素 部的像素結構不同的點在於省略佈線756,並且像素75〇 內的電容器75 3的端子與前—行中的佈線755電連接。具 體地說,像素750_i,j + Ι及像素750 —i+1,j + 1中的電容 器75 3的端子電連接於佈線755j。像這樣,藉由電連接 像素75 0內的電容器75 3的端子與前—行中的佈線755, -74- 201014178 可以省略佈線756,從而佈線個數減少了,能夠提高像素 的開口率。注意,也可以將電容器75 3的端子連接於其他 行中的佈線75 5,而不連接於前一行中的佈線7 55。另外 ’圖1 5 E所示的像素部的像素的驅動方法可以與圖丨5 C所 示的像素部的像素的驅動方法相同。 另外,藉由使用電容器753及電連接於電容器753的 另一個端子的佈線,能夠減小施加到用作信號線的佈線 φ 754的電壓。就此時的像素部的結構及驅動方法而言,參 照圖1 5 F及圖1 5 G進行說明。λ 圖15F所示的像素部的結構與圖15Α所示的像素部的 結構不同的點在於在一個像素列中設置兩個佈線756,並 且在相鄰的像素間交替進行與像素750中的電容器753的 端子間的電連接。注意’將兩個佈線7 5 6分別稱爲佈線 756-1及佈線756-2。具體地說,在圖15F所示的範圍中 ’像素750」中的電容器75 3的端子電連接於佈線 〇 756-1J ’像素750_i + l ’ j中的電容器753的端子電連接 於佈線756-2J,像素75 0」,j + i中的電容器753的端子 電連接於佈線756-2J + 1 ’並且像素75〇_i+1 ,』+ 1中的電 容器7 53的端子電連接於佈線756- 1 J + 1。 例如,如圖15G所示,在第k框中對像素75〇」,】 寫入正的極性的電位的情況下,在第』閘極選擇期間使佈 線756- 1J處於Low狀態,在第』閘極選擇期間結束後使 佈線7 5 6-iJ變成High狀態。然後,在—個框期間繼續維 持High狀態,在第k+1框中的第』閘極選擇期間寫入負 -75- 201014178 的極性的電位之後使佈線756- 1J變成Low狀態。像這樣 ,藉由在對像素寫入正的極性的電位後使電連接於電容器 753的另一個端子的佈線的電位在正的方向上變化,能夠 使施加到液晶元件的電位在正的方向上變化預定量。就是 說,藉由上述變化,能夠減小寫入到像素中的電壓,從而 能夠降低寫入信號時的耗電量。另一方面,在第j閘極選 擇期間寫入負的極性的電位的情況下,藉由在對像素寫入 負的極性的電位後使電連接於電容器75 3的另一個端子的 佈線的電位在負的方向上變化,能夠使施加到液晶元件的 電位在負的方向上變化預定量,從而與正的極性的情況同 樣,能夠減小寫入到像素中的電壓。就是說,較佳地是, 電連接於電容器753的另一個端子的佈線是在同一框的同 一行中施加了正的極性的電位的像素與施加了負的極性的 電位的像素間互不相同的。 圖15F所示的像素部示出如下例子:將佈線756-1電 連接於第k框中寫入正的極性的電位的像素,並且將佈線 75 6-2電連接於第k框中寫入負的極性的電位的像素。但 是’這只是一個例子。例如’在採用根據每兩個像素而出 現寫入正的極性的電位的像素與寫入負的極性的電位的像 素的驅動方法的情況下,較佳根據每兩個像素而交替進行 佈線75 6-1及佈線75 6-2的電連接。再者,還有對—個行 中的所有像素寫入同一極性的電位的情況(閘極線反轉) ,在此情況下,只要在每一個行中設置一個佈線75 6,即 可。就是說,還可以在圖15C所示的像素部的像素結構中 -76- 201014178 採用圖15F及圖15G所示的減小寫入到像素中的電壓的驅 動方法。 下面’說明在液晶元件採用以MVA模式或PVA模式 等爲代表的垂直取向(VA)模式的情況下特別較佳的像 素結構及其驅動方法。VA模式具有在製造時不需要摩擦 處理、黑顯不時的光洩漏少、驅動電壓低等優點,但是還 有當從斜方向看螢幕時圖像品質變差(視角窄)的問題。 ❹爲了擴大VA模式的視角,採用在一個像素中具有多個副 像素(子像素)的像素結構是有效的。下面,參照圖16A 及圖16B說明在一個像素中具有多個副像素的像素結構。 圖16A及圖16B是示出可以應用於本實施例中的液晶顯示 裝置的像素的結構的一個例子的電路圖。 圖16A及圖16B所示的液晶顯示裝置中的像素部的像 素7 5 0表示包括兩個副像素(副像素7 5 0 - 1及副像素7 5 0 -2 )的情況的一個例子。注意,一個像素中的副像素的個 φ 數不局限於兩個,而可以使用各種個數的副像素。副像素 的個數越多,視角越寬。多個副像素可以採用相同的電路 結構’這裏,假設所有副像素與圖15A所示的電路結構相 同而進行說明。第一副像素7 5 0- 1具有電晶體751-1、液 晶元件752- 1、電容器7 5 3 - 1’各元件的連接關係按照圖 15A所示的電路結構設定。與此同樣,第二副像素75 0-2 具有電晶體751-2、液晶元件752-2、電容器753 -2,各元 件的連接關係按照圖15A所示的電路結構設定。 圖16A所示的像素部具有如下結構:對於構成—個像 -77- 201014178 素的兩個副像素,具有用作掃描線的兩個佈線755 (佈線 755-1、佈線755-2)、用作信號線的一個佈線754以及用 作電容線的一個佈線756。像這樣,藉由在兩個副像素間 共通使用信號線及電容線,能夠提高開口率,能夠簡化信 號線驅動電路,從而能夠降低製造成本並能夠減少液晶面 板與驅動電路的連接部的個數,而能夠提高成品率。 圖16B所示的像素部具有如下結構:對於構成一個像 素的兩個副像素,具有用作掃描線的—個佈線755、用作 參 信號線的兩個佈線754 (佈線754-1、佈線754-2)以及用 作電容線的一個佈線75 6。像這樣,藉由在兩個副像素間 共通使用信號線及電容線,能夠提高開口率,進而能夠減 少整體的掃描線個數,從而在高清晰液晶面板中也能夠確 保充分的每一個閘極線選擇期間,能夠對每個像素寫入適 當的電壓。 下面’參照圖16C及16D說明只以液晶元件752的像 素電極表示圖16B所示的像素部中的液晶元件75 2以示意參 性地表示各元件的電連接狀態的例子。 在圖16C及16D中,電極758-1表示第一像素電極,
而電極758-2表示第二像素電極。在圖16C中,電極758-1相當於圖16B中的液晶元件752-1的第二端子,而電極 7 5 8-2相當於圖16B中的液晶元件75 2_2的端子。就是說 ’電極758- 1電連接於電晶體7^4的源極端子及汲極端 子中的一個端子’而電極758-2電連接於電晶體751-2的 源極端子及汲極端子中的一個端子。另一方面,在圖16D • 78 - 201014178 中,像素電極及電晶體的連接關係顛倒。就是說,電極 758-1電連接於電晶體751-2的源極端子及汲極端子中的 一個端子,而電極758-2電連接於電晶體751-1的源極端 子及汲極端子中的一個端子。 另外,藉由將圖16C及16D所示的像素分別交替地配 置爲矩陣形狀,能夠得到特別的效果。對於此時的像素部 的結構及其驅動方法的一個例子,參照圖16E及16F進行 A 說明。在圖16F所示的時序圖中,作爲一個例子,當電位 變成高狀態(High狀態)時’該像素中的開關變成選擇狀 態’而當電位變成低狀態(Low狀態)時,該像素中的開 關變成非選擇狀態。 圖16E所示的像素部具有如下結構:相當於像素 75 0_i’j及像素75 0 —i + l’j + Ι的部分採用圖16C所示的 結構’而相當於像素750_i+l,j及像素750_i,j + i的部 分採用圖16D所示的結構。在該結構中,藉由如圖16F所 φ 示的時序圖那樣驅動’在第k框的第j閘極選擇期間,對 像素75 0_i,j的第一像素電極及像素75〇-i + 1,j的第二 像素電極寫入正的極性的電位,而對像素750_i,j的第二 像素電極及像素75 0_i+l,j的第—像素電極施加負的極性 的電位。再者’在第k框的第j + 1閘極選擇期間,對像素 750_i’ j + Ι的第二像素電極及像素75 0_i+l,j + Ι的第一像 素電極施加正的極性的電位,而對像素750_丨,j + 1的第— 像素電極及像素750_i + l’j + i的第二像素電極施加負的 極性的電位。在第k+Ι框中,各像素中的電壓的極性反轉 -79- 201014178 。藉由進行上述工作,在包括副像素的像素結構中能夠實 現相當於點反轉驅動的驅動’並能夠在一個框期間使施加 到信號線的電位的極性相同’從而能夠大幅度地降低對像 素寫入資料時的耗電量。注意,施加到包括佈線7 5 6_j、 佈線756J + 1的所有佈線756的電位可以爲一定電位。 再者,藉由採用圖16G及16H所示的像素部的結構 及其驅動方法,能夠減小寫入到像素中的電位的大小。電 連接於每個像素具有的多個副像素的電容線根據每個副像 素而不同。就是說,藉由圖16G及圖16H所示的像素部 的結構及其驅動方法而在同一框內寫入同一極性的副像素 在同一行內共同使用電容線,而在同一框內寫入不同極性 的副像素在同一行內使用不相同的電容線。當各行的寫入 結束時,在寫入了正的極性的電壓的副像素中使各電容線 的電位在正的方向上變化,在寫入了負的極性的電壓的副 像素中使各電容線的電位在負的方向上變化,從而能夠減 小寫入到像素中的電壓的大小。具體地說,在各行中使用 用作電容線的兩個佈線756(佈線756-1、佈線756-2 ), 像素75 0_i’j的第一像素電極藉由電容器電連接於佈線 756-1 —j,像素75 0_i,j的第二像素電極藉由電容器電連 接於佈線756-2 J,像素750_i+l,j的第一像素電極藉由 電容器電連接於佈線756-1」,像素75 0_i+l,j的第二像 素電極藉由電容器電連接於佈線75 6-2J,像素75 0_i, j + l的第一像素電極藉由電容器電連接於佈線756_2_j + 1, 像素75 0_i’j + 1的第二像素電極藉由電容器電連接於佈線 -80 * 201014178 756-l_j + l,像素75 0-i+1 ’ j + 1的第一像素電極藉由電容 器電連接於佈線756-2J + 1,像素7 50_i+1,j + 1的第二像 素電極藉由電容器電連接於佈線7564」+ 〗。但是,這只 是一個例子。例如’在採用根據每兩個像素而出現寫入正 的極性的電壓的像素與寫入負的極性的電壓的像素的驅動 方法的情況下’較佳根據每兩個像素而交替進行佈線756_ 1及佈線756-2的電連接。再者,還有對—個行中的所有 φ 像素寫入同—極性的電位的情況(閘極線反轉),在此情 況下’只要在每一個行中設置一個佈線75 6,即可。就是 說’還可以在圖1 6E所示的像素部的結構中採用圖丨6G及 圖1 6 Η所示的減小寫入到像素中的電壓的驅動方法。 本實施例可以與其他實施例適當地組合。 實施例4 在本實施例中,說明可以應用於構成本發明的實施例 Q 之一的驅動電路的電晶體的電晶體結構。 首先,參照圖17Α和17Β說明可以應用於構成本實施 例的驅動電路的電晶體的電晶體結構。圖17Α和17Β是示 出可以應用於本實施例的驅動電路的電晶體結構的截面示 意圖,圖17Α示出頂柵型電晶體的結構的一個例子,而圖 17Β示出底栅型電晶體的結構的一個例子。 圖17Α所示的電晶體具有基板900、設置在基板900 上並具有雜質區域901的半導體層902、覆蓋半導體層 902的閘極絕緣膜903、隔著閘極絕緣膜903設置在半導 -81 - 201014178 體層902的一部分上的閘極電極904、設置在閘極電極 904及閘極絕緣膜903上並具有開口部的層間絕緣膜906 、以及設置爲藉由開口部接觸雜質區域901的一對電極, 即電極905a及電極905b。 圖17B所示的電晶體具有基板907、設置在基板907 上的閘極電極908、覆蓋閘極電極908的閘極絕緣膜910 、設置在閘極絕緣膜910上的不設置有閘極電極908的部 分中的半導體層911、設置在半導體層911上的具有N型 導電類型的一對半導體層,即半導體層912a及半導體層 912b、設置在一對半導體層中的一個半導體層,即半導體 層912a上的電極913a、以及設置在一對半導體層中的另 一個半導體層,即半導體層912b上的電極913b。 作爲基板900及基板907,可以使用如玻璃基板、石 英基板、矽基板、金屬基板或不銹鋼基板等的基板。除了 上述基板以外,還可以使用撓性基板。撓性基板是能夠彎 曲(撓性)的基板,例如由聚碳酸酯、聚芳酯、聚醚楓等 製成的塑膠基板等。另外,作爲基板900及基板907,可 以使用如貼合膜(由聚丙烯、聚酯、乙烯、聚氟乙烯、氯 乙烯等構成)、由纖維狀材料構成的紙、基材薄膜(聚酯 、聚醯胺、無機蒸鍍薄膜、紙類等)等。 例如,可以使用非晶半導體膜、單晶半導體膜、多晶 半導體膜或微晶(也稱爲半非晶)半導體膜等,以形成半 導體層902及半導體層911。另外,還可以層疊上述半導 體膜,以形成半導體層9 02及半導體層911。另外,可以 201014178 使用氧化物半導體(例如IGZO ( InGaZnO )等)作爲半導 體層。另外’半導體層可以藉由如濺射法、LPCVD法或電 漿CVD法等方法而形成。另外,還可以使用藉由利用已 知技術(固相生長法、雷射結晶化法、使用金屬催化劑的 結晶化方法等)使非晶半導體膜結晶化而形成的具有結晶 結構的半導體膜(結晶半導體膜),例如多晶矽膜。 作爲閘極絕緣膜9 0 3及閘極絕緣膜9 1 0,可以應用如 φ 氮化絕緣膜、氧化絕緣膜、包含氮的氧化絕緣膜等絕緣膜 。例如,可以舉出氧氮化矽膜或氮氧化矽膜等。注意,氧 氮化矽膜在其組成中氧的含量比氮的含量多,並且作爲濃 度範圍,包含55原子%至65原子%的氧、1原子%至20 原子%的氮、25原子%至35原子%的矽、0.1原子%至1〇 原子%的氫。另外,氮氧化矽膜在其組成中氮的含量比氧 的含量多,並且作爲濃度範圍,包含15原子%至30原子 %的氧、20原子%至35原子%的氮、25原子%至35原子% ❹的矽、15原子%至25原子%的氫。 作爲半導體層912a及半導體層912b,可以使用具有 N型導電類型並包含磷等作爲雜質元素的半導體層。 作爲閘極電極904及閘極電極90 8,例如可以使用由 選自金、銀、鉑、鎳、矽、鎢、鉻、鉬、鐵、鈷、銅、鈀 、碳、鋁、錳、鈦、鉬等中的一種元素或包含多個上述元 素的合金構成的材料。另外,可以使用上述材料的單層或 疊層形成閘極電極904及閘極電極908。作爲包含多個上 述元素的合金,可以應用如下合金:包含鋁、鈦的合金; -83- 201014178 包含鋁、鈦、碳的合金;包含鋁及鎳的合金;包含鋁、碳 的合金;包含鋁、鎳、碳的合金;包含鋁、鉬的合金;等 等。另外,還可以使用氧化銦錫(ITO)、包含氧化矽的 氧化銦錫(ITSO )、氧化銦氧化鋅(IZO )等透光材料。 閘極電極904及閘極電極908可以藉由蒸鍍法、濺射法、 CVD法、印刷法或液滴噴射法而形成。 作爲層間絕緣膜906,例如可以應用氮化絕緣膜、氧 化絕緣膜、包含氮的氧化絕緣膜等。 電極905a及905b、電極913a及913b用作源極電極 或汲極電極。作爲電極905a及905b、電極913a及913b ,例如可以使用由選自金、銀、鉑、鎳 '矽、鎢、鉻、鉬 、鐵、鈷、銅、鈀、碳、鋁、錳、鈦、鉬等中的一種元素 或包含多個上述元素的合金構成的材料。另外,可以使用 上述材料的單層或疊層形成電極905a及905b、電極913a 及913b。作爲包含多個上述元素的合金,可以應用如下合 金:包含鋁、鈦的合金;包含鋁、鈦、碳的合金;包含鋁 及鎳的合金;包含鋁、碳的合金;包含鋁、鎳、碳的合金 ;包含鋁、鉬的合金;等等。另外,還可以使用氧化銦錫 (ITO )、包含氧化矽的氧化銦錫(ITS0 )、氧化銦氧化 鋅(IZO)等透光材料。電極905a及905b、電極913a及 9 13b也可以分別使用互不相同的材料而形成。另外,電極 905a及905b、電極913a及913b可以藉由蒸鍍法、濺射 法、CVD法、印刷法或液滴噴射法而形成。 如上所述’可以藉由應用上述結構的電晶體中的任何 -84- 201014178 一種而構成本發明的實施例之一的驅動電路。 下面,參照圖1 8說明底柵型電晶體的其他結構作爲 可以應用於本發明的實施例之一的驅動電路的電晶體。圖 18是示出可以應用於構成本實施例中的驅動電路的電晶體 的電晶體結構的一個例子的截面示意圖。 圖18所示的電晶體具有基板1000、設置在基板1000 上的閘極電極 1001、覆蓋閘極電極1001的閘極絕緣膜 10 02、隔著閘極絕緣膜1〇〇2設置在閘極電極1001上的微 晶半導體層1 003、設置在微晶半導體層1 003上的緩衝層 1 0 04、設置在緩衝層1 004上的一對半導體層,即半導體 層1 005a及半導體層1 005b、設置在一對半導體層中的一 個半導體層,即半導體層l〇〇5a上的電極l〇〇6a、以及設 置在一對半導體層中的另一個半導體層,即半導體層 1 005b上的電極1 〇〇6b。 作爲基板1 000,可以使用適用於上述圖17A及17B φ 中的基板900及基板9 07的基板。 作爲閘極電極1001,可以使用適用於上述圖17A及 17B中的閘極電極904及閘極電極908的材料及結構。 作爲閘極絕緣膜1 002’可以使用適用於上述圖17A 及17B中的閘極絕緣膜903及閘極絕緣膜910的材料。 微晶半導體層1〇〇3是具有非晶與結晶結構(包括單 晶、多晶)的中間結構的半導體的層。該半導體是具有在 自由能方面上穩定的第三狀態的半導體,並是短程有序且 晶格畸變的結晶半導體,其中粒徑爲〇_5至50nm ,較佳爲 -85- 201014178 1至20nm的柱狀或針狀結晶沿相對於基板表面的法線方 向生長。例如,可以應用微晶矽等作爲微晶半導體層1 003 〇 另外,因爲微晶半導體層1003當意圖性地不添加以 價電子控制爲目的的雜質元素時顯示弱N型的導電性,所 以較佳在與成膜同時或成膜之後將賦予P型的雜質元素添 加到用作薄膜電晶體的通道形成區的微晶半導體層,來控 制臨界値電壓vth。作爲賦予P型的雜質元素,典型有硼 ,並且藉由以lppm至lOOOppm、較佳爲lppm至lOOppm 的比例將B2H6、BF3等雜質氣體混入氫化矽來形成’即可 。並且,將硼的濃度設定爲例如lxl〇14atoms/cm3至 6x 1016atoms/cm3,即可。 另外,較佳將微晶半導體層1003的氧濃度設定爲等 於或小於lxl〇19cm·3、較佳爲等於或小於5xl018cnT3’而 將氮及碳的濃度設定爲等於或小於5xl〇18cnr3、較佳爲等 於或小於ixi〇18cm_3。藉由降低有可能混入到微晶半導體 層1003中的氧、氮及碳的濃度,可以防止微晶半導體層 1 003的通道形成區成爲N型半導體。此外’當這些混入 的濃度在元件之間不同時’在臨界値電壓Vth發生不均勻 性。因此,藉由降低這些的濃度’可以減少基板中的臨界 値電壓Vth的不均勻性。 另外,與緩衝層1 004相比’微晶半導體層1〇〇3的載 流子遷移率較高。因此’藉由使用通道形成區域包含微晶 半導體的薄膜電晶體作爲顯示裝置的驅動電路中的電晶體 -86- 201014178 ,能夠減小通道形成區域的面積,即薄膜電晶體的面積, 從而能夠減小電路的面積,能夠使顯示裝置之邊框變窄。 藉由在微晶半導體層1003上設置緩衝層1004,能夠 使電晶體的截止電流値比微晶半導體層1003爲單層結構 的情況下更低。作爲緩衝層1 004,例如可以使用非晶矽等 〇 半導體層1005a及半導體層i〇〇5b使用包含具有N型 0 或P型導電類型的雜質元素的半導體層而構成。作爲包含 雜質元素的半導體層,例如可以舉出非晶矽等。另外,只 要在導電類型爲N型的情況下以磷作爲雜質元素添加,在 導電類型爲P型的情況下以硼作爲雜質元素添加,即可。 另外’半導體層l〇〇5a及半導體層i〇〇5b可以使用微晶半 導體材料或非晶半導體材料而形成。半導體層1005a及半 導體層1 00 5 b的厚度較佳爲等於或大於2nrn且等於或小於 50nm。藉由將半導體層1005a及半導體層1〇〇51?的厚度減 ❿薄,能夠提高產率。 電極1006a及電極l〇〇6b用作源極電極或汲極電極, 作爲電極1006a及電極l〇〇6b,可以使用適用於上述圖 17A及17B中的電極905a及905b、電極913a及913b的 材料。 下面’參照圖19A至圖21H說明圖18所示的電晶體 的製造方法。圖19A至圖21H是示出本實施例的電晶體 的製造方法的截面示意圖。注意,就具有微晶半導體膜的 薄膜電晶體而言,N型電晶體的遷移率比P型電晶體高。 -87- 201014178 因爲能夠抑制步驟數量,所以較佳使在同一基板上形成的 薄膜電晶體均爲同一極性。因此,在本實施例中,說明N 型電晶體的製造方法。 首先,如圖19A所示,在基板1 000上形成導電膜 1 007。在本實施例中,作爲導電膜1 007形成鋁膜與鉬膜 的疊層膜。導電膜1〇〇7可以藉由如濺射法或真空蒸鍍法 等方法而形成。 接著,如圖19B所示,蝕刻導電膜1 007的一部分, 以形成閘極電極1〇〇1。更具體地說,在導電膜1007上藉 由光刻技術或噴墨法形成抗蝕劑,並以抗蝕劑爲掩模選擇 性地蝕刻導電膜1007,從而可以形成閘極電極1001。在 這個步驟中,例如可以同時形成掃描線(圖13中的掃描 線706等)。另外,較佳在蝕刻後去除抗蝕劑。 另外,藉由蝕刻而形成的閘極電極1001的端部較佳 爲錐形。藉由將閘極電極1001的端部形成爲錐形,能夠 提高在後面步驟中將要形成在閘極電極1001上的層的覆 蓋率。 接著,如圖19C所示,覆蓋閘極電極1001地形成閘 極絕緣膜1002。閘極絕緣膜1 002可以藉由如CVD法或濺 射法等方法而形成。在本實施例中,作爲一個例子,藉由 形成氮化膜或氮氧化膜及氧化膜或氧氮化膜的疊層膜,形 成閘極絕緣膜1 002。 再者,在閘極絕緣膜1 002上形成微晶半導體膜1008 。例如,微晶半導體膜1008可以藉由使用頻率爲幾十 201014178 MHz至幾百MHz的高頻電漿CVD法或頻率爲等於或大於 1GHz的微波電漿CVD裝置而形成。在使用頻率爲等於或 大於1GHz的微波電漿CVD裝置產生的電漿中,電子密度 高,且由原料氣體產生多個自由基而供應給基板1〇〇〇,所 以基板的表面上的自由基反應被促進,而可以提高微晶半 導體膜100 8的成膜速度。再者,由多個微波產生裝置、 以及多個介質板構成的微波電漿CVD裝置可以穩定地產 ^ 生大面積電漿。由此,也可以在大面積基板上形成對於膜 質具有高均句性的層,同時可以提高批量生產性(生產率 )。在本實施例中,作爲一個例子,說明製造微晶矽作爲 微晶半導體膜的情況。下面,說明微晶半導體膜1 008的 具體製造方法。 例如,微晶半導體膜1 008可以使用氫稀釋SiH4、 Si2H6等的氫化矽形成。或者,除了使用氫化矽及氫之外 ,還可以使用選自氦、氬、氣、氛中的一種或多種稀有氣 φ 體元素進行稀釋,來形成。將氫的流量比設定爲氫化矽的 等於或大於5倍且等於或小於200倍、較佳爲等於或大於 50倍且等於或小於150倍、更較佳爲100倍。此外,也可 以使用SiH2Cl2、SiHCl3、SiCl4、SiF4等而代替氫化砂。 此外,在形成微晶半導體膜1 008的情況下,從該膜 的下方向上方進行結晶生長,來形成針狀結晶。這是因爲 以擴大結晶面的方式結晶生長的緣故。然而,即使在如此 結晶生長的情況下,微晶半導體層的成膜速度也是非晶半 導體層的成膜速度的等於或大於1%且等於或小於1〇%左 -89- 201014178 右。 再者,在本實施例中,較佳在形成微晶半導體膜1008 之後進行從微晶半導體膜1 00 8的表面一側照射雷射的處 理(也稱爲LP ( Laser process )處理)。下面,具體地說 明LP處理。 在LP處理中,較佳以不使微晶半導體膜1 008熔化的 能量密度照射雷射。就是說,LP處理是藉由利用輻射加 熱且不使微晶半導體膜1〇〇8熔化而進行的引起固相結晶 生長的。就是說,它是利用堆積了的微晶半導體膜1008 不成爲液相的臨界區域的,並且在該意思上也可以稱爲“ 臨界生長”。 上述雷射可以作用到微晶半導體膜1 008和閘極絕緣 膜10 02的介面。由此,可以以在微晶半導體膜1008的表 面一側的結晶爲核,從該表面向閘極絕緣膜1〇〇2的介面 進展固相結晶生長,而形成大致爲柱狀的結晶。利用LP 處理的固相結晶生長不是擴大結晶粒徑的,而是改善層的 _ 厚度方向上的結晶性的。 在上述LP處理中,藉由將雷射聚焦爲長矩形(成形 爲線狀雷射光束),例如可以利用一次雷射光束掃描處理 在73 0mmx920mm的玻璃基板上的微晶半導體膜1008。在 此情況下,將使線狀雷射光束彼此重疊的比例(重疊率) 設定爲〇%至90%、較佳爲0%至67%,來進行》由此, 縮短對於一個基板需要的處理時間,而可以提高生產率。 但是,雷射光束的形狀不局限於線狀,當採用面狀雷射光 -90- 201014178 束時,也可以同樣地進行處理。此外,在本LP處理 所述玻璃基板的尺寸沒有限制,而可以使用各種尺寸 板。藉由進行LP處理,微晶半導體膜1 008和閘極絕 1 0 02的介面區域的結晶性得到改善,而可以提高具有 結構的電晶體的電特性。 根據這種臨界生長,不形成發生在現有的低溫多 的表面的凹凸(稱爲皺紋的凸狀體),而LP處理後 ^ 表面保持平滑性。 從而,藉由在成膜後直接使雷射起作用而得到的 半導體膜1008在其生長機理及形成的層的膜質上顯 同於現有的只堆積的微晶半導體膜、以及在堆積後利 導加熱而改變了其性質的微晶半導體膜。 接著’如圖20D所示,在微晶半導體膜ioos上 非晶半導體膜1 009。 非晶半導體膜1009可以藉由使用SiH4、Si2H6等 φ 矽且利用電漿c v D法來形成。此外,可以藉由利用 氦、氬、氣及氖中的一種或多種稀有氣體元素稀釋上 化矽而使用,來形成非晶半導體膜1009。可以藉由使 化砂的流量的等於或大於1倍且等於或小於2〇倍, 爲等於或大於1倍且等於或小於1〇倍,更較佳爲等 大於1倍且等於或小於5倍的流量的氫,來形成包括 非晶半導體膜1 009。此外,可以藉由使用上述氫化矽 或氨’來形成包括氮的非晶半導體膜1〇〇9。此外,可 由使用上述氫化矽、包括氟、氯、溴或碘的氣體(F2、 中對 的基 緣膜 底柵 晶矽 的矽 微晶 然不 用傳 形成 氫化 選自 述氫 用氫 較佳 於或 氫的 、氮 以藉 Cl2 -91 - 201014178 、ΒΓ2、I2、HF、HCl、HBr、HI等),來形成包括氟、氯 、溴或碘的非晶半導體膜1〇〇9。此外,可以使用SiH2Cl2 、SiHCl2、SiCl2、SiF2等,而代替氫化矽。此外,將該非 晶半導體膜1〇〇9的厚度設定爲等於或大於100nm且等於 或小於5〇〇nm,較佳爲等於或大於150nm且等於或小於 400nm,更較佳爲等於或大於200nm且等於或小於300nm 。此時,供給微晶半導體膜1008氫。就是說,藉由在微 晶半導體膜1〇〇8上堆積非晶半導體膜1 009,能夠將氫擴 散到微晶半導體膜1 〇8中以飽和懸空鍵。 此外,非晶半導體膜1009也可以藉由將非晶半導體 用作靶子且在氫或稀有氣體中進行濺射而形成。此時,藉 由將氨、氮或N20包括在氣氛中,可以形成包括氮的非晶 半導體膜。另外,藉由將包括氟、氯、溴或碘的氣體(F2 、(:12、Br2、12、HF、HC1、HBr、HI 等)包括在氣氛中, 可以形成包括氟、氯、溴或碘的非晶半導體膜。 此外,也可以在形成非晶半導體膜1 0 0 9之後,利用 氫電漿 '氮電漿、或鹵素電漿對非晶半導體膜1 0 0 9的表 面進行處理’來使非晶半導體膜1009的表面氫化、氮化 、或鹵化。或者,也可以利用氦電漿、氖電漿、氬電漿、 氪電漿等對非晶半導體膜1 009的表面進行處理。 另外,非晶半導體膜1009較佳不包括晶粒。因此, 在利用頻率爲幾十MHz至幾百MHz的高頻電漿CVD法、 或微波電漿CVD法來形成的情況下,較佳控制成膜條件 以取得不包括晶粒的非晶半導體膜1 〇 〇 9。 201014178 另外’以不包括賦予一種導電類型的雜質諸如磷、硼 等的方式形成非晶半導體膜1 009。尤其是,爲了控制臨界 値而添加到微晶半導體膜1 008中的硼或磷較佳不混入非 晶半導體膜1〇〇9。例如,在非晶半導體膜1 009包括磷的 情況下’在微晶半導體層1003和非晶半導體膜10〇9之間 形成PN接面。此外,在非晶半導體膜1 〇〇9包括硼的情況 下,在非晶半導體膜1009與半導體層l〇〇5a及半導體層 φ 1 005b之間形成PN接面。或者,藉由硼和磷都混入,發 生複合中心,而成爲發生漏電流的原因。藉由非晶半導體 膜1 00 9不包括賦予一種導電類型的這些雜質,可以消除 漏電流的發生區域’而可以謀求實現漏電流的減少。此外 ,藉由在半導體層1 005a及1 005b與微晶半導體層1003 之間具有不添加有賦予一種導電類型的雜質諸如磷、硼等 的非晶半導體膜1009,可以防止分別包括在成爲通道形成 區的微晶半導體層103、成爲源區及汲區的一部分的半導 φ 體層1005a及1005b的雜質的擴散。 再者,在非晶半導體膜1009上形成半導體膜1010。 在賦予N型導電類型的情況下,添加如磷等雜質元素。在 添加磷的情況下,可以藉由對氫化矽加入PH3等的氣體而 添加磷。另外,在賦予P型導電類型的情況下,添加如硼 等雜質元素。在添加硼的情況下,可以藉由對氫化矽加入 B2H6等的氣體而添加硼。 在本實施例中,較佳連續形成閘極絕緣膜1 002、微晶 半導體膜1008以及非晶半導體膜1 009。更較佳地是,連 -93- 201014178 續形成閘極絕緣膜1 002、微晶半導體膜1 008、非晶半導 體膜1009以及半導體膜1010。藉由連續成膜,各薄膜不 接觸於大氣,從而能夠形成各疊層介面而不受到大氣成分 或漂浮在大氣中的雜質元素的污染,能夠降低使用各薄膜 而形成的薄膜電晶體的電特性的不均勻性,而能夠成品率 高地製造可靠性高的驅動電路。 接著,選擇性地蝕刻微晶半導體膜1 008、非晶半導體 膜1 009以及半導體膜1010。 具體地說,首先在半導體膜1010的一部分形成抗蝕 劑。抗蝕劑藉由如光刻技術或噴墨法等方法而形成。 接著,以抗蝕劑作爲掩模而選擇性地蝕刻微晶半導體 膜1008、非晶半導體膜1009以及半導體膜1010。此時, 藉由鈾刻如圖20E所示那樣形成微晶半導體層1 003。注 意,較佳在蝕刻後去除抗蝕劑。 另外,在該蝕刻處理中,較佳進行蝕刻,以便使層疊 有微晶半導體膜、非晶半導體膜以及雜質半導體膜的層的 端部具有錐形形狀。將錐形角設定爲等於或大於30°且等 於或小於90°、較佳爲等於或大於40°且等於或小於80°。 藉由進行蝕刻以使端部具有錐形形狀,不但能夠防止半導 體膜1010和微晶半導體膜1 008直接接觸,而且能夠確保 在端部的這些層的距離,而能夠減少在端部的漏電流。 另外,藉由使端部具有錐形形狀,可以提高在後面的 步驟中形成在這些上的層的覆蓋性。 接著,如圖20F所示,在半導體膜1010上形成導電 201014178 膜 101 1。 導電膜1011藉由如濺射法或真空蒸鍍法等方法形成 。此外,導電膜1 〇 11也可以藉由絲網印刷法或噴墨法等 噴出銀、金或銅等導電奈米膏且進行焙燒來形成。 然後,蝕刻導電膜1 〇 1 1。具體地說,首先在半導體膜 1 0 1 1上選擇性地形成抗蝕劑。接著,以抗蝕劑作爲掩模而 蝕刻導電膜1011。此時,如圖21G所示,形成一對電極 •1006a 及電極 1006b。 接著,蝕刻半導體膜1010及非晶半導體膜1009。藉 由蝕刻,如圖2 1 Η所示那樣形成緩衝層1 〇 〇4、一對半導 體層 1 005 a 及 1 005b。 此時,所形成的緩衝層10 04因其一部分被蝕刻而形 成有凹部,較佳地是,以重疊於凹部的非晶半導體膜1009 的一部分殘存的厚度來形成。藉由蝕刻而殘存的部分(重 疊於凹部的部分)的蝕刻後的厚度較佳爲蝕刻前的厚度的 φ 一半左右。此外,如上所述,蝕刻前的厚度爲等於或大於 10 0nm且等於或小於500nm、較佳爲等於或大於150nm且 等於或小於400 nm、更較佳爲等於或大於20 Onm且等於或 小於3 00nm。緩衝層1004用作微晶半導體層1〇〇3的蝕刻 阻止物。 另外,在本實施例中,可以使電極 1 006a及電極 1006b的端部與半導體層l〇〇5a及1005b的端部不對齊。 因此,電極1006a及電極1006b的端部之間的距離變大, 且源極電極及汲極電極的一者與源極電極及汲極電極的另 -95- 201014178 一者之間的距離十分變大’能夠減少漏電流’而能夠防止 短路。另外,因爲電極1006a及電極1006b的端部與半導 體層1 005 a及1 005 b的端部不對齊’所以不容易在電極 1006a及電極1006b的端部與半導體層l〇〇5a及1005b的 端部中發生電場集中。因此’能夠製造可靠性高、截止電 流小、絕緣耐壓高的薄膜電晶體。 藉由上述步驟,能夠製造圖18所示的薄膜電晶體。 如圖18所示的例子那樣’包含微晶半導體層的電晶 體的可靠性比只使用非晶半導體層的電晶體更高’從而藉 由將包含微晶半導體層的電晶體應用於本發明的實施例之 一的驅動電路,能夠抑制工作不良。 本實施例可以與其他實施例適當地組合。 實施例5 在本實施例中說明將本發明的實施例之一的顯示裝置 用於顯示部的電子設備。 本發明的實施例之一的顯示裝置可以用於各種電子設 備的顯示部。作爲可以應用本發明的實施例之一的顯示裝 置的電子設備的例子可以舉出如下:影像拍攝裝置如攝像 機、數位照相機等;護目鏡型顯示器(頭盔顯示器):導 航系統;音頻再現裝置(汽車音響、音響元件等);筆記 本式個人電腦;遊戲機;手機;可攜式資訊終端(包括安 裝有可攜式電腦、可攜式音樂播放器、可攜式遊戲機、電 子圖書、或組裝電腦並且藉由進行多個資料處理而具有多 -96- 201014178 個功能的裝置);具備記錄媒體的圖像再現裝置(具體而 言,能夠再現記錄媒體如數位通用磁片(DVD )等並具有 可以顯示其圖像的顯示器的裝置)等。參照圖22A至22H 及圖23 A至23C說明上述電子設備的具體例子。在圖22 A 至22H及圖23A至23C中耶出本貫施例中的電子設備的 結構。 圖22 A爲一種顯示裝置,包括框體1101、支撐台 1102、 顯示部1103、揚聲器部11〇4、和視頻輸入端子 1105等。本發明的實施例之一的顯示裝置可以用於顯示部 1103。 另外,顯示裝置包括個人電腦用、TV廣播接收用 、廣告顯示用等的所有顯示裝置。 圖22B爲一種數位相機,包括主體1111、顯示部 1112、圖像接收部1113、操作鍵1114、外部連接埠1115 、和快門按鈕1116等。本發明的實施例之一的顯示裝置 可以用於顯示部1112。 圖22C爲一種筆記本式個人電腦,包括主體1121、 框體1122、顯示部1123、鍵盤1124、外部連接埠1125、 和指向裝置1126等。本發明的實施例之一的顯示裝置可 以用於顯示部1 123。 圖22D爲一種可攜式電腦,包括主體ι13ι、顯示部 1132、開關1133、操作鍵1134、和紅外線埠1135等。本 發明的實施例之一的顯示裝置可以用於顯示部1132。 圖22E爲一種具備記錄媒體的可攜式圖像再現裝置( 具體地爲DVD再現裝置),包括主體1141、框體1142、 -97- 201014178 顯示部A1143、顯示部B1144、記錄媒體(DVD等)讀取 部1145、操作鍵1146、和揚聲器部1147等。顯示部 A1143主要顯示圖像資訊,而顯示部B1144主要顯示文字 資訊。本發明的實施例之一的顯示裝置可以用於這些顯示 部A1143、顯示部B1144。另外’具備記錄媒體的圖像再 現裝置還包括家庭用遊戲機等。 圖22F爲一種護目鏡型顯示器(頭盔顯示器),包括 主體1151、顯示部1152、和臂部1153。本發明的實施例 之一的顯示裝置可以用於顯示部1152。 圖22G爲一種攝像機’包括主體1161、顯示部1162 、框體1163'外部連接埠1164'遙控器接收部1165、圖 像接收部1166、電池1167、聲音輸入部1168、和操作鍵 1169、目鏡部1170等。本發明的實施例之—的顯示裝置 可以用於顯示部1162。 圖22H爲一種手機,包括主體1171、框體1172、顯 示部11?3、聲音輸入部1174、聲音輸出部1175、操作鍵 1176、外部連接埠1177、和天線1178等。本發明的實施 例之一的顯示裝置可以用於顯示部1173。另外,顯示部 1173可以藉由在黑色背景上顯示白色文字,,而抑制手機消 耗的電流。 圖23A至23C爲具有多個功能的可攜式資訊終端的— 例。圖23A爲可攜式資訊終端的正視圖,圖23B爲可攜式 資訊終端的後視圖,圖2 3 C爲可攜式資訊終端的展開圖。 以圖23A至23C爲一例的可攜式資訊終端可以具有多個功 -98- 201014178 能。例如,除了電話功能以外,還可以組裝電腦而具有各 種資料處理功能。 圖23A至23C所示的可攜式資訊終端由框體1180及 框體1181的兩個框體構成。框體1180具備顯示部1182、 揚聲器1183、麥克風1184、操作鍵1185、指向裝置1186 '相機用透鏡1187、外部連接端子1188、耳機端子1189 等,框體1181具備鍵盤1190、外部儲存槽Π91、相機用 I 透鏡1192、和燈1193等。另外,在框體1181中組裝天線 Ο 〇 另外,除了上述結構以外,還可以安裝有非接觸1C 晶片、小型記錄裝置等。 本發明的實施例之一的顯示裝置可以用於顯示部1182 ,並且其顯示方向根據使用方式而適當地改變。另外’由 於在與顯示部1182同一個表面上具有相機用透鏡1187, 所以可以進行視頻通話。另外,使用顯示部1182作爲取 φ 景器,使用相機用透鏡1192及燈1193拍攝靜止圖像及運 動圖像。揚聲器1183及麥克風1184不局限於聲音通話’ 還可以用於視頻通話、錄音、再生等的用途。操作鍵1185 可以進行電話的發送和接受、電子郵件等的簡單的資訊輸 入、螢幕的滾動、以及游標移動等。再者’彼此重疊的框 體1180和框體1181(圖23A)滑動而如圖23C那樣展開 並可以用作可攜式資訊終端。在此情況下’可以使用鍵盤 1 190和指向裝置1 1 86進行順利操作。外部連接端子1 1 88 可以與AC整流器及各種電纜如USB電纜等連接’並且可 -99- 201014178 以充電及與個人電腦等進行資料通訊。另外,藉由將記錄 媒體插入外部儲存槽1191中,可以對應於更大量資料的 保存及移動。 另外,除了上述功能以外還可以具有紅外線通訊功能 、電視接收功能等的可攜式資訊終端。 如上所述,本發明的實施例之一的顯示裝置可以用作 如上所述的各種電子設備的顯示部。 另外,本實施例可以與其他實施例適當地組合。 ❹ 【圖式簡單說明】 在附圖中: 圖1是示出實施例1中的驅動電路的結構的一個例子 的電路圖; 圖2是示出圖1所示的驅動電路的工作的時序圖; 圖3是示出實施例1中的驅動電路的結構的一個例子 的電路圖; ❹ 圖4是示出實施例1中的驅動電路的結構的一個例子 的電路圖; 圖5是示出圖4所示的驅動電路的工作的時序圖; 圖6是示出實施例1中的驅動電路的結構的—個例子 的電路圖; 圖7晏示出實施例2中的驅動電路的結構的一個例子 的電路圖; 圖8是示出圖7所示的驅動電路的工作的時序圖; -100- 201014178 圖9是示出實施例2中的驅動電路的結構的一個例子 的電路圖; 圖10是示出實施例2中的驅動電路的結構的一個例 子的電路圖; 圖11是示出圖所不的驅動電路的工作的時序圖; 圖12是示出實施例2中的驅動電路的結構的一個例 子的電路圖; 圖13是示出實施例3中的顯示裝置的結構的一個例 子的電路圖; 圖14是示出圖13所示的掃描線驅動電路的工作 的時序圖; 圖15A至15G是示出實施例3的液晶顯示裝置中的 像素的結構及工作的一個例子的圖; 圖16A至16H是示出實施例3的液晶顯示裝置中的 像素的結構及工作的一個例子的圖; 圖17A和17B是分別示出適用於實施例4中的驅動電 路的電晶體的結構的一個例子的截面示意圖; 圖18是示出適用於實施例4中的驅動電路的電晶體 的結構的一個例子的截面示意圖; 圖19A至19C是示出適用於實施例4中的驅動電路的 電晶體的製造方法的一個例子的截面示意圖; 圖20D至20F是示出適用於實施例4中的驅動電路的 電晶體的製造方法的一個例子的截面示意圖; 圖21G和21H是示出適用於實施例4中的驅動電路 -101 - 201014178 的電晶體的製造方法的一個例子的截面示意圖; 圖22 A至22H是分別示出能夠將實施例5中的顯示 裝置適用於顯示部的電子設備的一個例子的圖; 圖23A至23C是示出能夠將實施例5中的顯示裝置適 用於顯示部的電子設備的一個例子的圖; 圖24是示出實施例1中的驅動電路的結構的一個例 子的圖; 圖25A和25B是示出實施例1中的驅動電路的電路模 擬結果的圖。 本發明說明根據2008年6月17日在日本專利局申請 的日本專利申請編號2008- 1 57400而製造,所申請內容包 括在本發明說明中。 【主要元件符號說明】 1 1 :電晶體 1 2 :電晶體 1 3 :電晶體 1 4 :電晶體 1 5 :電晶體 100 :端子 101 :端子 102 :端子 102A :端子 102B :端子 -102- 201014178 103 :端子 1 03A :端子 1 03B :端子 1 03C :端子 1 03D :端子 104 : 端子 1 04 A :端子 赢 1 04B :端子 1 04C :端子 1 04D :端子 1 04E :端子 1 04F : :端子 1 04G :端子 1 04H :端子 1041 : 端子 ❹ l〇4J : 端子 1 04K =端子 1 04L : 端子 1 04M :端子 105 :端子 1 〇 6 :電晶體 107 :電晶體 108 :電容器 109 :電晶體 -103 201014178 11 0 :電晶體 1 1 1 :電晶體 1 1 2 :電容器 1 1 3 :電晶體 1 1 4 :電晶體 1 1 5 :電晶體 1 1 6 :電晶體 1 1 7 :節點 1 1 8 :節點 1 1 9 :節點 1 2 0 :電晶體 121 :端子 1 2 2 :電晶體 1 2 3 :電晶體 1 2 4 :電晶體 125 :端子 1 2 6 :電晶體 1 2 7 :電晶體 128 :電晶體 1 2 9 :電晶體 2 0 1 :控制信號 202 :時鐘信號 2 0 3 :時鐘信號 2 0 4 :電位 201014178 205 : 電位 206 : 電位 207 : 輸出信號 2 08 : 控制信號 209 : 輸出信號 5 00 : 端子 501 : 端子 φ 502 : 端子 502A :端子 502B :端子 5 03 : 端子 5 03 A :端子 5 03 B :端子 5 03 C :端子 5 03 D :端子 504 :端子 504A :端子 504B :端子 504C :端子 504D ••端子 504E : :端子 504F : 端子 504G : =端子 504H :端子 201014178 5 0 41 :端子 504J :端子 504K :端子 5 05 :端子 506 :電晶體 507 :電晶體 5 0 8 :電晶體 5 0 9 :電晶體 510 :電容器 5 1 1 :電晶體 5 1 2 :電晶體 5 1 3 :電晶體 5 1 4 :電晶體 5 1 5 :節點 5 1 6 :節點 5 1 7 :電晶體 5 1 8 :端子 5 1 9 :電晶體 5 20 :電晶體 5 2 1 :電晶體 5 22 :端子 5 2 3 :電晶體 5 2 4 :電晶體 5 2 5 :電晶體 201014178 5 2 6 :電晶體 6 0 1 :控制信號 602 :時鐘信號 603 :時鐘信號 6 0 4 :電位 6 0 5 :電位 606 :輸出信號
6 0 7 :控制信號 608 :輸出信號 700 :像素部 701 :信號線驅動電路 7 0 2 :掃描線驅動電路 7 0 3 :控制電路 704 :時鐘信號產生電路 7 0 5 :信號線 705A :信號線 705B :信號線 7 0 6 :掃描線 7 0 6 A :掃描線 7 0 6 B :掃描線 706C :掃描線 706D :掃描線 707 :時鐘信號線 708 :時鐘信號線 -107 201014178 709 :像素 710 :正反器電路 710A :正反器電路 710B :正反器電路 710C :正反器電路 710D :正反器電路 7 5 0 :像素 751 :電晶體 75 2 :液晶元件 75 3 :電容器 7 5 4 :佈線 7 5 5 :佈線 7 5 6 :佈線 7 5 7 :佈線 75 8 :電極 801 :開始信號 _ 8 0 2 :時鐘信號 8 0 3 :時鐘信號 8 0 4 •輸出jg號 8 0 5 :輸出信號 8 0 6 :輸出信號 8 0 7 :輸出信號 900 :基板 901 :雜質區域 -108- 201014178 902 : 半導體層 903 : 閘極絕緣膜 904 : 閘極電極 9 05 a :電極 905b:電極 906 : 層間絕緣膜 907 : 基板 908 : 閘極電極 910 : 閘極絕緣膜 9 11: 半導體層 912 : 半導體層 9 12a =半導體層 912b =半導體層 9 13a :電極 9 13b :電極 φ 1000 :基板 100 1 :閘極電極 1002 =閘極絕緣膜 1003 :微晶半導體層 1 004 : :緩衝層 l〇〇5a :半導體層 l〇〇5b :半導體層 1 0 0 6 a :電極 1 0 0 6b ·電極 201014178 1 007 :導電膜 1 008 :微晶半導體膜 1 009 :非晶半導體膜 1010 :半導體膜 1 0 1 1 :導電膜 1 101 :框體 1 1 02 :支撐台 1 1 0 3 :顯不部 1104 :揚聲器部 1105:視頻輸入端子 1 1 1 1 :主體 1 1 1 2 :顯示部 1 1 1 3 :圖像接收部 1 1 1 4 :操作鍵 1 1 1 5 :外部連接埠 1 1 1 6 :快門按鈕 1 121 :主體 1 1 22 :框體 1 1 2 3 :顯示部 1 124 :鍵盤 1 1 2 5 :外部連接埠 1 1 2 6 :指向裝置 1 1 3 1 :主體 1 1 3 2 :顯不部 -110- 201014178 1133 :開關 1134 =操作鍵 1135: =紅外線埠 114 1: :主體 1142: :框體 1143: :顯示部A 1144: 顯示部B 1145: 讀取部 1146: 操作鍵 1147: 揚聲器部 115 1: 主體 1152: 顯示部 115 3: 臂部 116 1: 主體 1162: 顯示部 ❹ 1163 : 框體 1164: 外部連接埠 1165: 遙控器接收部 1166: 圖像接收部 1167: 電池 1168: 聲音輸入部 1169: 操作鍵 1170: 目鏡部 117 1: 主體 -111 - 201014178 1172 :框體 1173 :顯示部 1174 :聲音輸入部 1 175 :聲音輸出部 1 1 7 6 :操作鍵 1 177 :外部連接埠 1 1 7 8 :天線 1 1 8 0 :框體 1181 :框體 1182 :顯示部 1 183 :揚聲器 1 1 84 :麥克風 1 1 8 5 :操作鍵 1 1 8 6 :指向裝置 1 187 :相機用透鏡 1 188 :外部連接端子 1 189 :耳機端子 1 190 :鍵盤 1 1 9 1 :外部儲存槽 1 192 :相機用透鏡 1 1 9 3 :燈

Claims (1)

  1. 201014178 七、申請專利範圍 1. 一種半導體裝置,包括: 第一電晶體; 第二電晶體; 第三電晶體; 第四電晶體;以及 第五電晶體, 其中,該第一至第五電晶體的每一個包括閘極端子、 源極端子以及汲極端子, 其中該第一電晶體的源極端子及汲極端子中的一個端 子電連接於該第二電晶體的源極端子及汲極端子中的一個 端子、該第三電晶體的源極端子及汲極端子中的一個端子 、該第四電晶體的源極端子及汲極端子中的一個端子以及 該第五電晶體的閘極端子, 其中,當該第三電晶體及該第四電晶體中的一個電晶 Φ 體處於開啓狀態時,該第三電晶體及該第四電晶體中的另 一個電晶體處於截止狀態,並且 - 其中,當該第二電晶體、該第三電晶體以及該第四電 . 晶體中的至少一個電晶體處於開啓狀態時,該第五電晶體 處於截止狀態。 2. 根據申請專利範圍第1項之半導體裝置,其中當 該第一電晶體處於開啓狀態時,該第二電晶體、該第三電 晶體以及該第四電晶體都處於截止狀態。 3. 根據申請專利範圍第1項之半導體裝置,其中該 -113- 201014178 第一至第五電晶體都具有同一導電類型。 4. 根據申請專利範圍第1項之半導體裝置’其中該 第二電晶體的源極端子及汲極端子中的另一個端子、該第 三電晶體的源極端子及汲極端子中的另一個端子以及該第 四電晶體的源極端子及汲極端子中的另一個端子相互電連 接。 5. 根據申請專利範圍第1項之半導體裝置’其中該 半導體裝置是移位暫存器。 6. —種顯示裝置,其包括根據申請專利範圍第1項 之半導體裝置。 7. —種半導體裝置,包括: 第一電晶體; 第二電晶體; 第三電晶體; 第四電晶體; 第五電晶體; 第六電晶體;以及 包括第一端子及第二端子的電容器, 其中,該第一至第六電晶體的每一個包括閘極端子、 源極端子以及汲極端子, 其中,該第一電晶體的源極端子及汲極端子中的一個 端子電連接於該第二電晶體的源極端子及汲極端子中的一 個端子、該第三電晶體的源極端子及汲極端子中的一個端 子、該第四電晶體的源極端子及汲極端子中的一個端子以 201014178 及該第五電晶體的閘極端子,並且 其中,該第三電晶體的閘極端子電連接於該電容器的 第一端子及該第六電晶體的源極端子及汲極端子中的一個 端子。 8.根據申請專利範圍第7項之半導體裝置’其中該 第六電晶體的閘極端子電連接於該第一電晶體的閘極端子 〇 I 9.根據申請專利範圍第7項之半導體裝置’其中該 第六電晶體的閘極端子電連接於該第五電晶體的閘極端子 〇 1〇·根據申請專利範圍第7項之半導體裝置’還包含 包括閘極端子、源極端子以及汲極端子的第七電晶體’ 其中,該第七電晶體的閘極端子電連接於該第三電晶 體的閘極端子,並且 其中,該第七電晶體的源極端子及汲極端子中的一個 Φ 端子電連接於該第五電晶體的源極端子及汲極端子中的一 個端子。 11·根據申請專利範圍第7項之半導體裝置,其中時 鐘信號輸入到該電容器的第二端子中。 I2·根據申請專利範圍第11項之半導體裝置,其中 該時鐘信號的每一個的高(High )狀態與低(Low )狀態 間的電位差的絕對値大於該第一至第六電晶體的每一個的 臨界値電壓的絕對値。 I3·根據申請專利範圍第7項之半導體裝置,其中該 -115- 201014178 第五電晶體的源極端子及汲極端子中的一個端子電連接於 該電容器的第二端子。 14. 根據申請專利範圍第7項之半導體裝置’其中該 第一至第六電晶體都具有同一導電類型。 15. 根據申請專利範圍第7項之半導體裝置’其中該 第二電晶體的源極端子及汲極端子中的另一個端子、該第 三電晶體的源極端子及汲極端子中的另一個端子、該第四 電晶體的源極端子及汲極端子中的另—個端子以及該第六 ▲ 電晶體的源極端子及汲極端子中的另一個端子相互電連接 〇 16. 根據申請專利範圍第7項之半導體裝置’其中該 半導體裝置是移位暫存器。 17. ~種顯示裝置,其包括根據申請專利範圍第7項 之半導體裝置。 18. —種半導體裝置,包括: 第一電晶體; _ 第二電晶體; 第三電晶體; 第四電晶體; 第五電晶體; 第六電晶體; 第七電晶體; 第一電容器;以及 第二電容器, -116- 201014178 其中,該第一至第七電晶體的每一個包括閘極端子、 源極端子以及汲極端子, 其中,該第一電容器及該第二電容器的每一個包括第 —端子及第二端子, 其中,該第一電晶體的源極端子及汲極端子中的一個 端子電連接於該第二電晶體的源極端子及汲極端子中的一 個端子、該第三電晶體的源極端子及汲極端子中的一個端 Φ 子、該第四電晶體的源極端子及汲極端子中的一個端子、 該第五電晶體的閘極端子以及該第七電晶體的閘極端子, 其中該第三電晶體的閘極端子電連接於該第一電容器 的第一端子及該第六電晶體的源極端子及汲極端子中的一 個端子,並且 其中,該第四電晶體的閘極端子電連接於該第二電容 器的第一端子及該第七電晶體的源極端子及汲極端子中的 一個端子。 φ 19·根據申請專利範圍第18項之半導體裝置,其中 該第六電晶體的閘極端子電連接於該第一電晶體的閘極端 子。 20.根據申請專利範圍第18項之半導體裝置,還包 含包括閘極端子、源極端子以及汲極端子的第八電晶體, 其中,該第八電晶體的源極端子及汲極端子中的一個 端子電連接於該第五電晶體的源極端子及汲極端子中的~ 個端子,並且 其中,該第八電晶體的閘極端子電連接於該第一電容 -117- 201014178 器的第二端子。 21·根據申請專利範圍第18項之半導體裝置,其中 第一時鐘信號輸入到該第一電容器的第二端子中’而第二 時鐘信號輸入到該第二電容器的第二端子中。 22. 根據申請專利範圍第21項之半導體裝置’其中 該第一時鐘信號及該第二時鐘信號的每一個的高(High) 狀態與低(Low )狀態間的電位差的絕對値大於該第一至 第七電晶體的每一個的臨界値電壓的絕對値。 23. 根據申請專利範圍第18項之半導體裝置,其中 該第五電晶體的源極端子及汲極端子中的一個端子電連接 於該二電容器的第二端子。 24. 根據申請專利範圍第18項之半導體裝置,其中 該第一至第七電晶體都具有同一導電類型。 25. 根據申請專利範圍第18項之半導體裝置,其中 該第二電晶體的源極端子及汲極端子中的另一個端子、該 第三電晶體的源極端子及汲極端子中的另一個端子、該第 四電晶體的源極端子及汲極端子中的另一個端子、該第六 電晶體的源極端子及汲極端子中的另一個端子以及該第七 電晶體的源極端子及汲極端子中的另一個端子相互電連接 〇 2 6.根據,申請專利範圍第18項之半導體裝置,其中 該半導體裝置是移位暫存器。 27. —種顯示裝置,其包括根據申請專利範圍第18 項之半導體裝置。 -118-
TW098119080A 2008-06-17 2009-06-08 驅動電路,顯示裝置以及電子設備 TWI496418B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008157400 2008-06-17

Publications (2)

Publication Number Publication Date
TW201014178A true TW201014178A (en) 2010-04-01
TWI496418B TWI496418B (zh) 2015-08-11

Family

ID=41414785

Family Applications (8)

Application Number Title Priority Date Filing Date
TW104143366A TWI594574B (zh) 2008-06-17 2009-06-08 驅動電路,顯示裝置以及電子設備
TW098119080A TWI496418B (zh) 2008-06-17 2009-06-08 驅動電路,顯示裝置以及電子設備
TW106116723A TWI639309B (zh) 2008-06-17 2009-06-08 驅動電路,顯示裝置以及電子設備
TW107127605A TWI685198B (zh) 2008-06-17 2009-06-08 驅動電路,顯示裝置以及電子設備
TW103144990A TWI525991B (zh) 2008-06-17 2009-06-08 驅動電路,顯示裝置以及電子設備
TW109102003A TWI719808B (zh) 2008-06-17 2009-06-08 驅動電路,顯示裝置以及電子設備
TW102136333A TWI523424B (zh) 2008-06-17 2009-06-08 半導體裝置以及顯示裝置
TW110104453A TWI763302B (zh) 2008-06-17 2009-06-08 驅動電路,顯示裝置以及電子設備

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW104143366A TWI594574B (zh) 2008-06-17 2009-06-08 驅動電路,顯示裝置以及電子設備

Family Applications After (6)

Application Number Title Priority Date Filing Date
TW106116723A TWI639309B (zh) 2008-06-17 2009-06-08 驅動電路,顯示裝置以及電子設備
TW107127605A TWI685198B (zh) 2008-06-17 2009-06-08 驅動電路,顯示裝置以及電子設備
TW103144990A TWI525991B (zh) 2008-06-17 2009-06-08 驅動電路,顯示裝置以及電子設備
TW109102003A TWI719808B (zh) 2008-06-17 2009-06-08 驅動電路,顯示裝置以及電子設備
TW102136333A TWI523424B (zh) 2008-06-17 2009-06-08 半導體裝置以及顯示裝置
TW110104453A TWI763302B (zh) 2008-06-17 2009-06-08 驅動電路,顯示裝置以及電子設備

Country Status (4)

Country Link
US (11) US8314765B2 (zh)
JP (10) JP5378070B2 (zh)
KR (11) KR101574624B1 (zh)
TW (8) TWI594574B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI691165B (zh) * 2011-09-30 2020-04-11 日商半導體能源研究所股份有限公司 半導體裝置
US11468860B2 (en) 2010-05-21 2022-10-11 Semiconductor Energy Laboratory Co., Ltd. Pulse output circuit, shift register, and display device

Families Citing this family (63)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9153341B2 (en) 2005-10-18 2015-10-06 Semiconductor Energy Laboratory Co., Ltd. Shift register, semiconductor device, display device, and electronic device
US8330492B2 (en) 2006-06-02 2012-12-11 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device
CN103036548B (zh) * 2007-12-28 2016-01-06 夏普株式会社 半导体装置和显示装置
EP2226788A4 (en) * 2007-12-28 2012-07-25 Sharp Kk DISPLAY CONTROL, DISPLAY ARRANGEMENT AND DISPLAY CONTROL PROCEDURE
WO2009084270A1 (ja) * 2007-12-28 2009-07-09 Sharp Kabushiki Kaisha 補助容量配線駆動回路および表示装置
EP2226938A4 (en) * 2007-12-28 2011-07-20 Sharp Kk SEMICONDUCTOR DEVICE AND DISPLAY DEVICE
US8314765B2 (en) * 2008-06-17 2012-11-20 Semiconductor Energy Laboratory Co., Ltd. Driver circuit, display device, and electronic device
US8330702B2 (en) * 2009-02-12 2012-12-11 Semiconductor Energy Laboratory Co., Ltd. Pulse output circuit, display device, and electronic device
WO2011010546A1 (en) 2009-07-24 2011-01-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
CN102024410B (zh) 2009-09-16 2014-10-22 株式会社半导体能源研究所 半导体装置及电子设备
KR101700470B1 (ko) 2009-09-16 2017-01-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 구동 회로, 구동 회로를 포함하는 표시 장치 및 표시 장치를 포함하는 전자 기기
US9715845B2 (en) * 2009-09-16 2017-07-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor display device
CN112242173B (zh) 2009-10-09 2024-08-20 株式会社半导体能源研究所 半导体器件
KR102065330B1 (ko) 2009-10-16 2020-01-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치의 제작 방법
KR101745747B1 (ko) 2009-10-16 2017-06-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 논리 회로 및 반도체 장치
KR101945171B1 (ko) 2009-12-08 2019-02-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR20120106786A (ko) 2009-12-08 2012-09-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
WO2011070929A1 (en) 2009-12-11 2011-06-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic device
CN102667909B (zh) * 2009-12-15 2014-02-12 夏普株式会社 扫描信号线驱动电路以及具备其的显示装置
KR101768433B1 (ko) 2009-12-18 2017-08-16 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 제작 방법
KR20230145240A (ko) 2010-02-18 2023-10-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR102151495B1 (ko) 2010-02-23 2020-09-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
KR101807734B1 (ko) 2010-03-02 2017-12-11 가부시키가이샤 한도오따이 에네루기 켄큐쇼 펄스 신호 출력 회로 및 시프트 레지스터
US20120001179A1 (en) * 2010-07-02 2012-01-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8515001B2 (en) * 2010-12-24 2013-08-20 Lg Display Co., Ltd. Shift register
KR101874144B1 (ko) 2011-05-06 2018-07-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 기억 장치
TWI568181B (zh) * 2011-05-06 2017-01-21 半導體能源研究所股份有限公司 邏輯電路及半導體裝置
US9466618B2 (en) 2011-05-13 2016-10-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including two thin film transistors and method of manufacturing the same
TWI536502B (zh) 2011-05-13 2016-06-01 半導體能源研究所股份有限公司 記憶體電路及電子裝置
TWI587306B (zh) 2011-05-13 2017-06-11 半導體能源研究所股份有限公司 半導體裝置
JP5951351B2 (ja) 2011-05-20 2016-07-13 株式会社半導体エネルギー研究所 加算器及び全加算器
US20120298998A1 (en) * 2011-05-25 2012-11-29 Semiconductor Energy Laboratory Co., Ltd. Method for forming oxide semiconductor film, semiconductor device, and method for manufacturing semiconductor device
WO2013001676A1 (ja) * 2011-06-30 2013-01-03 パナソニック株式会社 薄膜トランジスタ装置及び薄膜トランジスタ装置の製造方法
CN106847929B (zh) 2011-09-29 2020-06-23 株式会社半导体能源研究所 半导体装置
JP2013093565A (ja) 2011-10-07 2013-05-16 Semiconductor Energy Lab Co Ltd 半導体装置
SG10201601757UA (en) * 2011-10-14 2016-04-28 Semiconductor Energy Lab Semiconductor device
KR20130040706A (ko) * 2011-10-14 2013-04-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제작 방법
US9135182B2 (en) 2012-06-01 2015-09-15 Semiconductor Energy Laboratory Co., Ltd. Central processing unit and driving method thereof
US9742378B2 (en) 2012-06-29 2017-08-22 Semiconductor Energy Laboratory Co., Ltd. Pulse output circuit and semiconductor device
US9171842B2 (en) * 2012-07-30 2015-10-27 Semiconductor Energy Laboratory Co., Ltd. Sequential circuit and semiconductor device
WO2014046222A1 (en) * 2012-09-24 2014-03-27 Semiconductor Energy Laboratory Co., Ltd. Display device
CN102945650B (zh) * 2012-10-30 2015-04-22 合肥京东方光电科技有限公司 一种移位寄存器及阵列基板栅极驱动装置
JP6475424B2 (ja) 2013-06-05 2019-02-27 株式会社半導体エネルギー研究所 半導体装置
KR102347024B1 (ko) 2014-03-19 2022-01-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US10199006B2 (en) * 2014-04-24 2019-02-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display module, and electronic device
US9312280B2 (en) * 2014-07-25 2016-04-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP6521794B2 (ja) 2014-09-03 2019-05-29 株式会社半導体エネルギー研究所 半導体装置、及び電子機器
US9450581B2 (en) 2014-09-30 2016-09-20 Semiconductor Energy Laboratory Co., Ltd. Logic circuit, semiconductor device, electronic component, and electronic device
CN104485065B (zh) * 2014-12-30 2017-02-22 上海天马有机发光显示技术有限公司 移位寄存器、驱动方法、栅极驱动电路
US10431159B2 (en) * 2015-08-25 2019-10-01 Joled Inc. Register circuit, driver circuit, and display unit
CN105469761B (zh) * 2015-12-22 2017-12-29 武汉华星光电技术有限公司 用于窄边框液晶显示面板的goa电路
KR102481068B1 (ko) * 2016-01-04 2022-12-27 삼성디스플레이 주식회사 표시장치
CN105427830A (zh) 2016-01-12 2016-03-23 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN105427829B (zh) * 2016-01-12 2017-10-17 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN107516491A (zh) * 2016-06-17 2017-12-26 群创光电股份有限公司 显示设备
JP6841099B2 (ja) * 2017-03-15 2021-03-10 セイコーエプソン株式会社 半導体装置、発光制御回路、及び、電子機器
CN106960655B (zh) * 2017-05-22 2019-06-28 京东方科技集团股份有限公司 一种栅极驱动电路及显示面板
JP7137979B2 (ja) 2018-07-09 2022-09-15 キオクシア株式会社 半導体装置
CN108898992B (zh) * 2018-07-31 2021-08-20 北京大学深圳研究生院 移位寄存器以及栅极驱动装置
WO2020058799A1 (ja) * 2018-09-21 2020-03-26 株式会社半導体エネルギー研究所 フリップ・フロップ回路、駆動回路、表示パネル、表示装置、入出力装置、情報処理装置
JP7289850B2 (ja) * 2018-11-02 2023-06-12 株式会社半導体エネルギー研究所 半導体装置、電子機器
CN111261120B (zh) * 2020-01-21 2022-03-18 合肥京东方卓印科技有限公司 显示设备及其像素电路和显示面板
WO2023189014A1 (ja) * 2022-04-01 2023-10-05 出光興産株式会社 半導体膜、及び半導体膜の製造方法

Family Cites Families (190)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4104860A (en) * 1976-12-27 1978-08-08 Solid State Scientific Inc. High speed dynamic flip-flop system
JPS5421152A (en) * 1977-07-18 1979-02-17 Toshiba Corp Comparison circuit
JPS6039180B2 (ja) * 1978-11-28 1985-09-04 日本電気株式会社 センスアンプ
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JP3189990B2 (ja) 1991-09-27 2001-07-16 キヤノン株式会社 電子回路装置
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
TW297142B (zh) 1993-09-20 1997-02-01 Handotai Energy Kenkyusho Kk
FR2720185B1 (fr) * 1994-05-17 1996-07-05 Thomson Lcd Registre à décalage utilisant des transistors M.I.S. de même polarité.
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
US5550503A (en) * 1995-04-28 1996-08-27 Motorola, Inc. Circuits and method for reducing voltage error when charging and discharging a capacitor through a transmission gate
DE69635107D1 (de) 1995-08-03 2005-09-29 Koninkl Philips Electronics Nv Halbleiteranordnung mit einem transparenten schaltungselement
JPH1056180A (ja) 1995-09-29 1998-02-24 Canon Inc 半導体装置及びその製造方法
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
US5949398A (en) 1996-04-12 1999-09-07 Thomson Multimedia S.A. Select line driver for a display matrix with toggling backplane
JP3767877B2 (ja) 1997-09-29 2006-04-19 三菱化学株式会社 アクティブマトリックス発光ダイオード画素構造およびその方法
JP4376979B2 (ja) 1998-01-12 2009-12-02 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
JP3475851B2 (ja) * 1999-04-28 2003-12-10 日本電気株式会社 フリップフロップ回路
US6515528B1 (en) * 1999-06-07 2003-02-04 Infineon Technologies Ag Flip-flop circuit
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
TW567452B (en) * 2000-01-27 2003-12-21 Ind Tech Res Inst Liquid crystal scan line driver circuit having fault detection-and-correction function
JP2001242803A (ja) 2000-02-29 2001-09-07 Sony Corp 表示装置及びその製造方法
JP2002008388A (ja) * 2000-06-20 2002-01-11 Fujitsu Ltd 液晶表示装置及びそれに用いるシフトレジスタ
US6553556B1 (en) * 2000-08-18 2003-04-22 Micron Technology Programmable element latch circuit
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP4785271B2 (ja) * 2001-04-27 2011-10-05 株式会社半導体エネルギー研究所 液晶表示装置、電子機器
JP4439761B2 (ja) * 2001-05-11 2010-03-24 株式会社半導体エネルギー研究所 液晶表示装置、電子機器
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
US7061014B2 (en) 2001-11-05 2006-06-13 Japan Science And Technology Agency Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
US6501307B1 (en) * 2001-11-12 2002-12-31 Pericom Semiconductor Corp. Spread-spectrum clock buffer/driver that modulates clock period by switching loads
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
CN1445821A (zh) 2002-03-15 2003-10-01 三洋电机株式会社 ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
JP4004835B2 (ja) * 2002-04-02 2007-11-07 株式会社アドバンスト・ディスプレイ 薄膜トランジスタアレイ基板の製造方法
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
WO2003104879A2 (en) * 2002-06-01 2003-12-18 Samsung Electronics Co., Ltd. Shift register, liquid crystal display device having the shift register and method of driving scan lines using the same
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
TWI298478B (en) 2002-06-15 2008-07-01 Samsung Electronics Co Ltd Method of driving a shift register, a shift register, a liquid crystal display device having the shift register
JP4610843B2 (ja) 2002-06-20 2011-01-12 カシオ計算機株式会社 表示装置及び表示装置の駆動方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
JP2006054499A (ja) 2002-07-09 2006-02-23 Renesas Technology Corp 半導体集積回路装置及びそれを用いた半導体システム
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4339103B2 (ja) * 2002-12-25 2009-10-07 株式会社半導体エネルギー研究所 半導体装置及び表示装置
US7638815B2 (en) 2002-12-27 2009-12-29 Momentive Performance Materials Inc. Crystalline composition, wafer, and semi-conductor structure
JP4425547B2 (ja) * 2003-01-17 2010-03-03 株式会社半導体エネルギー研究所 パルス出力回路、シフトレジスタ、および電子機器
GB2397710A (en) 2003-01-25 2004-07-28 Sharp Kk A shift register for an LCD driver, comprising reset-dominant RS flip-flops
KR100917009B1 (ko) * 2003-02-10 2009-09-10 삼성전자주식회사 트랜지스터의 구동 방법과 쉬프트 레지스터의 구동 방법및 이를 수행하기 위한 쉬프트 레지스터
JP4118706B2 (ja) 2003-02-25 2008-07-16 株式会社半導体エネルギー研究所 液晶表示装置の作製方法
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
TWI220051B (en) 2003-05-22 2004-08-01 Au Optronics Corp Shift register circuit
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7486269B2 (en) * 2003-07-09 2009-02-03 Samsung Electronics Co., Ltd. Shift register, scan driving circuit and display apparatus having the same
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
US6937687B2 (en) 2003-10-21 2005-08-30 Au Optronics Corporation Bi-directional shift register control circuit
JP2005167051A (ja) * 2003-12-04 2005-06-23 Sony Corp 薄膜トランジスタおよび薄膜トランジスタの製造方法
EP1737044B1 (en) 2004-03-12 2014-12-10 Japan Science and Technology Agency Amorphous oxide and thin film transistor
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
KR101023726B1 (ko) * 2004-03-31 2011-03-25 엘지디스플레이 주식회사 쉬프트 레지스터
US7289594B2 (en) 2004-03-31 2007-10-30 Lg.Philips Lcd Co., Ltd. Shift registrer and driving method thereof
KR20050099259A (ko) 2004-04-09 2005-10-13 삼성전자주식회사 고속 플립플롭들 및 이를 이용한 복합 게이트들
KR101057891B1 (ko) 2004-05-31 2011-08-19 엘지디스플레이 주식회사 쉬프트 레지스터
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
KR101019416B1 (ko) * 2004-06-29 2011-03-07 엘지디스플레이 주식회사 쉬프트레지스터 및 이를 포함하는 평판표시장치
TWI393093B (zh) * 2004-06-30 2013-04-11 Samsung Display Co Ltd 移位暫存器,具有該移位暫存器之顯示裝置,及其驅動方法
JP4574261B2 (ja) * 2004-07-16 2010-11-04 株式会社半導体エネルギー研究所 半導体装置の作製方法
KR101057297B1 (ko) 2004-08-31 2011-08-22 엘지디스플레이 주식회사 내장형 게이트 드라이버 및 이를 구비한 표시장치
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
JP2006072078A (ja) 2004-09-03 2006-03-16 Mitsubishi Electric Corp 液晶表示装置及びその駆動方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
KR101056375B1 (ko) 2004-10-01 2011-08-11 삼성전자주식회사 쉬프트 레지스터와, 이를 이용한 게이트 구동 회로 및표시 패널
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
BRPI0517568B8 (pt) 2004-11-10 2022-03-03 Canon Kk Transistor de efeito de campo
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
RU2358355C2 (ru) 2004-11-10 2009-06-10 Кэнон Кабусики Кайся Полевой транзистор
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
CA2585063C (en) 2004-11-10 2013-01-15 Canon Kabushiki Kaisha Light-emitting device
KR101066493B1 (ko) 2004-12-31 2011-09-21 엘지디스플레이 주식회사 쉬프트 레지스터
KR101191157B1 (ko) * 2004-12-31 2012-10-15 엘지디스플레이 주식회사 액정표시장치의 구동부
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI505473B (zh) 2005-01-28 2015-10-21 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
US7608531B2 (en) 2005-01-28 2009-10-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, electronic device, and method of manufacturing semiconductor device
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
WO2006105077A2 (en) 2005-03-28 2006-10-05 Massachusetts Institute Of Technology Low voltage thin film transistor with high-k dielectric material
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
KR101183431B1 (ko) * 2005-06-23 2012-09-14 엘지디스플레이 주식회사 게이트 드라이버
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
TWI316219B (en) * 2005-08-11 2009-10-21 Au Optronics Corp A three-level driving shift register
US7623097B2 (en) 2005-08-17 2009-11-24 Samsung Mobile Display Co., Ltd. Emission control driver and organic light emitting display device having the same and a logical or circuit for an emission control driver for outputting an emission control signal
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
TWI320564B (en) * 2005-08-25 2010-02-11 Au Optronics Corp A shift register driving method
KR100666637B1 (ko) * 2005-08-26 2007-01-10 삼성에스디아이 주식회사 유기 전계발광 표시장치의 발광제어 구동장치
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
EP1998373A3 (en) 2005-09-29 2012-10-31 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method thereof
JP5064747B2 (ja) * 2005-09-29 2012-10-31 株式会社半導体エネルギー研究所 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法
US7310402B2 (en) 2005-10-18 2007-12-18 Au Optronics Corporation Gate line drivers for active matrix displays
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
CN101577281B (zh) 2005-11-15 2012-01-11 株式会社半导体能源研究所 有源矩阵显示器及包含该显示器的电视机
JP4846348B2 (ja) * 2005-11-18 2011-12-28 株式会社 日立ディスプレイズ 表示装置
JP5132884B2 (ja) 2005-12-28 2013-01-30 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
KR101115026B1 (ko) 2006-01-10 2012-03-06 삼성전자주식회사 게이트 드라이버와 이를 구비한 박막 트랜지스터 기판 및액정 표시 장치
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
TWI326445B (en) * 2006-01-16 2010-06-21 Au Optronics Corp Shift register turning on a feedback circuit according to a signal from a next stage shift register
KR101100335B1 (ko) * 2006-01-19 2011-12-30 삼성전자주식회사 표시장치
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
TWI325132B (en) * 2006-02-10 2010-05-21 Au Optronics Corp Shift register capable of self feedback
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
US7279935B2 (en) * 2006-03-09 2007-10-09 Qualcomm Incorporated Method and apparatus for reducing clock enable setup time in a multi-enabled clock gating circuit
JP4912000B2 (ja) * 2006-03-15 2012-04-04 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
JP5079350B2 (ja) 2006-04-25 2012-11-21 三菱電機株式会社 シフトレジスタ回路
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5386069B2 (ja) * 2006-06-02 2014-01-15 株式会社半導体エネルギー研究所 半導体装置、表示装置、液晶表示装置、表示モジュール及び電子機器
US8330492B2 (en) 2006-06-02 2012-12-11 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
KR101232171B1 (ko) * 2006-06-30 2013-02-12 엘지디스플레이 주식회사 쉬프트 레지스터
US8055695B2 (en) 2006-07-12 2011-11-08 Wintek Corporation Shift register with each stage controlled by a specific voltage of the next stage and the stage after thereof
US7675498B2 (en) * 2006-07-20 2010-03-09 Tpo Displays Corp. Dot-inversion display devices and driving method thereof with low power consumption
KR101300038B1 (ko) 2006-08-08 2013-08-29 삼성디스플레이 주식회사 게이트 구동회로 및 이를 포함하는 표시 장치
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
EP1895545B1 (en) 2006-08-31 2014-04-23 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
JP5079425B2 (ja) * 2006-08-31 2012-11-21 株式会社半導体エネルギー研究所 半導体装置、表示装置、液晶表示装置、表示モジュール及び電子機器
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
TWI675358B (zh) 2006-09-29 2019-10-21 日商半導體能源研究所股份有限公司 顯示裝置和電子裝置
JP5116277B2 (ja) 2006-09-29 2013-01-09 株式会社半導体エネルギー研究所 半導体装置、表示装置、液晶表示装置、表示モジュール及び電子機器
JP4932415B2 (ja) 2006-09-29 2012-05-16 株式会社半導体エネルギー研究所 半導体装置
JP5468196B2 (ja) 2006-09-29 2014-04-09 株式会社半導体エネルギー研究所 半導体装置、表示装置及び液晶表示装置
JP4990034B2 (ja) 2006-10-03 2012-08-01 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
KR101368822B1 (ko) * 2006-10-12 2014-03-04 삼성디스플레이 주식회사 게이트 구동회로 및 이를 갖는 표시 장치
JP5079301B2 (ja) * 2006-10-26 2012-11-21 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
JP2008124408A (ja) 2006-11-16 2008-05-29 Sony Corp 薄膜半導体装置の製造方法
JP4970004B2 (ja) * 2006-11-20 2012-07-04 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置、並びに信号生成回路
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
TWI383348B (zh) 2006-12-05 2013-01-21 Chunghwa Picture Tubes Ltd 移位暫存器以及使用其之驅動電路與顯示裝置
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
JP4912186B2 (ja) * 2007-03-05 2012-04-11 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
JP2008251094A (ja) 2007-03-30 2008-10-16 Mitsubishi Electric Corp シフトレジスタ回路およびそれを備える画像表示装置
TWI385624B (zh) * 2007-04-11 2013-02-11 Wintek Corp 移位暫存器及其位準控制器
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
WO2008133345A1 (en) 2007-04-25 2008-11-06 Canon Kabushiki Kaisha Oxynitride semiconductor
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
US9176353B2 (en) * 2007-06-29 2015-11-03 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
US8921858B2 (en) * 2007-06-29 2014-12-30 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device
TWI338900B (en) * 2007-08-07 2011-03-11 Au Optronics Corp Shift register array
JP5215158B2 (ja) 2007-12-17 2013-06-19 富士フイルム株式会社 無機結晶性配向膜及びその製造方法、半導体デバイス
US8314765B2 (en) * 2008-06-17 2012-11-20 Semiconductor Energy Laboratory Co., Ltd. Driver circuit, display device, and electronic device
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
US9349751B2 (en) 2013-12-12 2016-05-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9467133B2 (en) * 2015-02-27 2016-10-11 Huawei Technologies Co., Ltd. Comparator apparatus and method

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11468860B2 (en) 2010-05-21 2022-10-11 Semiconductor Energy Laboratory Co., Ltd. Pulse output circuit, shift register, and display device
TWI792374B (zh) * 2010-05-21 2023-02-11 日商半導體能源研究所股份有限公司 脈衝輸出電路、移位暫存器及顯示裝置
US11942058B2 (en) 2010-05-21 2024-03-26 Semiconductor Energy Laboratory Co., Ltd. Pulse output circuit, shift register, and display device
TWI691165B (zh) * 2011-09-30 2020-04-11 日商半導體能源研究所股份有限公司 半導體裝置
US10916571B2 (en) 2011-09-30 2021-02-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
TWI755701B (zh) * 2011-09-30 2022-02-21 日商半導體能源研究所股份有限公司 半導體裝置
US11257853B2 (en) 2011-09-30 2022-02-22 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US11557613B2 (en) 2011-09-30 2023-01-17 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US11901377B2 (en) 2011-09-30 2024-02-13 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device

Also Published As

Publication number Publication date
KR102182276B1 (ko) 2020-11-24
JP2014057072A (ja) 2014-03-27
TW201909559A (zh) 2019-03-01
JP2023024479A (ja) 2023-02-16
KR20180089895A (ko) 2018-08-09
US9036767B2 (en) 2015-05-19
JP2024028741A (ja) 2024-03-05
KR102603857B1 (ko) 2023-11-21
JP7145898B2 (ja) 2022-10-03
TWI594574B (zh) 2017-08-01
JP6391755B2 (ja) 2018-09-19
KR20220052877A (ko) 2022-04-28
TW202023198A (zh) 2020-06-16
TW202230986A (zh) 2022-08-01
US20150255033A1 (en) 2015-09-10
US20200234668A1 (en) 2020-07-23
US20230215397A1 (en) 2023-07-06
KR102435828B1 (ko) 2022-08-25
US20130069923A1 (en) 2013-03-21
TW202131635A (zh) 2021-08-16
US11620962B2 (en) 2023-04-04
US20190206354A1 (en) 2019-07-04
US10971103B2 (en) 2021-04-06
KR20170021809A (ko) 2017-02-28
JP5378070B2 (ja) 2013-12-25
JP7393111B2 (ja) 2023-12-06
KR20210056971A (ko) 2021-05-20
US11455968B2 (en) 2022-09-27
TW201616813A (zh) 2016-05-01
US9311876B2 (en) 2016-04-12
TW201404042A (zh) 2014-01-16
JP2010027194A (ja) 2010-02-04
TWI719808B (zh) 2021-02-21
TWI639309B (zh) 2018-10-21
TWI496418B (zh) 2015-08-11
JP2016186639A (ja) 2016-10-27
KR101603519B1 (ko) 2016-03-15
KR20200062119A (ko) 2020-06-03
TWI523424B (zh) 2016-02-21
JP6652604B2 (ja) 2020-02-26
JP2015097267A (ja) 2015-05-21
US10121435B2 (en) 2018-11-06
KR102118311B1 (ko) 2020-06-03
KR20230018500A (ko) 2023-02-07
US8774347B2 (en) 2014-07-08
US20160190174A1 (en) 2016-06-30
US20090310734A1 (en) 2009-12-17
KR20090131249A (ko) 2009-12-28
KR20160014081A (ko) 2016-02-05
US10665195B2 (en) 2020-05-26
US20210193072A1 (en) 2021-06-24
KR20150008833A (ko) 2015-01-23
KR20200133695A (ko) 2020-11-30
JP5890815B2 (ja) 2016-03-22
JP5940130B2 (ja) 2016-06-29
JP2018195371A (ja) 2018-12-06
US20220343873A1 (en) 2022-10-27
US20240169951A1 (en) 2024-05-23
KR102492329B1 (ko) 2023-01-27
TW201513572A (zh) 2015-04-01
KR101709063B1 (ko) 2017-02-22
TWI685198B (zh) 2020-02-11
TW201735544A (zh) 2017-10-01
TWI763302B (zh) 2022-05-01
KR101574624B1 (ko) 2015-12-04
KR20130129157A (ko) 2013-11-27
JP2020074255A (ja) 2020-05-14
US8314765B2 (en) 2012-11-20
US20140292629A1 (en) 2014-10-02
KR101589473B1 (ko) 2016-02-01
JP2017188688A (ja) 2017-10-12
KR102252563B1 (ko) 2021-05-18
JP2022003602A (ja) 2022-01-11
KR101885509B1 (ko) 2018-08-07
US11837189B2 (en) 2023-12-05
TWI525991B (zh) 2016-03-11

Similar Documents

Publication Publication Date Title
KR102492329B1 (ko) 반도체장치
TWI855301B (zh) 驅動電路,顯示裝置以及電子設備