PT97819B - Dispositivo de visionamento com ampliacao progressiva e efeito panoramico para televisao - Google Patents
Dispositivo de visionamento com ampliacao progressiva e efeito panoramico para televisao Download PDFInfo
- Publication number
- PT97819B PT97819B PT97819A PT9781991A PT97819B PT 97819 B PT97819 B PT 97819B PT 97819 A PT97819 A PT 97819A PT 9781991 A PT9781991 A PT 9781991A PT 97819 B PT97819 B PT 97819B
- Authority
- PT
- Portugal
- Prior art keywords
- signal
- video
- image
- vertical
- signals
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/64—Circuits for processing colour signals
- H04N9/641—Multi-purpose receivers, e.g. for auxiliary information
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T3/00—Geometric image transformations in the plane of the image
- G06T3/04—Context-preserving transformations, e.g. by using an importance map
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T3/00—Geometric image transformations in the plane of the image
- G06T3/40—Scaling of whole images or parts thereof, e.g. expanding or contracting
- G06T3/4007—Scaling of whole images or parts thereof, e.g. expanding or contracting based on interpolation, e.g. bilinear interpolation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/90—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using coding techniques not provided for in groups H04N19/10-H04N19/85, e.g. fractals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N3/00—Scanning details of television systems; Combination thereof with generation of supply voltages
- H04N3/10—Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
- H04N3/16—Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
- H04N3/22—Circuits for controlling dimensions, shape or centering of picture on screen
- H04N3/223—Controlling dimensions
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N3/00—Scanning details of television systems; Combination thereof with generation of supply voltages
- H04N3/10—Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
- H04N3/16—Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
- H04N3/22—Circuits for controlling dimensions, shape or centering of picture on screen
- H04N3/227—Centering
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N3/00—Scanning details of television systems; Combination thereof with generation of supply voltages
- H04N3/10—Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
- H04N3/16—Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
- H04N3/27—Circuits special to multi-standard receivers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/222—Studio circuitry; Studio devices; Studio equipment
- H04N5/262—Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
- H04N5/2624—Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects for obtaining an image which is composed of whole input images, e.g. splitscreen
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/445—Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
- H04N5/45—Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/007—Systems with supplementary picture signal insertion during a portion of the active part of a television signal, e.g. during top and bottom lines in a HDTV letter-box system
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
- H04N7/0105—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level using a storage device with different write and read speed
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
- H04N7/0117—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
- H04N7/0122—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal the input and the output signals having different aspect ratios
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/015—High-definition television systems
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/64—Circuits for processing colour signals
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Graphics (AREA)
- Controls And Circuits For Display Device (AREA)
- Television Systems (AREA)
- Studio Circuits (AREA)
- Details Of Television Scanning (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Color Television Systems (AREA)
- Synchronizing For Television (AREA)
- Paints Or Removers (AREA)
- Image Analysis (AREA)
- Application Of Or Painting With Fluid Materials (AREA)
- Display Devices Of Pinball Game Machines (AREA)
- Organic Low-Molecular-Weight Compounds And Preparation Thereof (AREA)
- Acyclic And Carbocyclic Compounds In Medicinal Compositions (AREA)
- Liquid Crystal Display Device Control (AREA)
- Pinball Game Machines (AREA)
- Stereophonic System (AREA)
- Compositions Of Macromolecular Compounds (AREA)
- Manipulator (AREA)
- Television Signal Processing For Recording (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Sealing Material Composition (AREA)
- Inks, Pencil-Leads, Or Crayons (AREA)
- Image Processing (AREA)
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
Description
MEMÓRIA DESCRITIVA
O presente invento refere-se ao campo das televisões que têm visores de imagem múltipla para sinais de video assíncronos, e em particular, para televisões que têm écran com uma relação larga de formato de visionamento. A maioria das televisões actuais têm uma relação de formato de visionamento com largura horizontal por altura vertical de 4:3. Uma relação larga de formato de visionamento corresponde aproximadamente, à relação de formato de visionamento dos filmes para cinema, que é, por exemplo, de 16:9. O invento é aplicável tanto para as televisões de visão directa como para as de projecção.
As televisões com uma relação de formato de visionamento de 4:3, muitas vezes designada como 4*3, estão limitadas com a maneira como as fontes de sinal video singulares ou múltiplas podem ser visionadas. Transmissões do sinal de televisão dos emissores comerciais, excepto para material experimental, são emitidas com uma relação de formato de visionamento de 4*3. Muitos espectadores acham que o formato de visionamento 4*3 é menos atraente que a relação larga de formato de visionamento associada aos filmes para cinema. Televisões com relação larga de formato de visionamento apresentam não só um visor mais atraente como são capazes de apresentar fontes de sinal com largo formato de visionamento num correspondente largo formato de visionamento. Os filmes já se parecem com o cinema e não versões cortadas ou distorcidas desses filmes. A fonte de video não necessita de ser cortada nem na conversão de filme para video, como por exemplo, utilizando um aparelho de telecinema, nem usando processadores internos na televisão.
Televisões com uma relação larga de formato de visionamento estão também preparadas para uma grande variedade de visionamentos, tanto para sinais de formato convencional de visionamento como para sinais com largo formato de visionamento, assim como, usando combinações desses sinais para visores de imagem múltipla. Porém, o uso de écrans com relação larga de visionamento comporta numerosos problemas. Mudar as relações de
650
RCA 86 415 —3 —
formato de visionamento das múltiplas fontes de sinal, criar sinais de sincronismo consistentes, resultantes de fontes assíncronas e simultaneamente visionadas, comutar entre fontes múltiplas de modo a gerar visores de imagem múltipla, e fornecer imagens de alta resolução derivadas da compressão de sinais de dados, são categorias gerais deste tipo de problemas. Tais problemas, ficam resolvidos numa televisão de écran largo, de acordo com este invento. Uma televisão de écran largo, segundo as diversas características deste invento, é capaz de fornecer alta resolução, visores de imagem singular e múltipla resultantes de fontes assíncronas singulares e múltiplas, com semelhantes ou diferentes relações de formato e com relações de formato de visionamento seleccionáveis.
Quase todos os produtos video, disponíveis no mercado para os consumidores, têm uma relação de formato de visionamento de 4*3, considerando que a relação de formato de visionamento da produção video varia enormemente. Se for usada, para produção video, um formato de imagem superior a 4*3, deve-se converter esse formato de imagem antes de ser exibido na televisão do consumidor, ou ocorrerá distorção da imagem. Um método de conversão do formato de imagem é conhecido como alteração para letra de forma. A alteração para letra de forma, conserva mais ( ou toda ) a informação horizontal à custa do número de linhas exibidas em cada quadro. Uma fonte de video produzida no formato 16*9 conteria 181 linhas para cada quadro do video quando convertida para um formato 4*3 de letra de forma. As linhas extra que não forem usadas em cada quadro, podem ser ajustadas para um nível preto (ou cinzento) horizontal do quadro. Fontes com maior formato de imagem conteriam proporcionalmente menos linhas por campo.
Uma televisão de écran largo, como a aqui descrita, por exemplo, pode ter uma relação de formato de visionamento de 16*9. Isto permite-nos ter uma oportunidade para visionar sinais com formato de letra de forma com maior flexibilidade. Sinais em letra de forma, que eram originalmente produzidos com formato de imagem de 16*9, podem ser ampliados progressivamente, ou seja,
650
RCA 86 415
expandidos na vertical, de modo a encher o écran sem perda de informação horizontal ou distorção. Um detector automático de letra de forma, pode ser baseado no facto de que o sinal video não será activado, ou seja, não terá um valor substanciaimente constante de luminância superior a um valor limite. Alternativamente, a detecção de letra de forma, pode ser conseguida, calculando dois gradientes para cada linha do quadro video. 0 primeiro gradiente, designado como gradiente positivo, é calculado, subtraindo o valor mínimo da linha anterior do valor máximo da linha actual. 0 segundo gradiente, designado como gradiente negativo, é formado, subtraindo o valor mínimo da linha actual pelo valor máximo da linha anterior. Qualquer dos gradientes pode ter valores positivos ou negativos, dependendo do conteúdo da cena, mas os valores negativos de ambos os gradientes podem ser ignorados. Se algum dos gradientes tiver um valor positivo que exceda um valor limite programável, podemos considerar o sinal video presente tanto na linha actual como na linha anterior. Estes valores registados, podem ser usados por um microprocessador, para determinar se a fonte video está ou não, no formato de letra de forma. Noutra alternativa, não ilustrada nos desenhos, o detector automático de letra de forma pode incluir um circuito para descodificar uma palavra codificada ou um sinal transportado por uma fonte de sinal de letra de forma que identifica o sinal como tendo o formato de letra de forma.
Um detector automático de letra de forma, pode fazer parte de um circuito de controlo de comprimento vertical. O circuito de controlo de comprimento vertical contém um detector de letra de forma e um circuito de controlo de visionamento vertical. Os impulsos de bloqueio e de reposição vertical, podem ser transmitidos como sinais separados ou como um só sinal de nível três. 0 circuito automático de detecção de letra de forma, pode implementar automaticamente uma ampliação vertical ou uma expansão do sinal com relação de formato de visionamento de 4*3 que inclui o visionamento em letra de forma com relação de formato de visionamento de 16*9. Quando o sinal de saída é activado, a altura de deflexão vertical é aumentada em 4/3, o que permite à porção de video activada do sinal de letra de forma, o
650
RCA 86 415 preenchimento total do écran largo, sem distorção do formato de imagem. Em conformidade com uma disposição do invento, o circuito de controlo de visionamento vertical, também controla qual a parte do quadro sobrexplorada que será exibida no écran, situação esta que é designada como efeito panorâmico vertical.
Se o sinal de video verticalmente sobrexplorado, não está no formato de letra de forma, a imagem com formato de visionamento convencional pode ser ampliada, isto é, aumentada, para simular um formato de écran largo. Neste caso, porém, as áreas de imagem cortada pela sobrexploração vertical de 4/3 conterão informação video activa. É necessário cortar verticalmente, 1/3 da imagem. Os demais comandos ausentes, os do 1/6 da parte superior e os do 1/6 da parte inferior serão sempre eliminados.
Porém, o conteúdo da imagem pode ditar se é melhor cortar mais na parte superior da imagem e menos na inferior, ou vice-versa. Se toda a acção se passar a um nível mais baixo, por exemplo, um espectador preferirá cortar mais céu. Uma capacidade de efeito panorâmico vertical permite escolher qual parte da imagem ampliada será exibida e qual será cortada
As figuras l(a)-l(i) são úteis para explicar diferentes formatos de visionamento numa televisão de écran largo.
A figura 2 é um diagrama de blocos de uma televisão de écran largo de acordo com características deste invento, e adaptada para funcionamento com exploração horizontal de 2fH.
A figura 3 é um diagrama de blocos do processador de écran largo, representado na figura 2.
A figura 4 é um diagrama de blocos que mostra outros detalhes do processador de écran largo, representado na figura 3.
A figura 5 é um diagrama de blocos do processador imagem em
650
RCA 86 415
- 6“ <r imagem representado na figura 4.
A figura 6 é um diagrama de blocos da disposição de portas representada na figura 4 e que ilustra os trajectos do sinal principal, do sinal auxiliar e do sinal de saída.
As figuras 7 e 8 são diagramas de sincronismo, úteis para explicar a geração do formato de visionamento, representado na figura l(d), usando sinais completamente cortados.
A figura 9 é um diagrama de blocos dum circuito que gera o sinal interno 2fH na conversão de ifH para 2fH.
A figura 10 é uma combinação de circuito e diagrama de blocos para o circuito de deflexão representado na figura 2.
A figura 11 é um diagrama de blocos do interface RGB, representado na figura 2.
A figura 12 é um diagrama de blocos dum circuito de controlo de comprimento vertical, incluindo um detector automático de letra de forma.
A figura 13 é um diagrama de sincronismo, útil para explicar a implementação do efeito panorâmico vertical.
As figuras 14(a)-14(c) são diagramas de formatos de visionamento, úteis para explicar o diagrama de sincronismo da figura 13.
As diversas partes da figura 1, ilustram algumas, mas não todas as combinações possíveis dos formatos de visionamento de imagem singular ou múltipla que podem ser implementadas de acordo com as diferentes disposições deste invento. As seleccionadas para as ilustrações, foram-no com o intuito de facilitar a descrição de circuitos particulares consistindo em televisões de écran largo, de acordo com as disposições deste invento. De modo a facilitar a ilustração e a discussão, temos que uma relação de
650
RCA 86 415
formato de visionamento convencional, da largura em relação à altura, para uma fonte ou sinal video, é geralmente considerada como 4*3, enquanto que uma relação de formato de visionamento de écran largo, da largura em relação à altura, para uma fonte ou sinal video, é geralmente considerada como 16*9. As disposições deste invento não estão limitadas por estas definições.
A figura l(a) ilustra a televisão de visão directa ou projectada, tendo uma relação de formato de visionamento convencional de 4*3. Quando uma imagem com relação de formato de visionamento de 16*9 é transmitida como um sinal com relação de formato de visionamento de 4*3, aparecem barras pretas na parte superior e inferior do écran. Isto é, normalmente apelidado de formato de letra de forma. Neste caso, a imagem visionada é, de algum modo, pequena, no que diz respeito à totalidade disponível da área do visor. Alternativamente, a fonte com relação de formato de visionamento 16*9, é convertida antes da transmissão, de modo a que preencha totalmente a extensão vertical duma área exibida, com formato de visionamento de 4*3. Porém, muita informação será eliminada dos lados esquerdo e/ou direito. Como outra alternativa, a imagem em letra de forma pode ser aumentada verticalmente mas não horizontalmente pelo que a imagem resultante será distorcida pelo alongamento vertical. Nenhuma das três alternativas é particularmente atraente.
A figura l(b) mostra um écran 16*9. Uma fonte video com uma relação de formato de visionamento de 16*9 será completamente visionada sem cortes e sem distorção. Uma imagem em letra de forma, com relação de formato de visionamento de 16*9, que é, em si, um sinal com relação de formato de visionamento de 4*3, pode ser explorada continuamente através de duplicação de linhas ou soma de linhas, de modo a apresentar uma maior área visionada com suficiente resolução vertical. Uma televisão de écran largo, de acordo com este invento, pode apresentar um sinal com relação de formato de visionamento de 16*9, seja ele fonte principal, fonte auxiliar ou fonte RGB exterior.
A figura l(c) ilustra um sinal principal com relação de
650
RCA 86 415
formato de visionamento de 16*9, no qual está exibida tuna imagem inserida com relação de formato de visionamento de 4*3. Se tanto o sinal video principal, como o auxiliar tiverem fontes com relação de formato de visionamento de 16*9, a imagem inserida também pode ter uma relação de formato de visionamento de 16*9. A imagem inserida pode ser exibida em muitas posições diferentes.
A figura l(d) ilustra um formato de visionamento, onde os sinais video, auxiliar e principal, são visionados com o mesmo tamanho de imagem. Cada área de visionamento tem uma relação de formato de visionamento de 8*9, o que é, claro, diferente tanto de 16*9 como de 4*3. De modo a mostrar uma fonte com relação de formato de visionamento de 4*3 numa tal área de visionamento, sem distorção horizontal ou vertical, o sinal deve ser cortado ou no lado esquerdo e/ou no lado direito. Uma maior porção de imagem pode ser exibida, com menos cortes, se for tolerada uma distorção do formato de imagem por compressão horizontal. Uma compressão horizontal resulta em alongamento vertical dos objectos que aparecem na imagem. A televisão de écran largo, de acordo com este invento, pode apresentar qualquer mistura possível de cortes e distorções do formato de imagem, desde cortes máximos sem mexer na distorção até uma máxima distorção do formato de imagem sem efectuar cortes.
Limitações na amostragem de dados no trajecto de processamento do sinal auxiliar de video, complicam a geração de uma imagem de alta resolução, que é tão grande em tamanho como a imagem devida ao sinal principal de video. Diversos métodos podem ser criados para ultrapassar estas complicações.
A figura l(e) é um formato de visionamento, no qual uma imagem com relação de formato de visionamento de 4*3 é exibida, no centro de um écran com uma relação de formato de visionamento de 16*9. Barras pretas são evidentes no lado direito e esquerdo.
A figura l(f) representa um formato de visionamento, no qual são exibidos simultaneamente uma imagem grande com relação de formato de visionamento de 4*3 e três imagens mais pequenas com
650
RCA 86 415
·
-9uma relação de formato de visionamento de 4*3. Uma imagem mais pequena, fora do perímetro da imagem grande, é, algumas vezes, designada como POP, isto é, imagem fora da imagem, assim como PIP é designada imagem em imagem.
Os termos PIP, ou imagem em imagem, são aqui utilizados para ambos os formatos de visionamento. Naquelas circunstâncias em que a televisão de écran largo é munida com dois sintonizadores, sendo os dois internos ou um interno e outro exterior, como por exemplo, num gravador de cassetes video, duas das imagens exibidas podem apresentar movimento em tempo real, de acordo com a fonte. As restantes imagens, podem ser exibidas com o formato de quadro com imagem estacionária. Será bom, que o acrescentar de outros sintonizadores e de outros trajectos de processamento do sinal auxiliar, possa fazer aparecer mais de duas imagens com movimento. Também será bom, que a imagem grande, por um lado, e as três imagens pequenas, por outro, possam trocar de posição, como demonstrado na figura i(g).
A figura l(h) representa uma alternativa, onde uma imagem com relação de formato de visionamento de 4*3, está centrada, e seis imagens mais pequenas, com relação de formato de visionamento 4*3 são exibidas em colunas verticais, em ambos os lados. Como no formato descrito anteriormente, uma televisão de écran largo com dois sintonizadores, pode apresentar duas imagens com movimento. As onze imagens restantes, ficarão com o formato de quadro com imagem estacionária.
A figura l(i) representa um formato de visionamento, com uma grelha de doze imagens, com relação de formato de visionamento de 4*3. Tal formato de visionamento é particularmente apropriado para ser utilizado como guia de selecção de canais, em que cada imagem, é, no mínimo, um quadro com imagem estacionária representando um canal diferente. Como anteriormente, o número de imagens com movimento vai depender do número de sintonizadores disponíveis e do número de trajectos de processamento do sinal.
Os diversos formatos representados na figura 1, são
650
RCA 86 415
7».
-10ilustrativos e não limitativos, e podem ser implementados pelas televisões de écran largo, apresentadas nos restantes desenhos, e seguidamente descritas em detalhe.
Um diagrama geral de blocos, para uma televisão de écran largo, de acordo com disposições deste invento, e adaptada para funcionar com exploração horizontal de 2fH, é mostrado na figura 2, e geralmente designado por 10. A televisão 10 contém, geralmente, uma secção de entrada de sinal video 20, um chassi ou microprocessador de TV 216, um processador de écran largo 30, um conversor de lfH para 2fH 40, um circuito de deflexão 50, um interface RGB 60, um conversor de RGB para YUV 240, accionadores de cinescópio 242, projectores ou tubos de visão directa 244, e uma fonte de alimentação 70. O agrupamento de diversos circuitos em diferentes blocos funcionais, é feito de modo a facilitar a descrição, e não tem a intenção de limitar a posição física dos circuitos uns em relação aos outros.
A secção de entrada do sinal video 20, está adaptada para receber uma diversidade de sinais video compostos, provenientes de diferentes fontes video. Os sinais video podem ser selectivamente comutados para visionamento, como sinais de video principal e auxiliar. Um comutador RF 204, tem duas entradas para antena, a ANTI e a ANT2. Estas abreviaturas representam entradas, tanto para recepção por antena como por cabo. 0 comutador RF 204, controla qual a entrada de antena gue é ligada a um primeiro sintonizador 206, e qual a que é ligada a um segundo sintonizador 208. A saída do primeiro sintonizador 206, é uma entrada para um circuito integrado 202, que realiza um determinado número de funções relacionadas com sintonização, deflexão horizontal e vertical e comandos video. 0 circuito integrado representado tem a referência de indústria tipo TA7730. 0 sinal de video banda de base, VIDEO OUT, criado neste circuito integrado, e que resulta do sinal proveniente do primeiro sintonizador 206, é uma entrada tanto para o comutador video 200, como para a entrada TV1, do processador de écran largo. Outros sinais video banda de base, que são entradas no comutador video 200, são designadas como AUX1 e AUX2. Estas entradas podem ser
650
RCA 86 415
-11usadas para câmaras video, gravadores de discos laser,'gravadores video, jogos video e similares. A saída do comutador video 200, que é controlada pelo chassis ou microprocessador TV 216, é designada SWITCHED VIDEO. 0 SWITCHED VIDEO, é outra entrada para o processador de écran largo 30.
Com referência adicional à figura 3, um comutador SW1 do processador de écran largo, escolhe entre o sinal TV1 e o SWITCHED VIDEO, dando origem a um sinal video, SEL COMP OUT, que é uma entrada para um descodificador Y/C 210. O descodificador Y/C 210, pode ser implementado como um filtro de pente de uma linha adaptável. Duas outras fontes, SI e S2, são também entradas no descodificador Y/C 210. Cada uma das fontes SI e S2, representa diferentes fontes S-VHS, e cada uma, consiste em sinais separados de luminância e crominância. Um comutador, que pode ser incorporado como parte do descodificador Y/C, tal como em alguns filtros de pente de linhas adaptáveis, ou que pode ser implementado como comutador separado, funciona em ligação com o microprocessador TV 216, seleccionando um par de sinais de luminância e de crominância, designados respectívamente, como Y_M e C__IN. Este seleccionado par de sinais de luminância e de crominância, é, subsequentemente considerado o sinal principal, e é processado ao longo de um trajecto de sinal principal. Designações de sinal, incluindo _M ou _MN, dizem respeito ao trajecto de sinal principal. 0 sinal de crominância C_IN é reorientado, pelo processador de écran largo, de volta ao circuito integrado, para criar sinais de cor diferentes, U_M e V_M. A este respeito, convém dizer que U é uma designação equivalente para (R_Y) e V é uma designação equivalente para (B_Y).Os sinais Y_M, U_M e V_M, são convertidos para forma digital, no processador de écran largo, para futuro processamento do sinal.
segundo sintonizador 208, que é definido funcionalmente como parte do processador de écran largo, cria um sinal de video banda de base, TV2. Um comutador SW2, selecciona entre os sinais TV2 e SWITCHED VIDEO, como entrada para o descodificador Y/C 220. 0 descodificador Y/C 220, pode ser implementado como um
650
RCA 86 415
-12filtro de pente de uma linha adaptável. Os comutadores SW3 e SW4, escolhem entre a saída luminância e crominância, do descodificador Y/C 220, e os sinais de luminância e de crominância duma fonte video exterior, designados respectivamente como, Y_EXT e C_EXT. Os sinais Y_EXT e C_EXT, correspondem à entrada S-VHS, Sl. O descodificador Y/C 220 e os comutadores SW3 e SW4, podem ser combinados, tal como em alguns filtros de pente de linha adaptável. A saída dos comutadores SW3 e SW4, é subsequentemente considerada o sinal auxiliar, e é processada ao longo de um trajecto de sinal auxiliar. A saída luminância seleccionada, é designada Y_A. Designações de sinal, incluindo _A, _AX e _AUX, referem-se ao trajecto do sinal auxiliar. A crominância seleccionada é convertida para os sinais de cor diferentes, U_A e V_A. Os sinais Y_A, U_A e VA, são convertidos para forma digital, para futuro processamento do sinal. A disposição das fontes de sinal video, comutando nos trajectos dos sinais principal e auxiliar, maximiza a flexibilidade na organização da selecção de fontes, para as diferentes partes dos diferentes formatos de visionamento da imagem.
Um sinal composto de sincronismo COMP SYNC, correspondendo a Y_M, é fornecido, pelo processador de écran largo, a um separador de sincronismo 212. Os componentes de sincronismo horizontal e vertical, respectivamente H e V, são entradas para um circuito de contagem decrescente vertical 214. 0 circuito de contagem decrescente vertical gera um sinal de reposição vertical, VERTICAL RESET, que é guiado para o processador de écran largo 30. O processador de écran largo gera um sinal de saída interno de reposição vertical, INT VERT RST OUT, dirigido para o interface RGB 60. Um comutador no interface RGB 60, escolhe entre o sinal de saída interno de reposição vertical e o componente de sincronismo vertical da fonte externa RGB. A saída deste comutador é um componente de sincronismo vertical seleccionado, SEL_VERT_SYNC, dirigido para o circuito de deflexão 50. Sinais de sincronismo vertical e horizontal do sinal auxiliar de video, são gerados pelo separador de sincronismo 250, no processador de écran largo.
conversor de lfH para 2fH 40, é responsável pela conversão
650
RCA 86 415
-13Z/‘ dos sinais video entrelaçados, para uma exploração coifCínua^de sinais não entrelaçados, por exemplo, um, em que cada linha horizontal é exibida duas vezes, ou um conjunto adicional de linhas horizontais é gerado, intercalando linhas horizontais adjacentes do mesmo sector. Nalguns casos, o uso de uma linha anterior ou o uso de uma linha intercalada, vai depender do nível de movimento que é detectado entre sectores ou quadros adjacentes. 0 circuito conversor 40 funciona em conjugação com uma RAM (memória de acesso aleatório) video 420. A RAM video, pode ser usada para armazenar um ou mais sectores de um quadro, para permitir visão contínua. Os dados video convertidos, tais como os sinais Y_2fH, U_2fH e V_2fH, são fornecidos ao interface RGB 60.
A interface RGB 60, mostrado com mais detalhe na figura 11, permite a selecção, para visionamento, dos dados video convertidos ou os dados video do RGB exterior, pela secção de entrada dos sinais video. O sinal RGB exterior, é suposto ser um sinal com relação larga de formato de visionamento, adaptado para exploração 2fjj. O componente de sincronismo vertical do sinal principal é fornecido ao interface RGB, pelo processador de écran largo, como INT VERT RST OUT, permitindo que um componente de sincronismo vertical seleccionado (fVm ou fyext)' fiÇIue disponível para o circuito de deflexão 50. 0 manuseamento da televisão de écran largo, permite ao operador, a selecção de um sinal exterior RGB, gerando um sinal de controlo interno/externo, INT/EXT. Porém, a selecção de uma entrada de um sinal exterior RGB, na falta desse sinal, pode resultar no colapso vertical do quadro, e pode estragar o tubo de raios catódicos ou projectores. Em conformidade, o circuito de interface RGB, detecta um sinal de sincronismo exterior, de modo a ultrapassar o facto de ter havido uma selecção de uma entrada exterior RGB, não existente. 0 microprocessador do (processador de écran largo) WSP, 340, também fornece comandos de cor e de matiz para o sinal exterior RGB.
processador de écran largo 30, contém um processador de imagem em imagem 320, para processamento especial de sinal, do
J-V;
650
RCA 86 415
sinal auxiliar de video. O termo imagem em imagem, tem, por vezes, a abreviatura de PIP, ou pix-in-pix. Uma disposição de portas 300, combina os dados dos sinais principal e auxiliar de video numa grande diversidade de formatos de visionamento, como representado nos exemplos das figuras l(b) até l(i). O processador imagem em imagem 320, e a disposição de portas 300, estão sob o controlo de um microprocessador de écran largo (WSP μΡ) 340. O microprocessador 340, funciona em ligação com o microprocessador TV 216, através de um bus em série. 0 bus em série, inclui quatro linhas com sinal, para dados, para sinais de relógio, para sinais de permissão e sinais de reposição. 0 processador de écran largo 30, também gera um sinal composto de bloqueio/reposição vertical, como um sinal em castelo de areia, de três níveis. Em alternativa, o sinal de bloqueio vertical e o sinal de reposição, podem ser gerados como sinais separados. Um sinal composto de bloqueio, é fornecido pela secção de entrada do sinal video ao interface RGB.
O circuito de deflexão 50, representado com mais detalhe na figura 10, recebe um sinal de reposição vertical do processador de écran largo, um sinal de sincronismo horizontal 2fH, seleccionado, do interface RGB 60, e adicionais sinais de comando, provenientes do processador de écran largo. Estes sinais adicionais de comando, têm a ver com ajuste horizontal do quadro, afinação do comprimento vertical e afinação de almofada este oeste. 0 circuito de deflexão 50, fornece impulsos de retorno 2fH, para o processador de écran largo, para o conversor de lfjj para 2fH 40, e para o conversor de YUV para RGB 240.
As tensões de funcionamento para toda a televisão de écran largo, são fornecidas por uma fonte de alimentação 70, que pode ser alimentada por uma fonte principal de alimentação de corrente alterna AC.
processador de écran largo 30, é representado com mais detalhe na figura 3. Os principais componentes do processador de écran largo, são, uma disposição de portas 300, um circuito de imagem em imagem 301, conversores analógico-digitais e digitais72 650
RCA 86 415
-15,^’w .1'
-analógicos, o segundo sintonizador 208, um microprocessador 340 do processador de écran largo, e um codificador de saída de écran largo 227. Outros detalhes do processador de écran largo são mostrados na figura 4. Um processador de imagem em imagem 320, que é uma parte significativa do circuito PIP 301, é mostrado com mais detalhe na figura 5. 0 disposição de portas 300 é mostrado com mais detalhe na figura 6. Um determinado número de componentes mostrados na figura 3, já foram descritos em detalhe.
O segundo sintonizador 208, tem associado com ele, um estágio de frequência intermédia (IF) 224 e um estágio de baixa frequência (audio) 226. O segundo sintonizador 208, também funciona em conjugação com o WSP μΡ 340. 0 WSP μΡ 340, contém uma secção entrada/saída, 1/0 340A e uma secção de saída analógica 340B. A secção 1/0 340 A fornece sinais de controlo de cor e matiz, fornece o sinal INT/EXT para selecção da fonte exterior de video RGB, e fornece sinais de controlo para os comutadores SW1 através do SW6. A secção 1/0 também monitoriza o sinal EXT SYNC DET ( detector de sincronismo exterior ) do interface RGB, para proteger o circuito de deflexão e o(s) tubo(s) de raios catódicos. A secção analógica de saída 340B, fornece sinais de controlo do comprimento vertical, do ajustamento este-oeste e do ajuste horizontal do quadro, através dos respectivos circuitos de interface 254, 256 e 258.
J
O disposição de portas 300, é responsável pela combinação da informação video, proveniente dos trajectos dos sinais principal e auxiliar, para implementar um visor múltiplo de écran largo, como por exemplo, um dos mostrados nas diferentes partes da figura 1. A informação de relógio para a disposição de portas, é fornecida através do inversor de bloqueio de fase 374, que funciona em sintonia com o filtro de baixa frequência 376. 0 sinal principal video é fornecido ao processador de écran largo, em forma analógica, e em formato YUV, como sinais com a designação Y_M, U_M e V_M. Estes sinais principais, são convertidos da forma analógica para a forma digital, através dos conversores analógico digitais 342 e 346, representados com mais detalhe na figura 4.
650
RCA 86 415
Os sinais de componente de cor, são genericamente designados como U e V, que podem ser consignados tanto para sinais R_Y ou B_Y, como para sinais I e Q. A largura de banda da luminância amostrada, está limitada em 8 MHz, porque a velocidade do relógio do dispositivo é de 1024 fH, o que dá, aproximadamente, 16 MHz. Um só conversor analógico digital e um comutador analógico, podem ser usados para amostragem dos dados dos componentes de cor porque os sinais U e V estão limitados até 500 kHz ou 1,5 MHz para largura I. A linha de selecção UV_MUX, para o comutador analógico ou multiplexador 344, é um sinal de 8 MHz, resultante da divisão do relógio do dispositivo em 2. Um impulso início de linha SOL, com a largura de um relógio repõe sincronizadamente este sinal em zero no início de cada linha horizontal do video. A linha UVMUX então, articula no estado, cada ciclo de relógio, através da linha horizontal. Uma vez que o comprimento da linha é um número par de ciclos de relógio, o estado de UV_MUX, uma vez iniciado, vai articular consistentemente 0,1,0,1.. sem interrupção. Os dados de Y e UV, saem fora dos conversores analógico-digitais 342 e 346, são deslocados porque cada um destes conversores analógico-digitais têm um ciclo de relógio de atraso. De modo a acomodar esta transferência de dados, a informação do trajecto de processamento do sinal principal 304, para o relógio da selecção de sinais, deve ser atrasada do mesmo modo. Se a informação para o relógio de selecção de sinais não fosse atrasada, os dados de UV não seriam correctamente emparelhados quando fossem apagados. Isto é importante, porque cada par UV, representa um vector. Um elemento U de um vector, não pode ser emparelhado com um elemento V de outro vector, sem causar uma deslocação de cor. Em vez disso, uma amostra V de um par anterior será apagada juntamente com a corrente amostra U. Este método de multiplexação de UV, é designado como 2:1:1, visto que há duas amostras de luminância para cada par de amostras de componentes de cor (U, V). A frequência de Nyquist, tanto para U como para V, é efectivamente reduzida para metade da frequência de Nyquist da luminância. Em conformidade, a frequência de Nyquist da saída do conversor analógico-digital para o componente da luminância é de 8 MHz, considerando que a frequência de Nyquist da saída do conversor
650
RCA 86 415
-17ae» analógico-digital para os componentes de cor é de 4 MHz.
circuito PIP e/ou a disposição de portas, também pode ter meios para realçar a resolução dos dados auxiliares, apesar da compressão de dados. Um determinado número de esquemas para redução e recuperação de dados foram criados, incluindo, por exemplo, compressão de pontos de imagem emparelhados, oscilação e não oscilação. Além disso, diferentes sequências de oscilação envolvendo número diferente de bits e diferentes com pressões de pontos de imagem emparelhados envolvendo número diferente de bits, são contempladas. Um entre muitos, de esquemas particulares de redução e recuperação de dados, podem ser seleccionados pelo WSP μΡ 340, de modo a maximizar a resolução do video exibido, para cada espécie particular de formato de visionamento de imagem.
disposição de portas, inclui interpoladores que funcionam em sintonia com memórias de linha, que podem ser implementadas como os FIFO 356 e 358. 0 interpolador e os FIFO, são utilizados para reamostrar o sinal principal, quando for desejado. Um interpolador adicional, pode reamostrar o sinal auxiliar. Circuitos relógio e circuitos de sincronismo, na disposição de portas, controlam a manipulação de dados dos sinais auxiliar e principal, incluindo a combinação deles num só sinal video de saída, com os componentes Y_MX, U_MX e V_MX. Estes componentes de saída são convertidos para forma analógica, pelos conversores digital-analógicos 360, 362 e 364. Os sinais com forma analógica, designados Y, U e V, são fornecidos ao conversor de lfH para 2fH 40, para conversão para exploração não entrelaçado. Os sinais Y, U e V são também codificados para formato Y/C, pelo codificador 227, para definir um sinal de saída com relação larga de formato Y_OUT_EXT/C_OUT_EXT, disponível em tomadas nos painéis de instrumentos. 0 comutador SW5, escolhe um sinal de sincronismo para o codificador 227, ou da disposição de portas, C_SYNC_MN, ou do circuito PIP, C_SYNC_AUX. 0 comutador SW6, escolhe entre Y_M e C_SYNC_AUX, como sinal de sincronismo para a saída do painel de écran largo.
650
RCA 86 415
Porções do circuito de sincronismo horizontal, são representadas com mais detalhe na figura 9. O comparador de fase 228, é parte de um inversor de bloqueio de fase, incluindo um filtro de baixa frequência 230, um oscilador de tensão controlada 232, um divisor 234 e um condensador 236. 0 oscilador de tensão controlada 232, funciona a 32fjj e em ligação a um ressonador de cerâmica, ou similar, 238. A saída do oscilador de tensão controlada é dividida por 32, de modo a fornecer uma conveniente frequência, do segundo sinal de entrada, para o comparador de fase 228. A saída do divisor 234, é um sinal de sincronismo lfH REF. Os sinais de sincronismo 32fH REF e lfH REF, são fornecidos a um contador 400, que divide por 16. Uma saída 2fH, é fornecida a um circuito de duração de impulso 402. Um divisor 400 pré-estabelecido pelo sinal lfH REF assegura que o divisor funcione sincronizadamente com o inversor de bloqueio de fase da secção de entrada dos sinais video. 0 circuito de duração de impulso 402, assegura que um sinal 2fH REF, tem uma duração de impulso adequada, para assegurar um funcionamento conveniente do comparador de fase 404, por exemplo, um do tipo CA 1391, que é parte de um segundo inversor de bloqueio de fase, que inclui um filtro de baixa frequência 406 e um oscilador de tensão controlada 2fH 408. 0 oscilador de tensão controlada 408, gera um sinal interno de sincronismo 2fH, que é usado para conduzir a exploração contínuo do visor. 0 outro sinal de entrada para o comparador de fase 404, são os impulsos de retorno 2fjj, ou um sinal de sincronismo com ele relacionado. 0 uso do segundo inversor de bloqueio de fase, que inclui o comparador de fase 404, é útil, porque assegura que cada período de exploração 2fH, é simétrico com cada período lfH do sinal de entrada. De outro modo, o visor pode apresentar uma abertura no quadro, por exemplo, onde metade das linhas video estão deslocadas para a direita e metade para a esquerda.
circuito de deflexão 50, é representado com mais detalhe na figura 10. Um circuito 500, é fornecido, para ajuste do comprimento vertical do quadro, de acordo com a quantidade desejada de sobrexploração vertical, necessária para o implemento de diferentes formatos de visionamento. Como ilustrado no
650
RCA 86 415
diagrama, uma fonte de corrente contínua 502 fornece traia quantidade constante de corrente Ir^P' que carrega um condensador de rampa vertical 504. Um transistor 506, está ligado em paralelo com o condensador de rampa vertical, e descarrega periodicamente o condensador, que funciona em ligação com o sinal de reposição vertical. Na falta de ajustamento, a corrente Tr&mP' fornece o máximo comprimento vertical disponível, ao quadro. Isto, pode corresponder ao ponto de sobrexploração vertical necessário ao preenchimento do visor de écran largo, por uma fonte de sinal com relação aumentada de formato de visionamento 4*3, como representado na figura l(a). Até ao ponto em que menos comprimento vertical de quadro é requerido, uma fonte de corrente ajustável 580, diversifica uma quantidade variável de corrente I^j de IramP' ^e modo a que o condensador de rampa vertical 504, carregue mais devagar e para um menor valor de pico. A fonte de corrente variável 508, funciona em ligação com um sinal de afinação de comprimento vertical, por exemplo, em forma analógica, gerado pelo circuito de controlo do comprimento vertical 1030, mostrado na figura 12. 0 ajuste do comprimento vertical 500, é independente de um ajuste manual de comprimento vertical 510, que pode ser implementado por um potenciómetro ou por um botão de ajuste na parte traseira do quadro de instrumentos. Em qualquer dos casos, a(s) bobina(s) de deflexão vertical 512 recebe(m) corrente de excitação com a intensidade conveniente. A deflexão horizontal é fornecida pelo circuito de ajuste de fase 518, pelo circuito de correcção de almofada este-oeste 514, pelo inversor do bloqueio de fase 2fjj 520 e pelo circuito de saída horizontal 516.
circuito interface RGB 60, é mostrado com mais detalhe na figura 11. 0 sinal que vai ser exibido em último lugar, vai ser seleccionado entre a saída do conversor lfH para 2fH 40, e uma entrada RGB exterior. Para finalidade da televisão de écran largo, aqui descrita, a entrada exterior RGB é suposta ter uma fonte de exploração contínuo, com relação larga de formato de visionamento. Os sinais RGB exteriores, e um sinal composto de bloqueio, provenientes da secção de entrada dos sinais video 20, dão entrada num conversor de RGB para YUV 610. 0 sinal exterior composto de sincronismo 2fH para o sinal RGB exterior, é uma
650
RCA 86 415 tfrí '
Jfif’
-20<
entrada para o separador de sinal exterior de sincronismo, 600. A selecção do sinal de sincronismo vertical é implementada pelo comutador 608. A selecção do sinal de sincronismo horizontal é implementada pelo comutador 604. A selecção do sinal video é implementada pelo comutador 606. Cada um dos comutadores 604, 606 e 608, age em resposta a um sinal de controlo interno/externo, gerado pelo WSP μΡ 340. A selecção de fontes de video internas ou externas, é uma selecção a fazer pelo utilizador. Porém, se um utilizador, inadvertidamente, selecciona uma fonte exterior RGB, quando tal fonte não está ligada ou activada, ou se a fonte exterior se desliga, o quadro vertical vai-se deformar e podem resultar sérios estragos no(s) tubo(s) de raios catódicos. Em conformidade, um detector de sincronismo exterior 602, verifica a presença de um sinal exterior de sincronismo. Na inexistência desse sinal, um sinal de controlo do comutador de cancelamento, é transmitido para cada um dos comutadores 604, 606 e 608, de modo a evitar a escolha duma fonte exterior RGB, se o sinal daí resultante não estiver presente. O conversor de RGB para YUV 610, também recebe sinais de controlo de cor e matiz do WSP μΡ 340.
A figura 4 é um diagrama de blocos, representando outros detalhes do processador de écran largo 30, mostrado na figura 3. Os sinais Y_A, U_A e V_A são entradas para o processador de imagem em imagem 320 , que pode incluir um circuito de processamento de resolução 370. A televisão de écran largo, de acordo com características deste invento, pode expandir ou comprimir o video. Os efeitos especiais, incorporados pelos diversos formatos compostos de visionamento ilustrados, em parte, na figura 1, são criados pelo processador imagem em imagem 320, que pode receber sinais de dados de resolução, processados, Y_RP, U_RP e V_RP do circuito de processamento de resolução 370. O processamento da resolução não necessita de ser sempre utilizado, mas apenas durante os formatos de visionamento seleccionados. o processador imagem em imagem 320, é representado com mais detalhe na figura 5. Os componentes principais do processador imagem em imagem são, uma secção de conversão analógica digital 322, uma secção de entrada 324, um comutador rápido (FSW) e uma secção de bus 326, uma secção de controlo e sincronismo 328 e uma secção
650
RCA 86 415
-21conversora digital analógica 330.
O processador imagem em imagem 320, pode ser incorporado como uma variação melhorada dum circuito integrado básico CPIP, criado pela Thompson Consumer Electronics, Inc. O circuito integrado básico CPIP é descrito com maior precisão numa publicação com o título The CTC 140 Picture in Picture (CPIP) Technical Training Manual, disponível através da Thomson Consumer Electronics, Inc., Indianapolis, Indiana. Um número de características especiais ou efeitos especiais são possíveis, sendo os próximos, ilustrativos. 0 efeito especial básico é uma imagem grande, tendo uma imagem pequena sobrepondo uma porção dessa imagem grande, como representado na figura l(c). As imagens grande e pequena podem resultar do mesmo sinal video, de sinais videos diferentes e podem ser trocadas ou mudadas de posição entre si. Falando de um modo geral, o sinal Audio é comutado de modo a corresponder sempre à imagem grande. A imagem pequena pode ser movimentada para qualquer posição no écran, ou pode saltar por um número de posições predeterminadas. Uma característica da ampliação progressiva, é a de aumentar e diminuir o tamanho da imagem pequena, para, por exemplo, um qualquer número de tamanhos pré-fixados. Numa dada situação, como por exemplo, no formato de visionamento mostrado na figura l(d), temos as imagens pequena e grande com o mesmo tamanho.
J
Num modo de imagem única, como por exemplo a mostrada nas figuras l(b), l(e) ou l(f), um utilizador pode ampliar progressivamente, no conteúdo da imagem única, por exemplo, em saltos com uma relação de 1.0:1 para 5.0:1. Enquanto que no modo de ampliação progressiva, um utilizador pode procurar ou usar um efeito panorâmico através do conteúdo da imagem, permitindo que a imagem, no écran, se mova através de diferentes áreas da cena. Em qualquer dos casos, tanto a imagem pequena, como a imagem grande, como a imagem ampliada, podem ser visionadas num quadro em estado estacionário (formato de imagem parada). Esta função permite um formato estroboscópico, onde os últimos nove quadros do video podem ser repetidos no écran. A velocidade de repetição do quadro, pode ser mudada de 30 quadros por segundo, para zero
650
RCA 86 415
-22quadros por segundo.
.X processador de imagem em imagem, usado na televisão de écran largo, de acordo com outra disposição do invento, difere da presente configuração do circuito integrado básico CPIP, descrito acima. Se o circuito integrado básico CPIP, fosse usado com uma televisão com écran 16*9, e sem um circuito de aceleração de video, as imagens inseridas exibiriam distorção do formato de imagem devido à efectiva expansão 4/3 vezes horizontal, resultante da exploração ao longo do écran mais largo 16*9. Os objectos na imagem, ficariam alongados horizontalmente. Se um circuito de aceleração exterior fosse utilizado, não haveria distorção do formato de imagem, mas a imagem não preencheria a totalidade do écran.
Os processadores imagem em imagem existentes, baseados no circuito integrado básico CPIP, que são usados em televisões convencionais, funcionam de uma maneira particular, tendo consequências indesejáveis. 0 sinal video recebido é amostrado por um relógio de 640fjj, que é bloqueado por um sinal de sincronismo horizontal da fonte video principal. Noutras palavras, os dados armazenados na RAM video, associada com o circuito integrado CPIP, não são amostrados ortogonalmente, no que diz respeito à fonte auxiliar de video recebida. Isto é uma limitação fundamental no método de sincronismo de quadro do CPIP básico. A natureza não ortogonal da velocidade de amostragem da entrada, resulta em erros de desvio dos dados amostrados. A limitação resulta da utilização da RAM video com o circuito integrado CPIP, que deve usar o mesmo relógio para escrever e ler dados. Quando os dados da RAM video, tal como a RAM video 350, são exibidos, os erros de desvio são vistos como distorção aleatória da imagem, ao longo das margens verticais da imagem e são, geralmente consideradas, muito prejudiciais.
processador de imagem em imagem 320, de acordo com disposições do invento e, ao contrário do circuito integrado básico CPIP, está adaptado para compressão assimétrica dos dados video, numa pluralidade de modos de visionamento seleccionáveis.
650
RCA 86 415
Neste modo de funcionamento, as imagens são comprimidas 4:1 na direcção horizontal e 3:1 na direcção vertical. Este modo assimétrico de compressão produz formatos de imagem distorcidos para armazenamento na RAM video. Os objectos, nas imagens, são apertados horizontalmente. Porém, se estas imagens forem lidas normalmente, como por exemplo no modo de exploração de canal para exibição num écran com relação de formato de visionamento de 16*9, a imagem aparece correctamente. A imagem preenche o écran e não há distorção do formato de imagem. 0 modo de compressão assimétrica, de acordo com características deste invento, torna possível a criação de formatos especiais de visionamento, num écran 16*9, sem circuitos de aceleração exteriores.
Em modos PIP de écran cheio, o processador imagem em imagem, em conjunto com um oscilador de livre funcionamento 348, vai buscar a entrada Y/C de um descodificador, por exemplo, um filtro de pente de linha adaptável, descodifica o sinal em componentes de cor, Y, U e V, e gera impulsos de sincronismo horizontal e vertical. Estes sinais são processados no processador imagem em imagem para os diversos modos de écran cheio, tais como, modo de ampliação progressiva, modo estacionário e modo de exploração de canal. Durante o modo de exploração de canal, por exemplo, o sincronismo horizontal e vertical, presentes pela secção de entrada dos sinais video, terão muitas descontinuidades, porque os sinais amostrados ( canais diferentes ) terão impulsos de sincronismo não relacionados e serão comutados em momentos semelhantemente aleatórios no tempo. Portanto, o relógio de amostragem (e o relógio de leitura/escrita da RAM video ) é determinado pelo oscilador de livre funcionamento. Para os modos estacionário e de ampliação progressiva, o relógio de amostragem será bloqueado através do sincronismo horizontal video recebido, o qual, nestes casos especiais, é o mesmo que para a frequência do relógio de visionamento.
Reportando-nos novamente à figura 4, as saídas Y, U e V, e C_SYNC, (sincronismo composto), do processador imagem em imagem, em forma analógica, podem ser recodifiçados em componentes Y/C, pelo circuito codificador 366, que funciona em conjugação com um
650
RCA 86 415
-24oscilador 380, de 3.58 MHz. Este sinal Y/C_PIP_ENC pode ser ligado a um comutador Y/C, que não é mostrado na figura, o que permite aos componentes recodifiçados Y/C, serem substituído por componentes Y/C do sinal principal. Daqui para a frente, os sinais Y,U,V PIP, codificados e os sinais de sincronismo, seriam a base para sincronização horizontal e vertical no resto do chassis. Este modo de funcionamento é apropriado para o implemento de um modo de ampliação progressiva para o PIP, baseado no funcionamento do interpolador e da FIFO, no trajecto do sinal principal.
Com referência adicional à figura 5, o processador imagem em imagem 320, compreende uma secção de conversão analógica digital 322, uma secção de entrada 324, um comutador rápido FSW e uma secção de controlo de bus 326, uma secção de controlo e sincronismo 328 e uma secção de conversão digital analógica 330. De modo geral, o processador imagem em imagem 320, digitaliza o sinal de video em luminância (Y) e em diferentes sinais de cor (U,V), subamostrando e armazenando os resultados numa RAM video 350, de 1 megabit, como acima descrito. A RAM video 350, associada com o processador imagem em imagem 320, tem uma capacidade de memória de 1 megabit, que não é suficientemente espaçosa para armazenar um campo completo de dados video, com amostras de 8 bits. Capacidade de memória aumentada tende a ser cara e pode necessitar de circuitos de controlo mais complexos. O menor número de bits por amostra, no canal auxiliar, representa uma redução na resolução de quantificação, ou na largura de banda, no que diz respeito ao sinal principal, que é inteiramente processado com amostras de 8 bits. Esta redução efectiva da largura de banda, não é, normalmente, um problema quando a imagem auxiliar visionada é relativamente pequena, mas pode causar problemas se a imagem auxiliar visionada for maior, se por exemplo, tiver o mesmo tamanho da imagem principal visionada. 0 circuito de processamento de resolução 370, pode implementar selectivamente, um ou mais esquemas para realçar a resolução de quantificação ou a largura de banda efectiva, ou os dados auxiliares de video. Um determinado número de esquemas de redução e recuperação de dados foram criados, incluindo, por exemplo,
Ί2 650
RCA 86 415
compressão de pontos de imagem emparelhados, oscilação e não oscilação. Um circuito de não oscilação seria disponível a jusante da RAM video 350, por exemplo, no trajecto do sinal auxiliar da disposição de portas, como abaixo explicado com mais detalhe. Além disso, são contempladas diferentes sequências de oscilação e não oscilação, envolvendo diferentes números de bits e diferentes compressões de pontos de imagem emparelhados envolvendo um diferente número de bits. Um número particular de esquemas de redução e recuperação de dados, pode ser seleccionado pelo WSP μΡ, de modo a maximizar a resolução do visionamento video para cada espécie particular de formato de visionamento da imagem.
Os sinais de luminância e diferença de cor, do sinal auxiliar, são armazenados, com o modelo 8:1:1, Y,U,V de seis bits, numa RAM video 350, que é parte de um processador de imagem em imagem. Noutras palavras, cada componente é quantificado em amostras de seis bits. Existem oito amostras de luminância para cada par de diferentes amostras de cor. Em resumo, o processador imagem em imagem 320, é operado num modo onde os dados video recebidos são amostrados com uma velocidade de relógio de 640fH, bloqueado pelo sinal de sincronismo video auxiliar. Neste modo, os dados armazenados na RAM video 350, são amostrados ortogonalmente. Quando os dados são lidos à saída da RAM video 350 do processador imagem em imagem, são lidos usando o mesmo relógio de 640fH bloqueado pelo sinal auxiliar de video recebido. Porém, embora estes dados sejam amostrados e armazenados ortogonalmente, e possam ser lidos à saída ortogonalmente, não podem ser enviados directamente da RAM video 350, para visionamento ortogonal, visto que as fontes de video auxiliares e principais são de natureza assíncrona. As fontes de video auxiliares e principais só podem ser síncronas no caso de serem sinais de visionamento resultantes da mesma fonte video.
Os trajectos do sinal principal 304, do sinal auxiliar 306 e do sinal de saída 312, da disposição de portas 300, são mostrados no diagrama de blocos da figura 6. 0 disposição de portas, também inclui um circuito de relógio/sincronismo 320, e um
650
RCA 86 415 descodif icador do WSP μΡ 310. As linhas de saída de dados e de endereços do descodif icador WSP μΡ 310, identificadas como WSP DATA, são fornecidas para cada um dos circuitos e trajectos principais acima identificados, assim como, para o processador imagem em imagem 320, e para o circuito de processamento de resolução 370. Será bom, que se alguns circuitos fizerem, ou não, parte da disposição de portas, tal se deva, na maior parte dos casos, a razões de conveniência, para que seja mais fácil explicar as disposições do invento.
disposição de portas é responsável pela expansão, compressão e corte dos dados video do canal video principal, quando e se necessário, para implementar diferentes formatos de visionamento de imagem. O componente de luminância Y_MN é armazenado numa memória de linha primeiro a entrar, primeiro a sair (FIFO) 356, durante um período de tempo que depende da natureza da interpolação do componente de luminância. Os componentes combinados de crominância U/V_MN são armazenados na FIFO 358. Os componentes de luminância e crominância do sinal auxiliar Y_PIP U_PIP e V_PIP, são criados pelo desmultiplexador 355. 0 componente de luminância sofre um processamento de resolução, como desejado, no circuito 357 e é aumentado tanto quanto o necessário pelo interpolador 359 criando um sinal de saída Y_AUX.
Nalguns casos, o sinal auxiliar do visionamento será tão grande quanto o sinal principal do visionamento, como representado na figura l(d). As limitações de memória associadas com o processador imagem em imagem e com a RAM video 350, não conseguem arranjar um número suficiente de pontos de dados, ou pontos de imagem, de modo a preencher uma tão grande área de visionamento. Nestas circunstâncias, o circuito de processamento de resolução 357, pode ser usado para recuperar pontos de imagem para o sinal video auxiliar, para substituir os que foram perdidos durante a compressão ou redução de dados. O processamento de resolução pode corresponder ao processamento de resolução levado a cabo pelo circuito 370 representado na figura 4. Como exemplo, o circuito 370, pode ser um circuito de
650
RCA 86 415
-27<}' oscilação e o circuito 357 um circuito de não oscilação.
canal auxiliar é amostrado à velocidade de 640fH, enquanto que o canal principal é amostrado à velocidade de 1024fH. O canal auxiliar FIFO 354, converte os dados recebidos à velocidade de amostragem do canal auxiliar, para a velocidade de relógio do canal principal. Neste processo, o sinal video sofre uma compressão de 8/5 (1024/640). Isto é mais que a compressão de 4/3 necessária para a exibição correcta do sinal do canal auxiliar. Portanto, o canal auxiliar deve ser aumentado pelo interpolador 359, para que a exibição duma imagem pequena em 4*3 seja correcto. O interpolador 359 é controlado pelo circuito de controlo do interpolador 371, o qual, por sua vez, funciona em ligação com o WSP μΡ 340 . A quantidade de expansão do interpolador, requerida, é de 5/6. O factor de expansão X é determinado da seguinte maneira:
X = ( 640/1024 ) * ( 4/3 ) = 5/6
Os componentes de crominância U_PIP e V_PIP, são atrasados pelo circuito 367, por um período de tempo dependente da natureza da interpolação do componente de luminância, gerando sinais de saída U_AUX e V_AUX. Os respectivos componentes Y, u e V dos sinais principal e auxiliar são combinados nos respectivos multiplexadores 315, 317 e 319 no trajecto do sinal de saída 312, através do controlo dos sinais de permissão de leitura provenientes dos FIFO 354, 356 e 358. Os multiplexadores 315, 317 e 319 funcionam em ligação com o circuito de controlo de saída dos multiplexadores 321. O circuito de controlo de saída dos multiplexadores 321, funciona em ligação com um sinal de relógio, um sinal de início de linha, um sinal de contador de linha horizontal, o sinal de reposição do bloqueio vertical e com a saída do comutador rápido do processador imagem em imagem e do WSP μΡ 340. Os componentes de luminância e de crominância, multiplexados, Y_MX, U_MX e V_MX, são fornecidos aos respectivos conversores digitais analógicos 360, 362 e 364, respectivamente. Os conversores analógicos digitais são seguidos por filtros de
650
RCA 86 415
baixa frequência 341, 343 e 345 respectivamente, representados na figura 4. As diversas funções do processador imagem em imagem, da disposição de portas e do circuito de redução de dados, são controlados pelo WSP μΡ 340. O WSP μΡ 340, funciona em ligação com o TV μΡ 216, sendo ligado através de um bus em série. 0 bus em série pode ser um bus de quatro fios, como mostrado, tendo linhas para dados, sinais de relógio, sinais de permissão e sinais de reposição. 0 WSP μΡ 340, comunica com os diferentes circuitos da disposição de portas através do descodificador WSP μΡ 310.
Num caso, é necessário comprimir o video 4*3 NTSC com um factor de 4/3, para evitar distorção do formato de imagem da imagem exibida. Noutro caso, o video pode ser expandido de modo a realizar operações de ampliação horizontal, normalmente acompanhados por ampliação vertical, operações de ampliação horizontal até 33%, podem ser conseguidas reduzindo as compressões para menos de 4/3. Um interpolador de amostragem é utilizado para recalcular o video recebido, para novas posições dos pontos de imagem, porque a largura de banda da luminância video, até 5.5 MHz para o formato S-VHS, ocupa uma grande percentagem da frequência de distorção de imagem de Nyquist, que é de 8 MHz para um relógio de 1024 fjj.
Como representado na figura 6, os dados de luminância Y_MN são dirigidos através de um interpolador 337, no trajecto do sinal principal 304, que recalcula valores de amostragem baseado na compressão ou expansão do video. A função dos comutadores ou selectores de trajecto, 323 e 331, é de inverter a topologia do trajecto do sinal principal 304 no que diz respeito às posições relativas da FIFO 356, e do interpolador 337. Em particular, estes comutadores seleccionam se o interpolador 337 precede a FIFO 356, como requerido para compressão da imagem, ou se a FIFO 356 precede o interpolador 337, como requerido para expansão da imagem. Os comutadores 323 e 331, funcionam em ligação com um circuito de controlo de trajecto 335, que por sua vez funciona em ligação com o WSP μΡ 340. Será lembrado que o sinal auxiliar de video é comprimido para armazenamento na RAM video 350, e só a
650
RCA 86 415
-29yj·
expansão é necessária para fins práticos. Em conformidade, não são requeridos comutadores com funções semelhantes no trajecto do sinal auxiliar.
De maneira a implementar compressões video, através da utilização de uma FIFO, por exemplo, cada quarta amostra pode ser inibida de ser escrita na FIFO 356. Isto constitui uma compressão 4/3. É função do interpolador 337, o recálculo das amostras de luminância a serem escritas na FIFO, de modo a que a leitura de dados à saída da FIFO seja uniforme em vez de irregular. As expansões podem ser realizadas, exactamente da maneira oposta das compressões. No caso das compressões, o sinal de permissão de escrita, tem informação para o relógio de selecção de sinais a ele ligado, em forma de impulsos de inibição. Para expansão de dados, a informação para o relógio de selecção de sinais é aplicada ao sinal de permissão de leitura. Isto vai suspender os dados enquanto estiverem a ser lidos da FIFO 356. Neste caso, a função do interpolador 337, que vem a seguir à FIFO 356, durante este processo, é de recalcular os dados amostrados, de irregulares para uniformes. No caso da expansão, os dados devem ser suspensos, enquanto forem lidos da FIFO 356, e enquanto forem cronometrados para o interpolador 337. Isto é diferente do caso em que há compressão, onde os dados são continuamente cronometrados através do interpolador 337. Para ambos os casos, compressão e expansão, as operações da selecção de sinais pelo relógio, podem ser executadas facilmente dum modo síncrono, isto é, os acontecimentos podem ocorrer baseados nas margens ascendentes do relógio do dispositivo 1024 fH.
A interpolação do sinal auxiliar acontece no trajecto do sinal auxiliar 306. 0 circuito PIP 301, manipula uma memória de quadro Y,U,V, 8:1:1, com 6 bits, RAM video 350, para armazenar dados video recebidos. A RAM video 350, guarda dois quadros de dados video numa diversidade de posições de memória. Cada posição de memória guarda oito bits de dados. Em cada posição de 8 bits, há uma amostra de Y (luminância) com 6 bits (amostrada a 640fH) e 2 outros bits. Estes dois outros bits, guardam os dados do comutador rápido, ou uma parte da amostra U ou V (amostrada a
-.....
tipo dois
650 /τ
F:
RCA 86 415
-3080fH). Os valores de dados do comutador rápido indicam que de quadro foi introduzido na RAM video. Uma vez que há quadros com dados armazenados na RAM video 350, e toda a RAM video 350 é lida durante o periodo de visionamento, ambos os quadros são lidos durante a exploração do visor. O circuito PIP 301, vai determinar qual o quadro que vai ser lido da memória, para ser visionado, através da utilização dos dados do comutador rápido. 0 circuito PIP, lê sempre o tipo de quadro oposto ao que está a ser escrito, para ultrapassar um problema de interrupção de movimento. Se o tipo de quadro que está a ser lido é o tipo oposto do quadro que está a ser exibido, então o quadro par, armazenado na RAM video 350, é invertido, apagando a linha de cima do quadro, quando o quadro estiver a ser lido da memória. O resultado é que a imagem pequena mantém um entrelaçamento correcto sem interrupção de movimento.
circuito de relógio/sincronismo 320, gera sinais de leitura, de escrita e de permissão, necessários para operar os FIFO 354, 356 e 358. Os FIFO para os canais principal e auxiliar têm permissão para escrever dados para armazenamento, para aquelas porções de cada linha video, que é requerida para subsequente visionamento. Os dados são escritos ou do canal principal ou do auxiliar, mas não de ambos, como seja necessário, de modo a combinar os dados de cada fonte na mesma linha ou linhas video do visor. A FIFO 354, do canal auxiliar é escrita sincronizadamente com o sinal auxiliar de video, mas é lido à saída da memória, sincronizadamente com o sinal principal de video. Os componentes do sinal principal de video são lidos para a FIFO 356 e 358, sincronizadamente com o sinal principal de video e são lidos à saída da memória, sincronizadamente com o video principal. Quantas vezes a função de leitura é ligada para trás e para a frente entre os canais principal e auxiliar é uma função do efeito especial particular que for escolhido.
A geração de diferentes efeitos especiais tais como imagens cortadas de lado-a-lado, é conseguida através da manipulação dos sinais de controlo de permissão de leitura e escrita para a memória de linha FIFO 0 processo para este formato de
650
RCA 86 415
-31sa^y 'fct
visionamento está ilustrado nas figuras 7 e 8. No caso da exibição de imagens cortadas lado-a-lado, o sinal de controlo de permissão de escrita (WR_EN_AX) para a FIFO 354, 2048*8, do canal auxiliar está activo para (l/2)*(5/12) = 5/12 ou, aproximadamente 41% do período de visionamento da linha útil (pós-aceleração), ou 67% do período de linha útil do canal auxiliar (pré-aceleração), como representado na figura 7. Isto corresponde a, aproximadamente, 33% de corte (aproximadamente 67% de imagem útil) e a uma expansão de sinal do interpolador de 5/6. No canal video principal, representado na parte superior da figura 8, o sinal de controlo de permissão de escrita (WR_EN_MN_Y), para a FIFO 356 e 358 910*8, está activo para (1/2)*(4/3) = 0,67 ou 67% do período de visionamento da linha útil. Isto corresponde a, aproximadamente, 33% de corte e uma relação de compressão de 4/3 a ser executada no canal video principal pelos FIFO 910*8.
Em cada um dos FIFO, os dados video são armazenados temporariamente de modo a serem lidos num determinado ponto, particular, no tempo. A região activa do tempo, onde os dados podem ser lidos à saída de cada FIFO, é determinada pelo formato de visionamento escolhido. No exemplo representado, do modo cortado lado-a-lado, o canal principal de video é exibido na metade esquerda do visor, e o canal auxiliar de video é exibido na metade direita do visor. As porções arbitrárias das formas de onda do video são diferentes, como ilustrado, para os canais principal e auxiliar. O sinal de controlo de permissão de leitura (RD_EN_MN) das FIFO 910*8 do canal principal está activo para 50% do período de visionamento da linha útil, do visor, começando com o início do video activo seguindo imediatamente a entrada posterior de video. 0 sinal de controlo de permissão de leitura, do canal auxiliar (RD_EN AX), está activo para os outros 50% do período de visionamento da linha útil, começando com a margem descendente do sinal RD_EN_MN e acabando com o início da entrada dianteira do canal principal de video. Pode ser constatado que os sinais de controlo de permissão de escrita, estão sincronizados com os seus respectivos dados de entrada FIFO (principal ou auxiliar), enquanto que os sinais de controlo de permissão de leitura estão sincronizados com o canal principal de video.
650
RCA 86 415
-320 formato de visionamento representado na figura l(d) é particularmente desejado, uma vez que permite às duas imagens que preenchem quase completamente o visor, a exibição num formato lado-a-lado. 0 visionamento é particularmente eficaz e apropriado para um visor com relação larga de formato de visionamento, por exemplo em 16*9. A maioria dos sinais NTSC, são representados com um formato 4*3, o que, claro, corresponde a 12*9. Duas imagens NTSC com relação de formato de visionamento de 4*3, podem ser apresentadas no mesmo visor com relação de formato de visionamento de 16*9, ou cortando as imagens em 33% ou comprimindo as imagens em 33% e introduzindo distorção do formato de imagem. Dependendo da preferência do utilizador, a relação corte de imagem distorção do formato de imagem, pode ser ajustada algures entre os limites de 0% e de 33%. Como exemplo, duas imagens lado-a-lado podem ser apresentadas com 16,7% de compressão e 16,7% de corte.
O tempo de visionamento horizontal para um visor com relação de formato de visionamento de 16*9 é o mesmo que para um visor com relação de formato de visionamento de 4*3, porque ambos têm uma duração nominal de linha de 62,5 microssegundo.. Em conformidade, um sinal de video NTSC deve ser acelerado com um factor de 4/3, de modo a preservar um formato de imagem correcto, sem distorção. O factor 4/3 é calculado como uma divisão de dois formatos de visionamento:
4/3 = (16/9)/(4/3)
Interpoladores variáveis são utilizados, de acordo com as caracteristicas deste invento, para acelerar os sinais video. No passado, os FIFO com diferentes velocidades de relógio nas entradas e saídas, foram usados para executar funções semelhantes. Usando termos de comparação, se dois sinais NTSC com relação de formato de visionamento 4*3, forem exibidos num único visor com relação de formato de visionamento 4*3, cada imagem deve ser distorcida ou cortada, ou alguma combinação entre estas, em 50%. Uma aceleração comparável a essa, necessária para uma aplicação em écran largo, é desnecessária.
650
RCA 86 415
exa
-33Geralmente, o dispositivo de visionamento e de
video está sincronizado com o sinal principal de video. O sinal principal de video deve ser acelerado, como explicado acima, para encher o visor de écran largo. 0 sinal auxiliar de video deve ser sincronizado verticalmente com o primeiro sinal video e com o visor video. O sinal auxiliar de video pode ser atrasado numa fracção de um período do quadro numa memória de quadro, e depois expandido numa memória de linha. O sincronismo dos dados auxiliares de video com os dados principais do video é conseguida, utilizando a RAM video 350 como memória de quadro e um aparelho, primeiro a entrar primeiro a sair (FIFO), de memória de linha 354, para expandir o sinal.
A natureza assíncrona dos relógios de leitura e escrita, porém, requer que certos passos sejam dados para evitar colisões dos ponteiros de leitura/escrita. Colisões de ponteiros de leitura/escrita ocorrem quando os dados velhos são lidos à saída da FIFO antes dos dados novos terem uma oportunidade de serem escritos na FIFO. Colisões de ponteiros leitura/escrita também ocorrem quando os novos dados são escritos para além das possibilidades da memória antes de os dados velhos terem uma oportunidade para serem lidos à saída da FIFO. A dimensão do FIFO está relacionada com a mínima capacidade de armazenamento da linha que se julga razoavelmente necessária para evitar colisões dos ponteiros de leitura/escrita.
processador imagem em imagem funciona de maneira que os dados auxiliares do video são amostrados com um relógio 640fH bloqueado pelo componente de sincronismo horizontal do sinal auxiliar de video recebido. Esta operação permite aos dados ortogonalmente amostrados, o armazenamento na RAM video 350. Os dados devem ser lidos à saída da RAM video 350, à mesma velocidade de 640fH. Os dados não podem ser exibidos ortogonalmente da RAM video, sem a modificação devida à natureza geralmente assíncrona das fontes video principal e auxiliar. De modo a facilitar o sincronismo entre o sinal auxiliar e o sinal principal, uma memória de linha, com relógios de acesso de leitura e escrita, independentes, é disposta no trajecto do sinal
650
RCA 86 415
-34auxiliar, depois da saída da RAM video 350.
Mais em particular, como representado na figura 4, a saída da RAM video 350, é uma entrada para o primeiro de dois trincos de 4 bits, 352A e 352B. A saída VRAM_OUT é em blocos de dados de 4 bits. Os trincos de 4 bits são utilizados para recombinar o sinal auxiliar de volta aos blocos de dados de 8 bits. Os trincos também reduzem a velocidade do relógio de dados de 1280fH para 640fH. Os blocos de dados de 8 bits são escritos para a FIFO 354, pelo mesmo relógio 640fH, usado para amostrar os dados auxiliares de video, para armazenamento na RAM video 350. A dimensão da FIFO 354 é 2048*8. Os blocos de dados de 8 bits são lidos à saída da FIFO 354, pelo relógio de visionamento 1024fH, que é bloqueado pelo componente de sincronismo horizontal do sinal video principal. Esta configuração básica, que usa uma memória múltipla de linha com relógios de acesso de leitura e escrita independentes, permite que os dados que foram amostrados ortogonalmente, sejam exibidos ortogonalmente. Os blocos de dados de 8 bits são divididos em diferentes amostras de 6 bits de luminância e de cor, pelo desmultiplexador 355. As amostras de dados, podem então ser interpoladas quantas vezes for necessário para obter a desejada relação de formato de visionamento e para serem escritas como dados de saída do video.
Uma vez que a leitura e a escrita dos dados provenientes da FIFO do canal auxiliar são assíncronas, e a velocidade do relógio de leitura é considerávelmente mais rápida do que a velocidade do relógio de escrita, existe a possibilidade de colisões dos ponteiros de leitura/escrita. Uma colisão de ponteiros leitura/escrita ocorre, quando um sinal de permissão de leitura é recebido antes dos dados velhos, que já tinham sido previamente lidos, terem sidos substituídos por novos dados escritos. A integridade do entrelaçamento também deve ser preservada. Deve ser escolhida em primeiro lugar uma memória suficientemente grande de modo a evitar a colisão de ponteiros de leitura/escrita, na FIFO do canal auxiliar.
È uma vantagem particular das televisões com relação larga
650
RCA 86 415
de formato de visionamento, o facto dos sinais em letra de forma poderem ser expandidos, para encher o écran do visor com relação larga de formato de visionamento, embora possa ser necessário interpolar o sinal, de modo a arranjar mais resolução vertical. Em conformidade com uma característica deste invento, é fornecido um circuito de detecção automática de letra de forma, o que implementa automaticamente a expansão do sinal com relação de formato de visionamento 4*3, que inclui o visionamento em letra de forma com relação de formato de visionamento de 16*9.
De modo a aumentar a altura vertical do sinal em letra de forma, a velocidade de exploração vertical, do visor video, é aumentada de modo a que as áreas pretas, na parte superior e inferior da imagem, sejam eliminadas, ou pelo menos, substancialmente reduzidas. Um detector automático de letra de forma, pode ser baseado no facto de que o sinal video não terá sinal útil de video, isto é, não terá um valor de luminância, substancialmente constante, mais alto que um valor limite. Alternativamente, a detecção de letra de forma pode ser conseguida, calculando dois gradientes para cada linha, no quadro video. São necessários quatro valores para calcular os dois gradientes: os valores máximo e mínimo da corrente linha, e os valores máximo e mínimo da linha anterior. O primeiro gradiente, designado gradiente positivo, é calculado, subtraindo o valor mínimo da linha anterior do valor máximo da corrente linha. 0 segundo gradiente, designado gradiente negativo, é calculado subtraindo o valor mínimo da corrente linha do valor máximo da linha anterior. Qualquer um dos gradientes pode ter valores positivos ou negativos, dependendo do conteúdo da cena, mas podemos ignorar os valores negativos de ambos os gradientes. Isto acontece, porque só pode haver um gradiente negativo de cada vez, e a dimensão do gradiente com o valor positivo, será sempre maior ou igual do que a dimensão do gradiente com o valor negativo. Isto simplifica os circuitos, porque eliminamos a necessidade de calcular um valor absoluto dos gradientes. Se algum dos gradientes tiver um valor positivo que exceda um valor limite programável, o video é considerado presente ou na linha corrente ou na linha anterior. Estes valores registados, podem
650
RCA 86 415
-36ser usados por um microprocessador, para determinar se a fonte video está ou não no formato de letra de forma.
Ainda noutra alternativa, não representada nos desenhos, o detector automático de letra de forma, pode incluir um circuito para descodificar uma palavra codificada, ou um sinal, transportado por uma fonte com sinal em letra de forma, que identifica o sinal como estando em formato de letra de forma.
A figura 12 ilustra um detector automático de letra de forma como parte de um circuito de controlo de comprimento vertical 030. 0 circuito de controlo de comprimento vertical, inclui um detector de letra de forma 1032, um circuito de controlo de visionamento vertical 1034 um aparelho de saída de 3 estados 1036. Alternativamente, os impulsos de reposição do bloqueio vertical e os de reposição vertical, podem ser transmitidos como sinais separados. Em conformidade com uma disposição do invento, o circuito de detecção automática de letra de forma pode implementar automaticamente uma ampliação vertical ou uma expansão do sinal com relação de formato de visionamento de 4*3, que inclui um visionamento em letra de forma com relação de formato de visionamento de 16*9. Quando o sinal de saída VERTICAL SIZE ADJ (ajuste do comprimento vertical), se torna activo, a altura de deflexão vertical é aumentada em 4/3 (ver figura 10) o que permite à porção de video útil do sinal em letra de forma, o preenchimento do écran largo sem distorção do formato de imagem, da imagem.
circuito de controlo de visionamento vertical 1034, também controla que parte do quadro sobrexplorado será exibido no écran, uma situação a que se chama, efeito panorâmico vertical. Se o sinal de video sobrexplorado verticalmente não estiver no formato de letra de forma, a imagem com um formato de visionamento convencional, pode ser ampliada, isto é, aumentada, de modo a simular um formato de écran largo. Neste caso, porém, as porções da imagem cortada pela sobrexploração vertical 4/3, conterá informação video útil. É necessário cortar verticalmente 1/3 da imagem. Os demais comandos ausentes, os 1/6 da parte superior e
650
RCA 86 415
-37'ftSSa*
os 1/6 da parte inferior serão sempre eliminados. Porém, o conteúdo de imagem pode ditar que é melhor cortar mais em cima que em baixo, ou vice-versa. Se toda a acção se situar a um nível terreno, por exemplo, um espectador pode preferir cortar mais céu. Uma capacidade de efeito panorâmico vertical, permite escolher que parte da imagem ampliada será mostrada e qual será cortada.
efeito panorâmico vertical é explicado, com referência às figuras 13 e I4(a)-(c). 0 sinal composto bloqueio/reposição vertical de nível três é representado no topo da figura 13. Estes sinais podem ser gerados separadamente. 0 impulso de bloqueio vertical começa quando o sinal L_COUNT é igual a VRT_BLNKO e acaba quando L_COUNT é igual a VRT_ BLNK1. O impulso de reposição vertical começa quando L_COUNT é igual a VRTJPHASE e dura durante 10 linhas horizontais. 0 L_COUNT é uma saída de um cronómetro de 10 bits, utilizado para manter as meias linhas horizontais em linha, no que diz respeito à margem frontal do VSYNC_MN. VSYNC_MN é a versão sincronizada de VDRV_MN, que é o componente de sincronismo vertical do sinal principal, fornecido à disposição de portas. VRT_BLNK0 e VRTJBLNKl são fornecidos pelo microprocessador, dependendo do comando de efeito de panorâmico vertical. VRT_PHASE programa a fase relativa da saída VERT_RST, no que diz respeito à margem ascendente do componente de sincronismo vertical, na saída COMP_SYNC. A saída COMP_SY NC é a saída de um basculador J-K. O estado do basculador é determinado descodificando as saídas de L_COUNT e H_COUNT. H_COUNT é o cronómetro de posição horizontal. 0 cronómetro L_COUNT é usado para seccionar o sinal COMP__SYNC em três segmentos, correspondendo ao impulso de sincronismo horizontal, ao impulso de igualação e ao impulso de sincronismo vertical.
Uma corrente de deflexão vertical, para não existir sobrexploração, que de facto, se refere a uma sobrexploração normal de 6%, é representada por linhas a tracejado, tal como o correspondente sinal de bloqueamento vertical. A largura do impulso de bloqueio vertical, para não existir sobrexploração, é C. 0 impulso de sincronismo vertical está em fase com o impulso
650
RCA 86 415
-38- X «jep*· de reposição vertical. Uma corrente de deflexão vertical para o modo de sobrexploração é mostrada por uma linha cheia, tal como o correspondente impulso de bloqueio vertical, com largura de impulso D.
Se a parte inferior da sobrexploração A é igual à parte superior da sobrexploração B, o visor ficará como representado na figura 14(a). Se o impulso de reposição vertical é gerado de modo a atrasar o impulso de sincronismo vertical, a parte inferior da sobrexploração A é menor que a parte superior da sobrexploração B, resultando no visor representado na figura 14(b). Isto é um efeito panorâmico vertical descendente, exibindo a parte inferior da imagem e eliminando um terço da parte superior da imagem. Inversamente, se o impulso de reposição vertical é gerado de modo a avançar o impulso de sincronismo vertical, a parte inferior da sobrexploração A é maior que a parte superior da sobrexploração B, resultando no visor representado na figura 14(c). Isto é um efeito panorâmico vertical ascendente, exibindo a parte superior da imagem e eliminando um terço da parte inferior da imagem. A fase relativa do sinal de sincronismo vertical e do sinal de reposição vertical é controlada pelo WSP μΡ 340, para permitir efeito panorâmico vertical durante os modos de operação de sobrexploração. Será estimado que o quadro sobrexplorado ficará centrado verticalmente, ou simétrico, no tubo de imagem ou écran, durante o efeito panorâmico vertical. É o intervalo de bloqueio, que pode ser assimetricamente movimentado, verticalmente, ou posicionado, relativamente ao centro do quadro, de modo a eliminar mais imagem na parte superior do que na inferior ou vice-versa.
Claims (5)
- REIVINDICACÕES1 - Dispositivo de visionamento, caracterizado por compreender:meios de visionamento video;meios para mapearem nos ditos meios de visionamento video uma área de visionamento de imagem, representada num sinal video, tendo um componente de sincronização;meios para ampliarem selectivamente a dita área de visionamento de imagem em relação aos ditos meios de visionamento video; e meios para controlarem em fase um intervalo de apagamento em relação ao dito componente de sincronização, para controlarem qual a porção da dita área de imagem ampliada que é visionada e qual a porção que não é visionada.
- 2 - Dispositivo de acordo com a reivindicação 1, caracterizado por a dita área de visionamento de imagem ser ajustável verticalmente, o dito componente de sinronização ser um componente de sincronização vertical e o dito intervalo de apagamento ser uma área de apagamento vertical.
- 3 - Dispositivo de acordo com a reivindicação 2, caracterizado por os ditos meios de visionamento video e a dita imagem representada terem diferentes relações de formato de visionamento.
- 4 - Dispositivo de acordo com a reivindicação 1, caracterizado por os ditos meios de visionamento video e a dita imagem representada no dito sinal video terem relações de formato de visionamento diferentes.
- 5 - Dispositivo de acordo com a reivindicação 4, caracterizado por a dita relação de formato de visionamento dos ditos meios de visionamento video ser mais larga do que a relação de72 650RCA 86 415-40formato de visionamento da dita imagem representada no dito sinal video.
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| GB909012326A GB9012326D0 (en) | 1990-06-01 | 1990-06-01 | Wide screen television |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| PT97819A PT97819A (pt) | 1993-06-30 |
| PT97819B true PT97819B (pt) | 1998-12-31 |
Family
ID=10676970
Family Applications (13)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PT97809A PT97809B (pt) | 1990-06-01 | 1991-05-31 | Dispositivo de visionamento video com imagens sincronizadas lado-a-lado |
| PT97819A PT97819B (pt) | 1990-06-01 | 1991-05-31 | Dispositivo de visionamento com ampliacao progressiva e efeito panoramico para televisao |
| PT97818A PT97818B (pt) | 1990-06-01 | 1991-05-31 | Dispositivo de visionamento com controlo de relacao de aspecto para sobreposicao de imagem |
| PT97808A PT97808B (pt) | 1990-06-01 | 1991-05-31 | Aparelho de televisao com compressao de imagem assimetrica |
| PT97814A PT97814B (pt) | 1990-06-01 | 1991-05-31 | Dispositivo de visionamento video de imagens de televisao lado-a-lado |
| PT97810A PT97810B (pt) | 1990-06-01 | 1991-05-31 | Dispositivo de sincronizacao de campo com controlo de indicador de escrita/leitura |
| PT97813A PT97813B (pt) | 1990-06-01 | 1991-05-31 | Dispositivo de sincronizacao de campo de manutencao de integridade entralacada |
| PT97811A PT97811B (pt) | 1990-06-01 | 1991-05-31 | Dispositivo de controlo video com deteccao automatica de letra de forma |
| PT97812A PT97812B (pt) | 1990-06-01 | 1991-05-31 | Dispositivo de visionamento de televisao de ecran largo |
| PT97817A PT97817B (pt) | 1990-06-01 | 1991-05-31 | Dispositivo de sobreposicao de imagem para televisao |
| PT97816A PT97816B (pt) | 1990-06-01 | 1991-05-31 | Dispositivo de processamento de crominancia |
| PT97815A PT97815B (pt) | 1990-06-01 | 1991-05-31 | Dispositivo de processamento de luminancia |
| PT102241A PT102241B (pt) | 1990-06-01 | 1999-01-12 | Deteccao automatica de letra de forma |
Family Applications Before (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PT97809A PT97809B (pt) | 1990-06-01 | 1991-05-31 | Dispositivo de visionamento video com imagens sincronizadas lado-a-lado |
Family Applications After (11)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PT97818A PT97818B (pt) | 1990-06-01 | 1991-05-31 | Dispositivo de visionamento com controlo de relacao de aspecto para sobreposicao de imagem |
| PT97808A PT97808B (pt) | 1990-06-01 | 1991-05-31 | Aparelho de televisao com compressao de imagem assimetrica |
| PT97814A PT97814B (pt) | 1990-06-01 | 1991-05-31 | Dispositivo de visionamento video de imagens de televisao lado-a-lado |
| PT97810A PT97810B (pt) | 1990-06-01 | 1991-05-31 | Dispositivo de sincronizacao de campo com controlo de indicador de escrita/leitura |
| PT97813A PT97813B (pt) | 1990-06-01 | 1991-05-31 | Dispositivo de sincronizacao de campo de manutencao de integridade entralacada |
| PT97811A PT97811B (pt) | 1990-06-01 | 1991-05-31 | Dispositivo de controlo video com deteccao automatica de letra de forma |
| PT97812A PT97812B (pt) | 1990-06-01 | 1991-05-31 | Dispositivo de visionamento de televisao de ecran largo |
| PT97817A PT97817B (pt) | 1990-06-01 | 1991-05-31 | Dispositivo de sobreposicao de imagem para televisao |
| PT97816A PT97816B (pt) | 1990-06-01 | 1991-05-31 | Dispositivo de processamento de crominancia |
| PT97815A PT97815B (pt) | 1990-06-01 | 1991-05-31 | Dispositivo de processamento de luminancia |
| PT102241A PT102241B (pt) | 1990-06-01 | 1999-01-12 | Deteccao automatica de letra de forma |
Country Status (23)
| Country | Link |
|---|---|
| US (2) | US5289284A (pt) |
| EP (17) | EP0532652B1 (pt) |
| JP (20) | JP3145703B2 (pt) |
| KR (16) | KR100190247B1 (pt) |
| CN (15) | CN1034465C (pt) |
| AU (15) | AU7907391A (pt) |
| BR (1) | BR9106539A (pt) |
| CA (1) | CA2082260C (pt) |
| DE (19) | DE69126665T2 (pt) |
| ES (12) | ES2128319T3 (pt) |
| FI (1) | FI100931B (pt) |
| GB (2) | GB9012326D0 (pt) |
| HK (1) | HK1004588A1 (pt) |
| HU (2) | HUT64662A (pt) |
| IN (1) | IN177990B (pt) |
| MY (14) | MY106666A (pt) |
| PL (1) | PL167644B1 (pt) |
| PT (13) | PT97809B (pt) |
| RU (1) | RU2119187C1 (pt) |
| SG (11) | SG55018A1 (pt) |
| TR (1) | TR25549A (pt) |
| TW (3) | TW223215B (pt) |
| WO (17) | WO1991019384A1 (pt) |
Families Citing this family (146)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5369444A (en) * | 1990-06-01 | 1994-11-29 | Thomson Consumer Electronics | Field type matching system |
| US5345270A (en) * | 1990-06-01 | 1994-09-06 | Thomson Consumer Electronics, Inc. | Managing letterbox signals with logos and closed captions |
| US5249049A (en) * | 1990-06-01 | 1993-09-28 | Thomson Consumer Electronics, Inc. | Managing letterbox displays |
| US5351135A (en) * | 1990-06-01 | 1994-09-27 | Thomson Consumer Electronics, Inc. | Managing letterbox signals with logos |
| US5309234A (en) * | 1991-05-29 | 1994-05-03 | Thomson Consumer Electronics | Adaptive letterbox detector |
| JPH04365278A (ja) * | 1991-06-13 | 1992-12-17 | Matsushita Electric Ind Co Ltd | 多画面表示回路 |
| US5414463A (en) * | 1991-09-18 | 1995-05-09 | Hitachi, Ltd. | Video cameras capable of switching an aspect ratio and view finders for use in the same |
| JPH05183833A (ja) * | 1992-01-07 | 1993-07-23 | Sony Corp | 表示装置 |
| EP0616466B1 (en) * | 1992-01-07 | 2000-06-07 | Thomson Consumer Electronics, Inc. | Horizontal panning for wide screen television |
| US5287188A (en) * | 1992-01-07 | 1994-02-15 | Thomson Consumer Electronics, Inc. | Horizontal panning for wide screen television |
| GB9200281D0 (en) * | 1992-01-08 | 1992-02-26 | Thomson Consumer Electronics | A pip horizontal panning circuit for wide screen television |
| TW220024B (pt) * | 1992-01-08 | 1994-02-01 | Thomson Consumer Electronics | |
| JPH05236377A (ja) * | 1992-02-18 | 1993-09-10 | Sony Corp | 映像セレクタ |
| GB9205614D0 (en) * | 1992-03-14 | 1992-04-29 | Innovision Ltd | Sample rate converter suitable for converting between digital video formats |
| JP3435172B2 (ja) * | 1992-06-02 | 2003-08-11 | 株式会社東芝 | テレビジョン信号処理回路 |
| DE69222754T2 (de) | 1992-03-27 | 1998-02-26 | Alsthom Cge Alcatel | Videodekoder |
| JP2759727B2 (ja) * | 1992-04-22 | 1998-05-28 | 日本ビクター株式会社 | ディスプレイ装置 |
| GB2254977B (en) * | 1992-04-23 | 1996-01-17 | Philips Electronics Nv | Receiver for letterbox television signals |
| JPH0638128A (ja) * | 1992-06-19 | 1994-02-10 | Sony Corp | 映像表示装置 |
| TW234806B (pt) * | 1992-07-10 | 1994-11-21 | Thomson Consumer Electronics | |
| US5294987A (en) * | 1992-07-10 | 1994-03-15 | Thomson Consumer Electronics, Inc. | Field to field vertical panning system |
| US5262864A (en) * | 1992-07-10 | 1993-11-16 | Thomson Consumer Electronics, Inc. | Frame based vertical panning system |
| JP3237783B2 (ja) | 1992-08-05 | 2001-12-10 | 株式会社富士通ゼネラル | 2画面表示テレビ受信機 |
| EP0603535A1 (en) * | 1992-11-23 | 1994-06-29 | Thomson Consumer Electronics, Inc. | Tuner signal switching apparatus |
| TW335241U (en) * | 1992-11-30 | 1998-06-21 | Thomson Consumer Electronics | A video display system |
| US7168084B1 (en) | 1992-12-09 | 2007-01-23 | Sedna Patent Services, Llc | Method and apparatus for targeting virtual objects |
| US9286294B2 (en) | 1992-12-09 | 2016-03-15 | Comcast Ip Holdings I, Llc | Video and digital multimedia aggregator content suggestion engine |
| KR100289172B1 (ko) | 1992-12-09 | 2001-05-02 | 마크 홀린저 | 텔레비젼 프로그램 전송시스템에서 제공되는 프로그램을 제안하기 위한 재프로그래밍 가능한 터미널 |
| US5369341A (en) * | 1992-12-11 | 1994-11-29 | Thomson Consumer Electronics, Inc. | Vertical retrace with zoom and centered fast retrace |
| US5614952A (en) | 1994-10-11 | 1997-03-25 | Hitachi America, Ltd. | Digital video decoder for decoding digital high definition and/or digital standard definition television signals |
| TW274673B (pt) * | 1993-02-10 | 1996-04-21 | Thomson Consumer Electronics | |
| WO1994019911A1 (en) * | 1993-02-17 | 1994-09-01 | Thomson Consumer Electronics, Inc. | Managing letterbox displays |
| JP3522273B2 (ja) * | 1993-02-17 | 2004-04-26 | トムソン コンシユーマ エレクトロニクス インコーポレイテツド | 適応レターボックス検出器 |
| JPH06311449A (ja) * | 1993-02-26 | 1994-11-04 | Sony Corp | テレビジョン受像機 |
| JP3240210B2 (ja) | 1993-03-10 | 2001-12-17 | トムソン コンシユーマ エレクトロニクス インコーポレイテツド | ビデオシステム |
| DE69328824T2 (de) * | 1993-03-15 | 2000-10-19 | Thomson Consumer Electronics, Inc. | Horizontale Panoramierung für ein Breitbildschirmfernsehen |
| GB2308266B (en) * | 1993-03-30 | 1997-08-20 | Sony Corp | Video signal display apparatus and video signal processing circuit therefor |
| JPH06292148A (ja) * | 1993-03-30 | 1994-10-18 | Sony Corp | 倍速映像表示装置 |
| CN1050255C (zh) * | 1993-04-03 | 2000-03-08 | 汤姆森消费电子有限公司 | 用于宽屏电视的水平画面摄取系统 |
| CN1042786C (zh) * | 1993-04-21 | 1999-03-31 | 汤姆森消费电子有限公司 | 视频显示控制系统 |
| CN1051896C (zh) * | 1993-04-21 | 2000-04-26 | 汤姆森消费电子有限公司 | 视频显示控制系统 |
| BE1007167A3 (nl) * | 1993-05-13 | 1995-04-11 | Philips Electronics Nv | Zendstation voor het uitzenden van een pluraliteit van televisie programma's, en een ontvanger voor het ontvangen daarvan. |
| US5363143A (en) * | 1993-09-03 | 1994-11-08 | Thomson Consumer Electronics, Inc. | Side by side picture display with reduced cropping |
| US5359267A (en) | 1993-09-03 | 1994-10-25 | Thomson Consumer Electronics, Inc. | Vertical deflection with vertical shrink mode |
| JP3051802B2 (ja) | 1993-09-10 | 2000-06-12 | シャープ株式会社 | 映像信号再生装置 |
| JP3022713B2 (ja) * | 1993-09-30 | 2000-03-21 | 日本ビクター株式会社 | 画像信号処理方法 |
| KR960012492B1 (ko) * | 1993-11-03 | 1996-09-20 | 엘지전자 주식회사 | 와이드 티브이 수상기의 수직 위치 가변회로 |
| DE69324690T2 (de) * | 1993-11-03 | 1999-11-11 | Sony-Wega Produktions Gmbh | Videotextempfänger |
| SG93754A1 (en) * | 1993-11-26 | 2003-01-21 | Thomson Consumer Electronics | Emulation of computer monitor in a wide screen television |
| JP2554450B2 (ja) * | 1993-12-16 | 1996-11-13 | 日本テレビ放送網株式会社 | フレームシンクロナイザおよびこれを使用した信号切り替え装置 |
| TW312076B (pt) * | 1993-12-21 | 1997-08-01 | Thomson Consumer Electronics | |
| JPH07184138A (ja) * | 1993-12-24 | 1995-07-21 | Toshiba Corp | 2画面映像処理回路 |
| AU6025694A (en) * | 1994-01-12 | 1995-08-01 | Thomson Consumer Electronics, Inc | Multimode interpolation filter as for a tv receiver |
| CN1048138C (zh) * | 1994-01-12 | 2000-01-05 | 汤姆森消费电子有限公司 | 用于电视接收机的多方式内插滤波器 |
| US5790197A (en) * | 1994-01-12 | 1998-08-04 | Thomson Consumer Electronics,. Inc. | Multimode interpolation filter as for a TV receiver |
| TW307971B (pt) * | 1994-03-31 | 1997-06-11 | Matsushita Electric Industrial Co Ltd | |
| US5719636A (en) * | 1994-04-28 | 1998-02-17 | Kabushiki Kaisha Toshiba | Letter-box screen detection apparatus |
| EP0697787A3 (de) * | 1994-08-20 | 1996-05-29 | Loewe Opta Gmbh | Verfahren und Schaltungsanordnung zur Darstellung eines 16:9-Fernsehbildes nach dem PAL-Plus-Verfahren auf dem Bildschirm eines Fernsehempfängers mit einer 16:9-formatigen Bildröhre |
| DE4432169A1 (de) * | 1994-09-09 | 1996-03-14 | Bosch Siemens Hausgeraete | Fernsehgerät |
| US5574508A (en) * | 1994-11-02 | 1996-11-12 | Rca Thomson Licensing Corporation | Vertical panning for interlaced video |
| ES2142903T3 (es) * | 1994-12-12 | 2000-05-01 | Sony Wega Produktions Gmbh | Metodo y aparato para visualizar dos imagenes de video simultaneamente. |
| EP0737004A1 (en) * | 1995-04-05 | 1996-10-09 | Thomson Consumer Electronics, Inc. | Field type detector for video signal |
| GB9508289D0 (en) * | 1995-04-24 | 1995-06-14 | Rca Thomson Licensing Corp | Deflection circuits for changing display format on wide screen picture tubes |
| JP3617130B2 (ja) * | 1995-07-21 | 2005-02-02 | ソニー株式会社 | 映像信号処理回路及び画像表示装置 |
| DE69609264T2 (de) * | 1995-08-09 | 2001-03-15 | Koninklijke Philips Electronics N.V., Eindhoven | Vorrichtung zur Bildanzeige mit Verschiebung des unteren Bildbereichs |
| KR0176825B1 (ko) * | 1995-08-16 | 1999-05-01 | 구자홍 | 티브이의 영상 모드 선택 방법 및 그 장치 |
| CA2184121A1 (en) * | 1995-08-30 | 1997-03-01 | John R. Reder | Sampling analog video signal for secondary images |
| KR0144505B1 (ko) * | 1995-09-18 | 1998-08-17 | 구자홍 | 영상표시기기의 화면 자동 조정장치 및 방법 |
| JPH0993505A (ja) * | 1995-09-26 | 1997-04-04 | Toshiba Corp | 文字多重デコーダを有するテレビ受信機 |
| JPH0993548A (ja) * | 1995-09-27 | 1997-04-04 | Toshiba Corp | 文字情報表示機能付きテレビ受信機 |
| JPH09116821A (ja) * | 1995-10-18 | 1997-05-02 | Toshiba Corp | テレビジョン受像機 |
| FR2742279B1 (fr) * | 1995-12-06 | 1998-01-09 | Thomson Multimedia Sa | Dispositif de decimation de sequences de donnees numeriques |
| US6008860A (en) * | 1995-12-29 | 1999-12-28 | Thomson Consumer Electronics, Inc. | Television system with provisions for displaying an auxiliary image of variable size |
| JP3575153B2 (ja) * | 1996-01-17 | 2004-10-13 | ソニー株式会社 | アスペクト比判別回路及び映像モニタ装置 |
| CA2191632A1 (en) * | 1996-02-13 | 1997-08-14 | James Lee Combs | Video processor for processing two analog composite video signals |
| CN1065396C (zh) * | 1996-02-17 | 2001-05-02 | 明碁电脑股份有限公司 | 宽屏幕电视的屏幕检测系统 |
| EP0802671B1 (en) * | 1996-04-18 | 2000-03-01 | Matsushita Electric Industrial Co., Ltd. | Digital signal processing circuit for a television receiver |
| JPH09284671A (ja) * | 1996-04-18 | 1997-10-31 | Toshiba Corp | 走査線変換装置 |
| JPH09326958A (ja) * | 1996-06-05 | 1997-12-16 | Sony Corp | 画像処理装置および処理方法 |
| EP1296517A3 (en) * | 1996-08-02 | 2003-04-02 | SANYO ELECTRIC Co., Ltd. | Internet information displaying apparatus |
| KR100206802B1 (ko) * | 1996-08-20 | 1999-07-01 | 구자홍 | 텔레비젼수상기의 자동 와이드화면 디스플레이 방법 및 장치 |
| KR100678355B1 (ko) * | 1996-09-27 | 2007-05-14 | 소니 가부시끼 가이샤 | 영상표시및제어장치와그의방법 |
| US5854902A (en) * | 1996-10-31 | 1998-12-29 | Sensormatic Electronics Corporation | Video data capture and formatting in intelligent video information management system |
| JP3828992B2 (ja) * | 1996-11-27 | 2006-10-04 | 三星電子株式会社 | セミワイド画面テレビジョン受信機の画面安定化回路 |
| US6064445A (en) * | 1996-11-28 | 2000-05-16 | Samsung Electronics Co., Ltd. | Automatic picture size control method for semiwide-screen television receiver |
| DE19652362A1 (de) * | 1996-12-17 | 1998-06-18 | Thomson Brandt Gmbh | Verfahren und Vorrichtung zur Kompensation der durch die Verarbeitung von Chrominanz-Signalen entstehenden Luminanzdefekte |
| JPH1198422A (ja) * | 1997-09-19 | 1999-04-09 | Sony Corp | 映像信号判別回路 |
| JP3464924B2 (ja) * | 1998-03-13 | 2003-11-10 | 株式会社東芝 | 同期制御回路 |
| US6501507B1 (en) * | 1998-05-13 | 2002-12-31 | Barth Alan Canfield | Multimode interpolation filter as for a TV receiver |
| KR100299759B1 (ko) * | 1998-06-29 | 2001-10-27 | 구자홍 | 영상표시기기의 화면 상태 자동 조정 장치와 방법 |
| GB9817421D0 (en) * | 1998-08-11 | 1998-10-07 | Danmere Limited | Interactive television control/operating system |
| CN1096181C (zh) * | 1998-08-13 | 2002-12-11 | 汤姆森消费电子有限公司 | 视频显示控制系统 |
| DE19911947C2 (de) * | 1999-03-17 | 2003-04-24 | Infineon Technologies Ag | Verfahren zur Farbkantenverbesserung bei einer Bildeinblendung |
| GB2349288B (en) | 1999-04-16 | 2003-10-22 | Quantel Ltd | A video editing system |
| US6791578B1 (en) | 2000-05-30 | 2004-09-14 | Apple Computer, Inc. | 16:9 aspect ratio and anamorphic image processing |
| US7181416B2 (en) * | 2000-06-08 | 2007-02-20 | Blackstone Corporation | Multi-function transaction processing system |
| CN1199452C (zh) * | 2001-06-04 | 2005-04-27 | 华为技术有限公司 | 多路数字图像多组组合的实现方法和总线接口技术 |
| US7793326B2 (en) | 2001-08-03 | 2010-09-07 | Comcast Ip Holdings I, Llc | Video and digital multimedia aggregator |
| US7908628B2 (en) | 2001-08-03 | 2011-03-15 | Comcast Ip Holdings I, Llc | Video and digital multimedia aggregator content coding and formatting |
| US20030204457A1 (en) * | 2002-04-26 | 2003-10-30 | Arias Luis A. | Payee account payment system |
| DE10226071A1 (de) * | 2002-06-12 | 2004-01-08 | Fujitsu Siemens Computers Gmbh | Verfahren und Vorrichtung zum Darstellen eines digitalisierten Bildes |
| US20060032911A1 (en) * | 2002-10-07 | 2006-02-16 | Arias Luis A | Prepaid card issuing system |
| CN100341325C (zh) * | 2003-03-08 | 2007-10-03 | 中兴通讯股份有限公司 | 会议电视系统数字多画面回传的终端名显示的方法 |
| KR100760118B1 (ko) | 2003-04-28 | 2007-09-18 | 마츠시타 덴끼 산교 가부시키가이샤 | 기록매체, 재생장치, 기록방법, 재생방법 및 집적회로 |
| DE20311377U1 (de) | 2003-07-23 | 2003-10-09 | Inova Multimedia-Systeme GmbH & Co. KG, 31137 Hildesheim | Vorrichtung zur Anzeige von Informationen in Verkehrsmitteln |
| KR100503091B1 (ko) * | 2003-07-28 | 2005-07-21 | 삼성전자주식회사 | 디지털 텔레비전의 채널 스캔 방법 |
| JP3968587B2 (ja) * | 2004-03-30 | 2007-08-29 | 船井電機株式会社 | 液晶テレビジョン、バックライト制御装置およびバックライト制御方法 |
| CN100385926C (zh) * | 2004-03-31 | 2008-04-30 | 凌阳科技股份有限公司 | 具有储存功能的液晶显示系统 |
| JP4537107B2 (ja) * | 2004-04-06 | 2010-09-01 | キヤノン株式会社 | 映像表示装置、映像表示方法、及びコンピュータプログラム |
| US7113200B2 (en) * | 2004-05-21 | 2006-09-26 | Polycom, Inc. | Method and system for preparing video communication image for wide screen display |
| JP4646556B2 (ja) * | 2004-06-25 | 2011-03-09 | 三洋電機株式会社 | ディスプレイ駆動装置 |
| KR100640894B1 (ko) * | 2004-09-07 | 2006-11-02 | 엘지전자 주식회사 | 이동통신 단말기용 컬러 액정 표시 장치의 제어 장치 및 제어방법 |
| US7427704B2 (en) * | 2004-09-09 | 2008-09-23 | Huwaldt David A | Stringed instrument fingering guide |
| CN100584166C (zh) | 2005-05-07 | 2010-01-20 | 富准精密工业(深圳)有限公司 | 液冷散热装置 |
| US20070008338A1 (en) * | 2005-05-28 | 2007-01-11 | Young-Chan Kim | Display system, display apparatus, and method of controlling video source and display apparatus |
| CN100580765C (zh) * | 2005-06-30 | 2010-01-13 | 康佳集团股份有限公司 | 一种图像点阵显示格式变换的方法 |
| CA2615881A1 (en) * | 2005-08-05 | 2007-02-15 | Samsung Electronics Co., Ltd. | Apparatus for providing multiple screens and method of dynamically configuring multiple screens |
| US8243198B2 (en) | 2005-08-05 | 2012-08-14 | Samsung Electronics Co., Ltd. | Apparatus for providing multiple screens and method of dynamically configuring multiple screens |
| DE602005022125D1 (de) | 2005-11-15 | 2010-08-12 | Nds Ltd | Digitales video-zoom-system |
| JP4684147B2 (ja) | 2006-03-28 | 2011-05-18 | 任天堂株式会社 | 傾き算出装置、傾き算出プログラム、ゲーム装置およびゲームプログラム |
| WO2007114675A1 (en) * | 2006-04-06 | 2007-10-11 | Samsung Electronics Co., Ltd. | Apparatus for providing multiple screens and method for dynamic configuration of the same |
| FR2901947A1 (fr) * | 2006-05-30 | 2007-12-07 | Nds Technologies France Soc Pa | Procede de gestion de l'affichage d'une video retaillee notamment pour la television haute definition |
| WO2009079560A1 (en) * | 2007-12-17 | 2009-06-25 | Stein Gausereide | Real time video inclusion system |
| CN101483034B (zh) * | 2008-02-22 | 2010-10-13 | 青岛海信电器股份有限公司 | 多画面显示方法和装置 |
| RU2380762C2 (ru) * | 2008-03-05 | 2010-01-27 | Федеральное государственное унитарное предприятие "Санкт-Петербургское Опытно-конструкторское бюро "Электроавтоматика" имени П.А. Ефимова" | Устройство управления визуального индикатора |
| JP5096247B2 (ja) * | 2008-07-08 | 2012-12-12 | ルネサスエレクトロニクス株式会社 | 画像処理装置、及び方法 |
| US9218792B2 (en) * | 2008-12-11 | 2015-12-22 | Nvidia Corporation | Variable scaling of image data for aspect ratio conversion |
| US8508449B2 (en) * | 2008-12-18 | 2013-08-13 | Sharp Corporation | Adaptive image processing method and apparatus for reduced colour shift in LCDs |
| EP2444958B1 (en) * | 2009-06-17 | 2017-09-20 | Sharp Kabushiki Kaisha | Shift resister, display-driving circuit, displaying panel, and displaying device |
| EP2444959B1 (en) * | 2009-06-17 | 2016-03-16 | Sharp Kabushiki Kaisha | Shift regsister, display-driving circuit, displaying panel, and displaying device |
| JPWO2011013404A1 (ja) * | 2009-07-29 | 2013-01-07 | シャープ株式会社 | 画像表示装置および画像表示方法 |
| JP2013514430A (ja) | 2009-12-18 | 2013-04-25 | エクソンモービル リサーチ アンド エンジニアリング カンパニー | 炭化水素精製プロセスにおける汚れ軽減のためのポリアルキレンエポキシポリアミン添加剤 |
| CN102107040B (zh) * | 2009-12-25 | 2013-05-01 | 朝日英达科株式会社 | 导线 |
| KR101682147B1 (ko) * | 2010-04-05 | 2016-12-05 | 삼성전자주식회사 | 변환 및 역변환에 기초한 보간 방법 및 장치 |
| US8698958B2 (en) | 2010-06-16 | 2014-04-15 | Silicon Image, Inc. | Mechanism for memory reduction in picture-in-picture video generation |
| JP5672862B2 (ja) | 2010-08-27 | 2015-02-18 | ソニー株式会社 | 撮像装置、撮像システム及び撮像方法 |
| RU2452125C1 (ru) * | 2011-06-23 | 2012-05-27 | Федеральное государственное унитарное предприятие "Научно-производственное объединение автоматики имени академика Н.А. Семихатова" | Система обработки изображений |
| TWI486052B (zh) * | 2011-07-05 | 2015-05-21 | Realtek Semiconductor Corp | 立體影像處理裝置以及立體影像處理方法 |
| CN103686064B (zh) * | 2012-08-31 | 2017-05-03 | 杭州海康威视数字技术股份有限公司 | 画面分割显示的方法及客户端 |
| CN104798129B (zh) * | 2012-11-27 | 2018-10-19 | 索尼公司 | 显示装置、显示方法和计算机可读介质 |
| US9723216B2 (en) | 2014-02-13 | 2017-08-01 | Nvidia Corporation | Method and system for generating an image including optically zoomed and digitally zoomed regions |
| CN105389776B (zh) | 2014-09-02 | 2019-05-03 | 辉达公司 | 图像缩放技术 |
| CN107454283B (zh) * | 2016-06-01 | 2020-12-01 | 联发科技股份有限公司 | 视频信号输出系统与方法 |
| CN106162262A (zh) * | 2016-07-28 | 2016-11-23 | 王晓光 | 视频广告接收侧的接收方法及系统 |
| US11229135B2 (en) | 2019-04-01 | 2022-01-18 | Dell Products L.P. | Multiple function chassis mid-channel |
| CN111179883B (zh) * | 2020-01-03 | 2022-06-03 | 云谷(固安)科技有限公司 | 图像显示方法和装置、移动终端、计算机设备、存储介质 |
Family Cites Families (120)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| BE490074A (pt) * | 1948-07-09 | |||
| AT303141B (de) * | 1970-01-20 | 1972-11-10 | Siemens Ag | Anordnung zum Auswerten bestimmter Bildteile |
| US3624289A (en) * | 1970-08-26 | 1971-11-30 | Data Plex Systems | Apparatus for blanking portion of fields of television video signals |
| US3878327A (en) * | 1973-10-17 | 1975-04-15 | Westinghouse Electric Corp | Television system for improving reading skills |
| US4026555A (en) * | 1975-03-12 | 1977-05-31 | Alpex Computer Corporation | Television display control apparatus |
| GB1547598A (en) * | 1975-07-29 | 1979-06-20 | Seiko Instr & Electronics | Combined electronic timepieces and television receivers |
| JPS5329019A (en) * | 1976-08-30 | 1978-03-17 | Toshiba Corp | Color relevision receiver set |
| JPS6011875B2 (ja) * | 1977-08-17 | 1985-03-28 | 日本電気株式会社 | クロマキ−トラツキング装置 |
| US4259690A (en) * | 1977-10-06 | 1981-03-31 | Sharp Kabushiki Kaisha | Multi-picture tuning scheme of television receiver |
| US4266242A (en) * | 1978-03-21 | 1981-05-05 | Vital Industries, Inc. | Television special effects arrangement |
| DK149779A (da) * | 1978-04-12 | 1979-10-13 | Data Recall Ltd | Styreapparat til brug ved fremvisning af videosignaler |
| US4356511A (en) * | 1978-05-23 | 1982-10-26 | Sony Corporation | Digital soft-edge video special effects generator |
| US4249213A (en) * | 1978-09-14 | 1981-02-03 | Hitachi, Ltd. | Picture-in-picture television receiver |
| SE411007B (sv) * | 1979-03-30 | 1979-11-19 | Globe Computers Ab | Forfarande och anordning for synkronisering av ett digitalt minne med ett befintligt tv-system |
| JPS5853791Y2 (ja) * | 1979-05-08 | 1983-12-07 | ソニー株式会社 | 画像デイスプレイ装置 |
| US4282546A (en) * | 1979-11-28 | 1981-08-04 | Rca Corporation | Television image size altering apparatus |
| GB2073536B (en) * | 1980-04-09 | 1984-06-06 | British Broadcasting Corp | Television signal processing |
| US4399462A (en) * | 1981-01-30 | 1983-08-16 | Fairchild-Weston Systems Inc. | Video split screen technique |
| JPS57208772A (en) * | 1981-06-18 | 1982-12-21 | Sony Corp | Television receiver |
| US4460890A (en) * | 1982-01-21 | 1984-07-17 | Sony Corporation | Direct digital to digital sampling rate conversion, method and apparatus |
| DE3233288A1 (de) * | 1982-09-08 | 1984-03-08 | Robert Bosch Gmbh, 7000 Stuttgart | System zur zeitlichen kompression und/oder expansion von elektrischen signalen |
| US4651195A (en) * | 1983-04-04 | 1987-03-17 | Robot Research, Inc. | Monochrome-compatible color slow scan television system |
| US4524447A (en) * | 1983-05-25 | 1985-06-18 | Rca Corporation | Digital signal processing apparatus having digital dither |
| US4556900A (en) * | 1983-05-25 | 1985-12-03 | Rca Corporation | Scaling device as for quantized B-Y signal |
| US4556906A (en) * | 1983-11-15 | 1985-12-03 | Rca Corporation | Kinescope blanking scheme for wide-aspect ratio television |
| JPS60160780A (ja) * | 1984-01-31 | 1985-08-22 | Nec Corp | 特殊効果用画像記憶装置 |
| US4622577A (en) * | 1984-02-03 | 1986-11-11 | Rca Corporation | Decoder for extracting a 4:3 aspect ratio signal from a high definition television signal |
| JPS60180383A (ja) * | 1984-02-28 | 1985-09-14 | Matsushita Electric Ind Co Ltd | テレビジヨン受像機 |
| GB2158318A (en) * | 1984-04-26 | 1985-11-06 | Philips Electronic Associated | Fading circuit for video signals |
| US4707742A (en) * | 1984-04-26 | 1987-11-17 | U.S. Philips Corporation | Video signal processing arrangement |
| GB2160051A (en) * | 1984-04-26 | 1985-12-11 | Philips Electronic Associated | Video signal processing arrangement |
| US4573080A (en) * | 1984-06-28 | 1986-02-25 | Rca Corporation | Progressive scan television receiver with adaptive memory addressing |
| GB2164518B (en) * | 1984-09-14 | 1987-12-02 | Philips Electronic Associated | Rotating television pictures |
| JPH0712206B2 (ja) * | 1984-10-01 | 1995-02-08 | 日本放送協会 | 映像信号処理用基本装置 |
| JPH0646783B2 (ja) * | 1984-10-15 | 1994-06-15 | ソニー株式会社 | マルチ走査形テレビジヨン受像機 |
| US4594726A (en) * | 1984-11-29 | 1986-06-10 | Rca Corporation | Dedithering circuitry in digital TV receiver |
| US4796086A (en) * | 1984-11-30 | 1989-01-03 | Fuji Photo Film Co., Ltd. | Method for converting color picture signals |
| US4694414A (en) | 1984-12-19 | 1987-09-15 | Rca Corporation | Digital delay interpolation filter with amplitude and phase compensation |
| NL8403929A (nl) * | 1984-12-24 | 1986-07-16 | Philips Nv | Kleurentelevisietransmissie- respektievelijk informatieopslagsysteem met tijdmultiplexkodering en daartoe geschikte informatiegever en -ontvanger. |
| JPS61193580A (ja) * | 1985-02-21 | 1986-08-28 | Hitachi Ltd | 2画面テレビジヨン受像機 |
| US4651208A (en) * | 1985-03-18 | 1987-03-17 | Scientific Atlanta, Inc. | Compatibility of widescreen and non-widescreen television transmissions |
| US4656516A (en) * | 1985-03-25 | 1987-04-07 | Rca Corporation | Vertical subsampling and memory synchronization system for a picture within a picture television receiver |
| US4652908A (en) * | 1985-03-25 | 1987-03-24 | Rca Corporation | Filtering system for processing a reduced-resolution video image |
| US4656515A (en) * | 1985-03-25 | 1987-04-07 | Rca Corporation | Horizontal compression of pixels in a reduced-size video image utilizing cooperating subsampling and display rates |
| US4654695A (en) | 1985-03-25 | 1987-03-31 | Rca Corporation | Apparatus for reducing the resolution of video samples by truncating the most significant bits |
| US4670784A (en) * | 1985-04-15 | 1987-06-02 | Cbs, Inc. | Methods for coping with non-uniform phosphor aging in dual mode television receivers |
| US4763194A (en) * | 1985-08-14 | 1988-08-09 | Rca Licensing Corporation | Selectable raster size for video display |
| GB2179828B (en) * | 1985-08-14 | 1989-08-02 | Rca Corp | Selectable raster size for video display |
| JPS6239762A (ja) * | 1985-08-16 | 1987-02-20 | Nippon Mining Co Ltd | 管状体の超音波探傷方法 |
| US4729012A (en) * | 1985-08-30 | 1988-03-01 | Rca Corporation | Dual mode television receiver for displaying wide screen and standard aspect ratio video signals |
| US4758893A (en) * | 1985-09-23 | 1988-07-19 | Quanticon Inc. | Cinematic dithering for television systems |
| SU1418688A1 (ru) * | 1985-11-29 | 1988-08-23 | Ленинградский электротехнический институт им.В.И.Ульянова (Ленина) | Устройство дл отображени информации |
| US4760455A (en) * | 1985-11-29 | 1988-07-26 | Canon Kabushiki Kaisha | Picture output device |
| AU591743B2 (en) * | 1985-12-28 | 1989-12-14 | Sony Corporation | Television receiver |
| GB8602644D0 (en) | 1986-02-04 | 1986-03-12 | British Broadcasting Corp | Video systems |
| EP0236519B1 (en) * | 1986-03-08 | 1989-06-07 | ANT Nachrichtentechnik GmbH | Motion compensating field interpolation method using a hierarchically structured displacement estimator |
| JPH07113821B2 (ja) * | 1986-04-21 | 1995-12-06 | 日本テキサス・インスツルメンツ株式会社 | 半導体記憶装置 |
| JPS62263780A (ja) * | 1986-05-09 | 1987-11-16 | Matsushita Electric Ind Co Ltd | 高品位テレビジヨン受信装置 |
| JPS62263781A (ja) * | 1986-05-09 | 1987-11-16 | Matsushita Electric Ind Co Ltd | 高品位テレビジヨン受信装置 |
| DE3787923T2 (de) * | 1986-05-12 | 1994-05-26 | Hitachi Ltd | Bildverarbeitungssystem. |
| FR2599201A1 (fr) * | 1986-05-23 | 1987-11-27 | Trt Telecom Radio Electr | Dispositif de codage a modulation differentielle par impulsions codees, dispositif de decodage associe et systeme de transmission comportant au moins un tel dispositif de codage ou de decodage |
| US4768093A (en) * | 1986-06-05 | 1988-08-30 | North American Philips Corporation | Vertical pre-filter for pip television receivers |
| US4746981A (en) * | 1986-06-16 | 1988-05-24 | Imtech International, Inc. | Multiple screen digital video display |
| SU1429104A1 (ru) * | 1986-08-18 | 1988-10-07 | Специальное Конструкторское Бюро "Кибернетика" С Опытным Производством Института Кибернетики Ан Азсср | Устройство дл вывода информации |
| JPH0797838B2 (ja) * | 1986-09-30 | 1995-10-18 | キヤノン株式会社 | 撮像装置 |
| US4743970A (en) * | 1986-10-20 | 1988-05-10 | The Grass Valley Group, Inc. | Picture transformation memory |
| US4689681A (en) * | 1986-10-24 | 1987-08-25 | The Grass Valley Group, Inc. | Television special effects system |
| JPS63146672A (ja) * | 1986-12-10 | 1988-06-18 | Matsushita Electric Ind Co Ltd | テレビジヨン受信装置 |
| JPS63146671A (ja) * | 1986-12-10 | 1988-06-18 | Matsushita Electric Ind Co Ltd | テレビジヨン受像機 |
| US4761587A (en) * | 1986-12-17 | 1988-08-02 | Rca Licensing Corporation | Multiple frequency horizontal oscillator for video apparatus |
| JPH0824355B2 (ja) * | 1987-01-27 | 1996-03-06 | 松下電器産業株式会社 | テレビジヨン受信装置 |
| GB8701770D0 (en) * | 1987-01-27 | 1987-03-04 | Thorn Emi Home Electron | Video processing |
| JP2506718B2 (ja) * | 1987-02-06 | 1996-06-12 | 松下電器産業株式会社 | テレビジヨン受像機 |
| JPS63282790A (ja) * | 1987-02-14 | 1988-11-18 | 株式会社リコー | 表示制御装置 |
| US4724487A (en) * | 1987-02-17 | 1988-02-09 | Rca Corporation | Interlace inversion detector for a picture-in-picture video signal generator |
| US4991014A (en) * | 1987-02-20 | 1991-02-05 | Nec Corporation | Key signal producing apparatus for video picture composition |
| US4839728A (en) * | 1987-03-23 | 1989-06-13 | Rca Licensing Corporation | Picture-in-picture video signal generator |
| EP0285902A3 (de) * | 1987-04-07 | 1990-10-10 | Siemens Aktiengesellschaft | Verfahren zur Datenreduktion digitaler Bildsequenzen |
| EP0291347B1 (en) * | 1987-05-15 | 1994-01-05 | Pioneer Electronic Corporation | Image processing method and apparatus |
| US4769705A (en) * | 1987-06-30 | 1988-09-06 | Rca Licensing Corporation | Deflection synchronizing apparatus |
| DE3722172A1 (de) * | 1987-07-04 | 1989-01-12 | Thomson Brandt Gmbh | Verfahren und vorrichtung zur ausschnittvergroesserung eines fernsehbildes |
| JPS6429178A (en) * | 1987-07-24 | 1989-01-31 | Matsushita Electric Industrial Co Ltd | Image display device |
| JP2595551B2 (ja) * | 1987-08-14 | 1997-04-02 | ソニー株式会社 | 画像信号処理装置 |
| DE3728444A1 (de) * | 1987-08-26 | 1989-03-09 | Thomson Brandt Gmbh | Verfahren und schaltungsanordnung zur verbesserung der aufloesung von digitalen signalen |
| GB8722394D0 (en) * | 1987-09-23 | 1987-10-28 | British Telecomm | Video coder |
| US4766355A (en) * | 1987-09-25 | 1988-08-23 | Zenith Electronics Corporation | Automatic vertical size control |
| US4821086A (en) * | 1987-10-28 | 1989-04-11 | Rca Licensing Corporation | TV receiver having in-memory switching signal |
| US4831447A (en) * | 1987-11-16 | 1989-05-16 | The Grass Valley Group, Inc. | Method and apparatus for anti-aliasing an image boundary during video special effects |
| KR930006455B1 (ko) * | 1987-11-30 | 1993-07-16 | 니뽄 덴끼 가부시끼가이샤 | 화상 신호 발생 장치 |
| JPH01157181A (ja) * | 1987-12-14 | 1989-06-20 | Matsushita Electric Ind Co Ltd | 高品位テレビジョン受信装置 |
| JP2578852B2 (ja) * | 1987-12-14 | 1997-02-05 | 松下電器産業株式会社 | 高品位テレビジョン受信装置 |
| JPH01157182A (ja) * | 1987-12-14 | 1989-06-20 | Matsushita Electric Ind Co Ltd | 高品位テレビジョン受信装置 |
| JPH01205688A (ja) * | 1988-02-10 | 1989-08-18 | Nec Corp | テレビ受像機 |
| JPH01221067A (ja) * | 1988-02-29 | 1989-09-04 | Sony Corp | 画像表示装置 |
| JPH01248879A (ja) * | 1988-03-30 | 1989-10-04 | Toshiba Corp | アドレス制御回路 |
| JP2829962B2 (ja) * | 1988-04-28 | 1998-12-02 | 松下電器産業株式会社 | テレビジョン受像機 |
| US4903269A (en) * | 1988-05-16 | 1990-02-20 | General Electric Company | Error detector for encoded digital signals |
| US4829378A (en) * | 1988-06-09 | 1989-05-09 | Bell Communications Research, Inc. | Sub-band coding of images with low computational complexity |
| US4910585A (en) * | 1988-06-29 | 1990-03-20 | General Electric Company | Frequency selective video signal intraframe processor |
| JPH0216881A (ja) * | 1988-07-05 | 1990-01-19 | Sony Corp | スーパーインポーズ装置 |
| KR950010887B1 (en) * | 1988-07-08 | 1995-09-25 | Samsung Electronics Co Ltd | Multi-screen producting image control circuit |
| NL8801802A (nl) * | 1988-07-15 | 1990-02-01 | Philips Nv | Videosignaalverwerkingsschakeling. |
| JPH0813126B2 (ja) * | 1988-08-12 | 1996-02-07 | 沖電気工業株式会社 | 画像通信装置 |
| US4916525A (en) * | 1988-08-29 | 1990-04-10 | Hughes Aircraft Company | High definition TV system |
| US4984078A (en) * | 1988-09-02 | 1991-01-08 | North American Philips Corporation | Single channel NTSC compatible EDTV system |
| US4941045A (en) * | 1988-10-11 | 1990-07-10 | Scientific-Atlanta, Inc. | Method and apparatus for improving vertical definition of a television signal by scan conversion |
| JPH02132980A (ja) * | 1988-11-14 | 1990-05-22 | Sony Corp | Tv受像機 |
| JPH02137585A (ja) * | 1988-11-18 | 1990-05-25 | Sony Corp | テレビジョン受像機 |
| US4984081A (en) * | 1989-01-24 | 1991-01-08 | Matsushita Electric Industrial Co., Ltd. | Apparatus for receiving and selecting high-definition television (HDTV) signals and standard television (NTSC) signals |
| GB2231460B (en) * | 1989-05-04 | 1993-06-30 | Sony Corp | Spatial interpolation of digital video signals |
| US5008752A (en) * | 1989-06-16 | 1991-04-16 | Eastman Kodak Company | Digital image interpolator with multiple interpolation algorithms |
| US4992874A (en) * | 1989-07-03 | 1991-02-12 | Rca Licensing Corporation | Method and apparatus for correcting timing errors as for a multi-picture display |
| US4987493A (en) * | 1989-08-01 | 1991-01-22 | Rca Licensing Corporation | Memory efficient interlace apparatus and method as for a picture in a picture display |
| JPH04504197A (ja) * | 1989-08-23 | 1992-07-23 | トムソン コンシユーマ エレクトロニクス インコーポレイテツド | 複数垂直フォーマット用集中制御システム |
| US5027078A (en) * | 1989-10-10 | 1991-06-25 | Xerox Corporation | Unscreening of stored digital halftone images by logic filtering |
| US4965668A (en) * | 1989-11-09 | 1990-10-23 | The Grass Valley Group, Inc. | Adaptive rounder for video signals |
| US5027212A (en) * | 1989-12-06 | 1991-06-25 | Videologic Limited | Computer based video/graphics display system |
| US5021887A (en) * | 1989-12-13 | 1991-06-04 | Samsung Electronics Co., Ltd. | Method and circuit for composing still image of picture-in-picture |
| US5018090A (en) * | 1990-03-13 | 1991-05-21 | Rca Licensing Corporation | Digital interpolation circuitry |
| JP5937913B2 (ja) | 2012-07-27 | 2016-06-22 | ヤンマー株式会社 | エンジン |
-
1990
- 1990-06-01 GB GB909012326A patent/GB9012326D0/en active Pending
-
1991
- 1991-05-24 TW TW080104046A patent/TW223215B/zh active
- 1991-05-24 TW TW080104060A patent/TW243575B/zh not_active IP Right Cessation
- 1991-05-24 TW TW080104039A patent/TW252257B/zh active
- 1991-05-25 MY MYPI91000901A patent/MY106666A/en unknown
- 1991-05-25 MY MYPI91000909A patent/MY111161A/en unknown
- 1991-05-25 MY MYPI91000913A patent/MY110244A/en unknown
- 1991-05-25 MY MYPI91000910A patent/MY110220A/en unknown
- 1991-05-25 MY MYPI91000908A patent/MY107487A/en unknown
- 1991-05-25 MY MYPI91000911A patent/MY105289A/en unknown
- 1991-05-25 MY MYPI91000897A patent/MY115270A/en unknown
- 1991-05-25 MY MYPI91000912A patent/MY107482A/en unknown
- 1991-05-25 MY MYPI91000903A patent/MY106821A/en unknown
- 1991-05-25 MY MYPI91000904A patent/MY108640A/en unknown
- 1991-05-25 MY MYPI91000906A patent/MY106517A/en unknown
- 1991-05-25 MY MYPI91000902A patent/MY106670A/en unknown
- 1991-05-25 MY MYPI91000898A patent/MY106816A/en unknown
- 1991-05-25 MY MYPI91000899A patent/MY106812A/en unknown
- 1991-05-27 KR KR1019920703029A patent/KR100190247B1/ko not_active Expired - Lifetime
- 1991-05-29 WO PCT/US1991/003733 patent/WO1991019384A1/en not_active Ceased
- 1991-05-29 DE DE69126665T patent/DE69126665T2/de not_active Expired - Fee Related
- 1991-05-29 DE DE19914191166 patent/DE4191166T/de active Granted
- 1991-05-29 KR KR1019920703028A patent/KR100195364B1/ko not_active Expired - Lifetime
- 1991-05-29 WO PCT/US1991/003739 patent/WO1991019390A1/en not_active Ceased
- 1991-05-29 WO PCT/US1991/003746 patent/WO1991019397A1/en not_active Ceased
- 1991-05-29 ES ES91911604T patent/ES2128319T3/es not_active Expired - Lifetime
- 1991-05-29 EP EP91911604A patent/EP0532652B1/en not_active Expired - Lifetime
- 1991-05-29 HU HU9203768A patent/HUT64662A/hu unknown
- 1991-05-29 DE DE69132822T patent/DE69132822T2/de not_active Expired - Lifetime
- 1991-05-29 JP JP51121891A patent/JP3145703B2/ja not_active Expired - Fee Related
- 1991-05-29 KR KR1019920703030A patent/KR100195359B1/ko not_active Expired - Fee Related
- 1991-05-29 WO PCT/US1991/003745 patent/WO1991019379A1/en not_active Ceased
- 1991-05-29 EP EP91911605A patent/EP0532653B1/en not_active Expired - Lifetime
- 1991-05-29 WO PCT/US1991/003744 patent/WO1991019380A1/en not_active Ceased
- 1991-05-29 JP JP51146591A patent/JP3251581B2/ja not_active Expired - Lifetime
- 1991-05-29 AU AU79073/91A patent/AU7907391A/en not_active Abandoned
- 1991-05-29 JP JP51029991A patent/JP3333189B2/ja not_active Expired - Fee Related
- 1991-05-29 EP EP91910567A patent/EP0532583B1/en not_active Expired - Lifetime
- 1991-05-29 AU AU81858/91A patent/AU8185891A/en not_active Abandoned
- 1991-05-29 SG SG1996002555A patent/SG55018A1/en unknown
- 1991-05-29 ES ES91911605T patent/ES2103814T3/es not_active Expired - Lifetime
- 1991-05-29 EP EP01111808A patent/EP1130909A3/en not_active Ceased
- 1991-05-29 DE DE69130892T patent/DE69130892T2/de not_active Expired - Lifetime
- 1991-05-29 AU AU80725/91A patent/AU8072591A/en not_active Abandoned
- 1991-05-29 ES ES91910567T patent/ES2118085T3/es not_active Expired - Lifetime
- 1991-05-29 SG SG1996002545A patent/SG64307A1/en unknown
- 1991-05-29 HU HU9203768A patent/HU225277B1/hu unknown
- 1991-05-29 DE DE69127194T patent/DE69127194T2/de not_active Expired - Fee Related
- 1991-05-29 JP JP51029891A patent/JP3420234B2/ja not_active Expired - Lifetime
- 1991-05-29 AU AU80845/91A patent/AU8084591A/en not_active Abandoned
- 1991-05-29 ES ES91910761T patent/ES2106082T3/es not_active Expired - Lifetime
- 1991-05-29 SG SG9602264A patent/SG96156A1/en unknown
- 1991-05-29 JP JP51065091A patent/JP3228420B2/ja not_active Expired - Lifetime
- 1991-05-29 DE DE69127286T patent/DE69127286T2/de not_active Expired - Lifetime
- 1991-05-29 RU RU92016547A patent/RU2119187C1/ru not_active IP Right Cessation
- 1991-05-29 CA CA002082260A patent/CA2082260C/en not_active Expired - Lifetime
- 1991-05-29 WO PCT/US1991/003743 patent/WO1991019400A1/en not_active Ceased
- 1991-05-29 KR KR1019920703025A patent/KR100195590B1/ko not_active Expired - Fee Related
- 1991-05-29 AU AU80871/91A patent/AU8087191A/en not_active Abandoned
- 1991-05-29 JP JP51065191A patent/JP3338048B2/ja not_active Expired - Lifetime
- 1991-05-29 EP EP91910761A patent/EP0533738B1/en not_active Expired - Lifetime
- 1991-05-29 PL PL91296954A patent/PL167644B1/pl unknown
- 1991-05-29 ES ES97120599T patent/ES2151217T3/es not_active Expired - Lifetime
- 1991-05-29 WO PCT/US1991/003740 patent/WO1991019388A1/en not_active Ceased
- 1991-05-29 WO PCT/US1991/003742 patent/WO1991019395A1/en not_active Ceased
- 1991-05-29 BR BR919106539A patent/BR9106539A/pt not_active IP Right Cessation
- 1991-05-29 DE DE69130610T patent/DE69130610T2/de not_active Expired - Lifetime
- 1991-05-29 EP EP91912116A patent/EP0532667B1/en not_active Expired - Lifetime
- 1991-05-29 AU AU80643/91A patent/AU8064391A/en not_active Abandoned
- 1991-05-29 SG SG9602471A patent/SG80522A1/en unknown
- 1991-05-29 JP JP91510297A patent/JPH05508061A/ja active Pending
- 1991-05-29 EP EP97120599A patent/EP0831645B1/en not_active Expired - Lifetime
- 1991-05-29 KR KR1019920703032A patent/KR0183367B1/ko not_active Expired - Fee Related
- 1991-05-29 AU AU79607/91A patent/AU7960791A/en not_active Abandoned
- 1991-05-29 KR KR1019920703033A patent/KR100195589B1/ko not_active Expired - Lifetime
- 1991-05-29 WO PCT/US1991/003741 patent/WO1991019385A1/en not_active Ceased
- 1991-05-29 KR KR1019920703027A patent/KR100195361B1/ko not_active Expired - Lifetime
- 1991-05-29 EP EP91912249A patent/EP0532672B1/en not_active Expired - Lifetime
- 1991-05-29 KR KR1019920703026A patent/KR100195591B1/ko not_active Expired - Lifetime
- 1991-05-29 WO PCT/US1991/003734 patent/WO1991019393A1/en not_active Ceased
- 1991-05-29 ES ES91912249T patent/ES2124703T3/es not_active Expired - Lifetime
- 1991-05-29 DE DE4191166A patent/DE4191166C2/de not_active Expired - Fee Related
- 1991-05-29 ES ES91910878T patent/ES2165841T3/es not_active Expired - Lifetime
- 1991-05-29 ES ES91912590T patent/ES2108046T3/es not_active Expired - Lifetime
- 1991-05-29 DE DE69127897T patent/DE69127897T2/de not_active Revoked
- 1991-05-29 SG SG9602460A patent/SG79895A1/en unknown
- 1991-05-29 AU AU79095/91A patent/AU7909591A/en not_active Abandoned
- 1991-05-29 JP JP91511219A patent/JPH05507831A/ja active Pending
- 1991-05-29 EP EP19910921006 patent/EP0532711A4/en not_active Withdrawn
- 1991-05-29 SG SG9608487A patent/SG82550A1/en unknown
- 1991-05-29 JP JP51173191A patent/JP3373509B2/ja not_active Expired - Lifetime
- 1991-05-29 EP EP91912590A patent/EP0532682B1/en not_active Revoked
- 1991-05-29 AU AU80590/91A patent/AU8059091A/en not_active Abandoned
- 1991-05-29 DE DE69132376T patent/DE69132376T2/de not_active Expired - Lifetime
- 1991-05-29 JP JP51065291A patent/JP3333191B2/ja not_active Expired - Fee Related
- 1991-05-29 EP EP91910878A patent/EP0533748B1/en not_active Expired - Lifetime
- 1991-05-29 DE DE69129806T patent/DE69129806T2/de not_active Expired - Lifetime
- 1991-05-30 DE DE69125834T patent/DE69125834T2/de not_active Expired - Lifetime
- 1991-05-30 KR KR1019920703037A patent/KR100195357B1/ko not_active Expired - Lifetime
- 1991-05-30 US US07/691,031 patent/US5289284A/en not_active Expired - Lifetime
- 1991-05-30 JP JP51047591A patent/JP3310667B2/ja not_active Expired - Fee Related
- 1991-05-30 SG SG1996002379A patent/SG64872A1/en unknown
- 1991-05-30 EP EP91912342A patent/EP0532676B1/en not_active Expired - Lifetime
- 1991-05-30 ES ES91912342T patent/ES2134196T3/es not_active Expired - Lifetime
- 1991-05-30 DE DE4191157T patent/DE4191157T1/de active Pending
- 1991-05-30 WO PCT/US1991/003810 patent/WO1991019381A1/en not_active Ceased
- 1991-05-30 SG SG1996002431A patent/SG75762A1/en unknown
- 1991-05-30 WO PCT/US1991/003822 patent/WO1991019378A1/en not_active Ceased
- 1991-05-30 KR KR1019920703038A patent/KR100195363B1/ko not_active Expired - Fee Related
- 1991-05-30 EP EP91911041A patent/EP0532615B1/en not_active Expired - Lifetime
- 1991-05-30 AU AU79833/91A patent/AU7983391A/en not_active Abandoned
- 1991-05-30 DE DE69125936T patent/DE69125936T2/de not_active Expired - Fee Related
- 1991-05-30 WO PCT/US1991/003817 patent/WO1991019394A1/en not_active Ceased
- 1991-05-30 JP JP91511739A patent/JPH05507597A/ja active Pending
- 1991-05-30 DE DE69131501T patent/DE69131501T2/de not_active Expired - Lifetime
- 1991-05-30 JP JP51173891A patent/JP3298876B2/ja not_active Expired - Fee Related
- 1991-05-30 US US07/945,641 patent/US5285282A/en not_active Expired - Lifetime
- 1991-05-30 AU AU81860/91A patent/AU8186091A/en not_active Abandoned
- 1991-05-30 SG SG9602341A patent/SG91239A1/en unknown
- 1991-05-30 SG SG9602332A patent/SG81864A1/en unknown
- 1991-05-30 EP EP91911305A patent/EP0532635B1/en not_active Expired - Lifetime
- 1991-05-30 AU AU79967/91A patent/AU7996791A/en not_active Abandoned
- 1991-05-30 JP JP51047691A patent/JP3354927B2/ja not_active Expired - Fee Related
- 1991-05-30 ES ES91911305T patent/ES2106083T3/es not_active Expired - Lifetime
- 1991-05-30 WO PCT/US1991/003818 patent/WO1991019398A1/en not_active Ceased
- 1991-05-30 DE DE4191157A patent/DE4191157C2/de not_active Expired - Fee Related
- 1991-05-30 WO PCT/US1991/003813 patent/WO1991019399A1/en not_active Ceased
- 1991-05-30 HK HK98103709A patent/HK1004588A1/en not_active IP Right Cessation
- 1991-05-30 ES ES91912548T patent/ES2100232T3/es not_active Expired - Lifetime
- 1991-05-30 JP JP03510477A patent/JP3140774B2/ja not_active Expired - Fee Related
- 1991-05-30 WO PCT/US1991/003816 patent/WO1991019387A1/en not_active Ceased
- 1991-05-30 EP EP91912104A patent/EP0532665B1/en not_active Expired - Lifetime
- 1991-05-30 DE DE69132349T patent/DE69132349T2/de not_active Expired - Fee Related
- 1991-05-30 IN IN411CA1991 patent/IN177990B/en unknown
- 1991-05-30 EP EP91912548A patent/EP0540548B1/en not_active Expired - Lifetime
- 1991-05-30 DE DE69127193T patent/DE69127193T2/de not_active Expired - Fee Related
- 1991-05-30 AU AU82115/91A patent/AU8211591A/en not_active Abandoned
- 1991-05-30 KR KR1019920703036A patent/KR100195588B1/ko not_active Expired - Fee Related
- 1991-05-30 WO PCT/US1991/003815 patent/WO1991019386A1/en not_active Ceased
- 1991-05-30 EP EP91910788A patent/EP0532592B1/en not_active Expired - Lifetime
- 1991-05-30 JP JP51122491A patent/JP3247373B2/ja not_active Expired - Fee Related
- 1991-05-30 AU AU80768/91A patent/AU8076891A/en not_active Abandoned
- 1991-05-30 SG SG1996003991A patent/SG63585A1/en unknown
- 1991-05-30 JP JP3510859A patent/JP2780869B2/ja not_active Expired - Fee Related
- 1991-05-30 ES ES91911041T patent/ES2148152T3/es not_active Expired - Lifetime
- 1991-05-30 AU AU80839/91A patent/AU8083991A/en not_active Abandoned
- 1991-05-30 DE DE69128784T patent/DE69128784T2/de not_active Expired - Fee Related
- 1991-05-31 CN CN91103742A patent/CN1034465C/zh not_active Expired - Fee Related
- 1991-05-31 CN CN91103754A patent/CN1036430C/zh not_active Expired - Lifetime
- 1991-05-31 CN CN91103736A patent/CN1034545C/zh not_active Expired - Lifetime
- 1991-05-31 PT PT97809A patent/PT97809B/pt active IP Right Grant
- 1991-05-31 CN CN91103735A patent/CN1057560A/zh active Pending
- 1991-05-31 PT PT97819A patent/PT97819B/pt not_active IP Right Cessation
- 1991-05-31 PT PT97818A patent/PT97818B/pt not_active IP Right Cessation
- 1991-05-31 PT PT97808A patent/PT97808B/pt not_active IP Right Cessation
- 1991-05-31 CN CN91103730A patent/CN1034461C/zh not_active Expired - Lifetime
- 1991-05-31 CN CN91103508A patent/CN1053310C/zh not_active Expired - Lifetime
- 1991-05-31 PT PT97814A patent/PT97814B/pt active IP Right Grant
- 1991-05-31 CN CN91103733A patent/CN1041879C/zh not_active Expired - Fee Related
- 1991-05-31 CN CN91103726A patent/CN1052600C/zh not_active Expired - Lifetime
- 1991-05-31 PT PT97810A patent/PT97810B/pt not_active IP Right Cessation
- 1991-05-31 PT PT97813A patent/PT97813B/pt active IP Right Grant
- 1991-05-31 CN CN91103734A patent/CN1041878C/zh not_active Expired - Fee Related
- 1991-05-31 CN CN91103731A patent/CN1034462C/zh not_active Expired - Lifetime
- 1991-05-31 PT PT97811A patent/PT97811B/pt not_active IP Right Cessation
- 1991-05-31 TR TR91/0555A patent/TR25549A/xx unknown
- 1991-05-31 CN CN91103728A patent/CN1034466C/zh not_active Expired - Fee Related
- 1991-05-31 PT PT97812A patent/PT97812B/pt active IP Right Grant
- 1991-05-31 CN CN91103732A patent/CN1034544C/zh not_active Expired - Lifetime
- 1991-05-31 PT PT97817A patent/PT97817B/pt not_active IP Right Cessation
- 1991-05-31 CN CN91103706A patent/CN1034460C/zh not_active Expired - Lifetime
- 1991-05-31 PT PT97816A patent/PT97816B/pt not_active IP Right Cessation
- 1991-05-31 CN CN91103727A patent/CN1052601C/zh not_active Expired - Fee Related
- 1991-05-31 CN CN91103729A patent/CN1039372C/zh not_active Expired - Fee Related
- 1991-05-31 PT PT97815A patent/PT97815B/pt not_active IP Right Cessation
-
1992
- 1992-11-09 GB GB9223471A patent/GB2259830B/en not_active Expired - Fee Related
- 1992-11-30 KR KR1019920703035A patent/KR100195362B1/ko not_active Expired - Fee Related
- 1992-11-30 FI FI925436A patent/FI100931B/fi not_active IP Right Cessation
- 1992-11-30 KR KR1019920703039A patent/KR100195360B1/ko not_active Expired - Fee Related
- 1992-11-30 KR KR1019920703040A patent/KR100202157B1/ko not_active Expired - Lifetime
- 1992-11-30 KR KR1019920703034A patent/KR100195358B1/ko not_active Expired - Fee Related
- 1992-11-30 KR KR1019920703024A patent/KR100191409B1/ko not_active Expired - Lifetime
-
1999
- 1999-01-12 PT PT102241A patent/PT102241B/pt not_active IP Right Cessation
-
2001
- 2001-07-27 JP JP2001228467A patent/JP3699373B2/ja not_active Expired - Lifetime
-
2004
- 2004-11-04 JP JP2004320829A patent/JP4227950B2/ja not_active Expired - Lifetime
-
2006
- 2006-11-15 JP JP2006309408A patent/JP2007129728A/ja active Pending
Also Published As
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| PT97819B (pt) | Dispositivo de visionamento com ampliacao progressiva e efeito panoramico para televisao | |
| US5434625A (en) | Formatting television pictures for side by side display | |
| KR100190251B1 (ko) | 와이드 스크린 텔레비젼의 화상내 화상(pip) 디스플레이용 수평 패닝 시스템 | |
| US5351087A (en) | Two stage interpolation system | |
| US5329369A (en) | Asymmetric picture compression | |
| US5313303A (en) | Aspect ratio control for picture overlays | |
| HK1004588B (en) | Vertical zoom and panning for television | |
| KR100191408B1 (ko) | 수직 리세트 발생 시스템 | |
| US5365278A (en) | Side by side television pictures | |
| US5432560A (en) | Picture overlay system for television | |
| JPH09501273A (ja) | 適応レターボックス検出器 | |
| KR100229292B1 (ko) | 비디오 디스플레이 제어 시스템_ | |
| KR100209849B1 (ko) | 와이드 스크린 텔레비젼용 수평 패닝 장치 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| BB1A | Laying open of patent application |
Effective date: 19930219 |
|
| FG3A | Patent granted, date of granting |
Effective date: 19980907 |
|
| MM4A | Annulment/lapse due to non-payment of fees, searched and examined patent |
Free format text: LAPSE DUE TO NON-PAYMENT OF FEES Effective date: 20080307 |