JPWO2010067474A1 - 試験装置および試験方法 - Google Patents

試験装置および試験方法 Download PDF

Info

Publication number
JPWO2010067474A1
JPWO2010067474A1 JP2010541956A JP2010541956A JPWO2010067474A1 JP WO2010067474 A1 JPWO2010067474 A1 JP WO2010067474A1 JP 2010541956 A JP2010541956 A JP 2010541956A JP 2010541956 A JP2010541956 A JP 2010541956A JP WO2010067474 A1 JPWO2010067474 A1 JP WO2010067474A1
Authority
JP
Japan
Prior art keywords
packet
unit
device under
test
under test
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2010541956A
Other languages
English (en)
Other versions
JP4885310B2 (ja
Inventor
愼一 石川
愼一 石川
優 碁石
優 碁石
浩康 中山
浩康 中山
勝 津藤
勝 津藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Advantest Corp
Original Assignee
Advantest Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advantest Corp filed Critical Advantest Corp
Application granted granted Critical
Publication of JP4885310B2 publication Critical patent/JP4885310B2/ja
Publication of JPWO2010067474A1 publication Critical patent/JPWO2010067474A1/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/50Testing arrangements
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2832Specific tests of electronic circuits not provided for elsewhere
    • G01R31/2834Automated test systems [ATE]; using microprocessors or computers

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

被試験デバイスを試験する試験装置であって、被試験デバイスを試験するための試験プログラムを実行して、被試験デバイスとの間で通信する各パケットを順次指定するパケットリスト処理部と、被試験デバイスとの間でパケットを通信しない期間において被試験デバイスとの間で通信すべきアイドルデータ列を記憶するアイドルデータ列記憶部と、パケットリスト処理部により指定されるパケットのデータ列を被試験デバイスとの間で通信し、パケットリスト処理部から通信すべきパケットが指定されない期間においてアイドルデータ列をアイドルデータ列記憶部から読み出して被試験デバイスとの間で通信するパケット通信部と、を備える試験装置を提供する。

Description

本発明は、試験装置および試験方法に関する。本出願は、下記の米国出願に関連し、下記の米国出願からの優先権を主張する出願である。本出願は、下記の米国出願に関連し、下記の米国出願からの優先権を主張する出願である。文献の参照による組み込みが認められる指定国については、下記の出願に記載された内容を参照により本出願に組み込み、本出願の一部とする。
出願番号 12/329,635 出願日 2008年12月8日
従来、パケット通信をするデバイスが知られている。このようなパケット通信をするデバイスを試験する試験装置が求められている。
特開2001−67395号公報 特開2002−215712号公報
パケット通信をするデバイスを試験する場合、試験装置は,被試験デバイスとハンドシェイクを実行しなければならない。また、試験装置は、ハンドシェイク中において被試験デバイスからの応答を待機している間も、直ぐに応答ができるように次の送信の準備およびアイドルパケット等を送信しなければならない。従って、試験装置は、このようなデバイスを試験する場合、複雑な試験パターンを発生しなければならなかった。
上記課題を解決するために、本発明の第1の態様においては、被試験デバイスを試験する試験装置であって、被試験デバイスを試験するための試験プログラムを実行して、被試験デバイスとの間で通信する各パケットを順次指定するパケットリスト処理部と、被試験デバイスとの間でパケットを通信しない期間において被試験デバイスとの間で通信すべきアイドルデータ列を記憶するアイドルデータ列記憶部と、パケットリスト処理部により指定されるパケットのデータ列を被試験デバイスとの間で通信し、パケットリスト処理部から通信すべきパケットが指定されない期間においてアイドルデータ列をアイドルデータ列記憶部から読み出して被試験デバイスとの間で通信するパケット通信部と、を備える試験装置を提供する。
なお、上記の発明の概要は、本発明の必要な特徴の全てを列挙したものではない。また、これらの特徴群のサブコンビネーションもまた、発明となりうる。
本実施形態に係る試験装置100の構成を、被試験デバイス500とともに示す。 本実施形態に係る試験用のパケット通信プログラムの階層構成を示す。 本実施形態に係るシミュレータ200および変換部300の構成の第1例を示す。 本実施形態に係るシミュレータ200および変換部300の構成の第2例を示す。 本実施形態に係るシミュレータ200および変換部300の構成の第3例を示す。 本実施形態に係る試験部400の構成の一例を示す。 本実施形態に係る演算処理部410の構成の一例、および、複数の実行処理部420および複数の通信処理部430のうちの代表する一の実行処理部420および通信処理部430の構成を示す。 本実施形態に係るプログラム供給部450の構成を示す。 本実施形態に係るパケット通信部434の構成を示す。 本実施形態に係る送信側ブロック12の構成を示す。 本実施形態に係る送信側ブロック12内のデータ処理部32の構成の一例を示す。 本実施形態に係る送信側ブロック12内の送信部36の構成の一例を示す。 本実施形態に係る受信側ブロック14の構成を示す。 本実施形態に係る受信側ブロック14内の受信部82の構成の一例を示す。 本実施形態に係るパケットリストの一例を示す。 図16は、本実施形態に係るパケット関数の一例を示す。 本実施形態に係る試験部400の処理フローを示す。 本実施形態に係る試験装置100の構成の変形例を示す。 本実施形態に係る試験装置100の変形例のパケット送信に関する動作を示す。 本実施形態に係る試験装置100の変形例のパケット受信に関する動作を示す。
以下、発明の実施の形態を通じて本発明を説明するが、以下の実施形態は請求の範囲にかかる発明を限定するものではない。また、実施形態の中で説明されている特徴の組み合わせの全てが発明の解決手段に必須であるとは限らない。
図1は、本実施形態に係る試験装置100の構成を、被試験デバイス500とともに示す。試験装置100は、少なくとも1つの被試験デバイス500との間でパケットを通信して、被試験デバイス500を試験する。即ち、試験装置100は、被試験デバイス500に対してパケットを送信および被試験デバイス500からパケットを受信して、被試験デバイス500を試験する。
試験装置100は、シミュレータ200と、変換部300と、試験部400とを備える。シミュレータ200は、シミュレーション環境600により、被試験デバイス500の動作をシミュレーションする。シミュレーション環境600は、被試験デバイス500の設計段階において作成されたデバイスシミュレーションモデル610を有する。デバイスシミュレーションモデル610は、一例として、機能ブロック間の一連のやり取り(トランザクション)の単位で内部動作が表されたトランザクションレベルで記述されている。
変換部300は、被試験デバイス500の動作をシミュレーションするシミュレーション環境600から、当該試験装置100により実行される被試験デバイス500を試験するための試験用のパケット通信プログラムを生成する。変換部300は、生成した試験用のパケット通信プログラムをコンパイルして、試験部400に格納する。なお、シミュレータ200および変換部300は、試験部400を備える試験装置本体の外部に設けられたワークステーション等のコンピュータにより実現されてもよい。
試験部400は、変換部300により生成された試験用のパケット通信プログラムを実行して、被試験デバイス500との間でのパケット通信をして、被試験デバイス500を試験する。より詳しくは、試験部400は、被試験デバイス500に試験データを含むパケットを送信して、これに応じて被試験デバイス500から出力されたパケットを受信する。そして、試験部400は、受信したパケットに含まれるデータを期待データと比較して、被試験デバイス500の良否を判定する。
ここで、試験用のパケット通信プログラムは、プロシージャと、パケット関数とを有する。プロシージャは、被試験デバイス500に対して実行する試験の手順を記述する。プロシージャは、一例として、シミュレーション環境600で実行されたトランザクション単位でのシミュレーション手順に対応した試験手順を記述する。プロシージャは、例えばパケットのやり取りの単位でのシミュレーション手順に対応した試験手順を記述してよい。
プロシージャは、パケット関数の呼び出しを制御手順として含む。また、プロシージャは、条件分岐、無条件分岐および他のプロシージャを呼び出すサブルーチン呼び出し等の制御構文を試験手順として含む。
また、プロシージャは、変数を扱うことができる。変数は、プロシージャ内の演算式、代入式等により得られた値に代えて、パケット内のデータ列を格納することができる。プロシージャは、一例として、変数をパケット関数との間で授受することができる。
パケット関数は、当該パケットのデータ列、および、当該データ列を生成するための命令列を含む。試験用のパケット通信プログラムは、複数種類のパケット関数を有してよい。試験用のパケット通信プログラムは、一例として、ライトパケット、リードパケットおよびアイドルパケット等のそれぞれを生成するためのパケット関数を有してよい。
図2は、本実施形態に係る試験用のパケット通信プログラムの階層構成を示す。試験用のパケット通信プログラムは、例えば、1または複数のプロシージャを有する。それぞれのプロシージャは、1または複数のパケットリストを含む。
パケットリストは、被試験デバイス500との間で通信する一連のパケットを含む。パケットリストは、一例として、被試験デバイス500との間で通信する複数のパケットに対応する複数のパケット関数を順次に呼び出すための命令列と、パケット毎に変更される個別データをパケット関数と授受するための変数を含む。
パケットは、複数のデータを含む。パケットは、一例として、パケットの種類に関わらず固定のデータを含む。パケットは、一例として、パケットのスタートコードおよびエンドコードを含む。
また、パケットは、一例として、パケットの種類毎に共通の共通データを含んでもよい。パケットは、一例として、共通データとしてパケットの種類を表すコマンドを含んでよい。
また、パケットは、一例として、パケット毎に変更される個別データを含んでもよい。パケットは、一例として、アドレスおよび実体のデータを含んでよい。個別データは、プロシージャまたはパケットリストから引き渡される変数により指定される。
また、パケットは、一例として、状態に応じて変化するデータを含んでもよい。また、パケットは、一例として、当該パケットに含まれるデータ列の誤りを検出するためのチェックコードを含んでもよい。
このような試験用のパケット通信プログラムは、被試験デバイス500と通信する内容を、パケットの通信手順を表すプロシージャと、それぞれのパケットのデータ内容を表すパケット関数とに階層が分けられている。これにより、試験装置100は、プロシージャを、シミュレーション環境600で実行されたトランザクション単位でのシミュレーション手順に対応した記述とすることができる。
また、このような試験用のパケット通信プログラムは、プロシージャが同一のパケット関数を繰り返して呼び出すことができる。これにより、試験用のパケット通信プログラムによれば、試験において繰り返して生成されるデータ列を共通のパケット関数を用いて記述することができるので、試験装置100が格納するデータ量を小さくすることができる。
図3は、本実施形態に係るシミュレータ200および変換部300の構成の第1例を示す。第1例に係るシミュレータ200は、被試験デバイス500の動作をトランザクションレベルでシミュレーションする。このようなシミュレーション環境600は、デバイスシミュレーションモデル610と、トランザクション・スティミュラス620とを有する。
デバイスシミュレーションモデル610は、トランザクションレベルで記述された被試験デバイス500の論理モデルを含む。トランザクション・スティミュラス620は、被試験デバイス500と外部との間の信号授受をトランザクション単位で指定する。
トランザクション・スティミュラス620は、外部から被試験デバイス500に入力されるパケットおよび被試験デバイス500から外部へ出力されるパケットの授受を表す記述であってよい。シミュレーション環境600は、このようなデバイスシミュレーションモデル610およびトランザクション・スティミュラス620を用いてシミュレーションを実行して、被試験デバイス500が妥当な動作をするか否かを判断する。
第1例に係る変換部300は、パケット定義データ記憶部310と、取得部320と、パケット通信プログラム生成部330とを有する。パケット定義データ記憶部310は、複数種類のパケットのそれぞれに含まれるデータ列を定義するパケット定義データを記憶する。
取得部320は、シミュレーション環境600に含まれる、トランザクション・スティミュラス620の記述を抽出して、当該試験装置100および被試験デバイス500の間で通信するパケット列を取得する。取得部320は、一例として、パケット定義データに基づいて、トランザクション・スティミュラス620の記述から、試験装置100および被試験デバイス500の間で通信するパケットの種類および順序を特定する。更に、取得部320は、一例として、トランザクション・スティミュラス620の記述から、それぞれのパケットに含まれるデータを特定する。
パケット通信プログラム生成部330は、当該試験装置100により実行されて、被試験デバイス500との間でパケット列に含まれるパケットを通信するための試験用のパケット通信プログラムを、取得部320により取得されたパケット列から生成する。パケット通信プログラム生成部330は、一例として、取得部320により特定されたパケットの種類および順序から、パケットの通信手順を示すプロシージャを生成する。
更に、パケット通信プログラム生成部330は、一例として、取得部320により特定されたパケットの種類から、パケット関数を生成する。更に、パケット通信プログラム生成部330は、一例として、取得部320により特定されたそれぞれのパケットに含まれるデータから変数の値を生成する。このような変換部300によれば、シミュレーション環境600におけるトランザクション・スティミュラス620の記述から、試験用のパケット通信プログラムを自動生成することができる。
図4は、本実施形態に係るシミュレータ200および変換部300の構成の第2例を示す。第2例に係るシミュレータ200および変換部300は、第1例と略同一の構成および機能を有するので、以下、相違点を除き説明を省略する。
第2例に係るシミュレータ200は、シミュレーションの実行中において、被試験デバイス500が通信するパケットをモニタリングできるモニタリングポイントを有する。第2例に係る取得部320は、シミュレーション環境600によるシミュレーションの実行中に被試験デバイス500が通信するパケットをモニタリングして、当該試験装置100および被試験デバイス500の間で通信するパケット列を取得する。取得部320は、一例として、パケット定義データに基づいて、シミュレーションの実行中にモニタリングした被試験デバイス500が通信するパケットの種類を特定する。すなわち、例えば、取得部320は、モニタリングしたパケットがパケット定義データ中の何れかの種類のパケット定義とマッチするかを検査して、検査結果に応じてモニタリングしたパケットの種類を特定する。
このような変換部300によれば、トランザクションレベルでのシミュレーションの実行中における被試験デバイス500が通信するパケットから、試験用のパケット通信プログラムを自動生成することができる。
図5は、本実施形態に係るシミュレータ200および変換部300の構成の第3例を示す。第3例に係るシミュレータ200および変換部300は、第1例と略同一の構成および機能を有するので、以下、相違点を除き説明を省略する。
第3例に係るシミュレーション環境600は、デバイスシミュレーションモデル610と、トランザクション・スティミュラス620と、アダプタ630とを有する。第3例に係るシミュレータ200は、被試験デバイス500の動作をネットリストレベルでシミュレーションする。第3例に係るデバイスシミュレーションモデル610は、ネットリストレベルで記述される。
アダプタ630は、トランザクション・スティミュラス620に記述されたトランザクションと、ネットリストレベルで記述されたデバイスシミュレーションモデル610により授受される信号との間の変換を実行する。シミュレーション環境600は、このようなデバイスシミュレーションモデル610、トランザクション・スティミュラス620およびアダプタ630を用いてシミュレーションを実行して、被試験デバイス500が妥当な動作をするか否かを判断する。
第3例に係る変換部300は、波形ダンプ記憶部340を更に有する。波形ダンプ記憶部340は、シミュレーション環境600によるシミュレーションを実行した結果得られる被試験デバイス500の入出力信号の波形ダンプを取得して記憶する。
また、第3例に係る取得部320は、波形ダンプ記憶部340に記憶された波形ダンプから、当該試験装置100および被試験デバイス500の間で通信するパケット列を抽出する。取得部320は、一例として、波形ダンプ記憶部340に記憶された波形ダンプとパケット定義データにより定義されたデータとを比較して、被試験デバイス500が通信するパケットの種類を特定する。
このような変換部300によれば、トランザクションレベルでのシミュレーションの実行中における被試験デバイス500が通信する信号の波形ダンプから、試験用のパケット通信プログラムを自動生成することができる。
図6は、本実施形態に係る試験部400の構成の一例を示す。試験部400は、変換部300により生成された試験用のパケット通信プログラム(以下、試験プログラムとも言う。)を実行して、少なくとも1つの被試験デバイス500を試験する。
試験部400は、演算処理部410と、1または複数の実行処理部420と、1または複数の通信処理部430と、試験プログラム記憶部440と、プログラム供給部450とを備える。それぞれの実行処理部420は、例えばバスを介して、演算処理部410に接続される。それぞれの通信処理部430は、何れかの実行処理部420に接続される。
演算処理部410は、試験プログラム中の演算式を処理する。それぞれの実行処理部420は、試験プログラム中の複数のパケットリストのうち、当該実行処理部420に接続されたそれぞれの通信処理部430が実行すべきパケットリストを指定する。それぞれの通信処理部430は、対応する実行処理部420により指定されたパケットリストに含まれるパケットを、対応する被試験デバイス500との間で順次に通信する。
試験部400は、一例として、1個の演算処理部410と、8個の実行処理部420と、256個の通信処理部430とを備えてよい。この場合、8個の実行処理部420のそれぞれには、一例として、32個の通信処理部430が接続される。試験部400は、このような接続構成に限らず、他の接続構成であってよい。
試験プログラム記憶部440は、試験プログラムを記憶する。プログラム供給部450は、試験に先立って、演算処理部410、実行処理部420および通信処理部430に試験プログラムをロードする。
図7は、本実施形態に係る演算処理部410の構成の一例、および、複数の実行処理部420および複数の通信処理部430のうちの代表する一の実行処理部420および通信処理部430の構成を示す。演算処理部410は、変数記憶部412と、演算部414とを有する。それぞれの実行処理部420は、フロー制御部426を有する。また、それぞれの通信処理部430は、パケットリスト記憶部432と、パケット通信部434とを有する。なお、パケットリスト記憶部432は、パケット通信部434の外部に記載しているが、パケット通信部434の内部に設けられてもよい。
プログラム供給部450は、試験プログラム記憶部440に記憶された試験プログラムから、対応する通信処理部430により通信される一連のパケットをそれぞれ含む複数のパケットリストを抽出して、対応する通信処理部430内のパケットリスト記憶部432に格納する。また、プログラム供給部450は、試験プログラムから抽出した複数のパケットリストを順次に実行させる制御フローを記述した制御プログラムを生成して、フロー制御部426に供給する。また、プログラム供給部450は、試験プログラムから抽出した演算式を実行する演算プログラムを生成して、演算部414に供給する。
フロー制御部426は、試験プログラムの実行フローに応じて、対応する通信処理部430内のパケット通信部434に対して、複数のパケットリストのそれぞれを実行する順序を指定する。より具体的には、フロー制御部426は、プログラム供給部450から供給された制御プログラムを実行して、対応する通信処理部430内のパケット通信部434に対して、パケットリスト記憶部432に格納された複数のパケットリストのうち次に実行すべきパケットリストを特定する。フロー制御部426は、一例として、次に実行すべきパケットリストのパケットリスト記憶部432におけるアドレスをパケット通信部434へ送信する。
また、フロー制御部426は、制御プログラムに演算式が含まれる場合、当該演算式を実行する演算プログラムを呼び出して演算処理部410内の演算部414に実行させる。そして、フロー制御部426は、演算処理部410による演算式の演算結果に基づき、次に実行すべきパケットリストを特定する。この場合において、フロー制御部426は、演算処理部410による演算結果を受け取るまで次のパケットリストの特定を待機して、演算結果に応じて特定するパケットリストを選択してもよい。
パケットリスト記憶部432は、プログラム供給部450から供給された複数のパケットリストを記憶する。パケット通信部434は、対応する実行処理部420内のフロー制御部426により順次指定されるパケットリストに含まれる一連のパケットを、対応する被試験デバイス500との間で順次通信して、対応する被試験デバイス500を試験する。
パケット通信部434は、一例として、フロー制御部426から受信したアドレスからパケットリストを読み出して、読み出したパケットリストに含まれる一連のパケットを対応する被試験デバイス500との間で順次に通信する。また、パケット通信部434は、被試験デバイス500から受信したパケットに含まれるデータ値を、変数値としてフロー制御部426を介して演算処理部410内の変数記憶部412へと送信する。
変数記憶部412は、複数の通信処理部430が有する複数のパケット通信部434のそれぞれから受信したデータ値を、変数値として記憶する。演算部414は、試験プログラムに含まれる演算式を実行して、実行結果を複数の実行処理部420内のフロー制御部426に送信する。また、演算部414は、演算式に被試験デバイス500から受信したデータ値を含む場合、演算式のパラメータとなる変数値を変数記憶部412から読み出して、演算式により指定された計算をする。また、演算部414は、被試験デバイス500へ送信するパケットに含まれるデータ値を、変数値としてパケット通信部434へと送信してもよい。
このような試験部400は、上位側の演算処理部410に試験プログラム中の演算式を実行させ、下位側のフロー制御部426およびパケット通信部434にフロー制御を実行させる。これにより、試験部400によれば、上位側の演算処理部410を演算能力の高いプロセッサにより実現して変数を集中管理させ、下位側のフロー制御部426およびパケット通信部434を動作周波数の高いプロセッサまたはシーケンサにより実現して、全体として効率の良いシステムを構築することができる。
また、このような試験部400は、上位側の演算処理部410において被試験デバイス500から受信したデータ値を変数として記憶する。従って、このような試験部400によれば、一の被試験デバイス500から受信したパケットの内容を、他の被試験デバイス500に対して送信するパケットに反映させることができる。
図8は、本実施形態に係るプログラム供給部450の構成を示す。プログラム供給部450は、通信ブロック抽出部442と、パケットリスト生成部444と、制御ブロック抽出部446と、制御プログラム生成部448と、を含む。
試験プログラムは、順番に通信されるべき一連のパケットを含む通信ブロックと、演算式を含む演算ブロックと、条件分岐、無条件分岐、および、サブルーチン呼び出しを含み次に実行すべき通信ブロックを特定する制御ブロックとに分割される。プログラム供給部450は、試験プログラム中における、順番に通信されるべき一連のパケットを含む複数の通信ブロックを抽出する。パケットリスト生成部444は、通信ブロック抽出部442が抽出した複数の通信ブロックに対応する複数のパケットリストを生成して、パケットリスト記憶部432に格納する。
制御ブロック抽出部446は、試験プログラム中における、条件分岐、無条件分岐、および、サブルーチン呼び出しの少なくとも1つを実行して次に実行すべき通信ブロックを特定する複数の制御ブロックを抽出する。制御プログラム生成部448は、制御ブロック抽出部446が抽出した複数の制御ブロックを実行する制御プログラムを生成してフロー制御部426に供給する。
演算ブロック抽出部452は、試験プログラムにおける、演算式を含む複数の演算ブロックを抽出する。演算プログラム生成部454は、演算ブロック抽出部452が抽出した複数の演算ブロックを実行する演算プログラムを生成して演算部414に供給する。
このようなプログラム供給部450は、条件分岐、無条件分岐またはサブルーチン呼び出しを含まずに順次に実行される命令を含むパケットリストをパケット通信部434に実行させることができる。さらに、プログラム供給部450は、演算式を演算処理部410に演算させることができる。そして、プログラム供給部450は、演算結果に基づきパケット通信部434が条件分岐、無条件分岐またはサブルーチン呼び出しを実行して次に実行するべきパケットリストをフロー制御部426に特定させることができる。
図9は、本実施形態に係るパケット通信部434の構成を示す。パケット通信部434は、送信側ブロック12と、受信側ブロック14とを含む。送信側ブロック12は、パケットリストにより指定された順序でパケットを被試験デバイス500に送信する。受信側ブロック14は、被試験デバイス500からパケットを受信して、パケットリストに指定されたパケットと受信したパケットと比較して、被試験デバイス500の良否を判定する。
図10は、本実施形態に係る送信側ブロック12の構成を示す。送信側ブロック12は、パケットリスト記憶部432と、パケットリスト処理部22と、パケット命令列記憶部24と、パケットデータ列記憶部26と、下位シーケンサ28と、データ処理部32と、データ変換部34と、送信部36とを含む。パケットリスト記憶部432は、プログラム供給部450から供給された複数のパケットリストを記憶する。
パケットリスト処理部22は、パケットリスト記憶部432に記憶された複数のパケットリストのうちフロー制御部426により指定されたパケットリストを実行して、被試験デバイス500と通信する各パケットを順次指定する。パケットリスト処理部22は、一例として、フロー制御部426から受信したアドレスからパケットリストを実行して、被試験デバイス500に送信するパケットを順次指定する。
パケットリスト処理部22は、一例として、指定したパケットを発生するための命令列が記憶されたパケット命令列記憶部24上のアドレスを指定する。更に、パケットリスト処理部22は、一例として、被試験デバイス500との間で通信するパケットについて、パケットデータ列記憶部26内における当該パケットに含まれるデータ列のアドレス(例えばデータ列の先頭アドレス)を指定する。
このようにパケットリスト処理部22は、パケットを発生させるための命令列のアドレスと、当該パケットに含まれるデータ列のアドレスを個別に指定する。なお、この場合において、パケットリスト中において、2以上のパケットに対して共通する命令列またはデータ列が指定されている場合に、パケットリスト処理部22は、当該2以上のパケットについて同一の命令列のアドレスまたは同一のデータ列のアドレスを指定してもよい。
パケット命令列記憶部24は、複数種類のパケットのそれぞれを発生するための命令列を、パケットの種類毎に記憶する。パケット命令列記憶部24は、一例として、ライトパケットを発生するための命令列、リードパケットを発生するための命令列、および、アイドルパケットを発生するための命令列等を記憶する。
パケットデータ列記憶部26は、複数種類のパケットのそれぞれに含まれるデータ列を、パケットの種類毎に記憶する。パケットデータ列記憶部26は、一例として、ライトパケットに含まれるデータ列、リードパケットに含まれるデータ列、および、アイドルパケットに含まれるデータ列等を含んでよい。
パケットデータ列記憶部26は、一例として、共通データ記憶部40と、共通データポインタ42と、第1の個別データ記憶部44−1と、第2の個別データ記憶部44−2と、第1の個別データポインタ46−1と、第2の個別データポインタ46−2とを含んでよい。共通データ記憶部40は、複数種類のパケットのそれぞれに含まれるデータ列中における、パケットの種類毎に共通の共通データを記憶する。共通データ記憶部40は、一例として、パケットの種類毎に、パケットの始まりを示すスタートコード、パケットの終わりを示すエンドコード、および、当該パケットの種別を識別するためのコマンドコード等を記憶する。
共通データポインタ42は、パケットリスト処理部22により指定されたパケットに含まれる共通データが格納されたブロックの先頭アドレスを、パケットリスト処理部22から取得する。更に、共通データポインタ42は、当該ブロック内におけるオフセット位置を、下位シーケンサ28から取得する。そして、共通データポインタ42は、先頭アドレスおよびオフセット位置に基づき定まるアドレス(例えば先頭アドレスにオフセット位置を加算したアドレス)を共通データ記憶部40に与えて、当該アドレスに格納された共通データをデータ処理部32へ供給させる。
第1及び第2の個別データ記憶部44−1、44−2は、複数種類のパケットのそれぞれに含まれるデータ列中における、パケット毎に変更する個別データを記憶する。第1及び第2の個別データ記憶部44−1、44−2は、一例として、各パケットに含まれる、被試験デバイス500に対して送信する実体データまたは被試験デバイス500から受信する実体データを記憶してよい。
第1の個別データ記憶部44−1は、実行されるパケットリストに関わらず予め定められた個別データを記憶する。第2の個別データ記憶部44−2は、実行されるパケットリスト毎に変更される個別データを記憶する。第2の個別データ記憶部44−2は、一例として、試験に先立ってまたは試験中において適宜に、実行処理部420内のフロー制御部426から個別データの転送を受ける。
第1及び第2の個別データポインタ46−1、46−2は、パケットリスト処理部22により指定されたパケットに含まれる個別データが格納されたブロックの先頭アドレスを、パケットリスト処理部22から受け取る。更に、第1及び第2の個別データポインタ46−1、46−2は、当該ブロック内におけるオフセット位置を、下位シーケンサ28から取得する。そして、第1及び第2の個別データポインタ46−1、46−2は、先頭アドレスおよびオフセット位置に基づき定まるアドレス(例えば先頭アドレスにオフセット位置を加算したアドレス)を第1及び第2の個別データ記憶部44−1、44−2に与えて、当該アドレスに格納された個別データをデータ処理部32へ供給させる。
下位シーケンサ28は、パケットリスト処理部22により指定されたパケットの命令列、即ち、パケットリスト処理部22によりアドレスが指定された命令列をパケット命令列記憶部24から読み出して、読み出した命令列に含まれる各命令を順次に実行する。更に、下位シーケンサ28は、パケットリスト処理部22により指定されたパケットのデータ列、即ち、パケットリスト処理部22によりアドレスが指定されたデータ列を、命令列の実行に従って順次にパケットデータ列記憶部26から出力させて、被試験デバイス500との間の試験に用いる試験データ列を生成する。
下位シーケンサ28は、一例として、パケットリスト処理部22により指定されたパケットに含まれるデータ列が格納されたブロック中における、実行した命令に対応するデータの位置を表わすオフセット位置を、共通データポインタ42、個別データポインタ46−1および個別データポインタ46−2に供給する。この場合において、下位シーケンサ28は、最初の命令において初期値を発生して、実行する命令が遷移する毎にインクリメントされるカウント値を、オフセット位置として発生してもよい。
また、下位シーケンサ28は、命令の実行毎に、読み出した個別データおよび共通データに対して指定した処理(演算またはデータ変換)を施すことを指示する制御データをデータ処理部32およびデータ変換部34に与える。これにより、下位シーケンサ28は、パケットリスト処理部22により指定されたパケット中における、指定されたデータ部分を、読み出したデータに対して指定した処理を施したデータとすることができる。
また、下位シーケンサ28は、命令の実行毎に、共通データ、個別データ(実行されるパケットリストに関わらず予め定められた個別データまたは実行されるパケットリスト毎に変更される個別データ)、および、データ処理部32が処理を施したデータのいずれを出力するかを、データ処理部32に対して指定する。即ち、下位シーケンサ28は、命令の実行毎に、共通データ記憶部40、第1の個別データ記憶部44−1、第2の個別データ記憶部44−2、または、データ処理部32内の指定した処理を施したデータが格納されたレジスタのいずれからデータを読み出して出力するかを、データ処理部32に対して指定する。
これにより、下位シーケンサ28は、パケットリスト処理部22により指定されたパケット中における、パケット毎に変更すべきデータ部分を個別データ記憶部44から読み出した個別データから生成することができる。更に、下位シーケンサ28は、パケットリスト処理部22により指定されたパケット中における、パケットの種類毎に共通するデータ部分を共通データ記憶部40から読み出した共通データから生成することができる。また、更に、下位シーケンサ28は、パケットリスト処理部22により指定されたパケット中における指定されたデータ部分に対して、指定した処理を施すことができる。
また、下位シーケンサ28は、パケットリスト処理部22により指定されたパケットの命令列の実行が完了したことに応じて、終了通知をパケットリスト処理部22に与えてよい。これにより、パケットリスト処理部22は、下位シーケンサ28による命令列の実行の進行に応じて、順次にパケットを指定することができる。
また、下位シーケンサ28は、送信部36に対して、被試験デバイス500に対して送信する信号のエッジタイミングを指定する。下位シーケンサ28は、一例として、送信部36に対してタイミング信号を与えて、パケット毎にエッジタイミングを制御する。
また、下位シーケンサ28は、後述する図13に示される受信側ブロック14が有する受信側の下位シーケンサ28と通信を行う。これにより、送信側ブロック12が有する送信側の下位シーケンサ28は、受信側ブロック14が有する受信側の下位シーケンサ28とハンドシェイクを行って、受信側の下位シーケンサ28と同期して命令列を実行することができる。
送信側の下位シーケンサ28は、一例として、予め指定されたパケットの試験データ列を被試験デバイス500に送信したことを受信側の下位シーケンサ28に通知する。これにより、送信側の下位シーケンサ28は、受信側の下位シーケンサ28に、送信側の下位シーケンサ28からの通知を受けるまでの間、受信したデータ列の良否判定を禁止させることができる。
また、送信側の下位シーケンサ28は、一例として、受信側の下位シーケンサ28から、生成した試験データ列と一致するデータ列を受信したことの通知を受けて、予め指定されたパケットの試験データ列を生成する。これにより、送信側の下位シーケンサ28は、所定のパケットを被試験デバイス500から受信した後に、予め指定されたパケットを被試験デバイス500に送信することができる。
データ処理部32は、パケットデータ列記憶部26からパケットリスト処理部22により指定されたパケットのデータ列を読み出して、被試験デバイス500の試験に用いる試験データ列を生成する。データ処理部32は、一例として、共通データ記憶部40、第1の個別データ記憶部44−1および第2の個別データ記憶部44−2からのデータを入力して、入力したデータに対して下位シーケンサ28により指定された処理をして試験データ列の各データとして出力する。
なお、データ処理部32は、入力したデータをそのまま試験データ列のデータとして出力してもよい。データ処理部32の構成の一例については、図11において説明する。
データ変換部34は、下位シーケンサ28から指定されたタイミングにおいて、データ処理部32から出力した試験データ列をデータ変換する。データ変換部34は、一例として、試験データ列に対して予め設定されたテーブル等により8b−10b変換等を行う。更に、データ変換部34は、一例として、試験データ列に対してスクランブル処理を行ってもよい。そして、データ変換部34は、変換したデータ列を出力する。
送信部36は、データ変換部34が生成した試験データ列を、被試験デバイス500に対して送信する。送信部36の構成の一例については、図12において説明する。
図11は、本実施形態に係る送信側ブロック12内のデータ処理部32の構成の一例を示す。送信側ブロック12内のデータ処理部32は、一例として、少なくとも1つのレジスタ52と、前段選択部54と、少なくとも1つの演算器56と、後段選択部60とを含む。
少なくとも1つのレジスタ52のそれぞれは、前サイクルの演算処理結果を記憶する。本例においては、データ処理部32は、第1のレジスタ52−1と、第2のレジスタ52−2とを含む。
前段選択部54は、サイクル毎に、共通データ記憶部40からの共通データ、それぞれの個別データ記憶部44(本例においては第1の個別データ記憶部44−1および第2の個別データ記憶部44−2)からの個別データ、および、それぞれのレジスタ52(本例においては第1のレジスタ52−1および第2のレジスタ52−2)のデータのうち、下位シーケンサ28により指定されたデータを選択する。そして、前段選択部54は、サイクル毎に、選択したデータのそれぞれを、下位シーケンサ28により指定された、演算器56または後段選択部60に供給する。
少なくとも1つの演算器56のそれぞれは、少なくとも1つのレジスタ52のそれぞれに対応して設けられる。本例においては、データ処理部32は、第1のレジスタ52−1に対応する第1の演算器56−1と、第2のレジスタ52に対応する第2の演算器56−2とを含む。演算器56のそれぞれは、一例として、論理演算、四則演算、擬似乱数発生および誤り訂正符号生成等の演算を行う。演算器56のそれぞれは、サイクル毎に、前段選択部54により選択されたデータに対して、下位シーケンサ28により指定された演算をして対応するレジスタ52に格納する。
後段選択部60は、サイクル毎に、前段選択部54が選択したデータ(本例においては、共通データ記憶部40、第1の個別データ記憶部44−1または第2の個別データ記憶部44−2からのデータ)、および、少なくとも1つのレジスタ52内のデータのうち、下位シーケンサ28により指定されたデータを選択する。そして、後段選択部60は、選択したデータを試験データ列の各データとして出力する。
図12は、本実施形態に係る送信側ブロック12内の送信部36の構成の一例を示す。送信部36は、一例として、シリアライザ72と、フォーマットコントローラ74と、ドライバ76とを含む。
シリアライザ72は、データ処理部32から受け取った試験データ列をシリアルの波形パターンに変換する。フォーマットコントローラ74は、シリアライザ72から受け取った波形パターンに応じた波形を有する信号を生成する。更に、フォーマットコントローラ74は、下位シーケンサ28により指定されたエッジタイミングにおいて、論理が変化する波形の信号を出力する。ドライバ76は、フォーマットコントローラ74から出力された信号を被試験デバイス500に供給する。
図13は、本実施形態に係る受信側ブロック14の構成を示す。受信側ブロック14は、図10に示される送信側ブロック12と略同一の構成および機能を有する。受信側ブロック14が有する部材のうち、送信側ブロック12が有する部材と略同一の構成及び機能を部材については、同一の符号を付けて相違点を除き説明を省略する。
受信側ブロック14は、パケットリスト記憶部432と、パケットリスト処理部22と、パケット命令列記憶部24と、パケットデータ列記憶部26と、下位シーケンサ28と、データ処理部32と、データ変換部34と、受信部82と、判定部84とを含む。受信部82は、被試験デバイス500からパケットのデータ列を受信する。受信部82の構成の一例については、図14において説明する。
受信側ブロック14内のデータ変換部34は、下位シーケンサ28から指定されたタイミングにおいて、受信部82により受信されたデータ列をデータ変換する。受信側ブロック14内のデータ変換部34は、一例として、受信したデータ列に対して予め設定されたテーブル等により8b−10b変換等を行う。更に、受信側ブロック14内のデータ変換部34は、一例として、受信したデータ列に対してデスクランブル処理を行ってもよい。そして、受信側ブロック14内のデータ変換部34は、変換したデータ列を出力する。
そして、受信側ブロック14内のデータ変換部34は、変換したデータ列を判定部84へ供給する。更に、受信側ブロック14内のデータ変換部34は、変換したデータ列をパケットデータ列記憶部26内の第2の個別データ記憶部44−2の指定されたアドレスに格納させてもよい。これにより、フロー制御部426は、被試験デバイス500から受信したデータ列を変数値として、パケットデータ列記憶部26から読み出して演算処理部410に転送することができる。
受信側ブロック14内のパケットリスト処理部22は、一例として、フロー制御部426から受信したアドレスからパケットリストを実行する。そして、受信側ブロック14内のパケットリスト処理部22は、被試験デバイス500から受信されると期待されるパケットを順次指定する。
受信側ブロック14内の下位シーケンサ28は、被試験デバイス500から出力が期待されるパケットのデータ列を、試験データ列としてパケットデータ列記憶部26から出力させる。また、受信側ブロック14内の下位シーケンサ28は、受信部82に対して、被試験デバイス500から出力された信号のデータ値を取り込むストローブタイミングを指定する。受信側ブロック14内のデータ処理部32は、生成した試験データ列を判定部84に供給する。
判定部84は、データ処理部32から試験データ列を受け取るとともに、データ変換部34から受信したデータ列を受け取る。判定部84は、受信したデータ列を試験データ列と比較した結果に基づいて、被試験デバイス500との間の通信の良否を判定する。判定部84は、一例として、受信部82が受信したデータ列と試験データ列とが一致するか否かを比較する論理比較部と、比較結果を記憶するフェイルメモリとを含む。また、判定部84は、一例として、受信部82が受信したデータ列が指定されたデータ列と一致したことを下位シーケンサ28に通知してもよい。
また、受信側ブロック14内の下位シーケンサ28は、図10に示される送信側ブロック12が有する送信側の下位シーケンサ28と通信を行う。これにより、受信側ブロック14が有する受信側の下位シーケンサ28は、送信側ブロック12が有する送信側の下位シーケンサ28とハンドシェイクを行って、送信側の下位シーケンサ28と同期して命令列を実行することができる。
受信側の下位シーケンサ28は、一例として、当該受信側の下位シーケンサ28が生成した試験データ列と一致するデータ列を受信したことを送信側の下位シーケンサ28に通知する。これにより、送信側の下位シーケンサ28は、受信側の下位シーケンサ28から、生成した試験データ列と一致するデータ列を受信したことの通知を受けて、予め指定されたパケットの試験データ列を生成することができる。
また、受信側の下位シーケンサ28は、一例として、送信側の下位シーケンサ28から、予め指定されたパケットの試験データ列を被試験デバイス500に送信したことの通知を受けるまでの間、判定部84による受信部82が受信したデータ列の良否判定を禁止する。これにより、受信側の下位シーケンサ28は、所定のパケットを被試験デバイス500へ送信した後に、当該所定のパケットに応じた応答が被試験デバイス500から出力されたか否かを判定することができる。
図14は、本実施形態に係る受信側ブロック14内の受信部82の構成の一例を示す。受信部82は、一例として、レベルコンパレータ86と、タイミングコンパレータ88と、デシリアライザ90と、位相調整部92と、ハント部94とを含む。
レベルコンパレータ86は、被試験デバイス500から出力された信号を閾値と比較して、論理信号を出力する。タイミングコンパレータ88は、下位シーケンサ28により指定されたストローブタイミングで、レベルコンパレータ86により出力された論理信号のデータを順次に取り込む。
デシリアライザ90は、タイミングコンパレータ88により取り込まれたデータ列をパラレルのデータ列に変換する。位相調整部92は、パケットの先頭の特定コードを検出して、デシリアライザ90によるパラレルのデータ列の切り出し位相を調整する。ハント部94は、タイミングコンパレータ88により取り込まれたデータ列をパケットの先頭の特定コードと比較して、パケットの先頭位置をビット単位で調整する。
このような受信部82は、被試験デバイス500から非確定なタイミングで出力されるパケットを受信することができる。これにより、受信側ブロック14によれば、被試験デバイス500から非確定なタイミングで出力されたパケットに含まれるデータ列と、被試験デバイス500からの出力が期待される試験データ列とを比較することができる。
図15は、本実施形態に係るパケットリストの一例を示す。パケットリストには、順次に実行される複数の命令が記述される。パケットリストには、一例として、NOP命令、IDXI命令およびEXIT命令等が記述される。NOP命令は、実行を次の命令に遷移させる。IDXI命令は、指定された回数実行を繰り返した後、実行を次の命令に遷移させる。EXIT命令は、当該パケットシーケンスの実行を終了させる。
また、パケットリストには、各命令に対応して、パケット関数が記述される。パケットリストには、一例として、ライトパケット、リードパケット、および、所定のコードを発生するアイドルパケット等を発生するパケット関数が記述される。
更に、パケットリストには、各パケット関数に対応して、当該パケット関数により特定されるパケットを発生するための命令列の先頭アドレス、当該パケット関数により特定されるパケットに含まれる共通データおよび個別データの先頭アドレスが記述される。パケットリスト処理部22は、このようなパケットリストを実行することにより、各命令を順次に実行する毎に、実行した命令に対応するパケット関数を呼び出すことができる。
図16は、本実施形態に係るパケット通信部434にコンパイルしてロードされたパケット関数の一例を示す。パケット通信部434にロードされたパケット関数には、順次に実行される複数の命令が記述される。
パケット関数には、一例として、NOP命令、IDXI命令およびRTN命令等が記述される。NOP命令は、ポインタにより指定されたアドレスに格納されたデータを1回出力して、実行を次の命令に遷移させる。IDXI命令は、ポインタにより指定されたアドレスに格納されたデータを指定した回数分繰り返して出力して、実行を次の命令に遷移させる。RTN命令は、ポインタにより指定されたアドレスに格納されたデータを1回出力して、実行をパケットリストに戻す。
また、パケット関数には、各命令に対応して制御データが記述される。制御データは、一例として、演算器56に与える演算式を含む。図16の例においては、制御データは、当該第1のレジスタ52−1のデータと出力するデータとの排他的論理和を、第1のレジスタ52−1に書き戻す演算式(REG1=REG1^DB1またはREG1=REG1^DB2)を含む。これに代えて、制御データは、データ変換部34による変換処理を指定してもよい。
また、パケット関数は、各命令に対応して、当該命令に対応して出力すべきデータの格納場所を指定する情報が記述される。パケット関数は、一例として、格納場所として、共通データ記憶部40、個別データ記憶部44およびレジスタ52の何れかを指定する。
図16の例においては、0x0Fまたは0x01といった十六進数値は、データの格納場所として共通データ記憶部40のアドレスを示す。また、DB1は、データの格納場所として第1の個別データ記憶部44−1を示す。DB2は、データの格納場所として第2の個別データ記憶部44−2を示す。REG1は、データの格納場所として第1のレジスタ52−1を示す。下位シーケンサ28は、このようなパケット関数に示される命令列を実行することにより、各パケット関数により指定されたデータ列を出力することができる。
図17は、本実施形態に係る試験部400の処理フローを示す。まず、パケットリスト処理部22は、パケットリストを実行して、被試験デバイス500との間で通信する各パケットを順次指定する(S11、S16)。そして、下位シーケンサ28は、パケットリスト処理部22によるパケットの指定を受けると、ステップS12からステップS15の処理を繰り返して実行する。
下位シーケンサ28は、パケットの指定を受けると、当該パケットを発生するための命令列を、パケット命令列記憶部24から呼び出して、先頭の命令から順次に実行する。下位シーケンサ28は、各命令の実行毎に、ステップS13及びステップS14の処理を行う(S12、S15)。
ステップS13において、下位シーケンサ28は、当該命令に対応するデータを出力する。また、ステップS14において、下位シーケンサ28は、当該命令に対応する、演算またはデータ変換を実行させる。下位シーケンサ28は、ステップS13およびステップS14を並行して実行する。
下位シーケンサ28は、最後の命令を実行すると、処理をパケットリスト処理部22に戻して、パケットリスト処理部22から次のパケットの指定を受ける(S15)。そして、パケットリスト処理部22は、パケットシーケンスにおける最後のパケットまでの処理が完了すると、当該フローを終了する(S16)。
以上のような本実施形態に係る試験部400によれば、パケットシーケンスを表わすパケットリストと、パケット内の命令列とが、別個のシーケンサにより実行される。これにより、試験部400によれば、プログラムの記述を簡単にすることができる。更に、試験部400によれば、共通の種類のパケットを発生するための命令列およびデータを共用化することができるので、格納する情報量を少なくすることができる。
更に、本実施形態に係る試験部400は、下位シーケンサ28が実行する命令列のアドレスおよび下位シーケンサ28が読み出すデータ列のアドレスを、パケットリスト処理部22から個別に指定する。これにより、試験部400によれば、同一の命令列によって、異なるデータ列を発生することができる。従って、試験部400によれば、同一の命令列を複数個格納しなくてよいので、格納する情報量を少なくすることができる。
更に、本実施形態に係る試験部400は、共通データ記憶部40および個別データ記憶部44から読み出したデータに対して指定された処理(即ち、演算または変換)を、データ処理部32が実行する。即ち、データ処理部32は、パケット通信における下位層(物理層に近い層)の規定に応じて処理されるべきデータ変換および誤り検出符号を生成することができる。
これにより、試験部400は、パケット通信における上位層のデータを出力させるための命令列およびデータ列を生成して、パケット通信における下位層における処理を別個に指定すればよい。従って、試験部400によれば、プログラムの記述を簡単にすることができ、更に、格納する情報量を少なくすることができる。
更に、本実施形態に係る試験部400は、被試験デバイス500へ信号を送信するための試験データ列を生成する送信側ブロック12と、被試験デバイス500から受信した信号と比較するための試験データ列を生成する受信側ブロック14とを分離して、それぞれにパケットリスト処理部22および下位シーケンサ28を有する。試験部400によれば、送信側および受信側のプログラムを独立に記述できるので、プログラムを簡単にすることができる。
そして、試験部400は、送信側の下位シーケンサ28と受信側の下位シーケンサ28との間で通信することができる。これにより、試験部400によれば、例えば送信側に発生したイベントをトリガとして受信側の動作を開始したり、受信側に発生したイベントをトリガとして送信側の動作を開始したりすることが容易となる。
なお、試験部400は、送信側ブロック12および受信側ブロック14の組を、複数備える構成であってもよい。この場合、実行処理部420は、送信側ブロック12および受信側ブロック14の組のそれぞれに別個のシーケンス(別個のパケットリスト)を与えて、互いに独立に実行させる。これにより、試験部400は、送信側ブロック12および受信側ブロック14の組のそれぞれを、互いに非同期に動作させることができる。
また、実行処理部420は、送信側ブロック12および受信側ブロック14の組のそれぞれを、互いに同期して動作させてもよい。この場合、実行処理部420は、送信側ブロック12および受信側ブロック14の組のそれぞれに同一のシーケンス(同一のパケットリスト)を与えて、互いに同期して実行を開始させる。これにより、試験部400は、同一種類または異なる種類のパケット通信型インターフェイスを備えた複数の被試験デバイス500を、並行して試験することができる。
図18は、本実施形態に係る試験装置100の構成の変形例を被試験デバイス500とともに示す。試験装置100は、アナログ回路、デジタル回路、メモリ、およびシステム・オン・チップ(SOC)等の被試験デバイスであって、特にパケットを送信および受信するパケット通信型の被試験デバイス500を試験する。本変形例に係る試験装置100は、図1〜図17に示された本実施形態に係る試験装置100と略同一の構成および機能を採るので、図1〜図17に示した試験装置100が備える部材と略同一の構成および機能の部材に同一の符号を付け、以下相違点を除き説明を省略する。
試験装置100は、被試験デバイス500を試験するための試験パターンに基づく試験信号を被試験デバイス500に入力して、試験信号に応じて被試験デバイス500が出力する出力信号に基づいて被試験デバイス500の良否を判定する。ここで試験装置100は、送受信すべきデータを分割して各々に発信元と送信先のアドレス等の制御情報を付加したパケット形式による試験信号を、試験パターンに基づき被試験デバイス500に供給する。試験装置100は、パケットリスト処理部810と、アイドルデータ列記憶部820と、第1のパケット通信部830と、第2のパケット通信部835と、受信パケットリスト処理部850とを備える。
パケットリスト処理部810は、被試験デバイス500を試験するための試験プログラムを実行して、被試験デバイス500との間で通信する各パケットを順次指定する。パケットリスト処理部810は、指定した各パケットの情報を、第1のパケット通信部830および第2のパケット通信部835に供給する。パケットリスト処理部810は、送信パケットリスト処理部840と、受信パケットリスト処理部850とを有する。
送信パケットリスト処理部840は、被試験デバイス500を試験するための第1の試験プログラムを実行して、被試験デバイス500に対して送信する各パケットを順次指定する。送信パケットリスト処理部840は、第1の試験プログラムに応じて、被試験デバイス500に対して送信する各パケットを予め送信パケットが登録してあるリストより選択してもよい。これに代えて、送信パケットリスト処理部840は、被試験デバイス500に対して送信する各パケットを試験プログラムの情報から生成してもよい。
受信パケットリスト処理部850は、被試験デバイス500を試験するための第2の試験プログラムを実行して、被試験デバイス500から受信するべき各パケットを順次指定する。受信パケットリスト処理部850は、第2の試験プログラムに応じて、正常動作する被試験デバイス500から受信するべき各パケットを予め送信パケットが登録してあるリストより選択してもよい。これに代えて、受信パケットリスト処理部850は、正常動作する被試験デバイス500から受信するべき各パケットを試験プログラムの情報から生成してもよい。
ここで第1の試験プログラムは、被試験デバイス500に送信する試験パターンの情報が記載されていることが望ましく、第2の試験プログラムは、正常な被試験デバイス500から受信するべき受信データの情報即ち例えば期待値データが記載されていることが望ましい。また、第1および第2の試験プログラムは、同一の試験プログラム上に記述されてもよい。さらに、正常な被試験デバイス500から受信するべき各パケットの情報を、第1の試験プログラムから予め予測できる場合、第1および第2の試験プログラムは、同一のプログラムであってよい。
アイドルデータ列記憶部820は、被試験デバイス500との間でパケットを通信しない期間において被試験デバイス500との間で通信すべきアイドルデータ列を記憶する。アイドルデータ列記憶部820は、予め定められたアイドルデータ列を予め記憶してもよい。これに代えて、アイドルデータ列記憶部820は、試験プログラム中の記述等からアイドルデータ列の情報を取得して記憶してもよい。アイドルデータ列記憶部820は、記憶したアイドルデータ列の情報を、第1のパケット通信部830および第2のパケット通信部835に供給する。
第1のパケット通信部830および第2のパケット通信部835は、それぞれパケットリスト処理部810により指定されるパケットのデータ列を被試験デバイス500との間で通信する。そして、パケットリスト処理部810から通信すべきパケットが指定されない期間においては、第1のパケット通信部830および第2のパケット通信部835は、アイドルデータ列をアイドルデータ列記憶部820から読み出して被試験デバイス500との間で通信する。第1のパケット通信部830は、パケット受信部870aと、本変形実施例の判定部であるマッチ判定部880aと、パケット送信部860aとを有する。また第2のパケット通信部835は、パケット受信部870bと、マッチ判定部880bと、パケット送信部860bとを有する。
ここで第1のパケット通信部830および第2のパケット通信部835は、略同一の構成および機能を採る。したがって、特に異なる機能の説明でない限り、第2のパケット通信部835および第1のパケット通信部830を構成するパケット送信部860aおよびパケット送信部860bを以下パケット送信部860と、パケット受信部870aおよびパケット受信部870bを以下パケット受信部870と、マッチ判定部880aおよびマッチ判定部880bを以下マッチ判定部880と総称する。
パケット受信部870は、被試験デバイス500からパケットのデータ列を受信する。被試験デバイス500からのパケットのデータ列は、試験信号に応じて被試験デバイス500が出力する出力信号ではあるが、出力されるタイミングが不明の場合もある。
マッチ判定部880は、パケット受信部870により受信されたパケットのデータ列が、パケットリスト処理部810により指定されたパケットのデータ列とマッチするか否かを判定する。即ちマッチ判定部880は、パケット受信部870が受信した被試験デバイス500からのパケットのデータ列が、試験信号に応じて出力されたパケットであるかどうかを判定する。マッチ判定部880は、判定結果をパケット送信部860に供給する。
被試験デバイス500が所定のパケットを送信したことに応じて、被試験デバイス500に対して次のパケットを送信する試験を行う場合において、パケット送信部860は、マッチ判定部880によりマッチと判定されるまでの期間、アイドルデータ列を被試験デバイス500に対して送信する。またパケット送信部860は、マッチ判定部880によりマッチと判定されたことに応じて、パケットリスト処理部810により指定されたパケットのデータ列を被試験デバイス500に対して送信する。ここでパケット送信部860bは、マッチ判定部880bによるマッチとの判定に加えて処理部890の送信の指示に応じて、指定されたパケットのデータ列を被試験デバイス500に対して送信する。
処理部890は、第1のパケット通信部830のマッチ判定部880aから指定されたパケットとマッチするパケットを受信した旨の通知を受けたことに応じて、第2のパケット通信部835のパケット送信部860bに対して指定されたパケットの送信を指示する。ここで第2のパケット通信部835は、処理部890からの送信指示を受信待ちしている期間は、アイドルデータ列を被試験デバイス500に送信することが望ましい。
図19は、本実施形態に係る試験装置100の変形例のパケット送信の動作を示す。試験装置100は、試験に応じた試験プログラムを実行し、複数のパケットを被試験デバイス500との間で通信する。
試験装置100は、送信パケットリスト処理部840が順次指定する送信パケットのそれぞれについて、ステップS910からステップS960をそれぞれ繰り返す。パケット送信部860は、被試験デバイス500からのパケット受信を待っている場合において、マッチ判定部880からのマッチ判定が得られない場合、被試験デバイス500からの受信待ちの状態と判断する(S920)。この場合、パケット送信部860は、アイドルデータ列記憶部820に記憶されたアイドルデータ列を、被試験デバイス500に送信する(S930)。次に、試験装置100は、ステップS920に戻る。
パケット送信部860は、マッチ判定部880からのマッチ判定が得られた場合、被試験デバイス500からの指定データを受信したと判断する(S920)。次に、送信パケットリスト処理部840は、試験プログラムに応じて次に送信するパケット、例えば受信した第1のパケットに対する第2のパケットをパケット送信部860に指定する(S940)。パケット送信部860は、指定されたパケットを被試験デバイス500に送信する(S950)。ここでパケット送信部860は、被試験デバイス500からパケット受信を待っていない場合において(S920)、次のパケットが指定された場合にも(S940)、指定されたパケットを被試験デバイス500に送信してもよい(S950)。
ここで、第2のパケット通信部の一例であるパケット送信部860bは、送信パケットリスト処理部840からの第2のパケットの指定に加えて、処理部890のパケット送信の指示を受けて、第2のパケットを被試験デバイス500に送信することが望ましい。これによって、第1のパケット通信部のマッチ判定に応じて、第2のパケット通信部のパケット送信を行うことができる。
送信パケットリスト処理部840による指定がない場合、パケット送信部860は、ステップS930に移ってアイドルデータ列を被試験デバイス500に送信してから、ステップS920に戻る。以上の手順により、受信待ち状態および第2のパケットが指定されるまで、パケット送信部860は、アイドルデータ列を被試験デバイス500に送信し続ける。パケット送信部860は、第2のパケットを被試験デバイス500に送信すると、ステップS910の次のパケット送信に関するループへと移行する。
図20は、本実施形態に係る試験装置100の変形例のパケット受信の動作を示す。試験装置100は、それぞれのパケットを受信する毎に、図中のパケットについてのループであるステップS1000からステップS1050をそれぞれ繰り返す。
受信パケットリスト処理部850は、被試験デバイス500が送信するパケットの期待値を生成して順次マッチ判定部880に供給する。パケット受信部870は、パケット送信部860が第1のパケットを送信したことに応じて、被試験デバイス500から発信されるパケットを受信してもよい(S1010)。マッチ判定部880は、受信したパケットと期待値とを比較して、受信したパケットのデータ列が、受信パケットリスト処理部850により指定された期待値データとマッチするか否かを判定する(S1020)。
試験装置100は、マッチ判定部880の判定結果がNoの場合、ステップS1010に処理を戻す。パケット受信部870は、被試験デバイス500から発信されるパケットを受信する。即ち、マッチ判定部880の判定結果がYesになるまで、パケット受信部870は、被試験デバイス500から発信されるパケットを受信し続ける。
ここでマッチ判定部880は、被試験デバイス500から発信されるパケットのIDを示すデータが期待値データとマッチするかどうかを判定してもよい。これに代えて、マッチ判定部880は、被試験デバイス500から発信されるパケットの種類が期待値データとマッチするかどうかを判定してもよい。
ここで試験装置100は、マッチ判定部880の判定結果が指定の期間の間にYesと判定されなかった場合、指定したパケットを受信できなかったことを表示および/または記録して、判定結果を強制的にYesにして試験を続行させてもよい。これに代えて試験装置100は、指定したパケットを受信できなかったことを表示および/または記録して、試験を中断してもよい。
マッチ判定部880の判定結果がYesの場合、送信した第1のパケットおよび被試験デバイス500から受信したパケットのデータ列に基づき、試験装置100は被試験デバイス500の良否を判定する(S1030)。マッチ判定部880は、マッチ判定の結果をパケット送信部860に供給する(S1040)。パケット受信部870は、次のパケットについてのループであるステップS1000に移行して、第2のパケットの受信動作に移行する。
以上の本実施形態に係る試験装置100の変形例のパケット送信および受信の動作によれば、被試験デバイス500に第1のパケットを送信した後に、送信したパケットに応じた被試験デバイス500からのパケットの受信待ちの状態において、適切なアイドルデータ列を送信し続けることができる。即ち試験装置100は、被試験デバイス500とハンドシェイク中において被試験デバイス500からの応答を待機している間も直ちに応答ができるように、次のパケット送信の準備およびアイドルパケット送信を実行することができる。また、試験装置100は、第1のパケット通信部が第1のパケットを受信したことに応じて、第1および第2のパケット送信部がそれぞれ第2のパケットの送信を実行することができる。
以上の本実施形態に係る試験装置100の変形例において、第2のパケット通信部835は、第1のパケット通信部830がパケット受信の通知を受けたことに応じて、次に送信するパケットの送信を開始することを例として説明した。これに代えて、第2のパケット通信部835は、第1のパケット通信部830と独立に試験プログラムに基づく複数のパケットをそれぞれ通信してもよい。
また、本実施形態に係る試験装置100の変形例において、試験装置100にはパケット通信部が2つ備わっていることを例として説明したが、パケット通信部は複数備わっていてもよい。この場合、複数のパケット通信部は、独立に被試験デバイス500と通信してもよく、あるいはこれに代えて、特定のパケット通信部のパケット受信の通知に応じてパケット送信を開始してもよい。ここでパケット受信の通知を発信するパケット通信部の数、および通知に応じてパケット送信を開始パケット通信部の数は、試験プログラムに応じて組み替えてよい。
また、試験装置100は、1つの被試験デバイス500を試験することを例として説明したが、これに代えて試験装置100は、パケット通信部を複数備えて複数の被試験デバイス500を試験してもよい。
また、試験装置100は、アイドルデータ列の送信のバリエーションとして、パケット送信部860の出力インピーダンスをハイ・インピーダンスとすることにより送信側から信号線を駆動しない送信形態を採ってもよい。
また、試験装置100内の変換部300は、シミュレーション環境からパケット通信プログラムを生成する場合に、ユーザが特定のパケットの通信を記述していないサイクルを特定して、当該サイクルにアイドルデータ列を送信するように変換したパケット通信プログラムを生成して、試験部400に供給してもよい。これにより、ユーザによる明示の指示等がなくても、試験装置100のソフトウェア等によって自動的にアイドルデータ列の出力処理を付加することができる。
以上、本発明を実施の形態を用いて説明したが、本発明の技術的範囲は上記実施の形態に記載の範囲には限定されない。上記実施の形態に、多様な変更または改良を加えることが可能であることが当業者に明らかである。その様な変更または改良を加えた形態も本発明の技術的範囲に含まれ得ることが、特許請求の範囲の記載から明らかである。
特許請求の範囲、明細書、および図面中において示した装置、システム、プログラム、および方法における動作、手順、ステップ、および段階等の各処理の実行順序は、特段「より前に」、「先立って」等と明示しておらず、また、前の処理の出力を後の処理で用いるのでない限り、任意の順序で実現しうることに留意すべきである。特許請求の範囲、明細書、および図面中の動作フローに関して、便宜上「まず、」、「次に、」等を用いて説明したとしても、この順で実施することが必須であることを意味するものではない。
100 試験装置、200 シミュレータ、300 変換部、400 試験部、500 被試験デバイス、600 シミュレーション環境、610 デバイスシミュレーションモデル、620 トランザクション・スティミュラス、630 アダプタ、310 パケット定義データ記憶部、320 取得部、330 パケット通信プログラム生成部、340 波形ダンプ記憶部、410 演算処理部、420 実行処理部、430 通信処理部、440 試験プログラム記憶部、450 プログラム供給部、412 変数記憶部、414 演算部、426 フロー制御部、432 パケットリスト記憶部、434 パケット通信部、442 通信ブロック抽出部、444 パケットリスト生成部、446 制御ブロック抽出部、448 制御プログラム生成部、452 演算ブロック抽出部、454 演算プログラム生成部、12 送信側ブロック、14 受信側ブロック、22 パケットリスト処理部、24 パケット命令列記憶部、26 パケットデータ列記憶部、28 下位シーケンサ、32 データ処理部、34 データ変換部、36 送信部、40 共通データ記憶部、42 共通データポインタ、44 個別データ記憶部、46 個別データポインタ、52 レジスタ、54 前段選択部、56 演算器、60 後段選択部、72 シリアライザ、74 フォーマットコントローラ、76 ドライバ、82 受信部、84 判定部、86 レベルコンパレータ、88 タイミングコンパレータ、90 デシリアライザ、92 位相調整部、94 ハント部、810 パケットリスト処理部、820 アイドルデータ列記憶部、830 第1のパケット通信部、835 第2のパケット通信部、840 送信パケットリスト処理部、850 受信パケットリスト処理部、860a〜b パケット送信部、870a〜b パケット受信部、880a〜b マッチ判定部、890 処理部

Claims (5)

  1. 被試験デバイスを試験する試験装置であって、
    前記被試験デバイスを試験するための試験プログラムを実行して、前記被試験デバイスとの間で通信する各パケットを順次指定するパケットリスト処理部と、
    前記被試験デバイスとの間でパケットを通信しない期間において前記被試験デバイスとの間で通信すべきアイドルデータ列を記憶するアイドルデータ列記憶部と、
    前記パケットリスト処理部により指定されるパケットのデータ列を前記被試験デバイスとの間で通信し、前記パケットリスト処理部から通信すべきパケットが指定されない期間において前記アイドルデータ列を前記アイドルデータ列記憶部から読み出して前記被試験デバイスとの間で通信するパケット通信部と、
    を備える試験装置。
  2. 前記パケット通信部は、
    前記被試験デバイスからパケットのデータ列を受信するパケット受信部と、
    前記パケット受信部により受信されたパケットのデータ列が、前記パケットリスト処理部により指定された第1のパケットのデータ列とマッチするか否かを判定する判定部と、
    前記判定部によりマッチと判定されるまでの期間において前記アイドルデータ列を前記アイドルデータ列記憶部から読み出して前記被試験デバイスに対して送信し、前記判定部によりマッチと判定されたことに応じて前記パケットリスト処理部により指定された第2のパケットのデータ列を前記被試験デバイスに対して送信するパケット送信部と、
    を備える請求項1に記載の試験装置。
  3. 前記パケットリスト処理部は、
    前記被試験デバイスを試験するための第1の試験プログラムを実行して、前記被試験デバイスに対して送信する各パケットを順次指定する送信パケットリスト処理部と、
    前記被試験デバイスを試験するための第2の試験プログラムを実行して、前記被試験デバイスから受信するべき各パケットを順次指定する受信パケットリスト処理部と、
    を備える請求項2に記載の試験装置。
  4. 第1の前記パケット通信部および第2の前記パケット通信部と、
    前記第1のパケット通信部の前記判定部から前記第1のパケットとマッチするパケットを受信した旨の通知を受けたことに応じて、前記第2のパケット通信部の前記パケット送信部に対して前記第2のパケットの送信を指示する処理部と、
    を備える請求項3に記載の試験装置。
  5. 被試験デバイスを試験する試験装置の試験方法であって、
    前記被試験デバイスを試験するための試験プログラムを実行して、前記被試験デバイスとの間で通信する各パケットを順次指定するパケットリスト処理ステップと、
    前記被試験デバイスとの間でパケットを通信しない期間において前記被試験デバイスとの間で通信すべきアイドルデータ列を記憶するアイドルデータ列記憶ステップと、
    前記パケットリスト処理ステップにより指定されるパケットのデータ列を前記被試験デバイスとの間で通信し、前記パケットリスト処理ステップから通信すべきパケットが指定されない期間において前記アイドルデータ列を前記アイドルデータ列記憶ステップから読み出して前記被試験デバイスとの間で通信するパケット通信ステップと、
    を備える試験方法。
JP2010541956A 2008-12-08 2009-06-05 試験装置および試験方法 Active JP4885310B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US12/329,635 US8059547B2 (en) 2008-12-08 2008-12-08 Test apparatus and test method
US12/329,635 2008-12-08
PCT/JP2009/002556 WO2010067474A1 (ja) 2008-12-08 2009-06-05 試験装置および試験方法

Publications (2)

Publication Number Publication Date
JP4885310B2 JP4885310B2 (ja) 2012-02-29
JPWO2010067474A1 true JPWO2010067474A1 (ja) 2012-05-17

Family

ID=42230947

Family Applications (11)

Application Number Title Priority Date Filing Date
JP2010504108A Expired - Fee Related JP4536160B2 (ja) 2008-12-08 2009-05-29 試験装置およびデバッグ方法
JP2010541953A Active JP4864163B2 (ja) 2008-12-08 2009-05-29 試験装置
JP2010504107A Active JP4595039B2 (ja) 2008-12-08 2009-05-29 試験装置および試験方法
JP2010504104A Expired - Fee Related JP4536159B2 (ja) 2008-12-08 2009-05-29 試験装置および試験方法
JP2010541954A Pending JPWO2010067472A1 (ja) 2008-12-08 2009-05-29 試験装置および試験方法
JP2010541955A Expired - Fee Related JP4934222B2 (ja) 2008-12-08 2009-06-05 試験装置および試験方法
JP2010541957A Expired - Fee Related JP4870840B2 (ja) 2008-12-08 2009-06-05 試験装置、変換回路、および、試験方法
JP2010504105A Expired - Fee Related JP4480798B1 (ja) 2008-12-08 2009-06-05 試験装置、試験方法、およびプログラム
JP2010541956A Active JP4885310B2 (ja) 2008-12-08 2009-06-05 試験装置および試験方法
JP2010541958A Expired - Fee Related JP4757958B2 (ja) 2008-12-08 2009-07-07 試験装置および試験方法
JP2010504106A Expired - Fee Related JP4644312B2 (ja) 2008-12-08 2009-12-03 試験装置および試験方法

Family Applications Before (8)

Application Number Title Priority Date Filing Date
JP2010504108A Expired - Fee Related JP4536160B2 (ja) 2008-12-08 2009-05-29 試験装置およびデバッグ方法
JP2010541953A Active JP4864163B2 (ja) 2008-12-08 2009-05-29 試験装置
JP2010504107A Active JP4595039B2 (ja) 2008-12-08 2009-05-29 試験装置および試験方法
JP2010504104A Expired - Fee Related JP4536159B2 (ja) 2008-12-08 2009-05-29 試験装置および試験方法
JP2010541954A Pending JPWO2010067472A1 (ja) 2008-12-08 2009-05-29 試験装置および試験方法
JP2010541955A Expired - Fee Related JP4934222B2 (ja) 2008-12-08 2009-06-05 試験装置および試験方法
JP2010541957A Expired - Fee Related JP4870840B2 (ja) 2008-12-08 2009-06-05 試験装置、変換回路、および、試験方法
JP2010504105A Expired - Fee Related JP4480798B1 (ja) 2008-12-08 2009-06-05 試験装置、試験方法、およびプログラム

Family Applications After (2)

Application Number Title Priority Date Filing Date
JP2010541958A Expired - Fee Related JP4757958B2 (ja) 2008-12-08 2009-07-07 試験装置および試験方法
JP2010504106A Expired - Fee Related JP4644312B2 (ja) 2008-12-08 2009-12-03 試験装置および試験方法

Country Status (5)

Country Link
US (1) US8059547B2 (ja)
JP (11) JP4536160B2 (ja)
CN (2) CN102246471A (ja)
TW (11) TWI401914B (ja)
WO (11) WO2010067472A1 (ja)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8483073B2 (en) * 2008-12-08 2013-07-09 Advantest Corporation Test apparatus and test method
US8489837B1 (en) 2009-06-12 2013-07-16 Netlist, Inc. Systems and methods for handshaking with a memory module
US8060333B2 (en) * 2009-09-10 2011-11-15 Advantest Corporation Test apparatus and test method
US8797880B2 (en) * 2010-02-09 2014-08-05 Juniper Networks, Inc. Remote network device component testing
US8963937B2 (en) * 2011-02-10 2015-02-24 Novatek Microelectronics Corp. Display controller driver and testing method thereof
TWI418816B (zh) * 2011-03-02 2013-12-11 Nat Univ Chung Hsing 高解析度高頻之影像處理晶片的驗證系統
JP6145409B2 (ja) * 2014-01-09 2017-06-14 日本電信電話株式会社 通信試験システム、通信試験方法、装置およびプログラム
US9727442B2 (en) * 2014-05-08 2017-08-08 Mitsubishi Electric Corporation Engineering tool, program editing device, and program editing system
US11617241B2 (en) 2014-10-22 2023-03-28 Semisilicon Technology Corp. Pixel-controlled LED light string and method of operating the same
US11570866B2 (en) 2014-10-22 2023-01-31 Semisilicon Technology Corp. Pixel-controlled LED light string and method of operating the same
US10874010B2 (en) 2014-10-22 2020-12-22 Semisilicon Technology Corp. Pixel-controlled LED light with burnable sequence and method of operating the same
CN107615084A (zh) * 2015-05-20 2018-01-19 深圳瀚飞科技开发有限公司 智能电子开发测试系统
CN105808469B (zh) 2016-03-21 2018-12-25 北京小米移动软件有限公司 数据处理方法、装置、终端及智能设备
JP6793524B2 (ja) * 2016-11-01 2020-12-02 株式会社日立製作所 ログ解析システムおよびその方法
CN108254672B (zh) * 2018-01-18 2021-06-04 上海华虹宏力半导体制造有限公司 一种改进的伪四线测试方法及其测试结构
TWI702411B (zh) * 2019-05-16 2020-08-21 致茂電子股份有限公司 多通道測試裝置
TWI705732B (zh) * 2019-07-25 2020-09-21 矽誠科技股份有限公司 可燒錄定序之點控發光二極體燈及其操作方法
CN112351540A (zh) * 2019-08-06 2021-02-09 矽诚科技股份有限公司 可刻录定序的点控发光二极管灯及其操作方法
US11313904B2 (en) * 2019-11-24 2022-04-26 Global Unichip Corporation Testing device and testing method

Family Cites Families (75)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02243039A (ja) * 1989-03-15 1990-09-27 Nec Corp 試験制御装置
JPH02250120A (ja) * 1989-03-23 1990-10-05 Hokuriku Nippon Denki Software Kk 情報処理システム試験診断プログラム自動化方式
DE4100899A1 (de) * 1990-01-17 1991-07-18 Schlumberger Technologies Inc System fuer die steuerung des ablaufs von testsequenzen in einer informationsverarbeitungsvorrichtung
JPH04260151A (ja) 1991-02-14 1992-09-16 Nec Eng Ltd 通信制御装置
JP2751701B2 (ja) * 1991-12-24 1998-05-18 日本電気株式会社 半導体集積回路
JPH05244230A (ja) * 1992-02-27 1993-09-21 Hitachi Eng Co Ltd データ伝送試験装置
JPH05336171A (ja) * 1992-06-04 1993-12-17 Matsushita Electric Ind Co Ltd 情報送信装置
JP2755195B2 (ja) * 1994-12-08 1998-05-20 日本電気株式会社 半導体装置の製造方法及びその装置
JPH08335610A (ja) * 1995-06-08 1996-12-17 Advantest Corp 半導体デバイス解析装置
JPH09264933A (ja) * 1996-03-28 1997-10-07 Ando Electric Co Ltd Icテスタの並列試験方法
JP3612694B2 (ja) * 1996-03-29 2005-01-19 ソニー株式会社 被試験信号生成装置及びディジタルデータ信号出力装置
JPH10107871A (ja) * 1996-10-03 1998-04-24 Hitachi Ltd Dチャネル共有通信装置試験器および試験方法
US6360340B1 (en) * 1996-11-19 2002-03-19 Teradyne, Inc. Memory tester with data compression
JPH10171735A (ja) * 1996-12-05 1998-06-26 Nippon Telegr & Teleph Corp <Ntt> ネットワークサービス管理方法
JP3833341B2 (ja) * 1997-05-29 2006-10-11 株式会社アドバンテスト Ic試験装置のテストパターン発生回路
JPH11168527A (ja) * 1997-12-04 1999-06-22 Nec Eng Ltd 伝送線路障害検出システム
US6067651A (en) * 1998-02-20 2000-05-23 Hewlett-Packard Company Test pattern generator having improved test sequence compaction
US6212482B1 (en) * 1998-03-06 2001-04-03 Micron Technology, Inc. Circuit and method for specifying performance parameters in integrated circuits
JP2000040391A (ja) * 1998-05-13 2000-02-08 Advantest Corp メモリデバイス試験装置およびデ―タ選択回路
JPH11344528A (ja) * 1998-05-29 1999-12-14 Ando Electric Co Ltd Icテストシステム及びその通信方法
JP2000112838A (ja) * 1998-10-06 2000-04-21 Fujitsu Ltd データ転送試験装置
FR2787267B1 (fr) * 1998-12-14 2001-02-16 France Telecom Dispositif et procede de traitement d'une sequence de paquets d'information
US6678643B1 (en) * 1999-06-28 2004-01-13 Advantest Corp. Event based semiconductor test system
JP2001024650A (ja) * 1999-07-02 2001-01-26 Fujitsu Ltd Atm交換機及びそれにおける回線装置の試験方法
JP2001134469A (ja) 1999-08-16 2001-05-18 Advantest Corp 半導体試験用プログラムデバッグ装置
JP4371488B2 (ja) * 1999-09-03 2009-11-25 富士通マイクロエレクトロニクス株式会社 デバイス試験評価システムおよびデバイス試験評価方法
JP2001211078A (ja) * 2000-01-25 2001-08-03 Sony Corp データ伝送方法及びデータ伝送装置
JP3478223B2 (ja) * 2000-02-10 2003-12-15 日本電気株式会社 スタッフィング制御回路
JP2001312416A (ja) * 2000-04-28 2001-11-09 Ando Electric Co Ltd Usbデータシミュレーション装置、および、記憶媒体
JP4430801B2 (ja) 2000-08-03 2010-03-10 株式会社アドバンテスト 半導体メモリ試験装置
US6895011B1 (en) * 2000-08-15 2005-05-17 Lucent Technologies Inc. Method and apparatus for re-sequencing data packets
EP1326459B1 (en) * 2000-09-20 2008-04-23 Fujitsu Limited Mobile communication system
JP2002131397A (ja) * 2000-10-19 2002-05-09 Advantest Corp 半導体試験装置
JP2002152317A (ja) * 2000-11-10 2002-05-24 Fujitsu Ltd 試験装置
JP2002344563A (ja) * 2001-05-11 2002-11-29 Matsushita Electric Works Ltd 長期安定化試験システム
JP2002340980A (ja) * 2001-05-11 2002-11-27 Ando Electric Co Ltd 半導体集積回路試験装置及び試験方法
US6728916B2 (en) * 2001-05-23 2004-04-27 International Business Machines Corporation Hierarchical built-in self-test for system-on-chip design
JP3667265B2 (ja) * 2001-08-29 2005-07-06 アンリツ株式会社 通信プロトコル試験装置
JP3752212B2 (ja) 2002-09-30 2006-03-08 アンリツ株式会社 試験用パケット発生装置
FR2845551B1 (fr) * 2002-10-04 2005-01-14 Atlinks Poste telephonique, terminal multimedia et serveur
JP4238591B2 (ja) 2003-02-18 2009-03-18 沖電気工業株式会社 Lapd試験装置
JP2007057541A (ja) * 2003-03-31 2007-03-08 Advantest Corp 試験エミュレート装置
JP2005101754A (ja) * 2003-09-22 2005-04-14 Advantest Corp 送信機特性測定装置、方法、プログラムおよび記録媒体
US7073109B2 (en) * 2003-09-30 2006-07-04 Agilent Technologies, Inc. Method and system for graphical pin assignment and/or verification
TWI299407B (en) * 2003-11-26 2008-08-01 Advantest Corp Testing apparatus
US7107173B2 (en) * 2004-02-03 2006-09-12 Credence Systems Corporation Automatic test equipment operating architecture
TWI266070B (en) * 2004-03-19 2006-11-11 Realtek Semiconductor Corp Chip-level design under test verification environment and method thereof
TWI240345B (en) * 2004-06-28 2005-09-21 Advanced Semiconductor Eng A method for re-testing semiconductor device
JP4279751B2 (ja) * 2004-08-23 2009-06-17 株式会社アドバンテスト デバイスの試験装置及び試験方法
TWI267266B (en) * 2004-11-03 2006-11-21 Inventec Multimedia & Telecom Testing apparatus and method thereof
JP4546218B2 (ja) * 2004-11-05 2010-09-15 Necエンジニアリング株式会社 負荷試験方法および負荷試験システム
JP2006214839A (ja) * 2005-02-03 2006-08-17 Fujitsu Ltd メモリ内蔵デバイスへのテストパターン発生装置及びテストパターン発生方法
US8019333B2 (en) * 2005-03-14 2011-09-13 Qualcomm Incorporated Apparatus and methods for product acceptance testing on a wireless device
JP2006268357A (ja) * 2005-03-23 2006-10-05 Advantest Corp サンプリング装置、及び試験装置
EP1724599B1 (en) * 2005-05-20 2007-08-22 Agilent Technologies, Inc. Test device with test parameter adaptation
JP2006352290A (ja) 2005-06-14 2006-12-28 Nec Commun Syst Ltd シナリオ作成装置、試験システム、シナリオ作成方法及びプログラム
JP4829889B2 (ja) * 2005-08-25 2011-12-07 株式会社アドバンテスト Tcpハンドリング装置
JP2007096903A (ja) * 2005-09-29 2007-04-12 Rohm Co Ltd パラレルシリアル変換回路およびそれを用いた電子機器
JP2007123623A (ja) * 2005-10-28 2007-05-17 Fujitsu Ltd 半導体試験装置及び方法
US20070168729A1 (en) * 2005-12-06 2007-07-19 Mediatek Inc. System and method for testing and debugging electronic apparatus in single connection port
JP4873533B2 (ja) * 2005-12-15 2012-02-08 富士通株式会社 高速シリアル転送デバイス試験方法、プログラム及び装置
JP4946110B2 (ja) * 2006-03-17 2012-06-06 富士通セミコンダクター株式会社 半導体装置試験方法、半導体装置試験装置および半導体装置試験プログラム
JP2007281801A (ja) * 2006-04-05 2007-10-25 Fuji Xerox Co Ltd 情報処理装置、コンピュータの制御方法及びプログラム
US20070283104A1 (en) * 2006-05-31 2007-12-06 International Business Machines Corporation Concurrent Hardware Selftest for Central Storage
TW200745888A (en) * 2006-06-05 2007-12-16 Inventec Corp Test system for automatically receiving test results and method thereof
JP2008042410A (ja) * 2006-08-03 2008-02-21 Fujitsu Ltd パケット転送試験装置およびパケット転送試験方法
JP2008072191A (ja) 2006-09-12 2008-03-27 Funai Electric Co Ltd リモコン装置
US7698088B2 (en) * 2006-11-15 2010-04-13 Silicon Image, Inc. Interface test circuitry and methods
JP4826788B2 (ja) * 2006-12-07 2011-11-30 横河電機株式会社 デバイステスタ
US7831863B2 (en) * 2007-01-11 2010-11-09 International Business Machines Corporation Method for enhancing the diagnostic accuracy of a VLSI chip
WO2008126179A1 (ja) * 2007-03-15 2008-10-23 Fujitsu Limited ネットワーク検証システム
JP4894575B2 (ja) * 2007-03-16 2012-03-14 ソニー株式会社 半導体評価装置およびその方法、並びにプログラム
US7725793B2 (en) * 2007-03-21 2010-05-25 Advantest Corporation Pattern generation for test apparatus and electronic device
US8102776B2 (en) * 2007-09-05 2012-01-24 Spirent Communications, Inc. Methods and apparatus for generating simulated network traffic
US20100110906A1 (en) * 2008-10-30 2010-05-06 Corrigent Systems Ltd Efficient full mesh load testing of network elements

Also Published As

Publication number Publication date
JP4595039B2 (ja) 2010-12-08
JPWO2010067558A1 (ja) 2012-05-17
TW201108669A (en) 2011-03-01
JPWO2010067468A1 (ja) 2012-05-17
TWI448702B (zh) 2014-08-11
TW201032529A (en) 2010-09-01
JP4885310B2 (ja) 2012-02-29
TW201027096A (en) 2010-07-16
TW201027946A (en) 2010-07-16
CN102246471A (zh) 2011-11-16
JP4864163B2 (ja) 2012-02-01
TWI396411B (zh) 2013-05-11
JP4480798B1 (ja) 2010-06-16
WO2010067471A1 (ja) 2010-06-17
JP4934222B2 (ja) 2012-05-16
TW201028712A (en) 2010-08-01
JPWO2010067473A1 (ja) 2012-05-17
WO2010067476A1 (ja) 2010-06-17
TW201027091A (en) 2010-07-16
TWI389505B (zh) 2013-03-11
TW201106657A (en) 2011-02-16
TWI405987B (zh) 2013-08-21
WO2010067473A1 (ja) 2010-06-17
WO2010067475A1 (ja) 2010-06-17
TW201027097A (en) 2010-07-16
JPWO2010067469A1 (ja) 2012-05-17
JPWO2010067476A1 (ja) 2012-05-17
TWI392889B (zh) 2013-04-11
TWI402521B (zh) 2013-07-21
TWI408391B (zh) 2013-09-11
JP4536159B2 (ja) 2010-09-01
TW201027945A (en) 2010-07-16
WO2010067482A1 (ja) 2010-06-17
TW201025925A (en) 2010-07-01
JP4757958B2 (ja) 2011-08-24
JPWO2010067472A1 (ja) 2012-05-17
US20100142383A1 (en) 2010-06-10
JP4644312B2 (ja) 2011-03-02
JP4870840B2 (ja) 2012-02-08
JPWO2010067482A1 (ja) 2012-05-17
JPWO2010067470A1 (ja) 2012-05-17
US8059547B2 (en) 2011-11-15
JP4536160B2 (ja) 2010-09-01
CN102239682A (zh) 2011-11-09
TWI401914B (zh) 2013-07-11
TWI412757B (zh) 2013-10-21
WO2010067468A1 (ja) 2010-06-17
TW201028709A (en) 2010-08-01
WO2010067469A1 (ja) 2010-06-17
WO2010067472A1 (ja) 2010-06-17
JPWO2010067475A1 (ja) 2012-05-17
JPWO2010067471A1 (ja) 2012-05-17
WO2010067558A1 (ja) 2010-06-17
WO2010067474A1 (ja) 2010-06-17
WO2010067470A1 (ja) 2010-06-17

Similar Documents

Publication Publication Date Title
JP4885310B2 (ja) 試験装置および試験方法
JP2011154026A (ja) 試験装置および試験方法
JP2006523884A (ja) 並行して実行されるプロセスがfifoバッファを介して通信するデータ処理
CN108805381B (zh) 配置单元、检测系统及检测方法
US8149721B2 (en) Test apparatus and test method
JP4843102B2 (ja) 試験装置および試験方法
US8483073B2 (en) Test apparatus and test method
JP3396365B2 (ja) シミュレーションベース論理検証用入力列の自動生成方法及び装置、その論理検証用入力列を生成するための状態集合時系列の出力方法及び装置
US8165027B2 (en) Test apparatus and test method
EP2284708B1 (en) Microprogammable device code tracing

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20111122

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20111207

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20141216

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4885310

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20141216

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250