JP2017130184A - 物理複製困難関数技術のためのワンタイムプログラミングメモリセルおよびメモリアレイならびに関連するランダムコード生成方法 - Google Patents

物理複製困難関数技術のためのワンタイムプログラミングメモリセルおよびメモリアレイならびに関連するランダムコード生成方法 Download PDF

Info

Publication number
JP2017130184A
JP2017130184A JP2016171229A JP2016171229A JP2017130184A JP 2017130184 A JP2017130184 A JP 2017130184A JP 2016171229 A JP2016171229 A JP 2016171229A JP 2016171229 A JP2016171229 A JP 2016171229A JP 2017130184 A JP2017130184 A JP 2017130184A
Authority
JP
Japan
Prior art keywords
antifuse
transistor
control line
selection
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2016171229A
Other languages
English (en)
Other versions
JP6302020B2 (ja
Inventor
偉哲 翁
Itetsu O
偉哲 翁
陳 信銘
Shinmei Chin
信銘 陳
孟益 ▲呉▼
孟益 ▲呉▼
Meng Yi Wu
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
eMemory Technology Inc
Original Assignee
eMemory Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by eMemory Technology Inc filed Critical eMemory Technology Inc
Publication of JP2017130184A publication Critical patent/JP2017130184A/ja
Application granted granted Critical
Publication of JP6302020B2 publication Critical patent/JP6302020B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/102External programming circuits, e.g. EPROM programmers; In-circuit programming or reprogramming; EPROM emulators
    • G11C16/105Circuits or methods for updating contents of nonvolatile memory, especially with 'security' features to ensure reliable replacement, i.e. preventing that old data is lost before new data is reliably written
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/41Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
    • G11C11/413Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/147Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/145Applications of charge pumps; Boosted voltage circuits; Clamp circuits therefor
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1008Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1076Parity data used in redundant arrays of independent storages, e.g. in RAID systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/14Protection against unauthorised use of memory or access to memory
    • G06F12/1408Protection against unauthorised use of memory or access to memory by using cryptography
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/71Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information
    • G06F21/72Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information in cryptographic circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/71Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information
    • G06F21/73Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information by creating or determining hardware identification, e.g. serial numbers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/78Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure storage of data
    • G06F21/79Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure storage of data in semiconductor storage media, e.g. directly-addressable memories
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0614Improving the reliability of storage systems
    • G06F3/0619Improving the reliability of storage systems in relation to data integrity, e.g. data losses, bit errors
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0638Organizing or formatting or addressing of data
    • G06F3/064Management of blocks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/41Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
    • G11C11/413Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
    • G11C11/414Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction for memory cells of the bipolar type
    • G11C11/416Read-write [R-W] circuits 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0408Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/08Address circuits; Decoders; Word-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/24Bit-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/32Timing circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/16Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/18Auxiliary circuits, e.g. for writing into memory
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/70Masking faults in memories by using spares or by reconfiguring
    • G11C29/78Masking faults in memories by using spares or by reconfiguring using programmable devices
    • G11C29/785Masking faults in memories by using spares or by reconfiguring using programmable devices with redundancy programming schemes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/22Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/24Memory cell safety or protection circuits, e.g. arrangements for preventing inadvertent reading or writing; Status cells; Test cells
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/356Bistable circuits
    • H03K3/356104Bistable circuits using complementary field-effect transistors
    • H03K3/356113Bistable circuits using complementary field-effect transistors using additional transistors in the input circuit
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/10Providing a specific technical effect
    • G06F2212/1052Security improvement
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/40Specific encoding of data in memory or cache
    • G06F2212/402Encrypted data
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/22Safety or protection circuits preventing unauthorised or accidental access to memory cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C2029/4402Internal storage of test result, quality data, chip identification, repair information
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/06Arrangements for interconnecting storage elements electrically, e.g. by wiring
    • G11C5/063Voltage and signal distribution in integrated semi-conductor memory access lines, e.g. word-line, bit-line, cross-over resistance, propagation delay
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/32Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols including means for verifying the identity or authority of a user of the system or for message authentication, e.g. authorization, entity authentication, data integrity or data verification, non-repudiation, key authentication or verification of credentials
    • H04L9/3271Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols including means for verifying the identity or authority of a user of the system or for message authentication, e.g. authorization, entity authentication, data integrity or data verification, non-repudiation, key authentication or verification of credentials using challenge-response
    • H04L9/3278Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols including means for verifying the identity or authority of a user of the system or for message authentication, e.g. authorization, entity authentication, data integrity or data verification, non-repudiation, key authentication or verification of credentials using challenge-response using physically unclonable functions [PUF]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B20/00Read-only memory [ROM] devices
    • H10B20/20Programmable ROM [PROM] devices comprising field-effect components
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y04INFORMATION OR COMMUNICATION TECHNOLOGIES HAVING AN IMPACT ON OTHER TECHNOLOGY AREAS
    • Y04SSYSTEMS INTEGRATING TECHNOLOGIES RELATED TO POWER NETWORK OPERATION, COMMUNICATION OR INFORMATION TECHNOLOGIES FOR IMPROVING THE ELECTRICAL POWER GENERATION, TRANSMISSION, DISTRIBUTION, MANAGEMENT OR USAGE, i.e. SMART GRIDS
    • Y04S40/00Systems for electrical power generation, transmission, distribution or end-user application management characterised by the use of communication or information technologies, or communication or information technology specific aspects supporting them
    • Y04S40/20Information technology specific aspects, e.g. CAD, simulation, modelling, system security

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computer Security & Cryptography (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Software Systems (AREA)
  • Human Computer Interaction (AREA)
  • Mathematical Physics (AREA)
  • Power Engineering (AREA)
  • Quality & Reliability (AREA)
  • Read Only Memory (AREA)
  • Semiconductor Memories (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)
  • Static Random-Access Memory (AREA)
  • Detection And Correction Of Errors (AREA)
  • Logic Circuits (AREA)
  • Storage Device Security (AREA)

Abstract

【課題】ワンタイムプログラミングメモリセルのランダムコードを生成する。【解決手段】ワンタイムプログラミングメモリセルは、選択回路と、第1のアンチヒューズ記憶回路と、第2のアンチヒューズ記憶回路とを含む。選択回路は、ビット線およびワード線と接続されている。第1のアンチヒューズ記憶回路は、第1のアンチヒューズ制御線と選択回路との間に接続されている。第2のアンチヒューズ記憶回路は、第2のアンチヒューズ制御線と選択回路との間に接続されている。【選択図】なし

Description

本発明は、メモリセルおよびメモリアレイに関し、より詳細には、物理複製困難関数(PUF)技術のためのワンタイムプログラミングメモリセルおよびメモリアレイならびに関連するランダムコード生成方法に関する。
物理複製困難関数(PUF;Physically Unclonable Function)技術は、半導体チップのデータを保護するための新規の方法である。すなわち、PUF技術を使用することによって、半導体チップのデータが盗まれるのを防止することができる。PUF技術によれば、半導体チップは、ランダムコードを提供することが可能である。このランダムコードは、保護機能を達成するための半導体チップの一意の識別コード(IDコード)として使用される。
一般的に、PUF技術は、半導体チップの製造上のばらつきにしたがって半導体チップのランダムコードを取得する。この製造上のばらつきは、半導体プロセスのばらつきを含む。すなわち、たとえPUF半導体チップが精密な作製プロセスによって製造されるとしても、ランダムコードを複製することはできない。その結果として、PUF半導体チップは、セキュリティ要件の高い用途において適切に使用される。たとえば、米国特許第8,300,450号明細書は、内蔵メモリセルキャパシタンスのばらつきを利用したPUFの実施態様を開示している。
米国特許第8,300,450号明細書
本発明は、物理複製困難関数(PUF)技術のためのワンタイムプログラミングメモリセルおよびメモリアレイを提供する。ランダムコードを生成することが可能なワンタイムプログラミングメモリセルおよびメモリアレイが設計される。プログラムサイクルの後、ワンタイムプログラミングメモリセルおよびメモリアレイに対応するランダムコードが決定される。
本発明の一実施形態は、ワンタイムプログラミングメモリセルを提供する。ワンタイムプログラミングメモリセルは、選択回路と、第1のアンチヒューズ記憶回路と、第2のアンチヒューズ記憶回路とを含む。選択回路は、ビット線およびワード線と接続されている。第1のアンチヒューズ記憶回路は、第1のアンチヒューズ制御線と選択回路との間に接続されている。第2のアンチヒューズ記憶回路は、第2のアンチヒューズ制御線と選択回路との間に接続されている。プログラムサイクル中、選択電圧がワード線に与えられ、接地電圧がビット線に与えられ、プログラム電圧が第1のアンチヒューズ制御線および第2のアンチヒューズ制御線に与えられる。選択回路は、第1のアンチヒューズ記憶回路および第2のアンチヒューズ記憶回路に接地電圧を与え、第1のアンチヒューズ記憶回路と第2のアンチヒューズ記憶回路の両方にプログラム電圧が印加され、それによって、第1のアンチヒューズ記憶回路または第2のアンチヒューズ記憶回路の記憶状態が変更される。読み出しサイクル中、選択電圧がワード線に与えられ、接地電圧がビット線に与えられ、読み出し電圧が第1のアンチヒューズ制御線に与えられ、接地電圧が第2のアンチヒューズ制御線に与えられ、それによって、第1のアンチヒューズ記憶回路がビット線に対する第1の読み出し電流を生成する。第1のアンチヒューズ記憶回路は、第1の読み出し電流に従って第1の記憶状態または第2の記憶状態を有するものと判定され、第1のアンチヒューズ記憶回路の第1の記憶状態または第2の記憶状態に従って、物理複製困難関数技術の1ビットのランダムコードが実現される。
本発明の別の実施形態は、ワンタイムプログラミングメモリセルを提供する。ワンタイムプログラミングメモリセルは、選択回路と、アイソレーション回路と、第1のアンチヒューズ記憶回路と、第2のアンチヒューズ記憶回路とを含む。選択回路は、ビット線、反転ビット線およびワード線と接続されている。アイソレーション回路は、アイソレーション制御線と接続されている。第1のアンチヒューズ記憶回路は、第1のアンチヒューズ制御線、アイソレーション回路および選択回路と接続されている。第2のアンチヒューズ記憶回路は、第2のアンチヒューズ制御線、アイソレーション回路および選択回路と接続されている。プログラムサイクル中、選択電圧がワード線に与えられ、接地電圧がビット線および反転ビット線に与えられ、オン電圧がアイソレーション制御線に与えられ、プログラム電圧が第1のアンチヒューズ制御線および第2のアンチヒューズ制御線に与えられる。アイソレーション回路は、第1のアンチヒューズ制御線および第2のアンチヒューズ記憶回路と接続されている。選択回路は、第1のアンチヒューズ記憶回路および第2のアンチヒューズ記憶回路に接地電圧を与え、第1のアンチヒューズ記憶回路と第2のアンチヒューズ記憶回路の両方にプログラム電圧が印加され、それによって、第1のアンチヒューズ記憶回路または第2のアンチヒューズ記憶回路の記憶状態が変更される。読み出しサイクル中、選択電圧がワード線に与えられ、接地電圧がビット線および反転ビット線に与えられ、読み出し電圧が第1のアンチヒューズ制御線および第2のアンチヒューズ制御線に与えられ、オフ電圧がアイソレーション制御線に与えられる。その結果として、第1のアンチヒューズ記憶回路はビット線に対する第1の読み出し電流を生成し、第2のアンチヒューズ記憶回路は反転ビット線に対する第2の読み出し電流を生成する。第1の読み出し電流および第2の読み出し電流に従って、第1のアンチヒューズ記憶回路は第1の記憶状態を有するものと判定され、一方で、第2のアンチヒューズ記憶回路は第2の記憶状態を有するものと判定される。その上、第1のアンチヒューズ記憶回路の第1の記憶状態に従って、物理複製困難関数技術の1ビットのランダムコードが実現される。
本発明の別の実施形態は、ワンタイムプログラミングメモリセルを提供する。ワンタイムプログラミングメモリセルは、第1のアンチヒューズトランジスタと、第2のアンチヒューズトランジスタとを含む。第1のアンチヒューズトランジスタの第1のドレイン/ソース端子は、ビット線と接続されている。第1のアンチヒューズトランジスタのゲート端子は、第1のアンチヒューズ制御線と接続されている。第1のアンチヒューズトランジスタのゲート端子は、第1の部分および第2の部分を有するゲート酸化物層を含み、第1の部分は第2の部分よりも薄い。第2のアンチヒューズトランジスタの第1のドレイン/ソース端子は、第1のアンチヒューズトランジスタの第2のドレイン/ソース端子と接続されている。第2のアンチヒューズトランジスタのゲート端子は、第2のアンチヒューズ制御線と接続されている。第2のアンチヒューズトランジスタの第2のドレイン/ソース端子は、ビット線と接続されている。第2のアンチヒューズトランジスタのゲート端子は、第3の部分および第4の部分を有するゲート酸化物層を含み、第3の部分は第4の部分よりも薄い。プログラムサイクル中、接地電圧がビット線に与えられ、プログラム電圧が第1のアンチヒューズ制御線および第2のアンチヒューズ制御線に与えられる。第1のアンチヒューズトランジスタと第2のアンチヒューズトランジスタの両方にプログラム電圧が印加され、それによって、第1のアンチヒューズトランジスタまたは第2のアンチヒューズトランジスタの記憶状態が変更される。読み出しサイクル中、接地電圧がビット線に与えられ、読み出し電圧が第1のアンチヒューズ制御線に与えられ、接地電圧が第2のアンチヒューズ制御線に与えられ、それによって、第1のアンチヒューズトランジスタがビット線に対する第1の読み出し電流を生成する。第1のアンチヒューズトランジスタは、第1の読み出し電流に従って第1の記憶状態または第2の記憶状態を有するものと判定され、第1のアンチヒューズ記憶回路の第1の記憶状態または第2の記憶状態に従って、物理複製困難関数技術の1ビットのランダムコードが実現される。
本発明の別の実施形態は、ワンタイムプログラミングメモリセルを提供する。ワンタイムプログラミングメモリセルは、第1のアンチヒューズトランジスタと、アイソレーショントランジスタと、第2のアンチヒューズトランジスタとを含む。第1のアンチヒューズトランジスタの第1のドレイン/ソース端子は、ビット線と接続されている。第1のアンチヒューズトランジスタのゲート端子は、第1のアンチヒューズ制御線と接続されている。第1のアンチヒューズトランジスタのゲート端子は、第1の部分および第2の部分を有するゲート酸化物層を含み、第1の部分は第2の部分よりも薄い。アイソレーショントランジスタの第1のドレイン/ソース端子は、第1のアンチヒューズトランジスタの第2のドレイン/ソース端子と接続されている。アイソレーショントランジスタのゲート端子は、アイソレーション制御線と接続されている。第2のアンチヒューズトランジスタの第1のドレイン/ソース端子は、アイソレーショントランジスタの第2のドレイン/ソース端子と接続されている。第2のアンチヒューズトランジスタのゲート端子は、第2のアンチヒューズ制御線と接続されている。第2のアンチヒューズトランジスタの第2のドレイン/ソース端子は、反転ビット線と接続されている。第2のアンチヒューズトランジスタのゲート端子は、第3の部分および第4の部分を有するゲート酸化物層を含み、第3の部分は第4の部分よりも薄い。プログラムサイクル中、接地電圧がビット線および反転ビット線に与えられ、オン電圧がアイソレーション制御線に与えられ、プログラム電圧が第1のアンチヒューズ制御線および第2のアンチヒューズ制御線に与えられる。アイソレーショントランジスタは、第1のアンチヒューズトランジスタおよび第2のアンチヒューズトランジスタと接続されている。第1のアンチヒューズトランジスタと第2のアンチヒューズトランジスタの両方にプログラム電圧が印加され、それによって、第1のアンチヒューズトランジスタまたは第2のアンチヒューズトランジスタの記憶状態が変更される。読み出しサイクル中、接地電圧がビット線および反転ビット線に与えられ、読み出し電圧が第1のアンチヒューズ制御線および第2のアンチヒューズ制御線に与えられ、オフ電圧がアイソレーション制御線に与えられる。その結果として、第1のアンチヒューズトランジスタはビット線に対する第1の読み出し電流を生成し、第2のアンチヒューズトランジスタは反転ビット線に対する第2の読み出し電流を生成する。第1の読み出し電流および第2の読み出し電流に従って、第1のアンチヒューズトランジスタは第1の記憶状態を有するものと判定され、一方で、第2のアンチヒューズトランジスタは第2の記憶状態を有するものと判定される。その上、第1のアンチヒューズトランジスタの第1の記憶状態に従って、物理複製困難関数技術の1ビットのランダムコードが実現される。
本発明の別の実施形態は、メモリアレイを提供する。メモリアレイは、第1のビット線、第1のワード線、第1のアンチヒューズ制御線および第2のアンチヒューズ制御線と接続されている。メモリアレイは、第1のワンタイムプログラミングメモリセルと、第2のワンタイムプログラミングメモリセルとを含む。第1のワンタイムプログラミングメモリセルは、第1の選択回路と、第1のアンチヒューズ記憶回路と、第2のアンチヒューズ記憶回路とを含む。第1の選択回路は、第1のビット線および第1のワード線と接続されている。第1のアンチヒューズ記憶回路は、第1のアンチヒューズ制御線と第1の選択回路との間に接続されている。第2のアンチヒューズ記憶回路は、第2のアンチヒューズ制御線と第1の選択回路との間に接続されている。第2のワンタイムプログラミングメモリセルは、第2の選択回路と、第3のアンチヒューズ記憶回路と、第4のアンチヒューズ記憶回路とを含む。第2の選択回路は、第1のビット線および第2のワード線と接続されている。第3のアンチヒューズ記憶回路は、第3のアンチヒューズ制御線と第2の選択回路との間に接続されている。第4のアンチヒューズ記憶回路は、第4のアンチヒューズ制御線と第2の選択回路との間に接続されている。プログラムサイクル中、選択電圧が第1のワード線に与えられ、接地電圧が第1のビット線に与えられ、プログラム電圧が第1のアンチヒューズ制御線および第2のアンチヒューズ制御線に与えられる。第1の選択回路は、第1のアンチヒューズ記憶回路および第2のアンチヒューズ記憶回路に接地電圧を与え、第1のアンチヒューズ記憶回路と第2のアンチヒューズ記憶回路の両方にプログラム電圧が印加される。その結果として、第1のアンチヒューズ記憶回路または第2のアンチヒューズ記憶回路の記憶状態が変更される。読み出しサイクル中、選択電圧が第1のワード線に与えられ、接地電圧が第1のビット線に与えられ、読み出し電圧が第1のアンチヒューズ制御線に与えられ、接地電圧が第2のアンチヒューズ制御線に与えられる。その結果として、第1のアンチヒューズ記憶回路は、第1のビット線に対する第1の読み出し電流を生成する。第1のアンチヒューズ記憶回路は、第1の読み出し電流に従って第1の記憶状態または第2の記憶状態を有するものと判定され、第1のアンチヒューズ記憶回路の第1の記憶状態または第2の記憶状態に従って、物理複製困難関数技術の1ビットのランダムコードが実現される。
本発明の別の実施形態は、メモリアレイを提供する。メモリアレイは、第1のビット線、第1の反転ビット線、第1のワード線、第1のアイソレーション線、第1のアンチヒューズ制御線および第2のアンチヒューズ制御線と接続されている。メモリアレイは、第1のワンタイムプログラミングメモリセルと、第2のワンタイムプログラミングメモリセルとを含む。第1のワンタイムプログラミングメモリセルは、第1の選択回路と、第1のアイソレーション回路と、第1のアンチヒューズ記憶回路と、第2のアンチヒューズ記憶回路とを含む。第1の選択回路は第1のビット線、第1の反転ビット線および第1のワード線と接続されている。第1のアイソレーション回路は、第1のアイソレーション制御線と接続されている。第1のアンチヒューズ記憶回路は、第1のアンチヒューズ制御線、第1のアイソレーション回路および第1の選択回路と接続されている。第2のアンチヒューズ記憶回路は、第2のアンチヒューズ制御線、第1のアイソレーション回路および第1の選択回路と接続されている。第2のワンタイムプログラミングメモリセルは、第2の選択回路と、第2のアイソレーション回路と、第3のアンチヒューズ記憶回路と、第4のアンチヒューズ記憶回路とを含む。第2の選択回路は第1のビット線、第1の反転ビット線および第2のワード線と接続されている。第2のアイソレーション回路は、第2のアイソレーション制御線と接続されている。第3のアンチヒューズ記憶回路は、第3のアンチヒューズ制御線、第2のアイソレーション回路および第2の選択回路と接続されている。第4のアンチヒューズ記憶回路は、第4のアンチヒューズ制御線、第2のアイソレーション回路および第2の選択回路と接続されている。プログラムサイクル中、選択電圧が第1のワード線に与えられ、接地電圧が第1のビット線および第1の反転ビット線に与えられ、オン電圧が第1のアイソレーション制御線に与えられ、プログラム電圧が第1のアンチヒューズ制御線および第2のアンチヒューズ制御線に与えられる。第1のアイソレーション回路は、第1のアンチヒューズ制御線および第2のアンチヒューズ記憶回路と接続されている。第1の選択回路は、第1のアンチヒューズ記憶回路および第2のアンチヒューズ記憶回路に接地電圧を与える。第1のアンチヒューズ制御線と第2のアンチヒューズ記憶回路の両方にプログラム電圧が印加される。その結果として、第1のアンチヒューズ記憶回路または第2のアンチヒューズ記憶回路の記憶状態が変更される。読み出しサイクル中、選択電圧が第1のワード線に与えられ、接地電圧が第1のビット線および第1の反転ビット線に与えられ、読み出し電圧が第1のアンチヒューズ制御線および第2のアンチヒューズ制御線に与えられ、オフ電圧が第1のアイソレーション制御線に与えられる。その結果として、第1のアンチヒューズ記憶回路は第1のビット線に対する第1の読み出し電流を生成し、第2のアンチヒューズ記憶回路は第1の反転ビット線に対する第2の読み出し電流を生成する。第1の読み出し電流および第2の読み出し電流に従って、第1のアンチヒューズ記憶回路は第1の記憶状態を有するものと判定され、一方で、第2のアンチヒューズ記憶回路は第2の記憶状態を有するものと判定される。その上、第1のアンチヒューズ記憶回路の第1の記憶状態に従って、物理複製困難関数技術の1ビットのランダムコードが実現される。
本発明の別の実施形態は、方法を提供する。ランダムコードを生成するための方法は、少なくとも2つのアンチヒューズ記憶回路を備える不揮発性メモリセルを提供するステップと、アンチヒューズ記憶回路を、同じ所定のプログラム電圧差でプログラムするステップと、不揮発性メモリセル内のプログラムされているアンチヒューズ記憶回路の破壊状態を記録するステップと、破壊状態に応答してランダムコードを生成するステップとを含む。
添付の図面とともに取り上げられるときに、本発明の実施形態の以下の詳細な説明を読めば、本発明の多数の目的、特徴および利点が諒解されよう。しかしながら、本明細書において利用されている図面は説明を目的としており、限定と考えられるべきではない。
本発明の上記の目的および利点は、当業者には、以下の詳細な説明および添付の図面を検討することによってより容易に諒解されるようになるであろう。
本発明の第1の実施形態によるワンタイムプログラミングメモリセルの概略上面図である。
図1Aの、線AA’に沿ったアンチヒューズタイプワンタイムプログラミングメモリセルの概略断面図である。
本発明の第1の実施形態によるワンタイムプログラミングメモリセルの等価回路図である。
本発明の第1の実施形態によるPUF技術のOTPメモリセルをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第1の実施形態によるPUF技術のOTPメモリセルをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第1の実施形態によるPUF技術のOTPメモリセルをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。
本発明の第1の実施形態によるOTPメモリセルのメモリアレイを示す概略上面図である。
図3Aのメモリアレイの等価回路図である。
本発明の第1の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第1の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第1の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。
本発明の第2の実施形態によるワンタイムプログラミングメモリセルの概略上面図である。
本発明の第2の実施形態によるワンタイムプログラミングメモリセルの等価回路図である。
本発明の第2の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第2の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。
本発明の第2の実施形態によるOTPメモリセルのメモリアレイを示す等価回路図である。
本発明の第2の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第2の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。
本発明の第3の実施形態によるワンタイムプログラミングメモリセルの概略上面図である。
図8Aの、線AA’に沿ったアンチヒューズ型ワンタイムプログラミングメモリセルの概略断面図である。
本発明の第3の実施形態によるワンタイムプログラミングメモリセルの等価回路図である。
本発明の第3の実施形態によるPUF技術のOTPメモリセルをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第3の実施形態によるPUF技術のOTPメモリセルをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第3の実施形態によるPUF技術のOTPメモリセルをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。
本発明の第3の実施形態によるOTPメモリセルのメモリアレイを示す等価回路図である。
本発明の第3の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第3の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第3の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。
本発明の第4の実施形態によるワンタイムプログラミングメモリセルの概略上面図である。
本発明の第4の実施形態によるワンタイムプログラミングメモリセルの等価回路図である。
本発明の第4の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第4の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。
本発明の第4の実施形態によるOTPメモリセルのメモリアレイを示す等価回路図である。
本発明の第4の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第4の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。
本発明の第5の実施形態によるワンタイムプログラミングメモリセルの概略上面図である。
図14Aの、線AA’に沿ったアンチヒューズ型ワンタイムプログラミングメモリセルの概略断面図である。
本発明の第5の実施形態によるワンタイムプログラミングメモリセルの等価回路図である。
本発明の第5の実施形態によるPUF技術のOTPメモリセルをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第5の実施形態によるPUF技術のOTPメモリセルをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第5の実施形態によるPUF技術のOTPメモリセルをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。
本発明の第5の実施形態によるOTPメモリセルのメモリアレイを示す等価回路図である。
本発明の第5の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第5の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第5の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。
本発明の第6の実施形態によるワンタイムプログラミングメモリセルの概略上面図である。
本発明の第6の実施形態によるワンタイムプログラミングメモリセルの等価回路図である。
本発明の第6の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第6の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。
本発明の第6の実施形態によるOTPメモリセルのメモリアレイを示す等価回路図である。
本発明の第6の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第6の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。
本発明の第7の実施形態によるワンタイムプログラミングメモリセルの概略上面図である。
図20Aの、線AA’に沿ったアンチヒューズ型ワンタイムプログラミングメモリセルの概略断面図である。
本発明の第7の実施形態によるワンタイムプログラミングメモリセルの等価回路図である。
本発明の第7の実施形態によるPUF技術のOTPメモリセルをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第7の実施形態によるPUF技術のOTPメモリセルをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第7の実施形態によるPUF技術のOTPメモリセルをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。
本発明の第7の実施形態によるOTPメモリセルのメモリアレイを示す等価回路図である。
本発明の第7の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第7の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第7の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。
本発明の第8の実施形態によるワンタイムプログラミングメモリセルの概略上面図である。
本発明の第8の実施形態によるワンタイムプログラミングメモリセルの等価回路図である。
本発明の第8の実施形態によるPUF技術のOTPメモリセルをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第8の実施形態によるPUF技術のOTPメモリセルをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第8の実施形態によるPUF技術のOTPメモリセルをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第8の実施形態によるPUF技術のOTPメモリセルをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第8の実施形態によるPUF技術のOTPメモリセルをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。
本発明の第8の実施形態によるOTPメモリセルのメモリアレイを示す等価回路図である。
本発明の第8の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第8の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第8の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第8の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。 本発明の第8の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。
本発明の第1のタイプのOTPメモリセルを示す概略機能図である。
本発明の第2のタイプのOTPメモリセルを示す概略機能図である。
周知であるように、不揮発性メモリは、供給電力が中断された後にデータを連続的に保持することが可能である。ワンタイムプログラミングメモリ(OTPメモリとも称される)は、1種の不揮発性メモリである。OTPメモリは、1度プログラムされ得る。OTPメモリがプログラムされた後、記憶されているデータは修正することができない。
その上、その特性に応じて、OTPメモリは、2つのタイプ、すなわち、ヒューズタイプOTPメモリおよびアンチヒューズタイプOTPメモリに分類され得る。アンチヒューズタイプOTPメモリのメモリセルがプログラムされる前、メモリセルは、高抵抗記憶状態を有する。アンチヒューズタイプOTPメモリのメモリセルがプログラムされた後、メモリセルは、低抵抗記憶状態を有する。本発明は、新規のアンチヒューズタイプOTPメモリに関する。アンチヒューズタイプOTPメモリのいくつかの例を、下記の通り例示する。
図1Aは、本発明の第1の実施形態によるワンタイムプログラミングメモリセルの概略上面図である。図1Bは、図1Aの、線AA’に沿ったアンチヒューズタイプワンタイムプログラミングメモリセルの概略断面図である。図1Cは、本発明の第1の実施形態によるワンタイムプログラミングメモリセルの等価回路図である。この文脈において、ワンタイムプログラミングメモリセルは、OTPメモリセルとも称される。
図1Aおよび図1Bに示すように、OTPメモリセルc1は、Pウェル領域PW内に構築される。ゲート酸化物層152が、Pウェル領域PWの上面を被覆する。開口を形成するためのエッチングプロセスの後、第1のドープ領域110、第2のドープ領域120、第3のドープ領域130、第4のドープ領域140および第5のドープ領域150が、Pウェル領域PWの上面の下に形成される。この実施形態において、第1のドープ領域110、第2のドープ領域120、第3のドープ領域130、第4のドープ領域140および第5のドープ領域150は、N型ドープ領域である。この実施形態において、OTPメモリセルc1は、Pウェル領域PW内に構築される。なお、本発明の教示を保持しながら、多数の修正および変更を行うことができる。たとえば、別の実施形態において、OTPメモリセルc1はNウェル領域NW内に構築され、5つのドープ領域はP型ドープ領域である。
第1のゲート115がゲート酸化物層152上に形成され、第1のドープ領域110および第2のドープ領域120に架かる。その上、第1のゲート115は、メモリセルc1のワード線WLと接続される。第2のゲート125がゲート酸化物層152上に形成され、第2のドープ領域120および第3のドープ領域130に架かる。その上、第2のゲート125は、メモリセルc1の第1のアンチヒューズ制御線AF1と接続される。第3のゲート135がゲート酸化物層152上に形成され、第3のドープ領域130および第4のドープ領域140に架かる。その上、第3のゲート135は、メモリセルc1の第2のアンチヒューズ制御線AF2と接続される。第4のゲート145がゲート酸化物層152上に形成され、第4のドープ領域140および第5のドープ領域150に架かる。その上、第4のゲート145は、メモリセルc1のワード線WLと接続される。この実施形態において、4つのゲート115、125、135および145はポリシリコンゲートまたは金属ゲートである。
第1の金属層160が4つのゲート115、125、135および145の上に配置される。その上、第1の金属層160は、2つのビアを介して第1のドープ領域110および第5のドープ領域150と接続される。第1の金属層160は、メモリセルc1のビット線BLとして使用される。その上、第1のゲート115および第4のゲート145が、第2の金属層170を通じて互いと接続される。
図1Cを参照されたい。第1のドープ領域110、第2のドープ領域120および第1のゲート115は協働して第1の選択トランジスタS1として形成される。第2のドープ領域120、第3のドープ領域130および第2のゲート125は協働して第1のアンチヒューズトランジスタA1として形成される。第3のドープ領域130、第4のドープ領域140および第3のゲート135は協働して第2のアンチヒューズトランジスタA2として形成される。第4のドープ領域140、第5のドープ領域150および第4のゲート145は協働して第2の選択トランジスタS2として形成される。
第1の選択トランジスタS1の第1のドレイン/ソース端子は、ビット線BLと接続されている。第1の選択トランジスタS1のゲート端子は、ワード線WLと接続されている。第1のアンチヒューズトランジスタA1の第1のドレイン/ソース端子は、第1の選択トランジスタS1の第2のドレイン/ソース端子と接続されている。第1のアンチヒューズトランジスタA1のゲート端子は、第1のアンチヒューズ制御線AF1と接続されている。第2のアンチヒューズトランジスタA2の第1のドレイン/ソース端子は、第1のアンチヒューズトランジスタA1の第2のドレイン/ソース端子と接続されている。第2のアンチヒューズトランジスタA2のゲート端子は、第2のアンチヒューズ制御線AF2と接続されている。第2の選択トランジスタS2の第1のドレイン/ソース端子は、第2のアンチヒューズトランジスタA2の第2のドレイン/ソース端子と接続されている。第2の選択トランジスタS2のゲート端子は、ワード線WLと接続されている。第2の選択トランジスタS2の第2のドレイン/ソース端子は、ビット線BLと接続されている。
第1の実施形態によれば、OTPメモリセルc1は、2つの記憶回路を備える。すなわち、第1のアンチヒューズトランジスタA1が第1の記憶回路であり、第2のアンチヒューズトランジスタA2が第2の記憶回路である。OTPメモリセルc1のプログラムサイクル中、高電圧ストレスが第1のアンチヒューズトランジスタA1と第2のアンチヒューズトランジスタA2の両方に印加される。この状況下で、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2のうちの一方のゲート酸化物層が破壊される。その結果として、第1のアンチヒューズトランジスタA1または第2のアンチヒューズトランジスタA2の記憶状態が変更される。読み出しサイクル中、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2の記憶状態が順次読み出され、第1のアンチヒューズトランジスタA1の記憶状態が、PUF技術のランダムコードとして使用される。なお、記憶状態は、アンチヒューズトランジスタの破壊状態を示すことが可能である。たとえば、第1の記憶状態は、アンチヒューズトランジスタのゲート酸化物層が破壊されていないことを意味し、第2の記憶状態は、アンチヒューズトランジスタのゲート酸化物層が破壊されていることを意味する。
図2A〜図2Cは、本発明の第1の実施形態によるPUF技術のOTPメモリセルをプログラムおよび読み出しするための関連電圧信号を概略的に示す。
図2Aを参照されたい。OTPメモリセルをプログラムするために、接地電圧(0V)がビット線BLに与えられ、選択電圧Vddがワード線WLに与えられ、プログラム電圧Vppが第1のアンチヒューズ制御線AF1および第2のアンチヒューズ制御線AF2に与えられる。一実施形態において、選択電圧Vddは0.75Vと3.6Vとの間の範囲内にあり、プログラム電圧Vppは3.6Vと11Vとの間の範囲内にある。
選択電圧Vddがワード線WLに与えられ、接地電圧がビット線BLに与えられると、第1の選択トランジスタS1および第2の選択トランジスタS2はオンにされる。その結果として、バイアス電圧Vppが第1のアンチヒューズトランジスタA1のゲート酸化物層および第2のアンチヒューズトランジスタA2のゲート酸化物層に印加される。プログラム電圧Vppはゲート酸化物層の耐電圧範囲を超えるため、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2のうちの一方のゲート酸化物層が破壊される。破壊されたゲート酸化物層は、抵抗値が低い抵抗器と考えることができる。
OTPメモリセルc1の製造上のばらつきに起因して、プログラム中にいずれのアンチヒューズトランジスタのゲート酸化物層が破壊されているかを認識することはできない。その結果として、OTPメモリセルc1は、PUF技術を利用することができる。図2AのOTPメモリセルc1を一例として取り上げる。プログラムサイクル中、第1のアンチヒューズトランジスタA1のゲート酸化物層が破壊されるが、第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊されない。すなわち、破壊状態が、プログラムされているアンチヒューズトランジスタの製造上のばらつきに基づいて決定される。
OTPメモリセルc1がプログラムされた後、2つの記憶回路の記憶状態を判定するために、2回の読み出し動作が実施される。図2Bを参照されたい。第1の読み出しサイクル中、接地電圧(0V)がビット線BLに与えられ、選択電圧Vddがワード線WLに与えられ、読み出し電圧Vrが第1のアンチヒューズ制御線AF1に与えられ、接地電圧(0V)が第2のアンチヒューズ制御線AF2に与えられる。一実施形態において、読み出し電圧Vrは、0.75Vと3.6Vとの間の範囲内にある。
第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されているため、ビット線BLを通じて流れる第1の読み出し電流Ir1の値は大きい。第1の読み出し電流Ir1に従って、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)は、低抵抗値に対応する第1の記憶状態を有するものと確かめられる。
図2Cを参照されたい。第2の読み出しサイクル中、接地電圧(0V)がビット線BLに与えられ、選択電圧Vddがワード線WLに与えられ、接地電圧(0V)が第1のアンチヒューズ制御線AF1に与えられ、読み出し電圧Vrが第2のアンチヒューズ制御線AF2に与えられる。
第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊されていないため、ビット線BLを通じて流れる第2の読み出し電流Ir2の値は小さい(すなわち、ほぼゼロである)。第2の読み出し電流Ir2に従って、第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)は、高抵抗値に対応する第2の記憶状態を有するものと確かめられる。
このとき、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)および第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)の記憶状態に従って、1ビットのランダムコードが決定され、PUF技術に適用される。
上記の説明から、2つの記憶回路の記憶状態を確認し、1ビットのランダムコードを決定するために、2回の読み出し動作が実施される。しかしながら、記憶状態は互いに相補的であるため、1つのみの記憶回路の記憶状態を読み出すことによって、1ビットのランダムコードを決定することができる。
図3Aは、本発明の第1の実施形態によるOTPメモリセルのメモリアレイを示す概略上面図である。図3Bは、図3Aのメモリアレイの等価回路図である。
図3Aおよび図3Bに示すように、メモリアレイは、2×2アレイになったOTPメモリセルc11〜c22を備える。OTPメモリセルc11〜c22の各々の構造は、図1Aに示すようなOTPメモリセルの構造と同様である。この実施形態において、OTPメモリセルc11〜c22の各々は、第1の選択トランジスタS1と、第2の選択トランジスタS2と、第1のアンチヒューズトランジスタA1と、第2のアンチヒューズトランジスタA2とを備える。
この実施形態において、第1の行内のOTPメモリセルc11およびc12は、第1のビット線BL1と接続されており、第2の行内のOTPメモリセルc21およびc22は、第2のビット線BL2と接続されている。OTPメモリセルc21とc22との間の関係は、OTPメモリセルc11とc12との間の関係と同様である。完結にするために、OTPメモリセルc11とc12との間の関係のみを以下のように示す。
図3Bを参照されたい。OTPメモリセルc11は、以下の構造を有する。第1の選択トランジスタS1の第1のドレイン/ソース端子は、第1のビット線BL1と接続されている。第1の選択トランジスタS1のゲート端子は、第1のワード線WL1と接続されている。第1のアンチヒューズトランジスタA1の第1のドレイン/ソース端子は、第1の選択トランジスタS1の第2のドレイン/ソース端子と接続されている。第1のアンチヒューズトランジスタA1のゲート端子は、第1のアンチヒューズ制御線AF1と接続されている。第2のアンチヒューズトランジスタA2の第1のドレイン/ソース端子は、第1のアンチヒューズトランジスタA1の第2のドレイン/ソース端子と接続されている。第2のアンチヒューズトランジスタA2のゲート端子は、第2のアンチヒューズ制御線AF2と接続されている。第2の選択トランジスタS2の第1のドレイン/ソース端子は、第2のアンチヒューズトランジスタA2の第2のドレイン/ソース端子と接続されている。第2の選択トランジスタS2のゲート端子は、第1のワード線WL1と接続されている。第2の選択トランジスタS2の第2のドレイン/ソース端子は、第1のビット線BL1と接続されている。
OTPメモリセルc12は、以下の構造を有する。第1の選択トランジスタS1の第1のドレイン/ソース端子は、第1のビット線BL1と接続されている。第1の選択トランジスタS1のゲート端子は、第2のワード線WL2と接続されている。第1のアンチヒューズトランジスタA1の第1のドレイン/ソース端子は、第1の選択トランジスタS1の第2のドレイン/ソース端子と接続されている。第1のアンチヒューズトランジスタA1のゲート端子は、第3の第1のアンチヒューズ制御線AF3と接続されている。第2のアンチヒューズトランジスタA2の第1のドレイン/ソース端子は、第1のアンチヒューズトランジスタA1の第2のドレイン/ソース端子と接続されている。第2のアンチヒューズトランジスタA2のゲート端子は、第4のアンチヒューズ制御線AF4と接続されている。第2の選択トランジスタS2の第1のドレイン/ソース端子は、第2のアンチヒューズトランジスタA2の第2のドレイン/ソース端子と接続されている。第2の選択トランジスタS2のゲート端子は、第2のワード線WL2と接続されている。第2の選択トランジスタS2の第2のドレイン/ソース端子は、第1のビット線BL1と接続されている。
図4A〜図4Cは、本発明の第1の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す。たとえば、OTPメモリセルc11が、選択されているメモリセルである。
図4Aを参照されたい。選択されているOTPメモリセルc11をプログラムするために、接地電圧(0V)が第1のビット線BL1に与えられ、選択電圧Vddが第1のワード線WL1に与えられ、プログラム電圧Vppが第1のアンチヒューズ制御線AF1および第2のアンチヒューズ制御線AF2に与えられる。一実施形態において、選択電圧Vddは0.75Vと3.6Vとの間の範囲内にあり、プログラム電圧Vppは3.6Vと11Vとの間の範囲内にある。
メモリセルc12、c21およびc22は、選択されていないメモリセルである。これらの選択されていないメモリセルについて、第1の電圧V1が第2のビット線BL2に与えられ、接地電圧(0V)が第2のワード線WL2に与えられ、接地電圧(0V)が第3のアンチヒューズ制御線AF3および第4のアンチヒューズ制御線AF4に与えられる。一実施形態において、第1の電圧V1は選択電圧Vdd以上であり、第1の電圧V1は、プログラム電圧Vppの半分よりも小さい(すなわち、Vdd≦V1<Vpp/2)。
再び図4Aを参照されたい。メモリセルc11が選択されているメモリセルであるため、バイアス電圧Vppが第1のアンチヒューズトランジスタA1のゲート酸化物層および第2のアンチヒューズトランジスタA2のゲート酸化物層に印加される。その結果として、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2のうちの一方のゲート酸化物層が破壊される。破壊されたゲート酸化物層は、抵抗値が低い抵抗器と考えることができる。たとえば、図4Aに示すようなメモリセルc11において、第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されないが、第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊される。
OTPメモリセルc12、c21またはc22が選択されているメモリセルである場合、プログラミングプロセスを実施するためのバイアス電圧は、メモリセルc11に対するものと同様である。その詳細な説明は、本明細書においては冗長に記載しない。
選択されているOTPメモリセルc11がプログラムされた後、選択されているメモリセルc11の2つの記憶回路の記憶状態を判定するために、2回の読み出し動作が実施される。図4Bを参照されたい。選択されているメモリセルc11の第1の読み出しサイクル中、接地電圧(0V)が第1のビット線BL1に与えられ、選択電圧Vddが第1のワード線WL1に与えられ、読み出し電圧Vrが第1のアンチヒューズ制御線AF1に与えられ、接地電圧(0V)が第2のアンチヒューズ制御線AF2に与えられる。一実施形態において、読み出し電圧Vrは、0.75Vと3.6Vとの間の範囲内にある。
選択されていないメモリセルc12、c21およびc22について、第2のビット線BL2は浮遊状態にあり、接地電圧(0V)が第2のワード線WL2に与えられ、接地電圧(0V)が第3のアンチヒューズ制御線AF3および第4のアンチヒューズ制御線AF4に与えられる。
選択されているメモリセルc11において、第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されていないため、第1のビット線BL1を通じて流れる第1の読み出し電流Ir1の値は小さい(すなわち、ほぼゼロである)。第1の読み出し電流Ir1に従って、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)は、高抵抗値に対応する第2の記憶状態を有するものと確かめられる。
図4Cを参照されたい。選択されているメモリセルc11の第1の第2の読み出しサイクル中、接地電圧(0V)が第1のビット線BL1に与えられ、選択電圧Vddが第1のワード線WL1に与えられ、接地電圧(0V)が第1のアンチヒューズ制御線AF1に与えられ、読み出し電圧Vrが第2のアンチヒューズ制御線AF2に与えられる。読み出し電圧Vrは、0.75Vと3.6Vとの間の範囲内にある。
選択されていないメモリセルc12、c21およびc22について、第2のビット線BL2は浮遊状態にあり、接地電圧(0V)が第2のワード線WL2に与えられ、接地電圧(0V)が第3のアンチヒューズ制御線AF3および第4のアンチヒューズ制御線AF4に与えられる。
選択されているメモリセルc11において、第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊されているため、第1のビット線BL1を通じて流れる第2の読み出し電流Ir2の値はより大きい。第2の読み出し電流Ir2に従って、第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)は、低抵抗値に対応する第1の記憶状態を有するものと確かめられる。
このとき、第1のアンチヒューズトランジスタA1(すなわち、第2の記憶回路)および第2のアンチヒューズトランジスタA2(すなわち、第1の記憶回路)の記憶状態に従って、1ビットのランダムコードが決定され、PUF技術に適用される。
上記の説明から、2つの記憶回路の記憶状態を確認し、1ビットのランダムコードを決定するために、2回の読み出し動作が実施される。しかしながら、記憶状態は互いに相補的であるため、1つのみの記憶回路の記憶状態を読み出すことによって、1ビットのランダムコードを決定することができる。
その上、4つのメモリセルc11〜c22のプログラム動作および読み出し動作が実施された後、PUF技術の4ビットランダムコードが生成される。
図5Aは、本発明の第2の実施形態によるワンタイムプログラミングメモリセルの概略上面図である。図5Bは、本発明の第2の実施形態によるワンタイムプログラミングメモリセルの等価回路図である。第1の実施形態と比較して、この実施形態のOTPメモリセルは、差動メモリセルである。
図5Aに示すように、OTPメモリセルc1は、第1のドープ領域210と、第2のドープ領域220と、第3のドープ領域230と、第4のドープ領域240と、第5のドープ領域250と、第6のドープ領域260とを備える。第1のゲート215がゲート酸化物層(図示せず)上に形成され、第1のドープ領域210および第2のドープ領域220に架かる。その上、第1のゲート215は、メモリセルc1のワード線WLと接続される。第2のゲート225がゲート酸化物層上に形成され、第2のドープ領域220および第3のドープ領域230に架かる。その上、第2のゲート225は、メモリセルc1の第1のアンチヒューズ制御線AF1と接続される。第3のゲート235がゲート酸化物層上に形成され、第3のドープ領域230および第4のドープ領域240に架かる。その上、第3のゲート235は、メモリセルc1のアイソレーション制御線IGと接続される。第4のゲート245がゲート酸化物層上に形成され、第4のドープ領域240および第4のドープ領域250に架かる。その上、第4のゲート245は、メモリセルc1の第2のアンチヒューズ制御線AF2と接続される。第5のゲート255がゲート酸化物層上に形成され、第5のドープ領域250および第6のドープ領域260に架かる。その上、第5のゲート255は、メモリセルc1のワード線WLと接続される。この実施形態において、5つのゲート215、225、235、245および255はポリシリコンゲートまたは金属ゲートである。
第1の金属層272が、ビアを通じて第1のドープ領域210と接続される。その上、第1の金属層272は、メモリセルc1のビット線BLとして使用される。第2の金属層274が、別のビアを通じて第6のドープ領域260と接続される。その上、第2の金属層274は、メモリセルc1の反転ビット線BL_inv(明細書中の記号の後ろに付される「_inv」は、図中の記号の上に付されるバーに対応する)として使用される。第3の金属層270が、第1のゲート215および第5のゲート255と接続される。
図5Bを参照されたい。第1のドープ領域210、第2のドープ領域220および第1のゲート215は協働して第1の選択トランジスタS1として形成される。第2のドープ領域220、第3のドープ領域230および第2のゲート225は協働して第1のアンチヒューズトランジスタA1として形成される。第3のドープ領域230、第4のドープ領域240および第3のゲート235は協働してアイソレーショントランジスタOとして形成される。第4のドープ領域240、第5のドープ領域250および第4のゲート245は協働して第2のアンチヒューズトランジスタA2として形成される。第5のドープ領域250、第6のドープ領域260および第5のゲート255は協働して第2の選択トランジスタS2として形成される。
第1の選択トランジスタS1、第1のアンチヒューズトランジスタA1、アイソレーショントランジスタO、第2のアンチヒューズトランジスタA2および第2の選択トランジスタS2は、ビット線BLと反転ビット線BL_invとの間に直列に接続されている。第1の選択トランジスタS1のゲート端子は、ワード線WLと接続されている。第1のアンチヒューズトランジスタA1のゲート端子は、第1のアンチヒューズ制御線AF1と接続されている。アイソレーショントランジスタOのゲート端子は、アイソレーション制御線IGと接続されている。第2のアンチヒューズトランジスタA2のゲート端子は、第2のアンチヒューズ制御線AF2と接続されている。第2の選択トランジスタS2のゲート端子は、ワード線WLと接続されている。
第2の実施形態によれば、OTPメモリセルc1は、2つの記憶回路を備える。すなわち、第1のアンチヒューズトランジスタA1が第1の記憶回路であり、第2のアンチヒューズトランジスタA2が第2の記憶回路である。OTPメモリセルc1のプログラムサイクル中、高電圧ストレスが第1のアンチヒューズトランジスタA1と第2のアンチヒューズトランジスタA2の両方に印加される。この状況下で、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2のうちの一方のゲート酸化物層が破壊される。その結果として、第1のアンチヒューズトランジスタA1または第2のアンチヒューズトランジスタA2の記憶状態が変更される。OTPメモリセルc1の読み出しサイクル中、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2の記憶状態が直に読み出され、その記憶状態が、PUF技術のランダムコードとして使用される。
図6A〜図6Bは、本発明の第2の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す。
図6Aを参照されたい。選択されているOTPメモリセルc1をプログラムするために、接地電圧(0V)がビット線BLおよび反転ビット線BL_invに与えられ、選択電圧Vddがワード線WLに与えられ、プログラム電圧Vppが第1のアンチヒューズ制御線AF1および第2のアンチヒューズ制御線AF2に与えられ、第2の電圧V2がアイソレーション線IGに与えられる。一実施形態において、選択電圧Vddは0.75Vと3.6Vとの間の範囲内にあり、プログラム電圧Vppは3.6Vと11Vとの間の範囲内にある。その上、第2の電圧V2は選択電圧Vdd以上であり、プログラム電圧Vppの4分の3よりも小さい(すなわち、Vdd≦V2<3Vpp/4)。
プログラムサイクル中、第3のドープ領域230および第4のドープ領域240が、アイソレーショントランジスタOをオンにすることによって互いに接続される。その結果として、バイアス電圧Vppが第1のアンチヒューズトランジスタA1のゲート酸化物層および第2のアンチヒューズトランジスタA2のゲート酸化物層に印加される。プログラム電圧Vppはゲート酸化物層の耐電圧範囲を超えるため、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2のうちの一方のゲート酸化物層が破壊される。破壊されたゲート酸化物層は、抵抗値が低い抵抗器と考えることができる。
OTPメモリセルc1の製造上のばらつきに起因して、プログラム中にいずれのアンチヒューズトランジスタのゲート酸化物層が破壊されているかを認識することはできない。その結果として、OTPメモリセルc1は、PUF技術を利用することができる。図6AのOTPメモリセルc1を一例として取り上げる。プログラムサイクル中、第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されないが、第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊される。
OTPメモリセルc1がプログラムされた後、2つの記憶回路の記憶状態を判定するために、1回の読み出し動作が実施される。図6Bを参照されたい。OTPメモリセルc1の読み出しサイクル中、接地電圧(0V)がビット線BLおよび反転ビット線BL_invに与えられ、選択電圧Vddがワード線WLに与えられ、読み出し電圧Vrが第1のアンチヒューズ制御線AF1および第2のアンチヒューズ制御線AF2に与えられ、接地電圧(0V)がアイソレーション制御線IGに与えられる。一実施形態において、読み出し電圧Vrは、0.75Vと3.6Vとの間の範囲内にある。
第3のドープ領域230および第4のドープ領域240はアイソレーショントランジスタOをオフにすることによって絶縁されるため、値が小さい(すなわち、ほぼゼロの)第1の読み出し電流Ir1が第1のアンチヒューズトランジスタA1からビット線BLに与えられ、値が大きい第2の読み出し電流Ir2が第2のアンチヒューズトランジスタA2から反転ビット線BL_invに与えられる。第1の読み出し電流Ir1および第2の読み出し電流Ir2に従って、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)が高抵抗値に対応する第2の記憶状態を有するものと確かめられ、第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)が低抵抗値に対応する第1の記憶状態を有するものと確かめられる。
このとき、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)および第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)の記憶状態に従って、1ビットのランダムコードが決定され、PUF技術に適用される。
代替的に、差動検出動作を使用することによって、1ビットのランダムコードが決定されてもよい。たとえば、第1の読み出し電流Ir1が第2の読み出し電流Ir2よりも大きい場合、OTPメモリセルc1は第1の記憶状態として定義され、第1の読み出し電流Ir1が第2の読み出し電流Ir2よりも小さい場合、OTPメモリセルc1は第2の記憶状態として定義される。
図7Aは、本発明の第2の実施形態によるOTPメモリセルのメモリアレイを示す等価回路図である。図7Aに示すように、メモリアレイは、2×2アレイになったOTPメモリセルc11〜c22を備える。OTPメモリセルc11〜c22の各々の構造は、図6Aに示すようなOTPメモリセルの構造と同様である。この実施形態において、OTPメモリセルc11〜c22の各々は、第1の選択トランジスタS1と、第2の選択トランジスタS2と、第1のアンチヒューズトランジスタA1と、第2のアンチヒューズトランジスタA2と、アイソレーショントランジスタOとを備える。
図7B〜図7Cは、本発明の第2の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す。たとえば、OTPメモリセルc22が、選択されているメモリセルである。
図7Bを参照されたい。選択されているOTPメモリセルc22をプログラムするために、接地電圧(0V)が第2のビット線BL2および第2の反転ビット線BL2_invに与えられ、選択電圧Vddが第2のワード線WL2に与えられ、プログラム電圧Vppが第3のアンチヒューズ制御線AF3および第4のアンチヒューズ制御線AF4に与えられ、第2の電圧V2が第2のアイソレーション制御線IG2に与えられる。一実施形態において、選択電圧Vddは0.75Vと3.6Vとの間の範囲内にあり、プログラム電圧Vppは3.6Vと11Vとの間の範囲内にある。その上、第2の電圧V2は選択電圧Vdd以上であり、プログラム電圧Vppの4分の3よりも小さい(すなわち、Vdd≦V2<3Vpp/4)。
メモリセルc12、c21およびc22は、選択されていないメモリセルである。これらの選択されていないメモリセルについて、第1の電圧V1が第1のビット線BL1および第1の反転ビット線BL1_invに与えられ、接地電圧(0V)が第1のワード線WL1に与えられ、接地電圧(0V)が第1のアンチヒューズ制御線AF1、第2のアンチヒューズ制御線AF2および第1のアイソレーション制御線IG1に与えられる。一実施形態において、第1の電圧V1は選択電圧Vdd以上であり、第1の電圧V1は、プログラム電圧Vppの半分よりも小さい(すなわち、Vdd≦V1<Vpp/2)。
再び図7Bを参照されたい。メモリセルc22が選択されているメモリセルであるため、バイアス電圧Vppが第1のアンチヒューズトランジスタA1のゲート酸化物層および第2のアンチヒューズトランジスタA2のゲート酸化物層に印加される。その結果として、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2のうちの一方のゲート酸化物層が破壊される。破壊されたゲート酸化物層は、抵抗値が低い抵抗器と考えることができる。たとえば、図7Bに示すようなメモリセルc22において、第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されないが、第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊される。
OTPメモリセルc11、c12またはc21が選択されているメモリセルである場合、プログラミングプロセスを実施するためのバイアス電圧は、メモリセルc22に対するものと同様である。その詳細な説明は、本明細書においては冗長に記載しない。
メモリセルc22が完全にプログラムされた後、メモリセルc22の2つの記憶回路の記憶状態を確認するために、1回の読み出し動作が実施される。図7Cを参照されたい。選択されているメモリセルc22の読み出しサイクル中、接地電圧(0V)が第2のビット線BL2および第2の反転ビット線BL2_invに与えられ、選択電圧Vddが第2のワード線WL2に与えられ、読み出し電圧Vrが第1のアンチヒューズ制御線AF1および第2のアンチヒューズ制御線AF2に与えられ、接地電圧(0V)が第2のアイソレーション制御線IG2に与えられる。一実施形態において、読み出し電圧Vrは、0.75Vと3.6Vとの間の範囲内にある。
選択されていないメモリセルc11、c12およびc21について、第1のビット線BL1および第1の反転ビット線BL1_invは浮遊状態にあり、接地電圧(0V)が第1のワード線WL1に与えられ、接地電圧(0V)が第1のアンチヒューズ制御線AF1、第2のアンチヒューズ制御線AF2および第1のアイソレーション制御線IG1に与えられる。
選択されているメモリセルc22において、第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されていないため、第2のビット線BL2を通じて流れる第1の読み出し電流Ir1の値は小さく(すなわち、ほぼゼロであり)、第2の反転ビット線BL2_invを通じて流れる第2の読み出し電流Ir2の値はより大きい。第1の読み出し電流Ir1および第2の読み出し電流Ir2に従って、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)が高抵抗値に対応する第2の記憶状態を有するものと確かめられ、第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)が低抵抗値に対応する第1の記憶状態を有するものと確かめられる。
上記の説明から、2つの記憶回路の記憶状態を確認し、1ビットのランダムコードを決定するために、1回の読み出し動作が実施される。
その上、4つのメモリセルc11〜c22のプログラム動作および読み出し動作が実施された後、PUF技術の4ビットランダムコードが生成される。
図8Aは、本発明の第3の実施形態によるワンタイムプログラミングメモリセルの概略上面図である。図8Bは、図8Aの、線AA’に沿ったアンチヒューズ型ワンタイムプログラミングメモリセルの概略断面図である。図8Cは、本発明の第3の実施形態によるワンタイムプログラミングメモリセルの等価回路図である。
図8Aおよび図8Bに示すように、OTPメモリセルc1は、Pウェル領域PW内に構築される。ゲート酸化物層352が、Pウェル領域PWの上面を被覆する。ゲート酸化物層352を間引くための第1のエッチングプロセスおよび開口を形成するための第2のエッチングプロセスの後、第1のドープ領域310、第2のドープ領域320および第3のドープ領域330が、Pウェル領域PWの上面の下に形成される。この実施形態において、ゲート酸化物層352は、より薄い部分352aを有する。その上、第1のドープ領域310、第2のドープ領域320および第3のドープ領域330はN型ドープ領域である。
第1のゲート315がゲート酸化物層352上に形成され、第1のドープ領域310および第2のドープ領域320に架かる。その上、第1のゲート315は、メモリセルc1の第1のアンチヒューズ制御線AF1と接続される。第2のゲート325がゲート酸化物層352上に形成され、第2のドープ領域320および第3のドープ領域330に架かる。その上、第2のゲート325は、メモリセルc1の第2のアンチヒューズ制御線AF2と接続される。この実施形態において、2つのゲート315および325はポリシリコンゲートまたは金属ゲートである。
金属層360が2つのゲート315および325の上に配置される。その上、金属層360は、2つのビアを介して第1のドープ領域310および第3のドープ領域330と接続される。金属層360は、メモリセルc1のビット線BLとして使用される。
図8Cを参照されたい。第1のドープ領域310、第2のドープ領域320および第1のゲート315は協働して第1のアンチヒューズトランジスタA1として形成される。第2のドープ領域320、第3のドープ領域330および第2のゲート325は協働して第2のアンチヒューズトランジスタA2として形成される。ゲート酸化物層352は、第1の部分と第2の部分とを備える。第2の部分がより薄い部分352aである。すなわち、第2の部分は第1の部分よりも薄い。この実施形態において、第1のゲート315は、ゲート酸化物層352の第1の部分および第2の部分を被覆する。同様に、第2のゲート325は、ゲート酸化物層352の第1の部分および第2の部分を被覆する。
第1のアンチヒューズトランジスタA1の第1のドレイン/ソース端子は、ビット線BLと接続されている。第1のアンチヒューズトランジスタA1のゲート端子は、第1のアンチヒューズ制御線AF1と接続されている。第2のアンチヒューズトランジスタA2の第1のドレイン/ソース端子は、第1のアンチヒューズトランジスタA1の第2のドレイン/ソース端子と接続されている。第2のアンチヒューズトランジスタA2のゲート端子は、第2のアンチヒューズ制御線AF2と接続されている。第2のアンチヒューズトランジスタA2の第2のドレイン/ソース端子は、ビット線BLと接続されている。
第3の実施形態によれば、OTPメモリセルc1は、2つの記憶回路を備える。すなわち、第1のアンチヒューズトランジスタA1が第1の記憶回路であり、第2のアンチヒューズトランジスタA2が第2の記憶回路である。OTPメモリセルc1のプログラムサイクル中、高電圧ストレスが第1のアンチヒューズトランジスタA1と第2のアンチヒューズトランジスタA2の両方に印加される。この状況下で、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2のうちの一方のゲート酸化物層が破壊される。その結果として、第1のアンチヒューズトランジスタA1または第2のアンチヒューズトランジスタA2の記憶状態が変更される。一般的に、ゲート酸化物層352の第2の部分(すなわち、より薄い部分352a)は、ゲート酸化物層352の第1の部分(すなわち、より厚い部分)よりも容易に破壊される。
読み出しサイクル中、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2の記憶状態が順次読み出され、第1のアンチヒューズトランジスタA1の記憶状態が、PUF技術のランダムコードとして使用される。
図9A〜図9Cは、本発明の第3の実施形態によるPUF技術のOTPメモリセルをプログラムおよび読み出しするための関連電圧信号を概略的に示す。
図9Aを参照されたい。OTPメモリセルをプログラムするために、接地電圧(0V)がビット線BLに与えられ、プログラム電圧Vppが第1のアンチヒューズ制御線AF1および第2のアンチヒューズ制御線AF2に与えられる。一実施形態において、プログラム電圧Vppは、3.6Vと11Vとの間の範囲内にある。
プログラム電圧Vppはゲート酸化物層の耐電圧範囲を超えるため、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2のうちの一方のゲート酸化物層が破壊される。破壊されたゲート酸化物層は、抵抗値が低い抵抗器と考えることができる。ゲート酸化物層352の第2の部分(すなわち、より薄い部分)が破壊されるとき、これは、ゲート酸化物層352が破壊されることを意味する。
OTPメモリセルc1の製造上のばらつきに起因して、プログラム中にいずれのアンチヒューズトランジスタのゲート酸化物層が破壊されているかを認識することはできない。その結果として、OTPメモリセルc1は、PUF技術を利用することができる。図9AのOTPメモリセルc1を一例として取り上げる。プログラムサイクル中、第1のアンチヒューズトランジスタA1のゲート酸化物層が破壊されるが、第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊されない。
OTPメモリセルc1がプログラムされた後、2つの記憶回路の記憶状態を判定するために、2回の読み出し動作が実施される。図9Bを参照されたい。第1の読み出しサイクル中、接地電圧(0V)がビット線BLに与えられ、読み出し電圧Vrが第1のアンチヒューズ制御線AF1に与えられ、接地電圧(0V)が第2のアンチヒューズ制御線AF2に与えられる。一実施形態において、読み出し電圧Vrは、0.75Vと3.6Vとの間の範囲内にある。
第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されているため、ビット線BLを通じて流れる第1の読み出し電流Ir1の値はより大きい。第1の読み出し電流Ir1に従って、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)は、低抵抗値に対応する第1の記憶状態を有するものと確かめられる。
図9Cを参照されたい。第2の読み出しサイクル中、接地電圧(0V)がビット線BLに与えられ、接地電圧(0V)が第1のアンチヒューズ制御線AF1に与えられ、読み出し電圧Vrが第2のアンチヒューズ制御線AF2に与えられる。
第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊されていないため、ビット線BLを通じて流れる第2の読み出し電流Ir2の値は小さい(すなわち、ほぼゼロである)。第2の読み出し電流Ir2に従って、第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)は、高抵抗値に対応する第2の記憶状態を有するものと確かめられる。
このとき、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)および第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)の記憶状態に従って、1ビットのランダムコードが決定され、PUF技術に適用される。
上記の説明から、2つの記憶回路の記憶状態を確認し、1ビットのランダムコードを決定するために、2回の読み出し動作が実施される。しかしながら、記憶状態は互いに相補的であるため、1つのみの記憶回路の記憶状態を読み出すことによって、1ビットのランダムコードを決定することができる。
図10Aは、本発明の第3の実施形態によるOTPメモリセルのメモリアレイを示す等価回路図である。図10Aに示すように、メモリアレイは、2×2アレイになったOTPメモリセルc11〜c22を備える。OTPメモリセルc11〜c22の各々の構造は、図9Aに示すようなOTPメモリセルの構造と同様である。この実施形態において、OTPメモリセルc11〜c22の各々は、第1のアンチヒューズトランジスタA1と、第2のアンチヒューズトランジスタA2とを備える。
図10B〜図10Dは、本発明の第3の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す。たとえば、OTPメモリセルc12が、選択されているメモリセルである。
図10Bを参照されたい。選択されているOTPメモリセルc12をプログラムするために、接地電圧(0V)が第1のビット線BL1に与えられ、プログラム電圧Vppが第3のアンチヒューズ制御線AF3および第4のアンチヒューズ制御線AF4に与えられる。一実施形態において、プログラム電圧Vppは、3.6Vと11Vとの間の範囲内にある。
メモリセルc11、c21およびc22は、選択されていないメモリセルである。これらの選択されていないメモリセルについて、第1の電圧V1が第2のビット線BL2に与えられ、接地電圧(0V)が第1のアンチヒューズ制御線AF1および第2のアンチヒューズ制御線AF2に与えられる。一実施形態において、第1の電圧V1はほぼプログラム電圧Vppである。
再び図10Bを参照されたい。メモリセルc12が選択されているメモリセルであるため、バイアス電圧Vppが第1のアンチヒューズトランジスタA1のゲート酸化物層および第2のアンチヒューズトランジスタA2のゲート酸化物層に印加される。その結果として、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2のうちの一方のゲート酸化物層が破壊される。破壊されたゲート酸化物層は、抵抗値が低い抵抗器と考えることができる。たとえば、図10Bに示すようなメモリセルc12において、第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されるが、第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊されない。ゲート酸化物層352の第2の部分(すなわち、より薄い部分)が破壊されるとき、これは、ゲート酸化物層352が破壊されることを意味する。
OTPメモリセルc11、c21またはc22が選択されているメモリセルである場合、プログラミングプロセスを実施するためのバイアス電圧は、メモリセルc12に対するものと同様である。その詳細な説明は、本明細書においては冗長に記載しない。
選択されているメモリセルc12がプログラムされた後、選択されているメモリセルc12の2つの記憶回路の記憶状態を判定するために、2回の読み出し動作が実施される。図10Cを参照されたい。選択されているメモリセルc12の第1の読み出しサイクル中、接地電圧(0V)が第1のビット線BL1に与えられ、読み出し電圧Vrが第3のアンチヒューズ制御線AF3に与えられ、接地電圧(0V)が第4のアンチヒューズ制御線AF4に与えられる。一実施形態において、読み出し電圧Vrは、0.75Vと3.6Vとの間の範囲内にある。
選択されていないメモリセルc11、c21およびc22について、第2のビット線BL2は浮遊状態にあり、接地電圧(0V)が第1のアンチヒューズ制御線AF1および第2のアンチヒューズ制御線AF2に与えられる。
選択されているメモリセルc12において、第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されているため、第1のビット線BL1を通じて流れる第1の読み出し電流Ir1の値はより大きい。第1の読み出し電流Ir1に従って、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)は、低抵抗値に対応する第1の記憶状態を有するものと確かめられる。
図10Dを参照されたい。選択されているメモリセルc12の第2の読み出しサイクル中、接地電圧(0V)が第1のビット線BL1に与えられ、接地電圧(0V)が第3のアンチヒューズ制御線AF3に与えられ、読み出し電圧Vrが第4のアンチヒューズ制御線AF4に与えられる。
選択されていないメモリセルc11、c21およびc22について、第2のビット線BL2は浮遊状態にあり、接地電圧(0V)が第1のアンチヒューズ制御線AF1および第2のアンチヒューズ制御線AF2に与えられる。
選択されているメモリセルc12において、第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊されていないため、第1のビット線BL1を通じて流れる第2の読み出し電流Ir2の値は小さい(すなわち、ほぼゼロである)。第2の読み出し電流Ir2に従って、第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)は、高抵抗値に対応する第2の記憶状態を有するものと確かめられる。
このとき、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)および第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)の記憶状態に従って、1ビットのランダムコードが決定され、PUF技術に適用される。
上記の説明から、2つの記憶回路の記憶状態を確認し、1ビットのランダムコードを決定するために、2回の読み出し動作が実施される。しかしながら、記憶状態は互いに相補的であるため、1つのみの記憶回路の記憶状態を読み出すことによって、1ビットのランダムコードを決定することができる。
その上、4つのメモリセルc11〜c22のプログラム動作および読み出し動作が実施された後、PUF技術の4ビットランダムコードが生成される。
図11Aは、本発明の第4の実施形態によるワンタイムプログラミングメモリセルの概略上面図である。図11Bは、本発明の第4の実施形態によるワンタイムプログラミングメモリセルの等価回路図である。第3の実施形態と比較して、この実施形態のOTPメモリセルは、差動メモリセルである。
図11Aに示すように、OTPメモリセルc1は、第1のドープ領域410と、第2のドープ領域420と、第3のドープ領域430と、第4のドープ領域440とを備える。第1のゲート415がゲート酸化物層(図示せず)上に形成され、第1のドープ領域410および第2のドープ領域420に架かる。その上、第1のゲート415は、メモリセルc1の第1のアンチヒューズ制御線AF1と接続される。第2のゲート425がゲート酸化物層上に形成され、第2のドープ領域420および第3のドープ領域430に架かる。その上、第2のゲート425は、メモリセルc1のアイソレーション制御線IGと接続される。第3のゲート435がゲート酸化物層上に形成され、第3のドープ領域430および第4のドープ領域440に架かる。その上、第3のゲート435は、メモリセルc1の第2のアンチヒューズ制御線AF2と接続される。この実施形態において、5つのゲート415、425および435はポリシリコンゲートまたは金属ゲートである。
第1の金属層460が、ビアを通じて第1のドープ領域410と接続される。その上、第1の金属層460は、メモリセルc1のビット線BLとして使用される。第2の金属層462が、別のビアを通じて第4のドープ領域440と接続される。その上、第2の金属層462は、反転ビット線BL_invとして使用される。
図11Bを参照されたい。第1のドープ領域410、第2のドープ領域420および第1のゲート415は協働して第1のアンチヒューズトランジスタA1として形成される。第2のドープ領域420、第3のドープ領域430および第2のゲート425は協働してアイソレーショントランジスタOとして形成される。第3のドープ領域430、第4のドープ領域440および第3のゲート435は協働して第2のアンチヒューズトランジスタA2として形成される。ゲート酸化物層は、第1の部分と第2の部分とを備える。第2の部分がより薄い部分452aである。すなわち、第2の部分は第1の部分よりも薄い。この実施形態において、第1のゲート415は、ゲート酸化物層の第1の部分および第2の部分を被覆する。同様に、第3のゲート435は、ゲート酸化物層の第1の部分および第2の部分を被覆する。
第1のアンチヒューズトランジスタA1、アイソレーショントランジスタOおよび第2のアンチヒューズトランジスタA2は、ビット線BLと反転ビット線BL_invとの間に直列に接続されている。第1のアンチヒューズトランジスタA1のゲート端子は、第1のアンチヒューズ制御線AF1と接続されている。アイソレーショントランジスタOのゲート端子は、アイソレーション制御線IGと接続されている。第2のアンチヒューズトランジスタA2のゲート端子は、第2のアンチヒューズ制御線AF2と接続されている。
第4の実施形態によれば、OTPメモリセルc1は、2つの記憶回路を備える。すなわち、第1のアンチヒューズトランジスタA1が第1の記憶回路であり、第2のアンチヒューズトランジスタA2が第2の記憶回路である。OTPメモリセルc1のプログラムサイクル中、高電圧ストレスが第1のアンチヒューズトランジスタA1と第2のアンチヒューズトランジスタA2の両方に印加される。この状況下で、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2のうちの一方のゲート酸化物層が破壊される。その結果として、第1のアンチヒューズトランジスタA1または第2のアンチヒューズトランジスタA2の記憶状態が変更される。一般的に、ゲート酸化物層の第2の部分(すなわち、より薄い部分452a)は、ゲート酸化物層の第1の部分(すなわち、より厚い部分)よりも容易に破壊される。
読み出しサイクル中、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2の記憶状態が直に読み出され、その記憶状態が、PUF技術のランダムコードとして使用される。
図12A〜図12Bは、本発明の第4の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す。
図12Aを参照されたい。選択されているOTPメモリセルc1をプログラムするために、接地電圧(0V)がビット線BLおよび反転ビット線BL_invに与えられ、プログラム電圧Vppが第1のアンチヒューズ制御線AF1および第2のアンチヒューズ制御線AF2に与えられ、第2の電圧V2がアイソレーション線IGに与えられる。一実施形態において、プログラム電圧Vppは、3.6Vと11Vとの間の範囲内にある。その上、第2の電圧V2は選択電圧Vdd以上であり、プログラム電圧Vppの4分の3よりも小さい(すなわち、Vdd≦V2<3Vpp/4)。
プログラム電圧Vppはゲート酸化物層の耐電圧範囲を超えるため、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2のうちの一方のゲート酸化物層が破壊される。破壊されたゲート酸化物層は、抵抗値が低い抵抗器と考えることができる。ゲート酸化物層の第2の部分(すなわち、より薄い部分)が破壊されるとき、これは、ゲート酸化物層が破壊されることを意味する。
OTPメモリセルc1の製造上のばらつきに起因して、プログラム中にいずれのアンチヒューズトランジスタのゲート酸化物層が破壊されているかを認識することはできない。その結果として、OTPメモリセルc1は、PUF技術を利用することができる。図12AのOTPメモリセルc1を一例として取り上げる。プログラムサイクル中、第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されないが、第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊される。
メモリセルc1が完全にプログラムされた後、メモリセルc1の2つの記憶回路の記憶状態を確認するために、1回の読み出し動作が実施される。OTPメモリセルc1がプログラムされた後、2つの記憶回路の記憶状態を判定するために、1回の読み出し動作が実施される。図12Bを参照されたい。読み出しサイクル中、接地電圧(0V)がビット線BLおよび反転ビット線BL_invに与えられ、読み出し電圧Vrが第1のアンチヒューズ制御線AF1および第2のアンチヒューズ制御線AF2に与えられ、接地電圧(0V)がアイソレーション制御線IGに与えられる。一実施形態において、読み出し電圧Vrは、0.75Vと3.6Vとの間の範囲内にある。
第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されていないが、第2のアンチヒューズトランジスタのゲート酸化物層は破壊されているため、ビット線BLを通じて流れる第1の読み出し電流Ir1の値は小さく(すなわち、ほぼゼロであり)、反転ビット線BL_invを通じて流れる第2の読み出し電流Ir2の値はより大きい。第1の読み出し電流Ir1および第2の読み出し電流Ir2に従って、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)が高抵抗値に対応する第2の記憶状態を有するものと確かめられ、第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)が低抵抗値に対応する第1の記憶状態を有するものと確かめられる。
上記の説明から、2つの記憶回路の記憶状態を確認し、1ビットのランダムコードを決定するために、1回の読み出し動作が実施される。
代替的に、差動検出動作を使用することによって、1ビットのランダムコードが決定されてもよい。たとえば、第1の読み出し電流Ir1が第2の読み出し電流Ir2よりも大きい場合、OTPメモリセルc1は第1の記憶状態として定義され、第1の読み出し電流Ir1が第2の読み出し電流Ir2よりも小さい場合、OTPメモリセルc1は第2の記憶状態として定義される。
図13Aは、本発明の第4の実施形態によるOTPメモリセルのメモリアレイを示す等価回路図である。図13Aに示すように、メモリアレイは、2×2アレイになったOTPメモリセルc11〜c22を備える。OTPメモリセルc11〜c22の各々の構造は、図11Aに示すようなOTPメモリセルの構造と同様である。この実施形態において、OTPメモリセルc11〜c22の各々は、第1のアンチヒューズトランジスタA1と、第2のアンチヒューズトランジスタA2と、アイソレーショントランジスタOとを備える。
図13B〜図13Cは、本発明の第4の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す。たとえば、OTPメモリセルc21が、選択されているメモリセルである。
図13Bを参照されたい。選択されているOTPメモリセルc21をプログラムするために、接地電圧(0V)が第2のビット線BL2および第2の反転ビット線BL2_invに与えられ、プログラム電圧Vppが第1のアンチヒューズ制御線AF1および第2のアンチヒューズ制御線AF2に与えられ、第2の電圧V2が第1のアイソレーション制御線IG1に与えられる。一実施形態において、プログラム電圧Vppは、3.6Vと11Vとの間の範囲内にある。その上、第2の電圧V2は選択電圧Vdd以上であり、プログラム電圧Vppの4分の3よりも小さい(すなわち、Vdd≦V2<3Vpp/4)。
メモリセルc11、c12およびc22は、選択されていないメモリセルである。これらの選択されていないメモリセルについて、第1の電圧V1が第1のビット線BL1および第1の反転ビット線BL1_invに与えられ、接地電圧(0V)が第3のアンチヒューズ制御線AF3、第4のアンチヒューズ制御線AF4および第2のアイソレーション制御線IG2に与えられる。一実施形態において、第1の電圧V1はほぼプログラム電圧Vppである。
再び図13Bを参照されたい。メモリセルc21が選択されているメモリセルであるため、バイアス電圧Vppが第1のアンチヒューズトランジスタA1のゲート酸化物層および第2のアンチヒューズトランジスタA2のゲート酸化物層に印加される。その結果として、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2のうちの一方のゲート酸化物層が破壊される。破壊されたゲート酸化物層は、抵抗値が低い抵抗器と考えることができる。たとえば、図13Bに示すようなメモリセルc21において、第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されないが、第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊される。ゲート酸化物層の第2の部分(すなわち、より薄い部分)が破壊されるとき、これは、ゲート酸化物層が破壊されることを意味する。
OTPメモリセルc11、c12またはc22が選択されているメモリセルである場合、プログラミングプロセスを実施するためのバイアス電圧は、メモリセルc21に対するものと同様である。その詳細な説明は、本明細書においては冗長に記載しない。
メモリセルc21が完全にプログラムされた後、メモリセルc21の2つの記憶回路の記憶状態を確認するために、1回の読み出し動作が実施される。図13Cを参照されたい。選択されているメモリセルc21の読み出しサイクル中、接地電圧(0V)が第2のビット線BL2および第2の反転ビット線BL2_invに与えられ、読み出し電圧Vrが第1のアンチヒューズ制御線AF1および第2のアンチヒューズ制御線AF2に与えられ、接地電圧(0V)が第1のアイソレーション制御線IG1に与えられる。一実施形態において、読み出し電圧Vrは、0.75Vと3.6Vとの間の範囲内にある。
選択されていないメモリセルc11、c12およびc22について、第1のビット線BL1および第1の反転ビット線BL1_invは浮遊状態にあり、接地電圧(0V)が第3のアンチヒューズ制御線AF3、第4のアンチヒューズ制御線AF4および第2のアイソレーション制御線IG2に与えられる。
選択されているメモリセルc21において、第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されていないが、第2のアンチヒューズトランジスタのゲート酸化物層は破壊されているため、第2のビット線BL2を通じて流れる第1の読み出し電流Ir1の値は小さく(すなわち、ほぼゼロであり)、第2の反転ビット線BL2_invを通じて流れる第2の読み出し電流Ir2の値はより大きい。第1の読み出し電流Ir1および第2の読み出し電流Ir2に従って、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)が高抵抗値に対応する第2の記憶状態を有するものと確かめられ、第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)が低抵抗値に対応する第1の記憶状態を有するものと確かめられる。
このとき、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)および第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)の記憶状態に従って、1ビットのランダムコードが決定され、PUF技術に適用される。
その上、4つのメモリセルc11〜c22のプログラム動作および読み出し動作が実施された後、PUF技術の4ビットランダムコードが生成される。
図14Aは、本発明の第5の実施形態によるワンタイムプログラミングメモリセルの概略上面図である。図14Bは、図14Aの、線AA’に沿ったアンチヒューズ型ワンタイムプログラミングメモリセルの概略断面図である。図14Cは、本発明の第5の実施形態によるワンタイムプログラミングメモリセルの等価回路図である。
図14Aおよび図14Bに示すように、OTPメモリセルc1は、Pウェル領域PW内に構築される。ゲート酸化物層580が、Pウェル領域PWの上面を被覆する。開口を形成するためのエッチングプロセスの後、第1のドープ領域510、第2のドープ領域520、第3のドープ領域530、第4のドープ領域540、第5のドープ領域550、第6のドープ領域560および第7のドープ領域570が、Pウェル領域PWの上面の下に形成される。この実施形態において、7つのドープ領域510、520、530、540、550、560および570はN型ドープ領域である。
第1のゲート515がゲート酸化物層580上に形成され、第1のドープ領域510および第2のドープ領域520に架かる。その上、第1のゲート515は、メモリセルc1のワード線WLと接続される。第2のゲート525がゲート酸化物層580上に形成され、第2のドープ領域520および第3のドープ領域530に架かる。その上、第2のゲート525は、スイッチ制御線SWと接続される。第3のゲート535がゲート酸化物層580上に形成され、第3のドープ領域530および第4のドープ領域540に架かる。その上、第3のゲート535は、メモリセルc1の第1のアンチヒューズ制御線AF1と接続される。第4のゲート545がゲート酸化物層580上に形成され、第4のドープ領域540および第5のドープ領域550に架かる。その上、第4のゲート545は、メモリセルc1の第2のアンチヒューズ制御線AF2と接続される。第5のゲート555がゲート酸化物層580上に形成され、第5のドープ領域550および第6のドープ領域560に架かる。その上、第5のゲート555は、スイッチ制御線SWと接続される。第6のゲート565がゲート酸化物層580上に形成され、第6のドープ領域560および第7のドープ領域570に架かる。その上、第6のドープ領域560は、メモリセルc1のワード線WLと接続される。
第1の金属層572が6つのゲート515、525、535、545、555および565の上に配置される。その上、第1の金属層572は、2つのビアを介して第1のドープ領域510および第7のドープ領域570と接続される。第1の金属層572は、メモリセルc1のビット線BLとして使用される。その上、第1のゲート515および第6のゲート565が、第2の金属層574を通じて互いと接続される。その上、第2のゲート525および第5のゲート555が、第3の金属層576を通じて互いと接続される。
図14Cを参照されたい。第1のドープ領域510、第2のドープ領域520および第1のゲート515は協働して第1の選択トランジスタS1として形成される。第2のドープ領域520、第3のドープ領域530および第2のゲート525は協働して第1のスイッチトランジスタW1として形成される。第3のドープ領域530、第4のドープ領域540および第3のゲート535は協働して第1のアンチヒューズトランジスタA1として形成される。第4のドープ領域540、第5のドープ領域550および第4のゲート545は協働して第2のアンチヒューズトランジスタA2として形成される。第5のドープ領域550、第6のドープ領域560および第5のゲート555は協働して第2のスイッチトランジスタW2として形成される。第6のドープ領域560、第7のドープ領域570および第6のゲート565は協働して第2の選択トランジスタS2として形成される。
第1の選択トランジスタS1のゲート端子は、ワード線WLと接続されている。第1のスイッチトランジスタW1のゲート端子は、スイッチ制御線SWと接続されている。第1のアンチヒューズトランジスタA1のゲート端子は、第1のアンチヒューズ制御線AF1と接続されている。第2のアンチヒューズトランジスタA2のゲート端子は、第2のアンチヒューズ制御線AF2と接続されている。第2のスイッチトランジスタW2のゲート端子は、スイッチ制御線SWと接続されている。第2の選択トランジスタS2のゲート端子は、ワード線WLと接続されている。
第5の実施形態によれば、OTPメモリセルc1は、2つの記憶回路を備える。すなわち、第1のアンチヒューズトランジスタA1が第1の記憶回路であり、第2のアンチヒューズトランジスタA2が第2の記憶回路である。OTPメモリセルc1のプログラムサイクル中、高電圧ストレスが第1のアンチヒューズトランジスタA1と第2のアンチヒューズトランジスタA2の両方に印加される。この状況下で、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2のうちの一方のゲート酸化物層が破壊される。その結果として、第1のアンチヒューズトランジスタA1または第2のアンチヒューズトランジスタA2の記憶状態が変更される。読み出しサイクル中、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2の記憶状態が順次読み出され、第1のアンチヒューズトランジスタA1の記憶状態が、PUF技術のランダムコードとして使用される。
図15A〜図15Cは、本発明の第5の実施形態によるPUF技術のOTPメモリセルをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。
図15Aを参照されたい。OTPメモリセルをプログラムするために、接地電圧(0V)がビット線BLに与えられ、選択電圧Vddがワード線WLに与えられ、第2の電圧V2がスイッチ制御線SWに与えられ、プログラム電圧Vppが第1のアンチヒューズ制御線AF1および第2のアンチヒューズ制御線AF2に与えられる。一実施形態において、選択電圧Vddは0.75Vと3.6Vとの間の範囲内にあり、プログラム電圧Vppは3.6Vと11Vとの間の範囲内にあり、第2の電圧V2は選択電圧Vdd以上であり、プログラム電圧Vppの4分の3よりも小さい(すなわち、Vdd≦V2<3Vpp/4)。
選択電圧Vddがワード線WLに与えられ、第2の電圧V2がスイッチ制御線SWに与えられ、接地電圧がビット線BLに与えられると、第1の選択トランジスタS1、第2の選択トランジスタS2、第1のスイッチトランジスタW1および第2のスイッチトランジスタW2がオンになる。その結果として、バイアス電圧Vppが第1のアンチヒューズトランジスタA1のゲート酸化物層および第2のアンチヒューズトランジスタA2のゲート酸化物層に印加される。プログラム電圧Vppはゲート酸化物層の耐電圧範囲を超えるため、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2のうちの一方のゲート酸化物層が破壊される。破壊されたゲート酸化物層は、抵抗値が低い抵抗器と考えることができる。
OTPメモリセルc1の製造上のばらつきに起因して、プログラム中にいずれのアンチヒューズトランジスタのゲート酸化物層が破壊されているかを認識することはできない。その結果として、OTPメモリセルc1は、PUF技術を利用することができる。図15AのOTPメモリセルc1を一例として取り上げる。プログラムサイクル中、第1のアンチヒューズトランジスタA1のゲート酸化物層が破壊されるが、第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊されない。
OTPメモリセルc1がプログラムされた後、2つの記憶回路の記憶状態を判定するために、2回の読み出し動作が実施される。図15Bを参照されたい。第1の読み出しサイクル中、接地電圧(0V)がビット線BLに与えられ、選択電圧Vddがワード線WLに与えられ、第2の電圧V2がスイッチ制御線SWに与えられ、読み出し電圧Vrが第1のアンチヒューズ制御線AF1に与えられ、接地電圧(0V)が第2のアンチヒューズ制御線AF2に与えられる。一実施形態において、読み出し電圧Vrは、0.75Vと3.6Vとの間の範囲内にある。
第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されているため、ビット線BLを通じて流れる第1の読み出し電流Ir1の値はより大きい。第1の読み出し電流Ir1に従って、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)は、低抵抗値に対応する第1の記憶状態を有するものと確かめられる。
図15Cを参照されたい。第2の読み出しサイクル中、接地電圧(0V)がビット線BLに与えられ、選択電圧Vddがワード線WLに与えられ、第2の電圧V2がスイッチ制御線SWに与えられ、接地電圧(0V)が第1のアンチヒューズ制御線AF1に与えられ、読み出し電圧Vrが第2のアンチヒューズ制御線AF2に与えられる。
第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊されていないため、ビット線BLを通じて流れる第2の読み出し電流Ir2の値は小さい(すなわち、ほぼゼロである)。第2の読み出し電流Ir2に従って、第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)は、高抵抗値に対応する第2の記憶状態を有するものと確かめられる。
このとき、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)および第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)の記憶状態に従って、1ビットのランダムコードが決定され、PUF技術に適用される。
上記の説明から、2つの記憶回路の記憶状態を確認し、1ビットのランダムコードを決定するために、2回の読み出し動作が実施される。しかしながら、記憶状態は互いに相補的であるため、1つのみの記憶回路の記憶状態を読み出すことによって、1ビットのランダムコードを決定することができる。
図16Aは、本発明の第5の実施形態によるOTPメモリセルのメモリアレイを示す等価回路図である。
図16Aに示すように、メモリアレイは、2×2アレイになったOTPメモリセルc11〜c22を備える。OTPメモリセルc11〜c22の各々の構造は、図15Aに示すようなOTPメモリセルの構造と同様である。この実施形態において、OTPメモリセルc11〜c22の各々は、第1の選択トランジスタS1と、第2の選択トランジスタS2と、第1のアンチヒューズトランジスタA1と、第2のアンチヒューズトランジスタA2と、第1のスイッチトランジスタW1と、第2のスイッチトランジスタW2とを備える。
図16B〜図16Dは、本発明の第5の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す図である。たとえば、OTPメモリセルc11が、選択されているメモリセルである。
図16Bを参照されたい。選択されているOTPメモリセルc11をプログラムするために、接地電圧(0V)が第1のビット線BL1に与えられ、選択電圧Vddが第1のワード線WL1に与えられ、第2の電圧V2が第1のスイッチ制御線SW1に与えられ、プログラム電圧Vppが第1のアンチヒューズ制御線AF1および第2のアンチヒューズ制御線AF2に与えられる。一実施形態において、選択電圧Vddは0.75Vと3.6Vとの間の範囲内にあり、プログラム電圧Vppは3.6Vと11Vとの間の範囲内にあり、第2の電圧V2は選択電圧Vdd以上であり、プログラム電圧Vppの4分の3よりも小さい(すなわち、Vdd≦V2<3Vpp/4)。
メモリセルc12、c21およびc22は、選択されていないメモリセルである。これらの選択されていないメモリセルについて、第1の電圧V1が第2のビット線BL2に与えられ、接地電圧(0V)が第2のワード線WL2および第2のスイッチ制御線SW2に与えられ、接地電圧(0V)が第3のアンチヒューズ制御線AF3および第4のアンチヒューズ制御線AF4に与えられる。一実施形態において、第1の電圧V1は選択電圧Vdd以上であり、第1の電圧V1は、プログラム電圧Vppの半分よりも小さい(すなわち、Vdd≦V1<Vpp/2)。
再び図16Bを参照されたい。メモリセルc11が選択されているメモリセルであるため、バイアス電圧Vppが第1のアンチヒューズトランジスタA1のゲート酸化物層および第2のアンチヒューズトランジスタA2のゲート酸化物層に印加される。その結果として、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2のうちの一方のゲート酸化物層が破壊される。破壊されたゲート酸化物層は、抵抗値が低い抵抗器と考えることができる。たとえば、図16Bに示すようなメモリセルc11において、第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されるが、第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊されない。
OTPメモリセルc12、c21またはc22が選択されているメモリセルである場合、プログラミングプロセスを実施するためのバイアス電圧は、メモリセルc11に対するものと同様である。その詳細な説明は、本明細書においては冗長に記載しない。
選択されているメモリセルc11がプログラムされた後、選択されているメモリセルc11の2つの記憶回路の記憶状態を判定するために、2回の読み出し動作が実施される。図16Cを参照されたい。選択されているメモリセルc11の第1の読み出しサイクル中、接地電圧(0V)が第1のビット線BL1に与えられ、選択電圧Vddが第1のワード線WL1に与えられ、第2の電圧V2が第1のスイッチ制御線SW1に与えられ、読み出し電圧Vrが第1のアンチヒューズ制御線AF1に与えられ、接地電圧(0V)が第2のアンチヒューズ制御線AF2に与えられる。一実施形態において、読み出し電圧Vrは、0.75Vと3.6Vとの間の範囲内にある。
選択されていないメモリセルc12、c21およびc22について、第2のビット線BL2は浮遊状態にあり、接地電圧(0V)が第2のワード線WL2および第2のスイッチ制御線SW2に与えられ、接地電圧(0V)が第3のアンチヒューズ制御線AF3および第4のアンチヒューズ制御線AF4に与えられる。
選択されているメモリセルc11において、第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されているため、第1のビット線BL1を通じて流れる第1の読み出し電流Ir1の値はより大きい。第1の読み出し電流Ir1に従って、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)は、低抵抗値に対応する第1の記憶状態を有するものと確かめられる。
図16Dを参照されたい。選択されているメモリセルc11の第2の読み出しサイクル中、接地電圧(0V)が第1のビット線BL1に与えられ、選択電圧Vddが第1のワード線WL1に与えられ、第2の電圧V2が第1のスイッチ制御線SW1に与えられ、接地電圧(0V)が第1のアンチヒューズ制御線AF1に与えられ、読み出し電圧Vrが第2のアンチヒューズ制御線AF2に与えられる。
選択されていないメモリセルc12、c21およびc22について、第2のビット線BL2は浮遊状態にあり、接地電圧(0V)が第2のワード線WL2および第2のスイッチ制御線SW2に与えられ、接地電圧(0V)が第3のアンチヒューズ制御線AF3および第4のアンチヒューズ制御線AF4に与えられる。
選択されているメモリセルc11において、第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊されていないため、第1のビット線BL1を通じて流れる第2の読み出し電流Ir2の値は小さい(すなわち、ほぼゼロである)。第2の読み出し電流Ir2に従って、第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)は、高抵抗値に対応する第2の記憶状態を有するものと確かめられる。
このとき、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)および第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)の記憶状態に従って、1ビットのランダムコードが決定され、PUF技術に適用される。
上記の説明から、2つの記憶回路の記憶状態を確認し、1ビットのランダムコードを決定するために、2回の読み出し動作が実施される。しかしながら、記憶状態は互いに相補的であるため、1つのみの記憶回路の記憶状態を読み出すことによって、1ビットのランダムコードを決定することができる。
その上、4つのメモリセルc11〜c22のプログラム動作および読み出し動作が実施された後、PUF技術の4ビットランダムコードが生成される。
図17Aは、本発明の第6の実施形態によるワンタイムプログラミングメモリセルの概略上面図である。図17Bは、本発明の第6の実施形態によるワンタイムプログラミングメモリセルの等価回路図である。第5の実施形態と比較して、この実施形態のOTPメモリセルは、差動メモリセルである。
図17Aに示すように、OTPメモリセルc1は、第1のドープ領域610と、第2のドープ領域620と、第3のドープ領域630と、第4のドープ領域640と、第5のドープ領域650と、第6のドープ領域660と、第6のドープ領域670と、第8のドープ領域680とを備える。第1のゲート615がゲート酸化物層(図示せず)上に形成され、第1のドープ領域610および第2のドープ領域620に架かる。その上、第1のゲート615は、メモリセルc1のワード線WLと接続される。第2のゲート625がゲート酸化物層上に形成され、第2のドープ領域620および第3のドープ領域630に架かる。その上、第2のゲート625は、メモリセルc1のスイッチ制御線SWと接続される。第3のゲート635がゲート酸化物層上に形成され、第3のドープ領域630および第4のドープ領域640に架かる。その上、第3のゲート635は、メモリセルc1の第1のアンチヒューズ制御線AF1と接続される。第4のゲート645がゲート酸化物層上に形成され、第4のドープ領域640および第4のドープ領域650に架かる。その上、第4のゲート645は、メモリセルc1のアイソレーション制御線IGと接続される。第5のゲート655がゲート酸化物層上に形成され、第5のドープ領域650および第6のドープ領域660に架かる。その上、第5のゲート655は、メモリセルc1の第2のアンチヒューズ制御線AF2と接続される。第6のゲート665がゲート酸化物層上に形成され、第6のドープ領域660および第7のドープ領域670に架かる。その上、第6のゲート665は、メモリセルc1のスイッチ制御線SWと接続される。第7のゲート675がゲート酸化物層上に形成され、第7のドープ領域670および第8のドープ領域680に架かる。その上、第7のゲート675は、メモリセルc1のワード線WLと接続される。
第1の金属層692が、ビアを通じて第1のドープ領域610と接続される。その上、第1の金属層692は、メモリセルc1のビット線BLとして使用される。第2の金属層694が、別のビアを通じて第8のドープ領域680と接続される。その上、第2の金属層694は、反転ビット線BL_invとして使用される。第1のゲート615および第5のゲート675Aが、第3の金属層696を通じて互いと接続される。第2のゲート625および第6のゲート665が、第4の金属層698を通じて互いと接続される。
図17Bを参照されたい。第1のドープ領域610、第2のドープ領域620および第1のゲート625は協働して第1の選択トランジスタS1として形成される。第2のドープ領域620、第3のドープ領域630および第2のゲート625は協働して第1のスイッチトランジスタW1として形成される。第3のドープ領域630、第4のドープ領域640および第3のゲート635は協働して第1のアンチヒューズトランジスタA1として形成される。第4のドープ領域640、第5のドープ領域650および第4のゲート645は協働してアイソレーショントランジスタOとして形成される。第5のドープ領域650、第6のドープ領域660および第5のゲート655は協働して第2のアンチヒューズトランジスタA2として形成される。第6のドープ領域660、第7のドープ領域670および第6のゲート665は協働して第2のスイッチトランジスタW2として形成される。第7のドープ領域670、第8のドープ領域680および第7のゲート675は協働して第2の選択トランジスタS2として形成される。
第1の選択トランジスタS1のゲート端子は、ワード線WLと接続されている。第1のスイッチトランジスタW1のゲート端子は、スイッチ制御線SWと接続されている。第1のアンチヒューズトランジスタA1のゲート端子は、第1のアンチヒューズ制御線AF1と接続されている。アイソレーショントランジスタOのゲート端子は、アイソレーション制御線IGと接続されている。第2のアンチヒューズトランジスタA2のゲート端子は、第2のアンチヒューズ制御線AF2と接続されている。第2のスイッチトランジスタW2のゲート端子は、スイッチ制御線SWと接続されている。第2の選択トランジスタS2のゲート端子は、ワード線WLと接続されている。
第6の実施形態によれば、OTPメモリセルc1は、2つの記憶回路を備える。すなわち、第1のアンチヒューズトランジスタA1が第1の記憶回路であり、第2のアンチヒューズトランジスタA2が第2の記憶回路である。OTPメモリセルc1のプログラムサイクル中、高電圧ストレスが第1のアンチヒューズトランジスタA1と第2のアンチヒューズトランジスタA2の両方に印加される。この状況下で、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2のうちの一方のゲート酸化物層が破壊される。その結果として、第1のアンチヒューズトランジスタA1または第2のアンチヒューズトランジスタA2の記憶状態が変更される。読み出しサイクル中、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2の記憶状態が直に読み出され、その記憶状態が、PUF技術のランダムコードとして使用される。
図18A〜図18Bは、本発明の第6の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す。
図18Aを参照されたい。選択されているOTPメモリセルc1をプログラムするために、接地電圧(0V)がビット線BLおよび反転ビット線BL_invに与えられ、選択電圧Vddがワード線WLに与えられ、プログラム電圧Vppが第1のアンチヒューズ制御線AF1および第2のアンチヒューズ制御線AF2に与えられ、第2の電圧V2がスイッチ制御線SWに与えられ、第3の電圧V3がアイソレーション線IGに与えられる。一実施形態において、選択電圧Vddは0.75Vと3.6Vとの間の範囲内にあり、プログラム電圧Vppは3.6Vと11Vとの間の範囲内にある。その上、第2の電圧V2は選択電圧Vdd以上であり、プログラム電圧Vppの4分の3よりも小さく(すなわち、Vdd≦V2<3Vpp/4)、第3の電圧V3は選択電圧Vdd以上であり、プログラム電圧Vppの4分の3よりも小さい(すなわち、Vdd≦V3<3Vpp/4)。
選択電圧Vddがワード線WLに与えられ、第2の電圧V2がスイッチ制御線SWに与えられ、第3の電圧V3がアイソレーション線IGに与えられ、接地電圧がビット線BLおよび反転ビット線BL_invに与えられると、第1の選択トランジスタS1、第2の選択トランジスタS2、第1のスイッチトランジスタW1、第2のスイッチトランジスタW2およびアイソレーショントランジスタOがオンになる。その結果として、バイアス電圧Vppが第1のアンチヒューズトランジスタA1のゲート酸化物層および第2のアンチヒューズトランジスタA2のゲート酸化物層に印加される。プログラム電圧Vppはゲート酸化物層の耐電圧範囲を超えるため、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2のうちの一方のゲート酸化物層が破壊される。破壊されたゲート酸化物層は、抵抗値が低い抵抗器と考えることができる。
OTPメモリセルc1の製造上のばらつきに起因して、プログラム中にいずれのアンチヒューズトランジスタのゲート酸化物層が破壊されているかを認識することはできない。その結果として、OTPメモリセルc1は、PUF技術を利用することができる。図18AのOTPメモリセルc1を一例として取り上げる。プログラムサイクル中、第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されないが、第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊される。
OTPメモリセルc1がプログラムされた後、2つの記憶回路の記憶状態を判定するために、1回の読み出し動作が実施される。図18Bを参照されたい。第1の読み出しサイクル中、接地電圧(0V)がビット線BLおよび反転ビット線BL_invに与えられ、選択電圧Vddがワード線WLに与えられ、第2の電圧V2がスイッチ制御線SWに与えられ、読み出し電圧Vrが第1のアンチヒューズ制御線AF1および第2のアンチヒューズ制御線AF2に与えられ、接地電圧(0V)がアイソレーション制御線IGに与えられる。一実施形態において、読み出し電圧Vrは、0.75Vと3.6Vとの間の範囲内にある。
第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されていないが、第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊されているため、ビット線BLを通じて流れる第1の読み出し電流Ir1の値は小さく(すなわち、ほぼゼロであり)、反転ビット線BL_invを通じて流れる第2の読み出し電流Ir2の値はより大きい。第1の読み出し電流Ir1および第2の読み出し電流Ir2に従って、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)が高抵抗値に対応する第2の記憶状態を有するものと確かめられ、第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)が低抵抗値に対応する第1の記憶状態を有するものと確かめられる。
このとき、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)および第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)の記憶状態に従って、1ビットのランダムコードが決定され、PUF技術に適用される。
代替的に、差動検出動作を使用することによって、1ビットのランダムコードが決定されてもよい。たとえば、第1の読み出し電流Ir1が第2の読み出し電流Ir2よりも大きい場合、OTPメモリセルc1は第1の記憶状態として定義され、第1の読み出し電流Ir1が第2の読み出し電流Ir2よりも小さい場合、OTPメモリセルc1は第2の記憶状態として定義される。
図19Aは、本発明の第6の実施形態によるOTPメモリセルのメモリアレイを示す等価回路図である。
図19Aに示すように、メモリアレイは、2×2アレイになったOTPメモリセルc11〜c22を備える。OTPメモリセルc11〜c22の各々の構造は、図17Aに示すようなOTPメモリセルの構造と同様である。この実施形態において、OTPメモリセルc11〜c22の各々は、第1の選択トランジスタS1と、第2の選択トランジスタS2と、第1のアンチヒューズトランジスタA1と、第2のアンチヒューズトランジスタA2と、第1のスイッチトランジスタW1と、第2のスイッチトランジスタW2と、アイソレーショントランジスタOとを備える。
図19B〜図19Cは、本発明の第6の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す。たとえば、OTPメモリセルc12が、選択されているメモリセルである。
図19Bを参照されたい。選択されているOTPメモリセルc12をプログラムするために、接地電圧(0V)が第1のビット線BL1および第1の反転ビット線BL1_invに与えられ、選択電圧Vddが第2のワード線WL2に与えられ、第2の電圧V2が第2のスイッチ制御線SW2に与えられ、プログラム電圧Vppが第3のアンチヒューズ制御線AF3および第4のアンチヒューズ制御線AF4に与えられ、第3の電圧V3が第2のアイソレーション制御線IG2に与えられる。一実施形態において、選択電圧Vddは0.75V〜3.6Vの間の範囲内にあり、プログラム電圧Vppは3.6Vと11Vとの間の範囲内にある。その上、第2の電圧V2は選択電圧Vdd以上であり、プログラム電圧Vppの4分の3よりも小さく(すなわち、Vdd≦V2<3Vpp/4)、第3の電圧V3は選択電圧Vdd以上であり、プログラム電圧Vppの4分の3よりも小さい(すなわち、Vdd≦V3<3Vpp/4)。
メモリセルc11、c21およびc22は、選択されていないメモリセルである。これらの選択されていないメモリセルについて、第1の電圧V1が第2のビット線BL2および第2の反転ビット線BL2_invに与えられ、接地電圧(0V)が第1のアイソレーション制御線IG1、第1のワード線WL1および第1のスイッチ制御線SW1に与えられ、接地電圧(0V)が第1のアンチヒューズ制御線AF1および第2のアンチヒューズ制御線AF2に与えられる。一実施形態において、第1の電圧V1は選択電圧Vdd以上であり、第1の電圧V1は、プログラム電圧Vppの半分よりも小さい(すなわち、Vdd≦V1<Vpp/2)。
再び図19Bを参照されたい。メモリセルc12が選択されているメモリセルであるため、バイアス電圧Vppが第1のアンチヒューズトランジスタA1のゲート酸化物層および第2のアンチヒューズトランジスタA2のゲート酸化物層に印加される。その結果として、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2のうちの一方のゲート酸化物層が破壊される。破壊されたゲート酸化物層は、抵抗値が低い抵抗器と考えることができる。たとえば、図19Bに示すようなメモリセルc12において、第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されないが、第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊される。
OTPメモリセルc11、c21またはc22が選択されているメモリセルである場合、プログラミングプロセスを実施するためのバイアス電圧は、メモリセルc12に対するものと同様である。その詳細な説明は、本明細書においては冗長に記載しない。
メモリセルc12が完全にプログラムされた後、メモリセルc12の2つの記憶回路の記憶状態を確認するために、1回の読み出し動作が実施される。図19Cを参照されたい。選択されているメモリセルc12の読み出しサイクル中、接地電圧(0V)が第1のビット線BL1および第1の反転ビット線BL1_invに与えられ、選択電圧Vddが第2のワード線WL2に与えられ、第2の電圧V2が第2のスイッチ制御線SW2に与えられ、接地電圧(0V)が第2のアイソレーション制御線IG1に与えられ、読み出し電圧Vrが第3のアンチヒューズ制御線AF3および第4のアンチヒューズ制御線AF4に与えられる。一実施形態において、読み出し電圧Vrは、0.75Vと3.6Vとの間の範囲内にある。
選択されていないメモリセルc11、c21およびc22について、第2のビット線BL2および第2の反転ビット線BL2_invは浮遊状態にあり、接地電圧(0V)が第2のワード線WL2および第2のスイッチ制御線SW2に与えられ、接地電圧(0V)が第1のアイソレーション制御線IG1、第1のアンチヒューズ制御線AF1および第2のアンチヒューズ制御線AF2に与えられる。
選択されているメモリセルc12において、第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されていないが、第2のアンチヒューズトランジスタのゲート酸化物層は破壊されているため、第2のビット線BL2を通じて流れる第1の読み出し電流Ir1の値は小さく(すなわち、ほぼゼロであり)、第2の反転ビット線BL2_invを通じて流れる第2の読み出し電流Ir2の値はより大きい。第1の読み出し電流Ir1および第2の読み出し電流Ir2に従って、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)が高抵抗値に対応する第2の記憶状態を有するものと確かめられ、第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)が低抵抗値に対応する第1の記憶状態を有するものと確かめられる。
このとき、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)および第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)の記憶状態に従って、1ビットのランダムコードが決定され、PUF技術に適用される。
その上、4つのメモリセルc11〜c22のプログラム動作および読み出し動作が実施された後、PUF技術の4ビットランダムコードが生成される。
図20Aは、本発明の第7の実施形態によるワンタイムプログラミングメモリセルの概略上面図である。図20Bは、図20Aの、線AA’に沿ったアンチヒューズ型ワンタイムプログラミングメモリセルの概略断面図である。図20Cは、本発明の第7の実施形態によるワンタイムプログラミングメモリセルの等価回路図である。
図20Aおよび図20Bに示すように、OTPメモリセルc1は、Pウェル領域PW内に構築される。ゲート酸化物層730が、Pウェル領域PWの上面を被覆する。開口を形成するためのエッチングプロセスの後、第1のドープ領域710および第2のドープ領域720が、Pウェル領域PWの上面の下に形成される。この実施形態において、第1のドープ領域710および第2のドープ領域720はN型ドープ領域である。この実施形態において、OTPメモリセルc1は、Pウェル領域PW内に構築される。なお、本発明の教示を保持しながら、多数の修正および変更を行うことができる。たとえば、別の実施形態において、OTPメモリセルc1はNウェル領域PW内に構築され、2つのドープ領域はP型ドープ領域である。
第1のゲート715がゲート酸化物層730上に形成され、第1のドープ領域710および第2のドープ領域720に架かる。その上、第1のゲート715は、メモリセルc1のワード線WLと接続される。第2のゲート725がゲート酸化物層730上に形成され、第2のドープ領域720の上に配置される。その上、第2のゲート725は、メモリセルc1の第1のアンチヒューズ制御線AF1と接続される。第3のゲート735がゲート酸化物層730上に形成され、第2のドープ領域720の上に配置される。その上、第3のゲート735は、メモリセルc1の第2のアンチヒューズ制御線AF2と接続される。この実施形態において、3つのゲート715、725および735はポリシリコンゲートまたは金属ゲートである。
その上、第1の金属層740が、ビアを通じて第1のドープ領域710と接続される。第1の金属層740は、メモリセルc1のビット線BLとして使用される。
図20Cを参照されたい。第1のドープ領域710、第2のドープ領域720および第1のゲート715は協働して選択トランジスタSとして形成される。第2のドープ領域720および第2のゲート725は協働して第1のアンチヒューズトランジスタA1として形成される。第2のドープ領域720および第3のゲート735は協働して第2のアンチヒューズトランジスタA2として形成される。第1のアンチヒューズトランジスタA1のドレイン端子およびソース端子は互いに接続されている。第2のアンチヒューズトランジスタA2のドレイン端子およびソース端子は互いに接続されている。ソース端子およびドレイン端子が互いに接続されているため、第1のアンチヒューズトランジスタA1はキャパシタと考えることができる。同じく、第2のアンチヒューズトランジスタA2は別のキャパシタと考えることができる。
選択トランジスタSの第1のドレイン/ソース端子は、ビット線BLと接続されている。選択トランジスタSのゲート端子は、ワード線WLと接続されている。第1のアンチヒューズトランジスタA1の第1のドレイン/ソース端子および第2のドレイン/ソース端子は選択トランジスタSの第2のドレイン/ソース端子と接続されている。第1のアンチヒューズトランジスタA1のゲート端子は、第1のアンチヒューズ制御線AF1と接続されている。第2のアンチヒューズトランジスタA2の第1のドレイン/ソース端子および第2のドレイン/ソース端子は選択トランジスタSの第2のドレイン/ソース端子と接続されている。第2のアンチヒューズトランジスタA2のゲート端子は、第2のアンチヒューズ制御線AF2と接続されている。
第7の実施形態によれば、OTPメモリセルc1は、2つの記憶回路を備える。すなわち、第1のアンチヒューズトランジスタA1が第1の記憶回路であり、第2のアンチヒューズトランジスタA2が第2の記憶回路である。OTPメモリセルc1のプログラムサイクル中、高電圧ストレスが第1のアンチヒューズトランジスタA1と第2のアンチヒューズトランジスタA2の両方に印加される。この状況下で、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2のうちの一方のゲート酸化物層が破壊される。その結果として、第1のアンチヒューズトランジスタA1または第2のアンチヒューズトランジスタA2の記憶状態が変更される。読み出しサイクル中、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2の記憶状態が順次読み出され、第1のアンチヒューズトランジスタA1の記憶状態が、PUF技術のランダムコードとして使用される。
図21A〜図21Cは、本発明の第7の実施形態によるPUF技術のOTPメモリセルをプログラムおよび読み出しするための関連電圧信号を概略的に示す。
図21Aを参照されたい。OTPメモリセルをプログラムするために、接地電圧(0V)がビット線BLに与えられ、選択電圧Vddがワード線WLに与えられ、プログラム電圧Vppが第1のアンチヒューズ制御線AF1および第2のアンチヒューズ制御線AF2に与えられる。一実施形態において、選択電圧Vddは0.75Vと2/3Vppとの間の範囲内にあり、プログラム電圧Vppは3.6Vと11Vとの間の範囲内にある。
選択電圧Vddがワード線WLに与えられ、接地電圧がビット線BLに与えられると、選択トランジスタSはオンにされる。その結果として、バイアス電圧Vppが第1のアンチヒューズトランジスタA1のゲート酸化物層および第2のアンチヒューズトランジスタA2のゲート酸化物層に印加される。プログラム電圧Vppはゲート酸化物層の耐電圧範囲を超えるため、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2のうちの一方のゲート酸化物層が破壊される。破壊されたゲート酸化物層は、抵抗値が低い抵抗器と考えることができる。
OTPメモリセルc1の製造上のばらつきに起因して、プログラム中にいずれのアンチヒューズトランジスタのゲート酸化物層が破壊されているかを認識することはできない。その結果として、OTPメモリセルc1は、PUF技術を利用することができる。図21AのOTPメモリセルc1を一例として取り上げる。プログラムサイクル中、第1のアンチヒューズトランジスタA1のゲート酸化物層が破壊されるが、第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊されない。
OTPメモリセルc1がプログラムされた後、2つの記憶回路の記憶状態を判定するために、2回の読み出し動作が実施される。図21Bを参照されたい。第1の読み出しサイクル中、接地電圧(0V)がビット線BLに与えられ、選択電圧Vddがワード線WLに与えられ、読み出し電圧Vrが第1のアンチヒューズ制御線AF1に与えられ、接地電圧(0V)が第2のアンチヒューズ制御線AF2に与えられる。一実施形態において、読み出し電圧Vrは、0.75Vと3.6Vとの間の範囲内にある。
第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されているため、ビット線BLを通じて流れる第1の読み出し電流Ir1の値はより大きい。第1の読み出し電流Ir1に従って、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)は、低抵抗値に対応する第1の記憶状態を有するものと確かめられる。
図21Cを参照されたい。第2の読み出しサイクル中、接地電圧(0V)がビット線BLに与えられ、選択電圧Vddがワード線WLに与えられ、接地電圧(0V)が第1のアンチヒューズ制御線AF1に与えられ、読み出し電圧Vrが第2のアンチヒューズ制御線AF2に与えられる。
第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊されていないため、ビット線BLを通じて流れる第2の読み出し電流Ir2の値は小さい(すなわち、ほぼゼロである)。第2の読み出し電流Ir2に従って、第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)は、高抵抗値に対応する第2の記憶状態を有するものと確かめられる。
このとき、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)および第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)の記憶状態に従って、1ビットのランダムコードが決定され、PUF技術に適用される。
上記の説明から、2つの記憶回路の記憶状態を確認し、1ビットのランダムコードを決定するために、2回の読み出し動作が実施される。しかしながら、記憶状態は互いに相補的であるため、1つのみの記憶回路の記憶状態を読み出すことによって、1ビットのランダムコードを決定することができる。
図22Aは、本発明の第7の実施形態によるOTPメモリセルのメモリアレイを示す等価回路図である。図22Aに示すように、メモリアレイは、2×2アレイになったOTPメモリセルc11〜c22を備える。OTPメモリセルc11〜c22の各々の構造は、図20Aに示すようなOTPメモリセルの構造と同様である。この実施形態において、OTPメモリセルc11〜c22の各々は、選択トランジスタSと、第1のアンチヒューズトランジスタA1と、第2のアンチヒューズトランジスタA2とを備える。
図22B〜図22Dは、本発明の第7の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す。たとえば、OTPメモリセルc21が、選択されているメモリセルである。
図22Bを参照されたい。選択されているOTPメモリセルc21をプログラムするために、接地電圧(0V)が第2のビット線BL2に与えられ、選択電圧Vddが第1のワード線WL1に与えられ、プログラム電圧Vppが第1のアンチヒューズ制御線AF1および第2のアンチヒューズ制御線AF2に与えられる。一実施形態において、選択電圧Vddは0.75Vと2/3Vppとの間の範囲内にあり、プログラム電圧Vppは3.6Vと11Vとの間の範囲内にある。
メモリセルc11、c12およびc22は、選択されていないメモリセルである。これらの選択されていないメモリセルについて、第1の電圧V1が第1のビット線BL1に与えられ、接地電圧(0V)が第2のワード線WL2に与えられ、接地電圧(0V)が第3のアンチヒューズ制御線AF3および第4のアンチヒューズ制御線AF4に与えられる。一実施形態において、第1の電圧V1は選択電圧Vdd以上であり、第1の電圧V1は、プログラム電圧Vppの半分よりも小さい(すなわち、Vdd≦V1<Vpp/2)。
再び図22Bを参照されたい。メモリセルc21が選択されているメモリセルであるため、バイアス電圧Vppが第1のアンチヒューズトランジスタA1のゲート酸化物層および第2のアンチヒューズトランジスタA2のゲート酸化物層に印加される。その結果として、第1のアンチヒューズトランジスタA1および第2のアンチヒューズトランジスタA2のうちの一方のゲート酸化物層が破壊される。破壊されたゲート酸化物層は、抵抗値が低い抵抗器と考えることができる。たとえば、図22Bに示すようなメモリセルc21において、第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されないが、第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊される。
OTPメモリセルc11、c12またはc22が選択されているメモリセルである場合、プログラミングプロセスを実施するためのバイアス電圧は、メモリセルc21に対するものと同様である。その詳細な説明は、本明細書においては冗長に記載しない。
選択されているメモリセルc21がプログラムされた後、選択されているメモリセルc21の2つの記憶回路の記憶状態を判定するために、2回の読み出し動作が実施される。図22Cを参照されたい。選択されているメモリセルc21の第1の読み出しサイクル中、接地電圧(0V)が第2のビット線BL2に与えられ、選択電圧Vddが第1のワード線WL1に与えられ、読み出し電圧Vrが第1のアンチヒューズ制御線AF1に与えられ、接地電圧(0V)が第2のアンチヒューズ制御線AF2に与えられる。一実施形態において、読み出し電圧Vrは、0.75Vと3.6Vとの間の範囲内にある。
選択されていないメモリセルc11、c12およびc22について、第1のビット線BL1は浮遊状態にあり、接地電圧(0V)が第2のワード線WL2に与えられ、接地電圧(0V)が第3のアンチヒューズ制御線AF3および第4のアンチヒューズ制御線AF4に与えられる。
選択されているメモリセルc21において、第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されていないため、第1のビット線BL1を通じて流れる第1の読み出し電流Ir1の値は小さい(すなわち、ほぼゼロである)。第1の読み出し電流Ir1に従って、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)は、高抵抗値に対応する第2の記憶状態を有するものと確かめられる。
図22Dを参照されたい。選択されているメモリセルc21の第2の読み出しサイクル中、接地電圧(0V)が第2のビット線BL2に与えられ、選択電圧Vddが第1のワード線WL1に与えられ、接地電圧(0V)が第1のアンチヒューズ制御線AF1に与えられ、読み出し電圧Vrが第2のアンチヒューズ制御線AF2に与えられる。
選択されていないメモリセルc11、c12およびc22について、第1のビット線BL1は浮遊状態にあり、接地電圧(0V)が第2のワード線WL2に与えられ、接地電圧(0V)が第3のアンチヒューズ制御線AF3および第4のアンチヒューズ制御線AF4に与えられる。
選択されているメモリセルc21において、第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊されているため、第1のビット線BL1を通じて流れる第2の読み出し電流Ir2の値はより大きい。第2の読み出し電流Ir2に従って、第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)は、低抵抗値に対応する第1の記憶状態を有するものと確かめられる。
このとき、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)および第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)の記憶状態に従って、1ビットのランダムコードが決定され、PUF技術に適用される。
上記の説明から、2つの記憶回路の記憶状態を確認し、1ビットのランダムコードを決定するために、2回の読み出し動作が実施される。しかしながら、記憶状態は互いに相補的であるため、1つのみの記憶回路の記憶状態を読み出すことによって、1ビットのランダムコードを決定することができる。
その上、4つのメモリセルc11〜c22のプログラム動作および読み出し動作が実施された後、PUF技術の4ビットランダムコードが生成される。
図23Aは、本発明の第8の実施形態によるワンタイムプログラミングメモリセルの概略上面図である。図23Bは、本発明の第8の実施形態によるワンタイムプログラミングメモリセルの等価回路図である。
図23Aに示すように、OTPメモリセルc1は、Pウェル領域PW内に構築される。ゲート酸化物層(図示せず)が、Pウェル領域PWの上面を被覆する。第1のドープ領域810、第2のドープ領域820および第3のドープ領域830が、Pウェル領域PWの上面の下に形成される。第1のゲート812がゲート酸化物層上に形成され、第1のドープ領域810および第2のドープ領域820に架かる。その上、第1のゲート812は、メモリセルc1のワード線WLと接続される。第2のゲート814がゲート酸化物層上に形成され、第2のドープ領域820の上に配置される。その上、第2のゲート814は、メモリセルc1の第1のアンチヒューズ制御線AF1と接続される。第3のゲート816がゲート酸化物層上に形成され、第2のドープ領域820の上に配置される。その上、第3のゲート816は、メモリセルc1の第2のアンチヒューズ制御線AF2と接続される。第4のゲート822がゲート酸化物層上に形成され、第2のドープ領域820の上に配置される。その上、第4のゲート822は、メモリセルc1の第3のアンチヒューズ制御線AF3と接続される。第5のゲート824がゲート酸化物層上に形成され、第2のドープ領域820の上に配置される。その上、第5のゲート824は、メモリセルc1の第4のアンチヒューズ制御線AF4と接続される。第6のゲート826がゲート酸化物層上に形成され、第2のドープ領域820および第3のドープ領域830に架かる。第6のゲート826は、メモリセルc1のワード線WLと接続される。
その上、第1の金属層840が、2つのビアを介して第1のドープ領域810および第3のドープ領域830と接続される。第1の金属層840は、メモリセルc1のビット線BLとして使用される。その上、第1のゲート812および第6のゲート826が、第2の金属層842を通じて互いと接続される。
図23Bを参照されたい。第1のドープ領域810、第2のドープ領域820および第1のゲート812は協働して第1の選択トランジスタS1として形成される。第2のドープ領域820、第3のドープ領域830および第6のゲート826は協働して第2の選択トランジスタS2として形成される。第2のドープ領域820および第2のゲート814は協働して第1のアンチヒューズトランジスタA1として形成される。第2のドープ領域820および第3のゲート816は協働して第2のアンチヒューズトランジスタA2として形成される。第2のドープ領域820および第4のゲート822は協働して第3のアンチヒューズトランジスタA3として形成される。第2のドープ領域820および第5のゲート824は協働して第4のアンチヒューズトランジスタA4として形成される。第1のアンチヒューズトランジスタA1のドレイン端子およびソース端子は互いに接続されている。第2のアンチヒューズトランジスタA2のドレイン端子およびソース端子は互いに接続されている。第3のアンチヒューズトランジスタA3のドレイン端子およびソース端子は互いに接続されている。第4のアンチヒューズトランジスタA4のドレイン端子およびソース端子は互いに接続されている。この実施形態において、4つのアンチヒューズトランジスタA1〜A4は4つのキャパシタと考えることができる。
第1の選択トランジスタS1の第1のドレイン/ソース端子は、ビット線BLと接続されている。第1の選択トランジスタS1のゲート端子は、ワード線WLと接続されている。第1のアンチヒューズトランジスタA1の第1のドレイン/ソース端子および第2のドレイン/ソース端子は、第1の選択トランジスタS1の第2のドレイン/ソース端子と接続されている。第1のアンチヒューズトランジスタA1のゲート端子は、第1のアンチヒューズ制御線AF1と接続されている。第2のアンチヒューズトランジスタA2の第1のドレイン/ソース端子および第2のドレイン/ソース端子は、第1の選択トランジスタS1の第2のドレイン/ソース端子と接続されている。第2のアンチヒューズトランジスタA2のゲート端子は、第2のアンチヒューズ制御線AF2と接続されている。第2の選択トランジスタS2の第1のドレイン/ソース端子は、ビット線BLと接続されている。第2の選択トランジスタS2のゲート端子は、ワード線WLと接続されている。第3のアンチヒューズトランジスタA3の第1のドレイン/ソース端子および第2のドレイン/ソース端子は、第2の選択トランジスタS2の第2のドレイン/ソース端子と接続されている。第3のアンチヒューズトランジスタA3のゲート端子は、第3のアンチヒューズ制御線AF3と接続されている。第4のアンチヒューズトランジスタA4の第1のドレイン/ソース端子および第2のドレイン/ソース端子は、第2の選択トランジスタS2の第2のドレイン/ソース端子と接続されている。第4のアンチヒューズトランジスタA4のゲート端子は、第4のアンチヒューズ制御線AF4と接続されている。
第8の実施形態によれば、OTPメモリセルc1は、4つの記憶回路を備える。すなわち、第1のアンチヒューズトランジスタA1が第1の記憶回路であり、第2のアンチヒューズトランジスタA2が第2の記憶回路であり、第3のアンチヒューズトランジスタA3が第3の記憶回路であり、第4のアンチヒューズトランジスタA4が第4の記憶回路である。OTPメモリセルc1のプログラムサイクル中、高電圧ストレスが第1のアンチヒューズトランジスタA1、第2のアンチヒューズトランジスタA2、第3のアンチヒューズトランジスタA3および第4のアンチヒューズトランジスタA4のすべてに印加される。この状況下で、第1のアンチヒューズトランジスタA1、第2のアンチヒューズトランジスタA2、第3のアンチヒューズトランジスタA3および第4のアンチヒューズトランジスタA4のうちの1つのゲート酸化物層が破壊される。その結果として、その記憶状態が変更される。読み出しサイクル中、第1のアンチヒューズトランジスタA1、第2のアンチヒューズトランジスタA2、第3のアンチヒューズトランジスタA3および第4のアンチヒューズトランジスタA4の記憶状態が順次読み出される。その結果として、PUF技術のランダムコードが決定される。
図24A〜図24Eは、本発明の第8の実施形態によるPUF技術のOTPメモリセルをプログラムおよび読み出しするための関連電圧信号を概略的に示す。
図24Aを参照されたい。OTPメモリセルをプログラムするために、接地電圧(0V)がビット線BLに与えられ、選択電圧Vddがワード線WLに与えられ、プログラム電圧Vppが第1のアンチヒューズ制御線AF1、第2のアンチヒューズ制御線AF2、第3のアンチヒューズ制御線AF3および第4のアンチヒューズ制御線AF4に与えられる。一実施形態において、選択電圧Vddは0.75Vと2/3Vppとの間の範囲内にあり、プログラム電圧Vppは3.6Vと11Vとの間の範囲内にある。
選択電圧Vddがワード線WLに与えられ、接地電圧がビット線BLに与えられると、第1の選択トランジスタS1および第2の選択トランジスタS2はオンにされる。その結果として、バイアス電圧Vppが第1のアンチヒューズトランジスタA1のゲート酸化物層、第2のアンチヒューズトランジスタA2のゲート酸化物層、第3のアンチヒューズトランジスタA3のゲート酸化物層および第4のアンチヒューズトランジスタA4のゲート酸化物層に印加される。プログラム電圧Vppはゲート酸化物層の耐電圧範囲を超えるため、第1のアンチヒューズトランジスタA1、第2のアンチヒューズトランジスタA2、第3のアンチヒューズトランジスタA3および第4のアンチヒューズトランジスタA4のうちの1つのゲート酸化物層が破壊される。破壊されたゲート酸化物層は、抵抗値が低い抵抗器と考えることができる。
OTPメモリセルc1の製造上のばらつきに起因して、制御回路は、プログラム中にいずれのアンチヒューズトランジスタのゲート酸化物層が破壊されているかを認識することができない。その結果として、OTPメモリセルc1は、PUF技術を利用することができる。図24AのOTPメモリセルc1を一例として取り上げる。プログラムサイクル中、第4のアンチヒューズトランジスタA4のゲート酸化物層が破壊されるが、第1のアンチヒューズトランジスタA1、第2のアンチヒューズトランジスタA2、第3のアンチヒューズトランジスタA3のゲート酸化物層は破壊されない。
OTPメモリセルc1がプログラムされた後、4つの記憶回路の記憶状態を判定するために、4回の読み出し動作が実施される。図24Bを参照されたい。第1の読み出しサイクル中、接地電圧(0V)がビット線BLに与えられ、選択電圧Vddがワード線WLに与えられ、読み出し電圧Vrが第1のアンチヒューズ制御線AF1に与えられ、接地電圧(0V)が第2のアンチヒューズ制御線AF2、第3のアンチヒューズ制御線AF3および第4のアンチヒューズ制御線AF4に与えられる。一実施形態において、読み出し電圧Vrは、0.75Vと3.6Vとの間の範囲内にある。
第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されていないため、ビット線BLを通じて流れる第1の読み出し電流Ir1の値は小さい(すなわち、ほぼゼロである)。第1の読み出し電流Ir1に従って、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)は、高抵抗値に対応する第2の記憶状態を有するものと確かめられる。
図24Cを参照されたい。第2の読み出しサイクル中、接地電圧(0V)がビット線BLに与えられ、選択電圧Vddがワード線WLに与えられ、読み出し電圧Vrが第2のアンチヒューズ制御線AF2に与えられ、接地電圧(0V)が第1のアンチヒューズ制御線AF1、第3のアンチヒューズ制御線AF3および第4のアンチヒューズ制御線AF4に与えられる。一実施形態において、読み出し電圧Vrは、0.75Vと3.6Vとの間の範囲内にある。
第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊されていないため、ビット線BLを通じて流れる第2の読み出し電流Ir2の値は小さい(すなわち、ほぼゼロである)。第2の読み出し電流Ir2に従って、第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)は、高抵抗値に対応する第2の記憶状態を有するものと確かめられる。
図24Dを参照されたい。第3の読み出しサイクル中、接地電圧(0V)がビット線BLに与えられ、選択電圧Vddがワード線WLに与えられ、読み出し電圧Vrが第3のアンチヒューズ制御線AF3に与えられ、接地電圧(0V)が第1のアンチヒューズ制御線AF1、第2のアンチヒューズ制御線AF2および第4のアンチヒューズ制御線AF4に与えられる。一実施形態において、読み出し電圧Vrは、0.75Vと3.6Vとの間の範囲内にある。
第3のアンチヒューズトランジスタA3のゲート酸化物層は破壊されていないため、ビット線BLを通じて流れる第3の読み出し電流Ir3の値は小さい(すなわち、ほぼゼロである)。第3の読み出し電流Ir3に従って、第3のアンチヒューズトランジスタA3(すなわち、第3の記憶回路)は、高抵抗値に対応する第2の記憶状態を有するものと確かめられる。
図24Eを参照されたい。第4の読み出しサイクル中、接地電圧(0V)がビット線BLに与えられ、選択電圧Vddがワード線WLに与えられ、読み出し電圧Vrが第4のアンチヒューズ制御線AF4に与えられ、接地電圧(0V)が第1のアンチヒューズ制御線AF1、第2のアンチヒューズ制御線AF2および第3のアンチヒューズ制御線AF3に与えられる。一実施形態において、読み出し電圧Vrは、0.75Vと3.6Vとの間の範囲内にある。
第4のアンチヒューズトランジスタA4のゲート酸化物層は破壊されているため、ビット線BLを通じて流れる第4の読み出し電流Ir4の値はより大きい。第4の読み出し電流Ir4に従って、第4のアンチヒューズトランジスタA4(すなわち、第4の記憶回路)は、低抵抗値に対応する第1の記憶状態を有するものと確かめられる。
このとき、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)、第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)、第3のアンチヒューズトランジスタA3(すなわち、第3の記憶回路)および第4のアンチヒューズトランジスタA4(すなわち、第4の記憶回路)の記憶状態に従って、2ビットのランダムコードが決定され、PUF技術に適用される。
上記の説明から、4つの記憶回路の記憶状態を確認し、2ビットのランダムコードを決定するために、4回の読み出し動作が実施される。
図25Aは、本発明の第8の実施形態によるOTPメモリセルのメモリアレイを示す等価回路図である。
図25Aに示すように、メモリアレイは、2×2アレイになったOTPメモリセルc11〜c22を備える。OTPメモリセルc11〜c22の各々の構造は、図23Aに示すようなOTPメモリセルの構造と同様である。この実施形態において、OTPメモリセルc11〜c22の各々は、第1の選択トランジスタS1と、第2の選択トランジスタS2と、第1のアンチヒューズトランジスタA1と、第2のアンチヒューズトランジスタA2と、第3のアンチヒューズトランジスタA3と、第4のアンチヒューズトランジスタA4とを備える。
図25B〜図25Fは、本発明の第8の実施形態によるPUF技術のメモリアレイをプログラムおよび読み出しするための関連電圧信号を概略的に示す。たとえば、OTPメモリセルc11が、選択されているメモリセルである。
図25Bを参照されたい。選択されているOTPメモリセルc11をプログラムするために、接地電圧(0V)が第1のビット線BL1に与えられ、選択電圧Vddが第1のワード線WL1に与えられ、プログラム電圧Vppが第1のアンチヒューズ制御線AF1、第2のアンチヒューズ制御線AF2、第3のアンチヒューズ制御線AF3および第4のアンチヒューズ制御線AF4に与えられる。一実施形態において、選択電圧Vddは0.75Vと2/3Vppとの間の範囲内にあり、プログラム電圧Vppは3.6Vと11Vとの間の範囲内にある。
メモリセルc12、c21およびc22は、選択されていないメモリセルである。これらの選択されていないメモリセルについて、第1の電圧が第1のビット線BL1に与えられ、接地電圧(0V)が第2のワード線WL2に与えられ、接地電圧(0V)が第5のアンチヒューズ制御線AF5、第6のアンチヒューズ制御線AF6、第7のアンチヒューズ制御線AF7および第8のアンチヒューズ制御線AF8に与えられる。一実施形態において、第1の電圧V1は選択電圧Vdd以上であり、第1の電圧V1は、プログラム電圧Vppの半分よりも小さい(すなわち、Vdd≦V1<Vpp/2)。
再び図25Bを参照されたい。メモリセルc11が選択されているメモリセルであるため、バイアス電圧Vppが第1のアンチヒューズトランジスタA1のゲート酸化物層、第2のアンチヒューズトランジスタA2のゲート酸化物層、第3のアンチヒューズトランジスタA3のゲート酸化物層および第4のアンチヒューズトランジスタA4のゲート酸化物層に印加される。その結果として、第1のアンチヒューズトランジスタA1、第2のアンチヒューズトランジスタA2、第3のアンチヒューズトランジスタA3および第4のアンチヒューズトランジスタA4のうちの1つのゲート酸化物層が破壊される。破壊されたゲート酸化物層は、抵抗値が低い抵抗器と考えることができる。たとえば、図25Bに示すようなメモリセルc11において、第1のアンチヒューズトランジスタA1のゲート酸化物層が破壊されるが、第2のアンチヒューズトランジスタA2、第3のアンチヒューズトランジスタA3および第4のアンチヒューズトランジスタA4のゲート酸化物層は破壊されない。
OTPメモリセルc12、c21またはc22が選択されているメモリセルである場合、プログラミングプロセスを実施するためのバイアス電圧は、メモリセルc11に対するものと同様である。その詳細な説明は、本明細書においては冗長に記載しない。
選択されているメモリセルc11がプログラムされた後、4つの記憶回路の記憶状態を判定するために、4回の読み出し動作が実施される。図25Cを参照されたい。選択されているメモリセルc11の第1の読み出しサイクル中、接地電圧(0V)が第1のビット線BL1に与えられ、選択電圧Vddが第1のワード線WL1に与えられ、読み出し電圧Vrが第1のアンチヒューズ制御線AF1に与えられ、接地電圧(0V)が第2のアンチヒューズ制御線AF2、第3のアンチヒューズ制御線AF3および第4のアンチヒューズ制御線AF4に与えられる。一実施形態において、読み出し電圧Vrは、0.75Vと3.6Vとの間の範囲内にある。
選択されていないメモリセルc12、c21およびc22について、第2のビット線BL2は浮遊状態にあり、接地電圧(0V)が第2のワード線WL2に与えられ、接地電圧(0V)が第5のアンチヒューズ制御線AF5、第6のアンチヒューズ制御線AF6、第7のアンチヒューズ制御線AF7および第8のアンチヒューズ制御線AF8に与えられる。
選択されているメモリセルc11において、第1のアンチヒューズトランジスタA1のゲート酸化物層は破壊されているため、第1のビット線BL1を通じて流れる第1の読み出し電流の値はより大きい。第1の読み出し電流に従って、第1のアンチヒューズトランジスタA1(すなわち、第1の記憶回路)は、低抵抗値に対応する第1の記憶状態を有するものと確かめられる。
図25Dを参照されたい。選択されているメモリセルc11の第2の読み出しサイクル中、接地電圧(0V)が第1のビット線BL1に与えられ、選択電圧Vddが第1のワード線WL1に与えられ、読み出し電圧Vrが第2のアンチヒューズ制御線AF2に与えられ、接地電圧(0V)が第1のアンチヒューズ制御線AF1、第3のアンチヒューズ制御線AF3および第4のアンチヒューズ制御線AF4に与えられる。一実施形態において、読み出し電圧Vrは、0.75Vと3.6Vとの間の範囲内にある。
選択されていないメモリセルc12、c21およびc22について、第2のビット線BL2は浮遊状態にあり、接地電圧(0V)が第2のワード線WL2に与えられ、接地電圧(0V)が第5のアンチヒューズ制御線AF5、第6のアンチヒューズ制御線AF6、第7のアンチヒューズ制御線AF7および第8のアンチヒューズ制御線AF8に与えられる。
選択されているメモリセルc11において、第2のアンチヒューズトランジスタA2のゲート酸化物層は破壊されていないため、第1のビット線BL1を通じて流れる第2の読み出し電流の値は小さい(すなわち、ほぼゼロである)。第2の読み出し電流に従って、第2のアンチヒューズトランジスタA2(すなわち、第2の記憶回路)は、高抵抗値に対応する第2の記憶状態を有するものと確かめられる。
図25Eを参照されたい。選択されているメモリセルc11の第3の読み出しサイクル中、接地電圧(0V)が第1のビット線BL1に与えられ、選択電圧Vddが第1のワード線WL1に与えられ、読み出し電圧Vrが第3のアンチヒューズ制御線AF3に与えられ、接地電圧(0V)が第1のアンチヒューズ制御線AF1、第2のアンチヒューズ制御線AF2および第4のアンチヒューズ制御線AF4に与えられる。一実施形態において、読み出し電圧Vrは、0.75Vと3.6Vとの間の範囲内にある。
選択されていないメモリセルc12、c21およびc22について、第2のビット線BL2は浮遊状態にあり、接地電圧(0V)が第2のワード線WL2に与えられ、接地電圧(0V)が第5のアンチヒューズ制御線AF5、第6のアンチヒューズ制御線AF6、第7のアンチヒューズ制御線AF7および第8のアンチヒューズ制御線AF8に与えられる。
選択されているメモリセルc11において、第3のアンチヒューズトランジスタA3のゲート酸化物層は破壊されていないため、第1のビット線BL1を通じて流れる第3の読み出し電流の値は小さい(すなわち、ほぼゼロである)。第3の読み出し電流に従って、第3のアンチヒューズトランジスタA3(すなわち、第3の記憶回路)は、高抵抗値に対応する第2の記憶状態を有するものと確かめられる。
図25Fを参照されたい。選択されているメモリセルc11の第3の読み出しサイクル中、接地電圧(0V)が第1のビット線BL1に与えられ、選択電圧Vddが第1のワード線WL1に与えられ、読み出し電圧Vrが第4のアンチヒューズ制御線AF4に与えられ、接地電圧(0V)が第1のアンチヒューズ制御線AF1、第2のアンチヒューズ制御線AF2および第3のアンチヒューズ制御線AF3に与えられる。一実施形態において、読み出し電圧Vrは、0.75Vと3.6Vとの間の範囲内にある。
選択されていないメモリセルc12、c21およびc22について、第2のビット線BL2は浮遊状態にあり、接地電圧(0V)が第2のワード線WL2に与えられ、接地電圧(0V)が第5のアンチヒューズ制御線AF5、第6のアンチヒューズ制御線AF6、第7のアンチヒューズ制御線AF7および第8のアンチヒューズ制御線AF8に与えられる。
選択されているメモリセルc11において、第4のアンチヒューズトランジスタA4のゲート酸化物層は破壊されていないため、第1のビット線BL1を通じて流れる第3の読み出し電流の値は小さい(すなわち、ほぼゼロである)。第3の読み出し電流に従って、第4のアンチヒューズトランジスタA4(すなわち、第4の記憶回路)は、高抵抗値に対応する第2の記憶状態を有するものと確かめられる。
上記の説明から、本発明は、物理複製困難関数(PUF)技術のためのワンタイムプログラミングメモリセルおよびメモリアレイを提供する。上記の実施形態において説明されているOTPメモリセルは、主に2つのタイプに分類される。図26は、本発明の第1のタイプのOTPメモリセルを示す概略機能図である。第1の実施形態、第5の実施形態、第7の実施形態および第8の実施形態において説明されているOTPメモリセルが、第1のタイプのOTPメモリセルである。
図26に示すように、第1のタイプのOTPメモリセルc1は、選択回路900と、第1のアンチヒューズ記憶回路902と、第2のアンチヒューズ記憶回路904とを備える。選択回路900は、ビット線BLおよびワード線WLと接続されている。選択回路900は、少なくとも2つの記憶回路に接続されている。図26に示すように、第1のアンチヒューズ記憶回路902は、第1のアンチヒューズ制御線AF1および選択回路900と接続されている。第2のアンチヒューズ記憶回路904は、第2のアンチヒューズ制御線AF2および選択回路900と接続されている。
本発明の実施形態によれば、第1のアンチヒューズ記憶回路902および第2のアンチヒューズ記憶回路904は、半導体内で対称に配置される。選択回路900は、少なくとも1つの選択トランジスタを含み、各アンチヒューズ記憶回路902および904は、少なくとも1つのアンチヒューズトランジスタを含む。別の実施形態において、選択回路は、選択トランジスタおよびスイッチトランジスタを含んでもよく、アンチヒューズ記憶回路は、対応するアンチヒューズ制御線に接続するより多くのアンチヒューズトランジスタを含んでもよい。
OTPメモリセルc1をプログラムするために、接地電圧(0V)がビット線BLに与えられ、選択電圧Vddがワード線WLに与えられ、プログラム電圧Vppが第1のアンチヒューズ制御線AF1および第2のアンチヒューズ制御線AF2に与えられる。選択回路900は、第1のアンチヒューズ記憶回路902および第2のアンチヒューズ記憶回路904に接地電圧(0V)を与える。OTPメモリセルc1のプログラムサイクル中、プログラム電圧が第1のアンチヒューズ記憶回路902と第2のアンチヒューズ記憶回路904の両方に印加される。その結果として、第1のアンチヒューズ記憶回路902または第2のアンチヒューズ記憶回路904の記憶状態が変更される。
OTPメモリセルc1の読み出しサイクル中、接地電圧(0V)がビット線BLに与えられ、選択電圧Vddがワード線WLに与えられ、読み出し電圧Vrが第1のアンチヒューズ制御線AF1に与えられ、接地電圧(0V)が第2のアンチヒューズ制御線AF2に与えられる。その結果として、第1のアンチヒューズ記憶回路902は、ビット線BLに対する第1の読み出し電流を生成する。第1の読み出し電流に従って、第1のアンチヒューズ記憶回路902は、第1の記憶状態または第2の記憶状態を有するものと判定される。その結果として、PUF技術の1ビットのランダムコードが実現される。別の実施形態において、アンチヒューズ記憶回路の記憶状態は、アンチヒューズ記憶回路内のアンチヒューズトランジスタのゲート酸化物層にわたる電圧降下を測定することによって決定されてもよい。
すなわち、OTPメモリセルをプログラムするとき、OTPメモリセル内のアンチヒューズ記憶回路は同じ所定の電圧差を受け取り、その後、アンチヒューズ記憶回路の1つが記憶状態を変化させる。OTPメモリセルを読み出すとき、アンチヒューズ記憶回路の記憶状態が読み出され、記録される。これは、アンチヒューズ記憶回路の破壊状態が決定および記録されることを意味する。本発明において、破壊状態は、プログラムされているアンチヒューズ記憶回路の製造上のばらつきに基づいて決定される。その後、ランダムコードが、記録されている破壊状態に応答して生成されることが可能である。
図27は、本発明の第2のタイプのOTPメモリセルを示す概略機能図である。第2の実施形態および第6の実施形態において説明されているOTPメモリが、第2のタイプのOTPメモリセルである。
図27に示すように、第1のタイプのOTPメモリセルc1は、選択回路910と、第1のアンチヒューズ記憶回路912と、第2のアンチヒューズ記憶回路914と、アイソレーション回路916とを備える。選択回路910は、ビット線BL、反転ビット線BL_invおよびワード線WLと接続されている。選択回路910は、少なくとも2つの記憶回路に接続されている。図27に示すように、第1のアンチヒューズ記憶回路912は、第1のアンチヒューズ制御線AF1、アイソレーション回路916および選択回路910と接続されている。第2のアンチヒューズ記憶回路914は、第2のアンチヒューズ制御線AF2、アイソレーション回路916および選択回路910と接続されている。
本発明の実施形態によれば、第1のアンチヒューズ記憶回路912および第2のアンチヒューズ記憶回路914は、半導体内で対称に配置される。選択回路910は、少なくとも1つの選択トランジスタを含み、各アンチヒューズ記憶回路912および914は、少なくとも1つのアンチヒューズトランジスタを含み、アイソレーション回路916は、アイソレーショントランジスタを含む。別の実施形態において、選択回路は、選択トランジスタおよびスイッチトランジスタを含んでもよく、アンチヒューズ記憶回路は、対応するアンチヒューズ制御線に接続するより多くのアンチヒューズトランジスタを含んでもよく、アイソレーション回路は、より多くのアイソレーショントランジスタを含んでもよい。
OTPメモリセルc1をプログラムするために、接地電圧(0V)がビット線BLおよび反転ビット線BL_invに与えられ、選択電圧Vddがワード線WLに与えられ、オン電圧がアイソレーション制御線IGに与えられ、プログラム電圧Vppが第1のアンチヒューズ制御線AF1および第2のアンチヒューズ制御線AF2に与えられる。
アイソレーション回路916は、第1のアンチヒューズ記憶回路912および第2のアンチヒューズ記憶回路914と接続されている。選択回路910は、第1のアンチヒューズ記憶回路912および第2のアンチヒューズ記憶回路914に接地電圧(0V)を与える。OTPメモリセルc1のプログラムサイクル中、プログラム電圧が第1のアンチヒューズ記憶回路912と第2のアンチヒューズ記憶回路914の両方に印加される。その結果として、第1のアンチヒューズ記憶回路912または第2のアンチヒューズ記憶回路914の記憶状態が変更される。
OTPメモリセルc1の読み出しサイクル中、接地電圧(0V)がビット線BLおよび反転ビット線BL_invに与えられ、選択電圧Vddがワード線WLに与えられ、読み出し電圧Vrが第1のアンチヒューズ制御線AF1および第2のアンチヒューズ制御線AF2に与えられ、2つのアンチヒューズ記憶回路912および914をアイソレーションするためにオフ電圧がアイソレーション制御線IGに与えられる。その結果として、第1のアンチヒューズ記憶回路912は、ビット線BLに対する第1の読み出し電流を生成する。第2のアンチヒューズ記憶回路914は、反転ビット線BL_invに対する第2の読み出し電流を生成する。第1の読み出し電流および第2の読み出し電流に従って、第1のアンチヒューズ記憶回路902は第1の記憶状態を有するものと判定され、一方で、第2のアンチヒューズ記憶回路914は第2の記憶状態を有するものと判定される。すなわち、第1のアンチヒューズ記憶回路912および第2のアンチヒューズ記憶回路914の記憶状態は、第1の読み出し電流と第2の読み出し電流とを比較することによって判定される。その上、第1のアンチヒューズ記憶回路912の第1の記憶状態に従って、PUF技術の1ビットのランダムコードが決定される。
代替的に、1ビットのランダムコードは、差動OTPメモリセルの第1の読み出し電流と第2の読み出し電流とを比較するための差動検出動作を使用することによって決定されてもよい。
同じく、OTPメモリセルをプログラムするとき、OTPメモリセル内のアンチヒューズ記憶回路は同じ所定の電圧差を受け取り、その後、アンチヒューズ記憶回路の1つが記憶状態を変化させる。OTPメモリセルを読み出した後、アンチヒューズ記憶回路の記憶状態(破壊状態)が決定および記録される。本発明において、破壊状態は、プログラムされているアンチヒューズ記憶回路の製造上のばらつきに基づいて決定される。その後、ランダムコードが、記録されている破壊状態に応答して生成されることが可能である。
さらに、上述した記録されている破壊状態は、ランダムコードとして直に使用することができる。または、記録されている破壊状態を処理してランダムコードが生成されてもよい。さらに、記録されている破壊状態をルックアップテーブルに入力すると、ルックアップテーブルに従ってランダムコードが生成される。
本発明は、現在最も実際的で好ましい実施形態と考えられるものに関して説明されてきたが、本発明は開示されている実施形態に限定される必要はないことが理解されるべきである。逆に、最も広い解釈と一致するべきである、添付の特許請求項の精神および範囲内に含まれる様々な修正および同様の構成を、すべてのそのような修正および同様の構造を包含するようにカバーすることが意図されている。

Claims (18)

  1. ワンタイムプログラミングメモリセルであって、
    ビット線およびワード線と接続されている選択回路と、
    第1のアンチヒューズ制御線および前記選択回路と接続されている第1のアンチヒューズ記憶回路と、
    第2のアンチヒューズ制御線および前記選択回路と接続されている第2のアンチヒューズ記憶回路と
    を備え、
    プログラムサイクル中、選択電圧が前記ワード線に与えられ、接地電圧が前記ビット線に与えられ、プログラム電圧が前記第1のアンチヒューズ制御線および前記第2のアンチヒューズ制御線に与えられ、前記選択回路は、前記第1のアンチヒューズ記憶回路および前記第2のアンチヒューズ記憶回路に前記接地電圧を与え、前記第1のアンチヒューズ記憶回路と前記第2のアンチヒューズ記憶回路の両方に前記プログラム電圧が印加され、それによって、前記第1のアンチヒューズ記憶回路または前記第2のアンチヒューズ記憶回路の記憶状態が変更され、
    読み出しサイクル中、前記選択電圧が前記ワード線に与えられ、前記接地電圧が前記ビット線に与えられ、読み出し電圧が前記第1のアンチヒューズ制御線に与えられ、前記接地電圧が前記第2のアンチヒューズ制御線に与えられ、それによって、前記第1のアンチヒューズ記憶回路が前記ビット線に対する第1の読み出し電流を生成し、前記第1のアンチヒューズ記憶回路は、前記第1の読み出し電流に従って第1の記憶状態または第2の記憶状態を有するものと判定され、前記第1のアンチヒューズ記憶回路の前記第1の記憶状態または前記第2の記憶状態に従って、物理複製困難関数技術の1ビットのランダムコードが実現される、ワンタイムプログラミングメモリセル。
  2. 前記選択回路は第1の選択トランジスタおよび第2の選択トランジスタを備え、前記第1のアンチヒューズ記憶回路は第1のアンチヒューズトランジスタを備え、前記第2のアンチヒューズ記憶回路は第2のアンチヒューズトランジスタを備え、前記第1の選択トランジスタの第1のドレイン/ソース端子は前記ビット線と接続されており、前記第1の選択トランジスタのゲート端子は前記ワード線と接続されており、前記第1のアンチヒューズトランジスタの第1のドレイン/ソース端子は前記第1の選択トランジスタの第2のドレイン/ソース端子と接続されており、前記第1のアンチヒューズトランジスタのゲート端子は前記第1のアンチヒューズ制御線と接続されており、前記第2のアンチヒューズトランジスタの第1のドレイン/ソース端子は前記第1のアンチヒューズトランジスタの第2のドレイン/ソース端子と接続されており、前記第2のアンチヒューズトランジスタのゲート端子は前記第2のアンチヒューズ制御線と接続されており、前記第2の選択トランジスタの第1のドレイン/ソース端子は前記第2のアンチヒューズトランジスタの第2のドレイン/ソース端子と接続されており、前記第2の選択トランジスタのゲート端子は前記ワード線と接続されており、前記第2の選択トランジスタの第2のドレイン/ソース端子は前記ビット線と接続されている、請求項1に記載のワンタイムプログラミングメモリセル。
  3. 前記選択回路は第1の選択トランジスタと、第2の選択トランジスタと、第1のスイッチトランジスタと、第2のスイッチトランジスタとを備え、前記第1のアンチヒューズ記憶回路は第1のアンチヒューズトランジスタを備え、前記第2のアンチヒューズ記憶回路は第2のアンチヒューズトランジスタを備え、前記第1の選択トランジスタの第1のドレイン/ソース端子は前記ビット線と接続されており、前記第1の選択トランジスタのゲート端子は前記ワード線と接続されており、前記第1のスイッチトランジスタの第1のドレイン/ソース端子は前記第1の選択トランジスタの第2のドレイン/ソース端子と接続されており、前記第1のスイッチトランジスタのゲート端子はスイッチ制御線と接続されており、前記第1のアンチヒューズトランジスタの第1のドレイン/ソース端子は前記第1のスイッチトランジスタの第2のドレイン/ソース端子と接続されており、前記第1のアンチヒューズトランジスタのゲート端子は前記第1のアンチヒューズ制御線と接続されており、前記第2のアンチヒューズトランジスタの第1のドレイン/ソース端子は前記第1のアンチヒューズトランジスタの第2のドレイン/ソース端子と接続されており、前記第2のアンチヒューズトランジスタのゲート端子は前記第2のアンチヒューズ制御線と接続されており、前記第2のスイッチトランジスタの第1のドレイン/ソース端子は前記第2のアンチヒューズトランジスタの第2のドレイン/ソース端子と接続されており、前記第2のスイッチトランジスタのゲート端子は前記スイッチ制御線と接続されており、前記第2の選択トランジスタの第1のドレイン/ソース端子は前記第2のスイッチトランジスタの第2のドレイン/ソース端子と接続されており、前記第2の選択トランジスタのゲート端子は前記ワード線と接続されており、前記第2の選択トランジスタの第2のドレイン/ソース端子は前記ビット線と接続されている、請求項1に記載のワンタイムプログラミングメモリセル。
  4. 前記選択回路は選択トランジスタを備え、前記第1のアンチヒューズ記憶回路は第1のアンチヒューズトランジスタを備え、前記第2のアンチヒューズ記憶回路は第2のアンチヒューズトランジスタを備え、前記選択トランジスタの第1のドレイン/ソース端子は前記ビット線と接続されており、前記選択トランジスタのゲート端子は前記ワード線と接続されており、前記第1のアンチヒューズトランジスタの第1のドレイン/ソース端子および第2のドレイン/ソース端子は前記選択トランジスタの第2のドレイン/ソース端子と接続されており、前記第1のアンチヒューズトランジスタのゲート端子は前記第1のアンチヒューズ制御線と接続されており、前記第2のアンチヒューズトランジスタの第1のドレイン/ソース端子および第2のドレイン/ソース端子は前記選択トランジスタの第2のドレイン/ソース端子と接続されており、前記第2のアンチヒューズトランジスタのゲート端子は前記第2のアンチヒューズ制御線と接続されている、請求項1に記載のワンタイムプログラミングメモリセル。
  5. 前記選択回路は第1の選択トランジスタおよび第2の選択トランジスタを備え、前記第1のアンチヒューズ記憶回路は第1のアンチヒューズトランジスタを備え、前記第2のアンチヒューズ記憶回路は第2のアンチヒューズトランジスタを備え、前記ワンタイムプログラミングメモリセルは第3のアンチヒューズトランジスタと第4のアンチヒューズトランジスタとをさらに備え、前記第1の選択トランジスタの第1のドレイン/ソース端子は前記ビット線と接続されており、前記第1の選択トランジスタのゲート端子は前記ワード線と接続されており、前記第1のアンチヒューズトランジスタの第1のドレイン/ソース端子および第2のドレイン/ソース端子は前記第1の選択トランジスタの第2のドレイン/ソース端子と接続されており、前記第1のアンチヒューズトランジスタのゲート端子は前記第1のアンチヒューズ制御線と接続されており、前記第2のアンチヒューズトランジスタの第1のドレイン/ソース端子および第2のドレイン/ソース端子は前記第1の選択トランジスタの前記第2のドレイン/ソース端子と接続されており、前記第2のアンチヒューズトランジスタのゲート端子は前記第2のアンチヒューズ制御線と接続されており、前記第2の選択トランジスタの第1のドレイン/ソース端子は前記ビット線と接続されており、前記第2の選択トランジスタのゲート端子は前記ワード線と接続されており、前記第3のアンチヒューズトランジスタの第1のドレイン/ソース端子および第2のドレイン/ソース端子は前記第2の選択トランジスタの第2のドレイン/ソース端子と接続されており、前記第3のアンチヒューズトランジスタのゲート端子は第3のアンチヒューズ制御線と接続されており、前記第4のアンチヒューズトランジスタの第1のドレイン/ソース端子および第2のドレイン/ソース端子は前記第2の選択トランジスタの前記第2のドレイン/ソース端子と接続されており、前記第4のアンチヒューズトランジスタのゲート端子は第4のアンチヒューズ制御線と接続されている、請求項1に記載のワンタイムプログラミングメモリセル。
  6. 前記第1のアンチヒューズ記憶回路および前記第2のアンチヒューズ記憶回路は半導体内で対称に配置されている、請求項1に記載のワンタイムプログラミングメモリセル。
  7. ワンタイムプログラミングメモリセルであって、
    ビット線、反転ビット線およびワード線と接続されている選択回路と、
    アイソレーション制御線と接続されているアイソレーション回路と、
    第1のアンチヒューズ制御線、前記アイソレーション回路および前記選択回路と接続されている第1のアンチヒューズ記憶回路と、
    第2のアンチヒューズ制御線、前記アイソレーション回路および前記選択回路と接続されている第2のアンチヒューズ記憶回路と
    を備え、
    プログラムサイクル中、選択電圧が前記ワード線に与えられ、接地電圧が前記ビット線および前記反転ビット線に与えられ、オン電圧が前記アイソレーション制御線に与えられ、プログラム電圧が前記第1のアンチヒューズ制御線および前記第2のアンチヒューズ制御線に与えられ、前記アイソレーション回路は前記第1のアンチヒューズ記憶回路および前記第2のアンチヒューズ記憶回路と接続されており、前記選択回路は、前記第1のアンチヒューズ記憶回路および前記第2のアンチヒューズ記憶回路に前記接地電圧を与え、前記第1のアンチヒューズ記憶回路と前記第2のアンチヒューズ記憶回路の両方に前記プログラム電圧が印加され、それによって、前記第1のアンチヒューズ記憶回路または前記第2のアンチヒューズ記憶回路の記憶状態が変更され、
    読み出しサイクル中、前記選択電圧が前記ワード線に与えられ、前記接地電圧が前記ビット線および前記反転ビット線に与えられ、読み出し電圧が前記第1のアンチヒューズ制御線および前記第2のアンチヒューズ制御線に与えられ、オフ電圧が前記アイソレーション制御線に与えられ、それによって、前記第1のアンチヒューズ記憶回路が前記ビット線に対する第1の読み出し電流を生成し、前記第2のアンチヒューズ記憶回路が前記反転ビット線に対する第2の読み出し電流を生成し、物理複製困難関数技術の1ビットのランダムコードが決定される、ワンタイムプログラミングメモリセル。
  8. 前記選択回路は第1の選択トランジスタおよび第2の選択トランジスタを備え、前記第1のアンチヒューズ記憶回路は第1のアンチヒューズトランジスタを備え、前記第2のアンチヒューズ記憶回路は第2のアンチヒューズトランジスタを備え、前記アイソレーション回路はアイソレーショントランジスタを備え、前記第1の選択トランジスタの第1のドレイン/ソース端子は前記ビット線と接続されており、前記第1の選択トランジスタのゲート端子は前記ワード線と接続されており、前記第1のアンチヒューズトランジスタの第1のドレイン/ソース端子は前記第1の選択トランジスタの第2のドレイン/ソース端子と接続されており、前記第1のアンチヒューズトランジスタのゲート端子は前記第1のアンチヒューズ制御線と接続されており、前記アイソレーショントランジスタの第1のドレイン/ソース端子は前記第1のアンチヒューズトランジスタの第2のドレイン/ソース端子と接続されており、前記アイソレーショントランジスタのゲート端子は前記アイソレーション制御線と接続されており、前記第2のアンチヒューズトランジスタの第1のドレイン/ソース端子は前記アイソレーショントランジスタの第2のドレイン/ソース端子と接続されており、前記第2のアンチヒューズトランジスタのゲート端子は前記第2のアンチヒューズ制御線と接続されており、前記第2の選択トランジスタの第1のドレイン/ソース端子は前記第2のアンチヒューズトランジスタの第2のドレイン/ソース端子と接続されており、前記第2の選択トランジスタのゲート端子は前記ワード線と接続されており、前記第2の選択トランジスタの第2のドレイン/ソース端子は前記反転ビット線と接続されている、請求項7に記載のワンタイムプログラミングメモリセル。
  9. 前記選択回路は第1の選択トランジスタと、第2の選択トランジスタと、第1のスイッチトランジスタと、第2のスイッチトランジスタとを備え、前記第1のアンチヒューズ記憶回路は第1のアンチヒューズトランジスタを備え、前記第2のアンチヒューズ記憶回路は第2のアンチヒューズトランジスタを備え、前記アイソレーション回路はアイソレーショントランジスタを備え、前記第1の選択トランジスタの第1のドレイン/ソース端子は前記ビット線と接続されており、前記第1の選択トランジスタのゲート端子は前記ワード線と接続されており、前記第1のスイッチトランジスタの第1のドレイン/ソース端子は前記第1の選択トランジスタの第2のドレイン/ソース端子と接続されており、前記第1のスイッチトランジスタのゲート端子はスイッチ制御線と接続されており、前記第1のアンチヒューズトランジスタの第1のドレイン/ソース端子は前記第1のスイッチトランジスタの第2のドレイン/ソース端子と接続されており、前記第1のアンチヒューズトランジスタのゲート端子は前記第1のアンチヒューズ制御線と接続されており、前記アイソレーショントランジスタの第1のドレイン/ソース端子は前記第1のアンチヒューズトランジスタの第2のドレイン/ソース端子と接続されており、前記アイソレーショントランジスタのゲート端子は前記アイソレーション制御線と接続されており、前記第2のアンチヒューズトランジスタの第1のドレイン/ソース端子は前記アイソレーショントランジスタの第2のドレイン/ソース端子と接続されており、前記第2のアンチヒューズトランジスタのゲート端子は前記第2のアンチヒューズ制御線と接続されており、前記第2のスイッチトランジスタの第1のドレイン/ソース端子は前記第2のアンチヒューズトランジスタの第2のドレイン/ソース端子と接続されており、前記第2のスイッチトランジスタのゲート端子は前記スイッチ制御線と接続されており、前記第2の選択トランジスタの第1のドレイン/ソース端子は前記第2のスイッチトランジスタの第2のドレイン/ソース端子と接続されており、前記第2の選択トランジスタのゲート端子は前記ワード線と接続されており、前記第2の選択トランジスタの第2のドレイン/ソース端子は前記反転ビット線と接続されている、請求項7に記載のワンタイムプログラミングメモリセル。
  10. 前記第1のアンチヒューズ記憶回路および前記第2のアンチヒューズ記憶回路は半導体内で対称に配置されている、請求項7に記載のワンタイムプログラミングメモリセル。
  11. 第1のビット線、第1のワード線、第1のアンチヒューズ制御線および第2のアンチヒューズ制御線と接続されているメモリアレイであって、第1のワンタイムプログラミングメモリセルと第2のワンタイムプログラミングメモリセルとを備え、前記第1のワンタイムプログラミングメモリセルは、
    前記第1のビット線および前記第1のワード線と接続されている第1の選択回路と、
    前記第1のアンチヒューズ制御線と前記第1の選択回路との間に接続されている第1のアンチヒューズ記憶回路と、
    前記第2のアンチヒューズ制御線と前記第1の選択回路との間に接続されている第2のアンチヒューズ記憶回路と
    を備え、
    前記第2のワンタイムプログラミングメモリセルは、
    前記第1のビット線および第2のワード線と接続されている第2の選択回路と、
    第3のアンチヒューズ制御線と前記第2の選択回路との間に接続されている第3のアンチヒューズ記憶回路と、
    第4のアンチヒューズ制御線と前記第2の選択回路との間に接続されている第4のアンチヒューズ記憶回路と
    を備え、
    プログラムサイクル中、選択電圧が前記第1のワード線に与えられ、接地電圧が前記第1のビット線に与えられ、プログラム電圧が前記第1のアンチヒューズ制御線および前記第2のアンチヒューズ制御線に与えられ、前記第1の選択回路は、前記第1のアンチヒューズ記憶回路および前記第2のアンチヒューズ記憶回路に前記接地電圧を与え、前記第1のアンチヒューズ記憶回路と前記第2のアンチヒューズ記憶回路の両方に前記プログラム電圧が印加され、それによって、前記第1のアンチヒューズ記憶回路または前記第2のアンチヒューズ記憶回路の記憶状態が変更され、
    読み出しサイクル中、前記選択電圧が前記第1のワード線に与えられ、前記接地電圧が前記第1のビット線に与えられ、読み出し電圧が前記第1のアンチヒューズ制御線に与えられ、前記接地電圧が前記第2のアンチヒューズ制御線に与えられ、それによって、前記第1のアンチヒューズ記憶回路が前記第1のビット線に対する第1の読み出し電流を生成し、前記第1のアンチヒューズ記憶回路は、前記第1の読み出し電流に従って第1の記憶状態または第2の記憶状態を有するものと判定され、前記第1のアンチヒューズ記憶回路の前記第1の記憶状態または前記第2の記憶状態に従って、物理複製困難関数技術の1ビットのランダムコードが実現される、メモリアレイ。
  12. 前記メモリアレイは第3のワンタイムプログラミングメモリセルをさらに備え、前記第3のワンタイムプログラミングメモリセルは、
    第2のビット線および前記第1のワード線と接続されている第3の選択回路と、
    前記第1のアンチヒューズ制御線と前記第3の選択回路との間に接続されている第5のアンチヒューズ記憶回路と、
    前記第2のアンチヒューズ制御線と前記第3の選択回路との間に接続されている第6のアンチヒューズ記憶回路と
    を備える、請求項11に記載のメモリアレイ。
  13. 第1のビット線、第1の反転ビット線、第1のワード線、第1のアイソレーション線、第1のアンチヒューズ制御線および第2のアンチヒューズ制御線と接続されているメモリアレイであって、第1のワンタイムプログラミングメモリセルと第2のワンタイムプログラミングメモリセルとを備え、前記第1のワンタイムプログラミングメモリセルは、
    前記第1のビット線、前記第1の反転ビット線および前記第1のワード線と接続されている第1の選択回路と、
    前記第1のアイソレーション制御線と接続されている第1のアイソレーション回路と、
    前記第1のアンチヒューズ制御線、前記第1のアイソレーション回路および前記第1の選択回路と接続されている第1のアンチヒューズ記憶回路と、
    前記第2のアンチヒューズ制御線、前記第1のアイソレーション回路および前記第1の選択回路と接続されている第2のアンチヒューズ記憶回路と
    を備え、
    前記第2のワンタイムプログラミングメモリセルは、
    前記第1のビット線、前記第1の反転ビット線および第2のワード線と接続されている第2の選択回路と、
    第2のアイソレーション制御線と接続されている第2のアイソレーション回路と、
    第3のアンチヒューズ制御線、前記第2のアイソレーション回路および前記第2の選択回路と接続されている第3のアンチヒューズ記憶回路と、
    第4のアンチヒューズ制御線、前記第2のアイソレーション回路および前記第2の選択回路と接続されている第4のアンチヒューズ記憶回路と
    を備え、
    プログラムサイクル中、選択電圧が前記第1のワード線に与えられ、接地電圧が前記第1のビット線および前記第1の反転ビット線に与えられ、オン電圧が前記第1のアイソレーション制御線に与えられ、プログラム電圧が前記第1のアンチヒューズ制御線および前記第2のアンチヒューズ制御線に与えられ、前記第1のアイソレーション回路は前記第1のアンチヒューズ記憶回路および前記第2のアンチヒューズ記憶回路と接続されており、前記第1の選択回路は、前記第1のアンチヒューズ記憶回路および前記第2のアンチヒューズ記憶回路に前記接地電圧を与え、前記第1のアンチヒューズ記憶回路と前記第2のアンチヒューズ記憶回路の両方に前記プログラム電圧が印加され、それによって、前記第1のアンチヒューズ記憶回路または前記第2のアンチヒューズ記憶回路の記憶状態が変更され、
    読み出しサイクル中、前記選択電圧が前記第1のワード線に与えられ、前記接地電圧が前記第1のビット線および前記第1の反転ビット線に与えられ、読み出し電圧が前記第1のアンチヒューズ制御線および前記第2のアンチヒューズ記憶回路に与えられ、オフ電圧が前記第1のアイソレーション制御線に与えられ、それによって、前記第1のアンチヒューズ記憶回路が前記第1のビット線に対する第1の読み出し電流を生成し、前記第2のアンチヒューズ記憶回路が前記第1の反転ビット線に対する第2の読み出し電流を生成し、前記第1のアンチヒューズ記憶回路は、前記第1の読み出し電流に従って第1の記憶状態を有するものと判定され、前記第2のアンチヒューズ記憶回路は、前記第2の読み出し電流に従って第2の記憶回路を有するものと判定され、前記第1のアンチヒューズ記憶回路の前記第1の記憶状態に従って、物理複製困難関数技術の1ビットのランダムコードが実現される、メモリアレイ。
  14. 前記メモリアレイは第3のワンタイムプログラミングメモリセルをさらに備え、前記第3のワンタイムプログラミングメモリセルは、
    第2のビット線、第2の反転ビット線および前記第1のワード線と接続されている第3の選択回路と、
    前記第1のアイソレーション制御線と接続されている第3のアイソレーション回路と、
    前記第1のアンチヒューズ制御線、前記第3のアイソレーション回路および前記第3の選択回路と接続されている第5のアンチヒューズ記憶回路と、
    前記第2のアンチヒューズ制御線、前記第3のアイソレーション回路および前記第3の選択回路と接続されている第6のアンチヒューズ記憶回路と
    を備える、請求項13に記載のメモリアレイ。
  15. ランダムコードを生成するための方法であって、
    少なくとも2つのアンチヒューズ記憶回路を備える不揮発性メモリセルを提供するステップと、
    同じ所定のプログラム電圧差を用いて前記アンチヒューズ記憶回路をプログラムするステップと、
    前記プログラムされているアンチヒューズ記憶回路の破壊状態を前記不揮発性メモリセル内に記録するステップと、
    前記破壊状態に応答して前記ランダムコードを生成するステップと
    を含む、方法。
  16. 前記破壊状態は、前記プログラムされているアンチヒューズ記憶回路によって提供される読み出し電流または電圧降下に従って取得される、請求項15に記載の方法。
  17. 前記ランダムコードを生成するためにルックアップテーブルに前記破壊状態を入力するステップをさらに含む、請求項15に記載の方法。
  18. 前記破壊状態は、前記プログラムされているアンチヒューズ記憶回路の製造上のばらつきに基づいて決定される、請求項15に記載の方法。
JP2016171229A 2016-01-19 2016-09-01 物理複製困難関数技術のためのワンタイムプログラミングメモリセルおよびメモリアレイならびに関連するランダムコード生成方法 Active JP6302020B2 (ja)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201662280137P 2016-01-19 2016-01-19
US62/280,137 2016-01-19
US15/209,079 2016-07-13
US15/209,079 US9613714B1 (en) 2016-01-19 2016-07-13 One time programming memory cell and memory array for physically unclonable function technology and associated random code generating method

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2018016253A Division JP6479226B2 (ja) 2016-01-19 2018-02-01 物理複製困難関数技術のためのワンタイムプログラミングメモリセルおよびメモリアレイならびに関連するランダムコード生成方法

Publications (2)

Publication Number Publication Date
JP2017130184A true JP2017130184A (ja) 2017-07-27
JP6302020B2 JP6302020B2 (ja) 2018-03-28

Family

ID=57123841

Family Applications (3)

Application Number Title Priority Date Filing Date
JP2016171229A Active JP6302020B2 (ja) 2016-01-19 2016-09-01 物理複製困難関数技術のためのワンタイムプログラミングメモリセルおよびメモリアレイならびに関連するランダムコード生成方法
JP2017006225A Active JP6389287B2 (ja) 2016-01-19 2017-01-17 アンチヒューズ型ワンタイムプログラマブルメモリセルをプログラムするための方法
JP2018016253A Active JP6479226B2 (ja) 2016-01-19 2018-02-01 物理複製困難関数技術のためのワンタイムプログラミングメモリセルおよびメモリアレイならびに関連するランダムコード生成方法

Family Applications After (2)

Application Number Title Priority Date Filing Date
JP2017006225A Active JP6389287B2 (ja) 2016-01-19 2017-01-17 アンチヒューズ型ワンタイムプログラマブルメモリセルをプログラムするための方法
JP2018016253A Active JP6479226B2 (ja) 2016-01-19 2018-02-01 物理複製困難関数技術のためのワンタイムプログラミングメモリセルおよびメモリアレイならびに関連するランダムコード生成方法

Country Status (5)

Country Link
US (6) US9613714B1 (ja)
EP (4) EP3614387B1 (ja)
JP (3) JP6302020B2 (ja)
CN (7) CN106981300B (ja)
TW (7) TWI610309B (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019054504A (ja) * 2017-09-12 2019-04-04 力旺電子股▲ふん▼有限公司eMemory Technology Inc. エントロピービットを用いたセキュリティシステム
CN110020556A (zh) * 2018-01-10 2019-07-16 力旺电子股份有限公司 使用物理不可复制技术的纠缠与取回系统
JP2019122046A (ja) * 2018-01-10 2019-07-22 力旺電子股▲分▼有限公司 物理的複製困難関数技術を用いたエンタングルメント・リコールシステム
JP2019121403A (ja) * 2018-01-10 2019-07-22 イーメモリー テクノロジー インコーポレイテッド ランダムコード発生装置
JP2019192220A (ja) * 2018-04-18 2019-10-31 力旺電子股▲ふん▼有限公司eMemory Technology Inc. Pufに基づく真性乱数生成システム
US11057223B2 (en) 2017-11-24 2021-07-06 Ememory Technology Inc. Anti-counterfeit communication system

Families Citing this family (55)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI606448B (zh) * 2015-07-29 2017-11-21 國立交通大學 介電質熔絲型記憶電路及其操作方法
US10181357B2 (en) * 2015-08-18 2019-01-15 Ememory Technology Inc. Code generating apparatus and one time programming block
US10032521B2 (en) * 2016-01-08 2018-07-24 Synopsys, Inc. PUF value generation using an anti-fuse memory array
US10020268B2 (en) 2016-04-13 2018-07-10 Ememory Technology Inc. Random number generator device and control method thereof
US10090027B2 (en) * 2016-05-25 2018-10-02 Ememory Technology Inc. Memory system with low read power
US10469083B2 (en) 2016-07-10 2019-11-05 Imec Vzw Breakdown-based physical unclonable function
US10122538B2 (en) * 2016-10-12 2018-11-06 Ememory Technology Inc. Antifuse physically unclonable function unit and associated control method
US10395745B2 (en) 2016-10-21 2019-08-27 Synposys, Inc. One-time programmable bitcell with native anti-fuse
US10446562B1 (en) * 2017-01-10 2019-10-15 Synopsys, Inc. One-time programmable bitcell with partially native select device
JP6349008B1 (ja) * 2017-04-13 2018-06-27 力旺電子股▲ふん▼有限公司eMemory Technology Inc. 乱数発生装置及びその制御方法
US11615859B2 (en) * 2017-04-14 2023-03-28 Attopsemi Technology Co., Ltd One-time programmable memories with ultra-low power read operation and novel sensing scheme
US10776521B2 (en) 2017-04-21 2020-09-15 Apple Inc. Security techniques based on memory timing characteristics
US10090309B1 (en) * 2017-04-27 2018-10-02 Ememory Technology Inc. Nonvolatile memory cell capable of improving program performance
US10276239B2 (en) * 2017-04-27 2019-04-30 Ememory Technology Inc. Memory cell and associated array structure
EP3407336B1 (en) * 2017-05-22 2022-08-17 Macronix International Co., Ltd. Unchangeable phyisical unclonable function in non-volatile memory
US10276253B2 (en) * 2017-08-04 2019-04-30 Micron Technology, Inc. Apparatuses and methods including anti-fuses and for reading and programming of same
US10623192B2 (en) * 2017-08-25 2020-04-14 Synopsys, Inc. Gate oxide breakdown in OTP memory cells for physical unclonable function (PUF) security
US10915464B2 (en) 2017-09-12 2021-02-09 Ememory Technology Inc. Security system using random number bit string
CN109658963B (zh) * 2017-10-11 2020-11-17 华邦电子股份有限公司 电阻式存储器存储装置的操作方法
TWI652683B (zh) 2017-10-13 2019-03-01 力旺電子股份有限公司 用於記憶體的電壓驅動器
CN107945824A (zh) * 2017-11-21 2018-04-20 上海华虹宏力半导体制造有限公司 用于sonos存储器的复位电路及复位方法
TWI696111B (zh) * 2018-01-10 2020-06-11 力旺電子股份有限公司 隨機碼產生器
US10714199B1 (en) * 2018-05-09 2020-07-14 Synopsys, Inc. PUF latch for OTP memory arrays and method of operation
CN110489351B (zh) * 2018-05-14 2021-03-09 英韧科技(上海)有限公司 芯片指纹管理装置及安全芯片
TWI669714B (zh) 2018-05-29 2019-08-21 力旺電子股份有限公司 電壓控制裝置及記憶體系統
US10923483B2 (en) * 2018-05-31 2021-02-16 Taiwan Semiconductor Manufacturing Company, Ltd. EFuse
US10839872B2 (en) * 2018-07-03 2020-11-17 Ememory Technology Inc. Random bit cell using an initial state of a latch to generate a random bit
CN109087679A (zh) * 2018-07-27 2018-12-25 上海华力集成电路制造有限公司 存储单元及其构成的存储阵列和otp
US11170115B2 (en) * 2018-07-30 2021-11-09 Taiwan Semiconductor Manufacturing Co., Ltd. Method and apparatus for secure external access of the PUF information to an authorized entity
CN109062830B (zh) * 2018-08-02 2021-10-22 中国科学院微电子研究所 一种非易失性存储器的控制系统
US10685727B2 (en) * 2018-08-10 2020-06-16 Ememory Technology Inc. Level shifter
EP3680800B1 (en) * 2018-08-10 2021-10-27 Shenzhen Weitongbo Technology Co., Ltd. Physical unclonable function (puf) device
US11176969B2 (en) 2018-08-20 2021-11-16 Taiwan Semiconductor Manufacturing Company, Ltd. Memory circuit including a first program device
US11380693B2 (en) * 2018-08-20 2022-07-05 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device including anti-fuse cell structure
US10797064B2 (en) * 2018-09-19 2020-10-06 Ememory Technology Inc. Single-poly non-volatile memory cell and operating method thereof
US11416416B2 (en) * 2019-01-13 2022-08-16 Ememory Technology Inc. Random code generator with non-volatile memory
US10748591B2 (en) * 2019-01-13 2020-08-18 Ememory Technology Inc. Random code generator
US11514174B2 (en) 2019-01-23 2022-11-29 Micron Technology, Inc. Memory devices with cryptographic components
US11294640B2 (en) 2019-03-13 2022-04-05 Ememory Technology Inc. Random number generator
US10924112B2 (en) 2019-04-11 2021-02-16 Ememory Technology Inc. Bandgap reference circuit
CN110164499B (zh) * 2019-05-24 2023-02-28 中国科学院微电子研究所 一种非易失性存储器的控制系统
US11152380B2 (en) * 2019-08-06 2021-10-19 Globalfoundries Singapore Pte. Ltd. Memory device and a method for forming the memory device
CN115085759A (zh) 2019-10-17 2022-09-20 立积电子股份有限公司 射频装置
US11663455B2 (en) * 2020-02-12 2023-05-30 Ememory Technology Inc. Resistive random-access memory cell and associated cell array structure
US11189356B2 (en) * 2020-02-27 2021-11-30 Taiwan Semiconductor Manufacturing Company, Ltd. One-time-programmable memory
US11468945B2 (en) * 2020-10-15 2022-10-11 Arm Limited 3D storage architecture with tier-specific controls
US20220199622A1 (en) * 2020-12-18 2022-06-23 Ememory Technology Inc. Resistive memory cell and associated cell array structure
US11329836B1 (en) * 2021-03-12 2022-05-10 Globalfoundries U.S. Inc. Twin cell memory-based physically unclonable function
US11594541B2 (en) * 2021-03-26 2023-02-28 Nanya Technology Corporation One-time programmable memory array and manufacturing method thereof
CN113129985B (zh) * 2021-03-29 2024-05-03 深圳市国微电子有限公司 一种物理不可克隆单元及读取电路
CN115241181A (zh) 2021-04-23 2022-10-25 联华电子股份有限公司 单次可编程存储器元件
US20230047939A1 (en) 2021-08-13 2023-02-16 Ememory Technology Inc. Fuse-type one time programming memory cell
FR3133699A1 (fr) * 2022-03-21 2023-09-22 Stmicroelectronics (Rousset) Sas Mémoire morte programmable
US20240071538A1 (en) * 2022-08-24 2024-02-29 Jmem Technology Co., Ltd. Multi-state one-time programmable memory circuit
TWI828568B (zh) * 2023-03-27 2024-01-01 華邦電子股份有限公司 物理不可複製函數代碼產生裝置及物理不可複製函數代碼的產生方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080074915A1 (en) * 2006-09-27 2008-03-27 Esin Terzioglu One-time-programmable memory
JP2015026408A (ja) * 2013-07-25 2015-02-05 ルネサスエレクトロニクス株式会社 半導体集積回路装置

Family Cites Families (97)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0666115B2 (ja) * 1983-09-26 1994-08-24 株式会社東芝 半導体記憶装置
JPS62180607A (ja) 1986-02-04 1987-08-07 Fujitsu Ltd 半導体集積回路
US4787066A (en) * 1987-08-03 1988-11-22 Sgs-Thomson Microelectronics, Inc. Non-volatile shadow storage cell with improved level shifting circuit and reduced tunnel device count for improved reliability
US4825410A (en) 1987-10-26 1989-04-25 International Business Machines Corporation Sense amplifier control circuit
GB8923037D0 (en) 1989-10-12 1989-11-29 Inmos Ltd Timing control for a memory
US5243226A (en) * 1991-07-31 1993-09-07 Quicklogic Corporation Programming of antifuses
US5316971A (en) 1992-09-18 1994-05-31 Actel Corporation Methods for programming antifuses having at least one metal electrode
JPH0845269A (ja) * 1994-07-27 1996-02-16 Hitachi Ltd 半導体記憶装置
US5528173A (en) * 1995-05-10 1996-06-18 Micron Technology, Inc. Low power, high speed level shifter
US6023431A (en) * 1996-10-03 2000-02-08 Micron Technology, Inc. Low current redundancy anti-fuse method and apparatus
JP2001351398A (ja) * 2000-06-12 2001-12-21 Nec Corp 記憶装置
EP1186924A3 (en) * 2000-09-05 2003-08-13 Matsushita Electric Industrial Co., Ltd. Optical signal reading apparatus using light leaked out of light transmission path
US6584526B1 (en) * 2000-09-21 2003-06-24 Intel Corporation Inserting bus inversion scheme in bus path without increased access latency
KR100375219B1 (ko) 2000-11-09 2003-03-07 삼성전자주식회사 반도체 메모리 장치의 데이터 라인 프리챠지 회로
US7187228B1 (en) 2001-06-22 2007-03-06 Quicklogic Corporation Method of programming an antifuse
JP3763775B2 (ja) 2001-11-28 2006-04-05 富士通株式会社 電源立ち上がり時の動作を安定化したレベルコンバータ回路
FR2836751A1 (fr) * 2002-02-11 2003-09-05 St Microelectronics Sa Cellule memoire a programmation unique non destructrice
JP2003257180A (ja) * 2002-03-04 2003-09-12 Nec Electronics Corp DRAM(DynamicRandomAccessMemory)及びその動作方法
JP2004310904A (ja) * 2003-04-07 2004-11-04 Renesas Technology Corp 不揮発性半導体記憶装置
JP2005276348A (ja) * 2004-03-25 2005-10-06 Fujitsu Ltd 半導体記憶装置、及びプリチャージ制御方法
TWI267863B (en) * 2004-04-12 2006-12-01 Samsung Electronics Co Ltd High voltage generating circuit preserving charge pumping efficiency
US20050289435A1 (en) * 2004-06-29 2005-12-29 Mulla Dean A Fast approximate DINV calculation in parallel with coupled ECC generation or correction
US7205820B1 (en) * 2004-07-08 2007-04-17 Pmc-Sierra, Inc. Systems and methods for translation of signal levels across voltage domains
JP4383987B2 (ja) * 2004-08-18 2009-12-16 株式会社東芝 Mos型電気ヒューズとそのプログラム方法
JP4709525B2 (ja) * 2004-10-14 2011-06-22 株式会社東芝 不揮発性半導体記憶装置
US7190626B2 (en) * 2005-05-13 2007-03-13 Taiwan Semiconductor Manufacturing Co., Ltd. Memory system with bit-line discharging mechanism
US7253496B2 (en) * 2005-06-28 2007-08-07 Cypress Semiconductor Corporation Antifuse circuit with current regulator for controlling programming current
US7280425B2 (en) * 2005-09-30 2007-10-09 Intel Corporation Dual gate oxide one time programmable (OTP) antifuse cell
US7359265B2 (en) 2006-01-04 2008-04-15 Etron Technology, Inc. Data flow scheme for low power DRAM
JP4894854B2 (ja) * 2006-02-27 2012-03-14 富士通株式会社 データ送信装置、データ送受信システム及びデータ送受信システムの制御方法
US7952937B2 (en) * 2006-03-16 2011-05-31 Freescale Semiconductor, Inc. Wordline driver for a non-volatile memory device, a non-volatile memory device and method
KR100694972B1 (ko) * 2006-03-27 2007-03-14 주식회사 하이닉스반도체 센싱 노드용 프리차지 전압을 선택적으로 변경하는 기능을가지는 플래시 메모리 장치 및 그 독출 동작 방법
TWI344152B (en) * 2006-09-21 2011-06-21 Mediatek Inc Memory circuits and malfunction protection methods thereof
KR100825788B1 (ko) * 2006-10-31 2008-04-28 삼성전자주식회사 메모리 셀 센싱 이전에 비트라인의 프리차아지 전압 레벨을유지할 수 있는 플래쉬 메모리 장치의 센스 앰프 회로 및플래쉬 메모리 셀 센싱 방법
US20080316660A1 (en) 2007-06-20 2008-12-25 Ememory Technology Inc. Electrostatic discharge avoiding circuit
US8063662B2 (en) * 2007-07-06 2011-11-22 Analog Devices, Inc. Methods and apparatus for predictable level shifter power-up state
US7551497B2 (en) * 2007-09-20 2009-06-23 Mediatek Inc. Memory circuits preventing false programming
US7804327B2 (en) * 2007-10-12 2010-09-28 Mediatek Inc. Level shifters
JP5112846B2 (ja) * 2007-12-27 2013-01-09 セイコーインスツル株式会社 電源切替回路
US8255758B2 (en) * 2008-01-21 2012-08-28 Apple Inc. Decoding of error correction code using partial bit inversion
US8031506B2 (en) 2008-03-21 2011-10-04 Broadcom Corporation One-time programmable memory cell
TWI430275B (zh) 2008-04-16 2014-03-11 Magnachip Semiconductor Ltd 用於程式化非揮發性記憶體裝置之方法
US8127204B2 (en) * 2008-08-15 2012-02-28 Micron Technology, Inc. Memory system and method using a memory device die stacked with a logic die using data encoding, and system using the memory system
US7782116B2 (en) * 2008-09-05 2010-08-24 Fairchild Semiconductor Corporation Power supply insensitive voltage level translator
US8910009B1 (en) * 2008-09-08 2014-12-09 Marvell International Ltd. Method and apparatus for enhancing error detection in data transmission
US8395923B2 (en) * 2008-12-30 2013-03-12 Intel Corporation Antifuse programmable memory array
US8125842B2 (en) 2009-03-31 2012-02-28 Agere Systems Inc. Tracking circuit for reducing faults in a memory
CN101923896A (zh) * 2009-06-12 2010-12-22 威刚科技(苏州)有限公司 电子存储装置及其纠错方法
US9013910B2 (en) * 2009-07-30 2015-04-21 Ememory Technology Inc. Antifuse OTP memory cell with performance improvement prevention and operating method of memory
JP4937316B2 (ja) * 2009-08-21 2012-05-23 株式会社東芝 不揮発性半導体記憶装置
US20110246857A1 (en) 2010-04-02 2011-10-06 Samsung Electronics Co., Ltd. Memory system and method
US8279693B2 (en) * 2010-04-09 2012-10-02 Qualcomm Incorporated Programmable tracking circuit for tracking semiconductor memory read current
JP5343916B2 (ja) * 2010-04-16 2013-11-13 富士通セミコンダクター株式会社 半導体メモリ
US8217705B2 (en) * 2010-05-06 2012-07-10 Micron Technology, Inc. Voltage switching in a memory device
KR101115623B1 (ko) * 2010-07-09 2012-02-15 주식회사 하이닉스반도체 불휘발성 메모리 장치 및 이의 동작 방법
JP5466594B2 (ja) * 2010-07-29 2014-04-09 ルネサスエレクトロニクス株式会社 半導体記憶装置及びアンチヒューズのプログラム方法
US9224496B2 (en) 2010-08-11 2015-12-29 Shine C. Chung Circuit and system of aggregated area anti-fuse in CMOS processes
CN102375698B (zh) * 2010-08-23 2014-06-25 群联电子股份有限公司 数据串分派与传送方法、存储器控制器与存储器储存装置
US8339831B2 (en) * 2010-10-07 2012-12-25 Ememory Technology Inc. Single polysilicon non-volatile memory
US8300450B2 (en) 2010-11-03 2012-10-30 International Business Machines Corporation Implementing physically unclonable function (PUF) utilizing EDRAM memory cell capacitance variation
JP2012109329A (ja) * 2010-11-16 2012-06-07 Elpida Memory Inc 半導体装置及びその制御方法
KR101953088B1 (ko) * 2011-01-31 2019-03-04 에버스핀 테크놀러지스, 인크. 스핀 토크 자기 랜덤 액세스 메모리에 대한 기록 방법
WO2012106358A1 (en) * 2011-01-31 2012-08-09 Everspin Technologies, Inc. Method of reading and writing to a spin torque magnetic random access memory with error correcting code
JP5204868B2 (ja) * 2011-04-12 2013-06-05 シャープ株式会社 半導体記憶装置
JP5269151B2 (ja) * 2011-06-09 2013-08-21 シャープ株式会社 半導体記憶装置
US8724363B2 (en) 2011-07-04 2014-05-13 Ememory Technology Inc. Anti-fuse memory ultilizing a coupling channel and operating method thereof
KR20130011058A (ko) * 2011-07-20 2013-01-30 에스케이하이닉스 주식회사 반도체 장치 및 이의 동작방법
KR101115756B1 (ko) * 2011-09-23 2012-03-06 권의필 고집적 프로그램이 가능한 비휘발성 메모리 및 그 제조 방법
US8508971B2 (en) * 2011-11-08 2013-08-13 Wafertech, Llc Semiconductor device with one-time programmable memory cell including anti-fuse with metal/polycide gate
KR20130092174A (ko) * 2012-02-10 2013-08-20 에스케이하이닉스 주식회사 불휘발성 반도체 메모리 장치 및 이 장치의 데이터 센싱 방법
US8698922B2 (en) * 2012-02-14 2014-04-15 Omni Vision Technologies, Inc. Black level correction for imaging pixels
JP5395203B2 (ja) * 2012-03-23 2014-01-22 力晶科技股▲ふん▼有限公司 レベルシフト回路及びそれを用いた半導体デバイス
FR2990291A1 (fr) * 2012-05-03 2013-11-08 St Microelectronics Sa Procede de controle du claquage d'un antifusible
US8681528B2 (en) * 2012-08-21 2014-03-25 Ememory Technology Inc. One-bit memory cell for nonvolatile memory and associated controlling method
US9142275B2 (en) * 2012-10-31 2015-09-22 Taiwan Semiconductor Manufacturing Co., Ltd. Wordline tracking for boosted-wordline timing scheme
US8830766B2 (en) 2013-01-23 2014-09-09 Lsi Corporation Margin free PVT tolerant fast self-timed sense amplifier reset circuit
US20140293673A1 (en) 2013-03-28 2014-10-02 Ememory Technology Inc. Nonvolatile memory cell structure and method for programming and reading the same
US9281074B2 (en) 2013-05-16 2016-03-08 Ememory Technology Inc. One time programmable memory cell capable of reducing leakage current and preventing slow bit response
US20150007337A1 (en) * 2013-07-01 2015-01-01 Christian Krutzik Solid State Drive Physical Uncloneable Function Erase Verification Device and Method
KR20150019442A (ko) * 2013-08-14 2015-02-25 삼성전자주식회사 퓨즈 셀들의 프로그래밍 방법 및 메모리 복구 방법
KR101489758B1 (ko) 2013-08-26 2015-02-04 한국전자통신연구원 플래시 메모리의 동작 제어 방법 및 장치
CN104464816B (zh) * 2013-09-21 2019-03-01 上峰科技股份有限公司 单次可编程记忆体及其操作方法和编程方法以及电子系统
EP3349343B1 (en) * 2013-11-08 2019-07-17 Delta Electronics (Thailand) Public Co., Ltd. Resistorless precharging
US9628086B2 (en) * 2013-11-14 2017-04-18 Case Western Reserve University Nanoelectromechanical antifuse and related systems
US20150143130A1 (en) * 2013-11-18 2015-05-21 Vixs Systems Inc. Integrated circuit provisioning using physical unclonable function
CN103730164B (zh) * 2013-12-27 2017-01-04 深圳市国微电子有限公司 一种可编程存储单元
JP6380827B2 (ja) * 2014-01-27 2018-08-29 富士電機株式会社 遅延回路
US9501352B2 (en) * 2014-03-05 2016-11-22 Kabushiki Kaisha Toshiba Memory device
US9823860B2 (en) * 2014-03-14 2017-11-21 Nxp B.V. One-time programming in reprogrammable memory
US9349472B2 (en) * 2014-03-25 2016-05-24 Integrated Silicon Solution, Inc. Flash memory device with sense-amplifier-bypassed trim data read
US9768957B2 (en) 2014-04-23 2017-09-19 Cryptography Research, Inc. Generation and management of multiple base keys based on a device generated key
JP6200370B2 (ja) * 2014-04-23 2017-09-20 ルネサスエレクトロニクス株式会社 データバス駆動回路、それを備えた半導体装置及び半導体記憶装置
US9778903B2 (en) * 2014-05-12 2017-10-03 Micron Technology, Inc. Apparatuses and methods for timing domain crossing
US9431111B2 (en) * 2014-07-08 2016-08-30 Ememory Technology Inc. One time programming memory cell, array structure and operating method thereof
KR102169197B1 (ko) * 2014-09-16 2020-10-22 에스케이하이닉스 주식회사 향상된 프로그램 효율을 갖는 안티퓨즈 오티피 메모리 셀 및 셀 어레이
KR20160071054A (ko) * 2014-12-11 2016-06-21 에스케이하이닉스 주식회사 반도체 메모리 장치 및 그의 동작 방법
US9627088B2 (en) * 2015-02-25 2017-04-18 Ememory Technology Inc. One time programmable non-volatile memory and read sensing method thereof

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080074915A1 (en) * 2006-09-27 2008-03-27 Esin Terzioglu One-time-programmable memory
JP2015026408A (ja) * 2013-07-25 2015-02-05 ルネサスエレクトロニクス株式会社 半導体集積回路装置

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019054504A (ja) * 2017-09-12 2019-04-04 力旺電子股▲ふん▼有限公司eMemory Technology Inc. エントロピービットを用いたセキュリティシステム
US10649735B2 (en) 2017-09-12 2020-05-12 Ememory Technology Inc. Security system with entropy bits
US11057223B2 (en) 2017-11-24 2021-07-06 Ememory Technology Inc. Anti-counterfeit communication system
CN110020556A (zh) * 2018-01-10 2019-07-16 力旺电子股份有限公司 使用物理不可复制技术的纠缠与取回系统
JP2019122046A (ja) * 2018-01-10 2019-07-22 力旺電子股▲分▼有限公司 物理的複製困難関数技術を用いたエンタングルメント・リコールシステム
JP2019121403A (ja) * 2018-01-10 2019-07-22 イーメモリー テクノロジー インコーポレイテッド ランダムコード発生装置
US11050575B2 (en) 2018-01-10 2021-06-29 Ememory Technology Inc. Entanglement and recall system using physically unclonable function technology
JP2019192220A (ja) * 2018-04-18 2019-10-31 力旺電子股▲ふん▼有限公司eMemory Technology Inc. Pufに基づく真性乱数生成システム
US11055065B2 (en) 2018-04-18 2021-07-06 Ememory Technology Inc. PUF-based true random number generation system

Also Published As

Publication number Publication date
US9799410B2 (en) 2017-10-24
CN106981300A (zh) 2017-07-25
TWI614766B (zh) 2018-02-11
US20170207773A1 (en) 2017-07-20
TWI627833B (zh) 2018-06-21
TWI637397B (zh) 2018-10-01
JP2018110002A (ja) 2018-07-12
TWI610312B (zh) 2018-01-01
EP3614387A1 (en) 2020-02-26
CN106981300B (zh) 2021-01-12
JP6302020B2 (ja) 2018-03-28
TWI640990B (zh) 2018-11-11
CN107045463B (zh) 2020-07-17
CN107045463A (zh) 2017-08-15
TW201727634A (zh) 2017-08-01
US20170206946A1 (en) 2017-07-20
US20170206980A1 (en) 2017-07-20
TWI613663B (zh) 2018-02-01
TWI610309B (zh) 2018-01-01
CN106981313B (zh) 2020-06-02
JP6389287B2 (ja) 2018-09-12
TW201727662A (zh) 2017-08-01
CN107045886A (zh) 2017-08-15
US9792968B2 (en) 2017-10-17
EP3196887B1 (en) 2019-12-04
EP3196888B1 (en) 2019-12-25
CN108320773A (zh) 2018-07-24
CN107039057B (zh) 2019-04-05
US10176883B2 (en) 2019-01-08
JP6479226B2 (ja) 2019-03-06
TW201727657A (zh) 2017-08-01
US20170206134A1 (en) 2017-07-20
CN108288477A (zh) 2018-07-17
TW201830389A (zh) 2018-08-16
CN108288477B (zh) 2020-11-27
TW201801091A (zh) 2018-01-01
EP3196888A1 (en) 2017-07-26
TW201826277A (zh) 2018-07-16
EP3614387B1 (en) 2020-09-30
EP3196887A1 (en) 2017-07-26
CN106981313A (zh) 2017-07-25
US10062446B2 (en) 2018-08-28
EP3196889A1 (en) 2017-07-26
US20170206965A1 (en) 2017-07-20
CN108320773B (zh) 2020-12-18
US9830991B2 (en) 2017-11-28
CN107039057A (zh) 2017-08-11
US9613714B1 (en) 2017-04-04
JP2017139046A (ja) 2017-08-10
CN107045886B (zh) 2020-05-19
TW201728082A (zh) 2017-08-01

Similar Documents

Publication Publication Date Title
JP6479226B2 (ja) 物理複製困難関数技術のためのワンタイムプログラミングメモリセルおよびメモリアレイならびに関連するランダムコード生成方法
JP6593501B2 (ja) ランダムコード生成器および関連するランダムコードの制御方法
JP6550664B2 (ja) アンチヒューズ物理的複製不可能関数ユニットおよび関連する制御方法
EP3576341B1 (en) Random code generator and associated random code generating method
TWI692764B (zh) 用於快閃記憶體裝置的防駭侵機制
CN108701486B (zh) 使用反熔丝存储器阵列的puf值生成
JP6181037B2 (ja) ワンタイム・プログラミング・メモリ・セル、アレイ構造およびその動作方法
JP6126710B2 (ja) アンチヒューズ型ワンタイムプログラミングメモリセル及びそのアレイ構造
US9595529B2 (en) Fuse cell circuit, fuse cell array and memory device including the same
EP3309790B1 (en) Antifuse physically unclonable function unit and associated control method
JP2012522328A (ja) アンチヒューズ型プログラマブルメモリアレイ
JP2008171477A (ja) 不揮発性半導体記憶装置
US6693481B1 (en) Fuse circuit utilizing high voltage transistors
JPH05129561A (ja) 半導体記憶装置
US10186327B1 (en) Self-tracked bistable latch cell

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20171107

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180201

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20180213

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20180301

R150 Certificate of patent or registration of utility model

Ref document number: 6302020

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250