WO2013046378A1 - Igbtとその製造方法 - Google Patents

Igbtとその製造方法 Download PDF

Info

Publication number
WO2013046378A1
WO2013046378A1 PCT/JP2011/072274 JP2011072274W WO2013046378A1 WO 2013046378 A1 WO2013046378 A1 WO 2013046378A1 JP 2011072274 W JP2011072274 W JP 2011072274W WO 2013046378 A1 WO2013046378 A1 WO 2013046378A1
Authority
WO
WIPO (PCT)
Prior art keywords
region
semiconductor substrate
body region
type impurity
trench
Prior art date
Application number
PCT/JP2011/072274
Other languages
English (en)
French (fr)
Inventor
賢 妹尾
恭輔 宮城
剛 西脇
順 斎藤
Original Assignee
トヨタ自動車株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to CN201180073862.1A priority Critical patent/CN103843142B/zh
Application filed by トヨタ自動車株式会社 filed Critical トヨタ自動車株式会社
Priority to BR112014007671-5A priority patent/BR112014007671B1/pt
Priority to JP2013535727A priority patent/JP5679068B2/ja
Priority to MX2014003783A priority patent/MX2014003783A/es
Priority to MYPI2014700738A priority patent/MY171095A/en
Priority to RU2014111414/28A priority patent/RU2571175C2/ru
Priority to KR1020147008129A priority patent/KR101642618B1/ko
Priority to US14/347,897 priority patent/US9190503B2/en
Priority to PCT/JP2011/072274 priority patent/WO2013046378A1/ja
Priority to AU2011377785A priority patent/AU2011377785B2/en
Priority to EP11873183.5A priority patent/EP2763178B1/en
Publication of WO2013046378A1 publication Critical patent/WO2013046378A1/ja
Priority to US14/884,203 priority patent/US9601592B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66234Bipolar junction transistors [BJT]
    • H01L29/66325Bipolar junction transistors [BJT] controlled by field-effect, e.g. insulated gate bipolar transistors [IGBT]
    • H01L29/66333Vertical insulated gate bipolar transistors
    • H01L29/66348Vertical insulated gate bipolar transistors with a recessed gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/36Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the concentration or distribution of impurities in the bulk material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • H01L29/0696Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/083Anode or cathode regions of thyristors or gated bipolar-mode devices
    • H01L29/0834Anode regions of thyristors or gated bipolar-mode devices, e.g. supplementary regions surrounding anode regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66234Bipolar junction transistors [BJT]
    • H01L29/66325Bipolar junction transistors [BJT] controlled by field-effect, e.g. insulated gate bipolar transistors [IGBT]
    • H01L29/66333Vertical insulated gate bipolar transistors
    • H01L29/6634Vertical insulated gate bipolar transistors with a recess formed by etching in the source/emitter contact region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • H01L29/7396Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • H01L29/7396Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
    • H01L29/7397Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions and a gate structure lying on a slanted or vertical surface or formed in a groove, e.g. trench gate IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate

Definitions

  • the technology disclosed in this specification relates to an IGBT.
  • Patent Document 1 discloses an IGBT having a top body region, a floating region, and a bottom body region.
  • a p-type impurity is implanted so as to stop within the depth range of the top body region, and n so as to stop within the depth range of the floating region.
  • a p-type impurity is implanted so as to stop within the depth range of the bottom body region.
  • each impurity is implanted after the trench gate electrode is formed.
  • the depth of the impurity implantation into the region near the trench gate electrode is accurately affected by the shape of the recess existing above the trench gate electrode. It will be difficult to control.
  • the impurity implantation depth into the region in the vicinity of the trench gate electrode is stabilized by setting the depth of the recess to a predetermined value.
  • some variation in implantation depth occurs. Due to this variation in implantation depth, variations in on-voltage and gate threshold voltage occur among mass-produced IGBTs.
  • the present specification provides a technology capable of suppressing variations in on-voltage and gate threshold voltage among mass-produced IGBTs.
  • the IGBT provided in this specification includes a semiconductor substrate.
  • the IGBT has an emitter region, a top body region, a floating region, a bottom body region, a trench, a gate insulating film, and a gate electrode.
  • the emitter region is an n-type region formed in a range exposed on the upper surface of the semiconductor substrate.
  • the top body region is a p-type region formed below the emitter region.
  • the floating region is an n-type region formed below the top body region and separated from the emitter region by the top body region.
  • the bottom body region is a p-type region formed below the floating region and separated from the top body region by the floating region.
  • the trench is formed on the upper surface of the semiconductor substrate, and penetrates the emitter region, the top body region, the floating region, and the bottom body region.
  • the gate insulating film covers the inner surface of the trench.
  • the gate electrode is disposed inside the trench.
  • the top body region may be formed not only on the lower side of the emitter region but also on the side of the emitter region.
  • the “range exposed on the upper surface of the semiconductor substrate” means a range that appears on the upper surface of the semiconductor substrate when an electrode or an insulating film formed on the semiconductor substrate is removed. Therefore, even if the surface is a region covered with an electrode or an insulating film, it may fall under the “range exposed on the upper surface of the semiconductor substrate”.
  • a waveform having an amplitude smaller than 30% of the impurity concentration is noise due to a measurement error, and is not treated as a maximum value or a minimum value.
  • the graph A shown in FIG. 41 indicates that “the p-type impurity concentration decreases from the upper end of the top body region located below the emitter region toward the lower side, and reaches a minimum value at a predetermined depth in the floating region. It has a configuration of “become”. Note that FIG. 41 is illustrated for explanation, and does not limit the claims. For example, the plus peak value B1 may not exist in the bottom body region.
  • the p-type impurity is implanted near the upper surface of the semiconductor substrate (within the depth range of the emitter region). It can be formed by diffusing the p-type impurity.
  • the top body region is formed by diffusing the p-type impurity implanted in a shallow position, the top body is formed after forming the trench gate electrode (a set of the gate electrode and the gate insulating film disposed in the trench). Even if the region is formed, the shape of the trench gate electrode hardly affects the p-type impurity concentration distribution in the top body region.
  • the trench gate electrode can also be formed after the top body region is formed. Even in this case, the OSF hardly occurs in the top body region and its periphery. This is because the p-type impurity is implanted in the vicinity of the upper surface of the semiconductor substrate, so that there is no p-type impurity peak in the top body region, and the top body region is hardly damaged. As described above, the top body region can be stably formed either before or after the formation of the trench gate electrode. The p-type impurity concentration distribution in the top body region greatly affects the gate threshold voltage of the IGBT. Therefore, when this IGBT is mass-produced, it is difficult for the gate threshold voltage to vary among the mass-produced IGBTs.
  • the floating region having the minimum value of the p-type impurity concentration can be realized by implanting the p-type impurity into a region (for example, the bottom body region) below the floating region.
  • a region for example, the bottom body region
  • the concentration difference between the n-type impurity and the p-type impurity in the floating region becomes large, so that the floating region can be formed stably.
  • the impurity concentration in the floating region affects the on-voltage of the IGBT. Therefore, when this IGBT is mass-produced, it is difficult for the on-voltage variation to occur among the mass-produced IGBTs.
  • the implantation of the p-type impurity into the region below the floating region is performed by high energy, it is necessary to perform it after forming the trench gate electrode.
  • the impurity implantation depth is not stable in the vicinity of the trench gate electrode as described above. Therefore, it becomes difficult to control the impurity concentration in the region below the floating region (for example, the bottom body region).
  • the present inventors have found that the impurity concentration distribution in the vicinity of the trench gate electrode below the floating region does not greatly affect the IGBT characteristics (ON voltage, gate threshold voltage, etc.). Therefore, variations in IGBT characteristics due to variations in impurity concentration distribution in the region below the floating region hardly occur. Therefore, when this IGBT is mass-produced, the ON voltage and the gate threshold voltage are unlikely to vary between IGBTs.
  • the above-described IGBT preferably has no maximum value of n-type impurity concentration in the floating region when the n-type impurity concentration distribution in the floating region is viewed along the thickness direction of the semiconductor substrate.
  • Such a floating region can be formed by implanting an n-type impurity near the upper surface of the semiconductor substrate (within the depth range of the emitter region) and diffusing the implanted n-type impurity.
  • a floating region can be formed by epitaxial growth. According to these methods, the n-type impurity concentration in the floating region can be controlled without being affected by the shape of the trench gate electrode. Therefore, when this IGBT is mass-produced, the ON voltage variation is less likely to occur among the IGBTs.
  • the floating region is preferably formed of an epitaxial layer.
  • the n-type impurity concentration in the floating region can be made substantially constant. Therefore, the n-type impurity concentration in the floating region can be controlled more accurately. Therefore, when this IGBT is mass-produced, the ON voltage variation is less likely to occur among the IGBTs.
  • the width of the floating region along the thickness direction of the semiconductor substrate is preferably wider at a position in contact with the gate insulating film than at a position away from the gate insulating film.
  • the width of the floating region is wide in the vicinity of the gate insulating film in which holes easily flow, more holes are formed in a region below the floating region (for example, the drift region) when the IGBT is on. Can be accumulated. Therefore, according to this configuration, the on-voltage of the IGBT can be reduced.
  • the lower end of the bottom body region is located on the lower side at a position in contact with the gate insulating film rather than a position away from the gate insulating film.
  • the feedback capacity of the IGBT can be reduced.
  • the present specification provides a new method for manufacturing an IGBT.
  • an n-type emitter region is formed in a range exposed on the upper surface of the semiconductor substrate, and a p-type impurity is implanted into the upper surface of the semiconductor substrate so as to stop within the depth range of the emitter region.
  • a step of forming an n-type floating region below the depth range of the top body region, and a trench is formed on the upper surface of the semiconductor substrate.
  • the trench is disposed so as to penetrate the emitter region, the top body region, the floating region, and the bottom body region.
  • the step of forming the emitter region, the step of forming the top body region, the step of forming the floating region, the step of forming the trench, the gate insulating film, and the gate electrode may be performed in any order. Therefore, the above-mentioned “emitter region depth range” may be a depth range of an emitter region that has already been formed, or a depth range of an emitter region that will be formed in the future. Similarly, the “depth range of the top body region” and the “depth range of the floating region” are the depth range of the region that has already been formed, and the depth range of the region that will be formed in the future. There is. Further, in this specification, to implant impurities so as to stop within a predetermined depth range means that the average stop position of the implanted impurities falls within the predetermined depth range.
  • the top body region and the floating region can be stably formed by impurity diffusion. Further, since the bottom body region is formed by implanting the p-type impurity into a deep position after forming the trench gate electrode, the bottom body region can be formed without significantly increasing the p-type impurity in the floating region. Therefore, when the IGBT is mass-produced by this manufacturing method, the on-voltage and the gate threshold voltage are suppressed from varying between the mass-produced IGBTs.
  • the step of forming the top body region and the step of forming the floating region before the step of forming the trench, the gate insulating film, and the gate electrode.
  • the width of the floating region near the gate insulating film is widened. Therefore, according to this manufacturing method, an IGBT having a lower on-voltage can be manufactured.
  • the step of forming the bottom body region it is preferable to implant the p-type impurity in the semiconductor substrate in a state where the upper surface of the gate electrode exists below the upper surface of the semiconductor substrate.
  • the bottom body region can be formed so that its lower end is located at a lower side at a position in contact with the gate insulating film than at a position away from the gate insulating film. Therefore, the feedback capacity of the IGBT can be reduced.
  • This specification also provides other manufacturing methods.
  • This IGBT manufacturing method includes a step of growing an epitaxial layer made of an n-type semiconductor on an upper surface of a basic substrate, a step of forming an n-type emitter region in a range exposed on the upper surface of the epitaxial layer, and an upper surface of the epitaxial layer. Then, a p-type impurity is implanted so as to stop within the depth range of the emitter region, and the implanted p-type impurity is diffused to form a p-type top body region below the depth range of the emitter region.
  • a trench on the upper surface of the epitaxial layer Forming a trench on the upper surface of the epitaxial layer, forming a gate insulating film covering the inner surface of the trench, and forming a gate electrode disposed in the trench; and forming the trench, the gate insulating film, and the gate electrode
  • a p-type impurity is implanted into the upper surface of the epitaxial layer so as to stop in the base substrate, and a p-type bottom body region is formed in the base substrate.
  • it has a step of forming.
  • an n-type epitaxial layer remains between the top body region and the bottom body region to form a floating region, and the trench includes an emitter region, a top body region, a floating region, and a bottom body region. It arrange
  • the top body region and the floating region can be stably formed by epitaxial growth and impurity diffusion. Therefore, when the IGBT is mass-produced by this manufacturing method, the ON voltage and the gate threshold voltage are suppressed from varying between the IGBTs.
  • the floating region is formed of an n-type epitaxial layer. Therefore, the n-type impurity concentration in the floating region can be made substantially constant. Therefore, when this IGBT is mass-produced, the ON voltage variation is less likely to occur among the IGBTs.
  • the step of forming the top body region is preferably performed before the step of forming the trench, the gate insulating film, and the gate electrode.
  • the width of the n-type epitaxial layer (that is, the floating region) in the vicinity of the gate insulating film is widened. Therefore, according to this manufacturing method, an IGBT having a lower on-voltage can be manufactured.
  • the p-type impurity is implanted into the semiconductor substrate with the upper surface of the gate electrode existing below the upper surface of the semiconductor substrate. Is preferred.
  • the bottom body region can be formed so that its lower end is located at a lower side at a position in contact with the gate insulating film than at a position away from the gate insulating film. Therefore, the feedback capacity of the IGBT can be reduced.
  • FIG. 2 is a graph showing an impurity concentration distribution in a semiconductor substrate along the line AA in FIG. 2 is a graph showing an impurity concentration distribution in a semiconductor substrate along the line BB in FIG. 1.
  • the flowchart which shows the manufacturing method of IGBT10.
  • FIG. 6 is a longitudinal sectional view of the semiconductor substrate 100 before the manufacturing method of FIG. 5 is started.
  • FIG. 8 is a graph showing an impurity concentration distribution in the semiconductor substrate 100 taken along the line CC of FIG.
  • the longitudinal cross-sectional view of the semiconductor substrate 100 after step S4 implementation. 10 is a graph showing an impurity concentration distribution in the semiconductor substrate 100 along the line DD in FIG. 9.
  • the longitudinal cross-sectional view of the semiconductor substrate 100 after step S6 implementation. 12 is a graph showing an impurity concentration distribution in the semiconductor substrate 100 taken along the line EE of FIG.
  • FIG. 16 is an enlarged view of the upper surface of the gate electrode 44 of FIG. 15.
  • FIG. 10 is a longitudinal sectional view illustrating another method for forming the wide portion of the floating region 24.
  • FIG. 10 is a longitudinal sectional view illustrating another method for forming the wide portion of the floating region 24.
  • the longitudinal cross-sectional view of IGBT which has the wide part 24b.
  • the flowchart which shows the manufacturing method of IGBT of 2nd Embodiment.
  • FIG. 33 is a graph showing an impurity concentration distribution in the semiconductor substrate 300 along the line GG in FIG.
  • the IGBT 10 shown in FIG. 1 includes a semiconductor substrate 12 and electrodes, insulating films, and the like formed on the upper and lower surfaces of the semiconductor substrate 12.
  • a plurality of trenches 40 are formed on the upper surface of the semiconductor substrate 12.
  • the inner surface of each trench 40 is covered with a gate insulating film 42.
  • a gate electrode 44 is formed inside each trench 40.
  • the upper surface of the gate electrode 44 is covered with a cap insulating film 46.
  • An interlayer insulating film 47 is formed on the cap insulating film 46.
  • the gate electrode 44 can be connected to the outside at a position not shown.
  • the gate insulating film 42 and the gate electrode 44 formed in the trench 40 may be collectively referred to as a trench gate electrode 48.
  • the trench gate electrodes 48 extend in parallel to each other.
  • an emitter region 20 Inside the semiconductor substrate 12, an emitter region 20, a top body region 22, a floating region 24, a bottom body region 26, a drift region 28, a buffer region 30, and a collector region 32 are formed.
  • the emitter region 20 is an n-type region and is selectively formed in a range exposed on the upper surface of the semiconductor substrate 12.
  • the emitter region 20 is in contact with the gate insulating film 42. As shown in FIG. 2, the emitter region 20 extends in parallel along the trench gate electrode 48.
  • the top body region 22 is a p-type region, and is formed on the lower side of the emitter region 20 and on the side of the emitter region 20. As shown in FIGS. 1 and 2, the top body region 22 is exposed on the upper surface of the semiconductor substrate 12 between the two emitter regions 20. The top body region 22 is in contact with the gate insulating film 42 below the emitter region 20.
  • the floating region 24 is an n-type region and is formed below the top body region 22. Floating region 24 is separated from emitter region 20 by top body region 22. The floating region 24 is in contact with the gate insulating film 42. The upper boundary of the floating region 24 is displaced upward as it approaches the gate insulating film 42. The lower boundary of the floating region 24 is displaced downward as it approaches the gate insulating film 42. Therefore, the width of the floating region 24 along the thickness direction of the semiconductor substrate 12 varies depending on the position. That is, the width W1 of the floating region 24 at a position in contact with the gate insulating film 42 is larger than the width W2 of the floating region 24 at a position away from the gate insulating film 42.
  • the part of the floating region 24 having the width W1 is referred to as a wide portion 24a.
  • the bottom body region 26 is a p-type region and is formed below the floating region 24. Bottom body region 26 is separated from top body region 22 by floating region 24. Bottom body region 26 is in contact with gate insulating film 42. The lower boundary of the bottom body region 26 is located at a lower position at a position in contact with the gate insulating film 42 than a position away from the gate insulating film 42. That is, a displacement portion 26 a that is displaced downward along the gate insulating film 42 is formed in the bottom body region 26 that is in contact with the gate insulating film 42.
  • the drift region 28 is an n-type region containing a low-concentration n-type impurity.
  • the drift region 28 is formed below the bottom body region 26.
  • the drift region 28 is separated from the floating region 24 by the bottom body region 26.
  • the drift region 28 is in contact with the gate insulating film 42 located at the lower end of the trench 40.
  • the buffer region 30 is an n-type region containing a higher concentration of n-type impurities than the drift region 28.
  • the buffer region 30 is formed below the drift region 28.
  • the collector region 32 is a p-type region containing a high concentration of p-type impurities.
  • the collector region 32 is formed in a range exposed on the lower surface of the semiconductor substrate 12.
  • Collector region 32 is separated from bottom body region 26 by drift region 28 and buffer region 30.
  • each trench 40 penetrates the emitter region 20, the top body region 22, the floating region 24, and the bottom body region 26 to form a drift region. It is arranged to reach 28.
  • the gate electrode 44 faces the emitter region 20, the top body region 22, the floating region 24, and the bottom body region 26 through the gate insulating film 42 on the side surface of the trench 40.
  • An emitter electrode 60 is formed on the upper surface of the semiconductor substrate 12.
  • the emitter electrode 60 is ohmically connected to the emitter region 20 and the top body region 22.
  • the emitter electrode 60 is insulated from the gate electrode 44 by a cap insulating film 46 and an interlayer insulating film 47.
  • a collector electrode 62 is formed on the lower surface of the semiconductor substrate 12. The collector electrode 62 is ohmically connected to the collector region 32.
  • FIG. 3 shows the concentration distribution of the n-type impurity and the p-type impurity in the semiconductor substrate 12 when viewed along the line AA in FIG. 1.
  • FIG. 4 shows the BB line in FIG. The concentration distribution of n-type impurities and p-type impurities in the semiconductor substrate 12 when viewed along the line is shown.
  • 3 and 4 and other diagrams showing impurity concentration distributions show graphs from which a minute noise waveform of a measurement error level is removed. In these figures, a logarithmic axis is used as an axis indicating concentration.
  • the p-type impurity concentration has a maximum value at the upper end of the emitter region 20.
  • the p-type impurity concentration decreases from the upper end of the emitter region 20 toward the lower side, and becomes a minimum value P LL in the floating region 24.
  • the p-type impurity concentration increases from the position of the minimum value P LL toward the lower side, and reaches a maximum value P LH in the bottom body region 26.
  • the p-type impurity concentration decreases toward the lower side from the position of the maximum value PLH , and becomes substantially zero at the boundary between the bottom body region 26 and the drift region 28.
  • the n-type impurity concentration has a maximum value at the upper end of the emitter region 20.
  • the n-type impurity concentration decreases from the upper end of the emitter region 20 toward the lower side.
  • the decreasing rate of the n-type impurity concentration becomes gentle at the position 22 c in the top body region 22.
  • the n-type impurity concentration decreases as it goes downward.
  • n-type impurity concentration is decreased in the bottom body region within 26 up to the value N L, n-type impurity concentration is substantially constant at a value N L is within the drift region 28.
  • the p-type impurity concentration in the BB line is distributed in substantially the same manner as the p-type impurity concentration in the AA line.
  • the n-type impurity concentration is lower than the p-type impurity concentration in the depth range of the emitter region 20.
  • the n-type impurity concentration is distributed in substantially the same manner as the n-type impurity concentration in the AA line.
  • the IGBT 10 is manufactured according to the flowchart shown in FIG.
  • the IGBT 10 is manufactured from the semiconductor substrate 100 shown in FIG.
  • the semiconductor substrate 100 is an n-type silicon substrate having substantially the same n-type impurity concentration N L (in this embodiment, about 1 ⁇ 10 14 cm 3 ) as the drift region 28.
  • the thickness of the semiconductor substrate 100 is about 700 ⁇ m.
  • step S2 the floating region 24 is formed in the semiconductor substrate 100 as shown in FIG. Specifically, first, n-type impurities (phosphorus in this embodiment) are ion-implanted into the upper surface of the semiconductor substrate 100.
  • the acceleration energy of ions is set to 30 keV to 300 keV, and the dose is set to 1 ⁇ 10 11 to 1 ⁇ 10 14 / cm 2 .
  • the implantation of the n-type impurity is performed so that the implanted n-type impurity stops in a region near the upper surface of the semiconductor substrate 100 (a depth range in which the emitter region 20 is formed later).
  • the implantation of the n-type impurity is performed so that the average stop position of the implanted n-type impurity is a region near the upper surface of the semiconductor substrate 100 (a depth range in which the emitter region 20 will be formed later).
  • the semiconductor substrate 100 is heat-treated.
  • the semiconductor substrate 100 is held at a temperature of 900 to 1250 ° C. for 30 to 120 minutes in a nitrogen (N 2 ) or oxygen (O 2 ) atmosphere.
  • the atmosphere for the heat treatment may be a mixed atmosphere of nitrogen and oxygen, or may be an atmosphere in which hydrogen (H 2 ) is added to oxygen, nitrogen, or a mixed gas thereof.
  • the n-type impurity implanted into the semiconductor substrate 100 is diffused and activated.
  • the floating region 24 is formed in the semiconductor substrate 100 as shown in FIG.
  • the n-type impurity concentration is highest at the position of the upper surface of the semiconductor substrate 100, and the impurity concentration decreases from the position toward the lower side.
  • the n-type impurity concentration is distributed because the n-type impurity is implanted so as to stop near the upper surface of the semiconductor substrate 100, and the n-type impurity is diffused.
  • the top body region 22 is formed in the semiconductor substrate 100 as shown in FIG. Specifically, first, a p-type impurity (boron in this embodiment) is ion-implanted into the upper surface of the semiconductor substrate 100.
  • the acceleration energy of ions is set to 30 keV to 150 keV, and the dose is set to 1 ⁇ 10 11 to 5 ⁇ 10 14 / cm 2 .
  • the implantation of the p-type impurity is performed so that the implanted p-type impurity stops in a region near the upper surface of the semiconductor substrate 100 (a depth range in which the emitter region 20 will be formed later).
  • the implantation of the p-type impurity is performed so that the average stop position of the implanted p-type impurity is a region near the upper surface of the semiconductor substrate 100 (a depth range in which the emitter region 20 is formed later).
  • the semiconductor substrate 100 is heat-treated.
  • the semiconductor substrate 100 is held at a temperature of 900 to 1250 ° C. for 30 to 120 minutes in an atmosphere of nitrogen, oxygen, a mixed gas of nitrogen and oxygen, or a gas obtained by adding hydrogen thereto.
  • the p-type impurity implanted into the semiconductor substrate 100 is diffused and activated.
  • the top body region 22 is formed inside the semiconductor substrate 100.
  • FIG. 9 the top body region 22 is formed inside the semiconductor substrate 100.
  • the p-type impurity concentration in the semiconductor substrate 100 is highest at the position of the upper surface of the semiconductor substrate 100, and decreases from the position toward the lower side.
  • the p-type impurity concentration is distributed because the p-type impurity is implanted so as to stop near the upper surface of the semiconductor substrate 100, and the p-type impurity is diffused.
  • step S6 the emitter region 20 is formed in the semiconductor substrate 100 as shown in FIG. Specifically, first, a resist is formed on the upper surface of the semiconductor substrate 100. The resist is formed so as to cover a region where the emitter region 20 is not formed (a region where the top body region 22 is exposed on the upper surface of the semiconductor substrate 100 in FIG. 11). Next, n-type impurities (arsenic in this embodiment) are ion-implanted into the upper surface of the semiconductor substrate 100.
  • the acceleration energy of ions is set to 30 keV to 150 keV, and the dose is set to 1 ⁇ 10 13 to 1 ⁇ 10 16 / cm 2 .
  • an n-type impurity is implanted into the upper surface of the semiconductor substrate 100 in a range not covered with the resist. Further, the implantation of the n-type impurity is performed so that the n-type impurity stops in a region near the upper surface of the semiconductor substrate 100.
  • the semiconductor substrate 100 is heat-treated. Here, the semiconductor substrate 100 is held at a temperature of 900 to 1250 ° C. for 20 to 120 minutes in an atmosphere of nitrogen, oxygen, a mixed gas of nitrogen and oxygen, or a gas obtained by adding hydrogen thereto. By performing the heat treatment, the n-type impurity implanted into the semiconductor substrate 100 is diffused and activated. Thereby, as shown in FIG. 11, the emitter region 20 is formed. As shown in FIG.
  • the n-type impurity concentration in the emitter region 20 is highest at the position of the upper surface of the semiconductor substrate 100, and decreases from the position toward the lower side.
  • the n-type impurity concentration is distributed because the n-type impurity is implanted so as to stop near the upper surface of the semiconductor substrate 100, and the n-type impurity is diffused.
  • a trench 40 is formed on the upper surface of the semiconductor substrate 100 as shown in FIG. Specifically, first, an etching mask is formed on the upper surface of the semiconductor substrate 100. In the etching mask, an opening is formed in a region where the trench 40 is to be formed. Next, the upper surface of the semiconductor substrate 100 in the opening is etched by anisotropic etching such as RIE. As a result, the trench 40 is formed on the upper surface of the semiconductor substrate 100. The trench 40 is formed to reach a depth corresponding to the drift region 28 of FIG. The etching mask is removed after etching.
  • step S10 the semiconductor substrate 100 is heat-treated at 800 ° C. to 1150 ° C. in an oxidizing atmosphere. As a result, an oxide film is formed on the surface of the semiconductor substrate 100 as shown in FIG. At this time, an oxide film is also formed on the inner surface of the trench 40.
  • the oxide film formed on the inner surface of the trench 40 is a gate insulating film 42.
  • an oxide film (gate insulating film 42) grows on the inner surface of the trench 40, the growing oxide film absorbs p-type impurities from the surrounding region, and n-type impurities from the oxide film itself to the surrounding region. Discharge. This phenomenon is generally called segregation.
  • the width of the floating region 24 in the vicinity of the gate insulating film 42 increases as shown in FIG.
  • the wide portion 24 a of the floating region 24 is formed in the range in contact with the gate insulating film 42.
  • step S12 polysilicon is grown on the surface of the semiconductor substrate 100.
  • the trench 40 is filled with polysilicon.
  • the polysilicon formed on the upper surface of the semiconductor substrate 100 is removed by etching.
  • the semiconductor substrate 100 is in the state shown in FIG.
  • the gate electrode 44 is formed by the polysilicon remaining in the trench 40.
  • step S ⁇ b> 12 is performed so that the upper surface of the gate electrode 44 is positioned below the upper surface of the semiconductor substrate 100 as shown in FIG. 16. That is, after step S ⁇ b> 12 is performed, a step H ⁇ b> 1 is formed between the gate electrode 44 and the upper surface of the semiconductor substrate 100.
  • step S13 the semiconductor substrate 100 is heat-treated in an oxidizing atmosphere. As a result, the upper surface of the gate electrode 44 is oxidized to form a cap insulating film 46.
  • the cap insulating film 46 having a thickness of about 30 nm is formed.
  • step S ⁇ b> 14 p-type impurities are implanted into the semiconductor substrate 100 in order to form the bottom body region 26.
  • a p-type impurity boron in this embodiment
  • the acceleration energy of ions is set to 300 keV to 3 MeV
  • the dose amount is set to 1 ⁇ 10 11 to 1 ⁇ 10 14 cm 2 .
  • the implantation of the p-type impurity is performed so that the p-type impurity stops in a region below the floating region 24 (a depth range in which the bottom body region 26 is to be formed). More specifically, the implantation of the p-type impurity is performed so that the average stop position of the implanted p-type impurity is the lower region of the floating region 24 (the depth range in which the bottom body region 26 is to be formed).
  • step S15 an interlayer insulating film 47 is formed on the semiconductor substrate 100 by CVD.
  • an interlayer insulating film 47 having a thickness of about 1000 nm is formed.
  • the bottom body region 26 is formed. Specifically, the semiconductor substrate 100 is heat-treated by reflow. In this heat treatment, the semiconductor substrate 100 is maintained at a temperature of 900 to 1000 ° C. for 15 to 60 minutes in a nitrogen atmosphere (that is, a non-oxidizing atmosphere). By performing the heat treatment, the p-type impurity implanted into the semiconductor substrate 100 in step S14 is diffused and activated. As a result, the bottom body region 26 is formed in the semiconductor substrate 100 as shown in FIG. Note that since this heat treatment is performed in a non-oxidizing atmosphere, generation of OSF in the semiconductor substrate 100 is prevented. The n-type region below the bottom body region 26 is a drift region 28.
  • step S14 When step S14 is performed, the impurity concentration distribution in the semiconductor substrate 100 along the line FF in FIG. 17 becomes the distribution shown in FIG.
  • the reason why the maximum value PLH of the p-type impurity concentration is formed in the bottom body region 26 is that the ion implantation in step S14 is performed so that the p-type impurity stops within the range where the bottom body region 26 is to be formed. Because. In addition, since the p-type impurity concentration in the bottom body region 26 is increased in this way, a minimum value P LL of the p-type impurity concentration is formed in the floating region 24.
  • the step H1 is formed between the upper surface of the gate electrode 44 and the upper surface of the semiconductor substrate 100 when the p-type impurity is implanted in step S14. For this reason, the average stop position of the p-type impurity is lower in the region near the trench gate electrode 48 than in the region far from the trench gate electrode 48 due to the shape of the step H1. For this reason, the displacement portion 26 a is formed in the bottom body region 26 in a range in contact with the gate insulating film 42.
  • step S17 the insulating film covering the emitter region 20 and the top body region 22 is removed.
  • an emitter electrode 60 is formed on the upper surface of the semiconductor substrate 100.
  • step S18 the lower surface of the semiconductor substrate 100 is processed. Specifically, first, the lower surface of the semiconductor substrate 100 is polished to make the semiconductor substrate 100 thinner. Next, the buffer region 30 and the collector region 32 are formed inside the semiconductor substrate 100 by ion implantation and heat treatment on the lower surface of the semiconductor substrate 100. Thereafter, the collector electrode 62 is formed on the lower surface of the semiconductor substrate 100.
  • step S18 is performed, the IGBT 10 shown in FIG. 1 is completed.
  • a voltage higher than the gate threshold voltage (minimum gate voltage necessary for turning on the IGBT 10) is applied to the gate electrode 44 in a state in which a positive voltage is applied between the emitter electrode 60 and the collector electrode 62.
  • the IGBT 10 is turned on. That is, a channel is formed in the top body region 22 and the bottom body region 26 in the range in contact with the gate insulating film 42, and electrons flow from the emitter region 20 through the channel to the collector region 32.
  • holes flow from the collector region 32 into the drift region 28. Due to the inflow of holes into the drift region 28, a conductivity modulation phenomenon occurs in the drift region 28, and the electrical resistance of the drift region 28 decreases.
  • the floating region 24 exists between the drift region 28 and the top body region 22, and the floating region 24 serves as a barrier to prevent the holes from moving toward the top body region 22. For this reason, the concentration of holes in the drift region 28 is increased, and the electrical resistance of the drift region 28 is further reduced. Thereby, the on-voltage of the IGBT 10 is reduced.
  • the top body region 22 is formed by diffusing p-type impurities implanted in the vicinity of the upper surface of the semiconductor substrate 100.
  • the p-type impurity concentration decreases from the upper side to the lower side.
  • the top body region 22 can be formed without forming defects such as OSF in the semiconductor substrate 100 and without being affected by the shape of the trench gate electrode 48. That is, the position of the top body region 22 and the p-type impurity concentration in the top body region 22 can be accurately controlled. For this reason, when the IGBT 10 of the first embodiment is mass-produced, the gate threshold voltage hardly varies among the mass-produced IGBTs 10.
  • the bottom body region 26 is formed by directly injecting p-type impurities into the depth of the bottom body region 26 after forming the trench gate electrode 48. Therefore, the bottom body region 26 can be formed with almost no increase in the p-type impurity concentration in the floating region 24. As a result, the minimum value P LL of the p-type impurity concentration is formed in the floating region 24. For this reason, the concentration difference between the n-type impurity and the p-type impurity is relatively large in the floating region 24. As a result, the floating region 24 is easily formed stably. For this reason, when the IGBT 10 of the first embodiment is mass-produced, the on-voltage is unlikely to vary among the mass-produced IGBTs 10.
  • the p-type impurity is implanted into the bottom body region 26 after the trench gate electrode 48 is formed in this way, the p near the trench gate electrode 48 is formed according to the shape of the step H1 above the trench gate electrode 48.
  • the implantation depth of the type impurity changes. For this reason, the implantation depth of the p-type impurity near the trench gate electrode 48 cannot be controlled so accurately.
  • the p-type impurity concentration in the bottom body region 26 in the vicinity of the trench gate electrode 48 has a small effect on the on-voltage and gate threshold voltage of the IGBT 10. Therefore, the ON voltage and the gate threshold voltage hardly vary due to this influence.
  • the displacement portion 26 a can be formed in the bottom body region 26.
  • the protruding amount L1 of the trench gate electrode 48 protruding below the bottom body region 26 is relatively large. For this reason, the holes existing in the drift region 28 near the bottom body region 26 are blocked by the protruding trench gate electrode 48, and the lateral movement in the drift region 28 is suppressed. Therefore, many holes are accumulated in the drift region 28 near the bottom body region 26. Thereby, the on-voltage of the IGBT 10 is reduced.
  • the contact area between the gate insulating film and the drift region is increased, and the feedback capacity of the IGBT is increased.
  • the contact area between the gate insulating film 42 and the drift region 28 is reduced by forming the displacement portion 26a. Therefore, the IGBT 10 has a small feedback capacity despite the large protrusion amount L1. Therefore, the switching loss generated in the IGBT 10 of the first embodiment is small.
  • the wide portion 24 a of the floating region 24 is formed near the gate insulating film 42.
  • the wide portion 24 a prevents the holes from moving from the drift region 28 to the top body region 22. Thereby, the on-voltage of the IGBT 10 is further reduced.
  • the floating region 24, the top body region 22, and the emitter region 20 are formed in this order. However, the order of forming these may be changed in any way. If the wide portion 24 a need not be formed in the floating region 24, the floating region 24, the top body region 22, and the emitter region 20 may be formed after the trench gate electrode 48 is formed. In the case where the emitter region 20 is formed before the trench gate electrode 48 is formed, arsenic is preferably used as an n-type impurity for forming the emitter region 20 as described above. This is because arsenic is difficult to thermally diffuse, so that arsenic can be retained in the target region even if it receives heat when the trench gate electrode 48 is formed.
  • Phosphorus can be used in place of arsenic to form the emitter region 20. In this case, since phosphorus easily diffuses, it is better to form the emitter region 20 after the trench gate electrode 48 is formed. In the first embodiment described above, phosphorus is used as the n-type impurity for forming the floating region 24. However, arsenic may be used instead of phosphorus.
  • the wide portion 24 a is formed in the floating region 24 by forming the gate insulating film 42 after forming the floating region 24 and the top body region 22.
  • the wide portion may be formed in the floating region 24 by the following method. In this method, first, steps S2 to S4 described above are performed. Next, as shown in FIG. 19, a mask 102 having an opening in a region where the trench 40 is formed is formed on the upper surface of the semiconductor substrate 100. Then-type impurities are implanted into the floating region 24 through the mask 102, and the implanted n-type impurities are diffused and activated. Thereby, as shown in FIG. 20, the wide part 24b is formed. Thereafter, a trench gate electrode 48 is formed so as to penetrate the wide portion 24b, and other necessary processes are performed, whereby the IGBT shown in FIG. 21 is completed.
  • the trench gate electrode 48, the emitter region 20, and the top body region 22 are arranged on the upper surface of the semiconductor substrate as shown in FIG. However, these may be arranged as shown in FIG. 22 or FIG.
  • the impurity in the BB line of FIG. is maximum at the upper end of the semiconductor substrate 100.
  • the impurity concentration in the BB line becomes as shown in FIG. That is, the maximum value NLH of the n-type impurity concentration is formed within the depth range of the emitter region 20.
  • the maximum value NLH of the n-type impurity concentration is formed in the depth range of the emitter region 20, the n-type impurity concentration in the top body region 22 and the floating region 24 below the emitter region 20. If there is no local maximum, there is no problem. This is because the n-type impurity implantation depth is shallow within the depth range of the emitter region 20, so that problems such as OSF do not occur.
  • the maximum value PLH2 of the p-type impurity concentration may be within the depth range of the emitter region 20, as shown in FIG.
  • the emitter region 20 may have a maximum value N LH2 of the n-type impurity concentration.
  • the minimum value P LL of the p-type impurity may be higher than the n-type impurity concentration NL of the drift region 28.
  • FIG. 28 shows the concentration distribution of the impurities implanted in steps S2, S4, S6, and S14 separately for each step. As shown in FIG. 28, part of the p-type impurity implanted in step S ⁇ b> 14 may be distributed in the emitter region 20. For example, as shown in FIG.
  • the n-type impurity concentration at the intersection C1 between the graph of the p-type impurity concentration implanted in step S14 and the graph of the n-type impurity concentration implanted in step S6 is n. It may be larger than the type impurity concentration N L (the original n-type impurity concentration of the semiconductor substrate 100).
  • a part of the n-type impurity implanted and diffused in step S ⁇ b> 2 may be distributed to the lower side of the bottom body region 26. That is, a region 28 a having an n-type impurity concentration higher than the concentration N L may be formed below the bottom body region 26.
  • the drift region 28 is formed by the entire n-type region below the bottom body region including the region 28a. This structure can be formed by increasing the diffusion distance of the n-type impurity implanted in step S2.
  • the floating region 24 can be stably formed, and variations in the on-voltage are further reduced.
  • the n-type impurity concentration in the top body region 22 is lowered, and the variation in the gate threshold voltage is further reduced.
  • each part of the IGBT according to the second embodiment is arranged in substantially the same manner as the IGBT 10 according to the first embodiment shown in FIGS.
  • the IGBT of the second embodiment is different in the impurity concentration distribution from the IGBT 10 of the first embodiment.
  • the n-type impurity concentration is substantially constant in the top body region 22 and the floating region 24.
  • the IGBT of the second embodiment is manufactured according to the flowchart of FIG.
  • the IGBT according to the second embodiment is manufactured from a silicon substrate (hereinafter referred to as a base substrate) having an n-type impurity concentration NL substantially the same as that of the drift region 28.
  • step S32 an n-type semiconductor layer 210 having an n-type impurity concentration higher than that of the basic substrate 200 is epitaxially grown on the basic substrate 200 as shown in FIG.
  • the n-type semiconductor layer 210 is referred to as an epitaxial layer 210.
  • the epitaxial layer 210 and the basic substrate 200 are collectively referred to as a semiconductor substrate 300.
  • the impurity concentration in the semiconductor substrate 300 has the distribution shown in FIG. As shown in the figure, the n-type impurity concentration in the epitaxial layer 210 is substantially constant.
  • step S34 the top body region 22 is formed in the epitaxial layer 210 as shown in FIG.
  • p-type impurities are ion-implanted into the upper surface of the epitaxial layer 210 under the same conditions as in step S4 described above. That is, the p-type impurity is implanted so that the average stop position of the implanted p-type impurity is a region near the upper surface of the epitaxial layer 210 (a depth range in which the emitter region 20 will be formed later).
  • the semiconductor substrate 300 is heat-treated under the same conditions as in step S4 described above, and the implanted p-type impurities are diffused and activated.
  • the top body region 22 is formed in the epitaxial layer 210.
  • the top body region 22 is formed so that the n-type epitaxial layer 210 remains below the top body region 22.
  • the n-type epitaxial layer 210 below the top body region 22 becomes the floating region 24.
  • step S36 the emitter region 20 is formed in the epitaxial layer 210 in the same manner as in step S6 described above.
  • step S ⁇ b> 38 a trench 40 that reaches the basic substrate 200 through the emitter region 20, the top body region 22, and the floating region 24 is formed on the upper surface of the semiconductor substrate 300.
  • the gate insulating film 42 is formed in the same manner as in step S10 described above. At this time, the wide portion 24 a is formed in the floating region 24 near the gate insulating film 42.
  • step S42 the gate electrode 44 is formed in the same manner as in step S12 described above. After step S42, the semiconductor substrate 300 is in the state shown in FIG.
  • step S44 as shown in FIG. 36, the bottom body region 26 is formed in a region in contact with the floating region 24 in the base substrate 200.
  • step S44 under the same conditions as in step S14 described above, the average stop position of the implanted p-type impurities is within the region below the floating region 24 (the depth range of the bottom body region 26 to be formed). Then, a p-type impurity is implanted.
  • the semiconductor substrate 300 is heat-treated to diffuse and activate p-type impurities. As a result, the bottom body region 26 is formed as shown in FIG. Note that a displacement portion 26 a is formed in the bottom body region 26 due to the effect of the step between the upper surface of the gate electrode 44 and the upper surface of the epitaxial layer 210.
  • Steps S45, 46, and 48 are performed in the same manner as Steps S15, 16, and S18.
  • the IGBT having the cross-sectional structure shown in FIG. 1 and the impurity concentration distribution shown in FIG. 30 is completed.
  • the floating region 24 is formed by the n-type epitaxial layer 210. In this way, when the floating region 24 is formed by epitaxial growth, the n-type impurity concentration of the floating region 24 can be made higher than when the floating region 24 is formed by diffusion as in the first embodiment. As a result, the floating region 24 can be formed more stably, and variations in on-voltage between IGBTs during mass production can be further reduced.
  • the n-type impurity concentration in the floating region 24 is substantially constant. This also reduces the variation in on-voltage. That is, in the IGBT 10 of the first embodiment, the maximum value NFH of the n-type impurity concentration in the floating region 24 exists at the boundary between the top body region 22 and the floating region 24 as shown in FIG. When the p-type impurity concentration near the boundary changes, the maximum value NFH also changes. The maximum value N FH affects the on-voltage of the IGBT. For this reason, in the IGBT 10 of the first embodiment, the p-type impurity concentration in the vicinity of the boundary is one of the factors that determine the on-voltage of the IGBT 10.
  • the n-type impurity concentration in the floating region 24 is substantially constant, even if the p-type impurity concentration in the vicinity of the boundary changes, the n-type impurity concentration in the floating region 24 changes. The maximum value does not change.
  • the factor for determining the on-voltage is reduced, the on-voltage variation is less likely to occur among the IGBTs during mass production.
  • the maximum value P LH of the p-type impurity concentration is in the bottom body region 26.
  • the maximum value P LH may exist at the boundary between the floating region 24 and the bottom body region 26, and the maximum value P LH is present in the floating region 24 as shown in FIG. May be present.
  • the maximum value PLH is lower than the n-type impurity concentration in the floating region 24.
  • to the maximum value P LH may be an n-type impurity concentration and the same degree of floating region 24, as shown in FIG. 40, the maximum value P LH is floating region 24 It may be higher than the n-type impurity concentration.
  • the impurity concentration may be distributed as described above with reference to FIGS.
  • each region may be arranged as shown in FIGS.
  • the IGBT formed on the semiconductor substrate has been described, but another semiconductor element may be further formed on the semiconductor substrate.
  • another semiconductor element may be further formed on the semiconductor substrate.
  • a diode that conducts in a direction opposite to the IGBT may be formed on the semiconductor substrate.
  • the heat treatment for diffusing impurities into the top body region and the heat treatment for diffusing impurities into the floating region are separately performed. Impurity diffusion into the top body region and impurity diffusion into the top body region may be performed.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Thin Film Transistor (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Thyristors (AREA)

Abstract

 IGBTは、エミッタ領域と、エミッタ領域の下側に形成されているトップボディ領域と、トップボディ領域の下側に形成されているフローティング領域と、フローティング領域の下側に形成されているボトムボディ領域と、トレンチと、トレンチの内面を覆っているゲート絶縁膜と、トレンチの内部に配置されているゲート電極を有している。エミッタ領域よりも下側に位置するトップボディ領域内とフローティング領域内のp型不純物濃度分布を半導体基板の厚み方向に沿って見たときに、p型不純物濃度がエミッタ領域よりも下側に位置するトップボディ領域の上端から下側に向かうに従って減少し、フローティング領域内の所定深さで極小値となる。

Description

IGBTとその製造方法
 本明細書に開示の技術は、IGBTに関する。
 日本国特許公開公報第2010-103326号(以下、特許文献1という)には、トップボディ領域とフローティング領域とボトムボディ領域を有するIGBTが開示されている。このIGBTを製造する際には、トレンチゲート電極を形成した後に、トップボディ領域の深さ範囲内で停止するようにp型不純物を注入し、フローティング領域の深さ範囲内で停止するようにn型不純物を注入し、ボトムボディ領域の深さ範囲内で停止するようにp型不純物を注入する。これによって、トップボディ領域、フローティング領域、及び、ボトムボディ領域を形成する。
 特許文献1の製造方法では、トレンチゲート電極を形成した後に各不純物を注入する。このようにトレンチゲート電極の形成後に各領域に不純物を注入すると、トレンチゲート電極の上部に存在する凹部の形状の影響を受けて、トレンチゲート電極の近傍の領域への不純物の注入深さを正確に制御することが困難となる。特許文献1の技術には、凹部の深さを所定値とすることで、トレンチゲート電極の近傍の領域への不純物の注入深さが安定することが説明されている。しかしながら、この方法でも、ある程度の注入深さのばらつきは発生してしまう。この注入深さのばらつきによって、量産されるIGBTの間で、オン電圧やゲート閾値電圧のばらつきが生じる。
 トレンチゲート電極の近傍における不純物の注入深さのばらつきを防止するために、不純物を注入した後に、トレンチゲート電極を形成することも考えられる。しかしながら、特許文献1のように各領域に不純物を直接注入する方法では、高エネルギーによって各不純物を深い位置に注入する必要があるため、半導体基板に対するダメージが大きい。このようにダメージを受けた半導体基板に対してトレンチゲート電極を形成すると、ゲート絶縁膜を形成するための熱処理において、半導体基板中に酸化誘起欠陥(以下、OSFという)が発生する。OSFが形成された半導体基板にはリーク電流が生じるため、この方法を採用することは難しい。
 したがって、本明細書では、量産されるIGBTの間でオン電圧とゲート閾値電圧のばらつきを抑制することができる技術を提供する。
 本明細書が提供するIGBTは、半導体基板を備える。IGBTは、エミッタ領域、トップボディ領域、フローティング領域、ボトムボディ領域、トレンチ、ゲート絶縁膜、及び、ゲート電極を有する。エミッタ領域は、半導体基板の上面に露出する範囲に形成されているn型の領域である。トップボディ領域は、エミッタ領域の下側に形成されているp型の領域である。フローティング領域は、トップボディ領域の下側に形成されており、トップボディ領域によってエミッタ領域から分離されているn型の領域である。ボトムボディ領域は、フローティング領域の下側に形成されており、フローティング領域によってトップボディ領域から分離されているp型の領域である。トレンチは、半導体基板の上面に形成されており、エミッタ領域、トップボディ領域、フローティング領域、及び、ボトムボディ領域を貫通している。ゲート絶縁膜は、トレンチの内面を覆っている。ゲート電極は、トレンチの内部に配置されている。エミッタ領域よりも下側に位置するトップボディ領域とフローティング領域内のp型不純物濃度分布を半導体基板の厚み方向に沿って見たときに、p型不純物濃度がエミッタ領域よりも下側に位置するトップボディ領域の上端から下側に向かうに従って減少し、フローティング領域内の所定深さで極小値となる。
 なお、トップボディ領域は、エミッタ領域の下側だけでなく、エミッタ領域の側方に形成されていてもよい。また、上記の「半導体基板の上面に露出する範囲」とは、半導体基板上に形成された電極や絶縁膜を除去した場合に、半導体基板の上面に現れる範囲を意味する。したがって、表面が電極や絶縁膜に覆われている領域であっても、「半導体基板の上面に露出する範囲」に該当する場合がある。また、本明細書において半導体基板中の不純物濃度分布に関して説明する際には、振幅が不純物濃度の30%よりも小さい波形は、測定誤差によるノイズであり、極大値または極小値として扱わない。例えば、図41のグラフAに示すようなトップボディ領域及びフローティング領域内のp型不純物濃度分布が得られた場合には、プラスピーク値A1及びマイナスピーク値A2は、極大値及び極小値として扱わない。これは、値A1、A2を含む波形の振幅Aw(=(A1-A2)/2)が、値A1と値A2の平均値A3の30%より小さいためである。このように小さい波形を無視すると、グラフAは、グラフBのように見なすことができる。また、グラフBのプラスピーク値B1は極大値として扱い、マイナスピーク値B2は極小値として扱う。これは、値B1、値B2を含む波形の振幅Bw(=(B1-B2)/2)が、値B1と値B2の平均値B3の30%より大きいためである。したがって、図41に示すグラフAは、「p型不純物濃度がエミッタ領域よりも下側に位置するトップボディ領域の上端から下側に向かうに従って減少し、フローティング領域内の所定深さで極小値となる」との構成を有している。なお、図41は、説明のために例示されたものであり、請求項を限定するものではない。例えば、プラスピーク値B1は、ボトムボディ領域内に存在しなくてもよい。
 このように、下側に向かうに従って減少するようにp型不純物濃度が分布しているトップボディ領域は、半導体基板の上面近傍(エミッタ領域の深さ範囲内)にp型不純物を注入し、注入したp型不純物を拡散することで形成することができる。この方法では、浅い位置に注入したp型不純物を拡散することでトップボディ領域を形成するので、トレンチゲート電極(トレンチ内に配置されたゲート電極とゲート絶縁膜のセット)を形成した後にトップボディ領域を形成しても、トレンチゲート電極の形状によってトップボディ領域内のp型不純物濃度分布にほとんど影響が生じない。また、この方法では、トップボディ領域を形成した後にトレンチゲート電極を形成することもできる。この場合でも、トップボディ領域とその周辺にOSFはほとんど生じない。これは、半導体基板の上面近傍にp型不純物が注入されるため、トップボディ領域内にp型不純物のピークがなく、トップボディ領域にダメージがほとんど加わらないためである。このように、このトップボディ領域は、トレンチゲート電極の形成前でも、トレンチゲート電極の形成後でも、安定して形成することができる。トップボディ領域のp型不純物濃度分布は、IGBTのゲート閾値電圧に大きく影響する。したがって、このIGBTを量産した場合には、量産されるIGBTの間でゲート閾値電圧のばらつきが生じ難い。また、p型不純物濃度の極小値を有するフローティング領域は、フローティング領域よりも下側の領域(例えば、ボトムボディ領域)にp型不純物を注入することで実現できる。このようにフローティング領域にp型不純物濃度の極小値を設けることで、フローティング領域におけるn型不純物とp型不純物との濃度差が大きくなるので、フローティング領域を安定して形成することができる。フローティング領域の不純物濃度は、IGBTのオン電圧に影響する。したがって、このIGBTを量産した場合には、量産されるIGBTの間でオン電圧のばらつきが生じ難い。また、上述したフローティング領域よりも下側の領域へのp型不純物の注入は、高エネルギーによる注入になるので、トレンチゲート電極を形成した後に行う必要がある。トレンチゲート電極を形成した後に深い位置へのp型不純物の注入を行うと、上述したように、トレンチゲート電極の近傍で不純物の注入深さが安定しない。したがって、フローティング領域よりも下側の領域(例えば、ボトムボディ領域)の不純物濃度の制御が困難となる。しかしながら、本発明者らは、フローティング領域よりも下側のトレンチゲート電極の近傍の不純物濃度分布は、IGBTの特性(オン電圧とゲート閾値電圧等)に大きく影響しないことを発見した。したがって、フローティング領域よりも下側の領域の不純物濃度分布のばらつきに起因するIGBTの特性のばらつきはほとんど生じない。したがって、このIGBTが量産されたときに、IGBTの間でオン電圧とゲート閾値電圧がばらつき難い。
 上述したIGBTは、フローティング領域内のn型不純物濃度分布を半導体基板の厚み方向に沿って見たときに、フローティング領域内にn型不純物濃度の極大値が存在しないことが好ましい。
 このようなフローティング領域は、半導体基板の上面近傍(エミッタ領域の深さ範囲内)にn型不純物を注入し、注入したn型不純物を拡散することで形成することができる。若しくは、このようなフローティング領域は、エピタキシャル成長により形成することもできる。これらの方法によれば、トレンチゲート電極の形状の影響を受けずにフローティング領域内のn型不純物濃度を制御できる。したがって、このIGBTが量産されたときに、IGBTの間でオン電圧のばらつきがさらに生じ難い。
 上述したIGBTは、フローティング領域が、エピタキシャル層により形成されていることが好ましい。
 このような構成によれば、フローティング領域内のn型不純物濃度をほぼ一定とすることができる。したがって、フローティング領域内のn型不純物濃度をより正確に制御することができる。したがって、このIGBTが量産されたときに、IGBTの間でオン電圧のばらつきがさらに生じ難い。
 上述したIGBTは、ボトムボディ領域内のp型不純物濃度分布を半導体基板の厚み方向に沿って見たときに、ボトムボディ領域内にp型不純物濃度の極大値が存在することが好ましい。
 このようにボトムボディ領域内にp型不純物濃度の極大値が存在すると、IGBTを量産したときに、IGBTの間でフローティング領域の下端の位置がばらつき難い。したがって、このIGBTが量産されたときは、IGBTの間でオン電圧のばらつきがさらに生じ難い。
 上述したIGBTは、半導体基板の厚み方向に沿ったフローティング領域の幅が、ゲート絶縁膜から離れた位置よりもゲート絶縁膜に接している位置において広いことが好ましい。
 このように、ホールが流れ易いゲート絶縁膜近傍でフローティング領域の幅が広くなっていると、IGBTがオンしているときにフローティング領域よりも下側の領域(例えば、ドリフト領域)により多くのホールを蓄積することができる。したがって、この構成によれば、IGBTのオン電圧を低減することができる。
 上述したIGBTは、ボトムボディ領域の下端が、ゲート絶縁膜から離れた位置よりもゲート絶縁膜に接している位置において下側に位置していることが好ましい。
 このような構成によれば、IGBTの帰還容量を低減することができる。
 また、本明細書は、新たなIGBTの製造方法を提供する。この製造方法は、半導体基板の上面に露出する範囲にn型のエミッタ領域を形成する工程と、半導体基板の上面にエミッタ領域の深さ範囲内で停止するようにp型不純物を注入し、注入したp型不純物を拡散させることによって、エミッタ領域の深さ範囲の下側にp型のトップボディ領域を形成する工程と、半導体基板の上面にエミッタ領域の深さ範囲内で停止するようにn型不純物を注入し、注入したn型不純物を拡散させることによって、トップボディ領域の深さ範囲の下側にn型のフローティング領域を形成する工程と、半導体基板の上面にトレンチを形成し、トレンチの内面を覆うゲート絶縁膜、及び、トレンチ内に配置されたゲート電極を形成する工程と、トレンチ、ゲート絶縁膜、及び、ゲート電極を形成した後に、半導体基板の上面にフローティング領域の深さ範囲よりも下側の深さで停止するようにp型不純物を注入して、フローティング領域の深さ範囲の下側にp型のボトムボディ領域を形成する工程を有している。上記各工程の実施後に、トレンチが、エミッタ領域、トップボディ領域、フローティング領域、及び、ボトムボディ領域を貫通するように配置される。
 なお、エミッタ領域を形成する工程、トップボディ領域を形成する工程、フローティング領域を形成する工程、トレンチ、ゲート絶縁膜、及び、ゲート電極を形成する工程は、どのような順序で行ってもよい。したがって、上記の「エミッタ領域の深さ範囲」は、既に形成されているエミッタ領域の深さ範囲である場合と、これから形成されるエミッタ領域の深さ範囲である場合とがある。同様に「トップボディ領域の深さ範囲」及び「フローティング領域の深さ範囲」も、既に形成されている領域の深さ範囲である場合と、これから形成される領域の深さ範囲である場合とがある。また、本明細書において、所定の深さ範囲で停止するように不純物を注入するとは、注入する不純物の平均停止位置がその所定の深さ範囲となることを意味する。
 この方法によれば、不純物拡散によってトップボディ領域とフローティング領域を安定して形成することができる。また、トレンチゲート電極形成後に深い位置へp型不純物を注入することでボトムボディ領域を形成するので、フローティング領域のp型不純物をそれほど上昇させることなくボトムボディ領域を形成することができる。したがって、この製造方法によりIGBTを量産すると、量産されるIGBTの間でオン電圧とゲート閾値電圧がばらつくことが抑制される。
 上述した製造方法は、トレンチ、ゲート絶縁膜、及び、ゲート電極を形成する工程よりも前に、トップボディ領域を形成する工程及びフローティング領域を形成する工程を実施することが好ましい。
 この製造方法によれば、ゲート絶縁膜を形成する際に、ゲート絶縁膜近傍のフローティング領域の幅が広がる。したがって、この製造方法によれば、よりオン電圧が低いIGBTを製造することができる。
 上述した製造方法は、ボトムボディ領域を形成する工程で、ゲート電極の上面が半導体基板の上面よりも下側に存在している状態で、半導体基板にp型不純物を注入することが好ましい。
 この製造方法によれば、ボトムボディ領域を、その下端がゲート絶縁膜から離れた位置よりもゲート絶縁膜に接している位置において下側に位置するように形成することができる。したがって、IGBTの帰還容量を低減することができる。
 また、本明細書は、他の製造方法を提供する。このIGBTの製造方法は、基礎基板の上面に、n型半導体からなるエピタキシャル層を成長させる工程と、エピタキシャル層の上面に露出する範囲にn型のエミッタ領域を形成する工程と、エピタキシャル層の上面にエミッタ領域の深さ範囲内で停止するようにp型不純物を注入し、注入したp型不純物を拡散させることによって、エミッタ領域の深さ範囲の下側にp型のトップボディ領域を形成する工程と、エピタキシャル層の上面にトレンチを形成し、トレンチの内面を覆うゲート絶縁膜、及び、トレンチ内に配置されたゲート電極を形成する工程と、トレンチ、ゲート絶縁膜、及び、ゲート電極を形成した後に、エピタキシャル層の上面に基礎基板内で停止するようにp型不純物を注入して、基礎基板内にp型のボトムボディ領域を形成する工程を有している。上記各工程の実施後に、トップボディ領域とボトムボディ領域の間にn型のエピタキシャル層が残存してフローティング領域を構成し、トレンチが、エミッタ領域、トップボディ領域、フローティング領域、及び、ボトムボディ領域を貫通するように配置される。
 この製造方法によれば、エピタキシャル成長と不純物拡散によって、トップボディ領域とフローティング領域を安定して形成することができる。したがって、この製造方法によりIGBTを量産すると、IGBTの間でオン電圧とゲート閾値電圧がばらつくことが抑制される。また、この製造方法では、フローティング領域がn型のエピタキシャル層により構成される。したがって、フローティング領域内のn型不純物濃度を略一定とすることができる。したがって、このIGBTを量産した場合には、IGBTの間でオン電圧のばらつきがさらに生じ難い。
 エピタキシャル層を成長させる上記製造方法は、トレンチ、ゲート絶縁膜、及び、ゲート電極を形成する工程よりも前に、トップボディ領域を形成する工程を実施することが好ましい。
 この製造方法によれば、ゲート絶縁膜を形成する際に、ゲート絶縁膜近傍のn型エピタキシャル層(すなわち、フローティング領域)の幅が広がる。したがって、この製造方法によれば、よりオン電圧が低いIGBTを製造することができる。
 エピタキシャル層を成長させる上記製造方法は、ボトムボディ領域を形成する工程では、ゲート電極の上面が半導体基板の上面よりも下側に存在している状態で、半導体基板にp型不純物を注入することが好ましい。
 この製造方法によれば、ボトムボディ領域を、その下端がゲート絶縁膜から離れた位置よりもゲート絶縁膜に接している位置において下側に位置するように形成することができる。したがって、IGBTの帰還容量を低減することができる。
第1実施形態のIGBT10の縦断面図。 エミッタ電極60、キャップ絶縁膜46、層間絶縁膜47の図示を省略したIGBT10の上面図。 図1のA-A線における半導体基板内の不純物濃度分布を示すグラフ。 図1のB-B線における半導体基板内の不純物濃度分布を示すグラフ。 IGBT10の製造方法を示すフローチャート。 図5の製造方法の開始前における半導体基板100の縦断面図。 ステップS2実施後の半導体基板100の縦断面図。 図7のC-C線における半導体基板100内の不純物濃度分布を示すグラフ。 ステップS4実施後の半導体基板100の縦断面図。 図9のD-D線における半導体基板100内の不純物濃度分布を示すグラフ。 ステップS6実施後の半導体基板100の縦断面図。 図11のE-E線における半導体基板100内の不純物濃度分布を示すグラフ。 ステップS8実施後の半導体基板100の縦断面図。 ステップS10実施後の半導体基板100の縦断面図。 ステップS12実施後の半導体基板100の縦断面図。 図15のゲート電極44の上面の拡大図。 ステップS14実施後の半導体基板100の縦断面図。 ステップS16実施後の半導体基板100の縦断面図。 フローティング領域24の幅広部の別の形成方法を説明する縦断面図。 フローティング領域24の幅広部の別の形成方法を説明する縦断面図。 幅広部24bを有するIGBTの縦断面図。 第1変形例のIGBTの図2に対応する上面図。 第2変形例のIGBTの図2に対応する上面図。 第3変形例のIGBTの図4に対応する箇所の不純物濃度分布のグラフ。 第4変形例のIGBTの図3に対応する箇所の不純物濃度分布のグラフ。 第5変形例のIGBTの図3に対応する箇所の不純物濃度分布のグラフ。 第6変形例のIGBTの図3に対応する箇所の不純物濃度分布のグラフ。 第7変形例のIGBTの図3に対応する箇所の不純物濃度分布のグラフ。 第8変形例のIGBTの図3に対応する箇所の不純物濃度分布のグラフ。 第2実施形態のIGBTの図3に対応する箇所の不純物濃度分布のグラフ。 第2実施形態のIGBTの製造方法を示すフローチャート。 ステップS32実施後の半導体基板300の縦断面図。 図32のG-G線における半導体基板300内の不純物濃度分布を示すグラフ。 ステップS34実施後の半導体基板300の縦断面図。 ステップS42実施後の半導体基板300の縦断面図。 ステップS44実施後の半導体基板300の縦断面図。 第8変形例のIGBTの図30に対応する箇所の不純物濃度分布のグラフ。 第9変形例のIGBTの図30に対応する箇所の不純物濃度分布のグラフ。 第10変形例のIGBTの図30に対応する箇所の不純物濃度分布のグラフ。 第11変形例のIGBTの図30に対応する箇所の不純物濃度分布のグラフ。 不純物濃度分布の極大値、極小値を説明するグラフ。
(第1実施形態)
 図1に示すIGBT10は、半導体基板12と、半導体基板12の上面及び下面に形成された電極、絶縁膜等により構成されている。
 半導体基板12の上面には、複数のトレンチ40が形成されている。各トレンチ40の内面は、ゲート絶縁膜42に覆われている。各トレンチ40の内部には、ゲート電極44が形成されている。ゲート電極44の上面は、キャップ絶縁膜46に覆われている。また、キャップ絶縁膜46上には、層間絶縁膜47が形成されている。但し、図示しない位置で、ゲート電極44は外部に接続可能とされている。以下では、トレンチ40内に形成されたゲート絶縁膜42とゲート電極44をまとめて、トレンチゲート電極48という場合がある。図2に示すように、各トレンチゲート電極48は、互いに平行に伸びている。
 半導体基板12の内部には、エミッタ領域20、トップボディ領域22、フローティング領域24、ボトムボディ領域26、ドリフト領域28、バッファ領域30、及び、コレクタ領域32が形成されている。
 エミッタ領域20は、n型領域であり、半導体基板12の上面に露出する範囲に選択的に形成されている。エミッタ領域20は、ゲート絶縁膜42に接している。図2に示すように、エミッタ領域20は、トレンチゲート電極48に沿って平行に延びている。
 トップボディ領域22は、p型領域であり、エミッタ領域20の下側とエミッタ領域20の側方に形成されている。図1、2に示すように、トップボディ領域22は、2つのエミッタ領域20の間において、半導体基板12の上面に露出している。また、トップボディ領域22は、エミッタ領域20の下側において、ゲート絶縁膜42に接している。
 フローティング領域24は、n型領域であり、トップボディ領域22の下側に形成されている。フローティング領域24は、トップボディ領域22によってエミッタ領域20から分離されている。フローティング領域24は、ゲート絶縁膜42に接している。フローティング領域24の上側の境界は、ゲート絶縁膜42に近づくほど上側に変位している。フローティング領域24の下側の境界は、ゲート絶縁膜42に近づくほど下側に変位している。したがって、半導体基板12の厚み方向に沿ったフローティング領域24の幅は、位置によって変化している。すなわち、ゲート絶縁膜42に接している位置のフローティング領域24の幅W1は、ゲート絶縁膜42から離れている位置のフローティング領域24の幅W2よりも大きい。以下では、幅W1を有する部分のフローティング領域24を幅広部24aという。
 ボトムボディ領域26は、p型領域であり、フローティング領域24の下側に形成されている。ボトムボディ領域26は、フローティング領域24によってトップボディ領域22から分離されている。ボトムボディ領域26は、ゲート絶縁膜42と接している。ボトムボディ領域26の下側の境界は、ゲート絶縁膜42から離れた位置よりもゲート絶縁膜42に接している位置において下側に位置している。すなわち、ゲート絶縁膜42に接する部分のボトムボディ領域26に、ゲート絶縁膜42に沿って下側に変位している変位部26aが形成されている。
 ドリフト領域28は、低濃度のn型不純物を含有するn型領域である。ドリフト領域28は、ボトムボディ領域26の下側に形成されている。ドリフト領域28は、ボトムボディ領域26によってフローティング領域24から分離されている。ドリフト領域28は、トレンチ40の下端に位置するゲート絶縁膜42と接している。
 バッファ領域30は、ドリフト領域28よりも高い濃度のn型不純物を含有するn型領域である。バッファ領域30は、ドリフト領域28の下側に形成されている。
 コレクタ領域32は、高濃度のp型不純物を含有するp型領域である。コレクタ領域32は、半導体基板12の下面に露出する範囲に形成されている。コレクタ領域32は、ドリフト領域28とバッファ領域30によって、ボトムボディ領域26から分離されている。
 上記のように半導体基板12の内部に各領域が形成されているので、各トレンチ40は、エミッタ領域20、トップボディ領域22、フローティング領域24、及び、ボトムボディ領域26を貫通して、ドリフト領域28に達するように配置されている。また、ゲート電極44は、トレンチ40の側面のゲート絶縁膜42を介して、エミッタ領域20、トップボディ領域22、フローティング領域24、及び、ボトムボディ領域26と対向している。
 半導体基板12の上面には、エミッタ電極60が形成されている。エミッタ電極60は、エミッタ領域20とトップボディ領域22に対してオーミック接続されている。エミッタ電極60は、キャップ絶縁膜46、層間絶縁膜47によってゲート電極44から絶縁されている。半導体基板12の下面には、コレクタ電極62が形成されている。コレクタ電極62は、コレクタ領域32に対してオーミック接続されている。
 図3は、図1のA-A線に沿って見たときの半導体基板12中のn型不純物とp型不純物の濃度分布を示しており、図4は、図1のB-B線に沿って見たときの半導体基板12中のn型不純物とp型不純物の濃度分布を示している。なお、図3、4、及び、その他の不純物濃度分布を示す図(図41を除く)では、測定誤差レベルの微小なノイズ波形を除去したグラフを示している。また、これらの図においては、濃度を示す軸として、対数軸を用いている。
 図3に示すように、p型不純物濃度は、エミッタ領域20の上端において最大値である。p型不純物濃度は、エミッタ領域20の上端から下側に向かうに従って減少し、フローティング領域24内で極小値PLLとなる。p型不純物濃度は、その極小値PLLの位置から下側に向かうに従って増加し、ボトムボディ領域26内で極大値PLHとなる。p型不純物濃度は、その極大値PLHの位置から下側に向かうに従って減少し、ボトムボディ領域26とドリフト領域28の境界において略ゼロとなる。
 n型不純物濃度は、エミッタ領域20の上端において最大値である。n型不純物濃度は、エミッタ領域20の上端から下側に向かうに従って減少する。そのn型不純物濃度の減少割合は、トップボディ領域22内の位置22cで緩やかになる。しかし、位置22cから下側の領域でも、n型不純物濃度は、下側に向かうに従って減少する。n型不純物濃度は、ボトムボディ領域26内で値Nまで低下し、ドリフト領域28内ではn型不純物濃度が値Nで略一定となる。
 また、図4に示すように、B-B線においても、p型不純物濃度は、A-A線におけるp型不純物濃度と略同様に分布している。また、B-B線においては、エミッタ領域20の深さ範囲で、n型不純物濃度がp型不純物濃度より低くなっている。B-B線でも、エミッタ領域20の深さ範囲よりも下側では、n型不純物濃度は、A-A線におけるn型不純物濃度と略同様に分布している。
 次に、IGBT10の製造方法について説明する。IGBT10は、図5に示すフローチャートに従って製造される。IGBT10は、図6に示す半導体基板100から製造される。半導体基板100は、ドリフト領域28と略同じn型不純物濃度N(本実施形態では、約1×1014cm)を有するn型のシリコン基板である。半導体基板100の厚みは約700μmである。
 ステップS2では、図7に示すように、半導体基板100にフローティング領域24を形成する。具体的には、まず、半導体基板100の上面に、n型不純物(本実施形態では、リン)をイオン注入する。ここでは、イオンの加速エネルギーを30keV~300keVとし、ドーズ量を1×1011~1×1014/cmとする。n型不純物の注入は、注入されるn型不純物が半導体基板100の上面近傍の領域(後にエミッタ領域20が形成される深さ範囲)で停止するように行う。より詳細には、n型不純物の注入は、注入されるn型不純物の平均停止位置が半導体基板100の上面近傍の領域(後にエミッタ領域20が形成される深さ範囲)となるように行う。次に、半導体基板100を熱処理する。ここでは、窒素(N)または酸素(O)雰囲気下で、半導体基板100を、900~1250℃の温度に30~120分間保持する。なお、熱処理の雰囲気は、窒素と酸素の混合雰囲気であってもよいし、酸素、窒素、またはこれらの混合気体に、水素(H)が添加された雰囲気であってもよい。熱処理を行うことで、半導体基板100に注入されたn型不純物が拡散し、活性化する。これによって、図7に示すように、半導体基板100に、フローティング領域24が形成される。図8に示すように、フローティング領域24内では、半導体基板100の上面の位置で最もn型不純物濃度が高く、その位置から下側に向かうほど不純物濃度が減少する。このようにn型不純物濃度が分布するのは、半導体基板100の上面近傍で停止するようにn型不純物を注入し、そのn型不純物を拡散させたためである。
 ステップS4では、図9に示すように、半導体基板100にトップボディ領域22を形成する。具体的には、まず、半導体基板100の上面に、p型不純物(本実施形態では、ボロン)をイオン注入する。ここでは、イオンの加速エネルギーを30keV~150keVとし、ドーズ量を1×1011~5×1014/cmとする。p型不純物の注入は、注入されるp型不純物が半導体基板100の上面近傍の領域(後にエミッタ領域20が形成される深さ範囲)で停止するように行う。より詳細には、p型不純物の注入は、注入されるp型不純物の平均停止位置が半導体基板100の上面近傍の領域(後にエミッタ領域20が形成される深さ範囲)となるように行う。次に、半導体基板100を熱処理する。ここでは、窒素、酸素、窒素と酸素の混合気体、または、これらに水素を添加した気体の雰囲気下で、半導体基板100を、900~1250℃の温度で30~120分間保持する。熱処理を行うことで、半導体基板100に注入したp型不純物が拡散し、活性化する。これによって、図9に示すように、半導体基板100の内部に、トップボディ領域22が形成される。図10に示すように、半導体基板100内のp型不純物濃度は、半導体基板100の上面の位置で最も高く、その位置から下側に向かうほど減少する。このようにp型不純物濃度が分布するのは、半導体基板100の上面近傍で停止するようにp型不純物を注入し、そのp型不純物を拡散させたためである。
 ステップS6では、図11に示すように、半導体基板100にエミッタ領域20を形成する。具体的には、まず、半導体基板100の上面にレジストを形成する。レジストは、エミッタ領域20を形成しない範囲(図11においてトップボディ領域22が半導体基板100の上面に露出している範囲)を覆うように形成する。次に、半導体基板100の上面に、n型不純物(本実施形態では、ヒ素)をイオン注入する。ここでは、イオンの加速エネルギーを30keV~150keVとし、ドーズ量を1×1013~1×1016/cmとする。これによって、レジストに覆われていない範囲の半導体基板100の上面に、n型不純物を注入する。また、n型不純物の注入は、n型不純物が半導体基板100の上面近傍の領域で停止するように行う。次に、半導体基板100を熱処理する。ここでは、窒素、酸素、窒素と酸素の混合気体、または、これらに水素を添加した気体の雰囲気下で、半導体基板100を、900~1250℃の温度に20~120分間保持する。熱処理を行うことで、半導体基板100に注入したn型不純物が拡散し、活性化する。これによって、図11に示すように、エミッタ領域20が形成される。図12に示すように、エミッタ領域20内のn型不純物濃度は、半導体基板100の上面の位置で最も高く、その位置から下側に向かうほど減少する。このようにn型不純物濃度が分布するのは、半導体基板100の上面近傍で停止するようにn型不純物を注入し、そのn型不純物を拡散させたためである。
 ステップS8では、図13に示すように、半導体基板100の上面にトレンチ40を形成する。具体的には、まず、半導体基板100の上面にエッチングマスクを形成する。エッチングマスクには、トレンチ40を形成すべき領域に開口部を形成しておく。次に、RIE等の異方性エッチングによって、開口部内の半導体基板100の上面をエッチングする。これによって、半導体基板100の上面に、トレンチ40を形成する。トレンチ40は、図1のドリフト領域28に相当する深さまで達するように形成する。エッチングマスクは、エッチング後に除去する。
 ステップS10では、酸化雰囲気中で半導体基板100を800℃~1150℃で熱処理する。これによって、図14に示すように、半導体基板100の表面に酸化膜を形成する。このとき、トレンチ40の内面にも酸化膜が形成される。トレンチ40の内面に形成された酸化膜は、ゲート絶縁膜42である。トレンチ40の内面に酸化膜(ゲート絶縁膜42)が成長する際に、成長する酸化膜が周囲の領域からp型不純物を吸収するとともに、酸化膜自身の中から周囲の領域にn型不純物を排出する。この現象は、一般に偏析と呼ばれる。この偏析のため、ゲート絶縁膜42を形成すると、図14に示すように、ゲート絶縁膜42の近傍のフローティング領域24の幅(半導体基板100の厚み方向に沿った幅)が広がる。その結果、ゲート絶縁膜42に接する範囲にフローティング領域24の幅広部24aが形成される。
 ステップS12では、半導体基板100の表面にポリシリコンを成長させる。これによって、トレンチ40の内部にポリシリコンを充填する。次に、エッチングによって、半導体基板100の上面に形成されたポリシリコンを除去する。その結果、半導体基板100が図15に示す状態となる。図15に示すように、トレンチ40の内部に残ったポリシリコンによってゲート電極44が形成される。なお、ステップS12は、図16に示すように、ゲート電極44の上面が半導体基板100の上面よりも下側に位置するように行う。すなわち、ステップS12の実施後に、ゲート電極44と半導体基板100の上面との間に段差H1が形成される。
 ステップS13では、酸化雰囲気中で半導体基板100を熱処理する。これによって、ゲート電極44の上面を酸化させて、キャップ絶縁膜46を形成する。ここでは、厚さが約30nmのキャップ絶縁膜46を形成する。
 ステップS14では、ボトムボディ領域26を形成するために、半導体基板100にp型不純物を注入する。具体的には、まず、半導体基板100の上面に、p型不純物(本実施形態では、ボロン)をイオン注入する。ここでは、イオンの加速エネルギーを300keV~3MeVとし、ドーズ量を1×1011~1×1014cmとする。このp型不純物の注入は、p型不純物がフローティング領域24の下側の領域(ボトムボディ領域26を形成すべき深さ範囲)で停止するように行う。より詳細には、このp型不純物の注入は、注入されるp型不純物の平均停止位置がフローティング領域24の下側の領域(ボトムボディ領域26を形成すべき深さ範囲)となるように行う。
 ステップS15では、CVDによって、半導体基板100上に層間絶縁膜47を形成する。ここでは、厚さが約1000nmの層間絶縁膜47を形成する。
 ステップS16では、ボトムボディ領域26を形成する。具体的には、リフローによって半導体基板100を熱処理する。この熱処理では、窒素雰囲気(すなわち、非酸化雰囲気)中で、半導体基板100を900~1000℃の温度に15~60分間維持する。熱処理を行うことで、ステップS14で半導体基板100に注入されたp型不純物が拡散し、活性化する。これによって、図17に示すように、半導体基板100にボトムボディ領域26が形成される。なお、この熱処理は非酸化雰囲気中で行われるので、半導体基板100中にOSFが発生することが防止される。また、ボトムボディ領域26の下側のn型領域は、ドリフト領域28である。ステップS14を実施すると、図17のF-F線に沿った半導体基板100内の不純物濃度分布が、図3に示す分布となる。ボトムボディ領域26内にp型不純物濃度の極大値PLHが形成されるのは、ステップS14のイオン注入を、ボトムボディ領域26を形成すべき範囲内にp型不純物が停止するように実施するためである。また、このようにボトムボディ領域26のp型不純物濃度が高くなるので、フローティング領域24内にp型不純物濃度の極小値PLLが形成される。
 なお、上述したように、ステップS14のp型不純物の注入時において、ゲート電極44の上面と半導体基板100の上面との間に段差H1が形成されている。このため、段差H1の形状の影響によって、トレンチゲート電極48の近傍の領域では、トレンチゲート電極48から離れた領域よりも、p型不純物の平均停止位置が下側になる。このため、ゲート絶縁膜42に接する範囲のボトムボディ領域26に、変位部26aが形成される。
 ステップS17では、エミッタ領域20とトップボディ領域22を覆っている絶縁膜を除去する。次に、図18に示すように、半導体基板100の上面にエミッタ電極60を形成する。
 ステップS18では、半導体基板100の下面に対する加工を行う。具体的には、まず、半導体基板100の下面を研磨して、半導体基板100を薄くする。次に、半導体基板100の下面に対するイオン注入と熱処理によって、半導体基板100の内部にバッファ領域30とコレクタ領域32を形成する。その後、半導体基板100の下面にコレクタ電極62を形成する。ステップS18を実施すると、図1に示すIGBT10が完成する。
 次に、IGBT10の動作について説明する。エミッタ電極60とコレクタ電極62の間にコレクタ電極62がプラスとなる電圧を印加した状態で、ゲート電極44にゲート閾値電圧(IGBT10をオンさせるのに必要最小限のゲート電圧)以上の電圧を印加すると、IGBT10がオンする。すなわち、ゲート絶縁膜42に接している範囲のトップボディ領域22とボトムボディ領域26にチャネルが形成され、電子が、エミッタ領域20からチャネルを通ってコレクタ領域32へ流れる。同時に、ホールが、コレクタ領域32からドリフト領域28に流入する。ドリフト領域28へのホールの流入によって、ドリフト領域28で伝導度変調現象が起こり、ドリフト領域28の電気抵抗が下がる。したがって、電子は、低損失でドリフト領域28内を流れる。また、ドリフト領域28に流入したホールは、ドリフト領域28からトップボディ領域22に向かって流れる。しかしながら、ドリフト領域28とトップボディ領域22の間にはフローティング領域24が存在しており、このフローティング領域24が障壁となってホールがトップボディ領域22に向かって移動することを抑制する。このため、ドリフト領域28内のホールの濃度が高くなり、ドリフト領域28の電気抵抗がより低減される。これによって、IGBT10のオン電圧が低減される。
 また、上述した製造方法では、半導体基板100の上面近傍に注入したp型不純物を拡散させることで、トップボディ領域22を形成した。その結果、トップボディ領域22内において、p型不純物濃度が上側から下側に向かうに従って減少している。この方法によれば、半導体基板100にOSF等の欠陥を形成することなく、かつ、トレンチゲート電極48の形状の影響を受けることなく、トップボディ領域22を形成することができる。すなわち、トップボディ領域22の位置やトップボディ領域22内のp型不純物濃度を正確に制御することができる。このため、第1実施形態のIGBT10を量産すると、量産されるIGBT10の間でゲート閾値電圧がばらつき難い。
 また、上述した製造方法では、トレンチゲート電極48を形成した後にボトムボディ領域26の深さに直接p型不純物を注入することで、ボトムボディ領域26を形成した。このため、フローティング領域24内のp型不純物濃度をほとんど上昇させることなく、ボトムボディ領域26を形成することができる。その結果、フローティング領域24内にp型不純物濃度の極小値PLLが形成されている。このため、フローティング領域24内において、n型不純物とp型不純物の濃度差が比較的大きい。これによって、フローティング領域24が安定して形成されやすくなっている。このため、第1実施形態のIGBT10を量産すると、量産されるIGBT10の間では、オン電圧がばらつき難い。
 また、このようにトレンチゲート電極48を形成した後にボトムボディ領域26の深さにp型不純物を注入すると、トレンチゲート電極48の上部の段差H1の形状に応じて、トレンチゲート電極48近傍のp型不純物の注入深さが変化する。このため、トレンチゲート電極48近傍のp型不純物の注入深さは、それほど正確に制御することができない。しかしながら、トレンチゲート電極48近傍のボトムボディ領域26内のp型不純物濃度は、IGBT10のオン電圧やゲート閾値電圧に与える影響が小さい。したがって、この影響によるオン電圧やゲート閾値電圧のばらつきはほとんど生じない。
 また、このようにボトムボディ領域26を形成すると、ボトムボディ領域26に変位部26aを形成することができる。これにより、以下の利点が得られる。IGBT10では、ボトムボディ領域26よりも下側に突出するトレンチゲート電極48の突出量L1が比較的大きい。このため、ボトムボディ領域26の近くのドリフト領域28内に存在するホールが、突出しているトレンチゲート電極48に遮られて、ドリフト領域28内を横方向に移動することが抑制される。このため、ボトムボディ領域26の近くのドリフト領域28内に多くのホールが蓄積される。これによって、IGBT10のオン電圧が低減される。一方、一般的に、トレンチゲート電極の突出量を大きくすると、ゲート絶縁膜とドリフト領域との接触面積が大きくなり、IGBTの帰還容量が大きくなる。しかしながら、上述したIGBT10では、変位部26aが形成されていることで、ゲート絶縁膜42とドリフト領域28との接触面積が少なくなっている。したがって、このIGBT10は、突出量L1が大きいにも係わらず、帰還容量が小さい。したがって、第1実施形態のIGBT10で生じるスイッチング損失は小さい。
 また、ドリフト領域28からトップボディ領域22へ移動するホールの多くは、ゲート絶縁膜42の近く(すなわち、チャネルの近く)のフローティング領域24を通って移動する。上述したIGBT10では、ゲート絶縁膜42の近くにフローティング領域24の幅広部24aが形成されている。幅広部24aによって、ホールがドリフト領域28からトップボディ領域22へ移動することが抑制される。これにより、IGBT10のオン電圧がより低減される。
 なお、上述した第1実施形態では、フローティング領域24、トップボディ領域22、エミッタ領域20の順でこれらを形成したが、これらを形成する順序はどのように変更してもよい。また、フローティング領域24に幅広部24aを形成する必要がない場合には、トレンチゲート電極48を形成した後に、フローティング領域24、トップボディ領域22、及び、エミッタ領域20を形成してもよい。なお、トレンチゲート電極48を形成するよりも前にエミッタ領域20を形成する場合には、上述したように、エミッタ領域20を形成するためのn型不純物としてヒ素を用いることが好ましい。これは、ヒ素は熱拡散し難いため、トレンチゲート電極48の形成時に熱を受けても目的の領域にヒ素を留めておくことができるためである。エミッタ領域20を形成するために、ヒ素に代えてリンを使用することもできる。この場合には、リンは熱拡散し易いため、トレンチゲート電極48を形成した後にエミッタ領域20を形成した方がよい。また、上述した第1実施形態では、フローティング領域24を形成するためのn型不純物としてリンを用いたが、リン代えてヒ素を用いてもよい。
 また、上述した第1実施形態では、フローティング領域24とトップボディ領域22を形成した後にゲート絶縁膜42を形成することで、フローティング領域24に幅広部24aを形成した。しかしながら、以下の方法によって、フローティング領域24に幅広部を形成してもよい。この方法では、まず、上述したステップS2~4を実施する。次に、図19に示すように、半導体基板100の上面に、トレンチ40が形成される領域に開口部を設けたマスク102を形成する。そして、そのマスク102越しにフローティング領域24にn型不純物を注入し、注入したn型不純物の拡散、活性化させる。これによって、図20に示すように、幅広部24bを形成する。その後、幅広部24bを貫通するようにトレンチゲート電極48を形成し、その他の必要な工程を実施することで、図21に示すIGBTが完成する。
 また、上述した第1実施形態では、半導体基板の上面において、トレンチゲート電極48、エミッタ領域20、トップボディ領域22が図2に示すように配置されていた。しかしながら、これらが、図22または図23に示すように配置されていてもよい。
 なお、第1実施形態では、図8に示すように半導体基板100の上端でn型不純物濃度が最大となるようにフローティング領域24を形成したので、図4(図1のB-B線における不純物濃度分布)でも、半導体基板100の上端でn型不純物濃度が最大となっている。しかしながら、上述したn型不純物の平均停止位置が第1実施形態よりも少し深くなると、B-B線における不純物濃度が図24のようになる。すなわち、エミッタ領域20の深さ範囲内に、n型不純物濃度の極大値NLHが形成される。このように、エミッタ領域20の深さ範囲内にn型不純物濃度の極大値NLHが形成されても、エミッタ領域20よりも下側のトップボディ領域22及びフローティング領域24にn型不純物濃度の極大値がなければ、特に問題はない。これは、エミッタ領域20の深さ範囲内であれば、n型不純物の注入深さが浅いので、OSF等の問題が生じないためである。同様に、図25に示すように、p型不純物濃度の極大値PLH2がエミッタ領域20の深さ範囲内にあってもよい。
 また、図26に示すように、エミッタ領域20内に、n型不純物濃度の極大値NLH2があってもよい。また、図27に示すように、p型不純物の極小値PLLがドリフト領域28のn型不純物濃度Nより高くてもよい。また、図28は、ステップS2、S4、S6、S14で注入された不純物の濃度分布を、ステップ毎に分けて描いたものである。図28に示すように、ステップS14で注入されたp型不純物の一部が、エミッタ領域20内に分布していてもよい。例えば、図28に示すように、ステップS14で注入されたp型不純物濃度のグラフとステップS6で注入されたn型不純物濃度のグラフとの交点C1におけるn型不純物濃度が、ドリフト領域28のn型不純物濃度N(元の半導体基板100のn型不純物濃度)より大きくてもよい。
 また、図29に示すように、ステップS2で注入、拡散させたn型不純物の一部が、ボトムボディ領域26の下側にまで分布していてもよい。すなわち、ボトムボディ領域26の下側に、濃度Nよりもn型不純物濃度が高い領域28aが形成されていてもよい。この構成では、領域28aを含むボトムボディ領域よりも下側のn型領域全体によって、ドリフト領域28が形成されている。この構造は、ステップS2で注入したn型不純物の拡散距離を長くすることで形成することができる。このようにn型不純物の拡散距離を長くすることで、フローティング領域24におけるn型不純物濃度分布の傾きが小さくなり、n型不純物濃度分布がフラットに近くなる。このため、フローティング領域24を安定して形成することが可能となり、オン電圧のばらつきがより低減される。また、このようにn型不純物の拡散距離を長くすることで、トップボディ領域22内のn型不純物濃度が低くなり、ゲート閾値電圧のばらつきがより低減される。
(第2実施形態)
 次に、第2実施形態のIGBTについて説明する。第2実施形態のIGBTは、図1、2に示す第1実施形態のIGBT10と略同様に各部が配置されている。但し、第2実施形態のIGBTは、不純物濃度分布が、第1実施形態のIGBT10と異なる。図30に示すように、第2実施形態のIGBTでは、トップボディ領域22内及びフローティング領域24内において、n型不純物濃度が略一定である。
 次に、第2実施形態のIGBTの製造方法について説明する。第2実施形態のIGBTは、図31のフローチャートに従って製造される。第2実施形態のIGBTは、ドリフト領域28と略同じn型不純物濃度Nを有するシリコン基板(以下、基礎基板という)から製造される。
 ステップS32では、図32に示すように、基礎基板200上に、基礎基板200よりもn型不純物濃度が高いn型半導体層210をエピタキシャル成長させる。以下では、n型半導体層210をエピタキシャル層210という。また、エピタキシャル層210と基礎基板200をまとめて、半導体基板300という。ステップS32を実施すると、半導体基板300内の不純物濃度が、図33に示す分布となる。図示するように、エピタキシャル層210内のn型不純物濃度は、略一定となる。
 ステップS34では、図34に示すように、エピタキシャル層210内にトップボディ領域22を形成する。ここでは、上述したステップS4と同様の条件によって、エピタキシャル層210の上面にp型不純物をイオン注入する。すなわち、注入されるp型不純物の平均停止位置がエピタキシャル層210の上面近傍の領域(後にエミッタ領域20が形成される深さ範囲)となるようにp型不純物を注入する。次に、上述したステップS4と同様の条件によって半導体基板300を熱処理し、注入したp型不純物を拡散、活性化させる。これによって、エピタキシャル層210内に、トップボディ領域22を形成する。ここでは、トップボディ領域22の下側に、n型のエピタキシャル層210が残るようにトップボディ領域22を形成する。トップボディ領域22の下側のn型のエピタキシャル層210は、フローティング領域24となる。
 ステップS36では、上述したステップS6と同様にして、エピタキシャル層210内にエミッタ領域20を形成する。ステップS38では、半導体基板300の上面に、エミッタ領域20、トップボディ領域22、フローティング領域24を貫通して基礎基板200に達するトレンチ40を形成する。ステップS40では、上述したステップS10と同様にして、ゲート絶縁膜42を形成する。このとき、ゲート絶縁膜42の近傍のフローティング領域24に幅広部24aが形成される。ステップS42では、上述したステップS12と同様にして、ゲート電極44を形成する。ステップS42の実施後に、半導体基板300は、図35に示す状態となる。
 ステップS44では、図36に示すように、基礎基板200内のフローティング領域24と接する領域に、ボトムボディ領域26を形成する。ステップS44では、上述したステップS14と同様の条件で、注入されるp型不純物の平均停止位置がフローティング領域24の下側の領域(形成すべきボトムボディ領域26の深さ範囲)内となるように、p型不純物を注入する。次に、半導体基板300を熱処理して、p型不純物を拡散させ、活性化させる。これによって、図36に示すように、ボトムボディ領域26が形成される。なお、ゲート電極44の上面とエピタキシャル層210の上面との間の段差の影響により、ボトムボディ領域26に変位部26aが形成される。
 ステップS45、46、48は、ステップS15、16、S18と同様に実施される。これによって、図1に示す断面構造を有し、図30に示す不純物濃度分布を有するIGBTが完成する。
 第2実施形態のIGBTでは、第1実施形態のIGBT10で得られる利益に加えて、以下の利益が得られる。第2実施形態のIGBTでは、フローティング領域24が、n型のエピタキシャル層210により形成されている。このようにエピタキシャル成長によりフローティング領域24を形成する場合には、第1実施形態のように拡散によりフローティング領域24を形成する場合に比べて、フローティング領域24のn型不純物濃度を高くすることができる。これによって、フローティング領域24をより安定して形成することが可能となり、量産時におけるIGBTの間のオン電圧のばらつきをさらに低減することができる。
 また、第2実施形態のIGBTでは、図30に示すように、フローティング領域24内のn型不純物濃度が略一定である。これによっても、オン電圧のばらつきが低減される。すなわち、第1実施形態のIGBT10では、図3に示すように、フローティング領域24内のn型不純物濃度の最大値NFHが、トップボディ領域22とフローティング領域24の境界に存在する。その境界近傍のp型不純物濃度が変化すると、最大値NFHも変化する。最大値NFHは、IGBTのオン電圧に影響する。このため、第1実施形態のIGBT10では、前記境界近傍のp型不純物濃度が、IGBT10のオン電圧を決定する要因の1つとなっている。一方、第2実施形態のIGBTでは、フローティング領域24内のn型不純物濃度が略一定であるので、前記境界近傍のp型不純物濃度が変化しても、フローティング領域24内のn型不純物濃度の最大値が変化しない。このように、第2実施形態のIGBTではオン電圧を決定する要因が減っているので、量産時にIGBTの間でオン電圧のばらつきがより生じ難い。
 なお、第2実施形態において、p型不純物濃度の極大値PLHがボトムボディ領域26内にあった。しかしながら、図37に示すように、極大値PLHがフローティング領域24とボトムボディ領域26の境界に存在していてもよいし、図38に示すように、極大値PLHがフローティング領域24内に存在していてもよい。また、第2実施形態では、極大値PLHがフローティング領域24内のn型不純物濃度よりも低かった。しかしながら、図39に示すように、極大値PLHがフローティング領域24内のn型不純物濃度と同程度であってもよいし、図40に示すように、極大値PLHがフローティング領域24内のn型不純物濃度よりも高くてもよい。また、第2実施形態のIGBTでも、図24~28に関して上述したように不純物濃度が分布していてもよい。
 また、第2実施形態のIGBTでも、図22、23のように各領域が配置されていてもよい。
 また、第1実施形態及び第2実施形態では、半導体基板に形成されたIGBTについて説明したが、半導体基板に他の半導体素子がさらに形成されていてもよい。例えば、半導体基板に、IGBTに加えて、IGBTとは逆方向に導通するダイオードが形成されていてもよい。
 また、第1実施形態及び第2実施形態では、トップボディ領域へ不純物を拡散させるための熱処理と、フローティング領域へ不純物を拡散させるための熱処理を個別に行ったが、1度の熱処理でフローティング領域への不純物拡散とトップボディ領域への不純物拡散を行ってもよい。
 以上、実施形態について詳細に説明したが、これらは例示にすぎず、特許請求の範囲を限定するものではない。特許請求の範囲に記載の技術には、以上に例示した具体例をさまざまに変形、変更したものが含まれる。
 本明細書または図面に説明した技術要素は、単独であるいは各種の組み合わせによって技術的有用性を発揮するものであり、出願時請求項記載の組み合わせに限定されるものではない。また、本明細書または図面に例示した技術は複数目的を同時に達成するものであり、そのうちの一つの目的を達成すること自体で技術的有用性を持つものである。

Claims (12)

  1.  半導体基板を備えるIGBTであって、
     半導体基板の上面に露出する範囲に形成されているn型のエミッタ領域と、
     エミッタ領域の下側に形成されているp型のトップボディ領域と、
     トップボディ領域の下側に形成されており、トップボディ領域によってエミッタ領域から分離されているn型のフローティング領域と、
     フローティング領域の下側に形成されており、フローティング領域によってトップボディ領域から分離されているp型のボトムボディ領域と、
     半導体基板の上面に形成されており、エミッタ領域、トップボディ領域、フローティング領域、及び、ボトムボディ領域を貫通しているトレンチと、
     トレンチの内面を覆っているゲート絶縁膜と、
     トレンチの内部に配置されているゲート電極、
     を有しており、
     エミッタ領域よりも下側に位置するトップボディ領域とフローティング領域内のp型不純物濃度分布を半導体基板の厚み方向に沿って見たときに、p型不純物濃度がエミッタ領域よりも下側に位置するトップボディ領域の上端から下側に向かうに従って減少し、フローティング領域内の所定深さで極小値となる、
     IGBT。
  2.  フローティング領域内のn型不純物濃度分布を半導体基板の厚み方向に沿って見たときに、フローティング領域内にn型不純物濃度の極大値が存在しない請求項1に記載のIGBT。
  3.  フローティング領域が、エピタキシャル層により形成されている請求項1または2に記載のIGBT。
  4.  ボトムボディ領域内のp型不純物濃度分布を半導体基板の厚み方向に沿って見たときに、ボトムボディ領域内にp型不純物濃度の極大値が存在する請求項1~3の何れか一項に記載のIGBT。
  5.  半導体基板の厚み方向に沿ったフローティング領域の幅が、ゲート絶縁膜から離れた位置よりもゲート絶縁膜に接している位置において広い請求項1~4の何れか一項に記載のIGBT。
  6.  ボトムボディ領域の下端が、ゲート絶縁膜から離れた位置よりもゲート絶縁膜に接している位置において下側に位置している請求項1~5の何れか一項に記載のIGBT。
  7.  IGBTの製造方法であって、
     半導体基板の上面に露出する範囲にn型のエミッタ領域を形成する工程と、
     半導体基板の上面にエミッタ領域の深さ範囲内で停止するようにp型不純物を注入し、注入したp型不純物を拡散させることによって、エミッタ領域の深さ範囲の下側にp型のトップボディ領域を形成する工程と、
     半導体基板の上面にエミッタ領域の深さ範囲内で停止するようにn型不純物を注入し、注入したn型不純物を拡散させることによって、トップボディ領域の深さ範囲の下側にn型のフローティング領域を形成する工程と、
     半導体基板の上面にトレンチを形成し、トレンチの内面を覆うゲート絶縁膜、及び、トレンチ内に配置されたゲート電極を形成する工程と、
     トレンチ、ゲート絶縁膜、及び、ゲート電極を形成した後に、半導体基板の上面にフローティング領域の深さ範囲よりも下側の深さで停止するようにp型不純物を注入して、フローティング領域の深さ範囲の下側にp型のボトムボディ領域を形成する工程、
     を有しており、
     上記各工程の実施後に、トレンチが、エミッタ領域、トップボディ領域、フローティング領域、及び、ボトムボディ領域を貫通するように配置される、
     製造方法。
  8.  トレンチ、ゲート絶縁膜、及び、ゲート電極を形成する工程よりも前に、トップボディ領域を形成する工程及びフローティング領域を形成する工程を実施する請求項7に記載の製造方法。
  9.  ボトムボディ領域を形成する工程では、ゲート電極の上面が半導体基板の上面よりも下側に存在している状態で、半導体基板にp型不純物を注入する請求項7または8に記載の製造方法。
  10.  IGBTの製造方法であって、
     基礎基板の上面に、n型半導体からなるエピタキシャル層を成長させる工程と、
     エピタキシャル層の上面に露出する範囲にn型のエミッタ領域を形成する工程と、
     エピタキシャル層の上面にエミッタ領域の深さ範囲内で停止するようにp型不純物を注入し、注入したp型不純物を拡散させることによって、エミッタ領域の深さ範囲の下側にp型のトップボディ領域を形成する工程と、
     エピタキシャル層の上面にトレンチを形成し、トレンチの内面を覆うゲート絶縁膜、及び、トレンチ内に配置されたゲート電極を形成する工程と、
     トレンチ、ゲート絶縁膜、及び、ゲート電極を形成した後に、エピタキシャル層の上面に基礎基板内で停止するようにp型不純物を注入して、基礎基板内にp型のボトムボディ領域を形成する工程、
     を有しており、
     上記各工程の実施後に、トップボディ領域とボトムボディ領域の間にn型のエピタキシャル層が残存してフローティング領域を構成し、トレンチが、エミッタ領域、トップボディ領域、フローティング領域、及び、ボトムボディ領域を貫通するように配置される、
     製造方法。
  11.  トレンチ、ゲート絶縁膜、及び、ゲート電極を形成する工程よりも前に、トップボディ領域を形成する工程を実施する請求項10に記載の製造方法。
  12.  ボトムボディ領域を形成する工程では、ゲート電極の上面が半導体基板の上面よりも下側に存在している状態で、半導体基板にp型不純物を注入する請求項10または11に記載の製造方法。
PCT/JP2011/072274 2011-09-28 2011-09-28 Igbtとその製造方法 WO2013046378A1 (ja)

Priority Applications (12)

Application Number Priority Date Filing Date Title
RU2014111414/28A RU2571175C2 (ru) 2011-09-28 2011-09-28 Биполярный транзистор с изолированным затвором (igbt) и способ его изготовления
BR112014007671-5A BR112014007671B1 (pt) 2011-09-28 2011-09-28 igbt e método de fabricar o mesmo
JP2013535727A JP5679068B2 (ja) 2011-09-28 2011-09-28 Igbtとその製造方法
MX2014003783A MX2014003783A (es) 2011-09-28 2011-09-28 Igbt y metodo para fabricar el mismo.
MYPI2014700738A MY171095A (en) 2011-09-28 2011-09-28 Igbt and method of manufacturing the same
CN201180073862.1A CN103843142B (zh) 2011-09-28 2011-09-28 Igbt及其制造方法
KR1020147008129A KR101642618B1 (ko) 2011-09-28 2011-09-28 Igbt 와 그 제조 방법
AU2011377785A AU2011377785B2 (en) 2011-09-28 2011-09-28 IGBT and manufacturing method therefor
PCT/JP2011/072274 WO2013046378A1 (ja) 2011-09-28 2011-09-28 Igbtとその製造方法
US14/347,897 US9190503B2 (en) 2011-09-28 2011-09-28 IGBT and method of manufacturing the same
EP11873183.5A EP2763178B1 (en) 2011-09-28 2011-09-28 Igbt and manufacturing method therefor
US14/884,203 US9601592B2 (en) 2011-09-28 2015-10-15 IGBT and method of manufacturing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2011/072274 WO2013046378A1 (ja) 2011-09-28 2011-09-28 Igbtとその製造方法

Related Child Applications (2)

Application Number Title Priority Date Filing Date
US14/347,897 A-371-Of-International US9190503B2 (en) 2011-09-28 2011-09-28 IGBT and method of manufacturing the same
US14/884,203 Division US9601592B2 (en) 2011-09-28 2015-10-15 IGBT and method of manufacturing the same

Publications (1)

Publication Number Publication Date
WO2013046378A1 true WO2013046378A1 (ja) 2013-04-04

Family

ID=47994487

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2011/072274 WO2013046378A1 (ja) 2011-09-28 2011-09-28 Igbtとその製造方法

Country Status (10)

Country Link
US (2) US9190503B2 (ja)
EP (1) EP2763178B1 (ja)
JP (1) JP5679068B2 (ja)
KR (1) KR101642618B1 (ja)
CN (1) CN103843142B (ja)
AU (1) AU2011377785B2 (ja)
BR (1) BR112014007671B1 (ja)
MX (1) MX2014003783A (ja)
RU (1) RU2571175C2 (ja)
WO (1) WO2013046378A1 (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014075483A (ja) * 2012-10-04 2014-04-24 Sanken Electric Co Ltd 半導体装置及び半導体装置の製造方法
JP2015082544A (ja) * 2013-10-22 2015-04-27 ルネサスエレクトロニクス株式会社 半導体装置及び半導体装置の製造方法
CN104659088A (zh) * 2013-11-18 2015-05-27 万国半导体股份有限公司 电荷库igbt顶端结构及制备方法
JP2015141935A (ja) * 2014-01-27 2015-08-03 トヨタ自動車株式会社 半導体装置
JP2016162897A (ja) * 2015-03-02 2016-09-05 株式会社豊田中央研究所 ダイオード及びそのダイオードを内蔵する逆導通igbt
JP2017183346A (ja) * 2016-03-28 2017-10-05 ローム株式会社 半導体装置および半導体装置の製造方法
CN113396481A (zh) * 2019-02-04 2021-09-14 住友电气工业株式会社 碳化硅半导体器件

Families Citing this family (54)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5787853B2 (ja) * 2012-09-12 2015-09-30 株式会社東芝 電力用半導体装置
JP6265594B2 (ja) * 2012-12-21 2018-01-24 ラピスセミコンダクタ株式会社 半導体装置の製造方法、及び半導体装置
US9293559B2 (en) 2013-07-31 2016-03-22 Alpha And Omega Semiconductor Incorporated Dual trench-gate IGBT structure
JP6385755B2 (ja) * 2014-08-08 2018-09-05 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
JP6063915B2 (ja) * 2014-12-12 2017-01-18 株式会社豊田中央研究所 逆導通igbt
JP6588363B2 (ja) * 2016-03-09 2019-10-09 トヨタ自動車株式会社 スイッチング素子
KR101870808B1 (ko) * 2016-06-03 2018-06-27 현대오트론 주식회사 전력 반도체 소자 및 그 제조방법
KR101870807B1 (ko) 2016-06-21 2018-06-27 현대오트론 주식회사 전력 반도체 소자 및 그 제조방법
KR101870809B1 (ko) 2016-06-21 2018-08-02 현대오트론 주식회사 전력 반도체 소자
KR101907460B1 (ko) * 2016-12-12 2018-10-12 현대오트론 주식회사 전력 반도체 소자 및 그 제조방법
JP6708266B2 (ja) * 2017-01-17 2020-06-10 富士電機株式会社 半導体装置
DE102017107174B4 (de) * 2017-04-04 2020-10-08 Infineon Technologies Ag IGBT mit dV/dt-Steuerbarkeit und Verfahren zum Verarbeiten eines IGBT
WO2018215727A1 (en) * 2017-05-25 2018-11-29 Dynex Semiconductor Limited A semiconductor device
JP6958093B2 (ja) * 2017-08-09 2021-11-02 富士電機株式会社 半導体装置
JP6825520B2 (ja) * 2017-09-14 2021-02-03 三菱電機株式会社 半導体装置、半導体装置の製造方法、電力変換装置
DE102017124872B4 (de) 2017-10-24 2021-02-18 Infineon Technologies Ag Verfahren zur Herstellung eines IGBT mit dV/dt-Steuerbarkeit
DE102017124871B4 (de) 2017-10-24 2021-06-17 Infineon Technologies Ag Leistungshalbleiter-Vorrichtung und Verfahren zum Herstellen einer Leistungshalbleiter-Vorrichtung
KR101977957B1 (ko) 2017-10-30 2019-05-13 현대오트론 주식회사 전력 반도체 소자 및 그 제조방법
CN108122990B (zh) * 2017-12-26 2020-07-17 中国科学院微电子研究所 一种增强抗单粒子能力加固的槽型栅功率器件
JP6973510B2 (ja) * 2018-01-17 2021-12-01 富士電機株式会社 半導体装置
KR102042832B1 (ko) 2018-06-21 2019-11-08 현대오트론 주식회사 전력 반도체 소자 및 그 제조방법
JP7271659B2 (ja) 2018-10-18 2023-05-11 ヒタチ・エナジー・スウィツァーランド・アクチェンゲゼルシャフト 絶縁ゲートパワー半導体装置、およびそのような装置を製造するための方法
KR102119483B1 (ko) 2018-12-06 2020-06-05 현대오트론 주식회사 전력 반도체 소자 및 그 제조방법
KR102110249B1 (ko) 2018-12-07 2020-05-13 현대오트론 주식회사 전력 반도체 칩
KR102176701B1 (ko) 2019-05-08 2020-11-10 현대오트론 주식회사 전력 반도체 소자
KR102176702B1 (ko) 2019-05-08 2020-11-10 현대오트론 주식회사 전력 반도체 소자
KR102153550B1 (ko) 2019-05-08 2020-09-08 현대오트론 주식회사 전력 반도체 소자
GB2587645B (en) * 2019-10-03 2022-08-03 Mqsemi Ag Semiconductor device having a gate electrode formed in a trench structure
KR20210056147A (ko) 2019-11-08 2021-05-18 현대모비스 주식회사 전력 반도체 소자
KR20210065759A (ko) 2019-11-27 2021-06-04 현대모비스 주식회사 전력 반도체 소자
KR102321272B1 (ko) 2019-11-27 2021-11-03 현대모비스 주식회사 전력 반도체 소자 및 그 제조방법
KR102251759B1 (ko) 2019-12-03 2021-05-14 현대모비스 주식회사 전력 반도체 소자
KR102187903B1 (ko) 2019-12-03 2020-12-07 현대오트론 주식회사 전력 반도체 소자
KR102251760B1 (ko) 2019-12-03 2021-05-14 현대모비스 주식회사 전력 반도체 소자
KR102141845B1 (ko) * 2019-12-10 2020-08-07 주식회사 넥스젠파워 고전력 스위칭용 반도체 소자 및 그 제조방법
KR102315054B1 (ko) 2020-05-15 2021-10-21 현대모비스 주식회사 전력 반도체 소자 및 전력 반도체 칩
KR102300623B1 (ko) 2020-05-15 2021-09-10 현대모비스 주식회사 전력 반도체 소자 및 전력 반도체 칩
KR102399959B1 (ko) * 2020-07-23 2022-05-19 (주)쎄미하우 절연 게이트 양극성 트랜지스터
KR20220079262A (ko) 2020-12-04 2022-06-13 현대모비스 주식회사 전력 반도체 소자 및 전력 반도체 칩
KR20220082656A (ko) 2020-12-10 2022-06-17 현대모비스 주식회사 전력 반도체 소자 및 전력 반도체 칩
KR20220083264A (ko) 2020-12-11 2022-06-20 현대모비스 주식회사 전력 반도체 소자 및 전력 반도체 칩
KR102437047B1 (ko) 2020-12-11 2022-08-26 현대모비스 주식회사 전력 반도체 소자 및 전력 반도체 칩
KR20220083265A (ko) 2020-12-11 2022-06-20 현대모비스 주식회사 전력 반도체 소자 및 전력 반도체 소자의 제조방법
KR102437048B1 (ko) 2020-12-11 2022-08-26 현대모비스 주식회사 전력 반도체 소자 및 전력 반도체 칩
KR102460422B1 (ko) 2020-12-11 2022-10-31 현대모비스 주식회사 전력 반도체 칩 및 전력 반도체 시스템
KR20230128846A (ko) 2022-02-28 2023-09-05 현대모비스 주식회사 전력 반도체 소자 및 전력 반도체 칩
KR20230128845A (ko) 2022-02-28 2023-09-05 현대모비스 주식회사 전력 반도체 소자 및 전력 반도체 칩
KR20230128847A (ko) 2022-02-28 2023-09-05 현대모비스 주식회사 전력 반도체 소자 및 전력 반도체 칩
KR20230129764A (ko) 2022-03-02 2023-09-11 현대모비스 주식회사 전력 반도체 소자, 이를 포함하는 전력 반도체 칩 및 이의 제조 방법
KR20230150663A (ko) 2022-04-22 2023-10-31 현대모비스 주식회사 전력 반도체 소자, 이를 포함하는 전력 반도체 칩 및 이의 제조 방법
KR20230151275A (ko) 2022-04-25 2023-11-01 현대모비스 주식회사 전력 반도체 소자, 이를 포함하는 전력 반도체 칩 및 이의 제조 방법
KR20230151276A (ko) 2022-04-25 2023-11-01 현대모비스 주식회사 전력 반도체 소자, 이를 포함하는 전력 반도체 칩 및 이의 제조 방법
KR20230155856A (ko) 2022-05-04 2023-11-13 현대모비스 주식회사 전력 반도체 소자 및 전력 반도체 칩
KR20240011517A (ko) 2022-07-19 2024-01-26 현대모비스 주식회사 전력 반도체 소자, 이를 포함하는 전력 반도체 칩 및 이의 제조 방법

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001044415A (ja) * 1999-05-26 2001-02-16 Toyota Central Res & Dev Lab Inc サイリスタを有する半導体装置及びその製造方法
JP2005210047A (ja) * 2003-12-24 2005-08-04 Toyota Central Res & Dev Lab Inc 半導体装置
JP2008205205A (ja) * 2007-02-20 2008-09-04 Toyota Central R&D Labs Inc 半導体装置とその製造方法
JP2010103326A (ja) 2008-10-24 2010-05-06 Toyota Motor Corp Igbt、及び、igbtの製造方法
JP2010114136A (ja) * 2008-11-04 2010-05-20 Toyota Central R&D Labs Inc バイポーラ型半導体装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2065642C1 (ru) * 1992-12-23 1996-08-20 Борис Михайлович Бубукин Биполярный транзистор с изолированным диэлектриком затвором
US5751024A (en) * 1995-03-14 1998-05-12 Mitsubishi Denki Kabushiki Kaisha Insulated gate semiconductor device
JP3288218B2 (ja) 1995-03-14 2002-06-04 三菱電機株式会社 絶縁ゲート型半導体装置およびその製造方法
US6172398B1 (en) 1997-08-11 2001-01-09 Magepower Semiconductor Corp. Trenched DMOS device provided with body-dopant redistribution-compensation region for preventing punch through and adjusting threshold voltage
JP3409244B2 (ja) 1998-02-26 2003-05-26 株式会社豊田中央研究所 半導体装置
RU2230394C1 (ru) * 2002-10-11 2004-06-10 ОАО "ОКБ "Искра" Биполярно-полевой транзистор с комбинированным затвором
US7423316B2 (en) * 2004-05-12 2008-09-09 Kabushiki Kaisha Toyota Chuo Kenkyusho Semiconductor devices
WO2007060716A1 (ja) * 2005-11-22 2007-05-31 Shindengen Electric Manufacturing Co., Ltd. トレンチゲートパワー半導体装置
JP5036234B2 (ja) * 2006-07-07 2012-09-26 三菱電機株式会社 半導体装置
JP2008177297A (ja) * 2007-01-17 2008-07-31 Toyota Central R&D Labs Inc 半導体装置
JP5089191B2 (ja) 2007-02-16 2012-12-05 三菱電機株式会社 半導体装置およびその製造方法
US8089134B2 (en) * 2008-02-06 2012-01-03 Fuji Electric Sytems Co., Ltd. Semiconductor device
DE112008003787B4 (de) * 2008-03-31 2015-01-22 Mitsubishi Electric Corp. Halbleitervorrichtung
JP2010165978A (ja) * 2009-01-19 2010-07-29 Panasonic Corp 半導体装置およびその製造方法
JP4957840B2 (ja) * 2010-02-05 2012-06-20 株式会社デンソー 絶縁ゲート型半導体装置
JP5594276B2 (ja) * 2010-12-08 2014-09-24 株式会社デンソー 絶縁ゲート型半導体装置
JP5817686B2 (ja) * 2011-11-30 2015-11-18 株式会社デンソー 半導体装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001044415A (ja) * 1999-05-26 2001-02-16 Toyota Central Res & Dev Lab Inc サイリスタを有する半導体装置及びその製造方法
JP2005210047A (ja) * 2003-12-24 2005-08-04 Toyota Central Res & Dev Lab Inc 半導体装置
JP2008205205A (ja) * 2007-02-20 2008-09-04 Toyota Central R&D Labs Inc 半導体装置とその製造方法
JP2010103326A (ja) 2008-10-24 2010-05-06 Toyota Motor Corp Igbt、及び、igbtの製造方法
JP2010114136A (ja) * 2008-11-04 2010-05-20 Toyota Central R&D Labs Inc バイポーラ型半導体装置

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014075483A (ja) * 2012-10-04 2014-04-24 Sanken Electric Co Ltd 半導体装置及び半導体装置の製造方法
JP2015082544A (ja) * 2013-10-22 2015-04-27 ルネサスエレクトロニクス株式会社 半導体装置及び半導体装置の製造方法
CN104659088A (zh) * 2013-11-18 2015-05-27 万国半导体股份有限公司 电荷库igbt顶端结构及制备方法
JP2015141935A (ja) * 2014-01-27 2015-08-03 トヨタ自動車株式会社 半導体装置
JP2016162897A (ja) * 2015-03-02 2016-09-05 株式会社豊田中央研究所 ダイオード及びそのダイオードを内蔵する逆導通igbt
JP2017183346A (ja) * 2016-03-28 2017-10-05 ローム株式会社 半導体装置および半導体装置の製造方法
US10818784B2 (en) 2016-03-28 2020-10-27 Rohm Co., Ltd. Semiconductor device and method for manufacturing the same
CN113396481A (zh) * 2019-02-04 2021-09-14 住友电气工业株式会社 碳化硅半导体器件

Also Published As

Publication number Publication date
CN103843142A (zh) 2014-06-04
KR20140057630A (ko) 2014-05-13
JPWO2013046378A1 (ja) 2015-03-26
AU2011377785B2 (en) 2014-11-06
EP2763178A1 (en) 2014-08-06
RU2014111414A (ru) 2015-11-10
US20160035859A1 (en) 2016-02-04
JP5679068B2 (ja) 2015-03-04
EP2763178A4 (en) 2015-03-18
KR101642618B1 (ko) 2016-07-25
BR112014007671B1 (pt) 2021-01-26
RU2571175C2 (ru) 2015-12-20
US9190503B2 (en) 2015-11-17
AU2011377785A1 (en) 2014-04-17
BR112014007671A2 (pt) 2017-04-18
US20140231866A1 (en) 2014-08-21
US9601592B2 (en) 2017-03-21
EP2763178B1 (en) 2021-03-24
CN103843142B (zh) 2016-07-13
MX2014003783A (es) 2014-05-14

Similar Documents

Publication Publication Date Title
JP5679068B2 (ja) Igbtとその製造方法
US11121242B2 (en) Method of operating a semiconductor device having a desaturation channel structure
US8952449B2 (en) Semiconductor device having both IGBT area and diode area
JP5745997B2 (ja) スイッチング素子とその製造方法
JP4005312B2 (ja) 半導体構成素子の製造方法
WO2018030444A1 (ja) 半導体装置および半導体装置の製造方法
WO2010047267A1 (ja) Igbt、及び、igbtの製造方法
JP4813762B2 (ja) 半導体装置及びその製造方法
JP2007516617A (ja) エッチングで形成された溝を用いて厚い誘電体領域を形成する方法
JP2006173584A (ja) 半導体装置
JP2008251620A (ja) 半導体装置とその製造方法
WO2013161116A1 (ja) 半導体装置及びその製造方法
JP5895947B2 (ja) Igbtの製造方法
JP2010219361A (ja) 半導体装置及びその製造方法
JP2010045335A (ja) 半導体基材内に材料層を製造する方法
JP2014179595A (ja) 半導体装置およびその製造方法
JP2015070152A (ja) 半導体装置とその製造方法
WO2022118976A1 (ja) 超接合半導体装置
TW201903956A (zh) 具有帶錐形氧化物厚度的多晶矽填充渠溝的功率元件
JP2024093631A (ja) 半導体装置とその製造方法
CN117316979A (zh) 一种深槽电荷屏蔽的碳化硅场效应晶体管及其制备方法
JP2023008548A (ja) 半導体装置と半導体装置の製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11873183

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2013535727

Country of ref document: JP

Kind code of ref document: A

ENP Entry into the national phase

Ref document number: 20147008129

Country of ref document: KR

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 14347897

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 2011873183

Country of ref document: EP

Ref document number: MX/A/2014/003783

Country of ref document: MX

Ref document number: 12014500712

Country of ref document: PH

ENP Entry into the national phase

Ref document number: 2011377785

Country of ref document: AU

Date of ref document: 20110928

Kind code of ref document: A

ENP Entry into the national phase

Ref document number: 2014111414

Country of ref document: RU

Kind code of ref document: A

REG Reference to national code

Ref country code: BR

Ref legal event code: B01A

Ref document number: 112014007671

Country of ref document: BR

ENP Entry into the national phase

Ref document number: 112014007671

Country of ref document: BR

Kind code of ref document: A2

Effective date: 20140328