TW202324743A - 半導體裝置及其製造方法 - Google Patents
半導體裝置及其製造方法 Download PDFInfo
- Publication number
- TW202324743A TW202324743A TW111117309A TW111117309A TW202324743A TW 202324743 A TW202324743 A TW 202324743A TW 111117309 A TW111117309 A TW 111117309A TW 111117309 A TW111117309 A TW 111117309A TW 202324743 A TW202324743 A TW 202324743A
- Authority
- TW
- Taiwan
- Prior art keywords
- metal oxide
- semiconductor layer
- oxide semiconductor
- substrate
- thick
- Prior art date
Links
Images
Landscapes
- Thin Film Transistor (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
- Semiconductor Integrated Circuits (AREA)
- Non-Volatile Memory (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Electrodes Of Semiconductors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Manufacturing Of Printed Circuit Boards (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Formation Of Insulating Films (AREA)
- Confectionery (AREA)
- Glass Compositions (AREA)
- External Artificial Organs (AREA)
- Semiconductor Memories (AREA)
- Ceramic Capacitors (AREA)
- Bipolar Transistors (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
一種半導體裝置及其製造方法。半導體裝置包括基板、半導體結構、閘介電層以及閘極。半導體結構設置於基板之上,半導體結構包括兩個厚部以及位於兩個厚部之間的薄部,兩個厚部的厚度大於薄部的厚度。閘介電層設置於半導體結構上。閘極設置於閘介電層上。閘極的寬度大於薄部的寬度,且閘極在基板的頂面的法線方向上重疊於部分兩個厚部及薄部。至少部分兩個厚部的電阻率隨著靠近基板而增加。
Description
本發明是有關於一種半導體裝置及其製造方法,且特別是有關於一種包括金屬氧化物半導體的半導體裝置及其製造方法。
一般來説,薄膜電晶體的半導體層可分為通道區及摻雜區。若摻雜區的載子濃度高,且摻雜區與通道區之間出現突然下降的載子濃度,會使薄膜電晶體在大電流的操作過程中於靠近汲極處出現很高的橫向電場,並導致半導體裝置劣化。然而,若為了避免半導體裝置劣化而降低摻雜區的載子濃度,會使半導體裝置的操作電流不足。因此,如何使半導體裝置在保有足夠的操作電流表現下,同時減小靠近汲極處的橫向電場是目前需改善的問題。
本發明提供一種半導體裝置及其製造方法,可減小靠近汲極處的橫向電場,以提升半導體裝置的可靠度。
本發明的半導體裝置包括基板、半導體結構、閘介電層以及閘極。半導體結構設置於基板之上,半導體結構包括兩個厚部以及位於兩個厚部之間的薄部,兩個厚部的厚度大於薄部的厚度。閘介電層設置於半導體結構上。閘極設置於閘介電層上。閘極的寬度大於薄部的寬度,且閘極在基板的頂面的法線方向上重疊於部分兩個厚部及薄部。至少部分兩個厚部的電阻率隨著靠近基板而增加。
本發明的半導體裝置的製造方法包括以下步驟。提供基板。形成半導體結構於基板之上,其中半導體結構包括兩個厚部以及位於兩個厚部之間的薄部,兩個厚部的厚度大於薄部的厚度。形成閘介電層於半導體結構上。形成閘極於閘介電層上,其中閘極的寬度大於薄部的寬度,閘極在基板的頂面的法線方向上重疊於部分兩個厚部及薄部。調整半導體結構的電阻率,以使至少部分兩個厚部的電阻率隨著靠近基板而增加。
圖1是依照本發明的一實施例的一種半導體裝置的剖面示意圖。
請參照圖1,半導體裝置1包括基板100、半導體結構120、閘介電層130以及閘極140。在本實施例中,半導體裝置1還包括緩衝層110、層間介電層150、源極162以及汲極164。
基板100之材質可為玻璃、石英、有機聚合物或是不透光/反射材料(例如:導電材料、金屬、晶圓、陶瓷或其他可適用的材料)或是其他可適用的材料。若使用導電材料或金屬時,則在基板100上覆蓋一層絕緣層(未繪示),以避免短路問題。在一些實施例中,基板100為軟性基板,且基板100的材料例如為聚乙烯對苯二甲酸酯(polyethylene terephthalate, PET)、聚二甲酸乙二醇酯(polyethylene naphthalate, PEN)、聚酯(polyester, PES)、聚甲基丙烯酸甲酯(polymethylmethacrylate, PMMA)、聚碳酸酯(polycarbonate, PC)、聚醯亞胺(polyimide, PI)或金屬軟板(Metal Foil)或其他可撓性材質。緩衝層110位於基板100上,緩衝層110的材質可以包括氮化矽、氧化矽、氮氧化矽或其他合適的材料或上述材料的堆疊層,但本發明不以此為限。
半導體結構120設置於基板100與緩衝層110之上。半導體結構120包括兩個厚部p1以及位於兩個厚部p1之間的薄部p2。半導體結構120的材料可以包括氧化銦鎵鋅(IGZO)、氧化銦錫鋅(ITZO)、氧化鋁鋅錫(AZTO)、氧化銦鎢鋅(IWZO)等四元金屬化合物或包含鎵(Ga)、鋅(Zn)、銦(In)、錫(Sn)、鋁(Al)、鎢(W)中之任三者的三元金屬構成的氧化物。半導體結構120可以為單層或多層結構。閘介電層130設置於半導體結構120及緩衝層110上,閘極140設置於閘介電層130上。層間介電層150設置於閘介電層130上,並覆蓋閘極140。層間介電層150與閘介電層130的材料例如為氧化矽、氮化矽、氮氧化矽或其他合適的材料。貫孔V1、V2貫穿層間介電層150及閘介電層130,且分別重疊於兩個厚部p1。源極162以及汲極164位於層間介電層150上,且分別填入貫孔V1、V2以電性連接至半導體結構120。
在本實施例中,兩個厚部p1的厚度T大於薄部p2的厚度T’。舉例來說,兩個厚部p1的厚度T可以在7 nm至120 nm之間,薄部p2的厚度T’可以在2 nm至60 nm之間。至少部分兩個厚部p1的電阻率隨著靠近基板100而增加。舉例來說,在兩個厚部p1中,靠近兩個厚部p1的頂面S1的電阻率小於靠近兩個厚部p1的底面S2的電阻率。其中兩個厚部p1的電阻率可透過摻雜濃度的變化或氧空缺濃度的變化來改變。舉例來說,在一些實施例中,至少部分兩個厚部p1的銦濃度隨著靠近基板100而減少。在一些實施例中,至少部分兩個厚部p1的氧濃度隨著靠近基板100而增加。在一些實施例中,至少部分兩個厚部p1(例如厚部p1的摻雜區dp)的氫濃度隨著靠近基板100而減少。由於半導體結構120的兩個厚部p1的厚度T大於薄部p2的厚度T’,且至少部分兩個厚部p1的電阻率隨著靠近基板100而增加,可減少半導體結構120在靠近汲極164處(於後述說明)因橫向電場而產生的熱載子效應。
在本實施例中,閘極140的寬度w1大於薄部p2的寬度w2,且閘極140在基板100的頂面的法線方向ND上可重疊於部分兩個厚部p1及薄部p2。舉例來說,薄部p2在基板100的頂面的法線方向ND上可以完全重疊於閘極140,兩個厚部p1在基板100的頂面的法線方向ND上可分別部分重疊於閘極140。在一些實施例中,閘極140的寬度w1與薄部p2的寬度w2比(w1/w2)為1.05~3。
半導體結構120的薄部p2可構成第一通道區ch1,半導體結構120的兩個厚部p1各自包括摻雜區dp以及第二通道區ch2。在一些實施例中,兩個厚部p1在基板100的頂面的法線方向ND上不與閘極140重疊的部分可為摻雜區dp,兩個厚部p1在基板100的頂面的法線方向ND上與閘極140重疊的部分可為第二通道區ch2,兩個厚部p1靠近薄部p2的部分(第二通道區ch2)的氫濃度低於兩個厚部p1遠離薄部p2的部分(摻雜區dp)的氫濃度。摻雜區dp的電阻率隨著靠近基板100而增加。舉例而言,摻雜區dp的氫濃度隨著靠近基板100而減少,摻雜區dp的氧空缺濃度隨著靠近基板100而減少。由於摻雜區dp的電阻率隨著靠近基板100而增加,在汲極164處之摻雜區dp靠近基板100的下部可以作為低摻雜汲極(Lightly Doped Drain,LDD)結構,進而減小通道區ch(包含第一通道區ch1以及第二通道區ch2)與摻雜區dp之間因為橫向電場而產生的熱載子效應,以提升半導體裝置1的可靠度。此外,由於源極162與汲極164接觸了摻雜區dp中電阻率較低的上部,因此,源極162與摻雜區dp之間的界面電阻以及汲極164與摻雜區dp之間的界面電阻可以被減小,藉此提升半導體裝置1的操作電流。
圖2A至2C是依照本發明圖1的實施例的一種製造流程的剖面示意圖。
請參照圖2A,提供基板100,形成半導體結構120’於基板100之上。舉例來說,可先形成緩衝層110於基板100上,之後形成半導體結構120’於緩衝層110上。半導體結構120’的形成方法例如可透過沉積一金屬氧化物半導體材料層(未繪示)於緩衝層110上,再透過蝕刻製程圖案化金屬氧化物半導體材料層,以形成半導體結構120’,其中半導體結構120’包括兩個厚部p1以及位於兩個厚部p1之間的一薄部p2,兩個厚部p1的厚度T大於薄部p2的厚度T’。
請參照圖2B,形成閘介電層130於半導體結構120’上。舉例來說,閘介電層130是共形地形成於半導體結構120’及緩衝層110上,也就是說,閘介電層130可覆蓋半導體結構120’的頂面及側壁。
請參照圖2C,形成閘極140於閘介電層130上。閘極140的形成方法例如是先沉積一閘極材料層(未繪示)於閘介電層130上,之後再透過蝕刻製程形成閘極140。閘極140的寬度w1大於薄部p2的寬度w2,閘極140在基板100的頂面的法線方向ND上可重疊於部分兩個厚部p1及薄部p2。
請繼續參照圖2C,調整半導體結構120的電阻率,以使至少部分兩個厚部p2的電阻率隨著靠近基板100而增加。舉例來說,以閘極140為遮罩,對半導體結構120’進行摻雜製程P1,以形成包括摻雜區dp、第一通道區ch1以及第二通道區ch2的半導體結構120。半導體結構120的兩個厚部p1未被閘極140覆蓋的部分透過摻雜製程P1形成摻雜區dp,兩個厚部p1被閘極140覆蓋的部分則構成第二通道區ch2,且摻雜區dp的電阻率隨著靠近100基板而增加。舉例來說,在一些實施例中,在進行摻雜製程P1之後,至少部分兩個厚部p1的銦濃度隨著靠近基板100而減少或使至少部分兩個厚部p1的氫濃度隨著靠近基板100而減少,進而使至少部分兩個厚部p1的電阻率隨著靠近100基板而增加。半導體結構120中與閘極140在基板100的頂面的法線方向ND上重疊的薄部p2可構成第一通道區ch1。
在一些實施例中,由於閘極140的寬度w1大於薄部p2的寬度w2,且閘極140在基板100的頂面的法線方向ND上重疊於部分兩個厚部p1及薄部p2,在進行摻雜製程P1後可以形成厚度不同的第一通道區ch1以及第二通道區ch2,其中第二通道區ch2的厚度大於第一通道區ch1的厚度。
之後,請參照圖1,形成層間介電層150於閘介電層130上,並覆蓋閘極140。接著,形成貫穿層間介電層150及閘介電層120的貫孔V1、V2,且貫孔V1、V2分別在基板100的頂面的法線方向ND上重疊於兩個厚部p1的摻雜區dp。然後,形成源極162以及汲極164於層間介電層150之上,並填入貫孔V1、V2中,以與厚部p1的摻雜區dp電性連接。
經過上述製程後可大致上完成半導體裝置1的製作。
圖3是依照本發明的另一實施例的一種半導體裝置的剖面示意圖。在此必須說明的是,圖3的實施例沿用圖1的實施例的元件標號與部分內容,其中採用相同或近似的標號來表示相同或近似的元件,並且省略了相同技術內容的說明。關於省略部分的說明可參考前述實施例,在此不贅述。
請參考圖3,圖3的半導體裝置2與圖1的半導體裝置1的主要差異在於:半導體裝置2的半導體結構120包括第一金屬氧化物半導體層122及第二金屬氧化物半導體層124,第一金屬氧化物半導體層122位於基板100與第二金屬氧化物半導體層124之間。第一金屬氧化物半導體層122及第二金屬氧化物半導體層124的堆疊可構成半導體結構120的兩個厚部p1。舉例來說,在本實施例中,第一金屬氧化物半導體層122包括互相分離的第一島狀結構122a以及第二島狀結構122b。第一島狀結構122a與第二金屬氧化物半導體層124堆疊以構成其中一個厚部p1,且第二島狀結構122b與第二金屬氧化物半導體層124堆疊以構成其中另一個厚部p1。第二金屬氧化物半導體層124位於兩個厚部p1之間的區域可構成薄部p2。
在本實施例中,第一金屬氧化物半導體層122的厚度t1大於第二金屬氧化物半導體層124的厚度t2。舉例來說,第一金屬氧化物半導體層122的厚度t1可以在5 nm至60 nm之間,第二金屬氧化物半導體層124的厚度t2可以在2 nm至60 nm之間。半導體結構120的兩個厚部p1的厚度T基本上為第一金屬氧化物半導體層122的厚度t1與第二金屬氧化物半導體層124的厚度t2的總和,半導體結構120的薄部p2的厚度T’基本上等於第二金屬氧化物半導體層124的厚度t2。
在一些實施例中,第一金屬氧化物半導體層122與第二金屬氧化物半導體層124可包括相同的金屬元素,但本發明不以此為限。在其他實施例中,第一金屬氧化物半導體層122與第二金屬氧化物半導體層124可包括不同的金屬元素。
在一些實施例中,第一金屬氧化物半導體層122的氧濃度高於第二金屬氧化物半導體層124的氧濃度,第一金屬氧化物半導體層122的銦濃度低於第二金屬氧化物半導體層124的銦濃度,第一金屬氧化物半導體層122的氫濃度低於第二金屬氧化物半導體層124的氫濃度,因此,部分半導體結構120的兩個厚部p1的電阻率隨著靠近100基板而增加,使在汲極164處之摻雜區dp靠近基板100的下部可以作為低摻雜汲極(Lightly Doped Drain,LDD)結構,進而可有效減小通道區ch(包含第一通道區ch1以及第二通道區ch2)與摻雜區dp之間因為橫向電場而產生的熱載子效應,以提升半導體裝置2的可靠度。
圖4是依照本發明圖3的實施例的一種製造流程的剖面示意圖。
請參考圖4,提供基板100,形成半導體結構120’於基板100之上。舉例來說,可先形成緩衝層100於基板100上,之後形成半導體結構120’於緩衝層110上。半導體結構120’的形成方法例如可包括以下步驟。首先,形成第一金屬氧化物半導體層122’於緩衝層100及基板100之上,其中第一金屬氧化物半導體層122’具有第一開口O1,以使第一金屬氧化物半導體層122’包括互相分離的第一島狀結構122a以及第二島狀結構122b。然後,形成第二金屬氧化物半導體層124’於第一金屬氧化物半導體層122上,並填入第一開口O1中,其中第一金屬氧化物半導體層122’的厚度t1大於第二金屬氧化物半導體層124’的厚度t2。如此一來,位於第一開口O1中的部分第二金屬氧化物半導體層124’可構成半導體結構120’的薄部p2,第一金屬氧化物半導體層122’與覆蓋於其上的另一部分第二金屬氧化物半導體層124’可構成半導體結構120’的兩個厚部p1。
請參考圖3,半導體結構120’形成之後,可以接續類似於上述圖2B至2C及圖1的製造流程,以完成半導體裝置2的製作。詳細流程可參考前述實施例,在此不贅述。
圖5是依照本發明的另一實施例的一種半導體裝置的剖面示意圖。在此必須說明的是,圖5的實施例沿用圖1的實施例的元件標號與部分內容,其中採用相同或近似的標號來表示相同或近似的元件,並且省略了相同技術內容的說明。關於省略部分的說明可參考前述實施例,在此不贅述。
請參考圖5,圖5的半導體裝置3與圖1的半導體裝置1的主要差異在於:半導體裝置3的半導體結構120包括第一金屬氧化物半導體層122及第二金屬氧化物半導體層124,第一金屬氧化物半導體層122位於基板100與第二金屬氧化物半導體層124之間。第一金屬氧化物半導體層122及第二金屬氧化物半導體層124的堆疊構成半導體結構120的兩個厚部p1。舉例來說,在本實施例中,第二金屬氧化物半導體層124包括互相分離的第一島狀結構124a以及第二島狀結構124b。第一島狀結構124a與第一金屬氧化物半導體層122堆疊以構成其中一個厚部p1,且第二島狀結構124b與第一金屬氧化物半導體層122堆疊以構成其中另一個厚部p1。第一金屬氧化物半導體層122位於兩個厚部p1之間的區域可構成薄部p2。
在本實施例中,第一金屬氧化物半導體層122的厚度t1小於第二金屬氧化物半導體層124的厚度t2。舉例來說,第一金屬氧化物半導體層122的厚度t1可以在2 nm至60 nm之間,第二金屬氧化物半導體層124的厚度t2可以在5 nm至60 nm之間。半導體結構120的兩個厚部p1的厚度T基本上為第一金屬氧化物半導體層122的厚度t1與第二金屬氧化物半導體層124的厚度t2的總和,半導體結構120的薄部p2的厚度T’基本上等於第一金屬氧化物半導體層122的厚度t1。
在一些實施例中,第一金屬氧化物半導體層122與第二金屬氧化物半導體層124可包括相同的金屬元素,但本發明不以此為限。在其他實施例中,第一金屬氧化物半導體層122與第二金屬氧化物半導體層124可包括不同的金屬元素。
在一些實施例中,第一金屬氧化物半導體層122的氧濃度高於第二金屬氧化物半導體層124的氧濃度,第一金屬氧化物半導體層122的銦濃度低於第二金屬氧化物半導體層124的銦濃度,第一金屬氧化物半導體層122的氫濃度低於第二金屬氧化物半導體層124的氫濃度,因此,部分半導體結構120的兩個厚部p1的電阻率隨著靠近100基板而增加,使在汲極164處之摻雜區dp靠近基板100的下部可以作為低摻雜汲極(Lightly Doped Drain,LDD)結構,進而可有效減小通道區ch(包含第一通道區ch1以及第二通道區ch2)與摻雜區dp之間因為橫向電場而產生的熱載子效應,以提升半導體裝置3的可靠度。
圖6是依照本發明圖5的實施例的一種製造流程的剖面示意圖。
請參考圖6,提供基板100,形成半導體結構120’於基板100之上。舉例來說,可先形成緩衝層100於基板100上,之後形成半導體結構120’於緩衝層110上。半導體結構120’的形成方法例如可包括以下步驟。首先,形成第一金屬氧化物半導體層122’於緩衝層100及基板100之上。然後,形成第二金屬氧化物半導體層124’於第一金屬氧化物半導體層122’上,其中第二金屬氧化物半導體層124’具有第二開口O2,以暴露出部分第一金屬氧化物半導體層122’,並使第二金屬氧化物半導體層124’包括互相分離的第一島狀結構124a’以及第二島狀結構124b’。第一金屬氧化物半導體層122’的厚度t1小於第二金屬氧化物半導體層124’的厚度t2。如此一來,被第二開口O2暴露出的部分第一金屬氧化物半導體層122’可構成半導體結構120’的薄部p2,第二金屬氧化物半導體層124’與被其覆蓋的另一部分第一金屬氧化物半導體層122’可構成半導體結構120’的兩個厚部p1。
請參考圖5,半導體結構120’形成之後,可以接續類似於上述圖2B至2C及圖1的製造流程,以完成半導體裝置3的製作。詳細流程可參考前述實施例,在此不贅述。
圖7是依照本發明的另一實施例的一種半導體裝置的剖面示意圖。在此必須說明的是,圖7的實施例沿用圖1的實施例的元件標號與部分內容,其中採用相同或近似的標號來表示相同或近似的元件,並且省略了相同技術內容的說明。關於省略部分的說明可參考前述實施例,在此不贅述。
請參考圖7,圖7的半導體裝置4與圖1的半導體裝置1的主要差異在於:半導體裝置4的閘介電層130位於閘極140與半導體結構120之間,但兩個厚部p1在基板100的頂面的法線方向ND上與閘極140不重疊之部分不被閘介電層130覆蓋。貫孔V1’、V2’分離於閘介電層130,且貫孔V1’、V2’分別在基板100的頂面的法線方向ND上重疊於兩個厚部p1。源極162以及汲極164位於層間介電層150上,且分別填入貫孔V1’、V2’以電性連接至半導體結構120。
圖8A至圖8B是依照本發明圖7的實施例的一種製造流程的剖面示意圖。圖8A可為接續圖2B的步驟的半導體裝置的製造方法的剖視示意圖。關於圖2A至2B的步驟說明可參考前述實施例,在此不贅述。
請參考圖8A,形成閘極140於閘介電層130上,閘極140的寬度w1大於薄部p2的寬度w2,閘極140在基板100的頂面的法線方向ND上可重疊於部分兩個厚部p1及薄部p2。
請繼續參考圖8A,調整半導體結構120的電阻率,以使至少部分兩個厚部p1的電阻率隨著靠近基板100而增加。在本實施例中,先移除部分閘介電層130,以暴露出未與閘極140在基板100的頂面的法線方向ND上重疊的部分兩個厚部p1。移除部分閘介電層130的方法例如以閘極140為遮罩對閘介電層130執行乾式蝕刻或濕式蝕刻,但本發明不以此為限。接著,進行退火製程P2,退火製程P2的退火溫度可在200℃至400℃之間。由於閘介電層130暴露出未與閘極140在基板100的頂面的法線方向ND上重疊的部分兩個厚部p1,兩個厚部p1中的氧可自厚部p1被暴露出來的表面擴散至外部,藉此於部分兩個厚部p1中形成氧空缺較高且電阻率較低的第一部分dp’以及氧空缺較低且電阻率較高的第二部分ch2’,其中第二部分ch2’被閘介電層130所覆蓋,且第一部分dp’ 被閘介電層130暴露出來。在本實施例中,由於越靠近厚部p1的表面的氧越容易逸散至外部,因此透過退火製程P2可使兩個厚部p1的第一部分dp’中的氧濃度隨著靠近基板100而增加,且兩個厚部p1的第一部分dp’的氧空缺的數量隨著靠近基板100而減少,進而使半導體結構120的兩個厚部p1的第一部分dp’的電阻率隨著靠近基板100而增加。
請參考圖8B,在進行退火製程P2之後,以閘極140為遮罩對厚部p1的第一部分dp’進行摻雜製程P1,以於厚部p1中形成摻雜區dp以及第二通道區ch2,其中摻雜區dp對應第一部分dp’且第二通道區ch2對應第二部分ch2’,但本發明不以此為限。在其他實施例中,在進行退火製程P2之後,可以不進行氫電漿製程P1。
請參考圖7,形成層間介電層150於緩衝層110之上,並覆蓋閘極140與半導體結構120。之後,形成貫穿層間介電層150的貫孔V1’、V2’,且貫孔V1’、V2’分別重疊於兩個厚部p1。然後,形成源極162以及汲極164於層間介電層150之上,並填入貫孔V1’、V2’中,以與半導體結構120的摻雜區dp電性連接。
雖然在本實施例中,半導體結構120是以單層結構為例,但本發明不以此為限。在其他實施例中,半導體結構120也可以是如圖4或圖6所繪示的半導體結構120。
經過上述製程後可大致上完成半導體裝置4的製作。
1, 2, 3, 4:半導體裝置
100:基板
110:緩衝層
120, 120’:半導體結構
122, 122’:第一金屬氧化物半導體層
122a, 124a, 122a’, 124a’:第一島狀結構
122b, 124b, 122b’, 124b’:第二島狀結構
124, 124,:第二金屬氧化物半導體層
130:閘介電層
140:閘極
150:層間介電層
162:源極
164:汲極
ch:通道區
ch1:第一通道區
ch2:第二通道區
ch2’:第二部分
dp:摻雜區
dp’:第一部分
p1:厚部
p2:薄部
S1:頂面
S2:底面
t1, t2, T, T’:厚度
w1, w2:寬度
ND:方向
O1:第一開口
O2:第二開口
P1:摻雜製程
P2:退火製程
V1, V2, V1’, V2’:貫孔
圖1是依照本發明的一實施例的一種半導體裝置的剖面示意圖。
圖2A至2C是依照本發明圖1的實施例的一種製造流程的剖面示意圖。
圖3是依照本發明的另一實施例的一種半導體裝置的剖面示意圖。
圖4是依照本發明圖3的實施例的一種製造流程的剖面示意圖。
圖5是依照本發明的另一實施例的一種半導體裝置的剖面示意圖。
圖6是依照本發明圖5的實施例的一種製造流程的剖面示意圖。
圖7是依照本發明的另一實施例的一種半導體裝置的剖面示意圖。
圖8A至圖8B是依照本發明圖7的實施例的一種製造流程的剖面示意圖。
1:半導體裝置
100:基板
110:緩衝層
120:半導體結構
130:閘介電層
140:閘極
150:層間介電層
162:源極
164:汲極
ch:通道區
ch1:第一通道區
ch2:第二通道區
dp:摻雜區
p1:厚部
p2:薄部
S1:頂面
S2:底面
T,T’:厚度
w1,w2:寬度
ND:方向
V1,V2:貫孔
Claims (17)
- 一種半導體裝置,包括: 一基板; 一半導體結構,設置於該基板之上,該半導體結構包括兩個厚部以及位於該兩個厚部之間的一薄部,其中該兩個厚部的厚度大於該薄部的厚度; 一閘介電層,設置於該半導體結構上;以及 一閘極,設置於該閘介電層上,其中該閘極的寬度大於該薄部的寬度,且該閘極在該基板的一頂面的一法線方向上重疊於部分該兩個厚部及該薄部, 其中至少部分該兩個厚部的電阻率隨著靠近該基板而增加。
- 如請求項1所述的半導體裝置,其中該半導體結構包括一第一金屬氧化物半導體層及一第二金屬氧化物半導體層,其中該第一金屬氧化物半導體層位於該基板與該第二金屬氧化物半導體層之間,且該第一金屬氧化物半導體層及該第二金屬氧化物半導體層的堆疊構成該兩個厚部。
- 如請求項2所述的半導體裝置,其中該第二金屬氧化物半導體層包括互相分離的一第一島狀結構以及一第二島狀結構,其中該第一島狀結構與該第一金屬氧化物半導體層堆疊以構成其中一個厚部,且該第二島狀結構與該第一金屬氧化物半導體層堆疊以構成其中另一個厚部。
- 如請求項3所述的半導體裝置,其中該薄部包括該第一金屬氧化物半導體層位於該兩個厚部之間的區域,該第一金屬氧化物半導體層的厚度小於該第二金屬氧化物半導體層的厚度。
- 如請求項2所述的半導體裝置,其中該第一金屬氧化物半導體層包括互相分離的一第一島狀結構以及一第二島狀結構,其中該第一島狀結構與該第二金屬氧化物半導體層堆疊以構成其中一個厚部,且該第二島狀結構與該第二金屬氧化物半導體層堆疊以構成其中另一個厚部。
- 如請求項5所述的半導體裝置,其中該薄部包括該第二金屬氧化物半導體層位於該兩個厚部之間的區域,該第一金屬氧化物半導體層的厚度大於該第二金屬氧化物半導體層的厚度。
- 如請求項2所述的半導體裝置,其中該第一金屬氧化物半導體層與該第二金屬氧化物半導體層包括相同的金屬元素。
- 如請求項2所述的半導體裝置,其中該第一金屬氧化物半導體層與該第二金屬氧化物半導體層包括不同的金屬元素。
- 如請求項1所述的半導體裝置,其中該兩個厚部的厚度在7 nm至120 nm之間,該薄部的厚度在2 nm至60 nm之間。
- 如請求項2所述的半導體裝置,其中該第一金屬氧化物半導體層的氧濃度高於該第二金屬氧化物半導體層的氧濃度,且該第一金屬氧化物半導體層的銦濃度低於該第二金屬氧化物半導體層的銦濃度。
- 如請求項1所述的半導體裝置,其中該兩個厚部靠近該薄部的部分的氫濃度低於該兩個厚部遠離該薄部的部分的氫濃度。
- 一種半導體裝置的製造方法,包括: 提供一基板; 形成一半導體結構於該基板之上,其中該半導體結構包括兩個厚部以及位於該兩個厚部之間的一薄部,該兩個厚部的厚度大於該薄部的厚度; 形成一閘介電層於該半導體結構上; 形成一閘極於該閘介電層上,其中該閘極的寬度大於該薄部的寬度,該閘極在該基板的頂面的法線方向上重疊於部分該兩個厚部及該薄部;以及 調整該半導體結構的電阻率,以使至少部分該兩個厚部的電阻率隨著靠近該基板而增加。
- 如請求項12所述的半導體裝置的製造方法,其中調整該半導體結構的電阻率的步驟包括: 以該閘極為遮罩,對未與該閘極在該基板的頂面的法線方向上重疊的部分該兩個厚部進行摻雜製程。
- 如請求項12所述的半導體裝置的製造方法,其中調整該半導體結構的電阻率的步驟包括: 移除部分該閘介電層,以暴露出未與該閘極在該基板的頂面的法線方向上重疊的該兩個厚部的兩個第一部分;以及 進行退火製程,使該兩個第一部分中的氧自該兩個厚部的表面擴散至外部,以使該兩個第一部分的氧濃度隨著靠近該基板而增加。
- 如請求項14所述的半導體裝置的製造方法,其中該退火製程的退火溫度在200℃至400℃之間。
- 如請求項12所述的半導體裝置的製造方法,其中形成該半導體結構於該基板之上的步驟包括: 形成一第一金屬氧化物半導體層於該基板之上,其中該第一金屬氧化物半導體層具有一第一開口;以及 形成一第二金屬氧化物半導體層於該第一金屬氧化物半導體層上,並填入該第一開口中,其中該第一金屬氧化物半導體層的厚度大於該第二金屬氧化物半導體層的厚度, 其中位於該第一開口中的部分該第二金屬氧化物半導體層構成該薄部,該第一金屬氧化物半導體層與覆蓋於其上的另一部分該第二金屬氧化物半導體層構成該兩個厚部。
- 如請求項12所述的半導體裝置的製造方法,其中形成該半導體結構於該基板之上的步驟包括: 形成一第一金屬氧化物半導體層於該基板之上;以及 形成一第二金屬氧化物半導體層於該第一金屬氧化物半導體層上,其中該第二金屬氧化物半導體層具有一第二開口,以暴露出部分該第一金屬氧化物半導體層, 其中該第一金屬氧化物半導體層的厚度小於該第二金屬氧化物半導體層的厚度, 其中被該第二開口暴露出的部分該第一金屬氧化物半導體層構成該薄部,該第二金屬氧化物半導體層與被其覆蓋的另一部分該第一金屬氧化物半導體層構成該兩個厚部。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US17/992,935 US20230187484A1 (en) | 2021-12-09 | 2022-11-23 | Semiconductor device and manufacturing method thereof |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US202163287695P | 2021-12-09 | 2021-12-09 | |
US63/287,695 | 2021-12-09 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI803311B TWI803311B (zh) | 2023-05-21 |
TW202324743A true TW202324743A (zh) | 2023-06-16 |
Family
ID=83782380
Family Applications (28)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111110923A TWI813217B (zh) | 2021-12-09 | 2022-03-23 | 半導體裝置及其製造方法 |
TW111114109A TWI814340B (zh) | 2021-12-09 | 2022-04-13 | 半導體裝置及其製造方法 |
TW111114336A TW202230615A (zh) | 2021-12-09 | 2022-04-14 | 半導體元件 |
TW111114337A TW202230798A (zh) | 2021-12-09 | 2022-04-14 | 半導體元件 |
TW111114880A TW202324758A (zh) | 2021-12-09 | 2022-04-19 | 半導體裝置及其製造方法 |
TW111115009A TWI824495B (zh) | 2021-12-09 | 2022-04-20 | 半導體裝置及其製造方法 |
TW111115197A TWI812181B (zh) | 2021-12-09 | 2022-04-21 | 半導體裝置及其製造方法 |
TW111115389A TWI841954B (zh) | 2021-12-09 | 2022-04-22 | 主動元件基板及其製造方法 |
TW111116518A TWI804300B (zh) | 2021-12-09 | 2022-04-29 | 薄膜電晶體及其製作方法 |
TW111116874A TWI799254B (zh) | 2021-12-09 | 2022-05-04 | 半導體裝置及其製作方法 |
TW111116754A TWI819592B (zh) | 2021-12-09 | 2022-05-04 | 半導體裝置及其製作方法 |
TW111116869A TWI799253B (zh) | 2021-12-09 | 2022-05-04 | 半導體裝置及其製造方法 |
TW111116903A TWI814369B (zh) | 2021-12-09 | 2022-05-05 | 感光元件基板及其製造方法 |
TW111117042A TWI804302B (zh) | 2021-12-09 | 2022-05-05 | 半導體裝置及其製造方法 |
TW111117041A TWI813276B (zh) | 2021-12-09 | 2022-05-05 | 半導體裝置及其製造方法 |
TW111117040A TWI806591B (zh) | 2021-12-09 | 2022-05-05 | 主動元件基板 |
TW111117309A TWI803311B (zh) | 2021-12-09 | 2022-05-09 | 半導體裝置及其製造方法 |
TW111117305A TWI828142B (zh) | 2021-12-09 | 2022-05-09 | 半導體裝置 |
TW111118368A TWI805369B (zh) | 2021-12-09 | 2022-05-17 | 半導體裝置及其製造方法 |
TW111118369A TWI803320B (zh) | 2021-12-09 | 2022-05-17 | 逆變器以及畫素電路 |
TW111119084A TWI829169B (zh) | 2021-12-09 | 2022-05-23 | 半導體裝置及其製造方法 |
TW111120041A TWI793027B (zh) | 2021-12-09 | 2022-05-30 | 逆變器 |
TW111120152A TWI816413B (zh) | 2021-12-09 | 2022-05-31 | 半導體裝置及其製造方法 |
TW111120547A TWI829183B (zh) | 2021-12-09 | 2022-06-02 | 半導體裝置及其製造方法 |
TW111122489A TWI798110B (zh) | 2021-12-09 | 2022-06-16 | 主動元件基板、電容裝置以及主動元件基板的製造方法 |
TW111122796A TWI822129B (zh) | 2021-12-09 | 2022-06-20 | 半導體裝置及其製造方法 |
TW111126381A TWI813378B (zh) | 2021-12-09 | 2022-07-14 | 記憶體裝置、記憶體電路及記憶體電路的製造方法 |
TW111142545A TWI814636B (zh) | 2021-12-09 | 2022-11-08 | 主動元件基板 |
Family Applications Before (16)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111110923A TWI813217B (zh) | 2021-12-09 | 2022-03-23 | 半導體裝置及其製造方法 |
TW111114109A TWI814340B (zh) | 2021-12-09 | 2022-04-13 | 半導體裝置及其製造方法 |
TW111114336A TW202230615A (zh) | 2021-12-09 | 2022-04-14 | 半導體元件 |
TW111114337A TW202230798A (zh) | 2021-12-09 | 2022-04-14 | 半導體元件 |
TW111114880A TW202324758A (zh) | 2021-12-09 | 2022-04-19 | 半導體裝置及其製造方法 |
TW111115009A TWI824495B (zh) | 2021-12-09 | 2022-04-20 | 半導體裝置及其製造方法 |
TW111115197A TWI812181B (zh) | 2021-12-09 | 2022-04-21 | 半導體裝置及其製造方法 |
TW111115389A TWI841954B (zh) | 2021-12-09 | 2022-04-22 | 主動元件基板及其製造方法 |
TW111116518A TWI804300B (zh) | 2021-12-09 | 2022-04-29 | 薄膜電晶體及其製作方法 |
TW111116874A TWI799254B (zh) | 2021-12-09 | 2022-05-04 | 半導體裝置及其製作方法 |
TW111116754A TWI819592B (zh) | 2021-12-09 | 2022-05-04 | 半導體裝置及其製作方法 |
TW111116869A TWI799253B (zh) | 2021-12-09 | 2022-05-04 | 半導體裝置及其製造方法 |
TW111116903A TWI814369B (zh) | 2021-12-09 | 2022-05-05 | 感光元件基板及其製造方法 |
TW111117042A TWI804302B (zh) | 2021-12-09 | 2022-05-05 | 半導體裝置及其製造方法 |
TW111117041A TWI813276B (zh) | 2021-12-09 | 2022-05-05 | 半導體裝置及其製造方法 |
TW111117040A TWI806591B (zh) | 2021-12-09 | 2022-05-05 | 主動元件基板 |
Family Applications After (11)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111117305A TWI828142B (zh) | 2021-12-09 | 2022-05-09 | 半導體裝置 |
TW111118368A TWI805369B (zh) | 2021-12-09 | 2022-05-17 | 半導體裝置及其製造方法 |
TW111118369A TWI803320B (zh) | 2021-12-09 | 2022-05-17 | 逆變器以及畫素電路 |
TW111119084A TWI829169B (zh) | 2021-12-09 | 2022-05-23 | 半導體裝置及其製造方法 |
TW111120041A TWI793027B (zh) | 2021-12-09 | 2022-05-30 | 逆變器 |
TW111120152A TWI816413B (zh) | 2021-12-09 | 2022-05-31 | 半導體裝置及其製造方法 |
TW111120547A TWI829183B (zh) | 2021-12-09 | 2022-06-02 | 半導體裝置及其製造方法 |
TW111122489A TWI798110B (zh) | 2021-12-09 | 2022-06-16 | 主動元件基板、電容裝置以及主動元件基板的製造方法 |
TW111122796A TWI822129B (zh) | 2021-12-09 | 2022-06-20 | 半導體裝置及其製造方法 |
TW111126381A TWI813378B (zh) | 2021-12-09 | 2022-07-14 | 記憶體裝置、記憶體電路及記憶體電路的製造方法 |
TW111142545A TWI814636B (zh) | 2021-12-09 | 2022-11-08 | 主動元件基板 |
Country Status (1)
Country | Link |
---|---|
TW (28) | TWI813217B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN118197227B (zh) * | 2024-05-20 | 2024-09-13 | 南京邮电大学 | 一种有源驱动电路及Micro-LED器件多色显示方法 |
Family Cites Families (74)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5371026A (en) * | 1992-11-30 | 1994-12-06 | Motorola Inc. | Method for fabricating paired MOS transistors having a current-gain differential |
JP2002076352A (ja) * | 2000-08-31 | 2002-03-15 | Semiconductor Energy Lab Co Ltd | 表示装置及びその作製方法 |
JP4802364B2 (ja) * | 2000-12-07 | 2011-10-26 | ソニー株式会社 | 半導体層のドーピング方法、薄膜半導体素子の製造方法、及び半導体層の抵抗制御方法 |
US6724012B2 (en) * | 2000-12-14 | 2004-04-20 | Semiconductor Energy Laboratory Co., Ltd. | Display matrix with pixels having sensor and light emitting portions |
TW595005B (en) * | 2003-08-04 | 2004-06-21 | Au Optronics Corp | Thin film transistor and pixel structure with the same |
KR100719366B1 (ko) * | 2005-06-15 | 2007-05-17 | 삼성전자주식회사 | 트렌치 소자분리막을 갖는 반도체 소자의 형성 방법 |
JP4220509B2 (ja) * | 2005-09-06 | 2009-02-04 | 株式会社ルネサステクノロジ | 半導体装置の製造方法 |
JP5337380B2 (ja) * | 2007-01-26 | 2013-11-06 | 株式会社半導体エネルギー研究所 | 半導体装置及びその作製方法 |
JP5294651B2 (ja) * | 2007-05-18 | 2013-09-18 | キヤノン株式会社 | インバータの作製方法及びインバータ |
JP5480554B2 (ja) * | 2008-08-08 | 2014-04-23 | 株式会社半導体エネルギー研究所 | 半導体装置 |
US8202773B2 (en) * | 2008-08-29 | 2012-06-19 | Texas Instruments Incorporated | Engineered oxygen profile in metal gate electrode and nitrided high-k gate dielectrics structure for high performance PMOS devices |
KR101529575B1 (ko) * | 2008-09-10 | 2015-06-29 | 삼성전자주식회사 | 트랜지스터, 이를 포함하는 인버터 및 이들의 제조방법 |
KR20160063402A (ko) * | 2008-09-12 | 2016-06-03 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 디스플레이 장치 |
EP2172977A1 (en) * | 2008-10-03 | 2010-04-07 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
KR101016266B1 (ko) * | 2008-11-13 | 2011-02-25 | 한국과학기술원 | 투명 전자소자용 투명 메모리. |
US8367486B2 (en) * | 2009-02-05 | 2013-02-05 | Semiconductor Energy Laboratory Co., Ltd. | Transistor and method for manufacturing the transistor |
CN104576748B (zh) * | 2009-06-30 | 2019-03-15 | 株式会社半导体能源研究所 | 半导体装置的制造方法 |
KR101851403B1 (ko) * | 2009-07-18 | 2018-04-23 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 반도체 장치 제조 방법 |
KR101772639B1 (ko) * | 2009-10-16 | 2017-08-29 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
JP5727204B2 (ja) * | 2009-12-11 | 2015-06-03 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
WO2011129037A1 (ja) * | 2010-04-16 | 2011-10-20 | シャープ株式会社 | 薄膜トランジスタ基板及びその製造方法、表示装置 |
TWI434409B (zh) * | 2010-08-04 | 2014-04-11 | Au Optronics Corp | 有機電激發光顯示單元及其製造方法 |
WO2012172746A1 (en) * | 2011-06-17 | 2012-12-20 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for manufacturing the same |
US8952377B2 (en) * | 2011-07-08 | 2015-02-10 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
US8952379B2 (en) * | 2011-09-16 | 2015-02-10 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
KR20130053053A (ko) * | 2011-11-14 | 2013-05-23 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 및 유기 발광 표시 장치의 제조방법 |
KR101881895B1 (ko) * | 2011-11-30 | 2018-07-26 | 삼성디스플레이 주식회사 | 박막트랜지스터 어레이 기판, 이를 포함하는 유기 발광 표시 장치 및 박막트랜지스터 어레이 기판의 제조 방법 |
TWI478353B (zh) * | 2011-12-14 | 2015-03-21 | E Ink Holdings Inc | 薄膜電晶體及其製造方法 |
TWI580047B (zh) * | 2011-12-23 | 2017-04-21 | 半導體能源研究所股份有限公司 | 半導體裝置 |
KR101884738B1 (ko) * | 2011-12-23 | 2018-08-31 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 및 유기 발광 표시 장치의 제조방법 |
US9006733B2 (en) * | 2012-01-26 | 2015-04-14 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for manufacturing thereof |
TWI498220B (zh) * | 2012-10-31 | 2015-09-01 | Au Optronics Corp | 顯示面板及其製造方法 |
GB2511541B (en) * | 2013-03-06 | 2015-01-28 | Toshiba Res Europ Ltd | Field effect transistor device |
TWI742574B (zh) * | 2013-05-16 | 2021-10-11 | 日商半導體能源研究所股份有限公司 | 半導體裝置 |
JP6374221B2 (ja) * | 2013-06-05 | 2018-08-15 | 株式会社半導体エネルギー研究所 | 半導体装置 |
KR102281300B1 (ko) * | 2013-09-11 | 2021-07-26 | 삼성디스플레이 주식회사 | 박막 트랜지스터, 박막 트랜지스터의 제조 방법 및 박막 트랜지스터를 포함하는 표시장치 |
CN104576381B (zh) * | 2013-10-14 | 2018-01-09 | 中国科学院微电子研究所 | 一种非对称超薄soimos晶体管结构及其制造方法 |
TWI535034B (zh) * | 2014-01-29 | 2016-05-21 | 友達光電股份有限公司 | 畫素結構及其製作方法 |
US9929279B2 (en) * | 2014-02-05 | 2018-03-27 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
WO2016076168A1 (ja) * | 2014-11-11 | 2016-05-19 | シャープ株式会社 | 半導体装置およびその製造方法 |
US9859391B2 (en) * | 2015-10-27 | 2018-01-02 | Nlt Technologies, Ltd. | Thin film transistor, display device, and method for manufacturing thin film transistor |
TWI579974B (zh) * | 2015-12-25 | 2017-04-21 | 國立交通大學 | 一種具有非晶態金屬氧化物之組成物的電阻式記憶體、電阻式記憶體單元及薄膜電晶體 |
CN108780757B (zh) * | 2016-03-22 | 2022-08-23 | 株式会社半导体能源研究所 | 半导体装置以及包括该半导体装置的显示装置 |
CN112133710A (zh) * | 2016-04-08 | 2020-12-25 | 群创光电股份有限公司 | 显示设备 |
US10468434B2 (en) * | 2016-04-08 | 2019-11-05 | Innolux Corporation | Hybrid thin film transistor structure, display device, and method of making the same |
CN106098784A (zh) * | 2016-06-13 | 2016-11-09 | 武汉华星光电技术有限公司 | 共平面型双栅电极氧化物薄膜晶体管及其制备方法 |
CN108022937B (zh) * | 2016-10-31 | 2021-10-01 | 乐金显示有限公司 | 具有双层氧化物半导体的薄膜晶体管基板 |
WO2018211724A1 (ja) * | 2017-05-16 | 2018-11-22 | 住友電気工業株式会社 | 酸化物焼結体およびその製造方法、スパッタターゲット、酸化物半導体膜、ならびに半導体デバイスの製造方法 |
KR102439133B1 (ko) * | 2017-09-05 | 2022-09-02 | 삼성디스플레이 주식회사 | 박막트랜지스터 기판, 이의 제조 방법 및 이를 포함하는 표시 장치의 제조 방법 |
KR20190062695A (ko) * | 2017-11-29 | 2019-06-07 | 엘지디스플레이 주식회사 | 박막 트랜지스터, 그 제조방법 및 이를 포함하는 표시장치 |
KR102482856B1 (ko) * | 2017-12-15 | 2022-12-28 | 엘지디스플레이 주식회사 | 박막 트랜지스터, 그 제조방법 및 이를 포함하는 표시장치 |
CN108538789A (zh) * | 2018-03-30 | 2018-09-14 | 武汉华星光电技术有限公司 | Cmos晶体管的制备方法、阵列基板的制备方法 |
TWI703735B (zh) * | 2018-06-26 | 2020-09-01 | 鴻海精密工業股份有限公司 | 半導體基板、陣列基板、逆變器電路及開關電路 |
TWI666767B (zh) * | 2018-08-31 | 2019-07-21 | 友達光電股份有限公司 | 主動元件基板 |
JP7066585B2 (ja) * | 2018-09-19 | 2022-05-13 | キオクシア株式会社 | 記憶装置 |
JP6799123B2 (ja) * | 2018-09-19 | 2020-12-09 | シャープ株式会社 | アクティブマトリクス基板およびその製造方法 |
TWI685696B (zh) * | 2018-10-01 | 2020-02-21 | 友達光電股份有限公司 | 主動元件基板及其製造方法 |
KR102546780B1 (ko) * | 2018-12-28 | 2023-06-21 | 엘지디스플레이 주식회사 | 두께 차를 갖는 액티브층을 포함하는 박막 트랜지스터 및 이를 포함하는 표시장치 |
KR20200093718A (ko) * | 2019-01-28 | 2020-08-06 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 및 유기 발광 표시 장치의 제조 방법 |
WO2020154875A1 (zh) * | 2019-01-29 | 2020-08-06 | 京东方科技集团股份有限公司 | 像素单元及其制造方法和双面oled显示装置 |
US11342392B2 (en) * | 2019-03-18 | 2022-05-24 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Display panel and manufacturing method thereof |
KR20210000605A (ko) * | 2019-06-25 | 2021-01-05 | 엘지디스플레이 주식회사 | 센서를 포함하는 표시장치 |
US11594533B2 (en) * | 2019-06-27 | 2023-02-28 | Intel Corporation | Stacked trigate transistors with dielectric isolation between first and second semiconductor fins |
TWI712844B (zh) * | 2019-07-03 | 2020-12-11 | 友達光電股份有限公司 | 元件基板及其製造方法 |
TWI726348B (zh) * | 2019-07-03 | 2021-05-01 | 友達光電股份有限公司 | 半導體基板 |
TWI715344B (zh) * | 2019-12-10 | 2021-01-01 | 友達光電股份有限公司 | 主動元件基板及其製造方法 |
KR102698154B1 (ko) * | 2019-12-31 | 2024-08-22 | 엘지디스플레이 주식회사 | 박막 트랜지스터 및 이를 포함하는 표시장치 |
US11631671B2 (en) * | 2019-12-31 | 2023-04-18 | Tokyo Electron Limited | 3D complementary metal oxide semiconductor (CMOS) device and method of forming the same |
US11663455B2 (en) * | 2020-02-12 | 2023-05-30 | Ememory Technology Inc. | Resistive random-access memory cell and associated cell array structure |
US11410999B2 (en) * | 2020-02-21 | 2022-08-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Boundary design for high-voltage integration on HKMG technology |
KR20210117389A (ko) * | 2020-03-18 | 2021-09-29 | 삼성디스플레이 주식회사 | 표시 장치 및 표시 장치의 제조 방법 |
KR20210142046A (ko) * | 2020-05-15 | 2021-11-24 | 삼성디스플레이 주식회사 | 표시 장치 및 표시 장치의 제조 방법 |
CN111710289B (zh) * | 2020-06-24 | 2024-05-31 | 天津中科新显科技有限公司 | 一种主动发光器件的像素驱动电路及驱动方法 |
CN113257841B (zh) * | 2021-07-19 | 2021-11-16 | 深圳市柔宇科技股份有限公司 | Tft基板及其制备方法、显示器以及电子设备 |
-
2022
- 2022-03-23 TW TW111110923A patent/TWI813217B/zh active
- 2022-04-13 TW TW111114109A patent/TWI814340B/zh active
- 2022-04-14 TW TW111114336A patent/TW202230615A/zh unknown
- 2022-04-14 TW TW111114337A patent/TW202230798A/zh unknown
- 2022-04-19 TW TW111114880A patent/TW202324758A/zh unknown
- 2022-04-20 TW TW111115009A patent/TWI824495B/zh active
- 2022-04-21 TW TW111115197A patent/TWI812181B/zh active
- 2022-04-22 TW TW111115389A patent/TWI841954B/zh active
- 2022-04-29 TW TW111116518A patent/TWI804300B/zh active
- 2022-05-04 TW TW111116874A patent/TWI799254B/zh active
- 2022-05-04 TW TW111116754A patent/TWI819592B/zh active
- 2022-05-04 TW TW111116869A patent/TWI799253B/zh active
- 2022-05-05 TW TW111116903A patent/TWI814369B/zh active
- 2022-05-05 TW TW111117042A patent/TWI804302B/zh active
- 2022-05-05 TW TW111117041A patent/TWI813276B/zh active
- 2022-05-05 TW TW111117040A patent/TWI806591B/zh active
- 2022-05-09 TW TW111117309A patent/TWI803311B/zh active
- 2022-05-09 TW TW111117305A patent/TWI828142B/zh active
- 2022-05-17 TW TW111118368A patent/TWI805369B/zh active
- 2022-05-17 TW TW111118369A patent/TWI803320B/zh active
- 2022-05-23 TW TW111119084A patent/TWI829169B/zh active
- 2022-05-30 TW TW111120041A patent/TWI793027B/zh active
- 2022-05-31 TW TW111120152A patent/TWI816413B/zh active
- 2022-06-02 TW TW111120547A patent/TWI829183B/zh active
- 2022-06-16 TW TW111122489A patent/TWI798110B/zh active
- 2022-06-20 TW TW111122796A patent/TWI822129B/zh active
- 2022-07-14 TW TW111126381A patent/TWI813378B/zh active
- 2022-11-08 TW TW111142545A patent/TWI814636B/zh active
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI803311B (zh) | 半導體裝置及其製造方法 | |
EP4270490A1 (en) | Mosfet device and manufacturing method therefor | |
CN114883345A (zh) | 驱动背板及其制备方法、显示面板 | |
US20230187484A1 (en) | Semiconductor device and manufacturing method thereof | |
US20230187556A1 (en) | Semiconductor device and manufacturing method thereof | |
US20230187513A1 (en) | Semiconductor device and manufacturing method thereof | |
US20230187485A1 (en) | Semiconductor device and manufacturing method thereof | |
TWI855934B (zh) | 半導體裝置及其製造方法 | |
US20240136420A1 (en) | Thin film transistor | |
US20230187554A1 (en) | Active device substrate, capacitive device, and manufacturing method of active device substrate | |
US20230187559A1 (en) | Semiconductor device | |
TWI520221B (zh) | 薄膜電晶體及其製造方法 | |
TWI759232B (zh) | 主動元件基板 | |
US20230187555A1 (en) | Semiconductor device and manufacturing method thereof | |
CN115763481A (zh) | 主动元件基板 | |
CN118588735A (zh) | 薄膜晶体管及其制造方法 | |
KR101973269B1 (ko) | 산화물 반도체 박막 트랜지스터 및 이의 제조방법 | |
CN115050839A (zh) | 半导体装置及其制造方法 | |
CN118448425A (zh) | 半导体装置及其制造方法 | |
CN118610271A (zh) | 半导体装置及其制造方法 | |
CN118367031A (zh) | 半导体装置及其制造方法 | |
CN115050761A (zh) | 半导体装置及其制造方法 |