CN101888742A - 印刷线路板及其制造方法 - Google Patents

印刷线路板及其制造方法 Download PDF

Info

Publication number
CN101888742A
CN101888742A CN2010102352083A CN201010235208A CN101888742A CN 101888742 A CN101888742 A CN 101888742A CN 2010102352083 A CN2010102352083 A CN 2010102352083A CN 201010235208 A CN201010235208 A CN 201010235208A CN 101888742 A CN101888742 A CN 101888742A
Authority
CN
China
Prior art keywords
hole
base material
resin base
mentioned
insulative resin
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2010102352083A
Other languages
English (en)
Other versions
CN101888742B (zh
Inventor
池田大介
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ibiden Co Ltd
Original Assignee
Ibiden Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ibiden Co Ltd filed Critical Ibiden Co Ltd
Publication of CN101888742A publication Critical patent/CN101888742A/zh
Application granted granted Critical
Publication of CN101888742B publication Critical patent/CN101888742B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0011Working of insulating substrates or insulating layers
    • H05K3/0017Etching of the substrate by chemical or physical means
    • H05K3/0026Etching of the substrate by chemical or physical means by laser ablation
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/119Details of rigid insulating substrates therefor, e.g. three-dimensional details
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D5/00Electroplating characterised by the process; Pretreatment or after-treatment of workpieces
    • C25D5/02Electroplating of selected surface areas
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0094Filling or covering plated through-holes or blind plated vias, e.g. for masking or for mechanical reinforcement
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • H05K3/422Plated through-holes or plated via connections characterised by electroless plating method; pretreatment therefor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • H05K3/423Plated through-holes or plated via connections characterised by electroplating method
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • H05K3/425Plated through-holes or plated via connections characterised by the sequence of steps for plating the through-holes or via connections in relation to the conductive pattern
    • H05K3/427Plated through-holes or plated via connections characterised by the sequence of steps for plating the through-holes or via connections in relation to the conductive pattern initial plating of through-holes in metal-clad substrates
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09818Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
    • H05K2201/09827Tapered, e.g. tapered hole, via or groove
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09818Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
    • H05K2201/09836Oblique hole, via or bump
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09818Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
    • H05K2201/09854Hole or via having special cross-section, e.g. elliptical
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/15Position of the PCB during processing
    • H05K2203/1572Processing both sides of a PCB by the same process; Providing a similar arrangement of components on both sides; Making interlayer connections from two sides
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0011Working of insulating substrates or insulating layers
    • H05K3/0017Etching of the substrate by chemical or physical means
    • H05K3/0026Etching of the substrate by chemical or physical means by laser ablation
    • H05K3/0032Etching of the substrate by chemical or physical means by laser ablation of organic insulating material
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49126Assembling bases

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Optics & Photonics (AREA)
  • Physics & Mathematics (AREA)
  • Electrochemistry (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

本发明提供一种印刷线路板及其制造方法,在具有通孔的印刷线路板中,使从绝缘性树脂基材的正面及反面露出的各通孔的重心轴线的位置相互错开地配置各通孔,该通孔是对设于绝缘性树脂基材上的贯通孔内进行电镀填充而成的,从而减少发生空穴等缺陷、减少发生裂纹、减少基板的连接不良、且提高基板的机械强度。

Description

印刷线路板及其制造方法
本申请是申请日为2007年02月20日、申请号为200780001054.8、发明名称为“印刷线路板及其制造方法”的申请的分案申请。
技术领域
本发明涉及一种在形成于绝缘性材料的贯通孔内形成有电镀导体的印刷线路板,更详细地说,涉及一种改善电镀导体的导通不良、且提高了基板强度的印刷线路板及其制造方法。
背景技术
在以往的印刷线路板中,作为用于将绝缘性树脂基材正面及反面上分别形成的导体电路电连接的电镀通孔,有在形成于绝缘性树脂基材的贯通孔内通过电镀而填充了金属而成的填充式通孔。上述绝缘性树脂基材将成为印刷线路板的芯部。
例如,在日本专利公开2004-311919号公报中的现有技术记载有这样的形成通孔的方法。若要形成通孔,首先,如图9(a)所示,在绝缘性树脂基材1上形成了贯通孔2后,如图9(b)所示,通过无电解电镀在包括贯通孔内壁面在内的绝缘性树脂基材2正面形成由金属构成的种子层3。
接着,对种子层3实施电解电镀来作为供电层,在种子层3上形成电解电镀层4。如图9(c)所示,该电解电镀层4的形成于贯通孔2的开口部角部的部分的厚度大于形成于贯通孔2内侧部的部分的厚度。
进一步实施电解电镀处理,如图9(d)所示,可以用金属填充贯通孔2而形成通孔6,并将电解电镀层4形成为所希望的厚度。
其后,在该电解电镀层4上形成图案,从而在绝缘性树脂基材1的正面及反面形成所希望的布线图案,可得到形成有通孔6的布线基板,该通孔6将这样的布线图案电连接。
但是,如图9(d)所示,存在在由这样的方法形成的通孔内部容易形成空穴8这样的问题。
因此,提出可形成没有空穴等缺陷的通孔的技术(例如参照上述专利文献)。如图10(a)~(b)所示,该方法是如下这样的方法:在绝缘性树脂基材1上形成了纵截面为鼓形的贯通孔2后,通过无电解电镀在贯通孔内壁面形成由金属构成的种子层3,接着,对该种子层实施电解电镀处理而使其作为供电层,从而将金属4填充到鼓形的贯通孔内,形成很少产生空穴等缺陷的通孔6。
但是,在具有上述那样的、纵截面为鼓形的通孔的印刷线路板中,电镀填充而成的通孔具有随着从表面开口向中央部去而直径缩小的、所谓的颈部,并且呈夹着中央轴线而大致对称的形状,因此,在绝缘性树脂基材上产生了翘起时,其应力容易集中到通孔的颈部分周边。其结果,在颈部分周边容易产生裂纹,因此,存在由于产生该裂纹而引起连接不良、或基板容易折而不能得到足够的机械强度这样的问题。
发明内容
因此,本发明的目的在于提供一种如下这样的具有通孔构造的印刷线路板,通过不仅减少空穴等缺陷、还减少发生裂纹,从而可降低基板的连接不良、且提高基板的机械强度。
本发明人为了解决上述问题而反复研究,其结果发现:在电镀填充而成的鼓形截面的通孔构造中(该鼓形截面形态例如是如下形态,即在基板的一面上露出的第1开口部和在基板的另一面露出的第2开口部随着向基板的中央部附近去而直径变小、且在该中央部附近一体化的形态),在为第1开口部的重心轴线与第2开口部的重心轴线在规定范围内相互错开的构造的情况下,电镀的填充性优良,并可有效地缓和电镀填充的通孔所受到的应力。于是,完成了本发明。
即,本发明为:
(1)一种印刷线路板,具有对设于绝缘性树脂基材上的贯通孔内进行电镀填充而成的通孔,其中,
从上述绝缘性树脂基材的正面及反面露出的各通孔的重心轴线的位置相互错开。
另外,本发明为:
(2)一种印刷线路板,具有对设于绝缘性树脂基材上的贯通孔内进行电镀填充而成的通孔,并且做成在上述绝缘性树脂基材的正面及反面具有内层导体电路的芯基板,在该芯基板上交替形成树脂绝缘层和外层导体电路,上述内层导体电路被上述通孔电连接,其中,
从上述绝缘性树脂基材的正面及反面露出的各通孔的重心轴线的位置相互错开。
在上述(1)或(2)所述的技术方案中,上述错开量可以是5~30μm。
此外,在本发明中,上述绝缘性树脂基材的厚度可以是100~500μm。
此外,在本发明中,上述通孔可以是具有颈部的形状,即,可以行船那个为内部具有颈部的鼓形,该颈部是随着自上述绝缘性树脂基材的正面及反面分别向内部去其直径逐渐缩小而形成的,在绝缘性树脂基材的正面侧及反面侧分别露出的开口的直径可以是75~300μm,上述绝缘性树脂基材内部的颈部直径可以是50~250μm。
此外,相邻的通孔之间的间距可以是100~400μm的范围。
在此,“重心轴线”是指通过芯基板正面(反面)的通孔开口部的重心点、并实质上与芯基板正面(反面)垂直的直线。
另外,本发明为:
(3)一种印刷线路板的制造方法,其特征在于,上述印刷线路板具有对贯通绝缘性树脂基材的贯通孔内进行电镀填充而成的通孔,且在上述绝缘性树脂基材的正面和反面上具有被该通孔电连接的导体电路,在制造上述这样的印刷线路板时,至少包括以下(1)~(4)工序,即,
(1)对在绝缘性树脂基材的两面贴附铜箔而成的覆铜层叠板的一表面的规定位置照射激光,来形成第1开口部,该第1开口部具有随着朝向绝缘性树脂基材内部去其直径逐渐缩小那样的形状;
(2)从隔着上述绝缘性树脂基材而与上述规定位置相面对的上述覆铜层叠板的另一表面的部位,向不与上述第1开口部的重心位置重合的位置照射激光来形成第2开口部,该第2开口部具有随着朝向上述绝缘性树脂基材内部去其直径逐渐缩小那样的形状,且在绝缘性树脂基材的厚度方向中央部附近与上述第1开口部连通;
(3)对上述基板实施无电解电镀,在上述第1及第2开口部的内壁形成无电解电镀膜;
(4)对上述基板实施电解电镀,在上述无电解电镀膜上形成电解电镀膜,并对上述第1及第2开口部内部进行电镀填充而形成通孔。
另外,在上述工序(2)和工序(3)之间,可以包括除去残留于上述第1及第2开口部内的树脂残渣的工序。
附图说明
图1是用于说明本发明的印刷线路板的通孔形状的概略图。
图2是表示通孔颈部的接合截面的概略图。
图3是表示相邻通孔的重心位置不同的例子的概略图。
图4(a)~(d)是表示制造本发明一实施例的印刷线路板的一部分工序的图。
图5(a)~(d)是表示制造本发明一实施例的印刷线路板的一部分工序的图。
图6(a)~(d)是表示制造本发明一实施例的印刷线路板的一部分工序的图。
图7(a)~(b)是用于说明通孔的重心位置错开量较大时的奇怪形状的图。
图8是表示在贯通孔内壁形成通孔导体、并在通孔导体所包围的空隙填充填充材料而形成的通孔的概略图。
图9(a)~(d)是表示现有技术的印刷线路板的制造工序的图。
图10(a)~(b)是用于说明现有技术的其它印刷线路板的通孔形状的图。
具体实施方式
本发明的印刷线路板,是在设于绝缘性树脂基材上的贯通孔内具有电镀导体的印刷线路板,或者是将这样的印刷线路板用作芯基板,在该芯基板上交替形成导体层和树脂绝缘层而成的印刷线路板,其中,
从上述绝缘性树脂基材正面露出的通孔的重心轴线位置与从上述绝缘性树脂基材反面露出的通孔的重心轴线位置相互错开。
通过这样配置成从绝缘性树脂基材的正面及反面分别露出的通孔的重心轴线位置相互错开的状态,可以使通孔的颈部、即由与绝缘性树脂基材正面或反面平行的平面切断的部分的截面积为最小的部位成为错开状态,因此,即使绝缘性树脂基材发生翘起,由于颈部错开,因此其应力施加的区域相应变大,或者,由于可将芯基板表面与各颈部的重心相连的面不是相互平行,因此可缓和应力,在颈部周边难以产生裂纹。其结果,难以产生由于裂纹引起的连接不良,并可提高基板的机械强度。
此外,在相邻的通孔中,也可以形成为颈部的重心位置彼此不同。
此外,由于通孔的颈部周边的截面积变大,所以可以降低导通电阻,提高基板的电特性。
另外,在本发明的多层印刷线路板中,优选是,以规定间距在凸块连接用焊盘上形成最外层的导体层的一部分,将从上述绝缘性树脂基材的正面及反面露出的各通孔的表面重心位置保持为相互错开的状态,并使相邻通孔之间的间距与上述凸块连接用焊盘的间距相同。
作为本发明所使用的绝缘性树脂基材,优选使用自玻璃布环氧树脂基材、玻璃布双马来酰亚胺三嗪树脂基材、玻璃布聚苯醚树脂基材、芳族聚酰胺无纺布-环氧树脂基材、芳族聚酰胺无纺布-聚酰亚胺树脂基材中选择的硬质基材,更优选使用玻璃布环氧树脂基材。
上述绝缘性树脂基材的厚度优选是100~500μm左右,其原因在于,若厚度小于100μm,则刚性不够,若厚度大于500μm,则难以向通孔内进行电镀填充,有时产生电镀空穴。
如后述那样,优选是在向通孔进行电镀填充之后,通过对贴附于绝缘性树脂基材两面上的金属箔及形成于金属箔上的电镀层进行蚀刻处理,来形成在该绝缘性树脂基材两面所形成的导体电路。
由上述绝缘性树脂基材及金属箔构成的基板,尤其可以使用将预浸树脂布和铜箔层叠并加热加压而得到的双面覆铜层叠板,该预浸树脂布是使玻璃纤维布浸渗环氧树脂并制成B阶而成的。对于这样的基板,在将铜箔蚀刻后的处理中,不会出现布线图案、导通孔位置的错位,其位置精度优良。
例如如图1所示,本发明第1实施方式的通孔是如下形态:由第1开口部和第2开口部构成,在第1开口部和第2开口部相交的部位形成有颈部,上述第1开口部具有随着从绝缘性树脂基材的一面向内部去而直径缩小的形状,上述第2开口部具有随着从绝缘性树脂基材的另一面向内部去而直径缩小的形状、且在上述绝缘性树脂基材的厚度方向中央部附近与上述第1开口部连通。即,上述通孔是在整体为鼓形的贯通孔相对于基板表面方向错开规定距离的形态的贯通孔中进行电镀填充而成的,分别在上述绝缘性树脂基材的一面及另一面露出的第1开口部及第2开口部的重心轴线(通过第1开口部、第2开口部的重心点、且实质上与基板正面(反面)垂直的直线)配置于相互错开的位置。
优选是在通过激光加工形成了由第1开口部及第2开口部构成的贯通孔后,对这些贯通孔填充金属镀层来形成上述通孔。
另外,为了提高激光加工中的照射激光的吸收效率,优选是预先对绝缘性树脂基板上的金属箔实施公知的黑化处理。
若要通过激光加工来形成通孔形成用的贯通孔,优选是,首先,朝向绝缘性树脂基材的一表面自规定位置照射激光,形成如下形态的第1开口部,即,该第1开口部随着从绝缘性树脂基材的一表面向内部去而直径缩小,且从绝缘性树脂基材的一表面延伸到其中央部附近。其后,从与同上述规定位置相对的绝缘性树脂基材的另一表面位置错开规定距离的位置,向该绝缘性树脂基材的另一表面照射激光,形成如下形态的第2开口部,并形成在绝缘性树脂基材的中央部附近将第1开口部和第2开口部连通的通孔形成用的贯通孔。上述第2开口部随着从绝缘性树脂基材的另一表面向内部去而直径缩小,且从绝缘性树脂基材的另一表面延伸到其中央部附近。
若要对上述绝缘性树脂基材使用激光来形成通孔形成用贯通孔,有直接激光法和保形法,在本发明中可使用任一方法。上述直接激光法是通过照射激光来同时将金属箔和绝缘性树脂基材穿孔的方法,上述保形法是在通过蚀刻除去了金属箔的相当于贯通孔的金属箔部分后,利用激光照射对绝缘性树脂基材穿孔的方法。
优选是通过脉冲振荡型二氧化碳气体激光加工装置来进行上述激光加工,其加工条件取决于随着自绝缘性树脂基材表面向内部去而直径缩小的那样的通孔形成用贯通孔(第1开口部和第2开口部)的形状、即绝缘性树脂基材的表面与贯通孔侧壁所成角度(以下称为“锥角”)以及贯通孔的深度。
例如,将脉冲宽度设为10~20μs、射击数为1~5的范围内,则可以调整通孔形成用贯通孔的锥角以及深度。
并且,对于在上述加工条件下形成得到的通孔形成用贯通孔,优选是绝缘性树脂基材内部的颈部直径(图1中用附图标记×表示)为50~250μm。这是由于,若颈部直径小于50μm,则颈部过细,电镀填充后的通孔的连接可靠性变差,若颈部直径大于250μm,则电镀填充后的通孔内容易产生空穴。因此,若在上述范围内,可以形成发生空穴少、连接可靠性优良的通孔。
此外,优选是形成上述通孔的贯通孔的重心位置的错开量为5~30μm的范围。其原因在于,若错开量小于5μm,则应力缓和的效果较小,另一方面,若错开量大于30μm,则贯通孔的形成容易形成为如7(a)~(b)所示那样的奇怪形状。
此外,相邻通孔之间的间距优选是100~400μm。其原因在于,若间距小于100μm,则连接可靠性较低,若间距大于400μm,则不适于微细化。
另外,为了除去通过激光照射而形成的贯通孔的侧面所残留的树脂残渣,优选进行去污处理。通过酸或氧化剂(例如铬酸、高锰酸)的药液处理等湿式处理、氧等离子放电处理、电晕放电处理、紫外线激光处理或受激准分子激光处理等干式处理,来进行该去污处理。
从这些去污处理方法中选择哪一方法,是根据绝缘基材的种类、厚度、导通孔的开口直径、激光照射条件等,并考虑到预想残留的污物量来选择的。
在本发明中,若要对上述贯通孔进行电镀填充来形成通孔,优选是,首先,通过通常的无电解电镀处理在贯通孔内壁形成无电解电镀膜,然后,通过喷射电镀液并使该电镀液打到基板上的使用分布器的电镀方法等电解电镀方法,对贯通孔内进行电镀填充。
作为上述无电解电镀或电解电镀,优选是例如铜、锡、银、各种焊锡、铜/锡、铜/银等金属电镀,尤其是无电解镀铜或电解镀铜,较为理想。
在本发明中,优选是通过对在形成电镀填充通孔的同时所形成的导体层进行蚀刻处理,来形成在绝缘性树脂基材两面上形成的导体电路。
该导体电路形成工序中,首先,在上述导体层的表面贴附感光性干膜抗蚀剂,然后沿规定的电路图案进行曝光、显影处理,形成抗蚀剂,对未形成抗蚀剂部分的导体层进行蚀刻处理,从而做成包括电极焊盘在内的导体电路图案。
在上述处理工序中,作为蚀刻液,可以使用从硫酸-过氧化氢、过硫酸盐、氯化铜、氯化亚铁的水溶液中选择的至少一种水溶液。
此外,作为对上述导体层进行蚀刻而形成导体电路的前处理,由于容易形成微细图案,因此,可以预先对导体层的整个表面进行蚀刻,将其厚度减薄至1~10μm,更优选是减薄至2~8μm左右。
将这样的印刷线路板作为芯基板,从而可形成在该芯基板上形成有积层布线层的多层印刷线路板,该积层布线层是通过通常方法交替形成导体层和树脂绝缘层而成的。
在这样的多层印刷线路板中,优选是,将其最外侧的导体层的一部分以规定间距形成在凸块连接用焊盘上,使芯基板上形成的相邻电镀填充通孔之间的间距与上述凸块连接用焊盘的间距相同。若如此构成,则可以降低经由安装于PKG的芯片的布线电阻,因此,对确保电源供给有利。
以下,对于制造本发明的印刷线路板的方法的一例子,进行具体说明。
(1)在制造本发明的印刷线路板时,可以使用在绝缘性树脂基材的两面贴附有铜箔的材料作为初始材料。
该绝缘性树脂基材,可使用例如自玻璃布环氧树脂基材、玻璃布双马来酰亚胺三嗪树脂基材、玻璃布聚苯醚树脂基材、芳族聚酰胺无纺布-环氧树脂基材、芳族聚酰胺无纺布-聚酰亚胺树脂基材中选择的硬质的层叠基材,尤其是最好使用玻璃布环氧树脂基材。
上述绝缘性树脂基材的厚度优选在100~500μm左右的范围,其原因在于,若厚度小于100μm,则刚性不够,若厚度大于500μm,则难以向贯通孔内进行电镀填充,有时产生电镀空穴。
若要对上述绝缘性树脂基材使用激光来形成通孔形成用贯通孔,有直接激光法和保形法,在本发明中可使用任一方法。上述直接激光法是通过照射激光来同时将铜箔和绝缘基材穿孔的方法,上述保形法是在通过蚀刻除去了铜箔的相当于贯通孔的部分后,利用激光照射对绝缘基材穿孔的方法。可以通过半蚀刻来调整该铜箔厚度。
由上述绝缘性树脂基材及铜箔构成的基板,尤其可以使用将预浸树脂布和铜箔层叠并加热加压而得到的双面覆铜层叠板,该预浸树脂布是使玻璃纤维布浸渗环氧树脂并制成B阶而成的。
这样处理的原因在于,在将铜箔蚀刻后的制造工序中,不会出现布线图案的位置错位,其位置精度优良。
(2)接着,通过激光加工来在绝缘性树脂基材上设置通孔形成用贯通孔。
在形成电路基板时使用双面覆铜层叠板的情况下,首先,向贴附于绝缘性树脂基材的一表面的金属箔自规定位置照射激光,并形成具有如下形态的第1开口部,该第1开口部贯通金属箔、随着自绝缘性树脂基材的一表面向内部去而直径缩小、且自绝缘性树脂基材的一表面延伸到其中央部附近,或者,在通过预先蚀刻,在贴附于绝缘性树脂基材的一铜箔表面的规定位置形成直径与通孔表面直径大致相同的孔(激光用掩模)后,将该孔作为照射掩模进行二氧化碳气体激光照射,形成具有如下形态的第1开口部,该第1开口部随着向绝缘性树脂基材内部去而直径缩小、且自绝缘性树脂基材的一表面延伸到其中央部附近。
接着,从与同上述规定位置相对的绝缘性树脂基材的另一表面位置错开规定距离的位置,向贴附于绝缘性树脂基材的另一表面的金属箔照射激光,形成具有如下形态的第2开口部,该第2开口部随着自绝缘性树脂基材的另一表面向内部去而直径缩小、且自绝缘性树脂基材的另一表面延伸到其中央部附近,或者,在通过预先蚀刻,在贴附于绝缘性树脂基材的另一铜箔表面的规定位置形成直径与通孔表面直径大致相同的孔(激光用掩模)后,将该孔作为照射掩模进行二氧化碳气体激光照射,形成具有如下形态的第2开口部,该第2开口部随着向绝缘性树脂基材内部去而直径缩小、且自绝缘性树脂基材的另一表面延伸到其中央部附近。
在形成该第2开口部时,在绝缘性树脂基材的中央部附近形成将第1开口部和第2开口部连通的通孔形成用贯通孔,且相应于激光照射位置调整第1开口部与第2开口部的重心间距离(错开量),以使得连接颈部的线所包围的平面区域不与基板表面平行(参照图2)。
通过脉冲振荡型二氧化碳气体激光加工装置来进行上述激光加工,其加工条件取决于随着自绝缘性树脂基材表面向内部去而直径缩小的那样的通孔形成用贯通孔的形状,例如,将脉冲宽度设为10~20μs、射击数为1~5。
在这样的激光加工条件下,可以将通孔形成用贯通孔的开口直径(第1开口部及第2开口部的开口直径)做成75~300μm、颈部的最短直径做成50~250μm、形成通孔的贯通孔的重心位置的错开量做成5~30μm的范围。
(3)进行用于除去在上述工序(2)中形成的残留于贯通孔侧壁的树脂残渣的去污处理。
通过酸或氧化剂(例如铬酸、高锰酸)的药液处理等湿式处理、氧等离子放电处理、电晕放电处理、紫外线激光处理或受激准分子激光处理等干式处理,来进行该去污处理。
(4)接着,实施无电解电镀处理,在通孔用贯通孔的内壁及铜箔上形成无电解电镀膜。此时,无电解电镀膜可以使用铜、镍、银等金属。
(5)然后,将在上述(4)形成的无电解电镀膜作为始端,实施电解电镀处理,在覆盖基板铜箔的无电解电镀膜上形成电解电镀膜,并使附着形成于贯通孔内壁的电镀层逐渐加厚,在贯通孔内填充电解电镀膜,从而形成鼓形的通孔。
(6)接着,在上述(5)中,在形成于基板上的电解镀铜膜上形成抗蚀剂层。可通过涂敷抗蚀剂液的方法或贴附预先制成膜状的抗蚀剂的方法中任一方法来形成抗蚀剂层。在该抗蚀剂层上载置预先描绘有电路的掩模,进行曝光、显影处理,来形成抗蚀剂层,并对未形成抗蚀剂部分的金属层进行蚀刻,形成包括通孔连接盘在内的导体电路图案。
作为该抗蚀剂液,优选是从硫酸-过氧化氢、过硫酸盐、氯化铜、氯化亚铁的水溶液中选择的至少一种水溶液。
作为通过上述蚀刻处理形成导体电路的前处理,由于容易形成微细图案,因此,可以预先通过对电解镀铜膜的整个表面进行蚀刻来调整其厚度。
以按照上述工序(1)~(6)制造出的本发明的印刷线路板为芯部,在该芯基板的单面或两面形成积层布线层,从而可形成多层印刷线路板,该积层布线层是交替层叠绝缘性树枝层和导体电路层而成的。
在该多层印刷线路板中,在积层布线层的最外层、即最外侧的形成有导体电路的绝缘树脂层的表面分别形成阻焊剂层。在该情况下,在基板的整个最外层表面涂敷阻焊剂组成物,使该涂膜干燥后,在该涂膜上载置描绘有连接焊盘开口部的光掩模而进行曝光、显影处理,从而使连接焊盘部分露出。在该情况下,也可以粘贴将阻焊剂层制成干膜状的膜,通过曝光、显影或激光处理来形成开口。
在从阻焊剂层露出的连接焊盘上形成镍-金等耐腐蚀层。此时,镍层的厚度优选是1~7μm,金层厚度优选是0.01~0.1μm。除了这些金属以外,也可以形成镍-钯-金、金(单层)、银(单层)等。
其后,在连接焊盘上供给焊锡体,通过将该焊锡体熔融、固化而形成焊锡凸块,从而形成多层电路基板。
在通过上述工序形成的多层印刷线路板中,将其最外侧的导体层的一部分以规定间距形成为连接焊盘,使该连接焊盘的间距与芯基板上形成的相邻电镀填充通孔之间的间距相同,这样可以降低经由安装于PKG的芯片的布线电阻,因此,对确保电源供给有利。
实施例
实施例1-1
(1)首先,制作作为构成多层印刷线路板的一个单位的电路基板(芯部)。该电路基板是应层叠的多个绝缘层中的成为层叠中心的基板,使用将预浸树脂布和铜箔层叠并加热加压而得到的双面覆铜层叠板10作为初始材料(参照图4(a)),该预浸树脂布是使玻璃纤维布浸渗环氧树脂并制成B阶而成的。
上述绝缘性树脂基材12的厚度是300μm,铜箔14的厚度是3μm。该层叠板的铜箔使用厚度大于3μm的铜箔,通过蚀刻处理,将铜箔厚度调整为3μm。
(2)对双面电路基板10的一表面的规定位置进行二氧化碳气体激光照射,形成第1开口部16(参照图4(b)),并对双面电路基板10的另一表面的相对于与上述规定位置对应的位置错开15μm的位置照射二氧化碳气体激光,形成第2开口部18,上述第1开口部16贯通一铜箔14,且从绝缘性树脂基材12的厚度方向中央部延伸至接近另一表面的部分,上述第2开口部18贯通另一铜箔14,且从绝缘性树脂基材12的厚度方向中央部延伸至接近一表面的部分,并与上述第1开口部16连通。其结果,通过连通第1开口部16和第2开口部18,形成通孔形成用的贯通孔20。
另外,在该实施例中,若要形成通孔形成用的贯通孔20,使用例如日立ビア社制造的高峰值短脉冲振荡型二氧化碳气体激光加工机,在脉冲宽度为10~20μs、射击数为1~5的激光加工条件下进行加工。形成第1开口部16和第2开口部18的开口直径大致为150μm,且基板厚度方向的大致中央部附近的颈部口径、即直径最小部分的最短距离(图1中×所示)大致为87μm,以间距150μm形成第1开口部16和第2开口部18的重心轴线错开量为15μm那样的贯通孔20。
在这样条件下形成的贯通孔20形成为如下形态:重心轴线彼此错开配置的第1开口部16和第2开口部18是由圆锥台形的一部分形成,该圆锥台形的内壁与绝缘性树脂基材12表面形成锥形(内角),在基材厚度方向的中央部附近,由共用的接合截面接合。
该接合截面(参照图2)不与绝缘性树脂基材的表面平行。此外,优选是相邻的接合截面的重心位置在绝缘性树脂基材的截面方向错开(参照图3)。
(3)其后,利用O2等离子、CF4等离子等物理方法,对通过激光加工而形成的贯通孔20内部,实施除去残存于内壁的树脂、粒子的残渣的去污处理。并且,可以对去污处理后的基板进行水洗、酸性脱脂,然后实施软蚀刻。
(4)接着,将实施过去污处理的基板浸渍在以下组成的无电解镀铜水溶液中,在贴附于基板两面的铜箔14的整个表面及贯通孔20的内壁上形成了厚度0.6μm的无电解镀铜膜22(图4(d))。
(无电解镀铜液)
硫酸铜:0.03mol/L
EDTA:0.200mol/L
HCHO:0.18g/L
NaOH:0.100mol/L
α、α’-联吡啶:100mg/L
聚乙二醇:0.10g/L
(电镀条件)
液温:30~50℃
时间:40~60分钟
(5)接着,用50℃的水对基板进行清洗并脱脂,用25℃的水进行水洗,然后,再用硫酸进行清洗,然后,在以下条件下实施电解电镀,形成了电解电镀膜24(参照图5(a))。
(电解镀铜液)
硫酸      2.24mol/l
硫酸铜    0.26mol/l
添加剂    19.5ml/l
矫平剂        50mg/l
光泽剂        50mg/l
(电解电镀条件)
电流密度      1.0A/dm2
时间          30~90分钟
温度          22±2℃
(6)另外,在图5中,为了简化视图,省略了无电解电镀膜22的显示。形成了上述无电解镀铜膜的基板上贴附贴附干膜状抗蚀剂膜,在该抗蚀膜上载置预先描绘有电路的掩模,进行曝光、显影处理,从而形成了抗蚀剂层28(参照图5(b))。其后,对未形成抗蚀剂部分的金属层进行蚀刻,在绝缘性树脂基材的正面及反面形成厚度为20~30μm的内层导体电路30,并在通孔26的正上方形成通孔连接盘32,从而制作出芯基板(参照图5(c))。
另外,形成通过导体电路30、通孔连接盘32将10个通孔连接起来的布线。
接着,通过在芯基板上交替层叠层间树脂绝缘层和导体层而形成积层布线层,从而形成多层化的印刷线路板。
(7)将上述基板水洗、酸性脱脂后,进行软蚀刻,接着,用喷雾器将蚀刻液喷到基板两面,对内层导体电路30(包括通孔连接盘32)表面进行蚀刻,从而在内层导体电路30(包括通孔连接盘32)的整个表面形成了粗糙面(省略图示)。
作为蚀刻液,使用由10重量份咪唑铜(II)络合物、7重量份乙醇酸、5重量份氯化钾构成的蚀刻液(メツク社制,メツクエツチボンド)。
(8)将比基板稍大一些的层间树脂绝缘层用树脂膜(味之素社制的ABF)载置在基板的两面上,并在以压力0.4MPa、温度80℃、压接时间10秒的条件进行临时压接并将其裁断之后,再使用真空层压装置通过以下方法进行粘贴,从而形成了层间树脂绝缘层36。
即,以真空度67Pa、压力0.4MPa、温度80℃、压接时间60秒的条件将层间树脂绝缘层用树脂膜正式压接到基板上,之后在170℃的条件下使其热固化30分钟。
(9)接着,通过形成有厚度1.2mm的贯通孔的掩模,用波长为10.4μm的CO2气体激光在光束直径为4.0mm、凹帽头模式、脉冲宽度为8.0μ秒、掩模的贯通孔直径为1.0mm、1~3次射击的条件下,在层间树脂绝缘层36上形成了直径为60μm的导通孔用开口38(图5(d))。
(10)将形成了导通孔用开口38的基板浸渍在含有60g/l的高锰酸的80℃溶液中10分钟,除去存在于层间树脂绝缘层36表面上的粒子,从而在包括导通孔用开口38的内壁在内的层间树脂绝缘层36的表面上形成了粗糙面(省略图示)。
(11)接着,将完成了上述处理的基板浸渍在中和溶液(シプレイ(Shipley Company)社制)中之后,对其进行水洗。
然后,通过在进行了表面粗糙化处理(粗糙化深度3μm)的该基板表面上施加钯催化剂,使催化剂核附着在层间树脂绝缘层36的表面及填充通孔用开口38的内壁面上(未图示)。即,通过将上述基板浸渍在含有氯化钯(PdCl2)和氯化亚锡(SnCl2)的催化剂溶液中,析出钯金属来施加催化剂。
(12)接着,将施加了催化剂的基板浸渍在以下组成的无电解镀铜水溶液中,在整个粗糙面上形成了厚度为0.6~3.0μm的无电解镀铜膜,从而得到了在包括导通孔用开口38的内壁在内的层间树脂绝缘层36的表面上形成了无电解镀铜膜(省略图示)的基板。
(无电解镀铜水溶液)
硫酸铜:0.03mol/L
EDTA:0.200mol/L
HCH O:0.18g/L
NaOH:0.100mol/L
α、α’-联吡啶:100mg/L
聚乙二醇:0.10g/L
(电镀条件)
液温:30~50℃
时间:40~60分钟
(13)在形成有无电解镀铜膜的基板上粘贴市场上销售的感光性干膜,并在其上载置掩模,以100mJ/cm2进行曝光、以0.8%碳酸钠水溶液进行显影处理,从而形成了厚度为20μm的阻镀层(省略图示)。
(14)接着,在用50℃的水将基板清洗干净、对其进行脱脂,并用25℃的水对其进行水洗之后,再用硫酸对其进行清洗,然后在以下条件下实施电解电镀,从而形成了电解镀铜膜。
(电解电镀液)
硫酸        2.24mol/l
硫酸铜      0.26mol/l
添加剂      19.5ml/l
矫平剂      50mg/l
光泽剂      50mg/l
(电解电镀条件)
电流密度    1A/dm2
时间        65分钟
温度        22±2℃
在该电镀处理中,在未形成阻镀层部形成厚度为20μm的电解镀铜膜,并在导通孔用开口38填充了电解电镀膜。
(15)然后,在用5%KOH剥离并除去了阻镀层之后,用硫酸与过氧化氢的混合液对该阻镀层下面的无电解电镀膜进行蚀刻处理而将其溶解除去,做成了包括填充连接盘在内的填充通孔40、以及独立的外层导体电路44(参照图6(a))。
(16)接着,进行与上述(8)相同的处理,在外层导体电路44的表面、填充通孔40的表面上形成了粗糙面(省略图示)。
(17)通过重复进行上述(8)~(15)的工序,进而形成了外层层间绝缘层46、外层导体电路48、填充通孔50,从而得到了多层线路板(参照图6(b))。
(18)接着,在多层布线基板的两面上涂敷20μm厚的市场上销售的阻焊剂组成物70,并在以70℃下进行20分钟、70℃下进行30分钟的条件进行干燥处理,然后使描绘出阻焊剂开口部的图案的、厚度为5mm的光掩模紧贴在阻焊剂层上,并用1000mJ/cm2的紫外线进行曝光后,进行显影处理,从而形成了直径为60μm的开口54(参照图6(c))。
而且,进一步在80℃下进行1小时、100℃下进行1小时、120℃下进行1小时、150℃下进行3小时的条件下分别进行加热处理,使阻焊剂层固化并使其具有开口,从而形成了其厚度为20μm的阻焊剂图案层52。
(19)接着,将形成了阻焊剂层52的基板在含有氯化镍(2.3×10-1mol/l)、次磷酸钠(2.8×10-1mol/l)、柠檬酸钠(1.6×10-1mol/l)的pH=4.5的无电解镀镍溶液中浸渍20分钟,在开口部54上形成了厚度为5μm的镀镍层(省略图示)。并且,在80℃的条件下将该基板在含有氰化金钾(7.6×10- 3mol/l)、氯化铵(1.9×10-1mol/l)、柠檬酸钠(1.2×10- 1mol/l)、次磷酸钠(1.7×10-1mol/l)的无电解镀金溶液中浸渍7.5分钟,在镀镍层上形成了厚度为0.03μm的镀金层(省略图示)。
(20)之后,在基板的载置IC芯片的一面的阻焊剂层52的开口54上印刷了含有锡-铅的焊锡膏,并在另一面的阻焊剂层52的开口54上印刷了含有锡-锑的焊锡膏,之后在230℃的条件下进行回流焊而形成了焊锡凸块56,从而制造出多层印刷线路板(参照图6(d))。
实施例1-2
通过激光照射,形成了第1开口部16及第2开口部18的重心轴线的错开量为5μm、颈部口径为76μm这样的贯通孔20,除此之外,与实施例1-1同样地制作出多层印刷线路板。
实施例1-3
通过激光照射,形成了第1开口部16及第2开口部18的重心轴线的错开量为10μm、颈部口径为80μm这样的贯通孔20,除此之外,与实施例1-1同样地制作出多层印刷线路板。
实施例1-4
通过激光照射,形成了第1开口部16及第2开口部18的重心轴线的错开量为20μm、颈部口径为91μm这样的贯通孔20,除此之外,与实施例1-1同样地制作出多层印刷线路板。
实施例1-5
通过激光照射,形成了第1开口部16及第2开口部18的重心轴线的错开量为25μm、颈部口径为97μm这样的贯通孔20,除此之外,与实施例1-1同样地制作出多层印刷线路板。
实施例1-6
通过激光照射,形成了第1开口部16及第2开口部18的重心轴线的错开量为30μm、颈部口径为110μm这样的贯通孔20,除此之外,与实施例1-1同样地制作出多层印刷线路板。
参考例1-1
通过激光照射,形成了第1开口部16及第2开口部18的重心轴线的错开量为3μm、颈部口径为74μm这样的贯通孔20,除此之外,与实施例1-1同样地制作出多层印刷线路板。
参考例1-2
通过激光照射,形成了第1开口部16及第2开口部18的重心轴线的错开量为35μm、颈部口径为95μm这样的贯通孔20,除此之外,与实施例1-1同样地制作出多层印刷线路板。
在实施例1-1~1-6以及参考例1-1~1-2中,使用绝缘性树脂基材的厚度为100μm这样的双面覆铜层叠板,改变激光用掩模的开口直径、二氧化碳气体激光照射条件,来将第1开口部16及第2开口部18的直径做成75μm,除此之外,同样地制造多层印刷线路板,并将这些作为实施例2-1~2-6以及参考例2-1~2-2。
表1、表2中记载此时的重心轴线的错开量和颈部口径。
同样,在实施例1-1~1-6以及参考例1-1~1-2中,使用绝缘性树脂基材的厚度为100μm这样的双面覆铜层叠板,改变激光用掩模的开口直径、二氧化碳气体激光照射条件,来将第1开口部16及第2开口部18的直径做成300μm,除此之外,同样地制造多层印刷线路板,并将这些作为实施例3-1~3-6以及参考例3-1~3-2。
表2中记载此时的重心轴线的错开量和颈部口径。
对于按照上述实施例1-1~3-6以及参考例1-1~3-2制造的多层印刷线路板,进行以下A那样的评价试验。在表1及表2中表示这些评价试验的结果。
A.热循环试验
在多层印刷线路板的芯基板的正反导体电路,测定100个将通孔连接起来的布线的连接电阻(初始值),其后,在将-55℃×5分钟<=>125℃×5分钟作为1个循环的热循环条件下,重复进行1000次热循环试验,然后再次测定连接电阻。
在此,若连接电阻的变化率(100×(热循环试验后的连接电阻值-初始值的连接电阻值)/初始值的连接电阻值)在±10%以内,则为合格(用○表示),将变化率超过±10%,则为不良(用×表示)。
测定结果是,各实施例全部合格,各参考例全部不合格。
对于各参考例的多层印刷线路板的芯基板,使用X射线电视系统(岛津制作所制造的商品名为“SMX-100”)观察填充于贯通孔的电镀膜(通孔)内是否存在空穴。随机选择100个通孔进行观察。
在各参考例的芯基板中,确认到存在许多空穴。若错开量较小,会发生空穴,推测这是由于从芯基板正反面进入通孔内的电镀液发生正面冲突的缘故。另一方面,若错开量大于30μm,也会发生空穴,推测这是由于错开量过大,贯通孔容易成为图7(a)~(b)所示那样的奇怪形状的缘故。
表1
Figure BSA00000203826900241
表2
Figure BSA00000203826900242
从上述评价试验A的结果确认到,在按照各实施例制造的印刷线路板中,阻止在电镀填充通孔的缩小直径的中央部周边发生裂纹,可得到良好的电连接性和机械强度。
在上述各实施例中,向设于绝缘性树脂基材(芯基板)的贯通孔内进行电镀填充,但即使做成在贯通孔内壁形成通孔导体、进而在通孔导体所包围的空隙填充填充材料而成的通孔(参照图8),对于错开量的热循环试验结果也是同样的。
产业上的可利用性
如上所述,本发明提供一种有利于减少发生空穴等缺陷、减少发生裂纹、减少基板的连接不良、且提高基板的机械强度的印刷线路板。

Claims (5)

1.一种印刷线路板,具有对设于绝缘性树脂基材上的贯通孔内进行电镀填充而成的通孔,并且做成在上述绝缘性树脂基材的正面及反面具有内层导体电路的芯基板,在该芯基板上交替形成树脂绝缘层和外层导体电路,上述内层导体电路被上述通孔电连接,其特征在于,
上述通孔是具有颈部的形状,
从上述绝缘性树脂基材的正面及反面露出的各通孔的重心轴线的位置相互错开。
2.根据权利要求1所述的印刷线路板,其特征在于,上述错开量是5~30μm。
3.根据权利要求1或2所述的印刷线路板,其特征在于,上述绝缘性树脂基材的厚度是100~500μm。
4.根据权利要求1或2所述的印刷线路板,其特征在于,上述颈部是随着自上述绝缘性树脂基材的正面及反面分别向内部去其直径逐渐缩小而形成的,在上述绝缘性树脂基材的正面侧及反面侧分别露出的开口的直径是75~300μm,上述绝缘性树脂基材内部的颈部直径是50~250μm。
5.根据权利要求1或2所述的印刷线路板,其特征在于,相邻的通孔之间的间距是100~400μm。
CN2010102352083A 2006-02-22 2007-02-20 印刷线路板及其制造方法 Active CN101888742B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006044968A JP5021216B2 (ja) 2006-02-22 2006-02-22 プリント配線板およびその製造方法
JP2006-044968 2006-02-22

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN2007800010548A Division CN101352109B (zh) 2006-02-22 2007-02-20 印刷线路板及其制造方法

Publications (2)

Publication Number Publication Date
CN101888742A true CN101888742A (zh) 2010-11-17
CN101888742B CN101888742B (zh) 2013-05-08

Family

ID=38437475

Family Applications (6)

Application Number Title Priority Date Filing Date
CN2010102352083A Active CN101888742B (zh) 2006-02-22 2007-02-20 印刷线路板及其制造方法
CN2010101027200A Active CN101790282B (zh) 2006-02-22 2007-02-20 印刷线路板
CN2012104525457A Pending CN103025055A (zh) 2006-02-22 2007-02-20 印刷线路板及其制造方法
CN2007800010548A Active CN101352109B (zh) 2006-02-22 2007-02-20 印刷线路板及其制造方法
CN201010102664A Pending CN101790281A (zh) 2006-02-22 2007-02-20 印刷线路板
CN2010101027520A Active CN101790283B (zh) 2006-02-22 2007-02-20 印刷线路板

Family Applications After (5)

Application Number Title Priority Date Filing Date
CN2010101027200A Active CN101790282B (zh) 2006-02-22 2007-02-20 印刷线路板
CN2012104525457A Pending CN103025055A (zh) 2006-02-22 2007-02-20 印刷线路板及其制造方法
CN2007800010548A Active CN101352109B (zh) 2006-02-22 2007-02-20 印刷线路板及其制造方法
CN201010102664A Pending CN101790281A (zh) 2006-02-22 2007-02-20 印刷线路板
CN2010101027520A Active CN101790283B (zh) 2006-02-22 2007-02-20 印刷线路板

Country Status (7)

Country Link
US (6) US7786390B2 (zh)
EP (1) EP1988758A4 (zh)
JP (1) JP5021216B2 (zh)
KR (6) KR101039547B1 (zh)
CN (6) CN101888742B (zh)
TW (5) TWI383722B (zh)
WO (1) WO2007097440A1 (zh)

Families Citing this family (89)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5021216B2 (ja) 2006-02-22 2012-09-05 イビデン株式会社 プリント配線板およびその製造方法
US8569876B2 (en) 2006-11-22 2013-10-29 Tessera, Inc. Packaged semiconductor chips with array
JPWO2008069055A1 (ja) * 2006-11-28 2010-03-18 京セラ株式会社 配線基板およびそれを用いた半導体素子の実装構造体
JP5019995B2 (ja) * 2007-08-27 2012-09-05 京セラ株式会社 配線基板、実装基板および実装構造体、並びに配線基板の製造方法
US8309864B2 (en) * 2008-01-31 2012-11-13 Sanyo Electric Co., Ltd. Device mounting board and manufacturing method therefor, and semiconductor module
JP5331350B2 (ja) * 2008-02-18 2013-10-30 日立協和エンジニアリング株式会社 配線基板
JP2009212116A (ja) * 2008-02-29 2009-09-17 Oki Printed Circuits Co Ltd 多層プリント配線板
US20090277670A1 (en) * 2008-05-10 2009-11-12 Booth Jr Roger A High Density Printed Circuit Board Interconnect and Method of Assembly
KR100953116B1 (ko) * 2008-05-30 2010-04-19 엘지전자 주식회사 연성필름
US8410217B2 (en) * 2008-12-15 2013-04-02 Exxonmobil Chemical Patents Inc. Thermoplastic polyolefin blends
KR20120003458A (ko) * 2009-04-24 2012-01-10 스미토모 덴키 고교 가부시키가이샤 프린트 배선판용 기판, 프린트 배선판, 및 그들의 제조방법
US8925192B2 (en) * 2009-06-09 2015-01-06 Ibiden Co., Ltd. Printed wiring board and method for manufacturing the same
WO2011024790A1 (ja) 2009-08-24 2011-03-03 株式会社村田製作所 樹脂多層基板及び該樹脂多層基板の製造方法
WO2011062037A1 (ja) 2009-11-20 2011-05-26 イビデン株式会社 プリント配線板及びプリント配線板の製造方法
KR101276333B1 (ko) * 2009-11-30 2013-06-18 한국전자통신연구원 3차원 인터커넥션 구조 및 그 제조 방법
US8304863B2 (en) * 2010-02-09 2012-11-06 International Business Machines Corporation Electromigration immune through-substrate vias
US8304657B2 (en) * 2010-03-25 2012-11-06 Ibiden Co., Ltd. Printed wiring board and method for manufacturing printed wiring board
JP5560834B2 (ja) * 2010-03-29 2014-07-30 住友ベークライト株式会社 絶縁基板、絶縁基板の製造方法、プリント配線基板および半導体装置
US8759691B2 (en) * 2010-07-09 2014-06-24 Ibiden Co., Ltd. Wiring board and method for manufacturing the same
US9640437B2 (en) 2010-07-23 2017-05-02 Tessera, Inc. Methods of forming semiconductor elements using micro-abrasive particle stream
JP2012069926A (ja) 2010-08-21 2012-04-05 Ibiden Co Ltd プリント配線板及びプリント配線板の製造方法
TWI399138B (zh) * 2010-08-24 2013-06-11 Hon Hai Prec Ind Co Ltd 印刷電路板
US8847380B2 (en) 2010-09-17 2014-09-30 Tessera, Inc. Staged via formation from both sides of chip
US8736066B2 (en) 2010-12-02 2014-05-27 Tessera, Inc. Stacked microelectronic assemby with TSVS formed in stages and carrier above chip
US8587126B2 (en) 2010-12-02 2013-11-19 Tessera, Inc. Stacked microelectronic assembly with TSVs formed in stages with plural active chips
JP2013038374A (ja) 2011-01-20 2013-02-21 Ibiden Co Ltd 配線板及びその製造方法
JP2012164952A (ja) 2011-01-20 2012-08-30 Ibiden Co Ltd 電子部品内蔵配線板及びその製造方法
US9078343B2 (en) 2011-02-22 2015-07-07 Ibiden Co., Ltd. Method for manufacturing printed wiring board
US20120235969A1 (en) * 2011-03-15 2012-09-20 Qualcomm Mems Technologies, Inc. Thin film through-glass via and methods for forming same
US20120314389A1 (en) * 2011-03-25 2012-12-13 Ibiden Co., Ltd. Wiring board and method for manufacturing same
JP2012212858A (ja) * 2011-03-30 2012-11-01 Ibiden Co Ltd 多層プリント配線板の製造方法
US8824706B2 (en) 2011-08-30 2014-09-02 Qualcomm Mems Technologies, Inc. Piezoelectric microphone fabricated on glass
US8724832B2 (en) 2011-08-30 2014-05-13 Qualcomm Mems Technologies, Inc. Piezoelectric microphone fabricated on glass
JP5432228B2 (ja) * 2011-11-14 2014-03-05 イビデン株式会社 プリント配線板およびその製造方法
KR20130053289A (ko) * 2011-11-15 2013-05-23 삼성전기주식회사 인쇄회로기판의 제조방법
JP5860303B2 (ja) * 2011-11-24 2016-02-16 京セラサーキットソリューションズ株式会社 配線基板およびその製造方法
US8811636B2 (en) 2011-11-29 2014-08-19 Qualcomm Mems Technologies, Inc. Microspeaker with piezoelectric, metal and dielectric membrane
JP2013197548A (ja) * 2012-03-22 2013-09-30 Ibiden Co Ltd 配線板及びその製造方法
JP5865771B2 (ja) * 2012-04-26 2016-02-17 日本特殊陶業株式会社 多層配線基板
CN102686051B (zh) * 2012-06-07 2014-12-10 杭州华三通信技术有限公司 Pcb的加工方法以及pcb
JP2014045020A (ja) * 2012-08-24 2014-03-13 Ibiden Co Ltd プリント配線板の製造方法
TWI452955B (zh) * 2012-10-08 2014-09-11 Subtron Technology Co Ltd 基板結構的製作方法
KR20140048564A (ko) * 2012-10-16 2014-04-24 삼성전기주식회사 코어기판, 그의 제조방법 및 메탈 비아용 구조체
KR20140067380A (ko) * 2012-11-26 2014-06-05 삼성전기주식회사 인쇄회로기판 및 그 제조방법
TWI462661B (zh) 2012-12-05 2014-11-21 Unimicron Technology Corp 電路基板及其製造方法
CN103929875B (zh) * 2013-01-10 2017-04-12 欣兴电子股份有限公司 电路基板及其制造方法
JP2014154621A (ja) 2013-02-06 2014-08-25 Ibiden Co Ltd プリント配線板、プリント配線板の製造方法
JP6222723B2 (ja) * 2013-03-27 2017-11-01 Necプラットフォームズ株式会社 端子構造、端子構造の製造方法およびトランス
JP2014192321A (ja) * 2013-03-27 2014-10-06 Ibiden Co Ltd 電子部品内蔵配線板およびその製造方法
CN103496213B (zh) * 2013-09-27 2015-08-19 东莞美维电路有限公司 薄型防折芯板设计
JP6303364B2 (ja) * 2013-09-27 2018-04-04 凸版印刷株式会社 コア基板の貫通孔形成方法
CN103496212B (zh) * 2013-09-27 2015-08-19 东莞美维电路有限公司 薄型防折芯板设计
JP2015106653A (ja) 2013-11-29 2015-06-08 イビデン株式会社 プリント配線板の製造方法
JP2015106610A (ja) 2013-11-29 2015-06-08 イビデン株式会社 電子部品内蔵基板、電子部品内蔵基板の製造方法
CN103687337B (zh) * 2013-12-11 2017-02-15 广州兴森快捷电路科技有限公司 封装基板通孔的激光加工方法
JP2016004888A (ja) * 2014-06-17 2016-01-12 イビデン株式会社 プリント配線板及びプリント配線板の製造方法
TWI571185B (zh) * 2014-10-15 2017-02-11 矽品精密工業股份有限公司 電子封裝件及其製法
CN104394664B (zh) * 2014-10-20 2017-12-01 佳禾智能科技股份有限公司 一种加强塑胶基底立体电路可靠性的方法及其制备的装置
US9666507B2 (en) * 2014-11-30 2017-05-30 United Microelectronics Corp. Through-substrate structure and method for fabricating the same
DE102015103724B4 (de) * 2015-03-13 2021-03-25 At & S Austria Technologie & Systemtechnik Aktiengesellschaft Komponententräger mit Verwerfungsstabilisierungsstruktur und Verfahren zur Herstellung dazu
KR101679736B1 (ko) * 2015-05-14 2016-11-25 한양대학교 산학협력단 센서 패키징 및 그 제조 방법
CN104889575A (zh) * 2015-06-15 2015-09-09 博敏电子股份有限公司 一种用于印制电路板的co2激光制作通孔的方法
US9627255B1 (en) * 2015-12-10 2017-04-18 Nxp Usa, Inc. Semiconductor device package substrate having a fiducial mark
US20170318673A1 (en) * 2016-04-29 2017-11-02 Arista Networks, Inc. Connector for printed circuit board
CN106488649B (zh) * 2016-11-15 2022-01-25 智恩电子(大亚湾)有限公司 一种防断裂的印制线路板
US10204889B2 (en) 2016-11-28 2019-02-12 Taiwan Semiconductor Manufacturing Co., Ltd. Package structure and method of forming thereof
US9991161B1 (en) 2017-03-07 2018-06-05 Hong Kong Applied Science and Technology Research Institute Company Limited Alternate plating and etching processes for through hole filling
JP2018163901A (ja) * 2017-03-24 2018-10-18 イビデン株式会社 プリント配線板
JPWO2018181742A1 (ja) 2017-03-31 2020-02-13 三菱瓦斯化学株式会社 プリント配線板の製造方法
US10622326B2 (en) 2017-08-18 2020-04-14 Industrial Technology Research Institute Chip package structure
TWI678782B (zh) * 2017-08-18 2019-12-01 財團法人工業技術研究院 半導體封裝重佈線層結構
US10249567B2 (en) 2017-08-18 2019-04-02 Industrial Technology Research Institute Redistribution layer structure of semiconductor package
CN109411432B (zh) * 2017-08-18 2020-09-18 财团法人工业技术研究院 半导体封装重布线层结构
JP6943681B2 (ja) * 2017-08-24 2021-10-06 住友電気工業株式会社 プリント配線板
EP3833165A4 (en) * 2018-07-31 2022-05-04 Kyocera Corporation CIRCUIT BOARD AND METHOD OF MAKING A CIRCUIT BOARD
US10440835B1 (en) * 2019-01-31 2019-10-08 At&S Austria Technologie & Systemtechnik Aktiengesellschaft Forming through holes through exposed dielectric material of component carrier
US10531577B1 (en) * 2019-01-31 2020-01-07 At&S Austria Technologie & Systemtechnik Aktiengesellschaft Forming through holes through exposed dielectric material of component carrier
CN111511104B (zh) * 2019-01-31 2024-05-28 奥特斯奥地利科技与系统技术有限公司 部件承载件以及制造部件承载件的方法
CN111511103A (zh) * 2019-01-31 2020-08-07 奥特斯奥地利科技与系统技术有限公司 具有前和后侧窗口大小不同的通孔的低悬伸部件承载件
US20220165650A1 (en) * 2019-03-07 2022-05-26 Absolics Inc. Packaging substrate and semiconductor apparatus comprising same
CN113424304B (zh) 2019-03-12 2024-04-12 爱玻索立克公司 装载盒及对象基板的装载方法
US11967542B2 (en) 2019-03-12 2024-04-23 Absolics Inc. Packaging substrate, and semiconductor device comprising same
JP7302318B2 (ja) * 2019-06-13 2023-07-04 セイコーエプソン株式会社 配線基板、配線基板の製造方法、インクジェットヘッド、memsデバイスおよび発振器
JP7207192B2 (ja) * 2019-06-19 2023-01-18 Tdk株式会社 センサー用パッケージ基板及びこれを備えるセンサーモジュール、並びに、センサー用パッケージ基板の製造方法
CN110167286B (zh) * 2019-06-27 2021-03-26 浪潮商用机器有限公司 一种pcb板孔壁镀层加工方法
CN110446349B (zh) * 2019-07-29 2021-04-06 华芯电子(天津)有限责任公司 一种芯板层通孔镀铜填孔加工方法
CN110545620A (zh) * 2019-08-06 2019-12-06 宁波华远电子科技有限公司 一种线路板通孔的填孔工艺
TWI723835B (zh) * 2020-04-07 2021-04-01 健鼎科技股份有限公司 任意層高密度連接板的製造方法
CN113015343B (zh) * 2021-04-27 2022-07-22 四会富仕电子科技股份有限公司 一种层间交叉线连接结构的制作方法及电路板

Family Cites Families (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4706167A (en) * 1983-11-10 1987-11-10 Telemark Co., Inc. Circuit wiring disposed on solder mask coating
US5117069A (en) * 1988-03-28 1992-05-26 Prime Computer, Inc. Circuit board fabrication
US4970553A (en) 1989-12-04 1990-11-13 Xerox Corporation Electrical component with conductive path
JPH04154187A (ja) * 1990-10-18 1992-05-27 Mitsubishi Materials Corp スルーホール配線板の構造及びその製造方法
JPH07115272A (ja) 1993-10-20 1995-05-02 Hitachi Ltd 薄膜多層配線実装基板の製造方法及び製造装置
US5730620A (en) * 1995-09-08 1998-03-24 International Business Machines Corporation Method and apparatus for locating electrical circuit members
EP0805614B1 (en) * 1995-11-17 2005-04-13 Kabushiki Kaisha Toshiba Multilayered wiring board, prefabricated material for multilayered wiring board, process of manufacturing multilayered wiring board, electronic parts package, and method for forming conductive pillar
US6631558B2 (en) * 1996-06-05 2003-10-14 Laservia Corporation Blind via laser drilling system
US5744285A (en) * 1996-07-18 1998-04-28 E. I. Du Pont De Nemours And Company Composition and process for filling vias
US6143116A (en) * 1996-09-26 2000-11-07 Kyocera Corporation Process for producing a multi-layer wiring board
JPH11121923A (ja) 1997-10-14 1999-04-30 Hitachi Aic Inc プリント配線板の製造方法
US6114240A (en) * 1997-12-18 2000-09-05 Micron Technology, Inc. Method for fabricating semiconductor components using focused laser beam
WO2000015015A1 (fr) * 1998-09-03 2000-03-16 Ibiden Co., Ltd. Carte imprimee multicouches et son procede de fabrication
JP2000216514A (ja) * 1999-01-27 2000-08-04 Matsushita Electric Ind Co Ltd 配線基板とその製造方法
JP3238380B2 (ja) * 1999-07-02 2001-12-10 日本メクトロン株式会社 回路基板の微細スル−ホ−ル導通部の形成法
JP3608990B2 (ja) 1999-10-19 2005-01-12 新光電気工業株式会社 多層回路基板およびその製造方法
JP4249887B2 (ja) * 2000-07-28 2009-04-08 イビデン電子工業株式会社 多ピース基板およびその製造方法
JP2003023250A (ja) 2001-07-06 2003-01-24 Denso Corp 多層基板のおよびその製造方法
JP4256603B2 (ja) * 2001-08-02 2009-04-22 イビデン株式会社 積層配線板の製造方法
EP2190049A3 (en) 2001-12-28 2010-11-03 Dai Nippon Insatsu Kabushiki Kaisha Polymer electrolyte fuel cell and separator for polymer electrolyte fuel cell
JP3807312B2 (ja) * 2002-01-18 2006-08-09 富士通株式会社 プリント基板とその製造方法
JP3998984B2 (ja) 2002-01-18 2007-10-31 富士通株式会社 回路基板及びその製造方法
US7049528B2 (en) 2002-02-06 2006-05-23 Ibiden Co., Ltd. Semiconductor chip mounting wiring board, manufacturing method for same, and semiconductor module
JP3925283B2 (ja) * 2002-04-16 2007-06-06 セイコーエプソン株式会社 電子デバイスの製造方法、電子機器の製造方法
EP1418121A1 (en) * 2002-11-06 2004-05-12 Eaton Fluid Power GmbH Emergency door actuator system
JP2004311919A (ja) 2003-02-21 2004-11-04 Shinko Electric Ind Co Ltd スルーホールフィル方法
JP2004335655A (ja) * 2003-05-06 2004-11-25 Internatl Business Mach Corp <Ibm> 穴形成方法、プリント配線基板および穴形成装置
JP2004363212A (ja) * 2003-06-03 2004-12-24 Hitachi Metals Ltd スルーホール導体を持った配線基板
JP2005072168A (ja) * 2003-08-22 2005-03-17 Nitto Denko Corp 両面配線回路基板およびその製造方法
CN100417313C (zh) * 2004-06-29 2008-09-03 台湾吉德门国际股份有限公司 提升电路板制程良率的方法
TWI235019B (en) * 2004-07-27 2005-06-21 Unimicron Technology Corp Process of conductive column and circuit board with conductive column
JP4551730B2 (ja) 2004-10-15 2010-09-29 イビデン株式会社 多層コア基板及びその製造方法
JP5021216B2 (ja) * 2006-02-22 2012-09-05 イビデン株式会社 プリント配線板およびその製造方法
JPWO2008053833A1 (ja) 2006-11-03 2010-02-25 イビデン株式会社 多層プリント配線板
JP5013973B2 (ja) * 2007-05-31 2012-08-29 株式会社メイコー プリント配線板及びその製造方法、並びに、このプリント配線板を用いた電子部品収容基板及びその製造方法
US8304657B2 (en) * 2010-03-25 2012-11-06 Ibiden Co., Ltd. Printed wiring board and method for manufacturing printed wiring board
US9117730B2 (en) * 2011-12-29 2015-08-25 Ibiden Co., Ltd. Printed wiring board and method for manufacturing printed wiring board

Also Published As

Publication number Publication date
KR20080037096A (ko) 2008-04-29
KR20100029859A (ko) 2010-03-17
TW201136475A (en) 2011-10-16
CN103025055A (zh) 2013-04-03
US7786390B2 (en) 2010-08-31
TWI383722B (zh) 2013-01-21
TWI383723B (zh) 2013-01-21
CN101352109A (zh) 2009-01-21
US8890000B2 (en) 2014-11-18
KR20100029858A (ko) 2010-03-17
CN101790282B (zh) 2012-02-08
KR101153761B1 (ko) 2012-06-13
TW201132261A (en) 2011-09-16
US8324506B2 (en) 2012-12-04
JP2007227512A (ja) 2007-09-06
US20120175155A1 (en) 2012-07-12
CN101790283B (zh) 2012-08-29
US20100089632A1 (en) 2010-04-15
CN101790281A (zh) 2010-07-28
EP1988758A1 (en) 2008-11-05
CN101790282A (zh) 2010-07-28
JP5021216B2 (ja) 2012-09-05
TW200738092A (en) 2007-10-01
EP1988758A4 (en) 2011-03-23
TW201136474A (en) 2011-10-16
TW201136473A (en) 2011-10-16
KR101039547B1 (ko) 2011-06-09
KR20110066236A (ko) 2011-06-16
CN101888742B (zh) 2013-05-08
WO2007097440A1 (ja) 2007-08-30
US20100155112A1 (en) 2010-06-24
US20120012464A1 (en) 2012-01-19
KR20100031781A (ko) 2010-03-24
KR101516851B1 (ko) 2015-05-04
US20080257591A1 (en) 2008-10-23
TWI383719B (zh) 2013-01-21
KR20110009261A (ko) 2011-01-27
TWI383721B (zh) 2013-01-21
US8101865B2 (en) 2012-01-24
CN101790283A (zh) 2010-07-28
US20150216055A1 (en) 2015-07-30
TWI383720B (zh) 2013-01-21
US9029711B2 (en) 2015-05-12
KR101008239B1 (ko) 2011-01-17
CN101352109B (zh) 2010-09-22

Similar Documents

Publication Publication Date Title
CN101352109B (zh) 印刷线路板及其制造方法
CN102752958B (zh) 多层印刷线路板
CN101112141B (zh) 多层印刷线路板
WO2010038559A1 (ja) プリント配線板の製造方法及びプリント配線板
CN101911851A (zh) 多层印刷电路板以及多层印刷电路板的制造方法
JP2010206193A (ja) プリント配線板の製造方法及びプリント配線板
JP3942535B2 (ja) 多層配線基板の製造方法
JP5432228B2 (ja) プリント配線板およびその製造方法
JP2002110900A (ja) 半導体パッケージユニット及びその製造方法
JPH05129778A (ja) プリント配線板の製造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant