CN110545620A - 一种线路板通孔的填孔工艺 - Google Patents

一种线路板通孔的填孔工艺 Download PDF

Info

Publication number
CN110545620A
CN110545620A CN201910720646.XA CN201910720646A CN110545620A CN 110545620 A CN110545620 A CN 110545620A CN 201910720646 A CN201910720646 A CN 201910720646A CN 110545620 A CN110545620 A CN 110545620A
Authority
CN
China
Prior art keywords
hole
copper
layer
circuit board
copper layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910720646.XA
Other languages
English (en)
Inventor
张成立
徐光龙
王强
李东海
茆昊奇
黄礼树
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NINGBO HUAYUAN ELECTRONIC TECHNOLOGY CO LTD
Original Assignee
NINGBO HUAYUAN ELECTRONIC TECHNOLOGY CO LTD
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NINGBO HUAYUAN ELECTRONIC TECHNOLOGY CO LTD filed Critical NINGBO HUAYUAN ELECTRONIC TECHNOLOGY CO LTD
Priority to CN201910720646.XA priority Critical patent/CN110545620A/zh
Publication of CN110545620A publication Critical patent/CN110545620A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0094Filling or covering plated through-holes or blind plated vias, e.g. for masking or for mechanical reinforcement
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/09563Metal filled via

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)

Abstract

一种线路板通孔的填孔工艺,步骤:开料;钻孔;沉铜:孔壁绝缘层沉积一层导电的铜层;镀铜:使得孔内填满镀铜,基板表面铜层加厚;研磨:面铜厚度减薄、整平;蚀刻线路:曝光、显影、蚀刻、去膜。本发明制作工艺简单、易操作,不仅提升了布线密度,便于走线,而且通孔填满后经过研磨后铜表面光滑无颗粒,线路良率高,有利于焊盘表面的焊接和打线等键合工艺,并且由于孔内铜层横截面增加,不仅可以承载大电流,且更加有利于散热;再者,因为通孔经过填孔、研磨后表面可以走线,故可以设计更多的通孔做填孔,增加了线路板内铜的面积,可以在不改变材料的情况先,XY方向增加了板子的强度,Z方向增加了线路板的抗压能力,有利于线路板的封装。

Description

一种线路板通孔的填孔工艺
技术领域
本发明涉及一种电路板制作技术领域,尤其涉及一种线路板通孔的填孔工艺。
背景技术
随着技术的不断进步,对电子产品的功能要求越来越高,为满足一些高端电子产品的需求,需要将电路板制作的更轻薄更精密化,尤其是当电路板本身承载的功率更小时,对PCB板上的导通孔和线路要求更高,线路、导通孔以及焊盘都力求精简。
目前导通孔的填孔工艺如图1所示,步骤为:开料→钻孔→沉铜(孔壁绝缘层沉积一层导电的铜层)→镀铜(孔内壁和表面铜层加厚,达到客户要求)→蚀刻线路(做曝光、显影、蚀刻、去膜)。但是常规工艺存在一下缺陷:一、通孔表面无法设计线路,如走线、焊盘等,无法进一步提升产品的布线密度;二、孔内铜厚有限,无法承载较大的电流,散热性不佳;三、镀铜后表面有些铜颗粒,影响线路的良率,会产生开路好短路不良(通孔无法研磨,因为在研磨时铜的粉屑会掉到通孔内,导致孔堵不良);四、因通孔表面无法设计走线,所以通孔的位置要避开其他线路处,对设计有局限性。
经查,现有专利号为201510716309.5的中国专利《一种PCB板埋孔的填孔方法》,在PCB板的基板上的导通孔内壁面上形成铜膜,导通孔上具有孔径小于其它部分的孔径的尖端位置;从导通孔的与尖端位置相对设置的开口处向尖端位置处喷电镀液;在尖端位置处依次通负脉冲直流电和正脉冲直流电,并且通负脉冲直流电的时间大于通正脉冲直流电的时间,以在导通孔内填满镀铜形成埋孔。该导通孔采用尖端结构,而且只在通孔内镀铜,虽然能提高电气性能,但是散热性能不好,且不能适用于传统的圆柱形导通孔的填孔处理。
发明内容
本发明所要解决的技术问题是提供一种工艺简单、易操作的线路板通孔的填孔工艺,有效提升了布线密度,且散热性能好。
本发明解决上述技术问题所采用的技术方案为:一种线路板通孔的填孔工艺,其特征在于包括以下步骤:
1)基板开料;
2)钻出导通孔;
3)沉铜:孔壁绝缘层沉积一层导电的铜层;
4)镀铜:使得孔内填满镀铜,基板表面铜层加厚;
5)研磨:面铜厚度减薄、整平;
6)最后蚀刻线路:曝光、显影、蚀刻、去膜。
进一步,所述步骤1)的基板为单层板、多层板、软硬结合板或硬板。
最后,所述步骤5)的研磨是对导通孔的镀铜表面和基板表面的镀铜层进行研磨,使导通孔的表面铜层与基板表面铜层相齐平。
与现有技术相比,本发明的优点在于:镀铜是在孔内填满镀铜并且基板表面铜层加厚,同时增设研磨工序,对通孔填满后经过研磨,使得孔口处可以设计走线和焊盘,提升了布线密度。本发明制作工艺简单、易操作,不仅提升了布线密度,便于走线,而且通孔填满后经过研磨后铜表面光滑无颗粒,线路良率高,有利于焊盘表面的焊接和打线等键合工艺,并且由于孔内铜层横截面增加,不仅可以承载大电流,且更加有利于散热;再者,因为通孔经过填孔、研磨后表面可以走线,故可以设计更多的通孔做填孔,增加了线路板内铜的面积,可以在不改变材料的情况先,水平方向增加了板子的强度,垂直方向增加了线路板的抗压能力,有利于线路板的封装。
附图说明
图1是本发明提供的制作方法的工艺流程图,其中a为开料,b为钻孔,c为沉铜,d为镀铜,e为研磨;
图2是常规制作方法的工艺流程图,其中a为开料,b为钻孔,c为沉铜,d为镀铜,e为蚀刻线路。
具体实施方式
以下结合附图实施例对本发明作进一步详细描述。
如图1所示,一种线路板通孔的填孔工艺,包括以下步骤:
1)基板开料;
2)钻出导通孔;
3)沉铜:孔壁绝缘层沉积一层导电的铜层;
4)镀铜:使得孔内填满镀铜,基板表面铜层加厚;
5)研磨:面铜厚度减薄、整平;
6)最后蚀刻线路:曝光、显影、蚀刻、去膜。
曝光、显影、蚀刻具体是指:曝光是对非蚀刻区域的干膜进行感光处理,显影是去掉需要蚀刻区域的干膜,蚀刻是去掉基板正面非干膜区域覆盖的铜层。
步骤1)的基板为单层板、多层板、软硬结合板或硬板。
步骤5)的研磨是对导通孔的镀铜表面和基板表面的镀铜层进行研磨,使导通孔的表面铜层与基板表面铜层相齐平。
创新点:镀铜是在孔内填满镀铜并且基板表面铜层加厚,同时增设研磨工序,对通孔填满后经过研磨,使得孔口处可以设计走线和焊盘,提升了布线密度。
优点:
一、通孔填满后经过研磨,孔口处可以设计走线和焊盘,提升了布线密度;
二、通孔填满后经过研磨后,铜表面光滑无颗粒,线路良率高,有利于焊盘表面的焊接和打线等键合工艺;
三、孔内铜层横截面增加,不仅可以承载大电流,且更加有利于散热;
四、因为通孔经过填孔、研磨后表面可以走线,故可以设计更多的通孔做填孔,增加了线路板内铜的面积,可以在不改变材料的情况先,XY方向增加了板子的强度,Z方向增加了线路板的抗压能力,有利于线路板的封装。

Claims (3)

1.一种线路板通孔的填孔工艺,其特征在于包括以下步骤:
1)基板开料;
2)钻出导通孔;
3)沉铜:孔壁绝缘层沉积一层导电的铜层;
4)镀铜:使得孔内填满镀铜,基板表面铜层加厚;
5)研磨:面铜厚度减薄、整平;
6)最后蚀刻线路:曝光、显影、蚀刻、去膜。
2.根据权利要求1所述的填孔工艺,其特征在于:所述步骤1)的基板为单层板、多层板、软硬结合板或硬板。
3.根据权利要求1所述的填孔工艺,其特征在于:所述步骤5)的研磨是对导通孔的镀铜表面和基板表面的镀铜层进行研磨,使导通孔的表面铜层与基板表面铜层相齐平。
CN201910720646.XA 2019-08-06 2019-08-06 一种线路板通孔的填孔工艺 Pending CN110545620A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910720646.XA CN110545620A (zh) 2019-08-06 2019-08-06 一种线路板通孔的填孔工艺

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910720646.XA CN110545620A (zh) 2019-08-06 2019-08-06 一种线路板通孔的填孔工艺

Publications (1)

Publication Number Publication Date
CN110545620A true CN110545620A (zh) 2019-12-06

Family

ID=68710436

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910720646.XA Pending CN110545620A (zh) 2019-08-06 2019-08-06 一种线路板通孔的填孔工艺

Country Status (1)

Country Link
CN (1) CN110545620A (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1592553A (zh) * 2003-08-25 2005-03-09 新光电气工业株式会社 制造具有过孔的线路板的方法
US20060144618A1 (en) * 2004-12-30 2006-07-06 Samsung Electro-Mechanics Co., Ltd. Fill plated structure of inner via hole and manufacturing method thereof
US20080092379A1 (en) * 2006-10-19 2008-04-24 Phoenix Precision Technology Corporation Method for fabricating circuit board structure
CN101352109A (zh) * 2006-02-22 2009-01-21 揖斐电株式会社 印刷线路板及其制造方法
CN101716744A (zh) * 2009-11-12 2010-06-02 梅州博敏电子有限公司 无环盲孔高密度互连印制线路板板面整平的方法
CN103547063A (zh) * 2012-07-10 2014-01-29 揖斐电株式会社 印刷布线板
CN105307407A (zh) * 2015-10-22 2016-02-03 安捷利电子科技(苏州)有限公司 一种半加成法线铜面针孔的制作方式
CN106793571A (zh) * 2016-11-15 2017-05-31 深圳崇达多层线路板有限公司 一种通孔电镀填孔方法
CN107278059A (zh) * 2017-08-09 2017-10-20 中国电子科技集团公司第二十九研究所 陶瓷薄膜电路基板贯通孔金属化填充方法及电镀夹持装置和夹持电镀方法

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1592553A (zh) * 2003-08-25 2005-03-09 新光电气工业株式会社 制造具有过孔的线路板的方法
US20060144618A1 (en) * 2004-12-30 2006-07-06 Samsung Electro-Mechanics Co., Ltd. Fill plated structure of inner via hole and manufacturing method thereof
CN101352109A (zh) * 2006-02-22 2009-01-21 揖斐电株式会社 印刷线路板及其制造方法
US20080092379A1 (en) * 2006-10-19 2008-04-24 Phoenix Precision Technology Corporation Method for fabricating circuit board structure
CN101716744A (zh) * 2009-11-12 2010-06-02 梅州博敏电子有限公司 无环盲孔高密度互连印制线路板板面整平的方法
CN103547063A (zh) * 2012-07-10 2014-01-29 揖斐电株式会社 印刷布线板
CN105307407A (zh) * 2015-10-22 2016-02-03 安捷利电子科技(苏州)有限公司 一种半加成法线铜面针孔的制作方式
CN106793571A (zh) * 2016-11-15 2017-05-31 深圳崇达多层线路板有限公司 一种通孔电镀填孔方法
CN107278059A (zh) * 2017-08-09 2017-10-20 中国电子科技集团公司第二十九研究所 陶瓷薄膜电路基板贯通孔金属化填充方法及电镀夹持装置和夹持电镀方法

Similar Documents

Publication Publication Date Title
US9136214B2 (en) Method for manufacturing multilayer wiring board
US6924224B2 (en) Method of forming filled blind vias
CN103491732A (zh) 一种电路板增层结构的制造方法
US20090071707A1 (en) Multilayer substrate with interconnection vias and method of manufacturing the same
CN102325431B (zh) 在电路板上制作铜柱的方法和具有表面铜柱的电路板
CN107172808A (zh) 双面直接镀铜陶瓷电路板及其制造方法
CN104349587A (zh) 一种印制电路板及其盘中孔的制作方法、以及印制电路板
KR101831643B1 (ko) 표면 상호 연결부 및 무전해 충진물을 포함하는 캐비티를 포함하는 패키지 기판
US9814138B2 (en) Wiring substrate
CN108260291A (zh) 一种基于树脂塞孔和背钻工艺的无引线残留的电镀方法
CN105357901A (zh) 一种pcb板埋孔的填孔方法
TW202010370A (zh) 高速電鍍方法
JP2009212228A5 (zh)
CN110536565A (zh) 一种线路板通孔的填孔方法
CN110545620A (zh) 一种线路板通孔的填孔工艺
TWI581697B (zh) Method for manufacturing heat dissipation structure of ceramic substrate
CN103596366A (zh) 一种高密度线路板的制造工艺
CN111010815A (zh) 一种半导体芯片埋入式线路板及其加工方法、加工装置
TW201417637A (zh) 電路板及其製作方法
KR20070079794A (ko) 인쇄회로기판의 제조방법
CN101472406B (zh) 布线基板的制造方法
CN210469874U (zh) 基于激光钻孔碳化导电直接金属化孔的电路板
KR101034089B1 (ko) 배선 기판 및 그 제조 방법
CN102448257A (zh) 电路板的导孔制造方法及其结构
KR101124784B1 (ko) 배선 기판 및 그 제조 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20191206

RJ01 Rejection of invention patent application after publication