TWI719116B - 具有al1-xsixo閘極絕緣體的增強型iii族氮化物元件 - Google Patents

具有al1-xsixo閘極絕緣體的增強型iii族氮化物元件 Download PDF

Info

Publication number
TWI719116B
TWI719116B TW106101373A TW106101373A TWI719116B TW I719116 B TWI719116 B TW I719116B TW 106101373 A TW106101373 A TW 106101373A TW 106101373 A TW106101373 A TW 106101373A TW I719116 B TWI719116 B TW I719116B
Authority
TW
Taiwan
Prior art keywords
iii
layer
amorphous
insulator
recess
Prior art date
Application number
TW106101373A
Other languages
English (en)
Other versions
TW201735184A (zh
Inventor
卡爾喬瑟夫 紐菲爾德
伍墨
吉川俊英
鄔梅西 米喜拉
劉翔
大衛麥可 羅狄絲
約翰克里克 葛瑞特斯
拉克許K 萊爾
Original Assignee
美商創世舫電子有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商創世舫電子有限公司 filed Critical 美商創世舫電子有限公司
Publication of TW201735184A publication Critical patent/TW201735184A/zh
Application granted granted Critical
Publication of TWI719116B publication Critical patent/TWI719116B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/517Insulating materials associated therewith the insulating material comprising a metallic compound, e.g. metal oxide, metal silicate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02142Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing silicon and at least one metal element, e.g. metal silicate based insulators or metal silicon oxynitrides
    • H01L21/02145Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing silicon and at least one metal element, e.g. metal silicate based insulators or metal silicon oxynitrides the material containing aluminium, e.g. AlSiOx
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28264Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being a III-V compound
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • H01L21/3245Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering of AIIIBV compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/201Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys
    • H01L29/205Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • H01L29/4236Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42364Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4916Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a silicon layer, e.g. polysilicon doped with boron, phosphorus or nitrogen
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4966Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a composite material, e.g. organic material, TiN, MoSi2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66446Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET]
    • H01L29/66462Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET] with a heterojunction interface channel or gate, e.g. HFET, HIGFET, SISFET, HJFET, HEMT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7786Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7786Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT
    • H01L29/7787Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT with wide bandgap charge-carrier supplying layer, e.g. direct single heterostructure MODFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41766Source or drain electrodes for field effect devices with at least part of the source or drain electrode having contact below the semiconductor surface, e.g. the source or drain electrode formed at least partially in a groove or with inclusions of conductor inside the semiconductor

Abstract

一種電晶體,其包括:III-N通道層;III-N阻障層,其在該III-N通道層上;源極接點及汲極接點,該源極接點及該汲極接點電氣耦合至該III-N通道層;絕緣體層,其在該III-N阻障層上;閘極絕緣體,其部分地在該絕緣體層上且部分地在該III-N通道層上,該閘極絕緣體包括一非晶形Al1-x Six O層,其中0.2 < x < 0.8;以及閘電極,其在該閘極絕緣體之上,該閘電極定位在該源極接點與該汲極接點之間。

Description

具有AL1-XSIXO閘極絕緣體的增強型III族氮化物元件
本說明書係關於半導體電子元件,特別是具有非晶形Al1-x Six O閘極絕緣體之III族氮化物(III-N)半導體電子元件。
已典型地利用矽(Si)半導體材料製造了大多數功率半導體元件,例如高電壓P-I-N二極體,以及功率電晶體,例如,功率金屬氧化物半導體場效電晶體(metal-oxide-semiconductor field-effect transistor; MOSFET)及絕緣閘雙極電晶體(Insulated Gate Bipolar Transistor; IGBT)。亦已使用碳化矽(SiC)功率元件。III-N元件為引人注意的半導體元件,其傳送大電流並支援高電壓,且提供極低接通電阻、高壓操作及快速開關時間。
例如高電子遷移率電晶體(high electron mobility transistor; HEMT)及雙向開關(亦稱為四象限開關或FQS)之一些III-N元件可為空乏型(或D型)或正常接通元件,例如,具有負閾值電壓之元件。亦即,元件處於接通狀態,除非充足的負電壓相對於源電極或功率電極而施加於閘電極。在許多應用中,尤其在功率開關電路中,合乎需要的是利用增強型(或E型)或正常關閉元件,例如,具有正閾值電壓之元件,因為此可簡化藉由閘極驅動電路施加至元件之信號的形式,且可防止在元件或電路故障之狀況下元件之意外開啟。然而,高電壓III-N E型元件之可靠的製造及生產已被證明為極其困難的。
在第一態樣中,電晶體包括III-N通道層、在該III-N通道層上之III-N阻障層、電氣耦合至該III-N通道層之源極接點及汲極接點,以及在該III-N阻障層上之絕緣體層。該電晶體進一步包括:閘極絕緣體,其中該閘極絕緣體包括非晶形Al1-x Six O層,其中0.2 < x < 0.8;及在該閘極絕緣體之上且定位在該源極接點與該汲極接點之間的閘電極。該閘極絕緣體可進一步包括氮,且可為非晶形Al1-x Six ON層。
在第二態樣中,電晶體包括III-N通道層、在該III-N通道層上之III-N阻障層、電氣耦合至該III-N通道層之源極接點及汲極接點,以及在該III-N阻障層上之絕緣體層。該電晶體進一步包括在該電晶體之第一部分中的凹部,該凹部延伸穿過該絕緣體層及該III-N阻障層兩者。該電晶體進一步包括不同於該III-N阻障層的形成在該III-N通道層上之該凹部中的III-N覆蓋層、在該III-N覆蓋層上至少部分地在該凹部之一部分中的閘極絕緣體、在該III-N覆蓋層上至少部分地在該凹部之一部分中的該閘極絕緣體。該閘極絕緣體包括非晶形Al1-x Six O層,其中0.2 < x < 0.8。該閘極絕緣體可進一步包括氮,且可為非晶形Al1-x Six ON層。該電晶體進一步包括沉積在該閘極之上且至少部分地在該凹部中的閘電極,其中該閘電極定位在該源極接點與該汲極接點之間。
在第三態樣中,製造III-N元件之方法包括材料結構,該材料結構包括在III-N通道層上之III-N阻障層、在該III-N阻障層上之絕緣體層,且在該元件之第一部分中形成凹部。形成該凹部包括移除該元件之該第一部分中的該絕緣體層及該III-N通道層以暴露該元件之該第一部分中的該III-N通道層。形成該III-N元件可進一步包括形成至少部分地在該凹部中之非晶形Al1-x Six O層,其中該Al1-x Six O層係形成在該通道層之上處於該元件之該第一部分中,且在該Al1-x Six O層上形成至少部分地處於該凹部中的閘電極,其中該閘電極包括複合半導體材料。形成該Al1-x Six O層可包括使用含有氮之源氣體,且將氮併入該Al1-x Six O中從而形成非晶形Al1-x Six ON層。
在第四態樣中,製造III-N元件之方法包括材料結構,該材料結構包括在III-N通道層上之III-N阻障層、在該III-N阻障層上之絕緣體層,且在該元件之第一部分中形成凹部。形成該凹部包括移除該元件之該第一部分中的該絕緣體層及該III-N通道層以暴露該元件之該第一部分中的該III-N通道層。形成該III-N元件可進一步包括在該元件之該第一部分上的該凹部中形成在該III-N通道層之上的III-N覆蓋層、在該元件之該第一部分中形成至少部分地處於該凹部中的在該III-N覆蓋層之上的非晶形Al1-x Six O。在高溫下在包括氧之氣體環境中退火該III-N元件,且在該Al1-x Six O層上形成至少部分地處於該凹部中之閘電極,其中該閘電極包括複合半導體材料。
前述及其他實施例可各自視需要包括單獨或以組合形式的以下特徵中之一或多者。該凹部或溝槽穿過該阻障層之一部分可包括垂直或傾斜側壁,且該凹部或溝槽穿過該絕緣體層之一部分可包括傾斜側壁。形成該凹部可包括在該元件之該第一部分中暴露該通道層之頂表面。在該元件之該第一部分中移除該絕緣體層及該阻障層之部分可包括在該元件之該第一部分中乾式蝕刻該絕緣體層及該阻障層。在該元件之該第一部分中移除該絕緣體層及該阻障層之部分可包括藉由在第一氣體環境中乾式蝕刻來在該元件之該第一部分中移除該絕緣體層以暴露該阻障層之第二頂表面,以及藉由在不同於該第一氣體環境之第二氣體環境中乾式蝕刻來在該元件之該第一部分中移除該阻障層之部分。該絕緣體層可包括氮化矽層,且該阻障層可包括氮化鋁鎵(Alx Ga1-x N)層,其中該第一氣體環境可包括SF6 且該第二氣體環境包括Cl2
形成絕緣體層可包括藉由金屬有機化學氣相沉積(metal organic chemical vapor deposition; MOCVD)形成第一氮化矽層作為該絕緣體層。製造該III-N元件亦可包括形成至少部分地處於該凹部中之閘極絕緣體,其中該閘極絕緣體係在該元件之該第一部分中形成於該通道層之該頂表面上。形成該閘極絕緣體可包括在該凹部中沉積非晶形氧化鋁矽(Al1-x Six O)層。該非晶形Al1-x Six O層之厚度可在1 nm與100 nm之間。該Al1-x Six O層中之矽分數組成與Al分數組成之比率(1-x)/x可為0.2 < x < 0.8。沉積該非晶形Al1-x Six O層可包括在高於500℃之生長或沉積溫度下形成該非晶Al1-x Six O層。製造該III-N元件可包括形成電氣耦合至該通道層之源極接點及汲極接點,且在該源極接點與該汲極接點之間在至少部分地處於該凹部中的該閘極絕緣體上形成閘電極。形成該閘極絕緣體層可包括使用包括氮之氣體環境,且形成非晶形Al1-x Six ON層。形成該III-N阻障層可包括形成具有比該通道層更高帶隙之該III-N阻障層,以使得在該通道層中誘導導電通道,且形成該源極接點及該汲極接點可包括形成用於該源極接點及該汲極接點的各別歐姆接點,該等歐姆接點電氣耦合至該導電通道。
製造元件亦可包括在該凹部中形成電極。第二絕緣體層可在形成該電極之前形成,其中該第二絕緣體層在該電極與在該凹部中的該第一III-N層之該頂表面之間。該電極可為閘電極,導電通道可相鄰於該第一III-N層與該第二III-N層之間的界面誘導,此係歸因於該第一III-N層及該第二III-N層之間的組成差異,且製造元件可進一步包括形成源電極及汲電極,且該源電極及該汲電極係處於該閘電極之相對側上且電氣耦合至該導電通道。當相對於該源電極將0V施加於該閘電極時,該導電通道可大量地空乏該凹部下方之移動電荷,但當相對於該源電極將足夠正電壓施加於該閘電極時,該導電通道變成由移動電荷填充。該電極可包括在該絕緣體層之上朝向該汲電極延伸的延伸部分。該第二絕緣體層可包括在該電極之該延伸部分與該絕緣體層之間的延伸部分。製造元件亦可包括在該元件之該第一部分中移除該絕緣體層之後,但在該元件之該退火之前,在該元件之該第一部分中部分地移除該第二III-N層,從而引起在該元件之該第一部分中的該第二III-N層之剩餘部分具有第一厚度,該第一厚度小於該第二III-N層的處於該凹部之相對側上的部分之第二厚度。該第一厚度可在3 nm與10 nm之間。
在該III-N元件中,該凹部之該第一側壁可為垂直或傾斜的,且該凹部之該第二側壁可為傾斜的。該閘電極可包括延伸部分,該等延伸部分處於該凹部外部且分別朝向該源極接點及該汲極接點延伸但與該等接點分離。該阻障層可具有比該通道層更大的帶隙,以使得在該通道層中誘導導電通道。該源極接點及該汲極接點可形成電氣耦合至該導電通道之各別歐姆接點。該導電通道可在相對於該源極接點將0V施加於該閘電極時在該通道層的處於該凹部底下之區域中為不連續的,但當相對於該源極接點將大於該元件之閾值電壓的電壓施加於該閘電極時為連續的,該閾值電壓大於0V。該III-N元件可起增強型場效電晶體作用,該增強型場效電晶體具有大於2V之閾值電壓及小於0.5V之閾值電壓遲滯。該閘極絕緣體可包括非晶形Al1-x Six O層。該非晶形Al1-x Six O層之厚度可在1 nm與100 nm之間。該III-N通道層可包括無鋁(Al)之III-N層,且該III-N阻障層可包括基於Al之III-N層。該閾值電壓遲滯係定義為當自負閘極偏電壓掃動至大於接通電壓之正閘極偏電壓時電壓相較於當自正閘極偏電壓掃動至負閘極偏電壓至小於該元件之該接通電壓的偏電壓時的閾值電壓之改變。
如本文所使用,術語III族氮化物或III-N材料、層、元件等等係指包括根據化學計量式Bw Alx Iny Gaz N之複合半導體材料的材料或元件,其中w+x+y+z為約1,而0≤w≤1、0≤x≤1、0≤y≤1且0≤z≤1。III-N材料、層或元件可藉由在適合的基板上直接生長(例如,藉由金屬有機化學氣相沉積),或在適合的基板上生長,與原始基板拆離且黏結至其他基板來形成或製備。
如本文所使用,兩個或兩個以上接點或諸如導電通道或組件之其他物體在藉由一材料連接的情況下稱為「電氣連接的」,該材料足夠導電以確保在該等接點或其他物體中每一者處的電位意欲在任何偏壓條件下始終為相同的,例如約為相同。
如本文所使用,「阻斷電壓」係指在當跨於電晶體、元件或組件施加電壓時,該電晶體、元件或組件防止顯著的電流(諸如大於在常規導電期間的操作電流0.001倍的電流)流過該電晶體、元件或組件之能力。換言之,雖然電晶體、元件或組件阻斷跨於其施加的電壓,但通過該電晶體、元件或組件之總電流不會大於在常規導電期間的操作電流0.001倍。具有大於此值之關閉狀態電流的元件展現高損耗及低效率,且典型地並不適用於許多應用,尤其功率開關應用。
如本文所使用,「高電壓元件」為針對高電壓應用最佳化之電子元件,例如高電壓開關電晶體、HEMT、雙向開關或四象限開關(FQS)。亦即,當元件關閉時,其能夠阻斷高電壓,諸如約300V或更高、約600V或更高或約1200V或更高,且當元件接通時,其對於使用其之應用而言具有足夠低的接通電阻(RON ),例如,當大量電流通過該元件時,該元件經歷足夠低的導電損耗。高電壓元件可至少能夠阻斷等於使用該高電壓元件之電路中的高壓供應或最大電壓的電壓。高電壓元件可能夠阻斷300V、600V、1200V、1700V、2500V或應用所需的其他適合的阻斷電壓。換言之,高電壓元件可阻斷在0V與至少Vmax 之間的所有電壓,其中Vmax 為可藉由電路或功率供應所供應的最大電壓,且Vmax 可例如為300V、600V、1200V、1700V、2500V或應用所需的其他適合的阻斷電壓。
如本文所使用,「III-N元件」為基於III-N異質結構之元件。該III-N元件可設計來作為E型電晶體或開關來操作。該III-N元件可為適用於高電壓應用之高電壓元件。在此種高電壓元件中,當該元件受偏壓關閉時(例如,閘極上相對於源極之電壓小於元件閾值電壓),其至少能夠支援小於或等於在使用該元件之應用中的高電壓之所有源極-汲極電壓,例如可為100V、300V、600V、1200V、1700V、2500V或更高。當該高電壓元件受偏壓接通時(例如,閘極上相對於源極或相關聯功率端子之電壓大於元件閾值電壓),其能夠傳導具有低接通電壓之大量電流(亦即,源極端子與汲極端子之間或相反功率端子之間的低電壓)。最大可允許接通電壓為可在使用該元件之應用中維持的最大接通狀態電壓。
本說明書中描述的標的之一或多個所揭示實施方式之細節闡述於隨附圖式及下文描述中。另外的特徵及變化亦可包括在實施方式中。其他特徵、態樣及優勢將根據說明書、圖式及發明申請專利範圍而顯而易見。
本文描述的為增強型III-N元件,及用於形成該等元件之方法。該等元件包括III-N異質結構,該III-N異質結構中具有二維電子氣(two-dimensional electron gas; 2DEG)通道。凹部在該元件之閘極區中形成在III-N材料結構中。非晶形Al1-x Six O閘極絕緣體層形成在凹部中,且閘電極形成在閘極絕緣體層上。如下文詳細所述,非晶形Al1-x Six O閘極絕緣體層相較於利用閘極絕緣體之其他增強型III-N電晶體而言允許具有較少遲滯之較高閾值電壓及實質上改良的可靠性。
第1圖為示例性III-N元件100之橫截面視圖。III-N元件100可為III-N電晶體或開關,且尤其為高電壓III-N增強型場效電晶體。
III-N元件100包括基板層110。基板層110可為由例如矽(Si)、碳化矽(SiC)、藍寶石(Al2 O3 )、氮化鋁(AlN)、氮化鎵(GaN)製成之基板或其上可形成有III-N材料之任何其他適合的基板。
緩衝層112係形成於基板層110上。緩衝層112可為III-N緩衝層,例如,GaN層、Alx Ga1-x N層或類似物。緩衝層112可呈現為絕緣或實質上不含n型流動載流子,例如,藉由在緩衝層112中包括錯位或點缺陷,及/或藉由使緩衝層112用例如鐵(Fe)、碳(C)及/或鎂(Mg)之補償元素摻雜而呈現。緩衝層112可具有遍及該層的實質上均勻組成。在一些實施方式中,一或多個組成遍及緩衝層112而變化。例如,緩衝層112可為分級的,例如,藉由在緩衝層112中使Al組成分級。在一些狀況下,緩衝層112實質上比III-N元件100中之任何其他III-N層更厚。
III-N元件100包括形成在緩衝層112上之通道層114。通道層114可為III-N層,例如,未摻雜GaN層或稍微或無意摻雜GaN層。在一些實例中,通道層114為無Al組成之III-N層,例如GaN或Inz Ga1-z N。
阻障層116係形成在通道層114上。阻障層116及通道層114可具有互相不同的組成或III-N材料。選擇組成或III-N材料來使得阻障層116可具有比通道層114更大的帶隙。在一些實例中,阻障層116為基於Al之III-N層,例如,Alx Ga1-x N層、Aly In1-y N層或AlInGaN層。阻障層可為未摻雜GaN層。阻障層116可為n摻雜的,或可不包含顯著濃度之摻雜雜質。在阻障層116未摻雜之狀況下,極化場可在通道層114與阻障層116之間存在,以使得在層114與層116之間的界面處或相鄰於該界面誘導固定電荷。
由層114與層116之間的帶隙差異及/或電子親和性差異組合以阻障層116之摻雜或所引入極化而引起的III-N材料結構之導電帶中的能帶邊緣不連續性,可在通道層114中,例如在通道層114與阻障層116之間的界面附近誘導導電通道119,如第1圖中所例示。導電通道119可包括二維電子氣(2-dimentional electron gas; 2DEG)通道,例如,在源極接點121與閘極接點123之間,以及在閘極接點123與汲極接點122之間包括該二維電子氣通道。如第1圖所示,當元件100處於關閉狀態中時(亦即,閘極接點123在低於元件閾值電壓之電壓下相對於源極接點121受偏壓),導電通道119空乏閘電極123下方的移動電荷,且因此2DEG在源極接點121與汲極接點122之間為不連續的。當元件100處於接通狀態時(亦即,閘極接點123在高於元件閾值電壓之電壓下相對於源極接點受偏壓),閘電極123下方的導電通道119由移動電荷填充(未在第1圖中展示),且2DEG自源極一直到汲極皆為連續的。在一些實施方式中,源極接點121及汲極接點122分別形成電氣耦合至、電氣連接至或接觸2DEG通道之歐姆接點。閘極接點123可調變閘極區中之2DEG通道之一部分,例如,直接在閘極接點123底下之一部分。
III-N元件100亦可包括絕緣體層118。絕緣體層118可為鈍化層,其藉由防止或抑止最上層III-N表面處的電壓波動而防止或抑止分散。絕緣體層118可由Six Ny 、AlO3 、SiO2 、Alx Siy N、Alx Siy O、Alx Siy ON或類似物製成,且可藉由金屬有機化學氣相沉積(metal organic chemical vapor deposition; MOCVD)、低壓化學氣相沉積(low pressure chemical vapor deposition; LPCVD)、電漿增強化學氣相沉積(plasma enhanced chemical vapor deposition; PECVD)、化學氣相沉積(chemical vapor deposition; CVD)、濺鍍、原子層沉積(atomic layer deposition; ALD)、高密度化學氣相沉積或任何適合的沉積製程形成。在一特定實例中,絕緣體層118為藉由MOCVD形成的氮化矽(Six Ny )層。
例如源電極之源極接點121及例如汲電極之汲極接點122可藉由與III-N層之一(例如,通道層114或阻障層116)接觸的金屬堆疊形成。凹部可形成在III-N層中以允許金屬堆疊與2DEG通道之改良接觸。金屬堆疊可為Ti/Al/Ni/Au、Ti/Al或類似物。源極接點121及汲極接點122可藉由金屬蒸發及沉積後退火製程形成。亦可使用其他歐姆接點製程,包括濺鍍及乾式蝕刻處理。
為在III-N元件100之高電壓場區中使電場成形,形成凹部或溝槽124以減少峰值電場,且增加元件崩潰電壓以及元件閾值電壓,進而允許高電壓操作。凹部124亦可引起元件100以增強模式操作(亦即,成為E型元件)。凹部124可藉由以溝槽形狀移除絕緣體層118之所有及阻障層116之部分或所有而形成。通道層114之部分亦可在凹部124之形成期間移除。通道層中之殘餘破壞以及凹部之深度及形狀允許達成增強模式操作連同低元件接通電阻Ron ,如下文進一步所述。
在一些實施方式中,例如電漿蝕刻、數位電漿蝕刻或反應性離子蝕刻(reactive ion etching; RIE)之乾式蝕刻技術用於形成凹部結構。乾式蝕刻技術可引起離子轟擊破壞,從而可減少通道載流子遷移率。此等技術亦具有相對於III族氮化物材料之低蝕刻選擇性。亦即,難以在使用此等技術而實質上不蝕刻III族氮化物材料之不同組成的情況下選擇性地蝕刻III族氮化物材料之一個組成。此外,可難以恢復具有離子轟擊破壞之表面。蝕刻選擇性對III-N磊晶層亦可為重要的,因為在基板上磊晶生長的每一層具有自晶圓之中心至晶圓之邊緣的厚度及組成變化。在一些狀況下,乾式蝕刻技術在阻障層與通道層之間具有小的蝕刻選擇性。因此,大的閾值電壓變化可由不同的蝕刻深度引起。
為使用III-N元件結構實現增強型電晶體,可為重要的是控制凹部中之蝕刻深度。具有元件100之III-N材料結構但缺乏凹部124之元件典型地以空乏模式操作(亦即,負元件閾值電壓)。在元件之閘極區中在III-N材料結構中包括凹部124引起元件閾值電壓轉變至更正的值。若蝕刻深度不夠深以使得閾值電壓之轉變為小的,則III-N元件可仍為空乏型元件,從而展現正常接通特性。若蝕刻深度太深且延伸至通道層中,則閘極接點之下的導電通道與元件存取區中之導電通道之間的電流通訊(亦即,源極與閘極之間的區域及閘極與汲極之間的區域)可被切斷,甚至當元件受偏壓於接通狀態中時如此。在此狀況下,III-N元件可具有低電流密度或可不以接通狀態操作,即使可實現正常關閉E型操作亦如此。雖然乾式蝕刻速率可經校準達合理準確度,但不同晶圓之間歸因於III-N磊晶層之生長條件波動的阻障層厚度變化,以及跨於單個晶圓之變化可引起低的生產率。
凹部蝕刻橫截面典型地為矩形或梯形,亦即,凹部具有垂直側壁或傾斜側壁,但並非兩者兼有。在諸如元件100之元件中,遍及凹部具有垂直側壁並非合乎需要,因為無缺陷閘極介電及閘極金屬之保形沉積在具有帶垂直成形側壁之凹部的III-N元件結構中會面臨挑戰。
如在第1圖中所指示,凹部124可在阻障層116中具有垂直側壁且在絕緣體層118中具有傾斜側壁。凹部124亦可在阻障層116中具有傾斜側壁(未展示)。通道層114之頂表面係暴露在凹部124中。凹部124自通道層114之頂表面延伸穿過阻障層116及絕緣體層118至絕緣體層118之頂表面。
例如閘極絕緣體層或閘極介電層之閘極絕緣體120至少部分地保形生長或沉積在凹部124中。閘極絕緣體120可處於通道層114之頂表面上。閘極絕緣體120可至少自通道層114之頂表面延伸至絕緣體層118之頂表面。閘極絕緣體120可具有與阻障層116及絕緣體層118中之凹部側壁類似的輪廓。
閘極絕緣體120可例如由氧化鋁(Al2 O3 )、二氧化矽(SiO2 )、Six Ny 、Al1-x Six N、Al1-x Six ON或任何其他的寬帶隙絕緣體形成或包括氧化鋁(Al2 O3 )、二氧化矽(SiO2 )、Six Ny 、Al1-x Six N、Al1-x Six ON或任何其他的寬帶隙絕緣體。在一些實例中,閘極絕緣體120為Al1-x Six O層,例如,非晶形Al1-x Six O層或多晶Al1-x Six O層,其中x及(1-x)表示Al1-x Six O層中非氧元素之相對分數組成。亦即,(1-x)為Al1-x Six O層中藉由鋁構成的非氧元素之百分比,x為Al1-x Six O層中藉由矽構成的非氧元素之百分比,且(1-x)/x為Al1-x Six O層中鋁與矽之比率。在一特定實例中,如下文進一步詳細論述,閘極絕緣體120包括提供高閾值電壓及低閘極漏電流(low gate leakage)之非晶形Al1-x Six O層。在一些實施方式中,Al1-x Six O層亦包括低濃度之氮。亦即,在Al1-x Six O層之形成期間,低濃度之氮可併入該層中,其中該氮濃度實質上低於該層中Al、Si及O之濃度。Al1-x Six O閘極絕緣體層可相較於例如SiN、Al1 O3 、SiO2 或Al1-x Six N的其他閘極絕緣體層具有改良的增強型元件特性。此等及其他優點將在下文詳細地描述。非晶形Al1-x Six O層可具有在約1 nm與100 nm之間的厚度,例如在1 nm與60 nm之間的厚度。沉積後氧退火可在閘極絕緣體120上進行。退火製程可在MOCVD生長反應器中進行。退火製程可在不暴露於空氣的情況下在MOCVD生長反應器中之閘極絕緣體沉積之間進行。退火之溫度可為大於800℃。退火之時間可為10 min或20 min或更多。
在一些實施方式中,閘極絕緣體120為諸如Al1-x Ax O層之三元化合物,其中A為來自週期表第四族之元素,例如,非晶形Al1-x Six O層或多晶Al1-x Six O層。閘極絕緣體120可為諸如Al1-x Six ON之寬帶隙四元絕緣體。閘極絕緣體120亦可為諸如Alx My Az O之寬帶隙四元絕緣體,其中M為過渡金屬元素,A為週期表之第四族之元素,且x、y及z為Alx My Az O層中非氧元素之相對分數組成。當y或z等於零時,四元絕緣體減少至三元。雖然非晶形層可為較佳的,但亦可使用其他混合相基質。
接著,例如閘電極之閘極接點123保形地形成在閘極絕緣體120上並至少部分地處於凹部124中。類似於閘極絕緣體120,閘極接點123的在該凹部中且相鄰於阻障層116之部分可垂直地定向,且閘極接點123的在該凹部中且相鄰於絕緣體層118之部分可為傾斜的。在一些實施方式中,閘極接點123包括延伸部分,該等延伸部分在凹部124外部且分別朝向源極接點121及/或汲極接點122延伸。延伸部分分別與源極接點121及汲極接點122分離。閘極接點123之延伸部分可起用於III-N元件100之場板作用。在一些實例中,閘極接點之延伸部分至少部分地包括閘極接點之傾斜部分且可起傾斜場板作用,從而可改良元件效能。
閘極接點123可形成為金屬堆疊,例如,鈦/鋁(Ti/Al)或鎳/金(Ni/Au),且可藉由金屬蒸發或濺鍍或化學氣相沉積而沉積。閘極接點123可替代地為另一導電材料或材料堆疊,其包括一或多種具有大功函數之材料,諸如具有大功函數之半導體材料(例如,p型多晶矽、氧化銦錫、氮化鎢、氮化銦或氮化鈦)。閘極沉積後退火製程可視需要在閘極接點123之沉積之後進行。閘極沉積後退火可在包括氧或成形氣體(H2 + N2 )之氣體環境中進行。閘極沉積後退火溫度可為大於300℃或大於400℃。最終,閘極接點123可用作蝕刻遮罩以蝕刻閘極絕緣體120,以使得閘極絕緣體120直接地保留在閘極接點123底下,但在其他任何處被蝕刻掉或被部分蝕刻掉(未展示)。
如第1圖中所例示,當相對於源極接點121將0V (或小於元件閾值電壓之任何電壓)施加於閘極接點123時,導電通道119在III-N元件100之閘極區中在通道層114的直接處於凹部124底下的區域中為不連續的。由於導電通道119之不連續性的結果,源極接點與汲極接點之間的元件通道在當相對於源極接點121將0V施加於閘極接點123時為不導電的,但當相對於源極接點121將足夠正電壓(例如,高於元件閾值電壓之正電壓)施加於閘極接點123時,該元件通道為易導電的。因此,III-N元件100可起用於高電壓應用之高電壓增強型元件的作用。III-N元件100可為電晶體、雙向開關或四象限開關(four quadrant switch; FQS)及/或任何適合的半導體元件。
第2A-2B圖及第3A-3B圖展示用於形成III-N元件之示例性製程200A-200B及300A-300B。製程200A-200B及300A-300B可分別利用來形成第1圖、第4圖、第5圖及第6圖之III-N元件100、400、500及600。
參考第2A圖,製程200A包括在基板上形成緩衝層(202)。緩衝層及基板可分別為第1圖之緩衝層112及基板層110。基板可為矽晶圓。緩衝層可藉由在基板上直接生長緩衝層形成,或替代地藉由在第一基板上生長緩衝層,將緩衝層與第一基板拆離,且將緩衝層黏結至基板來形成。如上文所指出,形成緩衝層(步驟202)亦可包括用補償元素摻雜緩衝層。
接著,將III-N通道層形成在緩衝層上(步驟204)。III-N通道層可為第1圖之通道層114。III-N通道層可為未摻雜III-N層,例如,未摻雜GaN層。在一特定實例中,III-N通道層為未摻雜GaN層且實質上不含Al。
隨後將III-N阻障層形成在通道層上(步驟206)。III-N阻障層可為第1圖之阻障層116。III-N阻障層包括與通道層不同的組成或III-N材料,以使得阻障層具有比通道層更大的帶隙,且例如2DEG通道之導電通道可在通道層中誘導。在一些實例中,阻障層為Alx Ga1-x N層。阻障層可具有約30 nm之厚度。在一特定實施方式中,III-N阻障層為Alx Iny Ga1-x-y N層,其中x及y為各別鋁及銦分數組成,x+y為鎵分數組成,0<x<1、0<y<1且0<x+y<1。在另一實施例中,III-N阻障層可具有Alx Ga1-x N之初始組成及GaN之最終組成,且在III-N阻障層之頂表面處實質上不含Al。
接著,將絕緣體層形成在阻障層上(步驟208)。絕緣體層可為第1圖之絕緣體層118。如上文所指出,絕緣體層可由Six Ny 、Al2 O3 、SiO2 、Alx Siy N、Alx Siy O、Alx Siy ON或類似物製成,且可藉由MOCVD、LPCVD、PECVD、CVD、HDPCVD、濺鍍、活化反應性濺鍍、ALD、電漿輔助ALD或任何適合的沉積製程來沉積。在一特定實例中,絕緣體層為藉由MOCVD形成的SiNx 層。
如第2A圖所示的製程200A可具有可選步驟(210)以在元件之主動區域中完全地移除或部分地移除絕緣體層。元件之主動區域為如第1圖所示的在源極接點121與汲極接點122之間的區域。部分地移除絕緣體層可包括在元件之第一區域中暴露III-N阻障層之頂表面,該頂表面比第1圖之凹部124之寬度大2倍或大至多50倍。部分地移除絕緣體層(118)可定義第5圖所示的區域126。
隨後形成凹部以暴露通道層之頂表面(步驟212)。凹部可為第1圖之凹部124。凹部之形成可包括使用濕式蝕刻技術或乾式蝕刻技術或乾式蝕刻技術及濕式蝕刻技術之組合。所形成的凹部124可在阻障層116中具有垂直或傾斜側壁且在絕緣體層118中具有傾斜側壁。可在凹部區域中移除阻障層,且通道層114之頂表面可在凹部中暴露。在一些實施方式中,凹部124可延伸至通道層114中。例如,凹部124可延伸至通道層114中小於10 nm。凹部124可自通道層114之頂表面延伸穿過阻障層116及絕緣體層118至絕緣體層之頂表面。在一些實例中,當沒有電壓施加於元件電極(例如,源極、閘極或汲極)中任何電極時,導電通道在通道層的直接處於凹部底下之區域中為不連續的。
現在參考第2B圖,製程200B可作為製程200A之替代製程而進行。製程200B可包括與製程200A相同的製程步驟,但在製程步驟206之形成阻障層之後及在製程步驟212之形成溝槽之前不進行形成絕緣層208之製程步驟。在製程200B之一些實施方式中,形成III-N阻障層(206)包括形成Alx Ga1-x N之初始組成及GaN之最終組成。GaN之最終組成可充當GaN蓋以防止III-N阻障層之氧化且抑止由於不在III-N阻障層206之上形成絕緣層208而引起的表面陷阱之形成。第6圖中例示使用製程200B形成的示例性元件600且在下文進一步詳細地描述。
現在參考第3A圖,下文描述製程300A。製程300A可在製程200A之後進行且可用於形成第1圖之元件100。將閘極絕緣體形成在通道層之頂表面上(步驟302)。閘極絕緣體可為第1圖之閘極絕緣體120。閘極絕緣體係至少部分地保形形成在凹部124中。閘極絕緣體可與通道層114之頂表面直接接觸而在其之間沒有阻障材料。閘極絕緣體接觸阻障層116之部分可具有與阻障層中之凹部相同的輪廓,且閘極絕緣體接觸絕緣體層之部分可具有與絕緣體層中之凹部相同的輪廓。
在一些實施方式中,為達成高閘極偏壓及低閘極漏電流,使非晶形氧化鋁矽(例如,Al1-x Six O,其可視需要包括低濃度之氮)層作為閘極絕緣體生長。具有非晶形Al1-x Six O層作為閘極絕緣體之III-N元件可達成高崩潰電場、低界面陷阱及高溫穩定性,如下文進一步詳細所論述。具有Al1-x Six O閘極絕緣體與由諸如TiN或InN之半導體材料形成的閘電極之組合的III-N元件可相較於包括Al2 O3 閘極絕緣體或Alx Siy N閘極絕緣體之類似元件而增加III-N元件之閾值電壓。
非晶形Al1-x Six O層可藉由使用CVD、LPCVD、MOCVD、分子束磊晶(molecular beam epitaxy; MBE)、濺鍍沉積或任何適合的沉積製程來生長。在一些實例中,所生長的非晶形Al1-x Six O層具有在約1 nm與100 nm之間的厚度,例如在約1 nm與60 nm之間的厚度。
在Al1-x Six O層之形成期間,一定數量個生長或沉積條件可經最佳化以確保所得Al1-x Six O層為非晶形的(而非多晶的)。例如,生長或沉積溫度、腔室壓力及/或Si/Al比率與N2 及O2 比率之組合可經最佳化以實現非晶形Al1-x Six O層。大體上,減小生長或沉積溫度並增加Si/Al比率趨向於引起所沉積Al1-x Six O層為非晶形而非多晶的。例如,對約900℃或更高之生長或沉積溫度而言,若Si/Al比率為約1/4或更大,則所得Al1-x Six O可為非晶形,而對約700℃或更高之生長或沉積溫度而言,若Si/Al比率為約1/9或更大,則所得Al1-x Six O可為非晶形。然而,已發現在III-N增強型元件之Al1-x Six O閘極絕緣體層中增加生長或沉積溫度及/或減小Si/Al比率引起元件中之閘極漏電流實質上減小,只要Al1-x Six O為非晶形即可(已發現具有多晶層之元件展現實質上較高閘極漏電流)。相較於具有非晶形Al1-x Six O閘極絕緣體層之元件,對具有為多晶結構之閘極絕緣體的元件而言,元件相對於閘極-源極偏壓之崩潰電壓減少。在某些生長條件下,非晶形Al1-x Six O層可包括在氮化物-氧化物界面處的奈米結晶層。此係因為非晶形Al1-x Six O層直接沉積在具有高度有序原子結構之單一結晶氮化物表面上。若存在奈米結晶層,則其可在幾奈米至多為非晶形Al1-x Six O層厚度之40%的範圍變化。不同於多晶層,奈米結晶層不產生強的X射線繞射信號,且因此無法藉由掠入射X射線繞射明確地量測。奈米結晶層之存在可例如藉由高解析穿透式電子顯微鏡(transmission electron microscopy; TEM)橫截面成像來偵測。為最佳化該元件,Al1-x Six O層中之最小Si/Al比率可為1/4 (例如,x > 0.2)。若Si/Al比率過高,例如大於4 (例如x > 0.8),該元件可表現減小的閾值電壓之特性。在其中閾值電壓實質上減小的一些狀況下,閾值電壓(Vth )可為負的,從而引起該元件以空乏模式操作,例如,當將0偏壓施加於閘極時以接通狀態操作,而非以增強模式操作,例如,當將0偏壓施加於閘極時以關閉狀態操作。因此,Al1-x Six O閘極絕緣體層之沉積條件可經最佳化以使得高沉積溫度及最佳化Si/Al比率得以維持,同時仍達成非晶形層。在一些實施方式中,非晶形Al1-x Six O層之生長或沉積溫度大於500℃,例如大於800℃或大於900℃,及/或Si分數組成與Al分數組成之比率(1-x)/x小於4,例如小於1、小於1/3。在一個實施例中,Si/Al比率為約2/3,從而產生約40%之Si含量。此比率可為最佳化比率以改良閾值電壓並增加電晶體之閘極至源極崩潰電壓。對利用Al1-x Six O在最佳化比率下生長的III-N元件而言,正向掃掠及負向掃掠之間的閾值電壓遲滯亦可得以減少。在一些狀況下,在絕緣體層之生長之前而不是在絕緣體層之生長期間,前驅物氣體可用於生長反應器以形成片狀接受體層。此種片狀接受體層可增加III-N通道層與絕緣體層之間的界面處的電荷。此等氣體之實例可包括Mg、Fe、Zn或其他氣體。在一些狀況下,在非晶形Al1-x Six O層之生長期間,不同源氣體可注入至生長反應器中,該等源氣體諸如N2 O、NO、肼及衍生物。此等源氣體可產生低濃度的併入非晶形Al1-x Six O層中之氮,其中氮濃度實質上低於層中Al、Si及O之濃度。其他替代層可用於構造包括Al2 O3 或Alx Siy N之閘極絕緣體。然而,Al1-x Six O層作為閘極絕緣體之效能可提供對增強模式操作更合乎需要的III-N元件效能優點。
返回參考第3A圖,將閘電極形成在閘極絕緣體上(步驟304)。閘電極可為第1圖之閘極接點123。如上文所指出,藉由沉積金屬堆疊,例如,鈦/鋁(Ti/Al)或半導體材料與金屬之組合,例如,氮化鈦/鋁(TiN/Al),閘電極可使用金屬蒸發或濺鍍並視需要進行閘極沉積後退火製程而保形地形成在閘極絕緣體上至少部分地處於凹部中。在此實施例中,利用TiN/Al形成的閘電極可與非晶形Al1-x Six O相互作用以形成用於增加III-N元件之閾值電壓的界面。典型地,當具有大功函數之半導體閘電極(諸如TiN/Al)連接至諸如Alx Siy N之閘極絕緣體時,當相較於具有較小功函數之閘電極(諸如鈦/鋁(Ti/Al))而言,歸因於在介電表面處的費米能階釘紮,閾值電壓轉變接近於零。然而,當所揭示非晶形Al1-x Six O連接至諸如氮化鈦/鋁(TiN/Al)之半導體閘電極時,III-N元件之閾值電壓可得以增加。此效應係使用具有在GaN上之Alx Siy N及Al1-x Six O的金屬-絕緣體-半導體電容器結構來演示,其中閘電極由各種功函數材料構成,如第8圖所示。閘極沉積後退火製程可在包括氧或成形氣體(H2 +N2 )之氣體周圍環境中進行。退火製程可在大於400℃之溫度下進行。成形氣體中之氫可在退火製程期間穿透閘電極且附接至氧化物/閘電極界面處之懸鍵。移除此等懸鍵可改良氧化物界面表面品質。同樣地,III-N元件可表現諸如較高Vth 及Vth 擺動曲線中之遲滯的改良效能特性。閘電極可包括在凹部中相鄰於阻障層之垂直側壁及在凹部中相鄰於絕緣體層之傾斜側壁。在一些實施方式中,閘電極可包括延伸部分,該等延伸部分處於該凹部外部且分別朝向源極接點及該汲極接點延伸但與該等接點分離。閘電極之此等延伸部分可充當場板以減少跨於III-N元件之空乏區的電場。
在閘電極之沉積之後,閘電極可進一步用作蝕刻遮罩以蝕刻閘極絕緣體,以使得閘極絕緣體直接保留在閘極接點底下但在其他處於被蝕刻掉,如第1圖所示。替代地,閘極絕緣體120可受部分蝕刻,如第6圖所示。
接著,隨後形成電氣耦合至通道層之源極接點及汲極接點,以使得閘電極處於源極接點與汲極接點之間(步驟306)。源極接點及汲極接點可分別為第1圖之源極接點121及汲極接點121。如上文所指出,源極接點及汲極接點可透過使用金屬蒸發或濺鍍及視需要進行沉積後退火製程而形成為與在III-N元件中之通道層接觸的金屬堆疊,例如,Ti/Al/Ni/Au或Ti/Al。在一些情況下,源極接點及汲極接點分別形成電氣接觸或耦合至通道層中之導電通道(例如,2DEG通道)的歐姆接點。在一些情況下,可在源極接點及汲極接點之沉積之前藉由乾式蝕刻形成凹部。源極接點及汲極接點隨後在凹部中形成以允許金屬/III-N界面之間的較低接觸電阻。源極接點及汲極接點可視需要在形成凹部之前形成。
金屬氧化物半導體增強型III-N功率元件已使用Al2 O3 作為閘極絕緣體層來形成。然而,具有Al1-x Six O閘極絕緣體層之III-N元件證明閾值電壓之增加及閘極特性之遲滯的減小,兩者皆對增強模式操作而言為較佳的。將Si添加至閘極絕緣體層可為困難的任務,且需要習知沉積高品質Al2 O3 作為閘極絕緣體層原本所不需要之裝備。在Si含量增加超出最佳化值時(如第10A圖所示),閾值電壓之值可變得比對應於最佳化Si含量值之閾值電壓之值更負。另外,當與具有高功函數之閘電極材料(諸如氮化鈦)組合使用時,Al1-x Six O證明具有未釘紮介電界面,如第8圖所示。
第3B圖展示示例性製程300B。製程300B可在已進行製程200A或200B以形成III-N元件之後進行。例如,製程步驟202、204、206、208、210、212結合製程300B可用於分別形成第4圖、第5圖或第6圖之III-N元件400、500或600。第3B圖之處理步驟300B可用作第3A圖之製程300A的替代以形成III-N元件400之至少部分。製程300B包括製程300A之相同製程步驟302、304及306,但包括待在製程步驟302之前進行的另外步驟308。
參考第3B圖,製程300B包括在通道層之頂表面上、於製程步驟210中形成的凹部內側重新生長III-N層(在步驟308)。重新生長III-N層可充當III-N覆蓋層,且可具有下文結合第4圖描述的組成實例中之任一者。在一個實施例中,III-N覆蓋層在III-N覆蓋層的相鄰於III-N通道層之側上具有AlGaN之組成,且在III-N覆蓋層的與III-N通道層相反的側上具有GaN之組成。III-N覆蓋層可三元或四元化合物,諸如InAlGaN。在另一實施例中,III-N覆蓋層可在III-N覆蓋層的相鄰於III-N通道層之側上具有AlN之組成,具有AlGaN之中間組成,且在III-N覆蓋層的與III-N通道層相反的側上具有GaN之組成。III-N覆蓋層之生長可在MOCVD生長反應器中進行。III-N覆蓋層可具有在1 nm與10 nm之間的厚度。III-N覆蓋層之厚度小於III-N阻障層之厚度。III-N阻障層可具有至多30 nm之厚度,且III-N覆蓋層之重新生長具有1-10 nm之厚度,如上文所述。III-N覆蓋層可在III-N阻障層之側壁上生長,如第4圖之層117所示。在一些實施方式中,在III-N覆蓋層之生長之前而不是在III-N覆蓋層之生長期間,前驅物氣體可用於生長反應器以形成片狀接受體。此等氣體之實例可包括Mg、Fe、Zn或其他氣體。例如,AlGaN可為在III-N覆蓋層生長之初始階段期間生長。在中間階段中,Mg氣體可引入生長反應器中歷時一時間段。在III-N覆蓋層之最終階段中,GaN可經生長為實質上不含Mg摻雜的。在另一實施例中,III-N覆蓋層亦可包括在III-N覆蓋層的與III-N通道層相反的側上的p型GaN層之最終組成。此p型GaN層可改良III-N元件之閾值電壓(Vth )以確保元件之得當增強模式操作。
接著,在III-N覆蓋層上形成非晶形Al1-x Six O閘極絕緣體 (步驟302)。例如,非晶形Al1-x Six O閘極絕緣體可使用如上文結合第3A圖所述的製程300A及結合第3B圖所述的製程300B之步驟302來形成。
在一個實施例中,沉積後退火可在形成閘極絕緣體之後在III-N元件上進行。退火製程可在生長反應器中原位進行,在該生長反應器中,形成閘極絕緣體,而不使III-N元件在閘極絕緣體之形成與退火步驟之間暴露於空氣。退火製程可在至少800℃之溫度(例如,850℃、900℃、950℃)下進行。退火製程可進行至少20分鐘,例如,25分鐘、30分鐘或40分鐘。
在另一實施例中,III-N覆蓋層之生長及非晶形Al1-x Six O閘極絕緣體之生長可在生長反應器中原位進行,在該生長反應器中生長III-N覆蓋層。以此方式,III-N元件保持在生長反應器中,而不在III-N覆蓋層之生長步驟與閘極絕緣體之形成步驟之間暴露於空氣。
在另一實施例中,III-N覆蓋層、非晶形Al1-x Six O閘極絕緣體及III-N元件之退火可在MOCVD生長反應器中以連續方式進行,而不在III-N覆蓋層之生長步驟與閘極絕緣體之形成步驟之間;及在閘極絕緣體之形成步驟與退火步驟之間使III-N元件暴露於空氣。
在III-N覆蓋層之形成之後,生長反應器典型地需要加以調節以允許氧化層之安全生長。在III-N覆蓋層生長期間存在的氫氣必須在可使用氧源氣體之前自MOCVD反應器沖洗。此可需要在III-N覆蓋層之沉積之後且在非晶形Al1-x Six O閘極絕緣體之沉積之前自生長反應器移除III-N元件。使III-N元件暴露於大氣可導致缺陷形成或在III-N覆蓋層上非所欲氧化層之形成。此等缺陷及/或氧化層可導致元件效能降級且尤其導致對增強模式操作而言較佳的元件效能降級。通道層114、重新生長III-N覆蓋層117及閘極絕緣體120之間的III-N元件界面之不良表面品質可導致減少閾值電壓轉變及增加表面電荷陷捕。在上文所述的元件界面處增加表面電荷陷捕可具有增加接通電阻Ron 之效應,尤其在III-N元件之開關操作期間如此。
返回參考第3B圖,在閘極絕緣層上形成閘電極(步驟304)。閘電極可使用上文結合第3A圖所述的製程300A之步驟304而形成。如上文所指出,藉由沉積金屬堆疊,例如,鈦/鋁(Ti/Al)或半導體材料與金屬之組合,例如,氮化鈦/鋁(TiN/Al),閘電極可使用金屬蒸發或濺鍍並視需要進行閘極沉積後退火製程而保形地形成在閘極絕緣體上至少部分地處於凹部中。在一特定實施例中,閘電極係利用氮化鈦及鋁(TiN/Al)形成。氮化鈦可藉由濺鍍沉積而不使鋁(Al)暴露於空氣。鋁頂部金屬可充當導電層以增強閘電極之電子遷移率。
另外,返回參考製程300B之步驟308、302及304,共同進行的此等步驟可在III-N通道層及III-N覆蓋層之界面處產生減少的表面陷捕。非晶形Al1-x Six O層與諸如TiN/Al之半導體閘極材料的組合可相較於使用諸如Alx Siy N之習知閘極絕緣體而言產生改良的III-N元件閾值電壓。
返回參考第3B圖,以類似於上文結合第3A圖所述的製程300A之步驟306的方式形成源極接點及汲極接點(步驟306)。在一些實施方式中,源極接點及汲極接點可由相同材料並使用如製程300A所述的相同製程形成。具有凹式歐姆接點之益處適用於在製程300A中描述的III-N元件之形成。
第4圖為示例性III-N元件400之橫截面視圖。元件400類似於第1圖之元件100,只不過元件400包括在通道層114之頂表面上形成在凹部124中之III-N覆蓋層117。閘極絕緣體120係形成在III-N覆蓋層117上,如第4圖所示。
元件400之層各自具有與第1圖之元件100之各別相同編號層相同的性質,且可因此為相同材料且使用先前參考第1圖之元件100描述的相同方法形成。用於產生III-N元件400之製程可為如上文所述的製程200A (無可選步驟210)與製程300B之組合。III-N覆蓋層117可具有相較於通道層114及阻障層116而言不同的III-N材料組成。III-N覆蓋層117可具有比III-N阻障層116之彼者更低的比率。III-N覆蓋層117可為GaN或AlGaN。III-N覆蓋層117可為三元或四元化合物,諸如InAlGaN。在一些實施方式中,III-N覆蓋層117可在III-N覆蓋層的相鄰於III-N通道層之側上具有AlGaN之組成,且在III-N覆蓋層的與III-N通道層相反的側上具有GaN。III-N覆蓋層117亦可經摻雜形成p型GaN層或摻雜AlGaN層。在另一實施方式中,覆蓋層117可包括AlN/AlGaN/GaN之組成,其中AlN層在III-N覆蓋層的相鄰於III-N通道層之側上。III-N覆蓋層之較佳實施例為相鄰III-N通道層的AlGaN之初始組成及相鄰閘極絕緣體層120的p型GaN之最終組成。
III-N覆蓋層117係在III-N元件中形成凹部124之後沉積。用於形成凹部124之乾式蝕刻技術可引起離子轟擊破壞,從而可減少通道載流子遷移率。通道層114之表面上的離子轟擊破壞可藉由在元件之第一部分中形成凹部124之後增加III-N覆蓋層117而修復。另外,覆蓋層117可藉由在閘極介電與通道材料之間插入III-N異質接面而改良通道遷移率。在一特定實施例中,凹部124之形成包括在元件之第一部分中部分地蝕刻III-N通道層114。蝕刻通道之此部分可藉由III-N覆蓋層替代。III-N覆蓋層117可對最佳化凹部124之深度以確保元件實現增強模式操作而言為重要的。III-N覆蓋層可在III-N阻障層之側壁上生長,如第4圖之層117所示。閘極絕緣體120在凹部中形成在III-N覆蓋層117上而不是如第1圖之元件100中直接形成在III-N通道層114上。閘極絕緣體120可具有與在第1圖中的元件100之閘極絕緣體相同的形狀及性質。
第5圖為另一III-N元件500之橫截面圖。元件500類似於第4圖之元件400,只不過元件500已使用在製程200A中描述的可選製程步驟210產生。製程步驟210包括在形成溝槽124之前部分地移除絕緣體層118。部分地移除絕緣體層118可引起第5圖中區域126之形成。絕緣體層118可僅保留在元件的閘極與汲極之間的區域中處於汲極122附近的區域中。所移除的絕緣體層118之寬度可為凹部124之寬度的2倍,或凹部124之寬度的至多50倍。III-N覆蓋層117在凹部124中之重新生長可能執行有問題,此歸因於相較於源極接點121與汲極接點122之間的總體距離而言凹部之小的開放區域。因為III-N覆蓋層趨向於不在絕緣體層118上生長,所以凹部124中III-覆蓋層117之生長速率可為極高的,且歸因於具有小百分比開放區域之遮蔽效應而難以控制。移除比凹部124具有更大寬度的絕緣體層118可藉由產生較大百分比開放區域及更準確製作沉積厚度而減少III-N覆蓋層117之生長速率。因此,III-N覆蓋層可在藉由在區域126中移除絕緣體層118而產生的III-N阻障層116之暴露頂表面上生長。對III-N覆蓋層之厚度的不良控制可影響元件之閾值電壓。若III-N覆蓋層太厚,元件之閾值電壓可增加,從而引起元件按需要以空乏型而非增強模式操作。隨後使閘極絕緣體層120形成在III-N覆蓋層117之上。閘極絕緣體120可自源極接點121一直延伸至汲極接點122。接著,閘極接點121保形地形成在閘極絕緣體120上至少部分地處於凹部124中。最終,閘極接點123可用作蝕刻遮罩以蝕刻閘極絕緣體120,以使得閘極絕緣體120直接地保留在閘極接點123底下,但在其他任何處被蝕刻掉。替代地,閘極絕緣體可僅在絕緣體層118之上被蝕刻掉,但在III-N覆蓋層117之上得以保留(未展示),或閘極絕緣體可被部分地蝕刻掉,且仍保留在源極接點121與汲極接點122之間的整個主動區域上(未展示)。
第6圖為另一III-N元件600之橫截面圖。元件600類似於第5圖之元件500,只不過,雖然元件500已藉由使用在第2A圖之製程200A中描述的可選製程步驟210來完全地移除絕緣體層118而產生,但元件600可藉由遵循第2B圖之製程200B來產生,該製程不包括在阻障層上形成絕緣體層,如製程200A之製程步驟208所述。接著,遵循製程300B且將III-N覆蓋層117自源極121至汲極122直接地生長在通道層116上。絕緣體層120處於III-N覆蓋層117之上。在此實施例中,絕緣體層120典型地僅在閘電極123外部的區域中受部分蝕刻以便鈍化III-N覆蓋層117。在元件600之較佳實施例中,III-N阻障層116可具有Alx Ga1-x N之初始組成及GaN之最終組成,且在III-N阻障層之頂表面處實質上不含Al。
第7圖為另一III-N元件700之橫截面圖。元件700類似於第1圖之元件100,只不過元件700在功率電極721與功率電極722之間包括兩個閘電極723及723’。元件700可作為雙向開關(亦即,四象限開關或FQS)來操作,其中第一閘電極723上之電壓係相對於第一功率電極721來施加,第二閘電極723’上之電壓係相對於第二功率電極722來施加,且功率電極721及722各自作為元件700之源極及汲極來操作(此取決於跨於元件之電壓極性及/或電流流動之方向)。
元件700之層710、712、714、716及718各自具有與第1圖之元件之各別層110、112、114、116及118相同的性質,且可因此為相同材料且使用先前參考第1圖之元件100描述的相同方法來形成。凹部724及724’可各自具有與第1圖中之凹部124相同的形狀及性質,且可藉由與參考第1圖之元件100描述的彼等者相同的方法來形成。閘電極723及723’,以及其各別閘極絕緣體層720及720’可各自具有與第1圖中之閘極絕緣體層120相同的形狀及性質,且可藉由如參考第1圖之元件100描述的彼等者的相同方法及/或相同材料來形成。
第8圖展示具有不同功函數之閘電極材料之平帶電壓800。如第8圖所示,由Alx Siy N形成的閘極絕緣體層之平帶電壓對金屬功函數之範圍而言為相對不變的。然而,由Al1-x Six O形成的閘極絕緣體層之平帶電壓具有隨金屬功函數增加的強正相關性。此圖中對應於4.3eV之金屬功函數的閘電極為Ti/Al。此圖中對應於4.9eV及5.0eV之金屬功函數的閘電極分別為TiN及Ni。Al1-x Six O具有含金屬之未釘紮介電表面,而Alx Siy N介電表面歸因於費米能階釘紮而為經釘紮的。第8圖中之量測展示:具有Al1-x Six O與具有高功函數之閘電極材料(諸如TiN)之組合的III-N元件可達成比使用Al1-x Siy N作為閘極絕緣體層之III-N元件好得多的元件效能,例如較高的閾值電壓。
第9A圖定義用於第10圖所示的VTH 量測之標準。如第9A圖所示,VTH 係定義為在IDS 處於10-5 A/mm下之VGS (VTH = VGS @10-5 A/mm)。第9B圖展示用於判定第10圖所示的金屬-絕緣體-半導體電容器結構量測之低場電壓(VLF )極限之標準。在相對低VG (-10 V至10 V)下,閘極漏電流為常數且為低的。隨著VG 增加(>10 V),閘極漏電流增加直至元件到達毀滅性崩潰。對應於10-4 A/cm2之閘極漏電流(IG )的VG 係用於定義VLF 。元件操作在低場範圍中為較佳的。低場範圍外部的操作可導致元件不穩定及電洞注入至閘極絕緣體介電中。此操作區域亦可證明相較於以VLF 範圍進行的元件操作之較大遲滯特性。
第10圖展示針對Si之變化介電組成而言,具有Al1-x Six O閘極絕緣體層之III-N元件之閾值電壓(VTH )改變的第一圖表1000A,及低場電壓(VLF )之第二圖表1000B,其中x對應於圖中所示的%Si。第一圖表1000A展示:VTH 隨Si含量自30%增加至80%而增加且隨Si含量接近100%而減小。III-N元件之VTH 必須為正以表現增強模式操作。用於穩定運作的最低較佳VTH 值在第一圖表1000A中藉由具有約0.35V之值的水平線指示。第二圖表1000B展示:低場電壓(VLF )自0% Si至50% Si增加且隨後在Si值接近80%時減小。具有100% Si (SiO2)之介電層典型地展示極高VLF ,但VTH 不合需要。用於穩定運作的最低較佳VLF 值在第二圖表1000B中藉由具有約15V之值的水平線指示。為設計對Si含量而言經最佳化的III-N元件,必須考慮高VTH 與高VLF 之組合。如在第10圖之圖表1000A及1000B之組合中所指示,滿足VTH 及VLF 之效能要求的理想Si%範圍在Al1-x Six O閘極絕緣體層之約40%-50% Si含量之間。
已描述許多實施方式。然而,應理解可在不脫離本文描述的技術及元件之精神及範疇的情況下做出各種修改。每一實施方式中所示的特徵可獨立或彼此組合地使用。因此,其他實施方式在以下發明申請專利範圍之範疇內。
100‧‧‧III-N元件110‧‧‧基板層112‧‧‧緩衝層114‧‧‧通道層116‧‧‧阻障層117‧‧‧III-N覆蓋層118‧‧‧絕緣體層119‧‧‧導電通道120‧‧‧閘極絕緣體121‧‧‧源極接點122‧‧‧汲極接點123‧‧‧閘極接點/閘電極124‧‧‧凹部/溝槽126‧‧‧區域200A‧‧‧製程200B‧‧‧製程202‧‧‧步驟204‧‧‧步驟206‧‧‧步驟208‧‧‧步驟210‧‧‧步驟212‧‧‧步驟300A‧‧‧製程300B‧‧‧製程302‧‧‧步驟304‧‧‧步驟306‧‧‧步驟308‧‧‧步驟400‧‧‧III-N元件500‧‧‧III-N元件600‧‧‧III-N元件700‧‧‧III-N元件710‧‧‧層712‧‧‧層714‧‧‧層716‧‧‧層718‧‧‧層720‧‧‧閘極絕緣體層720’‧‧‧閘極絕緣體層721‧‧‧功率電極722‧‧‧功率電極723‧‧‧閘電極723’‧‧‧閘電極724‧‧‧凹部724’‧‧‧凹部800‧‧‧平帶電壓1000A‧‧‧第一圖表1000B‧‧‧第二圖表
第1圖為III-N元件之實例的橫截面圖。
第2A-2B圖為用於形成III-N元件的部分製程之實例之流程圖。
第3A-3B圖為用於形成III-N元件的部分製程之實例之流程圖。
第4圖為III-N元件之實例的橫截面圖。
第5圖為III-N元件之另一實例的橫截面圖。
第6圖為III-N元件之另一實例的橫截面圖。
第7圖為III-N元件之又一實例的橫截面圖。
第8圖為展示相較於具有不同功函數(eV)之閘電極材料而言具有Al1-x Six O及Al1-x Six N之閘極絕緣體材料之平帶電壓的圖表。
第9A圖為展示針對變化Si組成而言具有Al1-x Six O及Al1-x Six N之III-N元件之低場電壓(VLF )的圖表。
第9B圖指示根據第7A圖的VLF 之量測定義。
第10圖展示針對Al1-x Six O之不同組成而言閾值電壓及遲滯之改變。
各種圖式中的相同元件符號及名稱指示相同元件。
國內寄存資訊 (請依寄存機構、日期、號碼順序註記) 無
國外寄存資訊 (請依寄存國家、機構、日期、號碼順序註記) 無
(請換頁單獨記載) 無
100‧‧‧III-N元件
110‧‧‧基板層
112‧‧‧緩衝層
114‧‧‧通道層
116‧‧‧阻障層
118‧‧‧絕緣體層
119‧‧‧導電通道
120‧‧‧閘極絕緣體
121‧‧‧源極接點
122‧‧‧汲極接點
123‧‧‧閘極接點/閘電極
124‧‧‧凹部/溝槽

Claims (50)

  1. 一種電晶體,包含:一III-N通道層;一III-N阻障層,位在該III-N通道層上;一源極接點及一汲極接點,該源極接點及該汲極接點電氣耦合至該III-N通道層;一絕緣體層,位在該III-N阻障層上;一閘極絕緣體,部分地位在該絕緣體層上且部分地位在該III-N通道層上,該閘極絕緣體包括一非晶形Al1-xSixO層,其中0.2<x<0.8;以及一閘電極,位在該閘極絕緣體之上,該閘電極定位在該源極接點與該汲極接點之間;其中該非晶形Al1-xSixO層包括一奈米結晶Al1-xSixO部分,該奈米結晶Al1-xSixO部分位在與該III-N通道層相鄰之一側上。
  2. 如請求項1所述之電晶體,其中該非晶形Al1-xSixO層之一厚度在約1nm與100nm之間。
  3. 如請求項1所述之電晶體,其中該閘電極包含一半導體材料。
  4. 如請求項1所述之電晶體,其中該閘電極包含氮化鈦(TiN)、氮化銦(InN)、p型多晶矽、氮化鎢(WN)或氧化銦錫(ITO)。
  5. 如請求項4所述之電晶體,其中該閘電極之一組成經選擇以使得,在室溫下,該電晶體之一閾值電壓大於2V且一閾值電壓遲滯小於0.5V。
  6. 如請求項5所述之電晶體,其中該電晶體經配置以使得,在操作中,該電晶體之一關閉狀態阻斷電壓大於600V。
  7. 如請求項1所述之電晶體,其中在該電晶體之一第一部分中的一凹部延伸穿過該絕緣體層及該III-N阻障層。
  8. 如請求項7所述之電晶體,其中該閘極絕緣體至少部分地處於該凹部中且在該凹部中接觸該III-N通道層。
  9. 如請求項8所述之電晶體,其中該閘電極至少部分地位於該凹部中。
  10. 如請求項1所述之電晶體,其中該奈米結晶Al1-xSixO部分之一厚度小於該非晶形Al1-xSixO層之一厚度的40%。
  11. 一種電晶體,包含:一III-N通道層;一III-N阻障層,位在該III-N通道層上;一源極接點及一汲極接點,該源極接點及該汲極接點電氣耦合至該III-N通道層; 一絕緣體層,位在該III-N阻障層上;一閘極絕緣體,部分地位在該絕緣體層上且部分地位在該III-N通道層上,該閘極絕緣體包括一非晶形Al1-xSixO層,其中0.2<x<0.8;以及一閘電極,位在該閘極絕緣體之上,該閘電極定位在該源極接點與該汲極接點之間;其中該非晶形Al1-xSixO層包括氮。
  12. 一種電晶體,包含:一III-N通道層;一III-N阻障層,位在該III-N通道層上;一源極接點及一汲極接點,該源極接點及該汲極接點電氣耦合至該III-N通道層;一絕緣體層,位在該III-N阻障層上;一III-N覆蓋層,其不同於該III-N阻障層,該III-N覆蓋層在一凹部中形成在該III-N通道層上,該凹部延伸穿過該絕緣體層及該III-N阻障層兩者;一閘極絕緣體,位在該III-N覆蓋層上至少部分地位於該凹部之一部分中,該閘極絕緣體包括一非晶形Al1-xSixO層,其中0.2<x<0.8;以及一閘電極,沉積在該閘極絕緣體之上且至少部分地位於該凹部中,該閘電極定位在該源極接點與該汲極接點之間;其中 該非晶形Al1-xSixO層包括一奈米結晶Al1-xSixO部分,該奈米結晶Al1-xSixO部分位在與該III-N通道層相鄰之一側上。
  13. 如請求項12所述之電晶體,其中該III-N覆蓋層包含GaN。
  14. 如請求項12所述之電晶體,其中該III-N覆蓋層在該III-N覆蓋層與該III-N通道層相鄰之一側上包含AlGaN,且在該III-N覆蓋層與該III-N通道層相反之一側上包含p型GaN。
  15. 如請求項12所述之電晶體,其中該III-N覆蓋層之一厚度小於10nm。
  16. 如請求項12所述之電晶體,其中該閘電極包含一半導體材料。
  17. 如請求項16所述之電晶體,其中該閘電極包含氮化鈦(TiN)、氮化銦(InN)、p型多晶矽、氮化鎢(WN)或氧化銦錫(ITO)。
  18. 如請求項12所述之電晶體,其中該非晶形Al1-xSixO層之一厚度在約1nm與100nm之間。
  19. 如請求項12所述之電晶體,其中該閘電極之一組成經選擇以使得,在室溫下,該電晶體之一閾值電壓大於2V且一閾值電壓遲滯小於0.5V。
  20. 如請求項19所述之電晶體,其中該電晶體 經配置以使得,在操作中,該電晶體之一關閉狀態阻斷電壓(off-state blocking voltage)大於600V。
  21. 如請求項12所述之電晶體,其中該奈米結晶Al1-xSixO部分之一厚度小於該非晶形Al1-xSixO層之一厚度的40%。
  22. 如請求項12所述之電晶體,其中該非晶形Al1-xSixO層含有氮。
  23. 一種製造一III-N元件之方法,包含以下步驟:提供一材料結構,該材料結構包含一III-N阻障層,位在一III-N通道層上,以及一絕緣體層,位在該III-N阻障層上;在該元件之一第一部分中形成一凹部,該形成該凹部之步驟包含以下步驟:移除該元件之該第一部分中之該絕緣體層及該III-N阻障層,以在該元件之該第一部分中暴露該III-N通道層;形成至少部分地位於該凹部中之一非晶形Al1-xSixO層,該非晶形Al1-xSixO層包括一奈米結晶Al1-xSixO部分,該奈米結晶Al1-xSixO部分位在與該III-N通道層相鄰之一側上,其中該非晶形Al1-xSixO層形成在該元件之該第一部分中之該通道 層之上;以及在該Al1-xSixO層上形成一閘電極,該閘電極至少部分地位於該凹部中,其中該閘電極包含一複合半導體材料及一金屬。
  24. 如請求項23所述之方法,其中該形成該非晶形Al1-xSixO層之步驟係使用一金屬有機化學氣相沉積(MOCVD)生長反應器來進行。
  25. 如請求項23所述之方法,進一步包含以下步驟:在一高溫下退火該III-N元件。
  26. 如請求項25所述之方法,其中該形成該非晶形AlxSiyO層之步驟及該退火該III-N元件之步驟係於該MOCVD生長反應器中順序地進行而不暴露於空氣。
  27. 如請求項25所述之方法,其中該退火該III-N元件之步驟係在大於800℃之一溫度下進行。
  28. 如請求項23所述之方法,其中該閘電極之該複合半導體材料包括氮化鈦(TiN)、氮化銦(InN)、p型多晶矽、氮化鎢(WN)或氧化銦錫(ITO)。
  29. 如請求項23所述之方法,進一步包含以下步驟:在該形成該閘電極之步驟之後在成形氣體中退火該III-N元件。
  30. 如請求項29所述之方法,其中該退火之步 驟係在大於350℃之一溫度下進行。
  31. 如請求項23所述之方法,其中該形成該非晶形Al1-xSixO之步驟係在大於500℃之一沉積溫度下進行。
  32. 如請求項23所述之方法,其中該奈米結晶層之一厚度小於該非晶形Al1-xSixO層之一厚度的40%。
  33. 如請求項23所述之方法,其中形成該非晶形Al1-xSixO層之步驟包括將氮併入該非晶形Al1-xSixON層中。
  34. 一種製造一III-N元件之方法,包含以下步驟:提供一材料結構,該材料結構包含一III-N阻障層,位在一III-N通道層上,以及一絕緣體層,位在該III-N阻障層上;在該元件之一第一部分中形成一凹部,該形成該凹部之步驟包含以下步驟:移除該元件之該第一部分中之該絕緣體層及該III-N阻障層,以在該元件之該第一部分中暴露該III-N通道層;在該凹部中形成一III-N覆蓋層,該III-N覆蓋層位於該III-N通道層之上;形成至少部分地位於該凹部中之一非晶形 Al1-xSixO層,該非晶形Al1-xSixO層包括一奈米結晶Al1-xSixO部分,該奈米結晶Al1-xSixO部分位在與該III-N通道層相鄰之一側上,其中該非晶形Al1-xSixO層形成在該元件之該第一部分中之該III-N覆蓋層之上;以及在該非晶形Al1-xSixO層上形成一閘電極,該閘電極至少部分地位於該凹部中,其中該閘電極包含一複合半導體材料及一金屬。
  35. 如請求項34所述之方法,進一步包含以下步驟:在形成該非晶形Al1-xSixO之步驟之後,在一高溫下在包括氧之一氣體環境中退火該III-N元件。
  36. 如請求項35所述之方法,進一步包含以下步驟:形成電氣耦合至該通道層之源極接點及汲極接點,其中該閘電極位於該源極接點與該汲極接點之間。
  37. 如請求項34所述之方法,其中藉由金屬有機化學氣相沉積(MOCVD)來進行各該形成該III-N覆蓋層之步驟及該形成該非晶形Al1-xSixO層之步驟。
  38. 如請求項37所述之方法,其中該形成該III-N覆蓋層之步驟及該形成該非晶形Al1-xSixO層之步驟係順序地於一MOCVD生長反應器中進行而不 暴露於空氣。
  39. 如請求項38所述之方法,其中該形成該III-N覆蓋層之步驟、該形成該非晶形Al1-xSixO之步驟及該退火該III-N元件之步驟係在一生長反應器中原位進行。
  40. 如請求項37所述之方法,其中形成該III-N覆蓋層之步驟包括以下步驟:在形成該III-N覆蓋層之步驟之前使一Mg前驅物氣體流動,且在該形成該III-N覆蓋層之步驟期間不使一Mg氣體流動。
  41. 如請求項34所述之方法,其中該閘電極之該複合半導體材料包括氮化鈦(TiN)、氮化銦(InN)、p型多晶矽、氮化鎢(WN)或氧化銦錫(ITO)。
  42. 如請求項35所述之方法,其中該退火該III-N元件之步驟係在高於800℃之一溫度下進行。
  43. 如請求項34所述之方法,其中該III-N覆蓋層之一厚度在1至10nm之一範圍中。
  44. 如請求項34所述之方法,其中該III-N覆蓋層包含AlGaN。
  45. 如請求項34所述之方法,其中該III-N覆蓋層在該III-N覆蓋層與該III-N通道層相鄰之一側上包含AlGaN,且在該III-N覆蓋層與該III-N 通道層相反之一側上包含p型GaN。
  46. 如請求項34所述之方法,其中在該元件之該第一部分中形成該凹部之步驟包含以下步驟:藉由乾式蝕刻移除該元件之該第一部分中之該絕緣體層及該III-N阻障層。
  47. 如請求項46所述之方法,其中在該元件之該第一部分中形成該凹部之步驟進一步包含以下步驟:部分地蝕刻該元件之該第一部分中之該III-N通道層。
  48. 如請求項47所述之方法,其中該III-N通道層之該部分蝕刻小於5nm。
  49. 如請求項34所述之方法,進一步包含以下步驟:在該形成該閘電極之步驟之後,在成形氣體中退火該III-N元件。
  50. 如請求項49所述之方法,其中該退火之步驟係在大於350℃之一溫度下進行。
TW106101373A 2016-01-15 2017-01-16 具有al1-xsixo閘極絕緣體的增強型iii族氮化物元件 TWI719116B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201662279578P 2016-01-15 2016-01-15
US62/279,578 2016-01-15

Publications (2)

Publication Number Publication Date
TW201735184A TW201735184A (zh) 2017-10-01
TWI719116B true TWI719116B (zh) 2021-02-21

Family

ID=57960828

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106101373A TWI719116B (zh) 2016-01-15 2017-01-16 具有al1-xsixo閘極絕緣體的增強型iii族氮化物元件

Country Status (5)

Country Link
US (1) US11322599B2 (zh)
JP (1) JP6888013B2 (zh)
CN (1) CN108604597B (zh)
TW (1) TWI719116B (zh)
WO (1) WO2017123999A1 (zh)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10141438B2 (en) * 2016-03-07 2018-11-27 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor structure and manufacturing method thereof
WO2019008658A1 (ja) * 2017-07-04 2019-01-10 三菱電機株式会社 半導体装置、および、半導体装置の製造方法
US10204791B1 (en) 2017-09-22 2019-02-12 Power Integrations, Inc. Contact plug for high-voltage devices
US20190148498A1 (en) * 2017-11-13 2019-05-16 Win Semiconductors Corp. Passivation Structure For GaN Field Effect Transistor
TWI661555B (zh) * 2017-12-28 2019-06-01 新唐科技股份有限公司 增強型高電子遷移率電晶體元件
JP7075128B2 (ja) * 2018-04-23 2022-05-25 ナヴィタス セミコンダクター インコーポレイテッド 改良された終端構造を有する窒化ガリウムトランジスタ
TWI709242B (zh) * 2018-08-01 2020-11-01 晶元光電股份有限公司 半導體裝置及其製造方法
TWI674673B (zh) * 2018-11-05 2019-10-11 新唐科技股份有限公司 高電子遷移率電晶體元件及其製造方法
JP7185225B2 (ja) * 2018-11-22 2022-12-07 株式会社豊田中央研究所 半導体装置および半導体装置の製造方法
GB2582245B (en) 2018-12-14 2021-05-19 Plessey Semiconductors Ltd Active matrix LED array precursor
US11309450B2 (en) * 2018-12-20 2022-04-19 Analog Devices, Inc. Hybrid semiconductor photodetector assembly
JP7395273B2 (ja) * 2019-07-02 2023-12-11 ローム株式会社 窒化物半導体装置およびその製造方法
CN110648914B (zh) * 2019-09-05 2023-04-11 西交利物浦大学 一种提升氮化镓晶体管击穿电压的方法
CN114600253A (zh) * 2019-11-26 2022-06-07 苏州晶湛半导体有限公司 半导体结构及其制作方法
US11855198B2 (en) * 2020-04-09 2023-12-26 Qualcomm Incorporated Multi-gate high electron mobility transistors (HEMTs) employing tuned recess depth gates for improved device linearity
US11444090B2 (en) * 2020-04-20 2022-09-13 Semiconductor Components Industries, Llc Semiconductor device having a programming element
JP7446214B2 (ja) * 2020-12-16 2024-03-08 株式会社東芝 半導体装置及びその製造方法
JP7470075B2 (ja) * 2021-03-10 2024-04-17 株式会社東芝 半導体装置
TWI784460B (zh) * 2021-03-31 2022-11-21 錸鐽科技有限公司 常閉式電晶體與其製造方法
TWI799127B (zh) * 2022-02-09 2023-04-11 新唐科技股份有限公司 高電子遷移率半導體結構和高電子遷移率半導體裝置
WO2024065310A1 (en) * 2022-09-28 2024-04-04 Innoscience (suzhou) Semiconductor Co., Ltd. Nitride-based semiconductor device and method for manufacturing thereof

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100025730A1 (en) * 2008-07-31 2010-02-04 Cree, Inc. Normally-off Semiconductor Devices and Methods of Fabricating the Same
US20110108885A1 (en) * 2008-03-19 2011-05-12 Sumitomo Chemical Company Limite Semiconductor device and method of manufacturing a semiconductor device
US20140264431A1 (en) * 2013-03-13 2014-09-18 Transphorm Inc. Enhancement-mode iii-nitride devices

Family Cites Families (250)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4300091A (en) 1980-07-11 1981-11-10 Rca Corporation Current regulating circuitry
JPS5949020A (ja) 1982-09-13 1984-03-21 Toshiba Corp 論理回路
US4645562A (en) 1985-04-29 1987-02-24 Hughes Aircraft Company Double layer photoresist technique for side-wall profile control in plasma etching processes
US4665508A (en) 1985-05-23 1987-05-12 Texas Instruments Incorporated Gallium arsenide MESFET memory
US4728826A (en) 1986-03-19 1988-03-01 Siemens Aktiengesellschaft MOSFET switch with inductive load
US4821093A (en) 1986-08-18 1989-04-11 The United States Of America As Represented By The Secretary Of The Army Dual channel high electron mobility field effect transistor
JPH07120807B2 (ja) 1986-12-20 1995-12-20 富士通株式会社 定電流半導体装置
US5051618A (en) 1988-06-20 1991-09-24 Idesco Oy High voltage system using enhancement and depletion field effect transistors
US5329147A (en) 1993-01-04 1994-07-12 Xerox Corporation High voltage integrated flyback circuit in 2 μm CMOS
US6097046A (en) 1993-04-30 2000-08-01 Texas Instruments Incorporated Vertical field effect transistor and diode
US5550404A (en) 1993-05-20 1996-08-27 Actel Corporation Electrically programmable antifuse having stair aperture
US5740192A (en) 1994-12-19 1998-04-14 Kabushiki Kaisha Toshiba Semiconductor laser
US5646069A (en) 1995-06-07 1997-07-08 Hughes Aircraft Company Fabrication process for Alx In1-x As/Gay In1-y As power HFET ohmic contacts
US5618384A (en) 1995-12-27 1997-04-08 Chartered Semiconductor Manufacturing Pte, Ltd. Method for forming residue free patterned conductor layers upon high step height integrated circuit substrates using reflow of photoresist
JPH09306926A (ja) 1996-05-10 1997-11-28 Hitachi Ltd 半導体装置およびその製造方法
JP3677350B2 (ja) 1996-06-10 2005-07-27 三菱電機株式会社 半導体装置、及び半導体装置の製造方法
US6008684A (en) 1996-10-23 1999-12-28 Industrial Technology Research Institute CMOS output buffer with CMOS-controlled lateral SCR devices
US5714393A (en) 1996-12-09 1998-02-03 Motorola, Inc. Diode-connected semiconductor device and method of manufacture
US5909103A (en) 1997-07-24 1999-06-01 Siliconix Incorporated Safety switch for lithium ion battery
US6316820B1 (en) 1997-07-25 2001-11-13 Hughes Electronics Corporation Passivation layer and process for semiconductor devices
JP4282778B2 (ja) 1997-08-05 2009-06-24 株式会社半導体エネルギー研究所 半導体装置
JP3222847B2 (ja) 1997-11-14 2001-10-29 松下電工株式会社 双方向形半導体装置
JP3129264B2 (ja) 1997-12-04 2001-01-29 日本電気株式会社 化合物半導体電界効果トランジスタ
JP2000012950A (ja) 1998-04-23 2000-01-14 Matsushita Electron Corp 半導体レ―ザ装置
US6316793B1 (en) 1998-06-12 2001-11-13 Cree, Inc. Nitride based transistors on semi-insulating silicon carbide substrates
JP3111985B2 (ja) 1998-06-16 2000-11-27 日本電気株式会社 電界効果型トランジスタ
JP3180776B2 (ja) 1998-09-22 2001-06-25 日本電気株式会社 電界効果型トランジスタ
DE19902520B4 (de) 1999-01-22 2005-10-06 Siemens Ag Hybrid-Leistungs-MOSFET
JP2000058871A (ja) 1999-07-02 2000-02-25 Citizen Watch Co Ltd 電子機器の集積回路
US6984571B1 (en) 1999-10-01 2006-01-10 Ziptronix, Inc. Three dimensional device integration method and integrated device
US6586781B2 (en) 2000-02-04 2003-07-01 Cree Lighting Company Group III nitride based FETs and HEMTs with reduced trapping and method for producing the same
JP5130641B2 (ja) 2006-03-31 2013-01-30 サンケン電気株式会社 複合半導体装置
JP3751791B2 (ja) 2000-03-28 2006-03-01 日本電気株式会社 ヘテロ接合電界効果トランジスタ
US6475889B1 (en) 2000-04-11 2002-11-05 Cree, Inc. Method of forming vias in silicon carbide and resulting devices and circuits
US7125786B2 (en) 2000-04-11 2006-10-24 Cree, Inc. Method of forming vias in silicon carbide and resulting devices and circuits
US7892974B2 (en) 2000-04-11 2011-02-22 Cree, Inc. Method of forming vias in silicon carbide and resulting devices and circuits
US6580101B2 (en) 2000-04-25 2003-06-17 The Furukawa Electric Co., Ltd. GaN-based compound semiconductor device
US6624452B2 (en) 2000-07-28 2003-09-23 The Regents Of The University Of California Gallium nitride-based HFET and a method for fabricating a gallium nitride-based HFET
US6727531B1 (en) 2000-08-07 2004-04-27 Advanced Technology Materials, Inc. Indium gallium nitride channel high electron mobility transistors, and method of making the same
US7053413B2 (en) 2000-10-23 2006-05-30 General Electric Company Homoepitaxial gallium-nitride-based light emitting device and method for producing
US6548333B2 (en) 2000-12-01 2003-04-15 Cree, Inc. Aluminum gallium nitride/gallium nitride high electron mobility transistors having a gate contact on a gallium nitride based cap segment
US6649287B2 (en) 2000-12-14 2003-11-18 Nitronex Corporation Gallium nitride materials and methods
TW466768B (en) 2000-12-30 2001-12-01 Nat Science Council An In0.34Al0.66As0.85Sb0.15/InP HFET utilizing InP channels
US7233028B2 (en) 2001-02-23 2007-06-19 Nitronex Corporation Gallium nitride material devices and methods of forming the same
US6830976B2 (en) 2001-03-02 2004-12-14 Amberwave Systems Corproation Relaxed silicon germanium platform for high speed CMOS electronics and high speed analog circuits
US6849882B2 (en) 2001-05-11 2005-02-01 Cree Inc. Group-III nitride based high electron mobility transistor (HEMT) with barrier/spacer layer
JP3834589B2 (ja) 2001-06-27 2006-10-18 株式会社ルネサステクノロジ 半導体装置の製造方法
CA2454269C (en) 2001-07-24 2015-07-07 Primit Parikh Insulating gate algan/gan hemt
US20030030056A1 (en) 2001-08-06 2003-02-13 Motorola, Inc. Voltage and current reference circuits using different substrate-type components
JP4177048B2 (ja) 2001-11-27 2008-11-05 古河電気工業株式会社 電力変換装置及びそれに用いるGaN系半導体装置
US7030428B2 (en) 2001-12-03 2006-04-18 Cree, Inc. Strain balanced nitride heterojunction transistors
JP2003244943A (ja) 2002-02-13 2003-08-29 Honda Motor Co Ltd 電源装置の昇圧装置
US7919791B2 (en) 2002-03-25 2011-04-05 Cree, Inc. Doped group III-V nitride materials, and microelectronic devices and device precursor structures comprising same
US6982204B2 (en) 2002-07-16 2006-01-03 Cree, Inc. Nitride-based transistors and methods of fabrication thereof using non-etched contact recesses
KR100497890B1 (ko) 2002-08-19 2005-06-29 엘지이노텍 주식회사 질화물 반도체 발광소자 및 그 제조방법
US6914273B2 (en) 2002-08-26 2005-07-05 University Of Florida Research Foundation, Inc. GaN-type enhancement MOSFET using hetero structure
CN100372231C (zh) 2002-10-29 2008-02-27 Nxp股份有限公司 双向双nmos开关
JP4385205B2 (ja) 2002-12-16 2009-12-16 日本電気株式会社 電界効果トランジスタ
US7169634B2 (en) 2003-01-15 2007-01-30 Advanced Power Technology, Inc. Design and fabrication of rugged FRED
WO2004070791A2 (en) 2003-02-04 2004-08-19 Great Wall Semiconductor Bi-directional power switch
JP2004253620A (ja) 2003-02-20 2004-09-09 Nec Compound Semiconductor Devices Ltd 電界効果型トランジスタおよびその製造方法
JP2004260114A (ja) 2003-02-27 2004-09-16 Shin Etsu Handotai Co Ltd 化合物半導体素子
US7112860B2 (en) 2003-03-03 2006-09-26 Cree, Inc. Integrated nitride-based acoustic wave devices and methods of fabricating integrated nitride-based acoustic wave devices
US7658709B2 (en) 2003-04-09 2010-02-09 Medtronic, Inc. Shape memory alloy actuators
US6979863B2 (en) 2003-04-24 2005-12-27 Cree, Inc. Silicon carbide MOSFETs with integrated antiparallel junction barrier Schottky free wheeling diodes and methods of fabricating the same
CA2427039C (en) 2003-04-29 2013-08-13 Kinectrics Inc. High speed bi-directional solid state switch
US7078743B2 (en) 2003-05-15 2006-07-18 Matsushita Electric Industrial Co., Ltd. Field effect transistor semiconductor device
US7501669B2 (en) 2003-09-09 2009-03-10 Cree, Inc. Wide bandgap transistor devices with field plates
EP1665358B1 (en) 2003-09-09 2020-07-01 The Regents of The University of California Fabrication of single or multiple gate field plates
US6930517B2 (en) 2003-09-26 2005-08-16 Semiconductor Components Industries, L.L.C. Differential transistor and method therefor
US7700973B2 (en) 2003-10-10 2010-04-20 The Regents Of The University Of California GaN/AlGaN/GaN dispersion-free high electron mobility transistors
US7268375B2 (en) 2003-10-27 2007-09-11 Sensor Electronic Technology, Inc. Inverted nitride-based semiconductor structure
US6867078B1 (en) 2003-11-19 2005-03-15 Freescale Semiconductor, Inc. Method for forming a microwave field effect transistor with high operating voltage
US7488992B2 (en) 2003-12-04 2009-02-10 Lockheed Martin Corporation Electronic device comprising enhancement mode pHEMT devices, depletion mode pHEMT devices, and power pHEMT devices on a single substrate and method of creation
US7071498B2 (en) 2003-12-17 2006-07-04 Nitronex Corporation Gallium nitride material devices including an electrode-defining layer and methods of forming the same
US20050133816A1 (en) 2003-12-19 2005-06-23 Zhaoyang Fan III-nitride quantum-well field effect transistors
US7901994B2 (en) 2004-01-16 2011-03-08 Cree, Inc. Methods of manufacturing group III nitride semiconductor devices with silicon nitride layers
US7045404B2 (en) 2004-01-16 2006-05-16 Cree, Inc. Nitride-based transistors with a protective layer and a low-damage recess and methods of fabrication thereof
US8174048B2 (en) 2004-01-23 2012-05-08 International Rectifier Corporation III-nitride current control device and method of manufacture
US7382001B2 (en) 2004-01-23 2008-06-03 International Rectifier Corporation Enhancement mode III-nitride FET
US7170111B2 (en) 2004-02-05 2007-01-30 Cree, Inc. Nitride heterojunction transistors having charge-transfer induced energy barriers and methods of fabricating the same
US7612390B2 (en) 2004-02-05 2009-11-03 Cree, Inc. Heterojunction transistors including energy barriers
US7550781B2 (en) 2004-02-12 2009-06-23 International Rectifier Corporation Integrated III-nitride power devices
US7465997B2 (en) 2004-02-12 2008-12-16 International Rectifier Corporation III-nitride bidirectional switch
US7084475B2 (en) 2004-02-17 2006-08-01 Velox Semiconductor Corporation Lateral conduction Schottky diode with plural mesas
JP4041075B2 (ja) 2004-02-27 2008-01-30 株式会社東芝 半導体装置
US7573078B2 (en) 2004-05-11 2009-08-11 Cree, Inc. Wide bandgap transistors with multiple field plates
US7550783B2 (en) 2004-05-11 2009-06-23 Cree, Inc. Wide bandgap HEMTs with source connected field plates
US7432142B2 (en) 2004-05-20 2008-10-07 Cree, Inc. Methods of fabricating nitride-based transistors having regrown ohmic contact regions
US7332795B2 (en) 2004-05-22 2008-02-19 Cree, Inc. Dielectric passivation for semiconductor devices
JP4810072B2 (ja) 2004-06-15 2011-11-09 株式会社東芝 窒素化合物含有半導体装置
US7859014B2 (en) 2004-06-24 2010-12-28 Nec Corporation Semiconductor device
JP2006032552A (ja) 2004-07-14 2006-02-02 Toshiba Corp 窒化物含有半導体装置
JP4744109B2 (ja) 2004-07-20 2011-08-10 トヨタ自動車株式会社 半導体装置とその製造方法
JP2006033723A (ja) 2004-07-21 2006-02-02 Sharp Corp 電力制御用光結合素子およびこの電力制御用光結合素子を用いた電子機器
US7238560B2 (en) 2004-07-23 2007-07-03 Cree, Inc. Methods of fabricating nitride-based transistors with a cap layer and a recessed gate
JP2006114886A (ja) 2004-09-14 2006-04-27 Showa Denko Kk n型III族窒化物半導体積層構造体
US20060076677A1 (en) 2004-10-12 2006-04-13 International Business Machines Corporation Resist sidewall spacer for C4 BLM undercut control
US7265399B2 (en) 2004-10-29 2007-09-04 Cree, Inc. Asymetric layout structures for transistors and methods of fabricating the same
US7109552B2 (en) 2004-11-01 2006-09-19 Silicon-Based Technology, Corp. Self-aligned trench DMOS transistor structure and its manufacturing methods
JP4650224B2 (ja) 2004-11-19 2011-03-16 日亜化学工業株式会社 電界効果トランジスタ
JP4637553B2 (ja) 2004-11-22 2011-02-23 パナソニック株式会社 ショットキーバリアダイオード及びそれを用いた集積回路
US7456443B2 (en) 2004-11-23 2008-11-25 Cree, Inc. Transistors having buried n-type and p-type regions beneath the source region
US7709859B2 (en) 2004-11-23 2010-05-04 Cree, Inc. Cap layers including aluminum nitride for nitride-based transistors
US7161194B2 (en) 2004-12-06 2007-01-09 Cree, Inc. High power density and/or linearity transistors
US7834380B2 (en) 2004-12-09 2010-11-16 Panasonic Corporation Field effect transistor and method for fabricating the same
KR100580752B1 (ko) 2004-12-23 2006-05-15 엘지이노텍 주식회사 질화물 반도체 발광소자 및 그 제조방법
US9640649B2 (en) 2004-12-30 2017-05-02 Infineon Technologies Americas Corp. III-nitride power semiconductor with a field relaxation feature
US7217960B2 (en) 2005-01-14 2007-05-15 Matsushita Electric Industrial Co., Ltd. Semiconductor device
US7429534B2 (en) 2005-02-22 2008-09-30 Sensor Electronic Technology, Inc. Etching a nitride-based heterostructure
US7253454B2 (en) 2005-03-03 2007-08-07 Cree, Inc. High electron mobility transistor
US11791385B2 (en) 2005-03-11 2023-10-17 Wolfspeed, Inc. Wide bandgap transistors with gate-source field plates
US7465967B2 (en) 2005-03-15 2008-12-16 Cree, Inc. Group III nitride field effect transistors (FETS) capable of withstanding high temperature reverse bias test conditions
US7321132B2 (en) 2005-03-15 2008-01-22 Lockheed Martin Corporation Multi-layer structure for use in the fabrication of integrated circuit devices and methods for fabrication of same
US7439557B2 (en) 2005-03-29 2008-10-21 Coldwatt, Inc. Semiconductor device having a lateral channel and contacts on opposing surfaces thereof
JP4912604B2 (ja) 2005-03-30 2012-04-11 住友電工デバイス・イノベーション株式会社 窒化物半導体hemtおよびその製造方法。
US20060226442A1 (en) 2005-04-07 2006-10-12 An-Ping Zhang GaN-based high electron mobility transistor and method for making the same
JP4756557B2 (ja) 2005-04-22 2011-08-24 ルネサスエレクトロニクス株式会社 半導体装置
US7544963B2 (en) 2005-04-29 2009-06-09 Cree, Inc. Binary group III-nitride based high electron mobility transistors
US7615774B2 (en) 2005-04-29 2009-11-10 Cree.Inc. Aluminum free group III-nitride based high electron mobility transistors
US7326971B2 (en) 2005-06-08 2008-02-05 Cree, Inc. Gallium nitride based high-electron mobility devices
US7364988B2 (en) 2005-06-08 2008-04-29 Cree, Inc. Method of manufacturing gallium nitride based high-electron mobility devices
US7408399B2 (en) 2005-06-27 2008-08-05 International Rectifier Corporation Active driving of normally on, normally off cascoded configuration devices through asymmetrical CMOS
US7855401B2 (en) 2005-06-29 2010-12-21 Cree, Inc. Passivation of wide band-gap based semiconductor devices with hydrogen-free sputtered nitrides
US7759699B2 (en) 2005-07-06 2010-07-20 International Rectifier Corporation III-nitride enhancement mode devices
JP4712459B2 (ja) 2005-07-08 2011-06-29 パナソニック株式会社 トランジスタ及びその動作方法
JP4730529B2 (ja) 2005-07-13 2011-07-20 サンケン電気株式会社 電界効果トランジスタ
US20070018199A1 (en) 2005-07-20 2007-01-25 Cree, Inc. Nitride-based transistors and fabrication methods with an etch stop layer
US7548112B2 (en) 2005-07-21 2009-06-16 Cree, Inc. Switch mode power amplifier using MIS-HEMT with field plate extension
KR100610639B1 (ko) 2005-07-22 2006-08-09 삼성전기주식회사 수직 구조 질화갈륨계 발광다이오드 소자 및 그 제조방법
JP4751150B2 (ja) 2005-08-31 2011-08-17 株式会社東芝 窒化物系半導体装置
JP4997621B2 (ja) 2005-09-05 2012-08-08 パナソニック株式会社 半導体発光素子およびそれを用いた照明装置
EP2312634B1 (en) 2005-09-07 2019-12-25 Cree, Inc. Transistors with fluorine treatment
CA2622750C (en) 2005-09-16 2015-11-03 The Regents Of The University Of California N-polar aluminum gallium nitride/gallium nitride enhancement-mode field effect transistor
US7482788B2 (en) 2005-10-12 2009-01-27 System General Corp. Buck converter for both full load and light load operations
US7547925B2 (en) 2005-11-14 2009-06-16 Palo Alto Research Center Incorporated Superlattice strain relief layer for semiconductor devices
WO2007059220A2 (en) 2005-11-15 2007-05-24 The Regents Of The University Of California Methods to shape the electric field in electron devices, passivate dislocations and point defects, and enhance the luminescence efficiency of optical devices
JP2007149794A (ja) 2005-11-25 2007-06-14 Matsushita Electric Ind Co Ltd 電界効果トランジスタ
JP2007150074A (ja) 2005-11-29 2007-06-14 Rohm Co Ltd 窒化物半導体発光素子
US7932539B2 (en) 2005-11-29 2011-04-26 The Hong Kong University Of Science And Technology Enhancement-mode III-N devices, circuits, and methods
JP2007157829A (ja) 2005-12-01 2007-06-21 Matsushita Electric Ind Co Ltd 半導体装置
TW200723624A (en) 2005-12-05 2007-06-16 Univ Nat Chiao Tung Process of producing group III nitride based reflectors
KR100661602B1 (ko) 2005-12-09 2006-12-26 삼성전기주식회사 수직 구조 질화갈륨계 led 소자의 제조방법
JP2007165446A (ja) 2005-12-12 2007-06-28 Oki Electric Ind Co Ltd 半導体素子のオーミックコンタクト構造
US7419892B2 (en) 2005-12-13 2008-09-02 Cree, Inc. Semiconductor devices including implanted regions and protective layers and methods of forming the same
JP5065595B2 (ja) 2005-12-28 2012-11-07 株式会社東芝 窒化物系半導体装置
WO2007077666A1 (ja) 2005-12-28 2007-07-12 Nec Corporation 電界効果トランジスタ、ならびに、該電界効果トランジスタの作製に供される多層エピタキシャル膜
US7709269B2 (en) 2006-01-17 2010-05-04 Cree, Inc. Methods of fabricating transistors including dielectrically-supported gate electrodes
US7592211B2 (en) 2006-01-17 2009-09-22 Cree, Inc. Methods of fabricating transistors including supported gate electrodes
JP2007215331A (ja) 2006-02-10 2007-08-23 Hitachi Ltd 昇圧回路
US7566918B2 (en) 2006-02-23 2009-07-28 Cree, Inc. Nitride based transistors for millimeter wave operation
JP2007242853A (ja) 2006-03-08 2007-09-20 Sanken Electric Co Ltd 半導体基体及びこれを使用した半導体装置
WO2007108055A1 (ja) 2006-03-16 2007-09-27 Fujitsu Limited 化合物半導体装置及びその製造方法
TW200742076A (en) 2006-03-17 2007-11-01 Sumitomo Chemical Co Semiconductor field effect transistor and method of manufacturing the same
JP2009530862A (ja) 2006-03-20 2009-08-27 インターナショナル レクティファイアー コーポレイション 併合ゲートカスコードトランジスタ
US7388236B2 (en) 2006-03-29 2008-06-17 Cree, Inc. High efficiency and/or high power density wide bandgap transistors
US7745851B2 (en) 2006-04-13 2010-06-29 Cree, Inc. Polytype hetero-interface high electron mobility device and method of making
US7629627B2 (en) 2006-04-18 2009-12-08 University Of Massachusetts Field effect transistor with independently biased gates
JP5065616B2 (ja) 2006-04-21 2012-11-07 株式会社東芝 窒化物半導体素子
US20080001173A1 (en) * 2006-06-23 2008-01-03 International Business Machines Corporation BURIED CHANNEL MOSFET USING III-V COMPOUND SEMICONDUCTORS AND HIGH k GATE DIELECTRICS
EP1883141B1 (de) 2006-07-27 2017-05-24 OSRAM Opto Semiconductors GmbH LD oder LED mit Übergitter-Mantelschicht
TW200830550A (en) 2006-08-18 2008-07-16 Univ California High breakdown enhancement mode gallium nitride based high electron mobility transistors with integrated slant field plate
JP5200936B2 (ja) 2006-09-20 2013-06-05 富士通株式会社 電界効果トランジスタおよびその製造方法
KR100782430B1 (ko) 2006-09-22 2007-12-05 한국과학기술원 고전력을 위한 내부전계전극을 갖는 갈륨나이트라이드기반의 고전자 이동도 트랜지스터 구조
JP5520432B2 (ja) 2006-10-03 2014-06-11 古河電気工業株式会社 半導体トランジスタの製造方法
JP4282708B2 (ja) 2006-10-20 2009-06-24 株式会社東芝 窒化物系半導体装置
CA2669228C (en) 2006-11-15 2014-12-16 The Regents Of The University Of California Method for heteroepitaxial growth of high-quality n-face gan, inn, and ain and their alloys by metal organic chemical vapor deposition
US8193020B2 (en) 2006-11-15 2012-06-05 The Regents Of The University Of California Method for heteroepitaxial growth of high-quality N-face GaN, InN, and AlN and their alloys by metal organic chemical vapor deposition
JP5332168B2 (ja) 2006-11-17 2013-11-06 住友電気工業株式会社 Iii族窒化物結晶の製造方法
US7692263B2 (en) 2006-11-21 2010-04-06 Cree, Inc. High voltage GaN transistors
JP5211468B2 (ja) 2006-11-24 2013-06-12 日産自動車株式会社 半導体装置の製造方法
US8476125B2 (en) 2006-12-15 2013-07-02 University Of South Carolina Fabrication technique for high frequency, high power group III nitride electronic devices
JP5114947B2 (ja) 2006-12-28 2013-01-09 富士通株式会社 窒化物半導体装置とその製造方法
JP2008199771A (ja) 2007-02-13 2008-08-28 Fujitsu Ten Ltd 昇圧回路制御装置、及び昇圧回路
US7655962B2 (en) 2007-02-23 2010-02-02 Sensor Electronic Technology, Inc. Enhancement mode insulated gate heterostructure field-effect transistor with electrically isolated RF-enhanced source contact
US8110425B2 (en) 2007-03-20 2012-02-07 Luminus Devices, Inc. Laser liftoff structure and related methods
US7501670B2 (en) 2007-03-20 2009-03-10 Velox Semiconductor Corporation Cascode circuit employing a depletion-mode, GaN-based FET
JP2008243848A (ja) 2007-03-23 2008-10-09 Sanken Electric Co Ltd 半導体装置
WO2008121980A1 (en) 2007-03-29 2008-10-09 The Regents Of The University Of California N-face high electron mobility transistors with low buffer leakage and low parasitic resistance
US20090085065A1 (en) 2007-03-29 2009-04-02 The Regents Of The University Of California Method to fabricate iii-n semiconductor devices on the n-face of layers which are grown in the iii-face direction using wafer bonding and substrate removal
FR2914500B1 (fr) 2007-03-30 2009-11-20 Picogiga Internat Dispositif electronique a contact ohmique ameliore
JP5292716B2 (ja) 2007-03-30 2013-09-18 富士通株式会社 化合物半導体装置
JP2008270521A (ja) 2007-04-20 2008-11-06 Matsushita Electric Ind Co Ltd 電界効果トランジスタ
WO2008129071A1 (en) 2007-04-24 2008-10-30 Ingenium Pharmaceuticals Gmbh Inhibitors of protein kinases
US9647103B2 (en) 2007-05-04 2017-05-09 Sensor Electronic Technology, Inc. Semiconductor device with modulated field element isolated from gate electrode
US7961482B2 (en) 2007-05-09 2011-06-14 International Rectifier Corporation Bi-directional HEMT/GaN half-bridge circuit
JP2008288289A (ja) 2007-05-16 2008-11-27 Oki Electric Ind Co Ltd 電界効果トランジスタとその製造方法
CN101312207B (zh) 2007-05-21 2011-01-05 西安捷威半导体有限公司 增强型hemt器件及其制造方法
TW200903805A (en) 2007-05-24 2009-01-16 Univ California Polarization-induced barriers for N-face nitride-based electronics
WO2008151138A1 (en) 2007-06-01 2008-12-11 The Regents Of The University Of California P-gan/algan/aln/gan enhancement-mode field effect transistor
JP2008306130A (ja) 2007-06-11 2008-12-18 Sanken Electric Co Ltd 電界効果型半導体装置及びその製造方法
US20100133506A1 (en) 2007-06-15 2010-06-03 Rohm Co., Ltd. Nitride semiconductor light emitting element and method for manufacturing nitride semiconductor
JP4478175B2 (ja) 2007-06-26 2010-06-09 株式会社東芝 半導体装置
US7598108B2 (en) 2007-07-06 2009-10-06 Sharp Laboratories Of America, Inc. Gallium nitride-on-silicon interface using multiple aluminum compound buffer layers
CN101359686B (zh) 2007-08-03 2013-01-02 香港科技大学 可靠的常关型ⅲ-氮化物有源器件结构及相关方法和系统
JP4775859B2 (ja) 2007-08-24 2011-09-21 シャープ株式会社 窒化物半導体装置とそれを含む電力変換装置
US7875537B2 (en) 2007-08-29 2011-01-25 Cree, Inc. High temperature ion implantation of nitride based HEMTs
US7859021B2 (en) 2007-08-29 2010-12-28 Sanken Electric Co., Ltd. Field-effect semiconductor device
JP4584293B2 (ja) 2007-08-31 2010-11-17 富士通株式会社 窒化物半導体装置、ドハティ増幅器、ドレイン電圧制御増幅器
US7875907B2 (en) 2007-09-12 2011-01-25 Transphorm Inc. III-nitride bidirectional switches
US20090075455A1 (en) 2007-09-14 2009-03-19 Umesh Mishra Growing N-polar III-nitride Structures
US7795642B2 (en) 2007-09-14 2010-09-14 Transphorm, Inc. III-nitride devices with recessed gates
US20090072269A1 (en) 2007-09-17 2009-03-19 Chang Soo Suh Gallium nitride diodes and integrated components
US7915643B2 (en) 2007-09-17 2011-03-29 Transphorm Inc. Enhancement mode gallium nitride power devices
JP2009081406A (ja) 2007-09-27 2009-04-16 Showa Denko Kk Iii族窒化物半導体発光素子及びその製造方法、並びにランプ
JP2009081379A (ja) 2007-09-27 2009-04-16 Showa Denko Kk Iii族窒化物半導体発光素子
TWI490921B (zh) 2007-11-21 2015-07-01 Mitsubishi Chem Corp Crystalline Growth Method of Nitride Semiconductor and Nitride Semiconductor and Nitride Semiconductor Light-emitting Element
CN101897029B (zh) 2007-12-10 2015-08-12 特兰斯夫公司 绝缘栅e模式晶体管
JP5100413B2 (ja) 2008-01-24 2012-12-19 株式会社東芝 半導体装置およびその製造方法
US7965126B2 (en) 2008-02-12 2011-06-21 Transphorm Inc. Bridge circuits and their components
US8674407B2 (en) 2008-03-12 2014-03-18 Renesas Electronics Corporation Semiconductor device using a group III nitride-based semiconductor
US8076699B2 (en) 2008-04-02 2011-12-13 The Hong Kong Univ. Of Science And Technology Integrated HEMT and lateral field-effect rectifier combinations, methods, and systems
US8519438B2 (en) 2008-04-23 2013-08-27 Transphorm Inc. Enhancement mode III-N HEMTs
JP2010050347A (ja) 2008-08-22 2010-03-04 Oki Electric Ind Co Ltd 半導体装置及びその製造方法
TWI371163B (en) 2008-09-12 2012-08-21 Glacialtech Inc Unidirectional mosfet and applications thereof
US8524562B2 (en) * 2008-09-16 2013-09-03 Imec Method for reducing Fermi-Level-Pinning in a non-silicon channel MOS device
US9112009B2 (en) 2008-09-16 2015-08-18 International Rectifier Corporation III-nitride device with back-gate and field plate for improving transconductance
US8289065B2 (en) 2008-09-23 2012-10-16 Transphorm Inc. Inductive load power switching circuits
JP2010087076A (ja) 2008-09-30 2010-04-15 Oki Electric Ind Co Ltd 半導体装置
US7898004B2 (en) 2008-12-10 2011-03-01 Transphorm Inc. Semiconductor heterostructure diodes
US7884394B2 (en) 2009-02-09 2011-02-08 Transphorm Inc. III-nitride devices and circuits
JP2010219117A (ja) 2009-03-13 2010-09-30 Toshiba Corp 半導体装置
TWI409859B (zh) 2009-04-08 2013-09-21 Efficient Power Conversion Corp 氮化鎵緩衝層中之摻雜劑擴散調變技術
US8742459B2 (en) 2009-05-14 2014-06-03 Transphorm Inc. High voltage III-nitride semiconductor devices
US8390000B2 (en) 2009-08-28 2013-03-05 Transphorm Inc. Semiconductor devices with field plates
JP4796665B2 (ja) 2009-09-03 2011-10-19 パナソニック株式会社 半導体装置およびその製造方法
KR101204613B1 (ko) 2009-09-25 2012-11-23 삼성전기주식회사 반도체 소자 및 그 제조 방법
EP2502275A1 (en) 2009-11-19 2012-09-26 Freescale Semiconductor, Inc. Lateral power transistor device and method of manufacturing the same
US8389977B2 (en) 2009-12-10 2013-03-05 Transphorm Inc. Reverse side engineered III-nitride devices
JP2013513944A (ja) 2009-12-11 2013-04-22 ナショナル セミコンダクター コーポレーション ガリウム窒化物又は他の窒化物ベースの半導体デバイスの裏側応力補償
US8227833B2 (en) 2009-12-23 2012-07-24 Intel Corporation Dual layer gate dielectrics for non-silicon semiconductor devices
US8530904B2 (en) 2010-03-19 2013-09-10 Infineon Technologies Austria Ag Semiconductor device including a normally-on transistor and a normally-off transistor
KR101046055B1 (ko) 2010-03-26 2011-07-01 삼성전기주식회사 반도체 소자 및 그 제조 방법
US8223458B2 (en) 2010-04-08 2012-07-17 Hitachi Global Storage Technologies Netherlands B.V. Magnetic head having an asymmetrical shape and systems thereof
US8772832B2 (en) 2010-06-04 2014-07-08 Hrl Laboratories, Llc GaN HEMTs with a back gate connected to the source
US8742460B2 (en) 2010-12-15 2014-06-03 Transphorm Inc. Transistors with isolation regions
US8643062B2 (en) 2011-02-02 2014-02-04 Transphorm Inc. III-N device structures and methods
JP5775321B2 (ja) 2011-02-17 2015-09-09 トランスフォーム・ジャパン株式会社 半導体装置及びその製造方法、電源装置
US8786327B2 (en) 2011-02-28 2014-07-22 Transphorm Inc. Electronic components with reactive filters
US8716141B2 (en) 2011-03-04 2014-05-06 Transphorm Inc. Electrode configurations for semiconductor devices
KR20120120829A (ko) 2011-04-25 2012-11-02 삼성전기주식회사 질화물 반도체 소자 및 그 제조방법
JP5075264B1 (ja) 2011-05-25 2012-11-21 シャープ株式会社 スイッチング素子
US8901604B2 (en) 2011-09-06 2014-12-02 Transphorm Inc. Semiconductor devices with guard rings
US8598937B2 (en) 2011-10-07 2013-12-03 Transphorm Inc. High power semiconductor electronic components with increased reliability
US20130328061A1 (en) 2012-06-07 2013-12-12 Hrl Laboratories, Llc. Normally-off gallium nitride transistor with insulating gate and method of making the same
JP5985282B2 (ja) * 2012-07-12 2016-09-06 ルネサスエレクトロニクス株式会社 半導体装置
US8803246B2 (en) 2012-07-16 2014-08-12 Transphorm Inc. Semiconductor electronic components with integrated current limiters
US9245992B2 (en) 2013-03-15 2016-01-26 Transphorm Inc. Carbon doping semiconductor devices
WO2015156875A2 (en) * 2014-01-15 2015-10-15 The Regents Of The University Of California Metalorganic chemical vapor deposition of oxide dielectrics on n-polar iii-nitride semiconductors with high interface quality and tunable fixed interface charge
WO2015147802A1 (en) * 2014-03-25 2015-10-01 Intel Corporation Iii-n transistors with epitaxial layers providing steep subthreshold swing

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110108885A1 (en) * 2008-03-19 2011-05-12 Sumitomo Chemical Company Limite Semiconductor device and method of manufacturing a semiconductor device
US20100025730A1 (en) * 2008-07-31 2010-02-04 Cree, Inc. Normally-off Semiconductor Devices and Methods of Fabricating the Same
US20140264431A1 (en) * 2013-03-13 2014-09-18 Transphorm Inc. Enhancement-mode iii-nitride devices

Also Published As

Publication number Publication date
CN108604597B (zh) 2021-09-17
JP6888013B2 (ja) 2021-06-16
TW201735184A (zh) 2017-10-01
WO2017123999A1 (en) 2017-07-20
JP2019505992A (ja) 2019-02-28
US20210043750A1 (en) 2021-02-11
US11322599B2 (en) 2022-05-03
CN108604597A (zh) 2018-09-28

Similar Documents

Publication Publication Date Title
TWI719116B (zh) 具有al1-xsixo閘極絕緣體的增強型iii族氮化物元件
US9935190B2 (en) Forming enhancement mode III-nitride devices
US9620599B2 (en) GaN-based semiconductor transistor
US10014402B1 (en) High electron mobility transistor (HEMT) device structure
US9406792B2 (en) Semiconductor device having GaN-based layer
US9490324B2 (en) N-polar III-nitride transistors
US8841702B2 (en) Enhancement mode III-N HEMTs
US7851825B2 (en) Insulated gate e-mode transistors
US7795642B2 (en) III-nitride devices with recessed gates
Choi et al. Improvement of $ V_ {\rm th} $ Instability in Normally-Off GaN MIS-HEMTs Employing ${\rm PEALD}\hbox {-}{\rm SiN} _ {\rm x} $ as an Interfacial Layer
US9443969B2 (en) Transistor having metal diffusion barrier
JP6591169B2 (ja) 半導体装置及びその製造方法
JP2014236105A (ja) 半導体装置および半導体装置の製造方法
JP2017195400A (ja) 半導体装置
CN110875379B (zh) 一种半导体器件及其制造方法
CN110875381B (zh) 一种半导体器件及其制造方法
JP6728123B2 (ja) 半導体装置、電源回路、及び、コンピュータ
US11699723B1 (en) N-polar III-nitride device structures with a p-type layer
KR102080744B1 (ko) 질화물 반도체 소자 및 그 제조 방법