CN110875379B - 一种半导体器件及其制造方法 - Google Patents

一种半导体器件及其制造方法 Download PDF

Info

Publication number
CN110875379B
CN110875379B CN201810997638.5A CN201810997638A CN110875379B CN 110875379 B CN110875379 B CN 110875379B CN 201810997638 A CN201810997638 A CN 201810997638A CN 110875379 B CN110875379 B CN 110875379B
Authority
CN
China
Prior art keywords
layer
gate
semiconductor device
substrate
modulation layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810997638.5A
Other languages
English (en)
Other versions
CN110875379A (zh
Inventor
裴轶
钱洪途
吴星星
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Dynax Semiconductor Inc
Original Assignee
Dynax Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dynax Semiconductor Inc filed Critical Dynax Semiconductor Inc
Priority to CN201810997638.5A priority Critical patent/CN110875379B/zh
Publication of CN110875379A publication Critical patent/CN110875379A/zh
Application granted granted Critical
Publication of CN110875379B publication Critical patent/CN110875379B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66446Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET]
    • H01L29/66462Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET] with a heterojunction interface channel or gate, e.g. HFET, HIGFET, SISFET, HJFET, HEMT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Junction Field-Effect Transistors (AREA)

Abstract

本发明实施例公开了一种半导体器件及其制造方法,该半导体器件包括:衬底、形成在所述衬底上的外延多层结构、以及形成在所述外延多层结构上的栅极结构,所述栅极结构嵌置于所述外延多层结构内,所述栅极结构依次包括栅极沟道层、栅极调制层和栅极金属层,所述栅极调制层的材料含铝组分,且所述铝组分含量是变量。本发明的栅极调制层可以有效避免栅极沟道层与周围沟道层之间的高度差而导致的导通电阻升高问题,实现了对半导体器件的阈值电压的精确控制,提高了阈值电压均匀性和电子迁移率。

Description

一种半导体器件及其制造方法
技术领域
本发明实施例涉及微电子技术,尤其涉及一种半导体器件及其制造方法。
背景技术
氮化镓(GaN)基半导体材料具有禁带宽度大,耐高压、耐高温、耐腐蚀、抗辐射等特点。而且GaN可以通过异质结构形成高电子迁移率晶体管(HEMT),具有高击穿电压、低导通电阻、高开关频率、低损耗等优势,是制作功率器件的理想材料。GaN HEMT根据其导电方式的不同,分为增强型和耗尽型两种。
AlGaN/GaN异质结构中存在较强的二维电子气且具有高电子迁移率,通常采用AlGaN/GaN异质结形成的器件为耗尽型器件。而在许多地方耗尽型氮化镓器件的应用具有一定的局限性,比如在电路系统中,需要设计负电压的栅极驱动电路以实现对器件的控制,增大了电路复杂性。此外,耗尽型器件在失效时存在安全性的不足,不适宜应用在功率开关器件中。因此增强型氮化镓器件的研究具有十分重要的意义。
基于p型栅技术制备增强型HEMT是一种可行的方案,通过p型氮化物来提拉AlGaN/GaN异质结处的费米能级,形成耗尽区,从而实现增强型氮化镓器件。在现有技术中,通常采用在栅极区采用部分刻蚀栅极调制层,并生长p型氮化物层形成半导体器件。然而,在栅极区沟道层、势垒层的引入会引起导通电阻升高等问题,影响增强型氮化镓器件的可靠性。
发明内容
本发明实施例提供一种半导体器件及其制造方法,解决现有半导体器件导通电阻大、阈值电压均匀性差、电子迁移率低的问题。
一种半导体器件,包括:衬底、形成在所述衬底上的外延多层结构、以及形成在所述外延多层结构上的栅极结构,所述栅极结构嵌置于所述外延多层结构内,所述栅极结构依次包括栅极沟道层、栅极调制层和栅极金属层,所述栅极调制层的材料含铝组分,且所述铝组分含量是变量。
进一步地,所述栅极调制层的铝组分含量在0-50%之间调制变化,形成具有一定厚度的极化区域。
进一步地,所述栅极调制层的铝组分在远离衬底的方向上呈增加变化趋势。
进一步地,所述栅极调制层包括含有不同铝组分的层叠结构。
进一步地,所述栅极调制层中的铝组分含量和栅极调制层的厚度成反比关系。
进一步地,所述外延多层结构包括沟道层和势垒层,所述势垒层与沟道层接触面处形成第一二维电子气层,所述栅极调制层内形成极化区,且所述极化区与所述第一二维电子气层形成连接。
进一步地,所述第一二维电子层位于所述栅极调制层的上下两个表面之间。
进一步地,所述栅极调制层的靠近所述衬底一侧的表面与所述沟道层的背离所述衬底的一侧表面之间的间距范围为2nm-30nm。
进一步地,所述栅极调制层的靠近所述衬底一侧的表面位于所述沟道层内。
进一步地,所述外延多层结构还包括形成在所述沟道层的面向所述衬底一侧表面的缓冲层,所述栅极沟道层的第一表面延伸至所述缓冲层内。
进一步地,所述栅极结构还包括在所述栅极调制层背离衬底一侧的p型氮化物层或/和在栅极沟道层面向衬底一侧的栅极背势垒层。
一种半导体器件的制造方法,包括:提供一衬底;
在所述衬底上形成外延多层结构,所述外延多层结构包括沟道层;
在所述外延多层结构上形成栅极结构,所述栅极结构嵌置于所述外延多层结构内,所述栅极结构包括采用二次生长工艺依次层叠形成的栅极沟道层和栅极调制层,以及栅极金属层,在形成所述栅极调制层时,使用含铝组分且所述铝组分含量是变量的材料。
本发明实施例中,通过设置栅极调制层的铝组分变化,从而达到减小栅极沟道层和周围沟道层之间的高度差所导致的导通电阻升高的问题,实现降低半导体器件栅极沟道层与周围沟道层之间的距离要求,大大降低半导体器件的工艺难度,提高器件可靠性和成品率;且栅极沟道层和栅极调制层由二次生长工艺形成,避免了刻蚀损伤对导通电阻和阈值电压均匀性的影响。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图做一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1~图6是本发明实施例提供的多种半导体器件的示意图;
图7是本发明实施例提供的一种半导体器件的制造方法的流程图;
图8是本发明实施例提供的一种半导体器件的制造流程图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,以下将参照本发明实施例中的附图,通过实施方式清楚、完整地描述本发明的技术方案,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
参考图1所示,为本发明实施例提供的一种半导体器件的示意图。该半导体器件包括:衬底10、形成在衬底10上的外延多层结构20、以及形成在外延多层结构20上的栅极结构30,栅极结构30嵌置于外延多层结构20内,外延多层结构20包括沟道层21,栅极结构30包括的栅极沟道层31和为了缓解栅极沟道层31与沟道层21之间的高度差而设置的栅极调制层32。本实施例中,可选衬底10的材料为蓝宝石、碳化硅、硅、铌酸锂、绝缘衬底硅、氮化镓和氮化铝中的任意一种。本领域技术人员可以理解,半导体器件的衬底包括但不限于以上示例,任意一种可作为半导体器件的衬底的材料均落入本发明的保护范围。
本实施例中,衬底10上形成有外延多层结构20。外延多层结构20包括沟道层21,外延多层结构20还包括形成在沟道层21上的势垒层24,可选沟道层 21的材料为氮化镓,势垒层24的材料为铝镓氮层或铝铟镓氮层,其中势垒层 24中铝的含量可从0到1范围内变化。沟道层21还和位于其上方的势垒层24 一起形成异质结结构,则沟道层21提供了二维电子气运动的沟道,具体的沟道层21与势垒层24的接触面处形成有第一二维电子气层21a。本领域技术人员可以理解,势垒层的材料和厚度包括但不限于以上示例,相关从业人员可根据产品所需合理选取势垒层的材料和厚度。
本实施例中,外延多层结构20上形成有栅极结构30,栅极结构30嵌置于外延多层结构20内,具体的,形成外延多层结构20后,对外延多层结构20进行选择区域刻蚀以形成栅极区域,再在栅极区域中外延多层结构20内嵌置栅极结构30。
本实施例中,栅极结构30包括栅极沟道层31和栅极调制层32。该栅极调制层32是含铝的III-V半导体材料,可选栅极调制层32中铝含量小于或等于 50%,用以调制栅极沟道层31与周围沟道层21存在高度差。本实施例栅极调制层32的铝组分含量是由下至上逐渐变化的,且在0-50%之间调制变化,可以形成具有一定厚度的极化区域,与第一二维电子气连接。
可选地,栅极调制层32内形成具有一定厚度的极化区域,本实施例中,栅极调制层32的铝组分在远离衬底10的方向上呈增加变化趋势,优选的,铝组分是线性增加的;可以通过在栅极调制层32中形极化区域,将第一二维电子气层21a和极化区域连接。因此本发明可实现降低半导体器件栅极沟道层与周围沟道层之间的距离要求,大大降低半导体器件的工艺难度,提高器件可靠性和成品率。
例如采用二次生长工艺形成栅极沟道层31和栅极调制层32,则栅极沟道层31和栅极调制层32只会生长在外延多层结构20中刻蚀出的栅极区域,实现了栅极结构30的选择性二次生长。可选该二次生长工艺为金属有机化合物气相沉积工艺MOCVD或分子束外延工艺MBE。基于采用二次生长工艺生长形成栅极沟道层31和栅极调制层32,因此栅极沟道层31和栅极调制层32均没有刻蚀损伤,可同时避免二维电子气的电子迁移率下降、漏电流大等问题。
在一种实施例中,栅极调制层32的铝组分在远离衬底10的方向上是渐变增加的,从而使极化电荷在远离衬底10的方向上逐渐增加,以保证栅极区域被耗尽的基础上,更好地形成连贯的极化区域和第一二维电子气连接。优选地,在栅极调制层32中形成具有一定厚度的n型极化调制区,可较容易的连接第一二维电子气和栅极结构中的极化区,可选地,n型调制区厚度小于等于30nm,优选地,栅极调制层32中的n型调制区厚度范围为3-28nm。
在一种实施例中,如图2,栅极调制层32是含有不同铝组分的层叠结构,如图2所示,至少包含两层不同铝组分的栅极调制层32,相邻单层层之间的铝组分含量相差小于等于10%,优选地,靠近衬底方向的单层中铝组分含量小于远离衬底方向的单层中铝组分含量。
在研究中发现,栅极调制层32的厚度和铝组分共同作用,其结果同时影响栅极调制层中极化的分布,从而影响栅极调制层中形成的极化掺杂浓度。栅极调制层32的铝组分含量和厚度成反比关系,即栅极调制层32的铝组分含量越高,则栅极调制层32的厚度越小,从而保证形成的极化掺杂浓度不变并可以被耗尽。在一种实施例中,栅极调制层32的铝组分含量小于等于30%,则栅极调制层32的厚度范围为1-10nm,优选地,栅极调制层的铝组分在远离衬底方向上为由0至30%线性渐变增加;可选的,栅极调制层32的铝组分含量小于等于 20%,则栅极调制层32的厚度范围为1-15nm,优选地,栅极调制层的铝组分在远离衬底方向上为由0至20%线性渐变增加。
本发明通过改变栅极调制层32的铝组分含量,实现降低栅极沟道层31和周围沟道层21之间较精细的距离范围要求,再通过改变铝组分含量在0-50%范围内调制变化,使得形成具有一定厚度的极化区域,与第一二维电子气连接。因此,本发明可以大大降低栅极沟道层31和周围沟道层21之间的距离要求,相比传统的半导体器件,可实现在较宽的距离范围内实现二维电子气的连接,大大降低工艺难度和工艺精度要求。
在一种实施方式中,所述第一二维电子层21a位于所述栅极调制层32的上下两个表面之间,以保证栅极调制层中的极化区域与第一二维电子层21a充分连接接触。可选地,所述栅极调制层32的靠近所述衬底10一侧的表面与所述沟道层21的背离所述衬底10的一侧表面之间的间距范围为2nm-30nm,以保证栅极区的极化可以被耗尽。可选地,栅极调制层32的组成材料为铝镓氮材料 AlGaN、氮化铝材料AlN或铝铟镓氮AlInGaN材料。
在另一种实施例中,栅极调制层32的靠近所述衬底10一侧的表面位于所述沟道层21内。栅极调制层背离衬底10的表面上方形成p型氮化物层33。栅极调制层32内的极化区域应当与第一二维电子气连接的基础上控制在一定的浓度范围内,才能保证栅极区域极化被耗尽,形成半导体器件,所以将栅极调制层32的靠近所述衬底10一侧的表面位于所述沟道层21内,可以很好地控制极化区域和第一二维电子气的连接。
可选的,栅极调制层32的靠近所述衬底10一侧的表面位于沟道层21表面的第一二维电子气层21a的靠近衬底10一侧的下方或者齐平,可以保证栅极结构30的极化区域与外延多层结构20的第一二维电子气层21a相接近的基础上,实现降低半导体器件栅极沟道层与周围沟道层之间的距离要求,大大降低半导体器件的工艺难度。
在一种实施例中,所述栅极沟道层31的两个表面均位于沟道层21内部,即栅极沟道层31位于沟道层21内部且厚度小于沟道层21的厚度,这种设置既可以保证极化区域和第一二维电子气连接,还能减小栅极沟道层和周围的沟道层之间的高度差。
实际中,如图3,可选外延多层结构20还包括成核层22、缓冲层23和介质层25。外延多层结构20的成核层22主要起到匹配衬底10和外延多层结构 20中其他半导体材料层的作用,以此提高其他半导体材料层的成膜质量,同时还能够保护衬底10不被外延多层结构20中其他半导体材料层的离子(如镓金属离子)侵入,提高了半导体器件的性能。成核层22的质量还能够影响其上方其他半导体材料层的晶体质量、表面形貌以及电学性质等参数,而成核层22的质量与成核层22的生长工艺条件相关,具体的成核层22的生长温度和厚度随着不同的衬底10的材料而变化,因此选取不同的衬底10材料时,为了形成质量优异的成核层22,相关从业人员可合理选取成核层22的生长工艺条件,不同衬底材料下成核层的生长工艺条件也发生相应变化,在此不具体限定和说明。可选成核层22的材料为氮化铝,本领域技术人员可以理解,成核层的材料包括但不限于以上示例,任意一种可作为半导体器件的成核层的材料均落入本发明的保护范围。
外延多层结构20的缓冲层23主要起到释放应力、提高晶体质量、降低漏电、提高击穿电压的作用。可选缓冲层23的材料为铝镓氮材料AlxGayN,其中 x+y=1,以及缓冲层23的铝组分沿生长方向不断减小。在其他实施例中,还可选缓冲层23的材料为AlN/GaN超晶结构或含有AlN材料的GaN结构。
外延多层结构20的介质层25主要起到钝化层的作用,同时该介质层25在进行栅极区域刻蚀过程中以及后续生长栅极结构30过程中还起到掩膜的作用,使得栅极结构30的选择性生长得以实现。具体的,在二次生长中,栅极结构 30中栅极沟道层31和栅极调制层32在介质层25上的生长速率远低于在氮化镓沟道层21上的生长速率,因此通过利用介质层25覆盖,二次生长的栅极沟道层31材料和栅极调制层32材料只存在于外延多层结构20中刻蚀出的栅极区域,实现了栅极结构30的选择性生长。可选介质层25的材料为SiN、SiO2、 SiON、Al2O3、HfO2和HfAlOx中的任意一种或多种组合。该介质层25可以在金属有机化合物化学气相沉积(MOCVD)腔内进行原位生长,也可以通过低压力化学气相沉积工艺LPCVD、原子层沉积工艺ALD或者等离子体增强化学气相沉积工艺PECVD进行生长。
本实施例中,采用二次生长工艺形成栅极调制层,能够准确控制栅极调制层的厚度并提高栅极调制层的厚度均匀性,从而达到准确控制阈值电压和提高均匀性的效果。再通过改变栅极调制层32的铝组分含量,形成具有一定厚度的极化区域,实现降低栅极沟道层31和周围沟道层21的高度差,与第一二维电子气连接。本实施例中,采用二次生长工艺生长形成栅极沟道层和栅极调制层,在栅极调制层内形成有极化调制区域,则极化区域远离刻蚀损伤,如此可避免刻蚀损伤导致的漏电流大等问题。
参考图4所示,为本发明实施例提供的一种半导体器件的示意图。本实施例所示半导体器件与图1~图3所示半导体器件的区别仅在于,外延多层结构20 还包括形成在沟道层21的面向衬底10一侧表面的缓冲层23,栅极沟道层31 的第一表面延伸至缓冲层23内。
本实施例中,栅极沟道层31的第一表面延伸至缓冲层23内,栅极沟道层 31的背离衬底10的第二表面位于沟道层21内,则可以降低栅极沟道层31与沟道层21之间的高度差,从而降低半导体器件的导通电阻。同时,栅极结构 30中采用二次生长工艺依次层叠形成栅极沟道层31和栅极调制层32,能够准确控制栅极调制层32的厚度并提高栅极调制层32的厚度均匀性,从而达到准确控制阈值电压和提高阈值电压均匀性的效果。
示例性的,在上述任意实施例的基础上,如图1~图4所示可选栅极结构30 还包括依次层叠形成在栅极调制层32上的p型氮化物层33和栅极金属层34。 p型氮化物层33主要用于起到耗尽栅极区域的极化,形成耗尽区的作用,以此形成半导体器件。可选p型氮化物层33的厚度大于或等于50nm;可选p型氮化物层33的组成材料为铝镓氮AlGaN材料、铝铟氮AlInN材料、铝氮AlN材料、铝铟镓氮AlInGaN材料、铟镓氮InGaN材料或氮化镓GaN材料;可选p 型氮化物层33的空穴浓度应大于或等于1*1017cm-3。p型氮化物层33用于耗尽栅极区域的极化,其厚度和空穴浓度与耗尽效果相关,因此相关从业人员可根据产品所需合理设定p型氮化物层的厚度和空穴浓度,以保证耗尽栅极结构中的极化,使器件的阈值电压大于0V,形成半导体器件。栅极金属层34可以是 Ni、W、Ti、Pd、Au、Al中的一种或是其组合,栅极金属层34可以是方形或T 型。
参考图5所示,为本发明实施例提供的一种半导体器件的示意图。本实施例提供的半导体器件与上述任意实施例的区别仅在于,可选栅极结构30还包括形成在p型氮化物层33和栅极金属层34之间的栅极介质层35。可选栅极介质层35可以为氮化硅SiN材料、二氧化硅SiO2材料、氮氧化硅SiON材料、氧化铝Al2O3材料和氧化铪HfO2材料材料中的任意一种或多种组合。栅极介质层35 具有电容功能,在p型氮化物层33和栅极金属层34之间形成栅极介质层35,则只有给栅极金属层34施加更高的电压才能使器件导通,如此可进一步提高半导体器件的阈值电压,降低栅极漏电,增大栅压摆幅。
可选栅极介质层35的厚度大于或等于5nm且小于或等于50nm。半导体器件的阈值电压与栅极介质层35的厚度成线性关系,因此相关从业人员可根据产品所需,根据半导体器件的阈值电压所需调整栅极介质层35的厚度,通常为 5-50nm。
可选栅极介质层35的生长工艺为金属有机化合物化学气相沉积工艺、低压力化学气相沉积工艺、原子层沉积工艺或者等离子体增强化学气相沉积工艺,即栅极介质层35可以在MOCVD腔内进行原位生长,也可以通过LPCVD、ALD 或者PECVD等工艺生长。生长栅极介质层35之前,可选在MOCVD腔内已经采用二次生长工艺生长出栅极结构30的栅极沟道层31、栅极调制层32和p型氮化物33,在MOCVD腔内栅极沟道层31、栅极调制层32和p型氮化物33的界面处不会受到氧化影响,晶体质量更好,因此栅极介质层35的生长工艺不会影响栅极沟道层31和栅极调制层32的生长质量和性能。
参考图6所示,为本发明实施例提供的一种半导体器件的示意图。本实施例提供的半导体器件与上述任意实施例的区别仅在于,可选栅极结构30还包括形成在栅极沟道层31的面向衬底10一侧表面的栅极背势垒层36。该栅极背势垒层36能够起到耗尽栅极结构中的极化,与p型氮化物层33的作用相同,还有进一步提高阈值电压的作用。在现有技术中,背势垒层通常存在于整个器件中即外延多层结构和栅极结构中,导致器件整体的二维电子气浓度降低。而在本实施例中,该背势垒只存在于栅极结构30中即栅极背势垒层36,不会降低周围的二维电子气浓度。该栅极背势垒层36可以是AlN、AlGaN、AlInN、p 型GaN中的一种或是其组合。
参考图7所示,为本发明实施例提供的半导体器件的一种制造方法的流程图,结合图1~7和图8所示,该制造方法包括:
步骤110、提供一衬底10。
步骤120、在衬底10上形成外延多层结构20,外延多层结构20包括氮化镓沟道层21。
步骤130、在外延多层结构20上形成栅极结构30,栅极结构30嵌置于外延多层结构20内,栅极结构30包括采用二次生长工艺依次层叠形成的栅极沟道层31和栅极调制层32,栅极调制层32是含铝材料,例如,铝镓氮材料AlGaN、氮化铝材料AlN或铝铟镓氮AlInGaN材料等,设置栅极调制层32中铝含量小于或等于50%。
对外延多层结构20进行局部刻蚀,优选地,刻蚀至少深入其中的沟道层 21,依次形成栅极区域;在栅极区域中,以外延多层结构20作为掩模,通过选择性二次生长工艺(如MOCVD),形成栅极沟道层31和栅极调制层32。通过在栅极调制层32的生长过程中改变气体流速,使栅极调制层32的材料含有铝组分,且其铝组分含量不是恒定的,是变量,且在0-50%之间调制变化,可以形成具有一定厚度的极化区域,与第一二维电子气连接。
可选地,在衬底10上依次形成成核层22、缓冲层23、沟道层21、势垒层 24和介质层25,以构成外延多层结构20。可选外延多层结构20还包括设置在势垒层24和氮化镓沟道层21之间的氮化铝层(未示出)。具体的,可选以介质层25为掩膜采用MOCVD工艺形成栅极结构30。
可选栅极调制层32的组成材料为具有极化效应的III/V族材料。例如铝镓氮层、氮化铝层、铝铟镓氮层、铝铟氮层中的任意一种或是其组合。可选栅极调制层32的铝含量小于50%,厚度小于30nm。相关从业人员可根据产品所需,在保证栅极结构中p型氮化物层可耗尽栅极结构极化的基础上,合理设置栅极调制层的厚度和铝含量,例如可选栅极调制层的铝含量小于30%之间且厚度小于10nm,可选栅极调制层的铝含量小于20%之间且厚度小于15nm。
可选栅极结构30还包括p型氮化物层33和栅极金属层34,以及还包括栅极介质层25,栅极金属层24的制造工艺有多种如MOCVD、PECVD等,栅极金属层24为半导体器件的栅电极。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整、相互结合和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (10)

1.一种半导体器件,其特征在于,包括:
衬底、形成在所述衬底上的外延多层结构、以及形成在所述外延多层结构上的栅极结构,所述栅极结构嵌置于所述外延多层结构内,所述栅极结构依次包括栅极沟道层、栅极调制层和栅极金属层,所述栅极调制层的材料含铝组分,且所述铝组分含量是变量;
其中,所述外延多层结构包括沟道层和势垒层,所述势垒层与沟道层接触面处形成第一二维电子气层,所述第一二维电子气层位于所述栅极调制层的上下两个表面之间;所述栅极调制层内形成极化区,且所述极化区与所述第一二维电子气层形成连接。
2.根据权利要求1所述的半导体器件,其特征在于,所述栅极调制层的铝组分含量在0-50%之间调制变化,形成具有一定厚度的极化区域。
3.根据权利要求1所述的半导体器件,其特征在于,所述栅极调制层的铝组分在远离衬底的方向上呈增加变化趋势。
4.根据权利要求1所述的半导体器件,其特征在于,所述栅极调制层包括含有不同铝组分的层叠结构。
5.根据权利要求1所述的半导体器件,其特征在于,所述栅极调制层中的铝组分含量和栅极调制层的厚度成反比关系。
6.根据权利要求1-5任一项所述的半导体器件,其特征在于,所述栅极调制层的靠近所述衬底一侧的表面与所述沟道层的背离所述衬底的一侧表面之间的间距范围为2nm-30nm。
7.根据权利要求1-5任一项所述的半导体器件,其特征在于,所述栅极调制层的靠近所述衬底一侧的表面位于所述沟道层内。
8.根据权利要求1-5任一项所述的半导体器件,其特征在于,所述外延多层结构还包括形成在所述沟道层的面向所述衬底一侧表面的缓冲层,所述栅极沟道层的第一表面延伸至所述缓冲层内。
9.根据权利要求1所述的半导体器件,其特征在于,所述栅极结构还包括在所述栅极调制层背离衬底一侧的p型氮化物层或/和在栅极沟道层面向衬底一侧的栅极背势垒层。
10.一种半导体器件的制造方法,其特征在于,包括:
提供一衬底;
在所述衬底上形成外延多层结构,所述外延多层结构包括沟道层和势垒层,所述势垒层与沟道层接触面处形成第一二维电子气层;
在所述外延多层结构上形成栅极结构,所述栅极结构嵌置于所述外延多层结构内,所述栅极结构包括采用二次生长工艺依次层叠形成的栅极沟道层和栅极调制层,以及栅极金属层,在形成所述栅极调制层时,使用含铝组分且所述铝组分含量是变量的材料,其中所述栅极调制层内形成极化区,所述第一二维电子气层位于所述栅极调制层的上下两个表面之间,且所述极化区与所述第一二维电子气层形成连接。
CN201810997638.5A 2018-08-29 2018-08-29 一种半导体器件及其制造方法 Active CN110875379B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810997638.5A CN110875379B (zh) 2018-08-29 2018-08-29 一种半导体器件及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810997638.5A CN110875379B (zh) 2018-08-29 2018-08-29 一种半导体器件及其制造方法

Publications (2)

Publication Number Publication Date
CN110875379A CN110875379A (zh) 2020-03-10
CN110875379B true CN110875379B (zh) 2022-07-29

Family

ID=69714886

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810997638.5A Active CN110875379B (zh) 2018-08-29 2018-08-29 一种半导体器件及其制造方法

Country Status (1)

Country Link
CN (1) CN110875379B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113937155B (zh) * 2021-09-29 2024-01-19 西安电子科技大学 一种组份渐变复合势垒层hemt器件及其制备方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090072272A1 (en) * 2007-09-17 2009-03-19 Transphorm Inc. Enhancement mode gallium nitride power devices
CN104201199A (zh) * 2014-08-21 2014-12-10 苏州捷芯威半导体有限公司 增强型半导体器件和半导体集成电路装置
CN104465748A (zh) * 2014-11-28 2015-03-25 中国科学院半导体研究所 一种新型GaN基增强型HEMT器件及其制备方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090072272A1 (en) * 2007-09-17 2009-03-19 Transphorm Inc. Enhancement mode gallium nitride power devices
CN104201199A (zh) * 2014-08-21 2014-12-10 苏州捷芯威半导体有限公司 增强型半导体器件和半导体集成电路装置
CN104465748A (zh) * 2014-11-28 2015-03-25 中国科学院半导体研究所 一种新型GaN基增强型HEMT器件及其制备方法

Also Published As

Publication number Publication date
CN110875379A (zh) 2020-03-10

Similar Documents

Publication Publication Date Title
US11393904B2 (en) Nitride-based semiconductor device and method of manufacturing the same
TWI719116B (zh) 具有al1-xsixo閘極絕緣體的增強型iii族氮化物元件
US10014402B1 (en) High electron mobility transistor (HEMT) device structure
US9871130B2 (en) Nitride semiconductor device and manufacturing method thereof
JP5064824B2 (ja) 半導体素子
JP5670427B2 (ja) GaNバッファ層におけるドーパント拡散変調
US9318593B2 (en) Forming enhancement mode III-nitride devices
US9425267B2 (en) Transistor with charge enhanced field plate structure and method
TWI523221B (zh) 化合物半導體裝置及其製造方法
JP2010153493A (ja) 電界効果半導体装置及びその製造方法
JP2008166469A (ja) 窒化物半導体装置とその製造方法
JP6591169B2 (ja) 半導体装置及びその製造方法
US20100148184A1 (en) Gan-based field effect transistor
JP2011198837A (ja) 半導体装置およびその製造方法
JP5546104B2 (ja) GaN系電界効果トランジスタ
US20220376074A1 (en) Nitride-based semiconductor device and method for manufacturing the same
TW201419530A (zh) 化合物半導體裝置及其製造方法
JP6966689B2 (ja) 窒化物半導体装置及びその製造方法
JP5183975B2 (ja) エンハンスモード電界効果デバイスおよびその製造方法
CN107068748B (zh) 半导体功率元件
CN110875379B (zh) 一种半导体器件及其制造方法
JP2010153748A (ja) 電界効果半導体装置の製造方法
CN110875381B (zh) 一种半导体器件及其制造方法
KR20190112523A (ko) 이종접합 전계효과 트랜지스터 및 그 제조 방법
US12002879B2 (en) High electron mobility transistor and method of manufacturing the same

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant