KR20170091691A - 자기 셀 구조들, 및 제조 방법들 - Google Patents

자기 셀 구조들, 및 제조 방법들 Download PDF

Info

Publication number
KR20170091691A
KR20170091691A KR1020177017984A KR20177017984A KR20170091691A KR 20170091691 A KR20170091691 A KR 20170091691A KR 1020177017984 A KR1020177017984 A KR 1020177017984A KR 20177017984 A KR20177017984 A KR 20177017984A KR 20170091691 A KR20170091691 A KR 20170091691A
Authority
KR
South Korea
Prior art keywords
magnetic
platinum
seed material
region
tantalum
Prior art date
Application number
KR1020177017984A
Other languages
English (en)
Other versions
KR102051194B1 (ko
Inventor
웨이 첸
조나단 디. 함스
수닐 머씨
Original Assignee
마이크론 테크놀로지, 인크
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 마이크론 테크놀로지, 인크 filed Critical 마이크론 테크놀로지, 인크
Publication of KR20170091691A publication Critical patent/KR20170091691A/ko
Application granted granted Critical
Publication of KR102051194B1 publication Critical patent/KR102051194B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/80Constructional details
    • H01L43/02
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/161Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect details concerning the memory cell structure, e.g. the layers of the ferromagnetic memory cell
    • H01L43/10
    • H01L43/12
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/01Manufacture or treatment
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/80Constructional details
    • H10N50/85Magnetic active materials
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • H10B61/20Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors
    • H10B61/22Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors of the field-effect transistor [FET] type

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Hall/Mr Elements (AREA)
  • Thin Magnetic Films (AREA)

Abstract

자기 셀 구조는 탄탈륨, 백금, 및 루테늄을 포함하는 시드 재료를 포함한다. 시드 재료는 탄탈륨 부분 위에 놓인 백금 부분, 및 백금 부분 위에 놓인 루테늄 부분을 포함한다. 자기 셀 구조는 시드 재료 위에 놓인 자기 영역, 자기 영역 위에 놓인 절연 재료, 및 절연 재료 위에 놓인 다른 자기 영역을 포함한다. 자기 셀 구조를 포함하는 반도체 디바이스들, 자기 셀 구조 및 반도체 디바이스들을 형성하는 방법들이 또한 개시된다.

Description

자기 셀 구조들, 및 제조 방법들{MAGNETIC CELL STRUCTURES, AND METHODS OF FABRICATION}
우선권 주장
본 출원은 “자기 셀 구조들 및 제조 방법(MAGNETIC CELL STRUCTURES, AND METHODS OF FABRICATION)”에 대하여, 2014년 12월 2일에 출원된, 미국 특허 출원 일련 번호 제14/558,367호의 출원일의 이익을 주장한다.
기술분야
본 출원에 개시된 실시예들은 자기 영역들을 포함한 자기 셀 구조들에 관한 것이다. 보다 구체적으로, 본 출원에서 개시된 실시예들은 반도체 구조들 및 시드 재료들을 포함하는 자기 셀 구조들 및 개선된 자기 특성들을 나타내는 자기 구조들, 관련 자기 셀 구조들, 및 이런 반도체 구조들 및 자기 셀 구조들을 형성하는 방법들에 관한 것이다.
자기 랜덤 액세스 메모리(MRAM)는 자기저항에 기초한 비-휘발성 컴퓨터 메모리 기술이다. 일 유형의 MRAM 셀은 기판에 의해 지지되는 자기 셀 코어(자기 셀 코어)를 포함하는 스핀 토크 전달 MRAM(STT-MRAM) 셀이다. 자기 셀 코어는 적어도 두 개의 자기 영역들, 예를 들어, 그 사이에 비-자기 영역을 갖는 “고정 영역(고정된 영역)" 및 “자유 영역(자유 영역)"을 포함한다. 자유 영역 및 고정 영역은 영역들의 폭(width)과 수평으로 방위되거나 (“평면내 (in plane)") 또는 수직으로 방위된 (“평면외 (out-of-plane)") 자기 방위(magnetic orientation)를 나타낼 수 있다. 고정 영역은 실질적으로 고정된 (예를 들어, 정상 동작동안에 스위칭 가능하지 않은) 자기 방위를 갖는 자기 재료를 포함한다. 반면에, 자유 영역은 셀의 동작 동안, “평행(parallel)" 구성과 “비-평행(anti-parallel)" 구성간에 스위치 될 수 있는 자기 방위를 갖는 자기 재료를 포함한다. 평행 구성에서, 고정 영역 및 자유 영역의 자기 방위들은 동일한 방향 (예를 들어, 개별적으로, 북쪽 및 북쪽, 동쪽 및 동쪽, 남쪽 및 남쪽, 또는 서쪽 및 서쪽)으로 지향된다. “비-평행” 구성에서, 고정 영역 및 자유 영역의 자기 방위들은 반대 방향들 (예를 들어, 개별적으로, 북쪽 및 남쪽, 동쪽 및 서쪽, 남쪽 및 북쪽, 또는 서쪽 및 동쪽)로 지향된다. 평행 구성에서는, STT-MRAM 셀은 자기저항 엘리먼트들 (예를 들어, 고정 영역 및 자유 영역)을 가로질러 더 낮은 전기 저항을 나타낸다. 낮은 전기 저항의 이러한 상태는 STT MRAM 셀의 “0” 로직 상태(logic state)로서 정의될 수 있다. 비-평행 구성에서는, STT-MRAM 셀은 자기저항 엘리먼트들을 가로질러 더 높은 전기 저항을 나타낸다. 높은 전기 저항의 이러한 상태는 STT-MRAM 셀의 “1” 로직 상태로서 정의될 수 있다.
자유 영역의 자기 방위의 스위칭은 프로그래밍 전류(programming current)를 자기 셀 코어 그리고 그 내부에 고정 및 자유 영역들에 통과시킴으로써 성취될 수 있다. 고정 영역은 프로그래밍 전류의 전자 스핀을 극성화(polarize)시키며, 토크는 스핀-극성화 전류가 코어를 통과할 때 생성된다. 스핀-극성화된(spin-polarized) 전자 전류는 자유 영역 상에 토크를 발휘한다. 코어를 통과하는 스핀-극성화된 전자 전류의 토크가 자유 영역의 임계 스위칭 전류 밀도 (Jc)보다 더 클 때, 자유 영역의 자기 방위의 방향이 스위치된다. 따라서, 자기 영역들을 가로질러 전기 저항을 바꾸기 하기 위해 프로그래밍 전류가 사용될 수 있다. 자기저항 엘리먼트들을 가로지른 결과 고 또는 저 저항 상태들이 STT-MRAM 셀의 기록 및 판독 동작들을 가능하게 한다. 희망하는 로직 상태와 관련하여 평행 구성 또는 비-평행 구성을 달성하기 위한 자유 영역의 자기 방위의 스위칭 후에, STT-MRAM 셀이 상이한 구성으로 (즉, 상이한 로직 상태로) 재 기록될 때 까지 자유 영역의 자기 방위는, “스토리지(storage)" 스테이지 동안에, 보통 유지되는 것이 원해진다.
그러나, 고정 영역으로부터 방출된 자기 다이폴 필드의 존재는, STT-MRAM 셀의 동작 동안 자유 영역의 자기 방위를 대칭적으로 스위칭하는 능력을 부여할 수 있다. 표유(stray) 자기 다이폴 필드로부터의 간섭에 기인한 스위칭에 부정적 효과들을 제거하기 위한 노력들이 이루어져 왔다. 예를 들어, 커플링 재료에 의해 분리된 상단 자기 영역 및 하단 자기 영역을 포함하는 인조(synthetic) 반강자성체를 포함하는 자기 재료들은 표유 자기 다이폴 필드들의 부정적 효과를 줄일 수 있다. 상단 자기 영역 및 하단 자기 영역의 각각은 전도성 재료에 의해 서로 분리되는 자기 재료들을 포함할 수 있다. 커플링 재료는 인접한 자기 재료들의 비-평행 커플링을 제공하도록 위치되고 제형(formulate)된다. 목적은 상단 영역에 의해 방출된 자기 다이폴 필드는 개별 자기 방위들의 반대 방향들에 기인한 하단 영역에 의해 방출된 자기 다이폴에 의해 효과적으로 소거될 것이라는 것이다. 그러나, 상단 영역과 하단 영역사이의 자기 커플링은 강자성 커플링과 반강자성 커플링 사이의 진동하는 행동을 나타낼 수 있다. 더구나, 통상의 인조 반강자성체들에서, 상단 자기 영역의 성장은 커플링 재료의 유형 및 두께에 의해 제한될 수 있지만, 반면에 하단 자기 영역의 자기 특성들 (예를 들어, PMA, 자기 히스테리시스, 등)은 탄탈륨 및 루테늄을 포함할 수 있는 하지의 통상의 시드 재료에 의해 결정될 수 있다. 예를 들어, 다른 자기 영역들보다 시드 재료로부터 더 멀리 위치된 자기 영역들 (예를 들어, 시드 재료로부터 말단에 있는 자기 영역들)는 다른 자기 영역들 및 시드 재료와 상이한 결정질 구조를 나타낼 수 있는데, 이는 자기 영역들을 포함하는 자기 셀 구조가 구조적 결함들 및 축소된 PMA를 나타내게 할 수 있다.
커플링 재료를 상단 및 하단 자기 재료들에 결합시키는 노력들은 커플링 재료 및 상단 및 하단 자기 재료들 어닐링(annealing)을 포함한다. 그러나, 어닐링은 자기 재료들의 결정 구조를 개선시키고 자기 재료들과 커플링 재료 사이의 접착력을 개선시킬 수 있지만, 어닐링은 자기 재료들의 자기 특성들 (예를 들어, 자기 이방성 (“MA : magnetic anisotropy”) 및 수직 자기 이방성 (“PMA :perpendicular magnetic anisotropy”))을 축소시킬 수 있다. 어닐링은 또한 자기 재료들과 커플링 재료 사이의 커플링의 세기에 영향을 미칠 수 있고 이는 결합된 자기 구조의 반강자성 및/또는 반강자성에 영향을 미칠 수 있다. 예를 들어, 어닐링은 자기 재료의 결정 방위를 변경할 수 있고 메모리 셀의 판독 및 기록 동작들과 간섭할 수 있는 평면내 또는 평면외 자기 모멘트들을 생성할 수 있다. 따라서, 어닐링은 자기 재료들의 PMA를 줄일 수 있고 자기 재료들을 통합한 자기 셀 구조의 동작과 간섭하는 평면외 자기 쌍극자 모멘트들을 생성할 수 있다.
도 1a은 시드 재료 위에 형성된 자기 재료의 간략화된 단면도이다;
도 1b는 자기 재료 및 전도성 재료의 교번하는 부분들을 포함하는 자기 재료의 간략화된 단면도이다;
도 2 는 본 개시의 일 실시예에 따른 시드 재료를 포함한 자기 셀 구조의 간략화된 단면도이다 ;
도 3은 본 개시의 다른 실시예에 따른 시드 재료를 포함한 자기 셀 구조의 간략화된 단면도이다 ;
도면들 4a 내지 도 4d는 도 2의 자기 셀 구조를 형성하는 방법의 실시예를 위한 상이한 프로세스 스테이지들을 예시하는 간략화된 단면도들이다;
도 5는 본 개시의 실시예에 따른 자기 셀 구조를 갖는 메모리 셀을 포함하는 STT-MRAM 시스템의 개략도이다.
도 6 은 통상의 시드 재료를 포함하는 자기 구조에 비교된 백금-함유 시드 재료를 포함하는 자기 구조의 이방성 필드 (즉, Hk)를 비교한 평면내 루프 플롯(plot)이다 ;
도 7 은 300℃에서 각각의 구조들을 어닐링한 후에 통상의 시드 재료를 포함한 자기 셀 구조에 도 2 의 자기 셀 구조의 자기 특성들을 비교한 평면외 루프 플롯이다;
도 8a 는 300℃에서 각각의 구조들 어닐링에 이어 360℃에서 각각의 구조들 어닐링 한 후에 통상의 시드 재료를 포함한 자기 셀 구조에 도 2 의 자기 셀 구조의 자기 특성들을 비교한 평면외 루프 플롯이다;
도 8b는 300℃에서 각각의 구조들 어닐링에 이어 360℃에서 각각의 구조들 어닐링 한 후에 통상의 시드 재료를 포함한 자기 셀 구조에 도 2 의 자기 셀 구조의 자기 특성들을 비교한 평면내 루프 플롯이다;
도 9a는 아몰퍼스 기판 위에 성장된 자기 셀 구조의 자기 특성들에 결정질 기판 위에 성장된 자기 셀 구조의 자기 특성들을 비교한 평면외 루프 플롯이다; 및
도 9b는 각각의 자기 셀 구조들이 기판과 시드 재료 사이에 아몰퍼스 재료를 포함할 때 아몰퍼스 기판 위에 성장된 자기 셀 구조의 자기 특성들에 결정질 기판 위에 성장된 자기 셀 구조의 자기 특성들을 비교한 평면외 루프 플롯이다.
예시들은 임의의 특정 시스템들 또는 반도체 구조들의 실제 도면들인 것으로 의도되지 않지만 단순히 본 출원에 실시예들을 설명하기 위해 사용되는 이상적인 표현들이다. 도면들 사이에 공통 엘리먼트들 및 특징부들은 동일한 수치 지정을 유지할 수 있다.
이어지의 설명은 본 출원에 설명된 실시예들의 철저한 설명을 제공하기 위해 재료 유형들, 재료 두께들, 및 프로세싱 조건들과 같은, 특정 세부사항들을 제공한다. 그러나, 이 기술분야의 숙련자는 본 출원의 개시의 실시예들이 이들 특정 세부사항들을 이용하지 않고 실시될 수 있다는 것을 이해할 것이다. 실제로, 실시예들은 반도체 산업에 이용된 종래의 제작 기술들과 함께 실시될 수 있다. 추가하여, 본 출원에 제공된 설명은 반도체 구조들, 자기 셀 구조들, 또는 메모리 셀들 제조를 위한 완전한 프로세스 플로우를 형성하지 않고, 이하에 설명된 반도체 구조들, 자기 셀 구조들, 및 메모리 셀들은 완전한 반도체 구조, 자기 셀 구조, 또는 메모리 셀을 형성하지 않는다. 단지 본 출원에 설명된 실시예들을 이해하기 위해 필요한 이들 프로세스 동작들 및 구조들만이 이하에서 상세히 설명된다. 반도체 구조를 포함하는 완전한 반도체 구조 및 메모리 셀을 형성하는 추가 동작들은 종래의 기술들에 의해 수행될 수 있다.
일부 실시예들에 따른, 자기 메모리 셀 구조는 시드 재료 위에 하나 이상의 자기 영역들을 포함할 수 있다. 시드 재료는 시드 재료 위에 놓인 자기 영역들의 결정 구조 및 자기 방위에 영향을 미칠 수 있다. 시드 재료는 시드 재료 위에 놓인 자기 영역들과 유사한 결정질 구조(crystalline structure)를 나타내도록 구성되고 제형될 수 있다. 시드 재료는 세개의 재료들, 예컨대 탄탈륨, 백금, 및 루테늄을 포함할 수 있고 “백금-함유 시드 재료(platinum-containing seed material)”로서 본 출원에서 지칭될 수 있다. 본 개시의 탄탈륨, 백금, 및 루테늄은 시드 재료의 별개의 부분들을 형성할 수 있다. 본 개시의 시드 재료를 포함한 자기 셀 구조는 통상의 시드 재료들을 포함하는 자기 셀 구조들에 비하여 개선된 자기 이방성(magnetic anisotropy) (예를 들어, 개선된 PMA)을 나타낼 수 있다. 백금-함유 시드 재료를 포함하는 자기 셀 구조는 또한 약 300℃ 초과 온도에서 어닐링 후에 자기 특성들의 저하 (예를 들어, 축소된 PMA 또는 평면내 자기 모멘트의 증가)를 나타내지 않고 개선된 접착력을 나타낼 수 있다. 백금-함유 시드 재료를 갖는 자기 메모리 셀 구조들을 포함하는 메모리 셀들 및 자기 셀 구조들은 따라서 단지 두개의 재료들 (예를 들어, 탄탈륨 및 루테늄)을 포함하는 통상의 시드 재료들을 갖는 자기 셀 구조들에 비교하여 개선된 자기 특성들 및 스위칭 특성들을 나타낼 수 있다.
도 1a는 자기 메모리 셀 구조의 일부를 형성하는 시드 재료(110) 위에 놓인 인공 초격자 (“ASL: artificial superlattice”) 구조 (120)를 포함하는 자기 구조 (105)를 예시한다. 시드 재료 (110)는 탄탈륨 부분 (112), 백금 부분 (114), 및 루테늄 부분 (116)을 포함할 수 있다. 인공 초격자 구조 (120)는 시드 재료 (110) 위에 바로(directly) 놓여 컨택할 수 있다. 루테늄 부분 (116)의 결정 구조 및 방위는 인공 초격자 구조 (120)의 결정 구조에 실질적으로 유사할 수 있다.
시드 재료 (110)는 탄탈륨 부분 (112), 백금 부분 (114), 및 루테늄 부분 (116)와 같은 하나 초과의 부분을 포함할 수 있다. 탄탈륨 부분 (112)은 기판 (미도시) 또는 자기 메모리 셀의 다른 부분 위에 놓일 수 있다. 백금 부분 (114)은 탄탈륨 부분 (112) 바로 위에 놓여 컨택할 수 있고 루테늄 부분 (116)은 백금 부분 (114) 바로 위에 놓여 컨택할 수 있다. 백금 부분 (114)은 탄탈륨 부분 (112)과 루테늄 부분 (116) 사이에 배치될 수 있고 각각의 탄탈륨 부분 (112) 및 루테늄 부분 (116)과 직접 컨택할 수 있다. 각각의 탄탈륨 부분 (112), 백금 부분 (114), 및 루테늄 부분 (116)은 별개의 재료들일 수 있고, 인접한 부분들과 계면(interface)을 형성할 수 있다. 탄탈륨 부분 (112)은 약 90 원자 퍼센트 탄탈륨과 약 100 원자 퍼센트 탄탈륨 사이를 포함할 수 있고, 백금 부분 (114)은 약 90 원자 퍼센트 백금과 약 100 원자 퍼센트 백금 사이를 포함할 수 있고, 및 루테늄 부분 (116)은 약 90 원자 퍼센트 루테늄과 약 100 원자 퍼센트 루테늄 사이를 포함할 수 있다.
탄탈륨 부분 (112)은 약 20 Å과 약 40 Å 사이, 예컨대 약 20 Å과 약 25 Å 사이, 약 25 Å과 약 35 Å, 또는 약 35 Å과 약 40 Å 사이의 두께를 가질 수 있다. 일부 실시예들에서, 탄탈륨 부분 (112)은 약 30 Å의 두께를 가진다. 백금 부분 (114)은 약 10 Å과 약 1,000 Å 사이, 예컨대 약 10 Å과 약 50 Å 사이, 약 50 Å과 약 100 Å 사이, 약 100 Å과 약 200 Å 사이, 약 200 Å과 약 300 Å 사이, 약 300 Å과 약 500 Å, 또는 약 500 Å과 약 1,000 Å사이의 두께를 가질 수 있다. 일부 실시예들에서, 백금 부분 (114)은 약 50 Å의 두께를 가진다. 루테늄 부분 (116)은 약 35 Å과 약 65 Å 사이, 예컨대 약 35 Å과 약 45 Å 사이, 약 45 Å과 약 55 Å, 또는 약 55 Å과 약 65 Å사이의 두께를 가질 수 있다. 일부 실시예들에서, 루테늄 부분 (116)은 약 50 Å의 두께를 가진다. 일부 실시예들에서, 탄탈륨 부분 (112)의 두께는 약 30 Å일 수 있고, 백금 부분 (114)의 두께는 약 50 Å 일 수 있고, 및 루테늄 부분의 두께는 약 50 Å일 수 있다.
시드 재료 (110)는 스퍼터링 증착, 예컨대 마그네트론 스퍼터링 (예를 들어, 하이-파워 임펄스 마그네트론 스퍼터링 (HIPIMS), DC 마그네트론 스퍼터링, 등.), 이온 빔 스퍼터링, 또는 다른 물리적 기상 증착 (PVD) 방법들에 의해 형성될 수 있다. 시드 재료 (110)는 또한 원자 층 증착 (ALD), 화학적 기상 증착 (CVD), 플라즈마 증강 화학적 기상 증착 (PECVD), 저 압력 화학적 기상 증착 (LPCVD), 또는 다른 필름 증착 프로세스들 중 적어도 하나에 의해 형성될 수 있다. 시드 재료 (110)는 베이스 재료(base material) (미도시) 위에 탄탈륨 부분 (112)을 형성하는 것에 의해 형성될 수 있다. 백금 부분 (114)은 탄탈륨 부분 (112)과 직접 컨택하게 그 위에 형성될 수 있다. 루테늄 부분 (116)은 백금 부분 (114)과 직접 컨택하게 그 위에 형성될 수 있다. 시드 재료 (110)의 각각의 탄탈륨 부분 (112), 백금 부분 (114), 및 루테늄 부분 (116) 은 실온에서 형성될 수 있다.
도 1b에 관련하여, 인공 초격자 구조 (120)는 자기 재료 (117) 및 전도성 재료 (119)의 교번하는 부분들을 포함할 수 있다. 전도성 재료 (119)는 인접한 자기 재료들 (117) 사이에 있을 수 있다 . 전도성 재료 (119)는 자기 재료 (117)가 수직 이방성 (즉, 수직 자기 방위)를 나타내는 것을 가능하게 할 수 있다. 자기 재료 (117)는 코발트 및 철 중 적어도 하나를 포함할 수 있다. 전도성 재료 (119)는 백금, 팔라듐, 이리듐, 및 니켈 중 적어도 하나를 포함할 수 있다. 일부 실시예들에서, 자기 재료 (117)는 코발트를 포함하고 전도성 재료 (119)는 백금, 팔라듐, 니켈, 및 이리듐 중 적어도 하나를 포함한다. 비록 도 1b는 인공 초격자 구조 (120)에 여섯개의 자기 재료 (117)의 영역들 및 여섯개의 전도성 재료 (119)의 영역들을 도시하지만, 인공 초격자 구조 (120)는 그렇게 제한되지 않고 자기 재료 (117) 및 전도성 재료 (119)의 임의의 수의 (예를 들어, 하나, 둘, 세개, 네개, 또는 닷섯개) 교번하는 영역들을 포함할 수 있다.
자기 재료 (117)는 대략 하나의 단일층(monolayer)의 두께를 가질 수 있다. 제한이 아니라 예제의 방식으로, 자기 재료 (117)는 약 1.0 Å과 약 6.0 Å 사이, 예컨대 약 1.0 Å과 약 2.0 Å 사이, 약 2.0 Å과 약 3.0 Å 사이, 약 3.0 Å과 약 4.0 Å, 또는 약 4.0 Å과 약 6.0 Å 의 두께를 가질 수 있다. 일부 실시예들에서, 자기 재료 (117)는 약 2.4 Å의 두께를 가진다. 전도성 재료 (119)는 대략 하나의 단일층의 두께를 가질 수 있다. 제한이 아니라 예제의 방식으로, 전도성 재료 (119)는 약 1.2 Å과 약 2.0 Å 사이, 예컨대 약 1.2 Å과 약 1.6 Å, 또는 약 1.6 Å과 약 2.0 Å의 두께를 가질 수 있다. 일부 실시예들에서, 전도성 재료 (119)는 약 1.6 Å의 두께를 가진다.
일부 실시예들에서, 인공 초격자 구조 (120)의 전도성 재료 (119)의 영역은 시드 재료 (110) 위에 바로 놓여 컨택할 수 있다. 예를 들어, 전도성 재료 (119)의 영역은 시드 재료 (110)의 루테늄 부분 (116) 바로 위에 놓여 컨택할 수 있다. 다른 실시예들에서, 자기 재료 (117)의 영역은 시드 재료 (110) 바로 위에 놓여 컨택할 수 있다.
시드 재료 (110)의 결정 구조는 시드 재료 (110)를 어닐링 조건들에 노출시킴으로써 개선될 수 있다 (예를 들어, 시드 재료 (110)의 입자 구조에 결함(defect)들을 제거함으로써). 도 1a의 자기 구조 (105)의 어닐링은 인공 초격자 구조 (120)의 자기 재료 (117)과 전도성 재료 (119) 사이의 커플링 세기 (예를 들어, 접착력)을 또한 증가시킬 수 있다. 시드 재료 (110) 및 인공 초격자 구조 (120)는 인공 초격자 구조 (120) 또는 시드 재료 (110)에 인접한 임의의 다른 재료들에 손상없이 약 일분 (1 min) 내지 약 한 시간(1 hr) 사이 동안 약 300℃ 과 약 500℃ 사이의 온도에 시드 재료 (110) 및 인공 초격자 구조 (120)를 노출시킴으로써 어닐링될 수 있다. 일부 실시예들에서, 시드 재료 (110) 및 인공 초격자 구조 (120)는 약 한 시간 동안 약 300℃ 보다 더 높은 온도에서 어닐링될 수 있다. 다른 실시예들에서, 시드 재료 (110) 및 인공 초격자 구조 (120)는 약 15 분과 약 30분 사이 동안 약 400℃의 온도에서 어닐링될 수 있다. 또 다른 실시예들에서, 시드 재료 (110) 및 인공 초격자 구조 (120)는 약 한 시간 동안 300℃에서 또는 약 한 시간 동안 약 360℃의 온도에서 어닐링된다. 어닐링은 진공에서 수행될 수 있다. 시드 재료 (110) 및 인공 초격자 구조 (120)는 단지 탄탈륨 및 루테늄을 포함하는 시드 재료들과 같은 통상의 시드 재료들을 포함하는 메모리 셀들에 비교하여 개선된 PMA 및 MA를 나타낼 수 있다. 예를 들어, 시드 재료 (110) 및 인공 초격자 구조 (120)를 포함하는 도 1a의 구조는 통상의 시드 재료 위에 형성된 자기 재료보다 그것의 자기 방위의 변경이 쉽지 않을 수 있다.
이어서, 자기 셀 구조가 개시된다. 자기 셀 구조는 기판 위에 놓인 탄탈륨 부분, 탄탈륨 부분 위에 놓인 백금 부분, 및 백금 부분 위에 놓인 루테늄 부분 및 시드 재료 위에 자기 영역을 포함한다.
이어서, 자기 셀 구조를 형성하는 방법이 개시된다. 방법은 기판 위에 탄탈륨, 백금, 및 루테늄을 포함하는 시드 재료를 형성하는 단계를 포함하고, 시드 재료를 형성하는 단계는 기판 위에 탄탈륨을 형성하는 단계, 탄탈륨 위에 백금을 형성하는 단계, 백금 위에 루테늄을 형성하는 단계를 포함하고, 시드 재료 위에 자기 재료를 형성하는 단계를 더 포함한다.
도 2에 관련하여, 일부 실시예들에 따라 시드 재료 (110)를 포함하는 자기 셀 구조 (100)가 예시된다. 자기 셀 구조 (100)는 기판 (102) 위에 자기 셀 코어(101)를 포함한다. 자기 셀 코어 (101)는 상단 전극 (136)과 하단 전극 (104)사이에 배치될 수 있다. 자기 셀 코어 (101)는 자기 영역 및 다른 자기 영역, 예를 들어, “고정 영역(fixed region)” (130) 및 “자유 영역(free region)” (132)을, 개별적으로 포함할 수 있다. 절연 영역(insulating region) (128)이 고정된 영역 (130)과 자유 영역 (132) 사이에 배치될 수 있다.
기판(substrate)(102)은 그 위에 메모리 셀들 내의 것들과 같은, 컴포넌트들이 형성되는 베이스 재료(base material) 또는 다른 구조를 포함한다. 기판(102)은 반도체 기판, 지지 기판상의 베이스 반도체 재료, 금속 전극, 또는 하나 이상의 재료들, 구조들, 또는 그 위에 형성된 영역들을 가진 반도체 기판일 수 있다. 기판(102)은 반도체 재료를 포함하는 통상의 실리콘 기판 또는 다른 벌크 기판일 수 있다. 본 출원에 사용되는, 용어 “벌크 기판(bulk substrate)”는 단지 실리콘 웨이퍼들 뿐만 아니라 실리콘-온-사파이어(“SOS”) 기판들 또는 실리콘-온-글래스(“SOG”) 기판들과 같은 실리콘-온-절연체(“SOI”) 기판들, 베이스 반도체 기저(foundation) 상에서의 실리콘의 에피택셜 층들, 또는 다른 것들 중에서, 실리콘-게르마늄(Si1-xGex, 여기에서 x는 예를 들면, 0.2 및 0.8 사이에서의 몰분율), 게르마늄(Ge), 갈륨 비소(GaAs), 질화 갈륨(GaN), 또는 인화 인듐(InP)과 같은, 다른 반도체 또는 광전자 재료들을 의미하며 이들을 포함한다. 더욱이, 이하의 설명에서 “기판”에 대한 언급이 이루어질 때, 이전 프로세스 단계들은 베이스 반도체 구조 또는 기저내 재료, 영역들, 또는 접합들을 형성하기 위해 사용되었을 수 있다.
하단 전극 (104)이 기판 (102) 위에 놓일 수 있다. 하단 전극 (104)은 금속 예컨대 구리, 텅스텐, 백금, 팔라듐, 티타늄, 탄탈륨, 니켈, 티타늄 나이트라이드 (TiN), 탄탈륨 나이트라이드 (TaN), 텅스텐 나이트라이드 (WN), 폴리실리콘, 금속 규화물, 금속 합금, 또는 그것의 조합들을 포함할 수 있다.
하나 이상의 하단의 중간 영역들 (106)이 옵션으로, 자기 영역들 (예를 들어, 고정 영역 (130)과 자유 영역 (132))아래에 배치될 수 있다. 하단 중간 영역 (106)이 만약 포함된다면, 하단 전극 (104) 과 하단 전극 (104)위에 놓인 재료들간의 종들의 확산을 억제하도록 구성될 수 있다. 하단 중간 영역 (106)은 전도성 재료 예컨대 구리, 탄탈륨, 티타늄, 텅스텐, 루테늄, 탄탈륨 나이트라이드, 및 티타늄 나이트라이드 중 하나이상을 포함할 수 있다.
아몰퍼스 재료 (108)가 옵션으로, 하단 중간 영역 (106) 위에 놓여질 수 있고, 만약 존재한다면, 하단 중간 영역 (106)과 시드 재료 (110) 사이에 배치될 수 있다. 일부 실시예들에서, 아몰퍼스 재료 (108)는 하단 전극 (104) 바로 위에 놓여질 수 있다. 도 2에 예시된 것과 같은 다른 실시예들에서, 아몰퍼스 재료 (108)는 하단 중간 영역 (106) 바로 위에 놓여질 수 있다. 아몰퍼스 재료 (108)는 시드 재료 (110) 및 자기 셀 구조 (100)에 결정 구조에서의 결함들의 수를 줄일 수 있다. 아몰퍼스 재료 (108)는 위에 놓이는 재료들, 예컨대 시드 재료 (110) (예를 들어, 시드 재료 (110)의 탄탈륨 부분 (112) (도 1a))이 형성되는 매끈한 템플레이트(template)를 제공할 수 있다. 아몰퍼스 재료 (108)는 자기 셀 구조 (100)의 PMA 및 자기 커플링을 증가시킬 수 있다.
일부 실시예들에서, 아몰퍼스 재료 (108)는 시드 재료 (110)의 형성(formation)이 희망하는 결정 구조를 나타내는 것을 가능하게 구성되고 제형된다. 아몰퍼스 재료 (108)는 자기 셀 구조 (100)의 각각의 컴포넌트가 전체 자기 셀 구조 (100)에 거쳐 유사한 자기 방위(magnetic orientation)를 나타내게 할 수 있다. 따라서, 자기 셀 구조 (100)의 고정 영역 (130)은 아몰퍼스 재료 (110)와 유사한 결정 방위를 나타낼 수 있다.
아몰퍼스 재료 (108)는 실질적으로 아몰퍼스인 재료를 포함할 수 있다. 아몰퍼스 재료 (108)는 아몰퍼스 탄탈륨, 아몰퍼스 탄탈륨 옥사이드, 니켈, 크롬, 그것의 옥사이드들을 포함하는 아몰퍼스 재료, 니켈 옥사이드 및 크롬 옥사이드를 포함하는 아몰퍼스 재료, 및 그것의 조합들을 포함할 수 있다. 아몰퍼스 재료 (108)의 상단 부분은 산화될 수 있다. 예를 들어, 아몰퍼스 재료 (108)는 탄탈륨 옥사이드를 포함하는 상단 부분을 갖는 탄탈륨을 포함할 수 있거나, 또는 아몰퍼스 재료 (108)는 니켈 옥사이드 및 크롬 옥사이드를 포함하는 그것의 상단 부분을 갖는 니켈 및 크롬을 포함할 수 있다. 일부 실시예들에서, 아몰퍼스 재료 (108)는 약 40 원자 퍼센트 니켈 및 약 60 원자 퍼센트 크롬 (예를 들어, Ni60Cr40)을 포함할 수 있다.
아몰퍼스 재료 (108)는 약 5 Å과 약 15 Å 사이, 예컨대 약 5 Å과 약 10 Å 사이, 또는 약 10 Å과 약 15 Å 사이의 두께를 가질 수 있다. 일부 실시예들에서, 아몰퍼스 재료 (108)는 약 10 Å의 두께를 가진다.
시드 재료 (110)가 하단 전극 (104)위에 배치될 수 있다. 일부 실시예들에서, 시드 재료 (110)는 하단 전극 (104)과 직접 컨택할 수 있다. 다른 실시예들에서, 하단 중간 영역 (106)이 하단 전극 (104) 과 시드 재료 (110) 사이에 개입될 수 있거나, 또는 시드 재료 (110)가 아몰퍼스 재료 (108)가, 만약 존재한다면 아몰퍼스 재료와 직접 컨택할 수 있다.
시드 재료 (110)는 도 1a를 참고로 하여 상기에서 설명된 것과 동일할 수 있다. 예를 들어, 시드 재료 (110)는 탄탈륨 부분 (112), 백금 부분 (114), 및 루테늄 부분 (116)을 포함할 수 있다. 백금 부분 (114)은 탄탈륨 부분 (112)과 루테늄 부분 (116) 사이에 바로 배치될 수 있다. 루테늄 부분 (116)은 위에 놓인 인공 초격자 구조 (120)와 직접 컨택할 수 있다.
고정 영역 (130)이 시드 재료 (110) 위에 직접 형성될 수 있다. 고정 영역 (130)은 인공 초격자 구조 (120), 인공 초격자 구조 (120) 위에 놓인 커플링 재료 (122), 및 커플링 재료 (122) 위에 놓인 다른 인공 초격자 구조 (124)를 포함할 수 있다. 인공 초격자 구조 (120) 및 다른 인공 초격자 구조 (124)는 도 1b를 참고로 하여 상기에서 설명된 것과 동일할 수 있다. 따라서, 인공 초격자 구조 (120) 및 다른 인공 초격자 구조 (124)는 자기 재료 (117) 및 전도성 재료 (119)의 교번하는 영역들을 포함할 수 있다. 인공 초격자 구조 (120) 및 다른 인공 초격자 구조 (124)는 동일한 재료들을 포함할 수 있고, 실질적으로 동일할 수 있다. 따라서, 인공 초격자 구조 (120) 및 다른 인공 초격자 구조 (124)의 각각은 코발트 자기 재료 및 백금 전도성 재료의 교번하는 부분들을 포함할 수 있다.
인공 초격자 구조 (120)는 시드 재료 (110) 바로 위에 놓여질 수 있다. 일부 실시예들에서, 인공 초격자 구조 (120)의 전도성 재료 (119)는 시드 재료 (110) 의 루테늄 부분 (116)과 직접 컨택할 수 있다. 다른 실시예들에서, 인공 초격자 구조 (120)의 자기 재료 (117)는 시드 재료 (110)와 직접 컨택할 수 있다.
커플링 재료 (122)는 인공 초격자 구조 (120) 바로 위에 놓여질 수 있다. 커플링 재료 (122)는 루테늄, 로듐, 및 그것의 조합들을 포함할 수 있다. 커플링 재료 (122)는 약 1 Å과 약 10 Å 사이 두께를 가질 수 있다. 일부 실시예들에서, 커플링 재료 (122)는 약 4 Å과 약 5 Å 사이의 두께를 가진다.
다른 인공 초격자 구조 (124)는 커플링 재료 (122) 바로 위에 놓여질 수 있다. 상기에서 설명된 것 처럼, 다른 인공 초격자 구조 (124)는 동일한 재료들을 포함할 수 있고, 실인공 초격자 구조 (120)와 실질적으로 동일할 수 있다.
다른 실시예들에서, 고정 영역 (130)은 코발트 및 철 (예를 들어, CoxFey, 여기서 x = 10 내지 80 및 y = 10 내지 80)를 포함하고 및, 일부 실시예들에서, 또한 붕소 (예를 들어, CoxFeyBz, 여기서 x = 10 내지 80, y = 10 내지 80, 및 z = 0 내지 50)를 포함하는 강자성 재료를 포함한다. 따라서, 고정 영역 (130)은 Co, Fe, 및 B 중 적어도 하나를 포함할 수 있다(예를 들어, CoFeB 재료, FeB 재료, CoB 재료). 다른 실시예들에서, 고정 영역(130)은 대안적으로 또는 추가적으로 니켈 (예를 들어, NiB 재료)을 포함할 수 있다.
도 2 에 도시된 바와 같이, 고정 영역 (130)의 인공 초격자 구조 (120) 및 다른 인공 초격자 구조 (124)는 화살표 (121)에 의해 표시된 고정된 자기 방위를 포함할 수 있다. 고정된 자기 방위는 북쪽, 남쪽, 동쪽, 서쪽 등 일 수 있다. 인공 초격자 구조 (120) 및 다른 인공 초격자 구조 (124)의 고정된 자기 방위는 동일할 수 있다.
캡핑 재료(capping material) (126)가 다른 인공 초격자 구조 (124) 위에 놓여질 수 있다. 캡핑 재료 (126)는 CoFeB 재료를 포함할 수 있다. 본 출원에서 사용되는, 용어 “CoFeB 재료”는 코발트 (Co), 철 (Fe), 및 붕소 (B)를 포함하는 재료를 의미하고 포함한다 (예를 들어, CoxFeyBz, 여기서 x = 10 내지 80, y = 10 내지 80, 및 z = 0 내지 50). CoFeB 재료는 그것의 구성 (예를 들어, 그것의 두께)에 의존하여 자성을 나타내거나 또는 나타내지 않을 수 있다. 캡핑 재료 (126)는 다른 인공 초격자 구조 (124) 바로 위에 놓여 컨택할 수 있다. 캡핑 재료 (126)는 인공 초격자 구조 (124)의 자기 재료 (117) 또는 전도성 재료 (119)를 컨택할 수 있다. 캡핑 재료 (126)는 약 5 Å과 약 15 Å 사이, 예컨대 약 5 Å과 약 10 Å 사이, 또는 약 10 Å과 약 15 Å 사이의 두께를 가질 수 있다. 일부 실시예들에서, 캡핑 재료 (126)는 약 10 Å의 두께를 가진다.
절연 영역 (128)은 캡핑 재료 (126) 위에 놓여질 수 있다. 일부 실시예들에서, 절연 영역 (128)은 캡핑 재료 (126) 바로 위에 놓여 컨택한다. 절연 영역 (128)은 통상 자기 터널 접합 (MTJ : magnetic tunnel junction) 영역들에 옥사이드 재료들 및 나이트라이드 재료들 예컨대 마그네슘 옥사이드 (MgO), 알루미늄 옥사이드 (Al2O3), 티타늄 디옥사이드 (TiO2), 티타늄 나이트라이드 (TiN), 알루미늄 나이트라이드 (AlN), 또는 다른 옥사이드 또는 나이트라이드 재료들을 포함하는 비자기 (예를 들어, 자기적으로 절연의) 재료를 포함할 수 있다. 절연 영역 (128)은 자유 영역 (132)에 자기 이방성을 유도하고 그리고 고정 영역 (130), 절연 영역 (128), 및 자유 영역 (132)의 상호 작용에 의해 달성되는 MTJ의 터널 영역으로 기능하도록 구성될 수 있다. 다른 실시예들에서, 절연 영역 (128)은 전기적으로 전도성, 비-자기 재료, 예컨대 스핀 밸브 구조(spin valve structure)들에 사용되는 재료들을 포함할 수 있다.
자기 셀 코어 (101)는 절연 영역 (128) 위에 배치된 자유 영역 (132)을 더 포함할 수 있다. 자유 영역 (132)은 균질(homogeneous)일 수 있거나, 또는 하나 초과의 서브-영역을 포함할 수 있다. 자유 영역 (132)은 메모리 셀의 사용 및 동작 동안에 화살표들 (133)에 의해 표시된 스위칭가능한 자기 방위를 나타내는 자기 재료를 포함할 수 있다. 스위칭가능한 자기 방위는 자기 셀 구조(100)에 전류 또는 인가된 필드의 적용에 의해 평행 구성과 비-평행 구성 사이에서 스위칭될 수 있다.
일부 실시예들에서, 자유 영역 (132)은 통상 자유 영역 (즉, 인공 초격자 구조 (120), 다른 인공 초격자 구조 (124), 및 커플링 재료 (122)와 상이한 재료들을 포함하는 자기 영역)일 수 있다. 다른 실시예들에서, 자유 영역 (132)은 고정 영역(130)의 인공 초격자 구조 (120) 및 다른 인공 초격자 구조 (124)의 각각과 동일한 재료들을 포함할 수 있다. 자유 영역 (132)은 인공 초격자 구조 (120) 및 다른 인공 초격자 구조 (124)에 유사한 자기 재료 (117) 및 전도성 재료 (119)의 교번하는 부분들을 포함할 수 있다. 그러나, 자유 영역 (132)은 거기에 제한되지 않고 스위칭가능한 자기 방위를 나타내는 다른 적절한 자기 재료들을 포함할 수 있다.
하나 이상의 상단 중간 영역들 (134)이 옵션으로, 자유 영역 (132) 위에 배치될 수 있다. 상단 중간 영역 (134)이 만약 포함된다면, 메모리 셀의 동작 동안 상단 전극 (136) 과 하지의(underlying) 재료들간의 종들의 확산을 억제하도록 구성될 수 있다. 상단 중간 영역 (134)은 전도성 캡핑(conductive capping) 영역을 형성할 수 있는 전도성 재료 (예를 들어, 하나 이상의 재료들 예컨대 구리, 탄탈륨, 티타늄, 텅스텐, 루테늄, 탄탈륨 나이트라이드, 또는 티타늄 나이트라이드)을 포함할 수 있다. 다른 실시예들에서, 상단 중간 영역 (134)은 절연 재료 예컨대 MgO, Al2O3, TiO2, 및 그것의 조합들을 또한 포함할 수 있다.
상단 전극 (136)이 상단 중간 영역 (134) 위에 놓여질 수 있다. 상단 전극 (136)은 구리, 텅스텐, 백금, 팔라듐, 티타늄, 탄탈륨, 니켈, 티타늄 나이트라이드, 탄탈륨 나이트라이드, 텅스텐 나이트라이드, 폴리실리콘, 금속 규화물, 금속 합금, 또는 그것의 조합들을 포함할 수 있다. 일부 실시예들에서, 상단 전극 (136)은 하단 전극 (104)과 동일한 재료들을 포함한다.
도 2의 자기 셀 구조(100)는 “바닥-핀 고정된(bottom-pinned)" 메모리 셀 (즉, 고정 영역 (130)이 자유 영역 (132) 아래에 배치된 메모리 셀)로 구성된다. 그러나, 도 3의 실시예와 같은 다른 실시예들에서, 고정 영역 (130′)이 자유 영역 (132′) 위에 놓여질 수 있다. 따라서, 도 3을 참고로 하여, 자기 셀 구조 (150)는 상부 핀 고정된(top pinned) 메모리 셀로 구성될 수 있다. 자기 셀 구조 (150)는 하단 전극 (104) 및 상단 전극 (134)사이에 배치된 자기 셀 코어 (101′)를 포함할 수 있다.
자기 셀 구조 (150)는 하단 전극 (104) 위에 놓인 하단 중간 영역 (106)을 포함할 수 있다. 아몰퍼스 재료 (108)가 만약 존재한다면 하단 중간 영역 (106) 위에 놓여질 수 있다. 시드 재료 (110)가 만약 존재한다면 아몰퍼스 재료 (108) 위에 놓여질 수 있다. 다른 실시예들에서, 시드 재료 (110)는 하단 전극 (104) 또는 만약 존재한다면 하단 중간 영역 (106) 바로 위에 놓여질 수 있다. 시드 재료 (110)는 도 1a 및 도 2를 참고로 하여 상기에서 설명된 것과 동일할 수 있다. 예를 들어, 시드 재료 (110)는 탄탈륨 부분 (112), 백금 부분 (114), 및 루테늄 부분 (116)을 포함할 수 있다. 백금 부분 (114)은 탄탈륨 부분 (112)과 루테늄 부분 (116) 사이에 바로 배치될 수 있다.
자유 영역 (132′)은 시드 재료 (110) 바로 위에 놓여질 수 있다. 예를 들어, 자유 영역 (132′)은 시드 재료 (110)의 루테늄 부분 (116) 바로 위에 놓여 컨택할 수 있다. 자유 영역 (132′)은 도 2를 참고로 하여 상기에서 설명된 것과 동일한 재료들을 포함할 수 있다. 자유 영역 (132′)은 화살표들 (133)에 의해 표시된 스위칭가능한 자기 방위를 포함할 수 있다.
절연 영역 (128′) 은 자유 영역 (132′) 위에 놓여질 수 있다. 절연 영역 (128′)은 도 2를 참고로 하여 상기에서 설명된 것과 동일한 재료들을 포함할 수 있다. 절연 영역 (128′)은 자유 영역 (132′)과 고정 영역 (130′) 사이에 바로 배치될 수 있다.
고정 영역 (130′)은 절연 영역 (128′) 바로 위에 놓여질 수 있다. 고정 영역 (130′)은 화살표들 (121)에 의해 표시된 고정된 자기 방위를 포함할 수 있다. 고정 영역 (130′)은 인공 초격자 구조 (120′), 커플링 재료 (122′), 다른 인공 초격자 구조 (124′), 및 캡핑 재료 (126′)를 포함할 수 있다. 인공 초격자 구조 (120′), 커플링 재료 (122′), 다른 인공 초격자 구조 (124′), 및 캡핑 재료 (126′)의 각각은 인공 초격자 구조 (120), 커플링 재료 (122), 다른 인공 초격자 구조 (124), 및 캡핑 재료 (126), 개별적으로, 도 2를 참고로 하여 상기에서 설명된 것과 동일할 수 있다. 그러나, 고정 영역 (130′)은 도 2의 자기 셀 구조 (100)에서와 같이 시드 재료 (110) 위에 바로 놓여지지 않을 수 있다. 오히려, 고정 영역 (130′)의 인공 초격자 구조 (120′)은 아래의 절연 영역 (128′)을 직접 컨택할 수 있다.
옵션의 상단 중간 영역 (134)이 캡핑 재료 (126′) 위에 놓여질 수 있다. 상단 전극 (136)이 만약 존재한다면 상단 중간 영역 (134) 위에 놓여질 수 있다.
본 개시의 실시예들의 메모리 셀들은 “평면외(out-of-plane)” STT-MRAM 셀들로 구성될 수 있다. “평면외” STT-MRAM 셀들은 수직 방향으로 지배적으로(predominately) 방위된 자기 방위를 나타내는 자기 영역들을 포함할 수 있다 (예를 들어, STT-MRAM 셀이 위치되는 기판의 주 표면(primary surface)에 수직인 방향 또는 개별 영역의 폭 및 길에 수직인 방향). 예를 들어, 도 2 및 도 3에 예시된 바와 같이, STT-MRAM 셀은 자기 영역들 (예를 들어, 고정 영역 (130) 및 자유 영역 (132)) 중 적어도 하나에서 수직 자기 방위를 나타내도록 구성될 수 있다. 도 2 및 도 3에 표시된 대로, 고정 영역 (130)과 자유 영역 (132)의 각각은 화살표들 (121) 및 화살표들 (133)에 의해 표시된 수직 자기 방위를 나타낼 수 있다. 고정 영역 (130)의 자기 방위는 본질적으로 STT MRAM 셀의 사용 및 동작 내내 동일한 방향으로, 예를 들어, 화살표들 (121)에 의해 표시된 방향으로 지향되도록 유지될 수 있다. 반면에, 자유 영역(132)의 자기 방위는 셀의 사용 및 동작 동안, 화살표들 (133)에 의해 표시된 것처럼 평행 구성(parallel configuration)과 비-평행 구성(anti-parallel configuration) 사이에서 스위칭될 수 있다.
반도체 디바이스는 한쌍의 전극들 사이에 배치된 본 개시의 자기 셀 구조를 포함하는 적어도 하나의 메모리 셀을 포함할 수 있다.
이어서, 반도체 디바이스가 개시된다. 반도체 디바이스는 기판 위에 전극 위에 놓인 적어도 하나의 자기 셀 구조를 포함하고, 적어도 하나의 자기 셀 구조는 기판 위에 전극 위에 놓인 탄탈륨, 백금, 및 루테늄을 포함하는 시드 재료, 시드 재료 위에 놓인 자기 영역, 자기 영역 위에 놓인 절연 재료, 절연 재료 위에 놓인 다른 자기 영역, 및 다른 자기 영역 위에 놓인 다른 전극을 포함한다.
도 4a 내지 도 4d에 관련하여, 도 2 의 자기 셀 구조 (100)를 형성하는 방법이 도시된다. 방법은 기판 (202) 위에 자기 셀 구조 (200)를 형성하는 단계를 포함할 수 있다. 하단 전극 재료 (204)가 기판 (202) 위에 형성될 수 있다. 하단 전극 재료 (204)는 하단 전극 (104)을 참고로 하여 상기에서 설명된 임의의 재료들을 포함할 수 있다.
중간 영역 재료 (206)가 옵션으로, 하단 전극 재료 (204) 위에 형성될 수 있다. 하단 중간 영역 재료 (206)는 하단 중간 영역 (106)를 참고로 하여 상기에서 설명된 임의의 재료들로 형성될 수 있다. 일부 실시예들에서, 하단 중간 영역 재료 (206)는 하단 전극 재료 (204)의 전도성 재료와 통합될 수 있다. 예를 들어, 하단 중간 영역 재료 (206)는 하단 전극 재료 (204)의 최상단(upper-most) 서브-영역일 수 있다.
아몰퍼스 재료 (208)가 하단 전극 재료 (204) 또는 만약 존재한다면 하단 중간 영역 재료 (206) 위에 형성될 수 있다. 아몰퍼스 재료(208)은 아몰퍼스 재료 (108)를 참고로 하여 상기에서 설명된 것과 동일한 재료들을 포함할 수 있다. 아몰퍼스 재료 (208)는 아몰퍼스 재료 (208)의 상단 부분을 산화시키기 위한 산화 상태들에 노출될 수 있다. 비 제한적인 예제의 방식으로, 아몰퍼스 재료 (208)는 약 일분 내지 약 30 분 사이 동안 약 20℃ 과 약 50℃ 사이의 온도에서 산화 분위기(atmosphere)에 노출될 수 있다.
도 4b에 관련하여, 시드 재료 (210)는 만약 존재한다면, 아몰퍼스 재료 (208), 만약 존재한다면,하단 중간 영역 재료 (206) 또는 하단 전극 재료 (204) 위에 형성될 수 있다. 시드 재료 (210)는 도 1a를 참고로 하여 상기에서 설명된 것처럼 형성될 수 있다. 예를 들어, 탄탈륨 재료 (212)가 아몰퍼스 재료 (208) 위에 형성될 수 있다. 백금 재료 (214)가 탄탈륨 재료 (212) 위에 형성될 수 있고 루테늄 재료 (216)가 백금 재료 (214) 위에 형성될 수 있다. 백금 재료 (214)는 탄탈륨 재료 (212)와 루테늄 재료 (216) 사이에 바로 형성될 수 있다. 탄탈륨 재료 (212), 백금 재료 (214), 및 루테늄 재료 (216)의 각각은 스퍼터링 증착, 예컨대 마그네트론 스퍼터링 (예를 들어, 하이-파워 임펄스 마그네트론 스퍼터링 (HIPIMS), dc 마그네트론 스퍼터링, 등), 이온 빔 스퍼터링, 또는 다른 PVD 방법들에 의해 형성될 수 있다. 시드 재료 (110)는 또한 ALD, CVD, PECVD, LPCVD, 또는 다른 필름 증착 프로세스들 중 적어도 하나에 의해 형성될 수 있다. 탄탈륨 재료 (212), 백금 재료 (214), 및 루테늄 재료 (216)의 각각은 시드 재료 (110)를 참고로 하여 상기에서 설명된 두께로 형성될 수 있다.
도 4c에 관련하여, 고정 영역 재료(230)는 시드 재료 (210) 위에 형성될 수 있다. 고정 영역 재료 (230)은 시드 재료 (210) 위에 인공 초격자 구조 재료 (220), 인공 초격자 재료 (220) 위에 커플링 재료 (222), 커플링 재료 (222) 위에 다른 인공 초격자 재료 (224), 및 다른 인공 초격자 재료 (224) 위에 캡핑 재료 (226)를 포함할 수 있다. 고정 영역 재료(230)는 화살표들 (221)에 의해 표시된 고정된 자기 방위를 포함할 수 있다.
인공 초격자 구조 재료 (220)는 시드 재료 (210)의 루테늄 재료 (216) 위에 바로 형성될 수 있다. 인공 초격자 구조 재료 (220)는 도 1b의 인공 초격자 구조 (120)를 참고로 하여 상기에서 설명된 자기 재료 (117) 및 전도성 재료 (119)의 교번하는 부분들로 형성될 수 있다.
커플링 재료 (222)는 인공 초격자 구조 재료 (220) 위에 형성될 수 있다. 커플링 재료 (222)는 인공 초격자 구조 재료 (220)와 다른 인공 초격자 구조 재료 (224) 사이에 형성될 수 있다. 커플링 재료 (222)는 커플링 재료 (122)를 참고로 하여 상기에서 설명된 것과 동일한 재료들로 형성될 수 있다. 커플링 재료 (222)는 또한 ALD, CVD, PVD, PECVD, LPCVD, 또는 다른 필름 증착 프로세스들 중 적어도 하나에 의해 형성될 수 있다.
다른 인공 초격자 구조 재료 (224)는 커플링 재료 (222) 위에 바로 형성될 수 있다. 다른 인공 초격자 재료 (224)는 인공 초격자 재료 (220)와 동일한 재료들로 그리고 동일한 방식으로 형성될 수 있다.
캡핑 재료 (226)는 다른 인공 초격자 재료 (224) 위에 바로 형성될 수 있다. 캡핑 재료 (226)는 자기 재료 예컨대 CoFeB로 형성될 수 있다. 캡핑 재료 (226)는 약 5 Å과 약 15 Å 사이, 예컨대 약 5 Å과 약 10 Å 사이, 또는 약 10 Å과 약 15 Å 사이의 두께로 형성될 수 있다. 일부 실시예들에서, 캡핑 재료 (226)는 약 10 Å의 두께로 형성된다.
도 4d에 관련하여, 절연 재료(228)는 캡핑 재료 (226) 위에 형성될 수 있다. 절연 재료 (228)는 고정 영역 재료 (230)의 캡핑 재료 (226)와 자유 영역 재료 (232) 사이에 형성될 수 있다. 절연 재료 (228)는 절연 영역 (128)를 참고로 하여 상기에서 설명된 것과 동일한 재료들로 형성될 수 있다. 절연 재료 (228)는 또한 ALD, CVD, PECVD, LPCVD, PVD 또는 다른 필름 증착 프로세스들 중 적어도 하나에 의해 형성될 수 있다.
자유 영역 재료 (232)는 절연 재료 (228) 위에 바로 형성될 수 있다. 자유 영역 재료 (232)는 고정 영역 재료 (230)의 인공 초격자 재료 (220) 및 다른 인공 초격자 재료 (224)과 유사한 방법들에 의해 그리고 동일한 재료들로 형성될 수 있다. 자유 영역 재료(232)는 화살표들 (233)에 의해 표시된 스위칭가능한 자기 방위를 나타내는 자기 재료를 포함할 수 있다.
상단 중간 영역 재료 (234)가 옵션으로 자유 영역 재료 (232) 위에 형성될 수 있고 하단 중간 영역 재료 (206)와 동일한 재료들을 포함할 수 있다. 따라서, 자기 셀 코어 (201)는 하단 중간 영역 재료 (206), 아몰퍼스 재료 (208), 시드 재료 (210), 고정 영역 재료 (230), 절연 재료 (228), 자유 영역 재료 (232), 및 상단 중간 영역 재료 (234)를 포함할 수 있다.
상단 전극 재료 (236)가 만약 존재한다면, 상단 중간 영역 재료 (234), 위에 또는 자유 영역 재료 (232) 위에 형성될 수 있다. 상단 전극 재료 (236)는 상단 전극 (136)을 참고로 하여 상기에서 설명된 것과 동일한 재료들을 포함할 수 있다.
도 2 에 도시된 자기 셀 구조 (100) (도 2) 를 형성하기 위해 자기 셀 구조 (200)는 프로세스될 수 있다. 자기 셀 구조 (200)는 통상의 포토리소그래피, 재료 제거, 에칭, 또는 본원에서 상세하게 설명되지 않는 다른 프로세스들에 의해 프로세스될 수 있다.
시드 재료 (210) 및 자기 셀 구조 (100) 또는 자기 셀 구조 (200)는 자기 셀 구조 (100)의 상이한 부분들을 결정화하기 위한 어닐링 조건들에 노출될 수 있다. 예를 들어, 자기 셀 구조 (100)는 약 300℃ 과 약 500℃ (예를 들어, 약 400℃) 사이의 온도에 노출될 수 있고 약 일분 (약 1 min.) 내지 약 한 시간 (약 1 hr.) 동안 어닐링 온도에 유지될 수 있다. 일부 실시예들에서, 자기 셀 구조 (100)는 약 300℃에서 약 한 시간 동안 어닐링된다. 어닐링 온도 및 시간은 자기 셀 구조 (100)의 재료들에 기초하여 조정될 수 있다. 일부 실시예들에서, 자기 셀 구조 (100)는 스테이지(stage)들에서 어닐링된다. 예를 들어, 자기 셀 구조 (100)는 약 한 시간 동안 300℃에서 어닐링될 수 있고 그런다음 약 한 시간 동안 약 360℃에서 어닐링될 수 있다. 다른 실시예들에서, 자기 셀 구조 (100)는 약 15 분 내지 약 30 분 사이 동안 약 400℃에서 어닐링된다.
비록 도 4a 내지 도 4d를 참고로 하여 설명된 자기 셀 구조 (200)는 도 2의 자기 셀 구조 (100)를 형성하는 단계를 설명하지만, 도 3의 자기 셀 구조 (150)는 유사한 방법들에 의해 형성될 수 있다. 그러나, 자유 영역 (132)은 시드 재료 (110) 위에 형성될 것이고, 절연 재료 (228)는 자유 영역 (132) 위에 형성될 것이고, 및 고정 영역 (130)은 절연 재료 (228) 위에 형성될 것이고, 도 3의 자기 셀 구조 (150)로 귀결된다.
어닐링 자기 셀 구조 (100)는 커플링 재료 (122)에 대한 인공 초격자 구조 (120) 및 다른 인공 초격자 구조 (124)의 커플링 세기 및 PMA를 증가시킬 수 있다. 자기 셀 구조(100)는 인공 초격자 구조 (120) 및 다른 인공 초격자 구조 (124)를 반강자성으로(antiferromagnetically) 결합하기 위해 어닐링될 수 있다. 약 4 Å과 약 5 Å의 두께를 갖는 커플링 재료는 인공 초격자 구조 (120)와 다른 인공 초격자 구조 (124) 사이에 개선된 반강자성의 커플링을 나타낼 수 있고 재료들의 강자성의 커플링을 나타내지 않을 수 있다.
시드 재료 (110)의 백금 부분 (114)은 자기 셀들 구조 (100)의 열적 안정성을 증가시킬 수 있다. 예를 들어, 일부 실시예들에서, 자기 셀 구조 (100)는 자기 특성들 (예를 들어, 평면내 자기 쌍극자 모멘트들의 형성)저하 없이 약 400℃ 까지 또는 그것을 초과하는 온도에서 어닐링될 수 있다.
도 5을 참조하여, 시스템 요건들 및 제조 기술에 의존하여, 다수의 로우들 및 컬럼들을 포함한 그리드 패턴(grid pattern)으로, 또는 다양한 다른 배열들로 메모리 셀들의 어레이를 형성하기 위해 제조될 수 있는 STT-MRAM 셀(514) 또는 이들의 그룹과 동작 가능하게 통신하는 주변 디바이스들(512)을 포함하는 STT-RAM 시스템(500)이 예시된다. STT-MRAM 셀(514)은 자기 셀 코어(502), 액세스 트랜지스터(503), 데이터/감지 라인(504) (예로서, 비트 라인)으로서 기능할 수 있는 전도성 재료, 액세스 라인(505)(예로서, 워드 라인)으로서 기능할 수 있는 전도성 재료, 및 소스 라인(506)으로서 기능할 수 있는 전도성 재료를 포함할 수 있다. STT-MRAM 시스템의 주변 디바이스들(512)은 판독/기록 회로(507), 비트 라인 기준(508), 및 감지 증폭기(509)를 포함할 수 있다. 자기 셀 코어 (502)는 상기에서 설명된 자기 셀 코어들 (101,101′) 중 임의의 하나일 수 있다.
메모리 셀들의 어레이는 기판 위에 어레이로 배열된 복수개의 자기 셀 구조들 (100, 150)을 포함한다. 자기 셀 구조들 (100, 150)는 자기 셀 코어 (101,101′)를 각각 포함할 수 있고, 이의 자석 셀 코어들 (101,101′)은 상기에서 설명된 방법에 따라 형성될 수 있다. 메모리 셀들의 어레이는 그리드 패턴(grid pattern)으로 배열된 복수개의 메모리 셀 구조들을 포함할 수 있다. 메모리 셀들의 어레이의 각각의 메모리 셀은 하단 전극 (104)과 상단 전극 (136) 사이에, 예컨대 메모리 셀들의 교차점(cross-point) 어레이에 배치될 수 있다.
이어서, 반도체 디바이스가 개시된다. 반도체 디바이스는 스핀 토크 전송 자기 랜덤 액세스 메모리 (STT-MRAM) 셀들의 어레이를 포함하고, 각각의 STT-MRAM 셀은 기판 위에 제 1 전극 위에 놓인 시드 재료, 시드 재료는 탄탈륨, 백금, 및 루테늄을 포함하고, 시드 재료 위에 놓인 자기 영역, 자기 영역 위에 놓인 절연 재료, 및 절연 재료 위에 놓인 다른 자기 영역, 및 각각의 STT-MRAM 셀들 위에 놓인 제 2 전극을 포함한다.
이어서, 반도체 디바이스를 형성하는 방법이 개시된다. 방법은 기판 위에 전극 위에 자기 셀 구조들의 어레이를 형성하는 단계를 포함하고, 자기 셀 구조들의 어레이를 형성하는 단계는 기판 위에 전극 위에 탄탈륨, 백금, 및 루테늄을 포함하는 시드 재료를 형성하는 단계, 시드 재료 위에 자기 재료를 형성하는 단계, 자기 재료 위에 절연 재료를 형성하는 단계, 및 절연 재료 위에 다른 자기 재료를 형성하는 단계를 포함하고, 및 어레이의 각각의 자기 셀 구조들의 다른 자기 영역 위에 다른 전극을 형성하는 단계를 더 포함한다.
사용 및 동작에 있어서, STT-MRAM 셀(514)이 프로그래밍되도록 선택될 때, 프로그래밍 전류는 STT-MRAM 셀(514)에 인가되며, 전류는 자기 셀 코어(502)의 고정 영역에 의해 스핀-극성화되고, 셀 코어(502)의 자유 영역 상에 토크를 가하며, 이것은 STT-MRAM 셀(514)”에 기록”하거나 또는 이를 “프로그램”하기 위해 자유 영역의 자기화를 스위칭한다. STT-MRAM 셀(514)의 판독 동작에서, 전류는 자기 셀 코어(502)의 저항 상태를 검출하기 위해 사용된다.
STT-MRAM 셀 (514)의 프로그래밍을 시작하기 위해, 판독/기록 회로부 (507)는 데이터/감지 라인 (504) 및 소스 라인 (506)에 기록 전류 (즉, 프로그래밍 전류)를 발생시킬 수 있다. 데이터/감지 라인 (504)과 소스 라인 (506)사이의 전압의 극성이 자기 셀 코어 (502)내 자유 영역의 자기 방위에서 스위치를 결정한다. 자유 영역의 자기 방위를 스핀 극성(spin polarity)로 변화시킴으로써, 자유 영역은 프로그래밍 전류의 스핀 극성에 따라 자화되고 및 프로그래밍된 로직 상태는 STT-MRAM 셀 (514)에 기록된다.
STT-MRAM 셀(514)을 판독하기 위해, 판독/기록 회로(507)가 셀 코어(502) 및 액세스 트랜지스터(503)를 통해 데이터/감지 라인(504) 및 소스 라인(506)에 대한 판독 전압을 생성한다. STT-MRAM 셀(514)의 프로그램된 상태는 셀 코어(502)에 걸친 전기 저항과 관련되며, 이것은 데이터/감지 라인(504) 및 소스 라인(506) 사이에서의 전압 차에 의해 결정될 수 있다. 일부 실시예들에서, 전압 차이는 비트 라인 기준 (508)에 비교될 수 있고 감지 증폭기 (509)에 의해 증폭될 수 있다.
도 5 는 적어도 하나의 메모리 셀을 포함하는 STT-MRAM 시스템 (500)의 일 예를 예시한다. 그러나, 자기 셀 코어들 (101,101′)은 자기 영역들을 갖는 자기 셀 코어에 통합하도록 구성된 임의의 STT MRAM 시스템내에 통합될 수 있고 이용될 수 있다는 것이 고려된다. 자기 셀 코어들 (101,101′)은 STT-MRAM 셀들 외에 다른 자기 메모리 셀들에 사용될 수 있다는 것이 또한 고려된다.
예들
예 1
도 6 은 통상의 시드 재료를 포함하는 ( 예를 들어, 단지 탄탈륨 및 루테늄만을 포함하는) 자기 구조에 비교된 백금-함유 시드 재료를 포함하는 자기 구조의 이방성 필드 (즉, Hk)의 그래픽 표현이다. 코발트 및 백금의 교번하는 영역들을 포함하는 자기 구조가 각각의 백금-함유 시드 재료 및 통상의 시드 재료 위에 형성된다. 백금-함유 시드 재료는 기판 위에 대략 30 Å 탄탈륨, 탄탈륨 위에 대략 50 Å 백금, 및 백금 위에 대략 50 Å 루테늄을 포함한다. 통상의 시드 재료는 기판 위에 대략 30 Å 탄탈륨, 탄탈륨 위에 바로 대략 50 Å 루테늄을 포함한다. 백금-함유 시드 재료를 포함하는 자기 구조의 이방성 필드는 통상의 시드 재료를 포함하는 자기 구조의 이방성보다 대략 25 퍼센트 (25%) 더 크다. 예를 들어, 평면내 루프 평가(in-plane loop evaluation)는 통상의 시드 재료를 갖는 자기 재료의 대략 12,000 Oe에 비교되어 백금-함유 시드 재료를 포함하는 자기 구조에 대한 대략 15,000 Oe 의 Hk 값 (MA 세기의 표시)을 표시한다. 평면내 루프 평가는 백금-함유 시드 재료를 포함하는 자기 구조에 대하여 개선된 PMA를 표시한다. 백금을 포함하는 시드 재료를 포함하는 자기 구조는 또한 통상의 시드 재료 위에 형성된 자기 구조보다 그것의 자기 방위의 변경이 쉽지 않았다.
예 2
도 7 은 통상의 시드 재료을 포함하는 자기 셀 구조의 자기 특성들을 백금-함유 시드 재료를 함유하는 자기 셀 구조의 자기 특성들에 비교하는 평면외 루프이다. 도 2의 자기 셀 구조 (100)에 유사한 자기 셀 구조는 백금-함유 시드 재료 위에 그리고 통상의 시드 재료 위에 형성되었다. 백금-함유 시드 재료는 기판 위에 대략 30 Å 탄탈륨, 탄탈륨 위에 대략 50 Å 백금, 및 백금 위에 대략 50 Å 루테늄을 포함한다. 통상의 시드 재료는 기판 위에 탄탈륨 및 탄탈륨 위에 루테늄을 포함한다. 각각의 자기 셀 구조들은 약 1 hour 동안 대략 300℃에서의 어닐링 조건들에 노출되었다. 백금-함유 시드 재료를 포함하는 자기 셀 구조는 통상의 시드 재료를 포함하는 자기 셀 구조에 비교하여 개선된 교환 커플링(exchange coupling)을 나타낸다. 백금-함유 시드 재료를 갖는 자기 셀 구조는 약 8,255 Oe 의 고정 영역 (예를 들어, 다른 인공 초격자 구조 (124))의 상단 인공 초격자 구조에 대한 교환 커플링 필드를 나타내지만 반면 통상의 시드 재료를 갖는 자기 셀 구조는 약 7,750 Oe의 고정 영역의 상단 및 하단 인공 초격자 구조들 사이의 교환 커플링 세기 (예를 들어, 인공 초격자 구조 (120)과 다른 인공 초격자 구조 (124) 사이의)를 나타낸다. 따라서, 백금-함유 시드 재료를 포함하는 자기 셀 구조는 나타내다ed 다른 자기 셀 구조에 비하여 평면외 자기장 (예를 들어, PMA에서의 증가)에서 약 7 퍼센트 (7%) 증가를 나타낸다.
도 8a에 관련하여, 1 hour동안 대략 360℃의 다른 어닐링에 노출된 후에 도 7를 참고로 하여 설명된 자기 셀 구조들의 자기 특성들을 비교하는 평면외 루프 플롯들이 도시된다. 백금-함유 시드 재료를 포함하는 자기 셀 구조는 대략 360℃에서 추가 어닐링 후에 통상의 시드 재료를 포함하는 자기 셀 구조보다 더 작은 자기 성능저하(degradation)를 나타낸다. 예를 들어, 백금-함유 시드 재료를 갖는 자기 셀 구조의 상단 자기 영역 (예를 들어, 도 2의 다른 인공 초격자 구조 (124) )은 통상의 시드 재료를 갖는 자기 셀 구조보다 커플링 재료 (예를 들어, 도 2의 커플링 재료 (122))에 대한 더 강한 커플링 및 개선된 PMA를 나타낸다. 백금-함유 시드 재료는 어닐링 후에 자기 셀 구조의 자기 저항이 줄어드는 양이 최소화된다. 예를 들어, 통상의 시드 재료를 갖는 자기 셀 구조 어닐링은 대략 46 퍼센트 (46%) 만큼 구조의 자기저항이 줄어들지만 반면에 백금-함유 시드 재료를 갖는 자기 셀 구조 어닐일은 대략 27 퍼센트 (27%) 만큼 구조의 자기 저항이 줄어든다.
도 8b에 관련하여, 백금-함유 시드 재료를 갖는 자기 셀은 최소 자기 성능저하를 갖는 개선된 평면외 자기장 (예를 들어, PMA)를 나타낸다. 예를 들어, 백금-함유 시드 재료를 포함하는 자기 셀 구조의 평면내 루프는 평면내 자기 모멘트를 나타내지 않았다. 반면에, 통상의 시드 재료를 자기 셀 구조는, 360℃에서 어닐링 후에 자기 성능저하 (예를 들어, 축소된 PMA, 평면내 자기 모멘트의 증가, 및 저하된 스위칭 특성들)을 나타낸다.
예 3
도 9a는 도 7를 참고로 하여 상기에서 설명된 백금-함유 시드 재료를 갖는 자기 셀 구조에 유사한 자기 셀 구조들의 평면외 자기장을 도시한 그래픽 표현이다. 도 9a의 자기 셀 구조들 중 하나에 백금-함유 시드 재료는 결정질 기판상에 성장되었고 (왼쪽 스케일) 및 도 9a의 다른 자기 셀 구조는 아몰퍼스 기판상에 성장되었다 (오른쪽 스케일). 결정질 기판상에 성장된 자기 셀 구조의 시드 재료의 탄탈륨 부분 또한 결정질이었다. 결정질 탄탈륨 위에 형성된 백금 및 루테늄은 다결정질 특성들을 나타냈고 결정질 입자들은 상이한 결정 방위들를 가졌다. 시드 재료 위에 형성된 인공 초격자 구조들 (예를 들어, 고정된 영역의 Co/Pt 인공 초격자 구조들)은 인공 초격자 구조들 사이에 루테늄 커플링 재료를 통한 약한 반강자성의 커플링 및 PMA에서의 감소를 나타냈다. 아몰퍼스 기판 위에 형성된 탄탈륨 부분은 아몰퍼스 였다. 시드 재료의 백금 및 루테늄 부분들은 균일한 결정질 구조를 나타냈고 시드 재료 위에 형성된 인공 초격자 구조들은 강한 PMA 및 루테늄 커플링 재료에 반강자성의커플링을 나타냈다 . 그래프에 도시된 바와 같이, 아몰퍼스 기판 위에 성장된 자기 셀 구조는 결정질 기판 위에 성장된 자기 셀 구조에 비하여 급격한(sharp) 스위칭 특성들을 나타냈다.
도 9b에 관련하여, 아몰퍼스 기판 위에 성장된 자기 셀 구조 및 결정질 기판 위에 성장된 다른 자기 셀 구조의 평면외 자기장을 보여주는 그래픽 표현이 도시된다. 각각의 자기 셀 구조들은 기판과 시드 재료 (예를 들어, 탄탈륨, 백금, 및 루테늄를 포함하는 시드 재료) 사이에 형성된 아몰퍼스 재료를 포함하였다. 기판 위에 아몰퍼스 재료는 대략 10 Å의 Ni60Cr40 재료이었다. 아몰퍼스 재료의 노출된 부분은 산화되었다. 각각의 자기 셀 구조들에 시드 재료의 탄탈륨 부분은 아몰퍼스이었고 각각의 자기 셀 구조들은 높은 PMA 및 인공 초격자 구조들과 커플링 재료 사이에 강한 반강자성의 커플링을 나타냈다.
어떤 예시적인 실시예들은 도면들과 관련하여 설명되었지만, 기술 분야에서의 통상의 기술자들은 본원에서 명확하게 도시되고 설명된 실시예들에 제한되지 않는 다는 것을 이해하고 인식할 것이다. 오히려, 본 개시에 포함된 실시예들 예컨대 법적 등가물들을 포함하여 이하에서 청구된 것들의 범위에서 벗어남이 없이 본 출원에서 설명된 실시예들에 대하여 많은 추가사항들, 삭제 부분들, 및 수정예들이 제공될 수 있다. 추가하여, 일 개시된 실시예로부터의 특징부들은 발명자에 의해 고려되는 본 발명의 범위내에 계속 포함되면서 다른 개시된 실시예의 특징부들과 결합될 수 있다.

Claims (19)

  1. 반도체 디바이스에 있어서,
    기판 위 전극 위에 놓인(overlying) 적어도 하나의 자기 셀 구조로서, 상기 적어도 하나의 자기 셀 구조는 :
    상기 전극 위에 놓인 탄탈륨, 백금(platinum), 및 루테늄을 포함하는 시드 재료(seed material);
    상기 시드 재료 위에 놓인 자기 영역;
    상기 자기 영역 위에 놓인 절연 재료;
    상기 절연 재료 위에 놓인 다른 자기 영역을 포함하는, 상기 적어도 하나의 자기 셀 구조; 및
    상기 다른 자기 영역 위에 놓인 다른 전극을 포함하는, 반도체 디바이스.
  2. 청구항 1에 있어서, 상기 적어도 하나의 자기 셀 구조는 자기 셀 구조들의 어레이를 포함하는, 반도체 디바이스.
  3. 청구항 1 또는 2에 있어서, 상기 시드 재료의 상기 백금은 상기 탄탈륨을 포함하는 상기 시드 재료의 영역과 상기 루테늄를 포함하는 상기 시드 재료의 다른 영역 사이에 배치된, 반도체 디바이스.
  4. 청구항 1 내지 청구항 3 중 어느 한 항에 있어서, 상기 자기 영역은 상기 시드 재료의 상기 루테늄의 바로 위에 놓인, 반도체 디바이스.
  5. 청구항 1 내지 청구항 4 어느 한 항에 있어서, 상기 자기 영역은 코발트 및 백금의 교번하는 부분들을 포함하는, 반도체 디바이스.
  6. 청구항 5에 있어서, 상기 코발트의 교번하는 부분들은 코발트의 약 1.0 Å과 약 6.0 Å 사이를 포함하는, 반도체 디바이스.
  7. 청구항 1 내지 청구항 6 중 어느 한 항에 있어서, 상기 시드 재료의 하지(underlying)에 니켈 및 코발트를 포함하는 아몰퍼스 영역을 더 포함하는, 반도체 디바이스.
  8. 청구항 7에 있어서, 상기 시드 재료의 상기 탄탈륨은 상기 아몰퍼스 영역을 컨택하는, 반도체 디바이스.
  9. 청구항 1 내지 청구항 8 중 어느 한 항에 있어서, 상기 다른 자기 영역은 백금, 팔라듐, 니켈, 및 이리듐의 적어도 하나와 코발트의 교번하는 부분들을 포함하는, 반도체 디바이스.
  10. 청구항 1 내지 청구항 9 중 어느 한 항에 있어서, 상기 자기 영역 및 상기 다른 자기 영역은 수직 자기 방위를 나타내는, 반도체 디바이스.
  11. 청구항 1 내지 청구항 10 중 어느 한 항에 있어서, 상기 자기 영역은 고정된 자기 방위를 나타내는, 반도체 디바이스.
  12. 청구항 1 내지 청구항 11 중 어느 한 항에 있어서, 상기 시드 재료는 약 10 Å과 약 1,000 Å 사이의 두께를 갖는 백금 부분을 포함하는, 반도체 디바이스.
  13. 청구항 12에 있어서, 상기 백금 부분은 약 90 원자 퍼센트와 약 100 원자 퍼센트 백금 사이를 포함하는, 반도체 디바이스.
  14. 청구항 1 내지 청구항 13 중 어느 한 항에 있어서, 상기 시드 재료는 상기 기판 위에 놓인 탄탈륨 부분, 상기 탄탈륨 부분 위에 놓인 백금 부분, 및 상기 백금 부분 위에 놓인 루테늄 부분을 포함하는, 반도체 디바이스.
  15. 반도체 디바이스를 형성하는 방법에 있어서, 상기 방법은:
    기판상의 전극 위에 자기 셀 구조들의 어레이를 형성하는 단계로서, 상기 자기 셀 구조들의 어레이를 형성하는 단계는 :
    상기 전극 위에 탄탈륨, 백금, 및 루테늄을 포함하는 시드 재료(seed material)를 형성하는 단계;
    상기 시드 재료 위에 자기 재료를 형성하는 단계;
    상기 자기 재료 위에 절연 재료를 형성하는 단계; 및
    상기 절연 재료 위에 다른 자기 재료를 형성하는 단계;를 포함하는, 상기 자기 셀 구조들의 어레이를 형성하는 단계; 및
    상기 어레이의 상기 자기 셀 구조의 각각의 상기 다른 자기 재료 위에 다른 전극을 형성하는 단계를 포함하는, 방법.
  16. 청구항 15에 있어서, 약 한 시간 동안 약 360℃의 온도에서 상기 시드 재료 및 상기 자기 재료를 어닐링하는 단계를 더 포함하는, 방법.
  17. 청구항 15 또는 16에 있어서, 상기 기판과 상기 시드 재료 사이에 니켈 및 크롬을 포함하는 아몰퍼스 재료를 형성하는 단계를 더 포함하는, 방법.
  18. 청구항 15 내지 청구항 17 중 어느 한 항에 있어서, 상기 시드 재료 위에 자기 재료를 형성하는 단계는 상기 시드 재료 위에 고정된 자기 방위를 나타내는 자기 재료를 형성하는 단계를 포함하는, 방법.
  19. 청구항 15 내지 청구항 18 중 어느 한 항에 있어서, 상기 전극 위에 탄탈륨, 백금, 및 루테늄을 포함하는 시드 재료를 형성하는 단계는:
    상기 기판 위에 탄탈륨을 형성하는 단계;
    상기 탄탈륨 위에 루테늄을 형성하는 단계; 및
    상기 탄탈륨과 상기 루테늄 사이에 백금을 형성하는 단계를 포함하는, 방법.
KR1020177017984A 2014-12-02 2015-11-24 자기 셀 구조들, 및 제조 방법들 KR102051194B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US14/558,367 2014-12-02
US14/558,367 US9768377B2 (en) 2014-12-02 2014-12-02 Magnetic cell structures, and methods of fabrication
PCT/US2015/062453 WO2016089682A1 (en) 2014-12-02 2015-11-24 Magnetic cell structures, and methods of fabrication

Publications (2)

Publication Number Publication Date
KR20170091691A true KR20170091691A (ko) 2017-08-09
KR102051194B1 KR102051194B1 (ko) 2020-01-08

Family

ID=56079699

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020177017984A KR102051194B1 (ko) 2014-12-02 2015-11-24 자기 셀 구조들, 및 제조 방법들

Country Status (7)

Country Link
US (2) US9768377B2 (ko)
EP (1) EP3227931B1 (ko)
JP (1) JP6464516B2 (ko)
KR (1) KR102051194B1 (ko)
CN (1) CN107004764B (ko)
TW (1) TWI596808B (ko)
WO (1) WO2016089682A1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110660905A (zh) * 2018-06-29 2020-01-07 台湾积体电路制造股份有限公司 半导体器件、mram器件和制造存储器器件的方法
KR20210019122A (ko) * 2018-07-09 2021-02-19 어플라이드 머티어리얼스, 인코포레이티드 자기 터널 접합들 및 그의 제조 방법들

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9368714B2 (en) 2013-07-01 2016-06-14 Micron Technology, Inc. Memory cells, methods of operation and fabrication, semiconductor device structures, and memory systems
US9461242B2 (en) 2013-09-13 2016-10-04 Micron Technology, Inc. Magnetic memory cells, methods of fabrication, semiconductor devices, memory systems, and electronic systems
US9608197B2 (en) 2013-09-18 2017-03-28 Micron Technology, Inc. Memory cells, methods of fabrication, and semiconductor devices
US10454024B2 (en) 2014-02-28 2019-10-22 Micron Technology, Inc. Memory cells, methods of fabrication, and memory devices
US9281466B2 (en) 2014-04-09 2016-03-08 Micron Technology, Inc. Memory cells, semiconductor structures, semiconductor devices, and methods of fabrication
US9269888B2 (en) * 2014-04-18 2016-02-23 Micron Technology, Inc. Memory cells, methods of fabrication, and semiconductor devices
US9349945B2 (en) 2014-10-16 2016-05-24 Micron Technology, Inc. Memory cells, semiconductor devices, and methods of fabrication
US9768377B2 (en) 2014-12-02 2017-09-19 Micron Technology, Inc. Magnetic cell structures, and methods of fabrication
US10439131B2 (en) 2015-01-15 2019-10-08 Micron Technology, Inc. Methods of forming semiconductor devices including tunnel barrier materials
JP6978000B2 (ja) * 2016-02-19 2021-12-08 国立大学法人東北大学 トンネル磁気抵抗素子の製造方法
US10103196B2 (en) 2016-08-30 2018-10-16 Micron Technology, Inc. Methods of forming magnetic memory cells, and methods of forming arrays of magnetic memory cells
US10453895B2 (en) 2017-01-05 2019-10-22 Micron Technology, Inc. Magnetic memory device with a common source having an array of openings, system, and method of fabrication
US10014345B1 (en) 2017-01-05 2018-07-03 Micron Technology, Inc. Magnetic memory device with grid-shaped common source plate, system, and method of fabrication
US10727271B2 (en) 2017-01-05 2020-07-28 Micron Trechnology, Inc. Memory device having source contacts located at intersections of linear portions of a common source, electronic systems, and associated methods
US10446175B2 (en) * 2017-05-16 2019-10-15 Western Digital Technologies, Inc. Spin transfer torque device with oxide layer beneath the seed layer
US10734013B2 (en) 2017-10-03 2020-08-04 Western Digital Technologies, Inc. Spin transfer torque (STT) device with multilayer seed layers for magnetic recording and memory
US10388853B2 (en) * 2017-12-29 2019-08-20 Spin Memory, Inc. Magnetic memory having a pinning synthetic antiferromagnetic structure (SAF) with cobalt over platinum (Pt/Co) bilayers
JP2019164848A (ja) * 2018-03-19 2019-09-26 東芝メモリ株式会社 磁気記憶装置
US10957849B2 (en) * 2018-05-24 2021-03-23 Applied Materials, Inc. Magnetic tunnel junctions with coupling-pinning layer lattice matching
US11502188B2 (en) 2018-06-14 2022-11-15 Intel Corporation Apparatus and method for boosting signal in magnetoelectric spin orbit logic
US11411173B2 (en) * 2018-06-15 2022-08-09 Intel Corporation Perpendicular spin transfer torque devices with improved retention and thermal stability
US11476412B2 (en) 2018-06-19 2022-10-18 Intel Corporation Perpendicular exchange bias with antiferromagnet for spin orbit coupling based memory
US11616192B2 (en) 2018-06-29 2023-03-28 Intel Corporation Magnetic memory devices with a transition metal dopant at an interface of free magnetic layers and methods of fabrication
US11770979B2 (en) * 2018-06-29 2023-09-26 Intel Corporation Conductive alloy layer in magnetic memory devices and methods of fabrication
EP3841623A1 (en) * 2018-08-23 2021-06-30 Everspin Technologies, Inc. Magnetoresistive stack device fabrication methods
WO2020106552A1 (en) * 2018-11-19 2020-05-28 Everspin Technologies, Inc. Magnetoresistive stack with seed region and method of manufacturing the same
JP2020155565A (ja) 2019-03-20 2020-09-24 キオクシア株式会社 磁気記憶装置
CN112652704A (zh) * 2019-10-10 2021-04-13 上海磁宇信息科技有限公司 具有超薄合成反铁磁层的磁性隧道结单元

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007035139A (ja) * 2005-07-26 2007-02-08 Hitachi Global Storage Technologies Netherlands Bv 垂直磁気記録媒体及び磁気記録再生装置
WO2010137679A1 (ja) * 2009-05-28 2010-12-02 株式会社日立製作所 磁気抵抗効果素子及びそれを用いたランダムアクセスメモリ
JP2011521391A (ja) * 2008-05-06 2011-07-21 コミッサリア ア レネルジー アトミーク エ オ ゼネルジ ザルタナテイヴ 熱アシスト磁気書き込み素子
KR20120009926A (ko) * 2010-07-22 2012-02-02 삼성전자주식회사 자기 메모리 소자 및 이를 포함하는 메모리 카드 및 시스템
US20130148418A1 (en) * 2011-12-07 2013-06-13 Agency For Science, Technology And Research Magnetoresistive device and a writing method for a magnetoresistive device
KR20140135002A (ko) * 2013-05-15 2014-11-25 삼성전자주식회사 자기 기억 소자 및 그 제조방법

Family Cites Families (329)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4760745A (en) 1986-12-05 1988-08-02 Mag Dev Inc. Magnetoelastic torque transducer
EP0459413B1 (en) * 1990-05-29 1996-02-28 Oki Electric Industry Company, Limited Method for fabricating a magnetic recording medium
US5565266A (en) * 1993-06-14 1996-10-15 Eastman Kodak Company Multilayer magnetooptic recording media
JP3260921B2 (ja) * 1993-08-25 2002-02-25 株式会社デンソー 可動体変位検出装置
US5563000A (en) * 1994-03-11 1996-10-08 Eastman Kodak Company Multilayer magnetooptic recording media
US5583725A (en) * 1994-06-15 1996-12-10 International Business Machines Corporation Spin valve magnetoresistive sensor with self-pinned laminated layer and magnetic recording system using the sensor
US5768069A (en) 1996-11-27 1998-06-16 International Business Machines Corporation Self-biased dual spin valve sensor
US6256224B1 (en) 2000-05-03 2001-07-03 Hewlett-Packard Co Write circuit for large MRAM arrays
US6468856B2 (en) 1997-07-24 2002-10-22 Texas Instruments Incorporated High charge storage density integrated circuit capacitor
US6258470B1 (en) 1998-01-16 2001-07-10 Matsushita Electric Industrial Co., Ltd. Exchange coupling film, magnetoresistance effect device, magnetoresistance effective head and method for producing exchange coupling film
JP2000020937A (ja) * 1998-07-03 2000-01-21 Hitachi Ltd 磁気記録媒体およびこれを用いた磁気記憶装置
GB2343308B (en) 1998-10-30 2000-10-11 Nikolai Franz Gregor Schwabe Magnetic storage device
JP4568926B2 (ja) 1999-07-14 2010-10-27 ソニー株式会社 磁気機能素子及び磁気記録装置
US6275363B1 (en) 1999-07-23 2001-08-14 International Business Machines Corporation Read head with dual tunnel junction sensor
US6166948A (en) 1999-09-03 2000-12-26 International Business Machines Corporation Magnetic memory array with magnetic tunnel junction memory cells having flux-closed free layers
US6611405B1 (en) 1999-09-16 2003-08-26 Kabushiki Kaisha Toshiba Magnetoresistive element and magnetic memory device
JP2001084756A (ja) 1999-09-17 2001-03-30 Sony Corp 磁化駆動方法、磁気機能素子および磁気装置
US6979586B2 (en) 2000-10-06 2005-12-27 Headway Technologies, Inc. Magnetic random access memory array with coupled soft adjacent magnetic layer
US6710987B2 (en) 2000-11-17 2004-03-23 Tdk Corporation Magnetic tunnel junction read head devices having a tunneling barrier formed by multi-layer, multi-oxidation processes
FR2817999B1 (fr) 2000-12-07 2003-01-10 Commissariat Energie Atomique Dispositif magnetique a polarisation de spin et a empilement(s) tri-couche(s) et memoire utilisant ce dispositif
US6955857B2 (en) * 2000-12-29 2005-10-18 Seagate Technology Llc Exchange decoupled cobalt/noble metal perpendicular recording media
US6603678B2 (en) 2001-01-11 2003-08-05 Hewlett-Packard Development Company, L.P. Thermally-assisted switching of magnetic memory elements
JP2002208682A (ja) 2001-01-12 2002-07-26 Hitachi Ltd 磁気半導体記憶装置及びその製造方法
JP2002314164A (ja) 2001-02-06 2002-10-25 Sony Corp 磁気トンネル素子及びその製造方法、薄膜磁気ヘッド、磁気メモリ、並びに磁気センサ
JP2002314049A (ja) 2001-04-18 2002-10-25 Nec Corp 磁性メモリ及びその製造方法
JP2004179668A (ja) 2001-05-15 2004-06-24 Matsushita Electric Ind Co Ltd 磁気抵抗素子
EP1391942A4 (en) 2001-05-31 2007-08-15 Nat Inst Of Advanced Ind Scien TUNNEL MAGNETIC RESISTANCE ELEMENT
US6667861B2 (en) 2001-07-16 2003-12-23 International Business Machines Corporation Dual/differential GMR head with a single AFM layer
JP4198900B2 (ja) * 2001-07-19 2008-12-17 アルプス電気株式会社 交換結合膜及び前記交換結合膜を用いた磁気検出素子
JP4189146B2 (ja) * 2001-07-19 2008-12-03 アルプス電気株式会社 交換結合膜及び前記交換結合膜を用いた磁気検出素子
JP2003031870A (ja) * 2001-07-19 2003-01-31 Alps Electric Co Ltd 交換結合膜及び前記交換結合膜を用いた磁気検出素子
US6347049B1 (en) 2001-07-25 2002-02-12 International Business Machines Corporation Low resistance magnetic tunnel junction device with bilayer or multilayer tunnel barrier
TW554398B (en) 2001-08-10 2003-09-21 Semiconductor Energy Lab Method of peeling off and method of manufacturing semiconductor device
US6805710B2 (en) 2001-11-13 2004-10-19 Edwards Lifesciences Corporation Mitral valve annuloplasty ring for molding left ventricle geometry
US6829157B2 (en) 2001-12-05 2004-12-07 Korea Institute Of Science And Technology Method of controlling magnetization easy axis in ferromagnetic films using voltage, ultrahigh-density, low power, nonvolatile magnetic memory using the control method, and method of writing information on the magnetic memory
US7095933B2 (en) 2002-04-09 2006-08-22 Barth Phillip W Systems and methods for designing and fabricating multi-layer structures having thermal expansion properties
US6866255B2 (en) 2002-04-12 2005-03-15 Xerox Corporation Sputtered spring films with low stress anisotropy
US6815248B2 (en) 2002-04-18 2004-11-09 Infineon Technologies Ag Material combinations for tunnel junction cap layer, tunnel junction hard mask and tunnel junction stack seed layer in MRAM processing
JP2003332649A (ja) * 2002-05-14 2003-11-21 Alps Electric Co Ltd 磁気検出素子
US6849464B2 (en) 2002-06-10 2005-02-01 Micron Technology, Inc. Method of fabricating a multilayer dielectric tunnel barrier structure
JP3678213B2 (ja) 2002-06-20 2005-08-03 ソニー株式会社 磁気抵抗効果素子及び磁気メモリ装置、磁気抵抗効果素子及び磁気メモリ装置の製造方法
JP4252353B2 (ja) 2002-07-16 2009-04-08 株式会社日立製作所 半導体レーザ素子の製造方法
US6653704B1 (en) * 2002-09-24 2003-11-25 International Business Machines Corporation Magnetic memory with tunnel junction memory cells and phase transition material for controlling current to the cells
JP2004128229A (ja) 2002-10-02 2004-04-22 Nec Corp 磁性メモリ及びその製造方法
US6985338B2 (en) 2002-10-21 2006-01-10 International Business Machines Corporation Insulative in-stack hard bias for GMR sensor stabilization
US6980468B1 (en) 2002-10-28 2005-12-27 Silicon Magnetic Systems High density MRAM using thermal writing
US7394626B2 (en) 2002-11-01 2008-07-01 Nec Corporation Magnetoresistance device with a diffusion barrier between a conductor and a magnetoresistance element and method of fabricating the same
US6756128B2 (en) 2002-11-07 2004-06-29 International Business Machines Corporation Low-resistance high-magnetoresistance magnetic tunnel junction device with improved tunnel barrier
US6771534B2 (en) 2002-11-15 2004-08-03 International Business Machines Corporation Thermally-assisted magnetic writing using an oxide layer and current-induced heating
US6841395B2 (en) 2002-11-25 2005-01-11 International Business Machines Corporation Method of forming a barrier layer of a tunneling magnetoresistive sensor
JP2004200245A (ja) 2002-12-16 2004-07-15 Nec Corp 磁気抵抗素子及び磁気抵抗素子の製造方法
US6845038B1 (en) 2003-02-01 2005-01-18 Alla Mikhailovna Shukh Magnetic tunnel junction memory device
US6952364B2 (en) 2003-03-03 2005-10-04 Samsung Electronics Co., Ltd. Magnetic tunnel junction structures and methods of fabrication
US6998150B2 (en) 2003-03-12 2006-02-14 Headway Technologies, Inc. Method of adjusting CoFe free layer magnetostriction
KR100544690B1 (ko) 2003-04-25 2006-01-24 재단법인서울대학교산학협력재단 비휘발성 자기 메모리 셀, 동작 방법 및 이를 이용한다진법 비휘발성 초고집적 자기 메모리
US6964819B1 (en) * 2003-05-06 2005-11-15 Seagate Technology Llc Anti-ferromagnetically coupled recording media with enhanced RKKY coupling
US20040224243A1 (en) 2003-05-08 2004-11-11 Sony Corporation Mask, mask blank, and methods of producing these
US6865109B2 (en) 2003-06-06 2005-03-08 Seagate Technology Llc Magnetic random access memory having flux closure for the free layer and spin transfer write mechanism
US6806096B1 (en) 2003-06-18 2004-10-19 Infineon Technologies Ag Integration scheme for avoiding plasma damage in MRAM technology
US7189583B2 (en) 2003-07-02 2007-03-13 Micron Technology, Inc. Method for production of MRAM elements
JP4169663B2 (ja) 2003-07-25 2008-10-22 Hoya株式会社 垂直磁気記録媒体
US7092220B2 (en) * 2003-07-29 2006-08-15 Hitachi Global Storage Technologies Apparatus for enhancing thermal stability, improving biasing and reducing damage from electrostatic discharge in self-pinned abutted junction heads having a first self-pinned layer extending under the hard bias layers
US7282277B2 (en) * 2004-04-20 2007-10-16 Seagate Technology Llc Magnetic recording media with Cu-containing magnetic layers
KR100548997B1 (ko) 2003-08-12 2006-02-02 삼성전자주식회사 다층박막구조의 자유층을 갖는 자기터널 접합 구조체들 및이를 채택하는 자기 램 셀들
JP2005064050A (ja) 2003-08-14 2005-03-10 Toshiba Corp 半導体記憶装置及びそのデータ書き込み方法
US7274080B1 (en) 2003-08-22 2007-09-25 International Business Machines Corporation MgO-based tunnel spin injectors
US7298595B2 (en) 2003-09-26 2007-11-20 Hitachi Global Storage Technologies Netherlands B.V. Differential GMR sensor with multi-layer bias structure between free layers of first and second self-pinned GMR sensors
US7195927B2 (en) 2003-10-22 2007-03-27 Hewlett-Packard Development Company, L.P. Process for making magnetic memory structures having different-sized memory cell layers
US7282755B2 (en) 2003-11-14 2007-10-16 Grandis, Inc. Stress assisted current driven switching for magnetic memory applications
US7105372B2 (en) 2004-01-20 2006-09-12 Headway Technologies, Inc. Magnetic tunneling junction film structure with process determined in-plane magnetic anisotropy
US7083988B2 (en) 2004-01-26 2006-08-01 Micron Technology, Inc. Magnetic annealing sequences for patterned MRAM synthetic antiferromagnetic pinned layers
US7564152B1 (en) 2004-02-12 2009-07-21 The United States Of America As Represented By The Secretary Of The Navy High magnetostriction of positive magnetostrictive materials under tensile load
US6992359B2 (en) 2004-02-26 2006-01-31 Grandis, Inc. Spin transfer magnetic element with free layers having high perpendicular anisotropy and in-plane equilibrium magnetization
US7130167B2 (en) 2004-03-03 2006-10-31 Hitachi Global Storage Technologies Netherlands B.V. Magnetoresistive sensor having improved synthetic free layer
JP2005251990A (ja) 2004-03-04 2005-09-15 Nec Electronics Corp 不揮発性半導体記憶装置
US20050211973A1 (en) 2004-03-23 2005-09-29 Kiyotaka Mori Stressed organic semiconductor
US20070035890A1 (en) 2004-04-02 2007-02-15 Tdk Corporation Composed free layer for stabilizing magnetoresistive head having low magnetostriction
US7190557B2 (en) 2004-04-14 2007-03-13 Hitachi Global Storage Technologies Netherlands B.V. Current-in-the-plane spin valve magnetoresistive sensor with dual metal oxide capping layers
JP3863536B2 (ja) 2004-05-17 2006-12-27 株式会社東芝 磁気ランダムアクセスメモリ及びその磁気ランダムアクセスメモリのデータ書き込み方法
US7449345B2 (en) * 2004-06-15 2008-11-11 Headway Technologies, Inc. Capping structure for enhancing dR/R of the MTJ device
JP2006005286A (ja) * 2004-06-21 2006-01-05 Alps Electric Co Ltd 磁気検出素子
JP4868198B2 (ja) 2004-08-19 2012-02-01 日本電気株式会社 磁性メモリ
US20060042930A1 (en) 2004-08-26 2006-03-02 Daniele Mauri Method for reactive sputter deposition of a magnesium oxide (MgO) tunnel barrier in a magnetic tunnel junction
US7355884B2 (en) 2004-10-08 2008-04-08 Kabushiki Kaisha Toshiba Magnetoresistive element
US7351483B2 (en) 2004-11-10 2008-04-01 International Business Machines Corporation Magnetic tunnel junctions using amorphous materials as reference and free layers
US7582923B2 (en) 2004-11-16 2009-09-01 Nec Corporation Magnetic memory and manufacturing method for the same
JP2006156608A (ja) 2004-11-29 2006-06-15 Hitachi Ltd 磁気メモリおよびその製造方法
JP2006165059A (ja) 2004-12-02 2006-06-22 Sony Corp 記憶素子及びメモリ
JP2006165327A (ja) 2004-12-08 2006-06-22 Toshiba Corp 磁気ランダムアクセスメモリ
JP5077802B2 (ja) 2005-02-16 2012-11-21 日本電気株式会社 積層強磁性構造体、及び、mtj素子
US7230265B2 (en) 2005-05-16 2007-06-12 International Business Machines Corporation Spin-polarization devices using rare earth-transition metal alloys
US7372674B2 (en) 2005-07-22 2008-05-13 Hitachi Global Storage Technologies Netherlands B.V. Magnetic tunnel transistor with high magnetocurrent and stronger pinning
US8068317B2 (en) 2005-07-22 2011-11-29 Hitachi Global Storage Technologies Netherlands B.V. Magnetic tunnel transistor with high magnetocurrent
US7862914B2 (en) * 2005-07-26 2011-01-04 Seagate Technology Llc Heatsink films for magnetic recording media
US7349187B2 (en) 2005-09-07 2008-03-25 International Business Machines Corporation Tunnel barriers based on alkaline earth oxides
FR2892231B1 (fr) 2005-10-14 2008-06-27 Commissariat Energie Atomique Dispositif magnetique a jonction tunnel magnetoresistive et memoire magnetique a acces aleatoire
JP4444241B2 (ja) 2005-10-19 2010-03-31 株式会社東芝 磁気抵抗効果素子、磁気ランダムアクセスメモリ、電子カード及び電子装置
JP4768427B2 (ja) 2005-12-12 2011-09-07 株式会社東芝 半導体記憶装置
US7791844B2 (en) 2005-12-14 2010-09-07 Hitachi Global Storage Technologies Netherlands B.V. Magnetoresistive sensor having a magnetically stable free layer with a positive magnetostriction
JP4786331B2 (ja) 2005-12-21 2011-10-05 株式会社東芝 磁気抵抗効果素子の製造方法
US7479394B2 (en) 2005-12-22 2009-01-20 Magic Technologies, Inc. MgO/NiFe MTJ for high performance MRAM application
US8058696B2 (en) 2006-02-25 2011-11-15 Avalanche Technology, Inc. High capacity low cost multi-state magnetic memory
US8508984B2 (en) 2006-02-25 2013-08-13 Avalanche Technology, Inc. Low resistance high-TMR magnetic tunnel junction and process for fabrication thereof
US7732881B2 (en) 2006-11-01 2010-06-08 Avalanche Technology, Inc. Current-confined effect of magnetic nano-current-channel (NCC) for magnetic random access memory (MRAM)
CN101395732A (zh) 2006-03-03 2009-03-25 佳能安内华股份有限公司 磁阻效应元件的制造方法以及制造设备
JP2007250094A (ja) 2006-03-16 2007-09-27 Fujitsu Ltd 磁気記録媒体、磁気記録媒体の製造方法、及び磁気記録装置
JP2007273504A (ja) * 2006-03-30 2007-10-18 Fujitsu Ltd 磁気抵抗効果素子、磁気ヘッド、磁気記録装置、磁気ランダムアクセスメモリ
TWI309411B (en) * 2006-04-21 2009-05-01 Nat Univ Tsing Hua Perpendicular magnetic recording media
US8120949B2 (en) 2006-04-27 2012-02-21 Avalanche Technology, Inc. Low-cost non-volatile flash-RAM memory
JP4731393B2 (ja) 2006-04-28 2011-07-20 株式会社日立製作所 磁気再生ヘッド
US7486550B2 (en) 2006-06-06 2009-02-03 Micron Technology, Inc. Semiconductor magnetic memory integrating a magnetic tunneling junction above a floating-gate memory cell
US20070297220A1 (en) 2006-06-22 2007-12-27 Masatoshi Yoshikawa Magnetoresistive element and magnetic memory
JP2008010590A (ja) * 2006-06-28 2008-01-17 Toshiba Corp 磁気抵抗素子及び磁気メモリ
US7595520B2 (en) 2006-07-31 2009-09-29 Magic Technologies, Inc. Capping layer for a magnetic tunnel junction device to enhance dR/R and a method of making the same
JP4496189B2 (ja) 2006-09-28 2010-07-07 株式会社東芝 磁気抵抗効果型素子および磁気抵抗効果型ランダムアクセスメモリ
JP2008098523A (ja) 2006-10-13 2008-04-24 Toshiba Corp 磁気抵抗効果素子および磁気メモリ
US20080170329A1 (en) * 2007-01-11 2008-07-17 Seagate Technology Llc Granular perpendicular magnetic recording media with improved corrosion resistance by SUL post-deposition heating
JP4751344B2 (ja) 2007-01-26 2011-08-17 株式会社東芝 垂直磁気記録媒体、及び磁気記録再生装置
US7598579B2 (en) 2007-01-30 2009-10-06 Magic Technologies, Inc. Magnetic tunnel junction (MTJ) to reduce spin transfer magnetization switching current
US20100035085A1 (en) * 2007-02-03 2010-02-11 Wd Media, Inc. Perpendicular magnetic recording medium with improved magnetic anisotropy field
JP2008192926A (ja) 2007-02-06 2008-08-21 Tdk Corp トンネル型磁気検出素子及びその製造方法
US8593862B2 (en) 2007-02-12 2013-11-26 Avalanche Technology, Inc. Spin-transfer torque magnetic random access memory having magnetic tunnel junction with perpendicular magnetic anisotropy
US8623452B2 (en) 2010-12-10 2014-01-07 Avalanche Technology, Inc. Magnetic random access memory (MRAM) with enhanced magnetic stiffness and method of making same
US20090218645A1 (en) 2007-02-12 2009-09-03 Yadav Technology Inc. multi-state spin-torque transfer magnetic random access memory
JP5143444B2 (ja) 2007-02-13 2013-02-13 株式会社日立製作所 磁気抵抗効果素子、それを用いた磁気メモリセル及び磁気ランダムアクセスメモリ
JP2008204539A (ja) * 2007-02-20 2008-09-04 Fujitsu Ltd 垂直磁気記録媒体およびその製造方法、磁気記録装置
US20080205130A1 (en) 2007-02-28 2008-08-28 Freescale Semiconductor, Inc. Mram free layer synthetic antiferromagnet structure and methods
JP4682998B2 (ja) 2007-03-15 2011-05-11 ソニー株式会社 記憶素子及びメモリ
US20080242088A1 (en) 2007-03-29 2008-10-02 Tokyo Electron Limited Method of forming low resistivity copper film structures
JP2008263031A (ja) 2007-04-11 2008-10-30 Toshiba Corp 磁気抵抗効果素子とその製造方法、磁気抵抗効果素子を備えた磁気記憶装置とその製造方法
US8097175B2 (en) 2008-10-28 2012-01-17 Micron Technology, Inc. Method for selectively permeating a self-assembled block copolymer, method for forming metal oxide structures, method for forming a metal oxide pattern, and method for patterning a semiconductor structure
US7682841B2 (en) 2007-05-02 2010-03-23 Qimonda Ag Method of forming integrated circuit having a magnetic tunnel junction device
US7486552B2 (en) 2007-05-21 2009-02-03 Grandis, Inc. Method and system for providing a spin transfer device with improved switching characteristics
US7602033B2 (en) 2007-05-29 2009-10-13 Headway Technologies, Inc. Low resistance tunneling magnetoresistive sensor with composite inner pinned layer
EP2015307B8 (en) 2007-07-13 2013-05-15 Hitachi Ltd. Magnetoresistive device
US7750421B2 (en) 2007-07-23 2010-07-06 Magic Technologies, Inc. High performance MTJ element for STT-RAM and method for making the same
TW200907964A (en) 2007-08-09 2009-02-16 Ind Tech Res Inst Structure of magnetic memory cell and magnetic memory device
JP5397926B2 (ja) 2007-08-31 2014-01-22 昭和電工株式会社 垂直磁気記録媒体、その製造方法および磁気記録再生装置
JP4649457B2 (ja) * 2007-09-26 2011-03-09 株式会社東芝 磁気抵抗素子及び磁気メモリ
US8497559B2 (en) 2007-10-10 2013-07-30 Magic Technologies, Inc. MRAM with means of controlling magnetic anisotropy
US8372661B2 (en) 2007-10-31 2013-02-12 Magic Technologies, Inc. High performance MTJ element for conventional MRAM and for STT-RAM and a method for making the same
JP2009116930A (ja) * 2007-11-02 2009-05-28 Hitachi Global Storage Technologies Netherlands Bv 垂直磁気記録媒体およびそれを用いた磁気記録再生装置
US7488609B1 (en) 2007-11-16 2009-02-10 Hitachi Global Storage Technologies Netherlands B.V. Method for forming an MgO barrier layer in a tunneling magnetoresistive (TMR) device
KR20090074396A (ko) * 2008-01-02 2009-07-07 삼성전자주식회사 강유전체를 이용한 정보저장매체, 그 제조방법, 및 이를채용한 정보저장장치
US7919794B2 (en) 2008-01-08 2011-04-05 Qualcomm, Incorporated Memory cell and method of forming a magnetic tunnel junction (MTJ) of a memory cell
JP4703660B2 (ja) 2008-01-11 2011-06-15 株式会社東芝 スピンmos電界効果トランジスタ
JP5150284B2 (ja) 2008-01-30 2013-02-20 株式会社東芝 磁気抵抗効果素子およびその製造方法
US7727834B2 (en) 2008-02-14 2010-06-01 Toshiba America Electronic Components, Inc. Contact configuration and method in dual-stress liner semiconductor device
JP2009194210A (ja) 2008-02-15 2009-08-27 Renesas Technology Corp 半導体装置及び半導体装置の製造方法
US8545999B1 (en) 2008-02-21 2013-10-01 Western Digital (Fremont), Llc Method and system for providing a magnetoresistive structure
KR101298817B1 (ko) 2008-03-07 2013-08-23 캐논 아네르바 가부시키가이샤 자기 저항 소자의 제조 방법 및 자기 저항 소자의 제조 장치
US9021685B2 (en) 2008-03-12 2015-05-05 Headway Technologies, Inc. Two step annealing process for TMR device with amorphous free layer
JP4724196B2 (ja) 2008-03-25 2011-07-13 株式会社東芝 磁気抵抗効果素子及び磁気ランダムアクセスメモリ
US7885105B2 (en) 2008-03-25 2011-02-08 Qualcomm Incorporated Magnetic tunnel junction cell including multiple vertical magnetic domains
US8057925B2 (en) 2008-03-27 2011-11-15 Magic Technologies, Inc. Low switching current dual spin filter (DSF) element for STT-RAM and a method for making the same
US8164862B2 (en) 2008-04-02 2012-04-24 Headway Technologies, Inc. Seed layer for TMR or CPP-GMR sensor
JP2009252878A (ja) 2008-04-03 2009-10-29 Renesas Technology Corp 磁気記憶装置
US7948044B2 (en) * 2008-04-09 2011-05-24 Magic Technologies, Inc. Low switching current MTJ element for ultra-high STT-RAM and a method for making the same
JP4774082B2 (ja) 2008-06-23 2011-09-14 キヤノンアネルバ株式会社 磁気抵抗効果素子の製造方法
US8274818B2 (en) 2008-08-05 2012-09-25 Tohoku University Magnetoresistive element, magnetic memory cell and magnetic random access memory using the same
JP5182631B2 (ja) 2008-09-02 2013-04-17 富士電機株式会社 垂直磁気記録媒体
KR101607356B1 (ko) 2008-09-03 2016-03-29 아이아이아이 홀딩스 3, 엘엘씨 자기 메모리 소자 및 그것을 이용하는 기억 장치
KR101004506B1 (ko) 2008-09-09 2010-12-31 주식회사 하이닉스반도체 공통 소스라인을 갖는 수직 자기형 비휘발성 메모리 장치 및 그 제조 방법
US8138561B2 (en) 2008-09-18 2012-03-20 Magic Technologies, Inc. Structure and method to fabricate high performance MTJ devices for spin-transfer torque (STT)-RAM
US7940551B2 (en) 2008-09-29 2011-05-10 Seagate Technology, Llc STRAM with electronically reflective insulative spacer
US8102700B2 (en) 2008-09-30 2012-01-24 Micron Technology, Inc. Unidirectional spin torque transfer magnetic memory cell structure
US8310861B2 (en) 2008-09-30 2012-11-13 Micron Technology, Inc. STT-MRAM cell structure incorporating piezoelectric stress material
JP2010087355A (ja) 2008-10-01 2010-04-15 Fujitsu Ltd トンネル磁気抵抗効果膜の製造方法及びトンネル磁気抵抗効果膜
US8487390B2 (en) 2008-10-08 2013-07-16 Seagate Technology Llc Memory cell with stress-induced anisotropy
JP2010093157A (ja) 2008-10-10 2010-04-22 Fujitsu Ltd 磁気抵抗効果素子、磁気再生ヘッド、磁気抵抗デバイスおよび情報記憶装置
US7939188B2 (en) 2008-10-27 2011-05-10 Seagate Technology Llc Magnetic stack design
KR101178767B1 (ko) 2008-10-30 2012-09-07 한국과학기술연구원 이중 자기 이방성 자유층을 갖는 자기 터널 접합 구조
US9165625B2 (en) 2008-10-30 2015-10-20 Seagate Technology Llc ST-RAM cells with perpendicular anisotropy
US7835173B2 (en) 2008-10-31 2010-11-16 Micron Technology, Inc. Resistive memory
US7944738B2 (en) 2008-11-05 2011-05-17 Micron Technology, Inc. Spin torque transfer cell structure utilizing field-induced antiferromagnetic or ferromagnetic coupling
US8043732B2 (en) 2008-11-11 2011-10-25 Seagate Technology Llc Memory cell with radial barrier
US7929370B2 (en) 2008-11-24 2011-04-19 Magic Technologies, Inc. Spin momentum transfer MRAM design
US8378438B2 (en) 2008-12-04 2013-02-19 Grandis, Inc. Method and system for providing magnetic elements having enhanced magnetic anisotropy and memories using such magnetic elements
WO2010067520A1 (ja) 2008-12-10 2010-06-17 株式会社日立製作所 磁気抵抗効果素子、それを用いた磁気メモリセル及び磁気ランダムアクセスメモリ
FR2939955B1 (fr) 2008-12-11 2011-03-11 Commissariat Energie Atomique Procede pour la realisation d'une jonction tunnel magnetique et jonction tunnel magnetique ainsi obtenue.
US20100148167A1 (en) 2008-12-12 2010-06-17 Everspin Technologies, Inc. Magnetic tunnel junction stack
US8089137B2 (en) 2009-01-07 2012-01-03 Macronix International Co., Ltd. Integrated circuit memory with single crystal silicon on silicide driver and manufacturing method
US8553449B2 (en) 2009-01-09 2013-10-08 Micron Technology, Inc. STT-MRAM cell structures
US7957182B2 (en) 2009-01-12 2011-06-07 Micron Technology, Inc. Memory cell having nonmagnetic filament contact and methods of operating and fabricating the same
JP4952725B2 (ja) 2009-01-14 2012-06-13 ソニー株式会社 不揮発性磁気メモリ装置
JP4738499B2 (ja) 2009-02-10 2011-08-03 株式会社東芝 スピントランジスタの製造方法
US8587993B2 (en) 2009-03-02 2013-11-19 Qualcomm Incorporated Reducing source loading effect in spin torque transfer magnetoresisitive random access memory (STT-MRAM)
US8120126B2 (en) 2009-03-02 2012-02-21 Qualcomm Incorporated Magnetic tunnel junction device and fabrication
JP5150531B2 (ja) 2009-03-03 2013-02-20 ルネサスエレクトロニクス株式会社 磁気抵抗素子、磁気ランダムアクセスメモリ、及びそれらの製造方法
US7969774B2 (en) 2009-03-10 2011-06-28 Micron Technology, Inc. Electronic devices formed of two or more substrates bonded together, electronic systems comprising electronic devices and methods of making electronic devices
US7863060B2 (en) 2009-03-23 2011-01-04 Magic Technologies, Inc. Method of double patterning and etching magnetic tunnel junction structures for spin-transfer torque MRAM devices
US8362482B2 (en) 2009-04-14 2013-01-29 Monolithic 3D Inc. Semiconductor device and structure
US7936598B2 (en) 2009-04-28 2011-05-03 Seagate Technology Magnetic stack having assist layer
ATE544153T1 (de) 2009-05-08 2012-02-15 Crocus Technology Magnetischer speicher mit wärmeunterstütztem schreibverfahren und niedrigem schreibstrom
KR101687845B1 (ko) 2009-05-19 2016-12-19 아이아이아이 홀딩스 3, 엘엘씨 자기 메모리 소자 및 그것을 이용한 기억장치
US8381391B2 (en) 2009-06-26 2013-02-26 Western Digital (Fremont), Llc Method for providing a magnetic recording transducer
US20100327248A1 (en) 2009-06-29 2010-12-30 Seagate Technology Llc Cell patterning with multiple hard masks
WO2011001746A1 (ja) 2009-07-03 2011-01-06 富士電機ホールディングス株式会社 磁気メモリー素子及びその駆動方法
US8159856B2 (en) 2009-07-07 2012-04-17 Seagate Technology Llc Bipolar select device for resistive sense memory
US8273582B2 (en) 2009-07-09 2012-09-25 Crocus Technologies Method for use in making electronic devices having thin-film magnetic components
US7999338B2 (en) 2009-07-13 2011-08-16 Seagate Technology Llc Magnetic stack having reference layers with orthogonal magnetization orientation directions
US8125746B2 (en) 2009-07-13 2012-02-28 Seagate Technology Llc Magnetic sensor with perpendicular anisotrophy free layer and side shields
US8609262B2 (en) 2009-07-17 2013-12-17 Magic Technologies, Inc. Structure and method to fabricate high performance MTJ devices for spin-transfer torque (STT)-RAM application
US10446209B2 (en) 2009-08-10 2019-10-15 Samsung Semiconductor Inc. Method and system for providing magnetic tunneling junction elements having improved performance through capping layer induced perpendicular anisotropy and memories using such magnetic elements
US8779538B2 (en) 2009-08-10 2014-07-15 Samsung Electronics Co., Ltd. Magnetic tunneling junction seed, capping, and spacer layer materials
US20110031569A1 (en) 2009-08-10 2011-02-10 Grandis, Inc. Method and system for providing magnetic tunneling junction elements having improved performance through capping layer induced perpendicular anisotropy and memories using such magnetic elements
JP5527649B2 (ja) 2009-08-28 2014-06-18 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
US8284594B2 (en) 2009-09-03 2012-10-09 International Business Machines Corporation Magnetic devices and structures
US8445979B2 (en) 2009-09-11 2013-05-21 Samsung Electronics Co., Ltd. Magnetic memory devices including magnetic layers separated by tunnel barriers
US9082534B2 (en) * 2009-09-15 2015-07-14 Samsung Electronics Co., Ltd. Magnetic element having perpendicular anisotropy with enhanced efficiency
US8072800B2 (en) 2009-09-15 2011-12-06 Grandis Inc. Magnetic element having perpendicular anisotropy with enhanced efficiency
US8766341B2 (en) 2009-10-20 2014-07-01 The Regents Of The University Of California Epitaxial growth of single crystalline MgO on germanium
US8169821B1 (en) 2009-10-20 2012-05-01 Avalanche Technology, Inc. Low-crystallization temperature MTJ for spin-transfer torque magnetic random access memory (SSTTMRAM)
US8184411B2 (en) 2009-10-26 2012-05-22 Headway Technologies, Inc. MTJ incorporating CoFe/Ni multilayer film with perpendicular magnetic anisotropy for MRAM application
US8334148B2 (en) 2009-11-11 2012-12-18 Samsung Electronics Co., Ltd. Methods of forming pattern structures
KR101740040B1 (ko) 2010-07-16 2017-06-09 삼성전자주식회사 패턴 구조물, 패턴 구조물 형성 방법 및 이를 이용한 반도체 소자의 제조 방법
JP2011123923A (ja) 2009-12-08 2011-06-23 Hitachi Global Storage Technologies Netherlands Bv 磁気抵抗効果ヘッド、磁気記録再生装置
KR101658394B1 (ko) 2009-12-15 2016-09-22 삼성전자 주식회사 자기터널접합 소자 및 그 제조방법과 자기터널접합 소자를 포함하는 전자소자
KR101608671B1 (ko) 2009-12-16 2016-04-05 삼성전자주식회사 휴대 단말기의 프로세서 간 데이터 통신 방법 및 장치
US8238151B2 (en) 2009-12-18 2012-08-07 Micron Technology, Inc. Transient heat assisted STTRAM cell for lower programming current
KR20110071702A (ko) 2009-12-21 2011-06-29 삼성전자주식회사 그라핀을 이용한 스핀밸브소자 및 그 제조방법과 스핀밸브소자를 포함하는 자성소자
KR20110071710A (ko) 2009-12-21 2011-06-29 삼성전자주식회사 수직 자기터널접합과 이를 포함하는 자성소자 및 그 제조방법
US8254162B2 (en) 2010-01-11 2012-08-28 Grandis, Inc. Method and system for providing magnetic tunneling junctions usable in spin transfer torque magnetic memories
US9093163B2 (en) 2010-01-14 2015-07-28 Hitachi, Ltd. Magnetoresistive device
US8223539B2 (en) 2010-01-26 2012-07-17 Micron Technology, Inc. GCIB-treated resistive device
JP4903277B2 (ja) 2010-01-26 2012-03-28 株式会社日立製作所 磁気抵抗効果素子、それを用いた磁気メモリセル及びランダムアクセスメモリ
JP5732827B2 (ja) * 2010-02-09 2015-06-10 ソニー株式会社 記憶素子および記憶装置、並びに記憶装置の動作方法
US8149614B2 (en) 2010-03-31 2012-04-03 Nanya Technology Corp. Magnetoresistive random access memory element and fabrication method thereof
SG175482A1 (en) * 2010-05-04 2011-11-28 Agency Science Tech & Res Multi-bit cell magnetic memory with perpendicular magnetization and spin torque switching
WO2011149274A2 (ko) 2010-05-26 2011-12-01 고려대학교 산학협력단 자기적으로 연결되고 수직 자기 이방성을 갖도록 하는 비정질 버퍼층을 가지는 자기 터널 접합 소자
US8920947B2 (en) 2010-05-28 2014-12-30 Headway Technologies, Inc. Multilayer structure with high perpendicular anisotropy for device applications
US8922956B2 (en) 2010-06-04 2014-12-30 Seagate Technology Llc Tunneling magneto-resistive sensors with buffer layers
US8604572B2 (en) 2010-06-14 2013-12-10 Regents Of The University Of Minnesota Magnetic tunnel junction device
US8324697B2 (en) 2010-06-15 2012-12-04 International Business Machines Corporation Seed layer and free magnetic layer for perpendicular anisotropy in a spin-torque magnetic random access memory
JP5502627B2 (ja) 2010-07-09 2014-05-28 株式会社東芝 磁気ランダムアクセスメモリ及びその製造方法
US20120015099A1 (en) 2010-07-15 2012-01-19 Everspin Technologies, Inc. Structure and method for fabricating a magnetic thin film memory having a high field anisotropy
US8564080B2 (en) 2010-07-16 2013-10-22 Qualcomm Incorporated Magnetic storage element utilizing improved pinned layer stack
US8546896B2 (en) 2010-07-16 2013-10-01 Grandis, Inc. Magnetic tunneling junction elements having magnetic substructures(s) with a perpendicular anisotropy and memories using such magnetic elements
KR101652006B1 (ko) 2010-07-20 2016-08-30 삼성전자주식회사 자기 기억 소자 및 그 제조 방법
US8772886B2 (en) 2010-07-26 2014-07-08 Avalanche Technology, Inc. Spin transfer torque magnetic random access memory (STTMRAM) having graded synthetic free layer
KR101684915B1 (ko) 2010-07-26 2016-12-12 삼성전자주식회사 자기 기억 소자
JP5652075B2 (ja) 2010-09-13 2015-01-14 ソニー株式会社 記憶素子及びメモリ
JP2012064624A (ja) 2010-09-14 2012-03-29 Sony Corp 記憶素子、メモリ装置
US9024398B2 (en) 2010-12-10 2015-05-05 Avalanche Technology, Inc. Perpendicular STTMRAM device with balanced reference layer
JP5123365B2 (ja) 2010-09-16 2013-01-23 株式会社東芝 磁気抵抗素子及び磁気メモリ
JP5214691B2 (ja) 2010-09-17 2013-06-19 株式会社東芝 磁気メモリ及びその製造方法
US8310868B2 (en) 2010-09-17 2012-11-13 Micron Technology, Inc. Spin torque transfer memory cell structures and methods
US8374020B2 (en) 2010-10-29 2013-02-12 Honeywell International Inc. Reduced switching-energy magnetic elements
JP2012099741A (ja) * 2010-11-04 2012-05-24 Toshiba Corp 磁気ランダムアクセスメモリ及びその製造方法
US8470462B2 (en) 2010-11-30 2013-06-25 Magic Technologies, Inc. Structure and method for enhancing interfacial perpendicular anisotropy in CoFe(B)/MgO/CoFe(B) magnetic tunnel junctions
US8675317B2 (en) * 2010-12-22 2014-03-18 HGST Netherlands B.V. Current-perpendicular-to-plane (CPP) read sensor with dual seed and cap layers
JP5609652B2 (ja) 2011-01-05 2014-10-22 富士通株式会社 磁気トンネル接合素子、その製造方法、及びmram
JP2012151213A (ja) 2011-01-18 2012-08-09 Sony Corp 記憶素子、メモリ装置
US8786036B2 (en) * 2011-01-19 2014-07-22 Headway Technologies, Inc. Magnetic tunnel junction for MRAM applications
JP5367739B2 (ja) 2011-02-03 2013-12-11 株式会社東芝 磁気抵抗効果素子およびそれを用いた磁気ランダムアクセスメモリ
US9006704B2 (en) 2011-02-11 2015-04-14 Headway Technologies, Inc. Magnetic element with improved out-of-plane anisotropy for spintronic applications
KR101739952B1 (ko) 2011-02-25 2017-05-26 삼성전자주식회사 자기 메모리 장치
JP2012182219A (ja) 2011-02-28 2012-09-20 Toshiba Corp 磁気ランダムアクセスメモリ
US8947914B2 (en) 2011-03-18 2015-02-03 Samsung Electronics Co., Ltd. Magnetic tunneling junction devices, memories, electronic systems, and memory systems, and methods of fabricating the same
US20120241878A1 (en) 2011-03-24 2012-09-27 International Business Machines Corporation Magnetic tunnel junction with iron dusting layer between free layer and tunnel barrier
JP2012204432A (ja) 2011-03-24 2012-10-22 Toshiba Corp 磁気ランダムアクセスメモリ及びその製造方法
US8790798B2 (en) 2011-04-18 2014-07-29 Alexander Mikhailovich Shukh Magnetoresistive element and method of manufacturing the same
US20120267733A1 (en) 2011-04-25 2012-10-25 International Business Machines Corporation Magnetic stacks with perpendicular magnetic anisotropy for spin momentum transfer magnetoresistive random access memory
US8592927B2 (en) 2011-05-04 2013-11-26 Magic Technologies, Inc. Multilayers having reduced perpendicular demagnetizing field using moment dilution for spintronic applications
US8541855B2 (en) 2011-05-10 2013-09-24 Magic Technologies, Inc. Co/Ni multilayers with improved out-of-plane anisotropy for magnetic device applications
US8508006B2 (en) * 2011-05-10 2013-08-13 Magic Technologies, Inc. Co/Ni multilayers with improved out-of-plane anisotropy for magnetic device applications
US9245563B2 (en) * 2011-05-17 2016-01-26 Showa Denko K.K. Magnetic medium with an orientation control layer
US9799822B2 (en) 2011-05-20 2017-10-24 Nec Corporation Magnetic memory element and magnetic memory
JP5768498B2 (ja) 2011-05-23 2015-08-26 ソニー株式会社 記憶素子、記憶装置
JP5177256B2 (ja) * 2011-06-03 2013-04-03 富士電機株式会社 垂直磁気記録媒体およびその製造方法
JP2013008868A (ja) 2011-06-24 2013-01-10 Toshiba Corp 半導体記憶装置
EP2541554B1 (en) 2011-06-30 2015-12-30 Hitachi, Ltd. Magnetic functional device
KR20130008929A (ko) 2011-07-13 2013-01-23 에스케이하이닉스 주식회사 개선된 자성층의 두께 마진을 갖는 자기 메모리 디바이스
KR20130015929A (ko) 2011-08-05 2013-02-14 에스케이하이닉스 주식회사 자기 메모리 소자 및 그 제조 방법
KR101831931B1 (ko) 2011-08-10 2018-02-26 삼성전자주식회사 외인성 수직 자화 구조를 구비하는 자기 메모리 장치
US8492169B2 (en) * 2011-08-15 2013-07-23 Magic Technologies, Inc. Magnetic tunnel junction for MRAM applications
US20130059168A1 (en) 2011-08-31 2013-03-07 Agency Fo Science, Technology And Research Magnetoresistance Device
US8704320B2 (en) 2011-09-12 2014-04-22 Qualcomm Incorporated Strain induced reduction of switching current in spin-transfer torque switching devices
JP5767925B2 (ja) 2011-09-21 2015-08-26 株式会社東芝 磁気記憶素子及び不揮発性記憶装置
US8878318B2 (en) 2011-09-24 2014-11-04 Taiwan Semiconductor Manufacturing Company, Ltd. Structure and method for a MRAM device with an oxygen absorbing cap layer
JP5971927B2 (ja) * 2011-11-29 2016-08-17 デクセリアルズ株式会社 光学体、窓材、建具、日射遮蔽装置および建築物
JP5867030B2 (ja) 2011-12-01 2016-02-24 ソニー株式会社 記憶素子、記憶装置
US8823117B2 (en) 2011-12-08 2014-09-02 Taiwan Semiconductor Manufacturing Company, Ltd. Magnetic device fabrication
US8823118B2 (en) 2012-01-05 2014-09-02 Headway Technologies, Inc. Spin torque transfer magnetic tunnel junction fabricated with a composite tunneling barrier layer
JP5999543B2 (ja) 2012-01-16 2016-09-28 株式会社アルバック トンネル磁気抵抗素子の製造方法
JP5923999B2 (ja) 2012-01-30 2016-05-25 富士通株式会社 ストレージ管理方法およびストレージ管理装置
US9679664B2 (en) * 2012-02-11 2017-06-13 Samsung Electronics Co., Ltd. Method and system for providing a smart memory architecture
US8871365B2 (en) * 2012-02-28 2014-10-28 Headway Technologies, Inc. High thermal stability reference structure with out-of-plane aniotropy to magnetic device applications
US8710603B2 (en) 2012-02-29 2014-04-29 Headway Technologies, Inc. Engineered magnetic layer with improved perpendicular anisotropy using glassing agents for spintronic applications
US8617644B2 (en) 2012-03-08 2013-12-31 HGST Netherlands B.V. Method for making a current-perpendicular-to-the-plane (CPP) magnetoresistive sensor containing a ferromagnetic alloy requiring post-deposition annealing
JP5956793B2 (ja) 2012-03-16 2016-07-27 株式会社東芝 磁気抵抗効果素子、磁気ヘッドアセンブリ、磁気記録再生装置及び磁気メモリ
US9007818B2 (en) 2012-03-22 2015-04-14 Micron Technology, Inc. Memory cells, semiconductor device structures, systems including such cells, and methods of fabrication
KR101287370B1 (ko) * 2012-05-22 2013-07-19 고려대학교 산학협력단 반전구조를 갖는 코발트(Co) 및 플래티늄(Pt) 기반의 다층박막 및 이의 제조방법
US8941950B2 (en) * 2012-05-23 2015-01-27 WD Media, LLC Underlayers for heat assisted magnetic recording (HAMR) media
US8923038B2 (en) 2012-06-19 2014-12-30 Micron Technology, Inc. Memory cells, semiconductor device structures, memory systems, and methods of fabrication
US9054030B2 (en) 2012-06-19 2015-06-09 Micron Technology, Inc. Memory cells, semiconductor device structures, memory systems, and methods of fabrication
KR101446338B1 (ko) * 2012-07-17 2014-10-01 삼성전자주식회사 자기 소자 및 그 제조 방법
US9214624B2 (en) 2012-07-27 2015-12-15 Qualcomm Incorporated Amorphous spacerlattice spacer for perpendicular MTJs
JP5961490B2 (ja) * 2012-08-29 2016-08-02 昭和電工株式会社 磁気記録媒体及び磁気記録再生装置
US8860156B2 (en) 2012-09-11 2014-10-14 Headway Technologies, Inc. Minimal thickness synthetic antiferromagnetic (SAF) structure with perpendicular magnetic anisotropy for STT-MRAM
US8836056B2 (en) 2012-09-26 2014-09-16 Intel Corporation Perpendicular MTJ stacks with magnetic anisotropy enhancing layer and crystallization barrier layer
US8865008B2 (en) 2012-10-25 2014-10-21 Headway Technologies, Inc. Two step method to fabricate small dimension devices for magnetic recording applications
JP6016946B2 (ja) 2012-12-20 2016-10-26 キヤノンアネルバ株式会社 酸化処理装置、酸化方法、および電子デバイスの製造方法
US9287323B2 (en) 2013-01-08 2016-03-15 Yimin Guo Perpendicular magnetoresistive elements
US20140242419A1 (en) * 2013-02-28 2014-08-28 Showa Denko Hd Singapore Pte Ltd. Perpendicular recording medium for hard disk drives
US9379315B2 (en) 2013-03-12 2016-06-28 Micron Technology, Inc. Memory cells, methods of fabrication, semiconductor device structures, and memory systems
KR102131812B1 (ko) * 2013-03-13 2020-08-05 삼성전자주식회사 소스라인 플로팅 회로, 이를 포함하는 메모리 장치 및 메모리 장치의 독출 방법
US9206078B2 (en) * 2013-03-13 2015-12-08 Intermolecular, Inc. Barrier layers for silver reflective coatings and HPC workflows for rapid screening of materials for such barrier layers
US9499899B2 (en) * 2013-03-13 2016-11-22 Intermolecular, Inc. Systems, methods, and apparatus for production coatings of low-emissivity glass including a ternary alloy
JP6199618B2 (ja) * 2013-04-12 2017-09-20 昭和電工株式会社 磁気記録媒体、磁気記憶装置
KR102099879B1 (ko) 2013-05-03 2020-04-10 삼성전자 주식회사 자기 소자
US9341685B2 (en) * 2013-05-13 2016-05-17 HGST Netherlands B.V. Antiferromagnetic (AFM) grain growth controlled random telegraph noise (RTN) suppressed magnetic head
JP6182993B2 (ja) 2013-06-17 2017-08-23 ソニー株式会社 記憶素子、記憶装置、記憶素子の製造方法、磁気ヘッド
US9466787B2 (en) 2013-07-23 2016-10-11 Micron Technology, Inc. Memory cells, methods of fabrication, semiconductor device structures, memory systems, and electronic systems
US20150041933A1 (en) 2013-08-08 2015-02-12 Samsung Electronics Co., Ltd. Method and system for providing magnetic junctions using bcc cobalt and suitable for use in spin transfer torque memories
US20150069556A1 (en) 2013-09-11 2015-03-12 Kabushiki Kaisha Toshiba Magnetic memory and method for manufacturing the same
US9461242B2 (en) 2013-09-13 2016-10-04 Micron Technology, Inc. Magnetic memory cells, methods of fabrication, semiconductor devices, memory systems, and electronic systems
US9608197B2 (en) 2013-09-18 2017-03-28 Micron Technology, Inc. Memory cells, methods of fabrication, and semiconductor devices
US9082927B1 (en) 2013-12-20 2015-07-14 Intermolecular, Inc. Catalytic growth of Josephson junction tunnel barrier
US10454024B2 (en) 2014-02-28 2019-10-22 Micron Technology, Inc. Memory cells, methods of fabrication, and memory devices
US9214625B2 (en) 2014-03-18 2015-12-15 International Business Machines Corporation Thermally assisted MRAM with increased breakdown voltage using a double tunnel barrier
US9269893B2 (en) 2014-04-02 2016-02-23 Qualcomm Incorporated Replacement conductive hard mask for multi-step magnetic tunnel junction (MTJ) etch
US9281466B2 (en) 2014-04-09 2016-03-08 Micron Technology, Inc. Memory cells, semiconductor structures, semiconductor devices, and methods of fabrication
US9269888B2 (en) * 2014-04-18 2016-02-23 Micron Technology, Inc. Memory cells, methods of fabrication, and semiconductor devices
US9496489B2 (en) 2014-05-21 2016-11-15 Avalanche Technology, Inc. Magnetic random access memory with multilayered seed structure
US9559296B2 (en) 2014-07-03 2017-01-31 Samsung Electronics Co., Ltd. Method for providing a perpendicular magnetic anisotropy magnetic junction usable in spin transfer torque magnetic devices using a sacrificial insertion layer
US9799382B2 (en) 2014-09-21 2017-10-24 Samsung Electronics Co., Ltd. Method for providing a magnetic junction on a substrate and usable in a magnetic device
US9349945B2 (en) 2014-10-16 2016-05-24 Micron Technology, Inc. Memory cells, semiconductor devices, and methods of fabrication
US9768377B2 (en) 2014-12-02 2017-09-19 Micron Technology, Inc. Magnetic cell structures, and methods of fabrication

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007035139A (ja) * 2005-07-26 2007-02-08 Hitachi Global Storage Technologies Netherlands Bv 垂直磁気記録媒体及び磁気記録再生装置
JP2011521391A (ja) * 2008-05-06 2011-07-21 コミッサリア ア レネルジー アトミーク エ オ ゼネルジ ザルタナテイヴ 熱アシスト磁気書き込み素子
WO2010137679A1 (ja) * 2009-05-28 2010-12-02 株式会社日立製作所 磁気抵抗効果素子及びそれを用いたランダムアクセスメモリ
KR20120009926A (ko) * 2010-07-22 2012-02-02 삼성전자주식회사 자기 메모리 소자 및 이를 포함하는 메모리 카드 및 시스템
US20130148418A1 (en) * 2011-12-07 2013-06-13 Agency For Science, Technology And Research Magnetoresistive device and a writing method for a magnetoresistive device
KR20140135002A (ko) * 2013-05-15 2014-11-25 삼성전자주식회사 자기 기억 소자 및 그 제조방법

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110660905A (zh) * 2018-06-29 2020-01-07 台湾积体电路制造股份有限公司 半导体器件、mram器件和制造存储器器件的方法
KR20200002646A (ko) * 2018-06-29 2020-01-08 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드 비정질 버퍼층을 갖는 자기 터널 접합(mtj) 소자 및 그 제조 공정
CN110660905B (zh) * 2018-06-29 2022-11-01 台湾积体电路制造股份有限公司 半导体器件、mram器件和制造存储器器件的方法
KR20210019122A (ko) * 2018-07-09 2021-02-19 어플라이드 머티어리얼스, 인코포레이티드 자기 터널 접합들 및 그의 제조 방법들

Also Published As

Publication number Publication date
US20160155932A1 (en) 2016-06-02
US10134978B2 (en) 2018-11-20
TW201631814A (zh) 2016-09-01
CN107004764A (zh) 2017-08-01
EP3227931B1 (en) 2020-05-20
EP3227931A1 (en) 2017-10-11
JP6464516B2 (ja) 2019-02-06
WO2016089682A1 (en) 2016-06-09
EP3227931A4 (en) 2018-08-15
KR102051194B1 (ko) 2020-01-08
CN107004764B (zh) 2020-04-24
US9768377B2 (en) 2017-09-19
TWI596808B (zh) 2017-08-21
JP2018501647A (ja) 2018-01-18
US20170358737A1 (en) 2017-12-14

Similar Documents

Publication Publication Date Title
KR102051194B1 (ko) 자기 셀 구조들, 및 제조 방법들
JP6532946B2 (ja) 半導体デバイス、磁気トンネル接合およびその製造方法
US10651367B2 (en) Electronic devices and related electronic systems
EP3207574B1 (en) Memory cells, semiconductor devices, and methods of fabrication
KR101849863B1 (ko) 메모리 셀들, 제조 방법들, 및 반도체 디바이스들

Legal Events

Date Code Title Description
A201 Request for examination
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
X701 Decision to grant (after re-examination)
GRNT Written decision to grant