TWI433302B - 積體電路自對準三度空間記憶陣列及其製作方法 - Google Patents
積體電路自對準三度空間記憶陣列及其製作方法 Download PDFInfo
- Publication number
- TWI433302B TWI433302B TW098144282A TW98144282A TWI433302B TW I433302 B TWI433302 B TW I433302B TW 098144282 A TW098144282 A TW 098144282A TW 98144282 A TW98144282 A TW 98144282A TW I433302 B TWI433302 B TW I433302B
- Authority
- TW
- Taiwan
- Prior art keywords
- conductive
- memory
- stripes
- layer
- lines
- Prior art date
Links
- 230000015654 memory Effects 0.000 title claims description 179
- 238000004519 manufacturing process Methods 0.000 title claims description 5
- 239000000463 material Substances 0.000 claims description 63
- 238000000034 method Methods 0.000 claims description 42
- 239000004065 semiconductor Substances 0.000 claims description 31
- 230000005641 tunneling Effects 0.000 claims description 25
- 230000004888 barrier function Effects 0.000 claims description 12
- 239000011810 insulating material Substances 0.000 claims description 10
- 229910000420 cerium oxide Inorganic materials 0.000 claims description 9
- 239000004020 conductor Substances 0.000 claims description 9
- BMMGVYCKOGBVEV-UHFFFAOYSA-N oxo(oxoceriooxy)cerium Chemical compound [Ce]=O.O=[Ce]=O BMMGVYCKOGBVEV-UHFFFAOYSA-N 0.000 claims description 9
- 230000006886 spatial memory Effects 0.000 claims description 9
- 239000000758 substrate Substances 0.000 claims description 9
- 229910052732 germanium Inorganic materials 0.000 claims description 8
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 claims description 8
- 238000003860 storage Methods 0.000 claims description 8
- 238000005530 etching Methods 0.000 claims description 5
- 239000013078 crystal Substances 0.000 claims description 4
- 230000008878 coupling Effects 0.000 claims 1
- 238000010168 coupling process Methods 0.000 claims 1
- 238000005859 coupling reaction Methods 0.000 claims 1
- 239000010410 layer Substances 0.000 description 128
- 230000008569 process Effects 0.000 description 23
- 238000010586 diagram Methods 0.000 description 20
- 108091006146 Channels Proteins 0.000 description 15
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 12
- 229920005591 polysilicon Polymers 0.000 description 12
- 238000000151 deposition Methods 0.000 description 11
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 10
- 230000008021 deposition Effects 0.000 description 9
- 238000005516 engineering process Methods 0.000 description 9
- 230000005684 electric field Effects 0.000 description 7
- 238000001459 lithography Methods 0.000 description 7
- XSOKHXFFCGXDJZ-UHFFFAOYSA-N telluride(2-) Chemical compound [Te-2] XSOKHXFFCGXDJZ-UHFFFAOYSA-N 0.000 description 7
- 229910052751 metal Inorganic materials 0.000 description 6
- 239000002184 metal Substances 0.000 description 6
- 238000000059 patterning Methods 0.000 description 6
- 230000005669 field effect Effects 0.000 description 5
- 239000007943 implant Substances 0.000 description 5
- 238000002513 implantation Methods 0.000 description 4
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 4
- 229910052797 bismuth Inorganic materials 0.000 description 3
- JCXGWMGPZLAOME-UHFFFAOYSA-N bismuth atom Chemical compound [Bi] JCXGWMGPZLAOME-UHFFFAOYSA-N 0.000 description 3
- 239000002131 composite material Substances 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 239000002070 nanowire Substances 0.000 description 3
- 230000003647 oxidation Effects 0.000 description 3
- 238000007254 oxidation reaction Methods 0.000 description 3
- SIWVEOZUMHYXCS-UHFFFAOYSA-N oxo(oxoyttriooxy)yttrium Chemical compound O=[Y]O[Y]=O SIWVEOZUMHYXCS-UHFFFAOYSA-N 0.000 description 3
- WOCIAKWEIIZHES-UHFFFAOYSA-N ruthenium(iv) oxide Chemical compound O=[Ru]=O WOCIAKWEIIZHES-UHFFFAOYSA-N 0.000 description 3
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 3
- 229910052721 tungsten Inorganic materials 0.000 description 3
- 239000010937 tungsten Substances 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 2
- HPQRSQFZILKRDH-UHFFFAOYSA-M chloro(trimethyl)plumbane Chemical compound C[Pb](C)(C)Cl HPQRSQFZILKRDH-UHFFFAOYSA-M 0.000 description 2
- 238000004590 computer program Methods 0.000 description 2
- 238000013479 data entry Methods 0.000 description 2
- IAOQICOCWPKKMH-UHFFFAOYSA-N dithieno[3,2-a:3',2'-d]thiophene Chemical compound C1=CSC2=C1C(C=CS1)=C1S2 IAOQICOCWPKKMH-UHFFFAOYSA-N 0.000 description 2
- SCCCLDWUZODEKG-UHFFFAOYSA-N germanide Chemical compound [GeH3-] SCCCLDWUZODEKG-UHFFFAOYSA-N 0.000 description 2
- YBMRDBCBODYGJE-UHFFFAOYSA-N germanium dioxide Chemical compound O=[Ge]=O YBMRDBCBODYGJE-UHFFFAOYSA-N 0.000 description 2
- 229910000449 hafnium oxide Inorganic materials 0.000 description 2
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 239000011229 interlayer Substances 0.000 description 2
- 238000005468 ion implantation Methods 0.000 description 2
- 229910052746 lanthanum Inorganic materials 0.000 description 2
- FZLIPJUXYLNCLC-UHFFFAOYSA-N lanthanum atom Chemical compound [La] FZLIPJUXYLNCLC-UHFFFAOYSA-N 0.000 description 2
- 230000000873 masking effect Effects 0.000 description 2
- 239000002071 nanotube Substances 0.000 description 2
- 150000004767 nitrides Chemical class 0.000 description 2
- 239000002243 precursor Substances 0.000 description 2
- 239000007787 solid Substances 0.000 description 2
- CXXKWLMXEDWEJW-UHFFFAOYSA-N tellanylidenecobalt Chemical compound [Te]=[Co] CXXKWLMXEDWEJW-UHFFFAOYSA-N 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- 108010075750 P-Type Calcium Channels Proteins 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 1
- 238000000137 annealing Methods 0.000 description 1
- BCZWPKDRLPGFFZ-UHFFFAOYSA-N azanylidynecerium Chemical compound [Ce]#N BCZWPKDRLPGFFZ-UHFFFAOYSA-N 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 238000005253 cladding Methods 0.000 description 1
- 238000013329 compounding Methods 0.000 description 1
- 230000001276 controlling effect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- MROCJMGDEKINLD-UHFFFAOYSA-N dichlorosilane Chemical compound Cl[SiH2]Cl MROCJMGDEKINLD-UHFFFAOYSA-N 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 230000008020 evaporation Effects 0.000 description 1
- 238000001704 evaporation Methods 0.000 description 1
- 229940119177 germanium dioxide Drugs 0.000 description 1
- 229910052735 hafnium Inorganic materials 0.000 description 1
- VBJZVLUMGGDVMO-UHFFFAOYSA-N hafnium atom Chemical compound [Hf] VBJZVLUMGGDVMO-UHFFFAOYSA-N 0.000 description 1
- 238000011065 in-situ storage Methods 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- 239000002105 nanoparticle Substances 0.000 description 1
- 238000005121 nitriding Methods 0.000 description 1
- QGLKJKCYBOYXKC-UHFFFAOYSA-N nonaoxidotritungsten Chemical compound O=[W]1(=O)O[W](=O)(=O)O[W](=O)(=O)O1 QGLKJKCYBOYXKC-UHFFFAOYSA-N 0.000 description 1
- 230000001590 oxidative effect Effects 0.000 description 1
- BPUBBGLMJRNUCC-UHFFFAOYSA-N oxygen(2-);tantalum(5+) Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Ta+5].[Ta+5] BPUBBGLMJRNUCC-UHFFFAOYSA-N 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000001105 regulatory effect Effects 0.000 description 1
- 229910001925 ruthenium oxide Inorganic materials 0.000 description 1
- 230000001568 sexual effect Effects 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 230000000087 stabilizing effect Effects 0.000 description 1
- 229910001936 tantalum oxide Inorganic materials 0.000 description 1
- 229910000314 transition metal oxide Inorganic materials 0.000 description 1
- 229910001930 tungsten oxide Inorganic materials 0.000 description 1
- 238000012795 verification Methods 0.000 description 1
- 229910052727 yttrium Inorganic materials 0.000 description 1
- VWQVUPCCIRVNHF-UHFFFAOYSA-N yttrium atom Chemical compound [Y] VWQVUPCCIRVNHF-UHFFFAOYSA-N 0.000 description 1
- RUDFQVOCFDJEEF-UHFFFAOYSA-N yttrium(III) oxide Inorganic materials [O-2].[O-2].[O-2].[Y+3].[Y+3] RUDFQVOCFDJEEF-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/06—Arrangements for interconnecting storage elements electrically, e.g. by wiring
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/06—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
- H01L27/0688—Integrated circuits having a three-dimensional layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/792—Field effect transistors with field effect produced by an insulated gate with charge trapping gate insulator, e.g. MNOS-memory transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/10—EEPROM devices comprising charge-trapping gate insulators characterised by the top-view layout
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
- H10B43/23—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
- H10B43/27—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/02—Disposition of storage elements, e.g. in the form of a matrix array
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
Description
本發明係關於高密度記憶裝置,更進一步而言,係關於將記憶胞之複數平面安排成為三度空間陣列之記憶裝置。
由於在積體電路中,裝置臨界尺寸已經降低到習知記憶胞技術之極限,因此設計者們曾試圖開發堆疊記憶胞之複數平面,藉以達成更高之儲存能力,同時降低每一位元之成本。舉例而言,薄膜電晶體技術即被利用於電荷捕捉記憶體技術中,如Lai,et al.,“A Multi-Layer Stackable Thin-Film Transistor (TFT)NAND-Type Flash Memory”,IEEE Int'1 Electron Devices Meeting,11-13 Dec.2006;以及如Jung et al.,“Three Dimensionally Stacked NAND Flash Memory Technology Using Stacking Single Crystal Si Layers on ILD and TANOS Structure for Beyond 30nm Node”,IEEE Int'1 Electron Devices Meeting,11-13 Dec.2006.
此外,交叉點陣列技術也被應用於反熔絲記憶體中,如Johnson et al.,“512-Mb PROM With a Three-Dimensional Array of Diode/Anti-fuse Memory Cells”IEEE J.of Solid-State Circuits,vol.38,no.11,Nov.2003.在Johnson et al.,所揭露之設計中,其提供複數層之字元線與位元線,而將記憶元件設置在複數個交叉點上。該記憶元件包含連接至p+多晶矽陽極的字元線,以及連接至位元線的n型多晶矽陰極,而該陽極與陰極係由反熔絲材料所分隔。
在Lai,et al.,Jung,et al.與Johnson et al.,所揭露之製程
中,各記憶體層均有幾個關鍵的微影步驟。因此,關鍵微影製程之步驟數目,必須乘上層數,才是完整的製程步驟數目。關鍵微影步驟耗費昂貴,因此希望盡量減少在積體電路製程中使用。所以,雖然可以利用三度空間陣列來達成高密度之優點,但較高的製作成本會限制該技術之利用。
另一種在電荷捕捉記憶技術中提供垂直NAND記憶胞的結構可見於Tanaka et al.,”Bit Cost Scalable Technology with Punch and Plug Process for Ultra High Density Flash Memory”,2007 Symposium on VLSI Technology Digest of Technical Papers;12-14 June 2007,第14頁至第15頁。在Tanaka et al.所揭露之結構包含一多閘極場效電晶體結構,其具有一垂直通道,可如NAND閘極般操作,並利用矽化物-氧化物-氮化物-氧化物-矽化物的SONOS電荷捕捉技術,在各個閘極/垂直通道介面建立儲存位置。該記憶結構係建構於半導體材料之支柱(pillar),其係設置如多閘極記憶胞之垂直通道,而具有鄰接至基材的下方選擇閘極,以及位於頂部的上方選擇閘極。複數個水平控制閘極係利用平面電極層而形成,其與該些支柱相交。該些控制閘極所利用之平面電極層無須採用關鍵微影,因此可以降低成本。然而,各個垂直記憶胞需要許多的關鍵微影步驟。此外,受到垂直通道之導電性、所採用程式化與抹除方法等因素限制,控制閘極的數量會受到限制。
因此產生需求,希望能提供一種三度空間積體電路記憶體,其具有低至作成本,但具有可靠、小體積之記憶元件。
一三度空間記憶陣列包含複數山脊狀之堆疊,其為複數導電材料條紋之型態,並為絕緣材料所分隔,其舉例而言設置如
位元線,其可藉由解碼電路耦合至感應放大器。導電材料之條紋具有側表面位於山脊狀堆疊之邊牆上。複數導電線舉例而言係安排於,此處所為之字元線中,其可耦合至橫列解碼器,同時垂直延伸於複數山脊狀堆疊之上。導電線具有表面(例如底部表面)順形覆蓋堆疊之表面。順形覆蓋之設置形成於多層陣列之介面區域,其位於該堆疊上之導電條紋的邊牆表面與導電線之交叉點。記憶元件位於該介面區域中,位於該條紋之邊牆與該導電線之間。該記憶元件可程式化,例如反熔絲或者電荷捕捉結構係如下方實施例所述。順形覆蓋之導電線、記憶元件與該位於特定介面區域之堆疊中的導電條紋之組合,形成記憶胞堆疊。上述陣列結構,即可構成三度空間記憶胞陣列。
由於可形成複數山脊狀之堆疊與複數導電線,故記憶胞可為自對準。舉例而言,山脊狀堆疊中的導電條紋可利用單一蝕刻光罩來定義,以形成導電條紋之邊牆表面均為垂直對準排列的堆疊。記憶元件可利用一層或者複數層之材料,以全面沈積之方式形成於複數堆疊之上,同時使用其他無須關鍵對準步驟之製程。此外,利用順形覆蓋沈積可形成複數導電線於該提供記憶元件的一層或多層之上,稍後再利用蝕刻製程界定利用單一蝕刻光罩的導電線。由此,即可建立自對準記憶胞之三度空間陣列,而其係僅就複數堆疊中的導電條紋採用單一對準步驟,而另外就複數導電線利用一對準步驟。
本發明之其他目的與優點詳述如以下圖式、詳細實施方式與申請專利範圍。
以下參照圖式第1圖至第29圖,說明本發明之詳細實施方式。
第1圖為顯示一個三度空間可程式化電阻記憶陣列的2x2部分之透視圖,但其中將填充材料從圖式中刪除,以顯示導電條紋之堆疊與垂直導電線所構成之三度空間陣列。在此實施例中,僅顯示兩個平面。然而,平面的數量可以增加到相當大的數量。如第1圖所示,該記憶陣列形成於積體電路基材上,其具有絕緣層10位於下方的半導體或者其他結構(未顯示)之上。該記憶陣列包含複數導電條紋11、12、13、14之堆疊,其為絕緣材料21、22、23、24所分隔。該些堆疊呈山脊狀,延伸於圖式中之Z軸方向,因此導電條紋11至14可組態為位元線。導電條紋11與13可作為第一記憶平面的位元線;導電條紋12與14可最作為第二記憶平面的位元線。記憶材料層15,例如反熔絲(anti-fuse)材料,在本實施例中包覆導電條紋之複數堆疊,而在其他實施例中至少包覆導電條紋之側壁。複數導電線16、17之安排係與該複數導電條紋之堆疊垂直。該導電線16、17之表面順形地覆蓋導電條紋之複數堆疊,填充該複數堆疊所界定之溝槽(如元件20),並在導電條紋11至14側表面以及導電線16、17之交叉點上定義介面區域之多層陣列。一矽化物層(例如矽化鎢、矽化鈷、矽化鈦)18、19可形成於導電線16、17之頂部表面之上。
記憶材料層15可由反熔絲材料所構成,例如二氧化矽、氮氧化矽、或其他氧化矽材料;舉例而言其厚度之數量級約為1至5奈米之間。亦可採用其他反熔絲材料,例如氮化矽。導電條紋11至14可為具有第一導電型態(例如為p型)的半導體材料。導電線16、17可為具有第二導電型態(例如為n型)半導體材料。舉例而言,導電條紋11至14可以利用p型多晶矽製作,而導電線16、17可利用相對濃摻雜的n+型多晶矽製作。導電條紋之寬度應足以提供空乏區域所需之空間,藉以支
持二極體之運作。因此,在多晶矽條紋與線條之三度空間中,即可在陽極與陰極之間,形成包含整流器之記憶胞,而該整流器係由p-n接面與可程式化之反熔絲層所形成。在其他實施例中,可採用不同的程式化電阻記憶材料,包含過渡金屬氧化物,例如氧化鎢於鎢之上或者摻雜之金屬氧化物導電線條。此種材料可被程式化或被抹除,同時可資應用使得各記憶胞得儲存多個位元。
第2圖顯示形成於導電線16與導電條紋14之交叉點上的記憶胞之X-Y平面剖面圖。主動區域25、26形成於導電條紋14的兩側,位於導電線16與導電條紋14之間。在原始之狀況(native state)下,反熔絲材料層15具有高電阻。程式化後,反熔絲材料層崩潰,造成主動區域25、26之中的反熔絲區域之一(或者兩者共同)回到其低電阻狀態。在此處所述之實施例中,如第3圖所示,各記憶胞均具有兩個主動區域25、26,個別位於導電條紋14的一側。如圖中實線箭頭所示之電子流,係由n+導電線16流向p型導電條紋,同時沿著導電條紋(虛線箭頭)流向感應放大器,藉以量測並探知一選定記憶胞之狀態。在典型之實施例中,採用厚度約為1奈米之二氧化矽作為反熔絲材料,則程式化脈衝可能包含5V至7V之脈充電壓,而脈衝時間約為1微秒,而其施加係由晶片中的控制電路所控制,即如稍後第28圖所示。一讀取脈衝可能包含1V至2V之脈衝,其脈衝時間可視狀況而設置,而其施加係由晶片中的控制電路所控制,即如稍後第28圖所示。讀取脈衝可能遠短於程式化脈衝。
第3圖顯示導電線16、17與導電條紋14之交叉點所形成之記憶胞的X-Z平面剖面圖。如圖所示,由字元線而來的電流路徑,係定義為導電線16穿越記憶材料層(反熔絲材料
層)15,而下至導電條紋14。
第4圖為一示意圖,其顯示個別具有6記憶胞的兩個記憶胞平面。該記憶胞係以二極體之圖示表示,其中該虛線代表位於陽極與陰極之間的反熔絲材料。這兩個記憶胞平面係定義於導電線60、61(其可作為第一字元線WLn以及第二字元線WLn+1)與第一導電條紋堆疊51、52,第二導電條紋堆疊53、54,第三導電條紋堆疊55、56(可作為於陣列第一層與第二層中之位元線BLn、BLn+1、BLn+2)之交叉點上。記憶胞之第一平面包含記憶胞30、31位於導電條紋52之上,記憶胞32、33位於導電條紋54之上,以及記憶胞34、35位於導電條紋56之上。記憶胞之第二平面包含記憶胞40、41位於導電條紋51之上,記憶胞42、43位於導電條紋53之上,以及記憶胞44、45位於導電條紋55之上。如圖所示,導電線60可作為字元線WLn,其包含垂直延伸60-1、60-2、60-3對應於第1圖之溝槽20中的材料,位於堆疊之間,藉以在各個平面中所示的三條導電條紋,將導電線60與記憶胞耦合。藉由此處揭露之方法,即可形成具有多層之陣列,形成高密度之記憶體,或者在單一晶片中形成上兆位元之資料。
第5圖為為顯示一個三度空間可程式化電阻記憶陣列的2x2部分之透視圖,但其中將填充材料從圖式中刪除,以顯示導電條紋之堆疊與垂直導電線所構成之三度空間陣列。在此實施例中,僅顯示兩個平面。然而,平面的數量可以增加到相當大的數量。如第5圖所示,該記憶陣列形成於積體電路基材上,其具有絕緣層110位於下方的半導體或者其他結構(未顯示)之上。該記憶陣列包含複數導電條紋111、112、113、114之堆疊,其為絕緣材料121、122、123、124所分隔。該些堆疊呈脊狀,延伸於圖式中之Z軸方向,因此導電條紋111至
114可組態為位元線。導電條紋111與113可作為第一記憶平面的位元線;導電條紋112與114可作為第二記憶平面的位元線。記憶材料層115,例如介電電荷捕捉結構,在本實施例中包覆導電條紋之複數堆疊。複數導電線116、117之安排係與該複數導電條紋之堆疊垂直。該導電線116、117之表面順形地覆蓋導電條紋之複數堆疊,填充該複數堆疊所界定之溝槽(如元件20),並在導電條紋111至114側表面以及導電線116、117之交叉點上定義介面區域之多層陣列。一矽化物層(例如矽化鎢、矽化鈷、矽化鈦)118、119可形成於導電線116、117之頂部表面之上。
奈米線MOSFET型記憶胞亦可如此設置,藉由提供奈米線或奈米管結構於通道區域的導線111-114上,類似揭露於Paul等人的論文”Impact of a Process Variation on Nanowire and Nanotube Device Performance”,IEEE Transactions on Electron Devices,第54卷第9期,2007年9月,此論文在此引為參考資料。
如此可在NAND快閃陣列中形成三度空間之SONOS型態記憶胞。源極、汲極與通道形成於含有矽(S)導電條紋111至114中,記憶材料層115包含穿隧介電層97其可為氧化矽(O),電荷捕捉層98其可為氮化矽(N),阻障介電層99其可為氧化矽(O),以及閘極包含導電線116、117之多晶矽(S)。
導電條紋111至114可為半導體材料,其具有第一導電型態(例如為p型)的半導體材料。導電線116、117可為具有相同或相異導電型態(例如為p+型)半導體材料。舉例而言,導電條紋111至114可以利用p型多晶矽或是p型磊晶單晶矽製作,而導電線116、117可利用相對濃摻雜的p+型多晶矽製作。如此一來,即可在交叉點所形成之三度空間陣列裡,形成
包含電荷儲存結構的場效電晶體記憶胞。使導電條紋與導電線之寬度位於約25奈米之寬度,在山脊狀堆疊之間隔亦約在25奈米左右,即可形成具有數十層之裝置(例如為30層),藉以在單一晶片中達成上兆位元(1012)儲存量之目標。
記憶材料層115可由其他電荷捕捉結構所構成,例如可包含穿隧介電層97,其中包含可在0偏壓下形成反轉U型價帶的複合材料。依據本發明之一種實施例,該複合穿隧介電層包含一第一層,可稱為電洞穿隧層;一第二層,可稱為能帶補償層;以及一第三層,可稱為絕緣層。在本實施例中,該記憶材料層115之電洞穿隧層包含二氧化矽,其位於導電條紋之側表面上,舉例而言係利用同位蒸鍍產生ISSG以及選擇性的氮化物,其係利用後沈積NO退火或者在沈積之環境中增加NO來形成。二氧化矽之第一層的厚度係低於20埃,較佳實施例中係為15埃以下。代表性的實施例中,其厚度可為10埃或12埃。
本實施例中的能帶補償層包含位於電洞穿隧層之上的氮化矽,舉例而言係利用低壓化學氣相沈積所形成,其中舉例而言係利用二氯矽甲烷(dichlorosilane)DCS與NH3前驅物在680℃之溫度下完成。在其他製程中,能帶補償層包含氮氧化矽,其利用類似的製程而以N2O作為前驅物。氮化矽層之能帶補償層的厚度係小於30埃,較佳實施例中係小於或等於25埃。
本實施例中的絕緣層包含二氧化矽,其位於氮矽化物之能帶補償層之上,舉例而言其係利用LPVCD高溫氧化HTO沈積製作。二氧化矽之絕緣層厚度係低於35埃,較佳實施例中係小於或等於25埃。該三層穿隧層可導致反轉U型價帶能階。
位於該第一位置(O1)之價帶能階如此,使得電場足以誘發
電洞穿隧經過半導體主體與該第一位置介面之間的薄層區域,亦足以在第一位置之後提高價帶能階,使其足以消除位於該第一位置之後複合穿隧介電層的電洞穿隧障礙。該結構令電場協助電洞以高速穿隧,同時有效地在沒有電場或者為其他用途所用之小電場情況下(例如由記憶胞讀取資料或者寫入鄰接之記憶胞),預防電荷藉由複合穿隧介電層漏散。
在一種代表性的裝置中,記憶材料層115包含能帶加工複合穿隧介電層,其包含超薄氧化矽層O1(例如小於15埃),超薄氮化矽層N1(例如小於30埃),以及超薄氧化矽層O2(例如小於35埃),如此可在距離半導體主體之介面小於或等於15埃之補償區將價帶能階提高約2.6eV。O2層位於第二補償區(舉例而言距離該介面約30至45埃),利用具有較低價帶能階(較高電洞穿隧能障)與較高導電帶能階的區域,將N1層與電荷捕捉層分隔。該電場足以誘發電洞穿隧,以提高第二位置之後的價帶能階至一階級,其足以有效地消除電洞穿隧能障。這是因為第二位置與介面之距離較大。因此,O2層不會與協助電洞穿隧之電場產生重大的相互干擾,卻可提升加工穿隧介電層防止低電場情況下之漏電流的情形。
在此實施例中,記憶材料層115中的電荷捕捉材料包含氮化矽,其厚度大於50埃,舉例而言約為70埃;本實施例之形成方法舉例而言可利用LPCVD。亦可採用其他電荷捕捉材料與結構,例如氮氧化矽(SixOyNz),氮化富矽、氧化富矽而捕捉層包含埋藏之奈米粒子等。
在本實施例中,記憶材料層115中的阻障介電層包含一層二氧化矽層,其厚度大於約50埃,在本實施例中舉例而言可約為90埃,其可利用濕熔爐氧化製程,由氮化物之濕反轉製成。其他實施例可藉由高溫氧化(HTO)或LPCVD SiO2製作。
其他阻障介電層可包含高介電常數材料,例如氧化鋁。
在本實施例中,電洞穿隧層可為13埃之二氧化矽,能帶補償層可為20埃的氮化矽,絕緣層可為25埃的二氧化矽,電荷捕捉層可為70埃的氮化矽,而阻障介電層可為氧化矽,其厚度為90埃。導電線116、117中所使用的閘極材料為p+多晶矽(功函數約5.1eV)。
第6圖顯示導電線116與導電條紋114之交叉所形成的電荷捕捉記憶胞之X-Y平面剖面圖。主動電荷捕捉區域125、126形成於導電條紋114之兩側,其位於導電線116與導電條紋114之間。就此處所揭露之實施例而言,如第6圖所示,各記憶胞均為具有主動電荷捕捉區域125、126的雙閘極場效電晶體,而個別位於導電條紋114的兩側。圖中實線箭頭所示之電子流沿著p型導電條紋行進,直至感應放大器,其可量測電子流並指明所選取之記憶胞的狀態。
第7圖顯示導電線116、117與導電條紋114之交叉所形成的電荷捕捉記憶胞之X-Z平面剖面圖。其中繪示下至導電條紋114之電流路徑。位於導電線116、117之間的源極/汲極區域128、129、130可作為「無接面」之字元線,而無須將源極於汲極區域進行與字元線底下之通道區域的導電型態相反的摻雜。在此”無接面”實施例中,電荷捕捉場效電晶體具有p型通道結構。
在另一實施例中,導電條紋111至114可利用淡摻雜之n型半導體主體,造成埋藏通道場效電晶體,其可在加強模式下運作,而具有自然偏移至較低之電荷捕捉記憶胞臨界分佈。
同時,在某些實施例中,源極與汲極摻雜可在定義字元線後,利用自對準植入之方式完成。
第8圖為示意圖,顯示具有9個電荷捕捉記憶胞的兩個平
面,其設置為NAND組態。記憶胞之第2平面定義於導電線160、161、162的交叉點,作為第一字元線WLn,第二字元線WLn+1,以及第三字元線WLn+2,其具有導電條紋93、90的第一堆疊、導電條紋94、91的第二堆疊、導電條紋95、92的第三堆疊作為陣列之第一層與第二層中的位元線BLn、BLn+1、BLn+2。記憶胞之第一平面包含記憶胞70、71、72位於導電條紋90之上,記憶胞73、74、75位於導電條紋91之上,記憶胞76、77、78位於導電條紋92之上。記憶胞之第二平面包含記憶胞(例如80)位於導電條紋93之上,記憶胞(例如82)位於導電條紋94之上,記憶胞(例如84、85)位於導電條紋95之上。如圖所示,作為字元線WLn的導電線160包含垂直延伸,其對應於第5圖中位於堆疊之間的溝槽120中之材料,藉此沿著各平面中繪示的三個導電條紋,將導電線160與記憶胞耦合。
第9圖為類似第5圖之另一種結構的透視圖。在此圖中將就類似的結構採用相同的元件符號,而不再重為說明。第9圖與第5圖不同的地方在於:絕緣層110的表面110A以及導電條紋113、114的側表面113A、114A係暴露於複數條導電線116(作為位元線)之間,其係以蝕刻方式形成字元線的結果。因此,記憶材料層115可完全或者部分被蝕刻於字元線之間,但不會損害其運作。然而,沒有必要蝕刻穿越形成介電電荷捕捉結構的記憶材料層115。
第10圖為類似第6圖之記憶胞的X-Y平面剖面圖。第10圖與第6圖相同,繪示類似於記憶胞中所形成的第9圖的結構,即如在第5圖之結構中所採用者。第11圖為類似第7圖之記憶胞的X-Z平面剖面圖。第11圖與第7圖之相異點在於,區域128a、129a、與130a沿著導電條紋114之側表面(例如
114A)之記憶材料可能被去除。
第12圖至第16圖繪示上述製作三度空間記憶陣列之基本流程步驟,其在形成陣列時僅利用兩個關鍵的圖案化光罩步驟。在第12圖中顯示一種結構,其係利用半導體沈積之方法,諸如全面沈積於晶片的陣列區域上,來交互形成絕緣層210、212、214與導電層211、213。依據形成之方法而定,導電層211、213可利用多晶矽或者單晶矽磊晶之方式形成n型或p型之摻雜。層間絕緣層210、212、214舉例而言可為二氧化矽、其他氧化矽、或氮化矽。
第13圖繪示第一微影圖案化步驟後的結果,其可界定導電條紋的複數山脊狀堆疊250,其中該導電條紋係利用導電層211、213所構成,並藉由絕緣層212、214所分隔。
第14A圖與第14B圖顯示下一個步驟,其個別為包含可程式化電阻記憶結構之實施例,諸如為反熔絲記憶胞結構;以及包含可程式化電荷捕捉記憶結構的實施例,例如包括SONOS型態的記憶胞結構。
第14A圖顯示全面沈積記憶材料層215之後的結構,在此實施例中記憶材料層包含一單層,即如第1圖所繪示之反熔絲結構。在另一實施例中,若不利用全面沈積,亦可利用氧化製程在導電條紋所暴露之側邊上形成氧化物,而利用該氧化物作為記憶材料。
第14B圖顯示全面沈積記憶材料層315之結果,其由多層電荷捕捉結構所構成,包含穿隧介電層397、電荷捕捉層398以及阻障介電層399,其與第4圖所示者相連結。如第14A圖與第14B圖所示,記憶層215、315係以順形之方式形成於導電條紋的山脊狀堆疊(第13圖之250)之上。
第15圖顯示利用高深寬比填充之步驟,其中導電材料,
例如具有n型摻雜與p型摻雜之多晶矽,可為導電線之材料,而導電線可作為沈積於薄層225中的字元線。同時,在此實施例中,矽化物226可形成於薄層225之上,而其中包含多晶矽。如圖所示,高深寬比之沈積技術,例如本實施例之多晶矽之低壓化學氣相沈積,可用於完整填充山脊狀堆疊之間的溝槽220,甚至可完全填充寬度為10奈米之數量級而具有高深寬比的溝槽。
第16圖顯示第二微影圖案化步驟之後的結果,其界定複數導電線260,其可作為三度空間記憶陣列的字元線。該第二微影圖案化步驟在陣列臨界尺寸使用單一光罩,以在導電線之間蝕刻出高深寬比的溝槽,而不會蝕刻穿越山脊狀之堆疊。可利用蝕刻製程來蝕刻多晶矽,其對於氧化矽或氮化矽之上的多晶矽應具有高度選擇性。因此,可利用其他蝕刻方法,藉由同樣的光罩來蝕刻穿越導電層與絕緣層,並使製程停止於下方的絕緣層210之上。
第17圖為透視圖,顯示在單一解碼結構中複數導電條紋連接之狀態,並例示一種選擇性的植入步驟。第7圖之透視圖係在Y軸上旋轉90度,因此Y軸與Z軸所構成之平面與說明書之頁面相同,而其所謂旋轉係與第1圖之方向以及第16圖之方向做比較,該二圖之X軸與Y軸平面與說明書頁面相同。
同時,位於導電條紋之間以及位於山脊狀堆疊中的絕緣層未顯示於圖式中,藉此清楚顯露額外的結構。
記憶材料層415將導電線425-1至425-n與導電條紋412至414分隔,其詳細內容如前述。
電晶體(例如電晶體50)形成於延伸412A、413A、414A與導電線425-1之間。在電晶體中,導電條紋(例如413)係做為裝置之通道區域。閘極結構(例如429)在相同的步驟中
圖案化,由此導電線425-1至425-n即可被界定。矽化物層426可沿著導電線之頂部表面形成,同時位於閘極結構429之上。記憶材料層415可做為電晶體之閘極介電物。電晶體可作為選擇閘極,其耦合至解碼電路,以沿著該陣列中的脊狀堆疊選擇縱行。
另一種製造方式包含形成硬遮罩401-1至401-n於複數導電線上,而硬遮罩402與403位於閘極結構429之上。該硬遮罩可利用相對較厚的氮化矽或者其他材料形成,其可作為離子佈植製程的阻障。形成硬遮罩後,可進行400之佈植以增加導電條紋412至414中以及延伸412A至414A中的摻雜濃度,並藉此降低沿著導電條紋之電流路徑的電阻。利用控制佈植的能量,佈植可用於引發穿隧至底部導電條紋412,同時至堆疊中各個上方的導電條紋。
第18圖繪示製作如第17圖所示之記憶陣列的下一個步驟。在本圖中使用相同的元件符號,而不再重述。第18圖之結構繪示移除硬遮罩、暴露沿著導電線425-1到425-n的頂部表面之矽化物層426的結果,而該矽化物層426位於以及閘極結構429之上。稍後形成一層間介電物(未顯示)於該陣列頂部之上,開啟介層孔以提供給例如鎢之充填材料459的接觸拴塞458與閘極結構429之頂部表面連接。圖案化上方金屬線460n、460n+1以連接SSL線至縱行解碼電路。上述方法即可形成三平面之解碼架構,利用一字元線、一位元線、與一SSL線存取一個選取之記憶胞。此技術可參考美國專利第6,906,940號,專利名稱為Plane Decoding Method and Device for Three Dimensional Memories.
欲程式化一選取之反熔絲型記憶胞,在本實施例中可將選取的字元線施加-7V之偏壓,而未選取的字元線則施加0V之
偏壓,選取的位元線可設定為0V,而未選取的位元線可設定為0V,選取的SSL線可設為-3.3V,而未選取的SSL線可設0V。欲讀取一選取之記憶胞,在本實施例中可將選取的字元線施加-1.5V之偏壓,而未選取的字元線則施加0V之偏壓,選取的位元線可設定為0V,而未選取的位元線可設定為0V,選取的SSL線可設為-3.3V,而未選取的SSL線可設0V。
第19圖提供線路佈局圖,其繪示複數SSL線與位元線470至472的設置,其位於山脊狀堆疊之上,包含導電條紋414以及可作為字元線的導電條紋425n。該字元線延伸至橫列解碼器電路。
如圖所示,接觸拴塞(例如458)連接閘極結構與選取之導電條紋414至上方的SSL線(例如460)。亦可採用扭曲的電路佈局,圖式中的閘極結構以交錯方式排列,如此圖案化導電接觸拴塞458時所需的對準空間(例如458A)可沿著複數橫列的接觸拴塞所共用,降低了山脊狀堆疊之電路佈局的平均間距。該些SSL線延伸至縱行解碼電路。
第19圖同時繪示導電條紋之延伸(例如414A)至位元線之連結的電路佈局。如圖所述,延伸414A外延至陣列以外,直到位元線區域。通道以交錯之方式開啟,暴露陣列中各平面的導電條紋之延伸。在此實施例中,接觸拴塞481之直通至第一平面之導電條紋。接觸拴塞482直至第二平面之導電條紋。接觸拴塞483直到第三平面之導電條紋,以後均同。非關鍵對準可應用於形成拴塞的製程中,其所需的精確度較低,如480所示。位元線470、471、472連接至接觸拴塞481、482、483並與SSL線平行延伸值至平面解碼電路以及感應放大器。
第20繪示一透視圖,其中Y軸與Z軸和說明書頁面共平面,而其相較於第18圖具有不同的解碼電路佈局。在第20圖
之實施例中,係在界定多晶矽構成的複數SSL線(例如491)時採用額外的圖案化步驟,舉例而言可應用於陣列之各個佈局平面上而平行於導電線(例如425-1)的部分。形成電晶體500,利用導電條紋(例如412)作為通道區域。閘極介電層492施放於SSL線491與導電條紋412之間。矽化物490可施放於SSL線491之上。SSL線491延伸向外穿越陣列,直至與解碼電路連接,詳述如下。經由結構中的介層孔,同時在各該介層孔中形成接觸結構495、502、496、503,上方的位元線498與499與導電條紋412、413、414之各個脊狀堆疊耦合。
第21圖繪示第20圖之解碼電路佈局的示意圖。如圖所示,接觸拴塞(例如502)可形成於導電條紋(例如414)與位元線(例如498)之間。接觸拴塞可設置為交錯型態,因此對準空間可沿著複數縱行被共用。
複數SSL線(例如491)向外延伸穿越陣列至一區域,其上方設置總體SSL線520、521、522。接觸拴塞510、511、512形成於介層孔之中,其延伸至陣列之各個平面的SSL線。同樣地,非關鍵對準空間(例如513、514)可在佈局此結構時使用。在此實施例中,該些SSL線延伸至平面解碼電路。複數位元線延伸至縱行解碼電路與感應放大器,其可設置於頁面緩衝結構中,以允許較寬的平行讀取與寫入運作。該些字元線延伸至橫列解碼電路。
第22圖為NAND快閃陣列之透視圖,其顯示導電條紋在單一解碼結構中相連接,同時顯示硬遮罩與選擇性佈植之步驟。第22圖之透視圖係經旋轉,如此X軸與Z軸與說明書頁面共平面,相較而言第3圖則是X軸與Y軸和說明書頁面共平面。
同時,導電條紋之間的絕緣層係位於脊狀堆疊之間,但本
圖式將該導電條紋刪除以顯示其他的結構。
多層陣列形成於絕緣層610之上,同時包含複數之導電線625-1、......、625-n順形地覆蓋複數個山脊狀堆疊,而其可作為字元線WLn、WLn-1、......、WL1。複數個山脊狀堆疊包含導電條紋612、613、614,及藉由延伸612A、613A、614A耦合至同平面中平行山脊狀堆疊之間的導電條紋。沿著X軸方向延伸的導電條紋之延伸612A、613A、614A與導電條紋之複數個山脊狀堆疊耦合。同時,如圖所示,這些延伸612A、613A、614A可同時被圖案化,藉以界定複數個山脊狀堆疊。
記憶材料層615包含多層電荷捕捉結構,藉由上述之導電條紋612至614分隔導電線625-1至625-n。
複數電晶體,例如電晶體650,形成於延伸612A、613A、614A與導電線625-1之間。同時,複數電晶體,例如電晶體651,形成於導電條紋之相反終端,藉以控制陣列與共同源極線(未顯示)連接之部分。在電晶體650、651中,導電條紋(例如612)可作為裝置中的通道區域。而在同一步驟中可圖案化閘極結構(例如629、649),藉此界定導電線625-1至625-n。GSL選擇線649可沿著一橫列延伸,穿越複數導電條紋之山脊狀堆疊。一矽化物層626之可沿著導電線的頂部表面形成,同時位於閘極結構629、649之上。記憶材料層615可作為電晶體之閘極介電物。這些電晶體650、651可作為選擇閘極,其耦合至解碼電路,以作為陣列中沿著山脊狀堆疊的縱行以及選擇區段。
額外的製程步驟包含形成硬遮罩601-1至601-n於複數導電線上,硬遮罩648位於GSL選擇線649以及之上以及硬遮照602、603位於閘極結構629之上。硬遮罩可利用相對較厚的氮化矽層形成,或者其他可以阻擋離子佈植製程之材料。形
成硬遮罩後,依據所選用的製程步驟,可選擇佈植600n型或p型之摻雜,藉以增加導電條紋612至614與延伸612A至614A的摻雜濃度,並藉此減少沿著導電條紋之電流路徑的電阻。同時,可對導電條紋主體施加具有相反導電型態的摻雜物(例如在導電條紋為p型時,加入n型之摻雜),以在必要時沿著導電條紋形成源極/汲極接面。利用受控制之佈植能量,植入物可以誘發穿隧,達到導電條紋612的底部,同時至堆疊上方的各個導電條紋。
在本實施例中,為程式化選取之NAND快閃SONOS型記憶胞,選取的字元線可設置為+20V之偏壓,而未選取的字元線可設定為+10V之偏壓,選取的位元線可設為0V之偏壓,而未選取的位元線可設為0V,選取的SSL線可設為3.3V,而未選取的SSL線與GSL線可設為0V。在本實施例中,為讀取選取之記憶胞,選取的字元線之偏壓可設為讀取之參考電壓,未選取的字元線可設為6V,選取的位元線可設為1V之偏壓,而未選取的位元線可設為0V,選取的SSL線可設為3.3V,而未選取的SSL線可設為0V。
第23圖繪示接續第22圖之製作記憶陣列的流程步驟。圖式中係利用相同的元件符號,故在此不重述。第23圖中的結構顯示移除硬遮罩,沿著導電線625-1至625-n之頂部表面暴露矽化物層626的結果,同時其位於閘極結構629與649之上。在層間介電物(未顯示)形成於陣列的頂部之上後,開啟介層孔,並以例如為鎢之接觸拴塞665、666填充。同時形金屬共同源極線670,以和鄰接於選取電晶體651的導電條紋終端相互連接。圖案化上方金屬線661、662以藉由接觸拴塞665、666連接SSL閘極與縱行解碼電路。
第24圖為電路佈局圖,顯示SSL線(例如661)與位元線
671至673的佈局圖,其位於脊狀堆疊之上,包含導電條紋614,以及作為複數字元線的複數導電條紋625n。字元線延伸至橫列解碼電路。同時,GSL選擇線649位於該些SSL線之下,而與字元線平行延伸至段落解碼器(sector decoder)。金屬共同源極線670延伸於該些SSL線之下,其平行於字元線。
如圖所示,接觸拴塞(665)例如連接至閘極結構以選擇導電條紋614至上方的SSL線(例如661)。亦可採用扭曲的電路佈局,圖式中的閘極結構以交錯方式排列,如此圖案化導電接觸拴塞458時所需的對準空間(例如665A)可沿著複數橫列的接觸拴塞所共用,降低山脊狀堆疊之電路佈局的平均間距。該些SSL線延伸至縱行解碼電路。
第24圖同時繪示導電條紋之延伸(例如614A)至位元線之連結的電路佈局。如圖所述,延伸614A外延至陣列以外,直到位元線區域。通道以交錯之方式開啟,暴露陣列中各平面的導電條紋之延伸。在此實施例中,接觸拴塞681之直通至第一平面之導電條紋。接觸拴塞682直至第二平面之導電條紋。接觸拴塞683直到第三平面之導電條紋,以後均同。非關鍵對準可應用於形成拴塞的製程中,其所需的精確度較低,如680所示。位元線670、671、672連接至接觸拴塞681、682、683並與SSL線平行延伸值至平面解碼電路以及感應放大器
第25繪示一透視圖,其中Y軸與Z軸和說明書頁面共平面,顯示將延伸612A至614A個別連接至接觸拴塞683、682、681的結構。上方位元線670至672連接至接觸拴塞。形成導電拴塞683至681的對準精確度之容忍空間680a、680b,表示此一圖案化步驟為非關鍵步驟,而不會影響到陣列之密度。圖中其他的元件符號與先前所述的相同結構相同,故不在此重述。
第26圖繪示一NAND快閃實施例之透視圖,其X軸與Y軸與說明書之頁面共平面,但與第23圖所示者為不同之解碼佈局。在第26圖之實施例中,係在界定多晶矽構成的複數SSL線(例如491)與GSL線(例如649)時採用額外的圖案化步驟,舉例而言可應用於陣列之各個佈局平面上而平行於導電線(例如625-1)的部分。利用線691與649形成電晶體700與702,其係利用導電條紋(例如612)作為通道區域。閘極介電層692施放於SSL線691與導電條紋612之間,以及GSL線649與導電條紋612之間。矽化物690可施放於SSL線491與GSL線649之上。SSL線691延伸向外穿越陣列,直至與解碼電路連接,詳述如下。經由結構中的介層孔以及在介層孔中形成接觸結構695、702、686、703,上方的位元線698與699與導電條紋612、613、614之各個山脊狀堆疊耦合。
第27圖繪示第26圖之解碼電路佈局的示意圖。如圖所示,接觸拴塞(例如702)可形成於導電條紋(例如614)與位元線(例如698)之間。接觸拴塞可設置為交錯型態,因此對準空間可沿著複數縱行被共用
複數SSL線(例如649)向外延伸穿越陣列至一區域,其上方設總體SSL線720、721、722。接觸拴塞710、711、712形成於通道之中,其延伸至陣列之各個平面的SSL線,直到總匯SSL線720、721、722。同樣地,非關鍵對準空間(例如713、714)可於佈局此結構時的使用。在此實施例中,該些SSL線延伸至平面解碼電路。複數位元線延伸至縱行解碼電路與感應放大器,其可設置於頁面緩衝結構中,以允許較寬的平行讀取與寫入運作。該些字元線延伸至橫列解碼電路。
如圖所示,GSL選擇線649位於位元線之下,且平行於字元線延伸至區段解碼器。金屬共同源極線670延伸於位元線之
下,平行於字元線(例如625n),直到接觸拴塞680並上至陣列上的共同源極線725。
第28圖為依據本發明一種實施例之積體電路的方塊圖。該積體電路線875包含製作於半導體基材上的三度空間可程式化電阻記憶陣列860(RRAM),如本發明所述。橫列解碼器861耦合至複數字元線862,並沿著記憶陣列860的縱行設置。縱行解碼器863耦合至複數位元線864(或前述之SSL線),其設置係沿記憶陣列860之縱行,藉以自陣列860中的記憶胞讀取與程式化。平面解碼器858耦合至記憶陣列860中的複數平面與SSL線859(或上述之位元線)。位址藉由匯流排865提供至縱行解碼器863、橫列解碼器861,以及平面解碼器858。方塊866中的感應放大器與資料輸入,舉例而言係藉由匯流排867耦合至縱行解碼器863。資料藉由資料輸入線871來提供,其係源自積體電路875上的輸入/輸出埠或者源自其他積體電路875之內部或外部的其他來源,並且會到達方塊866中的資料輸入結構。在所示的實施例中,其他電路874包含於積體電路上,例如一個通常目的之處理器或者特殊目的的應用電路,或者為模組之組合,以提供可程式化電阻記憶胞陣列所支援的單晶片系統功能。經由資料輸出線872,資料自方塊866中的感應放大器到達積體電路875之上的輸入/輸出埠,或者至積體電路875之內部或者外部的資料終點。
本實施例中係利用調整偏壓狀態機構869作為控制器,其可控制調整偏壓供應電壓之施加或經由供給方塊868來提供,例如讀取或者寫入電壓。控制器可利用習知的特殊目的邏輯電路。在其他實施例中,控制器包含一通常目的的處理器,其可能製作於相同的積體電路之上,其可執行電腦程式以控制裝置的運作。在另一實施例中,特殊目的邏輯電路以及通常目
的處理器之組合亦可作為控制器。
第29圖為依據本發明之一種實施例的簡化積體電路方塊圖。積體電路線975包含一三度空間NAND快閃記憶陣列960,其位於半導體基材上,製作方式如本發明所述。橫列解碼器961耦合至複數字元線962,並沿著記憶陣列960的橫列設置。縱行解碼器963耦合至複數位元線964(或前述之SSL線),其設置係沿記憶陣列960之縱行,藉以自陣列960中的記憶胞讀取與程式化。平面解碼器958經由SSL線959(或者上述之其他位元線)耦合至記憶陣列960中的複數平面。位址藉由匯流排965提供至縱行解碼器963、橫列解碼器961,以及平面解碼器958。方塊966中的感應放大器與資料輸入,舉例而言係藉由匯流排967耦合至縱行解碼器963。資料藉由資料輸入線971來提供,其係源自積體電路975上的輸入/輸出埠或者源自其他積體電路975之內部或外部的其他來源,並且會到達方塊966中的資料輸入結構。在所示的實施例中,其他電路974包含於積體電路上,例如一個通常目的之處理器或者特殊目的的應用電路,或者為模組之組合,以提供NAND快閃記憶陣列所支援的單晶片系統功能。經由資料輸出線972,資料自方塊966中的感應放大器到達積體電路975之上的輸入/輸出埠,或者至積體電路975之內部或者外部的資料終點。
本實施例中係利用偏壓安排狀態機器969作為控制器,其可控制偏壓之施加,已供給方塊968之電壓來源所產生或者提供之電壓,例如讀取、抹除、寫入、抹除驗證與程式化驗證電壓。控制器可利用習知的特殊目的邏輯電路。在其他實施例中,控制器包含一通常目的的處理器,其可製作於相同的積體電路之上,其可執行電腦程式以控制裝置的運作。在另一實施例中,特殊目的邏輯電路以及通常目的處理器之組合亦可作為
控制器。
本發明之詳細實施方式已經參照較佳實施例以及範例揭露如上述。吾人應理解該等範例及實施例僅係例示之用,而非用以限制本發明之範疇。對於熟悉本技術領域之人而言,均可依據本發明之精神以及申請專利範圍之內容輕易地進行變換或組合。
10、110、210、212、214、610‧‧‧絕緣層
11、12、13、14、90、91、92、93、94、95、111、112、113、114、412、413、414、425n、612、613、614、625n‧‧‧導電條紋
15、115、215、315、415、615‧‧‧記憶材料層
16、17、60、61、116、117、260、425-1、425-n、625-1、625-n‧‧‧導電線
18、19、118、119、226、290‧‧‧矽化物層
20、220‧‧‧溝槽
21、22、23、24、121、122、123、124‧‧‧絕緣材料
25、26‧‧‧主動區域
125、126‧‧‧主動電荷捕捉區域
51、52、53、54、55、56‧‧‧導電條紋堆疊
60-1、60-2、60-3、412A、413A、414A、612A、613A、614A‧‧‧延伸
70、71、72、73、74、75、76、77、78、80、82、84、85‧‧‧記憶胞
97、397‧‧‧穿隧介電層
98、398‧‧‧電荷捕捉層
99、399‧‧‧阻障介電層
110A、113A、114A‧‧‧表面
128、129、130、670、725‧‧‧源極/汲極
128a、129a、130a‧‧‧區域
211、213‧‧‧導電層
225‧‧‧薄層
250‧‧‧堆疊
401-1、401-n、402、403、601-1、601-n、648‧‧‧硬遮罩
429、629、649‧‧‧閘極結構
458、481、482、483、502、510、511、512、513、514、665、665、666、680、682、683、702、710、711、712‧‧‧接觸拴塞
459‧‧‧充填材料
460n、460n+1、661、662‧‧‧金屬線
460、470、491、520、521、522、649、661、691、720、721、722、859、959‧‧‧SSL線
472、498、499、670、671、672、673、698、699、864‧‧‧位元線
492、692‧‧‧閘極介電層
495、502、496、503、686、695、702、703‧‧‧接觸結構
650、651、700、702‧‧‧電晶體
649‧‧‧GSL線
665A、713、714‧‧‧對準空間
680a、680b‧‧‧容忍空間
860‧‧‧可程式化電阻記憶陣列
861、961‧‧‧橫列解碼器
862、962‧‧‧字元線
863、963‧‧‧縱行解碼器
865、965、967‧‧‧匯流排
866、966‧‧‧放大器與資料輸入
869、969‧‧‧安排狀態機器
871、971‧‧‧資料輸入線
872、972‧‧‧資料輸出線
874‧‧‧其他電路
875、975‧‧‧積體電路線
958‧‧‧平面解碼器
960‧‧‧NAND快閃記憶陣列
964‧‧‧位元線
第1圖為三度空間記憶結構之透視示意圖,其導電條紋構成的複數平面,其平行於Z軸,設置於複數的脊狀堆疊中,一記憶層位於導電條紋之側表面,以及複數導電條紋,其具有包覆的底部表面設置於複數的脊狀堆疊之上。
第2圖是第1圖結構中的記憶胞之X-Y平面剖面圖。
第3圖是第1圖結構中的記憶胞之X-Z平面剖面圖。
第4圖為反熔絲記憶體之示意圖,其具有如第1圖之結構。
第5圖為三度空間NAND快閃記憶結構的透視示意圖,其導電條紋構成的複數平面,其平行於Z軸,設置於複數的脊狀堆疊中,一電荷捕捉記憶層位於導電條紋之側表面,以及複數導電條紋,其具有包覆的底部表面設置於複數的脊狀堆疊之上。
第6圖是第5圖結構中的記憶胞之X-Y平面剖面圖。
第7圖是第5圖結構中的記憶胞之X-Z平面剖面圖。
第8圖為NAND快閃記憶體的示意圖,其具有如第5圖之結構。
第9圖為透視圖,顯示如第5圖之三度空間NAND快閃記憶結構的另一種實施例,其中未顯示位於導電線之間的記憶
層。
第10圖是第9圖結構中的記憶胞之X-Y平面剖面圖。
第11圖是第9圖結構中的記憶胞之X-Z平面剖面圖。
第12圖繪示製作如第1圖、第5圖、第9圖之記憶裝置的第一階段流程。
第13圖繪示製作如第1圖、第5圖、第9圖之記憶裝置的第二階段流程。
第14A圖繪示製作如第1圖之記憶裝置的第三階段流程。
第14B圖繪示製作如第5圖之記憶裝置的第三階段流程。
第15圖繪示製作如第5圖、第9圖之記憶裝置的第三階段流程。
第16圖繪示製作如第1圖、第5圖、第9圖之記憶裝置的第二階段流程。
第17圖繪示串列之選擇結構,其為Y軸旋轉90度之透視圖,同時顯示製作如第1圖之記憶裝置的第五階段流程步驟,其包含硬遮罩與選擇性的佈植步驟。
第18圖為透視示意圖,顯示反熔絲記憶體之串列選擇結構。
第19圖為第18圖所示裝置之電路佈局圖,其顯示平面解碼結構的相互連接。
第20圖為透視示意圖,顯示另一種反熔絲記憶結構的解碼結構。
第21圖為如第20圖之裝置的電路佈局圖。
第22圖繪示串列選擇結構,其為第5圖之結構沿Y軸旋轉90度,同時顯示製作如第5圖所示之記憶裝置的第五階段製作流程,其包含硬遮罩與選擇性的佈植步驟。
第23圖為透視示意圖,顯示NAND記憶體的串列選擇結構,包含一共同源極線。
第24圖為如第23圖之裝置的電路佈局示意圖,其顯示平面解碼結構的相互連接。
第25圖為透視示意圖,顯示如第24圖之電路佈局中之解碼結構的位元線結構。
第26圖為透視示意圖,顯示NAND快閃記憶體之另一種解碼結構。
第27圖為第26圖之結構的電路佈局圖。
第28圖為積體電路之示意圖,其包含三度空間可程式化電阻記憶陣列,其中包含橫列、縱行與平面解碼電路。
第29圖為積體電路之示意圖,其包含三度空間NAND快閃記憶陣列,其中包含橫列、縱行與平面解碼電路。
10‧‧‧絕緣層
11、12、13、14‧‧‧導電條紋
15‧‧‧記憶材料層
16、17‧‧‧倒電線
18、19‧‧‧矽化物層
21、22、23、24‧‧‧絕緣材料
Claims (29)
- 一種記憶裝置,包含:一積體電路基材;複數導電條紋之堆疊,該堆疊為山脊狀,同時包含至少二導電條紋,其被絕緣材料所分隔;複數導電線,其位於與該複數堆疊之上且與該複數堆疊垂直排列,同時該複數導電線具有表面與該複數堆疊順形,界定一多層陣列之介面區域於該堆疊之該導電條紋之複數側表面與該導電線之交叉點;以及複數記憶元件位於該介面區域,其藉由該複數導電條紋與該複數導電線建立一可存取之三度空間記憶陣列。
- 如申請專利範圍第1項之記憶裝置,更包含:複數解碼電路耦合至該複數堆疊中之該複數導電條紋,同時耦合至該複數導電線,以存取構成該三度空間記憶陣列之複數記憶胞。
- 如申請專利範圍第1項之記憶裝置,其中每一該等記憶元件包含一反熔絲。
- 如申請專利範圍第1項之記憶裝置,其中每一該等記憶元件包含一電荷儲存結構。
- 如申請專利範圍第1項之記憶裝置,其中構成該三度空間記憶陣列之複數記憶胞包含埋藏通道電荷儲存電晶體。
- 如申請專利範圍第1項之記憶裝置,其中該些堆疊中之該複數導電條紋為一摻雜之半導體。
- 如申請專利範圍第1項之記憶裝置,其中該複數導電線包含一摻雜之半導體。
- 如申請專利範圍第1項之記憶裝置,其中該記憶元件包含位於該複數導電線與該複數堆疊之間的記憶材料之一共同層的部分。
- 如申請專利範圍第1項之記憶裝置,更包含一穿隧層,一電荷捕捉層與一阻障層位於該複數導電線與該複數堆疊之間,其中該穿隧層、該電荷捕捉層與該阻障層之組合形成該複數記憶元件於該介面區域中。
- 一種記憶裝置,包含:一積體電路基材;導電條紋之複數堆疊,該堆疊為山脊狀,同時包含至少二導電條紋,其被絕緣材料所分隔;複數導電線,其位於與該複數堆疊之上且與該複數堆疊垂直排列,同時該複數導電線具有表面與該複數堆疊順形,界定一多層陣列之介面區域於該堆疊之該導電條紋之複數側表面與該導電線之交叉點;一可程式化電阻記憶材料層位於該複數導電線與該複數堆疊之間,其藉由該複數導電條紋與該複數導電線建立一可存取之三度空間記憶陣列;一橫列解碼器耦合至複數導電線;以及一平面解碼器與一縱行解碼器耦合至該複數堆疊中的該複數導電條紋。
- 如申請專利範圍第10項之記憶裝置,其中該可程式化電阻記憶材料層包含一反熔絲材料。
- 如申請專利範圍第10項之記憶裝置,其中該可程式化電阻記憶材料層包含二氧化矽且具有一厚度小於5奈米。
- 如申請專利範圍第10項之記憶裝置,其中該複數堆疊中之該複數導電條紋包含一摻雜之半導體,其具有一第一導電型態,該複數導電線包含一摻雜之半導體材料,其具有一第二導電型態,藉以在該介面建立p-n接面。
- 如申請專利範圍第10項之記憶裝置,其中該縱行解碼器與該平面解碼器包含複數組區域選擇電晶體,其設置為可連接至垂直於該些堆疊之複數導電條紋的複數選擇平面,以對應於複數組位元線,同時縱行選擇電晶體係設置為連接至複數條所選擇之位元線以提供偏壓,或者連接至複數個感應電路。
- 如申請專利範圍第10項之記憶裝置,其中該縱行解碼器與該平面解碼器包含複數組區域選擇電晶體,其設置為可連接至垂直於該些堆疊之複數導電條紋的複數選擇平面,以對應於複數組位元線,同時縱行選擇電晶體係設置為連接至複數條所選擇之位元線以提供偏壓,或者連接至複數感應電路。
- 一種記憶裝置,包含:一積體電路基材;導電半導體條紋之複數堆疊,該堆疊為山脊狀,同時包含至少二半導體條紋,其被絕緣材料所分隔;複數導電線,其位於與該複數堆疊之上且與該複數堆疊垂直排列,同時該複數導電線具有表面與該複數堆疊順形,界定一多層陣列之介面區域於該堆疊之該半導體條紋之複數側表面與該導電線之交叉點; 一記憶層包含電荷捕捉結構位於該複數導電線與該複數堆疊之間,其藉由該複數半導體條紋與該複數導電線建立一可存取的電荷捕捉記憶電晶體之三度空間NAND記憶陣列;一參考源極由第一終端耦合至該複數堆疊中之該複數半導體條紋;一橫列解碼器耦合至複數導電線;以及一平面解碼器與一縱行解碼器由第二終端耦合至該複數堆疊中的該複數半導體條紋。
- 如申請專利範圍第16項之記憶裝置,其中該記憶層包含一穿隧層、一電荷捕捉層與一阻障層。
- 如申請專利範圍第17項之記憶裝置,其中該穿隧層包含一材料組合,其係可建立相對低的一價帶能階靠近於該半導體條紋之該側表面,同時在距離該側表面小於2nm之一第一距離形成一增加之價帶能階,並於距離該側表面大於該第一距離之一第二距離,形成一降低之價帶能階。
- 如申請專利範圍第16項之記憶裝置,其中該複數半導體條紋主要包含摻雜之單晶矽。
- 如申請專利範圍第16項之記憶裝置,其中該記憶電晶體係設置為埋藏通道電晶體。
- 如申請專利範圍第16項之記憶裝置,其中該縱行解碼器與該平面解碼器包含複數組區域選擇電晶體,其設置為可連接至垂直於該堆疊之複數半導體條紋的複數選擇平面,以及連接至一組位元線,同時縱行選擇電晶體係設置為連接至複數條所選擇之位元線以提供偏壓,或者連接至複數感應電路。
- 如申請專利範圍第16項之記憶裝置,其中該縱行解碼器與該平面解碼器包含複數組區域選擇電晶體,其設置為可連接至平行於該堆疊之複數半導體條紋的複數選擇平面,以及一組位元線,同時縱行選擇電晶體係設置為連接至複數條所選擇之位元線以提供偏壓,或者連接至複數感應電路。
- 一種製作一記憶裝置之方法,包含:形成複數層之第一導電材料於一積體電路基材上,其為絕緣材料所分隔;蝕刻該複數層以界定複數導電條紋之複數堆疊,該複數堆疊為山脊狀,並包含至少由絕緣材料所分隔之二導電條紋;形成一記憶層位於該複數堆疊中之複數條紋的側邊之上,該記憶層接觸該複數導電條紋之複數側表面;形成一第二導電材料層於該複數堆疊上與覆蓋記憶層之一表面於該複數堆疊上;以及蝕刻該第二導電材料層,以界定複數導電線,該複數導電線係位於該複數堆疊之該記憶層上且與其垂直,同時具有複數表面覆蓋於該複數堆疊之該記憶層上,藉以界定一記憶胞之三度空間陣列於該堆疊上之該導電條紋之側表面與該導電線之交叉點的介面區域中。
- 如申請專利範圍第23項所述之方法,其中該記憶層包含一反熔絲材料層。
- 如申請專利範圍第23項所述之方法,其中該記憶層包含一多層電荷儲存結構。
- 如申請專利範圍第25項所述之方法,其中該第一導電材料包含一摻雜之半導體,由此該導電條紋係可如埋藏通道電荷 儲存電晶體運作於記憶胞中。
- 如申請專利範圍第23項所述之方法,其中該第一導電材料包含一摻雜之半導體。
- 如申請專利範圍第27項所述之方法,其中該複數導電線包含一摻雜之半導體,其具有一導電型態相反於該第一導電材料。
- 如申請專利範圍第23項所述之方法,其中該記憶層包含一穿隧層、一電荷捕捉層與一阻障層。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US20912309P | 2009-03-03 | 2009-03-03 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201034169A TW201034169A (en) | 2010-09-16 |
TWI433302B true TWI433302B (zh) | 2014-04-01 |
Family
ID=42678154
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW098144282A TWI433302B (zh) | 2009-03-03 | 2009-12-22 | 積體電路自對準三度空間記憶陣列及其製作方法 |
Country Status (3)
Country | Link |
---|---|
US (3) | US8208279B2 (zh) |
CN (1) | CN101826545B (zh) |
TW (1) | TWI433302B (zh) |
Families Citing this family (402)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101583717B1 (ko) * | 2009-01-13 | 2016-01-11 | 삼성전자주식회사 | 저항 메모리 장치의 제조방법 |
KR20100083566A (ko) * | 2009-01-14 | 2010-07-22 | 삼성전자주식회사 | 적층 구조의 비휘발성 메모리 소자, 메모리 카드 및 전자 시스템 |
TWI433302B (zh) | 2009-03-03 | 2014-04-01 | Macronix Int Co Ltd | 積體電路自對準三度空間記憶陣列及其製作方法 |
US8351236B2 (en) | 2009-04-08 | 2013-01-08 | Sandisk 3D Llc | Three-dimensional array of re-programmable non-volatile memory elements having vertical bit lines and a single-sided word line architecture |
US8669778B1 (en) | 2009-04-14 | 2014-03-11 | Monolithic 3D Inc. | Method for design and manufacturing of a 3D semiconductor device |
US9711407B2 (en) | 2009-04-14 | 2017-07-18 | Monolithic 3D Inc. | Method of manufacturing a three dimensional integrated circuit by transfer of a mono-crystalline layer |
US8405420B2 (en) | 2009-04-14 | 2013-03-26 | Monolithic 3D Inc. | System comprising a semiconductor device and structure |
US8395191B2 (en) | 2009-10-12 | 2013-03-12 | Monolithic 3D Inc. | Semiconductor device and structure |
US7986042B2 (en) | 2009-04-14 | 2011-07-26 | Monolithic 3D Inc. | Method for fabrication of a semiconductor device and structure |
US8058137B1 (en) | 2009-04-14 | 2011-11-15 | Monolithic 3D Inc. | Method for fabrication of a semiconductor device and structure |
US9509313B2 (en) | 2009-04-14 | 2016-11-29 | Monolithic 3D Inc. | 3D semiconductor device |
US9577642B2 (en) | 2009-04-14 | 2017-02-21 | Monolithic 3D Inc. | Method to form a 3D semiconductor device |
US8373439B2 (en) | 2009-04-14 | 2013-02-12 | Monolithic 3D Inc. | 3D semiconductor device |
US20110199116A1 (en) * | 2010-02-16 | 2011-08-18 | NuPGA Corporation | Method for fabrication of a semiconductor device and structure |
US8754533B2 (en) | 2009-04-14 | 2014-06-17 | Monolithic 3D Inc. | Monolithic three-dimensional semiconductor device and structure |
US8378715B2 (en) | 2009-04-14 | 2013-02-19 | Monolithic 3D Inc. | Method to construct systems |
US8362482B2 (en) | 2009-04-14 | 2013-01-29 | Monolithic 3D Inc. | Semiconductor device and structure |
US8384426B2 (en) | 2009-04-14 | 2013-02-26 | Monolithic 3D Inc. | Semiconductor device and structure |
US8427200B2 (en) | 2009-04-14 | 2013-04-23 | Monolithic 3D Inc. | 3D semiconductor device |
US12027518B1 (en) | 2009-10-12 | 2024-07-02 | Monolithic 3D Inc. | 3D semiconductor devices and structures with metal layers |
US10043781B2 (en) | 2009-10-12 | 2018-08-07 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US8476145B2 (en) | 2010-10-13 | 2013-07-02 | Monolithic 3D Inc. | Method of fabricating a semiconductor device and structure |
US10366970B2 (en) | 2009-10-12 | 2019-07-30 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US9099424B1 (en) | 2012-08-10 | 2015-08-04 | Monolithic 3D Inc. | Semiconductor system, device and structure with heat removal |
US8536023B2 (en) | 2010-11-22 | 2013-09-17 | Monolithic 3D Inc. | Method of manufacturing a semiconductor device and structure |
US8742476B1 (en) | 2012-11-27 | 2014-06-03 | Monolithic 3D Inc. | Semiconductor device and structure |
US10388863B2 (en) | 2009-10-12 | 2019-08-20 | Monolithic 3D Inc. | 3D memory device and structure |
US11374118B2 (en) | 2009-10-12 | 2022-06-28 | Monolithic 3D Inc. | Method to form a 3D integrated circuit |
US10157909B2 (en) | 2009-10-12 | 2018-12-18 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US11018133B2 (en) | 2009-10-12 | 2021-05-25 | Monolithic 3D Inc. | 3D integrated circuit |
US8581349B1 (en) | 2011-05-02 | 2013-11-12 | Monolithic 3D Inc. | 3D memory semiconductor device and structure |
US11984445B2 (en) | 2009-10-12 | 2024-05-14 | Monolithic 3D Inc. | 3D semiconductor devices and structures with metal layers |
US8450804B2 (en) | 2011-03-06 | 2013-05-28 | Monolithic 3D Inc. | Semiconductor device and structure for heat removal |
US10354995B2 (en) | 2009-10-12 | 2019-07-16 | Monolithic 3D Inc. | Semiconductor memory device and structure |
US10910364B2 (en) | 2009-10-12 | 2021-02-02 | Monolitaic 3D Inc. | 3D semiconductor device |
US8294159B2 (en) | 2009-10-12 | 2012-10-23 | Monolithic 3D Inc. | Method for fabrication of a semiconductor device and structure |
KR101113767B1 (ko) * | 2009-10-19 | 2012-02-27 | 주식회사 하이닉스반도체 | 3차원 구조의 비휘발성 메모리 소자, 그 동작 방법 및 제조 방법 |
US8492886B2 (en) | 2010-02-16 | 2013-07-23 | Monolithic 3D Inc | 3D integrated circuit with logic |
US8026521B1 (en) | 2010-10-11 | 2011-09-27 | Monolithic 3D Inc. | Semiconductor device and structure |
US8461035B1 (en) | 2010-09-30 | 2013-06-11 | Monolithic 3D Inc. | Method for fabrication of a semiconductor device and structure |
US8541819B1 (en) | 2010-12-09 | 2013-09-24 | Monolithic 3D Inc. | Semiconductor device and structure |
US8373230B1 (en) | 2010-10-13 | 2013-02-12 | Monolithic 3D Inc. | Method for fabrication of a semiconductor device and structure |
US9099526B2 (en) | 2010-02-16 | 2015-08-04 | Monolithic 3D Inc. | Integrated circuit device and structure |
KR101102548B1 (ko) * | 2010-04-30 | 2012-01-04 | 한양대학교 산학협력단 | 비휘발성 메모리장치 및 그 제조 방법 |
US20110297912A1 (en) | 2010-06-08 | 2011-12-08 | George Samachisa | Non-Volatile Memory Having 3d Array of Read/Write Elements with Vertical Bit Lines and Laterally Aligned Active Elements and Methods Thereof |
US8526237B2 (en) | 2010-06-08 | 2013-09-03 | Sandisk 3D Llc | Non-volatile memory having 3D array of read/write elements and read/write circuits and method thereof |
US8237213B2 (en) * | 2010-07-15 | 2012-08-07 | Micron Technology, Inc. | Memory arrays having substantially vertical, adjacent semiconductor structures and the formation thereof |
US9219005B2 (en) | 2011-06-28 | 2015-12-22 | Monolithic 3D Inc. | Semiconductor system and device |
US8901613B2 (en) | 2011-03-06 | 2014-12-02 | Monolithic 3D Inc. | Semiconductor device and structure for heat removal |
US8642416B2 (en) | 2010-07-30 | 2014-02-04 | Monolithic 3D Inc. | Method of forming three dimensional integrated circuit devices using layer transfer technique |
US10217667B2 (en) | 2011-06-28 | 2019-02-26 | Monolithic 3D Inc. | 3D semiconductor device, fabrication method and system |
WO2012015550A2 (en) * | 2010-07-30 | 2012-02-02 | Monolithic 3D, Inc. | Semiconductor device and structure |
US9953925B2 (en) | 2011-06-28 | 2018-04-24 | Monolithic 3D Inc. | Semiconductor system and device |
US8659944B2 (en) * | 2010-09-01 | 2014-02-25 | Macronix International Co., Ltd. | Memory architecture of 3D array with diode in memory string |
CN101976676A (zh) * | 2010-09-13 | 2011-02-16 | 北京大学 | 一种三维结构非易失存储器阵列及其制备方法 |
JP5624415B2 (ja) | 2010-09-21 | 2014-11-12 | 株式会社東芝 | 不揮発性半導体記憶装置及びその製造方法 |
JP5651415B2 (ja) | 2010-09-21 | 2015-01-14 | 株式会社東芝 | 不揮発性半導体記憶装置及びその製造方法 |
US8273610B2 (en) | 2010-11-18 | 2012-09-25 | Monolithic 3D Inc. | Method of constructing a semiconductor device and structure |
US11482440B2 (en) | 2010-12-16 | 2022-10-25 | Monolithic 3D Inc. | 3D semiconductor device and structure with a built-in test circuit for repairing faulty circuits |
US8163581B1 (en) | 2010-10-13 | 2012-04-24 | Monolith IC 3D | Semiconductor and optoelectronic devices |
US10497713B2 (en) | 2010-11-18 | 2019-12-03 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
US11018191B1 (en) | 2010-10-11 | 2021-05-25 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US11315980B1 (en) | 2010-10-11 | 2022-04-26 | Monolithic 3D Inc. | 3D semiconductor device and structure with transistors |
US10290682B2 (en) | 2010-10-11 | 2019-05-14 | Monolithic 3D Inc. | 3D IC semiconductor device and structure with stacked memory |
US10896931B1 (en) | 2010-10-11 | 2021-01-19 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US11257867B1 (en) | 2010-10-11 | 2022-02-22 | Monolithic 3D Inc. | 3D semiconductor device and structure with oxide bonds |
US11158674B2 (en) | 2010-10-11 | 2021-10-26 | Monolithic 3D Inc. | Method to produce a 3D semiconductor device and structure |
US11469271B2 (en) | 2010-10-11 | 2022-10-11 | Monolithic 3D Inc. | Method to produce 3D semiconductor devices and structures with memory |
US11600667B1 (en) | 2010-10-11 | 2023-03-07 | Monolithic 3D Inc. | Method to produce 3D semiconductor devices and structures with memory |
US11024673B1 (en) | 2010-10-11 | 2021-06-01 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US11227897B2 (en) | 2010-10-11 | 2022-01-18 | Monolithic 3D Inc. | Method for producing a 3D semiconductor memory device and structure |
US8114757B1 (en) | 2010-10-11 | 2012-02-14 | Monolithic 3D Inc. | Semiconductor device and structure |
US10943934B2 (en) | 2010-10-13 | 2021-03-09 | Monolithic 3D Inc. | Multilevel semiconductor device and structure |
US10679977B2 (en) | 2010-10-13 | 2020-06-09 | Monolithic 3D Inc. | 3D microdisplay device and structure |
US11605663B2 (en) | 2010-10-13 | 2023-03-14 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors and wafer bonding |
US9197804B1 (en) | 2011-10-14 | 2015-11-24 | Monolithic 3D Inc. | Semiconductor and optoelectronic devices |
US8379458B1 (en) | 2010-10-13 | 2013-02-19 | Monolithic 3D Inc. | Semiconductor device and structure |
US11133344B2 (en) | 2010-10-13 | 2021-09-28 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors |
US10998374B1 (en) | 2010-10-13 | 2021-05-04 | Monolithic 3D Inc. | Multilevel semiconductor device and structure |
US11984438B2 (en) | 2010-10-13 | 2024-05-14 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with oxide bonding |
US11327227B2 (en) | 2010-10-13 | 2022-05-10 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with electromagnetic modulators |
US11694922B2 (en) | 2010-10-13 | 2023-07-04 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with oxide bonding |
US11855114B2 (en) | 2010-10-13 | 2023-12-26 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors and wafer bonding |
US11063071B1 (en) | 2010-10-13 | 2021-07-13 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with waveguides |
US12094892B2 (en) | 2010-10-13 | 2024-09-17 | Monolithic 3D Inc. | 3D micro display device and structure |
US11404466B2 (en) | 2010-10-13 | 2022-08-02 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors |
US11869915B2 (en) | 2010-10-13 | 2024-01-09 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors and wafer bonding |
US10833108B2 (en) | 2010-10-13 | 2020-11-10 | Monolithic 3D Inc. | 3D microdisplay device and structure |
US11163112B2 (en) | 2010-10-13 | 2021-11-02 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with electromagnetic modulators |
US11855100B2 (en) | 2010-10-13 | 2023-12-26 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with oxide bonding |
US11437368B2 (en) | 2010-10-13 | 2022-09-06 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with oxide bonding |
US11043523B1 (en) | 2010-10-13 | 2021-06-22 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors |
US12080743B2 (en) | 2010-10-13 | 2024-09-03 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors and wafer bonding |
US11929372B2 (en) | 2010-10-13 | 2024-03-12 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors and wafer bonding |
US11164898B2 (en) | 2010-10-13 | 2021-11-02 | Monolithic 3D Inc. | Multilevel semiconductor device and structure |
US10978501B1 (en) | 2010-10-13 | 2021-04-13 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with waveguides |
US11355380B2 (en) | 2010-11-18 | 2022-06-07 | Monolithic 3D Inc. | Methods for producing 3D semiconductor memory device and structure utilizing alignment marks |
US11121021B2 (en) | 2010-11-18 | 2021-09-14 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US12068187B2 (en) | 2010-11-18 | 2024-08-20 | Monolithic 3D Inc. | 3D semiconductor device and structure with bonding and DRAM memory cells |
US11018042B1 (en) | 2010-11-18 | 2021-05-25 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
US11610802B2 (en) | 2010-11-18 | 2023-03-21 | Monolithic 3D Inc. | Method for producing a 3D semiconductor device and structure with single crystal transistors and metal gate electrodes |
US11355381B2 (en) | 2010-11-18 | 2022-06-07 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
US11164770B1 (en) | 2010-11-18 | 2021-11-02 | Monolithic 3D Inc. | Method for producing a 3D semiconductor memory device and structure |
US11004719B1 (en) | 2010-11-18 | 2021-05-11 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor memory device and structure |
US12100611B2 (en) | 2010-11-18 | 2024-09-24 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers |
US11901210B2 (en) | 2010-11-18 | 2024-02-13 | Monolithic 3D Inc. | 3D semiconductor device and structure with memory |
US11482438B2 (en) | 2010-11-18 | 2022-10-25 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor memory device and structure |
US11211279B2 (en) | 2010-11-18 | 2021-12-28 | Monolithic 3D Inc. | Method for processing a 3D integrated circuit and structure |
US11735462B2 (en) | 2010-11-18 | 2023-08-22 | Monolithic 3D Inc. | 3D semiconductor device and structure with single-crystal layers |
US11862503B2 (en) | 2010-11-18 | 2024-01-02 | Monolithic 3D Inc. | Method for producing a 3D semiconductor device and structure with memory cells and multiple metal layers |
US11569117B2 (en) | 2010-11-18 | 2023-01-31 | Monolithic 3D Inc. | 3D semiconductor device and structure with single-crystal layers |
US11854857B1 (en) | 2010-11-18 | 2023-12-26 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers |
US11107721B2 (en) | 2010-11-18 | 2021-08-31 | Monolithic 3D Inc. | 3D semiconductor device and structure with NAND logic |
US11804396B2 (en) | 2010-11-18 | 2023-10-31 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers |
US11443971B2 (en) | 2010-11-18 | 2022-09-13 | Monolithic 3D Inc. | 3D semiconductor device and structure with memory |
US11923230B1 (en) | 2010-11-18 | 2024-03-05 | Monolithic 3D Inc. | 3D semiconductor device and structure with bonding |
US11495484B2 (en) | 2010-11-18 | 2022-11-08 | Monolithic 3D Inc. | 3D semiconductor devices and structures with at least two single-crystal layers |
US11784082B2 (en) | 2010-11-18 | 2023-10-10 | Monolithic 3D Inc. | 3D semiconductor device and structure with bonding |
US11615977B2 (en) | 2010-11-18 | 2023-03-28 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
US12033884B2 (en) | 2010-11-18 | 2024-07-09 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers |
US11508605B2 (en) | 2010-11-18 | 2022-11-22 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
US11094576B1 (en) | 2010-11-18 | 2021-08-17 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor memory device and structure |
US11482439B2 (en) | 2010-11-18 | 2022-10-25 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor memory device comprising charge trap junction-less transistors |
US11521888B2 (en) | 2010-11-18 | 2022-12-06 | Monolithic 3D Inc. | 3D semiconductor device and structure with high-k metal gate transistors |
US11031275B2 (en) | 2010-11-18 | 2021-06-08 | Monolithic 3D Inc. | 3D semiconductor device and structure with memory |
US20130003434A1 (en) * | 2011-01-18 | 2013-01-03 | Macronix International Co., Ltd. | Method for operating a semiconductor structure |
US20120181580A1 (en) * | 2011-01-18 | 2012-07-19 | Macronix International Co., Ltd. | Semiconductor Structure and Manufacturing Method of the Same |
US8363476B2 (en) | 2011-01-19 | 2013-01-29 | Macronix International Co., Ltd. | Memory device, manufacturing method and operating method of the same |
US8304911B2 (en) | 2011-01-19 | 2012-11-06 | Macronix International Co., Ltd. | Semiconductor structure and manufacturing method of the same |
US8609554B2 (en) | 2011-01-19 | 2013-12-17 | Macronix International Co., Ltd. | Semiconductor structure and method for manufacturing the same |
TWI497496B (zh) * | 2011-01-19 | 2015-08-21 | Macronix Int Co Ltd | 三維記憶體陣列架構 |
US8503213B2 (en) * | 2011-01-19 | 2013-08-06 | Macronix International Co., Ltd. | Memory architecture of 3D array with alternating memory string orientation and string select structures |
CN102623457B (zh) * | 2011-01-26 | 2015-04-15 | 旺宏电子股份有限公司 | 半导体结构及其制造方法与操作方法 |
CN102637693A (zh) * | 2011-02-10 | 2012-08-15 | 旺宏电子股份有限公司 | 半导体结构及其制造方法 |
CN102637576B (zh) * | 2011-02-10 | 2015-03-04 | 旺宏电子股份有限公司 | 半导体结构及其制造方法 |
KR20120094339A (ko) * | 2011-02-16 | 2012-08-24 | 에스케이하이닉스 주식회사 | 3차원 구조의 비휘발성 메모리 소자 및 그 제조 방법 |
TWI487092B (zh) * | 2011-02-17 | 2015-06-01 | Macronix Int Co Ltd | 半導體結構及其製造方法 |
US8975670B2 (en) | 2011-03-06 | 2015-03-10 | Monolithic 3D Inc. | Semiconductor device and structure for heat removal |
US8860117B2 (en) | 2011-04-28 | 2014-10-14 | Micron Technology, Inc. | Semiconductor apparatus with multiple tiers of memory cells with peripheral transistors, and methods |
JP2012244180A (ja) | 2011-05-24 | 2012-12-10 | Macronix Internatl Co Ltd | 多層接続構造及びその製造方法 |
US8530350B2 (en) * | 2011-06-02 | 2013-09-10 | Micron Technology, Inc. | Apparatuses including stair-step structures and methods of forming the same |
US8891328B2 (en) | 2011-06-27 | 2014-11-18 | International Business Machines Corporation | Low voltage metal gate antifuse with depletion mode MOSFET |
US10388568B2 (en) | 2011-06-28 | 2019-08-20 | Monolithic 3D Inc. | 3D semiconductor device and system |
US8642985B2 (en) | 2011-06-30 | 2014-02-04 | Industrial Technology Research Institute | Memory Cell |
CN102881317B (zh) * | 2011-07-13 | 2015-08-12 | 华邦电子股份有限公司 | 三维存储器阵列 |
JP5674579B2 (ja) | 2011-07-15 | 2015-02-25 | 株式会社東芝 | 不揮発性半導体記憶装置及びその製造方法 |
US8912589B2 (en) | 2011-08-31 | 2014-12-16 | Micron Technology, Inc. | Methods and apparatuses including strings of memory cells formed along levels of semiconductor material |
US8687399B2 (en) | 2011-10-02 | 2014-04-01 | Monolithic 3D Inc. | Semiconductor device and structure |
US9029173B2 (en) | 2011-10-18 | 2015-05-12 | Monolithic 3D Inc. | Method for fabrication of a semiconductor device and structure |
US8760909B2 (en) * | 2011-10-20 | 2014-06-24 | Macronix International Co., Ltd. | Memory and manufacturing method thereof |
US8837222B2 (en) * | 2011-10-26 | 2014-09-16 | Micron Technology, Inc. | Methods and apparatuses including a select transistor having a body region including monocrystalline semiconductor material and/or at least a portion of its gate located in a substrate |
JP2013102008A (ja) * | 2011-11-08 | 2013-05-23 | Toshiba Corp | 不揮発性半導体記憶装置 |
KR101868047B1 (ko) * | 2011-11-09 | 2018-06-19 | 에스케이하이닉스 주식회사 | 비휘발성 메모리 장치 및 그 제조 방법 |
US9082656B2 (en) * | 2011-11-11 | 2015-07-14 | Macronix International Co., Ltd. | NAND flash with non-trapping switch transistors |
US8570806B2 (en) | 2011-12-13 | 2013-10-29 | Macronix International Co., Ltd. | Z-direction decoding for three dimensional memory array |
KR20130072076A (ko) * | 2011-12-21 | 2013-07-01 | 에스케이하이닉스 주식회사 | 비휘발성 메모리 장치 및 그 제조 방법 |
TWI470774B (zh) * | 2011-12-23 | 2015-01-21 | Macronix Int Co Ltd | 具有非捕捉型開關電晶體之反及快閃記憶體 |
US8951862B2 (en) * | 2012-01-10 | 2015-02-10 | Macronix International Co., Ltd. | Damascene word line |
US8599616B2 (en) | 2012-02-02 | 2013-12-03 | Tower Semiconductor Ltd. | Three-dimensional NAND memory with stacked mono-crystalline channels |
US8501609B2 (en) | 2012-02-02 | 2013-08-06 | Tower Semiconductor Ltd. | Method for generating a three-dimensional NAND memory with mono-crystalline channels using sacrificial material |
JP5624567B2 (ja) | 2012-02-03 | 2014-11-12 | 株式会社東芝 | 不揮発性半導体記憶装置及びその製造方法 |
US8957495B2 (en) | 2012-02-09 | 2015-02-17 | Micron Technology, Inc. | Memory cell profiles |
TWI462278B (zh) * | 2012-02-16 | 2014-11-21 | Macronix Int Co Ltd | 半導體結構及其製造方法 |
CN103258825B (zh) * | 2012-02-21 | 2015-08-12 | 旺宏电子股份有限公司 | 半导体结构及其制造方法 |
US9035369B2 (en) | 2012-02-21 | 2015-05-19 | Macronix International Co., Ltd. | Semiconductor structure and manufacturing method of the same |
CN103295966B (zh) * | 2012-02-24 | 2016-01-27 | 旺宏电子股份有限公司 | 形成三维非易失存储单元阵列的方法 |
US9947609B2 (en) | 2012-03-09 | 2018-04-17 | Honeywell International Inc. | Integrated circuit stack |
US9000557B2 (en) | 2012-03-17 | 2015-04-07 | Zvi Or-Bach | Semiconductor device and structure |
US11616004B1 (en) | 2012-04-09 | 2023-03-28 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and a connective path |
US11594473B2 (en) | 2012-04-09 | 2023-02-28 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and a connective path |
US11410912B2 (en) | 2012-04-09 | 2022-08-09 | Monolithic 3D Inc. | 3D semiconductor device with vias and isolation layers |
US11164811B2 (en) | 2012-04-09 | 2021-11-02 | Monolithic 3D Inc. | 3D semiconductor device with isolation layers and oxide-to-oxide bonding |
US10600888B2 (en) | 2012-04-09 | 2020-03-24 | Monolithic 3D Inc. | 3D semiconductor device |
TWI466177B (zh) * | 2012-04-09 | 2014-12-21 | Macronix Int Co Ltd | 半導體結構及其製造方法 |
US11088050B2 (en) | 2012-04-09 | 2021-08-10 | Monolithic 3D Inc. | 3D semiconductor device with isolation layers |
US8557632B1 (en) | 2012-04-09 | 2013-10-15 | Monolithic 3D Inc. | Method for fabrication of a semiconductor device and structure |
US11476181B1 (en) | 2012-04-09 | 2022-10-18 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
US11881443B2 (en) | 2012-04-09 | 2024-01-23 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and a connective path |
US11694944B1 (en) | 2012-04-09 | 2023-07-04 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and a connective path |
US11735501B1 (en) | 2012-04-09 | 2023-08-22 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and a connective path |
JP2013239622A (ja) * | 2012-05-16 | 2013-11-28 | Toshiba Corp | 不揮発性半導体記憶装置及びその製造方法 |
US8964474B2 (en) | 2012-06-15 | 2015-02-24 | Micron Technology, Inc. | Architecture for 3-D NAND memory |
US8987098B2 (en) * | 2012-06-19 | 2015-03-24 | Macronix International Co., Ltd. | Damascene word line |
US9484447B2 (en) * | 2012-06-29 | 2016-11-01 | Intel Corporation | Integration methods to fabricate internal spacers for nanowire devices |
TWI506734B (zh) * | 2012-07-13 | 2015-11-01 | Macronix Int Co Ltd | 嵌鑲字元線 |
CN103545261B (zh) * | 2012-07-13 | 2016-03-16 | 旺宏电子股份有限公司 | 具有嵌镶字线的三维非易失存储单元阵列及其形成方法 |
CN103633096B (zh) * | 2012-08-24 | 2015-12-16 | 旺宏电子股份有限公司 | 改善位线电容的半导体结构 |
US9117503B2 (en) * | 2012-08-29 | 2015-08-25 | Micron Technology, Inc. | Memory array plane select and methods |
GB2505429A (en) | 2012-08-29 | 2014-03-05 | Ibm | Semiconductor stack comprising plurality of phase-change memory (PCM) cells and performing a logic operation |
US8841649B2 (en) | 2012-08-31 | 2014-09-23 | Micron Technology, Inc. | Three dimensional memory array architecture |
US8729523B2 (en) | 2012-08-31 | 2014-05-20 | Micron Technology, Inc. | Three dimensional memory array architecture |
KR101965614B1 (ko) | 2012-09-26 | 2019-04-04 | 삼성전자주식회사 | 반도체 메모리 장치 |
US8686428B1 (en) | 2012-11-16 | 2014-04-01 | Monolithic 3D Inc. | Semiconductor device and structure |
US8574929B1 (en) | 2012-11-16 | 2013-11-05 | Monolithic 3D Inc. | Method to form a 3D semiconductor device and structure |
CN103824814B (zh) * | 2012-11-16 | 2016-06-15 | 旺宏电子股份有限公司 | 半导体结构及其制造方法 |
US9196315B2 (en) | 2012-11-19 | 2015-11-24 | Macronix International Co., Ltd. | Three dimensional gate structures with horizontal extensions |
KR102021808B1 (ko) * | 2012-12-04 | 2019-09-17 | 삼성전자주식회사 | 3차원 구조의 메모리 셀 어레이를 포함하는 불휘발성 메모리 |
CN102969328B (zh) * | 2012-12-06 | 2015-09-16 | 北京大学 | 阻变存储器交叉阵列结构及其制备方法 |
US11784169B2 (en) | 2012-12-22 | 2023-10-10 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
US11217565B2 (en) | 2012-12-22 | 2022-01-04 | Monolithic 3D Inc. | Method to form a 3D semiconductor device and structure |
US11063024B1 (en) | 2012-12-22 | 2021-07-13 | Monlithic 3D Inc. | Method to form a 3D semiconductor device and structure |
US11961827B1 (en) | 2012-12-22 | 2024-04-16 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
US11916045B2 (en) | 2012-12-22 | 2024-02-27 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
US12051674B2 (en) | 2012-12-22 | 2024-07-30 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
US8674470B1 (en) | 2012-12-22 | 2014-03-18 | Monolithic 3D Inc. | Semiconductor device and structure |
US11309292B2 (en) | 2012-12-22 | 2022-04-19 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
US11018116B2 (en) | 2012-12-22 | 2021-05-25 | Monolithic 3D Inc. | Method to form a 3D semiconductor device and structure |
US11967583B2 (en) | 2012-12-22 | 2024-04-23 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
US9502349B2 (en) | 2014-01-17 | 2016-11-22 | Macronix International Co., Ltd. | Separated lower select line in 3D NAND architecture |
US9437605B2 (en) | 2012-12-24 | 2016-09-06 | Macronix International Co., Ltd. | 3D NAND array architecture |
US9219073B2 (en) | 2014-01-17 | 2015-12-22 | Macronix International Co., Ltd. | Parallelogram cell design for high speed vertical channel 3D NAND memory |
US10600657B2 (en) | 2012-12-29 | 2020-03-24 | Monolithic 3D Inc | 3D semiconductor device and structure |
US11087995B1 (en) | 2012-12-29 | 2021-08-10 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US9871034B1 (en) | 2012-12-29 | 2018-01-16 | Monolithic 3D Inc. | Semiconductor device and structure |
US11004694B1 (en) | 2012-12-29 | 2021-05-11 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US10892169B2 (en) | 2012-12-29 | 2021-01-12 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US9385058B1 (en) | 2012-12-29 | 2016-07-05 | Monolithic 3D Inc. | Semiconductor device and structure |
US11177140B2 (en) | 2012-12-29 | 2021-11-16 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US10903089B1 (en) | 2012-12-29 | 2021-01-26 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US10651054B2 (en) | 2012-12-29 | 2020-05-12 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US11430667B2 (en) | 2012-12-29 | 2022-08-30 | Monolithic 3D Inc. | 3D semiconductor device and structure with bonding |
US11430668B2 (en) | 2012-12-29 | 2022-08-30 | Monolithic 3D Inc. | 3D semiconductor device and structure with bonding |
US10115663B2 (en) | 2012-12-29 | 2018-10-30 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US9224474B2 (en) | 2013-01-09 | 2015-12-29 | Macronix International Co., Ltd. | P-channel 3D memory array and methods to program and erase the same at bit level and block level utilizing band-to-band and fowler-nordheim tunneling principals |
KR102059196B1 (ko) * | 2013-01-11 | 2019-12-24 | 에프아이오 세미컨덕터 테크놀로지스, 엘엘씨 | 3차원 반도체 장치 및 그 제조 방법 |
KR102024710B1 (ko) * | 2013-01-11 | 2019-09-24 | 삼성전자주식회사 | 3차원 반도체 장치의 스트링 선택 구조 |
KR102025111B1 (ko) | 2013-01-11 | 2019-09-25 | 삼성전자주식회사 | 전류 경로 선택 구조를 포함하는 3차원 반도체 장치 및 그 동작 방법 |
US8940592B2 (en) | 2013-01-11 | 2015-01-27 | Micron Technology, Inc. | Memories and methods of forming thin-film transistors using hydrogen plasma doping |
US8987914B2 (en) | 2013-02-07 | 2015-03-24 | Macronix International Co., Ltd. | Conductor structure and method |
US8853818B2 (en) * | 2013-02-20 | 2014-10-07 | Macronix International Co., Ltd. | 3D NAND flash memory |
US12094965B2 (en) | 2013-03-11 | 2024-09-17 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and memory cells |
US11935949B1 (en) | 2013-03-11 | 2024-03-19 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and memory cells |
US11869965B2 (en) | 2013-03-11 | 2024-01-09 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and memory cells |
US10325651B2 (en) | 2013-03-11 | 2019-06-18 | Monolithic 3D Inc. | 3D semiconductor device with stacked memory |
US8902663B1 (en) | 2013-03-11 | 2014-12-02 | Monolithic 3D Inc. | Method of maintaining a memory state |
US11088130B2 (en) | 2014-01-28 | 2021-08-10 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US11923374B2 (en) | 2013-03-12 | 2024-03-05 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
US9214351B2 (en) | 2013-03-12 | 2015-12-15 | Macronix International Co., Ltd. | Memory architecture of thin film 3D array |
US12100646B2 (en) | 2013-03-12 | 2024-09-24 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
US10840239B2 (en) | 2014-08-26 | 2020-11-17 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US8994404B1 (en) | 2013-03-12 | 2015-03-31 | Monolithic 3D Inc. | Semiconductor device and structure |
US11398569B2 (en) | 2013-03-12 | 2022-07-26 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US8993429B2 (en) | 2013-03-12 | 2015-03-31 | Macronix International Co., Ltd. | Interlayer conductor structure and method |
US9123778B2 (en) * | 2013-03-13 | 2015-09-01 | Macronix International Co., Ltd. | Damascene conductor for 3D array |
CN104051331B (zh) * | 2013-03-13 | 2016-10-19 | 旺宏电子股份有限公司 | 3d阵列的大马士革半导体装置及其形成方法 |
US9379126B2 (en) * | 2013-03-14 | 2016-06-28 | Macronix International Co., Ltd. | Damascene conductor for a 3D device |
US9117749B1 (en) | 2013-03-15 | 2015-08-25 | Monolithic 3D Inc. | Semiconductor device and structure |
JP2014179530A (ja) * | 2013-03-15 | 2014-09-25 | Toshiba Corp | 不揮発性半導体記憶装置の製造方法 |
US10224279B2 (en) | 2013-03-15 | 2019-03-05 | Monolithic 3D Inc. | Semiconductor device and structure |
TWI529724B (zh) * | 2013-03-25 | 2016-04-11 | 群聯電子股份有限公司 | Nand快閃記憶單元、操作方法與讀取方法 |
CN103151357A (zh) * | 2013-03-26 | 2013-06-12 | 清华大学 | 存储结构及其形成方法 |
US9159814B2 (en) * | 2013-03-26 | 2015-10-13 | Tsinghua University | Memory structure and method for forming same |
US11341309B1 (en) | 2013-04-15 | 2022-05-24 | Monolithic 3D Inc. | Automation for monolithic 3D devices |
US11270055B1 (en) | 2013-04-15 | 2022-03-08 | Monolithic 3D Inc. | Automation for monolithic 3D devices |
US11574109B1 (en) | 2013-04-15 | 2023-02-07 | Monolithic 3D Inc | Automation methods for 3D integrated circuits and devices |
US11487928B2 (en) | 2013-04-15 | 2022-11-01 | Monolithic 3D Inc. | Automation for monolithic 3D devices |
US9021414B1 (en) | 2013-04-15 | 2015-04-28 | Monolithic 3D Inc. | Automation for monolithic 3D devices |
US11030371B2 (en) | 2013-04-15 | 2021-06-08 | Monolithic 3D Inc. | Automation for monolithic 3D devices |
US11720736B2 (en) | 2013-04-15 | 2023-08-08 | Monolithic 3D Inc. | Automation methods for 3D integrated circuits and devices |
US9287406B2 (en) | 2013-06-06 | 2016-03-15 | Macronix International Co., Ltd. | Dual-mode transistor devices and methods for operating same |
JP2015015287A (ja) | 2013-07-03 | 2015-01-22 | 株式会社東芝 | 不揮発性半導体記憶装置及びその製造方法 |
US9076535B2 (en) | 2013-07-08 | 2015-07-07 | Macronix International Co., Ltd. | Array arrangement including carrier source |
US9117526B2 (en) | 2013-07-08 | 2015-08-25 | Macronix International Co., Ltd. | Substrate connection of three dimensional NAND for improving erase performance |
TWI506649B (zh) * | 2013-08-30 | 2015-11-01 | Micron Technology Inc | 記憶體陣列平面選擇 |
US9443763B2 (en) | 2013-09-12 | 2016-09-13 | Micron Technology, Inc. | Methods for forming interconnections between top electrodes in memory cells by a two-step chemical-mechanical polishing (CMP) process |
US9099538B2 (en) | 2013-09-17 | 2015-08-04 | Macronix International Co., Ltd. | Conductor with a plurality of vertical extensions for a 3D device |
US8970040B1 (en) | 2013-09-26 | 2015-03-03 | Macronix International Co., Ltd. | Contact structure and forming method |
US9070447B2 (en) | 2013-09-26 | 2015-06-30 | Macronix International Co., Ltd. | Contact structure and forming method |
US9202750B2 (en) * | 2013-10-31 | 2015-12-01 | Macronix International Co., Ltd. | Stacked 3D memory with isolation layer between memory blocks and access conductors coupled to decoding elements in memory blocks |
WO2015081413A1 (en) * | 2013-12-05 | 2015-06-11 | Conversant Intellectual Property Management Inc. | A three dimensional non-volatile memory with charge storage node isolation |
US9287287B2 (en) * | 2013-12-18 | 2016-03-15 | Macronix International Co., Ltd. | Semiconductor device including multi-layer structure |
JP2015133458A (ja) | 2014-01-16 | 2015-07-23 | 株式会社東芝 | 不揮発性半導体記憶装置 |
US9373632B2 (en) | 2014-01-17 | 2016-06-21 | Macronix International Co., Ltd. | Twisted array design for high speed vertical channel 3D NAND memory |
US9343322B2 (en) | 2014-01-17 | 2016-05-17 | Macronix International Co., Ltd. | Three dimensional stacking memory film structure |
US9679849B1 (en) | 2014-01-17 | 2017-06-13 | Macronix International Co., Ltd. | 3D NAND array with sides having undulating shapes |
US9698156B2 (en) | 2015-03-03 | 2017-07-04 | Macronix International Co., Ltd. | Vertical thin-channel memory |
US12094829B2 (en) | 2014-01-28 | 2024-09-17 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US11031394B1 (en) | 2014-01-28 | 2021-06-08 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US10297586B2 (en) | 2015-03-09 | 2019-05-21 | Monolithic 3D Inc. | Methods for processing a 3D semiconductor device |
US11107808B1 (en) | 2014-01-28 | 2021-08-31 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US9419010B2 (en) * | 2014-02-24 | 2016-08-16 | Macronix International Co., Ltd. | High aspect ratio etching method |
US9806129B2 (en) | 2014-02-25 | 2017-10-31 | Micron Technology, Inc. | Cross-point memory and methods for fabrication of same |
US9484196B2 (en) | 2014-02-25 | 2016-11-01 | Micron Technology, Inc. | Semiconductor structures including liners comprising alucone and related methods |
US11223014B2 (en) | 2014-02-25 | 2022-01-11 | Micron Technology, Inc. | Semiconductor structures including liners comprising alucone and related methods |
JP2015167200A (ja) | 2014-03-04 | 2015-09-24 | 株式会社東芝 | 不揮発性半導体記憶装置 |
US10249819B2 (en) | 2014-04-03 | 2019-04-02 | Micron Technology, Inc. | Methods of forming semiconductor structures including multi-portion liners |
US9559113B2 (en) | 2014-05-01 | 2017-01-31 | Macronix International Co., Ltd. | SSL/GSL gate oxide in 3D vertical channel NAND |
US9520485B2 (en) | 2014-05-21 | 2016-12-13 | Macronix International Co., Ltd. | 3D independent double gate flash memory on bounded conductor layer |
US9397110B2 (en) | 2014-05-21 | 2016-07-19 | Macronix International Co., Ltd. | 3D independent double gate flash memory |
US9147468B1 (en) | 2014-05-21 | 2015-09-29 | Macronix International Co., Ltd. | Multiple-bit-per-cell, independent double gate, vertical channel memory |
US9721964B2 (en) | 2014-06-05 | 2017-08-01 | Macronix International Co., Ltd. | Low dielectric constant insulating material in 3D memory |
CN105206610B (zh) * | 2014-06-10 | 2017-11-24 | 旺宏电子股份有限公司 | 集成电路及其操作方法与制造方法 |
TWI562315B (en) * | 2014-07-04 | 2016-12-11 | Macronix Int Co Ltd | Semiconductor structure and manufacturing method for the same |
US9356037B2 (en) * | 2014-07-07 | 2016-05-31 | Macronix International Co., Ltd. | Memory architecture of 3D array with interleaved control structures |
US9455155B2 (en) | 2014-07-08 | 2016-09-27 | Macronix International Co., Ltd. | Semiconductor structure and manufacturing method for the same |
US9373409B2 (en) * | 2014-07-08 | 2016-06-21 | Macronix International Co., Ltd. | Systems and methods for reduced program disturb for 3D NAND flash |
US9690892B2 (en) * | 2014-07-14 | 2017-06-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Masks based on gate pad layout patterns of standard cell having different gate pad pitches |
CN105280590B (zh) * | 2014-07-14 | 2019-06-14 | 旺宏电子股份有限公司 | 半导体结构及其制造方法 |
CN105448922B (zh) * | 2014-08-07 | 2018-05-25 | 旺宏电子股份有限公司 | 具有交错的控制结构的三维阵列存储器装置 |
US9620217B2 (en) | 2014-08-12 | 2017-04-11 | Macronix International Co., Ltd. | Sub-block erase |
US9349745B2 (en) * | 2014-08-25 | 2016-05-24 | Macronix International Co., Ltd. | 3D NAND nonvolatile memory with staggered vertical gates |
TWI584442B (zh) * | 2014-09-09 | 2017-05-21 | 旺宏電子股份有限公司 | 半導體元件 |
US9917096B2 (en) * | 2014-09-10 | 2018-03-13 | Toshiba Memory Corporation | Semiconductor memory device and method for manufacturing same |
JP6266479B2 (ja) | 2014-09-12 | 2018-01-24 | 東芝メモリ株式会社 | メモリシステム |
US9224473B1 (en) | 2014-09-15 | 2015-12-29 | Macronix International Co., Ltd. | Word line repair for 3D vertical channel memory |
US9589979B2 (en) * | 2014-11-19 | 2017-03-07 | Macronix International Co., Ltd. | Vertical and 3D memory devices and methods of manufacturing the same |
US9455007B2 (en) | 2014-12-01 | 2016-09-27 | Macronix International Co., Ltd. | Word line driver circuitry and compact memory using same |
US9741569B2 (en) | 2014-12-16 | 2017-08-22 | Macronix International Co., Ltd. | Forming memory using doped oxide |
US9356105B1 (en) | 2014-12-29 | 2016-05-31 | Macronix International Co., Ltd. | Ring gate transistor design for flash memory |
CN105826323B (zh) * | 2015-01-06 | 2018-11-09 | 旺宏电子股份有限公司 | 存储器元件及其制作方法 |
CN105990355B (zh) * | 2015-01-28 | 2019-02-15 | 旺宏电子股份有限公司 | 存储元件及其制造方法 |
US9418743B1 (en) * | 2015-02-17 | 2016-08-16 | Macronix International Co., Ltd. | 3D NAND memory with decoder and local word line drivers |
US9530503B2 (en) | 2015-02-19 | 2016-12-27 | Macronix International Co., Ltd. | And-type SGVC architecture for 3D NAND flash |
US9524980B2 (en) | 2015-03-03 | 2016-12-20 | Macronix International Co., Ltd. | U-shaped vertical thin-channel memory |
US9490017B2 (en) | 2015-03-10 | 2016-11-08 | Macronix International Co., Ltd. | Forced-bias method in sub-block erase |
TWI549129B (zh) * | 2015-03-20 | 2016-09-11 | 旺宏電子股份有限公司 | 具有解碼器及局部字元線驅動器之三維反及閘記憶體 |
US9607702B2 (en) | 2015-03-25 | 2017-03-28 | Macronix International Co., Ltd. | Sub-block page erase in 3D p-channel flash memory |
US9379129B1 (en) | 2015-04-13 | 2016-06-28 | Macronix International Co., Ltd. | Assist gate structures for three-dimensional (3D) vertical gate array memory structure |
US10825779B2 (en) | 2015-04-19 | 2020-11-03 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US11011507B1 (en) | 2015-04-19 | 2021-05-18 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US10381328B2 (en) | 2015-04-19 | 2019-08-13 | Monolithic 3D Inc. | Semiconductor device and structure |
US11056468B1 (en) | 2015-04-19 | 2021-07-06 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US9548277B2 (en) | 2015-04-21 | 2017-01-17 | Honeywell International Inc. | Integrated circuit stack including a patterned array of electrically conductive pillars |
US9478259B1 (en) | 2015-05-05 | 2016-10-25 | Macronix International Co., Ltd. | 3D voltage switching transistors for 3D vertical gate memory array |
US9508446B1 (en) | 2015-06-24 | 2016-11-29 | Macronix International Co., Ltd. | Temperature compensated reverse current for memory |
US9373403B1 (en) | 2015-07-02 | 2016-06-21 | Macronix International Co., Ltd. | 3D NAND memory device and operation thereof |
JP6416053B2 (ja) | 2015-07-31 | 2018-10-31 | 東芝メモリ株式会社 | 不揮発性半導体記憶装置 |
US11956952B2 (en) | 2015-08-23 | 2024-04-09 | Monolithic 3D Inc. | Semiconductor memory device and structure |
US9589982B1 (en) * | 2015-09-15 | 2017-03-07 | Macronix International Co., Ltd. | Structure and method of operation for improved gate capacity for 3D NOR flash memory |
US11114427B2 (en) | 2015-11-07 | 2021-09-07 | Monolithic 3D Inc. | 3D semiconductor processor and memory device and structure |
US11937422B2 (en) | 2015-11-07 | 2024-03-19 | Monolithic 3D Inc. | Semiconductor memory device and structure |
US12100658B2 (en) | 2015-09-21 | 2024-09-24 | Monolithic 3D Inc. | Method to produce a 3D multilayer semiconductor device and structure |
DE112016004265T5 (de) | 2015-09-21 | 2018-06-07 | Monolithic 3D Inc. | 3d halbleitervorrichtung und -struktur |
US11978731B2 (en) | 2015-09-21 | 2024-05-07 | Monolithic 3D Inc. | Method to produce a multi-level semiconductor memory device and structure |
US9412752B1 (en) | 2015-09-22 | 2016-08-09 | Macronix International Co., Ltd. | Reference line and bit line structure for 3D memory |
US9401371B1 (en) | 2015-09-24 | 2016-07-26 | Macronix International Co., Ltd. | Sacrificial spin-on glass for air gap formation after bl isolation process in single gate vertical channel 3D NAND flash |
US10522225B1 (en) | 2015-10-02 | 2019-12-31 | Monolithic 3D Inc. | Semiconductor device with non-volatile memory |
CN105374757B (zh) * | 2015-10-19 | 2019-05-21 | 中国科学院微电子研究所 | 半导体器件及其制造方法 |
US11296115B1 (en) | 2015-10-24 | 2022-04-05 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US10847540B2 (en) | 2015-10-24 | 2020-11-24 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
US11114464B2 (en) | 2015-10-24 | 2021-09-07 | Monolithic 3D Inc. | 3D semiconductor device and structure |
US11991884B1 (en) | 2015-10-24 | 2024-05-21 | Monolithic 3D Inc. | 3D semiconductor device and structure with logic and memory |
US12016181B2 (en) | 2015-10-24 | 2024-06-18 | Monolithic 3D Inc. | 3D semiconductor device and structure with logic and memory |
US10418369B2 (en) | 2015-10-24 | 2019-09-17 | Monolithic 3D Inc. | Multi-level semiconductor memory device and structure |
US12120880B1 (en) | 2015-10-24 | 2024-10-15 | Monolithic 3D Inc. | 3D semiconductor device and structure with logic and memory |
US12035531B2 (en) | 2015-10-24 | 2024-07-09 | Monolithic 3D Inc. | 3D semiconductor device and structure with logic and memory |
US9577036B1 (en) | 2015-11-12 | 2017-02-21 | Taiwan Semiconductor Manufacturing Co., Ltd. | FinFET isolation structure and method for fabricating the same |
KR102523139B1 (ko) | 2015-11-25 | 2023-04-20 | 삼성전자주식회사 | 반도체 메모리 소자 |
TWI582964B (zh) | 2015-12-30 | 2017-05-11 | 旺宏電子股份有限公司 | 記憶體元件及其製作方法 |
US9779808B2 (en) * | 2016-03-07 | 2017-10-03 | Toshiba Memory Corporation | Resistance random access memory device and method for operating same |
US9679650B1 (en) | 2016-05-06 | 2017-06-13 | Micron Technology, Inc. | 3D NAND memory Z-decoder |
KR102637644B1 (ko) | 2016-07-14 | 2024-02-19 | 삼성전자주식회사 | 메모리 장치 |
US11812620B2 (en) | 2016-10-10 | 2023-11-07 | Monolithic 3D Inc. | 3D DRAM memory devices and structures with control circuits |
US11711928B2 (en) | 2016-10-10 | 2023-07-25 | Monolithic 3D Inc. | 3D memory devices and structures with control circuits |
US11329059B1 (en) | 2016-10-10 | 2022-05-10 | Monolithic 3D Inc. | 3D memory devices and structures with thinned single crystal substrates |
US11869591B2 (en) | 2016-10-10 | 2024-01-09 | Monolithic 3D Inc. | 3D memory devices and structures with control circuits |
US11251149B2 (en) | 2016-10-10 | 2022-02-15 | Monolithic 3D Inc. | 3D memory device and structure |
US11930648B1 (en) | 2016-10-10 | 2024-03-12 | Monolithic 3D Inc. | 3D memory devices and structures with metal layers |
WO2018140102A1 (en) * | 2017-01-30 | 2018-08-02 | Micron Technology, Inc. | Integrated memory assemblies comprising multiple memory array decks |
WO2018182724A1 (en) * | 2017-03-31 | 2018-10-04 | Intel Corporation | Technique for creating a self-aligned bitline in a vertical fet |
WO2018182725A1 (en) * | 2017-03-31 | 2018-10-04 | Intel Corporation | A fully self-aligned cross grid vertical memory array |
US10043819B1 (en) | 2017-05-17 | 2018-08-07 | Macronix International Co., Ltd. | Method for manufacturing 3D NAND memory using gate replacement, and resulting structures |
US10276728B2 (en) * | 2017-07-07 | 2019-04-30 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device including non-volatile memory cells |
US10461125B2 (en) | 2017-08-29 | 2019-10-29 | Micron Technology, Inc. | Three dimensional memory arrays |
US10535659B2 (en) * | 2017-09-29 | 2020-01-14 | Samsung Electronics Co., Ltd. | Semiconductor memory devices |
KR102524614B1 (ko) | 2017-11-24 | 2023-04-24 | 삼성전자주식회사 | 반도체 메모리 소자 |
CN108470005A (zh) * | 2018-03-13 | 2018-08-31 | 山东超越数控电子股份有限公司 | 一种NandFlash阵列控制方法 |
JP2019165134A (ja) * | 2018-03-20 | 2019-09-26 | 東芝メモリ株式会社 | 半導体記憶装置 |
US10700004B2 (en) | 2018-04-23 | 2020-06-30 | Macronix International Co., Ltd. | 3D NAND world line connection structure |
US10840254B2 (en) | 2018-05-22 | 2020-11-17 | Macronix International Co., Ltd. | Pitch scalable 3D NAND |
US10700086B2 (en) * | 2018-06-28 | 2020-06-30 | Sandisk Technologies Llc | Three-dimensional flat NAND memory device having high mobility channels and methods of making the same |
CN110875331B (zh) * | 2018-08-31 | 2022-08-02 | 旺宏电子股份有限公司 | 三维叠层半导体元件 |
US10804280B2 (en) * | 2018-09-05 | 2020-10-13 | Intel Corporation | Memory device with vertical string drivers |
US10629608B2 (en) | 2018-09-26 | 2020-04-21 | Macronix International Co., Ltd. | 3D vertical channel tri-gate NAND memory with tilted hemi-cylindrical structure |
US20200119041A1 (en) * | 2018-10-16 | 2020-04-16 | Macronix International Co., Ltd. | Memory device and method for forming the same |
US10559337B1 (en) * | 2018-11-30 | 2020-02-11 | Micron Technology, Inc. | Vertical decoder |
KR102565822B1 (ko) * | 2018-12-04 | 2023-08-11 | 에스케이하이닉스 주식회사 | 반도체 장치 |
KR102630957B1 (ko) * | 2018-12-19 | 2024-01-31 | 에스케이하이닉스 주식회사 | 메모리 소자 및 이를 포함하는 전자장치 |
KR102674883B1 (ko) * | 2018-12-21 | 2024-06-14 | 에스케이하이닉스 주식회사 | 적층된 셀 트랜지스터들을 포함하는 비휘발성 메모리 소자 및 상기 비휘발성 메모리 소자의 동작 방법 |
KR102554712B1 (ko) * | 2019-01-11 | 2023-07-14 | 삼성전자주식회사 | 반도체 소자 |
US11211429B2 (en) * | 2019-02-26 | 2021-12-28 | International Business Machines Corporation | Vertical intercalation device for neuromorphic computing |
US11018156B2 (en) | 2019-04-08 | 2021-05-25 | Monolithic 3D Inc. | 3D memory semiconductor devices and structures |
US11296106B2 (en) | 2019-04-08 | 2022-04-05 | Monolithic 3D Inc. | 3D memory semiconductor devices and structures |
US11763864B2 (en) | 2019-04-08 | 2023-09-19 | Monolithic 3D Inc. | 3D memory semiconductor devices and structures with bit-line pillars |
US10892016B1 (en) | 2019-04-08 | 2021-01-12 | Monolithic 3D Inc. | 3D memory semiconductor devices and structures |
US11158652B1 (en) | 2019-04-08 | 2021-10-26 | Monolithic 3D Inc. | 3D memory semiconductor devices and structures |
US11037947B2 (en) | 2019-04-15 | 2021-06-15 | Macronix International Co., Ltd. | Array of pillars located in a uniform pattern |
US11450381B2 (en) | 2019-08-21 | 2022-09-20 | Micron Technology, Inc. | Multi-deck memory device including buffer circuitry under array |
JP2021034696A (ja) * | 2019-08-29 | 2021-03-01 | キオクシア株式会社 | 半導体記憶装置 |
JP2021048298A (ja) * | 2019-09-19 | 2021-03-25 | キオクシア株式会社 | 半導体記憶装置及び半導体記憶装置の製造方法 |
US11495540B2 (en) * | 2019-10-22 | 2022-11-08 | Tokyo Electron Limited | Semiconductor apparatus having stacked devices and method of manufacture thereof |
US11495293B2 (en) | 2020-02-04 | 2022-11-08 | Micron Technology, Inc. | Configurable resistivity for lines in a memory device |
US11563015B2 (en) * | 2020-02-11 | 2023-01-24 | Taiwan Semiconductor Manufacturing Company Limited | Memory devices and methods of manufacturing thereof |
DE102020132752A1 (de) * | 2020-06-04 | 2021-12-09 | Taiwan Semiconductor Manufacturing Co., Ltd. | Speichervorrichtung mit verbessertem antifuse-lesestrom |
US11217494B1 (en) | 2020-07-31 | 2022-01-04 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor devices and methods of manufacture |
US11765892B2 (en) * | 2020-10-21 | 2023-09-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Three-dimensional memory device and method of manufacture |
KR20220122845A (ko) * | 2021-02-26 | 2022-09-05 | 삼성전자주식회사 | 불휘발성 메모리 장치, 불휘발성 메모리 장치의 동작 방법, 그리고 불휘발성 메모리 장치를 포함하는 전자 장치 |
US11652148B2 (en) * | 2021-05-13 | 2023-05-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of selective film deposition and semiconductor feature made by the method |
US11785869B2 (en) | 2021-06-11 | 2023-10-10 | Winbond Electronics Corp. | Memory device and method of manufacturing the same |
TWI782575B (zh) * | 2021-06-11 | 2022-11-01 | 華邦電子股份有限公司 | 記憶元件及其製造方法 |
US11557330B1 (en) * | 2021-08-31 | 2023-01-17 | Micron Technology, Inc. | Deck-level shuntung in a memory device |
US11616068B1 (en) * | 2021-11-16 | 2023-03-28 | Micron Technology, Inc. | Deck selection layouts in a memory device |
Family Cites Families (44)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5835396A (en) * | 1996-10-17 | 1998-11-10 | Zhang; Guobiao | Three-dimensional read-only memory |
US6034882A (en) * | 1998-11-16 | 2000-03-07 | Matrix Semiconductor, Inc. | Vertically stacked field programmable nonvolatile memory and method of fabrication |
EP1312120A1 (en) * | 2000-08-14 | 2003-05-21 | Matrix Semiconductor, Inc. | Dense arrays and charge storage devices, and methods for making same |
US6643159B2 (en) * | 2002-04-02 | 2003-11-04 | Hewlett-Packard Development Company, L.P. | Cubic memory array |
US6906361B2 (en) | 2002-04-08 | 2005-06-14 | Guobiao Zhang | Peripheral circuits of electrically programmable three-dimensional memory |
US7081377B2 (en) * | 2002-06-27 | 2006-07-25 | Sandisk 3D Llc | Three-dimensional memory |
US6862223B1 (en) | 2002-07-05 | 2005-03-01 | Aplus Flash Technology, Inc. | Monolithic, combo nonvolatile memory allowing byte, page and block write with no disturb and divided-well in the cell array using a unified cell structure and technology with a new scheme of decoder and layout |
US6831854B2 (en) * | 2002-08-02 | 2004-12-14 | Unity Semiconductor Corporation | Cross point memory array using distinct voltages |
US6906939B2 (en) * | 2002-08-02 | 2005-06-14 | Unity Semiconductor Corporation | Re-writable memory with multiple memory layers |
US7005350B2 (en) * | 2002-12-31 | 2006-02-28 | Matrix Semiconductor, Inc. | Method for fabricating programmable memory array structures incorporating series-connected transistor strings |
US6879505B2 (en) * | 2003-03-31 | 2005-04-12 | Matrix Semiconductor, Inc. | Word line arrangement having multi-layer word line segments for three-dimensional memory array |
US7459715B2 (en) * | 2003-04-03 | 2008-12-02 | Kabushiki Kaisha Toshiba | Resistance change memory device |
DE10349750A1 (de) * | 2003-10-23 | 2005-05-25 | Commissariat à l'Energie Atomique | Phasenwechselspeicher, Phasenwechselspeicheranordnung, Phasenwechselspeicherzelle, 2D-Phasenwechselspeicherzellen-Array, 3D-Phasenwechselspeicherzellen-Array und Elektronikbaustein |
US7148538B2 (en) * | 2003-12-17 | 2006-12-12 | Micron Technology, Inc. | Vertical NAND flash memory array |
US6906940B1 (en) * | 2004-02-12 | 2005-06-14 | Macronix International Co., Ltd. | Plane decoding method and device for three dimensional memories |
US7215563B2 (en) * | 2004-04-02 | 2007-05-08 | Brandon Tyler L | Multi-layered memory cell structure |
US7378702B2 (en) * | 2004-06-21 | 2008-05-27 | Sang-Yun Lee | Vertical memory device structures |
US7315474B2 (en) | 2005-01-03 | 2008-01-01 | Macronix International Co., Ltd | Non-volatile memory cells, memory arrays including the same and methods of operating cells and arrays |
US7274594B2 (en) | 2005-04-11 | 2007-09-25 | Stmicroelectronics S.R.L. | Non-volatile memory electronic device with NAND structure being monolithically integrated on semiconductor |
US7420242B2 (en) | 2005-08-31 | 2008-09-02 | Macronix International Co., Ltd. | Stacked bit line dual word line nonvolatile memory |
JP4476919B2 (ja) | 2005-12-01 | 2010-06-09 | 株式会社東芝 | 不揮発性記憶装置 |
US8008137B2 (en) | 2006-03-15 | 2011-08-30 | Marvell World Trade Ltd. | Method for fabricating 1T-DRAM on bulk silicon |
JP2008078404A (ja) | 2006-09-21 | 2008-04-03 | Toshiba Corp | 半導体メモリ及びその製造方法 |
US7616490B2 (en) * | 2006-10-17 | 2009-11-10 | Sandisk Corporation | Programming non-volatile memory with dual voltage select gate structure |
KR101169396B1 (ko) | 2006-12-22 | 2012-07-30 | 삼성전자주식회사 | 비휘발성 메모리 소자 및 그 동작 방법 |
JP4945248B2 (ja) | 2007-01-05 | 2012-06-06 | 株式会社東芝 | メモリシステム、半導体記憶装置及びその駆動方法 |
US7382647B1 (en) | 2007-02-27 | 2008-06-03 | International Business Machines Corporation | Rectifying element for a crosspoint based memory array architecture |
US20080251878A1 (en) | 2007-04-13 | 2008-10-16 | International Business Machines Corporation | Structure incorporating semiconductor device structures for use in sram devices |
US20080285350A1 (en) | 2007-05-18 | 2008-11-20 | Chih Chieh Yeh | Circuit and method for a three dimensional non-volatile memory |
US7995371B2 (en) * | 2007-07-26 | 2011-08-09 | Unity Semiconductor Corporation | Threshold device for a memory array |
JP5376789B2 (ja) * | 2007-10-03 | 2013-12-25 | 株式会社東芝 | 不揮発性半導体記憶装置及び不揮発性半導体記憶装置の制御方法 |
KR20090037690A (ko) * | 2007-10-12 | 2009-04-16 | 삼성전자주식회사 | 비휘발성 메모리 소자, 그 동작 방법 및 그 제조 방법 |
EP2219221A4 (en) * | 2007-11-29 | 2013-03-13 | Panasonic Corp | NON-VOLATILE MEMORY ARRANGEMENT AND METHOD FOR THE PRODUCTION THEREOF |
KR20090079694A (ko) * | 2008-01-18 | 2009-07-22 | 삼성전자주식회사 | 비휘발성 메모리 소자 및 그 제조 방법 |
TWI413121B (zh) * | 2008-02-29 | 2013-10-21 | Toshiba Kk | Semiconductor memory device |
JP4691124B2 (ja) * | 2008-03-14 | 2011-06-01 | 株式会社東芝 | 不揮発性半導体記憶装置の製造方法 |
JP2009295694A (ja) | 2008-06-03 | 2009-12-17 | Toshiba Corp | 不揮発性半導体記憶装置及びその製造方法 |
TWI433302B (zh) * | 2009-03-03 | 2014-04-01 | Macronix Int Co Ltd | 積體電路自對準三度空間記憶陣列及其製作方法 |
US8829646B2 (en) | 2009-04-27 | 2014-09-09 | Macronix International Co., Ltd. | Integrated circuit 3D memory array and manufacturing method |
US8298279B2 (en) * | 2009-09-24 | 2012-10-30 | Medtronic Vascular, Inc. | Stent including a toggle lock strut |
US8659944B2 (en) * | 2010-09-01 | 2014-02-25 | Macronix International Co., Ltd. | Memory architecture of 3D array with diode in memory string |
US8363476B2 (en) * | 2011-01-19 | 2013-01-29 | Macronix International Co., Ltd. | Memory device, manufacturing method and operating method of the same |
US8630114B2 (en) * | 2011-01-19 | 2014-01-14 | Macronix International Co., Ltd. | Memory architecture of 3D NOR array |
US8501609B2 (en) * | 2012-02-02 | 2013-08-06 | Tower Semiconductor Ltd. | Method for generating a three-dimensional NAND memory with mono-crystalline channels using sacrificial material |
-
2009
- 2009-12-22 TW TW098144282A patent/TWI433302B/zh active
-
2010
- 2010-01-25 US US12/692,798 patent/US8208279B2/en active Active
- 2010-03-03 CN CN2010101295399A patent/CN101826545B/zh active Active
-
2012
- 2012-05-29 US US13/482,843 patent/US8467219B2/en active Active
-
2013
- 2013-06-07 US US13/913,176 patent/US8780602B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20130270626A1 (en) | 2013-10-17 |
TW201034169A (en) | 2010-09-16 |
US20100226195A1 (en) | 2010-09-09 |
CN101826545B (zh) | 2013-05-01 |
US8467219B2 (en) | 2013-06-18 |
US8780602B2 (en) | 2014-07-15 |
CN101826545A (zh) | 2010-09-08 |
US20120236642A1 (en) | 2012-09-20 |
US8208279B2 (en) | 2012-06-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI433302B (zh) | 積體電路自對準三度空間記憶陣列及其製作方法 | |
US9024374B2 (en) | 3D memory array with improved SSL and BL contact layout | |
US10211218B2 (en) | U-shaped vertical thin-channel memory | |
TWI493545B (zh) | 三維nor型陣列之記憶體架構 | |
US8811077B2 (en) | Memory architecture of 3D array with improved uniformity of bit line capacitances | |
US8503213B2 (en) | Memory architecture of 3D array with alternating memory string orientation and string select structures | |
KR101975812B1 (ko) | 메모리 스트링 내에 다이오드를 구비하는 3차원 어레이의 메모리 구조 | |
US8203187B2 (en) | 3D memory array arranged for FN tunneling program and erase | |
US9698156B2 (en) | Vertical thin-channel memory | |
US8437192B2 (en) | 3D two bit-per-cell NAND flash memory | |
TWI490862B (zh) | 改良位元線電容單一性之3d陣列記憶體結構 | |
TWI462116B (zh) | 具有改良串列選擇線和位元線接觸佈局的三維記憶陣列 | |
US9356037B2 (en) | Memory architecture of 3D array with interleaved control structures | |
TWI470774B (zh) | 具有非捕捉型開關電晶體之反及快閃記憶體 |