JP2022023876A - シリコン薄膜トランジスタ及び半導体酸化物薄膜トランジスタを有するディスプレイ - Google Patents

シリコン薄膜トランジスタ及び半導体酸化物薄膜トランジスタを有するディスプレイ Download PDF

Info

Publication number
JP2022023876A
JP2022023876A JP2021170127A JP2021170127A JP2022023876A JP 2022023876 A JP2022023876 A JP 2022023876A JP 2021170127 A JP2021170127 A JP 2021170127A JP 2021170127 A JP2021170127 A JP 2021170127A JP 2022023876 A JP2022023876 A JP 2022023876A
Authority
JP
Japan
Prior art keywords
transistor
display
layer
gate
thin film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2021170127A
Other languages
English (en)
Other versions
JP7247301B2 (ja
Inventor
シー チャン チャン
Shih Chang Chang
ミン-チン ハン
Ming-Chin Hung
チェン-ホ ユ
Cheng-Ho Yu
ティン-クオ チャン
Ting-Kuo Chang
ロウドバリ アッバース ジャムシディ
Abbas Jamshidi-Roudbari
シャン-チー リン
Shang-Chih Lin
キョン-ウク キム
Kyung-Wook Kim
チュン-ヤオ フアン
Chun-Yao Huang
スー-シエン リー
Szu-Hsien Lee
ユ-チェン チェン
Yu-Cheng Chen
ヒロシ オオサワ
Hiroshi Osawa
ヨン ベ パク
Young Bae Park
ヴァスダ グプタ
Vasudha Gupta
チン-ウェイ リン
Chin-Wei Rin
ジェ ウォン チェ
Jae Won Choi
ツン-ティン ツァイ
Tsung-Ting Tsai
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Apple Inc
Original Assignee
Apple Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US14/228,098 external-priority patent/US9412799B2/en
Application filed by Apple Inc filed Critical Apple Inc
Publication of JP2022023876A publication Critical patent/JP2022023876A/ja
Priority to JP2023041109A priority Critical patent/JP2023080093A/ja
Application granted granted Critical
Publication of JP7247301B2 publication Critical patent/JP7247301B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/13624Active matrix addressed cells having more than one switching element per pixel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1251Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs comprising TFTs having a different architecture, e.g. top- and bottom gate TFTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1255Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/126Shielding, e.g. light-blocking means over the TFTs
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • G02F1/13685Top gates
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2202/00Materials and properties
    • G02F2202/10Materials and properties semiconductor
    • G02F2202/104Materials and properties semiconductor poly-Si
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate

Abstract

【課題】シリコン薄膜トランジスタ及び半導体酸化物薄膜トランジスタを有するディスプレイを提供する。【解決手段】電子デバイスは、基板上に表示ピクセルのアレイを有する、ディスプレイを含み得る。それらの表示ピクセルは、有機発光ダイオード表示ピクセル、又は液晶ディスプレイ内の表示ピクセルとすることができる。有機発光ダイオードディスプレイ内には、半導体酸化物薄膜トランジスタ、シリコン薄膜トランジスタ、及びコンデンサ構造体を含む、ハイブリッド薄膜トランジスタ構造体を形成することができる。コンデンサ構造体は、半導体酸化物薄膜トランジスタに重ね合わせることができる。有機発光ダイオード表示ピクセルは、酸化物トランジスタとシリコントランジスタとの組み合わせを有し得る。【選択図】図1

Description

本出願は、全般的に電子デバイスに関し、より詳細には、薄膜トランジスタを有するディスプレイを備える電子デバイスに関する。
電子デバイスは、多くの場合、ディスプレイを含む。例えば、セルラー電話機及びポータブルコンピュータは、ユーザに情報を呈示するためのディスプレイを含む。
液晶ディスプレイなどのディスプレイは、複数の層から形成される。液晶ディスプレイは、例えば、上部偏光子層及び下部偏光子層と、カラーフィルタ素子のアレイを含むカラーフィルタ層と、薄膜トランジスタ及び表示ピクセル電極を含む薄膜トランジスタ層と、カラーフィルタ層と薄膜トランジスタ層との間に介挿された液晶材料の層とを有し得る。各表示ピクセルは、典型的には、その表示ピクセル内の表示ピクセル電極構造体に対する信号の印加を制御するための、薄膜トランジスタを含む。
有機発光ダイオードディスプレイなどのディスプレイは、発光ダイオードに基づく表示ピクセルのアレイを有する。このタイプのディスプレイ内では、各表示ピクセルは、発光ダイオードと、その発光ダイオードに対する信号の印加を制御するための、薄膜トランジスタとを含む。
ディスプレイ内には、多くの場合、薄膜ディスプレイ駆動回路機構が含まれる。例えば、ディスプレイ上のゲート駆動回路機構及びデマルチプレクサ回路機構を、薄膜トランジスタから形成することができる。
注意を怠ると、ディスプレイの表示ピクセル及びディスプレイ駆動回路機構内の、薄膜トランジスタ回路機構は、不均一性、過大な漏洩電流、不十分な駆動強度、劣悪な面積効率、ヒステリシス、及び他の問題を呈する恐れがある。それゆえ、改善された電子デバイスのディスプレイを提供可能であることが望ましいであろう。
電子デバイスには、ディスプレイを提供することができる。このディスプレイは、表示ピクセルのアレイを基板上に有し得る。それらの表示ピクセルは、有機発光ダイオード表示ピクセル、又は液晶ディスプレイ内の表示ピクセルとすることができる。
有機発光ダイオードディスプレイ内には、半導体酸化物薄膜トランジスタ、シリコン薄膜トランジスタ、及びコンデンサ構造体を含む、ハイブリッド薄膜トランジスタ構造体を形成することができる。コンデンサ構造体は、半導体酸化物薄膜トランジスタに重ね合わせることができる。コンデンサ構造体はまた、ソース-ドレイン金属層、ポリシリコン層、及びゲート金属層から形成された、複数の重なり合う電極層から形成することもでき、使用することができる。
有機発光ダイオード表示ピクセルは、酸化物トランジスタとシリコントランジスタとの組み合わせを有し得る。発光ダイオードに結合される駆動トランジスタなどのトランジスタは、酸化物トランジスタ構造体から形成することができ、スイッチングトランジスタは、シリコントランジスタ構造体から形成することができる。
液晶ディスプレイ内では、ディスプレイ駆動回路機構は、シリコン薄膜トランジスタ回路機構を含み得るものであり、表示ピクセルは、酸化物薄膜トランジスタに基づき得る。シリコントランジスタゲート及び酸化物トランジスタゲートを形成する際に、単一層又は2つの異なる層のゲート金属を使用することができる。シリコントランジスタは、フローティングゲート構造体に重なり合うゲートを有し得る。酸化物トランジスタは、ディスプレイ駆動回路機構内に組み込むことができる。
ディスプレイ駆動回路機構は、表示ピクセルのアレイ内の酸化物トランジスタ回路機構よりも低い電圧振幅に、シリコントランジスタ回路機構を晒すように構成することができる。
一実施形態に係る、有機発光ダイオード表示ピクセルのアレイを有する有機発光ダイオードディスプレイ、又は表示ピクセルのアレイを有する液晶ディスプレイなどの、例示的なディスプレイの図である。 一実施形態に係る、半導体酸化物薄膜トランジスタ及びシリコン薄膜トランジスタを有する有機発光ダイオード内で使用することが可能なタイプの、例示的な有機発光ダイオード表示ピクセルの図である。 一実施形態に係る、例示的な薄膜トランジスタ構造体の側断面図である。 一実施形態に係る、更なる例示的な薄膜トランジスタ構造体の側面図である。 一実施形態に係る、酸化物薄膜トランジスタ及びシリコン薄膜トランジスタを含むことが可能なタイプの、例示的な有機発光ダイオード表示ピクセルの図である。 一実施形態に係る、液晶ディスプレイ内の例示的な薄膜トランジスタ回路機構の側断面図である。 一実施形態に係る、液晶ディスプレイ内の例示的な薄膜トランジスタ回路機構の側断面図である。 一実施形態に係る、液晶ディスプレイ内の例示的な薄膜トランジスタ回路機構の側断面図である。 一実施形態に係る、ハイブリッドシリコン-酸化物トランジスタ構造体から形成することが可能なタイプの、例示的な相補型金属酸化物半導体トランジスタインバータの図である。 一実施形態に係る、ハイブリッド相補型金属酸化物半導体トランジスタインバータを形成するために使用することが可能なタイプの、例示的な薄膜トランジスタ構造体の側断面図である。 一実施形態に係る、薄膜ディスプレイ駆動回路機構内のゲート駆動回路機構の回路図である。 一実施形態に係る、ディスプレイ上のディスプレイ駆動回路機構内部の、図11のゲート駆動回路機構内で使用することが可能なタイプの、レベルシフタの図である。 一実施形態に係る、ディスプレイ上のディスプレイ駆動回路機構内部のトランジスタが、過大な電圧を経験することを防止するために使用することが可能な、例示的な回路の回路図である。 一実施形態に係る、液晶ディスプレイ内の例示的な薄膜トランジスタ回路機構の側断面図である。 一実施形態に係る、液晶ディスプレイ内の、トップゲート半導体酸化物トランジスタを含む、例示的な薄膜トランジスタ回路機構の側断面図である。 一実施形態に係る、液晶ディスプレイ内の、遮光体を有するトップゲート半導体酸化物トランジスタを含む、例示的な薄膜トランジスタ回路機構の側断面図である。 一実施形態に係る、液晶ディスプレイ内の、トップゲート半導体酸化物トランジスタを含む、例示的な薄膜トランジスタ回路機構の側断面図である。 一実施形態に係る、有機発光ダイオードディスプレイ内の、トップゲート半導体酸化物トランジスタを含む、例示的な薄膜トランジスタ回路機構の側断面図である。
電子デバイス内のディスプレイには、表示ピクセルのアレイ上に画像を表示するための、駆動回路機構を提供することができる。例示的なディスプレイを図1に示す。図1に示すように、ディスプレイ14は、基板24などの1つ以上の層を有し得る。基板24などの層は、平坦なガラス層などの、平坦な矩形の材料の層から形成することができる。ディスプレイ14は、ユーザに画像を表示するための、表示ピクセル22のアレイを有し得る。表示ピクセルのアレイ22は、基板24上の、表示ピクセル構造体の行及び列から形成することができる。表示ピクセル22のアレイ内には、任意の好適な数(例えば、10以上、100以上、又は1000以上)の行及び列が存在し得る。
ディスプレイ駆動集積回路16などのディスプレイ駆動回路機構を、基板24上の金属配線などの導電経路に、はんだ又は導電性接着剤を使用して結合することができる。ディスプレイ駆動集積回路16(タイミングコントローラチップと称される場合もある)は、経路25を介してシステム制御回路機構と通信するための、通信回路機構を含み得る。経路25は、フレキシブルプリント回路上の配線、又は他のケーブルから形成することができる。制御回路機構は、ディスプレイ14が使用されている、セルラー電話機、コンピュータ、セットトップボックス、メディアプレーヤ、ポータブル電子デバイス、又は他の電子機器などの電子デバイス内の、主論理基板上に配置することができる。動作の間、制御回路機構は、ディスプレイ14上に表示するべき画像についての情報を、ディスプレイ駆動集積回路16に供給することができる。表示ピクセル22上に画像を表示するために、ディスプレイ駆動集積回路16は、対応する画像データをデータ線Dに供給する一方で、ゲート駆動回路機構18及びデマルチプレクシング回路機構20などの支援薄膜トランジスタディスプレイ駆動回路機構に、クロック信号及び他の制御信号を発行することができる。
ゲート駆動回路機構18は、基板24上に(例えば、ディスプレイ14の右縁部及び左縁部上に、ディスプレイ14の単一の縁部上のみに、又はディスプレイ14内の他の場所に)形成することができる。デマルチプレクサ回路機構20を使用することにより、ディスプレイ駆動集積回路16からのデータ信号を、複数の対応するデータ線D上に分配することができる。この図1の例示的な配置構成では、データ線Dは、ディスプレイ14を通って垂直方向に延びている。各データ線Dは、表示ピクセル22の対応の列に関連付けられる。ゲート線Gが、ディスプレイ14を通って水平方向に延びている。各ゲート線Gは、表示ピクセル22の対応の行に関連付けられる。ゲート駆動回路機構18は、ディスプレイ14の左側に、ディスプレイ14の右側に、あるいは図1に示すように、ディスプレイ14の右側及び左側の双方に配置することができる。
ゲート駆動回路機構18は、ディスプレイ14内のゲート線G上に、ゲート信号(走査信号と称される場合もある)をアサートすることができる。例えば、ゲート駆動回路機構18は、ディスプレイ駆動集積回路16から、クロック信号及び他の制御信号を受信することができ、それらの受信信号に応じて、表示ピクセル22の第1の行内のゲート線信号Gから開始して、ゲート線G上のゲート信号を順番にアサートすることができる。各ゲート線がアサートされると、そのゲート線がアサートされた行内の、対応する表示ピクセルが、データ線D上に現れる表示データを表示する。
デマルチプレクサ回路機構20及びゲート線駆動回路機構18などのディスプレイ駆動回路機構は、基板24上の薄膜トランジスタから形成することができる。薄膜トランジスタはまた、表示ピクセル22内の回路機構を形成する際にも使用することができる。表示性能を向上させるために、漏洩電流、スイッチング速度、駆動強度、均一性などの所望の基準を満たす、ディスプレイ14内の薄膜トランジスタ構造体を使用することができる。このディスプレイ14内の薄膜トランジスタは、一般に、任意の好適なタイプの(例えば、シリコンベース、半導体酸化物ベースなどの)薄膜トランジスタ技術を使用して形成することができる。
本明細書で例として説明される場合がある、1つの好適な配置構成では、ディスプレイ14上の一部の薄膜トランジスタ内のチャネル領域(アクティブ領域)は、シリコン(例えば、LTPS又は低温ポリシリコンと称される場合もある、低温プロセスを使用して堆積されたポリシリコンなどの、シリコン)から形成され、ディスプレイ14上の他の薄膜トランジスタ内のチャネル領域は、半導体酸化物材料(例えば、IGZOと称される場合もある、アモルファスのインジウム・ガリウム・亜鉛酸化物)から形成される。必要に応じて、これらの薄膜トランジスタを形成する際に、アモルファスシリコン、IGZO以外の半導体酸化物などの、他のタイプの半導体を使用することができる。このタイプのハイブリッドディスプレイ構成では、シリコントランジスタ(例えば、LTPSトランジスタ)は、スイッチング速度及び良好な駆動電流などの属性が所望される場合に(例えば、液晶ダイオードディスプレイ内のゲートドライバのために、又はスイッチング速度が考慮事項となる、有機発光ダイオード表示ピクセルの部分内で)使用することができ、その一方で、酸化物トランジスタ(例えば、IGZOトランジスタ)は、低い漏洩電流が所望される場合(例えば、液晶ダイオード表示ピクセル及びディスプレイ駆動回路機構内で)、又は高いピクセル間の均一性が所望される場合に(例えば、有機発光ダイオード表示ピクセルのアレイ内で)使用することができる。他の考慮事項(例えば、電力消費、資源の消費、ヒステリシスなどに関連する考慮事項)もまた、考慮に入れることができる。
IGZO薄膜トランジスタなどの酸化物トランジスタは、一般的に、nチャネルデバイス(すなわち、NMOSトランジスタ)である。シリコントランジスタは、pチャネル設計又はnチャネル設計を使用して製造することができる(すなわち、LTPSデバイスは、PMOS又はNMOSのいずれかとすることができる)。これらの薄膜トランジスタ構造体の組み合わせにより、最適性能を提供することができる。
有機発光ダイオードディスプレイ内では、各表示ピクセルは、対応の有機発光ダイオードを含む。例示的な有機発光ダイオード表示ピクセル22-1の概略図を、図2に示す。図2に示すように、表示ピクセル22-1は、発光ダイオード26を含み得る。正の電源電圧ELVDDを、正の電源端子34に供給することができ、接地電源電圧ELVSSを、接地電源端子36に供給することができる。駆動トランジスタ28の状態により、ダイオード26を通って流れる電流の量、またそれゆえ、表示ピクセル22-1からの放射光40の量が制御される。
データの連続フレーム間で、トランジスタ28が所望の状態に保持されることを確実にするために、表示ピクセル22-1は、蓄積コンデンサCstなどの蓄積コンデンサを含み得る。蓄積コンデンサCst上の電圧が、ノードAでトランジスタ28のゲートに印加されることにより、トランジスタ28が制御される。スイッチングトランジスタ30などの1つ以上のスイッチングトランジスタを使用して、蓄積コンデンサCst内に、データをロードすることができる。スイッチングトランジスタ30がオフである場合、データ線Dは、蓄積コンデンサCstから絶縁され、端子A上のゲート電圧は、蓄積コンデンサCst内に記憶されているデータ値に等しい(すなわち、従前の表示データのフレームからのデータ値が、ディスプレイ14上に表示される)。表示ピクセル22-1に関連付けられる行内のゲート線G(走査線と称される場合もある)がアサートされると、スイッチングトランジスタ30がオンになり、データ線D上の新たなデータ信号が、蓄積コンデンサCst内にロードされる。このコンデンサCst上の新たな信号は、ノードAでトランジスタ28のゲートに印加されることにより、トランジスタ28の状態を調節し、発光ダイオード26によって放射される、対応する光40の量を調節する。
図2のピクセル22-1などの有機発光ダイオード表示ピクセルは、図3に示すタイプの薄膜トランジスタ構造体を使用することができる。このタイプの構造体では、2つの異なるタイプの半導体が使用される。図3に示すように、回路機構72は、発光ダイオードカソード端子42及び発光ダイオードアノード端子44などの、表示ピクセル構造体を含み得る。有機発光ダイオード放射材料47を、カソード42とアノード44との間に介挿することができる。誘電体層46は、表示ピクセルのレイアウトを画定するために役立ち得るものであり、ピクセル画定層と称される場合もある。薄膜トランジスタ構造体52の上部に、平坦化層50を形成することができる。薄膜トランジスタ構造体52は、基板24上のバッファ層54上に形成することができる。
薄膜トランジスタ構造体52は、シリコントランジスタ58を含み得る。トランジスタ58は、「トップゲート」設計を使用して形成されたLTPSトランジスタとすることができ、有機発光ダイオード表示ピクセル内のスイッチングトランジスタとしての機能を果たし得る(例えば、図2のピクセル22-1内のトランジスタ30を参照)。トランジスタ58は、ゲート絶縁層64(例えば、シリコン酸化物の層)によって覆われる、ポリシリコンチャネル62を有し得る。ゲート66は、パターン化された金属(例えば、一例として、モリブデン)から形成することができる。ゲート66は、層間誘電体の層(例えば、シリコン窒化物層68及びシリコン酸化物層70)によって覆うことができる。ソース-ドレインコンタクト74及び76が、ポリシリコン層62の対向側部に接触することにより、シリコン薄膜トランジスタ58を形成することができる。
薄膜トランジスタ構造体52はまた、薄膜トランジスタ及びコンデンサ構造体60も含み得る。構造体60は、蓄積コンデンサ(すなわち、図2の蓄積コンデンサCst)及び酸化物薄膜トランジスタ構造体を含み得る。この蓄積コンデンサは、ポリシリコン層62’(層62と同じ層の一部としてパターン化されるもの)から形成された第1の端子(プレート、電極、又は電極層と称される場合もある)を有し得る。ゲート絶縁層64の延長部分とすることができる、ゲート絶縁層64’により、端子62’を覆うことができる。このコンデンサは、金属層66’から形成された第2の端子を有し得る。金属層66’は、トランジスタ58のゲート66を形成する際に使用されるものと同じ金属層から、パターン化することができる。誘電体層68及び誘電体層70により、金属層66’を覆うことができる。構造体60内の薄膜トランジスタは、「ボトムゲート」酸化物トランジスタとすることができる。コンデンサCstの第2の端子(すなわち、図2のノードA)としての機能を果たす、層66’はまた、この酸化物トランジスタのゲートとしての機能も果たし得る。この酸化物トランジスタは、図2の駆動トランジスタ28としての機能を果たし得る。この酸化物トランジスタの「ゲート絶縁体」は、層間誘電体の層(すなわち、層68及び層70)から形成することができる。この酸化物トランジスタのチャネル半導体は、酸化物層80(例えば、IGZO)から形成することができる。酸化物層80を、ポリシリコンのコンデンサ電極層62’に重ね合わせる(すなわち、酸化物トランジスタを、コンデンサに重ね合わせる)ことにより、スペースを節約することができる。ソース-ドレイン端子82及び84は、半導体酸化物層80の対向端部に接触する金属から形成することができる。
LTPSトランジスタ及び酸化物トランジスタなどのトランジスタは、種々のレイアウトで形成することができる。例えば、LTPSトランジスタは、高いキャリア移動度を有する傾向がある。結果として、LTPSトランジスタは、適切な低いW/Lの比率を確実にするように、比較的長いゲート長L及び比較的短いゲート幅を有することにより、これらのトランジスタの比較的高い移動度が相殺される場合がある。このことにより、LTPSトランジスタは、ピクセルレイアウトに関して比較的非効率なものとなる恐れがある。酸化物トランジスタは、より小さいアスペクト比を有するW/Lの比率(例えば、LTPSの場合の3/30に対して、酸化物の場合は4/4)で、構築することができる。これらのレイアウト効率の考慮事項により、表示ピクセル22-1内の駆動トランジスタとして、酸化物トランジスタを使用することが好ましい可能性がある。LTPSトランジスタによって提供される比較的速いスイッチング速度により、図2のトランジスタ30などのスイッチングトランジスタに関しては、LTPSトランジスタを使用することが好ましいものとなる可能性がある。
より多くの(例えば、3つ以上、4つ以上、5つ以上、6つ以上、7つ以上、又は8つ以上の)トランジスタを有する表示ピクセル内では、いずれのトランジスタをLTPS技術を使用して実装し、いずれのトランジスタを酸化物技術を使用して実装するかについての選択は、それらの2つのタイプのトランジスタ間で、トランジスタ性能の考慮事項をバランス調整するように実施することができる。
駆動トランジスタを実装する場合、LTPSトランジスタは、酸化物トランジスタよりも大きいサイズ(より長いチャネル長さ)を呈する傾向があり、酸化物トランジスタよりも大きい暗電流を呈する傾向があり、酸化物トランジスタよりも劣悪な均一性を呈する恐れがある。LTPS駆動トランジスタはまた、酸化物駆動トランジスタよりも大きいヒステリシスを呈する恐れもある。これらの要因の結果として、多くの場合、有機発光ダイオード表示ピクセル内の駆動トランジスタは、酸化物トランジスタから形成することが有利であり得る。酸化物駆動トランジスタは、低い漏洩電流及び最小限のヒステリシスを呈し得る。
スイッチングトランジスタを実装する場合、LTPSトランジスタは、酸化物トランジスタよりも小さくすることができ、酸化物トランジスタよりも少量の寄生容量を呈し得るものであり、酸化物トランジスタよりも低い電力消費を呈し得るものである。これらのような要因の結果として、多くの場合、有機発光ダイオード表示ピクセル内のスイッチングトランジスタは、LTPSトランジスタから形成することが有利であり得る。LTPSスイッチングトランジスタは、高いスイッチング速度及び低い寄生容量を呈し得る。
単一の有機発光ダイオード表示ピクセル内に、LTPSトランジスタ及び酸化物トランジスタの双方を実装する際に(例えば、図2の表示ピクセル回路22-1などの回路を実装するために)使用することが可能な、例示的なハイブリッド薄膜トランジスタ構造体を、図4に示す。図4のハイブリッド薄膜トランジスタ構造体114は、シリコン薄膜トランジスタ108、コンデンサ(Cst)110、及び酸化物トランジスタ112を含む。シリコントランジスタ108は、ポリシリコン層90から形成される。ゲート絶縁層92が、ポリシリコン層90を覆う。ゲート絶縁層92の上部に、ゲート金属の層がパターン化されることにより、ゲート94、コンデンサ電極96、及びゲート電極98が形成される。シリコン窒化物層116及びシリコン酸化物層118などの層間誘電体材料の層により、それらのパターン化ゲート金属構造体を覆うことができる。シリコントランジスタ108に関するソース-ドレインコンタクト100及び94は、チャネル領域106の近傍で、ポリシリコン層90に接触することができる(すなわち、短絡させることができる)。トランジスタ108のゲート94は、トランジスタ108のポリシリコンチャネル領域106に隣接する、領域104内のポリシリコン層90内に、低密度のドレイン注入部が形成されることを可能にするための、注入マスクとしての機能を果たし得る。
シリコントランジスタ108のソース-ドレイン100及び102、並びに酸化物トランジスタ112のソース-ドレイン122及び124は、層間誘電体116及び層間誘電体118上の共通の金属層の、パターン化部分から形成することができる。
コンデンサ110は、金属電極120、及びポリシリコン層90の部分126から形成される、第1の端子を有し得る。コンデンサ110は、金属電極96から形成された第2の端子を有し得る。
酸化物トランジスタ112は、IGZO層128などの半導体酸化物層、ソース-ドレインコンタクト122及び124、並びにゲート98を有し得る。ゲート98は、トランジスタ112に関するチャネル領域としての機能を果たす半導体酸化物128から、誘電体116及び誘電体118によって隔てられる。誘電体116及び誘電体118は、それゆえ、酸化物トランジスタ112に関するゲート絶縁体としての機能を果たす。
図5は、ディスプレイ14内で使用することが可能な、別の例示的な有機発光ダイオードピクセル回路の回路図である。ピクセル22-2は、発光ダイオード26内に電流を駆動するための、駆動トランジスタ28を含む。蓄積コンデンサCstを使用して、フレーム間で、トランジスタ28のゲート上の信号を記憶する。ピクセル間のトランジスタ性能の変動を調整する、補償スキームを実装するために、感知線SENSINGが使用される。スイッチングトランジスタ30-1及び30-2に制御信号を印加する際に、ゲート線SCAN及びSCAN2が使用される。
表示ピクセル22-2内での性能を最適化するために、図3及び図4に示すタイプのハイブリッド構造体、あるいは、シリコン薄膜トランジスタ及び/又は酸化物薄膜トランジスタ並びにコンデンサを形成するための他の構成を使用することが、望ましい場合がある。例えば、駆動トランジスタ28を酸化物トランジスタ(例えば、NMOS酸化物トランジスタ)から形成し、その一方で、トランジスタ30-1及び30-2などのスイッチングトランジスタを、シリコントランジスタから、又はシリコン(NMOS及び/又はPMOS)トランジスタと酸化物(NMOS)トランジスタとの混合から形成することが、望ましい場合がある。
第1の例示的構成では、トランジスタ30-1は酸化物トランジスタであり、トランジスタ30-2は酸化物トランジスタであり、トランジスタ28は酸化物トランジスタである。第2の例示的構成では、トランジスタ30-1はシリコントランジスタであり、トランジスタ30-2はシリコントランジスタであり、トランジスタ28は酸化物トランジスタである。図3の構造体又は図4の構造体などの、ハイブリッドトランジスタ構造体を、このシナリオで(例えば、トランジスタ30-1及びトランジスタ28並びにコンデンサCstを実装するために)使用することができる。例示的な第3の構成では、トランジスタ30-1はシリコントランジスタであり、トランジスタ30-2は酸化物トランジスタであり、トランジスタ28は酸化物トランジスタである。第2の例示的構成と同様に、図3の構造体又は図4の構造体などの、ハイブリッドトランジスタ構造体を使用して、トランジスタ30-1及びトランジスタ28並びにコンデンサCstを実装することができる。
必要に応じて、ディスプレイ14は、液晶ディスプレイとすることができる。このタイプのシナリオでは、ディスプレイ14の各ピクセルは、ディスプレイ内の液晶層の関連部分に電界を印加するための電極構造体と、画像データのフレーム間に、その電極上の電荷を蓄積するためのコンデンサと、電極に対する電界の印加を制御するための薄膜トランジスタとを含み得る。1つの好適な配置構成では、液晶ディスプレイ内のゲート駆動回路機構18及びデマルチプレクサ回路機構20(図1)は、シリコントランジスタから形成することができ、表示ピクセル22内の薄膜トランジスタは、酸化物トランジスタから形成することができる。シリコントランジスタは、高い移動度のチャネル領域を有し、速いスイッチング速度及び高い駆動電流に適していると同時に、低電圧かつ低電力で動作する。表示ピクセル22内の酸化物薄膜トランジスタは、低い漏洩電流を呈する。
シリコントランジスタ及び酸化物トランジスタの双方を有する液晶ディスプレイを形成する際に使用することが可能なタイプの薄膜トランジスタ構造体を、図6に示す。図6に示すように、薄膜トランジスタ構造体242は、シリコン薄膜トランジスタ構造体216(例えば、ディスプレイ駆動回路機構18及びデマルチプレクサ回路機構20などの周辺回路の諸部分を形成するためのもの)、及び酸化物薄膜トランジスタ構造体240(例えば、図1のディスプレイ14によって示されるタイプのレイアウトを有する液晶ディスプレイ内の、表示ピクセル22を形成するためのもの)を含み得る。
構造体216及び構造体240は、基板24上のバッファ層202上に形成することができる。ポリシリコン層204を、バッファ202上に堆積させることができる。ゲート絶縁層206を、ポリシリコン層204上に形成することができる。金属の共通層をパターン化することにより、金属構造体218、220、及び金属構造体228を形成することができる。構造体218は、ソース-ドレインコンタクト212及び214と、ポリシリコン204から形成されたチャネルとを含むシリコントランジスタに関する、ゲートとしての機能を果たし得る。金属構造体228は、半導体酸化物層224(例えば、IGZO)と、ソース-ドレイン端子222及び226とから形成された酸化物トランジスタに関する、ゲートとしての機能を果たし得る。金属構造体228はまた、ディスプレイ14内のバックライトが、酸化物層224に到達することを阻止するために役立つ、遮光体としての機能も果たし得るため、構造体240内には、別個の遮光構造体を組み込む必要がない。窒化シリコン層208及び窒化シリコン層210などの層間誘電体は、構造体216内のゲート218を覆うことができ、かつ、構造体240の酸化物トランジスタ内のゲート228に関する、ゲート絶縁体としての機能を果たし得る。
金属230は、酸化物層224から形成される表示ピクセル薄膜酸化物トランジスタの、ソース-ドレイン226に接触する。金属230は、有機層232によって支持することができる。有機層232の表面上で、金属230は、複数のフィンガ部を有する電極を形成することができる。誘電体層236により、共通電極(Vcom)234から電極230を絶縁することができる。動作の間、電極230と電極234との間に、電界が生成される。これらの電界は、ディスプレイ内の液晶材料を通過する。必要に応じて、ディスプレイ14は、Vcom電極234の諸部分から形成される、容量式タッチセンサを組み込むことができる。このタイプの構成では、電極234を形成する際に使用される材料(例えば、インジウムスズ酸化物などの、やや抵抗性の導電材料とすることができる)の抵抗を低減する助けとなるように、線238などの、任意選択の金属線を使用することができる。
層208及び層210の厚さは、約6000オングストロームとすることができる。この比較的大きい厚さは、ゲート218とソース-ドレイン214などの近傍の金属構造体との間の容量を最小化するために役立ち得るが、酸化物トランジスタ内のスイッチング速度を制限する恐れがある。この懸念に対処するために、図7での構造体242’によって使用されるタイプの設計を、使用することができる。図7の配置構成では、ゲート218を形成する際に使用された金属層とは別個の金属の層から形成される、酸化物トランジスタに関するゲートを作り出すために、追加的な半導体製造マスクを使用することができる。この手法では、単一の3000オングストロームの誘電体層210’(例えば、シリコン窒化物及びシリコン酸化物の副層から形成されるもの)のみを使用して、酸化物層224から酸化物トランジスタゲート228’を隔てることにより、酸化物トランジスタのスイッチング速度を向上させることができる。図7の構造体242’の配置構成により、ゲート218とゲート228’とは、異なる金属から形成することが可能となる。例えば、ゲート218は、シリコントランジスタのアクティブ化に関連付けられる昇温に対応するように、Moなどの耐熱金属から形成することができ、その一方で、ゲート228’は、銅などの、より低い抵抗の金属から形成することができる。
一部の適用では、高い駆動電圧(ゲートとソース及びドレインとの間)の処理を考慮することが、必要となり得る。図8のトランジスタ構造体242”は、シリコントランジスタゲート上での比較的大きい(例えば、20ボルトの)振幅を処理することが所望されるシナリオで、使用することができる。この状況では、ゲート絶縁層206は、20ボルトの信号からの損傷に耐えるためには不十分に薄い恐れがある。例えば、ゲート絶縁体206は、厚さ約800オングストロームとすることができ、この厚さは、20ボルトの駆動電圧を確実に処理するためには、十分に厚いものではない恐れがある。ゲート絶縁層206が過度にストレス印加されないことを確実にするために、ゲート構造体218をフローティング(電気的絶縁)金属構造体に変換することができ、追加的な金属層(すなわち、酸化物トランジスタ240のゲート228’を形成するようにパターン化されるものと同じ金属層の一部)を、シリコントランジスタゲート218’を形成する際に使用することができる。フローティングゲート218は、シリコントランジスタ216の動作の間に、フローティングゲート218が制御信号で駆動されない場合であっても、ポリシリコン層204のソース及びドレインコンタクト部分内に作製される低密度ドレイン(LDD)注入部に関するマスクとしての機能を果たすように、維持することができる。
ハイブリッドシリコン/酸化物液晶ディスプレイ内では、ゲート駆動回路機構18及びデマルチプレクサ回路機構20などのディスプレイ駆動回路機構は、シリコントランジスタから形成する必要はない。必要に応じて、このディスプレイ駆動回路機構のうちの一部を、酸化物トランジスタから形成することができる。例えば、図9の例示的なCMOSインバータ300などの、ディスプレイ14の周辺回路機構内の低駆動電流CMOSタイプ回路は、酸化物トランジスタを含み得る。PMOS酸化物トランジスタを形成することは、難易度が高い恐れがあるため、インバータ300などの回路は、必要に応じて、(一例として)NMOS酸化物トランジスタ及びPMOSシリコントランジスタを使用して形成することができる。
図10の例示的な薄膜トランジスタ構造体302などの、ハイブリッド酸化物-シリコン薄膜トランジスタ構造体は、ゲート駆動回路機構18及びデマルチプレクサ回路機構20などのディスプレイ駆動回路機構内の、CMOSタイプ回路機構を形成する際に使用することができる。図10に示すように、構造体302は、基板24上に形成されたポリシリコン層308を有し得る。Pチャネルアクティブ区域310を、ゲート312の下に形成することができる。ゲート絶縁層306(例えば、シリコン酸化物)により、シリコン層308内のシリコンチャネル領域310から、ゲート312を隔てることができる。誘電体層302(例えば、シリコン酸化物及びシリコン窒化物の副層)により、ゲート312を覆うことができる。誘電体層306により、ゲート312を、重なり合う酸化物層312から隔てることができる。酸化物層312は、IGZO材料などの半導体酸化物とすることができる。ゲート312は、第1のパターン化金属層から形成することができる。出力端子322、ソース端子316、及びドレイン端子318を形成する際に、第2のパターン化金属層を使用することができる。不活性化層320により、端子316及び端子312を覆うことができる。ゲート312は、モリブデン、モリブデンタングステン、タングステン、又は他の金属などの材料から形成することができる。金属構造体322、316、及び金属構造体318などの構造体を形成するための金属は、アルミニウム、モリブデンなどの金属から形成することができる。
図10の配置構成では、ゲート314は、2つのトランジスタに関する共通(共用)ゲートとしての機能を果たす。具体的には、ゲート314(例えば、図9の端子Vinを参照)は、シリコン層308から形成されたPMOSシリコントランジスタ(図9のトランジスタTP)に関するゲート、及び酸化物層312から形成されたNMOS酸化物トランジスタ(図9のトランジスタTN)に関するゲートの双方の機能を果たす。酸化物層312は、ゲート314の上方に配置され、シリコン層310は、ゲート314の下方に配置される。図10の共用ゲート配置構成により、図9に示すタイプのCMOSインバータを、コンパクトに実装することが可能となる。
図11は、液晶ディスプレイ上で使用することが可能な、例示的なゲート駆動回路機構18を示す。回路機構18は、シリコントランジスタに関して、比較的小さい電圧振幅(例えば、15ボルト又は16ボルトの振幅)を有する信号を使用する一方で、より大きい電圧振幅(例えば、20ボルト以上の振幅)を有するゲート信号Gを生成することにより、それらのゲート信号によって駆動されている表示ピクセル22内の酸化物薄膜トランジスタの、良好な動作を確実にすることができる。
図11に示すように、回路機構18は、直列に連結されたSRラッチ400又は他のレジスタ回路から形成された、シフトレジスタを有し得る。図11での回路機構の各行は、液晶ディスプレイ内の表示ピクセル22の別個の行に関連付けられ、その表示ピクセルの行に、対応のゲート信号Gを提供する。動作の間、シフトレジスタにクロック信号LOAD CLOCKが印加されている間に、回路機構18内のシフトレジスタの第1の行内のラッチに、トリガ信号TRIGGERを印加することができる。このトリガ信号は、シフトレジスタを通って波及的に降下する、カスケード信号を引き起こす。これに応じて、各ラッチ400は、その出力OUTを順番にアサートする。ゲート駆動回路機構18の各行は、出力信号OUTを受信する、対応のレベルシフタ404及びバッファ404を有する。
出力信号OUTは、15Vの高電圧(又は、他の好適な電圧)~0ボルト(又は、他の好適な電圧)の範囲にわたる。このタイプの構成に関連付けられる15ボルトの振幅は、ラッチ400内のシリコン薄膜トランジスタによって許容し得るものであるが、その一方で、20ボルトの振幅などの、より大きい電圧振幅は、シリコン薄膜トランジスタに過度にストレス印加する恐れがある。レベルシフタ402は、レベルシフタ402からの経路406上の出力が、5ボルト~-11ボルト(すなわち、レベルシフタ402内のシリコントランジスタによって許容し得る、16ボルトの振幅)の範囲となるように、ラッチ400からの15ボルト~0ボルトの信号OUTをシフトさせる。バッファ404は、ラッチ400からの15ボルト~0ボルトの信号OUTを、入力信号IN_Hとして受信し、5ボルト~-11ボルトの信号を、入力信号IN_Lとして受信する。バッファ404は、好ましくは、シリコン薄膜トランジスタを含む。このバッファ404の設計は、液晶ディスプレイ上の表示ピクセル22のアレイ内の酸化物トランジスタを制御するために適切なタイプの、大きい電圧振幅(例えば、15ボルト~-11ボルト)を有する出力信号(ゲート線信号G)を、バッファ404が生成することを可能にする。
図12は、レベルシフタ402を実装するために使用することが可能なタイプの、例示的な回路の回路図である。ラッチ400の出力OUTからの信号は、レベルシフタ402の入力410で受信することができ、バッファ404に関する、対応するレベルシフトされた出力信号(信号IN_L)を、レベルシフタ402の出力412で提供することができる。必要に応じて、レベルシフタ402に関して、他のレベルシフタ設計を使用することができる。図12の構成は、単なる例示に過ぎない。レベルシフタ402を形成する際に、シリコン薄膜トランジスタを使用することができる。
図13の回路機構404は、図11のバッファ404を実装する際に使用することが可能な設計の一実施例である。この設計では、信号IN_H及び信号IN_Lは、異なる対応の電圧振幅を有する、同一の矩形波パルスである。信号IN_Hは、15~0ボルトの範囲にわたる。信号IN_Lは、5~-11ボルトの範囲にわたる。この実施例での、対応する出力信号(ゲート線信号)Gは、15ボルト~-11ボルトの範囲にわたる矩形波パルスであり、それゆえ、20ボルト超の振幅を有する。
接地電圧GNDが、トランジスタT2及びトランジスタT3のゲートに印加される。このことにより、回路414の出力振幅が20ボルトを超える場合であっても、回路414のトランジスタによって経験される最大電圧は、約16ボルト未満に制限される。トランジスタT2及びトランジスタT3のゲート上の接地電圧GNDは、過大なソース端子電圧振幅が検出される場合は常に、これらのトランジスタをオフにさせ、トランジスタT1及びトランジスタT4を防護する。一例として、トランジスタT1及びトランジスタT2を考察する。トランジスタT2は、閾値電圧Vthによって特徴付けることができる。トランジスタT1のソースSが、電圧GND-Vthを下回り始めると、トランジスタT2がオフになり、トランジスタT1を絶縁する。トランジスタT3及びトランジスタT4も、同じ方式で動作する。この配置構成を使用することにより、バッファ414内のトランジスタのいずれも、過大な電圧振幅に晒されることがなく、トランジスタT1、T2、T3、及びトランジスタT4を、シリコン薄膜トランジスタから形成することが可能となる。
必要に応じて、他の回路構成を使用して、表示ピクセル22内の酸化物トランジスタに対応するように、ゲート線信号Gが大きい電圧振幅を有する環境内で、ゲート駆動回路機構18が動作することを可能にすることができる。一例として、シリコン薄膜トランジスタ構造体を使用することに加えて、酸化物薄膜トランジスタ構造体を使用して、レベルシフタトランジスタのサブセット、及び出力バッファトランジスタのサブセットを実装することができる。
図14は、液晶ディスプレイ内で使用することが可能なタイプの、更なる薄膜トランジスタ回路機構の側断面図である。図14に示すように、薄膜トランジスタ構造体242は、シリコン薄膜トランジスタ構造体216(例えば、ディスプレイ駆動回路機構18及びデマルチプレクサ回路機構20などの周辺回路の諸部分を形成するためのもの)、及び酸化物薄膜トランジスタ構造体240(例えば、図1のディスプレイ14によって示されるタイプのレイアウトを有する液晶ディスプレイ内の、表示ピクセル22を形成するためのもの)を含み得る。
構造体216及び構造体240は、基板24上のバッファ層202上に形成することができる。ポリシリコン層204を、バッファ202上に堆積させることができる。ゲート絶縁層206を、ポリシリコン層204上に形成することができる。金属の共通層をパターン化することにより、金属構造体218、220、及び金属構造体228を形成することができる。構造体218は、ソース-ドレインコンタクト212及び214と、ポリシリコン204から形成されたチャネルとを含むシリコントランジスタに関する、ゲートとしての機能を果たし得る。金属構造体228は、半導体酸化物層224(例えば、IGZO)と、ソース-ドレイン端子222及び226とから形成された酸化物トランジスタに関する、ゲートとしての機能を果たし得る。金属構造体228はまた、ディスプレイ14内のバックライトが、酸化物層224に到達することを阻止するために役立つ、遮光体としての機能も果たし得るため、構造体240内には、別個の遮光構造体を組み込む必要がない。窒化シリコン層208及び窒化シリコン層210などの層間誘電体は、構造体216内のゲート218を覆うことができ、かつ、構造体240の酸化物トランジスタ内のゲート228に関するゲート絶縁体としての機能を果たし得る。
金属構造体218、220、及び金属構造体228、並びに、相互接続線502などのルーティング線は、第1の金属層(M1層と称される場合もある)から形成することができる。構造体240の酸化物トランジスタに関するソース-ドレインコンタクトを形成する、金属222及び金属226、並びに、相互接続線500などのルーティング線は、第2の金属層(SD1層と称される場合もある)から形成することができる。金属構造体212、214、及び、相互接続線506などのルーティング線は、第3の金属層(SD2層と称される場合もある)から形成することができる。誘電体層232Bにより、第2の金属層を、第3の金属層から隔てることができる。誘電体層232Aにより、第3の金属層を、金属層234などの金属構造体から隔てることができる。
金属230は、金属層504に接触することにより、酸化物層224から形成された表示ピクセル薄膜酸化物トランジスタの、ソース-ドレイン226に結合される。金属230は、有機層232Bによって支持することができる。有機層232Bの表面上で、金属230は、複数のフィンガ部を有する電極を形成することができる。誘電体層236により、共通電極(Vcom)234から電極230を絶縁することができる。動作の間、電極230と電極234との間に、電界が生成される。これらの電界は、ディスプレイ内の液晶材料を通過する。必要に応じて、ディスプレイ14は、Vcom電極234の諸部分から形成される、容量式タッチセンサを組み込むことができる。このタイプの構成では、電極234を形成する際に使用される材料(例えば、インジウムスズ酸化物などの、やや抵抗性の導電材料とすることができる)の抵抗を低減する助けとなるように、線238などの、任意選択の金属線を使用することができる。
ディスプレイ14内のルーティング線間の容量結合は、スイッチング損失をもたらす可能性がある。一例として、ソース-ドレイン構造体222は、ディスプレイ14内のデータ線に結合することができる。この線上の電圧は、Vcom(電極234)に対して切り替わり、電力損失をもたらす可能性がある。誘電体層232A及び誘電体層232Bの存在は、このデータ線とVcom電極との間の容量結合を低減するために役立つことにより、電力損失を低減することができる。これらの誘電体層の存在はまた、ディスプレイ14内のルーティング線との間の容量結合(例えば、ルーティング線と、第1の金属層及び第2の金属層、第1の金属層及び第3の金属層などの他の構造体との間の容量結合)も低減することができる。層232A及び層232Bは、低誘電率の有機誘電体又は他の誘電体材料から形成することができる。一例として、層232A及び層232Bは、アクリルポリマー、他のポリマー、スピンオンガラスと称される場合もあるタイプの誘電体(例えば、スリットコーティング工具を介して堆積されたスピンオンガラスポリマー)、シロキサン系材料などとすることができる。
図15は、トップゲート半導体酸化物トランジスタを含む液晶ディスプレイに関する、例示的な薄膜トランジスタ回路機構の側断面図である。図15に示すように、薄膜トランジスタ構造体242は、シリコン薄膜トランジスタ構造体216、及び半導体酸化物薄膜トランジスタ構造体240を含み得る。シリコン薄膜トランジスタ構造体216は、ディスプレイ駆動回路機構18及びデマルチプレクサ回路機構20などの、周辺回路内で使用することができ、かつ/又は、液晶ディスプレイ内の表示ピクセル22に関する回路を形成する際に使用することができる。半導体酸化物薄膜トランジスタ構造体240は、ディスプレイ駆動回路機構18及びデマルチプレクサ回路機構20などの、周辺回路内で使用することができ、かつ/又は、液晶ディスプレイ内の表示ピクセル22に関する回路を形成する際に使用することができる。シリコン(ポリシリコン)トランジスタ216などのトランジスタは、nチャネルデバイス又はpチャネルデバイスとすることができる。半導体酸化物トランジスタ240などのトランジスタは、nチャネルデバイス又はpチャネルデバイスとすることができる。
構造体216及び構造体240は、基板24上のバッファ層202上に形成することができる。バッファ層202は、無機誘電体などの誘電体から形成することができる。バッファ層202は、構造体216及び構造体240内に、基板24内のイオンが移動することを防止するために役立ち得る。
ポリシリコン層204を、バッファ202上に堆積させることができる。ゲート絶縁層206を、ポリシリコン層204上に形成することができる。ゲート絶縁層206は、シリコン酸化物などの誘電体(例えば、100nmのシリコン酸化物層)から形成することができる。金属の共通層をパターン化することにより、金属構造体218、220、及び金属構造体228を形成することができる。構造体218は、ソース-ドレインコンタクト212及び214と、ポリシリコン204から形成されたチャネルとを含むシリコントランジスタに関する、ゲートとしての機能を果たし得る。金属構造体228は、半導体酸化物層224(例えば、IGZO)と、ソース-ドレイン端子222及び226とから形成された、トップゲート酸化物トランジスタ(すなわち、半導体酸化物トランジスタ)に関する、ゲートとしての機能を果たし得る。1つ以上の層間誘電体(ILD)の層により、金属構造体218、220、及び金属構造体228を覆うことができる。例えば、層208などの第1の誘電体層、及び層210などの第2の誘電体層により、金属構造体218、220、及び金属構造体228を覆うことができる。(例として)層208は、シリコン窒化物層とすることができ、層210は、シリコン酸化物層とすることができる。ゲート228と、ソース-ドレイン電極222及び226との間には、横方向の重なり合いが存在しないため、ゲート228とソース-ドレイン構造体222及び226との間の寄生容量を、最小限に抑えることができる。更には、図15の酸化物トランジスタの層208及び層210は、図14のボトムゲート酸化物トランジスタ内の層208及び層210よりも厚くすることにより、寄生容量を更に低減することができる。
金属構造体218、220、及び金属構造体228は、第1の金属層(M1層と称される場合もある)から形成することができる。構造体240の酸化物トランジスタに関するソース-ドレインコンタクトを形成する、金属222及び金属226、並びに、構造体216のシリコントランジスタに関するソース-ドレインコンタクトを形成する、金属212及び金属214は、第2の金属層(SD1層又はM2層と称される場合もある)から形成することができる。金属線238などの金属構造体を、第3の金属層(M3層と称される場合もある)から形成することができる。誘電体232(例えば、ポリマー層などの有機誘電体層)により、第2の金属層を、第3の金属層から隔てることができる。
金属230は、酸化物層224から形成される表示ピクセル薄膜酸化物トランジスタの、ソース-ドレイン226に接触する。金属230は、有機層232によって支持することができる。有機層232の表面上で、金属230は、複数のフィンガ部を有する電極(例えば、ディスプレイ内の表示ピクセルに関するピクセル電極)を形成することができる。誘電体層236により、共通電極(Vcom)234から電極230を絶縁することができる。動作の間、電極230と電極234との間に、電界が生成される。これらの電界は、図15の構造体の上部に形成される、ディスプレイ内の液晶材料を通過する。必要に応じて、ディスプレイ14は、Vcom電極234の諸部分から形成される、容量式タッチセンサを組み込むことができる。このタイプの構成では、電極234を形成する際に使用される材料(例えば、インジウムスズ酸化物などの、やや抵抗性の導電材料とすることができる)の抵抗を低減する助けとなるように、線238などの、任意選択の金属線を使用することができる。
図16に示すように、半導体酸化物トランジスタ240の下、又はディスプレイ内の他の場所に、遮光体520などの、任意選択の遮光構造体を形成することができる。遮光体520は、金属、酸化金属、暗色ポリマー、又は他の遮光材料などの、不透明材料から形成することができる。遮光体520の存在は、漂遊光が、半導体酸化物トランジスタ構造体240又は他の重なり合う構造体の動作を妨害することを、防止するために役立ち得る。
図17の実施例では、図15の誘電体層232が、2つの誘電体層232A及び誘電体層232Bに分割されている。層232Aは、トランジスタ216及びトランジスタ240の、ソース-ドレイン電極に重ね合わせることができる。層232Bは、ソース-ドレイン金属層から形成された、ソース-ドレイン電極及び他の金属構造体と、層208及び層210との間に介挿することができる。図14に関連して説明されたように、このタイプの2層の手法により、デバイス216及びデバイス240の金属構造体間の、容量結合を低減することができる。有機発光ダイオードディスプレイ内の、トップゲート半導体酸化物トランジスタを含む、例示的な薄膜トランジスタ回路機構の側断面図を、図18に示す。図18に示すように、回路機構72は、発光ダイオードカソード端子42及び発光ダイオードアノード端子44などの、表示ピクセル構造体を含み得る。有機発光ダイオード放射材料47を、カソード42とアノード44との間に介挿することができる。ピクセル画定層46は、表示ピクセルのレイアウトを画定するために役立つ、誘電体層46とすることができる。層46は、漂遊光を遮断するために役立つように、黒色ポリマーなどのポリマーから形成することができる。
薄膜トランジスタ構造体52の上部に、平坦化層50を形成することができる。薄膜トランジスタ構造体52は、基板24上のバッファ層54上に形成することができる。基板24は、金属、ガラス、ポリマー、他の材料、又はこれらの材料の組み合わせから形成することができる。バッファ層54は、基板24内のイオンが、構造体52の動作を妨害することを防止するために役立つ、無機誘電体層から形成することができる。バッファ層54と基板24との間に、任意選択の機能層522を介挿することができる。機能層522は、応力緩和層、遮光層、コンデンサなどの構成要素(例えば、ピクセル回路及び/又は周辺回路に関するコンデンサ電極)を形成する際に使用される層などとすることができる。
薄膜トランジスタ構造体52は、シリコントランジスタ58を含み得る。トランジスタ58は、トップゲート設計を使用して形成されたLTPSトランジスタとすることができ、有機発光ダイオード表示ピクセル内のスイッチングトランジスタとしての機能を果たし得る(例えば、図2のピクセル22-1内のトランジスタ30を参照)。トランジスタ58はまた、周辺回路(例えば、駆動回路機構18及びデマルチプレクサ回路機構20)内で使用することもできる。
トランジスタ58は、ゲート絶縁層64(例えば、100nmの厚さ又は他の好適な厚さを有する、シリコン酸化物の層)によって覆われる、ポリシリコンチャネル62を有し得る。ゲート66は、パターン化された金属(例えば、一例として、モリブデン)から形成することができる。ゲート66は、層間誘電体の層(例えば、シリコン窒化物層68及びシリコン酸化物層70)によって覆うことができる。ソース-ドレインコンタクト74及び76が、ポリシリコン層62の対向側部に接触することにより、シリコン薄膜トランジスタ58を形成することができる。
誘電体層526により、ソース-ドレイン構造体74及び76を覆うことができる。任意選択の金属層524を、層526上に形成することができ、必要に応じて、下層の金属構造体に、ビア(例えば、ビア528を参照)を通じて接触させることができる。構造体66は、第1の(「M1」)金属層内に形成することができる。ソース-ドレイン電極74及び76は、第2の金属層内に形成することができる。金属層524は、第3の(「M3」)金属層の一部として形成することができる。層524は、トランジスタ58及び/又はトランジスタ60の諸部分に重ね合わせることができ、コンデンサ又は信号相互接続線(すなわち、ルーティング)を形成するために使用することができる。層524には、放射材料層47を重ね合わせることができ、層524は、放射材料47からの漂遊光が、下層のトランジスタ構造体に到達することなどを防止する、遮光構造体を形成することができる。
半導体酸化物薄膜トランジスタ構造体60及びシリコン薄膜トランジスタ構造体58などの、薄膜トランジスタ構造体は、有機発光ダイオードディスプレイ内のピクセル回路の一部を形成する際に使用することができ、かつ/又は、周辺回路機構18及び周辺回路機構20の一部を形成する際に使用することができる。図18の薄膜トランジスタ60は、トップゲート半導体酸化物トランジスタとすることができる。シリコントランジスタ58に関するゲート絶縁体としての機能を果たす、ゲート絶縁層64はまた、酸化物トランジスタ60に関するゲート絶縁体としての機能も果たす。
金属ゲート532が、酸化物トランジスタ60のゲートを形成する。この酸化物トランジスタのチャネル半導体は、半導体酸化物層128(例えば、IGZO)から形成することができる。ソース-ドレイン端子534及び536は、半導体酸化物層128の対向端部に接触する金属から形成することができる。金属構造体530及び金属構造体538は、ルーティングのために使用することができ、ゲート66及びゲート532を形成するようにパターン化されるものと同じ金属の層から形成することができる。ソース-ドレイン構造体534及び536は、ソース-ドレイン構造体74及び76を形成する際に使用されるものと同じ金属の層から形成することができる。
一実施形態によれば、基板と、その基板上の表示ピクセルのアレイと、基板上の薄膜トランジスタから形成されたディスプレイ駆動回路機構であって、このディスプレイ駆動回路機構が、シリコン薄膜トランジスタを含み、表示ピクセルのアレイが、半導体酸化物薄膜トランジスタを含む、ディスプレイ駆動回路機構と、そのシリコン薄膜トランジスタに関するゲートとして、及び半導体酸化物薄膜トランジスタに関するゲートとしての機能を果たす、共通ゲートを形成するようにパターン化されたゲート金属の層とを含む、液晶ディスプレイが提供される。
別の実施形態によれば、半導体酸化物薄膜トランジスタは、半導体酸化物層を有し、共通ゲートは、その半導体酸化物層の下方に存在する。
別の実施形態によれば、基板上のポリシリコンの層が、シリコン薄膜トランジスタに関するシリコンチャネルを形成し、共通ゲートは、そのポリシリコンの層の上方に存在する。
別の実施形態によれば、この液晶ディスプレイは、半導体酸化物薄膜トランジスタのゲートと、半導体酸化物層との間に介挿された、シリコン窒化物の層及びシリコン酸化物の層を含む。
一実施形態によれば、基板と、その基板上の表示ピクセルのアレイと、基板上の薄膜トランジスタから形成されたディスプレイ駆動回路機構であって、このディスプレイ駆動回路機構が、シリコン薄膜トランジスタを含み、表示ピクセルのアレイが、半導体酸化物薄膜トランジスタを含む、ディスプレイ駆動回路機構と、そのシリコン薄膜トランジスタに関するシリコンチャネルを形成する、基板上のポリシリコンの層と、そのシリコン薄膜トランジスタに関するゲートを形成する第1のゲート金属の層と、その第1のゲート金属の層とは異なり、かつ半導体酸化物薄膜トランジスタに関するゲートを形成する、第2のゲート金属の層とを含む、液晶ディスプレイが提供される。
一実施形態によれば、基板と、その基板上の表示ピクセルのアレイと、基板上の薄膜トランジスタから形成されたディスプレイ駆動回路機構であって、このディスプレイ駆動回路機構が、シリコン薄膜トランジスタを含み、表示ピクセルのアレイが、半導体酸化物薄膜トランジスタを含む、ディスプレイ駆動回路機構と、そのシリコン薄膜トランジスタに関するシリコンチャネルを形成する、基板上のポリシリコンの層と、そのシリコン薄膜トランジスタに関するフローティングゲートを形成する第1のゲート金属の層と、そのフローティングゲートに重なり合い、かつ誘電体の層によってフローティングゲートから隔てられる、シリコン薄膜トランジスタに関するゲートを形成する第2のゲート金属の層とを含み、その第2のゲート金属の層の一部分が、半導体酸化物薄膜トランジスタに関するゲートを形成する、液晶ディスプレイが提供される。
一実施形態によれば、基板と、その基板上の表示ピクセル回路のアレイと、その表示ピクセル回路のアレイ内に信号を駆動するディスプレイ駆動回路機構とを含み、このディスプレイ駆動回路機構が、基板上の薄膜トランジスタから形成され、ディスプレイ駆動回路機構が、シリコン薄膜トランジスタを含み、かつ半導体酸化物薄膜トランジスタを含む、液晶ディスプレイが提供される。
別の実施形態によれば、この液晶ディスプレイは、シリコン薄膜トランジスタ及び半導体酸化物薄膜トランジスタの双方に関する共用ゲートを形成する、金属層を含む。
別の実施形態によれば、半導体酸化物薄膜トランジスタは、その共用ゲートの上方に半導体酸化物層を有する。
別の実施形態によれば、シリコン薄膜トランジスタは、その共用ゲートの下方にポリシリコン層を有する。
別の実施形態によれば、シリコン薄膜トランジスタ及び半導体酸化物薄膜トランジスタは、インバータを形成する。
一実施形態によれば、基板と、その基板上の表示ピクセルのアレイと、基板上の薄膜トランジスタから形成されたディスプレイ駆動回路機構であって、このディスプレイ駆動回路機構が、シリコン薄膜トランジスタを含み、表示ピクセルのアレイが、半導体酸化物薄膜トランジスタを含む、ディスプレイ駆動回路機構と、シリコン薄膜トランジスタに関するゲート及び半導体酸化物薄膜トランジスタに関するゲートを含む、第1のパターン化された金属の層と、半導体酸化物薄膜トランジスタに関するソース-ドレインコンタクトを含む、第2のパターン化された金属の層と、ソース-ドレインコンタクトの少なくとも一方に結合された構造体を含む、第3のパターン化された金属の層と、第2のパターン化された金属の層と第3のパターン化された金属の層との間の誘電体層とを含む、液晶ディスプレイが提供される。
別の実施形態によれば、この液晶ディスプレイは、表示ピクセル電極を含む、第4のパターン化された金属の層を含む。
別の実施形態によれば、この液晶ディスプレイは、第3のパターン化された金属の層と第4のパターン化された金属の層との間に、更なる誘電体層を含む。
別の実施形態によれば、第2のパターン化された金属の層と第3のパターン化された金属の層との間の誘電体層は、有機誘電体層である。
別の実施形態によれば、第3のパターン化された金属の層と第4のパターン化された金属の層との間の誘電体層は、有機誘電体層である。
別の実施形態によれば、この液晶ディスプレイは、第1のパターン化された金属の層と第2のパターン化された金属の層との間に、無機誘電体層を含む。
別の実施形態によれば、第1のパターン化された金属の層は、ルーティング線を含む。
別の実施形態によれば、第2のパターン化された金属の層は、ルーティング線を含む。
別の実施形態によれば、第3のパターン化された金属の層は、ルーティング線を含む。
一実施形態によれば、発光ダイオードと、この発光ダイオードに結合された半導体酸化物薄膜トランジスタと、シリコン薄膜トランジスタとを含む、有機発光ダイオードディスプレイ内の表示ピクセル内の表示ピクセル回路が提供される。
別の実施形態によれば、半導体酸化物薄膜トランジスタは、ゲートを有する駆動トランジスタを含み、表示ピクセルは、そのゲートと発光ダイオードとの間に結合された、コンデンサを含む。
別の実施形態によれば、シリコン薄膜トランジスタは、ポリシリコンチャネルを有し、そのコンデンサに結合される。
別の実施形態によれば、表示ピクセル回路は、金属の層を含み、コンデンサは、第1の電極及び第2の電極を有し、第1の電極及びゲートは、その金属の層の一部分から形成され、シリコン薄膜トランジスタは、その金属の層の別の部分から形成されたゲートを有する。
別の実施形態によれば、シリコン薄膜トランジスタは、ポリシリコンの層の一部分から形成されたチャネルを有し、第2の電極は、そのポリシリコンの層の更なる部分から形成され、酸化物トランジスタは、半導体酸化物の層から形成されたチャネルを有し、この半導体酸化物の層から形成されたチャネルは、そのポリシリコンの層の更なる部分に重なり合う。
一実施形態によれば、シリコン薄膜トランジスタに関するシリコン層と、酸化物トランジスタに関する半導体酸化物層と、シリコン薄膜トランジスタに関する第1のゲートを形成するようにパターン化され、かつ酸化物トランジスタに関する第2のゲートを形成するようにパターン化された、金属の層とを含む、ハイブリッド薄膜トランジスタ構造体が提供される。
別の実施形態によれば、このハイブリッド薄膜トランジスタ構造体は、その金属の層の一部分から形成された電極層を有する、コンデンサを含む。
別の実施形態によれば、このハイブリッド薄膜トランジスタ構造体は、シリコン薄膜トランジスタに関するソース-ドレインコンタクトを形成する部分と、酸化物トランジスタに関するソース-ドレインコンタクトを形成する部分と、コンデンサ内の電極層を形成する部分とを有する、更なる金属の層を含む。
別の実施形態によれば、このコンデンサは、第1のゲートを形成するようにパターン化される金属の層の一部分から形成された、更なる電極層を有する。
別の実施形態によれば、シリコン層は、ポリシリコン層を含み、このポリシリコン層の一部分は、コンデンサ内の電極層を形成する更なる金属の層の諸部分に短絡される、そのコンデンサに関する電極層を形成する。
一実施形態によれば、発光ダイオードと、この発光ダイオードに結合された薄膜トランジスタとを含み、それらの薄膜トランジスタが、少なくとも1つの半導体酸化物チャネル領域、及び少なくとも1つのシリコンチャネル領域を含む、有機発光ダイオードディスプレイが提供される。
別の実施形態によれば、薄膜トランジスタは、半導体酸化物チャネル領域から形成され、発光ダイオードに結合された、半導体酸化物薄膜トランジスタを含む。
別の実施形態によれば、薄膜トランジスタは、シリコンチャネル領域から形成された、シリコン薄膜トランジスタを含む。
別の実施形態によれば、薄膜トランジスタは、半導体酸化物チャネル領域から形成され、発光ダイオードに結合された、半導体酸化物薄膜トランジスタと、シリコンチャネル領域から形成された、シリコン薄膜トランジスタとを含む。
別の実施形態によれば、半導体酸化物薄膜トランジスタは、ゲートを有する駆動トランジスタを含む。
別の実施形態によれば、この有機発光ダイオードディスプレイは、そのゲートと発光ダイオードとの間に結合された、コンデンサを含む。
別の実施形態によれば、シリコンチャネル領域は、そのコンデンサに結合されたポリシリコンチャネル領域を含む。
別の実施形態によれば、この有機発光ダイオードディスプレイは、金属の層を含み、コンデンサは、第1の電極及び第2の電極を有し、第1の電極及びゲートは、その金属の層の一部分から形成され、シリコン薄膜トランジスタは、その金属の層の別の部分から形成されたゲートを有する。
別の実施形態によれば、薄膜トランジスタは、シリコン薄膜トランジスタ及び半導体酸化物薄膜トランジスタを含み、シリコンチャネル領域が、ポリシリコンの層の一部分から形成されて、シリコン薄膜トランジスタの一部を形成し、第2の電極は、そのポリシリコンの層の更なる部分から形成される。
別の実施形態によれば、半導体酸化物チャネル領域は、半導体酸化物薄膜トランジスタの一部を形成し、半導体酸化物チャネル領域は、そのポリシリコンの層の更なる部分に重なり合う。
一実施形態によれば、基板と、その基板上の表示ピクセル回路のアレイと、その表示ピクセル回路のアレイ内にゲート線信号を駆動するディスプレイ駆動回路機構とを含み、このディスプレイ駆動回路機構が、レベルシフタ回路機構を含む、液晶ディスプレイが提供される。
別の実施形態によれば、表示ピクセル回路のアレイは、半導体酸化物薄膜トランジスタ回路機構を含む。
別の実施形態によれば、ディスプレイ駆動回路機構は、基板上に形成された、シリコン薄膜トランジスタを含む。
別の実施形態によれば、ディスプレイ駆動回路機構は、ゲート駆動回路機構を含み、レベルシフタ回路機構は、このゲート駆動回路機構の一部を形成する。
別の実施形態によれば、ゲート駆動回路機構は、シフトレジスタを更に含む。
別の実施形態によれば、レベルシフタ回路機構は、シフトレジスタに結合される。
別の実施形態によれば、ゲート駆動回路機構は、バッファ回路機構を含む。
別の実施形態によれば、バッファ回路機構は、レベルシフタ回路機構に結合され、ゲート線信号を生成する。
別の実施形態によれば、シフトレジスタは、第1の電圧振幅を有する信号を供給し、レベルシフタは、その第1の電圧振幅を、第2の電圧振幅に調節し、バッファ回路機構は、第1の電圧振幅を有するシフトレジスタからの信号を受信し、かつ第2の電圧振幅を有するレベルシフタからの信号を受信する。
別の実施形態によれば、シフトレジスタは、第1の電圧振幅を有する信号を供給し、レベルシフタは、その第1の電圧振幅を、第2の電圧振幅に調節する。
別の実施形態によれば、ゲート駆動回路機構は、第1の電圧振幅を有するシフトレジスタからの信号を受信する、バッファ回路機構を含む。
一実施形態によれば、基板と、その基板上の表示ピクセル回路のアレイであって、それらの表示ピクセル回路が、半導体酸化物薄膜トランジスタを含む、表示ピクセル回路のアレイと、基板上のシリコン薄膜トランジスタから形成されたディスプレイ駆動回路機構とを含み、このディスプレイ駆動回路機構が、ゲート駆動回路機構を含み、このゲート駆動回路機構が、第1の電圧振幅を有する信号を受信して、その第1の電圧振幅を第2の電圧振幅に調節する、レベルシフタ回路機構を含む、液晶ディスプレイが提供される。
別の実施形態によれば、ゲート駆動回路機構は、表示ピクセル回路のアレイ内に、ゲート線信号を駆動する。
別の実施形態によれば、半導体酸化物薄膜トランジスタは、それぞれ半導体酸化物チャネル領域を有し、シリコン薄膜トランジスタは、それぞれポリシリコンチャネル領域を有する。
別の実施形態によれば、ゲート駆動回路機構は、シフトレジスタを更に含み、レベルシフタ回路機構は、このシフトレジスタに結合される。
別の実施形態によれば、ゲート駆動回路機構は、第1の電圧振幅を有するシフトレジスタからの信号を受信し、かつ第2の電圧振幅を有するレベルシフタからの信号を受信する、バッファ回路機構を含む。
一実施形態によれば、基板上の半導体酸化物薄膜トランジスタ表示ピクセル回路のアレイと、第1の電圧振幅を有する信号を受信して、その第1の電圧振幅を第2の電圧振幅に調節する、レベルシフタを含む、基板上のシリコン薄膜トランジスタゲート駆動回路機構とを含み、このシリコン薄膜トランジスタゲート駆動回路機構が、半導体酸化物薄膜トランジスタ表示ピクセル回路のアレイを制御する、液晶ディスプレイが提供される。
別の実施形態によれば、シリコン薄膜トランジスタ回路機構は、それぞれがポリシリコンチャネル領域を有する、シリコン薄膜トランジスタを含み、シリコン薄膜トランジスタゲート駆動回路機構は、シフトレジスタを含む。
別の実施形態によれば、シリコン薄膜トランジスタゲート駆動回路機構は、バッファ回路機構を含む。
別の実施形態によれば、この液晶ディスプレイは、レベルシフタに結合されたシフトレジスタ回路機構を含み、バッファ回路機構は、レベルシフタからの信号及びシフトレジスタからの信号を受信し、半導体酸化物薄膜トランジスタ表示ピクセル回路のアレイに、ゲート線信号を提供する。
一実施形態によれば、基板と、その基板上の表示ピクセル回路のアレイと、基板上のディスプレイ駆動回路機構とを含み、このディスプレイ駆動回路機構及び表示ピクセルが、薄膜トランジスタを含み、それらの薄膜トランジスタが、少なくとも1つのトップゲート半導体酸化物トランジスタ、及び少なくとも1つのシリコントランジスタを含む、液晶ディスプレイが提供される。
別の実施形態によれば、この液晶ディスプレイは、シリコントランジスタに関する第1のゲート、及びトップゲート半導体酸化物トランジスタに関する第2のゲートを形成するようにパターン化される、ゲート金属の層を含む。
別の実施形態によれば、この液晶ディスプレイは、シリコントランジスタに関するシリコンチャネルを形成する、基板上のポリシリコンの層を含み、第1のゲートは、そのポリシリコンの層の上方に存在する。
別の実施形態によれば、この液晶ディスプレイは、トップゲート半導体酸化物トランジスタに関する半導体酸化物チャネルを形成する、基板上の半導体酸化物層を含み、第2のゲートは、その半導体酸化物層の上方に存在する。
別の実施形態によれば、この液晶ディスプレイは、ゲート絶縁層を含む。
別の実施形態によれば、ゲート絶縁層の第1の部分が、第1のゲートとポリシリコン層との間に介挿される。
別の実施形態によれば、ゲート絶縁層の第2の部分が、第2のゲートと半導体酸化物層との間に介挿される。
別の実施形態によれば、この液晶ディスプレイは、薄膜トランジスタに関するソース-ドレイン電極を含み、このソース-ドレイン電極は、パターン化された金属の層から形成される。
別の実施形態によれば、この液晶ディスプレイは、ソース-ドレイン電極が形成される金属の層と、第1のゲート及び第2のゲートとの間に介挿された、シリコン酸化物層を含む。
別の実施形態によれば、この液晶ディスプレイは、ソース-ドレイン電極が形成される金属の層と、第1のゲート及び第2のゲートとの間に介挿された、シリコン窒化物層を含む。
別の実施形態によれば、この液晶ディスプレイは、表示ピクセル電極と、その表示ピクセル電極とソース-ドレイン電極との間に介挿された、有機層とを含む。
別の実施形態によれば、この液晶ディスプレイは、表示ピクセル電極と、その表示ピクセル電極とソース-ドレイン電極との間に介挿された、第1の有機層と、ソース-ドレイン電極とシリコン酸化物層との間に介挿された、第2の有機層とを含む。
一実施形態によれば、この液晶ディスプレイは、半導体酸化物層の下に、遮光体を含む。
一実施形態によれば、発光ダイオードと、この発光ダイオードに結合されたトップゲート半導体酸化物薄膜トランジスタと、シリコン薄膜トランジスタとを含む、有機発光ダイオードディスプレイが提供される。
一実施形態によれば、この有機発光ダイオードディスプレイは、シリコン薄膜トランジスタに関する第1のゲート、及びトップゲート半導体酸化物トランジスタに関する第2のゲートを形成するようにパターン化される、ゲート金属の層を含む。
別の実施形態によれば、この有機発光ダイオードディスプレイは、シリコントランジスタに関するシリコンチャネルを形成する、ポリシリコンの層と、トップゲート半導体酸化物トランジスタに関する半導体酸化物チャネルを形成する、半導体酸化物層とを含み、第1のゲートは、このポリシリコンの層の上方に存在し、第2のゲートは、この半導体酸化物層の上方に存在する。
別の実施形態によれば、発光ダイオードは、カソード、アノード、及び、アノードとカソードとの間の有機放射層を含み、この有機発光ダイオードディスプレイは、第1のゲートとポリシリコンの層との間に介挿された第1の部分を有し、かつ第2のゲートと半導体酸化物層との間に介挿された第2の部分を有する、ゲート絶縁体と、アノードに結合された、半導体酸化物薄膜トランジスタ内のソース-ドレイン電極とを含む。
一実施形態によれば、発光ダイオードと、シリコン薄膜トランジスタと、ソース-ドレイン電極を有し、そのソース-ドレイン電極に結合された半導体酸化物層を有し、ゲートを有する、半導体酸化物薄膜トランジスタと、シリコン薄膜トランジスタの少なくとも一部、及び半導体酸化物薄膜トランジスタの少なくとも一部に重なり合う、遮光層とを含む、有機発光ダイオードディスプレイが提供される。
別の実施形態によれば、発光ダイオードは、カソード、アノード、及び、アノードとカソードとの間の有機放射層を含み、この有機放射層は、遮光層に重なり合い、この有機発光ダイオードディスプレイは、シリコン薄膜トランジスタに関するゲート絶縁体としての機能を果たす、第1の部分を有し、かつ半導体酸化物薄膜トランジスタに関するゲート絶縁体としての機能を果たす、第2の部分を有する、ゲート絶縁層を含む。
別の実施形態によれば、この有機発光ダイオードディスプレイは、アノードに結合された、半導体酸化物薄膜トランジスタ内のソース-ドレイン電極を含む。
上記は、単なる例示に過ぎず、説明される実施形態の範囲及び趣旨から逸脱することなく、当業者によって様々な修正を実施することができる。上記の実施形態は、個々に、又は任意の組み合わせで、実装することができる。

Claims (20)

  1. 第1の電源端子と、
    第2の電源端子と、
    前記第1の電源端子と前記第2の電源端子との間に接続された発光ダイオードと、
    前記第1の電源端子と前記発光ダイオードとの間に接続された駆動トランジスタと、
    前記駆動トランジスタのゲートに接続された第1のスッチングトランジスタであって、前記第1のスッチングトランジスタが酸化物トランジスタである、第1のスッチングトランジスタと、
    前記第1のスッチングトランジスタと前記駆動トランジスタとの間に置かれた第1のノードに接続されたコンデンサと、
    信号線と、前記発光ダイオードのアノードとの間に接続された第2のスッチングトランジスタであって、前記第2のスッチングトランジスタはシリコントランジスタである、第2のスッチングトランジスタと、を備える表示ピクセル。
  2. 前記駆動トランジスタは、シリコントランジスタである、請求項1に記載の表示ピクセル。
  3. 前記駆動トランジスタは、P型金属酸化物半導体シリコントランジスタである、請求項2に記載の表示ピクセル。
  4. 前記第2のスッチングトランジスタは、P型金属酸化物半導体シリコントランジスタである、請求項1に記載の表示ピクセル。
  5. 前記コンデンサは、データ線からのデータ信号を記憶するように構成されている、請求項1に記載の表示ピクセル。
  6. 前記第1の電源端子は正電源端子であり、前記第2の電源端子はグラウンド電源端子である、請求項1に記載の表示ピクセル。
  7. 行及び列に配列された表示ピクセルのアレイを備えるディスプレイであって、各表示ピクセルは、
    第1の電源端子と、
    第2の電源端子と、
    前記第1の電源端子と前記第2の電源端子との間に接続された発光ダイオードと、
    前記第1の電源端子と前記発光ダイオードとの間に接続された駆動トランジスタと、
    前記駆動トランジスタのゲートに接続された酸化物スッチングトランジスタと、
    前記酸化物スッチングトランジスタと前記駆動トランジスタのゲートとの間に置かれた第1のノードに接続されたコンデンサと、
    表示ピクセルの列の信号線と、前記駆動トランジスタと前記発光ダイオードとの間に置かれた第2のノードとの間に接続された追加のスッチングトランジスタと、を備えるディスプレイ。
  8. 前記酸化物スッチングトランジスタは、半導体酸化物の層で形成されたチャンネルを有し、
    前記追加のスッチングトランジスタは、シリコンの層で形成されたチャンネルを有する、請求項7に記載のディスプレイ。
  9. 前記追加のスッチングトランジスタは、シリコンスッチングトランジスタである、請求項7に記載のディスプレイ。
  10. 前記第1のスッチングトランジスタは、半導体酸化物の層で形成されたチャンネルを有し、
    前記駆動トランジスタは、シリコンの層で形成されたチャンネルを有する、請求項7に記載のディスプレイ。
  11. 前記コンデンサは、フレーム間の前記駆動トランジスタのゲート上の信号を記憶するように構成されている、請求項7に記載のディスプレイ。
  12. 前記追加のスッチングトランジスタは、P型金属酸化物半導体シリコントランジスタである、請求項7に記載のディスプレイ。
  13. 前記第1の電源端子は正電源端子であり、前記第2の電源端子はグラウンド電源端子である、請求項7に記載のディスプレイ。
  14. 第1の電源端子と、
    第2の電源端子と、
    前記第1の電源端子と前記第2の電源端子との間に直列に接続された駆動トランジスタ及び発光ダイオードと、
    前記駆動トランジスタのゲートに接続された第1のスッチングトランジスタであって、前記第1のスッチングトランジスタが酸化物トランジスタである、第1のスッチングトランジスタと、
    信号線と、
    前記信号線と、前記駆動トランジスタと前記発光ダイオードとの間に置かれた第1のノードとの間に接続された第2のスッチングトランジスタであって、前記第2のスッチングトランジスタはシリコントランジスタである、第2のスッチングトランジスタと、を備える表示ピクセル。
  15. 前記駆動トランジスタは、シリコントランジスタである、請求項14に記載の表示ピクセル。
  16. 前記信号線は、ピクセル間のトランジスタ性能の変動を調整する補償スキームを実装するのに用いられる、請求項14に記載の表示ピクセル。
  17. 前記第1のスッチングトランジスタと前記駆動トランジスタのゲートとの間に置かれた第2のノードに接続されたコンデンサをさらに備える、請求項14に記載の表示ピクセル。
  18. 前記第1の電源端子は正電源端子であり、前記第2の電源端子はグラウンド電源端子である、請求項14に記載の表示ピクセル。
  19. 前記駆動トランジスタは、P型金属酸化物半導体シリコントランジスタである、請求項14に記載の表示ピクセル。
  20. 前記第2のスッチングトランジスタは、P型金属酸化物半導体シリコントランジスタである、請求項14に記載の表示ピクセル。
JP2021170127A 2013-08-26 2021-10-18 シリコン薄膜トランジスタ及び半導体酸化物薄膜トランジスタを有するディスプレイ Active JP7247301B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2023041109A JP2023080093A (ja) 2013-08-26 2023-03-15 シリコン薄膜トランジスタ及び半導体酸化物薄膜トランジスタを有するディスプレイ

Applications Claiming Priority (11)

Application Number Priority Date Filing Date Title
US201361869937P 2013-08-26 2013-08-26
US61/869,937 2013-08-26
US14/228,070 2014-03-27
US14/228,098 2014-03-27
US14/228,098 US9412799B2 (en) 2013-08-26 2014-03-27 Display driver circuitry for liquid crystal displays with semiconducting-oxide thin-film transistors
US14/228,070 US9564478B2 (en) 2013-08-26 2014-03-27 Liquid crystal displays with oxide-based thin-film transistors
US14/229,232 US9129927B2 (en) 2013-08-26 2014-03-28 Organic light-emitting diode displays with semiconducting-oxide and silicon thin-film transistors
US14/229,232 2014-03-28
US14/249,716 US9818765B2 (en) 2013-08-26 2014-04-10 Displays with silicon and semiconducting oxide thin-film transistors
US14/249,716 2014-04-10
JP2019232491A JP2020064314A (ja) 2013-08-26 2019-12-24 シリコン薄膜トランジスタ及び半導体酸化物薄膜トランジスタを有するディスプレイ

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2019232491A Division JP2020064314A (ja) 2013-08-26 2019-12-24 シリコン薄膜トランジスタ及び半導体酸化物薄膜トランジスタを有するディスプレイ

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2023041109A Division JP2023080093A (ja) 2013-08-26 2023-03-15 シリコン薄膜トランジスタ及び半導体酸化物薄膜トランジスタを有するディスプレイ

Publications (2)

Publication Number Publication Date
JP2022023876A true JP2022023876A (ja) 2022-02-08
JP7247301B2 JP7247301B2 (ja) 2023-03-28

Family

ID=52480059

Family Applications (5)

Application Number Title Priority Date Filing Date
JP2016531955A Active JP6324507B2 (ja) 2013-08-26 2014-08-11 シリコン薄膜トランジスタ及び半導体酸化物薄膜トランジスタを有するディスプレイ
JP2018075325A Pending JP2018117154A (ja) 2013-08-26 2018-04-10 シリコン薄膜トランジスタ及び半導体酸化物薄膜トランジスタを有するディスプレイ
JP2019232491A Pending JP2020064314A (ja) 2013-08-26 2019-12-24 シリコン薄膜トランジスタ及び半導体酸化物薄膜トランジスタを有するディスプレイ
JP2021170127A Active JP7247301B2 (ja) 2013-08-26 2021-10-18 シリコン薄膜トランジスタ及び半導体酸化物薄膜トランジスタを有するディスプレイ
JP2023041109A Pending JP2023080093A (ja) 2013-08-26 2023-03-15 シリコン薄膜トランジスタ及び半導体酸化物薄膜トランジスタを有するディスプレイ

Family Applications Before (3)

Application Number Title Priority Date Filing Date
JP2016531955A Active JP6324507B2 (ja) 2013-08-26 2014-08-11 シリコン薄膜トランジスタ及び半導体酸化物薄膜トランジスタを有するディスプレイ
JP2018075325A Pending JP2018117154A (ja) 2013-08-26 2018-04-10 シリコン薄膜トランジスタ及び半導体酸化物薄膜トランジスタを有するディスプレイ
JP2019232491A Pending JP2020064314A (ja) 2013-08-26 2019-12-24 シリコン薄膜トランジスタ及び半導体酸化物薄膜トランジスタを有するディスプレイ

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2023041109A Pending JP2023080093A (ja) 2013-08-26 2023-03-15 シリコン薄膜トランジスタ及び半導体酸化物薄膜トランジスタを有するディスプレイ

Country Status (8)

Country Link
US (9) US9818765B2 (ja)
JP (5) JP6324507B2 (ja)
KR (6) KR102015756B1 (ja)
CN (2) CN108803181A (ja)
DE (1) DE112014003894T5 (ja)
GB (1) GB2531223B (ja)
TW (5) TWI593099B (ja)
WO (1) WO2015031037A1 (ja)

Families Citing this family (146)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9412799B2 (en) 2013-08-26 2016-08-09 Apple Inc. Display driver circuitry for liquid crystal displays with semiconducting-oxide thin-film transistors
US9818765B2 (en) 2013-08-26 2017-11-14 Apple Inc. Displays with silicon and semiconducting oxide thin-film transistors
JP6105459B2 (ja) 2013-12-17 2017-03-29 株式会社ジャパンディスプレイ 液晶表示装置及び電子機器
US9887253B2 (en) * 2014-01-27 2018-02-06 Japan Display Inc. Light emitting element display device
US10720482B2 (en) 2014-01-27 2020-07-21 Japan Display Inc. Light emitting element display device
JP6258047B2 (ja) 2014-01-27 2018-01-10 株式会社ジャパンディスプレイ 発光素子表示装置
US10985196B2 (en) 2014-02-24 2021-04-20 Lg Display Co., Ltd. Thin film transistor substrate with intermediate insulating layer and display using the same
EP2911195B1 (en) 2014-02-24 2020-05-27 LG Display Co., Ltd. Thin film transistor substrate and display using the same
US9214508B2 (en) 2014-02-24 2015-12-15 Lg Display Co., Ltd. Thin film transistor substrate with intermediate insulating layer and display using the same
US10325937B2 (en) 2014-02-24 2019-06-18 Lg Display Co., Ltd. Thin film transistor substrate with intermediate insulating layer and display using the same
US9691799B2 (en) 2014-02-24 2017-06-27 Lg Display Co., Ltd. Thin film transistor substrate and display using the same
US9881986B2 (en) 2014-02-24 2018-01-30 Lg Display Co., Ltd. Thin film transistor substrate and display using the same
EP2911202B1 (en) 2014-02-24 2019-02-20 LG Display Co., Ltd. Thin film transistor substrate and display using the same
US10186528B2 (en) 2014-02-24 2019-01-22 Lg Display Co., Ltd. Thin film transistor substrate and display using the same
US9537478B2 (en) * 2014-03-06 2017-01-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US10032924B2 (en) 2014-03-31 2018-07-24 The Hong Kong University Of Science And Technology Metal oxide thin film transistor with channel, source and drain regions respectively capped with covers of different gas permeability
KR102298336B1 (ko) 2014-06-20 2021-09-08 엘지디스플레이 주식회사 유기발광다이오드 표시장치
KR102183530B1 (ko) * 2014-08-14 2020-11-27 엘지디스플레이 주식회사 유기발광표시패널
CN105390503B (zh) 2014-08-29 2018-12-28 乐金显示有限公司 薄膜晶体管基板及使用薄膜晶体管基板的显示装置
US10083990B2 (en) 2014-08-29 2018-09-25 Lg Display Co., Ltd. Thin film transistor substrate and display device using the same
CN105390502B (zh) 2014-08-29 2019-07-12 乐金显示有限公司 显示装置
US9543370B2 (en) 2014-09-24 2017-01-10 Apple Inc. Silicon and semiconducting oxide thin-film transistor displays
KR20160063515A (ko) * 2014-11-26 2016-06-07 삼성디스플레이 주식회사 트랜지스터, 이를 구비한 유기발광 표시장치, 및 유기발광 표시장치 제조방법
KR101658716B1 (ko) * 2014-12-31 2016-09-30 엘지디스플레이 주식회사 표시 장치
US10002970B2 (en) * 2015-04-30 2018-06-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, manufacturing method of the same, or display device including the same
CN106558538B (zh) * 2015-09-18 2019-09-13 鸿富锦精密工业(深圳)有限公司 阵列基板、显示装置及阵列基板的制备方法
US11733807B2 (en) 2015-09-25 2023-08-22 Apple Inc. Light sensing display
WO2017066332A1 (en) 2015-10-13 2017-04-20 Amorphyx, Inc. Amorphous metal thin film nonlinear resistor
US10121430B2 (en) * 2015-11-16 2018-11-06 Apple Inc. Displays with series-connected switching transistors
KR102424108B1 (ko) * 2015-11-26 2022-07-25 엘지디스플레이 주식회사 박막 트랜지스터 기판 및 이를 이용한 표시장치
US9818344B2 (en) 2015-12-04 2017-11-14 Apple Inc. Display with light-emitting diodes
US20170186782A1 (en) * 2015-12-24 2017-06-29 Innolux Corporation Pixel circuit of active-matrix light-emitting diode and display panel having the same
US10083991B2 (en) * 2015-12-28 2018-09-25 Semiconductor Energy Laboratory Co., Ltd. Display device, display module, and electronic device
KR102566630B1 (ko) * 2015-12-30 2023-08-16 엘지디스플레이 주식회사 유기발광표시장치
JP6692645B2 (ja) 2016-01-15 2020-05-13 株式会社ジャパンディスプレイ 半導体装置
JP6673731B2 (ja) * 2016-03-23 2020-03-25 株式会社ジャパンディスプレイ 表示装置及びその製造方法
JP6827270B2 (ja) 2016-03-28 2021-02-10 株式会社ジャパンディスプレイ 半導体装置の作製方法
JP6758884B2 (ja) * 2016-04-01 2020-09-23 株式会社ジャパンディスプレイ 表示装置
TWI606283B (zh) * 2016-04-08 2017-11-21 群創光電股份有限公司 顯示裝置
JP6725317B2 (ja) * 2016-05-19 2020-07-15 株式会社ジャパンディスプレイ 表示装置
US10101853B2 (en) * 2016-06-03 2018-10-16 Apple Inc. Display with shallow contact holes and reduced metal residue at planarization layer steps
JP6763703B2 (ja) * 2016-06-17 2020-09-30 ラピスセミコンダクタ株式会社 半導体装置および半導体装置の製造方法
CN105929615B (zh) * 2016-06-21 2019-05-03 武汉华星光电技术有限公司 一种薄膜晶体管阵列基板及液晶面板
KR20180004488A (ko) 2016-07-04 2018-01-12 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
JP6802653B2 (ja) 2016-07-15 2020-12-16 株式会社ジャパンディスプレイ 表示装置
JP2018013567A (ja) 2016-07-20 2018-01-25 株式会社ジャパンディスプレイ 表示装置
CN106023892B (zh) 2016-08-03 2019-01-18 京东方科技集团股份有限公司 有机发光显示装置的驱动方法
KR102458660B1 (ko) 2016-08-03 2022-10-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치 및 전자 기기
CN106023893B (zh) 2016-08-08 2018-09-14 京东方科技集团股份有限公司 阵列基板、显示面板、显示装置和电流测量方法
JP2018036290A (ja) * 2016-08-29 2018-03-08 株式会社ジャパンディスプレイ 表示装置
US20180061867A1 (en) * 2016-08-31 2018-03-01 Apple Inc. Methods of protecting semiconductor oxide channel in hybrid tft process flow
KR102621447B1 (ko) * 2016-08-31 2024-01-08 엘지디스플레이 주식회사 액정 표시장치
CN112768476A (zh) * 2016-09-01 2021-05-07 群创光电股份有限公司 显示装置
US10763451B2 (en) 2016-09-01 2020-09-01 Innolux Corporation Display device
KR102389264B1 (ko) * 2016-09-02 2022-04-22 삼성디스플레이 주식회사 표시장치 및 그 제조방법
KR102583770B1 (ko) * 2016-09-12 2023-10-06 삼성디스플레이 주식회사 메모리 트랜지스터 및 이를 갖는 표시장치
JP7055285B2 (ja) * 2016-09-14 2022-04-18 天馬微電子有限公司 半導体装置、表示装置、半導体装置の製造方法及び表示装置の製造方法
CN107818987B (zh) 2016-09-14 2024-01-16 天马微电子股份有限公司 半导体装置及其制造方法和显示设备及其制造方法
CN107818986A (zh) 2016-09-14 2018-03-20 天马日本株式会社 半导体装置及其制造方法和显示设备及其制造方法
JP7030285B2 (ja) * 2016-09-14 2022-03-07 天馬微電子有限公司 半導体装置、表示装置、半導体装置の製造方法及び表示装置の製造方法
JP2018049919A (ja) * 2016-09-21 2018-03-29 株式会社ジャパンディスプレイ 表示装置
KR102620018B1 (ko) * 2016-09-30 2024-01-02 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이의 오픈 쇼트 검사방법
CN109891483A (zh) * 2016-10-19 2019-06-14 夏普株式会社 有源矩阵基板及其制造方法
CN108109592B (zh) * 2016-11-25 2022-01-25 株式会社半导体能源研究所 显示装置及其工作方法
CN108122991B (zh) * 2016-11-28 2020-07-31 昆山工研院新型平板显示技术中心有限公司 薄膜晶体管及其制作方法
KR102541552B1 (ko) 2016-11-30 2023-06-07 엘지디스플레이 주식회사 트랜지스터 기판 및 이를 이용한 유기발광표시패널과 유기발광표시장치
KR102516721B1 (ko) * 2016-11-30 2023-03-30 엘지디스플레이 주식회사 트랜지스터 기판, 이를 이용한 유기발광표시패널 및 그 제조 방법과, 이를 이용한 유기발광표시장치
US10319880B2 (en) * 2016-12-02 2019-06-11 Innolux Corporation Display device
US10825839B2 (en) * 2016-12-02 2020-11-03 Innolux Corporation Touch display device
KR102566551B1 (ko) 2016-12-05 2023-08-14 삼성디스플레이주식회사 표시장치 및 그의 구동방법
JP6706570B2 (ja) * 2016-12-05 2020-06-10 株式会社Joled 半導体装置、半導体装置の製造方法および表示装置
KR20180079056A (ko) * 2016-12-30 2018-07-10 엘지디스플레이 주식회사 백플레인 기판, 이의 제조 방법 및 이를 적용한 유기 발광 표시 장치
US10504939B2 (en) 2017-02-21 2019-12-10 The Hong Kong University Of Science And Technology Integration of silicon thin-film transistors and metal-oxide thin film transistors
US10249695B2 (en) * 2017-03-24 2019-04-02 Apple Inc. Displays with silicon and semiconducting-oxide top-gate thin-film transistors
CN110476255B (zh) * 2017-03-29 2023-09-19 夏普株式会社 半导体装置以及半导体装置的制造方法
CN106847834B (zh) 2017-03-30 2019-05-10 京东方科技集团股份有限公司 一种阵列基板及其制备方法、显示面板
CN108732609B (zh) * 2017-04-24 2022-01-25 睿生光电股份有限公司 感测装置
KR102324219B1 (ko) * 2017-04-24 2021-11-12 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
KR102465376B1 (ko) 2017-06-16 2022-11-10 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 제조 방법
US10566401B2 (en) * 2017-06-28 2020-02-18 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Thin film transistor array substrate and preparing method therefor, and OLED display device
CN109273404B (zh) 2017-07-12 2021-01-26 京东方科技集团股份有限公司 一种阵列基板及其制备方法、显示面板、显示装置
CN107390440B (zh) * 2017-07-18 2020-12-01 昆山龙腾光电股份有限公司 显示装置
JPWO2019038651A1 (ja) * 2017-08-24 2020-10-01 株式会社半導体エネルギー研究所 画像処理方法
CN109427820B (zh) 2017-08-31 2021-02-23 京东方科技集团股份有限公司 一种显示装置用基板及其制备方法、显示面板
KR102372054B1 (ko) 2017-09-05 2022-03-11 삼성디스플레이 주식회사 표시 장치 및 화소
JP7079548B2 (ja) 2017-09-29 2022-06-02 京東方科技集團股▲ふん▼有限公司 アレイ基板、表示装置およびアレイ基板の製造方法
CN107799521A (zh) * 2017-10-10 2018-03-13 深圳市华星光电半导体显示技术有限公司 Cmos反相器及阵列基板
US10559696B2 (en) * 2017-10-11 2020-02-11 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Hybrid CMOS device and manufacturing method thereof
CN107785404B (zh) 2017-10-31 2021-01-22 京东方科技集团股份有限公司 显示背板及其制作方法、显示面板和显示装置
CN107706156A (zh) * 2017-11-13 2018-02-16 京东方科技集团股份有限公司 一种柔性显示基板及其制备方法、柔性显示装置
KR102606570B1 (ko) 2017-11-29 2023-11-30 삼성디스플레이 주식회사 표시패널 및 그 제조방법
KR102173434B1 (ko) 2017-12-19 2020-11-03 엘지디스플레이 주식회사 표시 장치
KR102185116B1 (ko) * 2017-12-19 2020-12-01 엘지디스플레이 주식회사 표시 장치
JP7171738B2 (ja) * 2018-01-11 2022-11-15 アプライド マテリアルズ インコーポレイテッド 金属酸化物スイッチを含み小型蓄電コンデンサを備えた薄膜トランジスタ
JP7085352B2 (ja) * 2018-01-15 2022-06-16 株式会社ジャパンディスプレイ 表示装置
CN108231671B (zh) * 2018-01-16 2020-07-31 京东方科技集团股份有限公司 薄膜晶体管和阵列基板的制备方法、阵列基板及显示装置
KR102637791B1 (ko) * 2018-02-13 2024-02-19 삼성디스플레이 주식회사 디스플레이 장치
KR102538000B1 (ko) 2018-03-29 2023-05-31 삼성디스플레이 주식회사 디스플레이 장치
TWI668494B (zh) 2018-05-07 2019-08-11 友達光電股份有限公司 顯示面板
CN108428730B (zh) * 2018-05-16 2021-01-26 京东方科技集团股份有限公司 Oled显示基板及其制作方法、显示装置
KR102591811B1 (ko) * 2018-05-18 2023-10-23 삼성디스플레이 주식회사 박막 트랜지스터 기판, 이의 제조 방법 및 이를 포함하는 표시 장치
KR102600041B1 (ko) * 2018-06-07 2023-11-08 삼성디스플레이 주식회사 유기 발광 표시 장치
KR20190142471A (ko) * 2018-06-15 2019-12-27 삼성디스플레이 주식회사 표시 장치
KR20190143309A (ko) 2018-06-20 2019-12-30 삼성전자주식회사 픽셀 및 이를 포함하는 유기전계발광 표시장치
KR102514242B1 (ko) 2018-06-20 2023-03-28 삼성전자주식회사 픽셀 및 이를 포함하는 유기전계발광 표시장치
TWI703735B (zh) * 2018-06-26 2020-09-01 鴻海精密工業股份有限公司 半導體基板、陣列基板、逆變器電路及開關電路
KR102541255B1 (ko) * 2018-07-31 2023-06-12 삼성디스플레이 주식회사 표시 장치
US10818697B2 (en) * 2018-08-06 2020-10-27 Sharp Kabushiki Kaisha Semiconductor device, display device, and method of producing semiconductor device
CN109065590B (zh) * 2018-08-09 2020-12-04 京东方科技集团股份有限公司 有机发光显示基板及其制作方法、有机发光显示装置
US20200073189A1 (en) * 2018-08-30 2020-03-05 Sharp Kabushiki Kaisha Active matrix substrate, display device, and method for manufacturing active matrix substrate
KR20200039867A (ko) * 2018-10-05 2020-04-17 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102530811B1 (ko) * 2018-10-31 2023-05-09 엘지디스플레이 주식회사 표시 장치
KR20200052782A (ko) 2018-11-07 2020-05-15 엘지디스플레이 주식회사 표시 장치
TWI682523B (zh) * 2019-01-22 2020-01-11 大陸商深圳市柔宇科技有限公司 陣列基板及有機發光二極體顯示裝置
CN110379371B (zh) 2019-01-28 2022-05-27 苹果公司 包括具有氧化物晶体管阈值电压补偿的显示器的电子设备
CN109584799A (zh) 2019-02-02 2019-04-05 京东方科技集团股份有限公司 一种像素驱动电路、像素电路、显示面板和显示装置
KR20200107012A (ko) 2019-03-05 2020-09-16 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
KR20200108176A (ko) 2019-03-07 2020-09-17 삼성디스플레이 주식회사 유기 발광 표시 장치
CN109950257B (zh) * 2019-04-17 2021-02-05 合肥鑫晟光电科技有限公司 复合薄膜晶体管和制造方法、阵列基板、显示面板和装置
KR20200125843A (ko) 2019-04-26 2020-11-05 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
DE112020002322T5 (de) * 2019-05-10 2022-01-27 Semiconductor Energy Laboratory Co., Ltd. Anzeigevorrichtung
US11348533B1 (en) * 2019-06-13 2022-05-31 Apple Inc. Methods and apparatus for accelerating scan signal fall time to reduce display border width
CN112086466A (zh) 2019-06-14 2020-12-15 天马日本株式会社 薄膜器件
CN110289269A (zh) * 2019-06-26 2019-09-27 上海天马微电子有限公司 一种阵列基板、显示面板和显示装置
KR102199338B1 (ko) 2019-09-04 2021-01-06 연세대학교 산학협력단 Ltpo 기술을 이용한 amoled 디스플레이의 구동 트랜지스터
KR102218375B1 (ko) * 2019-09-04 2021-02-19 연세대학교 산학협력단 Ltpo 기술을 이용한 3차원 인버터
CN110993613A (zh) * 2019-11-27 2020-04-10 武汉华星光电技术有限公司 阵列基板及其制造方法
CN111081719A (zh) * 2019-12-12 2020-04-28 武汉华星光电半导体显示技术有限公司 一种阵列基板及其制造方法
KR20210132497A (ko) * 2020-04-27 2021-11-04 삼성전자주식회사 센서를 포함하는 전자 장치
US11663809B2 (en) 2020-05-22 2023-05-30 International Business Machines Corporation Thin-film active surface for fuzzy template matching
JP2020181985A (ja) * 2020-06-25 2020-11-05 株式会社ジャパンディスプレイ 表示装置
CN111754920A (zh) * 2020-07-17 2020-10-09 武汉华星光电半导体显示技术有限公司 像素驱动电路及其驱动方法、显示面板
WO2022018842A1 (ja) * 2020-07-22 2022-01-27 シャープ株式会社 表示装置
JP7081889B2 (ja) * 2020-09-10 2022-06-07 ラピスセミコンダクタ株式会社 半導体装置および半導体装置の製造方法
CN112466209B (zh) * 2020-09-30 2022-05-27 武汉天马微电子有限公司 显示面板和显示装置
KR20220075103A (ko) 2020-11-27 2022-06-07 삼성디스플레이 주식회사 박막 트랜지스터 기판, 표시 장치, 및 이의 제조 방법
KR20220088596A (ko) 2020-12-18 2022-06-28 삼성디스플레이 주식회사 표시 장치
WO2022215196A1 (ja) * 2021-04-07 2022-10-13 シャープディスプレイテクノロジー株式会社 表示装置
KR20220143207A (ko) * 2021-04-15 2022-10-25 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 제조방법
US11580905B2 (en) 2021-07-14 2023-02-14 Apple Inc. Display with hybrid oxide gate driver circuitry having multiple low power supplies
WO2023100365A1 (ja) * 2021-12-03 2023-06-08 シャープディスプレイテクノロジー株式会社 表示装置
CN114284300A (zh) * 2021-12-20 2022-04-05 深圳市华星光电半导体显示技术有限公司 显示面板
WO2023126995A1 (ja) * 2021-12-27 2023-07-06 シャープディスプレイテクノロジー株式会社 表示装置
WO2024013808A1 (ja) * 2022-07-11 2024-01-18 シャープディスプレイテクノロジー株式会社 表示装置
CN115377119A (zh) * 2022-08-01 2022-11-22 武汉华星光电技术有限公司 半导体器件、传感器器件及电子设备
WO2024029037A1 (ja) * 2022-08-04 2024-02-08 シャープディスプレイテクノロジー株式会社 表示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009157349A (ja) * 2007-12-05 2009-07-16 Sony Corp 表示装置
US20100182223A1 (en) * 2009-01-22 2010-07-22 Samsung Mobile Display Co., Ltd. Organic light emitting display device
JP2012256012A (ja) * 2010-09-15 2012-12-27 Semiconductor Energy Lab Co Ltd 表示装置

Family Cites Families (143)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02103910A (ja) 1988-10-13 1990-04-17 Toshiba Corp 油入電気機器の硫化腐食診断装置
JP3153568B2 (ja) 1991-07-03 2001-04-09 株式会社東芝 マルチポートram用メモリセル及びマルチポートram
TWI250337B (en) * 1998-02-09 2006-03-01 Seiko Epson Corp An electro-optical apparatus and electronic appliances
JP4514871B2 (ja) 1999-01-29 2010-07-28 株式会社半導体エネルギー研究所 半導体装置および電子機器
KR100312328B1 (ko) 1999-08-06 2001-11-03 구본준, 론 위라하디락사 반사투과형 액정 표시장치
US6400189B2 (en) 1999-12-14 2002-06-04 Intel Corporation Buffer circuit
US6307322B1 (en) 1999-12-28 2001-10-23 Sarnoff Corporation Thin-film transistor circuitry with reduced sensitivity to variance in transistor threshold voltage
US7569849B2 (en) 2001-02-16 2009-08-04 Ignis Innovation Inc. Pixel driver circuit and pixel circuit having the pixel driver circuit
EP3716257B1 (en) * 2001-09-07 2021-01-20 Joled Inc. El display panel, method of driving the same, and el display device
JP4052865B2 (ja) * 2001-09-28 2008-02-27 三洋電機株式会社 半導体装置及び表示装置
JP3723507B2 (ja) 2002-01-29 2005-12-07 三洋電機株式会社 駆動回路
JP2003295825A (ja) * 2002-02-04 2003-10-15 Sanyo Electric Co Ltd 表示装置
JP2003308030A (ja) 2002-02-18 2003-10-31 Sanyo Electric Co Ltd 表示装置
KR100488835B1 (ko) * 2002-04-04 2005-05-11 산요덴키가부시키가이샤 반도체 장치 및 표시 장치
JP2004088585A (ja) 2002-08-28 2004-03-18 Fuji Xerox Co Ltd 画像処理システムおよびその方法
KR100502912B1 (ko) 2003-04-01 2005-07-21 삼성에스디아이 주식회사 발광 표시 장치 및 그 표시 패널과 구동 방법
WO2004097782A1 (en) 2003-05-02 2004-11-11 Koninklijke Philips Electronics N.V. Active matrix oled display device with threshold voltage drift compensation
JP2004341144A (ja) 2003-05-15 2004-12-02 Hitachi Ltd 画像表示装置
CA2443206A1 (en) 2003-09-23 2005-03-23 Ignis Innovation Inc. Amoled display backplanes - pixel driver circuits, array architecture, and external compensation
JP4501429B2 (ja) 2004-01-05 2010-07-14 ソニー株式会社 画素回路及び表示装置
US8355015B2 (en) * 2004-05-21 2013-01-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device and electronic device including a diode electrically connected to a signal line
KR101087417B1 (ko) 2004-08-13 2011-11-25 엘지디스플레이 주식회사 유기 발광표시장치의 구동회로
US7289259B2 (en) 2004-09-27 2007-10-30 Idc, Llc Conductive bus structure for interferometric modulator array
US20060208671A1 (en) 2005-03-15 2006-09-21 Hitachi Displays, Ltd. Display device
JP4745062B2 (ja) 2005-06-02 2011-08-10 三星モバイルディスプレイ株式會社 平板表示装置及びその製造方法
TWI429327B (zh) * 2005-06-30 2014-03-01 Semiconductor Energy Lab 半導體裝置、顯示裝置、及電子設備
KR100667075B1 (ko) 2005-07-22 2007-01-10 삼성에스디아이 주식회사 주사 구동부 및 이를 포함하는 유기 전계발광 표시장치
KR100635509B1 (ko) 2005-08-16 2006-10-17 삼성에스디아이 주식회사 유기 전계발광 표시장치
KR101183298B1 (ko) 2006-01-27 2012-09-14 엘지디스플레이 주식회사 박막 트랜지스터 어레이 기판의 제조 방법 및 이를 이용한박막 트랜지스터 어레이 기판
CA2541347A1 (en) 2006-02-10 2007-08-10 G. Reza Chaji A method for driving and calibrating of amoled displays
TWI430234B (zh) 2006-04-05 2014-03-11 Semiconductor Energy Lab 半導體裝置,顯示裝置,和電子裝置
JP2007286150A (ja) * 2006-04-13 2007-11-01 Idemitsu Kosan Co Ltd 電気光学装置、並びに、電流制御用tft基板及びその製造方法
JP5060738B2 (ja) 2006-04-28 2012-10-31 株式会社ジャパンディスプレイイースト 画像表示装置
KR101255705B1 (ko) * 2006-06-30 2013-04-17 엘지디스플레이 주식회사 게이트 구동 회로, 그를 이용한 액정 표시 장치 및 그의구동 방법
JP2008165028A (ja) 2006-12-28 2008-07-17 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
KR100878284B1 (ko) 2007-03-09 2009-01-12 삼성모바일디스플레이주식회사 박막트랜지스터와 그 제조 방법 및 이를 구비한유기전계발광표시장치
KR100805599B1 (ko) * 2007-03-16 2008-02-20 삼성에스디아이 주식회사 유기전계발광표시장치 및 그의 제조방법
US8354674B2 (en) 2007-06-29 2013-01-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device wherein a property of a first semiconductor layer is different from a property of a second semiconductor layer
JP2009025735A (ja) 2007-07-23 2009-02-05 Hitachi Displays Ltd 画像表示装置
KR100873707B1 (ko) 2007-07-27 2008-12-12 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
TW200921226A (en) 2007-11-06 2009-05-16 Wintek Corp Panel structure and manufacture method thereof
JP2009122253A (ja) 2007-11-13 2009-06-04 Seiko Epson Corp 電気光学装置及び電子機器
KR100922063B1 (ko) 2008-02-04 2009-10-16 삼성모바일디스플레이주식회사 유기 전계 발광표시장치
JP2009237068A (ja) 2008-03-26 2009-10-15 Toshiba Corp 表示装置およびその駆動方法
JP5073544B2 (ja) 2008-03-26 2012-11-14 富士フイルム株式会社 表示装置
JP2010003910A (ja) 2008-06-20 2010-01-07 Toshiba Mobile Display Co Ltd 表示素子
US8822995B2 (en) 2008-07-24 2014-09-02 Samsung Display Co., Ltd. Display substrate and method of manufacturing the same
JP2010056356A (ja) 2008-08-29 2010-03-11 Sony Corp 電子基板、電子基板の製造方法、および表示装置
KR100956748B1 (ko) 2008-09-12 2010-05-12 호서대학교 산학협력단 디스플레이용 레벨 시프터
US8187919B2 (en) 2008-10-08 2012-05-29 Lg Display Co. Ltd. Oxide thin film transistor and method of fabricating the same
KR101259727B1 (ko) 2008-10-24 2013-04-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
TWI585955B (zh) 2008-11-28 2017-06-01 半導體能源研究所股份有限公司 光感測器及顯示裝置
KR101034686B1 (ko) 2009-01-12 2011-05-16 삼성모바일디스플레이주식회사 유기전계발광 표시 장치 및 그의 제조 방법
KR101100999B1 (ko) 2009-01-13 2011-12-29 삼성모바일디스플레이주식회사 씨모스 박막트랜지스터 및 그 제조방법과 이를 구비한 유기전계발광 표시장치
US9047815B2 (en) 2009-02-27 2015-06-02 Semiconductor Energy Laboratory Co., Ltd. Method for driving semiconductor device
JP2010224403A (ja) 2009-03-25 2010-10-07 Seiko Epson Corp アクティブマトリックス基板の製造方法、アクティブマトリックス基板、電気光学装置、および電子機器
JP5278119B2 (ja) 2009-04-02 2013-09-04 ソニー株式会社 表示装置の駆動方法
KR101073301B1 (ko) 2009-07-15 2011-10-12 삼성모바일디스플레이주식회사 유기 전계발광 표시장치 및 그 제조방법
WO2011010541A1 (en) 2009-07-18 2011-01-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
TWI626731B (zh) * 2009-08-07 2018-06-11 半導體能源研究所股份有限公司 半導體裝置和其製造方法
JP5663231B2 (ja) 2009-08-07 2015-02-04 株式会社半導体エネルギー研究所 発光装置
KR101065407B1 (ko) * 2009-08-25 2011-09-16 삼성모바일디스플레이주식회사 유기 발광 표시 장치 및 그 제조 방법
KR101073542B1 (ko) 2009-09-03 2011-10-17 삼성모바일디스플레이주식회사 유기 발광 표시 장치 및 그 제조 방법
JP5700626B2 (ja) * 2009-09-04 2015-04-15 株式会社半導体エネルギー研究所 El表示装置
JP5356532B2 (ja) 2009-10-08 2013-12-04 シャープ株式会社 発光部を有する複数のパネルを繋げてなる発光パネル装置、それを備えた画像表示装置および照明装置
KR20230107711A (ko) * 2009-11-13 2023-07-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치 및 이 표시 장치를 구비한 전자 기기
KR101042956B1 (ko) 2009-11-18 2011-06-20 삼성모바일디스플레이주식회사 화소 회로 및 이를 이용한 유기전계발광 표시장치
EP2507787A4 (en) 2009-11-30 2013-07-17 Semiconductor Energy Lab Liquid crystal display device, control method therefor and electronic device therefor
KR101817054B1 (ko) 2010-02-12 2018-01-11 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 이를 포함한 표시 장치
KR101073226B1 (ko) * 2010-03-17 2011-10-12 삼성모바일디스플레이주식회사 유기전계발광 표시장치
JP2011209405A (ja) 2010-03-29 2011-10-20 Sony Corp 表示装置及び電子機器
WO2011125353A1 (ja) 2010-04-07 2011-10-13 シャープ株式会社 回路基板、表示装置および回路基板の製造方法
US8908125B2 (en) 2010-04-14 2014-12-09 Sharp Kabushiki Kaisha Fluorescent substrate and method for producing the same, and display device
KR101258261B1 (ko) * 2010-04-21 2013-04-25 엘지디스플레이 주식회사 유기전계발광표시장치
WO2011135908A1 (ja) 2010-04-30 2011-11-03 シャープ株式会社 回路基板および表示装置
WO2011135920A1 (ja) 2010-04-30 2011-11-03 シャープ株式会社 回路基板、表示装置および回路基板の製造方法
US8664658B2 (en) 2010-05-14 2014-03-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR101710179B1 (ko) 2010-06-03 2017-02-27 삼성디스플레이 주식회사 평판 표시 장치 및 그 제조 방법
KR20110133281A (ko) 2010-06-04 2011-12-12 삼성모바일디스플레이주식회사 유기 발광 표시 장치 및 그의 구동방법
JP5244859B2 (ja) * 2010-06-07 2013-07-24 出光興産株式会社 電気光学装置、及び、電流制御用tft基板の製造方法
WO2011155295A1 (en) 2010-06-10 2011-12-15 Semiconductor Energy Laboratory Co., Ltd. Dc/dc converter, power supply circuit, and semiconductor device
KR102098563B1 (ko) 2010-06-25 2020-04-08 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광 소자, 발광 장치, 디스플레이 및 전자 기기
KR101152580B1 (ko) 2010-06-30 2012-06-01 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치
DE102010026773A1 (de) 2010-07-10 2012-01-12 Gm Global Technology Operations Llc (N.D.Ges.D. Staates Delaware) Skalenelement für ein Anzeigeinstrument, Kombiinstrument und Fahrzeug mit einem Skalenelement
KR101681210B1 (ko) 2010-07-27 2016-12-13 삼성디스플레이 주식회사 유기 전계발광 표시장치
KR101779076B1 (ko) 2010-09-14 2017-09-19 삼성디스플레이 주식회사 화소를 포함하는 유기전계발광 표시장치
KR101640293B1 (ko) 2010-10-07 2016-07-15 샤프 가부시키가이샤 반도체 장치, 표시 장치, 및 반도체 장치 및 표시 장치의 제조 방법
KR20120042029A (ko) 2010-10-22 2012-05-03 삼성모바일디스플레이주식회사 표시 장치 및 그 제조 방법
JP5596494B2 (ja) 2010-10-29 2014-09-24 株式会社ジャパンディスプレイ 画像表示装置および画像表示装置の駆動方法
KR20120065137A (ko) 2010-12-10 2012-06-20 삼성모바일디스플레이주식회사 화소, 이를 이용한 표시 장치, 및 그의 구동 방법
JP5617700B2 (ja) 2011-03-07 2014-11-05 セイコーエプソン株式会社 発光装置および発光装置の製造方法
CN106910464B (zh) 2011-05-27 2020-04-24 伊格尼斯创新公司 补偿显示器阵列中像素的系统和驱动发光器件的像素电路
TWI500161B (zh) 2011-06-02 2015-09-11 Au Optronics Corp 混合式薄膜電晶體及其製造方法以及顯示面板
JP2012255840A (ja) 2011-06-07 2012-12-27 Japan Display West Co Ltd 表示装置および電子機器
CN102222468A (zh) 2011-06-23 2011-10-19 华南理工大学 有源有机发光二极管显示器交流像素驱动电路及驱动方法
CA2845768A1 (en) 2011-06-24 2012-12-27 Sharp Kabushiki Kaisha Display device and method for manufacturing same
KR20130007065A (ko) 2011-06-28 2013-01-18 삼성디스플레이 주식회사 박막 트랜지스터, 이를 구비하는 화소 및 유기 발광 표시 장치
KR101815256B1 (ko) 2011-06-28 2018-01-08 삼성디스플레이 주식회사 유기발광표시장치 및 그 제조방법
TWI464869B (zh) 2011-07-14 2014-12-11 Au Optronics Corp 半導體元件及電致發光元件及其製作方法
US20130020795A1 (en) 2011-07-20 2013-01-24 Consolidated Edison Company Of New York, Inc. Pipe coupling assembly and method for preventing longitudinal movement of coupling rings
CN102930819B (zh) * 2011-08-11 2015-05-06 群康科技(深圳)有限公司 显示器及其驱动方法
KR101854133B1 (ko) * 2011-10-28 2018-06-15 삼성디스플레이 주식회사 유기 발광 구조물의 형성 방법 및 유기 발광 표시 장치의 제조 방법
KR101493226B1 (ko) 2011-12-26 2015-02-17 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치의 화소 구동 회로의 특성 파라미터 측정 방법 및 장치
TWI463663B (zh) 2011-12-30 2014-12-01 Ind Tech Res Inst 半導體元件及其製造方法
TWI466091B (zh) 2012-02-15 2014-12-21 Innocom Tech Shenzhen Co Ltd 顯示面板、畫素驅動電路與驅動畫素方法
KR101375846B1 (ko) 2012-04-10 2014-03-18 엘지디스플레이 주식회사 박막트랜지스터 및 그 제조방법
CN102708798B (zh) * 2012-04-28 2015-05-13 京东方科技集团股份有限公司 一种像素单元驱动电路、驱动方法、像素单元和显示装置
US9193874B2 (en) 2012-07-16 2015-11-24 Empire Technology Development Llc Self-renewing hydrophilic organic coatings
WO2014021201A1 (ja) 2012-08-02 2014-02-06 シャープ株式会社 表示装置およびその駆動方法
US9214507B2 (en) 2012-08-17 2015-12-15 Apple Inc. Narrow border organic light-emitting diode display
WO2014046029A1 (ja) 2012-09-19 2014-03-27 シャープ株式会社 データ線駆動回路、それを備える表示装置、およびデータ線駆動方法
US9601557B2 (en) 2012-11-16 2017-03-21 Apple Inc. Flexible display
KR102028505B1 (ko) 2012-11-19 2019-10-04 엘지디스플레이 주식회사 유기발광 표시패널 및 이의 제조방법
KR20140066830A (ko) 2012-11-22 2014-06-02 엘지디스플레이 주식회사 유기 발광 표시 장치
CN102956649A (zh) 2012-11-26 2013-03-06 京东方科技集团股份有限公司 阵列基板、阵列基板制作方法及显示装置
JP2014130577A (ja) 2012-11-30 2014-07-10 Semiconductor Energy Lab Co Ltd 半導体装置及びプログラム
CN103000632B (zh) 2012-12-12 2015-08-05 京东方科技集团股份有限公司 一种cmos电路结构、其制备方法及显示装置
KR102109166B1 (ko) 2013-01-15 2020-05-12 삼성디스플레이 주식회사 박막 트랜지스터 및 이를 구비하는 표시 기판
KR102097150B1 (ko) 2013-02-01 2020-04-03 엘지디스플레이 주식회사 플렉서블 디스플레이 기판, 플렉서블 유기 발광 표시 장치 및 플렉서블 유기 발광 표시 장치 제조 방법
KR102222680B1 (ko) 2013-02-01 2021-03-03 엘지디스플레이 주식회사 플렉서블 디스플레이 기판, 플렉서블 유기 발광 표시 장치 및 플렉서블 유기 발광 표시 장치 제조 방법
US9740035B2 (en) 2013-02-15 2017-08-22 Lg Display Co., Ltd. Flexible organic light emitting display device and method for manufacturing the same
KR102023896B1 (ko) 2013-02-15 2019-09-24 삼성디스플레이 주식회사 표시기판 및 그 제조방법
CN103218970B (zh) * 2013-03-25 2015-03-25 京东方科技集团股份有限公司 Amoled像素单元及其驱动方法、显示装置
US9209207B2 (en) 2013-04-09 2015-12-08 Apple Inc. Flexible display with bent edge regions
KR20140127048A (ko) 2013-04-24 2014-11-03 삼성디스플레이 주식회사 유기 발광 표시 장치
US9911799B2 (en) 2013-05-22 2018-03-06 Samsung Display Co., Ltd. Organic light-emitting display apparatus and method of repairing the same
KR102060622B1 (ko) 2013-06-27 2019-12-31 삼성디스플레이 주식회사 유기 발광 표시 장치
US9574861B2 (en) 2013-07-05 2017-02-21 Nihaal Nath Remotely detectable ammunition
US9818765B2 (en) * 2013-08-26 2017-11-14 Apple Inc. Displays with silicon and semiconducting oxide thin-film transistors
US9412799B2 (en) 2013-08-26 2016-08-09 Apple Inc. Display driver circuitry for liquid crystal displays with semiconducting-oxide thin-film transistors
JP6495602B2 (ja) 2013-09-13 2019-04-03 株式会社半導体エネルギー研究所 発光装置
US10223975B2 (en) 2013-10-18 2019-03-05 Apple Inc. Organic light emitting diode displays with improved driver circuitry
KR102227474B1 (ko) 2013-11-05 2021-03-15 삼성디스플레이 주식회사 박막트랜지스터 어레이 기판, 유기발광표시장치 및 박막트랜지스터 어레이 기판의 제조 방법
KR102081993B1 (ko) 2013-11-06 2020-02-27 삼성디스플레이 주식회사 유기전계발광 표시장치와 그 구동방법
KR102235597B1 (ko) 2014-02-19 2021-04-05 삼성디스플레이 주식회사 유기 발광 디스플레이 장치 및 이의 제조 방법
US10325937B2 (en) 2014-02-24 2019-06-18 Lg Display Co., Ltd. Thin film transistor substrate with intermediate insulating layer and display using the same
US9490276B2 (en) 2014-02-25 2016-11-08 Lg Display Co., Ltd. Display backplane and method of fabricating the same
US9406705B2 (en) 2014-02-25 2016-08-02 Lg Display Co., Ltd. Display backplane having multiple types of thin-film-transistors
JP2015225104A (ja) 2014-05-26 2015-12-14 株式会社ジャパンディスプレイ 表示装置
CN104064149B (zh) 2014-07-07 2016-07-06 深圳市华星光电技术有限公司 像素电路、具备该像素电路的显示面板和显示器
US9543370B2 (en) 2014-09-24 2017-01-10 Apple Inc. Silicon and semiconducting oxide thin-film transistor displays
US9940303B2 (en) 2015-07-10 2018-04-10 Tempo Semiconductor, Inc. Method and apparatus for decimation in frequency FFT butterfly
US9818344B2 (en) 2015-12-04 2017-11-14 Apple Inc. Display with light-emitting diodes

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009157349A (ja) * 2007-12-05 2009-07-16 Sony Corp 表示装置
US20100182223A1 (en) * 2009-01-22 2010-07-22 Samsung Mobile Display Co., Ltd. Organic light emitting display device
JP2012256012A (ja) * 2010-09-15 2012-12-27 Semiconductor Energy Lab Co Ltd 表示装置

Also Published As

Publication number Publication date
TWI734263B (zh) 2021-07-21
US10096622B2 (en) 2018-10-09
JP2020064314A (ja) 2020-04-23
US20180033805A1 (en) 2018-02-01
US11587954B2 (en) 2023-02-21
DE112014003894T5 (de) 2016-06-09
JP6324507B2 (ja) 2018-05-16
US20200335528A1 (en) 2020-10-22
KR101892510B1 (ko) 2018-08-29
US10741588B2 (en) 2020-08-11
US20190006394A1 (en) 2019-01-03
GB2531223B (en) 2016-09-21
JP2023080093A (ja) 2023-06-08
TWI637505B (zh) 2018-10-01
US11876099B2 (en) 2024-01-16
US20240128274A1 (en) 2024-04-18
KR20170012583A (ko) 2017-02-02
KR101826209B1 (ko) 2018-02-06
KR101700388B1 (ko) 2017-01-26
US20210225890A1 (en) 2021-07-22
US20150055051A1 (en) 2015-02-26
KR102015756B1 (ko) 2019-08-28
KR20180015290A (ko) 2018-02-12
TWI688091B (zh) 2020-03-11
KR102001357B1 (ko) 2019-07-17
US20230154931A1 (en) 2023-05-18
WO2015031037A1 (en) 2015-03-05
US10707237B2 (en) 2020-07-07
TW202143480A (zh) 2021-11-16
TW201511256A (zh) 2015-03-16
US11177291B2 (en) 2021-11-16
JP7247301B2 (ja) 2023-03-28
US20220037374A1 (en) 2022-02-03
KR20160018825A (ko) 2016-02-17
TW201834238A (zh) 2018-09-16
CN108803181A (zh) 2018-11-13
JP2018117154A (ja) 2018-07-26
KR20170125133A (ko) 2017-11-13
CN105408813A (zh) 2016-03-16
KR20190085175A (ko) 2019-07-17
US20200075636A1 (en) 2020-03-05
TWI552333B (zh) 2016-10-01
US10998344B2 (en) 2021-05-04
TW201731095A (zh) 2017-09-01
TW201630180A (zh) 2016-08-16
GB2531223A (en) 2016-04-13
JP2016534390A (ja) 2016-11-04
GB201601681D0 (en) 2016-03-16
KR101794856B1 (ko) 2017-11-07
US9818765B2 (en) 2017-11-14
TWI593099B (zh) 2017-07-21
TW202005080A (zh) 2020-01-16
KR20180097782A (ko) 2018-08-31
CN105408813B (zh) 2018-09-07

Similar Documents

Publication Publication Date Title
JP2022023876A (ja) シリコン薄膜トランジスタ及び半導体酸化物薄膜トランジスタを有するディスプレイ
US9564478B2 (en) Liquid crystal displays with oxide-based thin-film transistors
GB2536148A (en) Displays with silicon and semiconducting oxide thin-film transistors
TWI836236B (zh) 具有矽及半導電性氧化物薄膜電晶體之顯示器及顯示像素

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20211029

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20211029

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20220815

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20221115

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20230213

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20230315

R150 Certificate of patent or registration of utility model

Ref document number: 7247301

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150