TWI249761B - Semiconductor device and manufacturing method thereof - Google Patents

Semiconductor device and manufacturing method thereof Download PDF

Info

Publication number
TWI249761B
TWI249761B TW091103464A TW91103464A TWI249761B TW I249761 B TWI249761 B TW I249761B TW 091103464 A TW091103464 A TW 091103464A TW 91103464 A TW91103464 A TW 91103464A TW I249761 B TWI249761 B TW I249761B
Authority
TW
Taiwan
Prior art keywords
semiconductor device
film
gate
circuit
channel
Prior art date
Application number
TW091103464A
Other languages
English (en)
Inventor
Shunpei Yamazaki
Hideomi Suzawa
Jun Koyama
Koji Ono
Original Assignee
Semiconductor Energy Lab
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Lab filed Critical Semiconductor Energy Lab
Application granted granted Critical
Publication of TWI249761B publication Critical patent/TWI249761B/zh

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13458Terminal pads
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/127Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement
    • H01L27/1274Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement using crystallisation of amorphous semiconductor or recrystallisation of crystalline semiconductor
    • H01L27/1277Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement using crystallisation of amorphous semiconductor or recrystallisation of crystalline semiconductor using a crystallisation promoting species, e.g. local introduction of Ni catalyst
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4908Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET for thin film semiconductor, e.g. gate of TFT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78618Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
    • H01L29/78621Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure with LDD structure or an extension or an offset region or characterised by the doping profile
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78618Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
    • H01L29/78621Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure with LDD structure or an extension or an offset region or characterised by the doping profile
    • H01L29/78627Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure with LDD structure or an extension or an offset region or characterised by the doping profile with a significant overlap between the lightly doped drain and the gate electrode, e.g. GOLDD
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/13629Multilayer wirings
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/136295Materials; Compositions; Manufacture processes

Description

1249761 A7
五、發明説明( 發明背景 1、發明領域 (請先閲讀背面之注意事項再填寫本頁) 本發明係關於具有由薄膜電晶體(以下稱爲丁 F T ) 構成的電路的半導體裝置及其製造方法。本發明另關於以 液晶顯示裝置(其中安裝液晶模組)爲代表的裝置和其上 安裝這種裝置作爲一部分的電子裝置。 注意,本說明書中的半導體裝置表示通常藉由利用半 導體特性而起作用的裝置,和爲半導體裝置之電光裝置、 發光裝置、半導體電路和電子裝置等。 2、相關技術說明 近年來,已經注意到了利用形成在具有絕緣表面的基 底上的半導體薄膜(約幾個到幾百!1 m厚)構成薄膜電晶 體(T F T )的技術。該薄膜電晶體廣泛地應用於電子裝 置如I C或電光裝置,並且對於其作爲影像顯示裝置的開 關元件的發展特別需要。 經濟部智慧財產局員工消費合作社印m 通常,液晶顯示裝置已知可當成影像顯示裝置。由於 與被動液晶顯示裝置相比,可獲得高解析度影像,因此在 各種情況中採用主動矩陣液晶顯示裝置。根據主動矩陣液 晶顯示裝置,當排列成矩陣的圖素電極受到驅動時,在螢 幕上顯示圖形。更詳細地說,當在選擇圖素電極和對應於 所選擇圖素電極的相對電極之間施加電壓時,光學地調制 位於圖素電極和相對電極之間的液晶層,且該光學調制由 觀察者識別爲顯示圖形。 本紙張尺度適用中國國家標準(CNS ) A4規格(2l〇x297公釐) 1249761 A7 B7 五、發明説明(> (請先閲讀背面之注意事項再填寫本頁) 這種主動矩陣液晶顯示裝置的使用範圍擴大了。對於 更高解析度、更高開口比、和高可靠性的要求隨著螢幕尺 寸的增加而增加。同時,對於生産率的提高和成本降低的 要求也增加。 通常,當採用鋁作爲上述T F T的閘極接線材料而製 造T F T時,藉由熱處理形成突起如小丘或晶鬚,且鋁原 子擴散到通道形成區。這樣,就産生了 T F T的操作失敗 和T F T特性的退化。爲解決這個問題,採用耐熱處理的 金屬材料,通常爲具有高熔點的金屬元素。但是,於此會 出現由於螢幕尺寸增加而使接線電阻增加的問題,且會引 起功耗等的增加。 發明槪要 因此,本發明的目的是提供一種即使在螢幕尺寸增加 時也能實現低功耗的半導體裝置的結構及其製造方法。 經濟部智慧財產局員工消費合作社印製¾ 根據本發明,閘極結構被做成疊層結構,其中主要含 有T a N或W的材料膜當成防止向通道形成區擴散的第一 層,主要含有A 1或Cu的低電阻材料膜當成第二層,主 要白有T i的材料膜當成第三層。這樣,可降低接線電阻 〇 根據在本說明書中所揭示之本發明之結構,包含由形 成在絕緣表面上的半導體層、形成在半導體層上的絕緣膜 ,和形成在絕緣膜上的閘極構成的T F T的半導體裝置的 特徵在於包含:包含有由與閘極相同材料製成的源極接線 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -5- 1249761 A7 B7 五、發明説明(灸 的第一 η通道T F T的圖素部分;包含由第二η通道 T F Τ和第三η通道丁 F Τ構成的電路的驅動電路;和由 與閘極相同的材料製成的端部分。 在上述結構中,閘極的特徵在於具有主要含有T a Ν (第一層)的材料膜、主要含有A 1 (第二層)的材料膜 和主要含有T i (第三層)的材料膜的疊層結構。而且, 閘極的特徵在於具有主要含有W (第一層)的材料膜、主 要含有A 1 (第二層)的材料膜和主要含有Ti (第三層 )的材料膜的疊層結構。 根據這種閘極結構,當採用I C P (感應耦合電漿) 蝕刻法時,閘極的端部可以形成爲錐形。注意,在本說明 書中的錐角表示由材料層的水平表面和側表面所形成的角 。而且,在本說明書中,具有錐角的側表面稱爲錐形,具 有錐形的部分稱爲錐部。 並且,在上述結構中,本發明的特徵在於第二η通道 T F Τ和第三η通道T F Τ構成E EM〇S電路或 E DM〇S電路。本發明的驅動電路由NMO S電路構成 ,該NMOS電路只由η通道TFT構成,並且圖素部分 的TFT也由η通道TFT構成。這樣,可簡化處理步驟 。一般的驅動電路是在由互補組合的η通道半導體元件和 Ρ通道半導體元件構成的CMO S電路基礎上設計的。但 是,根據本發明,驅動電路只由η通道TFT組合而成。 此外,爲了實現上述結構,根據本發明的結構,於此 提供半導體裝置之製造方法,該半導體裝置包含位於絕緣 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂 '哔· 經濟部智慧財產局員工消費合作社印製:::-: 1249761 A7 B7 五、發明説明(> 表面上的驅動電路、圖素部分和端部分,該方法包含以下 步驟: 在絕緣表面上形成半導體層; 在半導體層上形成第一絕緣膜; 在第一絕緣膜上形成閘極、圖素部分的源極接線、和 端部分的電極; 使用閘極當成掩模,向半導體層中添加提供η型的雜 質元素,以便形成η型雜質區; 蝕刻閘極以形成錐部; 形成覆蓋圖素部分的源極接線和端部分的第二絕緣膜 ;和 在第二絕緣膜上形成驅動電路的閘極接線和源極接線 〇 在上述結構中,其特徵在於,在形成閘極、圖素部分 的源極接線和端部分的電極的步驟中,主要含有T a Ν的 材料膜、主要含有A 1的材料膜和主要含有T i的材料膜 形成爲疊層,然後採用掩模進行鈾刻,以便形成聞極、圖 素部分的源極接線、和端部分的電極。並且,在上述結構 中,其特徵在於,在形成閘極、圖素部分的源極接線和端 部分的電極的步驟中,主要含有W的材料膜、主要含有 A 1的材料膜和主要含有T i的材料膜形成爲疊層,然後 採用掩模進行蝕刻,以便形成閘極、圖素部分的源極接線 、和端部分的電極。 而且,根據本發明,可以製造具有在上述結構中的圖 f請先閱讀背面之注意事項再填寫本頁}
經濟部智慧財產局員工消費合作社印製-:·;: 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) ' 1249761 經 濟 部 智 慧 財 產 局 消 費 合 社 印 1 A7 B7 五、發明説明(多 素部分和驅動電路的液晶顯示裝置,或具有包含在上述結 構中的圖素部分和驅動電路的〇L E D的發光裝置。 並且,根據本發明,由於省略了p通道TFT的製造 步驟,因此簡化了液晶顯不裝置或發光裝置的製造步驟, 並降低了製造成本。 圖式簡單說明 在附圖中: 圖1 A— 1 C表示AM— L CD的製造步驟; 圖2 A和2 B表示AM - L CD的製造步驟; 圖3表示AM— L CD的製造步驟; 圖4是圖素的頂視圖; 圖5表示液晶模組的外觀; 圖6是透射型液晶顯示裝置的剖面圖; 圖7A和7 B表示NM〇S電路的結構; 圖8 A和8 B表示移位暫存器的結構; 圖9是本發明的圖素部分的頂視圖; 圖1 〇是本發明的圖素部分的剖面圖; 圖1 1A - 1 1C表示電子裝置的例子; 圖1 2A和1 2 B表示電子裝置的例子; 圖1 3是在鈾刻之後觀察的S E Μ影像; 圖1 4是在蝕刻之後觀察的S Ε Μ影像; 圖1 5表示可靠性(2 0小時安全電壓和1 〇年安:全 電壓)和在驅動電路的T F Τ中的L ο ν長度間的關彳系; 本紙張尺度適用中國國家標準(CNS ) Α4規格(21〇Χ297公釐) (請先閲讀背面之注意事項再填寫本頁) -8 - 1249761 A7 B7 五、發明説明(备 圖1 6 A和1 6 B分別是E L元件的頂視圖和其剖面 圖; 圖1 7是E L元件的剖面圖; 圖1 8表示閘極側驅動電路的結構; 圖1 9是解碼器輸入訊號的時間圖;和 圖2 0表示源極側驅動電路的結構。 主要元件對照表 10 0 基底 101 底絕緣膜 101a 第一氮氧化矽膜 101b 第二氮氧化矽膜 110—115 掩模 102-106 半導體層 107 閘極絕緣膜 108a 鎢膜 10 8b 鋁膜 108c 鈦膜 117-122 第一形狀導電層 1 1 7 a — 1 2 2 a 第一導電層 117b - 122b 第二導電層 1 1 7 c - 1 2 2 c 第三導電層 116 閘極絕緣膜 124-129 第二形狀導電層 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 #. 經濟部智慧財產局員工消費合作社印製ί -9 - 1249761 A7 B7 五、發明説明(> 1 2 4 a — 1 2 9 a 第一導電層 124b-129b 第二導電層 1 2 4 c - 1 2 9 c 第三導電層 123 閘極絕緣膜 130—134 第一雜質區 1 3 5,1 3 6 掩模 180-182 第二雜質區 137-141 第三雜質區 15 1 第一中間層絕緣膜 15 2 第二中間層絕緣膜 127 源極接線 153—158 接線 159 連接接線 160 閘極接線 16 1 圖素電極 16 2 電容接線
401 ,402,403,404 η通道TFT (請先閲讀背面之注意事項再填寫本頁) 訂 释· 經濟部智慧財產局員工消費合作社印製gi 4 〇 5 儲 存 電 容 4 0 6 驅 動 電 路 4 0 7 圖 素 部 份 1 6 5 通 道 形成 區 1 6 6 第 二 雜 質 區 1 6 7 第 二 雜 質 168 通道形成區 本紙張尺度適用中國國家標準(CNS ) A4規格(210X29?公釐) -10- 1249761 ΑΊ Β7
經濟部智慧財產局員工消費合作社印J.-':;-I 五、發明説明 i ( 1 6 9 第 二雜 質 1 7 0 第 三雜 質 區 1 7 1 通 道形成 1 7 2 第 一雜 質 區 1 7 3 第 三雜 質 區 1 7 6 第 三雜 質 區 1 7 7 第 二雜 質 區 2 〇 0 相 對基 底 2 0 7 密 封劑 2 0 9 外 部輸 入 2 1 1 F PC 2 1 0 接 線 2 0 3 a , 2 0 3 b 2 0 1 a 閘極 側 驅 8 〇 3 b 遮光 層 2 0 1 b 源極 側 驅 2 0 2 濾 色器 2 0 5 圖 素部 份 3 1 0 背 光 3 1 1 導 光板 3 1 2 蓋 3 〇 9 極 化板 4
2,33 增強型η通道TFT 耗盡型n通道TFT 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) (請先閲讀背面之注意事項再填寫本頁) -11 - 1249761 A7 B7 五、發明説明(士
經濟部智慧財產局員工消費合作社印t.r-.I 4 〇 4 1 正 反 器 電 路 4 2 , 4 3 E 型 N Τ F Τ 1 1 〇 1 第 — 半 導 體 層 1 1 〇 2 5 1 1 0 3 第 二 半 導體層 1 1 0 4 第 — 電 極 1 1 0 5 第 二 電 極 1 1 0 6 源 極 接 線 1 1 0 7 閘 極 接 線 1 1 0 8 1 1 0 9 共 同 接 線 1 1 1 0 連 接 電 極 1 1 1 1 圖 素 電 極 9 〇 2 圖 素 部 份 9 〇 1 源 極 側 驅 動 電 路 9 〇 3 閘 極 側 驅 動 電 路 9 0 0 基 底 9 1 8 密 封 構 件 9 1 9 保 護 膜 9 2 0 蓋 構 件 9 2 1 乾 燥 劑 9 0 8 接 線 9 1 0 絕 緣 膜 9 1 2 圖 素 電 極 9 1 1 電 流 控 制 T F Τ 9 1 3 9 1 4 η 通 道 Τ F Τ (請先閲讀背面之注意事項再填寫本頁) 訂 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -12- 1249761 A7 B7 五、發明説明()|〇 經濟部智慧財產局員工消費合作社印製:gl 8 0 9 電 極 8 〇 6 雜 質 區 9 1 6 Ε L 層 9 1 7 陰 極 9 0 9 F Ρ C 1 〇 〇 0 基 底 1 0 1 0 絕 緣膜 1 0 0 2 圖 素部份 1 0 0 3 閘 極側驅 動 電路 1 0 1 1 電 流控制 丁 FT 1 0 1 2 圖 素電極 1 0 1 3 5 1 0 14 η通道T F T 1 0 1 5 築 堤 1 〇 1 6 Ε L層 1 0 1 7 陽 極 1 0 0 9 F PC 1 0 〇 8 接 線 1 0 1 8 密 封構件 1 0 1 9 保 護膜 1 0 2 0 蓋 構件 1 0 2 1 乾 燥劑 4 〇 0 解 碼 器 4 〇 1 緩 衝 部份 4 0 2 輸 入 訊號線 (請先閱讀背面之注意事項再填寫本頁) 、訂 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -13- 1249761 A7 B7 五、發明説明()n 經濟部智慧財產局員工消費合作社印製el 4 〇 3 a -4 0 3 C NAN D電路 4 〇 4 — 4 0 6 η 通道T F T 4 〇 7 — 4 0 9 η 通道T F T 4 1 〇 負電源線 4 1 1 輸出線 4 1 3 a -4 1 3 c 緩衝器 4 1 4 — 4 16 η 通道T F T 4 1 7 正電源線 4 1 8 閘極接線 4 1 9 負電源線 4 2 1 解碼器 4 2 2 閂鎖器 4 2 3 緩衝部份 4 2 4 第一級閂鎖器 4 2 5 第二級閂鎖器 4 2 6 a -4 2 6 c n通道T F T 4 2 7 單元 4 2 8 輸出線 4 2 9 視頻訊號線 4 3 0 a -430 c 電容 4 3 1 a -4 3 1 c n通道T F T 4 3 2 閂鎖訊號線 4 3 3 a -4 3 3 c 電容 4 3 4 源極接線 (請先閲讀背面之注意事項再填寫本頁) 訂 # 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -14- 1249761 A7 B7 五、發明説明()2 經濟部智慧財產局員工消費合作社印製一':-· 2 0 0 1 本 體 2 〇 0 2 影 像 輸 入 部 份 2 0 〇 3 顯 示 部 份 2 0 〇 4 鍵 盤 2 2 〇 1 本 體 2 2 0 2 相 機 部 份 2 2 0 3 影 像 接 收 部 份 2 2 0 4 操 作 開 關 2 2 〇 5 顯 示 部 份 2 4 〇 1 本 體 2 4 0 2 顯 示 部份 2 4 0 3 揚 聲 器 部 份 2 4 0 4 記 錄 媒 體 2 4 〇 5 操 作 開 關 3 〇 0 1 本 體 Π-ΐΖ. 3 〇 0 2 顯 示 部 份 3 0 〇 3 顯 示 部 份 3 0 0 4 記 錄 媒 體 3 0 0 5 操 作 開 關 3 〇 0 6 天 線 3 1 0 1 本 體 3 1 0 2 支持 座 3 1 0 3 顯 示 部 份 (請先閱讀背面之注意事項再填寫本頁) 、訂 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -15- 1249761 A7 B7 五、發明説明()3 較佳實施例的詳細說明 下面將說明本發明的實施方式。 首先,在基底上形成底絕緣膜,然後藉由第一光微顯 影步驟形成具有預定形狀的半導體層。 接著,形成覆蓋半導體層的絕緣膜(包含閘極絕緣膜 )。在絕緣膜上疊置第一導電膜、第二導電膜和第三導電 膜。利用第二光微顯影步驟對疊層膜進行第一鈾刻處理, 以便形成由第一導電層和第二導電層構成的閘極、圖素部 分的源極接線和端部分的電極。注意,在本發明中,在形 成閘極之後,在中間層絕緣膜上形成閘極接線。 接下來,在第二光微顯影步驟中形成的抗鈾劑掩模保 留的狀態下,向半導體層添加提供η型的雜質元素(磷等 ),以便以自對準方式形成η型雜質區(具有高濃度)。 然後,在第二光微顯影步驟中形成的抗蝕劑掩模保留 的狀態下,改變蝕刻條件,進行第二蝕刻處理,形成具有 錐部的第一導電層(第一寬度)、第二導電層(第二寬度 )和第三導電層(第三寬度)。注意,第一寬度比第二寬 度寬,第二寬度比第三寬度寬。於此,由第一導電層、第 一導電層和第三導電層構成的電極成爲η通道T F Τ的閘 極(第一^聞極)。 主要含有T a Ν或W的材料膜當成第一導電層,以防 止向通道形成區擴散,該第一導電層與絕緣膜接觸。而且 ,主要含有A 1或Cu的低電阻材料膜可當成第二導電層 。此外,具有低接觸電阻的、主要含有T i的材料膜可當 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印襄一 -16- 1249761 A7 B7 五、發明説明()4 成第三導電層。 接著,在去掉抗蝕劑掩模之後,用第一閘極做掩模, 藉由絕緣膜向半導體層中添加提供η型的雜質元素。 而後,藉由第三光微顯影法(步驟)形成抗蝕劑掩丰莫 ,並且爲了降低圖素部分中的T F Τ的截止電流,添加提 供η型的雜質元素。 然後,形成中間層絕緣膜並在其上形成透明導電膜° 利用第四光微顯影法(步驟)定圖樣透明導電膜,形成圖 素電極。然後,利用第五光微顯影步驟形成接觸孔。於此 ,形成到達雜質區的接觸孔、到達閘極的接觸孔和到達源 極接線的接觸孔。 接著,形成由低電阻金屬材料製成的導電膜。藉由第 六光微顯影步驟形成閘極接線、用於連接源極接線和雜質 區的電極、和用於連接圖素電極和雜質區的電極。在本發 明中,閘極接線藉由提供在中間層絕緣膜中的接觸孔與第 一閘極或第二閘極電連接。並且,源極接線藉由提供在中 間層絕緣膜中的接觸孔與雜質區(源區)電連接。此外, 與圖素電極連接的電極藉由提供在中間層絕緣膜中的接觸 孔與雜質區(汲區)電連接。 這樣,藉由總共進行六次光微顯影步驟,即採用六個 掩模,可以形成包含具有圖素TFT(η通道TFT)的 圖素部分和具有如圖7A所示的EEMOS電路(n通道 丁 F T )的驅動電路的元件基底。注意,於此顯示製造透 射型顯示裝置的例子。但是,也可以採用具有高反射特性 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 辱. 經濟部智慧財產局員工消費合作社印製·?.! -17- 1249761 A7 B7 經 濟 部 智 慧 財 產 局 消 費 合 作 社 印 五、發明説明()5 的材料用於圖素電極而製造反射型顯示裝置。當製造反射 型顯示裝置時,由於圖素電極可以與閘極接線同時形成, 因此可採用五個掩模形成元件基底。 而且,可以製造具有〇LED (有機發光裝置)的主 動矩陣發光裝置。即使在發光裝置的情況下,整個驅動電 路由η通道TFT構成,圖素部分也由多數η通道TFT 構成。在採用〇LED的發光裝置中,至少當成開關元件 的T F T和用於對〇L E D傳送電流的T F T提供在每個 圖素中。不管圖素的電路結構和驅動方法如何,與 〇L E D電連接並對其傳送電流的T F T可以當成η通道 T F Τ 〇 〇L E D具有包含藉由對其施加電場(電致發光)實 現發光的有機化合物(有機發光材料)的層(以下稱爲有 機發光層)、陽極和陰極。有機化合物的發光包含從單重 激發態返回到基態時産生的光發射(熒光)和從三重激發 態返回到基態時産生的光發射(磷光)。在本發明的發光 裝置的情況下,上述光發射中,可以採用其中一種光發射 ,也可以採用兩種光發射。 注意,在本說明書中,形成在〇LED中的陽極和陰 極之間的所有層定義爲有機發光層。具體而言,有機發光 層包含發光層、電洞注入層、電子注入層、電洞傳送層和 電子傳送層。基本上,OLED具有其中陽極、發光層和 陰極按順序疊置的結構。除了這種結構之外,還有以下情 況:OLED具有其中陽極、電洞注入層、發光層和陰極 本紙張尺度適用中國國家標準(CNS ) A4規格(210x297公釐) (請先閲讀背面之注意事項再填寫本頁) -18 1 1249761 Α7 Β7 五、發明説明()6 按順序疊置的結構,或其中陽極、電洞注入層、發光層、 電子傳送層和陰極按順序疊置的結構。 並且,在形成導電膜之前,藉由組合增強型或耗盡型 M〇S形成如圖7B所示的EDMOS電路時,預先形成 掩模,並向將成爲通道形成區的半導體層中選擇添加屬於 周期表的1 5族的元素(較佳爲磷)或屬於周期表的1 3 族元素(較佳爲硼)。在這種情況下,可採用七個掩模形 成元件基底。 這裏已經採用η通道T F. T進行說明。但是,無須說 明,藉由採用Ρ型雜質元素代替η型雜質元素可形成ρ通 道TFT。在這種情況下,整個驅動電路由ρ通道TFT 構成,圖素部分也由P通道TFT構成。 下面在實施例的基礎上將更詳細地說明利用上述結構 實現的本發明。 (實施例) 〔實施例1〕 下面用圖1 A — 1 C到圖6說明本發明的實施例。這 裏,將詳細說明在同一基底上同時製造構成圖素部分的 T F T和構成提供在圖素部分的週邊的驅動電路T F T ( 只有η通道T F T )的方法。 在圖1Α中,玻璃基底、石英基底、陶瓷基底等可當 成基底1 0 0。也可採用在表面上形成絕緣膜的矽基底、 金屬基底或不銹鋼基底。而且,還可以採用具有耐本例中 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印.t; -19- 1249761 A7 B7 五、發明説明()7 的處理溫度的耐熱性的塑膠基底。 (請先閲讀背面之注意事項再填寫本頁) 然後,如圖1 A所示,在基底1 0 〇上形成由絕緣膜 如氧化矽膜、氮化矽膜、或氮氧化矽膜(S i 0 x N y )製 成的底絕緣膜1 0 1。作爲典型例子,採用其中底絕緣膜 1 0 1採用兩層結構的疊層結構,採用s i Η 4、N Η 3和 Ν2 ◦作爲反應氣體,形成厚度爲5 0 nm — 1 Ο 〇 nm的 第一氮氧化矽膜1 Ο 1 a,用S i Η 4和N 2〇做反應氣體 ,形成厚度爲1 Ο 0 nm - 1 5 0 nm的第二氮氧化矽膜 1 Ο 1 b。並且,厚度爲1 Onm或以下的氮化矽膜可當 成底絕緣膜1 0 1。當採用氮化矽膜時,除了如作爲阻擋 層的效果之外,還具有在將在後面進行的吸氣步驟中提高 吸氣效率的效果。在吸氣時,鎳可以移動到具有高氧濃度 的區域。這樣,採用氮化矽膜作爲與半導體膜接觸的底絕 緣膜是非常有效的。而且,可以採用其中按順序疊置第一 氮氧化矽膜、第二氮化矽膜和氮化矽膜的三層結構。 經濟部智慧財產局員工消費合作社印f,』 藉由使形成在底絕緣膜1 0 1上的非晶半導體膜結晶 ,獲得作爲主動層的半導體膜。非晶半導體膜的厚度爲 3 Ο n m - 6 Ο n m。之後,採用具有促進結晶的催化作 用的金屬元素(本例中爲鎳),以用旋塗器向非晶半導體 膜的表面上施加含有重量百分比1 P pm - 1 0 Ο p pm 的鎳的乙酸鎳溶液,形成含催化劑層。 保持非晶半導體膜與含催化元素層接觸的狀態,進行 用於結晶的熱處理。在本例中,熱處理是藉由R T A法進 行的。用於加熱的燈光源打開1秒- 6 0秒,較佳3 0秒 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -20- 1249761 A7 B7 五、發明説明()8 一 6 0秒,並重復這個操作1次一 10次,較佳2次-6 次。雖然燈光源的發光強度設定爲任意強度,加熱/半_ H 膜以便在6 0 0 t - 1 0 〇 CTC、較佳約6 5 〇它-7 5 0 t:暫態加熱。即使獲得這個高溫,半導體膜立即被 加熱,並且沒有基底1 0 0本身彎曲和變形的情況。藉由 這種方式,非晶半導體膜結晶,得到結晶半導體膜。 爲了進一步提高結晶比(結晶成分在膜中總體積的百 分比)和修復留在晶粒中的缺陷,用雷射照射結晶半導體 膜。作爲雷射,可採用具有4 0 0 n m或以下波長的準分 子雷射、Y A G雷射的二次諧波、或其三次諧波。在任何 情況下,採用具有約1 0 Η z - 1 〇 〇 〇 Η z的重復頻率 的脈衝雷射,利用光學系統將該雷射聚光成1 〇 〇 m J / c m 2 - 4 0 0 m J / c m 2 ,用於結晶半導體膜的雷射處 理可以在9 0% - 9 5%的重疊比下進行。 注意,於此顯示採用脈衝雷射的例子。但是,也可以 採用連續振蕩雷射。爲了在非晶半導體膜結晶時得到具有 大晶粒尺寸的晶體,較佳採用能産生連續振蕩的固體雷射 器,使用基波的二次諧波到四次諧波之一。通常,可採用 N d : Y V〇4雷射(基波:1 〇 6 4 n m )的二次諧波( 5 3 2 n m )或三次諧波(3 5 5 n m )。當採用連續振 蕩雷射器時,從具有1 0W輸出的連續振蕩YV〇4雷射器 發射的雷射被非線形光學元件轉換成諧波。並且,有在諧 振器中定位Y V 0 4晶體和非線形光學元件及發射諧波的 法。然後,利用光學系統使雷射較佳的在照射表面上形成 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) *11 經 濟 部 智 慧 財 產 局 員 X 消 費 合 作 社 印 -21 - 1249761 A7 B7 五、發明説明()9 爲矩形或橢圓形並照射到要處理的目標上。此時,需要約 〇 · 01MW/cm2— l〇〇MW/cm2 (較佳爲 〇 _ lMW/cm2 - l〇MW/cm2)的能量密度。然 後,可以將半導體膜以約10cm/s — 2000cm/ s的速度相對於雷射移動,以便被照射。 注意,這裏採用在用鎳作爲促進矽結晶的金屬元素的 熱結晶之後照射雷射的技術。但是,可以在不添加鎳的情 況下,藉由連續振蕩雷射(Y V〇4雷射的二次諧波)使非 晶矽膜結晶。 接著,進行吸氣處理,以便去掉包含在結晶半導體膜 中的催化元素。在結晶半導體膜上形成阻擋層。作爲阻擋 層,形成多孔膜,藉由熱處理使催化元素(鎳)可以移動 到吸氣側,然後在去掉吸氣位置的步驟中使用的蝕刻液不 滲透。例如,可以採用藉由用臭氧水處理形成的化學氧化 物膜或矽氧化物(S i〇X )膜。在本說明書中,具有這種 特性的膜特別稱爲多孔膜。 接著,包含惰性氣體元素的半導體膜形成爲吸氣部分 。在本例中,在利用電漿c V D法、濺射法等形成膜的階 段或在膜形成之後在藉由離子摻雜法或離子注入法添加的 階段,形成包含濃度爲1 X 1 0 1 9 — 1 X 1 〇 2 2 / c m 3 、較佳爲1 X 1 0 2 〇 — 1 X 1 〇 2 1 / C m 3的惰性氣體元 素的半導體膜。 之後,進行採用燈光源的熱處理如R T A法或採用爐 子的熱處理,使催化元素在縱向移動到吸氣部分。這個熱 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 聲· 經濟部智慧財產局員工消費合作社印製^ -22- 1249761 A7 B7 五、發明説明(会〇 處理還使用當成退火。關於加熱條件,用於加熱的燈光源 打開1秒一 6 0秒,較佳3 0秒一 6 0秒,這個操作重復 1次一 1 0次,較佳2次- 6次。雖然燈光源的光發射強 度設定爲任意強度,半導體膜被加熱以便在6 0 0 °C -1 0 0 CTC、較佳約7 0 0 t: - 7 5 0 °C暫態加熱。 完成吸氣步驟之後,選擇鈾刻由非晶半導體構成的吸 氣部分,以便去掉該部分。作爲蝕刻方法,可採用在不用 電漿的情況下利用C 1 F 3的乾蝕刻,或藉由鹼性溶液如 包含 或氫氧化四乙銨(化學式:(CH3)4N〇H)的 水溶液的濕蝕刻。此時,阻擋層1 0 6當成蝕刻停止層。 而且,可以在後面步驟中利用氫氟酸去掉阻擋層1 0 6。 爲了提高結晶,在結晶步驟之後可以照射雷射。 隨後,藉由蝕刻成預定形狀,處理得到的結晶半導體 膜,形成以島形分開的半導體層1 0 2 - 1 0 6。 形成半導體層1 0 2 - 1 0 6之後,爲了控制η通道 T F Τ的〔臨界値(V t h )對其添加提供ρ型的雜質元 素。屬於周期表1 3族的元素,如硼(B )、鋁(A 1 ) 或鎵(G a )已知爲對半導體提供P型的雜質元素。
接下來,形成覆蓋以島狀分開的半導體層1 0 2 -1〇6的閘極絕緣膜1 〇 7。閘極絕緣膜1 〇 7是利用電 漿C V D法或濺射法並由包含矽的絕緣膜形成的,其厚度 設定爲4 0 n m — 1 5 0 n m。。當然,閘極絕緣膜 1〇7還可以當成包含矽的單層絕緣膜或其疊層結構。 當採用氧化矽膜時,利用電漿C V D法混合T E〇S 本紙張尺度適用中國國家標準(CNS ) A4規格(21〇X297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印11 -23- 1249761 經 濟 部 智 慧 財 產 局 消 費 合 作 社 印 A7 B7 五、發明説明(幻 (原矽酸四乙酯)和〇2,反應壓力設定爲4 0 p a,基底 溫度設定爲30CTC — 400 t。然後,在0 · 5W/ cm2— 〇 · 8W/cm2 的高頻(13 · 56MHz)功 率密度下進行放電,形成氧化矽膜。之後,當對如此形成 的氧化矽膜在4 0 0 °C - 5 0 0 °C下進行熱處理時,可以 得到作爲閘極絕緣膜的最佳性能。 在閘極絕緣膜1 0 7上疊加膜厚爲2 0 n m - 1 0 0 n m的作爲第一導電膜的鎢(W )膜1 0 8 a、膜厚爲 1 OOnm - 500nm的作爲第二導電膜的鋁(A 1 ) 膜108b、和膜厚爲20nm— l〇〇nm的鈦(Ti )膜1 0 8 c。這裏,在閘極絕緣膜上按順序疊加膜厚爲 5 0 n m的鎢膜、膜厚爲5 0 0 n m的銘和欽的合金( A 1 - T i )膜、和膜厚爲3 0 n m的鈦膜。 用於形成閘極的導電材料是由選自由T a、W、T i 、Μ ο、A 1、和C u構成的組的元素、主要包含上述元 素的合金材料、或主要包含上述元素的化合物材料構成。 以用雜質元素如磷摻雜的多晶矽膜爲代表的半導體膜還可 以當成第一導電膜。另外,還可以採用其中第一導電膜由 鎢(W )膜構成、第二導電膜由C u膜構成和第三導電膜 由鈦(T i )膜構成的組合,其中第一導電膜由氮化鉅( T a N )膜構成、第二導電膜由鋁(A 1 )膜構成和第三 導電膜由鈦(T i )膜構成的組合,其中第一導電膜由氮 化鉅(T a N )膜構成、第二導電膜由A 1膜構成的組合 ,以及其中第一導電膜由氮化钽(T a N )膜構成、第二 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) -24- 1249761 A7 B7 五、發明説明(含2 導電膜由C u膜構成、和第三導電膜由鈦(T i )膜構成 的組合。 (請先閲讀背面之注意事項再填寫本頁) 接著,如圖1 B所示,藉由光源曝光步驟形成由抗蝕 劑構成的掩模1 1 0 - 1 1 5,進行鈾刻處理,用於形成 閘極和接線。在第一鈾刻條件和第二蝕刻條件下進行第一 鈾刻處理。對於這個鈾刻,較佳採用I C P (感應耦合電 漿)蝕刻法。當採用I C P蝕刻法和適當控制蝕刻條件( 施加給線圈型電極的功率的量、施加給位於基底側的電極 的功率的量、位於基底側的電極的溫度等)時,膜可以被 蝕刻成預定錐形。注意,以C 1 2、B C 1 3、S i C 1 4 、CC 14等爲代表的氯化物體系氣體,以CF4、SF6 、NF3等爲代表的氟系氣體,或〇2可當成合適的鈾刻氣 體。 雖然使用的蝕刻氣體不限,但是這裏採用B C 1 3、 經濟部智慧財產局員工消費合作社印氣以 C 1 2和〇2是合適的。它們的反應氣體流速的比設定爲 65:10:5 (seem)。在1.2Pa壓力下給線 圈型電極施加具有450W和13·56MHz的RF功 率,産生電漿,並進行鈾刻1 1 7秒。而且,對基底側( 樣品階段)傳送具有3 0 0 W和1 3 . 5 6 Μ Η z的R F 功率,以便基本上施加負的自偏壓。注意,位於基底側的 電極的面積尺寸爲12·5cMx12·5cm。而且, 線圏型電極(這裏爲其中提供線圈的石英盤)爲圓盤,其 面積尺寸爲2 5 c m直徑。在第一蝕刻條件下蝕刻W膜, 將第一導電層的端部形成爲錐形。 本張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -25- 1249761 A7 B7 五、發明説明(b 此後,第一蝕刻條件改變爲第二蝕刻條件。c F 4、 C 1 2和〇2當成蝕刻氣體,它們各自的氣體流速比爲2 5 :25 ·· 10 (seem)。在IPa壓力下將具有 500W和13·56MHz的RF功率輸送給線圏型電 極,以便産生電漿,由此進行鈾刻約3 0秒。並且,對基 底側(樣品階段)傳送具有2 0 W和1 3 · 5 6 Μ Η z的 R F功率,以便基本上施加負的自偏壓。在其中混合了 C F 4和C 1 2的第二蝕刻條件中,W膜和T a Ν膜被蝕刻 到相同程度。注意,爲了在不在閘極絕緣膜上留下任何殘 餘物的情況下進行鈾刻,鈾刻時間較佳以約1 0 % - 2 0 %的速度增加。 在第一蝕刻處理中,當由抗蝕劑構成的掩模的形狀合 適時,第一和第二導電層的端部由於施加給基底側的偏壓 的效果而成爲錐形。錐部的角度爲1 5 - 45。藉由這種 方式,藉由第一蝕刻處理形成由第一導電層、第二導電層 和第三導電層(第一導電層117a - 122a、第二導 電層1 17b — 122b、和第三導電層1 17c — 1 22 c )構成的第一形狀導電層1 1 7 — 1 2 2。參考 數字1 1 6表示閘極絕緣膜。沒有用第一形狀導電層 117 - 122覆蓋的區域被蝕刻約20 — 5〇nm,以 便形成較薄區。 於此,製備樣品,並對蝕刻條件進行實驗。關於該樣 品,與在本例中的情況下一樣,按順序在石英基底上疊置 膜厚爲5 0 n m的鎢膜、膜厚爲5 0 0 n m的鋁和鈦的合 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製^ -26- 1249761 A7 B7 五、發明説明(h 金(A 1 — T i )膜、和膜厚爲3 0 n m的鈦膜。圖1 3 是在與上述第一蝕刻處理相同條件下進行蝕刻之後,立即 藉由用S E Μ觀察樣品得到的影像。這樣,圖1 3中所示 的導電層的形狀可假設爲第一形狀導電層。 在不去掉由抗蝕劑構成的掩模1 1 0 - 1 1 5的情況 下,進行第二鈾刻處理,如圖1 c所示。B C 1 3和C 1 2 當成蝕刻氣體,它們各自的氣體流速比設定爲2 0 / 6 0 (seem)。在1.2Pa壓力下將具有600W和 1 3 . 5 6 Μ Η z的R F功率傳送給線圈型電極,由此進 行蝕刻。並且,對基底側(樣品階段)傳送具有1 0 0 W 和13.56MHz的RF功率。在第二蝕刻處理中進行 的第三蝕刻條件下鈾刻第二導電層。藉由這種方式,在上 述第三蝕刻條件下各向異性地蝕刻含有很少量鈦的鋁膜, 以便形成第二形狀導電層1 2 4 - 1 2 9 (第一導電層 124a — 129a、第二導電層 124b-129b、 和第三導電層124c - 129c)。參考數字123表 示閘極絕緣膜。沒有用第一形狀導電層1 2 4 - 1 2 9覆 蓋的區域被輕微蝕刻,以便形成較薄區。而且,如圖1 B 和1 C所示,假設第一導電層的錐部具有相同的長度。但 是,實際上,由於接線寬度的相關性,第一導電層的錐部 長度可以根據接線寬度而改變。 這裏,如在上述情況那樣,製備樣品並對蝕刻條件進 行實驗。作爲樣品,與在本例中的情況下一樣,按順序在 石英基底上疊置膜厚爲5 0 nm的鎢膜、膜厚爲5 0 0 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印M1 -27- 1249761 Α7 Β7 五、發明説明(会5 n m的鋁和鈦的合金(A 1 - T i )膜、和膜厚爲3 0 n m的鈦膜。圖1 4是在與上述第一蝕刻處理相同條件下 進行蝕刻然後進行第二蝕刻處理之後,立即藉由用S E Μ 觀察樣品得到的影像。這樣,圖1 4中所示的導電層的形 狀可假設爲第二形狀導電層。 然後,在不去掉由抗蝕劑構成的掩模的情況下進行第 一摻雜處理,以便對半導體層添加提供η型的雜質元素。 該摻雜處理可以藉由離子摻雜法或離子注入法進行。關於 離子摻雜法的條件,劑量設定爲1 · 5 X 1 0 1 4 a t oms/cm2,加速電壓設定爲6〇keV— 1〇〇 k eV。屬於周期表1 5族的元素、通常爲磷(P)或砷 (A s )當成提供η型的雜質元素。在這種情況下,導電 層1 2 4 - 1 2 8成爲提供η型的雜質元素的掩模,因此 以自對準方式形成第一雜質區1 2 3 - 1 2 7。給第一雜 質區 130 — 1 34 以 lx 1016/cm3-lx 1〇17 / c m 3的濃度範圍添加提供η型的雜質元素。 接著,如圖2 Α所示,形成由抗蝕劑製成的掩模 1 3 5和1 3 6,並進行第二摻雜處理。掩模1 3 5是用 於保護構成驅動電路中的η通道T F T的半導體層的通道 形成區和其週邊區的掩模。掩模1 3 6是用於保護構成圖 素部分中的T F Τ的半導體層的通道形成區和其週邊區的 掩模。而且,在圖2Α中,爲方便起見,假設第一導電層 的錐部具有相同長度。但是,實際上,第一導電層的錐部 長度可以根據接線寬度而改變。這樣,當在同一基底上提 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印M:r·! -28 - 1249761 A7 B7 五、發明説明(>6 供具有不同接線寬度的多數接線時,要摻雜的區域的寬度 彼此不同。 (請先閲讀背面之注意事項再填寫本頁) 關於第二摻雜處理中的離子摻雜法的條件,劑量設定 爲1 · 5x 1 015a t oms/cm2,加速電壓設定爲 6 0keV— lOOkeV。摻雜磷(P)。這裏,採用 在第一形狀導電層1 2 4 - 1 2 8和閘極絕緣膜1 2 3之 間的膜厚差在各個半導體層中形成雜質區。當然,不對以 掩模135和136覆蓋的區域添加磷(P)。藉由這種 方式,形成第二雜質區180-182和第三雜質區 137—141。對第三雜質區137—141以lx 1 〇2Q/cm3— lx 1 〇21/cm3的濃度範圍添加提供 η型的雜質元素。而且,藉由閘極絕緣膜的膜厚差,以比 第三雜質區低的濃度形成第二雜質區。這樣,對第二雜質 區以lx 1 018/cm3— lx 1 〇19/cm3的濃度範圍 添加提供η型的雜質元素。 經濟部智慧財產局員工消費合作社印t.i. 藉由上述步驟,在各個半導體層中形成具有η型導電 類型的雜質區。第二形狀導電層1 2 4 - 1 2 7成爲閘極 。而且,第二形狀導電層1 2 8成爲構成圖素部分中的儲 存電容的一個電極。此外,第二形狀導電層1 2 9構成圖 素部分中的源極接線。
接著,形成基本上覆蓋整個表面的第一中間層絕緣膜 151。第一中間層絕緣膜151是藉由電漿CVD法或 濺射法形成的,並由含有砂和氫的絕緣膜構成,厚度爲 1 0 0 - 2 0 0 nm。其一個較佳例子是藉由電漿CVD ^紙張尺度適用中國國家標準(CNS ) A4規格(210父297公羡^ -29- 1249761 A7 B7 五、發明説明( (請先閲讀背面之注意事項再填寫本頁) 法形成的膜厚爲1 5 0 n m的氮氧化矽膜。當然,第一中 間層絕緣膜不限於氮氧化矽膜,可以採用含有矽的其他絕 緣膜的單層或其疊層結構。 而後,進行添加到各個半導體層中的雜質元素的啓動 步驟。啓動是藉由採用爐退火或潔淨爐的熱處理實現。熱 處理是在氮氣氛中在400 — 700 °C、通常爲4 1 0 — 5 0 0 °C下進行的。注意,此外,可以採用雷射退火法或 快速熱退火法(R T A法)。 同時利用上述啓動處理,在以高濃度含有磷的第三雜 質區1 3 7 — 1 4 1進行當成催化劑的鎳的吸氣,以便降 低主要成爲通道形成區的半導體層中的鎳的濃度。結果是 ,關於具有通道形成區的T F T,降低截止電流値。而且 ,由於其局的結晶度而得到尚電場效應遷移率,並且可以 實現較好特性。 接下來,如圖3所示,在第一中間層絕緣膜1 5 1上 形成由有機絕緣材料製成的第二中間層絕緣膜1 5 2。然 後,形成到達源極接線1 2 7的接觸孔和到達各個雜質區 的接觸孔。 經濟部智慧財產局員工消費合作社印t..&: 之後,彤成由A 1、T i、Μ 〇、W等構成的接線和 圖素電極。例如,採用膜厚爲5 0 n m - 2 5 0 n m的 T i膜和膜厚爲3 OOnm— 5 OOnm的合金膜(a 1 和T i的合金膜)的層疊膜。藉由這種方式,形成接線( 源極接線和汲極接線)1 5 3 - 1 5 8、閘極接線1 6 0 、連接接線1 5 9、圖素電極1 6 1和電容接線1 6 2。 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) 1249761 A7 B7 五、發明説明(鉍 (請先閲讀背面之注意事項再填寫本頁) 藉由這種方式,可以在同一基底上形成具有η通道 TFT 401、402和403的驅動電路406及具 有η通道TFT4 0 4和儲存電容4 0 5的圖素部分 407。在本說明書中,爲方便起見,這種基底稱爲主動 矩陣基底。注意,η通道TFT 401和η通道TFT 4 0 3具有相同的結構。 而且,根據習知方法,有以下情況:其中雜質元素根 據摻雜條件移動到閘極下面的區域中,並形成寬度約爲 0 . 1 // m的與閘極疊加並具有濃度梯度的雜質區。但是 ,在本例中,寬度設定爲〇 . 5//m或以上,較佳1/zm 或以上。這樣,T F T結構不同於習知結構。 η通道TFT4 0 2具有通道形成區1 6 5、不與構 成閘極的一部分第二形狀導電層1 2 5疊加的第二雜質區 1 6 6、和各當成源區或汲區的第三雜質區1 6 7。 η通道TFT 403具有通道形成區168、不與 構成閘極的一部分第二形狀導電層1 2 6疊加的第二雜質 區1 6 9、和各當成源區或汲區的第三雜質區1 7 0。 經濟部智慧財產局員工消費合作社印良ί 採用這些η通道T F T形成移位暫存器電路、緩衝器 電路、位準移位電路、閂鎖電路等。特別是,在具有高驅 動電壓的緩衝器電路的情況下,爲了防止由於熱載子效應 引起的退化,η通道TFT 401或403的結構較適 合。 圖素部分4 0 7中的的圖素TFT 4 0 4具有通道 形成區1 7 1、形成在構成閘極的第二形狀導電層1 2 8 ^紙張尺度適用中國國家ϋ CNS)A4規格(210x297公釐) ~ 1249761 A7 B7 五、發明説明(知 (請先閲讀背面之注意事項再填寫本頁) 外面的第一雜質區1 7 2、和各當成源區或汲區的第三雜 質區1 7 3。此外,在當成儲存電容4 0 5的一個電極的 半導體層中形成第三雜質區1 7 6和第二雜質區1 7 7 ° 儲存電容4 0 5由藉由用絕緣膜(與閘極絕緣膜相同的膜 )作爲介質、電容接線1 6 2和半導體層1 0 6構成。 圖4是這種圖素部分4 0 7的頂視圖。圖4基本上是 一個圖素的頂視圖,採用與圖3的相同的參考數字。而且 ,沿著線A — A ’和B — B ’的截面結構對應圖3。在圖 4所示的圖素結構中,當在不同層上形成閘極接線和閘極 時,閘極接線和半導體層可以疊加。這樣,對閘極接線施 加作爲遮光膜的功能。而且,爲了遮罩圖素電極之間的間 隙不被光照射,圖素電極定位成使其端部與源極接線疊加 。這樣,得到能省略遮光膜(黑體)的結構。結果,與習 知圖素部分相比,提高了開口比。 〔實施例2〕 經濟部智慧財產局員工消費合作社印氣^ 在本例中,將說明製造由在實施例1中得到的主動矩 陣基底製成的液晶模組的步驟。 在圖3所示的主動矩陣基底上形成配向膜,然後進行 磨光處理。在本例中,在形成配向膜之前,構圖有機樹脂 膜如丙烯酸樹脂膜,在預定位置形成柱狀間隔物,以便保 持基底間隙。可在基底整個表面上分散球狀間隔物以取代 柱狀間隔物。 然後,製備相對基底。在相對基底上形成濾色器,其 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -32- 1249761 A7 B7 五、發明説明( (請先閲讀背面之注意事項再填寫本頁} 中以對應每個圖素的方式提供彩色層和遮光層。此外,在 驅動電路上形成遮光層。並且,形成覆蓋濾色器和遮光層 的整平膜。然後,至少在圖素部分的整平膜上形成由透明 導電膜製成的相對電極。在相對基底的整個表面上形成配 向膜,然後進行磨光。 用密封劑將帶有形成在其上的圖素部分和驅動電路的 主動矩陣基底固定到相對基底上。在密封劑中混合塡充劑 。兩個基底被互相粘接到一起,同時其間用塡充劑和柱狀 間隔物保持均勻間隙。此後,在基底之間注入液晶材料, 並用密封劑完全密封。作爲液晶材料,可採用已知液晶材 料。然後,如上所述,完成液晶模組。此外,需要時,將 主動矩陣基底或相對基底分割成所需要的形狀。此外,可 採用已知方法粘接極化板等。然後,採用已知方法固定 F P C。 下面参1照圖5的頂視圖說明藉由迫種方式得到的液晶 模組的結構。 經濟部智慧財產局員工消費合作社印1一" 一 如圖5的頂視圖所示,用密封劑2 0 7將主動矩陣基 底固定到相對基底2 0 0上。主動矩陣基底提供有圖素部 分、驅動電路、F P C (軟性印刷電路)2 1 1固定其上 的外部輸入端2 0 9、和將外部輸入端子連接到每個電路 的輸入部分的接線2 1 0。相對基底2 0 0提供有濾色器 等。 在相對基底側提供與閘極側驅動電路2 0 1 a疊加的 遮光層2 0 3,在相對基底側提供與源極側驅動電路 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -33- 1249761 A7 B7 經 濟 部 智 慧 財 產 局 消 費 合 作 社 印I, 五、發明説明(灸1 2 0 1 b疊加的遮 相對基底上的圖素 和每種顔色(紅( 對應每個圖素。實 的彩色層和藍(B 各種顔色的彩色層 於此,爲了進 2 0 2。但是,本 時,可以在主動矩 在濾色器中, 由此在除了顯示區 蓋驅動電路的遮光 顯示裝置作爲顯示 的區域上設置蓋。 。此外,當製造主 成遮光層。 此外,還可以 相對基底和相對電 彩色層,由此在除 個圖素電極之間的 此外,用各向 F P C 2 1 1 粘 強該裝置的機械強 用如上所述的 光層8 0 3 b。以如下方式提供設置在 部分2 0 5上的濾'色器2 0 2 :遮光層 R )、綠(G )和藍(B ))的彩色層 際上,以紅(R )的彩色層、綠(G ) )的彩色層的三種顔色進行彩色顯示。 任意排列。 行彩色顯示,在相對基底上提供濾色器 發明不限於於此。當製造主動矩陣基底 陣基底上形成濾色器。 遮光層提供在相鄰圖素之間的區域中, 域以外的區域中阻擋光。此外,提供覆 層203a和203b。然而,當液晶 部分安裝到電子設備中時,在驅動電路 因此,驅動電路的區域不用遮光層覆蓋 動矩陣基底時,可在主動矩陣基底上形 如下那樣。代替提供上述遮光層,可在 極之間適當設置構成濾色器的多數疊置 了顯示區域和驅動電路以外的區域(各 間隙)中阻擋光。 異性導電樹脂將由基底膜和接線構成的 接到外部輸入端上。另外,用強化板增 度。 方式製造的液晶模組可用於各種電子設 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS ) A4規格(21〇><297公t ) 34- A7 B7 1249761 五、發明説明( 備的顯示部分。 〔實施例3〕 實施例1顯示其中圖素電極由具有反射性的金屬材料 製成的反射型顯示裝置的例子。在本例中,示意透射型顯 示裝置示於圖6中,其中圖素電極由具有透光度的導電膜 製成。當用透明導電膜形成圖素電極時,儘管增加了一個 光掩模,但是可以形成透明型顯示裝置。 在根據實施例1形成中間層絕緣膜之後,形成由具有 透光度的導電膜製成的圖素電極。作爲具有透光度的導電 膜,可採用I T 0 (銦錫氧化物合金)、銦鋅氧化物合金 (I Π2〇3ΖηΟ)、氧化鋅(Ζη〇)等。 而後,在中間層絕緣膜中形成接觸孔。然後,形成疊 加圖素電極的連接電極。連接電極藉由接觸孔連接到汲區 。此外,還與連接電極同時形成另一 T F Τ的源電極或汲 極電極。 适裏,顯不其中所有驅動電路都形成在基底上的實施 例。然而,幾個1C可用在一部分驅動電路中。 如上所述那樣形成主動矩陣基底。採用主動矩陣基底 根據實施例2製造液晶模組,並提供背光3 1 0和導光板 3 1 1 ,然後設置蓋構件3 1 2,由此完成圖6中所示的 主動矩陣型液晶顯示裝置。蓋構件3 1 2和液晶模組用粘 接劑或有機樹脂互相粘接在一起。此外,可以藉由在框架 和基底之間塡充有機樹脂以便圍繞框架,將基底固定到相 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) (請先閲讀背面之注意事項再填寫本頁) *1Τ 經 濟 部 智 慧 財 產 局 消 費 合 作 社 印 -35- 1249761 A7 B7 五、發明説明( 對基底上。由於該裝置是透射型的,因此極化板3 〇 9固 定到主動矩陣基底和相對基底上。 經 濟 部 智 慧 財 產 局 消 費 合 作 社 印I, 〔實施例4 在實施 通道形成區 (較佳磷) 便選擇性地 在藉由 ,形成爲增 路”)或耗 E D Μ 〇 S 圖7 A E D Μ 〇 S 3 2是增強 )。圖 7 Β 盡型η通道 在圖7 正電源線) 。負電源線 圖8表 所示的E D 部分4 0和 N T F Τ 。 例1所示的η通道型τ F Τ的情況下,可以對 中的半導體中添加屬於周期表的15族的元素 或屬於周期表的1 3族的元素(較佳硼),以 製造增強型和耗盡型。 組合η通道T F Τ形成Ν Μ〇S電路的情況下 強型T F Τ的組合(以下稱做“ ε Ε Μ 0 S電 盡型和增強型T F Τ的組合(以下稱做“ 電路”)。 表示EEMOS電路的例子,圖7Β表示 電路的例子。圖7 Α中所示的每個元件3 1和 型η通道TFT (以下稱爲“E型NT FT” 中所示的元件33是E型NTFT,34是耗 TFT (以下稱爲“d型NTFT” )。 A和7 B中,V D η表示施加正電壓的電源線( ,V D L表示施加負電壓的電源線(負電源線) 可以是地電位電源線(接地電源線)。 示採用圖7 A所示的E EM〇S電路或圖7 B Μ〇S電路形成的移位暫存器的例子。圖8的 4 1是正反器電路。元件4 2和4 3是Ε型 時鐘訊號(CL)輸入Ε型NTFT 42的 t請先閲讀背面之注意事項再填寫本頁) 訂 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) -36 1249761 A7 __ B7 五、發明説明( (請先閲讀背面之注意事項再填寫本頁) 閘極,相反極性的時鐘訊號(CL )輸入到E型 NT FT 4 3的閘極。由4 4表示的標號是反相電路。爲 形成這個反相電路,採用圖7 A所示的EEMOS或圖 7B所示的EDMOS,如圖8B所示。因此,顯示裝置 的所有驅動電路可以用η通道型T F T構成。 本實施例可以與實施例1 - 3的任何一^個組合。 〔實施例5〕 在本例中,不同於實施例1的圖素結構(I P S系統 )示於圖9中,截面結構示於圖1 〇中。於此顯示線Α -A ’的截面圖和線Η — Η ’的截面圖。 本例展示了 I P S (面內開關)系統(還稱爲橫向電 場系統)的主動矩陣液晶顯示裝置。I P S系統的特徵在 於圖素電極和公用接線都形成在一個基底上,並且在橫向 施加電場。控制取向,以便液晶模組的縱軸對準基本上平 行於基底表面的方向。當使用I P S系統時,可擴大視角 〇 經濟部智慧財產局員工消費合作社印製S3 在圖9中,參考數字1101表示第一半導體層, 1102和1103表示第二半導體層,1104表示第 一電極,1105表示第二電極,1106表示源極接線 ,1107表不聞極接線,1108和1109表示公用 接線,1 1 1 0表示連接電極,1 1 1 1表示圖素電極。 注意,圖素電極和公用接線可以如此設置:即産生與基底 表面平行的電場。而且,公用接線可以設置成與源極接線 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) 一 -37 - 1249761 A7 B7五、發明説明(私 疊加。這樣,提高了圖素部分的開口比。 另外,如圖1 0所示,第一電極1 1 04、第二電極 1 1 0 5和源極接線1 1 0 6同時形成在覆蓋第一半導體 層和第二半導體層的絕緣膜上。並且,圖素電極1 1 1 1 、連接電極1 1 1 0、閘極接線1 1 0 7和公用接線 1 1 0 9同時形成在覆蓋源極接線的中間層絕緣膜上。 而且,第一電極與閘極接線電連接。與第一半導體層 疊加的第一電極當成閘極 經 濟 部 智 慧 財 產 局 消 費 合 社 印 在本例中,顯示具 素電極和公用電極可以 步擴大視角。 另外,儲存電容由 的絕緣膜、和第二電極 接線電連接。此外,對 質元素。 注意,在本例中, 時,藉由與實施例1相 利用實施例1得到 實施例2中所述的方法 那樣,利用提供在相對 。注意,由於使用了 I 等。 〔實施例6〕 有矩形形狀的圖素電極。但是,圖 形成爲角度電極結構,並且可進一 第二半導體層、覆蓋第二半導體層 構成。第二電極與相鄰圖素的閘極 第二半導體層中添加提供η型的雜 當改變實施例1中所用的掩模圖形 同的步驟可得到圖素結構。 圖9和1 0所示的狀態之後,利用 獲得液晶裝置。如實施例2的情況 基底中的濾色器遮光圖素間的間隙 P S系統,因此需要改變定向處理 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) (請先閲讀背面之注意事項再填寫本頁) -38- 經 濟 部 智 慧 財 產 局 消 費 合 作 社 印 1249761 A7 _ B7__ 五、發明説明(妇 在本例中,關於在實施例1中獲得的驅動電路的 TFT (通道長度:L /通道寬度:w=10//m/8 //m),顯示在與閘極疊加的雜質區(還稱爲L 〇 v區) 的通道長度方向的長度與可靠性之間的關係。 這裏,假設在L 〇 v區的長度是預定長度的情況下, 直到TFT的遷移率的最大値(//FE (max))以 1〇%變化的時間是T F T的壽命。然後,將汲極電壓的 反向數量繪製在半對數曲線上,在從這個曲線得到的線形 關係基礎上,在壽命爲10年時汲極電壓的値引入作爲 1 0年安全電壓。 在本例中,當在L 〇 v區的通道長度方向的長度(還 稱爲Lov長度)設定爲0 . 5//m、0 · 78#m、 1 · 5//m和1 · 7//m時,假設直到TFT的導通電流 以1 0 %變化的時間是T F T的壽命。然後,汲極電極的 反向數量繪製到半對數曲線上,在從這個曲線得到的線形 關係基礎上,在壽命爲1 0年時汲極電壓的値引入作爲 1 0年安全電壓。如此得到的結果示於圖1 5中。 注意,當在直到T F T的導通電流値改變1 〇 %時的 時間變爲2 0小時的情況下,假設汲極電極的値爲2 0年 安全電壓,藉由暫態應力測試得到的結果也示於圖1 5中 〇 如圖15所示,當假設用在16V系統裝置和考慮 20%的邊際量時,在20年安全電壓的情況下,希望具 有19 · 2V (16χ 1 · 2)或更高的η通道TFT的 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 39- 1249761 A7 B7 五、發明説明(%Ί L ο ν區長度爲1 //m或更長。而且,在1 〇年安全電壓 的情況下,希望該長度爲1 . 5 //m或更長。 〔實施例7〕 在本例中,製造包含有機發光裝置(OLED)的發 光裝置的例子示於圖1 6A和1 6 B中。 圖1 6 A是具有〇L E D、所謂E L模組的模組之頂 視圖,圖1 6 B是藉由沿著線A — A ’截取圖1 6得到的 截面圖。在具有絕緣表面的基底(例如,玻璃基底、結晶 玻璃基底、塑膠基底等)900上形成圖素部分902、 源極側驅動電路9 0 1、和閘極側驅動電路9 0 3。圖素 部分和驅動電路可根據上述實施例1獲得。 而且,參考數字9 1 8表示密封構件,9 1 9表示由 氮氧化鋁、氮化鋁或D L C膜構成的保護膜。圖素部分和 驅動電路部分用密封構件9 1 8覆蓋,並且密封構件 918用保護膜919覆蓋。此外,圖素部分和驅動電路 .部分採用粘接劑用蓋構件9 2 0覆蓋。蓋構件9 2 0可以 是由任何混合介質製成,如塑膠、玻璃、金屬或陶瓷。而 且,蓋構件9 2 0的形狀和支架的形狀不特別限制,這些 構件可包含具有平坦表面的形狀或具有彎曲表面的形狀。 而且,這些構件可以是柔性的。此外,這些構件還可以形 成爲膜狀。爲了抵制由於熱量、外力等産生的變形,希望 具有與基底9 0 0例如玻璃基底相同材料的構件當成蓋構 件9 2 0。在本例中,蓋構件是藉由噴沙法等方法被處理 本紙張尺度適用中國國家標準(CNS ) A4規格(210><297公釐) ~ -40 - (請先閲讀背面之注意事項再填寫本頁) 訂 ♦ 經濟部智慧財產局員工消費合作社印製 1249761 A7 B7 五、發明説明(鉍 成如圖1 6B所示的凹部形狀(深度爲3//m - 1 〇//m )。此外,希望處理形成能使乾燥劑9 2 1定位的凹部( 深度爲50-200#m)。當藉由多次斜切製造 E L模組時,粘接基底和蓋構件,然後採用C〇2雷射器等 對準端面切割。 另外,雖然這裏未示出,爲了防止由於來自使用的金 屬層(這裏只陰極等)的光反射造成的背景反射,可以在 基底9 0 0上提供由相差板(λ/4板)和極化板製成的 所謂的圓極化板的圓極化裝置。 注意,參考數字9 0 8表示用於傳送輸入到源極側驅 動電路9 0 1和聞極側驅動電路9 0 3的訊號的接線。該 接線從作爲外部輸入端的F P C (柔性印刷電路)9 0 9 接收視頻訊號和時鐘訊號。而且,本例的發光裝置可以用 數位驅動工作或者可以用類比驅動工作。視頻訊號可以如 數位訊號,或者可以是類比訊號。注意,雖然這裏只示出 F P C,但是印刷接線板(P W Β )可以粘接到;p P C上 。本說明書中的發光裝置不僅包含發光裝置本體,而且包 含FPC或PWB固定其上的發光裝置。而且,複雜的積 體電路(記憶體、C P U、控制器、D / A轉換器等)可 以在同一基底上與圖素部分一起形成。然而,很難採用少 量掩模製造它們。這樣,較佳的,可藉由C〇G (玻璃上 晶片)法、TAB (帶式自動鍵合)法或接線鍵合法安裝 包含記憶體、C P U、控制器、D / A轉換器等的;[c晶 片0 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製Ϊ54 -41 - 1249761 A7 B7 五、發明説明(妇 (請先閲讀背面之注意事項再填寫本頁) 接著,採用圖1 6 B說明橫截面結構。絕緣膜9 1 0 提供在基底9 0 0上。圖素部分9 0 2和閘極側驅動電路 9 0 3形成在絕緣膜9 1 0上。圖素部分9 0 2由電流控 制丁FT 911和包含與其汲極電連接的圖素電極 912的多數圖素構成。實際上,在一個圖素中形成多數 TFT。然而,爲簡便說明,這裏只示出電流控制TFT 911。閘極側驅動電路903由η通道TFT 913 和9 1 4構成。 這些 TFT (包含 TFT 911、913 和 914 )可以根據上述實施例1中的η通道TFT製造。 經濟部智慧財產局員工消资合作社印製δ 而且,關於具有OLED的顯示裝置,有以下幾種方 法:具有其中對◦ L E D施加恒定電壓以便對它傳送電流 的電路設計的驅動方法,具有其中對0 L E D施加恒定電 流以便控制施加於〇 L E D的電壓的電路設計的驅動方法 ,具有其中對Ο L E D傳送恒定電流的電路設計的驅動方 法,等等。但是,不管驅動方法怎樣,圖素的亮度是由與 〇L E D電連接並對〇L E D傳送電流的T F T (本說明 書中,這個TFT稱爲電流控制TFT並對應圖16 B中 的電流控制T F T 9 1 1 )的導通電流(I。n )確定的 〇 注意,在本例中,η通道TFT當成開關TFT和電 流控制T F T 9 1 1。但是,本發明不限於這種結構。 一*個圖素中提供的TFT的數量可以是3、4、5、6或 更多數。開關T F T和電流控制T F T可以由p通道 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -42- 1249761 A7 B7 五、發明説明(妁 TFT構成。注意,當OLED的陰極當成圖素電極時, 希望電流控制TFT是η通道TFT。而且,當〇LED 的陽極當成圖素電極時,希望電流控制TFT是p通道 TFT。 並且,希望具有高平面性和高透光性的絕緣膜當成提 供在T F 丁的主動層和〇L E D之間的絕緣膜。具體而言 ,較佳分別藉由塗敷方法和濺射方法疊加有機樹脂膜和氮 化矽膜。或者,較佳的,在形成絕緣膜之後進行整平處理 。用於提高平面性的已知技術,例如被稱爲化學-機械抛 光(以下稱爲CMP )的抛光步驟可當成整平處理。當使 用C Μ P時,例如,其中藉由熱分解氯化矽氣體得到的發 煙矽石顆粒分散到添加Κ Ο Η的水溶液中的抛光劑較佳的 當成對絕緣膜進行的C Μ Ρ的抛光劑(漿料)。藉由 C Μ Ρ將絕緣膜去掉約〇 · 1 // m — 〇 . 5 // m,以便整 平表面。關於〇LED,當有機化合物層的膜厚不均勻時 ,産生不均勻的光發射。因此,希望膜厚盡可能的均勻。 用於阻擋雜質離子如鹼金屬離子或鹼土金屬離子的擴 散和確實吸收雜質離子如鹼金屬離子或鹼土金屬離子的材 料較佳的作爲提供在T F T的主動層和〇L E D之間的絕 緣膜。此外,可承受後面步驟中的處理溫度的材料較適合 。作爲適合於這種條件的材料的例子,有含有大量氟的氮 化砂膜。氮化政膜中含有的氟的濃度爲1 X 1 〇 1 9 / c m 或更高,較佳的,包含在氮化矽膜中的氟的成分比設定爲 1 % - 5%。包含在氮化矽膜中的氟鍵合到鹼金屬離子、 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁) 訂 - 經濟部智慧財產局員工消費合作社印製以 -43- 1249761 A7 ____B7_ 五、發明説明(訥 (請先閲讀背面之注意事項再填寫本頁) 鹼土金屬離子等上,並被吸收在膜中。而且,作爲另一例 子,有含有由銻(Sb)化合物、錫(Sn)化合物、或 銦化合物構成的顆粒的有機樹脂膜,它吸收鹼金屬離子、 驗土金屬離子等,例如含有五氧化銻顆粒(S b2〇5 · ηH2〇)的有機樹脂膜。注意,這個有機樹脂膜含有平均 粒徑爲1 0 nm - 2 0 nm的顆粒並具有非常高的透光特 性。由五氧化銻顆粒代表的銻化合物很容易吸收雜質離子 ,如鹼金屬離子、鹼土金屬離子等。 而且,由A lNx〇y表示的層可以當成提供在TFT 的主動層和〇L E D之間的絕緣膜的另一材料。採用例如 氮化鋁(A 1 N )靶進行濺射法,藉由在其中混合了氬氣 、氮氣和氧氣的氣氛中的膜形成得到的含有鋁的氮氧化物 層(由A 1 Nx〇y表示的的層是含有2 · 5原子% — 4 7 . 5原子%的氮的膜。除了能阻擋潮氣和氧的效果之 外,該膜的特徵還在於高導熱性、熱輻射效果和極高的透 光特性。另外,可以防止雜質如鹼金屬或鹼土金屬進入 T F T的主動層。 經濟部智慧財產局員工消費合作社印製6·^ 與電極8 0 9電連接的圖素電極9 1 2當成〇L ED 的陽極,其中電極809與電流控制TFT 911的一 個雜質區8 0 6電連接。具有大功函數的導電膜、通常爲 導電氧化物膜當成陽極。氧化銦、氧化錫、氧化鋅、或其 混合物較佳當成導電氧化物膜。在圖素電極9 1 2的兩端 形成由無機絕緣體或有機絕緣體構成的築堤9 1 5。在圖 素電極912上形成〇LED的EL層916和陰極 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -44 - 1249761 A7 B7 五、發明説明(參2 9 17。 (請先閲讀背面之注意事項再填寫本頁) EL層916 (用於産生光發射和移動載子的層)較 佳的是藉由自由組合發光層、電荷傳送層、和電荷注入層 形成的。例如,較佳的,採用低分子體系有機E L材料或 聚合物體系有機EL材料。並且,由藉由單重激發産生光 發射(榮光)的發光材料(單重化合物)構成的薄膜或由 藉由三重激發産生光發射(磷光)的發光材料(三重化合 物)構成的薄膜可當成E L層。而且,有機材料如碳化矽 可當成電荷傳送層或電荷注入層。可使用已知材料可當成 有機E L材料和無機e L材料。 經濟部智慧財產局員工消費合作社印-E::f: 陰極917還當成公用於所有圖素的接線,並藉由連 接接線9 0 8與F P C 9 0 9電連接。較佳的,採用具 有小功函數的金屬(通常,屬於周期表的1族或2族的金 屬元素)或含有這些金屬的合金作陰極917的材料。由 於隨著功函數降低,發光效率提高,因此希望含有作爲驗 金屬的一種的L i (鋰)的合金材料當成陰極材料。此外 ,包含在圖素部分9 0 2和閘極側驅動電路9 0 3中的所 有元件都用陰極9 1 7、密封構件9 1 8、和保護膜 9 1 9覆蓋。 注意,較佳的,對可見光是透明的或半透明的材料 於密封構件9 1 8。而且,使用不允許潮氣和氧傳輸的材 料於密封構件9 1 8。 並且,在用密封構件9 1 8完全覆蓋〇LED之ί麦, 如圖1 6 Β所示,較佳在密封構件9 1 8的表面(暴g $ 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -45- 1249761 A7 B7 五、發明説明(衫 面)上至少提供由選自由A 1 NO膜、A 1 N膜、 (請先閲讀背面之注意事項再填寫本頁) A 1 2〇3膜和D L C膜構成的組的單層或疊層構成的保護 膜9 1 9。而且,可以在包含基底背面的整個表面上提供 保護膜。這裏,需要注意到,在提供外部輸入端(F P C )的部分中不形成保護膜。進行處理,以便利用掩模形成 保護膜。並且,進行處理,以便藉由利用如用在C V D設 備中的掩模膠帶的膠帶覆蓋外部輸入端部分不形成保護膜 〇 利用上述結構,當用密封構件9 1 8和保護膜9 1 9 密封〇L E D時,〇L E D完全與外部隔離,並且可以防 止由於E L層的氧化而促進退化的物質如水或氧從外部進 入。此外,當具有導熱性的膜(A 1〇N、A 1 N、等) 當成保護膜時,在驅動〇LED時産生的熱可以擴散。因 此,可以獲得具有高可靠性的發光裝置。 經濟部智慧財產局員工消費合作社印製S.4 此外,可以採用其中圖素電極當成陰極且E L層和陽 極疊加成在與圖1 6 B的情況相反的方向産生光發射的結 構。其一例示於圖1 7中。注意到,由於相同,因此這裏 省略了頂視圖。 下面將說明圖1 7中所示的橫截面結構。除了玻璃基 底和石英基底之外,半導體基底或金屬基底也可以當成基 底1 000。絕緣膜1 0 1 〇提供在基底1 〇〇〇上。圖 素部分1 0 0 2和閘極側驅動電路1 0 0 3形成在絕緣膜 1 0 1 0上。圖素部分1 〇 〇 2由電流控制τ F T 1 0 1 1和包含與電流控制T F T 1 0 1 1的汲極電連 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -46- 1249761 A7 ___B7 _ 五、發明説明(4 接的圖素電極1 〇 1 2的多數圖素構成。而且,閘極側驅 動電路1 00 3由η通道TFT1 0 1 3和1 0 1 4的組 (請先閲讀背面之注意事項再填寫本頁) 合構成。 圖素電極10 12當成OLED的陰極。而且,在圖 素電極1 0 1 2的兩端形成築堤1 〇 1 5。在圖素電極 1 0 1 2上形成〇LED的EL層1 0 1 6和陽極 10 17。 陽極1 0 1 7還當成公用於所有圖素的接線並藉由連 接接線1 0 〇 8與F P C 1 〇 〇 9電連接。此外,包含 在圖素部分1 〇 〇 2和閘極側驅動電路1 0 0 3中的所有 元件用陽極1 0 1 7、密封構件1 〇 1 8和保護膜 1 0 1 9覆蓋。蓋構件1 02 1和基底1 〇 〇〇藉由粘接 劑粘接。在蓋構件中提供凹部,並且乾燥劑1 0 2 1位於 其中。 較佳的,對可見光是透明的或半透明的材料用於密封 構件1 0 1 8。而且,希望使用盡可能不允許潮氣和氧透 過的材料於密封構件1 〇 1 8。 綾 裨 部 智 慧 財 產 局 員 費 合 作 社 印 並且,在圖17的情況下,由於圖素電極當成陰極, 並且EL層和陽極疊加,因此光發射的方向變爲由圖17 中的箭頭所示的方向。 此外,雖然這裏未示出,爲了防止由於從使用的金屬 層(這裏爲要成爲陰極等的圖素電極)反射光引起的背景 反射,可以在蓋構件1 0 2 0上提供稱爲由相差板(λ / 4 )和極化板構成的圓極化板的圓極化裝置。 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐) -47- 1249761 A7 B7 _ 五、發明説明(妇 本例可以與實施例1、4和6自由組合。 驅動電路可以由實施例4中所述的移位暫存器構成。 然而,下面將利用圖18 — 2 0說明使用由η通道TFT 構成的解碼器代替移位暫存器以及整個源極側驅動電路和 整個閘極側驅動電路由E型T F T s構成的情況。 圖1 8表閘極側驅動電路的例子。在圖1 8中,梦 考數字4 0 0表示閘極側驅動電路的解碼器,4 0 1表示 閘極側驅動電路的緩衝部分。注意,術語緩衝部分指的是 其中集成多數緩衝器(緩衝放大器)的部分。而且,術語 緩衝器指的是用於在後置級不對前置級提供影響的情況下 進行驅動的電路。 首先,將說明閘極側解碼器4 0 0。參考數字4 0 2 表示解碼器4 0 0的輸入訊號線(以下稱爲選擇線)。這 裏顯示A 1、A (藉由使A 1的極性相反得到的訊號), A 2、A (藉由使A 2的極性相反得到的訊號),…, A η,和^ (藉由使A η的極性相反得到的訊號)。即, 可以認爲排列“ 2 η ”選擇線。 選擇線的數量由從閘極側驅動電路輸出的閘極接線的 列的數量確定。例如,當提供用於V G Α顯示的圖素部分 時,閘極接線的數量爲4 8 0。這樣,在9位元(對應η =9 )的情況下需要使用1 8條選擇線。選擇線4 0 2傳 輸在圖1 9中所示的時間圖中表示的訊號。如圖1 9所示 ,當使A 1的頻率爲1時,A 2的頻率爲2 _ 1倍,A 3的 頻率爲2-2倍,An的頻率爲2-(n_1)倍。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製^ -48- 1249761 A7 B7 五、發明説明(知 (請先閲讀背面之注意事項再填寫本頁) 而且,參考數字4 0 3 a表示第一級NAND電路( 還稱爲NAND單元),403b表示第二級NAND電 路,403c表示第n級NAND電路。要求NAND電 路的數量對應閘極接線的數量,並且這裏需要“ η ”個 N A N D電路。就是說,根據本發明,解碼器4 0 0由多 數NAND電路構成。 並且,NAND403a— 403c由η通道 TFTs 404 — 409組合而成。注意,實際上, 2 η個TFT用於NAND電路403。N通道 TFT 404 — 409的各個閘極與選擇線402 (A1 41,A 2,乂2,…,A η,和▲)的任一個連接。 此時,在NAND電路4 0 3 a中,具有與任何一個 A 1、A 2 .....和A η (這些被稱爲正選擇線)連接的 閘極的η通道TFTs 404 — 406互相並聯連接,並 與作爲公用源的負電源線(V D l ) 4 1 0連接,還與作爲 公用汲極的輸出線7 1連接。而且,具有與任何一個A、 A2.....和i〃(這些被稱爲負選擇線)連接的閘極的η通 經濟部智慧財產局員工消費合作社印.^-·:· 道T F Τ 4 0 7 — 4 0 9互相串聯連接。位於電路端部的 η通道T F Τ 4 0 9的源與正電源線(V d η ) 4 1 2連接 。位於另一電路端部的η通道TFT4 0 7的汲極與輸出 線4 1 1連接。 如上所述,根據本發明,N A N D電路包含串聯連接 的“ η ”個η通道T F T,和並聯連接的“ η ”個η通道 TFT。注意,關於“η”個NAND電路403a — 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -49- 1249761 A7 _ B7 五、發明説明( (請先閲讀背面之注意事項再填寫本頁) 4 0 3 c, η通道T F T與選擇線的組合彼此不同。即, 它被構成爲以便只選擇一個輸出線411,並且按照從一 端的順序用於選擇輸出線4 1 1的訊號被輸入到選擇線 4 0 2° 接著,緩衝部分4 0 1由分別對應NAND電路 403a — 403c的多數緩衝器413a — 413c構 成。注意緩衝器4 1 3 a - 4 1 3 c可採用相同結構。 而且,緩衝§?4 1 3 a — 4 1 3 c由η通道TFT 4 1 4 一 4 1 6構成。來自解碼器的輸出線4 1 1被輸入 作爲η通道丁 FT 414 (第一 η通道TFT)的閘極 。關於η通道T F T 4 1 4,提供正電源線(V D η ) 4 1 7作爲源極,提供引向圖素部分的閘極接線4 1 8作 爲汲極。關於η通道TFT415 (第二η通道TFT) ,提供正電源線(V D η ) 4 1 7作爲閘極,提供負電源線 (V 〇 L ) 4 1 9作爲源極,並提供閘極接線4 1 8作爲汲 極。T F Τ 4 1 5總是處於導通狀態。 經濟部智慧財產局員工消費合作社印t.e:
即,在本發明中,緩衝器413a-413c包含第 一η通道TFT(η通道TFT 414)以及與第一η 通道TFT串聯連接之第二η通道TFT (η通道TFT 4 1 5 ),和其中第一 η通道TFT的汲極使用當成閘極 〇 而且,關於η通道TFT 416 (第三η通道 T F Τ ),提供重置訊號線作爲閘極,提供負電源線( V D L ) 4 1 9作爲源極,提供閘極接線4 1 8作爲汲極。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) -50- 1249761 A7 B7____ 五、發明説明(妇 注意,負電源線(V D k ) 4 1 9可以提供作爲接地電源線 (G N D )。 (請先閲讀背面之注意事項再填寫本頁) 此時,η通道TFT 41 5的通道寬度(由W1表 示的)和η通道TFT 4 1 5的通道寬度(由W2表示 的)之間的關係爲:W 1 < W 2。注意,通道寬度是在垂 直於通道長度方向的通道形成區的長度。 緩衝器4 1 3 a的操作如下。首先,當負電壓施加於 輸出線411時,η通道TFT 414變成截止狀態( 不産生通道的狀態)。另一方面,由於η通道TFT 4 1 5總是處於導通狀態(産生通道的狀態),因此負電 源線4 1 9的電壓施加於閘極接線4 1 8。 然而,當正電壓施加於輸出線411時,η通道 TFT 414變爲導通狀態。此時,由於η通道TFT 414的通道寬度比η通道TFT 415的大,因此閘 極接線4 1 8的電位受η通道T F T 4 1 4的輸出的影 響。結果是,正電源線4 1 7的電壓施加於閘極接線 4 18° 經濟部智慧財產局員工消費合作社印rili) 這樣,當正電壓施加於輸出線4 1 1時,閘極接線 4 1 8輸出正電壓(當成圖素的開關元件的η通道TFT 變爲導通狀態的電壓)。另一方面,當負電壓施加於輸出 線4 1 1時,閘極接線4 1 8總是輸出負電壓(當成圖素 的開關元件的η通道T F T變爲截止狀態的電壓)。 注意,η通道T F Τ 4 1 6當成用於強制將施加正 電壓的閘極接線4 1 8的電壓降低到負電壓的重置開關。 本紙張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐) ~ -51 - 1249761 A7 B7 經 濟 部 智 慧 財 產 局 消 費 合 作 社 印 製 ..•Tv.r 五、發明説明(妇 即,閘極接線4 1 8的選擇周期過去之後,輸入重置訊號 以對閘極接線4 1 8施加負電壓。注意η通道τ F 丁 4 1 6可以省略。 利用上述操作的閘極側驅動電路選擇閘極接線。接著 ,源極側驅動電路的結構示於圖2 0中。圖2 0中所示的 源極側驅動電路包含解碼器4 2 1、閂鎖器4 2 2和緩衝 部分4 2 3。注意,解碼器4 2 1和緩衝部分4 2 3具有 與閘極側驅動電路相同的結構,這裏省略了其說明。 在圖2 0所示的源極側驅動電路的情況下,閂鎖器 4 2 2由第一級閂鎖器4 2 4和第二級閂鎖器4 2 5構成 。而且,第一級閂鎖器4 2 4和第二級閂鎖器4 2 5各具 有由“m”個η通道TFT 426a - 426c構成的 多數單元4 2 7。來自解碼器4 2 1的輸出線4 2 8輸入 到構成單元427的“m”個η通道TFT 4 2 6 a-4 2 6 c的閘極。 例如,在V G A顯示的情況下,源極接線的數量爲 640。當 m =1時,需要640個NAND電路和 2 0個選擇線(對應1 〇位元)。然而,當“ m ” = 8時 ,需要的N A N D電路的數量爲8 0 ,需要的選擇線的數 量爲1 4 (對應7位元)。即,當源極接線的數量爲‘‘ μ ”時,所需要的NAND電路的數量爲(M/m)。 然後,η通道TFT 426a — 426c的源極與
各個視頻訊號線(V 1,V 2,…,V k ) 4 2 9連接。 即,當對輸出線428施加正電壓時,η通道TFT 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁) -52- 1249761 4 A7 B7五、發明説明(釦 426 a - 426 c同時變爲導通狀態,以便在其中捕獲 相應視頻訊號。此外,如此捕獲的視頻訊號保存在分別與 η通道丁 FT 426a — 426c連接的電容430a —4 3 0 c 中。 而且,第二級閂鎖器425具有多數單元427b。 單元427b由 m’個η通道TFT 431a— 431 c構成。η通道丁 FT 431a — 431c的所 有閘極都與閂鎖訊號線4 3 2連接。當負電壓施加於閂鎖 訊號線432時,η通道TFT 431 時變爲導通狀態。 結果是,保存在電容4 4 3 1 c 同 (請先閱讀背面之注意事項再填寫本頁)
保存在分別與η通道T F T 電容器4 3 3 4 3 3 經 濟 部 智 慧 財 產 局 消 費 合 作 社 印 衝部分4 2 3。然後,如圖 號輸出到源極接線4 3 4。 動電路,按順序選擇源極接 這樣,當閘極側驅動電 道TFT構成時,整個圖素 η通道TFT構成。注意, 驅動電路當成外部I C晶片 30a—430c中的訊號被 431a— 431c連接的 中並將該保存的內容輸出到緩 2 0所述,藉由緩衝部分將訊 藉由如上所述操作的源極側驅 線。 路和源極側驅動電路只由η通 部分和整個驅動電路都可以由 即使源極側驅動電路或閘極側 ,也能實現本發明。 〔實施例8〕 當採用藉由實施本發明形成的驅動電路和圖素部分時 ,可完成各種元件(主動矩陣液晶模組、主動矩陣E L模 本纸張尺度適用中國國家標準(CNS ) Α4規格(210X297公釐) 53 Ϊ249761 A7 B7 五、發明説明(备1 組、和主動矩陣E C模組)。即,結合這些元件的所有電 子設備都可以藉由實施本發明來完成。 (請先閲讀背面之注意事項再填寫本頁) 作爲這種電子設備,有視頻相機、數位相機、頭部安 裝顯示器(護目鏡型顯示器)、汽車導航系統、投影儀、 汽車立體音響設備、個人電腦、攜帶型資訊終端(攜帶型 電腦、行動電話、電子書等)、等等。圖11A-11C 和圖12A—12B表示電子設備的例子。 圖11A表示個人電腦,包含本體2001、影像輸 入部分2002、顯示部分2003、和鍵盤2004、 圖1 1 B表示攜帶型電腦(攜帶型電腦),包含本體 2 2 0 1、相機部分2 2 0 2、影像接收部分2 2 0 3、 操作開關2 2 0 4、和顯示部分2 2 0 5。 經濟部智慧財產局員工消費合作社印製3 圖1 1 C表示使用記錄程式的記錄媒體(以下稱爲記 錄媒體)的播放機。該播放機包含本體2401、顯示部 分2402、揚聲器部分2403、記錄媒體2404、 操作開關2 4 0 5等。注意,關於這個播放機,DVD ( 數位通用盤)、CD等當成記錄媒體,可實現音樂欣賞、 電影欣賞、遊戲和網際網路。 圖1 2A表示攜帶型電子書(電子書),包含本體 3001、顯示部分3002和3003、記錄媒體 3 0 0 4、操作開關3 0 0 5、天線3 0 0 6等。 圖12B表示顯示器,包含本體3101、支持座 3102、顯示部分3103等。根據本發明,可完成具 有1 0英寸-5 0英寸對角線的顯示器。 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 1249761 A7 B7 五、發明説明(鉍 如上所述,本發明的應用範圍極寬,本發明可以應用 到製造所有領域中的電子設備的方法。而且,甚至可以在 採用由實施例1 - 7的任何組合構成的結構的情況下實現 本例中的電子設備。 根據本發明,甚至在圖素部分的面積增加和由此在以 主動矩陣液晶顯示裝置或具有〇L E D的主動矩陣發光裝 置爲代表的半導體裝置中得到大尺寸螢幕時,可實現最佳 顯不。由於大大降低了圖素部分的源極接線的電阻,因此 本發明還可以應用於具有例如4 0英寸或5 0英寸對角線 的大尺寸螢幕。 鑷 (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部智慧財產局員工消費合作社印製' 尺 一紙 本 準 標 家 國 國 釐 公 7 9 2 -55-

Claims (1)

  1. 464秦 034請 11 由 91幻 第中 年 92 國 民 請E4忡紅 號lJi 月 0 A 正士 8 8 8 8 ABCC 呈 六、申請專利範圍 1 1、 一種包含多數TFT的半導體裝置,每個TFT 包含: (請先閲囀背面之注意事項再填寫本頁) 形成在絕緣表面上的半導體層; 形成在半導體層上的絕緣膜;和 形成在絕緣膜上的閘極, 其中該半導體裝置包含: 包含第一 η通道TFT的圖素部分,該η通道TFT 具有由與閘極相同材料製成的源極接線; 包括第二η通道T F T和第三η通道T F T的電路的 驅動電路;和 由與閘極相同材料製成的端部分, 其中閘極具有主要含有T a Ν和W之一的材料膜、主 要含有A 1和C u之一的材料膜、和主要含有T i的材料 膜的疊層結構。 2、 如申請專利範圍第1項之半導體裝置,其中第二 η通道T F T和第三η通道T F T構成E EM〇S電路和 £01^1〇8電路之一。 輕濟部%慧尉屋局員Η ·哨費合作衽印製 3、 如申請專利範圍第1項之半導體裝置,其中該半 導體裝置是透射型和反射型之一的液晶模組。 4、 如申請專利範圍第1項之半導體裝置,其中該半 導體裝置是具有〇 L E D的發光裝置。 5、 如申請專利範圍第1項之半導體裝置,其中該半 導體裝置是選自由視頻相機、數位相機、汽車導航系統、 個人電腦、攜帶型資訊終端和電子遊戲裝置所構成之組中 尽紙沍尺度逍用中國國家標準(CNS ) Α4規格(210 X 297公釐) 1249761 Α8 Β8 C8 D8 \y 潸讀委® 經濟部智慧財產局員工消費合作社印製 夂、申請專利範圍 2 的一個。 6、 一種包含多數TFT的半導體裝置,每個TFT 包含: 形成在絕緣表面上的半導體層; 形成在半導體層上的絕緣膜;和 形成在絕緣膜上的閘極,該閘極具有三層疊層結犧, 其中該多數T F T具有相同的導電類型, 其中閘極包含主要含有T a N和W之一的材料膜、主 要含有A 1和C u之一的材料膜、和主要含有T i的材料 膜。 7、 如申請專利範圍第6項之半導體裝置,其中該多 數TFT是η通道TFT。 8、 如申請專利範圍第6項之半導體裝置,其中該多 數TFT是p通道TFT。 9、 如申請專利範圍第6項之半導體裝置,其中形成 在半導體裝置的驅動電路中的T F T構成E EM〇s電路 和E D Μ〇S電路之一。 1 〇、如申請專利範圍第6項之半導體裝置,其中該 半導體裝置是透射型和反射型之一的液晶模組。 1 1 、如申請專利範圍第6項之半導體裝置,其中該 半導體裝置是具有◦丄E D的發光裝置。 1 2、如申請專利範圍第6項之半導體裝置,其中該 半導體裝置是選自由視頻相機、數位相機、汽車導航系統 、個人電腦、攜帶型資訊終端和電子遊戲裝置所構成的組 (請先閱讀背面之注意事項再填寫本頁)
    本紙張尺度適用中國國家摞準(CNS ) Α4規格(210X297公釐) _ 2 - 1249761 A8 B8 C8 D8 六、申請專利範圍 4 中的一個。 1 3、一種半導體裝置之製造方法,包含以下步驟: 在絕緣表面上形成半導體層; (請先閲讀背面之注意事項再填寫本頁) 在半導體層上形成第一絕緣膜; 在第一絕緣膜上形成閘極、圖素部分的源極接線、和 端部分的電極; 用閘極作掩模,向半導體層中添加提供n型的雜質元 素,以形成η型雜質區; 蝕刻閘極以形成錐部·; ‘ 形成覆蓋圖素部分的源極接線和端部分的第二絕緣膜 ;和 在第二絕緣膜上形成驅動電路的閘極接線和源極接線 其中在形成閘極、圖素部分的源極接線、和端部分的 電極的步驟中,主要含有T a Ν和W之一的材料膜、主要 含有A 1和C u之一的材料膜、和主要含有T i的材料膜 形成爲疊層,然後採用掩模蝕刻,形成閘極、圖素部分的 源極接線和端部分的電極。 經濟部智慧財產局員工消費合作社印製 1 4、如申請專利範圍第1 3項之方法,其中該半導 體裝置是具有〇L E D的發光裝置。 1 5、如申請專利範圍第1 3項之方法,其中該半導 體裝置是選自由視頻相機、數位相機、汽車導航系統、個 人電腦、攜帶型資訊終端和電子遊戲裝置所構成的組中的 一個。 尽纸張尺度適用g國家標準(CNS ) A4規格(210 X 297公釐) —^ - 1249761 A8 B8 C8 _D8 六、申請專利範圍 4 16、一種半導體裝置,包含: 一圖素部份包含至少一第一 n通道薄膜電晶體形成在 一基底上; (請先閲令背面之注意事項再填寫本頁) 一驅動電路包含至少第二和第三η通道薄膜電晶體形 成在基底上,第一,第二和第三薄膜電晶體包含: 形成在絕緣表面上的半導體層; 形成在半導體層上的絕緣膜;和 ' 形成在半導體層上的閘極,而絕緣膜安插在其間, 一源極接線提供在圖素部份中且包含和閘極相同的材 料;和 一端部份由和聞極相同的材料製成, 其中該半導體裝置包含: 其中閘極具有主要含有T a Ν和W之一的材料膜、主 要含有A 1和C u之一的材料膜、和主要含有T i的材料 膜的疊層結構。 1 7、如申請專利範圍第1 6項之半導體裝置,其中 形成在半導體裝置之驅動電路中之T’F T構成E EM〇S 電路和E DM〇S電路之一。 經濟部智慧財產局員工消費合作社印製 1 8、如申請專利範圍第1 6項之半導體裝置,其中 該半導體裝置是液晶顯示裝置。 1 9、如申請專利範圍第1 6項之半導體裝置,其中 該半導體裝置是發光裝置。 2 〇、如申請專利範圍第1 6項之半導體裝置,其中 該半導體裝置是選自由視頻相機、數位相機、汽車導航系 國 gi標车(CNF) Μ雜(210 X297公ϋ ^' 一 — 1249761 A8 B8 C8 D8 六、申請專利範圍 D 統、個人電腦、攜帶型資訊終端和電子遊戲裝置所構成之 組中的一個。 (請先閱讀背面之注意事項再填寫本頁) 2 1 、如申請專利範圍第1 6項之半導體裝置’其中 該驅動電路包含至少一移位暫存器電路,一緩衝電路’ 一 位準移位器電路,和一閂鎖電路之一。 2 2、一種半導體裝置,包含: 一圖素部份包含至少一第一 η通道薄膜電晶體形成在 一基底上; 一驅動電路包含至少第二和第三η通道薄膜電晶體形 成在基底上,第一,第二和第三薄膜電晶體包含: 形成在基底上之絕緣表面上的半導體層; 形成在半導體層上的絕緣膜;和 形成在半導體層上的閘極,而絕緣膜安插在其間, 一源極接線提供在圖素部份中;和 一端部份形成在該基底上, 其中該源極接線和該端部份藉由定圖樣一相同導電膜 當成該閘極而形成,和 經濟部智慧財產局員工消費合作社印製 其中閘極具有主要含有T a Ν和W之一的材料膜、主 要含有A 1和C u之一的材料膜、和主要含有τ i的材料 膜的疊層結構。 2 3、如申請專利範圍第2 2項之半導體裝置,其中 形成在半導體裝置之驅動電路中之T F T構成E EM〇S 電路和EDM〇S電路之一。 2 4、如申請專利範圍第2 2項之半導體裝置,其中 __ 本紙永尺度適用宁國國家標準(CNS ) A4現格(210X297公釐) - 1249761 A8 B8 C8 ___ D8 ____ 六、申請專利範圍 6 該半導體裝置是液晶顯示裝置。 2 5、如申請專利範圍第2 2項之半導體裝置,其中 該半導體裝置是發光裝置。 (請先閲讀背面之注意事項再填寫本頁) 2 6、如申請專利範圍第2 2項之半導體裝置,其中 該半導體裝置是選自由視頻相機、數位相機、汽車導航系 統、個人電腦、攜帶型資訊終端和電子遊戲裝置所構成之 組中的一個。 2 7、如申請專利範圍第2 2項之半導體裝置,其中 該驅動電路包含至少一移位暫存器電路,一緩衝電路,一 位準移位器電路,和一閂鎖電路之一。 28、一種半導體裝置,包含: 一圖素部份包含至少一第一 η通道薄膜電晶體形成在 ~'基底上; 一驅動電路包含至少第二和第三η通道薄膜電晶體形 成在基底上,第一,第二和第二薄膜電晶體包含: 形成在基底上之絕緣表面上的半導體層; 形成在半導體層上的絕緣膜;和 形成在半導體層上的閘極,而絕緣膜安插在其間, 經濟部智慧財產局員工消費合作社印製 一源極接線提供在圖素部份中;和 一中間層絕緣膜覆蓋至少第一 η通道薄膜電晶體和源 極接線; 一導電膜形成在中間層絕緣膜上,其中該源極接線經 由該導電膜電連接至第一η通道薄膜電晶體之一雜質區 域;和 本^氏張尺度適用中國國家橾隼(匸阳)八4規格(210父297公羡) · 1249761 A8 B8 C8 D8 申請專利範圍 一端部份形成在該基底上, 其中該源極接線和該端部份藉由定 當成該閘極而形成,和 其中閘極具有主要含有T a N和W 要含有A 1和C u之一的材料膜、和主 膜的疊層結構。 2 9、如申請專利範圍第2 8項之 形成在半導體裝置之驅動電路中之丁 F 電路和EDMOS電路之一。’ 圖樣一相同導電膜 之一的材料膜、主 要含有T i的材料 半導體裝置,其中 T構成E EM〇s 3 0、如申請專利範圍第2 8項之半導體裝置,其中 該半導體裝置是液晶顯示裝置。 3 1 、如申請專利範圍第2 8項之半導體裝置,其中 該半導體裝置是發光裝置。 3 2、如申請專利範圍第2 8項之 該半導體裝置是選自由視頻相機、數位 統、個人電腦、攜帶型資訊終端和電子 半導體裝置,其中 相機、汽車導航系 遊戲裝置所構成之 (請先閲·«背面之注意事項再填寫本頁) £
    組中的一個 經濟部智慧財產局員工消費合作社印製 如申請專利範圍第2 8項之半導體裝置,其中 該驅動電路包含至少一移位暫存器電路 位準移位器電路,和一閂鎖電路之一。 一緩衝電路 本紙張尺度適用中國國家標準(CNS ) Α4ϋ格(2丨公釐)
TW091103464A 2001-02-28 2002-02-26 Semiconductor device and manufacturing method thereof TWI249761B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2001056063 2001-02-28
JP2001302687 2001-09-28

Publications (1)

Publication Number Publication Date
TWI249761B true TWI249761B (en) 2006-02-21

Family

ID=26610392

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091103464A TWI249761B (en) 2001-02-28 2002-02-26 Semiconductor device and manufacturing method thereof

Country Status (7)

Country Link
US (6) US6657260B2 (zh)
EP (1) EP1237195A3 (zh)
KR (1) KR100865244B1 (zh)
CN (3) CN1614743B (zh)
MY (1) MY128437A (zh)
SG (3) SG179310A1 (zh)
TW (1) TWI249761B (zh)

Families Citing this family (74)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3126661B2 (ja) * 1996-06-25 2001-01-22 株式会社半導体エネルギー研究所 液晶表示装置
US6646692B2 (en) * 2000-01-26 2003-11-11 Semiconductor Energy Laboratory Co., Ltd. Liquid-crystal display device and method of fabricating the same
US6825488B2 (en) 2000-01-26 2004-11-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
TW507258B (en) * 2000-02-29 2002-10-21 Semiconductor Systems Corp Display device and method for fabricating the same
US6580475B2 (en) 2000-04-27 2003-06-17 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of fabricating the same
TWI286338B (en) * 2000-05-12 2007-09-01 Semiconductor Energy Lab Semiconductor device and manufacturing method thereof
US7804552B2 (en) * 2000-05-12 2010-09-28 Semiconductor Energy Laboratory Co., Ltd. Electro-optical device with light shielding portion comprising laminated colored layers, electrical equipment having the same, portable telephone having the same
US7633471B2 (en) 2000-05-12 2009-12-15 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device and electric appliance
JP4659300B2 (ja) 2000-09-13 2011-03-30 浜松ホトニクス株式会社 レーザ加工方法及び半導体チップの製造方法
TW525216B (en) * 2000-12-11 2003-03-21 Semiconductor Energy Lab Semiconductor device, and manufacturing method thereof
SG111923A1 (en) 2000-12-21 2005-06-29 Semiconductor Energy Lab Light emitting device and method of manufacturing the same
JP4926329B2 (ja) * 2001-03-27 2012-05-09 株式会社半導体エネルギー研究所 半導体装置およびその作製方法、電気器具
SG116443A1 (en) * 2001-03-27 2005-11-28 Semiconductor Energy Lab Wiring and method of manufacturing the same, and wiring board and method of manufacturing the same.
JP2003045874A (ja) 2001-07-27 2003-02-14 Semiconductor Energy Lab Co Ltd 金属配線およびその作製方法、並びに金属配線基板およびその作製方法
JP3983037B2 (ja) 2001-11-22 2007-09-26 株式会社半導体エネルギー研究所 発光装置およびその作製方法
JP4216092B2 (ja) * 2002-03-08 2009-01-28 株式会社半導体エネルギー研究所 液晶表示装置
CN1328002C (zh) 2002-03-12 2007-07-25 浜松光子学株式会社 加工对象物切割方法
TWI326626B (en) 2002-03-12 2010-07-01 Hamamatsu Photonics Kk Laser processing method
ATE534142T1 (de) 2002-03-12 2011-12-15 Hamamatsu Photonics Kk Verfahren zum auftrennen eines substrats
TWI362128B (en) * 2002-03-26 2012-04-11 Semiconductor Energy Lab Light emitting device and method of manufacturing the same
US7038239B2 (en) 2002-04-09 2006-05-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor element and display device using the same
JP3989761B2 (ja) 2002-04-09 2007-10-10 株式会社半導体エネルギー研究所 半導体表示装置
JP3989763B2 (ja) * 2002-04-15 2007-10-10 株式会社半導体エネルギー研究所 半導体表示装置
KR100968496B1 (ko) 2002-04-15 2010-07-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치 및 그 제조방법
JP2003330388A (ja) * 2002-05-15 2003-11-19 Semiconductor Energy Lab Co Ltd 半導体装置及びその作製方法
US7256421B2 (en) 2002-05-17 2007-08-14 Semiconductor Energy Laboratory, Co., Ltd. Display device having a structure for preventing the deterioration of a light emitting device
JP4408012B2 (ja) * 2002-07-01 2010-02-03 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP4683817B2 (ja) * 2002-09-27 2011-05-18 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP4454921B2 (ja) * 2002-09-27 2010-04-21 株式会社半導体エネルギー研究所 半導体装置の作製方法
EP1566787A4 (en) * 2002-11-25 2009-12-09 Toshiba Matsushita Display Tec ELECTROLUMINESCENT ORGANIC DISPLAY PANEL
TWI520269B (zh) 2002-12-03 2016-02-01 Hamamatsu Photonics Kk Cutting method of semiconductor substrate
FR2852250B1 (fr) 2003-03-11 2009-07-24 Jean Luc Jouvin Fourreau de protection pour canule, un ensemble d'injection comportant un tel fourreau et aiguille equipee d'un tel fourreau
DE60315515T2 (de) 2003-03-12 2007-12-13 Hamamatsu Photonics K.K., Hamamatsu Laserstrahlbearbeitungsverfahren
JP4531342B2 (ja) * 2003-03-17 2010-08-25 株式会社半導体エネルギー研究所 白色有機発光素子および発光装置
TWI363573B (en) * 2003-04-07 2012-05-01 Semiconductor Energy Lab Electronic apparatus
US7862906B2 (en) 2003-04-09 2011-01-04 Semiconductor Energy Laboratory Co., Ltd. Electroluminescent element and light-emitting device
JP3807405B2 (ja) * 2003-06-06 2006-08-09 セイコーエプソン株式会社 液晶表示装置、及び電子機器
JP2005057242A (ja) * 2003-07-18 2005-03-03 Seiko Epson Corp 薄膜トランジスタ、アクティブマトリクス基板、表示装置、及び電子機器
US20050104072A1 (en) 2003-08-14 2005-05-19 Slater David B.Jr. Localized annealing of metal-silicon carbide ohmic contacts and devices so formed
US20060033430A1 (en) * 2004-08-11 2006-02-16 Lightronik Technology Inc. Organic light emitting device and display apparatus provided with the organic light emitting device
US8319714B2 (en) * 2004-12-22 2012-11-27 Semiconductor Energy Laboratory Co., Ltd. Display device, and method of operation thereof
US7563658B2 (en) * 2004-12-27 2009-07-21 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
KR101246023B1 (ko) * 2005-01-06 2013-03-26 삼성디스플레이 주식회사 어레이 기판 및 이를 갖는 표시장치
KR100718265B1 (ko) * 2005-05-23 2007-05-14 삼성전자주식회사 반도체 장치의 제조 방법
US7615495B2 (en) * 2005-11-17 2009-11-10 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method of the same
EP1793264A1 (en) * 2005-12-05 2007-06-06 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
WO2007072766A1 (en) * 2005-12-22 2007-06-28 Semiconductor Energy Laboratory Co., Ltd. Display device
EP1804114B1 (en) * 2005-12-28 2014-03-05 Semiconductor Energy Laboratory Co., Ltd. Display device
EP1832915B1 (en) * 2006-01-31 2012-04-18 Semiconductor Energy Laboratory Co., Ltd. Display device with improved contrast
EP1816508A1 (en) 2006-02-02 2007-08-08 Semiconductor Energy Laboratory Co., Ltd. Display device
EP1826606B1 (en) 2006-02-24 2012-12-26 Semiconductor Energy Laboratory Co., Ltd. Display device
EP1826605A1 (en) 2006-02-24 2007-08-29 Semiconductor Energy Laboratory Co., Ltd. Display device
US7851343B2 (en) * 2007-06-14 2010-12-14 Cree, Inc. Methods of forming ohmic layers through ablation capping layers
US7550323B2 (en) * 2007-08-08 2009-06-23 International Business Machines Corporation Electrical fuse with a thinned fuselink middle portion
US20090040006A1 (en) * 2007-08-08 2009-02-12 International Business Machines Corporation Electrical fuse with enhanced programming current divergence
US7838963B2 (en) * 2007-10-26 2010-11-23 International Business Machines Corporation Electrical fuse having a fully silicided fuselink and enhanced flux divergence
KR101002667B1 (ko) * 2008-07-02 2010-12-21 삼성모바일디스플레이주식회사 박막트랜지스터, 그의 제조방법 및 그를 포함하는유기전계발광표시장치
TWI711182B (zh) * 2008-07-31 2020-11-21 日商半導體能源研究所股份有限公司 半導體裝置及半導體裝置的製造方法
US8284142B2 (en) 2008-09-30 2012-10-09 Semiconductor Energy Laboratory Co., Ltd. Display device
CN103928476A (zh) 2008-10-03 2014-07-16 株式会社半导体能源研究所 显示装置及其制造方法
KR101659925B1 (ko) 2008-10-03 2016-09-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
US8106400B2 (en) 2008-10-24 2012-01-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US7960809B2 (en) * 2009-01-16 2011-06-14 International Business Machines Corporation eFuse with partial SiGe layer and design structure therefor
US8450144B2 (en) * 2009-03-26 2013-05-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
CN103984176B (zh) 2009-10-09 2016-01-20 株式会社半导体能源研究所 液晶显示装置及包括该液晶显示装置的电子设备
KR101778513B1 (ko) 2009-10-09 2017-09-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광 표시 장치 및 이를 포함한 전자 기기
CN102646676B (zh) * 2011-11-03 2015-06-10 京东方科技集团股份有限公司 一种tft阵列基板
KR20150006685A (ko) 2013-07-09 2015-01-19 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
US9704888B2 (en) * 2014-01-08 2017-07-11 Apple Inc. Display circuitry with reduced metal routing resistance
US10598838B2 (en) * 2018-06-29 2020-03-24 Intel Corporation Pixel level polarizer for flexible display panels
KR102598061B1 (ko) 2018-09-03 2023-11-03 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
US11289865B2 (en) * 2019-08-22 2022-03-29 Princetel, Inc. High frequency slip ring with through bore
US11309673B2 (en) * 2019-08-22 2022-04-19 Princetel, Inc. Slip ring system for high speed applications
CN112509979B (zh) * 2020-11-30 2022-08-09 绍兴中芯集成电路制造股份有限公司 具有屏蔽栅沟槽结构的半导体器件及其制造方法

Family Cites Families (114)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3108914A (en) 1959-06-30 1963-10-29 Fairchild Camera Instr Co Transistor manufacturing process
US3979768A (en) 1966-03-23 1976-09-07 Hitachi, Ltd. Semiconductor element having surface coating comprising silicon nitride and silicon oxide films
US3719883A (en) * 1970-09-28 1973-03-06 North American Rockwell Magnetic core circuit for testing electrical short circuits between leads of a multi-lead circuit package
US4309224A (en) 1978-10-06 1982-01-05 Tokyo Shibaura Denki Kabushiki Kaisha Method for manufacturing a semiconductor device
JPS5624925A (en) 1979-08-08 1981-03-10 Hitachi Ltd Selective growth of silicon
US4330363A (en) 1980-08-28 1982-05-18 Xerox Corporation Thermal gradient control for enhanced laser induced crystallization of predefined semiconductor areas
GB2107115B (en) 1981-07-17 1985-05-09 Citizen Watch Co Ltd Method of manufacturing insulated gate thin film effect transitors
JPS58103168A (ja) * 1981-12-16 1983-06-20 Fujitsu Ltd 半導体装置
JPS60105216A (ja) 1983-11-11 1985-06-10 Seiko Instr & Electronics Ltd 薄膜半導体装置の製造方法
US4727044A (en) 1984-05-18 1988-02-23 Semiconductor Energy Laboratory Co., Ltd. Method of making a thin film transistor with laser recrystallized source and drain
US4851363A (en) 1986-07-11 1989-07-25 General Motors Corporation Fabrication of polysilicon fets on alkaline earth alumino-silicate glasses
JPS6373660A (ja) 1986-09-17 1988-04-04 Fujitsu Ltd 半導体装置
US4915772A (en) 1986-10-01 1990-04-10 Corning Incorporated Capping layer for recrystallization process
US5248630A (en) 1987-07-27 1993-09-28 Nippon Telegraph And Telephone Corporation Thin film silicon semiconductor device and process for producing thereof
JPH01241162A (ja) 1988-03-23 1989-09-26 Hitachi Ltd 半導体装置のアルミニウム配線
US5108843A (en) 1988-11-30 1992-04-28 Ricoh Company, Ltd. Thin film semiconductor and process for producing the same
US5075259A (en) 1989-08-22 1991-12-24 Motorola, Inc. Method for forming semiconductor contacts by electroless plating
US5278093A (en) 1989-09-23 1994-01-11 Canon Kabushiki Kaisha Method for forming semiconductor thin film
JPH0411722A (ja) 1990-04-28 1992-01-16 Kyocera Corp 半導体結晶化膜の形成方法
US5147826A (en) 1990-08-06 1992-09-15 The Pennsylvania Research Corporation Low temperature crystallization and pattering of amorphous silicon films
KR960001611B1 (ko) 1991-03-06 1996-02-02 가부시끼가이샤 한도다이 에네르기 겐뀨쇼 절연 게이트형 전계 효과 반도체 장치 및 그 제작방법
JPH04280637A (ja) 1991-03-08 1992-10-06 Nippondenso Co Ltd 薄膜トランジスタの製造方法
JPH05182923A (ja) 1991-05-28 1993-07-23 Semiconductor Energy Lab Co Ltd レーザーアニール方法
JP3466633B2 (ja) 1991-06-12 2003-11-17 ソニー株式会社 多結晶半導体層のアニール方法
JP2781706B2 (ja) * 1991-09-25 1998-07-30 株式会社半導体エネルギー研究所 半導体装置およびその作製方法
US5244836A (en) 1991-12-30 1993-09-14 North American Philips Corporation Method of manufacturing fusible links in semiconductor devices
JP3556241B2 (ja) 1992-04-06 2004-08-18 株式会社半導体エネルギー研究所 絶縁ゲイト型半導体装置の作製方法
JP2666103B2 (ja) * 1992-06-03 1997-10-22 カシオ計算機株式会社 薄膜半導体装置
JPH0653241A (ja) 1992-08-03 1994-02-25 Nec Corp 電界効果トランジスタの製造方法
US5273920A (en) 1992-09-02 1993-12-28 General Electric Company Method of fabricating a thin film transistor using hydrogen plasma treatment of the gate dielectric/semiconductor layer interface
JPH06148685A (ja) 1992-11-13 1994-05-27 Toshiba Corp 液晶表示装置
TW226478B (en) 1992-12-04 1994-07-11 Semiconductor Energy Res Co Ltd Semiconductor device and method for manufacturing the same
JP3587537B2 (ja) 1992-12-09 2004-11-10 株式会社半導体エネルギー研究所 半導体装置
US5843225A (en) * 1993-02-03 1998-12-01 Semiconductor Energy Laboratory Co., Ltd. Process for fabricating semiconductor and process for fabricating semiconductor device
EP0612102B1 (en) 1993-02-15 2001-09-26 Semiconductor Energy Laboratory Co., Ltd. Process for the fabrication of a crystallised semiconductor layer
JP3662263B2 (ja) 1993-02-15 2005-06-22 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP3193803B2 (ja) 1993-03-12 2001-07-30 株式会社半導体エネルギー研究所 半導体素子の作製方法
JP3137797B2 (ja) 1993-03-12 2001-02-26 株式会社半導体エネルギー研究所 薄膜トランジスタおよびその作製方法
US5481121A (en) 1993-05-26 1996-01-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having improved crystal orientation
GB9311129D0 (en) * 1993-05-28 1993-07-14 Philips Electronics Uk Ltd Electronic devices with-film circuit elements forming a sampling circuit
US5387530A (en) 1993-06-29 1995-02-07 Digital Equipment Corporation Threshold optimization for soi transistors through use of negative charge in the gate oxide
US5529937A (en) 1993-07-27 1996-06-25 Semiconductor Energy Laboratory Co., Ltd. Process for fabricating thin film transistor
JP3060806B2 (ja) * 1993-12-16 2000-07-10 松下電器産業株式会社 液晶表示装置及びその製造方法
JP3378078B2 (ja) 1994-02-23 2003-02-17 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP3398453B2 (ja) 1994-02-24 2003-04-21 株式会社東芝 薄膜トランジスタの製造方法
JP3402400B2 (ja) * 1994-04-22 2003-05-06 株式会社半導体エネルギー研究所 半導体集積回路の作製方法
EP0694960B1 (en) * 1994-07-25 2002-07-03 Consorzio per la Ricerca sulla Microelettronica nel Mezzogiorno - CoRiMMe Process for the localized reduction of the lifetime of charge carriers
TW321731B (zh) * 1994-07-27 1997-12-01 Hitachi Ltd
JP3072005B2 (ja) 1994-08-25 2000-07-31 シャープ株式会社 半導体装置及びその製造方法
JP3364081B2 (ja) 1995-02-16 2003-01-08 株式会社半導体エネルギー研究所 半導体装置の作製方法
US5694061A (en) * 1995-03-27 1997-12-02 Casio Computer Co., Ltd. Semiconductor device having same conductive type MIS transistors, a simple circuit design, and a high productivity
JPH08274336A (ja) 1995-03-30 1996-10-18 Toshiba Corp 多結晶半導体薄膜トランジスタ及びその製造方法
EP1338914A3 (en) 1995-11-21 2003-11-19 Samsung Electronics Co., Ltd. Method for manufacturing liquid crystal display
US5731216A (en) 1996-03-27 1998-03-24 Image Quest Technologies, Inc. Method of making an active matrix display incorporating an improved TFT
KR100223158B1 (ko) 1996-06-07 1999-10-15 구자홍 액티브매트릭스기판 및 그 제조방법
US5773329A (en) * 1996-07-24 1998-06-30 International Business Machines Corporation Polysilicon grown by pulsed rapid thermal annealing
JP3622934B2 (ja) * 1996-07-31 2005-02-23 エルジー フィリップス エルシーディー カンパニー リミテッド 薄膜トランジスタ型液晶表示装置
JP3279939B2 (ja) 1996-11-13 2002-04-30 三菱電機株式会社 液晶ディスプレイ装置
JPH10142633A (ja) 1996-11-15 1998-05-29 Mitsubishi Electric Corp 薄膜トランジスタ集積装置およびその製造方法並びに液晶表示装置
TW379360B (en) 1997-03-03 2000-01-11 Semiconductor Energy Lab Method of manufacturing a semiconductor device
KR100307385B1 (ko) 1997-03-05 2001-12-15 구본준, 론 위라하디락사 액정표시장치의구조및그제조방법
US6287988B1 (en) 1997-03-18 2001-09-11 Kabushiki Kaisha Toshiba Semiconductor device manufacturing method, semiconductor device manufacturing apparatus and semiconductor device
JP3830623B2 (ja) 1997-07-14 2006-10-04 株式会社半導体エネルギー研究所 結晶性半導体膜の作製方法
KR100476622B1 (ko) * 1997-10-13 2005-08-23 삼성전자주식회사 몰리브덴-텅스턴합금을사용한배선을이용한액정표시장치및그제조방법
US6433841B1 (en) 1997-12-19 2002-08-13 Seiko Epson Corporation Electro-optical apparatus having faces holding electro-optical material in between flattened by using concave recess, manufacturing method thereof, and electronic device using same
JP3765194B2 (ja) * 1998-01-19 2006-04-12 株式会社日立製作所 液晶表示装置
TWI226470B (en) * 1998-01-19 2005-01-11 Hitachi Ltd LCD device
US6346437B1 (en) 1998-07-16 2002-02-12 Sharp Laboratories Of America, Inc. Single crystal TFT from continuous transition metal delivery method
KR100697413B1 (ko) 1998-07-30 2007-03-19 마츠시타 덴끼 산교 가부시키가이샤 액정 표시 장치, 영상 디스플레이 장치, 정보 처리 장치, 및 그 제조 방법
JP3403949B2 (ja) 1998-09-03 2003-05-06 シャープ株式会社 薄膜トランジスタ及び液晶表示装置、ならびに薄膜トランジスタの製造方法
TW559683B (en) 1998-09-21 2003-11-01 Advanced Display Kk Liquid display device and manufacturing process therefor
JP4583529B2 (ja) 1998-11-09 2010-11-17 株式会社半導体エネルギー研究所 半導体装置およびその作製方法
US6617644B1 (en) * 1998-11-09 2003-09-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing the same
US6277679B1 (en) 1998-11-25 2001-08-21 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing thin film transistor
US6501098B2 (en) 1998-11-25 2002-12-31 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device
US6365917B1 (en) 1998-11-25 2002-04-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
EP2264771A3 (en) 1998-12-03 2015-04-29 Semiconductor Energy Laboratory Co., Ltd. MOS thin film transistor and method of fabricating same
JP4531175B2 (ja) 1998-12-03 2010-08-25 株式会社半導体エネルギー研究所 半導体装置の作製方法
US6545359B1 (en) 1998-12-18 2003-04-08 Semiconductor Energy Laboratory Co., Ltd. Wiring line and manufacture process thereof, and semiconductor device and manufacturing process thereof
JP2000252473A (ja) 1998-12-18 2000-09-14 Semiconductor Energy Lab Co Ltd 配線およびその作製方法、半導体装置およびその作製方法
JP3490317B2 (ja) 1998-12-25 2004-01-26 株式会社アルバック 化学蒸着法による銅薄膜形成法
JP2000207101A (ja) * 1999-01-19 2000-07-28 Alps Electric Co Ltd キ―ボ―ド装置
US6576926B1 (en) * 1999-02-23 2003-06-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and fabrication method thereof
JP3362008B2 (ja) 1999-02-23 2003-01-07 シャープ株式会社 液晶表示装置およびその製造方法
JP2000269505A (ja) * 1999-03-16 2000-09-29 Matsushita Electric Ind Co Ltd 半導体素子及びその製造方法
US6614083B1 (en) 1999-03-17 2003-09-02 Semiconductor Energy Laboratory Co., Ltd. Wiring material and a semiconductor device having wiring using the material, and the manufacturing method
EP1041641B1 (en) * 1999-03-26 2015-11-04 Semiconductor Energy Laboratory Co., Ltd. A method for manufacturing an electrooptical device
US6475836B1 (en) 1999-03-29 2002-11-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US6861670B1 (en) * 1999-04-01 2005-03-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having multi-layer wiring
JP2000349301A (ja) * 1999-04-01 2000-12-15 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
US6346730B1 (en) * 1999-04-06 2002-02-12 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device having a pixel TFT formed in a display region and a drive circuit formed in the periphery of the display region on the same substrate
TW518650B (en) * 1999-04-15 2003-01-21 Semiconductor Energy Lab Electro-optical device and electronic equipment
JP2000311897A (ja) 1999-04-26 2000-11-07 Ebara Corp 配線の形成方法
US6534826B2 (en) * 1999-04-30 2003-03-18 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
JP4402202B2 (ja) 1999-06-29 2010-01-20 株式会社半導体エネルギー研究所 反射型半導体表示装置
JP4627843B2 (ja) 1999-07-22 2011-02-09 株式会社半導体エネルギー研究所 半導体装置
JP2001053283A (ja) * 1999-08-12 2001-02-23 Semiconductor Energy Lab Co Ltd 半導体装置及びその作製方法
TW544727B (en) * 1999-08-13 2003-08-01 Semiconductor Energy Lab Method of manufacturing a semiconductor device
JP3538084B2 (ja) 1999-09-17 2004-06-14 株式会社半導体エネルギー研究所 半導体装置の作製方法
CN1195243C (zh) 1999-09-30 2005-03-30 三星电子株式会社 用于液晶显示器的薄膜晶体管阵列屏板及其制造方法
JP2001135573A (ja) 1999-11-02 2001-05-18 Sharp Corp 半導体装置の製造方法およびその半導体装置
US6825488B2 (en) 2000-01-26 2004-11-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US7023021B2 (en) * 2000-02-22 2006-04-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing the same
US6492283B2 (en) 2000-02-22 2002-12-10 Asm Microchemistry Oy Method of forming ultrathin oxide layer
TW513753B (en) * 2000-03-27 2002-12-11 Semiconductor Energy Lab Semiconductor display device and manufacturing method thereof
US7525165B2 (en) 2000-04-17 2009-04-28 Semiconductor Energy Laboratory Co., Ltd. Light emitting device and manufacturing method thereof
JP4588167B2 (ja) 2000-05-12 2010-11-24 株式会社半導体エネルギー研究所 半導体装置の作製方法
US6746901B2 (en) 2000-05-12 2004-06-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of fabricating thereof
TW480576B (en) 2000-05-12 2002-03-21 Semiconductor Energy Lab Semiconductor device and method for manufacturing same
US6872604B2 (en) 2000-06-05 2005-03-29 Semiconductor Energy Laboratory Co., Ltd. Method of fabricating a light emitting device
TW501282B (en) 2000-06-07 2002-09-01 Semiconductor Energy Lab Method of manufacturing semiconductor device
JP4954366B2 (ja) 2000-11-28 2012-06-13 株式会社半導体エネルギー研究所 半導体装置の作製方法
TW525216B (en) 2000-12-11 2003-03-21 Semiconductor Energy Lab Semiconductor device, and manufacturing method thereof
US7052943B2 (en) 2001-03-16 2006-05-30 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing a semiconductor device

Also Published As

Publication number Publication date
US7405115B2 (en) 2008-07-29
US20050092996A1 (en) 2005-05-05
SG179310A1 (en) 2012-04-27
US6657260B2 (en) 2003-12-02
CN1555098A (zh) 2004-12-15
CN1311558C (zh) 2007-04-18
SG118117A1 (en) 2006-01-27
US20120043580A1 (en) 2012-02-23
US20040164296A1 (en) 2004-08-26
KR20020070864A (ko) 2002-09-11
MY128437A (en) 2007-02-28
US6984550B2 (en) 2006-01-10
EP1237195A3 (en) 2012-07-18
US8735889B2 (en) 2014-05-27
US20090035922A1 (en) 2009-02-05
KR100865244B1 (ko) 2008-10-28
CN1555098B (zh) 2011-07-13
US20140256116A1 (en) 2014-09-11
SG160191A1 (en) 2010-04-29
US8053339B2 (en) 2011-11-08
CN1614743A (zh) 2005-05-11
CN1373384A (zh) 2002-10-09
CN1614743B (zh) 2012-01-11
US9330940B2 (en) 2016-05-03
US20020158288A1 (en) 2002-10-31
EP1237195A2 (en) 2002-09-04

Similar Documents

Publication Publication Date Title
TWI249761B (en) Semiconductor device and manufacturing method thereof
JP6736743B2 (ja) 半導体装置
TWI286338B (en) Semiconductor device and manufacturing method thereof
TWI326775B (en) Liquid crystal display device and method for manufacturing the same
JP2022137085A (ja) 導電膜の作製方法
CN1877799B (zh) 半导体器件以及其制作方法
KR101303114B1 (ko) 노광 마스크
KR101252018B1 (ko) 반도체 장치 및 그 제조방법
CN1729719B (zh) 显示装置和显示装置的制作方法
TWI407220B (zh) 半導體裝置及其製造方法
JP2023075198A (ja) 発光装置
JP5110821B2 (ja) 半導体装置の作製方法
TW200300281A (en) Semiconductor device and method of manufacturing the same
KR20010087351A (ko) 반도체 장치 및 제조방법
KR20030007208A (ko) 반도체 디바이스와, 박리 방법 및 반도체 디바이스 제조방법
TW201030925A (en) Display device
JP2012099824A (ja) 電子機器
JP4079655B2 (ja) 半導体装置およびその作製方法
JP4593256B2 (ja) 半導体装置の作製方法
KR20070019578A (ko) 노광 마스크

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees