KR960012562A - 반도체 장치 - Google Patents

반도체 장치 Download PDF

Info

Publication number
KR960012562A
KR960012562A KR1019950030002A KR19950030002A KR960012562A KR 960012562 A KR960012562 A KR 960012562A KR 1019950030002 A KR1019950030002 A KR 1019950030002A KR 19950030002 A KR19950030002 A KR 19950030002A KR 960012562 A KR960012562 A KR 960012562A
Authority
KR
South Korea
Prior art keywords
region
semiconductor device
gate electrode
high concentration
concentration impurity
Prior art date
Application number
KR1019950030002A
Other languages
English (en)
Other versions
KR0170468B1 (ko
Inventor
도모히사 미즈노
유끼히로 우시꾸
마꼬도 요시미
마모루 데라우찌
시게루 가와나까
Original Assignee
사또 후미오
가부시끼가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 사또 후미오, 가부시끼가이샤 도시바 filed Critical 사또 후미오
Publication of KR960012562A publication Critical patent/KR960012562A/ko
Application granted granted Critical
Publication of KR0170468B1 publication Critical patent/KR0170468B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • H01L29/7851Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET with the body tied to the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/107Substrate region of field-effect devices
    • H01L29/1075Substrate region of field-effect devices of field-effect transistors
    • H01L29/1079Substrate region of field-effect devices of field-effect transistors with insulated gate
    • H01L29/1083Substrate region of field-effect devices of field-effect transistors with insulated gate with an inactive supplementary region, e.g. for preventing punch-through, improving capacity effect or leakage current
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4983Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET with a lateral structure, e.g. a Polysilicon gate with a lateral doping variation or with a lateral composition variation or characterised by the sidewalls being composed of conductive, resistive or dielectric material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66575Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

본 발명의 반도체 장치는 블록 형상의 반도체 소자 영역을 갖는 기판과, 소자 영역의 상부면 및 측면에 게이트 절연막을 통하여 게이트 전극과, 게이트 전극을 사이에 두고 소자 영역의 상부면에 채널 영역을 형성하도록 설치된 제1의 도전형의 소스 영역 및 드레인 영역을 가지며, 블록 형상을 갖는 부분의 내부에 있어서 채널 영역의 하측에 형성되어 채널 영역의 농도보다도 높은 농도의 제2의 도전형의 불순물이 포함된 고농도 불순물 영역을 갖는 반도체 장치이다.

Description

반도체 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3A도∼제3G도는 본 발명의 제1발명과 관련한 반도체 장치의 제조 공정을 설명하기 위한 단면도.

Claims (20)

  1. 블록 형상의 반도체 소자 영역을 갖는 기판과, 상기 소자 영역의 상부면 및 측면에 게이트 절연막을 통해 형성된 게이트 전극과, 상기 게이트 전극을 사이에 두고 상기 소자 영역의 상부면에 채널 영역을 형성하도록 설치된 제1도전형 소스 영역 및 드레인 영역을 구비하고 있으며, 블록 형상을 갖는 부분의 내부에 있어서 상기 채널 영역의 하부에 형성되고, 상기 채널 영역의 농도보다도 높은 농도로 제2도전형의 불순물이 포함된 고농도 불순물 영역을 갖는 반도체 장치.
  2. 제1항에 있어서, 고농도 불순물 영역이 상기 게이트 전극보다도 하측의 상기 블록 형상을 갖는 부분에 형성되어 있는 것을 특징으로 하는 반도체 장치.
  3. 제1항에 있어서, 고농도 불순물 영역이 블록 형상을 갖는 부분의 중심부에 형성되어 있는 것을 특징으로 하는 반도체 장치.
  4. 블록 형상의 반도체 소자 영역을 갖는 기판과, 상기 소자 영역의 상부면 및 측면에 게이트 절연막을 통해 형성된 게이트 전극과, 상기 게이트 전극을 사이에 두고 상기 소자 영역의 상부면에 채널 영역을 형성하도록 설치된 소스 영역 및 드레인 영역을 구비하고 있으며, 상기 소자 영역의 상부면에 구성된 트랜지스터의 특성과 상기 소자 영역의 측면에 구성된 트랜지스터의 특성이 상이한 것을 특징으로 하는 반도체 장치.
  5. 제4항에 있어서, 상기 게이트 절연막의 막두께, 게이트 절연막의 재료, 및 게이트 전극의 재료로 이루어진 군으로부터 선택된 적어도 1개가 상기 소자 영역의 상부면 및 상기 소자 영역의 측면에서 상이하도록 설정되어 있는 것을 특징으로하는 반도체 장치.
  6. 제4항에 있어서, 블록 형상을 갖는 부분의 내부에 있어서 상기 채널 영역의 하부에 형성되고, 상기 채널 영역의 표면에서의 농도보다도 높은 농도로 제2도전형 불순물이 포함된 고농도 불순물 영역을 갖는 것을 특징으로 하는 반도체 장치.
  7. 제6항에 있어서, 고농도 불순물 영역이 블록 형상을 갖는 부분의 중심부에 형성되어 있는 것을 특징으로 하는 반도체 장치.
  8. 제4항에 있어서, 상기 고농도 불순물 영역은 상기 게이트 전극보다도 하측의 상기 블록 형상을 갖는 부분에 형성되어 있는 것을 특징으로 하는 반도체 장치.
  9. 블록 형상의 반도체 소자 영역을 갖는 기판과, 상기 소자 영역의 상부면 및 측면에 게이트 절연막을 통하여 형성된 게이트 전극과, 상기 게이트 전극을 사시에 두고 상기 소자 영역의 상부면 및 측면에 설치된 제1도전형의 소스 영역 및 드레인 영역을 구비하고 있으며, 상기 소자 영역의 상부면 및 측면에 형성된 소스 영역 및 드레인 영역이 상기 소자 영역 내부에서 서로 접촉하지 않는 것을 특징으로 하는 반도체 장치.
  10. 제9항에 있어서, 블록 형상을 갖는 부분의 내부에 있어서, 상기 채널 영역의 하부에 형성되고, 상기 채널 영역의 표면에서의 농도보다는 높은 농도로 제2도전형의 불순물이 포함된 고농도 불순물 영역을 갖는 것을 특징으로 하는 반도체 장치.
  11. 제10항에 있어서, 고농도 불순물 영역이 블록 형상을 갖는 부분의 중심부에 형성되어 있는 것을 특징으로 하는 반도체 장치.
  12. 제10항에 있어서, 상기 고농도 불순물 영역은 상기 게이트 전극보다도 하측의 상기 블록 형상을 갖는 부분에 형성되어 있는 것을 특징으로 하는 반도체 장치.
  13. 블록 형상의 반도체 소자 영역을 갖는 기판과, 상기 소자 영역의 상부면 및 측면에 게이트 절연막을 통해 형성된 게이트 전극과, 상기 게이트 전극을 사이에두고 상기 소자 영역의 상부면에 채널 영역을 형성하도록 설치된 소스 영역 및 드레인 영역을 구비하고 있으며, 상기 드레인 영역의 측면부에 절연막을 통하여 일정 진위를 보유한 전극이 형성되어, 상기 블록 형상의 소자 영역의 폭 W)가 이하의 식
    〔여기에서, q는 전자 전하(쿨롱), øF는 반도체 기판의 페르미 준위(eV),εs는 반도체 기판의 유전율(패러/㎝), 및Nsub는 반도체 기판의 불순물 농도(㎝-3)임〕을 만족하는 것을 특징으로 하는 반도체 장치.
  14. 제13항에 있어서, 블록 형상을 갖는 부분의 내부에 있어서 상기 채널 영역의 하루에 형성되고, 상기 채널 영역의 표면에서의 농도보다도 높은 농도로 제2도전형의 불순물이 포함된 고농도 불순물 영역을 갖는 것을 특징으로 하는 반도체 장치.
  15. 제14항에 있어서, 고농도 불순물 영역이 볼록 형상을 갖는 부분의 중심부에 형성되어 있는 것을 특징으로 하는 반도체 방치.
  16. 제14항에 있어서, 상기 고농도 불순물 영역은 상기 게이트 전극보다도 하측의 상기 볼록 형상을 갖는 부분에 형성되어 있는 것을 특징으로 하는 반도체 장치.
  17. 볼록 형상의 반도체 소자 영역을 갖는 기판과, 상기 소자 영역의 상부면 및 측면에 게이트 절연막을 통하여 형성된 게이트 전극과, 상기 게이트 전극을 사이에 두고 상기 소자 영역의 상부면에 채널 영역을 형성하도록 설치된 소스 영역 및 드레인 영역, 및 상기 드레인 영역의 측부를 덮도록 형성되고, 상기 게이트 전극의 전위와 같은 전위로 설정 가능한 전극을 구비한 것을 특징으로 하는 반도체 장치.
  18. 제17항에 있어서, 볼록 형상을 갖는 부분의 내부에 있어서 상기 채널 영역의 하부에 형성되고, 상기 채널 영역의 표면에서의 농도보다도 높은 농도로 제2도전형의 불순물이 포함된 고농도 불순물 영역을 갖는 것을 특징으로 하는 반도체 장치.
  19. 제18항에 있어서, 고농도 불순물 영역이 볼록 형상을 갖는 부분의 중심부에 형성되어 있는 것을 특징으로 하는 반도체 장치.
  20. 제18항에 있어서, 상기 고농도 불순물 영역은 상기 게이트 전극보다도 하측의 상기 볼록 형상을 갖는 부분에 형상되어 있는 것을 특징으로 하는 반도체 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950030002A 1994-09-14 1995-09-14 반도체 장치 KR0170468B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP94-220632 1994-09-14
JP22063294 1994-09-14
JP23250695A JP3378414B2 (ja) 1994-09-14 1995-09-11 半導体装置
JP95-232506 1995-09-11

Publications (2)

Publication Number Publication Date
KR960012562A true KR960012562A (ko) 1996-04-20
KR0170468B1 KR0170468B1 (ko) 1999-02-01

Family

ID=26523821

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950030002A KR0170468B1 (ko) 1994-09-14 1995-09-14 반도체 장치

Country Status (3)

Country Link
US (1) US5844278A (ko)
JP (1) JP3378414B2 (ko)
KR (1) KR0170468B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100743779B1 (ko) * 2005-01-17 2007-07-30 가부시끼가이샤 도시바 반도체 장치 및 그 제조 방법

Families Citing this family (95)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5940691A (en) * 1997-08-20 1999-08-17 Micron Technology, Inc. Methods of forming SOI insulator layers and methods of forming transistor devices
DE19853268C2 (de) * 1998-11-18 2002-04-11 Infineon Technologies Ag Feldeffektgesteuerter Transistor und Verfahren zu dessen Herstellung
JP4044276B2 (ja) * 2000-09-28 2008-02-06 株式会社東芝 半導体装置及びその製造方法
US6472258B1 (en) * 2000-11-13 2002-10-29 International Business Machines Corporation Double gate trench transistor
DE10131276B4 (de) * 2001-06-28 2007-08-02 Infineon Technologies Ag Feldeffekttransistor und Verfahren zu seiner Herstellung
TWI261358B (en) * 2002-01-28 2006-09-01 Semiconductor Energy Lab Semiconductor device and method of manufacturing the same
US7749818B2 (en) * 2002-01-28 2010-07-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing the same
KR100458288B1 (ko) * 2002-01-30 2004-11-26 한국과학기술원 이중-게이트 FinFET 소자 및 그 제조방법
KR100420070B1 (ko) * 2002-02-01 2004-02-25 한국과학기술원 이중-게이트 플래쉬 메모리소자 및 그 제조방법
US6906343B2 (en) * 2002-03-26 2005-06-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor display device
US6821834B2 (en) * 2002-12-04 2004-11-23 Yoshiyuki Ando Ion implantation methods and transistor cell layout for fin type transistors
JP2004214413A (ja) 2002-12-27 2004-07-29 Toshiba Corp 半導体装置
US7148526B1 (en) * 2003-01-23 2006-12-12 Advanced Micro Devices, Inc. Germanium MOSFET devices and methods for making same
JP2004281782A (ja) 2003-03-17 2004-10-07 Toshiba Corp 半導体装置及びその製造方法
JP2005005465A (ja) * 2003-06-11 2005-01-06 Toshiba Corp 半導体記憶装置及びその製造方法
KR100843244B1 (ko) * 2007-04-19 2008-07-02 삼성전자주식회사 반도체 소자 및 그 제조 방법
KR100476940B1 (ko) * 2003-06-20 2005-03-16 삼성전자주식회사 기판으로부터 수직으로 연장된 게이트 채널을 갖는디램기억 셀 및 그 제조방법
US7456476B2 (en) 2003-06-27 2008-11-25 Intel Corporation Nonplanar semiconductor device with partially or fully wrapped around gate electrode and methods of fabrication
US6909151B2 (en) 2003-06-27 2005-06-21 Intel Corporation Nonplanar device with stress incorporation layer and method of fabrication
EP1498958B1 (en) * 2003-07-18 2014-10-15 Imec Method for forming a mutiple gate semiconductor device
JP2005045245A (ja) * 2003-07-18 2005-02-17 Interuniv Micro Electronica Centrum Vzw マルチゲート半導体デバイスおよびそれを形成するための方法
KR100487567B1 (ko) * 2003-07-24 2005-05-03 삼성전자주식회사 핀 전계효과 트랜지스터 형성 방법
US6970373B2 (en) * 2003-10-02 2005-11-29 Intel Corporation Method and apparatus for improving stability of a 6T CMOS SRAM cell
KR100506460B1 (ko) * 2003-10-31 2005-08-05 주식회사 하이닉스반도체 반도체소자의 트랜지스터 및 그 형성방법
KR100521384B1 (ko) * 2003-11-17 2005-10-12 삼성전자주식회사 반도체 소자 및 그 제조 방법
US7385247B2 (en) * 2004-01-17 2008-06-10 Samsung Electronics Co., Ltd. At least penta-sided-channel type of FinFET transistor
KR100577562B1 (ko) 2004-02-05 2006-05-08 삼성전자주식회사 핀 트랜지스터 형성방법 및 그에 따른 구조
KR100526889B1 (ko) * 2004-02-10 2005-11-09 삼성전자주식회사 핀 트랜지스터 구조
KR100598099B1 (ko) * 2004-02-24 2006-07-07 삼성전자주식회사 다마신 게이트를 갖는 수직 채널 핀 전계효과 트랜지스터 및 그 제조방법
US7154118B2 (en) 2004-03-31 2006-12-26 Intel Corporation Bulk non-planar transistor having strained enhanced mobility and methods of fabrication
KR20050108916A (ko) * 2004-05-14 2005-11-17 삼성전자주식회사 다마신 공정을 이용한 핀 전계 효과 트랜지스터의 형성 방법
KR100618827B1 (ko) * 2004-05-17 2006-09-08 삼성전자주식회사 FinFET을 포함하는 반도체 소자 및 그 제조방법
US7579280B2 (en) 2004-06-01 2009-08-25 Intel Corporation Method of patterning a film
KR100560818B1 (ko) * 2004-06-02 2006-03-13 삼성전자주식회사 반도체 소자 및 그 제조 방법
JP4675585B2 (ja) * 2004-06-22 2011-04-27 シャープ株式会社 電界効果トランジスタ
US7042009B2 (en) 2004-06-30 2006-05-09 Intel Corporation High mobility tri-gate devices and methods of fabrication
KR100545863B1 (ko) 2004-07-30 2006-01-24 삼성전자주식회사 핀 구조물을 갖는 반도체 장치 및 이를 제조하는 방법
US7348284B2 (en) 2004-08-10 2008-03-25 Intel Corporation Non-planar pMOS structure with a strained channel region and an integrated strained CMOS flow
US7422946B2 (en) 2004-09-29 2008-09-09 Intel Corporation Independently accessed double-gate and tri-gate transistors in same process flow
US7332439B2 (en) 2004-09-29 2008-02-19 Intel Corporation Metal gate transistors with epitaxial source and drain regions
US7361958B2 (en) 2004-09-30 2008-04-22 Intel Corporation Nonplanar transistors with metal gate electrodes
KR100583391B1 (ko) * 2004-10-14 2006-05-26 한국과학기술원 이층 구조로 된 핀 전계 효과 트랜지스터 및 씨모스인버터의 형성 방법 및 그 구조
US20060086977A1 (en) 2004-10-25 2006-04-27 Uday Shah Nonplanar device with thinned lower body portion and method of fabrication
KR100612718B1 (ko) * 2004-12-10 2006-08-17 경북대학교 산학협력단 안장형 플래시 메모리 소자 및 제조방법
KR100689211B1 (ko) * 2004-12-11 2007-03-08 경북대학교 산학협력단 안장형 엠오에스 소자
US7518196B2 (en) 2005-02-23 2009-04-14 Intel Corporation Field effect transistor with narrow bandgap source and drain regions and method of fabrication
US20060202266A1 (en) 2005-03-14 2006-09-14 Marko Radosavljevic Field effect transistor with metal source/drain regions
KR100610421B1 (ko) * 2005-03-25 2006-08-08 주식회사 하이닉스반도체 반도체 소자의 제조 방법
JP4551811B2 (ja) * 2005-04-27 2010-09-29 株式会社東芝 半導体装置の製造方法
US7858481B2 (en) 2005-06-15 2010-12-28 Intel Corporation Method for fabricating transistor with thinned channel
US7547637B2 (en) 2005-06-21 2009-06-16 Intel Corporation Methods for patterning a semiconductor film
US7279375B2 (en) 2005-06-30 2007-10-09 Intel Corporation Block contact architectures for nanoscale channel transistors
US7402875B2 (en) 2005-08-17 2008-07-22 Intel Corporation Lateral undercut of metal gate in SOI device
JP4921755B2 (ja) * 2005-09-16 2012-04-25 株式会社東芝 半導体装置
US20070090416A1 (en) 2005-09-28 2007-04-26 Doyle Brian S CMOS devices with a single work function gate electrode and method of fabrication
US7479421B2 (en) 2005-09-28 2009-01-20 Intel Corporation Process for integrating planar and non-planar CMOS transistors on a bulk substrate and article made thereby
US7485503B2 (en) 2005-11-30 2009-02-03 Intel Corporation Dielectric interface for group III-V semiconductor device
US7402856B2 (en) * 2005-12-09 2008-07-22 Intel Corporation Non-planar microelectronic device having isolation element to mitigate fringe effects and method to fabricate same
US7439588B2 (en) * 2005-12-13 2008-10-21 Intel Corporation Tri-gate integration with embedded floating body memory cell using a high-K dual metal gate
US7512017B2 (en) * 2005-12-21 2009-03-31 Intel Corporation Integration of planar and tri-gate devices on the same substrate
US7396711B2 (en) 2005-12-27 2008-07-08 Intel Corporation Method of fabricating a multi-cornered film
US7525160B2 (en) 2005-12-27 2009-04-28 Intel Corporation Multigate device with recessed strain regions
US20070148926A1 (en) * 2005-12-28 2007-06-28 Intel Corporation Dual halo implant for improving short channel effect in three-dimensional tri-gate transistors
US20070235763A1 (en) * 2006-03-29 2007-10-11 Doyle Brian S Substrate band gap engineered multi-gate pMOS devices
US7425500B2 (en) * 2006-03-31 2008-09-16 Intel Corporation Uniform silicide metal on epitaxially grown source and drain regions of three-dimensional transistors
US7407847B2 (en) * 2006-03-31 2008-08-05 Intel Corporation Stacked multi-gate transistor design and method of fabrication
US7449373B2 (en) 2006-03-31 2008-11-11 Intel Corporation Method of ion implanting for tri-gate devices
US8143646B2 (en) 2006-08-02 2012-03-27 Intel Corporation Stacking fault and twin blocking barrier for integrating III-V on Si
US7435683B2 (en) * 2006-09-15 2008-10-14 Intel Corporation Apparatus and method for selectively recessing spacers on multi-gate devices
US20080097346A1 (en) * 2006-09-19 2008-04-24 Alcon, Inc. Trocar cannula
US7700470B2 (en) 2006-09-22 2010-04-20 Intel Corporation Selective anisotropic wet etching of workfunction metal for semiconductor devices
US7611936B2 (en) * 2007-05-11 2009-11-03 Freescale Semiconductor, Inc. Method to control uniformity/composition of metal electrodes, silicides on topography and devices using this method
US20080315310A1 (en) * 2007-06-19 2008-12-25 Willy Rachmady High k dielectric materials integrated into multi-gate transistor structures
JP5069070B2 (ja) * 2007-09-27 2012-11-07 ラピスセミコンダクタ株式会社 半導体装置の製造方法
JP5159413B2 (ja) * 2008-04-24 2013-03-06 株式会社東芝 半導体装置及びその製造方法
US8362566B2 (en) 2008-06-23 2013-01-29 Intel Corporation Stress in trigate devices using complimentary gate fill materials
US20100155801A1 (en) * 2008-12-22 2010-06-24 Doyle Brian S Integrated circuit, 1T-1C embedded memory cell containing same, and method of manufacturing 1T-1C memory cell for embedded memory application
US7999298B2 (en) * 2008-12-30 2011-08-16 Intel Corporation Embedded memory cell and method of manufacturing same
CN106169418B (zh) 2009-01-12 2019-01-15 台湾积体电路制造股份有限公司 用于半导体器件的栅极堆叠的制造方法
US7948307B2 (en) * 2009-09-17 2011-05-24 International Business Machines Corporation Dual dielectric tri-gate field effect transistor
US8785286B2 (en) * 2010-02-09 2014-07-22 Taiwan Semiconductor Manufacturing Company, Ltd. Techniques for FinFET doping
JP5714831B2 (ja) * 2010-03-18 2015-05-07 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
JP5172893B2 (ja) * 2010-04-23 2013-03-27 株式会社東芝 トランジスタの製造方法
JP5718585B2 (ja) * 2010-05-19 2015-05-13 ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. 半導体装置及びその製造方法、並びにデータ処理システム
JP2011054985A (ja) * 2010-10-28 2011-03-17 Sharp Corp 電界効果トランジスタの製造方法
US20130011986A1 (en) * 2011-07-08 2013-01-10 Huajie Zhou Method for Manufacturing Full Silicide Metal Gate Bulk Silicon Multi-Gate Fin Field Effect Transistors
US20140103437A1 (en) * 2012-10-15 2014-04-17 Gold Standard Simulations Ltd. Random Doping Fluctuation Resistant FinFET
CN103811343B (zh) * 2012-11-09 2016-12-21 中国科学院微电子研究所 FinFET及其制造方法
US8847324B2 (en) * 2012-12-17 2014-09-30 Synopsys, Inc. Increasing ION /IOFF ratio in FinFETs and nano-wires
DE112013006642T5 (de) * 2013-03-14 2015-11-05 Intel Corporation Leckageverringerungsstrukturen für Nanodraht-Transistoren
JP6171250B2 (ja) * 2013-06-28 2017-08-02 住友電工デバイス・イノベーション株式会社 半導体装置
US9847404B2 (en) 2013-07-06 2017-12-19 Semiwise Limited Fluctuation resistant FinFET
KR102287398B1 (ko) 2015-01-14 2021-08-06 삼성전자주식회사 반도체 장치
US9806154B2 (en) 2015-01-20 2017-10-31 Taiwan Semiconductor Manufacturing Company Ltd. FinFET structure and method for manufacturing thereof
US20190348537A1 (en) * 2016-12-27 2019-11-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2582794B2 (ja) * 1987-08-10 1997-02-19 株式会社東芝 半導体装置及びその製造方法
JP2768719B2 (ja) * 1988-11-21 1998-06-25 株式会社日立製作所 半導体装置及び半導体記憶装置
JP3015679B2 (ja) * 1993-09-01 2000-03-06 株式会社東芝 半導体装置およびその製造方法
US5413949A (en) * 1994-04-26 1995-05-09 United Microelectronics Corporation Method of making self-aligned MOSFET

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100743779B1 (ko) * 2005-01-17 2007-07-30 가부시끼가이샤 도시바 반도체 장치 및 그 제조 방법

Also Published As

Publication number Publication date
JP3378414B2 (ja) 2003-02-17
US5844278A (en) 1998-12-01
KR0170468B1 (ko) 1999-02-01
JPH08139325A (ja) 1996-05-31

Similar Documents

Publication Publication Date Title
KR960012562A (ko) 반도체 장치
KR960036041A (ko) 고내압 트랜지스터 및 그 제조방법
KR970072205A (ko) 에스. 오. 아이(soi)형 트랜지스터 및 그 제조방법
KR840008537A (ko) 반도체장치
KR920005345A (ko) 터널 주입형 반도체장치 및 그 제조방법
KR940003098A (ko) 반도체 장치
EP0820096A3 (en) Semiconductor device and method for fabricating the same
KR950034767A (ko) Mis형 반도체장치
KR920001753A (ko) 종형 mos 트랜지스터와 그 제조 방법
KR920020598A (ko) 반도체 장치 및 그 제조방법
KR850004875A (ko) 반도체 메모리 장치
KR890013796A (ko) 반도체장치 및 그 제조방법
KR930005259A (ko) 반도체 장치 및 그 제조 방법
KR100701712B1 (ko) 수평 박막 soi 디바이스
KR910019260A (ko) 반도체장치및 그의 제조방법
KR910008857A (ko) Mos형 전계효과 트랜지스터 및 그 제조방법
KR920022534A (ko) 스태틱(static)형 반도체 기억 장치, 전계 효과 트랜지스터 및 그의 제조 방법
KR910003838A (ko) 박막 전계 효과 트랜지스터 및 그 제조 방법
KR930009078A (ko) 불휘발성 반도체 메모리 및 그 제조 방법
KR970072204A (ko) 적어도 하나의 mos 트랜지스터를 가지는 회로 장치 및 그것의 제조방법
KR960019766A (ko) 에스오아이(soi) 기판상의 모스페트(mosfet)
KR970024267A (ko) 트렌치 DMOS 트랜지스터와 그의 제조방법(a trench DMOS and a method of fabricating the same)
KR920022563A (ko) 반도체 장치 및 그 제조방법
EP0701288A3 (en) Semiconductor device and method of manufacturing the same
KR840005929A (ko) Mos 트랜지스터 집적회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Publication of correction
FPAY Annual fee payment

Payment date: 20120924

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20130925

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20140923

Year of fee payment: 17