JP2022517061A - パッケージング基板及びこれを含む半導体装置 - Google Patents

パッケージング基板及びこれを含む半導体装置 Download PDF

Info

Publication number
JP2022517061A
JP2022517061A JP2021536269A JP2021536269A JP2022517061A JP 2022517061 A JP2022517061 A JP 2022517061A JP 2021536269 A JP2021536269 A JP 2021536269A JP 2021536269 A JP2021536269 A JP 2021536269A JP 2022517061 A JP2022517061 A JP 2022517061A
Authority
JP
Japan
Prior art keywords
cavity
layer
core
glass substrate
packaging substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2021536269A
Other languages
English (en)
Other versions
JP7228697B2 (ja
Inventor
キム、ソンジン
ノ、ヨンホ
キム、ジンチョル
ジャン、ビョンキュ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Absolics Inc
Original Assignee
Absolics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Absolics Inc filed Critical Absolics Inc
Publication of JP2022517061A publication Critical patent/JP2022517061A/ja
Priority to JP2022210549A priority Critical patent/JP2023052130A/ja
Application granted granted Critical
Publication of JP7228697B2 publication Critical patent/JP7228697B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4857Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/13Mountings, e.g. non-detachable insulating substrates characterised by the shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • H01L23/15Ceramic or glass substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/485Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49822Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49866Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers characterised by the materials
    • H01L23/49894Materials of the insulating layers or coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/525Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5386Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5389Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/19Manufacturing methods of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73259Bump and HDI connectors

Abstract

具現例は、パッケージング基板及び半導体装置に関するものであって、半導体素子を含む素子部;及び前記素子部と電気的に連結されるパッケージング基板;を含み、前記パッケージング基板にガラス基板をコアとして適用することによって半導体素子とマザーボードとの間をより近く連結し、電気的信号が最大限短い距離で伝達されるようにする。そこで、信号伝達速度などの電気的特性を大きく向上させ、寄生素子の発生を実質的に防止することによって絶縁膜処理工程をより単純化させることができ、高速回路に適用可能なパッケージング基板を提供する。【選択図】図2

Description

具現例は、キャビティ構造を有するパッケージング基板及びこれを含む半導体装置に関する。
[連関した出願との相互参照]
本出願は、2019年3月12日に出願された米国仮出願特許出願番号62/816,984、2019年3月12日に出願された米国仮出願特許出願番号62/817,003、2019年3月12日に出願された米国仮出願特許出願番号62/817,027、2019年3月28日に出願された米国仮出願特許出願番号62/825,216、2019年3月29日に出願された米国仮出願特許出願番号62/826,122、及び2019年3月29日に出願された米国仮出願特許出願番号62/826,144による優先権の利益を有し、前記優先権の基礎出願の内容はいずれも本出願の内容に含まれる。
電子部品を製作するにおいて、半導体ウエハに回路を具現することを前工程(FE:Front-End)と言い、ウエハを実際の製品で使用可能な状態に組み立てることを後工程(BE:Back-End)と言い、この後工程にパッケージング工程が含まれる。
最近の電子製品の急速な発展を可能にした半導体産業の4つの核心技術としては、半導体技術、半導体パッケージング技術、製造工程技術、ソフトウェア技術がある。半導体技術は、マイクロ以下のナノ単位の線幅、千万個以上のセル、高速動作、多くの熱放出などの多様な形態に発展しているが、相対的にこれを完璧にパッケージングする技術がサポートされていない。そこで、半導体の電気的性能は、半導体技術自体の性能よりは、パッケージング技術及びこれによる電気的接続によって決定されることもある。
パッケージング基板の材料としては、セラミック又は樹脂が適用される。セラミック基板の場合は、抵抗値が高いか誘電率が高いので、高性能高周波の半導体素子を搭載することが容易でない。樹脂基板の場合は、相対的に高性能高周波の半導体素子を搭載することはできるが、配線のピッチ縮小に限界がある。
近年、ハイエンド用パッケージング基板にシリコンやガラスを適用した研究が進行中である。シリコンやガラス基板に貫通穴を形成し、導電性物質をこの貫通穴に適用することによって、素子とマザーボードとの間の配線の長さが短くなり、優れた電気的特徴を有することができる。
また、半導体パッケージには、動作時に熱が発生する場合があり、このような熱を放出するための放熱手段がさらに含まれることもある。
関連した先行文献として、
韓国公開特許公報第10-2019-0008103号、
韓国公開特許公報第10-2016-0114710号、
韓国登録特許公報第10-1468680号などがある。
具現例の目的は、ガラス基板を適用することによってキャビティ構造を有するパッケージング基板を製造し、より集積化された半導体装置を提供することにある。
前記目的を達成するために、一具現例に係るパッケージング基板は、
コア層、及び前記コア層上に位置する上部層を含み、
前記コア層は、ガラス基板及びコアビアを含み、
前記ガラス基板は、互いに向かい合う第1面及び第2面を有し、
前記ガラス基板は、第1厚さを有する第1区域と、前記第1区域と隣り合い、前記第1厚さより薄い厚さである第2厚さを有する第2区域とを含み、
前記コアビアは、前記ガラス基板を厚さ方向に貫通するものであって、多数個配置され、
前記コア層は、前記ガラス基板又はコアビアの表面上に位置するコア分配層を含み、
前記コア分配層は、少なくともその一部が前記コアビアを介して前記第1面上の電気伝導性層と前記第2面上の電気伝導性層とを電気的に連結し、
前記上部層は、前記第1面上に位置し、前記コア分配層と外部の半導体素子部とを電気的に連結する電気伝導性層を含み、
前記第2区域の上側又は下側に位置するキャビティ部を含み、
前記キャビティ部は内部空間を含み、
前記内部空間には、前記コア分配層と電気的に連結されるキャビティ分配層及びキャビティ素子が位置し得る。
一具現例において、前記キャビティ部の少なくとも一面には、前記内部空間に突出した支持部をさらに含むことができる。
一具現例において、前記支持部は、前記キャビティ部の横面の一端と他端とを連結する弧(arc)形態を有することができる。
一具現例において、前記支持部は、その少なくとも一部が第1区域の厚さ方向の一面と連結され、その他の一部が前記内部空間に突出し、挿入されるキャビティ素子の位置を固定することができる。
一具現例において、前記支持部は、その少なくとも一部が第1区域の厚さ方向の一面と連結され、その他の一部が前記内部空間に突出し、挿入されるキャビティ素子の位置を固定することができる。
一具現例において、前記支持部は、前記ガラス基板と同一の材料を含むことができる。
一具現例において、前記キャビティ部の一横面はキャビティの第1横面で、
前記キャビティの第1横面と異なる横面はキャビティの第2横面で、
前記キャビティの第1横面及び前記キャビティの第2横面にはそれぞれ支持部が配置され得る。
一具現例において、前記キャビティ分配層は、前記内部空間内にその少なくとも一部が位置するキャビティ素子及び前記コア分配層と電気的に連結される電気伝導性層であるキャビティ分配パターン;及び前記キャビティ分配パターンを覆う絶縁層であるキャビティ絶縁層;を含むことができる。
一具現例において、前記コア層と前記キャビティ部との間に位置する放熱部を含み、
前記放熱部は、前記ガラス基板の第1区域と前記キャビティ部の内部空間とが接する面に位置し得る。
一具現例において、前記放熱部は、少なくともその一部が前記コア分配層と連結され得る。
前記目的を達成するために、一具現例に係る半導体装置は、
1以上の半導体素子が位置する半導体素子部;前記半導体素子部と電気的に連結されるパッケージング基板;及び前記パッケージング基板と電気的に連結され、前記半導体素子に外部の電気的信号を伝達し、前記半導体素子を互いに連結するマザーボード;を含むことができる。
具現例のパッケージング基板及びこれを含む半導体装置は、半導体素子とマザーボードとの間をより近く連結し、電気的信号が最大限短い距離で伝達されるようにし、信号伝達速度などの電気的特性を大きく向上させることができる。
また、基板のコアとして適用するガラス基板は、それ自体が絶縁体であるので、既存のシリコンコアに比べて寄生素子が発生するおそれがほとんどなく、絶縁膜処理工程をより単純化させることができ、高速回路にも適用が可能である。
併せて、シリコンが丸いウエハの形態で製造される場合と異なり、ガラス基板が大型パネルの形態で製造されるので、大量製造が比較的容易になり、経済性をより向上させることができる。
さらに、パッケージング基板内にトランジスタなどの素子を位置させ、伝達される電気的な信号がより短い距離で伝達され得るようにし、より薄膜化された基板として優れた性能を有することができる。
さらに、キャビティ部内の支持部によってキャビティ素子をより正確な位置に固定させ、作業性をより向上させることができる。
一具現例に係る半導体装置の断面構造を説明する概念図である。
他の一具現例に係るパッケージング基板の断面構造を説明する概念図である。
(a)及び(b)は、それぞれ具現例に係るパッケージング基板の一部を断面で説明する概念図である。
(a)及び(b)は、それぞれ具現例に係るパッケージング基板の一部を断面で説明する概念図である。
具現例に係るパッケージング基板の断面の一部を説明する詳細概念図である(丸は、上面又は底面で観察した状態を示す)。
具現例に係るパッケージング基板の断面の一部を説明する詳細概念図である(丸は、上面又は底面で観察した状態を示す)。
具現例に係るガラス基板に形成されたコアビアの形態を断面で説明する概念図である。
他の具現例に係るパッケージング基板の構造を断面で説明する概念図である。
(a)及び(b)は、それぞれ他の具現例に係るパッケージング基板の一部を断面で説明する概念図である。
(a)及び(b)は、それぞれ他の具現例に係るパッケージング基板の一部を断面で説明する概念図である。
具現例によって支持部を適用したキャビティ部を有するガラス基板にキャビティ素子が固定される状態を説明する概念図である。
具現例によって支持部を適用したキャビティ部を有するガラス基板を上から見た状態で説明する概念図である。
具現例によって支持部を適用したキャビティガラス基板及びコア分配パターンを断面で説明する概念図であって、(a)は、図11のa-a'で見た断面で、(b)は、(a)にコア分配パターンが形成された状態の断面である。
具現例によって支持部を適用したパッケージング基板のうちコア部及びキャビティ部を断面で説明する概念図である。
具現例によって支持部を適用したパッケージング基板の断面を説明する概念図である。
以下、具現例の属する技術分野における通常の知識を有する者が容易に実施できるように、実施例について添付の図面を参考にして詳細に説明する。しかし、具現例は、様々な異なる形態で具現可能であり、ここで説明する実施例に限定されない。明細書全体にわたって類似する部分に対しては同一の図面符号を付した。
本明細書全体において、マーカッシュ形式の表現に含まれた「これらの組み合わせ」という用語は、マーカッシュ形式の表現に記載された各構成要素からなる群から選ばれる1つ以上の混合又は組み合わせを意味するものであって、前記各構成要素からなる群から選ばれる1つ以上を含むことを意味する。
本明細書全体において、「第1」、「第2」又は「A」、「B」などの用語は、同一の用語を互いに区別するために使用される。また、単数の表現は、文脈上、明らかに異なる意味を有さない限り、複数の表現を含む。
本明細書において、「~系」は、化合物内に「~に該当する化合物」又は「~の誘導体」を含むものを意味し得る。
本明細書において、A上にBが位置するということは、A上に直接当接してBが位置したり、又はそれらの間に別の層が位置しながらA上にBが位置することを意味し、Aの表面に当接してBが位置することに限定して解釈されない。
本明細書において、A上にBが連結されるということは、AとBが直接連結されたり、又はAとBがその間の他の構成要素を介して連結されることを意味し、特別な言及がない限り、AとBが直接連結されることに限定して解釈されない。
本明細書において、単数の表現は、特に説明がなければ、文脈上解釈される単数又は複数を含む意味に解釈される。
発明者らは、より集積化され、薄い厚さで高性能を発揮できる半導体装置を開発する過程で、素子自体のみならず、パッケージングに対する部分が性能向上において重要な要素であることを認識し、これに対して研究する中で、既存のインターポーザと有機基板のように2層以上のコアをパッケージング基板としてマザーボード上に適用していた場合と異なり、ガラスコアを単一層で適用し、キャビティ構造を適用する方法などでパッケージング基板をより薄くし、半導体装置の電気的特性を向上できることを確認し、本発明を完成した。
また、内部素子によって発生する熱を外部に伝達できる放熱部を適用する方法などでパッケージング基板をより薄くし、半導体装置の電気的特性を向上できることを確認し、発明を完成した。
さらに、このようなキャビティ構造に素子を位置させるとき、予め設定された正確な位置に前記素子が位置し、その位置が維持されたときに半導体装置の性能がより向上し得るので、キャビティ空間内に素子の位置をガイドして支持する支持部をさらに適用することによって、基板製造の作業性及びパッケージング基板の性能をより向上できることを確認し、発明を完成した。
図1は、具現例に係るパッケージング基板の断面構造を説明する概念図で、図2は、他の具現例に係るパッケージング基板の構造を断面で説明する概念図で、図3の(a)及び(b)は、それぞれ具現例に係るパッケージング基板の一部を断面で説明する概念図である。図4の(a)及び(b)は、それぞれ具現例に係るパッケージング基板の一部を断面で説明する概念図で、図5は、具現例に係るパッケージング基板の断面の一部を説明する詳細概念図で(丸は、上面又は底面で観察した状態を示す。)、図6は、具現例に係るパッケージング基板の断面の一部を説明する詳細概念図である(丸は、上面又は底面で観察した状態を示す。)。また、図7は、具現例に係るガラス基板に形成されたコアビアの形態を断面で説明する概念図である。図8は、他の具現例に係るパッケージング基板の構造を断面で説明する概念図で、図9の(a)及び(b)は、それぞれ他の具現例に係るパッケージング基板の一部を断面で説明する概念図である。図10の(a)及び(b)は、それぞれ他の具現例のパッケージング基板の一部を断面で説明する概念図で、図11は、具現例によって支持部を適用したキャビティ部を有するガラス基板にキャビティ素子が固定される状態を説明する概念図である。図12は、具現例によって支持部を適用したキャビティ部を有するガラス基板を上から見た状態で説明する概念図で、図13は、具現例によって支持部を適用したキャビティガラス基板及びコア分配パターンを断面で説明する概念図であって、(a)は、図11のa-a'で見た断面で、(b)は、(a)にコア分配パターンが形成された状態の断面である。図14は、具現例によって支持部を適用したパッケージング基板のうちコア部及びキャビティ部を断面で説明する概念図で、図15は、具現例によって支持部を適用したパッケージング基板の断面を説明する概念図である。以下、前記図面を参照して本発明をより詳細に説明する。
前記目的を達成するために、具現例に係る半導体装置100は、1以上の半導体素子32、34、36が位置する半導体素子部30;前記半導体素子と電気的に連結されるパッケージング基板20;及び前記パッケージング基板と電気的に連結され、前記半導体素子に外部の電気的信号を伝達し、前記半導体素子を互いに連結するマザーボード10;を含む。
他の具現例に係るパッケージング基板20は、コア層22;前記コア層の一面上に位置する上部層26;及びキャビティ素子40が位置し得るキャビティ部28;を含む。
前記パッケージング基板は、前記コア層と前記キャビティ部との間に位置する放熱部H及び/又は前記キャビティ部の少なくとも一面に前記内部空間に突出した支持部285をさらに含む。
前記半導体素子部30は、半導体装置に実装される各素子を意味し、接続電極などによって前記パッケージング基板20に実装される。具体的には、前記半導体素子部30としては、例えば、CPU、GPUなどの演算素子(第1素子:32、第2素子:34)、メモリチップなどの記憶素子(第3素子、36)などが適用され得るが、半導体装置に実装される半導体素子であれば制限なく適用可能である。
前記マザーボード10としては、印刷回路基板、印刷配線基板などのマザーボードが適用され得る。
前記パッケージング基板20は、選択的にコア層の下側に位置する下部層29をさらに含むことができる。
前記コア層22は、第1厚さ211を有する第1区域221と隣り合い、前記第1厚さより薄い厚さである第2厚さ212を有する第2区域222を含むガラス基板21;前記ガラス基板を厚さ方向に貫通する多数のコアビア23;及び前記ガラス基板又はコアビアの表面上に位置し、前記コアビアを介して前記ガラス基板の第1面213と前記第1面と向かい合う第2面214とを電気的に連結するコア分配層24;を含むことができる。
前記コア層22は、第1厚さ211を有する第1区域221と、前記第1区域と隣り合い、前記第1厚さより薄い厚さである第2厚さ212を有する第2区域222とを含むものであって、前記第2区域は、キャビティ構造としての役割をすることができる。
同じ区域内で、前記ガラス基板21は、互いに向かい合う第1面213及び第2面214を有し、この二つの面は互いに概して平行であり、ガラス基板の全体にわたって一定の厚さを有する。
前記ガラス基板21は、互いに向かい合う第1面213及び第2面214を有するものであって、第1区域の厚さである第1厚さ211が第2区域の厚さである第2厚さ212より厚いことを一つの特徴とする。よって、第1区域と第2区域とが接する部分において、前記ガラス基板には、コアビアでない場所で前記第1区域の厚さ方向の一面である側面壁が露出するという特徴を有する。そして、第1区域と第2区域との厚さ差によって形成される内部空間281は、キャビティ素子の一部又は全部を収容する役割をする。
前記側面壁が露出した第1区域の厚さ方向の一面において、キャビティの内部空間281に突出した支持部285が位置し得る。前記支持部285は、その少なくとも一部が第1区域の厚さ方向の一面と連結され、その他の一部が前記内部空間281に突出し、挿入されるキャビティ素子40の位置を固定することができる。
このように互いに厚さが異なる第1区域と第2区域とが隣り合うように位置する形態のガラス基板21は、互いにその大きさが異なるガラス基板を積層又は結合させることによって製造されてもよく、耐久性や製造の効率性などを考慮すると、ガラス基板において第1厚さと第2厚さとの差部分を除去する方式で製造することが好ましい。このとき、除去のためには、後で説明するコアビアの形成のための過程と同時に又は別途に進められるエッチング過程でその結合力が弱化された部分に機械的な力を加えて除去する方式などが適用され得るが、これに限定されない。
前記ガラス基板21は、前記除去と同時に前記支持部285を形成することができる。具体的には、ガラス基板21にレーザー照射などの方法で欠陥を形成した後、フッ酸などの強酸を適用することによってエッチングする方法でビア又はキャビティ部を形成するとき、レーザー照射の間隔及び強度を調節し、キャビティ部の横に支持部を形成できるが、前記支持部の製造方法が上記で説明した方法に限定されるのではない。
前記ガラス基板21は、前記第1面及び前記第2面を貫通するコアビア23を有することができる。前記コアビア23は、前記第1区域及び第2区域の全てに形成可能であり、意図するピッチ及びパターンで形成され得る。
半導体装置のパッケージング基板は、既存にはシリコン基板と有機基板とが積層された形態で形成された。シリコン基板の場合は、半導体という特性上、高速回路に適用したときに寄生素子が発生するおそれがあり、電力損失が相対的に大きいという短所があった。また、有機基板の場合は、より複雑になる分配パターンを形成するために大面積化が必要であるが、これは、超小型化される電子機器の製造の流れと符合していない。定められた大きさ内で複雑な分配パターンを形成するためには、実質的にパターン微細化が必要であるが、有機基板に適用する高分子などの素材の特性上、パターン微細化に実質的な限界があった。
具現例では、このような問題を解決する方法として、ガラス基板21をコア層22の支持体として適用する。また、ガラス基板と共に、ガラス基板を貫通して形成されたコアビア23を適用することによって、電気的流れの長さをより短縮し、より小型化され、より速い反応、より少ない損失特性を有するパッケージング基板20を提供する。
ガラス基板21としては、半導体に適用されるガラス基板を適用することが好ましく、例えば、ホウケイ酸ガラス基板、無アルカリガラス基板などが適用可能であるが、これに限定されない。
前記ガラス基板21は、第1区域で測定した厚さ(第1厚さ、211)が1,500μm以下であってもよく、300μm~1,200μmであってもよく、350μm~900μmであってもよく、350μm~700μmであってもよい。より薄いパッケージング基板を形成することが、電気的信号の伝達をより効率化できるという点で有利であるが、支持体としての役割もしなければならないので、前記厚さを有するガラス基板21を適用することが好ましい。
前記ガラス基板21の第2部分の厚さ(第2厚さ、212)は、前記第1厚さの80%以下であってもよく、前記第1厚さの20%~80%であってもよく、前記第1厚さの30%~70%であってもよい。具体的には、前記ガラス基板21は、第2区域で測定した厚さ(第2厚さ、212)が1,000μm以下であってもよく、700μm以下であってもよく、500μm以下であってもよい。また、前記第2厚さ212は、100μm~500μmであってもよく、100μm~350μmであってもよい。また、第1区域と第2区域との厚さ差は、キャビティ素子の厚さより大きくてもよい。このような厚さで第2部分のガラス基板を適用する場合、より効率的且つ安定的にキャビティ構造を形成することができる。
ここで、ガラス基板の厚さは、ガラス基板上に位置する電気伝導性層の厚さを除いたガラス基板自体の厚さを意味する。
前記ガラス基板21の第2厚さと前記第1厚さとの差は、前記キャビティ素子の厚さより小さくてもよく、前記キャビティ素子の厚さより大きくてもよい。前記差が前記キャビティ素子の厚さより小さい場合、前記内部空間に前記キャビティ素子全体が位置しにくくなるおそれがあり、この場合、パッケージング基板の構造がより複雑になる可能性がある。したがって、前記差が前記キャビティ素子の厚さより大きいことが、パッケージング基板の構造単純化のために好ましい。
前記内部空間の高さは、50μm~500μmであってもよく、150μm~450μmであってもよく、250μm~400μmmであってもよい。
前記コアビア23は、前記ガラス基板21を貫通する。前記コアビアは、前記ガラス基板21の予め定められた領域を除去する方式で形成されてもよく、具体的には、物理及び/又は化学的な方法で板状ガラスをエッチングすることによって形成されてもよい。
具体的には、前記コアビア23の形成のためには、ガラス基板の表面にレーザーなどの方式で欠陥(溝)を形成した後、化学的にエッチングする方式、レーザーエッチングなどが適用され得るが、これに限定されない。
前記コアビア23は、前記第1面と接する第1開口部233;前記第2面と接する第2開口部234;及び前記第1開口部と第2開口部とを連結する全体のコアビアにおいてその内径が最も狭い区域である最小内径部235;を含む。
第1開口部の直径(CV1)と第2開口部の直径(CV2)は、実質的に異なってもよく、実質的に同一であってもよい。
直径が実質的に異なる前者の場合は、前記コアビア23を断面で見た形態が実質的に四角形の形態であって、全体的に円柱形態のコアビアであってもよく、ガラス基板の厚さを基準にして中央部分でコアビアの内径が多少狭くなる全体的にバレル形態のコアビアであってもよい(図7の(b)参考)。
直径が実質的に同じ後者の場合は、二つの開口部の直径(CV1、CV2)のうちいずれか一つが他の一つより小さい直径であって、実質的にその断面が台形である切り取られた円錐形態のコアビア(図7の(a)参考)であってもよい。
前記第1開口部の直径(CV1)及び第2開口部の直径(CV2)は、それぞれ150μm以下であってもよく、40μm~200μmであってもよく、70μm~120μmであってもよい。
前記最小内径部は、前記第1開口部又は前記第2開口部に位置することができ、このとき、コアビアは、円筒形又は(切り取られた)三角錐形のコアビアであってもよい。この場合、前記最小内径部の直径(CV3)は、第1開口部及び前記第2開口部のうち小さいものの直径に該当する。
前記最小内径部は、前記第1開口部と前記第2開口部との間に位置し、このとき、コアビアはバレル型のコアビアであってもよい。この場合、最小内径部の直径(CV3)は、前記第1開口部の直径及び前記第2開口部の直径のうち大きいものより小さくてもよい。
前記コアビア23がビアの少なくとも一部に狭くなる区域を有する場合、狭くなった最小内径(CV3)の大きさは、第1開口部の直径(CV1)及び第2開口部の直径(CV2)のうち大きいものを基準にして50%~99%の大きさであってもよく、70%~95%の大きさであってもよい。このような範囲で狭くなった内径の大きさを有する場合、電気伝導性層などがより円滑に形成され得る。
前記最小内径部の平均直径は、具体的に50μm~95μmであってもよい。
前記最小内径部は、下記の式1の条件を満足することができる。
[式1]

Figure 2022517061000002
前記式1において、D50は、最小内径部の直径分布のうち50%に該当する値で、D90は、最小内径部の直径分布のうち90%に該当する値で、D10は、最小内径部の直径分布のうち10%に該当する値である。
前記最小内径部の平均直径は、55μm~85μmであってもよく、60μm~70μmであってもよい。
さらに具体的には、前記最小内径部は、下記の式1-1の条件を満足することができる。
[式1-1]

Figure 2022517061000003
前記式1-1において、D50は、最小内径部の直径分布のうち50%に該当する値で、D90は、最小内径部の直径分布のうち90%に該当する値で、D10は、最小内径部の直径分布のうち10%に該当する値である。
具体的には、前記第1開口部の直径及び前記第2開口部の直径のうち大きいものである対象開口部は、その平均直径が70μm~120μmであってもよい。
具体的には、前記第1開口部の直径及び前記第2開口部の直径のうち大きいものである対象開口部は、下記の式2の条件を満足することができる。
[式2]

Figure 2022517061000004
前記式2において、D50は、対象開口部の直径分布のうち50%に該当する値で、D90は、対象開口部の直径分布のうち90%に該当する値で、D10は、対象開口部の直径分布のうち10%に該当する値である。
具体的には、前記第1開口部の直径及び前記第2開口部の直径のうち大きいものである対象開口部は、その平均直径が80μm~105μmであってもよい。
具体的には、前記第1開口部の直径及び前記第2開口部の直径のうち大きいものである対象開口部は、下記の式2-1の条件を満足することができる。
[式2-1]

Figure 2022517061000005
前記式2-1において、D50は、対象開口部の直径分布のうち50%に該当する値で、D90は、対象開口部の直径分布のうち90%に該当する値で、D10は、対象開口部の直径分布のうち10%に該当する値である。
前記コアビアは、前記第1面と接する開口部での直径である第1開口部の直径、及び第2面と接する開口部での直径である第2開口部の直径のうち大きいものである対象開口部の平均直径が、対象開口部の直径分布のうち50%に該当する値であるD50より大きい値を有することができる。
上記で説明した直径分布は、製造されたサンプルを9個の区画(3×3)に区分し、左上、左下、中央、右上、及び右下の5個の領域のサンプルを採取して切断処理した後、断面を顕微鏡で観察して測定した直径を基準にして評価した。
前記最小内径部は、前記コアビアの長さ全体を100%としたとき、前記第1開口部を基準にして40%~60%の地点に位置してもよく、45%~55%の地点に位置してもよい。このようにコアビアの長さ全体を基準にして、前記最小内径部が上記で説明した位置に存在する場合、パッケージング基板の電気伝導性層の設計及び電気伝導性層の形成過程がより容易になり得る。
前記第1開口部の直径(CV1)及び前記第2開口部の直径(CV2)のうち大きいもので測定した電気伝導性層の厚さは、コアビアのうち最小内径を有する部分(CV3)上に形成された電気伝導性層の厚さと同じかそれより厚くてもよい。
前記コアビア23は、前記ガラス基板21の単位面積(1cm×1cm)を基準にして100個~3000個が位置してもよく、100個~2500個が位置してもよく、225個~1024個が位置してもよい。このようなピッチ条件を満足する場合、電気伝導性層などの形成及びパッケージング基板の性能を向上させることができる。
前記コアビア23は、前記ガラス基板21に1.2mm以下のピッチで位置してもよく、0.12mm~1.2mmのピッチで位置してもよく、0.3mm~0.9mmのピッチで位置してもよい。この場合、ガラス基板の機械的物性を一定水準以上に維持しながら電気伝導性層などを形成するのに有利になる。
前記ガラス基板21の第1面213上で前記コアビア23が形成されていない場所をつなぐ直線である無地ラインで測定された応力、及び前記コアビア23が形成された場所をつなぐ直線であるビアラインで測定した応力は、下記の式(1)による応力差値(P)が1.5MPa以下である条件を満足することができる。
式(1)P=Vp-Np
式(1)において、前記Pは、同一のガラス基板で測定した応力差値で、前記Vpは、ビアラインで測定した応力の最大値と最小値との差で、前記Npは、無地ラインで測定した応力の最大値と最小値との差である。
前記P値は、1.35MPa以下であってもよく、1.2MPa以下であってもよく、1.1MPa以下であってもよい。また、前記P値は、0.01MPa以上であってもよく、0.1MPa以上であってもよい。
このような範囲で応力差値(P)を有するコアビアが形成されたガラス基板を半導体パッケージング用基板として適用する場合、より安定的な機械的物性を有するパッケージング基板の製造が可能である。
前記Vp値は、2.5MPa以下であってもよく、2.3MPa以下であってもよく、2.0MPa以下であってもよく、1.8MPa以下であってもよい。また、前記Vp値は、0.2MPa以上であってもよく、0.4MPa以上であってもよい。
ビアラインで測定した応力の最大値と最小値との差(Vp)がこのような範囲である場合、コアビアが形成されたガラス基板を半導体パッケージング用基板として適用するとき、より安定的な機械的物性を有するパッケージング基板の製造が可能である。
前記Np値は、1.0MPa以下であってもよく、0.9MPa以下であってもよく、0.8MPa以下であってもよい。また、前記Np値は、0.1MPa以上であってもよく、0.2MPa以上であってもよい。
無地ラインで測定した応力の最大値と最小値との差(Np)がこのような範囲である場合、コアビアが形成されたガラス基板を半導体パッケージング用基板として適用するとき、より安定的な機械的物性を有するパッケージング基板の製造が可能である。
前記ガラス基板は、下記の式(2)による応力差比率(K)が6以下である条件を満足することができる。
式(2):K=Lp/La
式(2)において、前記Kは、同一のガラス基板の同一の面で測定した応力差比率で、前記Lpは、コアビアが形成されていない場所をつなぐ直線である無地ライン、及びコアビアが形成された場所をつなぐ直線であるビアラインから選ばれた対象ラインで測定した応力の最大値と最小値との差で、前記Laは、前記対象ラインで測定した応力の平均値である。
具体的には、前記K値は、5以下であってもよく、4.5以下であってもよく、4以下であってもよい。前記K値がこのような範囲である場合、コアビアが形成されたガラス基板を半導体パッケージング用基板として適用するとき、より安定的な機械的物性を有するパッケージング基板の製造が可能である。
前記応力差比率(K)は、前記無地ラインで測定されたものであって、2以下の値を有することができる。具体的には、無地ラインの応力差比率(Kn)は、1.8以下であってもよく、0.3超過であってもよく、0.5超過であってもよい。
前記応力差比率(K)は、前記ビアラインで測定されたものであって、6以下の値を有してもよく、5以下の値を有してもよい。ビアラインの応力差比率(Kv)は、4.5以下であってもよく、3以下であってもよい。また、ビアラインの応力差比率(Kv)は、0.5以上であってもよく、1.0以上であってもよく、1.5以上であってもよい。
このような応力差比率(K)を有する場合、コアビアが形成されたガラス基板を半導体パッケージング用基板として適用するとき、より安定的な機械的物性を有するパッケージング基板の製造が可能である。
前記応力は、複屈折2次元評価装置を適用して分析する。具体的には、複屈折の2次元分布評価装置としては、NPM社(Nippon Pulse Korea Co.,LTD)のWPA-200装置が適用され得る。具体的には、プローブで図2に示した応力測定経路に沿ってガラス基板上でデータを読むと、前記装置に複屈折率値などの測定値が入力され、予め定められた演算過程を通じて測定経路で応力が圧力単位(例、MPa)で提示される。このとき、光弾性係数及び測定対象の厚さを入力することによって応力測定が可能であり、本発明では、光弾性係数値として2.4を適用する。
以下では、具体的な測定例を提示する。
開口部の平均直径が100μmで、最小内径部の平均直径が75μmで、平均厚さが約300μmであるガラス基板の4個のサンプルの無地ライン及びビアラインの応力を、それぞれ4回以上位置を変更しながら上記で説明した設定で測定し、その平均値を用いてVp、Np、P値をそれぞれ下記の表1に示した。
Figure 2022517061000006
前記コア分配層24は、前記ガラス基板の第1面と第2面とを貫通ビアを介して電気的に連結する電気伝導性層であるコア分配パターン241と、前記コア分配パターンを覆うコア絶縁層223とを含む。前記コア層22は、その内部にコアビアを通じて電気伝導性層が形成され、ガラス基板21を横切る電気的通路としての役割をし、比較的短い距離でガラス基板の上部と下部とを連結し、より速い電気的信号の伝達及び低損失の特性を有することができる。
前記コア分配パターン241は、前記ガラス基板の第1面213と第2面214とをコアビア23を介して電気的に連結するパターンであって、具体的には、前記第1面213の少なくとも一部上に位置する電気伝導性層である第1面分配パターン241aと、前記第2面214の少なくとも一部上に位置する電気伝導性層である第2面分配パターン241cと、前記第1面分配パターンと前記第2面分配パターンとを前記コアビア23を介して互いに電気的に連結する電気伝導性層であるコアビア分配パターン241bとを含む。前記各電気伝導性層としては、例えば、銅めっき層が適用され得るが、これに限定されない。
前記ガラス基板21は、上部及び下部にそれぞれ半導体素子部30及びマザーボード10を連結する中間役割及び仲介役割をし、前記コアビア23は、これらの電気的信号を伝達する通路としての役割をするので、信号の伝逹を円滑にする。
前記第1開口部の直径及び前記第2開口部の直径のうち大きいもので測定した電気伝導性層の厚さは、コアビアのうち最小内径を有する部分上に形成された電気伝導性層の厚さと同じかそれより厚くてもよい。
前記コア分配層24は、ガラス基板上に形成される電気伝導性層であって、ASTM D3359による付着力テスト(Cross Cut Adhesion Test)値が4B以上を満足することができ、具体的には5B以上を満足することができる。また、コア分配層24である電気伝導性層は、前記ガラス基板に対して3N/cm以上の接着力を有することができ、4.5N/cm以上の接合力を有することができる。このような接合力の程度を満足する場合、パッケージング基板として適用するのに十分な基板-電気伝導性層間の接合力を有する。
前記第1面213上には上部層26が位置する。
前記上部層26は、上部分配層25と、前記上部分配層上に位置する上面接続層27とを含み、前記上部層26の最上面は、半導体素子部の接続電極が直接当接し得る開口部が形成されたカバー層60によって保護され得る。
前記上部分配層25は、前記第1面上に位置する上部絶縁層253と、予め定められたパターンを有し、前記コア分配層24とその少なくとも一部が電気的に連結される電気伝導性層として前記上部絶縁層に内蔵される上部分配パターン251とを含む。
前記上部絶縁層253としては、半導体素子やパッケージング基板に絶縁体層として適用するものであれば適用可能であり、例えば、フィラーが含まれたエポキシ樹脂などが適用され得るが、これに限定されない。
前記絶縁体層は、コーティング層を形成して硬化する方式で形成されてもよく、未硬化又は半硬化状態でフィルム化された絶縁体フィルムを前記コア層にラミネートして硬化する方法で形成されてもよい。このとき、感圧ラミネーション方法などを適用すると、コアビア内部の空間にまで前記絶縁体が埋め込まれ、効率的な工程進行が可能である。また、複層の絶縁体層を積層して適用したときにも絶縁体層間の実質的な区分が難しくなる場合があり、複数の絶縁体層を上部絶縁層と通称する。また、コア絶縁層223及び上部絶縁層253には同一の絶縁材料が適用されてもよく、このとき、その境界が実質的に区分されない場合がある。
前記上部分配パターン251は、予め設定された形態で前記上部絶縁層253内に位置する電気伝導性層を意味し、例えば、ビルド-アップレイヤ方式で形成され得る。具体的には、絶縁体層を形成し、絶縁体層の不必要な部分を除去した後、銅めっきなどの方式で電気伝導性層を形成し、選択的に電気伝導性層のうち不必要な部分を除去した後、この電気伝導性層上に再び絶縁体層を形成し、再び不必要な部分を除去した後、めっきなどの方式で電気伝導性層を形成する方式を繰り返すことによって、意図するパターンで垂直又は水平方向に電気伝導性層が形成された上部分配パターン251を形成することができる。
前記上部分配パターン251は、コア層22と半導体素子部30との間に位置するので、半導体素子部30への電気的信号の伝達が円滑に進められ、意図する複雑なパターンが十分に収容され得るように、少なくともその一部に微細パターンを含むように形成する。このとき、微細パターンの幅及び間隔は、それぞれ4μm未満であってもよく、3.5μm以下であってもよく、3μm以下であってもよく、2.5μm以下であってもよく、1μm~2.3μmであってもよい(以下、微細パターンに対する説明は同一である)。
上部分配パターン251に微細パターンが含まれるように形成するためには、具現例では、少なくとも二つ以上の方法を適用する。
その一つの方法は、パッケージング基板のガラス基板としてガラス基板21を適用する。前記ガラス基板21は、表面照度(Ra)が10オングストローム以下であって、相当平坦な表面特性を有することができ、その結果、微細パターンの形成に及ぼす支持体基板の表面モホロジーの影響を最小化することができる。
他の一つの方法は、前記絶縁体の特性に基づく。前記絶縁体の場合、レジンと共にフィラー成分を適用することが多いが、前記フィラーとしては、シリカ粒子などの無機系粒子が適用され得る。無機系粒子がフィラーとして絶縁体に適用される場合、この無機系粒子の大きさが微細パターンの形成有無に影響を及ぼし得るが、具現例で適用する絶縁体は、その平均直径が約150nm以下の粒子型フィラーを含み、具体的には、平均直径が1nm~100nmの粒子型フィラーを含む。このような特徴は、絶縁体に必要な物性を一定水準以上に維持しながら数マイクロメートル単位の幅を有する電気伝導性層の形成に絶縁体自体が及ぼす影響を最小化し、微細な表面モホロジーにより、その表面上に優れた付着力を有する微細パターンを形成することを促進する。
前記上面接続層27は、前記上部分配パターン251とその少なくとも一部が電気的に連結され、前記上部絶縁層253に位置する上面連結パターン272と、前記半導体素子部30と前記上面連結パターン272とを電気的に連結する上面接続電極271とを含む。前記上面連結パターン272は、上部絶縁層253の一面上に位置してもよく、少なくともその一部が上部絶縁層上に露出しながら埋め込まれていてもよい。例えば、前記上面連結パターンが前記上部絶縁層の一面上に位置する場合は、めっきなどの方式で前記上部絶縁層を形成することができ、前記上面連結パターンの一部が上部絶縁層上に露出しながら埋め込まれている場合は、銅めっき層などを形成した後、表面研磨、表面エッチングなどの方法で絶縁層又は電気伝導性層の一部が除去されたものであってもよい。
前記上面連結パターン272は、上記で説明した上部分配パターン251のように、微細パターンを少なくともその一部に含むことができる。このように微細パターンを含む上面連結パターン272は、より多数個の素子を狭い面積下でも電気的に連結できるようにし、素子間又は外部との電気的信号の連結をより円滑にし、より集積化されたパッケージングが可能である。
前記上面接続電極271は、前記半導体素子部30と端子などで直接連結されてもよく、前記半導体素子部30とソルダーボールなどの素子連結部51を媒介して連結されてもよい。
前記キャビティ部28は、前記第2区域の上側及び/又は下側に位置し、前記コア分配層と電気的に連結されるキャビティ分配層282及びキャビティ素子40が位置する内部空間281を含む。
具体的には、前記第2区域は、前記第1区域に比べてガラス基板の厚さがさらに薄く、その厚さの差によって形成される内部空間281にはキャビティ素子40が位置し得る。また、ガラス基板に形成されるコアビア及びコア分配層は、キャビティ素子と外部素子とを連結する電気的な連結構造としての役割をする。
前記キャビティ部28は、実質的に円形、三角形、四角形、六角形、八角形、十字形などであって、その形態に限定はないが、本発明では四角形の場合を例示的に説明する。
前記キャビティ部28の一横面は、前記内部空間に突出する支持部285をさらに含む。
前記キャビティ部28の一横面をキャビティの第1横面281aと称し、前記キャビティの第1横面と異なる面をキャビティの第2横面281bと称すると、前記キャビティの第1横面281a及び前記キャビティの第2横面281bのうち少なくとも一つに前記支持部285が位置し得る。
また、互いに隣り合うキャビティの第1横面281a及びキャビティの第2横面281bには、それぞれ第1横面支持部285a及び第2横面支持部285bが位置し得る。
前記第1横面支持部285a及び前記第2横面支持部285bは、前記キャビティ素子40を支持し、その位置を固定する役割をする。前記支持部を1個のみ適用する場合に比べて、前記支持部を互いに隣り合うように2個以上適用する場合、キャビティ素子の位置をより堅固に固定することができる。
前記支持部285としては、スプリングなどの弾性力を有するものが適用され得る。具体的には、前記支持部285は、前記ガラス基板21と同じ材料で形成されたものであって、前記キャビティ素子40によって前記支持部に加えられる力の反対方向に弾性力を有するガラススプリング支持部であってもよい。
前記キャビティ素子40の形態は、概して円筒形、直方体形又は多角形であってもよい。
前記キャビティの第1横面281aとキャビティの第2横面281bとが互いに接する地点での角度は、45度~135度であってもよく、75度~105度であってもよく、実質的に90度であってもよい。前記キャビティの第1横面281a及びキャビティの第2横面281bのそれぞれに設けられた横面支持部により、キャビティの第1横面281aとキャビティの第2横面281b自体が接する地点での角度が前記のような範囲の任意の角度である場合にも、前記キャビティ素子40を安定的に支持するのに有利になる。
弧形態を有する前記第1横面支持部285aがキャビティ素子と出合う地点での接線(第1接線)と、弧形態を有する前記第2横面支持部285bがキャビティ素子と出合う地点での接線(第2接線)とが互いに出合う地点(第1接線と第2接線との接点)での第1接線と第2接線との間の角度は、45度~135度であってもよく、75度~105度であってもよく、実質的に90度であってもよい。このとき、キャビティ素子の外形が角張った場合はもちろん、キャビティ素子の外形が角張った形態でない場合にも、その位置を固定するのにより有利になり得る。
前記第1横面支持部285aの最大突出部までの長さである第1横面支持部の長さ(CS1)は、前記キャビティの第1横面の長さ(C1)を100%としたとき、15%以下であってもよく、10%以下であってもよい。また、前記第1横面支持部の長さ(CS1)は、前記キャビティの第1横面の長さ(C1)を100%としたとき、1%以上であってもよく、3%以上であってもよい。
前記第2横面支持部285bの最大突出部までの長さである第2横面支持部の長さ(CS2)は、前記キャビティの第1横面の長さ(C2)を100%としたとき、15%以下であってもよく、10%以下であってもよい。また、前記第2横面支持部の長さ(CS2)は、前記キャビティの第1横面の長さ(C2)を100%としたとき、1%以上であってもよく、3%以上であってもよい。
前記支持部285は、前記ガラス基板21と直接連結されて一体をなすものであってもよい。この場合、ガラス基板のエッチングを通じて前記支持部285を形成できるので、ガラス基板の製造過程をより単純化することができ、弾性力を有する支持部の物理的特性がガラス基板とほぼ類似するので、パッケージング基板の物性を制御するのにより有利になり得る。
前記支持部285は、前記キャビティ部の横面で導出されて挿入されるキャビティ素子を支持する役割をするものであれば十分であり、具体的には、キャビティ部の横面の一地点で他の地点を連結する弧形態を有してもよく、横面の一末端で他の末端を連結する弧形態を有してもよい。前記支持部が弧形態を有する場合、前記支持部の長さ(CS1、CS2)は、前記弧形態の支持部の中間部分で測定され得る。
前記第1横面支持部285aの最も突出した位置で向かい合う前記キャビティ部の横面までの長さ、及び前記第2横面支持部285bの最も突出した位置で向かい合う前記キャビティ部の横面までの長さは、それぞれ前記キャビティ部に挿入されるキャビティ素子の対応する位置での長さと同じか、それより10%以内に小さくてもよく、それより0.1%~8%小さいことが好ましい。この場合、前記支持部がキャビティ素子を安定的に固定するのにより有利になる。
前記キャビティ部28は、前記キャビティ素子40と前記コア分配層24とを電気的に連結する電気伝導性層であるキャビティ分配パターン283を含むことができ、前記キャビティ分配パターン283は、前記第1区域と前記第2区域との境界にガラス基板21の厚さ方向の面上に位置する電気伝導性層である側壁面パターン283aを含むことができる。但し、前記側壁面パターンは、前記支持部が形成された横面を除いた面に形成されることが好ましい。
前記側壁面パターン283aは、電気的な信号を伝達する役割をすると共に、キャビティ素子などによってキャビティ部28に発生する熱を外部に移動させる放熱層としても機能することができる。
具体的には、前記キャビティ分配層282は、前記内部空間内にその少なくとも一部が位置するキャビティ素子40及び前記コア分配層と電気的に連結される電気伝導性層であるキャビティ分配パターン283及び/又は側壁面パターン283aを覆う絶縁層であるキャビティ絶縁層284を含むことができる。
前記キャビティ分配パターンは、前記パッケージング基板に形成されていてもよく、キャビティ素子40の電極42(接続電極)などの端子形態で提供されてもよい。
前記キャビティ素子40はトランジスタを含むことができる。前記キャビティ素子40として、マザーボードと半導体素子部との間の電気的な信号を適切な水準に変換する役割をするトランジスタなどの素子が適用される場合、パッケージング基板20の通路にトランジスタなどが適用される形態になり、より効率的且つ速い速度を有する半導体装置100を提供することができる。
前記キャビティ素子40は、キャパシタなどの受動素子が個別的に挿入されて適用されてもよく、絶縁体層(キャビティ素子絶縁層、46)間に埋め込まれている(embedded)形態で多数の受動素子が含まれた素子グループが、電極が露出するように形成された後、キャビティ素子内に挿入されてもよい。後者の場合は、パッケージング基板製造の作業性をより円滑にすることができ、複雑な素子間の空間に十分且つ高い信頼度で絶縁層を位置させるのにより有利になる。
また、前記キャビティ素子40の電極と接する第2区域のコアビア232は、充填ビア283cの形態で形成されたコア分配パターンを有することができる。例えば、第1区域のコアビア231上に形成されるコア分配パターンであるコアビア分配パターン241bは、内部にコア絶縁層が充填される形態で、金属層などの電気伝導性層の側面から見たときに内部に空間が形成され得るが、前記キャビティ素子40と連結されるコアビアの場合、これと異なり、その内部に電気伝導性層で充填された充填ビア283cの形態を有することができる。この場合、キャパシタなどが配置されるキャビティ素子の電力伝達がより円滑になり、パッケージング基板の特性をより向上させることができる。
具体的には、前記第2区域222の下側に位置するキャビティ部28にはキャビティ素子40が位置し得る。また、前記キャビティ素子は、その下面に形成された接続電極で直接又は下部層を通じてマザーボード10と電気的に接続することができる。
具体的には、前記第2区域222の上側に位置するキャビティ部28にはキャビティ素子40が位置し得る。また、前記キャビティ素子は、その上面に形成された接続電極で直接又は上部層を通じて半導体素子部30と電気的に接続することができる。
このように前記キャビティ部が前記第2区域の上側又は下側に配置される場合、キャビティ素子の両側に存在する接続電極のうち少なくとも一つの接続電極を前記ガラス基板の上部層又は下部層と直接連結したり、半導体素子又はマザーボードと直接連結したりすることができ、より簡単な構造の半導体装置を提供することができる。
前記放熱部Hは、前記ガラス基板の第1区域221と前記キャビティ部の内部空間281とが接する面に位置し得る。
前記放熱部Hは、前記ガラス基板の第1区域221と第2区域222との間、そして、前記ガラス基板の第1区域221と前記キャビティ部の内部空間281との間に位置し得る。
前記放熱部Hは、少なくともその一部が前記コア分配層24と連結され得る。具体的には、前記内部空間281が前記第2区域の上側に位置する場合、前記放熱部Hは、前記第2区域の第1面分配パターン241aのうち少なくとも一部と連結され得る。具体的には、前記内部空間281が前記第2区域の下側に位置する場合、前記放熱部Hは、前記第2区域の第2面コアパターン241bのうち少なくとも一部と連結され得る。
前記放熱部Hは、前記キャビティ部28で発生する熱を前記パッケージング基板の外部に伝達することができる。また、前記コアパターン層と互いに連結される放熱部Hは、コア分配層と連結されたり、上部層及び/又は下部層の電気伝導性層、放熱層などと連結され、接続された素子などから発生する熱を半導体パッケージングの外部に排出することができる。
前記放熱部H及び前記キャビティ分配層282は、前記キャビティ分配層を覆う絶縁層であるキャビティ絶縁層284で電気的に絶縁されるものであってもよい。
前記放熱部としては、別途の放熱素材が適用されてもよく、電気伝導性及び放熱特性を同時に有する金属層が適用されてもよい。この場合、各分配層、特に、互いに隣り合うように位置しやすいキャビティ分配層との連結のために予め定められた領域を除いては、絶縁処理される必要がある。このような絶縁処理は、上記で説明した絶縁層を形成する方法と類似する方法で進められ得る。
上記で説明したように、前記キャビティ部28は、前記キャビティ素子40と前記コア分配層24とを電気的に連結する電気伝導性層であるキャビティ分配パターン283を含むことができ、前記キャビティ分配パターン283は、前記第1区域と前記第2区域との境界に、ガラス基板21の厚さ方向の面上に位置する電気伝導性層である側壁面パターン(図示せず)を含むことができる。前記側壁面パターンは、前記放熱部Hとしての役割をすることができ、特に、前記側壁面パターンとして比較的高い熱伝導率を有する電気伝導性層が適用される場合、側壁面パターンと放熱部の役割を同時にすることができる。
前記放熱部Hとしては、熱伝導率が300W/mK~450W/mKであるものが適用され得る。
前記放熱部Hには、前記電気伝導性層と同一の材料が適用され得る。
前記放熱部Hは、前記電気伝導性層の形成時に共に形成され得る。
前記放熱部Hは、その厚さが4μm以上の電気伝導性金属層であってもよい。
前記放熱部Hは、ガラス基板上に形成される熱伝導層であって、ASTM D3359による付着力テスト(Cross Cut Adhesion Test)値が4B以上を満足することができ、具体的には5B以上を満足することができる。また、放熱部Hは、前記ガラス基板に対して3N/cm以上の接着力を有することができ、4.5N/cm以上の接合力を有することができる。このような接合力の程度を満足する場合、パッケージング基板として適用するのに十分な基板-放熱部間の接合力を有する。
前記パッケージング基板20は、前記コア層22の下側に位置する下部層29をさらに含むことができる。
前記下部層29は、前記コア分配層と電気的に連結される下部分配層291と、外部のマザーボードと接続される下面接続電極292aを提供する下面接続層292とを含むことができる。このとき、前記放熱部Hは前記下部分配層291と連結され得る。
具体的には、前記キャビティ部28は、電気伝導性層である側壁面パターン283aによって電気的信号を伝達する通路としての役割をすると共に、熱伝達の通路としての役割をする。パッケージング基板は、パッケージング内部で発生したり外部の素子から発生したりした後、パッケージング基板に伝達される熱を外部に排出する放熱機能を備えることが要求される。銅などの金属のような熱伝導性に優れた物質が適用される電気伝導性層を前記キャビティ部の側壁面などに適用する場合、電気的信号の伝達と放熱という二つの効果を同時に得ることができる。また、このような側壁面パターンは、コア分配パターンなどを形成する過程で共に形成できるので、製造工程上の効率性にも優れる。
前記パッケージング基板20は、マザーボード10とも連結される。前記マザーボード10は、前記コア層22の前記第2面214の少なくとも一部上に位置するコア分配層である第2面分配パターン241cとマザーボードの端子を介して直接連結されてもよく、前記第2面分配パターン241cとソルダーボールなどのボード連結部を媒介して電気的に連結されてもよい。また、前記第2面分配パターン241cは、前記コア層22の下部に位置する下部層29を媒介して前記マザーボード10と連結されてもよい。
前記下部層29は、下部分配層291及び下面接続層292を含む。
下部分配層291は、i)前記第2面214とその少なくとも一部が接する下部絶縁層291b;及びii)前記下部絶縁層に内蔵(埋設)され、予め定められたパターンを有するものであって、前記コア分配層とその少なくとも一部が電気的に連結される下部分配パターン291a;を含む。
下面接続層292は、i)前記下面連結パターンと電気的に連結される下面接続電極292aを含み、ii)前記下部分配パターンとその少なくとも一部が電気的に連結され、前記下部絶縁層の一面上に少なくともその一部が露出する下面連結パターン292bをさらに含むことができる。
前記下面連結パターン292bは、マザーボード10と連結される部分であって、より効率的な電気的信号の伝達のために、前記上面連結パターン272と異なり、微細パターンより幅が広い非微細パターンで形成され得る。
前記半導体素子部30と前記マザーボード10との間に位置するパッケージング基板20には、前記ガラス基板21以外に実質的に追加的な他の基板を適用しないことを発明の特徴の一つとする。
既存には、素子とマザーボードとを連結する間に、インターポーザと有機基板を共に積層して適用した。少なくとも二つの理由でこのように多段の形態で適用したと把握されるが、その一つの理由は、素子の微細なパターンをマザーボードに直接接合させるにはスケール上の問題があるという点にあり、他の一つの理由は、接合過程で又は半導体装置の駆動過程で熱膨張係数の差による配線損傷の問題が発生し得るという点にある。具現例では、熱膨張係数が半導体素子と類似するガラス基板を適用し、ガラス基板の第1面及びその上部層に、素子の実装に十分な程度に微細なスケールを有する微細パターンを形成することによって、このような問題を解決した。
具現例において、前記コア分配パターン241を構成する電気伝導性層は、前記コアビア23の内径面から前記コア分配パターン241の表面までの距離を全体としたとき、前記電気伝導性層の厚さが90%以上であってもよく、93%~100%であってもよく、95%~100%であってもよい。また、前記コア分配パターン241を構成する電気伝導性層は、前記コアビア23の内径面から前記コア分配パターン241の表面までの距離を全体としたとき、前記電気伝導性層の厚さが97%~100%であってもよく、96%~100%であってもよい。
前記コアビアパターンの前記コアビアの内径面と近い面と前記コアビアの内径面との間の距離は1μm以下であってもよく、実質的には、内径面と電気伝導性層との間に別途に1μm以上の厚さを有する接着層などが形成されない場合もある。
具体的には、第1開口部の直径(CV1)及び第2開口部の直径(CV2)のうち大きいものが位置する開口部で前記コアビア23の内径面から前記コア分配パターン241の表面までの距離を全体100%としたとき、前記電気伝導性層の厚さは、90%以上であってもよく、93%~100%であってもよく、95%~100%であってもよく、98%~99.9%であってもよい。
具体的には、最小内径(CV3)の位置で前記コアビア23の内径面から前記コア分配パターン241の表面までの距離を全体100%としたとき、前記電気伝導性層の厚さは、90%以上であってもよく、93%~100%であってもよく、95%~100%であってもよく、95.5%~99%であってもよい。
このようにコア分配パターン241が前記コアビア23の内径面と近く、実質的には前記内径面上に直接形成される場合、処理工程がより単純化され、工程効率性を向上できるだけでなく、コアビアの大きさに比べて電気伝導性層であるコアビアパターンがより厚く形成され得るので、空間効率性をより向上させることができ、定められた空間内でパッケージング基板の電気的特性をより向上させることができる。
具現例において、前記コア分配層24の電気伝導性層のうち薄いものの厚さは、前記上部層26の電気伝導性層のうち薄いものの厚さ(Tus)と同じかそれより厚くてもよい。このように、コア分配層24の電気伝導性層のうち薄いものの厚さが前記上部層26の電気伝導性層のうち薄いものの厚さと同じかそれより厚い場合、素子とマザーボードとの間で電気的信号をより効率的に伝達することができる。
前記コアビア23の最小内径での電気伝導性層の厚さは、前記上部層26の電気伝導性層のうち薄いものの厚さと同じかそれより厚くてもよい。このように、コアビアの最小内径での電気伝導性層の厚さが前記上部層の電気伝導性層のうち薄いものの厚さと同じかそれより厚い場合、素子とマザーボードとの間で電気的信号をより効率的に伝達することができる。
具現例において、コア分配パターン241の平均厚さは、前記上面連結パターン272のうち薄いものの厚さ(Tus)を基準にして0.7倍~12倍厚い厚さ(Tcv)であってもよく、1.0倍~10倍厚い厚さ(Tcv)であってもよい。また、コア分配パターン241は、前記上面連結パターン272のうち薄いものの厚さ(Tus)を基準にして1.1倍~8倍厚い厚さ(Tcv)を有してもよく、1.1倍~6倍厚い厚さ(Tcv)を有してもよく、1.1倍~3倍厚い厚さ(Tcv)を有してもよい。このような厚さの比率を示すコア分配パターン241を有する場合、高度で集積化された素子から電気的信号がマザーボードに連結される過程をより効率化することができる。
前記コア分配パターン241は、図面に示したように、コアビアの内径に一定の厚さで電気伝導性層が形成された形態であって、その残りの部分には絶縁体層が充填されたものであってもよく、必要に応じて、コアビアの空間が余分の空間なしで電気伝導性層で充填されたものであってもよい。このようにコアビアの空間が電気伝導性層で充填された場合、コアビアパターンの幅は、内径面に近いコアビアパターンの一側から電気伝導性層の中央までの距離とする(以下、同一である)。
具現例において、第2面分配パターン241cのうち厚いものは、前記上面連結パターン272のうち薄いものの厚さ(Tus)を基準にして0.7倍~20倍厚い配線の厚さ(Tsc)を有してもよく、0.7倍~15倍厚い配線の厚さ(Tsc)を有してもよい。また、第2面分配パターン241cは、前記上面連結パターン272のうち薄いものの厚さ(Tus)を基準にして1倍~12倍厚い配線の厚さ(Tsc)を有してもよく、1.1倍~5倍厚い配線の厚さ(Tsc)を有してもよい。このような配線の厚さを第2面分配パターン241cが有する場合、高度で集積化された素子から電気的信号がマザーボードに連結される過程をより効率化することができる。
具現例において、前記下面連結パターン292bは、少なくとも一部が前記上面連結パターン272のうち薄いものの厚さ(Tus)を基準にして0.7倍~30倍の厚さ(Tds)を有してもよく、1倍~25倍の厚さ(Tds)を有してもよく、1.5倍~20倍の厚さ(Tds)を有してもよい。このような比率を有する下面接続電極292aを適用する場合、高度で集積化された素子から電気的信号がマザーボードに連結される過程をより効率化することができる。
前記半導体装置100は、相当薄い厚さを有するパッケージング基板20を有するので、前記半導体装置の全体的な厚さを薄くすることができ、微細パターンを適用することによってより狭い面積でも意図する電気的な連結パターンを配置することができる。具体的には、前記パッケージング基板20の厚さは、2000μm以下であってもよく、1800μm以下であってもよく、1500μmであってもよい。また、前記パッケージング基板20の厚さは、350μm以上であってもよく、550μm以上であってもよい。前記パッケージング基板は、上記で説明した特徴により、比較的薄い厚さでも素子とマザーボードとを電気的に且つ構造的に安定するように連結し、半導体装置の小型化及び薄膜化により寄与することができる。
具現例のパッケージング基板の製造方法は、ガラス基板の第1面及び第2面の予め定められた位置に欠陥を形成する準備ステップ;エッチング液を前記欠陥が形成されたガラス基板に加えて、コアビアが形成されたガラス基板を設けるエッチングステップ;前記コアビアが形成されたガラス基板の表面をめっきすることによって電気伝導性層であるコア分配層を形成し、コア層を製造するコア層製造ステップ;及び前記コア層の一面上に、絶縁層で覆われた電気伝導性層である上部分配層を形成する上部層製造ステップ;を含み、上記で説明したパッケージング基板を製造する。
前記コア層製造ステップは、前記コアビアが形成されたガラス基板の表面に、アミン基を有するナノ粒子を含む有・無機複合プライマー層を形成し、前処理されたガラス基板を設ける前処理過程;及び前記前処理されたガラス基板に金属層をめっきするめっき過程;を含むことができる。
前記コア層製造ステップは、前記コアビアが形成されたガラス基板の表面にスパッタリングを通じて金属含有プライマー層を形成し、前処理されたガラス基板を設ける前処理過程;及び前記前処理されたガラス基板に金属層をめっきするめっき過程;を含むことができる。
前記コア層製造ステップと前記上部層製造ステップとの間には絶縁層形成ステップがさらに含まれ得る。
前記絶縁層形成ステップは、絶縁体フィルムを前記コア層上に位置させた後、感圧ラミネートを行うことによってコア絶縁層を形成するステップであってもよい。
以下では、パッケージング基板の製造方法をより詳細に説明する。
1)準備ステップ(ガラス欠陥形成過程):平坦な第1面及び第2面を有するガラス基板を準備し、コアビアの形成のために予め定められた位置のガラス表面に欠陥(溝)を形成する。前記ガラス基板としては、電子装置の基板などに適用されるガラス基板が適用されてもよく、例えば、無アルカリガラス基板、ホウケイ酸ガラス基板などが適用され得るが、これに限定されない。市販の製品として、コーニング社、ショット社、AGCなどの製造社で製造した製品が適用され得る。このとき、ガラス基板の一部が除去される方式でキャビティ部が形成されたガラス基板が適用されてもよく、平坦なガラス基板を接合することによってキャビティ部を有するガラス基板が適用されてもよく、平らなガラス基板のキャビティ部にも以下で説明する欠陥を形成し、コアビアとキャビティ部を同時に製造することもできる。また、前記キャビティ部の製造と同時に又は別途に支持部も形成することができる。前記欠陥(溝)の形成には、機械的なエッチング、レーザー照射などの方式が適用され得る。
2-1)エッチングステップ(コアビア形成ステップ):欠陥(溝)が形成されたガラス基板は、物理的又は化学的なエッチング過程を通じてコアビアを形成する。エッチング過程で、ガラス基板の欠陥部分にビアを形成すると同時に、ガラス基板の表面も同時にエッチングされ得る。このようなガラス表面のエッチングを防止するために、マスキングフィルムなどを適用することもできるが、マスキングフィルムを適用して除去する過程の煩雑さなどを考慮した上で、欠陥のあるガラス基板自体をエッチングすることができ、この場合、最初のガラス基板の厚さよりも、コアビアを有するガラス基板の厚さが多少薄くなってもよい。
化学的なエッチングは、フッ酸及び/又は硝酸が含まれたバス内に溝が形成されたガラス基板を位置させ、超音波処理などを加えることによって進められ得る。このとき、前記フッ酸濃度は、0.5M以上であってもよく、1.1M以上であってもよい。前記フッ酸濃度は、3M以下であってもよく、2M以下であってもよい。前記硝酸濃度は、0.5M以上であってもよく、1M以上であってもよい。前記硝酸濃度は2M以下であってもよい。前記超音波処理は、40Hz~120Hzの周波数で進められてもよく、60Hz~100Hzの周波数で進められてもよい。
2-2)キャビティ部形成ステップ:前記エッチング過程と同時に又は別途に前記ガラス基板の一部を除去することによってキャビティ部を形成する。具体的には、上記でコアビアを形成するための欠陥以外に、キャビティ部を形成するための欠陥を別途に形成する。その後、前記コアビアの形成のためのエッチングと同時に又は別途にエッチング過程を通じて第1区域より薄い厚さを有する第2区域を有するガラス基板を製造する。さらに、キャビティ部の内部の一部が除去されないように照射されるレーザーを設定する方式で、前記エッチング過程でコアビアとキャビティ部を形成すると同時に支持部も形成することができる。
3-1)コア層製造ステップ:ガラス基板上に電気伝導性層を形成する。前記電気伝導性層としては、代表的に銅金属を含む金属層が適用され得るが、これに限定されない。
ガラスの表面(ガラス基板の表面及びコアビアの表面を含む)及び銅金属の表面は、その性質が異なることから付着力が劣る方である。具現例では、ドライ方式とウェット方式の二つの方法でガラス表面と金属との間の付着力を向上させた。
ドライ方式は、スパッタリングを適用する方式、すなわち、金属スパッタリングでガラス表面及びコアビアの内径にシード層を形成する方式である。前記シード層の形成時には、チタン、クロム、ニッケルなどの異種金属が銅などと共にスパッタリングされてもよく、この場合、ガラスの表面モホロジーと金属粒子とが相互作用するアンカー効果などによってガラス-金属付着力が向上すると考えられる。
ウェット方式は、プライマー処理をする方式であって、アミンなどの官能基を有する化合物質で前処理をすることによってプライマー層を形成する方式である。意図する付着力の程度によってシランカップリング剤で前処理をした後、アミン官能基を有する化合物又は粒子でプライマー処理をすることができる。上記でも言及したように、具現例の支持体基板は、微細パターンを形成できる程度の高性能であることを必要とし、これは、プライマー処理後にも維持されなければならない。よって、このようなプライマーがナノ粒子を含む場合は、平均直径が150nm以下の大きさを有するナノ粒子が適用されることが好ましく、例えば、アミン基を有する粒子としてはナノ粒子が適用されることが好ましい。前記プライマー層は、例示的にMEC社のCZシリーズなどで製造する接合力改善剤が適用されることによって形成され得る。
前記シード層/プライマー層においては、電気伝導性層の形成が不必要な部分を除去した状態で又は除去していない状態で選択的に電気伝導性層が金属層を形成することができる。また、前記シード層/プライマー層21cは、電気伝導性層の形成が必要な部分又は不必要な部分を選択的に金属めっきに活性化された状態又は不活性化された状態で処理し、以降の工程を進めることができる。例えば、前記活性化又は不活性化処理としては、一定の波長のレーザーなどの光照射処理、薬品処理などが適用され得る。金属層の形成には、半導体素子の製造に適用される銅めっき方法などが適用され得るが、これに限定されない。
前記金属めっき時に、めっき液の濃度、めっき時間、適用する添加剤の種類などの多くの変数を調節し、形成される電気伝導性層の厚さを調節することができる。
前記コア分配層の一部が不必要である場合は除去されてもよく、シード層の一部が除去されたり不活性化処理された後で金属めっきを進めることによって、予め定められたパターンで電気伝導性層を形成し、コア分配層のエッチング層が形成されてもよい。
前記コア分配層を形成すると同時に、電気伝導性層として熱伝導性に優れた銅などを適用することによって放熱部を形成する。放熱部は、コア分配層の形成と別途に形成することもできるが、前記のようなめっき工程などでコア分配層と放熱部を同時に形成することも可能であるので、工程の効率性をより向上させることができる。
前記コア分配層を形成する過程で、前記支持部には、別途の電気伝導性層が形成されるか、又は別途の電気伝導性層が形成されないように調節することができる。
また、前記キャビティ素子の電極と連結されるコアビア(第2区域のコアビア、232)の少なくとも一部は、より効率的な電力伝達などのために充填ビア283cの形態で製造されてもよく、前記めっき層形成ステップで共に又は別途の充填ビア形成ステップを通じて前記第2区域のコアビアが電気伝導性層を形成する銅などの金属で充填され、より効率的な信号伝達が可能な充填ビアを形成することができる。
併せて、前記キャビティ素子は、以降の絶縁層形成ステップを進める前に挿入され得る。
3-2)絶縁層形成ステップ:コアビアは、前記電気伝導層であるコア分配層の形成後、絶縁層で空のスペースを埋める絶縁層形成ステップを経ることができる。このとき、絶縁層としては、フィルム形態で製造されたものが適用されてもよく、例えば、感圧ラミネーション方法などによるフィルム形態の絶縁層が適用されてもよい。このように感圧ラミネートを進めると、絶縁層が前記コアビア内部の空のスペースにまで十分に埋め込まれ、ボイドの形成がないコア絶縁層を形成することができる。
4)上部層製造ステップ:コア層上に上部絶縁層及び上部分配パターンを含む上部分配層を形成するステップである。上部絶縁層は、絶縁層を形成する樹脂組成物をコーティングするか、絶縁フィルムを積層する方式で形成されてもよく、簡便には絶縁フィルムを積層する方式で形成されることが好ましい。絶縁フィルムの積層は、絶縁フィルムをラミネートして硬化する過程で進められ得るが、このとき、感圧ラミネーション方法を適用すると、コアビアの内部に電気伝導性層が形成されていない層などにも絶縁樹脂が十分に埋め込まれ得る。前記上部絶縁層の場合も、ガラス基板と少なくともその一部で直接当接し、その結果、十分な付着力を有するものを適用する。具体的には、前記ガラス基板及び前記上部絶縁層は、ASTM D3359による付着力テスト値が4B以上を満足する特性を有することが好ましい。
上部分配パターンは、前記絶縁層を形成し、予め定められたパターンで電気伝導性層を形成し、不必要な部分をエッチングした後、電気伝導性層のエッチング層を形成する過程を繰り返すことによって形成されてもよく、絶縁層を挟んで隣り合うように形成される電気伝導性層の場合は、絶縁層にブラインドビアを形成した後、めっき工程を進める方式で形成されてもよい。ブラインドビアの形成のためには、レーザーエッチング、プラズマエッチングなどの乾式エッチング方式、マスキング層及びエッチング液を用いた湿式エッチング方式などが適用され得る。
5)上面接続層及びカバー層形成ステップ:上面連結パターン及び上面接続電極も、上部分配層の形成と類似する過程で形成され得る。具体的には、上面連結パターン及び上面接続電極は、絶縁層に絶縁層のエッチング層を形成し、これに再び電気伝導性層を形成した後、電気伝導性層のエッチング層を形成する方式などで形成され得るが、エッチングの方式を適用することなく、電気伝導性層のみを選択的に形成する方法で形成されてもよい。カバー層は、上面接続電極に対応する位置に開口部が形成されることによって上面接続電極が露出し、素子連結部又は素子の端子などと直接連結できるように形成され得る。
6)下面接続層及びカバー層形成ステップ:上記で説明した上面接続層及びカバー層形成ステップと類似する方式で下部分配層及び/又は下面接続層を形成し、選択的にカバー層を形成することができる。
以上では、具現例の好ましい実施例に対して詳細に説明したが、具現例の権利範囲は、これに限定されるのではなく、次の特許請求の範囲で定義している具現例の基本概念を用いた当業者の多くの変形及び改良形態も具現例の権利範囲に属する。
100:半導体装置 10:マザーボード
30:半導体素子部 32:第1半導体素子
34:第2半導体素子 36:第3半導体素子
20:パッケージング基板 22:コア層
223:コア絶縁層 21、21a:ガラス基板
213:第1面 214:第2面
23:コアビア 233:第1開口部
234:第2開口部 235:最小内径部
24:コア分配層 241:コア分配パターン
241a:第1面分配パターン 241b:コアビア分配パターン
241c:第2面分配パターン 26:上部層
25:上部分配層 251:上部分配パターン
252:ブラインドビア 253:上部絶縁層
27:上面接続層 271:上面接続電極
272:上面連結パターン
28:キャビティ部 281a:キャビティの第1横面
281b:キャビティの第2横面 282:キャビティ分配層
283:キャビティ分配パターン 283a:側壁面パターン
282b:コアキャビティ連結パターン又はキャビティ素子接続電極
283c:充填ビア 284:キャビティ絶縁層
285:支持部 29:下部層
291:下部分配層 291a:下部分配パターン
291b:下部絶縁層 292:下面接続層
292a:下面接続電極 292b:下面連結パターン
40:キャビティ素子 42:キャビティ素子電極
46:キャビティ素子絶縁層 50:連結部
51:素子連結部 52:ボード連結部
60:カバー層 H:放熱部

Claims (10)

  1. コア層、及び前記コア層上に位置する上部層を含み、
    前記コア層は、ガラス基板及びコアビアを含み、
    前記ガラス基板は、互いに向かい合う第1面及び第2面を有し、
    前記ガラス基板は、第1厚さを有する第1区域と、前記第1区域と隣り合い、前記第1厚さより薄い厚さである第2厚さを有する第2区域と、を含み、
    前記コアビアは、前記ガラス基板を厚さ方向に貫通するものであって、多数個配置され、
    前記コア層は、前記ガラス基板又はコアビアの表面上に位置するコア分配層を含み、
    前記コア分配層は、少なくともその一部が前記コアビアを介して前記第1面上の電気伝導性層と前記第2面上の電気伝導性層とを電気的に連結し、
    前記上部層は、前記第1面上に位置し、前記コア分配層と外部の半導体素子部とを電気的に連結する電気伝導性層を含み、
    前記第2区域の上側又は下側に位置するキャビティ部を含み、
    前記キャビティ部は内部空間を含み、
    前記内部空間には、前記コア分配層と電気的に連結されるキャビティ分配層及びキャビティ素子が位置する、パッケージング基板。
  2. 前記キャビティ部の少なくとも一面には、前記内部空間に突出した支持部をさらに含む、請求項1に記載のパッケージング基板。
  3. 前記支持部は、前記キャビティ部の横面の一端と他端とを連結する弧(arc)形態を有する、請求項2に記載のパッケージング基板。
  4. 前記支持部は、その少なくとも一部が第1区域の厚さ方向の一面と連結され、その他の一部が前記内部空間に突出し、挿入されるキャビティ素子の位置を固定する、請求項2に記載のパッケージング基板。
  5. 前記支持部は、前記ガラス基板と同一の材料を含む、請求項2に記載のパッケージング基板。
  6. 前記キャビティ部の一横面はキャビティの第1横面で、
    前記キャビティの第1横面と異なる横面はキャビティの第2横面で、
    前記キャビティの第1横面及び前記キャビティの第2横面にはそれぞれ支持部が配置される、請求項2に記載のパッケージング基板。
  7. 前記キャビティ分配層は、前記内部空間内にその少なくとも一部が位置するキャビティ素子及び前記コア分配層と電気的に連結される電気伝導性層であるキャビティ分配パターン;及び前記キャビティ分配パターンを覆う絶縁層であるキャビティ絶縁層;を含む、請求項1又は2に記載のパッケージング基板。
  8. 前記コア層と前記キャビティ部との間に位置する放熱部を含み、
    前記放熱部は、前記ガラス基板の第1区域と前記キャビティ部の内部空間とが接する面に位置する、請求項1又は2に記載のパッケージング基板。
  9. 前記放熱部は、少なくともその一部が前記コア分配層と連結される、請求項8に記載のパッケージング基板。
  10. 1以上の半導体素子が位置する半導体素子部;前記半導体素子部と電気的に連結されるパッケージング基板;及び前記パッケージング基板と電気的に連結され、前記半導体素子に外部の電気的信号を伝達し、前記半導体素子を互いに連結するマザーボード;を含み、
    前記パッケージング基板は、請求項1によるパッケージング基板である、半導体装置。
JP2021536269A 2019-03-12 2020-03-12 パッケージング基板及びこれを含む半導体装置 Active JP7228697B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2022210549A JP2023052130A (ja) 2019-03-12 2022-12-27 パッケージング基板及びこれを含む半導体装置

Applications Claiming Priority (13)

Application Number Priority Date Filing Date Title
US201962816984P 2019-03-12 2019-03-12
US201962817027P 2019-03-12 2019-03-12
US201962817003P 2019-03-12 2019-03-12
US62/816,984 2019-03-12
US62/817,027 2019-03-12
US62/817,003 2019-03-12
US201962825216P 2019-03-28 2019-03-28
US62/825,216 2019-03-28
US201962826144P 2019-03-29 2019-03-29
US201962826122P 2019-03-29 2019-03-29
US62/826,122 2019-03-29
US62/826,144 2019-03-29
PCT/KR2020/003476 WO2020185016A1 (ko) 2019-03-12 2020-03-12 패키징 기판 및 이를 포함하는 반도체 장치

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2022210549A Division JP2023052130A (ja) 2019-03-12 2022-12-27 パッケージング基板及びこれを含む半導体装置

Publications (2)

Publication Number Publication Date
JP2022517061A true JP2022517061A (ja) 2022-03-04
JP7228697B2 JP7228697B2 (ja) 2023-02-24

Family

ID=72427150

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2021536269A Active JP7228697B2 (ja) 2019-03-12 2020-03-12 パッケージング基板及びこれを含む半導体装置
JP2022210549A Pending JP2023052130A (ja) 2019-03-12 2022-12-27 パッケージング基板及びこれを含む半導体装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2022210549A Pending JP2023052130A (ja) 2019-03-12 2022-12-27 パッケージング基板及びこれを含む半導体装置

Country Status (6)

Country Link
US (1) US11652039B2 (ja)
EP (1) EP3916771A4 (ja)
JP (2) JP7228697B2 (ja)
KR (2) KR102653023B1 (ja)
CN (2) CN115440697A (ja)
WO (1) WO2020185016A1 (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022000191A1 (zh) * 2020-06-29 2022-01-06 庆鼎精密电子(淮安)有限公司 内埋式电路板及其制作方法
CN112867243A (zh) * 2021-01-06 2021-05-28 英韧科技(上海)有限公司 多层电路板
KR102515303B1 (ko) * 2021-04-30 2023-03-29 앱솔릭스 인코포레이티드 패키징 기판 및 이를 포함하는 반도체 장치
US11854922B2 (en) * 2021-06-21 2023-12-26 Texas Instruments Incorporated Semicondutor package substrate with die cavity and redistribution layer
KR102613002B1 (ko) * 2021-09-30 2023-12-13 한국전자기술연구원 반도체 패키지 및 그 제조방법
US20230197697A1 (en) * 2021-12-16 2023-06-22 Intel Corporation Microelectronic assemblies with glass substrates and thin film capacitors
US20230197646A1 (en) * 2021-12-21 2023-06-22 Intel Corporation Low loss microstrip and stripline routing with blind trench vias for high speed signaling on a glass core

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001007531A (ja) * 1999-06-18 2001-01-12 Ngk Spark Plug Co Ltd 配線基板の製造方法
JP3173250B2 (ja) * 1993-10-25 2001-06-04 ソニー株式会社 樹脂封止型半導体装置の製造方法
JP2014072205A (ja) * 2012-09-27 2014-04-21 Shinko Electric Ind Co Ltd 配線基板
KR20160094502A (ko) * 2015-01-30 2016-08-10 주식회사 심텍 칩 내장형 pcb 및 그 제조 방법과, 그 적층 패키지
JP2016225620A (ja) * 2015-06-01 2016-12-28 サムソン エレクトロ−メカニックス カンパニーリミテッド. プリント回路基板、プリント回路基板の製造方法及びこれを含む半導体パッケージ
JP2017050315A (ja) * 2015-08-31 2017-03-09 イビデン株式会社 プリント配線板及びプリント配線板の製造方法
JP2017216398A (ja) * 2016-06-01 2017-12-07 凸版印刷株式会社 ガラス回路基板

Family Cites Families (110)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4835598A (en) 1985-06-13 1989-05-30 Matsushita Electric Works, Ltd. Wiring board
US5081563A (en) 1990-04-27 1992-01-14 International Business Machines Corporation Multi-layer package incorporating a recessed cavity for a semiconductor chip
US5304743A (en) 1992-05-12 1994-04-19 Lsi Logic Corporation Multilayer IC semiconductor package
KR0184043B1 (ko) 1995-08-01 1999-05-01 구자홍 브이오디용 멀티인터페이스 시스템
KR0150124B1 (ko) 1995-12-13 1998-10-15 김광호 액정표시장치 글래스 적재용 카세트 및 지그
ES2281188T3 (es) 1998-09-10 2007-09-16 Viasystems Group, Inc. Micro-via no circular.
JP4605184B2 (ja) 1999-08-25 2011-01-05 日立化成工業株式会社 配線接続材料及びそれを用いた配線板製造方法
KR100361464B1 (ko) 2000-05-24 2002-11-18 엘지.필립스 엘시디 주식회사 기판 수납용 카세트
KR20020008574A (ko) 2000-07-24 2002-01-31 김영민 멀티 포크형 엔드 이펙터 및 유리기판의 반송방법
KR100720090B1 (ko) 2000-08-29 2007-05-18 삼성전자주식회사 액정 표시 장치용 글래스 적재 카세트
EP1220309A1 (en) * 2000-12-28 2002-07-03 STMicroelectronics S.r.l. Manufacturing method of an electronic device package
JP4012375B2 (ja) 2001-05-31 2007-11-21 株式会社ルネサステクノロジ 配線基板およびその製造方法
KR200266536Y1 (ko) 2001-07-12 2002-02-28 (주)상아프론테크 액정표시장치 글래스 적재용 카세트의 사이드 프레임
JP3998984B2 (ja) 2002-01-18 2007-10-31 富士通株式会社 回路基板及びその製造方法
KR100447323B1 (ko) 2002-03-22 2004-09-07 주식회사 하이닉스반도체 반도체 소자의 물리기상 증착 방법
US20040107569A1 (en) 2002-12-05 2004-06-10 John Guzek Metal core substrate packaging
EP1435651B1 (en) 2003-01-02 2012-11-07 E.I. Du Pont De Nemours And Company Process for the constrained sintering of asymetrically configured dielectric layers
JP4771808B2 (ja) 2003-09-24 2011-09-14 イビデン株式会社 半導体装置
JP3951055B2 (ja) 2004-02-18 2007-08-01 セイコーエプソン株式会社 有機エレクトロルミネッセンス装置及び電子機器
US7416789B2 (en) 2004-11-01 2008-08-26 H.C. Starck Inc. Refractory metal substrate with improved thermal conductivity
CN101189921A (zh) 2005-06-01 2008-05-28 松下电器产业株式会社 电路基板和其制造方法以及使用该电路基板的电子部件
KR100687557B1 (ko) 2005-12-07 2007-02-27 삼성전기주식회사 뒤틀림이 개선된 기판 및 기판형성방법
TWI433626B (zh) 2006-03-17 2014-04-01 Ngk Spark Plug Co 配線基板之製造方法及印刷用遮罩
JP2007281252A (ja) 2006-04-07 2007-10-25 E I Du Pont De Nemours & Co 基板カセット
KR100794961B1 (ko) 2006-07-04 2008-01-16 주식회사제4기한국 인쇄회로기판 제조용 psap 방법
US20080017407A1 (en) 2006-07-24 2008-01-24 Ibiden Co., Ltd. Interposer and electronic device using the same
WO2008105496A1 (ja) 2007-03-01 2008-09-04 Nec Corporation キャパシタ搭載インターポーザ及びその製造方法
US20080217761A1 (en) 2007-03-08 2008-09-11 Advanced Chip Engineering Technology Inc. Structure of semiconductor device package and method of the same
KR100859206B1 (ko) 2007-03-15 2008-09-18 주식회사제4기한국 플라즈마를 이용한 lvh 제조방법
JP2009295862A (ja) 2008-06-06 2009-12-17 Mitsubishi Electric Corp 高周波樹脂パッケージ
JP5378380B2 (ja) 2008-07-23 2013-12-25 ルネサスエレクトロニクス株式会社 半導体装置及びその製造方法
JP2010080679A (ja) 2008-09-26 2010-04-08 Kyocera Corp 半導体装置の製造方法
KR100993220B1 (ko) 2008-10-22 2010-11-10 주식회사 디이엔티 노광장비용 카세트의 위치 정렬장치
KR101058685B1 (ko) 2009-02-26 2011-08-22 삼성전기주식회사 패키지 기판 및 이의 제조 방법
EP2447989B1 (en) 2009-06-22 2016-05-04 Mitsubishi Electric Corporation Semiconductor package and semiconductor package mounting structure
US8774580B2 (en) * 2009-12-02 2014-07-08 Alcatel Lucent Turning mirror for photonic integrated circuits
CN102097330B (zh) 2009-12-11 2013-01-02 日月光半导体(上海)股份有限公司 封装基板的导通结构及其制造方法
US9420707B2 (en) 2009-12-17 2016-08-16 Intel Corporation Substrate for integrated circuit devices including multi-layer glass core and methods of making the same
JP5904556B2 (ja) 2010-03-03 2016-04-13 ジョージア テック リサーチ コーポレイション 無機インターポーザ上のパッケージ貫通ビア(tpv)構造およびその製造方法
KR101179386B1 (ko) 2010-04-08 2012-09-03 성균관대학교산학협력단 패키지 기판의 제조방법
CN102844857A (zh) 2010-04-20 2012-12-26 旭硝子株式会社 半导体器件贯通电极用的玻璃基板
US8846451B2 (en) 2010-07-30 2014-09-30 Applied Materials, Inc. Methods for depositing metal in high aspect ratio features
US8584354B2 (en) 2010-08-26 2013-11-19 Corning Incorporated Method for making glass interposer panels
US9167694B2 (en) 2010-11-02 2015-10-20 Georgia Tech Research Corporation Ultra-thin interposer assemblies with through vias
KR20120051992A (ko) 2010-11-15 2012-05-23 삼성전기주식회사 방열 기판 및 그 제조 방법, 그리고 상기 방열 기판을 구비하는 패키지 구조체
CN102122691B (zh) 2011-01-18 2015-06-10 王楚雯 Led外延片、led结构及led结构的形成方法
JP5855905B2 (ja) 2010-12-16 2016-02-09 日本特殊陶業株式会社 多層配線基板及びその製造方法
JP2013038374A (ja) 2011-01-20 2013-02-21 Ibiden Co Ltd 配線板及びその製造方法
US9420708B2 (en) 2011-03-29 2016-08-16 Ibiden Co., Ltd. Method for manufacturing multilayer printed wiring board
KR101160120B1 (ko) 2011-04-01 2012-06-26 한밭대학교 산학협력단 유리기판의 금속 배선 방법 및 이를 이용한 유리기판
US20130050227A1 (en) 2011-08-30 2013-02-28 Qualcomm Mems Technologies, Inc. Glass as a substrate material and a final package for mems and ic devices
JP5820673B2 (ja) 2011-09-15 2015-11-24 新光電気工業株式会社 半導体装置及びその製造方法
TWI437672B (zh) 2011-12-16 2014-05-11 利用氣體充壓以抑制載板翹曲的載板固定方法
US20130293482A1 (en) 2012-05-04 2013-11-07 Qualcomm Mems Technologies, Inc. Transparent through-glass via
US8816218B2 (en) 2012-05-29 2014-08-26 Zhuhai Advanced Chip Carriers & Electronic Substrate Solutions Technologies Co. Ltd. Multilayer electronic structures with vias having different dimensions
JP6083152B2 (ja) 2012-08-24 2017-02-22 ソニー株式会社 配線基板及び配線基板の製造方法
JP6114527B2 (ja) 2012-10-05 2017-04-12 新光電気工業株式会社 配線基板及びその製造方法
JP2015038912A (ja) * 2012-10-25 2015-02-26 イビデン株式会社 電子部品内蔵配線板およびその製造方法
US9113574B2 (en) * 2012-10-25 2015-08-18 Ibiden Co., Ltd. Wiring board with built-in electronic component and method for manufacturing the same
JP2014127701A (ja) 2012-12-27 2014-07-07 Ibiden Co Ltd 配線板及びその製造方法
JP2014139963A (ja) * 2013-01-21 2014-07-31 Ngk Spark Plug Co Ltd ガラス基板の製造方法
KR101825276B1 (ko) 2013-03-15 2018-02-02 쇼오트 글라스 테크놀로지스 (쑤저우) 코퍼레이션 리미티드. 화학 강인화 가요성 초박형 유리
KR101468680B1 (ko) 2013-05-09 2014-12-04 (주)옵토레인 인터포저 기판의 관통전극 형성 방법 및 인터포저 기판을 포함하는 반도체 패키지
KR20150014167A (ko) 2013-07-29 2015-02-06 삼성전기주식회사 유리 코어가 구비된 인쇄회로기판
KR101531097B1 (ko) 2013-08-22 2015-06-23 삼성전기주식회사 인터포저 기판 및 이의 제조방법
US9296646B2 (en) 2013-08-29 2016-03-29 Corning Incorporated Methods for forming vias in glass substrates
US9263370B2 (en) 2013-09-27 2016-02-16 Qualcomm Mems Technologies, Inc. Semiconductor device with via bar
US9517963B2 (en) 2013-12-17 2016-12-13 Corning Incorporated Method for rapid laser drilling of holes in glass and products made therefrom
KR20160114710A (ko) 2014-01-31 2016-10-05 코닝 인코포레이티드 반도체칩을 상호연결하기 위한 인터포저를 제공하기 위한 방법 및 장치
US9768090B2 (en) 2014-02-14 2017-09-19 Taiwan Semiconductor Manufacturing Company, Ltd. Substrate design for semiconductor packages and method of forming same
US10026671B2 (en) * 2014-02-14 2018-07-17 Taiwan Semiconductor Manufacturing Company, Ltd. Substrate design for semiconductor packages and method of forming same
US9935090B2 (en) * 2014-02-14 2018-04-03 Taiwan Semiconductor Manufacturing Company, Ltd. Substrate design for semiconductor packages and method of forming same
KR102155740B1 (ko) 2014-02-21 2020-09-14 엘지이노텍 주식회사 인쇄회로기판 및 이의 제조 방법
JP6466252B2 (ja) 2014-06-19 2019-02-06 株式会社ジェイデバイス 半導体パッケージ及びその製造方法
JP2016009844A (ja) 2014-06-26 2016-01-18 ソニー株式会社 半導体装置および半導体装置の製造方法
JP5994958B2 (ja) 2014-09-30 2016-09-21 株式会社村田製作所 半導体パッケージおよびその実装構造
WO2016073549A1 (en) 2014-11-05 2016-05-12 Corning Incorporated Glass articles with non-planar features and alkali-free glass elements
JP2016111221A (ja) 2014-12-08 2016-06-20 日本特殊陶業株式会社 配線基板の製造方法及び配線基板
KR102380304B1 (ko) 2015-01-23 2022-03-30 삼성전기주식회사 전자부품 내장 기판 및 그 제조방법
US9585257B2 (en) 2015-03-25 2017-02-28 Globalfoundries Inc. Method of forming a glass interposer with thermal vias
KR102172630B1 (ko) 2015-04-16 2020-11-04 삼성전기주식회사 반도체 소자 패키지 및 그 제조방법
JP6596906B2 (ja) 2015-04-30 2019-10-30 大日本印刷株式会社 貫通電極基板並びに貫通電極基板を用いたインターポーザ及び半導体装置
TWI544580B (zh) 2015-05-01 2016-08-01 頎邦科技股份有限公司 具中空腔室之半導體封裝製程
US9984979B2 (en) 2015-05-11 2018-05-29 Samsung Electro-Mechanics Co., Ltd. Fan-out semiconductor package and method of manufacturing the same
KR20160132751A (ko) 2015-05-11 2016-11-21 삼성전기주식회사 전자부품 패키지 및 그 제조방법
US20170103249A1 (en) 2015-10-09 2017-04-13 Corning Incorporated Glass-based substrate with vias and process of forming the same
JP6690929B2 (ja) 2015-12-16 2020-04-28 新光電気工業株式会社 配線基板、半導体装置及び配線基板の製造方法
KR102450599B1 (ko) 2016-01-12 2022-10-07 삼성전기주식회사 패키지기판
US10330874B2 (en) 2016-02-02 2019-06-25 Georgia Tech Research Corporation Mixed-signal substrate with integrated through-substrate vias
KR20190003461A (ko) 2016-04-28 2019-01-09 에이지씨 가부시키가이샤 유리 적층체 및 그 제조 방법
KR102325873B1 (ko) 2016-04-29 2021-11-12 쇼오트 글라스 테크놀로지스 (쑤저우) 코퍼레이션 리미티드. 고강도 초박형 유리 및 이의 제조 방법
TWI559410B (zh) 2016-05-09 2016-11-21 以壓差法抑制材料翹曲的方法
KR102377183B1 (ko) 2016-05-24 2022-03-21 이매진 코퍼레이션 고정밀 섀도 마스크 증착 시스템 및 그 방법
US10366904B2 (en) 2016-09-08 2019-07-30 Corning Incorporated Articles having holes with morphology attributes and methods for fabricating the same
CN206541281U (zh) 2016-10-12 2017-10-03 肖特玻璃科技(苏州)有限公司 一种电子器件结构及其使用的超薄玻璃板
CN106449574B (zh) 2016-12-05 2019-04-30 中国科学院微电子研究所 同轴式差分对硅通孔结构
JP6810617B2 (ja) 2017-01-16 2021-01-06 富士通インターコネクトテクノロジーズ株式会社 回路基板、回路基板の製造方法及び電子装置
JP7021854B2 (ja) 2017-01-24 2022-02-17 ゼネラル・エレクトリック・カンパニイ 電力用電子回路パッケージおよびその製造方法
DE102018100299A1 (de) 2017-01-27 2018-08-02 Schott Ag Strukturiertes plattenförmiges Glaselement und Verfahren zu dessen Herstellung
US20180240778A1 (en) 2017-02-22 2018-08-23 Intel Corporation Embedded multi-die interconnect bridge with improved power delivery
KR20180116733A (ko) 2017-04-14 2018-10-25 한국전자통신연구원 반도체 패키지
US11078112B2 (en) 2017-05-25 2021-08-03 Corning Incorporated Silica-containing substrates with vias having an axially variable sidewall taper and methods for forming the same
JP2018199605A (ja) 2017-05-29 2018-12-20 Agc株式会社 ガラス基板の製造方法およびガラス基板
JP6928896B2 (ja) 2017-07-05 2021-09-01 大日本印刷株式会社 実装基板及び実装基板の製造方法
JP6871095B2 (ja) 2017-07-14 2021-05-12 株式会社ディスコ ガラスインターポーザの製造方法
CN109411432B (zh) 2017-08-18 2020-09-18 财团法人工业技术研究院 半导体封装重布线层结构
KR102028715B1 (ko) 2017-12-19 2019-10-07 삼성전자주식회사 반도체 패키지
KR101903485B1 (ko) 2018-03-27 2018-10-02 (주)상아프론테크 기판 적재용 카세트
CN108878343B (zh) 2018-06-29 2022-05-03 信利半导体有限公司 一种柔性显示装置的制造方法
KR101944718B1 (ko) 2018-07-05 2019-02-01 (주)상아프론테크 인서트 구조체 및 이를 구비한 기판 적재용 카세트

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3173250B2 (ja) * 1993-10-25 2001-06-04 ソニー株式会社 樹脂封止型半導体装置の製造方法
JP2001007531A (ja) * 1999-06-18 2001-01-12 Ngk Spark Plug Co Ltd 配線基板の製造方法
JP2014072205A (ja) * 2012-09-27 2014-04-21 Shinko Electric Ind Co Ltd 配線基板
KR20160094502A (ko) * 2015-01-30 2016-08-10 주식회사 심텍 칩 내장형 pcb 및 그 제조 방법과, 그 적층 패키지
JP2016225620A (ja) * 2015-06-01 2016-12-28 サムソン エレクトロ−メカニックス カンパニーリミテッド. プリント回路基板、プリント回路基板の製造方法及びこれを含む半導体パッケージ
JP2017050315A (ja) * 2015-08-31 2017-03-09 イビデン株式会社 プリント配線板及びプリント配線板の製造方法
JP2017216398A (ja) * 2016-06-01 2017-12-07 凸版印刷株式会社 ガラス回路基板

Also Published As

Publication number Publication date
KR102396184B1 (ko) 2022-05-10
EP3916771A1 (en) 2021-12-01
KR102653023B1 (ko) 2024-03-28
US11652039B2 (en) 2023-05-16
EP3916771A4 (en) 2023-01-11
CN113366628A (zh) 2021-09-07
JP2023052130A (ja) 2023-04-11
WO2020185016A1 (ko) 2020-09-17
CN113366628B (zh) 2022-09-30
KR20210068579A (ko) 2021-06-09
JP7228697B2 (ja) 2023-02-24
CN115440697A (zh) 2022-12-06
US20220051972A1 (en) 2022-02-17
KR20220060557A (ko) 2022-05-11

Similar Documents

Publication Publication Date Title
JP2022517061A (ja) パッケージング基板及びこれを含む半導体装置
JP7433318B2 (ja) パッケージング基板及びこれを含む半導体装置
JP2023103353A (ja) パッケージング基板及びその製造方法
KR102528166B1 (ko) 패키징 기판 및 이를 포함하는 반도체 장치
KR20220149170A (ko) 패키징 기판 및 이를 포함하는 반도체 장치
JP7087205B2 (ja) 半導体用パッケージングガラス基板、半導体用パッケージング基板及び半導体装置
JP7104245B2 (ja) パッケージング基板及びこれを含む半導体装置
KR102412292B1 (ko) 패키징 기판 및 이를 포함하는 반도체 장치

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210813

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20210813

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20211222

A871 Explanation of circumstances concerning accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A871

Effective date: 20210813

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20211222

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20220329

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20220628

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20220913

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20221227

C60 Trial request (containing other claim documents, opposition documents)

Free format text: JAPANESE INTERMEDIATE CODE: C60

Effective date: 20221227

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20230111

C21 Notice of transfer of a case for reconsideration by examiners before appeal proceedings

Free format text: JAPANESE INTERMEDIATE CODE: C21

Effective date: 20230117

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20230131

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20230213

R150 Certificate of patent or registration of utility model

Ref document number: 7228697

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150