TW564545B - Semiconductor memory device and test method thereof - Google Patents

Semiconductor memory device and test method thereof Download PDF

Info

Publication number
TW564545B
TW564545B TW090124136A TW90124136A TW564545B TW 564545 B TW564545 B TW 564545B TW 090124136 A TW090124136 A TW 090124136A TW 90124136 A TW90124136 A TW 90124136A TW 564545 B TW564545 B TW 564545B
Authority
TW
Taiwan
Prior art keywords
register
data
circuit
voltage
test
Prior art date
Application number
TW090124136A
Other languages
English (en)
Inventor
Tamio Ikehashi
Ken Takeuchi
Toshihiko Himeno
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Application granted granted Critical
Publication of TW564545B publication Critical patent/TW564545B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/02Detection or location of defective auxiliary circuits, e.g. defective refresh counters
    • G11C29/028Detection or location of defective auxiliary circuits, e.g. defective refresh counters with adaption or trimming of parameters
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/006Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation at wafer scale level, i.e. wafer scale integration [WSI]
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/50Marginal testing, e.g. race, voltage or current testing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/52Protection of memory contents; Detection of errors in memory contents
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/50Marginal testing, e.g. race, voltage or current testing
    • G11C2029/5004Voltage

Landscapes

  • Read Only Memory (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Debugging And Monitoring (AREA)

Description

564545 A7
[發明背景] [發明領域] 本發明是一種具有脈衝產生電路、内部電壓產生電路,且能夠姆 上述電路產生之脈衝寬度及内部電壓值進行調整的半導體裝置,特 別是在内部產生基準電壓、寫入電壓、清除電壓及讀取電壓的非揮 發性半導體記憶體。 相關技術之說明 關於一種非揮發性記憶體的NAND型快閃記憶體,例如已 在「K.Imamiya et.al·,,A 130-mm2 256-Mb NAND Flash with Shallow Trench Isolation Technology% IEEE J. Solid State Circuits, Vol. 34, pp. 1536-1543, Nov. 1999」等文獻中發表。 這類非揮發性半導體記憶體方面,在晶圓測試工程中,將 實施電壓調整及異常記憶胞的冗餘置換。 圖35中,所示的是以往的晶圓測試工程的概略流程圖。各 工程的動作内容如下所示。 DC測試方面,則是實施接觸檢查、待機電流等的DC檢 查。Vref(基準電壓)微調方面,首先是對晶圓上的各晶片之 Vref進行監視,接下來計算出適當的微調值,用以調整上述 電壓值至目標值。 接下來,進行Vpgm(寫入電壓)的初始值微調。在此是採 用’’遞增步階可程式手法(Incremental Step Pulse Programming Scheme)”,其係將NAND型快閃記憶體的寫 入電壓,逐步由初始值提高。關於此方法,已記載於例如 -4- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐)
f 訂
線 564545 A7 B7 五、發明説明( rK.D. Suh et.al·,,fA3.3V 32Mb NAND Flash Memory with Incremental Step Pulse Programming Scheme", ISSCC Digest of Technical Papers, pp. 128-129,
Peb-1995」。此一寫入方法中,為了使寫入時間(或是寫入 迴圈次數)能夠在指定的時間(次數)以内,有必要對Vpgrn的 初始值施以最佳化。為此,首先必須由記憶胞陣列内找出能
夠清除寫入的區塊(合格區塊)。這是因為在此階段時,尚未 對異常記憶胞進行冗餘置換處理之故。 在找出合格記憶胞後,一面變更Vpgm的初始值,一面對 該區塊進行寫入,以決定出最佳值。 接下來,進行電壓微調用溶絲切割。在此工程中,係將 晶圓移至雷射喷射裝置,依上述Vref調整及Vpgm初始值調 整作業中決定的調整值,進行熔絲切割。 訂
線 接下來,進行異常行列檢測。在此過程中,為了實施冗餘 置換’將把數種資料形式,寫入記憶胞陣列,以檢測出異常 的行列。 接下來,進行冗餘用熔絲切換。在此過程中,將再度將晶 圓移至雷射噴射裝置,以實施冗餘置換用的熔絲切割。 此外’在此流程中,之所以在實施異常行列檢測之前,進 打電壓調整用的熔絲切割的原因,係在於如果在Vpgm等内 #電壓未整合的狀態下,實施異常行列的檢測的語,可能無 法找出異常部份之故。 上述的晶圓測試工程所需的測試時間,會反映在晶片的成 本因此’為了減少晶片成本,必需在能夠實施必要的晶圓 -5- 本紙張尺度適财@ ®家襟準(CNS) Μ規格(_χ 297公釐) 564545 A7 B7 五、發明説明(3 ) 測試的情況下,儘可能縮短測試所需的時間。
上述的晶圓測試工程中,造成測試時間延長的原因有二: 一是,存在熔絲切割工程之故。由於必須以雷射喷射裝置進 行熔絲切割,因此需將晶圓由測試機取出,移至雷射喷射裝 置,因而發生了時間上的浪費(overhead)。在上述晶圓測試 工程中,特別是必須分兩次進行熔絲切割之故,使得延時的 情形更加地顯著。 訂
線 第二個原因,係在於測試機的演算時間。為了縮短測試時 間,晶圓測試工程採用的測試機,係能夠同時對100個左右 的晶片施加指令,並且能夠同時對各晶片的輸出進行測定。 可是,即使使用這種測試機,由監視的電壓來計算出調整值 的演算、或由讀取的資料模式來檢測出異常行列的演算,並 無法完全平行進行··能夠進行平行處理的晶片數,最多只能 到10個左右。因此即使同時取得100個晶片份的資料,仍必 須分成10次以對所有的資料進行演算處理,因而也發生了時 間上的浪費。 上述2個原因當中,有關減少熔絲切割工程時間的方法, 已在本專利申請人的特願平1 1-35 1396號專利申請内容中說 明。以下為其概要内容。 由於非揮發性半導體記憶體的記憶體格,能夠非揮發性地 記憶資訊,因此如將電壓的調整值及冗餘資訊,記憶於記憶 胞陣列,便可省略熔絲及熔絲切割工程。當非揮發性半導體 記憶體在平常的動作狀態時,雖然有必要將上述的微調值及 冗餘資訊儲存於指定的暫存器内,可是該儲存動作,即將上 -6- 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) 564545 A7 B7 五、發明説明(4 ) 述資訊由記憶胞陣列取出而儲存於暫存器之動作,僅需在非 揮發性半導體記憶體的電源接通時實施即可。 [圖示之簡要說明] 圖1係本發明之NAND型快閃記憶體的概略構造的方塊 圖。 圖2係圖1之記憶體中,記憶胞陣列的部份構造的電路圖。 圖3係圖1之記憶體的晶圓測試工程的流程圖。 圖4係圖1内之定時電路22、微調資料暫存器23及與上述 電路相關之控制電路25内的具體構造的電路圖。 圖5係顯示圖4電路動作例的波形圖。 圖6係顯示圖4中之基準時脈產生電路22B具體實例的電路 圖。 圖7係圖6中之可變電阻電路R的具體構造例的電路圖。 圖8係圖4中之微調資料暫存器23的詳細構造的電路圖。 圖9係圖8之暫存器23内的資料及時間TINT偏差(△Tint) 之間的關係圖。 圖10係圖4中之定時電路22在進行微調時的流程圖。 圖11係圖4-中之定時電路22在進行微調時的波形圖。 圖12係圖1之I/O緩衝區16接到暫存器控制指令時的動作 步驟的流程圖。 圖13係圖1内之内部電壓產生電路20、微調資料暫存器21 及與上述電路相關之控制電路25内的具體構造的電路圖。 圖14係圖13所示的電路中,暫存器21記憶之資料與基準 電壓Viref間的對應關係圖。 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐)
裝 訂
564545 A7 B7 五、發明説明(5 ) 圖1 5係圖1 3所示電路的測試流程圖。 圖16係圖1之内部電壓產生電路20中之產生非選擇記憶胞 字線電壓Vread部份的電路、微調資料暫存器21及與上述電 路相關之控制電路25内的具體構造的電路圖。 圖17係各電壓進行微調之微調次數與微調後電壓之間的關 係圖。 圖18係圖1中的記憶胞陣列11及頁緩衝區13之一部份的概 要電路圖。 圖19係圖1之記憶體中,與行冗餘有關的電路構造的電路 圖。 圖20係圖19中之異常行位址暫存器19之1單位的電路構造 的電路圖。 圖21係圖1之記憶體的異常行檢測及置換步驟的流程圖。 圖22係對圖1記憶體之冗餘區域進行的行檢測的流程圖。 圖23係對圖1記憶體的斷路異常、短路及漏電異常的檢測 及置換步驟的流程圖。 圖24係對圖1記憶體之冗餘區域的行,進行異常行的檢測 及登錄操作的流程圖。 圖25係對圖1記憶體之異常檢測/檢測操作的流程圖。 圖26係對圖1記憶體之正常記憶臨去進行搜尋的流程圖。 圖27係圖1記憶體之Vpgm初始值的微調步驟的流程圖。 圖28係圖27所示的步驟中,寫入電壓Vpgm的變化情形。 圖29係圖1之區塊異常檢測系統相關電路結構的電路圖。 圖30係圖1之異常區塊檢測作業的流程圖。 -8 - 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐)
裝 訂
線 564545 A7 B7 五、發明説明(6 ) 圖31係在異常區塊檢測過程中,讀取資料”丨”的檢測步驟 的流程圖。 圖32係在異常區塊檢測過程中,讀取方塊圖案的檢查步驟 的流程圖。 圖33係在檢測異常區塊後,進行異常區塊之旗號數計算的 步驟流程圖。 圖3 4係本發明之第二實施形態相關之測試方法的說明圖。 圖35係以往的晶圓測試工程的概略流程圖。 [發明之實施形態] 以下參照圖示,詳細說明本發明之實施形態。 圖1所示的方塊圖,係本發明之NAND型快閃記憶體的概 略構造。圖2所示的電路圖,係圖1之記憶體内的記憶胞陣列 的部份構造。圖3所示的流程圖,則是圖1記憶體的晶圓測試 工程。 圖1中,記憶胞陣列(Memory Cell Array) 11,係以可電 性覆寫之非揮發性記憶胞(未圖示)為行,並使這些行在列方 向上排列而形成陣列狀。上述各非揮發性記憶胞,具有以控 制閘及浮動閘疊層而成的堆疊閘型MOS電晶體構造。 在此,記憶胞陣列11係在與其他區域絕緣隔離的焊接區域 上形成,並且在消除該記憶體格陣列11内之記憶胞儲存的資 料的過程中,係採用一種清除方法,其係將消除動作分成複 數個步驟,依步驟流程而使施加於上述焊接區域的消除電 壓’由初始電壓以一定的程度逐步升高,以進行資料消除。 此外’在記憶胞陣列11中,設有用以置換異常記憶胞之冗 -9 - 564545 A7 _____ B7 五、發明説明(7 ) 餘冗憶灯。此外’記憶胞陣列11,具有用以儲存初始設定資 料的初始設定資料區域。 上述記憶胞陣列11上,設有複數條相互交差的字線WL及 位兀線BL ·其中之複數條字線,係藉由列解碼器(R〇w Decoder) 12的解螞輸出來選擇性地起動。讀取資料的過程 中’由5己憶胞陣列11内的記憶胞讀取之資料,將經由位元線 BL而傳送至頁緩衝區(Page Buffer) 13,而在此進行讀 出。由頁緩衝區13讀出的資料,係由行閘電路(Column Gate)、14«行單位進行選擇後,傳送至㈤魏排(i/〇 15,然後由1/0緩衝區(I/O Buffer) 16輸出至半導體晶片外 部。寫入資料的過裎,則是與上述步驟相反,由半導體晶片 外部供應的寫入資料,會經由1/〇緩衝區16及1/〇匯流排15 而傳送到行閘電路14,並且依經由頁緩衝區13寫入至位元 線BL資料’會有相對應的電壓傳送至行閘電路,而將資料 寫入選擇的記憶胞。 此外,對於上述I/O緩衝區16,除了在資料寫入過程中, 會有上述寫入資料由晶片外部傳送進來,另外也會有記憶胞 選擇用位址及記憶體動作的控制指令由晶片外部傳送進來。 位址 > 料會載入位址緩衝區(Address Buffer) 17 ,而指令 會載入指令緩衝區(Command Buffer) 18。載入位址緩衝 區17的位址當中,列位址將會傳送至列解碼器12,行位址 會傳送至行解碼器14。 此外’也没有異常亍暫存^|(Bad Column Add. Register) 19 ’用以當上述記憶格11内存在有異常行時,儲存相對於 -10- 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐)
v
裝 訂
線 564545 A7 B7 五、發明説明(8 ) 該異常行的位址,即用以儲存異常行位址。意即,異常行位 址暫存器19,係用以儲存應以備份行進行置換(即,必須施 以冗餘置換)之異常行的位址。此外,在本實施形態中,係 在由記憶體檢測出異常區塊時,藉由樹立旗號,以告知使用 者異常區塊的位址。異常區塊的旗號資訊,將閂鎖並記憶於 列解碼器12。而該異常行位址暫存器19,則是與上述的I/O 匯流排15連接。 内部電壓產生電路(Voltage Generators) 20,係用以產 生晶片内部使用之各種電壓,例如:Vref(基準電壓)、 Vpgm(寫入電壓)、内部降壓電壓(Vdd)、清除電壓 (Verase)、及供應至非選擇記憶胞之字線用的非選擇記憶胞 字線電壓(Vread)等。内部電壓產生電路20產生之各種電 壓,將供應至列解碼器12等。 微調資料暫存器(Trim· Data Register) 21,係用以儲存 上述内部電壓產生電路20產生上述各種電壓時所需等調整用 資料(微調資料)。 定時電路(Timer) 22,係用以產生晶片内部使用之各種時 序脈衝。 微調資料暫存器(Trim· Data Register) 23,係用以儲存 上述定時電路22產生上述各種時序脈衝上所需等調整用資料 (微調資料)。暫存器23在電源接通時,會由記憶格陣列11内 之後述等初始設定資料區域,讀取慮儲存至暫存器的資料, 經由I/O匯流排15,而依序存入微調暫存器21及23。 I/O控制電路(I/O Control) 24,則是接收來自晶片外部 -11 - 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐)
V
琴 'ΐ 訂
線 564545 A7 B7 五、發明説明(9 ) 的晶片起動信號/CE、讀取起動信號/RE、寫入起動信號 /WE等的各種控制信號。I/O控制電路24接收的控制信號及 載入至上述指令緩衝區18的指令,將傳送至控制電路 (Control Logic) 25。 上述控制電路25,係根據對I/O控制電路24傳來之控制信 號及指令進行解碼的結果,以對晶片内部的各電路動作進行 控制。控制電路25内,設有各種用以儲存控制資料的暫存 器。此外,控制電路25對於外部電路,具有一種待機/忙碌 信號(R/Bn)輸出功能,顯示晶片是否接受存取要求。 圖2所示之記憶胞陣列11中,係由例如16個的記憶胞以串 聯方式形成NAND單元組件。字線WL(WL0〜WL15)連接之 複數個NAND單元組件,形成了資料清除時之最小單位的單 元區塊,而複數個單元區塊BO、B1、…、Bn在設置上會與 位元線BL共同連接而設置。 在上述之記憶胞陣列11中,例如以單元區塊Bn做為儲存 初始設定資料的初始設定資料區域。在此初始設定資料區域 中,雖然利用位元線BL及字線WL的選擇驅動,可進行資料 的讀取、清除及寫入,可是在一般的記憶體動作中,無法由 外部進行存取。因此,在實施資料的統一刪或以區塊單位進 行清除時,該初始設定資料區域内的資料不會被清除。 接下來’對於具有上述構造之記憶體的晶圓測試過程中的 各工程動作,參照圖3的流程圖進行說明。 晶圓測試工程,係包含以下的步驟: (1)DC測試(DC Test) -12-
本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 564545 A7 B7 五、發明説明(10 ) (2) 初始重設(Default Reset) (3) 定時及電壓微調(Timer & Voltage Trimming) (4) 異常行的檢測及置換(Bad Col. Detection & Repair) (5) 正常記憶體區塊的搜尋(Good Block Serch) (6) Vpgm初始值微調(Vpgm Initial Value Tlimming) (7) 異常記憶體區塊檢測(Bad Block Detection) (8) 選項設定(Option Set) (9) ROM熔絲程式(ROM-Fuse Program) (10) 開關電源時的暫存器狀態的檢證(Power Off,On Verification of Register State) 在上述的晶圓測試中,由(2)的預設重設到(9)的ROM熔絲 程式為止的步驟,在電源投入後,可無需切斷電源而連續執 以下說明各項目之内容。 (1) DC測試 首先,實施與以往相同的DC測試。這部份雖然無法自動 化,可是由於佔整體測試時間的比例較小,因此對測試時間 的影響也相對較小。 (2) 初始重設(Default Reset) DC測試後,將所有的暫存器,設定為初始狀態。對於微 調資料暫存器21及23,則是將各暫存器的儲存值,重設成 初始的微調值。另一方面,異常行位址暫存器19與上述異常 區塊旗號方面,則是重設成不存在有異常行及異常區塊的狀 態。 -13-
本紙張尺度適用中國國家檩準(CNS) A4規格(210X297公釐) 564545 A7 B7 五、發明説明(n ) (3)定時及電壓微調(Timer & Voltage Trimming) 在此步驟中,則是進行定時電路22產生之脈衝信號的脈衝 寬度微調、及内部電壓產生電路20產生之電壓的電壓值微 調。在此進行微調的電壓包括:基準電壓Vref、内部降壓電 壓Vdd及非選擇記憶胞字線電壓vread等三種。 以下說明各項目實施的測試方法。 [定時的微調(Timer Trimming)] 圖4所示的是,圖1之定時電路22、微調資料暫存器23及 與上述電路相關的控制電路25内的具體電路構造。 定時電路22,係包含:定時信號產生電路22A及基準時脈 產生電路22B。 定時信號產生電路22A,係用以由基準時脈產生電路22B 產生之基準時脈PULSE,產生如圖5波形圖所示的時脈 TMCLK^其中,上述之脈衝丁MINT係相當於基本時脈整數 倍的脈衝,且是以定時重設信號TMRST做為引發信號而產 生。脈衝TMCLK,係在脈衝TMINT變成,Ήπ後,經過 TINT時間時,變成” Η”。由於時間TINT及脈衝TMCLK的 脈衝寬度(100ns),均由基準時脈產生,因此會依基準時脈 的變動而增減。 由定時信號產生電路22A產生之TMCLK,將與供應至晶 片頁位址暫存器(Pad) 31且具有所需脈衝寬度Text的脈衝 TMEXT,一併供應至AND閘32。 上述AND閘3 2的輸出,係供應至設定重設型的正反器 (flip-Πορ) 33的設定端子。此外,正反器33的重設端子 -14- 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐)
裝 訂
線 A7 B7 564545 五、發明説明(12 上,係供應定時重設信號TMRST。上述之正反器33的輸 出,將做為旗號FLAG,供應至微調資料暫存器控制電路 (Register Control) 34。此控制電路34,將依上述旗號 FRAG的狀態,對上述微調資料暫存器23,供應遞增信號 inc及重設信號rst。 圖6所示的是,上述基準脈衝產生電路22B之一具體例的 電路圖。其中的2個基準延遲產生電路35A及35B,具有相 同的電路結構,其係包括:差動放大器41、2個N通路MOS 電晶體42及43、依微調信號改變端子間電阻值的可變電阻 電路R、P通路MOS電晶體44及電容C :其中之基準延遲產 生電路35A及35B,係依變電阻電路R之電阻值乘上電容C之 電容值所得的RC值,產生相對應的延遲時間。 上述兩基準延遲產生電路35A及35B的輸出,將與定時重 設信號TMRRSTn,一併傳送至具有2個NAND電路之正反 器45。上述之正反器45之其中一端的輸出信號,係與定時 重設信號TMRRSTn,由AND電路46進行AND邏輯運算, 而產生控制信號DEN1。該控制信號DEN1,係傳送至上述 端的基準延遲產生電路35B内的P通路MOS電晶體44的閘 極。此外,上述正反器45的另一端的輸出信號,係與定時重 設信號TMRRSTn,由AND電路47進行AND邏輯運算,而 產生控制信號DEN0。該控制信號DEN〇,係傳送至上述另 一端的基準延遲產生電路3 5A内的P通路MOS電晶體44的閘 極,同時經由轉換器48的反轉,而成為基本時脈PULSE(基 本時脈)。 -15- 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐)
裝 訂
線 564545
發明説明( 具有上述構造的基準時脈產生電路22B中,基準延遲產生 電路35A及35B方面,在控制信號DENO或DEN1為"L”時, P通路MOS電晶體44為,,〇N,,,由電容C以電源電壓進行充 電。此時,如果N通路MOS電晶體42的閾值電壓為Vth時, 差動放大器41的(-)端子電壓,將會設定成vth。 接下來,當控制信號DENO或DEN1變成,Ή,,時,P通路 MOS電晶體44會變成0FF,而停止電容器c的充電。此外, 由於N通路MOS電晶體42及43形成了電流映射電路,因此 經由可變電阻電路R,會有與流入N通路MOS電晶體42成比 例的電流流入N通路M〇s電晶體43,而使電容器C進行放 電。接著,當電容器C的端子電壓,低於差動放大器41的(_) 端子的電壓Vth時,差動放大器4 1的輸出將由,,H"反轉為 ’’L”。並且,在控制信號DEN〇或deni由”L’f反轉成’Ή’, 後’差動放大器41的輸出信號由”H”反轉至”L”的延遲時 間’係相當與可變電阻電路r之電阻值與電容器C之電容值 的上述乘積RC。藉由2個基準延遲產生電路μα及35B交互 反覆進行上述動作,轉換器48將會輸出具有上述延遲時間 RC 2倍周期的基本時脈PULSE。在此,由於可變電阻電路 R可依微調信號值來改變其電阻值,因此可依微調信號來調 基準延遲時間。此外,基準時脈產生電路22B的構造,並不 偈限於圖6所示,只要是能夠依微調信號進行基準時脈調整 的電路,均可加以採用。 圖7 ’所示的是圖6之可變電阻電路r的具體構造例。其中 之可變電阻電路R,係具有:解碼器電路(Dec〇der) 49、8 -16- 本紙張尺歧财目目^(CNS) A4g(i^x297^") 564545 A7 B7 五、發明説明(14 ) 個電阻值相異的電阻R0〜R7、及分別與上述各電阻串聯的8 個N通路MOS電晶體q。 上述之解碼器電路49,係用以對例如3位元的微調信號 TTMRO〜TTMR2進行解碼,輸出8種的解碼信號。並且, 上述的8種信號係分別傳送至上述8個N通路MOS電晶體Q的 閘極。 依上述3位元的微調信號TTMRO〜TTMR2,藉由8個N通 路MOS電晶體Q的其中之一進入on狀態的情況,將使具有 上述構造的可變電阻電路R的兩端子間(各個電阻R0〜R7與8 個N通路MOS電晶體q之各別之電路之兩端子間),產生8種 不同的電阻值變化。 圖8中’所示的是圖4之微調資料暫存器23的詳細電路構 造。本暫存器23是用以儲存例如4位元的資料:其中1位 元,係做為指標(INDEX)位元,用以顯示是否已經施以微 調測試;其他3個位元TTMRO〜TTMR2,則是實際的微調 資訊。 如圖8所示’具有3個串聯之〇型正反器(DFF) 50的計數 器’係兼用做為儲存微調資訊TTMRO〜TTMR2的暫存器。 指標位元是儲存於閂鎖電路(INdex latch) 51。各正反器 5〇及閃鎖電路51儲存的資料,係經由分別設置於兩者之2個 時脈轉換器52及53,而與ι/Q匯流排15之間進行輸出入。 暫存器23的資料在寫入記憶胞時,係經由1/〇匯流排15, 而傳送至頁緩衝區丨3(如圖i所示);或是當打開電源後,在 由-己憶胞’將微調資訊傳送至暫存器“時,係經由1/〇匯流
裝 V 訂
線 -17-
564545 A7 ___— B7 五、發明説明(15 ) 排15,由頁緩衝區13載入暫存器23。 圖9中,所不的是暫存器23内的資料(TTMR〇〜TTMR2/Sk INDEX)與上述TINT之間的偏差(厶丁丨加)關係。在初始重設 狀恶中,指標位元係設定為”〇”,丁TMR〇〜TTMR2係將與 TINT的偏差值設定為〇%。當定時微調的測試開始時,首先 暫存器資料會設定為初始狀態。此時,指標位元為”丨”,而 TTMR0〜TTNR2全部為 ”〇,,。 接下來,每當圖4之控制電路34產生遞增信號丨如時, TTMR0〜TTMR2的資料便會逐次遞增。如圖9所示,TmT 的時間係依TTMR0〜TTMR2的遞增,而逐次增長。 採用上述般的暫存器功能及電路構造,便可實施如下的定 時電路微調。 圖10是定時電路22微調時的流程,圖丨丨是微調時的時序 圖,而圖12是向圖1之I/O緩衝區16傳送暫存器控制指人 的動作步驟流程。 7 $ 首先,當輸入測試開始指令時,暫存器23會設定成初始狀 態,使得定時電路22進入可施以測試的狀態。 ° 接下來’將具有所需寬度Text之脈衝ΤΜΕΧΤ輸入至如 4之頁位址暫存器31。如此一來,以ΤΜΕχτ為起動信說圖 會產生TMRST、ΤΜΙΝΤ及TMCLK的脈衝信號。在^^ ’ 圖11 (a)所示,在ΤΜΕΧΤ為’Ή”的過程中,產从 τ 座生脈衝 TMCLK時,旗號會變成"Η” ;另一方面,如圖u(b)所八 在TMEXT為”Ln的過程中,產生脈衝TMCLK時,旗號 r4>、” T,,、 t 變 18- 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) 564545 A7 B7 五、發明説明(16 接下來,輪入暫存器控制指令。輸入該指令時,當旗號為 H的話’控制電路34會產生遞增信號inc,當旗號為”l”的 話,控制電路34便不會產生遞增信號ine。此外,暫存器控 制指令的形態方面,可以採用一般的指令輸入,也可採用如 /WE信號之切換的形態。 依圖10的流程進行測試的過程中,當Tint〈Text時,暫 存器資料會逐次遞增,定時時間會逐次增長,當Tint>Text 時’則停止遞增。因此當輸入測試終了指令而結束流程時, 暫存器資料會設定成能使Tint及Text大致相等的值。 此外’相較於基本時脈的脈衝寬度的目標值為1〇〇ns, TINT的時間會設定成高出甚多的例如1〇〇//s。其目的在 於,充份地縮小TINT造成之邏輯延遲的影響。 在此,將簡要地說明圖12所示之流程圖。 輸入測試指令(Command input)時,步驟si中的R/Bn(待 機/忙碌)信號會設定成^”(尺化^吒”^使得晶片對外部而 言處在忙碌狀態。接下來,在步驟82中,判定旗號是否為 ”『’抓八〇=”11”?)。其中,當旗號不是,,11”時,表示基本 時脈的脈衝寬度已經遠行目標值,因此於隨後,在狀態 (Status)設定為”通過 ”(Pass)狀態(Status = npassn)時, R/Bnk號會設定為”H1’,而結束定時微調的測試動作。 另一方面,在步驟S2中,當旗號判定為”η”時,則是在下 一步的步驟S3中,判定微調資料是否已經達到最大值(Trim. Data=MaX ?)。如果已經達到最大值時,在步驟“中,暫 存器23會重設(Register Reset),並且會了顯示微調失敗, -19- 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) 564545 A7 B7 五、發明説明(17 ) 則是在將狀態設定成’’失敗’’(Fail)狀態(Status = ”Fail”)下, 使R/Bn信號為"H”,而結束定時微調的測試動作。 在步驟S3中,如果判斷尚未達到最大值時,則是在下一 步的步驟S5中,使暫存器23内的資料遞增(Increment Register Data),在將狀態設定成’f失敗’’(Fail)狀態 (Status = nFail”)下,使R/Bn信號為”ΗΠ。 上述的測試手法,具有以下的優點: (1)測試機僅需對各晶片輸入共通的指令。特別是,將不 需要測試機的CPU進行用以決定微調資料的演算。(2)此 外,測試機不需具備用以儲存每一晶片之特性資料的記憶 體。 訂
這意謂能夠以平行方式,對100個晶片進行測試。並且, 也意味著不需要高性能、高功能的測試機,也能夠實施微調 測試。因此相較於以往的測試方法,能夠大幅縮短測試時間 及測試成本。 此外,在此雖然是以定時電路22的微調測試為例來進行說 明,可是如下所述,本測試在本質上,也同樣適用於電壓微 調及冗餘計算。 此外,在本方式中,雖然是以能夠將微調資料寫入記憶體 單元11的記憶體為前提,可是也可採用將微調資料記憶於雷 射熔絲的記憶體。在此情況中,在以上述方法決定出微調資 料後,先將暫存器21及23内的資料,轉移至測試機的記憶 體,然後依此資料進行熔絲切割即可。在此情況中,雖然會 失去上述(2)的優點,可是仍可保有(1)的優點,而能夠縮短 -20- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 564545 A7
也可如同上“時電路22 測試時間。 [電壓微調(Voltage Trimming)] 晶片内部使用之各電壓的微調, 的微調般實施。 圖13中,所示的是圖1之内部電壓產生電路2〇、^ ^ ^ '微調資Μ 暫存器21及上述電路相關之控制電路25内的具n 叶 例。在此情況中,將以產生基準電壓Vref為例來進一路構造 内部電壓產生電路20,係用以將該内部電壓 "明。 座生電路20 產生或是晶片外部之基準電壓Vref,供應至頁位址暫存@ 61(Monitot PAD),且其包含:分割電路其係具有串聯 ^ 變電阻電路62及電阻63,能夠對所需之相當於基準電壓的 參照電壓,進行電阻分割;比較器65,用以比較帶隙(band gap)型定電壓產生電路(BGR Circuit)64產生之Bgr電壓 Vbgr與上述具有可變電阻電路62及電阻63之分割電路分割 的電壓;旗號產生電路66,用以依上述比較器65的輸出信 號及測試信號VREFTEST,產生旗號FLAG ;切換電路 67,其係具有2個串聯之P通路MOS電晶體,用以依比較器 65的輸出信號及測試信號VREFTEST,使基準電壓Vref的 節點與電源電壓連接;及暫存器控制電路(control)68,用 以依上述旗號FLAG,對暫存器21傳送遞增信號inc或重設 信號rst。 在此,將暫存器21輸出之微調信號,設定成例如 TVREF0〜TVREF3的4位元,以進行說明。在此之暫存器 21,可以採用與定時微調相同的構造。可變電阻電路62兩 -21 - 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐)
裝 訂
線 564545 A7 _ B7 _ 五、發明説明(19 ) ~ _ 端的電阻,會依上述4位元微調信號tvREFO〜TVREF3而變 化。而此可變電阻電路62,也可採用圖7所示的相同構造。 但是’在此情況中,相當於上述解碼電路49的解碼電路,依 4位元的微調信號,會輸出16種的解碼信號,並且設置有16 個相當於上述電阻R0〜R7的電阻,同時也設置了丨6個相當 於上述N通路MOS電晶體Q的m〇s電晶體。 圖14中,係以圖13所示的電路為對象,顯示了暫存器21 記憶之資料與基準電壓Vref間的對應關係,同時在圖15 中,顯示了圖13之電路的測試流程。 如圖15所示,在對基準電壓Vref進行微調時,首先會將 參照電壓輸入至頁位址暫存器61。接著,輸入測試開始指令 時’圖13中的測試信號VREFTEST變成” H”,切換電路” 為OFF,而輸入至頁位址暫存器61的參照電壓,在經由具有 可變電阻電路62及電阻63的分割電路進行分割後,由比較 器65對該分割電壓與晶片内部產生之BGR電壓vbgr進行比 較。此外,測試信號VREFTEST為” H”時,旗號產生電路 66進入行動作狀態,能夠反映比較器65進行比較的結果。 一在此,暫存器資料與輸出電壓(Vref)之間,具有如圖丨斗所 示的關係:當輸出電壓Vref低於該目標值的期間,每當有暫 存器控制指令(圖15中的B)輸入時,暫存器資料便會遞增 (^ne);當輸出電壓Vref大於上述目標值時,則停止暫存^ 貝料的遞增。如此一般,如同定時電路,能夠以平行測試= 方式,實施電壓的微調。 内部降壓電壓vdd的微調,也如同上述基準電的微 564545
AT B7 五、發明説明(20 ) 調一般’也適用相同的電路及方法。 此外,如圖15所示,也可不採用由外部輸入暫存器控制指 令的方式,而可利用晶片内的定時電路22與控制電路,採行 以自動執行暫存器控制動作的方式。 另一方面,如欲對非選擇記憶胞字線電壓Vread —類的升 壓電壓進行微調時,則是採用如圖16所示的電路構造。意 即,圖16所顯示的内容,除了圖1之内部電壓產生電路20中 與產生非選擇記憶胞字線電壓Vread有關的電路部份之外, 也包括微調暫存器21及與上述兩電路相關之控制電路25内 的電路。 非選擇記憶胞字線電壓Vread係由升壓電路(Vread Charge Pump) 71產生。該升壓電路71產生之電壓Vread, 或是由晶片外部供應至頁位址暫存器(Monitot PAD) 72, 且與所需之非選擇記憶胞字線電壓相當之參照電壓,將會經 由具有串聯之可變電阻電路73及電阻74的分割電路進行分 割。而上述分割出來的電壓VMON,將與基準電壓Vref, 由比較器75進行比較。該比較器75的輸入,將經由轉換器 76的反轉,做為旗號FLAG而供應至暫存器電路68。該暫存 器控制電路68,則是依上述的旗號FLAG,而對暫存器21傳 送遞增信號inc或重設信號rst。 當在頁位址暫存器72輸入有參照電壓的狀態下,輸入測試 開始指令時,升壓電路71會依失效信號disable所進入非動 作狀態,而比較器75則是依生效信號enable而進入動作狀 態。然後,輸入至頁位址暫存器72的參照電壓,將經由具有 -23- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐)
線 564545
可變電阻電路73及雷阳仏、 .^ ^ ^ 冤阻74的分割電路進行分割,而分割出 來的電壓於比較^ 从..σσ 口 5 ’將與基準電壓Vref進行比較。拉 控制電路68 ’將依上述比較結果產生之旗號 而子暫存恭21傳送遞增信號inc或重設信號rst。 此外,如圖16所示一私 股’頁位址暫存器72與可變電阻電 路7 3之間,存在有斷硷 _ 有配線的寄生電阻Rpad。當該寄生電阻
Rpad偏高時,即使董+百
T貝位址暫存器72施加正確的參照電 壓,微調後的電壓仍备路 ,电坚彳乃會發生誤差。在此情況中,為了消弭
Rpad值的〜響,僅需對頁位址暫存器η施加稍高的參照電 壓即可而上述的解決手法,對於基準電壓Vref及内部降壓 電壓Vdd的微調,也同樣適用。 圖17中~示的7^於上述各電壓的微調過程中,微調次數 與微调後電壓之間的關係。實施各胃時,如 圖17所 訂
線 不,各晶片的初始電壓,會依製程條件而有所差異(IniUal Distributing)。例如當晶片A(chip a)的初始電壓比晶片 B(Chip B)初始電壓高時,微調後的晶片八與]3之間,最大 T月b發生11¾的進階電壓vstep差異(Finai Distributing)。 因此在微調時,輸入至頁位址暫存器的參照電壓,如果採 以比目標值(Target)低Vstep/2的電壓,意即如果採以目標 值一Vstep/2電壓的話,微調後的電壓會剛好與目標值一 致’而可消弭晶片間的差異。相反地,也可將目標值,設定 為比輸入頁位址暫存器之參照電壓Vpad高Vstep/2的電壓, 思即也可設定成Vpad+Vstep/2。 (4)異常行的檢測及置換(Bad Col. Detection & Repair) -24- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 564545 五、發明説明(22 ) 以在疋先檢測出正常§己憶區塊(G〇〇d Bi〇ck),施以Vpgm 初始值的微調後,才進行異常行的檢測。 可是異常行存在時,晶片内可能不存在有正常的記憶區 塊。這是因為在判定是否為正常記憶區塊上,端視在施以寫 入清除動作後,是否能夠通過相關確認的統—檢測而定,而 如果異常行存在時,該統一檢測的結果將會是,,失敗 n( Fail)。 、 為此,本實施形態的記憶體,係先進行異常行的檢測,待 以冗餘行置換檢測出之異常行後,才實施正常記憶區塊的調 查(Good Block Search),並於隨後施以Vpgm初始值的微 調。 為了在施以Vpgm初始值微調前,進行異常行的檢測、及 以冗餘行置換檢測出之異常行,有必要在不清除寫入内容的 情況下檢測出異常行、為此,將藉由位元線的漏電檢查及斷 路檢查等,檢測出異常行。相對而言,由於能夠以該手法來 檢測出異常行,所以才能夠將異常行檢測步驟,移至Vpgm 初始值微調步驟的前面來實施。 具體的異常行檢測及置換方法,如下所述。首先,說明有 關異常行檢測及置換的電路構造。 圖18中,所示的是圖1之記憶胞陣列u及頁緩衝區13部份 的概要。其中,記憶胞陣列11的1頁,係具有1〇24 + 32 == 1056位元。由於資料的輸出入係以位元為單位,因此行位 址具有A0至A10的11個位元。對於主要區域内的異常行, 將以位元為單位,施以冗條行的置換。每丨層具有8位元的冗 -25 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公董) 564545 A7 _________ B7 五發明説明(23 ) 餘行。此外,每1頁緩衝區(PB)分配有2條位元線BL,並且 係依信號線BLTRe、BLTRo、BLCUe、BLCUo來決定應 與上述其中一條位元線連接。例如,當BLTRe = ’’H’f、 BLTRo=nL”時,偶數號的位元線BL會與頁緩衝區PB連 接。此時,BLCUe=丨’L,,、BLCUo=”H”,非選擇的位元線 BL會接地(gnd)。此時,偶數號位元線與奇數號位元線會視 同分屬於不同的頁。 圖19所示的是,圖1記憶體中與行冗餘有關的電路構造。 異常行的檢測及檢測出之異常行的冗餘置換作業完成時,異 常行的位址係儲存在異常行位址暫存器19内。當輸入至上述 位址緩衝區17A之某一行位址緩衝區17内的行位址,如與異 常行位址暫存器19内的位址一致時,將不會選擇主行區域, 而是選擇冗條行區域。 讀取資料的過程中,選取之8個(丨位元)的頁緩衝區pb的 資料’將經由緩衝電路(Buffer) 81,而輸出至I/O匯流排 15。在將寫入資料輸入(資料載入)至頁缓衡區pb時,則是 以相反的路徑進行資料的傳送。 圖19中的信號線LSENLR係應用於統一檢測動作。在此 過权中’為了避免異常行及未使用之冗餘行區域的資訊,反 映在統一檢測動作上,有必要切斷這些頁缓衝區PB與信號 線LSENLR間的信號路徑。分別在8個頁缓衝區PB上設置之 隔離閂鎖電路(Is〇lati〇n Latch) 82,則是用以儲存是否切 斷上述信號路徑的資訊。 此外,在圖19中,83是用以對經由緩衝電路81而輸出至 丨 -26· 本紙張尺度 τ關家料(CNS)城格(21G x 297公爱) ' - 564545 A7 B7 器 發明説明( --------^ ^丨了返仃判疋的列定電路(Deeisi
Circuit),84是控制電路(c〇ntr〇1),而以是暫存器 (Register Counter) ° ° 圖20中,所示的是圖19之異常行位址暫存器叫工單 的電路構造。由於該1單位份的電路,係用以記憶異常行: 址A0至A1〇的資料,因此幻單位份的電路具有^元:的 閃鎖電路91。輸人至行位址緩衝區17A的行位址是否與=常 行位址暫存器儲存之位址一致,係由個別設置於u、個閃 鎖電路91之EX-OR電路(排他性邏輯和電路)92來判定。閂 鎖電路93儲存有指標位元(INDEX)。該指標位元,係具有 一種指標功能,可用以判定儲存於其他n個閂鎖電路91之 資料是否為有效。閂鎖電路93儲存資料為”丨"時,表示閂鎖 電路9 1内的 > 料為異常行位址,如果儲存資料為” ”時,則 是表示閂鎖電路91内的資料沒有意義。 上述EX-OR電路92的輸出,將會輸入至]^〇11電路94。而 該NOR電路94的輸出,則是輸入至NAND電路%。並且, 上述閂鎖電路93儲存之資料,會傳送至上述之n and電路 95。此外,96及97分別是解碼器,而98及99則分別是 NAND電路。此外,圖2〇所示之電路,則會於隨後詳述。 接下來,則是說明異常行的檢測及其置換的流程。 圖21所示的是異常行檢測及置換的步驟的流程圖。該步驟 係包括以下6個部份。 (1)行冗餘暫存器的重設(Column R/D Register Reset) 在此步驟中,將重設所有的異常行位址暫存器。此外,指 -27- 本紙罹尺度適用中國國家標準(CNS) A4規格(210X297公釐)
裝 訂
線 564545 A7 B7 五、發明説明(25 ) 標用的閂鎖電路也將全部設為”0”。 (2)冗餘區域的行檢查(R/D Area Col. Check) 在檢測主行區域的異常之前,先對冗餘區域進行異常行的 檢測’以避免選擇到異常的冗餘行。本步驟係具有如圖22所 示的4個步驟。 (2-1)斷路檢查讀取(Open Check Read) 在此步驟中,將實施用以檢測位元線斷路異常的讀取動 作。為此’需在所有區塊設定成非選擇狀態,並且閘極與圖 18之BLCUe及BLCUo連接之電晶體的閘極在線狀態下,進 行讀取。如果位元線BL在記憶胞陣列11内斷線時,讀取至 頁緩衝區PB的資料將是相當於OFF狀態),如果沒有斷 線時,則會讀取資料”1”(相當於ON狀態的記憶胞)。為了能 夠檢測出位元線BL幾乎斷線時的.高電阻狀態,讀取時間將 會設定的比平常讀取時還短。由於上述讀取動作係包括偶數 號(even)及奇數號(odd)的所有位元線實施,因此將會先對 偶數號位元線進行讀取後,再對奇數號位元線進行讀取。 (2-2)異常冗餘行的檢測(Bad R/D Col. Detect) 由冗餘區域中,檢測出其中斷路異常的行,並且加以登 錄。本操作流程,係如圖24所示。首先,輸入指令,以便能 夠直接存取行冗餘區域(步驟S11)。如此一來,圖20之信號 RDAC會起動,而能夠以行位址的下階3位元A0至A2來選擇 行冗餘。意即,當信號RDAC為,’Ηπ時,將依用以對行位址 下階3位元Α0至Α2進行解碼之解碼器97的輸出強度,決定 出NAND電路98的輸出強度,並且藉由NAND電路99而設
線 本紙張尺度適用中國國家標準(CNS) Α4規格(210X297公釐, 564545 A7 B7 五、發明説明(26 ) 定冗餘符合信號RDHITi的強度。
接下來,輸入測試指令TR1(步驟S12)。在此,TRO是一 種檢測指令,其係用以檢測冗餘區域之頁緩衝區的資料是否 全部為f’On。TR1是一種檢測指令,其係用以檢測冗餘區域 的頁緩衝區資料是否全部為”1”。輸入測試指令TRO時的頁 緩衝器資料的期待值(exp-val)全部為"0”,而輸入測試指令 TR1時的頁緩衝器資料的期待值(exp-val)全部為”1”。此 外,在圖2 4的流程圖中,粗箭頭表示由外部輸入指令時的動 作,而細箭頭則是晶片内部控制電路自動執行的動作。 輸入指令時,步驟S13中的R/Bn(待機/忙碌)信號變成為 ”Lff,而圖19中的行位址緩衝器17A及暫存器計數器85會重 設。行位址緩衝器17A中,除了 AO、A1及A2為”0”以外, 其他全部重設為’fln的狀態(π0001 1·_·1Π)。 訂
線 接下來,選取之冗餘的頁緩衝區的資料,會經由圖19中的 緩衝電路81,傳送到判定電路83,而判定該資料是否全部 為’’Γ’(步驟S14)。如判定並非全部為”1”時,表示該行存在 斷路異常,無法做為冗餘來使用。 在此情況中,在接下來的步驟S15中,將行位址緩衝區 17Α的資料,儲存至暫存器計數器85選擇之異常行位址暫存 器19内之1單位份電路内的閂鎖電路91,並且將該1單位份 的電路内之閂鎖電路93的指標位元(INDEX)設定為’’1Π。此 外,在此儲存之位址(除AO、Α1及Α2以外,全部為” Γ’), 實際上並不存在於記憶體單元區域。因此,在平常動作時, 即使輸入行位址緩衝器17Α内的任何位址,也不會與行冗餘 -29- 本紙張尺度適用中國國家標準(CNS) Α4規格(210 X 297公釐) 564545 A7 B7 五、發明説明(27 ) 進行置換。 另一方面,判定電路83判定全部為”1Π時,在下一步的步 驟S16中,實施行位址緩衝器17Α及暫存器計數器85的遞增 後,接著進行行冗餘的選擇。反覆執行上述操作,直至完成 最後一個行冗餘的選擇,而在步驟S17中,如判定達到最後 一個行冗餘時,便結束流程。 (2-3)短路/漏電檢查讀取(Short/Leak Check Read) 在此步驟中,將藉由讀取動作,檢測出位元線間的短路及 漏電造成的異常。為此,需要將所有區塊設定成非選擇狀態 而進行讀取。為了緩衝,本步驟的讀取時間會比平常動作時 來得長。 行如果正常的話,頁位址暫存器會讀取資料”0”,如有短 路或漏電時,則會讀取資料’’1”。 (2-4)異常冗餘行的檢測(Bad R/D col. Detect) 在此步驟中,將對冗餘區域内之事中,其中有短路、漏 電者進行檢測及登錄。在本步驟中,屬正常時,頁緩衝區内 的資料應為期待值exp-val_=全部為’’0"),因此輸入 TR0指令。而流程内容,則是與上述之(2-2)相同。 完成上述之操作後,使位元線的偶數號及奇數號進行反 轉,並重覆進行上述(2_1)至(2-4)的操作。位元線的偶數號 及奇數號,能以專用的位址來指定。 (3)[對冗餘區域之頁緩衝區的資料輸出入檢查(R/D Area P/B Din/Dout Check)] 藉由對冗餘區域的頁緩衝區進行資料的載入及讀取,以確 -30- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐)
564545 A7 B7
各忍頁緩衝區的邏輯電路是否有異常(stuek· at _fauit)。具體 的做法上,係在所有的頁緩衝區輸入資料”丨”。接著,實扩 與圖22中之(2-2)相同的操作,進行異常的檢測及登錄。= 著載入資料”1”後,實施與圖22中之(2-4)相同的操作。 藉由目前為止的步驟,可完成對冗餘區域内的所有異常行 的檢測及登錄。判定為異常的冗餘的暫存器内,其指標位元 會設定為”1”。 (4)[主區域的行檢查(Main Area Col. Check)] 接著,進行主區域的異常行檢測及冗餘行置換。首先,實 施斷路異常、短路/漏電異常的檢測及置換(Bad c〇lumn Detection & Repair)。其流程如圖23所示。其中之斷路異 常檢測讀取、短路/漏電異常檢測讀取步驟,完全與圖24的 内容相同。 圖25所示的是異常的檢測及置換操作的流程圖。指令方 面,則是依需檢測的期待值(xxp-val·)為或”丨,,,而輸入 TR0或TR1(步驟S21) 〇 接著,在步驟S22中,R/Bn設定為”L”,而使圖19中的行 位址緩衝區17A及暫存器計數器85重設。行位址緩衝區17A 中,則是處在已選取主區域第一個位址的狀態。接著在步驟 S23中,對每1位元進行頁緩衝區pB的資料檢測(Byte by Byte comparison)。當頁緩衝區pb的資料與期待值不同 時’則是在步驟S24中,檢查當時選擇之暫存器内的指標位 元。如果該指標位元為”〇”時,則是在步驟S25中,將異常 位址儲存於該暫存器,並將指標位元設定為,,1”。 -31 - 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) 564545 A7 B7 五、發明説明(29 ) 在步驟S24中,如指標位元為”1”時,則是表示該冗餘行 異常、或該冗餘行已經使用,因此在步驟S26中,則是使暫 存器計數器85遞增,並於下個步驟的步驟S27中,搜尋指標 位元為的暫存器。如果遞增到最後,仍無法找到指標位 元為的暫存器時,則是在下個步驟的步驟S28中,將狀 態(Status)閂鎖電路設定為”失敗”旗號。狀態閂鎖電路的狀 態,可在測試結束後,藉由讀取而得知。 另一方面,在步驟S23中,如頁緩衝區PB的值與期待值一 致時,以及在步驟S25結束後,在步驟S29中,將使行位址 遞增,接著在步驟S30中,正常地完成冗餘置換後(檢測出 最後一個行位址),將於下一個步驟的步驟S31中,將狀態 (Status)閂鎖電路設定為’’通過π旗號。 (5) [對主區域的頁緩衝區的資料輸出入檢查(Main Area P/B Din/Dout Check)] 接下來,係對主區域的頁緩衝區的邏輯電路進行異常檢 測。其中之異常檢測及置換,係依圖25的流程圖進行。 (6) [隔離閂鎖電路的設定(Isolation Latch Set)] 完成所有的冗餘置換後,進行圖19之隔離閂鎖電路82的 設定。首先輸入指令,使控制電路84輸出之隔離閂鎖電路重 設信號isolatrst變成ΠΗΠ。如此一來,圖19中的所有頁緩衝 區ΡΒ,將全部進入與檢測線LSENLR分離的狀態。接著, 控制電路84輸出之隔離閂鎖電路生效信號isolaten變成 ’’H”,並在此狀態下,載入1頁份的資料。選取行的隔離閂 鎖電路82内的資料會反轉,因此藉由對1頁份的資料進行掃 -32- 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐)
裝 訂
線 564545 A7 B7 五、發明説明(30 ) 描,以完成隔離問鎖電路82的設定。 依上述内谷,完成異常行的檢測及置換操作。此外,上述 雖然是以1個記憶體層為例進行說明,可是當有複數層時, 也能夠輕易地加以擴充及應用。 接下來對圖3流程圖中之(5)正常記憶體區塊的搜尋(Good Block Serch)步驟,進行說明。 用以決定Vpgm初始值的寫入動作,必須在能夠進行寫入 清除的區塊内進行。為此,需要實施正常記憶體區塊的搜 尋。 此步驟的流程’係如圖2 6的流程圖所示。首先輸入適當的 初始區塊位址(Input Initial Block Address)。初始區塊位 址並不需要是第一個區塊位址。接著,輸入區塊清除指令, 以清除該區塊(Block Erase)。 緊接著清除動作,進行清除確認(藉由統一檢測,檢查内 容是否全部為π1”的狀態),並且將其結果儲存於設置在圖1 之控制電路25等的第一狀態暫存器。 接下來,輸入手動程式(Manual Program)指令,將選取 之頁的内容,全部寫入"0”。在該手動程式中,寫入迴圈數 為1次’ Vpgm設為最大值或其近似值。程式執行後,實施 確認動作,其結果也同樣地儲存於設置在圖1之控制電路25 等的第二狀態暫存器(Manual All,,0,’ Program(Vpgm fix)) 0 接下來,輸入位址暫存器控制指令(Input Address Register Cintrol Command)。如此一來,當上述第f及第 -33- 本紙張尺度適用中國國家檩準(CNS) A4規格(210X297公釐) 564545 31 五、發明説明( 器的其中之一或兩者均為"失敗"時,區塊位址便 :兩狀態暫存器的内容均為”通過,,時,則保留該位 =田除以上述第一及第二狀態暫存器的狀態為依據外, 器,實施上述的摔作音11署進订累計記憶的暫存 乂個即置一種狀態暫存器,用以當 入確認結果為,,通過”時,能夠保留暫存器的 狀態,ίϋ在Λ為”失敗"時’能_彳性地將暫存器的 時,則能使區塊位址朗。首先 ==亍清除及寫入,當清除或寫入動作的其中、、: =二二該暫存器會設定成”失敗"狀態。藉此,能夠 以個1%暫存器,達成與上述方式相同的功能。 ,反覆執行由區塊清除至位址暫存器控制指 二將會儲;=?,當流程結束時’區塊位址的緩衝 W 存 的正常記憶體區塊(Good叫屮 的:址。上述操作,如同定時微調及電壓微調時—般,; 以平行方式執行。其中,位址暫存器控 此夠 於定時微調及電壓微調時的暫㈣控制指令。、 相當 接下欠,說明圖3之流程圖内的(6〜 (Vpgm lnitial Value TUmming)步驟。 l周 圖27所示的是,Vpg_始值微調的流程圖。 首先’對儲存Vpgm初始值的暫存器進行 …
ReglSterReset)e此暫存器,如同_示之暫存器具^ -34- 本紙張尺度適用中國國豕檩準(CNS) A4規格(210X297公釐) A7 B7
564545 五、發明説明(32 相同的計數功能能夠依控制電路傳送來的遞增信號,使暫存 器内的資料遞增。 接下來,輸入所需的程式迴圈次數,存入指定的暫存器 (Program Loop # Input)。在此狀態下,執行自動程式 (Auto Program)時,Vpgm會依輸入的迴圈數而上升。程式 執行後,相關的”通過”/”失敗"(Pass/Fail)資訊,將存入上 述弟一狀態暫存器。 在此階段輸入暫存器控制指令(Input Register Control Command)時,如果程式狀態為”失敗"(Fail)的話,Vpgm 的初始值的暫存器值會遞增,如果為”通過,,(pass)的話,則 保留該暫存器的内容。因此,依指定的次數執行該自動程式 與暫存裔控制後’ Vpgm的初始值的暫存器内’會餘存能夠 依指定的程式迴圈次數完成寫入的Vpgm初始值。 圖28中,所示的是寫入電壓Vpgm在上述流程中的變化情 形。其中,程式迴圈數是設定為5次。在第1次的寫入程序 (Sequence)中,Vpgm初始值將設定成最小值。由此值,經 由4次的升壓(step Up)後,對其狀態進行判定。當狀態為π 失敗"(Status Fail)過程中,Vpgm初始值會繼續遞增,直到 狀態為’’通過"(Status Pass)時,Vpgm初始值會保持在該狀 態。因此在依指定次數,反覆執行此一程序後,Vpgm初始 值會設定成最適合該晶片的電壓值。 此外,在執行程式時,也會使非選擇字線電壓Vpass上 升。此時,只要使Vpass初始值與Vpgm初始值連動即可。 此外,雖然僅以Vpgm的初始值最佳化方法為例進行了說 -35- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐)
裝 訂
線 564545
明,可是如有必要的話,也能夠以同樣的方法,對清除電壓 Verase施以最佳化。 接下來,說明圖3之流程圖中的⑺異常記憶體區塊檢測 (Bad Block Detection)步驟。 NAND型快閃記憶體中,僅以旗號來標示區塊異常陶 Block Flag) ’而不施以冗餘置換。接下來將對檢測出異 常區塊並設定旗號的程序進行說明。 圖29所示的是,與圖!之異常區塊檢查系統相關的電路構 造0 在圖29中,1〇1為異常區塊數計數器(Bad Block # Counter) ’ 17B是上述位址緩衝區π包含的列位址緩衝區, 102是用以對上述列位址緩衝區17B之輸出進行解碼的區塊 位址刖置解碼器(Blk Address PreDecoder)、PBUSB 為配 線、103為檢測出上述配線信號的控制電路,而上述控制電 路103的輸出信號及經由I/O匯流排1 5之行閘極電路i 4的輸 出信號,將會傳送至上述異常區塊數計數器1〇1及列位址緩 衝區17B。 其中,上述列解碼器12中,配置有與記憶胞陣列丨丨内的 記憶區塊數相對應的部份解碼電路104。上述各部份解碼電 路104,分別具有:解碼電路(〇6(:.)1〇5,用以對上述區塊 位址刖置解碼器1 02的輸出信號進行解碼;強度轉換電路 (L/S) 106,用以對上述解碼電路105的輸出信號進行強度 轉換後,傳送至相對應的記憶胞區塊;異常區塊旗號暫存器 (Bad Block Flag Register) 107 ;設定電路 1〇8,其係具有 36- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) m 裝 564545 A7 B7 五、發明説明(34 ) 2個串聯之N通路MOS電晶體,用以依上述解碼電路105的 輸出信號及旗號暫存器設定信號FRSET,對上異常區塊旗 號暫存器107進行設定;及讀取電路109,其係具有3個串聯 之N通路MOS電晶體,用以依上述解碼電路105的輸出信號 及暫存器感測信號BLKSENS,將上異常區塊旗號暫存器 107的内容讀取至上述配線PBUSB。 此外,圖30所示的是異常區塊檢測(Bad Block Detection)的程序。此外在圖30中,讀取所有f’l’f檢查 (Read All ”1”檢查),係由所有的記憶胞讀取資料”1”進行 檢查;檢測圖案(Checker Pattern)讀取檢查(Read nCn Check),係讀取並檢查由資料”1”及資料”0”排列成的格子 狀資料;反轉檢測圖案(Checker Pattern)讀取檢查(Read ”/C” Check),係讀取並檢查一檢測圖案,其資料”1”及資 料係與上述檢測圖案呈互補關係者。 此外,在實施上述檢測測試時,所有行均已完成冗餘置 換,且其寫入清除電壓也完成了最佳化。因此,如果在此階 段發現讀取資料異常時,狀竟盤區塊異常。在此情況中,即 使是某一記憶胞造成的異常,也將視同為區塊異常。 以下依序對本程序的動作進行說明。 (1) 異常區塊旗號暫存器的重設(Bad Block Flag Reset) 重設所有的異常區塊旗號暫存器107。 (2) 晶片清除(Chip Erase) 在此清除所有記憶胞内的資料。此晶片清除動作,係藉由 對所有區塊施以區塊清除作業來實施。 -37- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐)
線 564545 A7 B7 五、發明説明(35 ) (3) 資料”1Π 的讀取檢查(Read All nln Check) 檢查記憶胞資料是否為清除狀態(’’Γ’)。首先,指定第一 個區塊的位址,並依圖31的步驟進行檢測。讀取第一頁,執 行統一檢測動作。在統一檢測中,如判定並非全部為ff 1π 時,狀態暫存器會設定成”失敗’'(Fail)旗號。同時,輸入旗 號設定指令(Flag Set Command)。如此一來,當狀態為失 敗時,與該區塊相對應之異常區塊旗號暫存器内,將設定旗 號。該旗號是藉由使圖29中之信號FRSET為” H”來設定。在 反覆對偶數頁(Even Page)及奇數頁(Odd Page)施以上述操 作,頁位址(page Address)會遞增。當達到記憶胞的最後一 頁時,本操作結束。 (4) 物理檢測圖案程式(Phys· ”C” Program) 對所有的記:憶胞,寫入物理檢測圖案。 (5) 物理檢測圖案的讀取檢查(Read All ”Cn Check) 依圖32所示之步驟進行檢測圖案的讀取,當檢測出異常 時,在與該區塊相對應的異常區塊暫存器107,設定旗號。 除了讀取模式不同以外,本項操作的内容與上述(3)相同。 此外,物理檢測圖案中,會交互地將資料’’1”與寫入偶 數號及奇數號的位元線上,因此例如在讀取偶數號頁時,將 讀取全部為”1"或”0”的資料。所以,利用統一檢測動作,能 夠執行檢測圖案的檢驗。 (6) 晶片清除(Chip Erase) 首先如同(2)—般,將清除所有記憶胞的資料,清除於(4) 寫入的圖案。 -38- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) m 裝 訂
線 564545 A7 B7 五、發明説明(36 ⑺物理檢測圖案(”/c,,)程式(phys ”/c” pr〇gram) 對所有的記憶胞,寫入物理檢測圖案”/C’’。 (8)物理檢測圖案的讀取檢查(Read All ”/C,f) 以與(5)相同的方法來讀取”/c”,當檢測出異常時,在與 該區塊相對應的異常區塊暫存器丨〇7,設定旗號。 此外,異常區塊數的上限,係取決於規格。因此,為了檢 查在異常區塊檢測(Bad Block Detection)程序檢測出的異 常數目在規格範圍以内,將執行圖33之異常區塊的旗號數計 數(Bad Block Flag # Count)程序。至於如何確定對應於選 取區塊的異常區塊旗號暫存器1〇7内是否設有旗號,則僅需 事先以控制電路103對圖29中的配線PBUSB進行預充電, 使暫存器感測信號BLKSENS為"H”,藉由控制電路1〇3依 據該配線PBUSB是否放電來進行檢測即可。 接下來,對圖3流程圖中的⑻選項設定(〇pti〇n⑽)步驟 進行說明。 儲存於記憶胞陣列u的初始設定資料區域内的資料中,經 由上述為止的操作,確定了其中有關錄微調及記憶胞陣列 部異常的資訊。初始設定資料區域内,尚有其他有關晶片選 ”的資訊,例如,可寫入用以決定該晶片是多值產 =值產„〇的貝Λ。廷類身訊,便是在此階段,由測試機 來輸入。輸人的資料’將儲存於指定的暫存器内。 接下來說明圖3之流程圖内的(9)r〇m炫絲程式(r〇M-tuse Program)步驟。 在此’各暫存器健存之資料,將依序傳送至頁缓衝區,然 -39- 564545 A7 B7 五、發明説明(37 ) 後寫入初始設定資料區域。結束寫入後,將一度關閉電源, 並重新投入電源。晶片内在檢測出電源投入後》將由初始設 定資料區域讀取所需的資料,並依序傳送至各暫存器。如此 一來,各種微調及記憶胞陣列部異常的相關資訊,得以反映 在隨後的晶片動作。必要時,為了加以檢驗相關資訊的反映 情形,將會監視各種電壓及定時,或是對記憶胞實施寫入/ 清除/讀取動作。 接下來說明本發明之第二實施形態。 上述的測試步驟中,有關定時微調、電壓微調、Vpgm初 始值微調、正常記憶區塊的搜尋及異常區塊的檢測,均以相 同的構造來進行測試。意即,首先輸入第一指令以執行測 試,將π通過V”失敗’’資訊輸出做為狀態或旗號。接著輸入 第二指令時,則會依上述”通過”/”失敗”資訊,採取不同的 動作。藉由重覆執行指定次數的第一及第二指令,將可取得 反映個別晶片特性的資訊。 由於上述方法僅需對複數晶片施以相同的指令,因此能夠 進行平行測試,有助於測試時間的縮短。此外,由於測試機 無需具備記憶體,且測試機CPU所取得的資料,並不需要進 行演鼻’因此也不需採用南性能的測試機。 但是,在上述定時微調及電壓微調的情況中,為了決定N 位元的暫存器的微調值,必須反覆執行2〜次的測試。因此, 當N較大時,所需的測試時間也會變長。 在此情況中,可藉由採取下列方法,縮短測試時間。 圖34所示的是,當N = 3時,實施本方法的過程中,暫存器 -40- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) , 裝 訂
線 564545 A7 B7 五、發明説明(38 ) 資料的變化情形。以下,將以定時微調為例來加以說明。 首先,暫存器設定為(TTMR2,TTMR1,TTMRO) = (1,0,0),實施上述Tint及Text間的比較測試,並依通過 (Tint>Text)或失敗(Tint<Text)的結果,以決定第3位元的 TTMR2 為 Π1Π 或。 裝 接下來,將剩餘的2位元設定為(TTMR1,TTMR0) = (1,〇),進行第2次測試,以確定第2位元。如此一般,如圖 34所示,經由3次的測試,依序確定了第3位元、第2位元及 第1位元的值。 採用上述的方法,僅需N次測試,便能夠決定出N位元的 暫存器的微調值,可縮短測試時間。 此外,本發明並不侷限於上述各實施形態,只要在實施階 段不脫離本發明要旨,可衍生出各種不同的實施方式。 如上述說明,採用本發明的半導體記憶裝置及其:測試方 法,將可實現完全的平行測試,縮短半導體記憶裝置的測試 時間。此外,由於測試機無需具備記憶體,且測試機CPU所 取得的資料,並不需要進行演算,因此也不需採用高性能的 測試機,有助於降低測試成本。此外,本發明的測試方法, 僅需引進較小規模的電路,便可加以實現,因此:不會因為 採用本測試方法,導致晶片面積的大幅增加。 一般,晶圓測試的程序,係依產品特性來加以最佳化。在 所謂的BIST(Built In Self Test,内置自檢)的情況中,由 於測試步驟會預先整合於電路内,因此難以依產品特性來調 整測試程序。但是,在本發明的測試方法中,個別測試項目 -41 - 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) 564545 A7 B7 五、 發明説明(39 ) 均能藉由指令輸入來啟動,因此可建構出具有彈性的測試程 序。例如,當定時電路的誤差較少時,可由程序中,删除定 時微調的測試步驟。此外,有關行異常及區塊異常方面,由 於能夠追加登錄發生異常位址,因此仍可對例如在燒錄測試 後檢測出的異常進行補救。 如上述,採用本發明之半導體裝置及測試方法,不僅可保 持測試程序的彈性,也能夠減少測試成本。
-42- 裝 訂
線 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐)

Claims (1)

  1. 564545
    一種非揮發性半導體記憶體的'測試方法, 其係-種以具有非揮發性記憶胞形成之記憶胞陣列、 儲存上述記憶胞陣列内之異常區域位址的第一暫存器、 複數個内部電壓產生電路、 及分別對應上述複數個内部電壓產生電路而設置的第二 暫存器,其係儲存用於設定於各產生電路所產生之内部電 壓值的微調值者,且疊層於半導體晶片上之非揮發性半導 體記憶體為對象的測試方法,其特徵在於: 其旎夠在投入電源後,在無需關閉電源的情況下持續實 施, 且包含·重設步驟’用以對第一暫存器儲存的異常區域 位址及上述第二暫存器儲存之微調值進行重設;及設定步 驟,用以依各半導體的性質,對第一暫存器儲存的異常區 域位址及上述第二暫存器儲存之微調值進行設定。 2·如申請專利範圍第1項之非揮發性半導體記憶體的測試方 法,其中上述記憶體單元陣列内的異常區域的位址,能夠 在上述記憶體單元陣列内的資料不會輸出至半導體晶片外 部的情況下決定。 3·如申請專利範圍第β之非揮發性半導體記憶體的測試方 法,其中用以設定上述各内部產生電路產生之内部電壓值 的微調值,能夠在上述内部產生電路產生之内部電壓值不 會輸出至半導體晶片外部的情況下決定。 4·如申請專利翻第1項之非揮發性半導體記憶體的測試方 法,其中在上述第二步驟中,用以決定儲存於上述第一暫 度適用中國國家標準(CNS) Α4規格(210Χ297公董) 564545 A8 B8 C8 D8 七、申請專利範圍 存器的異常區域之位址、及儲存於上述第二暫存器之微調 值的操作,能夠分別以指令輸入來自動執行。 5. 如申請專利範圍第1項之非揮發性半導體記憶體的測試方 法,其中在上述第二步驟後,更具有第三步驟,用以將上 述第二步驟中決定之儲存於上述第一暫存器的異常區域之 位址、及儲存於上述第二暫存器之微調值,寫入上述記憶 胞陣列内之非揮發性記憶胞。 6. 一種半導體裝置的測試方法, 其係一種具有依儲存於暫存器内之資料進行運作或改變 功能的内部電路,且疊層於半導體晶片上的半導體裝置的 測試方法,其特徵在於: 可藉由交互地以特定次數反覆執行特定之操作,而在上 述各暫存器内設定各半導體晶片的特性,而該特定操作係 包含:第一操作,用以對上述内部電路,執行能夠輸出’’ 通過’’或’’失敗π之結果的自檢測試;第二操作,用以依上 述自檢測試的’’通過'’或’’失敗’’之結果,對上述暫存器執行 不同控制。 7. 如申請專利範圍第6項之半導體裝置的測試方法,其中上 述第一操作及第二操作,分別能以指令來起動。 8. 如申請專利範圍第6項之半導體裝置的測試方法,其中上 述暫存器,具有在接收特定信號後,能使資料值遞增的 功能, 且上述第二操作中,當第一操作的結果為”失敗”時,能 夠產生上述特定信號。 本紙張尺度適用中國國家標準(CNS) Α4規格(210 X 297公釐)
    裝 玎 § 564545 A8 B8
    9·如申凊專利範圍第6項之半導體裝置的測試方法,其中上 | ^内部電路,係―種定時電路,用以產生脈衝,並依上述 4 曰存器内的資料,變更脈衝寬度; 」 且上述第-操作’係_種自檢測試,用以在比較晶片外 j 部輸入之脈衝寬度及上述定時電路所產生的脈衝寬度,⑯ ; 何者的脈衝寬度較寬,而輸出”通過,,或,,失敗”之結果。 ί 10·如申請專利範圍第6項之半導體裝置的測試方法,其中上 I 述内部電路,係-種内部電壓產生電路,用以產生内部電 Φ 壓,並依上述暫存器内的資料,變更電壓值; ; 及上述第一操作,係一種自檢測試,用以在比較晶片外 | 部輸入之電壓及上述内部電壓產生電路所產生的電壓,依 f 何者的電壓較高,而輸出”通過”或,,失敗”之結果。 11.如申請專利範圍第1〇項之半導體裝置的測試方法,其中·· | 上述内部電壓產生電路,係具有 t 電壓產生部、 i 用以對上述電壓產生部產生之電壓進行分割的分割部、 i 及用以將上述分割部分割出來的分割電壓與參照電壓進 _ 行比較.的比較器; ί 且具有一控制架構,係將上述比較器的比較結果,饋送 ; 至上述電壓產生部,以控制電壓產生部的電壓產生動作; ΐ 且於上述自檢測試時,其係在上述電壓產生部為非活性 i 狀態下,由晶片外部將電壓輸入至上述分割部以產生分割 ί 電壓,並且依此狀態下的上述比較器的比較結果,產生” i 通過"或π失敗”信號。 i 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 564545 A8 B8
    C8 D8 申請專利範圍 如申請專利範圍第n項之半導體裝置的測試方法,其中上 述電壓產生部,係在上述自檢測試過程中產生失敗信號 後,依上述暫存器儲存之資料,產生高於前一次產生之電 壓僅一定值的電壓。 I3.如申請專利範圍第12項之半導體裝置的測試方法,其中上 述自檢測試過程中,對於上述電壓產生部產生之所需電 k 壓,將由晶片外部輸入低二分之一上述一定值的電壓,供 應至上述分割部。 14·如申請專利範圍第6項之半導體裝置的測試方法,其中 上述半導體裝置,係包含具有控制閘及浮動閘的記憶 胞,且在對上述記憶胞進行寫入資料時,將寫入動作分成 複數個步驟,將每一步驟施加於上述控制閘的寫入電壓, 由初始電壓依一定的電壓值,逐次加以升壓檢進行寫入; 上述内部電路,係一種寫入電壓產生電路,用以依上述 暫存器内的資料,決定上述初始電壓; 參 上述第一操作,其係一種自檢測試,用以在具有依設定 成,定次數之步驟次數的寫入動作後,依寫入對象的記憶 胞是否全部寫入,輸出”通過,,或,,失敗”的結果; 及上述第二操作,用以在上述第一操作的結果為”失敗,, 夺變更上述暫存器的資料,以便使上述初始電壓增加一 定的電壓值。 曰 1 5.如申請專利範圍第6項之半導體裝置的測試方法,其中 上述半導體裝置,係包含具有控制閘及浮動閘且形成於 凹部區域上之記憶胞,且在對上述記憶胞進行資料清除
    本紙成尺度適用中 國國豕標準(CNS) A4規格(21〇 X 297公釐) 564545 A B c D 六、申請專利範圍 時,將清除動作分成複數個步驟,將每一步驟施加於上述 凹部區域的清除電壓,由初始電壓以一定的電壓值,逐次 加以升壓檢進行清除; 上述内部電路,係一種清除電壓產生電路,用以依上述 暫存器内的資料,決定上述初始電壓; 上述第一操作,其係一種自檢測試,用以在具有依設定 成特定次數之步驟次數的清除動作後,依清除對象的記憶 胞是否全部清除,輸出’’通過’’或’’失敗”的結果; 及上述第二操作,用以在上述第一操作的結果為”失敗’’ 時,變更上述暫存器的資料,以便使上述初始電壓增加一 定的電壓值。 16. —種半導體裝置的測試方法,其係以具有一種對可儲存N 位元(N為正整數)資料的暫存器的輸出施以2N種微調内部 電路之半導體為對象, 在第一次測試中,藉由將上述N位元資料設定為第一狀 態,判定上述内部電路的輸出,以決定上述N位元資料中 的最上階位元的資料, 在第k (k=2,3,〜,N)次測試中,由第一次至第(k-Ι)次 為止的測試,而決定的最上階位元至第(k-Ι)位元止的資 料,仍將保留的情況下,藉由將剩餘的位元設定成特定的 狀態,經由對上述内部電路輸出的判定,決定出第k位元 的資料* 且經由上述N次測試後,能夠將各半導體裝置的特性資 料,設定在上述暫存器内。 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 六、申請專利範圍 17. 如申請專利範圍第6項或第16項中任何一項的半導體裝置 的測試方法,其中上述暫存器,係具有一種位元,用以顯 示該暫存器是否已經進行過決定該儲存資料的檢測。 18. —種非揮發性半導體記憶體的測試方法,其係一種以具有 由可寫入及清除之非揮發性記憶胞以行列方向配置成陣列 狀的記憶胞陣列、 感測放大器、 沿行方向配置且用以將上述記憶胞陣列的資料傳送至上 述感測放大器的位元線之非揮發性半導體記憶體的測試方 法, 尚且在對上述記憶胞陣列内單元陣列的行異常檢測過程 中,能夠在不對記憶胞施以寫入及清除動作的情況下,對 上述位元線及感測放大器進行有無斷路、短路及漏電的檢 測。 19. 如申請專利範圍第18項之非揮發性半導體記憶體的測試方 法,其中將與上述位元線連接之複數個的記憶胞,全部設 定成非選擇狀態,且使上述位元線在透過開關而與特定電 位連接的狀態下,以上述感測放大器進行資料讀取後,依 讀取資料檢測上述位元線的斷路狀態。 20. —種非揮發性半導體記憶體之異常行的檢測及置換方法, 其對象之非揮發性記憶體,係具有:記憶胞陣列,其係包 含由記憶胞在行、列方向上配置成陣列狀的行區域及列區 域;行冗餘區域,其係包含用以置換上述記憶胞陣列内之 異常行的Μ個行冗餘;Μ個暫存器,用以記憶上述需要施 -6- 本紙張尺度適用中國國家標準(CNS) Α4規格(210 X 297公釐) 564545 A8 B8 C8 D8 申請專利範圍 以行冗餘置換之行的位址;感測放大器; 閂鎖電路,依與上述Μ個暫存器相對應之行冗餘是否可 供使用,而分別設定成第一或第二信號狀態; 計數器,用以依序對上述Μ個暫存器進行選擇;及判定 電路,依上述感測放大器輸出之選擇行資料是否與提供之 期待值相符,而輸出”通過”或’’失敗’’信號,其特徵在於: 在由上述記憶胞陣列進行異常行檢測的過程中,係開始 先將行位址及上述計數器設定成起頭編號, 當上述判定電路的輸出為’’通過’’時,使上述行位址遞 增;當上述判定電路的輸出為’’失敗π且依上述計數器選擇 之暫存器等閂鎖電路在第一信號狀態時,在將上述行位址 儲存於上述暫存器後,使行位址及計數器内容遞增; 當上述判定電路的輸出為”失敗'’且上述計數器選擇之暫 存器的閂鎖電路在第二信號狀態時,將使計數器的内容遞 增,直到選擇的暫存器的閂鎖電路處在第一信號狀態為止 後,將上述行位址儲存於暫存器,同時使行位址及計數器 内容遞增, 實施上述的操作,直到達到最後一個行位址為止。 21·如申請專利範圍第20項的一種非揮發性半導體記憶體之異 常行的檢測及置換方法, 其中在上述記憶胞陣列内之異常行的檢測操作之前,先 對上述行冗餘區域進行異常檢測, 將與檢測出有異常之行冗餘相對應的暫存器之上述閂鎖 電路,設定成第二信號狀態,並且在暫存器内設定一行位 本紙張尺度適用中國國家標準(CNS) Α4規格(210 X 297公釐) 六、申請專利範圍 址,以防止選取記憶胞陣列之行區域。 22. —種半導體記憶體,其特徵在於具有: 位元線;感測放大器,其係連接了與上述位元線相連接 之複數個記憶體單元及上述位元線的另一端; 異常檢測電路,用以在將與上述位元線連接之複數個的 記憶胞,全部設定成非選擇狀態,且使上述位元線另一端 在透過開關而與特定電位連接的狀態下,以上述感測放大 器進行資料讀取,並依讀取資料檢測上述位元線的斷路狀 態。 23. —種非揮發性半導體記憶體,其特徵在於具有:記憶胞陣 列,其係由可寫入及清除之非揮發性記憶胞在行、列方向 上配置成陣列者; 位址暫存器,用以記憶上述記憶胞陣列中,用以進行寫 入及清除資料的記憶胞之單位; 及控制電路,其係用以執行包含:消除確認動作,其係 依上述清除對象之記憶胞是否全部清除,而輸出”通過”或 ’’失敗’’信號;寫入確認動作,其係依上述寫入對象之記憶 胞是否已全部寫入,而輸出”通過’’或’’失敗’’信號;及判定 動作,其係受第一指令所起動,如上述消除或寫入之任一 確認之結果為’’失敗’’時,變更上述位址暫存器的資料,如 結果皆為”通過’’時,則不變更上述位址暫存器的資料。 24· —種非揮發性半導體記憶體的測試方法,其係測試如申請 專利範圍第23項之非揮發性半導體記憶體者,其特徵在 於: 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 六、申請專利範圍 藉由反覆數次清除動作、消除確認動作、寫入動作、及 寫入確認動作及上述第一指令起動之一連串操作,找出記 憶胞陣列内可進行寫入及消除的區域。 25. —種半導體記憶體,其特徵在於具有:記憶胞;及暫存 器,其係有複數種’’通過”及”失敗”信號的輸出測試動作, 其係由輸入指令來起動且在之前執行之上述測試動作的結 果為”通過”時,不變更其資料内容,而在”失敗”時,將資 料内容設定成特定的信號狀態。 26. —種半導體記憶體的測試方法,其係測試如申請專利範圍 第25項之半導體記憶體者,其特徵在於: 上述複數種的測試動作執行後,藉由判定上述暫存器的 資料是否設定成特定的信號狀態,而判定為合格品或不合 格品。 27. —種具有消除確認及寫入確認功能之非揮發性半導體記憶 體,其特徵在於具有: 位址暫存器,用以記憶上述記憶胞陣列中,用以進行寫 入及清除資料的記憶胞之單位; 第一暫存器,用以儲存消除確認後的π通過π或’’失敗,,結 果; 第二暫存器,用以儲存寫入確認後的”通過”或”失敗”結 果; 第三暫存器,其係設置於各清除單位,且依該清除單位 内的記憶胞能否進行消除,而儲存第一或第二信號狀態; 及控制電路,其係以第一指令來起動,並且在上述第一 本紙張尺度適用中國國家標準(CNS) Α4規格(210 X 297公釐) 564545 A8 B8 C8 D8 申請專利範圍 暫存器或第二暫存器的資料的其中之一為”失敗”時,將與 上述位址暫存器選擇之位址相對應的上述第三暫存器内 容,設定為第一信號狀態,而上述第一暫存器及第二暫存 器的資料均為’’通過’’時,將上述第三暫存器内容設定為第 二信號狀態。 28_如申請專利範圍第27項之非揮發性半導體記憶體,其中尚 具有一種計數器,其係以第二指令所起動,用以對晶片内 所有的上述第三暫存器中,計算出其内容為第一信號狀態 者的個數。 29. —種半導體裝置,其特徵在於具有: 内部電路,其係依儲存於暫存器内之資料,進行運作或 改變功能;及控制電路,用以藉由交互地反覆特定次數執 行特定之操作,在上述各暫存器内設定各半導體晶片的特 性:其中上述之特定操作,係包含:第一操作,用以對上 述内部電路,執行能夠輸出”通過’’或”失敗"之結果的自檢 測試;第二操作,用以依上述自檢測試的’’通過”或”失敗’’ 之結果,對上述暫存器執行不同控制。 30. 如申請專利範圍第29項之半導體裝置,其中 上述暫存器,具有在接收特定信號後,能使資料值遞增 的功能; 及在上述第二操作中,當第一操作的結果為”失敗”時, 能夠產生上述特定信號,且在’’通過’’時,不產生上述特定 信號。 31·如申請專利範圍第29項之半導體裝置,其中 -10 - 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 564545 A8 B8 C8 D8 六、申請專利範圍 上述内部電路,係一種定時電路,用以產生脈衝,並依 上述暫存器内的資料,變更脈衝寬度; 及上述第一操作,係一種自檢測試,用以在比較晶片外 部輸入之脈衝寬度及上述定時電路所產生的脈衝寬度,依 何者的脈衝寬度較寬,而輸出”通過,,或”失敗,,之結果。 32.如申凊專利範圍第29項之半導體裝置,其中 上述内部電路,係一種内部電壓產生電路,用以產生内 部電壓,並依上述暫存器内的資料,變更電壓值; 及上述第一操作,係一種自檢測試,用以在比較晶片外 部輸入之電壓及上述内部電壓產生電路所產生的電壓,依 何者的電壓較高,而輸出”通過"或”失敗”之結果。 3 3.如申請專利範圍第32項之半導體裝置,其中 上述内部電壓產生電路,係具有 電壓產生部、 用以對上述電壓產生部產生之電壓進行分割的分割部、 及用以將上述分割部分割出來的分割電壓與參照電壓進 行比較的比較器; 且具有一控制架構,係將上述比較器的比較結果,饋送 至上述電壓產生部,以控制電壓產生部的電壓產生動作; 及上述自檢測試,其係在上述電壓產生部為非活性狀態 下,由晶片外部將電壓輸入至上述分割部以產生分割電 壓’並且依此狀態下的上述比較器的比較結果,輸出,’通 過’’或”失敗”信號。 34.如申請專利範圍第33項之半導體裝置,其中之上述電壓產 -11 - 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐)
    裝 齡· * 六、申請專利範圍 生部,係在上述自檢測試過程中產生失敗信號後,依上述 暫存器儲存之資料,產生高於前一次產生之電壓僅一定值 的電壓。 35.如申請專利範圍第33項之半導體裝置,其中上述自檢測試 過程中,對於上述電壓產生部產生之所需電壓,將由晶片 外部輸入低二分之一上述一定值的電壓,供應至上述分割 部。 36·如申請專利範圍第29項之半導體裝置,其中 上述半導體裝置,係包含具有控制閘及浮動閘的記憶 胞,且在對上述記憶胞進行資料寫入時,將寫入動作分成 複數個步驟,將每一步驟施加於上述控制閘的寫入電壓, 由初始電壓依一定的電壓值,逐次加以升壓檢進行寫入; 上述内部電路,係一種寫入電壓產生電路,用以依上述 暫存器内的資料,決定上述初始電壓; 上述第一操作,其係一種自檢測試,用以在具有依設定 成特定次數之步驟次數的寫入動作後,依寫入對象的記憶 胞是否全部寫入,輸出”通過”或”失敗’’的結果; 及上述第二操作,用以在上述第一操作的結果為’’失敗’, 時,變更上述暫存器的資料,以便使上述初始電壓增加一 定的電壓值,而在’’通過”時,則不使上述暫存器的資料發 生變更。 37.如申請專利範圍第29項之半導體裝置,其中 上述半導體裝置,係包含具有控制閘及浮動閘且形成於 凹部區域上之記憶胞,且在對上述記憶胞進行資料清除 -12- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 六、申請專利範圍 時,將清除動作分成複數個步驟,將每一步驟施加於上述 凹部區域的清除電壓,由初始電壓以一定的電壓值,逐次 加以升壓檢進行清除; 上述内部電路,係一種清除電壓產生電路,用以依上述 暫存器内的資料,決定上述初始電壓; 上述第一操作,其係一種自檢測試,用以在具有依設定 成特定次數之步驟次數的清除動作後,依清除對象的記憶 胞是否全部清除,輸出’’通過”或”失敗’’的結果; 及上述第二操作,用以在上述第一操作的結果為”失敗” 時,變更上述暫存器的資料,以便使上述初始電壓增加一 定的電壓值,而在"通過”時,則不會使上述暫存器的資料 發生變更。 38. —種半導體裝置,其特徵在於具有: 内部電路,用以對可儲存N位元(N為正整數)資料的暫 存器的輸出,施以2N種微調,及資料設定電路,其係: 在第一次測試中,藉由將上述N位元資料設定為第一狀 態,判定上述内部電路的輸出,以決定上述N位元資料中 的最上階位元的資料, 在第k (1<:=2,3,···,Ν)次測試中,由第一次至第(k-Ι)次 為止的測試,而決定的最上階位元至第(k-Ι)位元止的資 料,仍將保留的情況下,藉由將剩餘的位元設定成特定的 狀態,經由對上述内部電路輸出的判定,決定出第k位元 的資料’ 且經由上述N次測試後,能夠將各半導體裝置的特性資 -13 - 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 564545
    39. 40. 41. τ 故疋隹上述暫存器内。 利㈣第29項的半導體m中上述暫存卷, :、有-種位π,用以顯示該暫存器是否 “ 该儲存資料的檢測。 仃過決疋 如申請專利範圍第38項的半導 係呈古- ,、干上述暫存器, 係具有-種位疋,用以顯示該暫存 該儲存資料的檢測。 k進仃過決定 一種非揮發性半導敎舰,其特徵在於具有: 記憶胞陣列,其係包含由記憶胞在:列狀的行區域及列區域;行冗餘區域,其係二 ,上述記憶胞陣列内之異常行的M個行冗餘;Μ個暫存 :,用以S己憶上述需要施以行冗餘置換之異常行的位址; 感測放大器;
    粟 問鎖電路,依與上述Μ個暫存器相對應之行冗餘是否可 供使用,而分別設定成第一或第二信號狀態; β十數器,用以依序對上述Μ個暫存器進行選擇·, 判定電路,依上述感測放大器輸出之選擇行資料是否與 提供之期待值相符,而輸出”通過”或”失敗,,信號; 及控制電路,用以在上述記憶胞陣列進行異常行檢測的 過程中,首先將行位址及上述計數器設定成起頭編號起, 當上述判定電路的輸出為”通過”時,使上述行位址遞增·, 當上述判定電路的輸出為”失敗”且上述計數器選擇之暫存 器等閃鎖電路在第一信號狀態時,在將上述行位址儲存於 上述暫存器後,使行位址及計數器的内容遞增;當上述判 訂 -14 - 巧張尺1適用中國國Α4規格_ X 297公釐)
    564545 A8 B8 C8 D8 六、申請專利範圍 定電路的輸出為’’失敗”且上述計數器選擇之暫存器的閂鎖 電路在第二信號狀態時,將使計數器的内容遞增,直到選 擇的暫存器的閂鎖電路處在第一信號狀態為止後,將上述 行位址儲存於該選擇的暫存器,同時使行位址及計數器内 容遞增,實施上述的操作,直到達到最後一個行位址為 止。 42·如申請專利範圍第41項的非揮發性半導體記憶體,其中之 上述控制電路, 係在記憶胞陣列内之異常行的檢測操作之前,先對上述 行冗餘區域進行異常檢測, 將與檢測出有異常之行冗餘相對應的暫存器之上述閂鎖 電路,設定成第二信號狀態,並且在暫存器内設定一行位 址,以防止選取記憶胞陣列之行區域。 43. —種非揮發性半導體記憶體,其特徵在於具有: 記憶胞陣列,係由可寫入及清除之非揮發性記憶胞,在 行列方向上配置成陣列狀者; 感測放大器; 位元線,其係沿行方向配置,用以將上述記憶胞陣列的 資料傳送至上述感測放大器; 及行異常檢測電路,用以在不對上述記憶胞施以寫入及 清除動作的情況下,對上述記憶胞陣列内的記憶胞陣列進 行行異常檢測。 | 44·如申請專利範圍第43項的非揮發性半導體記憶體,其中上 丨 述行異常檢測電路,係用以對上述位元線及感測放大器進 -15 - 本紙張尺度適用中國國家標準(CNS) Α4規格(210 X 297公釐) 564545 A8 B8 C8 D8 六、申請專利範圍 行有無斷路、短路及漏電的檢測。 45.如申請專利範圍第44項的非揮發性半導體記憶體,其中上 述行異常檢測電路,係藉由將與上述位元線連接之複數個 的記憶胞,全部設定成非選擇狀態,且使上述位元線在透 過開關而與特定電位連接的狀態下,以上述感測放大器進 行資料讀取後,依該讀取資料檢測上述位元線的斷路狀 態。 -16- —I*·,·.· »—" 睡 —πΒ3ΒΒ̫«·ΡΒΒ··ΚΒηΚΜ80·^ι 緬1 ΙΜΙ Ι·ΙΙ Ι· II · 本紙浪尺度適周中國國家標準(CNS) A4規袼(210〉< 297公釐)
TW090124136A 2000-10-03 2001-09-28 Semiconductor memory device and test method thereof TW564545B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000303854A JP4413406B2 (ja) 2000-10-03 2000-10-03 不揮発性半導体メモリ及びそのテスト方法

Publications (1)

Publication Number Publication Date
TW564545B true TW564545B (en) 2003-12-01

Family

ID=18784996

Family Applications (1)

Application Number Title Priority Date Filing Date
TW090124136A TW564545B (en) 2000-10-03 2001-09-28 Semiconductor memory device and test method thereof

Country Status (4)

Country Link
US (2) US6643180B2 (zh)
JP (1) JP4413406B2 (zh)
KR (1) KR100446675B1 (zh)
TW (1) TW564545B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI426519B (zh) * 2009-12-29 2014-02-11 Winbond Electronics Corp 記憶體晶片以及其控制方法
TWI453752B (zh) * 2009-03-10 2014-09-21 Advantest Corp Control device, test device and control method
TWI481990B (zh) * 2008-11-18 2015-04-21 Microchip Tech Inc 具有雙極二極體元件之用於修整能隙偏移之積體電路、系統及方法

Families Citing this family (110)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4413406B2 (ja) * 2000-10-03 2010-02-10 株式会社東芝 不揮発性半導体メモリ及びそのテスト方法
US6418044B1 (en) * 2000-12-28 2002-07-09 Stmicroelectronics, Inc. Method and circuit for determining sense amplifier sensitivity
JP2002318265A (ja) * 2001-04-24 2002-10-31 Hitachi Ltd 半導体集積回路及び半導体集積回路のテスト方法
JP2003141900A (ja) * 2001-10-31 2003-05-16 Hitachi Ltd 不揮発性半導体記憶装置
JP3799269B2 (ja) * 2001-12-10 2006-07-19 株式会社東芝 不揮発性半導体記憶装置
JP2003233999A (ja) * 2002-02-07 2003-08-22 Hitachi Ltd 半導体集積回路及び半導体集積回路の製造方法
JP3866627B2 (ja) 2002-07-12 2007-01-10 株式会社東芝 不揮発性半導体メモリ
DE10238279B4 (de) * 2002-08-21 2005-05-25 Infineon Technologies Ag Schieberegisterkette zur Trimmung von Generatoren einer integrierten Halbleitervorrichtung
KR100506061B1 (ko) * 2002-12-18 2005-08-03 주식회사 하이닉스반도체 특성 조정 장치를 부가한 메모리 장치
JP2004319034A (ja) * 2003-04-18 2004-11-11 Renesas Technology Corp データプロセッサ
JP3863124B2 (ja) 2003-05-08 2006-12-27 株式会社東芝 半導体記憶装置及びそのテスト方法
DE10323237B4 (de) * 2003-05-22 2015-05-21 Qimonda Ag Verfahren und Vorrichtung zur Optimierung der Funktionsweise von DRAM-Speicherelementen
JP4624732B2 (ja) * 2003-07-16 2011-02-02 パナソニック株式会社 アクセス方法
JP2005085428A (ja) * 2003-09-11 2005-03-31 Renesas Technology Corp 不揮発性半導体記憶装置
JP4424952B2 (ja) * 2003-09-16 2010-03-03 株式会社ルネサステクノロジ 不揮発性半導体記憶装置
US7012417B2 (en) * 2003-10-21 2006-03-14 Stmicroelectronics, Inc. Voltage regulator with stress mode
KR100966895B1 (ko) * 2004-01-06 2010-06-30 삼성전자주식회사 불휘발성 메모리의 테스트 장치 및 방법
US7053647B2 (en) * 2004-05-07 2006-05-30 Taiwan Semiconductor Manufacturing Co., Ltd. Method of detecting potential bridging effects between conducting lines in an integrated circuit
US7110301B2 (en) * 2004-05-07 2006-09-19 Samsung Electronics Co., Ltd. Non-volatile semiconductor memory device and multi-block erase method thereof
JP2005332436A (ja) * 2004-05-18 2005-12-02 Toshiba Corp 半導体装置及びそのテスト方法
EP1617438B1 (en) * 2004-07-14 2006-10-25 STMicroelectronics S.r.l. Redundancy based NAND flash memory
JP2006048777A (ja) 2004-08-02 2006-02-16 Toshiba Corp Nandフラッシュメモリおよびデータ書き込み方法
JP4542852B2 (ja) * 2004-08-20 2010-09-15 株式会社アドバンテスト 試験装置及び試験方法
WO2006025083A1 (ja) * 2004-08-30 2006-03-09 Spansion Llc 半導体装置、半導体装置の試験方法およびデータ書き込み方法
JP4703148B2 (ja) * 2004-09-08 2011-06-15 株式会社東芝 不揮発性半導体記憶装置
US7509526B2 (en) * 2004-09-24 2009-03-24 Seiko Epson Corporation Method of correcting NAND memory blocks and to a printing device employing the method
WO2006046281A1 (ja) 2004-10-26 2006-05-04 Spansion Llc 不揮発性記憶装置の情報設定方法、および不揮発性記憶装置
KR100648254B1 (ko) * 2004-12-01 2006-11-24 삼성전자주식회사 소거시간을 줄일 수 있는 불휘발성 메모리 장치 및 그것의소거방법
JP4421615B2 (ja) * 2004-12-24 2010-02-24 スパンション エルエルシー 記憶装置のバイアス印加方法、および記憶装置
DE102005007084B4 (de) * 2005-02-16 2010-02-11 Qimonda Ag Integrierter Halbleiterspeicher mit einstellbarer interner Spannung
JP2006302464A (ja) * 2005-04-25 2006-11-02 Nec Electronics Corp 半導体記憶装置
JP4551284B2 (ja) * 2005-06-22 2010-09-22 シャープ株式会社 不揮発性半導体記憶装置
KR100655442B1 (ko) * 2005-09-01 2006-12-08 삼성전자주식회사 프로그램 스타트 전압을 가변시킬 수 있는 플래시 메모리장치
US7580287B2 (en) * 2005-09-01 2009-08-25 Micron Technology, Inc. Program and read trim setting
US7443746B1 (en) 2005-10-18 2008-10-28 Spansion Llc Memory array tester information processing system
US7403417B2 (en) * 2005-11-23 2008-07-22 Infineon Technologies Flash Gmbh & Co. Kg Non-volatile semiconductor memory device and method for operating a non-volatile memory device
JP4942990B2 (ja) * 2005-12-12 2012-05-30 パナソニック株式会社 半導体記憶装置
JP4901204B2 (ja) * 2005-12-13 2012-03-21 株式会社東芝 半導体集積回路装置
JP4761959B2 (ja) * 2005-12-26 2011-08-31 株式会社東芝 半導体集積回路装置
KR100780765B1 (ko) 2005-12-28 2007-11-30 주식회사 하이닉스반도체 반도체 장치
US7260004B2 (en) * 2006-01-12 2007-08-21 International Busniess Machines Corporation Method and apparatus for increasing yield in a memory circuit
JP4909670B2 (ja) 2006-01-24 2012-04-04 株式会社東芝 不揮発性半導体記憶装置及びそれを用いた不揮発性メモリシステム
CN101147204A (zh) 2006-01-24 2008-03-19 爱德万测试株式会社 测试装置以及选择装置
JP2007207319A (ja) * 2006-01-31 2007-08-16 Toshiba Corp 半導体記憶装置
DE602006012299D1 (de) * 2006-06-30 2010-04-01 St Microelectronics Srl Methode zur automatischen Regulierung der Referenzquellen in einem nichtflüchtigen Speicher und entsprechender nichtflüchtiger Speicher
US7616483B2 (en) * 2006-07-03 2009-11-10 Sandisk Corporation Multi-bit-per-cell flash memory device with an extended set of commands
JP2008016112A (ja) * 2006-07-05 2008-01-24 Toshiba Corp 半導体記憶装置
KR100801032B1 (ko) * 2006-11-15 2008-02-04 삼성전자주식회사 비휘발성 반도체 메모리 장치의 입력회로 및 비휘발성반도체 메모리 장치의 데이터 입력방법
US8935302B2 (en) * 2006-12-06 2015-01-13 Intelligent Intellectual Property Holdings 2 Llc Apparatus, system, and method for data block usage information synchronization for a non-volatile storage volume
US8019940B2 (en) 2006-12-06 2011-09-13 Fusion-Io, Inc. Apparatus, system, and method for a front-end, distributed raid
KR100784867B1 (ko) * 2006-12-13 2007-12-14 삼성전자주식회사 엠에스비 프로그램 상태를 저장하는 플래그 셀들을구비하는 비휘발성 메모리 장치
JP5032155B2 (ja) * 2007-03-02 2012-09-26 株式会社東芝 不揮発性半導体記憶装置、及び不揮発性半導体記憶システム
US7646645B2 (en) * 2007-04-13 2010-01-12 Atmel Corporation Method and apparatus for testing the functionality of a page decoder
US8365044B2 (en) * 2007-04-23 2013-01-29 Agere Systems Inc. Memory device with error correction based on automatic logic inversion
KR100873825B1 (ko) * 2007-05-02 2008-12-15 삼성전자주식회사 비휘발성 메모리의 멀티 비트 프로그래밍 장치 및 방법
US7760547B2 (en) * 2007-09-25 2010-07-20 Sandisk Corporation Offset non-volatile storage
JP2009259329A (ja) * 2008-04-16 2009-11-05 Toshiba Corp 半導体集積回路装置
KR100965029B1 (ko) * 2008-05-13 2010-06-21 주식회사 하이닉스반도체 불휘발성 메모리 장치 및 그 프로그램 검증 방법
JP5072723B2 (ja) * 2008-06-11 2012-11-14 株式会社東芝 不揮発性半導体記憶装置
KR101464255B1 (ko) * 2008-06-23 2014-11-25 삼성전자주식회사 플래시 메모리 장치 및 그것을 포함한 시스템
JP5193796B2 (ja) * 2008-10-21 2013-05-08 株式会社東芝 3次元積層型不揮発性半導体メモリ
US8102705B2 (en) 2009-06-05 2012-01-24 Sandisk Technologies Inc. Structure and method for shuffling data within non-volatile memory devices
US8027195B2 (en) 2009-06-05 2011-09-27 SanDisk Technologies, Inc. Folding data stored in binary format into multi-state format within non-volatile memory devices
JP5426250B2 (ja) * 2009-06-26 2014-02-26 三星電子株式会社 不揮発性半導体メモリの放電回路
KR101596827B1 (ko) * 2009-10-14 2016-02-23 삼성전자주식회사 불휘발성 메모리 장치, 그것의 동작 방법, 그리고 그것을 포함하는 메모리 시스템
KR101586325B1 (ko) * 2009-11-09 2016-02-03 삼성전자주식회사 트림 회로 및 이를 포함하는 반도체 메모리 장치
JP2011123951A (ja) * 2009-12-10 2011-06-23 Toshiba Corp 半導体記憶装置、及びその検査方法
US8144512B2 (en) * 2009-12-18 2012-03-27 Sandisk Technologies Inc. Data transfer flows for on-chip folding
US8468294B2 (en) 2009-12-18 2013-06-18 Sandisk Technologies Inc. Non-volatile memory with multi-gear control using on-chip folding of data
US8725935B2 (en) 2009-12-18 2014-05-13 Sandisk Technologies Inc. Balanced performance for on-chip folding of non-volatile memories
JP2011134410A (ja) 2009-12-25 2011-07-07 Toshiba Corp 不揮発性半導体記憶装置及びその試験方法
KR101103071B1 (ko) * 2010-05-31 2012-01-06 주식회사 하이닉스반도체 반도체 집적 회로
KR101100958B1 (ko) * 2010-09-06 2011-12-29 주식회사 하이닉스반도체 불휘발성 메모리 장치
JP5533498B2 (ja) * 2010-09-27 2014-06-25 富士通セミコンダクター株式会社 内部電位発生回路
KR101180408B1 (ko) * 2011-01-28 2012-09-10 에스케이하이닉스 주식회사 반도체 집적회로 및 그 제어 방법
JP2012203951A (ja) 2011-03-24 2012-10-22 Toshiba Corp 半導体記憶装置
US9342446B2 (en) 2011-03-29 2016-05-17 SanDisk Technologies, Inc. Non-volatile memory system allowing reverse eviction of data updates to non-volatile binary cache
KR101925384B1 (ko) * 2011-05-17 2019-02-28 삼성전자주식회사 불휘발성 메모리를 포함하는 메모리 시스템 및 불휘발성 메모리의 제어 방법
US9003255B2 (en) * 2011-07-01 2015-04-07 Stmicroelectronics International N.V. Automatic test-pattern generation for memory-shadow-logic testing
US8576639B2 (en) * 2011-07-05 2013-11-05 Elpida Memory, Inc. Memory device having switch providing voltage to bit line
US9202569B2 (en) 2011-08-12 2015-12-01 Micron Technology, Inc. Methods for providing redundancy and apparatuses
JP2013065378A (ja) * 2011-09-16 2013-04-11 Toshiba Corp 不揮発性半導体記憶装置
JP5856536B2 (ja) 2012-04-27 2016-02-09 株式会社東芝 不揮発性半導体記憶装置
US8681548B2 (en) 2012-05-03 2014-03-25 Sandisk Technologies Inc. Column redundancy circuitry for non-volatile memory
JP2013246844A (ja) 2012-05-24 2013-12-09 Toshiba Corp 不揮発性半導体記憶装置
US8902657B2 (en) * 2012-09-07 2014-12-02 Kabushiki Kaisha Toshiba Semiconductor memory device and controller
US9490035B2 (en) 2012-09-28 2016-11-08 SanDisk Technologies, Inc. Centralized variable rate serializer and deserializer for bad column management
US8897080B2 (en) 2012-09-28 2014-11-25 Sandisk Technologies Inc. Variable rate serial to parallel shift register
US9076506B2 (en) 2012-09-28 2015-07-07 Sandisk Technologies Inc. Variable rate parallel to serial shift register
JP2014175028A (ja) 2013-03-08 2014-09-22 Toshiba Corp 不揮発性半導体記憶装置
JP2014186772A (ja) * 2013-03-22 2014-10-02 Toshiba Corp 半導体記憶装置、コントローラ、及びメモリシステム
KR102102175B1 (ko) 2013-11-05 2020-04-21 삼성전자 주식회사 저항체를 이용한 비휘발성 메모리 장치의 테스트 방법
JP5770885B2 (ja) * 2014-05-02 2015-08-26 スパンション エルエルシー 半導体メモリ
US10032524B2 (en) 2015-02-09 2018-07-24 Sandisk Technologies Llc Techniques for determining local interconnect defects
US9899102B2 (en) * 2015-03-31 2018-02-20 SK Hynix Inc. Semiconductor device and operating method thereof
KR20160121230A (ko) * 2015-04-10 2016-10-19 에스케이하이닉스 주식회사 반도체 메모리 장치, 이를 위한 리페어 시스템 및 장치 특성 관리 방법
US9646708B2 (en) * 2015-05-07 2017-05-09 Sandisk Technologies Llc Input/output interface circuits and methods for memory devices
JP6953148B2 (ja) * 2017-02-28 2021-10-27 ラピスセミコンダクタ株式会社 半導体記憶装置及びデータ読出方法
WO2020024149A1 (en) 2018-08-01 2020-02-06 Micron Technology, Inc. Semiconductor device, delay circuit, and related method
US10910081B2 (en) * 2018-12-17 2021-02-02 Micron Technology, Inc. Management of test resources to perform reliability testing of memory components
US11101015B2 (en) 2018-12-17 2021-08-24 Micron Technology, Inc. Multi-dimensional usage space testing of memory components
US11340292B2 (en) 2019-07-09 2022-05-24 Stmicroelectronics International N.V. System and method for parallel testing of electronic device
US10996266B2 (en) 2019-08-09 2021-05-04 Stmicroelectronics International N.V. System and method for testing voltage monitors
US11586495B2 (en) * 2020-07-15 2023-02-21 Micron Technology, Inc. Fuse logic to perform selectively enabled ECC decoding
CN112562769B (zh) * 2020-11-23 2023-07-25 电子科技大学 一种具有预修调功能的数字修调系统
US11573914B2 (en) * 2021-03-19 2023-02-07 Sandisk Technologies Llc Nonconsecutive mapping scheme for data path circuitry in a storage device
CN113241307B (zh) * 2021-04-27 2022-05-24 长江存储科技有限责任公司 晶圆测试方法、系统及芯片应用方法
CN113938125B (zh) * 2021-10-19 2023-02-24 浙江大学 多通道可配置可测试与修调的数字信号隔离器
CN114002588B (zh) * 2022-01-04 2022-04-29 苏州贝克微电子股份有限公司 一种高精度的半导体芯片修调测试方法
CN116994635B (zh) * 2023-06-28 2024-04-09 珠海妙存科技有限公司 闪存掉电测试方法和系统、电子设备、存储介质

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2922060B2 (ja) * 1992-07-27 1999-07-19 富士通株式会社 半導体記憶装置
JPH0778499A (ja) * 1993-09-10 1995-03-20 Advantest Corp フラッシュメモリ試験装置
DE69426817T2 (de) * 1994-06-07 2001-08-02 St Microelectronics Srl Fertigungprüfungsverfahren von Flash-EEPROM-Vorrichtungen
JP3828222B2 (ja) * 1996-02-08 2006-10-04 株式会社日立製作所 半導体記憶装置
US5805510A (en) * 1996-10-18 1998-09-08 Kabushiki Kaisha Toshiba Data erase mechanism for nonvolatile memory of boot block type
IT1290156B1 (it) * 1996-12-18 1998-10-19 Texas Instruments Italia Spa Chip di memoria contenente un registro di memoria non volatile per la memorizzazione permanente di informazioni relative alla qualita' del
JP3405651B2 (ja) * 1997-02-27 2003-05-12 株式会社東芝 不揮発性半導体記憶装置
JPH11353893A (ja) * 1998-06-08 1999-12-24 Mitsubishi Electric Corp 半導体記憶装置
KR20000003615A (ko) * 1998-06-29 2000-01-15 김영환 3상태 출력 테스트장치
JP4587500B2 (ja) 1998-11-11 2010-11-24 ルネサスエレクトロニクス株式会社 半導体集積回路、メモリモジュール、記憶媒体、及び半導体集積回路の救済方法
DE10005161A1 (de) * 1999-04-30 2000-11-02 Fujitsu Ltd Halbleiter-Speicheranordnung, Leiterplatte, auf welcher eine Halbleiter-Speicheranordnung montiert ist, und Verfahren zum Testen der Zwischenverbindung zwischen einer Halbleiter-Speicheranordnung und einer Leiterplatte
US6462985B2 (en) * 1999-12-10 2002-10-08 Kabushiki Kaisha Toshiba Non-volatile semiconductor memory for storing initially-setting data
JP2001319486A (ja) * 2000-05-12 2001-11-16 Mitsubishi Electric Corp 不揮発性半導体記憶装置
JP4413406B2 (ja) * 2000-10-03 2010-02-10 株式会社東芝 不揮発性半導体メモリ及びそのテスト方法
JP2002216471A (ja) * 2001-01-17 2002-08-02 Mitsubishi Electric Corp 半導体記憶装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI481990B (zh) * 2008-11-18 2015-04-21 Microchip Tech Inc 具有雙極二極體元件之用於修整能隙偏移之積體電路、系統及方法
TWI453752B (zh) * 2009-03-10 2014-09-21 Advantest Corp Control device, test device and control method
TWI426519B (zh) * 2009-12-29 2014-02-11 Winbond Electronics Corp 記憶體晶片以及其控制方法

Also Published As

Publication number Publication date
JP4413406B2 (ja) 2010-02-10
KR100446675B1 (ko) 2004-09-08
KR20020026855A (ko) 2002-04-12
US20040042331A1 (en) 2004-03-04
JP2002117699A (ja) 2002-04-19
US6643180B2 (en) 2003-11-04
US6819596B2 (en) 2004-11-16
US20020048191A1 (en) 2002-04-25

Similar Documents

Publication Publication Date Title
TW564545B (en) Semiconductor memory device and test method thereof
JP3866627B2 (ja) 不揮発性半導体メモリ
US8730722B2 (en) Saving of data in cases of word-line to word-line short in memory arrays
US8514630B2 (en) Detection of word-line leakage in memory arrays: current based approach
US9810723B2 (en) Charge pump based over-sampling ADC for current detection
US9164526B2 (en) Sigma delta over-sampling charge pump analog-to-digital converter
US7126851B2 (en) Method of transferring initially-setting data in a non-volatile semiconductor memory
US6377502B1 (en) Semiconductor device that enables simultaneous read and write/erase operation
US8358545B2 (en) Semiconductor memory
JP4387547B2 (ja) 不揮発性半導体メモリ
US7894262B2 (en) Nonvolatile semiconductor storage device having guaranteed and backup blocks
JP2008004264A (ja) 不揮発性半導体メモリ及び不揮発性半導体メモリにおける不良カラムの検出及び置き換え方法
US20020101771A1 (en) Redundant decoder circuit
US8879316B2 (en) Semiconductor device and method of generating voltages using the same
JP2009015920A (ja) 不揮発性半導体記憶装置
US20180277217A1 (en) Semiconductor memory device

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MK4A Expiration of patent term of an invention patent