TW201508833A - 使用基於飛秒之雷射及電漿蝕刻的晶圓切割方法及系統 - Google Patents

使用基於飛秒之雷射及電漿蝕刻的晶圓切割方法及系統 Download PDF

Info

Publication number
TW201508833A
TW201508833A TW103140448A TW103140448A TW201508833A TW 201508833 A TW201508833 A TW 201508833A TW 103140448 A TW103140448 A TW 103140448A TW 103140448 A TW103140448 A TW 103140448A TW 201508833 A TW201508833 A TW 201508833A
Authority
TW
Taiwan
Prior art keywords
laser
semiconductor wafer
wafer
femtosecond
integrated circuits
Prior art date
Application number
TW103140448A
Other languages
English (en)
Other versions
TWI547987B (zh
Inventor
雷偉生
伊頓貝德
亞拉曼奇里麥德哈瓦饒
辛沙拉傑特
庫默亞傑
霍登詹姆士M
Original Assignee
應用材料股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 應用材料股份有限公司 filed Critical 應用材料股份有限公司
Publication of TW201508833A publication Critical patent/TW201508833A/zh
Application granted granted Critical
Publication of TWI547987B publication Critical patent/TWI547987B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K26/00Working by laser beam, e.g. welding, cutting or boring
    • B23K26/36Removing material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32798Further details of plasma apparatus not provided for in groups H01J37/3244 - H01J37/32788; special provisions for cleaning or maintenance of the apparatus
    • H01J37/32889Connection or combination with other apparatus
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/32798Further details of plasma apparatus not provided for in groups H01J37/3244 - H01J37/32788; special provisions for cleaning or maintenance of the apparatus
    • H01J37/32899Multiple chambers, e.g. cluster tools
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks
    • H01L21/3083Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67063Apparatus for fluid treatment for etching
    • H01L21/67069Apparatus for fluid treatment for etching for drying etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/67207Apparatus for manufacturing or treating in a plurality of work-stations comprising a chamber adapted to a particular process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76822Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc.
    • H01L21/76825Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc. by exposing the layer to particle radiation, e.g. ion implantation, irradiation with UV light or electrons etc.
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76822Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc.
    • H01L21/76826Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc. by contacting the layer with gases, liquids or plasmas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/544Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67092Apparatus for mechanical treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L21/6836Wafer tapes, e.g. grinding or dicing support tapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Analytical Chemistry (AREA)
  • Mechanical Engineering (AREA)
  • Optics & Photonics (AREA)
  • Laser Beam Processing (AREA)
  • Dicing (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Drying Of Semiconductors (AREA)

Abstract

本發明描述切割半導體晶圓之方法,其中每一晶圓具有複數個積體電路。一種方法包括以下步驟:在該半導體晶圓上方形成一遮罩。該遮罩由覆蓋且保護該等積體電路之一層組成。用一基於飛秒之雷射劃線製程將該遮罩佈局圖樣,以提供具有間隙之一經佈局圖樣之遮罩。該佈局圖樣曝露該等積體電路之間的該半導體晶圓之區域。然後穿過該經佈局圖樣之遮罩中的該等間隙將該半導體晶圓蝕刻,以單分該等積體電路。

Description

使用基於飛秒之雷射及電漿蝕刻的晶圓切割方法及系統 相關申請案的交叉引用
本申請案為2011年6月15日提出申請的美國申請案13/160,713之延續案,其主張2010年6月22日提出申請的美國臨時申請案第61/357,468號之權益,該案之全部內容以引用之方式併入本文中。
本發明之實施例係關於半導體處理領域,且特定言之係關於切割半導體晶圓之方法,其中每一晶圓在該晶圓上具有複數個積體電路。
在半導體晶圓處理中,在由矽或其他半導體材料組成之晶圓(亦被稱作基板)上形成積體電路。通常,利用半導體、導電或絕緣之不同材料層來形成積體電路。使用各種熟知製程摻雜、沉積及蝕刻此等材料,以形成積體電路。處理每一晶圓以形成大量含有積體電路之個別區域,該等個別區域稱為晶粒。
在積體電路形成製程之後,「切割」晶圓以將個別晶粒彼此分隔,以用於封裝或在較大電路內以未封裝形式使用。用於晶圓切割之兩種主要技術為劃線及鋸切。藉由劃線, 沿預成形之劃割線越過晶圓表面移動金剛石尖頭劃線器。此等劃割線沿晶粒之間的間隔延伸。此等間隔通常被稱作「切割道(street)」。金剛石劃線器沿切割道在晶圓表面中形成淺劃痕。在諸如以滾軸施加壓力之後,晶圓沿該等劃割線分開。晶圓斷裂遵循晶圓基板之晶格結構。劃線可用於厚度約10密耳(千分之一吋)或更小之晶圓。對於更厚之晶圓,目前鋸切為用於切割之較佳方法。
藉由鋸切,以每分鐘高轉數旋轉之金剛石尖頭鋸接觸晶圓表面,且沿切割道鋸切晶圓。晶圓安裝在諸如在薄膜框架上伸展之黏合薄膜的支撐構件上,且鋸反復施加於垂直切割道與水平切割道兩者。劃線或鋸切的一個問題為:切屑及挖傷可沿該等晶粒之切斷邊緣形成。此外,裂紋可形成且自該等晶粒之邊緣擴散至基板中,且致使積體電路不工作。切削及裂化特別為劃線的問題,因為正方形或矩形晶粒僅一側可沿結晶結構之<110>方向被劃線。因此,該晶粒另一側之裂開產生一鋸齒狀分隔線。由於切削及裂化,故在晶圓上的晶粒之間需要額外間隔,以防止損壞積體電路,例如,將切屑及裂紋維持在與實際積體電路一定距離處。間隔要求導致在一標準尺寸晶圓上不能形成同樣多之晶粒,且浪費了原本可用於電路之晶圓空間(real estate)。鋸之使用加重半導體晶圓上空間之浪費。鋸刃約15微米厚。因此,為保證由鋸造成之切口周圍之裂紋及其他損壞不損害積體電路,常須三百微米至五百微米來分隔該等晶粒中之每一者之電路。此外,在切割之後,每一晶粒需要實質性清潔,以移除由鋸切製程產 生之微粒及其他污染物。
亦使用了電漿切割,但電漿切割同樣可具有局限性。舉例而言,成本可為阻礙實施電漿切割的一個局限。用於佈局圖樣抗蝕劑之標準微影操作可致使實施成本過高。可能阻礙實施電漿切割之另一局限為,在沿切割道切割中之常見金屬(例如銅)之電漿處理可造成生產問題或產量限制。
本發明之實施例包括切割半導體晶圓之方法,其中每一晶圓在該晶圓上具有複數個積體電路。
在一實施例中,一種切割具有複數個積體電路之半導體晶圓的方法包括以下步驟:在該半導體晶圓上方形成一遮罩,該遮罩由覆蓋且保護該等積體電路之一層組成。然後用一基於飛秒之雷射劃線製程將該遮罩佈局圖樣,以提供具有間隙之經佈局圖樣之遮罩,從而曝露該等積體電路之間的該半導體晶圓之區域。然後穿過該經佈局圖樣之遮罩中之該等間隙將該半導體晶圓蝕刻,以單分該等積體電路。
在另一實施例中,一種用於切割半導體晶圓之系統包括一工廠介面。一雷射劃線設備與該工廠介面耦合,且包括一基於飛秒之雷射。一電漿蝕刻腔室亦與該工廠介面耦合。
在另一實施例中,一種切割具有複數個積體電路之半導體晶圓的方法包括以下步驟:在一矽基板上方形成一聚合物層。該聚合物層覆蓋且保護安置於該矽基板上之積體電路。該等積體電路由安置於一低介電常數材料層及一銅層上方的二氧化矽層組成。用一基於飛秒之雷射劃線製程將該聚 合物層、該二氧化矽層、該低介電常數材料層及該銅層佈局圖樣,以曝露該等積體電路之間的該矽基板之區域。然後穿過間隙將該矽基板蝕刻,以單分該等積體電路。
100‧‧‧半導體晶圓
102‧‧‧區域
104‧‧‧切割道
106‧‧‧切割道
200‧‧‧遮罩
202‧‧‧間隙
204‧‧‧間隙
206‧‧‧區域
300‧‧‧流程圖
302‧‧‧操作
304‧‧‧操作
306‧‧‧操作
402‧‧‧遮罩
404‧‧‧半導體晶圓或基板
406‧‧‧積體電路
407‧‧‧切割道
408‧‧‧遮罩
410‧‧‧間隙
412‧‧‧溝道
500A‧‧‧通孔
500B‧‧‧通孔
500C‧‧‧通孔
502A‧‧‧損壞
502B‧‧‧損壞
502C‧‧‧損壞
600‧‧‧切割道區域/切割道
602‧‧‧頂部部分
604‧‧‧第一二氧化矽層
606‧‧‧第一蝕刻終止層
608‧‧‧第一低介電常數介電 層
610‧‧‧第二蝕刻終止層
612‧‧‧第二低介電常數介電 層
614‧‧‧第三蝕刻終止層
616‧‧‧無摻雜矽玻璃層
618‧‧‧第二二氧化矽層
620‧‧‧光阻層
622‧‧‧銅金屬
700‧‧‧曲線圖
702‧‧‧結晶矽
704‧‧‧銅
706‧‧‧結晶二氧化矽
708‧‧‧非晶二氧化矽
800‧‧‧方程式
902‧‧‧遮罩層/光阻層/遮罩
904‧‧‧元件層
906‧‧‧基板
908‧‧‧晶粒黏著薄膜
910‧‧‧襯帶
912‧‧‧雷射劃線製程/雷射切 除製程
914‧‧‧溝道
916‧‧‧穿矽電漿深蝕刻製程
1000‧‧‧佈局
1002‧‧‧佈局
1100‧‧‧半導體晶圓或基板
1102‧‧‧半導體晶圓或基板
1200‧‧‧製程工具
1202‧‧‧工廠介面
1204‧‧‧負載鎖室
1206‧‧‧群集工具
1208‧‧‧電漿蝕刻腔室
1210‧‧‧雷射劃線設備
1212‧‧‧沉積腔室
1214‧‧‧濕潤/乾燥站
1300‧‧‧電腦系統
1302‧‧‧處理器
1304‧‧‧主記憶體
1306‧‧‧靜態記憶體
1308‧‧‧網路介面元件
1310‧‧‧視訊顯示單元
1312‧‧‧文數輸入元件
1314‧‧‧遊標控制元件
1316‧‧‧訊號產生元件
1318‧‧‧輔助記憶體
1320‧‧‧網路
1322‧‧‧軟體
1326‧‧‧處理邏輯
1330‧‧‧匯流排
1331‧‧‧機器可存取儲存媒體
第1圖圖示根據本發明之一實施例,待切割之半導體晶圓的俯視圖。
第2圖圖示根據本發明之一實施例的待切割之半導體晶圓的俯視圖,該半導體晶圓具有切割遮罩形成在半導體晶圓上。
第3圖為根據本發明之一實施例,表示切割半導體晶圓之方法之操作的流程圖,該半導體晶圓包括複數個積體電路。
第4A圖圖示根據本發明之一實施例,在執行切割該半導體晶圓之方法期間,包括複數個積體電路之半導體晶圓的橫截面圖,該橫截面圖對應於第3圖之流程圖之操作302。
第4B圖圖示根據本發明之一實施例,在執行切割該半導體晶圓之方法期間,包括複數個積體電路之半導體晶圓的橫截面圖,該橫截面圖對應於第3圖之流程圖之操作304。
第4C圖圖示根據本發明之一實施例,在執行切割該半導體晶圓之方法期間,包括複數個積體電路之半導體晶圓的橫截面圖,該橫截面圖對應於第3圖之流程圖之操作306。
第5圖圖示根據本發明之一實施例,使用飛秒範圍內之雷射脈衝與較長脈衝時間比較之效果。
第6圖圖示根據本發明之一實施例,材料之堆疊之橫截面圖,該等材料可用於半導體晶圓或基板之切割道區域。
第7圖包括根據本發明之一實施例,結晶矽(c-Si)、銅(Cu)、結晶二氧化矽(c-SiO2)及非晶二氧化矽(a-SiO2)之吸收係數隨著光子能變化的曲線圖。
第8圖為方程式,該方程式展示給定雷射之雷射強度與雷射脈衝能量、雷射脈衝寬度及雷射光束半徑之函數關係。
第9A圖至第9D圖圖示根據本發明之一實施例,切割半導體晶圓之方法之不同操作的橫截面圖。
第10圖圖示根據本發明之一實施例,藉由使用與習知切割相比較窄之切割道達成的半導體晶圓上之緊密作用,該習知切割可限於最小寬度。
第11圖圖示根據本發明之一實施例,允許較緊密堆積且因此與柵格對準方法相比允許每晶圓更多之晶粒的自由形式積體電路佈置。
第12圖圖示根據本發明之一實施例,用於晶圓或基板之雷射及電漿切割之工具佈局的方塊圖。
第13圖圖示根據本發明之一實施例,示例性電腦系統的方塊圖。
已描述切割半導體晶圓之方法,其中每一晶圓在該晶圓上具有複數個積體電路。在以下描述中闡述眾多特定細節,諸如基於飛秒之雷射劃線及電漿蝕刻條件及材料狀況, 以提供對本發明之實施例之透徹理解。熟習此項技術者而言,本發明之實施例可在無此等特定細節之情況下實施將顯而易見。在其他實例中,諸如積體電路製造之熟知態樣不作詳述,以免不必要地使本發明之實施例難以理解。此外,應理解,附圖中所示之各種實施例為說明性表示,且未必按比例繪製。
可實施涉及初始雷射劃線及後續電漿蝕刻之混合晶圓或基板切割製程,以用於晶粒單分。雷射劃線製程可用於清除遮罩層、有機及無機介電層及元件層。然後可在曝露或部分蝕刻晶圓或基板之後終止該雷射蝕刻製程。然後可使用切割製程之電漿蝕刻部分來蝕刻穿過大部分的晶圓或基板(諸如穿過大塊單結晶矽),以產生晶粒或晶片單分或切割。
習知晶圓切割方法包括基於純機械分離之金剛石鋸切、初始雷射劃線及後續金剛石鋸切割或奈秒或皮秒雷射切割。對於諸如50微米厚之大塊矽單分的薄晶圓或基板單分而言,該等習知方法僅產生不良製程品質。在自薄晶圓或基板單分晶粒時可能面臨之一些挑戰可包括:在不同層之間形成微裂或分層、切削無機介電層、保持嚴格之鋸口寬度控制或精確之切除深度控制。本發明之實施例包括混合雷射劃線及電漿蝕刻晶粒單分方法,該方法可適用於克服上述挑戰中之一或多者。
根據本發明之一實施例,基於飛秒之雷射劃線與電漿蝕刻之組合用於將半導體晶圓切割成個別化或單分化之積體電路。在一實施例中,基於飛秒之雷射劃線被用作基本(若 非完全)非熱製程。舉例而言,該基於飛秒之雷射劃線可定位於無熱損壞或可忽略熱損壞之區域。在一實施例中,本文之方法用於單分具有超低介電常數薄膜之積體電路。藉由習知切割,可能需要鋸減速以適應此類低介電常數薄膜。此外,現通常在切割之前使半導體晶圓變薄。因此,在一實施例中,將遮罩佈局圖樣與使用基於飛秒之雷射之部分晶圓劃線組合,並繼之以電漿蝕刻製程係現今實用的。在一實施例中,藉由雷射直接寫入可排除對光阻層之微影佈局圖樣操作之需要,且可以極低之成本實施。在一實施例中,通孔型矽蝕刻用於在電漿蝕刻環境中完成該切割製程。
因此,在本發明之一態樣中,基於飛秒之雷射劃線與電漿蝕刻之組合可用於將半導體晶圓切割成單分化之積體電路。第1圖圖示根據本發明之一實施例,待切割之半導體晶圓的俯視圖。第2圖圖示根據本發明之一實施例的待切割之半導體晶圓的俯視圖,該半導體晶圓具有切割遮罩形成在半導體晶圓上。
參看第1圖,半導體晶圓100具有包括積體電路之複數個區域102。區域102由垂直切割道104及水平切割道106分隔。切割道104及切割道106為不含積體電路之半導體晶圓之區域,且將切割道104及切割道106設計為切割晶圓所沿著的位置。本發明之一些實施例涉及利用基於飛秒之雷射劃線與電漿蝕刻技術之組合,以沿該等切割道穿過半導體晶圓切割溝道,以使得該等晶粒被分成個別晶片或晶粒。由於雷射劃線與電漿蝕刻製程皆不依賴於結晶結構定向,故待 切割之半導體晶圓之結晶結構對達成穿過該晶圓之垂直溝道並不重要。
參看第2圖,半導體晶圓100具有沉積於半導體晶圓100上之遮罩200。在一實施例中,該遮罩以習知方式經沉積,以達成約4-10微米厚之層。用雷射劃線製程將遮罩200及半導體晶圓100之一部分佈局圖樣,以沿切割道104及切割道106界定切割半導體晶圓100所在之位置(例如間隙202及204)。半導體晶圓100之積體電路區域由遮罩200覆蓋及保護。遮罩200之區域206經定位以使得在後續刻蝕製程期間,積體電路不被該蝕刻製程降級。在區域206之間形成水平間隙204及垂直間隙202,以界定將在蝕刻製程期間被蝕刻以最終切割半導體晶圓100之區域。
第3圖為根據本發明之一實施例,表示切割半導體晶圓之方法之操作的流程圖300,該半導體晶圓包括複數個積體電路。第4A圖至第4C圖圖示根據本發明之一實施例,在執行切割該半導體晶圓之方法期間,包括複數個積體電路之半導體晶圓的橫截面圖,該等橫截面圖對應於流程圖300之操作。
參看流程圖300之操作302以及相應第4A圖,遮罩402形成於半導體晶圓或基板404上方。遮罩402由覆蓋且保護積體電路406之層組成,積體電路406形成於半導體晶圓404之表面上。遮罩402亦覆蓋介入切割道407,介入切割道407形成於積體電路406中之每一者之間。
根據本發明之一實施例,形成遮罩402包括:形成 諸如(但不限於)光阻層或自交系(I-line)佈局圖樣層之層。舉例而言,諸如光阻層之聚合物層可由另外適用於微影製程之材料組成。在一實施例中,該光阻層由正光阻材料組成,諸如(但不限於)248奈米(nm)抗蝕劑、193nm抗蝕劑、157nm抗蝕劑、極紫外線(extreme ultra-violet;EUV)抗蝕劑或含有重氮基萘醌敏化劑之酚樹脂介質。在另一實施例中,該光阻層由負光阻材料組成,諸如(但不限於)聚順異戊二烯及聚桂皮酸乙烯酯。
在一實施例中,半導體晶圓或基板404由適合於經受製造程序之材料組成,且可將半導體處理層適當安置於該材料上。舉例而言,在一實施例中,半導體晶圓或基板404由基於IV族之材料組成,諸如(但不限於)結晶矽、鍺或矽/鍺。在一特定實施例中,提供半導體晶圓404包括:提供單晶矽基板。在一特定實施例中,該單晶矽基板摻雜有雜質原子。在另一實施例中,半導體晶圓或基板404由III-V族材料組成,諸如用於發光二極體(light emitting diode;LED)之製造之III-V族材料基板。
在一實施例中,半導體晶圓或基板404具有安置於半導體晶圓或基板404上或半導體晶圓或基板404中之一陣列之半導體元件,該等半導體元件作為積體電路406之一部分。此類半導體元件之實例包括(但不限於):在矽基板中製造且包裝於介電層中之記憶體元件或互補金氧半導體(complimentary metal-oxide-semiconductor;CMOS)電晶體。在該等元件或電晶體上方及周圍介電層中可形成複數個金屬互 連,且該等金屬互連可用於電氣耦合該等元件或電晶體,以形成積體電路406。組成切割道407之材料可與用於形成積體電路406之彼等材料相似或相同。舉例而言,切割道407可由多層介電材料、半導體材料及金屬化組成。在一實施例中,切割道407中之一或多者包括類似於積體電路406之實際元件的測試元件。
參看流程圖300之操作304以及相應第4B圖,用基於飛秒之雷射劃線製程將遮罩402佈局圖樣,以提供具有間隙410之經佈局圖樣之遮罩408,從而曝露積體電路406之間的半導體晶圓或基板404之區域。因此,基於飛秒之雷射劃線製程用於移除最初形成於積體電路406之間的切割道407之材料。根據本發明之一實施例,用基於飛秒之雷射劃線製程將遮罩402佈局圖樣包括:形成溝道412部分進入積體電路406之間的半導體晶圓404之區域,如第4B圖所示。
在一實施例中,用雷射劃線製程將遮罩408佈局圖樣包括:使用具有飛秒範圍內之脈衝寬度之雷射。具體而言,具有在可見光譜加紫外線(ultra-violet;UV)及紅外線(infra-red;IR)範圍(總計寬頻光譜)內之波長的雷射可用於提供基於飛秒之雷射,亦即具有量級為飛秒(10-15秒)之脈衝寬度的雷射。在一實施例中,切除不依賴於或基本不依賴於波長,且因此適合於複合薄膜,諸如遮罩402之薄膜、切割道407之薄膜及可能一部分半導體晶圓或基板404之薄膜。
第5圖圖示根據本發明之一實施例,使用飛秒範圍內之雷射脈衝與較長頻率比較之效果。參看第5圖,與較長 脈衝寬度比較(例如,藉由皮秒處理通孔500B產生損壞502B及藉由奈秒處理通孔500A產生顯著損壞502A),使用具有飛秒範圍內之脈衝寬度的雷射緩解或消除了熱損壞問題(例如,藉由飛秒處理通孔500C最小化至無損壞502C)。在形成通孔500C期間損壞的消除或緩解可歸因於缺乏低能量再耦合(如見於基於皮秒之雷射切除)或熱平衡(如見於基於奈秒之雷射切除),如第5圖所示。
雷射參數選擇(諸如脈衝寬度)可為研發成功之雷射劃線及切割製程之關鍵,成功之雷射劃線及切割製程將切削、微裂及分層減至最少,以達成平整之雷射劃線切口。雷射劃線切口愈平整,則用於最終之晶粒單分而執行之蝕刻製程愈平穩。在半導體元件晶圓中,許多不同材料類型(例如導體、絕緣體、半導體)及厚度之功能層通常安置於半導體元件晶圓上。此類材料可包括(但不限於)諸如聚合物之有機材料、金屬或諸如二氧化矽及氮化矽之無機介電質。
安置於晶圓或基板上之個別積體電路之間的切割道可包括與該等積體電路本身相似或相同之層。舉例而言,第6圖圖示根據本發明之一實施例,材料之堆疊的橫截面圖,該等材料可用於半導體晶圓或基板之切割道區域中。
參看第6圖,切割道區域600包括矽基板之頂部部分602、第一二氧化矽層604、第一蝕刻終止層606、第一低介電常數介電層608(例如,具有小於二氧化矽之介電常數4.0之介電常數)、第二蝕刻終止層610、第二低介電常數介電層612、第三蝕刻終止層614、無摻雜矽玻璃(undoped silica glass;USG)層616、第二二氧化矽層618及光阻層620,其中圖示相對厚度。銅金屬622安置於第一蝕刻終止層606與第三蝕刻終止層614之間,且穿過第二蝕刻終止層610。在一特定實施例中,第一蝕刻終止層606、第二蝕刻終止層610及第三蝕刻終止層614由氮化矽組成,而低介電常數介電層608及612由摻碳氧化矽材料組成。
在習知雷射照射(諸如基於奈秒或基於皮秒之雷射照射)下,切割道600之材料在光吸收及切除機制方面表現相當不同。舉例而言,諸如二氧化矽之介電層在正常情況下對所有市售之雷射波長均為基本透明。相反,金屬、有機物(例如低介電常數材料)及矽能夠非常容易地耦合光子,尤其回應於基於奈秒或基於皮秒之雷射照射。舉例而言,第7圖包括根據本發明之一實施例,結晶矽(c-Si,702)、銅(Cu,704)、結晶二氧化矽(c-SiO2,706)及非晶二氧化矽(a-SiO2,708)之吸收係數隨著光子能變化的曲線圖700。第8圖為方程式800,該方程式展示給定雷射之雷射強度與雷射脈衝能量、雷射脈衝寬度及雷射光束半徑之函數關係。
在一實施例中,利用方程式800及吸收係數之曲線圖700,可選擇基於飛秒雷射之製程之參數,以對無機及有機介電質、金屬及半導體具有基本共同之切除效應,儘管此類材料之一般能量吸收特徵在某些條件下可大大不同。舉例而言,二氧化矽之吸收率為非線性的,且在適當雷射切除參數下二氧化矽之吸收率可與有機介電質、半導體及金屬之吸收率更加一致。在一個此類實施例中,高強度及短脈衝寬度之 基於飛秒之雷射製程用於切除層之堆疊,該層之堆疊包括二氧化矽層,及有機介電質、半導體或金屬中之一或多者。在一特定實施例中,約小於或等於400飛秒之脈衝用於基於飛秒之雷射照射製程,以移除遮罩、切割道及一部分矽基板。
相反,若選擇非最佳雷射參數,則在涉及無機介電質、有機介電質、半導體或金屬中之兩者或兩者以上之堆疊結構中,雷射切除製程可造成分層問題。舉例而言,雷射穿透高帶隙能量介電質(諸如具有約9eV帶隙之二氧化矽),而無可量測吸收。然而,該雷射能可在下方的金屬層或矽層中被吸收,從而引起該金屬層或矽層之顯著汽化。該汽化可產生高壓,以升起上覆的二氧化矽介電層,且可能造成嚴重的層間分層及微裂化。在一實施例中,儘管基於皮秒之雷射照射製程在複合堆疊中導致微裂化及分層,但已證明,基於飛秒之雷射照射製程並不導致相同材料堆疊之微裂化或分層。
為了能夠直接切除介電層,介電材料可能需要發生離子化,以使得該等介電材料藉由強吸收光子而與導電材料表現相似。該吸收可在最終切除介電層之前阻礙大部分雷射能穿透至下方的矽層或金屬層。在一實施例中,當雷射強度足夠高以致在無機介電材料中引發光子離子化及撞擊離子化時,該無機介電質之離子化係可行的。
根據本發明之一實施例,合適的基於飛秒之雷射製程之特徵為:高峰值強度(照射度),該高峰值強度通常在不同材料中導致非線性相互作用。在一個此類實施例中,儘 管脈衝寬度較佳在100飛秒至400飛秒之範圍內,但飛秒雷射源具有近似在10飛秒至500飛秒之範圍內的脈衝寬度。在一實施例中,儘管波長較佳在540奈米至250奈米之範圍內,但飛秒雷射源具有近似在1570奈米至200奈米之範圍內的波長。在一實施例中,儘管焦點較佳近似在5微米至10微米之範圍內,但雷射及相應光學系統在工作表面處提供近似在3微米至15微米之範圍內的焦點。
在該工作表面處之空間光束剖面可為單模(高斯)或具有頂帽形狀之剖面。在一實施例中,儘管脈衝重複率較佳近似在500kHz至5MHz之範圍內,但雷射源具有近似在200kHz至10MHz範圍內之脈衝重複率。在一實施例中,儘管脈衝能量較佳近似在1uJ至5uJ之範圍內,但雷射源在工作表面處傳遞近似在0.5uJ至100uJ之範圍內的脈衝能量。在一實施例中,儘管速度較佳近似在600mm/sec至2m/sec之範圍內,但雷射劃線製程以近似在500mm/sec至5m/sec之範圍內的速度沿工件表面執行。
劃線製程可僅單程執行或多程執行,但在一實施例中,較佳1至2程。在一實施例中,工件之劃線深度近似在5微米至50微米深之範圍內,較佳近似在10微米至20微米深之範圍內。雷射可以給定之脈衝重複率施加於一系列單一脈衝中,或一系列脈衝猝發中。在一實施例中,儘管在矽晶圓劃線/切割中在元件/矽介面處所量測之鋸口寬度較佳近似在6微米至10微米之範圍內,但所產生雷射光束之鋸口寬度近似在2微米至15微米之範圍內。
可選擇具有以下益處及優點之雷射參數:諸如提供足夠高之雷射強度,以達成無機介電質(例如二氧化矽)之離子化,且在直接切除無機介電質之前將由底層損壞造成的分層及切削減至最少。又,可選擇參數,以藉由精確控制之切除寬度(例如鋸口寬度)及深度提供用於工業應用之有意義的製程產量。如上所述,與基於皮秒及基於奈秒之雷射切除製程相比,基於飛秒之雷射遠遠更適合於提供此類優點。然而,即使在基於飛秒之雷射切除之光譜中,某些波長亦可提供較其他波長更佳之效能。舉例而言,在一實施例中,與具有更接近紅外線範圍或在紅外線範圍內之波長的基於飛秒之雷射製程相比,具有更接近紫外線範圍或在紫外線範圍內之波長的基於飛秒之雷射製程提供更平整之切除製程。在一特定此類實施例中,適合於半導體晶圓或基板劃線之基於飛秒之雷射製程係基於具有約小於或等於540奈米之波長的雷射。在一特定此類實施例中,使用約小於或等於400飛秒之脈衝之雷射,該雷射具有約小於或等於540奈米之波長。然而,在一替代實施例中,使用雙雷射波長(例如,紅外線雷射與紫外線雷射之組合)。
參看流程圖300之操作306及相應第4C圖,穿過經佈局圖樣之遮罩408中的間隙410將半導體晶圓404蝕刻,以單分積體電路406。根據本發明之一實施例,蝕刻半導體晶圓404包括:蝕刻用基於飛秒之雷射劃線製程形成之溝道412,以最終完全蝕刻穿過半導體晶圓404,如第4C圖所示。
在一實施例中,蝕刻半導體晶圓404包括:使用電 漿蝕刻製程。在一實施例中,使用矽通孔(through-silicon-via)型蝕刻製程。舉例而言,在一特定實施例中,半導體晶圓404之材料之蝕刻速度大於25微米/分鐘。超高密度電漿源可用於晶粒單分製程之電漿蝕刻部分。適於執行此類電漿蝕刻製程之處理腔室之實例為可購自Applied Materials(Sunnyvale,CA,USA)之Applied Centura® SilviaTM Etch系統。Applied Centura® SilviaTM Etch系統組合電容性與感應射頻(radio frequency;RF)耦合,較僅電容性耦合甚至磁性增強所提供改良之可能情況,電容性與感應射頻耦合給予離子密度及離子能量更多獨立控制。此組合使離子密度能夠與離子能量有效地去耦,以便即使在極低壓力下亦可達成不具有可能有害之高直流(direct current;DC)偏壓位準之相對較高密度的電漿。此舉產生異常寬之製程視窗。然而,可使用能夠蝕刻矽之任何電漿蝕刻腔室。在一示例性實施例中,深矽蝕刻用於以大於約40%之習知矽蝕刻速度之蝕刻速度蝕刻單結晶矽基板或晶圓404,同時維持基本精確之剖面控制及實質上無扇形之側壁。在一特定實施例中,使用矽通孔型蝕刻製程。該蝕刻製程係基於反應性氣體所產生之電漿,該反應性氣體通常為氟基氣體,諸如SF6、C4F8、CHF3、XeF2,或能夠以相對較快蝕刻速度蝕刻矽之任何其他反應性氣體。在一實施例中,在單分製程後移除遮罩層408,如第4C圖所示。
因此,再次參看流程圖300及第4A圖至第4C圖,可藉由初始雷射切除穿過遮罩層、穿過晶圓切割道(包括金屬化)且部分進入矽基板而執行晶圓切割。可在飛秒範圍內 選擇該雷射脈衝寬度。然後可藉由後續穿矽電漿深蝕刻完成晶粒單分。根據本發明之一實施例,下文結合第9A圖至第9D圖描述用於切割之材料堆疊之特定實例。
參看第9A圖,用於混合雷射切除及電漿蝕刻切割之材料堆疊包括遮罩層902、元件層904及基板906。遮罩層、元件層及基板安置於晶粒黏著薄膜908上方,晶粒黏著薄膜908附著至襯帶910。在一實施例中,遮罩層902為光阻層,諸如上文結合遮罩402所述之光阻層。元件層904包括安置於一或多個金屬層(諸如銅層)及一或多個低介電常數介電層(諸如摻碳氧化物層)上方的無機介電層(諸如二氧化矽)。元件層904亦包括佈置於積體電路之間的切割道,該等切割道包括與積體電路相同或相似之層。基板906為大塊單結晶矽基板。
在一實施例中,在大塊單結晶矽基板906附著至晶粒黏著薄膜908之前,自背側使大塊單結晶矽基板906變薄。可藉由背側研磨製程執行該變薄步驟。在一實施例中,使大塊單結晶矽基板906變薄至近似在50-100微米範圍內之厚度。在一實施例中,重要的是應注意,在雷射切除及電漿蝕刻切割製程之前執行該變薄。在一實施例中,光阻層902具有約5微米之厚度,而元件層904具有近似在2-3微米範圍內之厚度。在一實施例中,晶粒黏著薄膜908(或能夠將變薄或薄的晶圓或基板接合至襯帶910之任何合適之替代物)具有約20微米之厚度。
參看第9B圖,用基於飛秒之雷射劃線製程912將遮 罩902、元件層904及一部分基板906佈局圖樣,以在基板906中形成溝道914。參看第9C圖,穿矽電漿深蝕刻製程916用於將溝道914向下延伸至晶粒黏著薄膜908,從而曝露晶粒黏著薄膜908之頂部部分且單分矽基板906。在穿矽電漿深蝕刻製程916期間,藉由光阻層902保護元件層904。
參看第9D圖,單分製程可進一步包括:將晶粒黏著薄膜908佈局圖樣,從而曝露襯帶910之頂部部分且單分晶粒黏著薄膜908。在一實施例中,藉由雷射製程或藉由蝕刻製程單分晶粒黏著薄膜。其他實施例可包括:隨後自襯帶910移除基板906之單分化之部分(例如,作為個別積體電路)。在一實施例中,單分化之晶粒黏著薄膜908保留在基板906之單分化之部分之背側上。其他實施例可包括:自元件層904移除遮罩光阻層902。在一替代實施例中,在基板906比約50微米薄之情況下,雷射切除製程912用於徹底單分基板906,而無需使用額外電漿製程。
在一實施例中,在單分晶粒黏著薄膜908之後,自元件層904移除遮罩光阻層902。在一實施例中,自襯帶910移除單分化之積體電路,以用於封裝。在一個此類實施例中,經佈局圖樣之晶粒黏著薄膜908保留在每一積體電路之背側上且包括在最終之封裝中。然而,在另一實施例中,在單分製程期間或在單分製程之後移除經佈局圖樣之晶粒黏著薄膜908。
再次參看第4A圖至第4C圖,可藉由具有約10微米或更小之寬度的切割道407分隔該複數個積體電路406。利 用基於飛秒之雷射劃線方法,可在積體電路之佈局中使此緊密作用得以實現,此舉至少部分歸因於嚴密的雷射剖面控制。舉例而言,第10圖圖示根據本發明之一實施例,藉由使用與習知切割相比較窄之切割道達成的半導體晶圓或基板上之緊密作用,該習知切割可限於最小寬度。
參看第10圖,藉由使用與習知切割相比較窄之切割道(例如,在佈局1002中約10微米或更小之寬度)達成半導體晶圓上之緊密作用,該習知切割可限於最小寬度(例如,在佈局1000中約70微米或更大之寬度)。然而,應理解,即使在其他方面可藉由基於飛秒之雷射劃線製程來實現,並非總是期望將切割道寬度減少至小於10微米。舉例而言,一些應用可能需要至少40微米之切割道寬度,以在分隔積體電路之切割道中製造虛擬元件或測試元件。
再次參看第4A圖至第4C圖,該複數個積體電路406可以非限制性佈局佈置在半導體晶圓或基板404上。舉例而言,第11圖圖示允許較緊密堆積之自由形式積體電路佈置。根據本發明之一實施例,與柵格對準方法相比,該較緊密堆積可提供每晶圓更多之晶粒。參看第11圖,自由形式佈局(例如半導體晶圓或基板1102上之非限制性佈局)允許較緊密堆積,且因此與柵格對準方法(例如,半導體晶圓或基板1100上之限制性佈局)相比允許每晶圓更多之晶粒。在一實施例中,雷射切除及電漿蝕刻單分製程之速度與晶粒大小、佈局或切割道數目無關。
單一製程工具可經設置以執行混合基於飛秒之雷射 切除及電漿蝕刻單分製程中之許多或全部操作。舉例而言,第12圖圖示根據本發明之一實施例,用於晶圓或基板之雷射及電漿切割之工具佈局的方塊圖。
參看第12圖,製程工具1200包括工廠介面(factory interface;FI)1202,工廠介面1202具有與工廠介面1202耦合之複數個負載鎖室1204。群集工具1206與工廠介面1202耦合。群集工具1206包括一或多個電漿蝕刻腔室,諸如電漿蝕刻腔室1208。雷射劃線設備1210亦耦合至工廠介面1202。在一實施例中,製程工具1200之整體佔地面積可為約3500毫米(3.5公尺)×約3800毫米(3.8公尺),如第12圖所示。
在一實施例中,雷射劃線設備1210安放基於飛秒之雷射。基於飛秒之雷射適合於執行混合雷射及蝕刻單分製程之雷射切除部分,諸如上述之雷射切除製程。在一實施例中,雷射劃線設備1200中亦包括活動平臺,該活動平臺經設置以用於使晶圓或基板(或晶圓或基板之載體)相對於基於飛秒之雷射移動。在一特定實施例中,基於飛秒之雷射亦可活動。在一實施例中,雷射劃線設備1210之整體佔地面積可為約2240毫米×約1270毫米,如第12圖所示。
在一實施例中,一或多個電漿蝕刻腔室1208經設置以用於穿過經佈局圖樣之遮罩中的間隙而蝕刻晶圓或基板,以單分複數個積體電路。在一個此類實施例中,一或多個電漿蝕刻腔室1208經設置以執行深矽蝕刻製程。在一特定實施例中,一或多個電漿蝕刻腔室1208為Applied Centura® SilviaTM Etch系統,該系統可購自Applied Materials (Sunnyvale,CA,USA)。可將該蝕刻腔室特定設計用於深矽蝕刻,該深矽蝕刻用於產生安放於單結晶矽基板或晶圓上或單結晶矽基板或晶圓中之單分化之積體電路。在一實施例中,電漿蝕刻腔室1208中包括高密度電漿源,以促進高的矽蝕刻速度。在一實施例中,製程工具1200之群集工具1206部分中包括超過一個的蝕刻腔室,以使單分或切割製程之高製造產量得以實現。
工廠介面1202可為合適大氣埠,該大氣埠通向帶有雷射劃線設備1210之外部製造設施與群集工具1206之間的介面。工廠介面1202可包括具有臂或葉片之機器人,該等機器人用於將晶圓(或晶圓之載體)自儲存單元(諸如前開口式晶圓盒)傳送至群集工具1206或雷射劃線設備1210或該兩者中。
群集工具1206可包括適合於執行單分方法中之功能的其他腔室。舉例而言,在一實施例中,群集工具1206包括沉積腔室1212,以代替額外之蝕刻腔室。沉積腔室1212可經設置以用於在晶圓或基板之雷射劃線之前在晶圓或基板之元件層上或上方沉積遮罩。在一個此類實施例中,沉積腔室1212適合於沉積光阻層。在另一實施例中,群集工具1206包括濕潤/乾燥站1214,以代替額外之蝕刻腔室。該濕潤/乾燥站可適合於清潔殘渣及碎片,或用於在基板或晶圓之雷射劃線及電漿蝕刻單分製程之後移除遮罩。在一實施例中,群集工具1206亦包括作為製程工具1200之部件的測量站。
本發明之實施例可提供為電腦程式產品或軟體,該 電腦程式產品或軟體可包括機器可讀取媒體,該機器可讀取媒體上儲存有指令,該等指令可用於程式化電腦系統(或其他電子元件)以執行根據本發明之實施例之製程。在一實施例中,該電腦系統與結合第12圖描述之製程工具1200耦合。機器可讀取媒體包括用於儲存或傳送由機器(例如電腦)讀取之形式之資訊的任何機構。舉例而言,機器可讀取(例如電腦可讀取)媒體包括機器(例如電腦)可讀取儲存媒體(例如唯讀記憶體(read only memory;ROM)、隨機存取記憶體(random access memory;RAM)、磁碟儲存媒體、光學儲存媒體、快閃記憶體元件等等)、機器(例如電腦)可讀取傳輸媒體(電氣、光學、聲學或其他傳播訊號形式(例如紅外訊號、數位訊號等等)),等等。
第13圖圖示以電腦系統1300為示例性形式之機器的圖形表示,在電腦系統1300內可執行一組指令,該等指令用於使機器執行本文所述方法中之任何一或多者。在替代實施例中,該機器可在區域網路(Local Area Network;LAN)、企業內部網路、企業外部網路或網際網路中連接(例如網路連接)至其他機器。該機器在客戶端-伺服器網路環境中可作為伺服器或客戶端機器工作,或在同級間(或分散式)網路環境中作為同級機器工作。該機器可為個人電腦(personal computer;PC)、平板PC、機上盒(set-top box;STB)、個人數位助理(Personal Digital Assistant;PDA)、蜂巢式電話、網路設備、伺服器、網路路由器、切換器或橋接器,或能夠執行指定該機器將要採取之動作之一組指令(順序或其他方式) 的任何機器。此外,儘管僅圖示單個機器,但術語「機器」亦應被視為包括個別或共同執行一組(或多組)指令以執行本文所述方法中之任何一或多者的機器(例如電腦)之任何集合。
示例性電腦系統1300包括處理器1302、主記憶體1304(例如唯讀記憶體(ROM)、快閃記憶體、諸如同步DRAM(SDRAM)或Rambus DRAM(RDRAM)之動態隨機存取記憶體(dynamic random access memory;DRAM)等等)、靜態記憶體1306(例如快閃記憶體、靜態隨機存取記憶體(static random access memory;SRAM)等等)及輔助記憶體1318(例如資料儲存元件),該等設備經由匯流排1330彼此通訊。
處理器1302表示一或多個通用處理元件,諸如微處理器、中央處理單元等等。更特定言之,處理器1302可為複雜指令集計算(complex instruction set computing;CISC)微處理器、精簡指令集計算(reduced instruction set computing;RISC)微處理器、超長指令字集(very long instruction word;VLIW)微處理器、實施其他指令集之處理器或實施指令集組合之處理器。處理器1302亦可為一或多個專用處理元件,諸如特殊應用積體電路(application specific integrated circuit;ASIC)、現場可程式化閘陣列(field programmable gate array;FPGA)、數位訊號處理器(digital signal processor;DSP)、網路處理器等等。處理器1302經設置以執行用於執行本文所述操作之處理邏輯1326。
電腦系統1300可進一步包括網路介面元件1308。 電腦系統1300亦可包括視訊顯示單元1310(例如液晶顯示器(liquid crystal display;LCD)、發光二極體(LED)顯示器或陰極射線管(cathode ray tube;CRT))、文數輸入元件1312(例如鍵盤)、遊標控制元件1314(例如滑鼠)及訊號產生元件1316(例如揚聲器)。
輔助記憶體1318可包括機器可存取儲存媒體(或更具體而言,電腦可讀取儲存媒體)1331,實施本文所述方法或功能中之任何一或多者的一或多組指令(例如軟體1322)儲存在機器可存取儲存媒體1331上。在電腦系統1300執行軟體1322期間,軟體1322亦可完全或至少部分地常駐於主記憶體1304內部及/或處理器1302內部,主記憶體1304及處理器1302亦構成機器可讀取儲存媒體。可進一步經由網路介面元件1308在網路1320上發送或接收軟體1322。
儘管在示例性實施例中將機器可存取儲存媒體1331圖示為單個媒體,但術語「機器可讀取儲存媒體」應被視為包括儲存一或多組指令之單個媒體或多個媒體(例如集中式或分散式資料庫,及/或相關聯之快取記憶體及伺服器)。術語「機器可讀取儲存媒體」亦應被視為包括能夠儲存或編碼由機器執行且使機器執行本發明之方法中任何一或多者之一組指令的任何媒體。因此,術語「機器可讀取儲存媒體」應被視為包括(但不限於)固態記憶體,以及光學及磁性媒體。
根據本發明之一實施例,機器可存取儲存媒體具有儲存在機器可存取儲存媒體上之指令,該等指令使資料處理系統執行切割具有複數個積體電路之半導體晶圓的方法。該 方法包括在半導體晶圓上方形成遮罩,該遮罩由覆蓋且保護積體電路之一層組成。然後用基於飛秒之雷射劃線製程將該遮罩佈局圖樣,以提供具有間隙之經佈局圖樣之遮罩。在積體電路之間曝露該半導體晶圓之區域。然後穿過經佈局圖樣之遮罩中的間隙將半導體晶圓蝕刻,以單分積體電路。
因此,本文揭示了切割半導體晶圓之方法,其中每一晶圓具有複數個積體電路。根據本發明之一實施例,切割具有複數個積體電路之半導體晶圓的方法包括以下步驟:在該半導體晶圓上方形成遮罩,該遮罩由覆蓋且保護該等積體電路之一層組成。該方法亦包括以下步驟:用基於飛秒之雷射劃線製程將該遮罩佈局圖樣,以提供具有間隙之經佈局圖樣之遮罩,從而曝露該等積體電路之間的半導體晶圓之區域。該方法亦包括以下步驟:穿過經佈局圖樣之遮罩中的間隙將該半導體晶圓蝕刻,以單分積體電路。在一實施例中,用基於飛秒之雷射劃線製程將該遮罩佈局圖樣包括:在該等積體電路之間的半導體晶圓之區域中形成溝道。在該實施例中,蝕刻半導體晶圓包括:蝕刻由雷射劃線製程形成之溝道。
300‧‧‧流程圖
302‧‧‧操作
304‧‧‧操作
306‧‧‧操作

Claims (7)

  1. 一種用於切割包含複數個積體電路之一半導體晶圓的系統,該系統包含:一工廠介面;一雷射劃線設備,該雷射劃線設備與該工廠介面耦合,且該雷射劃線設備包含一基於飛秒之雷射;以及一電漿蝕刻腔室,該電漿蝕刻腔室與該工廠介面耦合。
  2. 如請求項1所述之系統,其中該雷射劃線設備經設置以執行在一半導體晶圓之複數積體電路之間的複數切割道之雷射切除,且其中該電漿蝕刻腔室經設置以在該雷射切除之後蝕刻該半導體晶圓,以單分該等積體電路。
  3. 如請求項2所述之系統,其中該電漿蝕刻腔室安放在與該工廠介面耦合之一群集工具上,該群集工具進一步包含:一沉積腔室,該沉積腔室經設置以在該半導體晶圓之該等積體電路上方形成一遮罩層。
  4. 如請求項2所述之系統,其中該電漿蝕刻腔室安放在與該工廠介面耦合之一群集工具上,該群集工具進一步包含:一濕潤/乾燥站,該濕潤/乾燥站經設置以在該雷射切除或該蝕刻之後清潔該半導體晶圓。
  5. 如請求項1所述之系統,其中該基於飛秒之雷射具有約小於或等於530奈米之一波長,且該基於飛秒之雷射具有約小於或等於400飛秒之一雷射脈衝寬度。
  6. 如請求項1所述之系統,其中電漿蝕刻腔室經設置以產生一高密度電漿。
  7. 如請求項3所述之系統,其中該沉積腔室經設置以沉積一聚合物層。
TW103140448A 2010-06-22 2011-06-21 使用基於飛秒之雷射及電漿蝕刻的晶圓切割方法及系統 TWI547987B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US35746810P 2010-06-22 2010-06-22
US13/160,713 US8642448B2 (en) 2010-06-22 2011-06-15 Wafer dicing using femtosecond-based laser and plasma etch

Publications (2)

Publication Number Publication Date
TW201508833A true TW201508833A (zh) 2015-03-01
TWI547987B TWI547987B (zh) 2016-09-01

Family

ID=45329043

Family Applications (3)

Application Number Title Priority Date Filing Date
TW103140448A TWI547987B (zh) 2010-06-22 2011-06-21 使用基於飛秒之雷射及電漿蝕刻的晶圓切割方法及系統
TW100121661A TWI488229B (zh) 2010-06-22 2011-06-21 使用基於飛秒之雷射及電漿蝕刻的晶圓切割方法及系統
TW103116415A TWI520204B (zh) 2010-06-22 2011-06-21 使用基於飛秒之雷射及電漿蝕刻的晶圓切割方法及系統

Family Applications After (2)

Application Number Title Priority Date Filing Date
TW100121661A TWI488229B (zh) 2010-06-22 2011-06-21 使用基於飛秒之雷射及電漿蝕刻的晶圓切割方法及系統
TW103116415A TWI520204B (zh) 2010-06-22 2011-06-21 使用基於飛秒之雷射及電漿蝕刻的晶圓切割方法及系統

Country Status (6)

Country Link
US (9) US8642448B2 (zh)
JP (4) JP5688453B2 (zh)
KR (7) KR102122940B1 (zh)
CN (2) CN105428281B (zh)
TW (3) TWI547987B (zh)
WO (1) WO2011163149A2 (zh)

Families Citing this family (149)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8642448B2 (en) 2010-06-22 2014-02-04 Applied Materials, Inc. Wafer dicing using femtosecond-based laser and plasma etch
US8802545B2 (en) 2011-03-14 2014-08-12 Plasma-Therm Llc Method and apparatus for plasma dicing a semi-conductor wafer
US8557683B2 (en) 2011-06-15 2013-10-15 Applied Materials, Inc. Multi-step and asymmetrically shaped laser beam scribing
US8557682B2 (en) 2011-06-15 2013-10-15 Applied Materials, Inc. Multi-layer mask for substrate dicing by laser and plasma etch
US9029242B2 (en) 2011-06-15 2015-05-12 Applied Materials, Inc. Damage isolation by shaped beam delivery in laser scribing process
US8598016B2 (en) 2011-06-15 2013-12-03 Applied Materials, Inc. In-situ deposited mask layer for device singulation by laser scribing and plasma etch
US9126285B2 (en) * 2011-06-15 2015-09-08 Applied Materials, Inc. Laser and plasma etch wafer dicing using physically-removable mask
US8759197B2 (en) 2011-06-15 2014-06-24 Applied Materials, Inc. Multi-step and asymmetrically shaped laser beam scribing
US8703581B2 (en) 2011-06-15 2014-04-22 Applied Materials, Inc. Water soluble mask for substrate dicing by laser and plasma etch
US9129904B2 (en) * 2011-06-15 2015-09-08 Applied Materials, Inc. Wafer dicing using pulse train laser with multiple-pulse bursts and plasma etch
US8951819B2 (en) 2011-07-11 2015-02-10 Applied Materials, Inc. Wafer dicing using hybrid split-beam laser scribing process with plasma etch
US8785296B2 (en) * 2012-02-14 2014-07-22 Alpha & Omega Semiconductor, Inc. Packaging method with backside wafer dicing
JP2015502041A (ja) * 2011-11-16 2015-01-19 アプライド マテリアルズ インコーポレイテッドApplied Materials,Incorporated レーザスクライビングシステム、装置、および方法
US8652940B2 (en) * 2012-04-10 2014-02-18 Applied Materials, Inc. Wafer dicing used hybrid multi-step laser scribing process with plasma etch
US8946057B2 (en) * 2012-04-24 2015-02-03 Applied Materials, Inc. Laser and plasma etch wafer dicing using UV-curable adhesive film
US20130344684A1 (en) * 2012-06-20 2013-12-26 Stuart Bowden Methods and systems for using subsurface laser engraving (ssle) to create one or more wafers from a material
US8969177B2 (en) * 2012-06-29 2015-03-03 Applied Materials, Inc. Laser and plasma etch wafer dicing with a double sided UV-curable adhesive film
US9048309B2 (en) 2012-07-10 2015-06-02 Applied Materials, Inc. Uniform masking for wafer dicing using laser and plasma etch
US8845854B2 (en) * 2012-07-13 2014-09-30 Applied Materials, Inc. Laser, plasma etch, and backside grind process for wafer dicing
US8859397B2 (en) 2012-07-13 2014-10-14 Applied Materials, Inc. Method of coating water soluble mask for laser scribing and plasma etch
US8993414B2 (en) * 2012-07-13 2015-03-31 Applied Materials, Inc. Laser scribing and plasma etch for high die break strength and clean sidewall
US8940619B2 (en) 2012-07-13 2015-01-27 Applied Materials, Inc. Method of diced wafer transportation
US20140057414A1 (en) * 2012-08-27 2014-02-27 Aparna Iyer Mask residue removal for substrate dicing by laser and plasma etch
US9159574B2 (en) 2012-08-27 2015-10-13 Applied Materials, Inc. Method of silicon etch for trench sidewall smoothing
US9252057B2 (en) * 2012-10-17 2016-02-02 Applied Materials, Inc. Laser and plasma etch wafer dicing with partial pre-curing of UV release dicing tape for film frame wafer application
WO2014078134A2 (en) * 2012-11-15 2014-05-22 Amkor Technology, Inc. Method and system for a semiconductor device package with a die-to-die first bond
US10714378B2 (en) 2012-11-15 2020-07-14 Amkor Technology, Inc. Semiconductor device package and manufacturing method thereof
US9136159B2 (en) 2012-11-15 2015-09-15 Amkor Technology, Inc. Method and system for a semiconductor for device package with a die-to-packaging substrate first bond
US9040349B2 (en) 2012-11-15 2015-05-26 Amkor Technology, Inc. Method and system for a semiconductor device package with a die to interposer wafer first bond
JP6166034B2 (ja) * 2012-11-22 2017-07-19 株式会社ディスコ ウエーハの加工方法
US20140162407A1 (en) * 2012-12-10 2014-06-12 Curtis Michael Zwenger Method And System For Semiconductor Packaging
US8975162B2 (en) 2012-12-20 2015-03-10 Applied Materials, Inc. Wafer dicing from wafer backside
US8980726B2 (en) 2013-01-25 2015-03-17 Applied Materials, Inc. Substrate dicing by laser ablation and plasma etch damage removal for ultra-thin wafers
US9236305B2 (en) 2013-01-25 2016-01-12 Applied Materials, Inc. Wafer dicing with etch chamber shield ring for film frame wafer applications
US9620379B2 (en) 2013-03-14 2017-04-11 Applied Materials, Inc. Multi-layer mask including non-photodefinable laser energy absorbing layer for substrate dicing by laser and plasma etch
US9764978B2 (en) 2013-04-04 2017-09-19 Lpkf Laser & Electronics Ag Method and device for separating a substrate
US8883614B1 (en) 2013-05-22 2014-11-11 Applied Materials, Inc. Wafer dicing with wide kerf by laser scribing and plasma etching hybrid approach
US20150011073A1 (en) * 2013-07-02 2015-01-08 Wei-Sheng Lei Laser scribing and plasma etch for high die break strength and smooth sidewall
US20150037915A1 (en) * 2013-07-31 2015-02-05 Wei-Sheng Lei Method and system for laser focus plane determination in a laser scribing process
US9105710B2 (en) 2013-08-30 2015-08-11 Applied Materials, Inc. Wafer dicing method for improving die packaging quality
US9224650B2 (en) * 2013-09-19 2015-12-29 Applied Materials, Inc. Wafer dicing from wafer backside and front side
US20150079760A1 (en) * 2013-09-19 2015-03-19 Wei-Sheng Lei Alternating masking and laser scribing approach for wafer dicing using laser scribing and plasma etch
US9460966B2 (en) 2013-10-10 2016-10-04 Applied Materials, Inc. Method and apparatus for dicing wafers having thick passivation polymer layer
US9041198B2 (en) * 2013-10-22 2015-05-26 Applied Materials, Inc. Maskless hybrid laser scribing and plasma etching wafer dicing process
US20150147850A1 (en) * 2013-11-25 2015-05-28 Infineon Technologies Ag Methods for processing a semiconductor workpiece
US9312177B2 (en) 2013-12-06 2016-04-12 Applied Materials, Inc. Screen print mask for laser scribe and plasma etch wafer dicing process
US9299614B2 (en) 2013-12-10 2016-03-29 Applied Materials, Inc. Method and carrier for dicing a wafer
US9293304B2 (en) 2013-12-17 2016-03-22 Applied Materials, Inc. Plasma thermal shield for heat dissipation in plasma chamber
US9299611B2 (en) 2014-01-29 2016-03-29 Applied Materials, Inc. Method of wafer dicing using hybrid laser scribing and plasma etch approach with mask plasma treatment for improved mask etch resistance
US8927393B1 (en) 2014-01-29 2015-01-06 Applied Materials, Inc. Water soluble mask formation by dry film vacuum lamination for laser and plasma dicing
US9018079B1 (en) 2014-01-29 2015-04-28 Applied Materials, Inc. Wafer dicing using hybrid laser scribing and plasma etch approach with intermediate reactive post mask-opening clean
US9012305B1 (en) 2014-01-29 2015-04-21 Applied Materials, Inc. Wafer dicing using hybrid laser scribing and plasma etch approach with intermediate non-reactive post mask-opening clean
US9236284B2 (en) * 2014-01-31 2016-01-12 Applied Materials, Inc. Cooled tape frame lift and low contact shadow ring for plasma heat isolation
US8991329B1 (en) 2014-01-31 2015-03-31 Applied Materials, Inc. Wafer coating
US9610543B2 (en) 2014-01-31 2017-04-04 Infineon Technologies Ag Method for simultaneous structuring and chip singulation
JP6325279B2 (ja) * 2014-02-21 2018-05-16 株式会社ディスコ ウエーハの加工方法
US20150243559A1 (en) * 2014-02-27 2015-08-27 Jungrae Park Hybrid wafer dicing approach using temporally-controlled laser scribing process and plasma etch
US20150255349A1 (en) 2014-03-07 2015-09-10 JAMES Matthew HOLDEN Approaches for cleaning a wafer during hybrid laser scribing and plasma etching wafer dicing processes
US9130030B1 (en) 2014-03-07 2015-09-08 Applied Materials, Inc. Baking tool for improved wafer coating process
US9275902B2 (en) 2014-03-26 2016-03-01 Applied Materials, Inc. Dicing processes for thin wafers with bumps on wafer backside
US9076860B1 (en) * 2014-04-04 2015-07-07 Applied Materials, Inc. Residue removal from singulated die sidewall
US20150287638A1 (en) * 2014-04-04 2015-10-08 Jungrae Park Hybrid wafer dicing approach using collimated laser scribing process and plasma etch
US8975163B1 (en) * 2014-04-10 2015-03-10 Applied Materials, Inc. Laser-dominated laser scribing and plasma etch hybrid wafer dicing
US8932939B1 (en) 2014-04-14 2015-01-13 Applied Materials, Inc. Water soluble mask formation by dry film lamination
US8912078B1 (en) 2014-04-16 2014-12-16 Applied Materials, Inc. Dicing wafers having solder bumps on wafer backside
US8999816B1 (en) * 2014-04-18 2015-04-07 Applied Materials, Inc. Pre-patterned dry laminate mask for wafer dicing processes
US8912075B1 (en) 2014-04-29 2014-12-16 Applied Materials, Inc. Wafer edge warp supression for thin wafer supported by tape frame
US9159621B1 (en) 2014-04-29 2015-10-13 Applied Materials, Inc. Dicing tape protection for wafer dicing using laser scribe process
US8980727B1 (en) 2014-05-07 2015-03-17 Applied Materials, Inc. Substrate patterning using hybrid laser scribing and plasma etching processing schemes
US9112050B1 (en) 2014-05-13 2015-08-18 Applied Materials, Inc. Dicing tape thermal management by wafer frame support ring cooling during plasma dicing
WO2015175268A1 (en) * 2014-05-16 2015-11-19 Applied Materials, Inc. Hybrid wafer dicing approach using an ultra-short pulsed laguerre gauss beam laser scribing process and plasma etch process
US9034771B1 (en) 2014-05-23 2015-05-19 Applied Materials, Inc. Cooling pedestal for dicing tape thermal management during plasma dicing
US9130057B1 (en) 2014-06-30 2015-09-08 Applied Materials, Inc. Hybrid dicing process using a blade and laser
US9142459B1 (en) 2014-06-30 2015-09-22 Applied Materials, Inc. Wafer dicing using hybrid laser scribing and plasma etch approach with mask application by vacuum lamination
US9165832B1 (en) * 2014-06-30 2015-10-20 Applied Materials, Inc. Method of die singulation using laser ablation and induction of internal defects with a laser
US9093518B1 (en) * 2014-06-30 2015-07-28 Applied Materials, Inc. Singulation of wafers having wafer-level underfill
US9349648B2 (en) * 2014-07-22 2016-05-24 Applied Materials, Inc. Hybrid wafer dicing approach using a rectangular shaped two-dimensional top hat laser beam profile or a linear shaped one-dimensional top hat laser beam profile laser scribing process and plasma etch process
JP6282194B2 (ja) * 2014-07-30 2018-02-21 株式会社ディスコ ウェーハの加工方法
US9117868B1 (en) 2014-08-12 2015-08-25 Applied Materials, Inc. Bipolar electrostatic chuck for dicing tape thermal management during plasma dicing
US9196498B1 (en) 2014-08-12 2015-11-24 Applied Materials, Inc. Stationary actively-cooled shadow ring for heat dissipation in plasma chamber
US9281244B1 (en) 2014-09-18 2016-03-08 Applied Materials, Inc. Hybrid wafer dicing approach using an adaptive optics-controlled laser scribing process and plasma etch process
US9177861B1 (en) * 2014-09-19 2015-11-03 Applied Materials, Inc. Hybrid wafer dicing approach using laser scribing process based on an elliptical laser beam profile or a spatio-temporal controlled laser beam profile
US11195756B2 (en) 2014-09-19 2021-12-07 Applied Materials, Inc. Proximity contact cover ring for plasma dicing
US9196536B1 (en) 2014-09-25 2015-11-24 Applied Materials, Inc. Hybrid wafer dicing approach using a phase modulated laser beam profile laser scribing process and plasma etch process
US9130056B1 (en) 2014-10-03 2015-09-08 Applied Materials, Inc. Bi-layer wafer-level underfill mask for wafer dicing and approaches for performing wafer dicing
US9245803B1 (en) 2014-10-17 2016-01-26 Applied Materials, Inc. Hybrid wafer dicing approach using a bessel beam shaper laser scribing process and plasma etch process
US10692765B2 (en) * 2014-11-07 2020-06-23 Applied Materials, Inc. Transfer arm for film frame substrate handling during plasma singulation of wafers
US9554469B2 (en) * 2014-12-05 2017-01-24 Zhuhai Advanced Chip Carriers & Electronic Substrate Solutions Technologies Co. Ltd. Method of fabricating a polymer frame with a rectangular array of cavities
CN104439720B (zh) 2014-12-25 2016-02-24 京东方科技集团股份有限公司 激光切割方法、显示基板、显示装置
US20160184926A1 (en) * 2014-12-30 2016-06-30 Suss Microtec Photonic Systems Inc. Laser ablation system including variable energy beam to minimize etch-stop material damage
US9330977B1 (en) 2015-01-05 2016-05-03 Applied Materials, Inc. Hybrid wafer dicing approach using a galvo scanner and linear stage hybrid motion laser scribing process and plasma etch process
US9355907B1 (en) 2015-01-05 2016-05-31 Applied Materials, Inc. Hybrid wafer dicing approach using a line shaped laser beam profile laser scribing process and plasma etch process
US9159624B1 (en) 2015-01-05 2015-10-13 Applied Materials, Inc. Vacuum lamination of polymeric dry films for wafer dicing using hybrid laser scribing and plasma etch approach
JP6738591B2 (ja) * 2015-03-13 2020-08-12 古河電気工業株式会社 半導体ウェハの処理方法、半導体チップおよび表面保護テープ
KR20160126175A (ko) * 2015-04-22 2016-11-02 삼성디스플레이 주식회사 기판 절단 방법 및 표시 장치 제조 방법
US9601375B2 (en) 2015-04-27 2017-03-21 Applied Materials, Inc. UV-cure pre-treatment of carrier film for wafer dicing using hybrid laser scribing and plasma etch approach
US9478455B1 (en) 2015-06-12 2016-10-25 Applied Materials, Inc. Thermal pyrolytic graphite shadow ring assembly for heat dissipation in plasma chamber
US9721839B2 (en) 2015-06-12 2017-08-01 Applied Materials, Inc. Etch-resistant water soluble mask for hybrid wafer dicing using laser scribing and plasma etch
KR20170122185A (ko) * 2015-11-09 2017-11-03 후루카와 덴키 고교 가부시키가이샤 반도체 칩의 제조방법 및 이것에 이용하는 마스크 일체형 표면 보호 테이프
WO2017136672A1 (en) * 2016-02-05 2017-08-10 Applied Materials, Inc. Porous silicon structures and laser machining methods for semiconductor wafer processing
DE102016103324A1 (de) * 2016-02-25 2017-08-31 Osram Opto Semiconductors Gmbh Videowand-Modul und Verfahren zum Herstellen eines Videowand-Moduls
US9972575B2 (en) 2016-03-03 2018-05-15 Applied Materials, Inc. Hybrid wafer dicing approach using a split beam laser scribing process and plasma etch process
JP6604476B2 (ja) 2016-03-11 2019-11-13 パナソニックIpマネジメント株式会社 素子チップの製造方法
JP2017163069A (ja) 2016-03-11 2017-09-14 パナソニックIpマネジメント株式会社 素子チップの製造方法
JP6524535B2 (ja) 2016-03-11 2019-06-05 パナソニックIpマネジメント株式会社 素子チップおよびその製造方法
US9852997B2 (en) * 2016-03-25 2017-12-26 Applied Materials, Inc. Hybrid wafer dicing approach using a rotating beam laser scribing process and plasma etch process
CN105785678B (zh) * 2016-05-12 2019-04-30 深圳市华星光电技术有限公司 Tft基板的断线修复方法
US9793132B1 (en) 2016-05-13 2017-10-17 Applied Materials, Inc. Etch mask for hybrid laser scribing and plasma etch wafer singulation process
DE102016109693B4 (de) * 2016-05-25 2022-10-27 Infineon Technologies Ag Verfahren zum Trennen von Halbleiterdies von einem Halbleitersubstrat und Halbleitersubstratanordnung
KR102633112B1 (ko) 2016-08-05 2024-02-06 삼성전자주식회사 반도체 소자
JP2018056178A (ja) * 2016-09-26 2018-04-05 パナソニックIpマネジメント株式会社 素子チップの製造方法
KR102459263B1 (ko) 2016-10-05 2022-10-25 목스 네트웍스, 엘엘씨 Rfid 기반의 랙 재고 관리 시스템
JP6512454B2 (ja) * 2016-12-06 2019-05-15 パナソニックIpマネジメント株式会社 素子チップの製造方法
JP6724775B2 (ja) 2016-12-28 2020-07-15 凸版印刷株式会社 配線基板の個片化方法及びパッケージ用基板
CN110382161B (zh) * 2017-03-06 2022-06-14 Lpkf激光电子股份公司 用于制造工程用掩膜的方法
US11158540B2 (en) 2017-05-26 2021-10-26 Applied Materials, Inc. Light-absorbing mask for hybrid laser scribing and plasma etch wafer singulation process
US10363629B2 (en) 2017-06-01 2019-07-30 Applied Materials, Inc. Mitigation of particle contamination for wafer dicing processes
CN109003898A (zh) * 2017-06-07 2018-12-14 郑州光力瑞弘电子科技有限公司 一种在薄片(包括晶圆)上实现图形转移的新工艺
CN110998788A (zh) * 2017-08-01 2020-04-10 应用材料公司 金属氧化物后处理方法
JP6998545B2 (ja) * 2017-12-25 2022-01-18 パナソニックIpマネジメント株式会社 素子チップの製造方法
JP7066263B2 (ja) * 2018-01-23 2022-05-13 株式会社ディスコ 加工方法、エッチング装置、及びレーザ加工装置
JP2019140225A (ja) 2018-02-09 2019-08-22 株式会社東芝 エッチング方法、半導体チップの製造方法及び物品の製造方法
US10535561B2 (en) * 2018-03-12 2020-01-14 Applied Materials, Inc. Hybrid wafer dicing approach using a multiple pass laser scribing process and plasma etch process
JP7170261B2 (ja) * 2018-08-24 2022-11-14 パナソニックIpマネジメント株式会社 素子チップの製造方法
US11355394B2 (en) 2018-09-13 2022-06-07 Applied Materials, Inc. Wafer dicing using hybrid laser scribing and plasma etch approach with intermediate breakthrough treatment
CN109352184B (zh) * 2018-10-23 2021-02-09 深圳赛意法微电子有限公司 硅基晶圆的分束激光切割方法
US11437250B2 (en) 2018-11-15 2022-09-06 Tokyo Electron Limited Processing system and platform for wet atomic layer etching using self-limiting and solubility-limited reactions
US11664276B2 (en) * 2018-11-30 2023-05-30 Texas Instruments Incorporated Front side laser-based wafer dicing
CN109894725B (zh) * 2018-11-30 2021-11-02 全讯射频科技(无锡)有限公司 一种等离子切割实现超窄切割道的工艺
CN109746796A (zh) * 2019-01-10 2019-05-14 湘潭大学 一种用于SiC晶圆的划片装置及方法
JP2020194918A (ja) 2019-05-29 2020-12-03 パナソニックIpマネジメント株式会社 素子チップの製造方法
US11011424B2 (en) 2019-08-06 2021-05-18 Applied Materials, Inc. Hybrid wafer dicing approach using a spatially multi-focused laser beam laser scribing process and plasma etch process
US11342226B2 (en) 2019-08-13 2022-05-24 Applied Materials, Inc. Hybrid wafer dicing approach using an actively-focused laser beam laser scribing process and plasma etch process
US10903121B1 (en) 2019-08-14 2021-01-26 Applied Materials, Inc. Hybrid wafer dicing approach using a uniform rotating beam laser scribing process and plasma etch process
US20210107094A1 (en) * 2019-10-14 2021-04-15 Haesung Ds Co., Ltd. Apparatus for and method of polishing surface of substrate
KR20210049250A (ko) * 2019-10-24 2021-05-06 삼성디스플레이 주식회사 기판 가공 장치 및 기판 가공 방법
US11600492B2 (en) 2019-12-10 2023-03-07 Applied Materials, Inc. Electrostatic chuck with reduced current leakage for hybrid laser scribing and plasma etch wafer singulation process
US11211247B2 (en) 2020-01-30 2021-12-28 Applied Materials, Inc. Water soluble organic-inorganic hybrid mask formulations and their applications
JP7443097B2 (ja) * 2020-03-09 2024-03-05 キオクシア株式会社 半導体ウェハおよび半導体チップ
WO2021217056A1 (en) * 2020-04-23 2021-10-28 Akash Systems, Inc. High-efficiency structures for improved wireless communications
WO2022020480A1 (en) * 2020-07-22 2022-01-27 Elemental Scientific, Inc. Abrasive sampling system and method for representative homogeneous, and planarized preparation of solid samples for laser ablation
CN112234017B (zh) * 2020-10-19 2023-07-14 绍兴同芯成集成电路有限公司 一种玻璃载板与晶圆双面加工工艺
DE102020213776A1 (de) 2020-11-03 2022-05-05 Q.ant GmbH Verfahren zum Spalten eines Kristalls
US11915941B2 (en) 2021-02-11 2024-02-27 Tokyo Electron Limited Dynamically adjusted purge timing in wet atomic layer etching
US11784050B2 (en) 2021-04-27 2023-10-10 Micron Technology, Inc. Method of fabricating microelectronic devices and related microelectronic devices, tools, and apparatus
CN113809066B (zh) * 2021-09-16 2023-10-24 长江存储科技有限责任公司 晶圆、晶圆结构以及晶圆的制造方法
US11802342B2 (en) 2021-10-19 2023-10-31 Tokyo Electron Limited Methods for wet atomic layer etching of ruthenium
US11866831B2 (en) 2021-11-09 2024-01-09 Tokyo Electron Limited Methods for wet atomic layer etching of copper
CN116613060A (zh) * 2023-07-04 2023-08-18 江苏长晶科技股份有限公司 一种晶圆切割方法及半导体器件

Family Cites Families (121)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4049944A (en) 1973-02-28 1977-09-20 Hughes Aircraft Company Process for fabricating small geometry semiconductive devices including integrated components
US4339528A (en) 1981-05-19 1982-07-13 Rca Corporation Etching method using a hardened PVA stencil
US4684437A (en) 1985-10-31 1987-08-04 International Business Machines Corporation Selective metal etching in metal/polymer structures
JPH0416085A (ja) 1990-05-10 1992-01-21 Tokyo Gas Co Ltd 画像記録再生装置
KR100215338B1 (ko) * 1991-03-06 1999-08-16 가나이 쓰도무 반도체 장치의 제조방법
DE4128823C2 (de) 1991-08-30 2000-06-29 Bosch Gmbh Robert Verfahren und Vorrichtung zum Bestimmen des Speichervermögens eines Katalysators
SE500852C2 (sv) 1992-01-29 1994-09-19 Mataki Ab Sätt och anordning för läckagetest av med tätskikt klädda yttertak eller bjälklag
US5691794A (en) 1993-02-01 1997-11-25 Canon Kabushiki Kaisha Liquid crystal display device
US5593606A (en) 1994-07-18 1997-01-14 Electro Scientific Industries, Inc. Ultraviolet laser system and method for forming vias in multi-layered targets
JPH09216085A (ja) 1996-02-07 1997-08-19 Canon Inc 基板の切断方法及び切断装置
EP1357584A3 (en) 1996-08-01 2005-01-12 Surface Technology Systems Plc Method of surface treatment of semiconductor substrates
US6426484B1 (en) 1996-09-10 2002-07-30 Micron Technology, Inc. Circuit and method for heating an adhesive to package or rework a semiconductor die
JPH10144757A (ja) * 1996-11-08 1998-05-29 Dainippon Screen Mfg Co Ltd 基板処理システム
US5920973A (en) 1997-03-09 1999-07-13 Electro Scientific Industries, Inc. Hole forming system with multiple spindles per station
JP3230572B2 (ja) 1997-05-19 2001-11-19 日亜化学工業株式会社 窒化物系化合物半導体素子の製造方法及び半導体発光素子
US6312525B1 (en) * 1997-07-11 2001-11-06 Applied Materials, Inc. Modular architecture for semiconductor wafer fabrication equipment
US6057180A (en) 1998-06-05 2000-05-02 Electro Scientific Industries, Inc. Method of severing electrically conductive links with ultraviolet laser output
JP2001044144A (ja) 1999-08-03 2001-02-16 Tokyo Seimitsu Co Ltd 半導体チップの製造プロセス
JP3348700B2 (ja) * 1999-08-19 2002-11-20 株式会社東京精密 エッチング装置
JP2001110811A (ja) 1999-10-08 2001-04-20 Oki Electric Ind Co Ltd 半導体装置の製造方法
JP4387007B2 (ja) 1999-10-26 2009-12-16 株式会社ディスコ 半導体ウェーハの分割方法
JP2001144126A (ja) 1999-11-12 2001-05-25 Matsushita Electric Ind Co Ltd 半導体装置の製造方法および半導体装置
JP2001148358A (ja) * 1999-11-19 2001-05-29 Disco Abrasive Syst Ltd 半導体ウェーハ及び該半導体ウェーハの分割方法
US6300593B1 (en) 1999-12-07 2001-10-09 First Solar, Llc Apparatus and method for laser scribing a coated substrate
KR100850262B1 (ko) 2000-01-10 2008-08-04 일렉트로 싸이언티픽 인더스트리이즈 인코포레이티드 초단 펄스 폭을 가진 레이저 펄스의 버스트로 메모리링크를 처리하기 위한 레이저 시스템 및 방법
US6887804B2 (en) 2000-01-10 2005-05-03 Electro Scientific Industries, Inc. Passivation processing over a memory link
AU2001251172A1 (en) 2000-03-30 2001-10-15 Electro Scientific Industries, Inc. Laser system and method for single pass micromachining of multilayer workpieces
US6593542B2 (en) 2000-07-12 2003-07-15 Electro Scientific Industries, Inc. UV laser system and method for single pulse severing of IC fuses
US6676878B2 (en) 2001-01-31 2004-01-13 Electro Scientific Industries, Inc. Laser segmented cutting
US6759275B1 (en) 2001-09-04 2004-07-06 Megic Corporation Method for making high-performance RF integrated circuits
CN100369235C (zh) * 2001-10-01 2008-02-13 埃克赛尔技术有限公司 加工衬底的方法及系统
US6642127B2 (en) 2001-10-19 2003-11-04 Applied Materials, Inc. Method for dicing a semiconductor wafer
JP3910843B2 (ja) 2001-12-13 2007-04-25 東京エレクトロン株式会社 半導体素子分離方法及び半導体素子分離装置
US6706998B2 (en) 2002-01-11 2004-03-16 Electro Scientific Industries, Inc. Simulated laser spot enlargement
KR100451950B1 (ko) 2002-02-25 2004-10-08 삼성전자주식회사 이미지 센서 소자 웨이퍼 소잉 방법
JP4447325B2 (ja) 2002-02-25 2010-04-07 株式会社ディスコ 半導体ウェーハの分割方法
JP2003257896A (ja) 2002-02-28 2003-09-12 Disco Abrasive Syst Ltd 半導体ウェーハの分割方法
ATE316691T1 (de) 2002-04-19 2006-02-15 Xsil Technology Ltd Laser-behandlung
MY135361A (en) * 2002-04-26 2008-03-31 Electro Scient Ind Inc Machining substrates, particularly semiconductor wafers
JP2004031526A (ja) 2002-06-24 2004-01-29 Toyoda Gosei Co Ltd 3族窒化物系化合物半導体素子の製造方法
JP3908610B2 (ja) 2002-06-25 2007-04-25 大日本印刷株式会社 多層配線基板の製造方法
US6582983B1 (en) 2002-07-12 2003-06-24 Keteca Singapore Singapore Method and wafer for maintaining ultra clean bonding pads on a wafer
JP4286497B2 (ja) 2002-07-17 2009-07-01 新光電気工業株式会社 半導体装置の製造方法
JP3908148B2 (ja) 2002-10-28 2007-04-25 シャープ株式会社 積層型半導体装置
US20050023260A1 (en) * 2003-01-10 2005-02-03 Shinya Takyu Semiconductor wafer dividing apparatus and semiconductor device manufacturing method
US20040157457A1 (en) 2003-02-12 2004-08-12 Songlin Xu Methods of using polymer films to form micro-structures
JP2004273895A (ja) 2003-03-11 2004-09-30 Disco Abrasive Syst Ltd 半導体ウエーハの分割方法
US7087452B2 (en) 2003-04-22 2006-08-08 Intel Corporation Edge arrangements for integrated circuit chips
JP2004322168A (ja) 2003-04-25 2004-11-18 Disco Abrasive Syst Ltd レーザー加工装置
JP4231349B2 (ja) 2003-07-02 2009-02-25 株式会社ディスコ レーザー加工方法およびレーザー加工装置
JP3842769B2 (ja) * 2003-09-01 2006-11-08 株式会社東芝 レーザ加工装置、レーザ加工方法、及び半導体装置の製造方法
JP4408361B2 (ja) 2003-09-26 2010-02-03 株式会社ディスコ ウエーハの分割方法
US7128806B2 (en) 2003-10-21 2006-10-31 Applied Materials, Inc. Mask etch processing apparatus
JP4302491B2 (ja) * 2003-11-14 2009-07-29 株式会社アルバック 枚葉式真空処理装置
JP4471632B2 (ja) 2003-11-18 2010-06-02 株式会社ディスコ ウエーハの加工方法
JP2005203541A (ja) 2004-01-15 2005-07-28 Disco Abrasive Syst Ltd ウエーハのレーザー加工方法
US7358192B2 (en) 2004-04-08 2008-04-15 Applied Materials, Inc. Method and apparatus for in-situ film stack processing
US7459377B2 (en) 2004-06-08 2008-12-02 Panasonic Corporation Method for dividing substrate
US7804043B2 (en) * 2004-06-15 2010-09-28 Laserfacturing Inc. Method and apparatus for dicing of thin and ultra thin semiconductor wafer using ultrafast pulse laser
US7687740B2 (en) 2004-06-18 2010-03-30 Electro Scientific Industries, Inc. Semiconductor structure processing using multiple laterally spaced laser beam spots delivering multiple blows
US7507638B2 (en) 2004-06-30 2009-03-24 Freescale Semiconductor, Inc. Ultra-thin die and method of fabricating same
JP4018088B2 (ja) 2004-08-02 2007-12-05 松下電器産業株式会社 半導体ウェハの分割方法及び半導体素子の製造方法
US7199050B2 (en) 2004-08-24 2007-04-03 Micron Technology, Inc. Pass through via technology for use during the manufacture of a semiconductor device
JP4018096B2 (ja) 2004-10-05 2007-12-05 松下電器産業株式会社 半導体ウェハの分割方法、及び半導体素子の製造方法
US20060088984A1 (en) 2004-10-21 2006-04-27 Intel Corporation Laser ablation method
US20060086898A1 (en) 2004-10-26 2006-04-27 Matsushita Electric Industrial Co., Ltd. Method and apparatus of making highly repetitive micro-pattern using laser writer
US7422962B2 (en) * 2004-10-27 2008-09-09 Hewlett-Packard Development Company, L.P. Method of singulating electronic devices
KR101074389B1 (ko) * 2004-11-05 2011-10-17 엘지디스플레이 주식회사 박막 식각 방법 및 이를 이용한 액정표시장치의 제조방법
US20060156979A1 (en) 2004-11-22 2006-07-20 Applied Materials, Inc. Substrate processing apparatus using a batch processing chamber
US20060146910A1 (en) 2004-11-23 2006-07-06 Manoochehr Koochesfahani Method and apparatus for simultaneous velocity and temperature measurements in fluid flow
JP4288229B2 (ja) 2004-12-24 2009-07-01 パナソニック株式会社 半導体チップの製造方法
US7875898B2 (en) 2005-01-24 2011-01-25 Panasonic Corporation Semiconductor device
JP2006253402A (ja) * 2005-03-10 2006-09-21 Nec Electronics Corp 半導体装置の製造方法
US7361990B2 (en) 2005-03-17 2008-04-22 Taiwan Semiconductor Manufacturing Company, Ltd. Reducing cracking of high-lead or lead-free bumps by matching sizes of contact pads and bump pads
JP4478053B2 (ja) 2005-03-29 2010-06-09 株式会社ディスコ 半導体ウエーハ処理方法
JP2006310349A (ja) * 2005-04-26 2006-11-09 Renesas Technology Corp 半導体装置の製造システム及び製造方法
JP4285455B2 (ja) 2005-07-11 2009-06-24 パナソニック株式会社 半導体チップの製造方法
JP4599243B2 (ja) 2005-07-12 2010-12-15 株式会社ディスコ レーザー加工装置
US9138913B2 (en) 2005-09-08 2015-09-22 Imra America, Inc. Transparent material processing with an ultrashort pulse laser
US20070079866A1 (en) * 2005-10-07 2007-04-12 Applied Materials, Inc. System and method for making an improved thin film solar cell interconnect
TWI381485B (zh) * 2005-11-10 2013-01-01 Renesas Electronics Corp Semiconductor device manufacturing method and semiconductor device
JP4769560B2 (ja) 2005-12-06 2011-09-07 株式会社ディスコ ウエーハの分割方法
TWI331699B (en) 2006-03-17 2010-10-11 Univ Yuan Ze Photolithographic mask and apparatus and wafer photolithography method for the same
TWI284521B (en) 2006-03-23 2007-08-01 Actherm Inc Structure of electronic thermometer
JP2007276278A (ja) * 2006-04-07 2007-10-25 Seiko Epson Corp 基板及びその分断方法、ならびに表示装置、電子機器
JP4372115B2 (ja) 2006-05-12 2009-11-25 パナソニック株式会社 半導体装置の製造方法、および半導体モジュールの製造方法
US8198566B2 (en) * 2006-05-24 2012-06-12 Electro Scientific Industries, Inc. Laser processing of workpieces containing low-k dielectric material
JP4480728B2 (ja) 2006-06-09 2010-06-16 パナソニック株式会社 Memsマイクの製造方法
JP4544231B2 (ja) 2006-10-06 2010-09-15 パナソニック株式会社 半導体チップの製造方法
US7892891B2 (en) * 2006-10-11 2011-02-22 SemiLEDs Optoelectronics Co., Ltd. Die separation
JP5064985B2 (ja) * 2006-12-05 2012-10-31 古河電気工業株式会社 半導体ウェハの処理方法
ES2302638B1 (es) 2006-12-21 2009-06-04 Vicente Diaz Fuente Metodo mejorado de codificacion y decodificacion con al menos dos pares de secuencias ortogonales.
JP4840174B2 (ja) * 2007-02-08 2011-12-21 パナソニック株式会社 半導体チップの製造方法
JP4840200B2 (ja) 2007-03-09 2011-12-21 パナソニック株式会社 半導体チップの製造方法
JP5137435B2 (ja) 2007-03-28 2013-02-06 古河電気工業株式会社 半導体ウェハのチップ化処理方法
WO2008126742A1 (ja) * 2007-04-05 2008-10-23 Cyber Laser Inc. レーザ加工方法及び切断方法並びに多層基板を有する構造体の分割方法
US7926410B2 (en) 2007-05-01 2011-04-19 J.R. Automation Technologies, L.L.C. Hydraulic circuit for synchronized horizontal extension of cylinders
WO2009014647A1 (en) * 2007-07-20 2009-01-29 Applied Materials, Inc. Dual-mode robot systems and methods for electronic device manufacturing
JP4488037B2 (ja) * 2007-07-24 2010-06-23 パナソニック株式会社 半導体ウェハの処理方法
JP5205012B2 (ja) 2007-08-29 2013-06-05 株式会社半導体エネルギー研究所 表示装置及び当該表示装置を具備する電子機器
JP4858395B2 (ja) 2007-10-12 2012-01-18 パナソニック株式会社 プラズマ処理装置
US7829477B2 (en) * 2007-10-29 2010-11-09 E.I. Dupont De Nemours And Company Fluorinated water soluble copolymers
JP2009117718A (ja) * 2007-11-08 2009-05-28 Nitto Denko Corp ダイシング用粘着シート
US7859084B2 (en) 2008-02-28 2010-12-28 Panasonic Corporation Semiconductor substrate
CN101960567A (zh) 2008-02-29 2011-01-26 应用材料公司 用于从衬底移除聚合物的方法和设备
EP2252426A4 (en) 2008-03-21 2014-08-06 Imra America Inc METHODS AND SYSTEMS FOR LASER MATERIAL PROCESSING
JP2009231632A (ja) 2008-03-24 2009-10-08 Fujitsu Microelectronics Ltd 半導体装置の製造方法
JP2009260272A (ja) 2008-03-25 2009-11-05 Panasonic Corp 基板の加工方法および半導体チップの製造方法ならびに樹脂接着層付き半導体チップの製造方法
WO2009126907A2 (en) 2008-04-10 2009-10-15 Applied Materials, Inc. Laser-scribing platform and hybrid writing strategy
JP5155030B2 (ja) * 2008-06-13 2013-02-27 株式会社ディスコ 光デバイスウエーハの分割方法
US20100013036A1 (en) 2008-07-16 2010-01-21 Carey James E Thin Sacrificial Masking Films for Protecting Semiconductors From Pulsed Laser Process
US8426250B2 (en) * 2008-10-22 2013-04-23 Intel Corporation Laser-assisted chemical singulation of a wafer
US20100129984A1 (en) * 2008-11-26 2010-05-27 George Vakanas Wafer singulation in high volume manufacturing
CN102326244B (zh) 2009-01-11 2014-12-17 应用材料公司 用于在电子器件制造中传输基板的机械手系统、装置及方法
WO2010082328A1 (ja) * 2009-01-15 2010-07-22 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
JP2010165963A (ja) * 2009-01-19 2010-07-29 Furukawa Electric Co Ltd:The 半導体ウェハの処理方法
US8609512B2 (en) 2009-03-27 2013-12-17 Electro Scientific Industries, Inc. Method for laser singulation of chip scale packages on glass substrates
US8642448B2 (en) * 2010-06-22 2014-02-04 Applied Materials, Inc. Wafer dicing using femtosecond-based laser and plasma etch
US8802545B2 (en) 2011-03-14 2014-08-12 Plasma-Therm Llc Method and apparatus for plasma dicing a semi-conductor wafer
US8912077B2 (en) 2011-06-15 2014-12-16 Applied Materials, Inc. Hybrid laser and plasma etch wafer dicing using substrate carrier
JP2016207737A (ja) 2015-04-17 2016-12-08 株式会社ディスコ 分割方法

Also Published As

Publication number Publication date
US10714390B2 (en) 2020-07-14
US20140120697A1 (en) 2014-05-01
US20200118880A1 (en) 2020-04-16
JP2013535114A (ja) 2013-09-09
KR20150005670A (ko) 2015-01-14
JP6543461B2 (ja) 2019-07-10
KR20140083065A (ko) 2014-07-03
US8853056B2 (en) 2014-10-07
KR102273854B1 (ko) 2021-07-06
KR102122940B1 (ko) 2020-06-15
KR101511648B1 (ko) 2015-04-13
KR102392411B1 (ko) 2022-04-29
US10566238B2 (en) 2020-02-18
US20190088549A1 (en) 2019-03-21
JP2015109450A (ja) 2015-06-11
KR101940091B1 (ko) 2019-01-18
WO2011163149A2 (en) 2011-12-29
US20200286787A1 (en) 2020-09-10
KR20130083381A (ko) 2013-07-22
US8642448B2 (en) 2014-02-04
JP2017208539A (ja) 2017-11-24
JP6642937B2 (ja) 2020-02-12
KR102088754B1 (ko) 2020-03-13
KR20190005260A (ko) 2019-01-15
US10163713B2 (en) 2018-12-25
KR20190108183A (ko) 2019-09-23
CN105428281A (zh) 2016-03-23
KR20210077803A (ko) 2021-06-25
TW201434084A (zh) 2014-09-01
US20160141210A1 (en) 2016-05-19
JP2015057840A (ja) 2015-03-26
US9245802B2 (en) 2016-01-26
KR20200069386A (ko) 2020-06-16
TWI547987B (zh) 2016-09-01
TWI520204B (zh) 2016-02-01
JP5688453B2 (ja) 2015-03-25
TW201205658A (en) 2012-02-01
WO2011163149A3 (en) 2012-04-12
TWI488229B (zh) 2015-06-11
US10910271B2 (en) 2021-02-02
CN102986006A (zh) 2013-03-20
US20110312157A1 (en) 2011-12-22
US20210134676A1 (en) 2021-05-06
US20230207393A1 (en) 2023-06-29
CN102986006B (zh) 2016-01-13
CN105428281B (zh) 2019-05-28
US11621194B2 (en) 2023-04-04
KR101880973B1 (ko) 2018-07-23
US20140367041A1 (en) 2014-12-18

Similar Documents

Publication Publication Date Title
TWI547987B (zh) 使用基於飛秒之雷射及電漿蝕刻的晶圓切割方法及系統
TWI644350B (zh) 藉由雷射劃線及電漿蝕刻混合手段以寬切口進行晶圓分割
TWI508155B (zh) 使用混合式分裂射束雷射劃線製程及電漿蝕刻的晶圓切割
TWI521584B (zh) 使用uv-可硬化黏著膜的雷射及電漿蝕刻晶圓分割
TWI660413B (zh) 自單粒化晶粒側壁移除殘留物
CN108766936B (zh) 使用具有多重脉冲串的脉冲列激光与等离子体蚀刻的晶圆切割
JP6620091B2 (ja) マスクレスハイブリッドレーザスクライビング及びプラズマエッチングウエハダイシング処理
TW201405651A (zh) 運送切割晶圓的方法
TW201403698A (zh) 用於使用雷射及電漿蝕刻之晶圓切割之均勻遮蔽
KR20190012268A (ko) 물리적으로 제거가능한 마스크를 이용한 레이저 및 플라즈마 에칭 웨이퍼 다이싱
TW201517152A (zh) 用於使用雷射刻劃及電漿蝕刻之晶圓切割的交替遮蔽及雷射刻劃方法
TW201436019A (zh) 用於使用雷射劃線和電漿蝕刻的晶圓切割之水溶性膜與可uv固化膜之雜合遮罩