KR20130028782A - 메모리 장치의 활용 영역 확장 - Google Patents

메모리 장치의 활용 영역 확장 Download PDF

Info

Publication number
KR20130028782A
KR20130028782A KR1020137002338A KR20137002338A KR20130028782A KR 20130028782 A KR20130028782 A KR 20130028782A KR 1020137002338 A KR1020137002338 A KR 1020137002338A KR 20137002338 A KR20137002338 A KR 20137002338A KR 20130028782 A KR20130028782 A KR 20130028782A
Authority
KR
South Korea
Prior art keywords
access
memory device
memory
profile
present
Prior art date
Application number
KR1020137002338A
Other languages
English (en)
Other versions
KR101468824B1 (ko
Inventor
야니 휘뵈넨
키모 뮐뤼
유씨 헥키넨
예브겐 귈
Original Assignee
노키아 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=41014077&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=KR20130028782(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by 노키아 코포레이션 filed Critical 노키아 코포레이션
Publication of KR20130028782A publication Critical patent/KR20130028782A/ko
Application granted granted Critical
Publication of KR101468824B1 publication Critical patent/KR101468824B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • G06F12/0646Configuration or reconfiguration
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/14Protection against unauthorised use of memory or access to memory
    • G06F12/1458Protection against unauthorised use of memory or access to memory by checking the subject access rights
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • G06F13/1694Configuration of memory controller to different memory types
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/28Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0659Command handling arrangements, e.g. command buffers, queues, command scheduling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/20Memory cell initialisation circuits, e.g. when powering up or down, memory clear, latent image memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/14Protection against unauthorised use of memory or access to memory
    • G06F12/1416Protection against unauthorised use of memory or access to memory by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights
    • G06F12/1425Protection against unauthorised use of memory or access to memory by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights the protection being physical, e.g. cell, word, block
    • G06F12/1433Protection against unauthorised use of memory or access to memory by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights the protection being physical, e.g. cell, word, block for a module or a part of a module
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/14Protection against unauthorised use of memory or access to memory
    • G06F12/1416Protection against unauthorised use of memory or access to memory by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights
    • G06F12/1425Protection against unauthorised use of memory or access to memory by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights the protection being physical, e.g. cell, word, block
    • G06F12/1441Protection against unauthorised use of memory or access to memory by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights the protection being physical, e.g. cell, word, block for a range
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/78Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure storage of data
    • G06F21/79Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure storage of data in semiconductor storage media, e.g. directly-addressable memories
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/10Providing a specific technical effect
    • G06F2212/1052Security improvement
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Computer Security & Cryptography (AREA)
  • Software Systems (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Memory System (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
  • Telephone Function (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Abstract

메모리 장치에 대한 액세스를 설정하기 위한 방법, 시스템 및 장치가 개시되어 있다. 상기 메모리 장치의 설정은 액세스의 타입에 따라 상기 메모리 장치에 대한 액세스를 최적화하도록 적응되는 복수의 액세스 프로파일들을 생성함으로써 수행될 수 있다. 따라서, 특정의 메모리 액세스 요구들을 갖는 애플리케이션이 개시될 경우에, 그러한 특정의 액세스 요구에 대해 가장 최적화되는 메모리 액세스 프로파일이 상기 메모리 장치에 대한 액세스를 설정하도록 활용된다. 상기 설정은 상기 메모리 장치 중 일부분, 상기 메모리 장치 중 하나의 파티션, 또는 심지어는 상기 메모리 장치상의 하나의 단일 액세스 위치에 대해 구현될 수 있다.

Description

메모리 장치의 활용 영역 확장{Extended utilization area for a memory device}
본 발명은 일반적으로 기술하면 메모리 장치에 관한 것이다. 특히, 본 발명은 대용량의 메모리 장치의 런-타임 설정을 위한 시스템, 방법 및 장치에 관한 것이다.
디지털 데이터 처리 및/또는 데이터 통신을 포함하는 전형적인 환경에서는, 메모리 장치가, 예를 들면 여러 가지 이유로, 메모리 장치상에 상주하는 데이터의 속성들을 판독, 기록, 수정, 삭제 또는 변경하도록 동작하게 된다. 이러한 동작들(이하에서는 메모리 '액세스(access)' 동작들이라고 지칭함)의 목적은 특정의 메모리 액세스 동작을 야기하는 애플리케이션 프로그램(application program)의 요구들에 따라 가변 데이터 청크(varying chunk of data)들에 액세스하는 것일 수 있다. 예를 들면, 소정의 애플리케이션은 메모리 장치상에서의 비순차 어드레스(random address)들, 동일(same) 어드레스, 또는 순차(sequential) 어드레스들로부터의 소량의 데이터 청크에 대한 액세스를 요구할 수 있다. 마찬가지로, 동일하거나 서로 다른 애플리케이션은 메모리 장치상에서의 비순차 어드레스들, 동일 어드레스, 또는 비순차 어드레스들로부터의 대량의 데이터 청크들에 대한 액세스를 요구할 수 있다. 메모리 장치에 액세스할 수 있는 다른 애플리케이션들의 예들에는 파일 시스템들, 다른 데이터베이스들, 커널 판독 코드 페이지들, 및 상기 메모리 장치를 사용하는 다른 애플리케이션들이 있다.
대용량의 메모리 장치가, 특정의 메모리 액세스 특징들로, 한 종류의 애플리케이션, 또는 정해진 그룹의 애플리케이션들에 대해 최적화되는 경우가 종종 있다. 이러한 최적화는, 예를 들면, 메모리 장치와 관련이 있는 데이터 처리량(data throughput), 수명 시간 및/또는 소비 전력의 최적화를 수반할 수 있다. 이러한 고정된 최적화 전략에 기인하여, 메모리 장치가 새로운 액세스 요구들을 가진 서로 다른 환경에 놓이게 될 때, 상기 메모리 장치는 이 같은 새로운 환경의 요구들에 따라 최적화된 동작을 수행할 수 없다. 이 같은 메모리 장치들을 최적화시켜 줄 수 있게 하는데 적응성(flexibility)이 없다는 것은 부분적으로는, 이러한 메모리 장치들이 여러 종류의 액세스 동작들에 대한 최적화된 기능들을 수용할 수 없게 하는 태생적 한계(inherent limitation)들에 기인한 것일 수 있다. 그러나, 다른 경우들에서는, 정해짐으로써 한정된 애플리케이션 그룹에 대해 메모리 장치를 최적화시키도록 선택하려는 이유는 설계를 단순화시키고 비용 절감 효과를 이루기 위함이다. 그 외에도, 메모리 장치는 아직 결정되지 않은 차후의 애플리케이션 요구들에 필연적으로 수반되는 액세스 요건들을 예측하는 것은 일반적으로 매우 어려운 일이다.
본 발명은 메모리 장치가 새로운 환경의 요구들에 따라 최적화된 동작을 수행할 수 있게 하는 기법을 제공하는 것이다.
그러므로, 대용량의 메모리 장치의 런-타임 설정(run-time configuration)을 허용함으로써 선행기술의 결함들을 극복하기 위한 방법, 시스템 및 메모리 장치가 제공된다. 본 발명의 한 실시예에서는, 메모리 장치에 대한 액세스를 설정하기 위한 방법이 제공된다. 상기 방법은 상기 메모리 장치와 관련이 있는 하나 이상의 액세스 프로파일들을 활성화하기 위한 하나 이상의 커맨드들을 수취(receiving)하고 상기 액세스 프로파일들 중 적어도 하나에 따라 상기 메모리 장치에 대한 액세스를 설정하는 것이다. 상기 액세스 프로파일들은 비순차 액세스 모드 및 순차 액세스 모드 중 적어도 하나에 해당할 수 있다. 상기 액세스 프로파일들은 추가로 판독, 기록, 소거, 및 수정 속성 동작 중 적어도 하나에 해당할 수 있다.
본 발명의 다른 한 실시예에서는, 하나 이상의 액세스 프로파일들이 상기 메모리 장치의 동일 어드레스에 대한 반복 액세스 요구들을 수용하도록 적응된다. 또 다른 실시예에서는, 하나 이상의 액세스 프로파일들이 상기 메모리 장치와 관련이 있는 최적화된 성능을 발휘하도록 적응된다. 더군다나, 상기 성능은 상기 메모리 장치와 관련이 있는 데이터 처리량, 수명 시간, 및 소비 전력 중 적어도 하나에 따라 최적화될 수 있다.
본 발명의 또 다른 한 실시예에서는, 하나 이상의 수취된 커맨드들이 상기 커맨드에 대응하는 선호 액세스 프로파일을 지정하는 메타데이터 부분을 포함한다. 더군다나, 상기 액세스 프로파일에 따라 특정의 메모리 위치가 활용될 수 있다. 한 실시예에서는, 상기 특정의 메모리 위치가 특정의 특징들을 갖는 상기 메모리 장치의 섹션을 포함할 수 있다. 예를 들면, 상기 특정의 메모리 위치는 물리적 메모리 중 내구성이 보다 뛰어나며 성능이 보다 우수한 부분, 또는 특정의 메모리 기법을 활용하는 메모리 부분을 포함할 수 있다. 또 다른 한 실시예에서는, 상기 특정의 메모리 위치가 개별적인 물리적 메모리 칩을 포함할 수 있다.
본 발명의 또 다른 한 실시예에서는, 하나 이상의 액세스 프로파일들이 상기 메모리 장치 중 하나 이상의 파티션(partition)들과 관련이 있다. 하지만, 또 다른 한 실시예에서는, 상기 메모리 장치의 설정은 2개 이상의 병렬 액세스 프로파일들에 대해 병렬로 적응된다. 한 실시예에서는, 그러한 설정이 eMMC에 대한 JESD84 표준에 따라 수행된다. 이러한 설정은 추가로 메모리 자원들에 대한 동시적인 액세스 충돌(simultaneous access conflict)들을 해결하도록 액세스 우선순위 레벨들을 지정할 수 있다. 본 발명의 또 다른 한 실시예에서는, 상기 메모리 장치가 대용량의 메모리 및 시스템 메모리 구현들을 이루도록 사용된다. 또 다른 한 실시예에서는, 디폴트 액세스 프로파일이 전력 공급시 상기 메모리 장치를 설정하도록 사용될 수 있다.
본 발명의 또 다른 한 실시태양은 메모리 장치에 관한 것이며, 상기 메모리 장치는 상기 메모리 장치와 관련이 있는 하나 이상의 사전에 정해진 액세스 프로파일들을 저장하는 하나 이상의 레지스터들을 포함한다. 상기 메모리 장치는 또한 상기 메모리 장치와 관련이 있는 하나 이상의 액세스 프로파일들을 활성화하기 위한 하나 이상의 커맨드들을 수취하는 수취 수단, 및 상기 사전에 정해진 액세스 프로파일들 중 적어도 하나에 따라 상기 메모리 장치에 대한 액세스를 설정하는 설정 수단을 포함한다. 또 다른 한 실시예에서는, 현재 활성 상태에 있는 액세스 프로파일이 지정된 메모리 레지스터에 상주할 수 있다. 또 다른 한 실시예에서는, 상기 사전에 정해진 액세스 프로파일들 중 하나 이상이 상기 액세스 프로파일의 새로운 버전으로 업데이트될 수 있다.
본 발명의 또 다른 한 실시예에서는, 컴퓨터-판독가능 매체 상에 수록된 컴퓨터 프로그램 생성물이 제공된다. 상기 컴퓨터 프로그램 생성물은 메모리 장치와 관련이 있는 하나 이상의 액세스 프로파일들을 활성화하기 위한 하나 이상의 커맨드들을 수취하는 컴퓨터 코드, 및 상기 액세스 프로파일들 중 적어도 하나에 따라 상기 메모리 장치에 대한 액세스를 설정하는 컴퓨터 코드를 포함한다. 또 다른 한 실시예에서는, 메모리 장치에 액세스하는 시스템이 제공된다. 상기 시스템은 상기 메모리 장치와 관련이 있는 하나 이상의 액세스 타입들을 활성화하기 위한 하나 이상의 커맨드들을 수취하는 엔티티(entity), 및 액세스 프로파일들 중 적어도 하나에 따라 상기 메모리 장치에 대한 액세스를 설정하는 엔티티를 포함한다. 또 다른 한 실시예에서는, 메모리 장치에 액세스하는 시스템이 제공된다. 상기 시스템은 상기 메모리 장치에 대한 액세스 요구들에 따라 하나 이상의 커맨드들을 발행하는 호스트(host), 및 상기 커맨드들을 수취하여 적어도 하나 이상의 액세스 프로파일들에 따라 상기 메모리 장치에 대한 액세스를 설정하는 엔티티를 포함한다.
당업자라면 위에서 언급된 여러 실시예 또는 그의 일부가 본 발명에 의해 달성되는 부가적인 실시예들을 구현하도록 여러 방식으로 조합될 수 있음을 인식하게 될 것이다.
본 발명은 대용량의 메모리 장치의 런-타임 설정(run-time configuration)을 허용함으로써 메모리 장치가 새로운 환경의 요구들에 따라 최적화된 동작을 수행할 수 있게 한다.
도 1은 본 발명의 여러 실시예가 구현될 수 있는 대표적인 전자 장치의 사시도이다.
도 2는 도 1의 전자 장치에 포함될 수 있는 회로의 개략도이다.
도 3은 본 발명의 대표적인 실시예의 흐름도이다.
도 4는 본 발명의 또 다른 대표적인 실시예의 흐름도이다.
도 5는 본 발명의 한 실시예에 따른 대표적인 장치를 예시하는 도면이다.
이하의 기재에서는, 본 발명을 완전히 이해시키기 위해 세부적인 구성들 및 기재들이 제한할 목적으로서가 아니라 설명할 목적으로서 언급되어 있다. 그러나, 이러한 세부적인 구성들 및 기재들로부터 벗어난 다른 실시예들에서도 본 발명이 실시될 수 있다는 점이 당업자에게는 자명해질 것이다.
다른 환경들에서 사용하기 위해 메모리 장치를 설정하는 과제는 다른 유즈 케이스(use case)들을 갖는 시스템들에서 개별적인 메모리 장치들을 사용함으로써 해결되어 왔던 것이 일반적이다. 예를 들면, 한 시스템은 다른 메모리 액세스 요구들을 수용하기 위해 시스템 메모리 장치와는 다른 대용량 메모리 장치를 활용할 수 있다.
본 발명의 여러 실시예에서는 특정의 메모리 액세스 프로파일들에 따라 메모리 장치의 런-타임 설정을 허용하는 방법, 시스템 및 장치가 제공된다. 그러한 설정은 상기 메모리 장치 중 일부분, 상기 메모리 장치 중 하나의 파티션, 또는 심지어는 상기 메모리 장치상의 하나의 단일 액세스 위치에 대해 구현될 수 있다. 상기 메모리 장치에 액세스하는 시스템이 메모리 액세스 요구들의 타입(예컨대, 상기 타입이 판독, 기록, 소거, 수정 속성, 비순차 또는 순차 동작인지)을 알고 있거나, 또는 상기 액세스 요구들의 타입을 결정할 수 있기 때문에, 상기 시스템은 특정의 액세스 커맨드에 가장 최적화되고/적절한 액세스 프로파일에 따라 상기 메모리 장치를 설정하기 위한 커맨드들을 발행할 수 있다. 그러한 액세스 프로파일들은 예를 들면 상기 메모리 장치의 특정 용도들과 관련이 있는 데이터 처리량, 수명 시간 및/또는 소비 전력을 최적화하기 위해 적응될 수 있다. 그 외에도, 본 발명의 실시예들에 의하면, 디폴트 액세스 프로파일은 예를 들면 장치 또는 시스템이 초기에 부트업(boot up)될 때 메모리 장치를 설정하도록 정해질 수 있다. 그러한 디폴트 프로파일은, 잠재적인 차후의 수정들을 위한 출발점을 제공하면서, 그러한 메모리 장치에 대한 가장 근접한 액세스 요구들을 수용하도록 사전에 선택될 수 있다. 이러한 프로파일은 상기 메모리 장치가 전력 차단될 때까지 유효하게 유지될 수도 있고, 상기 프로파일은 본 발명의 실시예들에 따라 또 다른 프로파일로 대체될 수도 있다.
본 발명의 실시예들에 의하면, 메모리 액세스의 특성 및 타입에 관한 정보는 상기 메모리 장치로 하여금 성능이 개선되게 하고 신뢰도를 높여 주는 결과를 초래하는, 특정의 액세스 커맨드에 가장 적합한 방식으로 자체적으로 편성할 수 있게 해준다. 이러한 개선점들은 주로 전형적인 메모리 액세스 방법들과 일반적으로 관련이 있는 백그라운드 동작들 및 불필요한 데이터 병합(data merging)의 제거에 기인한 것이다. 비록 비순차 및 순차 메모리 액세스 모드들에서 효과적이더라도, 백그라운드 처리 및 데이터 병합이 더 많아지는 경우에 본 발명의 여러 실시예의 기법들은 순차 메모리 액세스 동작들을 최적화하는데 더 효과적일 수 있다. 이러한 최적화들은 저장 장치의 수명을 더 연장시켜 줌으로써, 장치에 의한 소비 에너지가 줄어들게 하는 결과를 초래한다.
본 발명의 실시예들은 추가로 대용량의 저장 메모리 및 시스템 메모리와 동일한 메모리 장치의 활용을 허용하기 때문에, 선행 기술의 시스템들에서 활용되는 개별적인 메모리 장치들에 대한 요구를 없애 준다. 예를 들면, 한 시스템의 모든 비-휘발성 메모리 요구들은, 운영 체계 이미지, 사용자 데이터, 및 다른 매개변수들이 동일 장치상에 저장될 수 있는 경우에, 단일의 eMMC 메모리를 사용하여 수용될 수 있다. 마찬가지로, (예컨대, 수 기가바이트 정도인) 초고밀도의 대용량 저장 장치들을 필요로 하는 멀티미디어 애플리케이션들에서는, 완전히 동일한 메모리 장치가 여러 타입의 사용자 애플리케이션들, 운영 체계 및 다른 시스템 데이터 파일들을 저장하는데 사용될 수 있다. 이러한 통합(consolidation)으로 생산량이 많은 표준화된 메모리 장치의 채택에 박차(拍車)가 더 가해지게 됨으로써, 결과적으로는 메모리 장치들의 비용이 저렴해질 것으로 예상된다. 그러한 비용-효과적인 단일 메모리 장치들의 출현은 크기 및 비용 제약 요인들이 가장 중요한 이동 통신 장치들의 개발에 특히 유리하다.
본 발명의 한 실시예에 의하면, 도 5에 예시된 바와 같이, 메모리 장치(500)는 상기 메모리 장치를 최적화하는데 사용되는 사전에 정해진 액세스 프로파일들을 수용하기 위한 하나 이상의 레지스터들(504)을 지니는 물리적 메모리(502)를 포함할 수 있다. 상기 메모리 장치(500)는 특정의 액세스 프로파일을 활성화하기 위한 하나 이상의 커맨드들을 통신 인터페이스(512)를 통해 수취하도록 적응된다. 본 발명의 이해를 용이하게 하기 위해, 수취 수단(510)이 제어기(508)의 개별 섹션을 포함하는 것으로 예시되어 있다. 그러나, 여기서 이해할 점은 상기 수취 수단(510) 및 상기 제어기(508)는 또한 단일의 엔티티로서 구현될 수 있다. 하나 이상의 커맨드들이 수취될 때, 상기 제어기(508)는 메모리 레지스터들(504)에 상주하는 하나 이상의 액세스 프로파일들에 따라 상기 메모리 장치(500)를 설정할 수 있다. 상기 제어기(508) 및 상기 물리적 메모리(502) 간의 통신은 인터페이스(506)를 통해 수행될 수 있다.
제한으로서가 아니라 예시로서, 하나의 사전에 정해진 액세스 프로파일은, 대량의 데이터 청크들의 고속 전송을 용이하게 하며 그러한 전송 전에 또는 상기 전송 후에 호스트에 "준비(ready)' 표시를 제공하는 버스트 모드 프로파일일 수 있다. 그러한 전송 시간을 최소화하기 위해, 편리한 시간에, 예를 들면 다른 어떤 작동들이나 메모리 액세스 동작들도 수행되고 있지 않은 동안에 상기 전송에 이어서 요구된 플래시 메모리 관리 동작들이 수행될 수 있다. 액세스 프로파일의 또 다른 예로는 메모리 장치상에서의 인접한 비순차 메모리 위치들에 대한 신속한 액세스를 허용하는 비순차 모드 프로파일이 있다. 본 발명의 실시예들에 의한 메모리 장치는 현재 활성 상태에 있는 액세스 프로파일을 수용하기 위한 또 다른 레지스터를 추가로 포함할 수 있다. 이러한 프로파일은, 지원되는 사전에 정해진 프로파일들 중 어느 하나일 수 있으며, 상기 메모리 장치에 대한 현재의 액세스 동작들을 제어한다. 예를 들면, 그러한 레지스터는 호스트 시스템의 부트업 동안 그리고/또는 메모리 장치의 전력 공급 동안 활성화되는 디폴트 프로파일을 포함할 수 있다. 이러한 활성 상태의 프로파일은 메모리 장치가 전력 차단될 때까지 유효하게 유지될 수도 있고 상기 활성 상태의 프로파일이 본 발명의 실시예들에 따라 또 다른 프로파일로 대체될 수도 있다. 본 발명에 의한 메모리 장치의 런-타임 설정능력은 상기 현재 활성 상태에 있는 레지스터의 내용(content)들을 제1 세트의 레지스터들 상에 상주하는 사전에 정해진 프로파일들 중 하나로 대체시킴으로써 구현된다. 따라서, 새로운 타입의 메모리 액세스에 대한 요구가 생길 때, 적합한 프로파일을 활성화하도록 하는 커맨드가 발행될 수 있다. 상기 커맨드는 디폴트 프로파일을 포함하지만 이에 국한되지 않는 사전에 정해진 액세스 프로파일들 중 어느 하나를 활성화할 수 있다.
또 다른 실시예에 의하면, 여러 액세스 프로파일이 메모리 장치상으로 업데이트되거나 업로드될 수 있다. 예를 들면, 현재의 액세스 프로파일이 특정의 특징들 및 기능들을 추가하거나 제거하도록 증강(또는 새로운 버전으로 완전히 대체)될 수 있다. 변형적으로나 또는 추가로, 완전히 새로운 액세스 프로파일은 메모리 장치로 업로드됨으로써, 메모리 장치를 설정하는데 용이하게 사용될 수 있는 이용가능한 액세스 프로파일들의 개수가 증가하게 될 수 있다. 제한으로서가 아니라 예시로서, 액세스 프로파일은 액세스 프로파일을 구현하는데 필요한 로직(logic)을 추가로 포함하는 2진(binary) 파일로서 구현될 수 있다. 이러한 방식으로, 상기 액세스 프로파일은 최적화된 방식으로 특정의 액세스 요구들을 처리하는 기능을 수행하는 메모리 장치의 펌웨어 부분으로서 간주될 수 있다.
도 1 및 도 2는 본 발명의 실시예들이 구현될 수 있는 대표적인 하나의 전자 장치(12)를 보여준 도면들이다. 그러나, 여기서 이해하여야 할 점은 본 발명이 특정한 한가지의 타입의 장치에 국한되는 것으로 의도된 것이 아니라는 점이다. 실제로는, 본 발명의 여러 실시예가 메모리 장치를 포함하거나 메모리 장치에 액세스하는 임의의 독립형(stand-alone) 또는 내장형(embedded) 시스템에서 사용하기 위해 용이하게 적응될 수 있다. 도 1 및 도 2의 전자 장치(12)는 하우징(30), 액정 디스플레이의 형태를 이루는 디스플레이(32), 키패드(34), 마이크로폰(36), 이어피스(38), 배터리(40), 적외선 포트(42), 안테나(44), 한 실시예에 따른 UICC의 형태를 이루는 스마트 카드(46), 카드 판독기(48), 무선 인터페이스 회로(52), 코덱 회로(54), 제어기(56) 및 메모리(58)를 포함한다. 개별 회로들 및 요소들은 당업계, 예를 들면 노키아 이동 전화 범주에서 공지된 타입의 것들이다.
도 3은 본 발명의 한 실시예에 따른 메모리 장치의 런-타임 설정능력을 예시하는 대표적인 흐름도이다. 도 3에 예시되어 있는 바와 같이, 단계(100)에서 시스템이 부트업(boot up)될 때, 본 발명의 실시예들에 따른 메모리 장치는 단계(102)에서 디폴트 프로파일에 따라 자체적으로 편성한다. 도 3에서 사용된 대표적인 디폴트 프로파일은 상기 메모리 장치로부터의 대량의 순차 데이터의 판독을 수용하도록 상기 메모리 장치를 설정한다. 단계(104)에서, 상기 시스템은 대량의 순차 데이터를 판독하는데, 상기 대량의 순차 데이터는 예를 들면 호스트 장치의 운영 체계를 포함할 수 있다. 상기 대량의 판독 동작이 완료될 때, 상기 시스템은 단계(106)에서 유휴(idle) 상태에 진입한다. 유휴 상태 동안 메모리 액세스 동작들 대부분이 짧은 비순차 판독/기록 동작들을 포함할 가능성이 있기 때문에, 상기 메모리 장치는 단계(108)에서 짧은 비순차 데이터를 판독/기록하기 위한 액세스 프로파일을 활성화하도록 하는 커맨드를 수취한다. 단계(110)에서는, 상기 시스템이 대량의 순차 판독들/기록들을 요구한다. 제한으로서가 아니라 예시로서, 이러한 요구는 상기 시스템이 외부의 대용량 저장 장치에 접속될 때 생길 수 있다. 그러한 대용량의 저장 장치는 예를 들면 USB 메모리와 같은 독립형 메모리 장치, 또는 하나 이상의 대용량의 저장 컴포넌트들을 포함하는 PC 또는 다른 전자 장치를 포함할 수 있다. 외부의 대용량 저장 장치로/로부터의 대량의 데이터 전송들을 예상해서, 본 발명의 실시예들에 따른 메모리 장치는, 단계(112)에서 대량의 순차 데이터를 판독/기록하기 위해 최적화되는 액세스 프로파일을 활성화하도록 하는 커맨드를 수취한다. 단계(114)에서는, 상기 시스템이 대량의 순차 판독/기록 전송 중 적어도 일부분을 수행한다. 상기 대량의 데이터 액세스 동작들이 어떠한 간섭 없이 완료될 수 있지만, 한 대표적인 실시예에서는, 본 발명의 시스템이 단계(116)에 예시된 바와 같이 짧은 비순차 I/O 액세스 사이클들에서 상기 메모리 장치에 액세스해야 할 필요가 있을 수 있다. 본 발명의 한 실시예에 의하면, 단계(118)에서, 상기 메모리 장치는 긴 순차 데이터의 판독/기록에 관련된 자신의 현재 액세스 프로파일을 일시정지(suspend)하고, 짧은 비순차 데이터의 판독/기록을 위해 최적화되는 대체 액세스 프로파일을 활성화하도록 하는 커맨드를 수취할 수 있다. 일단 상기 시스템이 단계(120)에서 짧은 메모리 액세스 동작들을 완료하면, 상기 메모리 장치는, 단계(122)에서 대량의 순차 데이터의 판독/기록을 위해 상기 액세스 프로파일로 복귀하도록 하는 차후의 커맨드를 수취할 수 있다. 이리하여, 상기 시스템은 단계(124)에서 대량의 순차 데이터의 판독/기록을 재개할 수 있다.
위에서 언급한 바와 같이, 도 3에 예시된 바와 같은 본 발명의 대표적인 실시예는 짧은 I/O 액세스 동작들을 수행하는 동안 대량의 데이터 전송을 일시중지시킨다. 그러나, 몇몇 애플리케이션들에서는, 2가지 이상의 메모리 액세스 동작들을 병렬로 수행하는 것이 유리할 수 있다. 이를 위해, 도 4에는 2가지 이상의 메모리 액세스 동작들(및 그들에 대응하는 액세스 프로파일들)이 병렬로 구현될 수 있는 본 발명의 대체 실시예가 예시되어 있다. 도 4에서는, 단계들(200 내지 216)이 도 3에 예시된, 상기 단계들(200 내지 216)에 대응하는 단계들과 유사한 동작들을 나타낸다. 구체적으로 기술하면, 단계(200)에서 부트업될 때, 본 발명의 실시예들에 따른 메모리 장치는 단계(202)에서 디폴트 프로파일에 따라 자체적으로 편성한다. 도 4에서 사용된 대표적인 디폴트 프로파일은 상기 메모리 장치로부터의 대량의 순차 데이터의 판독을 수용하도록 상기 메모리 장치를 설정한다. 단계(204)에서, 시스템은 대량의 순차 데이터를 판독하는데, 상기 대량의 순차 데이터는 호스트 장치의 운영 체계를 포함할 수 있다. 상기 대량의 판독 동작이 완료될 때, 상기 시스템은 단계(206)에서 유휴 상태에 진입한다. 유휴 상태 동안 메모리 액세스 동작들 대부분이 짧은 비순차 판독/기록 동작들을 포함할 가능성이 있기 때문에, 상기 메모리 장치는 단계(208)에서 짧은 비순차 데이터를 판독/기록하기 위한 액세스 프로파일을 활성화하도록 하는 커맨드를 수취한다. 그 후에, 단계(210)에서는, 상기 시스템이 대량의 순차 판독들/기록들에 대한 액세스를 요구한다. 이러한 요구는 예를 들면 외부의 메모리 장치로/로부터의 대량의 데이터 전송들에 대비해서 생길 수 있다. 본 발명의 실시예들에 따른 메모리 장치는, 단계(212)에서 대량의 순차 데이터를 판독/기록하기 위해 최적화되는 액세스 프로파일을 활성화하도록 하는 커맨드를 수취한다. 단계(214)에서는, 상기 시스템이 대량의 순차 판독/기록 전송들 중 적어도 일부분을 수행한 후에, 상기 시스템이 단계(216)에서 짧은 판독/기록 액세스 사이클들에서 상기 메모리 장치에 액세스해야 할 필요가 있다. 도 3에 따른 본 발명의 대표적인 실시예와는 대조적으로, 도 4에 따른 본 발명의 실시예는 단계(220)에서 짧은 비순차 데이터의 판독/기록을 위한 병렬 액세스 프로파일을 활성화하도록 하는 커맨드를 본 발명의 실시예들에 따른 메모리 장치에 제공함으로써 메모리 액세스 모드들 모두를 수용한다. 따라서, 상기 시스템이 단계(218)에서 대량의 순차 데이터를 계속 판독/기록하는 동안, 상기 시스템이 단계(222)에서 짧은 메모리 액세스 동작들을 동시에(또는 병행 방식(interleaved fashion)으로) 수행할 수 있다.
도 4에 따른 본 발명의 실시예가 단지 2개의 동시적인 액세스 프로파일들과 관련하여 언급되었지만, 여기서 이해할 점은 유사한 동작들이 2개보다 많은 액세스 프로파일들의 병렬 구현을 허용하도록 수행될 수 있다는 점이다. 메모리 액세스 프로파일들의 한 특정의 병렬 구현은 현재의 JEDEC JC64 eMMC 버전 4.3 (JESD84)과 양립가능한 포맷으로 실현될 수 있다. JEDEC eMMC는 메모리 및 제어기 장치를 포함하는 표준화된 대용량의 저장 장치이다. 상기 제어기 장치는 논리 블록 할당 및 웨어 레벨링(wear leveling)과 같은 메모리 관련 블록 관리 기능들을 처리한다. 상기 메모리 및 호스트 장치 간의 통신은 또한 표준 프로토콜에 따라 상기 제어기에 의해 처리된다. 이러한 프로토콜은 다른 신호들 중에서 장치 초기화를 위해 그리고 호스트 장치 및 메모리 장치 간의 커맨드들의 전송을 위해 사용되는 양방향 커맨드 신호(CMD)를 정의한다. 좀더 구체적으로 기술하면, CMD23(SET_BLOCK_COUNT)은 블록들(판독/기록)의 개수 및 블록 판독/기록 커맨드를 위한 신뢰적 기록기 매개변수(reliable writer parameter)(기록)를 정의한다. CMD23은 32 비트 '인수 필드(argument field)'를 포함하는 데, 상기 32 비트 인수 필드 중, 비트 15 내지 0은 대응하는 판독/기록 커맨드를 위한 블록들의 개수를 설정하도록 허용된 것이며, 비트 30 내지 16은 스터프 비트(stuff bit)들로 지정된 것이다. 본 발명의 한 실시예에 의하면, 이러한 스터프 비트들은 상기 메모리 장치에 대해 다른 액세스 프로파일들을 지정하도록 활용될 수 있다. 제한으로서가 아니라 예시로서, 한 프로파일은 신속하고 인접한 데이터 액세스 모드에 대응하는 버스트 프로파일 모드로서 정의될 수 있다. 버스트 프로파일 모드에 있을 때, 상기 메모리 장치는, 모든 데이터를 수취한 직후에, "exit busy"를 표시하고 전송 모드를 "transfer state"로 설정할 수 있기 때문에 호스트 장치에 의한 차후의 액세스들의 보다 신속한 실행을 용이하게 한다. 그 외에도, 제1 액세스 프로파일에 대응하는 커맨드들이 여전히 실행되고 있는 동안, 상기 메모리 장치는 또한 호스트 장치가 서로 다른 액세스 프로파일에 대응하는 추가적인 커맨드들을 전송하는 것을 허용할 수 있다. 이러한 방식으로, I/O 동작들에서의 병렬 처리 수준이 확립된다. 더군다나, 액세스 우선순위 레벨들은 2개 이상의 프로파일들이 병렬로 실행하고 동시에 동일 메모리 자원에 대한 액세스를 요구하는 경우에 액세스 충돌들을 해결하도록 정해질 수 있다. 그러한 메모리 자원들의 예들로는 RAM 버퍼, 플래시 버스, 및 다른 메모리 자원들이 있다.
본 발명의 또 다른 실시예에 의하면, 미디어 장치 관련 액세스 프로파일은 상기 메모리 장치의 다른 파티션들과 관련이 있는 다른 제어 및/또는 설정 프로파일들을 포함하도록 적응될 수 있다. 그러한 파티션들은 상기 메모리 장치의 논리적 또는 물리적 파티션들을 포함할 수 있다. 예를 들면, 하나의 파티션은 비순차 판독/기록 동작들을 위해 설정될 수 있고 다른 한 파티션은 순차 액세스를 제공하도록 설정될 수 있다.
본 발명의 또 다른 실시예에 의하면, 메모리 액세스(예컨대, I/O 판독/기록) 커맨드는 그러한 액세스 커맨드에 대응하는 선호 액세스 프로파일을 지정하기 위한 메타데이터 부분을 포함하도록 설정될 수 있다. 예를 들면, 본 발명에 의한 시스템은 하나의 어드레스가 연속적으로 그리고 빈번하게 업데이트되고 있음을 인식할 수 있고, 그에 따라 상기 시스템이 그러한 메모리 커맨드에 대해 적합한 액세스 프로파일을 설정할 수 있다. 상기 메모리 장치는, 자신의 내부 구현들 및 능력들에 의존하여, 그와 같이 지원되는 특정의 액세스 동작들을 특정의 특징들을 갖는 물리적 메모리의 특정 섹션들에 매핑할 수 있다. 예를 들면, 그러한 매핑은 상기 물리적 메모리 중 내구성이 보다 뛰어나며 성능이 보다 우수한 부분, 또는 특정의 메모리 기법을 활용하는 메모리 부분, 또는 그와 같은 반복 액세스 동작들에 대해 보다 적절하게 설계된 개별적인 물리적 칩에 관련된 것일 수 있다. 따라서, 상기 메모리 장치의 펌웨어는 본 발명의 한 실시예의 액세스 프로파일 요구에 따라 소정의 동작을 취하여 I/O 동작을 서로 다른 방식으로 처리할 수 있다.
본 발명의 여러 실시예는 NAND, 대용량의 메모리, XiP, 및 유사한 장치들과 아울러 착탈식 메모리 카드들에 마찬가지로 적용가능하다.
본원 명세서에 기재된 여러 실시예는, 한 실시예에서 네트워크 환경들의 컴퓨터들에 의해 실행되는, 프로그램 코드와 같은 컴퓨터 실행가능 명령어들을 포함하는, 컴퓨터 판독가능 매체에 수록된 컴퓨터 프로그램 생성물에 의해 구현될 수 있는 방법적인 단계들 또는 프로세스들의 일반적인 문맥으로 설명될 수 있다. 컴퓨터 판독가능 매체는 판독 전용 메모리(Read Only Memory; ROM), 랜덤 액세스 메모리(Random Access Memory; RAM), 콤팩트 디스크(compact disc; CD)들, 디지털 다기능 디스크(digital versatile disc; DVD)들 등을 포함하지만, 이들에 국한되지 않는 착탈식 및 비-착탈식 저장 장치들을 포함할 수 있다. 일반적으로는, 프로그램 모듈들이 특정의 태스크들을 수행하거나 특정의 추상 데이터 타입들을 구현하는 루틴들, 프로그램들, 객체들, 컴포넌트들, 데이터 구조들 등을 포함할 수 있다. 컴퓨터 실행가능 명령어들, 관련 데이터 구조들, 및 프로그램 모듈들은 본원 명세서에 개시된 방법들의 단계들을 실행하기 위한 프로그램 코드의 예들을 나타낸다. 그러한 실행가능 명령어들 또는 관련 데이터 구조들의 특정의 시퀀스는 그러한 단계들 또는 프로세스들에서 설명된 기능들을 구현하기 위한 해당 동작들의 예들을 나타낸다.
앞서 언급된 실시예들의 설명은 예시 및 설명을 목적으로 제공된 것이다. 앞서 언급된 설명은 개시된 정확한 형태로 본 발명의 실시예들을 한정하거나 검토하도록 의도된 것이 아니며, 위의 교시들에 비추어 볼 때 변형 및 수정예들이 가능할 수도 있고 여러 실시예의 실시로부터 변형 및 수정예들이 도출될 수도 있다. 본원 명세서에서 논의된 실시예들은 당업자가 여러 실시예를 통해 그리고 고려된 특정 용도에 적합한 여러 변형을 통해 본 발명을 활용할 수 있도록 여러 실시예의 원리들 및 특성 및 그의 실제 적용예를 설명하기 위해 선택되어 기재된 것이다. 본원 명세서에 기재된 실시예들의 특징들은 방법들, 장치들, 모듈들, 시스템들, 및 컴퓨터 프로그램 생성물들의 가능한 모든 조합들로 결합될 수 있다.
요약하면, 본 발명의 한 실시예에서는 메모리 장치에 대한 액세스를 설정하는 방법이 제공되며, 상기 방법은 상기 메모리 장치와 관련이 있는 하나 이상의 액세스 프로파일들을 활성화하기 위한 하나 이상의 커맨드들을 수취하며, 그리고 상기 액세스 프로파일들 중 적어도 하나에 따라 상기 메모리 장치에 대한 액세스를 설정하는 것을 포함한다. 상기 하나 이상의 액세스 프로파일들은 비순차 액세스 모드 및 순차 액세스 모드 중 적어도 하나에 해당한다. 상기 액세스 프로파일들은 판독, 기록, 소거, 및 수정 속성 동작 중 적어도 하나에 해당한다. 상기 하나 이상의 커맨드들은 상기 커맨드에 대응하는 선호 액세스 프로파일을 지정하기 위한 메타데이터 부분을 포함한다. 상기 하나 이상의 액세스 프로파일들은 상기 메모리 장치 중 하나 이상의 파티션들과 관련이 있다. 상기 설정은 2개 이상의 액세스 프로파일들에 대해 병렬로 적응된다. 상기 메모리 장치에 대한 액세스의 설정 방법은 추가로 메모리 자원들에 대한 동시적인 액세스 충돌들을 해결하도록 액세스 우선순위 레벨들을 지정하는 것을 포함한다. 상기 메모리 장치는 대용량의 메모리 및 시스템 메모리 구현들을 이루도록 사용된다.
본 발명의 다른 한 실시예에서는 메모리 장치가 제공되며, 상기 메모리 장치는 상기 메모리 장치와 관련이 있는 하나 이상의 사전에 정해진 액세스 프로파일들을 저장하는 하나 이상의 레지스터들; 상기 메모리 장치와 관련이 있는 하나 이상의 액세스 프로파일들을 활성화하기 위한 하나 이상의 커맨드들을 수취하는 수취 수단; 및 상기 사전에 정해진 액세스 프로파일들 중 적어도 하나에 따라 상기 메모리 장치에 대한 액세스를 설정하는 설정 수단;을 포함한다. 상기 하나 이상의 액세스 프로파일들은 비순차 액세스 모드 및 순차 액세스 모드 중 적어도 하나에 해당한다. 상기 액세스 프로파일들은 판독, 기록, 소거, 및 수정 속성 동작 중 적어도 하나에 해당한다. 상기 하나 이상의 커맨드들은 상기 커맨드에 대응하는 선호 액세스 프로파일을 지정하기 위한 메타데이터 부분을 포함한다. 상기 선호 액세스 프로파일에 따라 특정의 메모리 위치가 활용된다. 상기 특정의 메모리 위치는 개별적인 물리적 메모리 칩을 포함한다. 상기 사전에 정해진 액세스 프로파일들 중 하나 이상은 상기 액세스 프로파일의 새로운 버전으로 업데이트된다.
본 발명의 또 다른 한 실시예에서는 컴퓨터 코드를 포함하는 컴퓨터 프로그램이 수록된 컴퓨터-판독가능 저장 매체가 제공되며, 상기 컴퓨터 코드는, 프로세서에 의해 실행될 때, 장치로 하여금 위에서 언급된 실시예에 따른 방법을 수행하게 한다.

Claims (1)

  1. 메모리에 대한 액세스를 설정하는 방법.
KR1020137002338A 2008-02-28 2009-01-30 메모리 장치의 활용 영역 확장 KR101468824B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US12/039,672 2008-02-28
US12/039,672 US8307180B2 (en) 2008-02-28 2008-02-28 Extended utilization area for a memory device
PCT/FI2009/050083 WO2009106680A1 (en) 2008-02-28 2009-01-30 Extended utilization area for a memory device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020107021534A Division KR101281326B1 (ko) 2008-02-28 2009-01-30 메모리 장치의 활용 영역 확장

Publications (2)

Publication Number Publication Date
KR20130028782A true KR20130028782A (ko) 2013-03-19
KR101468824B1 KR101468824B1 (ko) 2014-12-10

Family

ID=41014077

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020137002338A KR101468824B1 (ko) 2008-02-28 2009-01-30 메모리 장치의 활용 영역 확장
KR1020107021534A KR101281326B1 (ko) 2008-02-28 2009-01-30 메모리 장치의 활용 영역 확장

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1020107021534A KR101281326B1 (ko) 2008-02-28 2009-01-30 메모리 장치의 활용 영역 확장

Country Status (7)

Country Link
US (11) US8307180B2 (ko)
EP (2) EP2248023B1 (ko)
JP (7) JP5663720B2 (ko)
KR (2) KR101468824B1 (ko)
CN (2) CN104657284B (ko)
HK (1) HK1210296A1 (ko)
WO (1) WO2009106680A1 (ko)

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8307180B2 (en) 2008-02-28 2012-11-06 Nokia Corporation Extended utilization area for a memory device
US8874824B2 (en) 2009-06-04 2014-10-28 Memory Technologies, LLC Apparatus and method to share host system RAM with mass storage memory RAM
US8307151B1 (en) * 2009-11-30 2012-11-06 Micron Technology, Inc. Multi-partitioning feature on e-MMC
US8660608B2 (en) * 2010-11-12 2014-02-25 Apple Inc. Apparatus and methods for recordation of device history across multiple software emulations
CN102170548A (zh) * 2011-01-28 2011-08-31 杭州海康威视数字技术股份有限公司 互斥资源远程访问方法及数字硬盘录像机
US8751728B1 (en) 2011-04-29 2014-06-10 Western Digital Technologies, Inc. Storage system bus transfer optimization
JP2015507798A (ja) 2011-12-29 2015-03-12 メモリー テクノロジーズ リミティド ライアビリティ カンパニー メモリ・モジュールにおいてデータ・エンティティを消去するための方法
US9417998B2 (en) 2012-01-26 2016-08-16 Memory Technologies Llc Apparatus and method to provide cache move with non-volatile mass memory system
US9311226B2 (en) 2012-04-20 2016-04-12 Memory Technologies Llc Managing operational state data of a memory module using host memory in association with state change
US9009570B2 (en) * 2012-06-07 2015-04-14 Micron Technology, Inc. Integrity of an address bus
US8910017B2 (en) 2012-07-02 2014-12-09 Sandisk Technologies Inc. Flash memory with random partition
US9519428B2 (en) * 2012-09-26 2016-12-13 Qualcomm Incorporated Dynamically improving performance of a host memory controller and a memory device
US9569352B2 (en) 2013-03-14 2017-02-14 Sandisk Technologies Llc Storage module and method for regulating garbage collection operations based on write activity of a host
WO2015089488A1 (en) 2013-12-12 2015-06-18 Memory Technologies Llc Channel optimized storage modules
US9471254B2 (en) * 2014-04-16 2016-10-18 Sandisk Technologies Llc Storage module and method for adaptive burst mode
US9710198B2 (en) 2014-05-07 2017-07-18 Sandisk Technologies Llc Method and computing device for controlling bandwidth of swap operations
US9633233B2 (en) 2014-05-07 2017-04-25 Sandisk Technologies Llc Method and computing device for encrypting data stored in swap memory
US9665296B2 (en) 2014-05-07 2017-05-30 Sandisk Technologies Llc Method and computing device for using both volatile memory and non-volatile swap memory to pre-load a plurality of applications
US9928169B2 (en) 2014-05-07 2018-03-27 Sandisk Technologies Llc Method and system for improving swap performance
CN105337944B (zh) * 2014-08-12 2020-02-21 格马尔托股份有限公司 管理安全元件中的若干简档的方法
US10101763B2 (en) * 2015-07-29 2018-10-16 Sandisk Technologies Inc. Interface adjustment processes for a data storage device
CN110727399B (zh) * 2015-09-18 2021-09-03 华为技术有限公司 存储阵列管理方法及装置
US9977603B2 (en) * 2016-05-02 2018-05-22 Micron Technology, Inc. Memory devices for detecting known initial states and related methods and electronic systems
US9990158B2 (en) 2016-06-22 2018-06-05 Sandisk Technologies Llc Storage system and method for burst mode management using transfer RAM
KR102430983B1 (ko) 2017-09-22 2022-08-09 삼성전자주식회사 스토리지 장치 및 그 동작 방법
FR3099258B1 (fr) * 2019-07-26 2022-06-24 Idemia Identity & Security France Adaptation dynamique d’un environnement d’exécution d’élément sécurisé à des profils
US11516431B2 (en) 2020-07-30 2022-11-29 Microsoft Technology Licensing, Llc Meeting privacy protection system
US11600312B1 (en) * 2021-08-16 2023-03-07 Micron Technology, Inc. Activate commands for memory preparation

Family Cites Families (296)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3534338A (en) 1967-11-13 1970-10-13 Bell Telephone Labor Inc Computer graphics system
JPS59135563A (ja) 1983-01-24 1984-08-03 Hitachi Ltd デイスク・キヤツシユ装置を有する計算機システム
JPS59135563U (ja) 1983-02-28 1984-09-10 ダイセル化学工業株式会社 光学デイスク容器
CA1293819C (en) 1986-08-29 1991-12-31 Thinking Machines Corporation Very large scale computer
JPS6464073A (en) 1987-09-03 1989-03-09 Minolta Camera Kk Image memory
JPH0268671A (ja) * 1988-09-02 1990-03-08 Matsushita Electric Ind Co Ltd 画像メモリ
JP2804115B2 (ja) * 1988-09-19 1998-09-24 株式会社日立製作所 ディスクファイルシステム
JP2661224B2 (ja) 1988-12-23 1997-10-08 株式会社リコー メモリ増設方式
US5781753A (en) 1989-02-24 1998-07-14 Advanced Micro Devices, Inc. Semi-autonomous RISC pipelines for overlapped execution of RISC-like instructions within the multiple superscalar execution units of a processor having distributed pipeline control for speculative and out-of-order execution of complex instructions
JP3038781B2 (ja) * 1989-04-21 2000-05-08 日本電気株式会社 メモリアクセス制御回路
JPH0679293B2 (ja) 1990-10-15 1994-10-05 富士通株式会社 計算機システム
US5680570A (en) 1991-06-12 1997-10-21 Quantum Corporation Memory system with dynamically allocatable non-volatile storage capability
JP3407317B2 (ja) 1991-11-28 2003-05-19 株式会社日立製作所 フラッシュメモリを使用した記憶装置
WO1993018461A1 (en) 1992-03-09 1993-09-16 Auspex Systems, Inc. High-performance non-volatile ram protected write cache accelerator system
JPH06236681A (ja) * 1993-02-12 1994-08-23 Toshiba Corp 半導体記憶装置
US5809340A (en) * 1993-04-30 1998-09-15 Packard Bell Nec Adaptively generating timing signals for access to various memory devices based on stored profiles
CN1287377C (zh) 1994-06-07 2006-11-29 日立环球储存科技日本有限公司 对多种运作模式进行选择后进行记录/再生的信息存储设备
US5710931A (en) 1994-09-07 1998-01-20 Canon Kabushiki Kaisha Suspension state control for information processing devices such as battery powered computers
JP3687115B2 (ja) 1994-10-27 2005-08-24 ソニー株式会社 再生装置
JPH08161216A (ja) 1994-12-09 1996-06-21 Toshiba Corp メモリ高速クリア機能を持つ情報処理装置
US5586291A (en) 1994-12-23 1996-12-17 Emc Corporation Disk controller with volatile and non-volatile cache memories
EP0749063A3 (en) 1995-06-07 1999-01-13 International Business Machines Corporation Method and apparatus for suspend/resume operation in a computer
IT235879Y1 (it) 1995-06-14 2000-07-18 Olivetti & Co Spa Tastiera per l'introduzione di dati con posizionatore di traccia
US5845313A (en) 1995-07-31 1998-12-01 Lexar Direct logical block addressing flash memory mass storage architecture
US6393492B1 (en) 1995-11-03 2002-05-21 Texas Instruments Incorporated Method and arrangement for operating a mass memory storage peripheral computer device connected to a host computer
US5802069A (en) 1995-11-13 1998-09-01 Intel Corporation Implementing mass storage device functions using host processor memory
US5822553A (en) 1996-03-13 1998-10-13 Diamond Multimedia Systems, Inc. Multiple parallel digital data stream channel controller architecture
US5838873A (en) 1996-05-31 1998-11-17 Thomson Consumer Electronics, Inc. Packetized data formats for digital data storage media
US5805882A (en) 1996-07-19 1998-09-08 Compaq Computer Corporation Computer system and method for replacing obsolete or corrupt boot code contained within reprogrammable memory with new boot code supplied from an external source through a data port
JPH10228413A (ja) 1997-02-17 1998-08-25 Ge Yokogawa Medical Syst Ltd メモリアクセス制御方法および装置並びにメモリシステム
JPH10240607A (ja) * 1997-02-26 1998-09-11 Toshiba Corp メモリシステム
US5933626A (en) 1997-06-12 1999-08-03 Advanced Micro Devices, Inc. Apparatus and method for tracing microprocessor instructions
JPH11143643A (ja) 1997-11-06 1999-05-28 Sony Corp 再生装置、及びキャッシュ処理方法
US6226710B1 (en) 1997-11-14 2001-05-01 Utmc Microelectronic Systems Inc. Content addressable memory (CAM) engine
US5924097A (en) 1997-12-23 1999-07-13 Unisys Corporation Balanced input/output task management for use in multiprocessor transaction processing system
JP4310821B2 (ja) 1997-12-24 2009-08-12 ソニー株式会社 情報記録装置および方法
JP3990485B2 (ja) 1997-12-26 2007-10-10 株式会社ルネサステクノロジ 半導体不揮発性記憶装置
JPH11259357A (ja) 1998-03-09 1999-09-24 Seiko Epson Corp 半導体集積装置及び不揮発性メモリ書き込み方式
US6173425B1 (en) 1998-04-15 2001-01-09 Integrated Device Technology, Inc. Methods of testing integrated circuits to include data traversal path identification information and related status information in test data streams
US6067300A (en) 1998-06-11 2000-05-23 Cabletron Systems, Inc. Method and apparatus for optimizing the transfer of data packets between local area networks
JP3585091B2 (ja) * 1998-06-15 2004-11-04 富士通株式会社 記憶装置
US6021076A (en) 1998-07-16 2000-02-01 Rambus Inc Apparatus and method for thermal regulation in memory subsystems
KR100319713B1 (ko) * 1998-07-31 2002-04-22 윤종용 동기형반도체메모리장치의프로그램가능한모드레지스터
JP2000057039A (ja) 1998-08-03 2000-02-25 Canon Inc アクセス制御方法及び装置及びファイルシステム及び情報処理装置
US6721288B1 (en) 1998-09-16 2004-04-13 Openwave Systems Inc. Wireless mobile devices having improved operation during network unavailability
EP1125290A4 (en) 1998-09-28 2007-01-17 Squared G Inc T MULTI-BYBASS MASS MEMORY / MEMORY SYSTEM WITH OPTIONAL ACCESS
US6279114B1 (en) 1998-11-04 2001-08-21 Sandisk Corporation Voltage negotiation in a single host multiple cards system
JP2000181784A (ja) * 1998-12-18 2000-06-30 Hitachi Ltd 書き換え可能な不揮発性記憶装置
JP2001006379A (ja) 1999-06-16 2001-01-12 Fujitsu Ltd 複写、移動機能を有するフラッシュメモリ
US7702831B2 (en) 2000-01-06 2010-04-20 Super Talent Electronics, Inc. Flash memory controller for electronic data flash card
US7889544B2 (en) 2004-04-05 2011-02-15 Super Talent Electronics, Inc. High-speed controller for phase-change memory peripheral device
US6513094B1 (en) 1999-08-23 2003-01-28 Advanced Micro Devices, Inc. ROM/DRAM data bus sharing with write buffer and read prefetch activity
JP2001067786A (ja) * 1999-08-30 2001-03-16 Matsushita Electric Ind Co Ltd 記録再生装置
US6757797B1 (en) 1999-09-30 2004-06-29 Fujitsu Limited Copying method between logical disks, disk-storage system and its storage medium
US6665747B1 (en) 1999-10-22 2003-12-16 Sun Microsystems, Inc. Method and apparatus for interfacing with a secondary storage system
WO2001035200A1 (en) 1999-11-09 2001-05-17 Advanced Micro Devices, Inc. Dynamically adjusting a processor's operational parameters according to its environment
US20060075395A1 (en) 2004-10-01 2006-04-06 Lee Charles C Flash card system
US7552251B2 (en) * 2003-12-02 2009-06-23 Super Talent Electronics, Inc. Single-chip multi-media card/secure digital (MMC/SD) controller reading power-on boot code from integrated flash memory for user storage
US6609182B1 (en) 2000-01-20 2003-08-19 Microsoft Corporation Smart hibernation on an operating system with page translation
JP3955712B2 (ja) 2000-03-03 2007-08-08 株式会社ルネサステクノロジ 半導体装置
JP4524439B2 (ja) * 2000-03-30 2010-08-18 ラウンド ロック リサーチ、エルエルシー ゼロレイテンシ機能、ゼロバスターンアラウンド機能を有するシンクロナスフラッシュメモリ
US6785764B1 (en) 2000-05-11 2004-08-31 Micron Technology, Inc. Synchronous flash memory with non-volatile mode register
US20020000931A1 (en) 2000-04-14 2002-01-03 Mark Petronic User interface for a two-way satellite communication system
US6396744B1 (en) 2000-04-25 2002-05-28 Multi Level Memory Technology Flash memory with dynamic refresh
US6681304B1 (en) 2000-06-30 2004-01-20 Intel Corporation Method and device for providing hidden storage in non-volatile memory
US6721843B1 (en) 2000-07-07 2004-04-13 Lexar Media, Inc. Flash memory architecture implementing simultaneously programmable multiple flash memory banks that are host compatible
JP2002023962A (ja) 2000-07-07 2002-01-25 Fujitsu Ltd ディスク装置及び制御方法
JP3965874B2 (ja) 2000-07-17 2007-08-29 セイコーエプソン株式会社 記録媒体に二液を用いて印刷する記録方法、この記録方法によって印刷された記録物、およびこの記録方法を実行する手段を備えた記録装置
GB2381626B (en) * 2000-07-18 2005-02-09 Intel Corp Controlling access to multiple isolated memories in an isolated execution environment
AU2001291198A1 (en) 2000-09-25 2002-04-08 Stepan Company Alkoxylated phosphate esters useful as secondary adhesion promoters, internal mold release agents and viscosity modifiers
JP2002108691A (ja) * 2000-09-29 2002-04-12 Mitsubishi Electric Corp 半導体記憶装置および半導体記憶装置の制御方法
US6804763B1 (en) 2000-10-17 2004-10-12 Igt High performance battery backed ram interface
EP1199723B1 (en) * 2000-10-18 2008-12-31 STMicroelectronics S.r.l. Interlaced memory device with random or sequential access
US6801994B2 (en) * 2000-12-20 2004-10-05 Microsoft Corporation Software management systems and methods for automotive computing devices
US6934254B2 (en) 2001-01-18 2005-08-23 Motorola, Inc. Method and apparatus for dynamically allocating resources in a communication system
US6510488B2 (en) * 2001-02-05 2003-01-21 M-Systems Flash Disk Pioneers Ltd. Method for fast wake-up of a flash memory system
JP4722305B2 (ja) * 2001-02-27 2011-07-13 富士通セミコンダクター株式会社 メモリシステム
US6779045B2 (en) 2001-03-21 2004-08-17 Intel Corporation System and apparatus for increasing the number of operations per transmission for a media management system
US6990571B2 (en) 2001-04-25 2006-01-24 Intel Corporation Method for memory optimization in a digital signal processor
JP2002351741A (ja) * 2001-05-30 2002-12-06 Matsushita Electric Ind Co Ltd 半導体集積回路装置
US6732221B2 (en) 2001-06-01 2004-05-04 M-Systems Flash Disk Pioneers Ltd Wear leveling of static areas in flash memory
JP4370063B2 (ja) 2001-06-27 2009-11-25 富士通マイクロエレクトロニクス株式会社 半導体記憶装置の制御装置および半導体記憶装置の制御方法
US6920540B2 (en) 2001-10-22 2005-07-19 Rambus Inc. Timing calibration apparatus and method for a memory device signaling system
JP2003150445A (ja) 2001-11-13 2003-05-23 Fujitsu Ltd 外部記憶装置を有するコンピュータシステム
US6842829B1 (en) 2001-12-06 2005-01-11 Lsi Logic Corporation Method and apparatus to manage independent memory systems as a shared volume
US6754129B2 (en) * 2002-01-24 2004-06-22 Micron Technology, Inc. Memory module with integrated bus termination
US7085866B1 (en) 2002-02-19 2006-08-01 Hobson Richard F Hierarchical bus structure and memory access protocol for multiprocessor systems
FI115562B (fi) 2002-03-27 2005-05-31 Nokia Corp Menetelmä ja järjestelmä tehonkulutuksen määrittämiseksi elektroniikkalaitteen yhteydessä ja elektroniikkalaite
US6892311B2 (en) 2002-05-08 2005-05-10 Dell Usa, L.P. System and method for shutting down a host and storage enclosure if the status of the storage enclosure is in a first condition and is determined that the storage enclosure includes a critical storage volume
AU2002304404A1 (en) * 2002-05-31 2003-12-19 Nokia Corporation Method and memory adapter for handling data of a mobile device using non-volatile memory
JP2004021669A (ja) 2002-06-18 2004-01-22 Sanyo Electric Co Ltd 転送制御システム、転送制御装置、記録装置および転送制御方法
JP2004062928A (ja) 2002-07-25 2004-02-26 Hitachi Ltd 磁気ディスク装置及び記憶システム
JP4111789B2 (ja) 2002-09-13 2008-07-02 富士通株式会社 半導体記憶装置の制御方法及び半導体記憶装置
US6901298B1 (en) 2002-09-30 2005-05-31 Rockwell Automation Technologies, Inc. Saving and restoring controller state and context in an open operating system
EP1552411A2 (en) 2002-10-08 2005-07-13 Koninklijke Philips Electronics N.V. Integrated circuit and method for exchanging data
US7181611B2 (en) 2002-10-28 2007-02-20 Sandisk Corporation Power management block for use in a non-volatile memory system
US20040088474A1 (en) 2002-10-30 2004-05-06 Lin Jin Shin NAND type flash memory disk device and method for detecting the logical address
KR20050075764A (ko) 2002-10-31 2005-07-21 링 테크노로지 엔터프라이즈, 엘엘씨 스토리지 시스템에 관한 방법 및 시스템
US7949777B2 (en) 2002-11-01 2011-05-24 Avid Technology, Inc. Communication protocol for controlling transfer of temporal data over a bus between devices in synchronization with a periodic reference signal
US7478248B2 (en) 2002-11-27 2009-01-13 M-Systems Flash Disk Pioneers, Ltd. Apparatus and method for securing data on a portable storage device
US7290093B2 (en) 2003-01-07 2007-10-30 Intel Corporation Cache memory to support a processor's power mode of operation
US7181574B1 (en) 2003-01-30 2007-02-20 Veritas Operating Corporation Server cluster using informed prefetching
FI117489B (fi) 2003-02-07 2006-10-31 Nokia Corp Menetelmä muistikortin osoittamiseksi, muistikorttia käyttävä järjestelmä, ja muistikortti
WO2004084231A1 (en) 2003-03-19 2004-09-30 Koninklijke Philips Electronics N.V. Universal memory device having a profil storage unit
US7233335B2 (en) 2003-04-21 2007-06-19 Nividia Corporation System and method for reserving and managing memory spaces in a memory resource
US20040230317A1 (en) * 2003-05-15 2004-11-18 Sun Microsystems, Inc. Method, system, and program for allocating storage resources
US6981123B2 (en) 2003-05-22 2005-12-27 Seagate Technology Llc Device-managed host buffer
EP1482412B1 (en) 2003-05-30 2006-08-23 Agilent Technologies Inc Shared storage arbitration
US7231537B2 (en) * 2003-07-03 2007-06-12 Micron Technology, Inc. Fast data access mode in a memory device
KR100532448B1 (ko) 2003-07-12 2005-11-30 삼성전자주식회사 메모리의 리프레시 주기를 제어하는 메모리 컨트롤러 및리프레시 주기 제어 방법
US7822105B2 (en) 2003-09-02 2010-10-26 Sirf Technology, Inc. Cross-correlation removal of carrier wave jamming signals
US20050071570A1 (en) 2003-09-26 2005-03-31 Takasugl Robin Alexis Prefetch controller for controlling retrieval of data from a data storage device
US7321958B2 (en) 2003-10-30 2008-01-22 International Business Machines Corporation System and method for sharing memory by heterogeneous processors
US7120766B2 (en) 2003-12-22 2006-10-10 Inernational Business Machines Corporation Apparatus and method to initialize information disposed in an information storage and retrieval system
US7594135B2 (en) 2003-12-31 2009-09-22 Sandisk Corporation Flash memory system startup operation
DE502004005699D1 (de) 2004-02-27 2008-01-24 Orga Systems Gmbh Vorrichtung und Verfahren zur Aktualisierung der Konfiguration des Datenspeichers der Chipkarte eines mobilen Endgeräts
US20050204113A1 (en) 2004-03-09 2005-09-15 International Business Machines Corp. Method, system and storage medium for dynamically selecting a page management policy for a memory controller
WO2005088468A2 (en) 2004-03-10 2005-09-22 Koninklijke Philips Electronics N.V. Integrated circuit and method for memory access control
JP4402997B2 (ja) 2004-03-26 2010-01-20 株式会社日立製作所 ストレージ装置
EP1870814B1 (en) 2006-06-19 2014-08-13 Texas Instruments France Method and apparatus for secure demand paging for processor devices
US7152801B2 (en) 2004-04-16 2006-12-26 Sandisk Corporation Memory cards having two standard sets of contacts
JP2005309653A (ja) 2004-04-20 2005-11-04 Hitachi Global Storage Technologies Netherlands Bv ディスク装置及びキャッシュ制御方法
US20070234006A1 (en) 2004-04-26 2007-10-04 Koninklijke Philips Electronics, N.V. Integrated Circuit and Metod for Issuing Transactions
US7877569B2 (en) 2004-04-28 2011-01-25 Panasonic Corporation Reduction of fragmentation in nonvolatile memory using alternate address mapping
US7480749B1 (en) 2004-05-27 2009-01-20 Nvidia Corporation Main memory as extended disk buffer memory
US7958292B2 (en) 2004-06-23 2011-06-07 Marvell World Trade Ltd. Disk drive system on chip with integrated buffer memory and support for host memory access
JP4768237B2 (ja) 2004-06-25 2011-09-07 株式会社東芝 携帯可能電子装置及び携帯可能電子装置の制御方法
US7380095B2 (en) 2004-06-30 2008-05-27 Intel Corporation System and method for simulating real-mode memory access with access to extended memory
US7427027B2 (en) 2004-07-28 2008-09-23 Sandisk Corporation Optimized non-volatile storage systems
US8490102B2 (en) * 2004-07-29 2013-07-16 International Business Machines Corporation Resource allocation management using IOC token requestor logic
US7233538B1 (en) 2004-08-02 2007-06-19 Sun Microsystems, Inc. Variable memory refresh rate for DRAM
US8843727B2 (en) 2004-09-30 2014-09-23 Intel Corporation Performance enhancement of address translation using translation tables covering large address spaces
US7334107B2 (en) 2004-09-30 2008-02-19 Intel Corporation Caching support for direct memory access address translation
US20060120235A1 (en) 2004-12-06 2006-06-08 Teac Aerospace Technologies System and method of erasing non-volatile recording media
US20060119602A1 (en) 2004-12-07 2006-06-08 Fisher Andrew J Address based graphics protocol
US7243173B2 (en) 2004-12-14 2007-07-10 Rockwell Automation Technologies, Inc. Low protocol, high speed serial transfer for intra-board or inter-board data communication
JP2006195569A (ja) * 2005-01-11 2006-07-27 Sony Corp 記憶装置
KR100684942B1 (ko) * 2005-02-07 2007-02-20 삼성전자주식회사 복수의 사상 기법들을 채용한 적응형 플래시 메모리 제어장치 및 그것을 포함한 플래시 메모리 시스템
US7450456B2 (en) 2005-03-30 2008-11-11 Intel Corporation Temperature determination and communication for multiple devices of a memory module
KR100626391B1 (ko) 2005-04-01 2006-09-20 삼성전자주식회사 원낸드 플래시 메모리 및 그것을 포함한 데이터 처리시스템
US7206230B2 (en) 2005-04-01 2007-04-17 Sandisk Corporation Use of data latches in cache operations of non-volatile memories
US7275140B2 (en) 2005-05-12 2007-09-25 Sandisk Il Ltd. Flash memory management method that is resistant to data corruption by power loss
KR100706246B1 (ko) 2005-05-24 2007-04-11 삼성전자주식회사 읽기 성능을 향상시킬 수 있는 메모리 카드
JP2006343923A (ja) * 2005-06-08 2006-12-21 Fujitsu Ltd ディスク記録装置
US20060288130A1 (en) 2005-06-21 2006-12-21 Rajesh Madukkarumukumana Address window support for direct memory access translation
US7610445B1 (en) 2005-07-18 2009-10-27 Palm, Inc. System and method for improving data integrity and memory performance using non-volatile media
US7984084B2 (en) 2005-08-03 2011-07-19 SanDisk Technologies, Inc. Non-volatile memory with scheduled reclaim operations
US7571295B2 (en) * 2005-08-04 2009-08-04 Intel Corporation Memory manager for heterogeneous memory control
JP4305429B2 (ja) 2005-08-18 2009-07-29 トヨタ自動車株式会社 インホイールサスペンション
JP2007052717A (ja) 2005-08-19 2007-03-01 Fujitsu Ltd データ転送装置およびデータ転送方法
JP4433311B2 (ja) * 2005-09-12 2010-03-17 ソニー株式会社 半導体記憶装置、電子機器及びモード設定方法
JP4685567B2 (ja) * 2005-09-15 2011-05-18 株式会社日立製作所 情報処理装置によるサービス提供システム
KR100673013B1 (ko) * 2005-09-21 2007-01-24 삼성전자주식회사 메모리 컨트롤러 및 그것을 포함한 데이터 처리 시스템
US20070079015A1 (en) 2005-09-30 2007-04-05 Intel Corporation Methods and arrangements to interface a data storage device
CN107358974A (zh) 2005-09-30 2017-11-17 考文森智财管理公司 多个独立的串行链接存储器
JP4903415B2 (ja) 2005-10-18 2012-03-28 株式会社日立製作所 記憶制御システム及び記憶制御方法
JP2007115382A (ja) * 2005-10-24 2007-05-10 Renesas Technology Corp 半導体集回路、記憶装置、及び制御プログラム
US7783845B2 (en) 2005-11-14 2010-08-24 Sandisk Corporation Structures for the management of erase operations in non-volatile memories
JP2007156597A (ja) 2005-12-01 2007-06-21 Hitachi Ltd ストレージ装置
US20070136523A1 (en) 2005-12-08 2007-06-14 Bonella Randy M Advanced dynamic disk memory module special operations
US20070147115A1 (en) 2005-12-28 2007-06-28 Fong-Long Lin Unified memory and controller
US7492368B1 (en) 2006-01-24 2009-02-17 Nvidia Corporation Apparatus, system, and method for coalescing parallel memory requests
US20070226795A1 (en) 2006-02-09 2007-09-27 Texas Instruments Incorporated Virtual cores and hardware-supported hypervisor integrated circuits, systems, methods and processes of manufacture
JP4887824B2 (ja) * 2006-02-16 2012-02-29 富士通セミコンダクター株式会社 メモリシステム
US7951008B2 (en) 2006-03-03 2011-05-31 Igt Non-volatile memory management technique implemented in a gaming machine
JP4167695B2 (ja) 2006-03-28 2008-10-15 株式会社Snkプレイモア 遊技機
US7925860B1 (en) 2006-05-11 2011-04-12 Nvidia Corporation Maximized memory throughput using cooperative thread arrays
KR101392609B1 (ko) 2006-05-23 2014-05-08 컨버전트 인텔렉츄얼 프로퍼티 매니지먼트 인코포레이티드 직렬로 상호접속된 장치에 대해 장치 식별자를 확립하는 기기 및 방법
US7753281B2 (en) * 2006-06-01 2010-07-13 Hewlett-Packard Development Company, L.P. System and method of updating a first version of a data file in a contactless flash memory device
JP4182993B2 (ja) 2006-06-30 2008-11-19 Tdk株式会社 メモリコントローラ及びメモリコントローラを備えるフラッシュメモリシステム、並びにフラッシュメモリの制御方法
WO2008016170A1 (en) 2006-07-31 2008-02-07 Kabushiki Kaisha Toshiba Nonvolatile memory system, and data read/write method for nonvolatile memory system
US7676702B2 (en) 2006-08-14 2010-03-09 International Business Machines Corporation Preemptive data protection for copy services in storage systems and applications
US9798528B2 (en) 2006-09-13 2017-10-24 International Business Machines Corporation Software solution for cooperative memory-side and processor-side data prefetching
US20080081609A1 (en) 2006-09-29 2008-04-03 Motorola, Inc. Method and system for associating a user profile to a sim card
US20080082714A1 (en) 2006-09-29 2008-04-03 Nasa Hq's. Systems, methods and apparatus for flash drive
US7787870B2 (en) * 2006-09-29 2010-08-31 Motorola, Inc. Method and system for associating a user profile to a caller identifier
JP4933211B2 (ja) 2006-10-10 2012-05-16 株式会社日立製作所 ストレージ装置、制御装置及び制御方法
US8935302B2 (en) 2006-12-06 2015-01-13 Intelligent Intellectual Property Holdings 2 Llc Apparatus, system, and method for data block usage information synchronization for a non-volatile storage volume
TWM317043U (en) * 2006-12-27 2007-08-11 Genesys Logic Inc Cache device of the flash memory address transformation layer
TWI463321B (zh) 2007-01-10 2014-12-01 Mobile Semiconductor Corp 用於改善外部計算裝置效能的調適性記憶體系統
KR100849182B1 (ko) 2007-01-22 2008-07-30 삼성전자주식회사 반도체 카드 패키지 및 그 제조방법
KR100896181B1 (ko) * 2007-01-26 2009-05-12 삼성전자주식회사 임베디드 낸드 플래시 메모리 제어 장치 및 방법
US8312559B2 (en) 2007-01-26 2012-11-13 Hewlett-Packard Development Company, L.P. System and method of wireless security authentication
KR100823171B1 (ko) 2007-02-01 2008-04-18 삼성전자주식회사 파티션된 플래시 변환 계층을 갖는 컴퓨터 시스템 및플래시 변환 계층의 파티션 방법
KR100881052B1 (ko) 2007-02-13 2009-01-30 삼성전자주식회사 플래시 메모리의 매핑 테이블 검색 시스템 및 그에 따른검색방법
US20080235477A1 (en) 2007-03-19 2008-09-25 Rawson Andrew R Coherent data mover
JP2008250718A (ja) 2007-03-30 2008-10-16 Toshiba Corp 不揮発性キャッシュメモリを用いた記憶装置とその制御方法
JP2008250961A (ja) * 2007-03-30 2008-10-16 Nec Corp 記憶媒体の制御装置、データ記憶装置、データ記憶システム、方法、及び制御プログラム
US7760569B2 (en) 2007-04-05 2010-07-20 Qimonda Ag Semiconductor memory device with temperature control
KR100855578B1 (ko) 2007-04-30 2008-09-01 삼성전자주식회사 반도체 메모리 소자의 리프레시 주기 제어회로 및 리프레시주기 제어방법
CA2686313C (en) 2007-05-07 2012-10-02 Vorne Industries, Inc. Method and system for extending the capabilities of embedded devices through network clients
US7606944B2 (en) 2007-05-10 2009-10-20 Dot Hill Systems Corporation Dynamic input/output optimization within a storage controller
JP2009003783A (ja) 2007-06-22 2009-01-08 Toshiba Corp 不揮発性メモリの制御装置及び制御方法及び記憶装置
JP5012898B2 (ja) 2007-07-18 2012-08-29 富士通株式会社 メモリリフレッシュ装置およびメモリリフレッシュ方法
WO2009016832A1 (ja) * 2007-07-31 2009-02-05 Panasonic Corporation 不揮発性記憶装置および不揮発性記憶システム
US8166238B2 (en) 2007-10-23 2012-04-24 Samsung Electronics Co., Ltd. Method, device, and system for preventing refresh starvation in shared memory bank
US7730248B2 (en) 2007-12-13 2010-06-01 Texas Instruments Incorporated Interrupt morphing and configuration, circuits, systems and processes
US8185685B2 (en) 2007-12-14 2012-05-22 Hitachi Global Storage Technologies Netherlands B.V. NAND flash module replacement for DRAM module
US8880483B2 (en) 2007-12-21 2014-11-04 Sandisk Technologies Inc. System and method for implementing extensions to intelligently manage resources of a mass storage system
KR101077339B1 (ko) 2007-12-28 2011-10-26 가부시끼가이샤 도시바 반도체 기억 장치
US8892831B2 (en) * 2008-01-16 2014-11-18 Apple Inc. Memory subsystem hibernation
US8332572B2 (en) 2008-02-05 2012-12-11 Spansion Llc Wear leveling mechanism using a DRAM buffer
US8209463B2 (en) * 2008-02-05 2012-06-26 Spansion Llc Expansion slots for flash memory based random access memory subsystem
US7962684B2 (en) 2008-02-14 2011-06-14 Sandisk Corporation Overlay management in a flash memory storage device
US8180975B2 (en) 2008-02-26 2012-05-15 Microsoft Corporation Controlling interference in shared memory systems using parallelism-aware batch scheduling
JP4672742B2 (ja) * 2008-02-27 2011-04-20 株式会社東芝 メモリコントローラおよびメモリシステム
US8307180B2 (en) 2008-02-28 2012-11-06 Nokia Corporation Extended utilization area for a memory device
JP4643667B2 (ja) 2008-03-01 2011-03-02 株式会社東芝 メモリシステム
US8775718B2 (en) 2008-05-23 2014-07-08 Netapp, Inc. Use of RDMA to access non-volatile solid-state memory in a network storage system
US8099522B2 (en) 2008-06-09 2012-01-17 International Business Machines Corporation Arrangements for I/O control in a virtualized system
KR101456976B1 (ko) 2008-06-09 2014-11-03 삼성전자 주식회사 메모리 테스트 디바이스 및 메모리 테스트 방법
US20090313420A1 (en) 2008-06-13 2009-12-17 Nimrod Wiesz Method for saving an address map in a memory device
US9223642B2 (en) 2013-03-15 2015-12-29 Super Talent Technology, Corp. Green NAND device (GND) driver with DRAM data persistence for enhanced flash endurance and performance
US8166229B2 (en) * 2008-06-30 2012-04-24 Intel Corporation Apparatus and method for multi-level cache utilization
US8139430B2 (en) 2008-07-01 2012-03-20 International Business Machines Corporation Power-on initialization and test for a cascade interconnect memory system
WO2010020992A1 (en) 2008-08-21 2010-02-25 Xsignnet Ltd. Storage system and method of operating thereof
CN101667103B (zh) 2008-09-01 2011-05-04 智微科技股份有限公司 磁盘阵列5控制器及存取方法
US8103830B2 (en) 2008-09-30 2012-01-24 Intel Corporation Disabling cache portions during low voltage operations
US8181046B2 (en) * 2008-10-29 2012-05-15 Sandisk Il Ltd. Transparent self-hibernation of non-volatile memory system
US8316201B2 (en) 2008-12-18 2012-11-20 Sandisk Il Ltd. Methods for executing a command to write data from a source location to a destination location in a memory device
US8639874B2 (en) 2008-12-22 2014-01-28 International Business Machines Corporation Power management of a spare DRAM on a buffered DIMM by issuing a power on/off command to the DRAM device
US8239613B2 (en) 2008-12-30 2012-08-07 Intel Corporation Hybrid memory device
US8094500B2 (en) 2009-01-05 2012-01-10 Sandisk Technologies Inc. Non-volatile memory and method with write cache partitioning
US8832354B2 (en) 2009-03-25 2014-09-09 Apple Inc. Use of host system resources by memory controller
US8533445B2 (en) 2009-04-21 2013-09-10 Hewlett-Packard Development Company, L.P. Disabling a feature that prevents access to persistent secondary storage
DE112009004621B4 (de) 2009-05-04 2018-08-23 Hewlett-Packard Development Company, L.P. Speichervorrichtungs-LöschbefehI mit einem Steuerfeld, das durch eine Anforderer-Vorrichtung steuerbar ist
US8806144B2 (en) 2009-05-12 2014-08-12 Stec, Inc. Flash storage device with read cache
US8250282B2 (en) 2009-05-14 2012-08-21 Micron Technology, Inc. PCM memories for storage bus interfaces
US8180981B2 (en) * 2009-05-15 2012-05-15 Oracle America, Inc. Cache coherent support for flash in a memory hierarchy
US8533437B2 (en) 2009-06-01 2013-09-10 Via Technologies, Inc. Guaranteed prefetch instruction
US8874824B2 (en) 2009-06-04 2014-10-28 Memory Technologies, LLC Apparatus and method to share host system RAM with mass storage memory RAM
US20100332922A1 (en) 2009-06-30 2010-12-30 Mediatek Inc. Method for managing device and solid state disk drive utilizing the same
JP2011022657A (ja) 2009-07-13 2011-02-03 Fujitsu Ltd メモリシステムおよび情報処理装置
JP2011028537A (ja) 2009-07-27 2011-02-10 Buffalo Inc 外部記憶装置へのアクセスを高速化する方法および外部記憶システム
JP5362010B2 (ja) 2009-07-29 2013-12-11 パナソニック株式会社 メモリ装置、ホスト装置およびメモリシステム
US8266481B2 (en) 2009-07-29 2012-09-11 Stec, Inc. System and method of wear-leveling in flash storage
US8453021B2 (en) 2009-07-29 2013-05-28 Stec, Inc. Wear leveling in solid-state device
JP2011039849A (ja) 2009-08-12 2011-02-24 Canon Inc 情報処理装置及びその制御方法、並びにプログラム
US8667225B2 (en) 2009-09-11 2014-03-04 Advanced Micro Devices, Inc. Store aware prefetching for a datastream
US9952977B2 (en) 2009-09-25 2018-04-24 Nvidia Corporation Cache operations and policies for a multi-threaded client
US9003159B2 (en) 2009-10-05 2015-04-07 Marvell World Trade Ltd. Data caching in non-volatile memory
JP2011082911A (ja) 2009-10-09 2011-04-21 Sony Corp 周辺機器および機器接続システム
JP5526697B2 (ja) 2009-10-14 2014-06-18 ソニー株式会社 ストレージ装置およびメモリシステム
KR101602939B1 (ko) 2009-10-16 2016-03-15 삼성전자주식회사 불휘발성 메모리 시스템 및 그것의 데이터 관리 방법
KR101638061B1 (ko) 2009-10-27 2016-07-08 삼성전자주식회사 플래시 메모리 시스템 및 그것의 플래시 조각 모음 방법
US8335897B2 (en) 2009-12-15 2012-12-18 Seagate Technology Llc Data storage management in heterogeneous memory systems
US8443263B2 (en) 2009-12-30 2013-05-14 Sandisk Technologies Inc. Method and controller for performing a copy-back operation
US8364886B2 (en) 2010-01-26 2013-01-29 Seagate Technology Llc Verifying whether metadata identifies a most current version of stored data in a memory space
US8255617B2 (en) 2010-01-26 2012-08-28 Seagate Technology Llc Maintaining data integrity in a data storage device
US9128718B1 (en) 2010-03-29 2015-09-08 Amazon Technologies, Inc. Suspend using internal rewriteable memory
US8291172B2 (en) 2010-04-27 2012-10-16 Via Technologies, Inc. Multi-modal data prefetcher
JP4988007B2 (ja) 2010-05-13 2012-08-01 株式会社東芝 情報処理装置およびドライバ
US8966176B2 (en) 2010-05-27 2015-02-24 Sandisk Il Ltd. Memory management storage to a host device
KR101734204B1 (ko) 2010-06-01 2017-05-12 삼성전자주식회사 프로그램 시퀀서를 포함하는 플래시 메모리 장치 및 시스템, 그리고 그것의 프로그램 방법
US8397101B2 (en) 2010-06-03 2013-03-12 Seagate Technology Llc Ensuring a most recent version of data is recovered from a memory
US8826051B2 (en) 2010-07-26 2014-09-02 Apple Inc. Dynamic allocation of power budget to a system having non-volatile memory and a processor
WO2012021380A2 (en) 2010-08-13 2012-02-16 Rambus Inc. Fast-wake memory
KR101736384B1 (ko) 2010-09-29 2017-05-16 삼성전자주식회사 비휘발성 메모리 시스템
US8938574B2 (en) 2010-10-26 2015-01-20 Lsi Corporation Methods and systems using solid-state drives as storage controller cache memory
TWI417727B (zh) 2010-11-22 2013-12-01 Phison Electronics Corp 記憶體儲存裝置、其記憶體控制器與回應主機指令的方法
EP2652623B1 (en) 2010-12-13 2018-08-01 SanDisk Technologies LLC Apparatus, system, and method for auto-commit memory
GB2486738B (en) 2010-12-24 2018-09-19 Qualcomm Technologies Int Ltd Instruction execution
US20120179874A1 (en) 2011-01-07 2012-07-12 International Business Machines Corporation Scalable cloud storage architecture
US10631246B2 (en) 2011-02-14 2020-04-21 Microsoft Technology Licensing, Llc Task switching on mobile devices
US8694764B2 (en) 2011-02-24 2014-04-08 Microsoft Corporation Multi-phase resume from hibernate
US8706955B2 (en) 2011-07-01 2014-04-22 Apple Inc. Booting a memory device from a host
US20130007348A1 (en) 2011-07-01 2013-01-03 Apple Inc. Booting Raw Memory from a Host
US9645758B2 (en) 2011-07-22 2017-05-09 Sandisk Technologies Llc Apparatus, system, and method for indexing data of an append-only, log-based structure
US9141394B2 (en) 2011-07-29 2015-09-22 Marvell World Trade Ltd. Switching between processor cache and random-access memory
TWI521343B (zh) 2011-08-01 2016-02-11 Toshiba Kk An information processing device, a semiconductor memory device, and a semiconductor memory device
JP5762930B2 (ja) 2011-11-17 2015-08-12 株式会社東芝 情報処理装置および半導体記憶装置
EP2631916B1 (en) 2011-09-06 2015-08-26 Huawei Technologies Co., Ltd. Data deletion method and apparatus
US8719464B2 (en) 2011-11-30 2014-05-06 Advanced Micro Device, Inc. Efficient memory and resource management
US20130145055A1 (en) 2011-12-02 2013-06-06 Andrew Kegel Peripheral Memory Management
CN103975287B (zh) 2011-12-13 2017-04-12 英特尔公司 使用非易失性随机存取存储器的服务器中的增强系统睡眠状态支持
KR101915073B1 (ko) 2011-12-20 2018-11-06 인텔 코포레이션 2-레벨 메모리 계층구조에서 메모리측 캐쉬의 동적인 부분적 전원 차단
US9069551B2 (en) 2011-12-22 2015-06-30 Sandisk Technologies Inc. Systems and methods of exiting hibernation in response to a triggering event
EP2795552A4 (en) 2011-12-22 2015-07-01 Intel Corp ELECTRONIC MULTIUSER WALLETS AND ADMINISTRATION THEREOF
US8879346B2 (en) 2011-12-30 2014-11-04 Intel Corporation Mechanisms for enabling power management of embedded dynamic random access memory on a semiconductor integrated circuit package
CN102609378B (zh) 2012-01-18 2016-03-30 中国科学院计算技术研究所 一种消息式内存访问装置及其访问方法
US9417998B2 (en) 2012-01-26 2016-08-16 Memory Technologies Llc Apparatus and method to provide cache move with non-volatile mass memory system
US9311226B2 (en) 2012-04-20 2016-04-12 Memory Technologies Llc Managing operational state data of a memory module using host memory in association with state change
US8930633B2 (en) 2012-06-14 2015-01-06 International Business Machines Corporation Reducing read latency using a pool of processing cores
US9164804B2 (en) 2012-06-20 2015-10-20 Memory Technologies Llc Virtual memory module
JP2014044490A (ja) 2012-08-24 2014-03-13 Toshiba Corp ホスト装置及びメモリデバイス
US9116820B2 (en) 2012-08-28 2015-08-25 Memory Technologies Llc Dynamic central cache memory
CA2891355C (en) 2012-11-20 2022-04-05 Charles I. Peddle Solid state drive architectures
US9229854B1 (en) 2013-01-28 2016-01-05 Radian Memory Systems, LLC Multi-array operation support and related devices, systems and software
US9652376B2 (en) 2013-01-28 2017-05-16 Radian Memory Systems, Inc. Cooperative flash memory control
KR102074329B1 (ko) 2013-09-06 2020-02-06 삼성전자주식회사 데이터 저장 장치 및 그것의 데이터 처리 방법
US10248587B2 (en) 2013-11-08 2019-04-02 Sandisk Technologies Llc Reduced host data command processing
US20150160863A1 (en) 2013-12-10 2015-06-11 Memory Technologies Llc Unified memory type aware storage module
WO2015089488A1 (en) 2013-12-12 2015-06-18 Memory Technologies Llc Channel optimized storage modules
CN103761988B (zh) 2013-12-27 2018-01-16 华为技术有限公司 固态硬盘及数据移动方法
US10249351B2 (en) 2016-11-06 2019-04-02 Intel Corporation Memory device with flexible internal data write control circuitry
KR20180055297A (ko) 2016-11-16 2018-05-25 삼성전자주식회사 언맵 리드를 수행하는 메모리 장치 및 메모리 시스템

Also Published As

Publication number Publication date
US20130036283A1 (en) 2013-02-07
JP2023055992A (ja) 2023-04-18
KR101468824B1 (ko) 2014-12-10
CN101952808B (zh) 2015-03-25
US11829601B2 (en) 2023-11-28
US11550476B2 (en) 2023-01-10
US20160357436A1 (en) 2016-12-08
US20230068142A1 (en) 2023-03-02
JP2011513823A (ja) 2011-04-28
JP6602823B2 (ja) 2019-11-06
US9367486B2 (en) 2016-06-14
JP2020074079A (ja) 2020-05-14
EP2248023A1 (en) 2010-11-10
US20150269094A1 (en) 2015-09-24
EP3493067A1 (en) 2019-06-05
KR20100126446A (ko) 2010-12-01
US11182079B2 (en) 2021-11-23
HK1210296A1 (en) 2016-04-15
EP2248023A4 (en) 2011-11-23
CN104657284B (zh) 2018-09-11
JP2013211033A (ja) 2013-10-10
US20130332691A1 (en) 2013-12-12
EP3493067B1 (en) 2023-05-24
US8601228B2 (en) 2013-12-03
CN104657284A (zh) 2015-05-27
WO2009106680A1 (en) 2009-09-03
US8307180B2 (en) 2012-11-06
EP2248023B1 (en) 2019-01-02
JP2021108199A (ja) 2021-07-29
JP2015164074A (ja) 2015-09-10
CN101952808A (zh) 2011-01-19
US20240168635A1 (en) 2024-05-23
US11494080B2 (en) 2022-11-08
US11907538B2 (en) 2024-02-20
KR101281326B1 (ko) 2013-07-03
US20230161477A1 (en) 2023-05-25
JP5663720B2 (ja) 2015-02-04
US20090222639A1 (en) 2009-09-03
US20200218448A1 (en) 2020-07-09
US10540094B2 (en) 2020-01-21
JP2018010656A (ja) 2018-01-18
US9063850B2 (en) 2015-06-23
US20200089403A1 (en) 2020-03-19
US20210382619A1 (en) 2021-12-09

Similar Documents

Publication Publication Date Title
KR101281326B1 (ko) 메모리 장치의 활용 영역 확장
JP2011513823A5 (ko)
US20080195833A1 (en) Systems, methods and computer program products for operating a data processing system in which a file system's unit of memory allocation is coordinated with a storage system's read/write operation unit
KR102507140B1 (ko) 데이터 저장 장치 및 그것의 동작 방법
US20160062659A1 (en) Virtual memory module
KR20170110810A (ko) 데이터 처리 시스템 및 그것의 동작 방법
KR20190085644A (ko) 데이터 처리 시스템 및 그것의 동작 방법
KR101101324B1 (ko) Hdd를 제어하는 스토리지 제어 장치를 포함하는 모바일 장치 및 스토리지 제어 방법
CN113946279A (zh) 主机效能加速模式的数据读取方法及装置

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20171116

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20191114

Year of fee payment: 6