TWI645334B - 用於管理操作狀態資料之方法、記憶體模組及主機裝置 - Google Patents

用於管理操作狀態資料之方法、記憶體模組及主機裝置 Download PDF

Info

Publication number
TWI645334B
TWI645334B TW106101747A TW106101747A TWI645334B TW I645334 B TWI645334 B TW I645334B TW 106101747 A TW106101747 A TW 106101747A TW 106101747 A TW106101747 A TW 106101747A TW I645334 B TWI645334 B TW I645334B
Authority
TW
Taiwan
Prior art keywords
memory
host device
random access
memory module
data
Prior art date
Application number
TW106101747A
Other languages
English (en)
Other versions
TW201712528A (zh
Inventor
J 米立齊莫
Original Assignee
記憶體科技公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 記憶體科技公司 filed Critical 記憶體科技公司
Publication of TW201712528A publication Critical patent/TW201712528A/zh
Application granted granted Critical
Publication of TWI645334B publication Critical patent/TWI645334B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0659Command handling arrangements, e.g. command buffers, queues, command scheduling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/10Providing a specific technical effect
    • G06F2212/1041Resource optimization
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7203Temporary buffering, e.g. using volatile buffer or dedicated buffer blocks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7207Details relating to flash memory management management of metadata or control data
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本說明書及圖式提出了一種新的裝置及方法,用於在該記憶體模組的各種操作模式/情況與該主機系統記憶體之間,藉由記憶體模組控制器管理/配置存儲供操作該記憶體模組控制器之操作狀態資料到一延伸隨機存取記憶體內之儲存,該延伸隨機存取記憶體係包含在一記憶體模組內以及一主機裝置的主機系統記憶體內。基本上,該記憶體模組控制器係運作作為本文所述的資料傳送之主控制器。該操作狀態資料一般包括狀態資訊、一邏輯到實體(L2P)對映表及暫存器設定。

Description

用於管理操作狀態資料之方法、記憶體模組及主機裝置
本發明之示例性及非限制性實施例總體上係有關記憶體儲存系統,更具體地係有關藉由一記憶體模組控制器管理/配置用於記憶體模組之操作狀態資料之儲存。
本部分意欲提供申請專利範圍中所述之發明之背景或脈絡。此處的描述可包含可採取的概念,但不一定是先前已經構思、實施或描述的概念。因此,除非於此另有說明,本部分中所描述的內容並非是本發明申請中之說明和申請專利範圍的先前技術,且不因包含在本部分內而被認作是先前技術。 在本說明書和/或圖式中,可能會發現的下列縮寫之定義如下: ASIC 特定應用積體電路 CPU 中央處理單元 DMA 直接記憶體存取 DRAM 動態隨機存取記憶體 eMMC 內嵌式多媒體卡 exFAT 延伸檔案配置表 HW 硬體 IO 輸入輸出 JEDEC 聯合電子裝置工程委員會 LBA 邏輯區塊位址 MMM, MM 大量記憶體模組或記憶體模組 MMC 多媒體卡 MMCO 記憶體模組控制器 MRAM 磁性隨機存取記憶體 OS 作業系統 P2L 實體到邏輯 PCRAM 相變隨機存取記憶體 RAM 隨機存取記憶體 RRAM 電阻性隨機存取記憶體 SATAIO 序列先進技術附接國際組織 SCSI 小型電腦系統介面 SD 數位安全 SM 系統記憶體或主機系統記憶體 SRAM 靜態隨機存取記憶體 SSD 固態硬碟 SW 軟體 UFS 通用快閃記憶體 快閃式大量儲存記憶體目前存在了多種類型。大量儲存記憶體的一個基本前提是從主機系統隱藏快閃技術的複雜性。例如eMMC的技術就是一個例子。管理型反及閘(managedNAND)型式的記憶體可以是例如eMMC、SSD、UFS或microSD型式的記憶體。 圖1A係以JEDEC固態技術協會(JEDEC Solid State Technology Association)於2007年6月訂立的JEDEC標準:高容量內嵌式eMMC產品標準,JESD84-A42,而重製圖2,並顯示出一個eMMC的功能方塊圖。該JEDEC eMMC標準包含:除了快閃記憶體本身的一種管理MMC通訊協定之智能板載控制器。該控制器亦處理區塊管理的功用,例如邏輯區塊分配及平均磨損。該介面包括了時脈(CLK)輸入。同時還包括一個指令(CMD),其係為用於裝置初使化和指令傳輸的雙向指令通道。指令是從一匯流排主控器發送到該裝置,且從該裝置發送響應到該主機。另外還包括一雙向資料匯流排(DAT[7:0])。該DAT信號係在推挽模式下運作。在預設值下,電力開啟或重新啟動後只有DAT0是用於資料傳輸。該記憶體控制器可配置一更大的資料匯流排,以使用DAT[3:0](4位元模式)或DAT[7:0](8位元模式)進行資料傳輸。 快閃記憶體控制器架構的一個非限制性範例係描述於Chuan-Sheng Lin和Lan-Rong Dung在2007年2月IEEE Transactions of Magnetics第43卷第2號第933至935頁中發表的「用於SD/MMC快閃記憶卡之反及閘快閃記憶體控制器(A NAND Flash Memory Controller for SD/MMC Flash Memory Card)」(其後稱為Lin等人)。圖1B重製了Lin等人的圖1,並顯示了用於SD/MMC記憶卡之反及閘快閃控制器架構的整體方塊圖。圖中所示的特定控制器恰巧使用了一個w-位元並列式博斯-喬赫裏-霍克文黑姆(Bose-Chaudhuri-Hocquengham; BCH)錯誤校正碼(error correction code, ECC),設計用來與一代碼分頁機制協力校正該快閃記憶體的隨機位元錯誤。
根據本發明的第一態樣,一種方法包括:藉由一大量記憶體模組之一記憶體模組控制器,動態管理存儲用以操作該記憶體模組控制器的全部或一部分操作狀態資料到一延伸隨機存取記憶體內之儲存,該延伸隨機存取記憶體係包含在該大量記憶體模組之一記憶體與一主機裝置的一主機系統記憶體內;以及藉由自該大量記憶體模組的一關機或一睡眠狀態喚醒後的記憶體模組控制器,從下列之一或多者讀取該操作狀態資料的至少一部份:該延伸隨機存取記憶體及一非揮發性大量記憶體,以恢復該記憶體模組控制器的一操作狀態。 根據本發明的第二態樣,一種裝置係包括:一大量記憶體模組,其包括一延伸隨機存取記憶體與一主機裝置內的主機系統記憶體的一部分;以及一記憶體模組控制器,經配置以動態管理存儲供操作該記憶體模組控制器之全部或一部分的操作狀態資料到一延伸隨機存取記憶體內之儲存,該延伸隨機存取記憶體係包含在該大量記憶體模組的一記憶體與該主機裝置的主機系統記憶體內,該記憶體模組控制器進一步經配置在自該大量記憶體模組的一關機或一睡眠狀態喚醒後,讀取來自該延伸隨機存取記憶體以及該大量記憶體模組的一非揮發性大量記憶體之一或多者之操作狀態資料的全部或一部分,以恢復該記憶體模組控制器的一操作狀態。
本發明隨後描述的示例性實施例所感興趣的是在2009年6月4日由Olli Luukkainen、Kimmo Mylly及Jani Hyvonen提交且題目為「以大量儲存記憶體共享主機系統隨機存取記憶體之裝置及方法(Apparatus and Method to Share Host System RAM with Mass Storage Memory RAM)」的共同轉讓美國專利申請案案號12/455,763(US 2010/0312947 A1),並在此引入該專利申請案作為參考文獻。在詳細敘述本發明的示例性實施例之前,回顧此共同轉讓美國專利申請案案號12/455,763說明書的至少一部分將會非常有用。 如前所述,目前大部分的大量儲存記憶體提供了以LBA為基礎的存取方式,例如eMMC以及如SD之不同型式的外部記憶卡。然而,其也可以是整個檔案系統(FS)SW內嵌在該大量儲存記憶裝置內的情況。 當大量儲存記憶體被使用在高容量的消費電子裝置內時,例如一行動無線通訊裝置,一個重要的考量就是成本,影響成本的一個因素就是該大量儲存記憶裝置本身的RAM的數量。 另一個重要的考量就是性能表現。整體的性能表現係取決於許多因素。例如,對於長時間(耗時)的操作(尤其是若該大量儲存記憶裝置包含整個文件系統SW),在該大量儲存記憶裝置內包含大量的RAM會是一個優勢。然而,這在成本上會有負面的影響。 這可能是系統主體(元資料)會儲存在該大量儲存記憶裝置的快閃記憶體的情況。然而,這種方法有幾個相聯的缺點。例如,重複地將系統主體(元資料)寫入該大量儲存記憶裝置會提高磨損的問題,這可影響到該大量儲存記憶裝置的可用壽命。此外,將資料寫入該快閃記憶體可以是一相對較慢的過程。 另一個重要的考量為電源效率。為了提供良好的電源效率,該大量儲存記憶體於不需要時最好是關機(也表示著該裝置的內部RAM最好也關機)。然而,假設該RAM在本質上是揮發性的,然後儲存在該RAM上的任何資料會在將電源從RAM移除時喪失。然後在電力開啟後要執行重新初始化,所有需要的資訊(例如邏輯到實體對映資訊和/或檔案系統結構)需要被重新儲存。一個LBA大量儲存記憶體的完整重新初始化可能需要大量的(以及引起使用者注意的)時間(例如,在配備SD卡時高達一秒鐘),且整體的檔案系統初始化(若該檔案系統係常駐於該大量儲存記憶體內)可能會需要更長的時間。因此,仍值得在電源關閉/電源開啟的週期中保留住內部裝置的主體。 圖2顯示了一主機系統或裝置10經由一大量儲存記憶體匯流排(MSMB)18而與一大量儲存記憶體20連接時之簡化方塊圖。該MSMB 18係可與任何合適的大量記憶體介面標準相容,例如MMC或UFS這二個非限制性的例子。該MSMB 18係可包含諸如圖1A所示那些用於一eMMC實施例的信號線路。該主機裝置10包含至少一控制器,諸如根據已儲存程式指令運作的CPU 12。該等程式指令係可儲存在一RAM 14內,或另一記憶體或多個記憶體內。該CPU 12係經由至少一內部匯流排17而與該RAM 14和一MSMB介面(I/F)16相連接。該MSMB介面16係可包含一記憶體控制器(MC),或可與一和該CPU 12關聯的MC單元相耦接。該主機裝置10係可為一電腦、一行動電話、一數位相機、一遊戲裝置或一個人數位助理(PDA)這幾種非限制性的例子。須注意到該RAM 14係可為任何讀/寫記憶體或記憶裝置,例如半導體記憶體或一磁碟式記憶體。 該大量儲存記憶體20包含一個微控制器,或者更簡單地,一個經由至少一內部匯流排27而與一揮發性RAM 24、一非揮發性大量記憶體26(例如一包含數個GB(gigabyte)的快閃記憶大量存儲器)及一MSMB介面(I/F)28相連接的控制器22。該控制器22係依據已儲存的程式指令運作。該程式指令係可儲存在RAM 24或一唯讀記憶體(ROM)或該大量記憶體26內。該大量儲存記憶體20係可具體為MMC、eMMC、UFS或SD裝置這些非限制性的例子;且其可以外接於(插入)該主機裝置10或安裝在該主機裝置10之內。須注意到該大量記憶體26在一些實施例之中,儲存了一個檔案系統(FS)26A。在這種情況下,該RAM 24係可儲存與FS關聯的元資料24A,例如一或多個包含位元映像、檔案配置表資料和/或其他FS相關聯的資訊之資料結構。 在共同轉讓的美國專利申請案案號12/455,763所描述的發明之實施例提供了一種與該大量儲存記憶裝置20共享該主機裝置10的RAM 14之技術。可以假定該主機裝置10(例如一行動電腦、一行動電話、一數位相機、一遊戲裝置、一PDA等)具有分配及取消分配RAM 14的能力。RAM 14的分配係可動態地執行,或其係可靜態地執行。RAM的一部分的分配係可響應於一在該主機裝置10所接收到的請求而執行,或響應於該主機裝置10的主動請求。 在共同轉讓的美國專利申請案案號12/455,763所描述的發明之實施例中,若該大量儲存記憶體20有需要擴充其本身的RAM 24空間,且/或若該大量儲存記憶體20有非揮發性RAM的需要(其內容在該大量儲存記憶體20電源關閉時並未喪失),該RAM 14的分配是供該大量儲存記憶體20(經由該MSMB 18而連接該主機CPU 12)使用。該大量儲存記憶體20亦可讀取和/或寫入(R/W)在該主機裝置10中經分配的RAM 14。該分配/取消分配以及R/W的存取方法係可藉由一指令集的擴展而實現,該指令集係用於經由一適用的大量儲存記憶體協定而與該大量儲存記憶體20進行通信。 根據在共同轉讓的美國專利申請案案號12/455,763所描述的發明的某些實施例,該大量儲存記憶裝置20提供了一個中斷/發送一訊息到主機裝置10的機制,以啟動在RAM 14之中的空間分配。該中斷的訊息係被發送到MSMB 18內,且可被視為目前指令集的擴展。請參閱圖3,一分配記憶體指令係於流程3-1中被發送。若該分配請求成功(在流程3-2中所指),該控制器22能夠以該主機裝置10的RAM 14而擴展其本身的RAM 24。此大量儲存記憶裝置20係可使用一RAM WRITE指令將(例如)大型表格儲存到該RAM 14之內,或者是其可利用一RAM READ指令而由該主機裝置RAM 14獲取資料。該讀取或寫入的運作係顯示為交錯的流程3-3、3-4、3-5、3-6、…、3-(N-1)、3-N。當該大量儲存記憶裝置20與該RAM 14完成該流程時,其可使用另一用來請求該主機10的RAM記憶體取消分配的指令(operation 3-(N+1))而釋放該主機裝置RAM 14。 圖4顯示了在共同轉讓的美國專利申請案案號12/455,763中所描述一進一步示例性實施例,其利用主機系統的RAM 14而供具有一內建檔案系統(如圖2所示的FS 26A)之大量儲存記憶體26使用。首先該主機系統10發送一SHUTDOWN指令到該大量儲存記憶裝置20(流程4-1)。接著該大量儲存記憶裝置20分配來自該主機10的RAM 14,然後將所有重要的「靜態」檔案系統相關的資料(元資料24A)載入(例用一RAM WRITE指令儲存)到主機RAM 14之中(流程4-2)。在此上下文中的「靜態」檔案可以是(例如)各樣的位元映像,諸如在exFAT或ext3檔案系統中的一個分配位元映像。此資料係可藉由該主機裝置的CPU 12(控制器)來處理(例如排序、排列和過濾之至少其中一種),且可包含來自該大量儲存記憶體26中的大量區段的資料。大量記憶儲存裝置20可接著發送一關閉OK的指示(流程4-3)。該主機10可以將電源從該大量記憶儲存裝置20中移除,且該裝置20係可從該MSMB 18上實體地移除。該大量儲存記憶裝置20的重新初始化(流程4-4、4-5、4-6)流程係於主機裝置10需要得到/放入某些資料於該大量儲存記憶裝置20時被執行。該大量儲存記憶體26(以及檔案系統26A)的重新初始化可以藉由使用來自該RAM 14之已經排序/排列/過濾的讀取資料而加快。當重新初始化的流程完成時,該檔案儲存記憶裝置20係可取消分配主機裝置10中被使用的RAM 14,或者該RAM 14係可不被取消分配而藉以保留供該大量儲存記憶裝置20將來使用的RAM空間。 在一些實施例中,主機RAM 14的分配係可以不同方式發生。例如,該主機裝置10係可動態地分配RAM 14,並傳遞一個「指標」到該大量儲存記憶裝置20被分配的RAM。接著由該大量儲存記憶裝置20的控制器22決定如何利用被分配的主機RAM 14。須注意到在本實施例中,一個來自該大量儲存記憶裝置20的明確分配請求係可不被發送到該主機裝置10。相反地,該主機裝置10係可自己主動分配該RAM 14的一部分,例如當第一次偵測到該大量儲存記憶裝置20的存在。當然,在該大量儲存記憶裝置20及該主機裝置10之間的後續信號係可被用來在若最初的分配對於該控制器22的需求不足夠時,改變被分配的RAM 14的大小。另一個分配RAM 14的例子為該RAM 14的一部分係可受該主機10以一靜態方式進行分配,該大量儲存記憶裝置20接著在每次需要擴展其RAM 24時,只需使用該RAM 14的相同部份。在這種情況下,該大量儲存記憶裝置20可能已經具有該被分配的RAM 14的位置/大小的了解,且不需要自該主機裝置10發送一個指標。 須注意到,儘管其通常可以是該大量儲存記憶裝置20會接收主機記憶體的分配以儲存該揮發性RAM 24的內容之情況,一般而言該分配係可用於儲存來自該大量儲存記憶裝置20內所含的任何讀取/寫入記憶體之資料。 在有了這樣提供在共同轉讓的美國專利申請案案號12/455,763中所描述的發明各種非限制性及示例性實施例的概述下,現在將進行本發明示例性實施例之說明。在一managedNAND記憶體(例如eMMC、SSD、UFS、microSD)中,該記憶體控制器(例如圖2所示的控制器22)負責該快閃管理功能,例如不良區塊管理及平均磨損。在一典型的低成本建置中,managedNAND內僅有一小量的輸入/輸出(IO)緩衝靜態隨機存取記憶體(buffer SRAM)。在諸如SSD的較高級managedNAND的記憶體模組中,係可有數十到數百MB(megabits)的離散DRAM內嵌於其內作為快取記憶體。在未來的一些新的存儲技術,例如MRAM,也可以作為非常快的非揮發性快閃記憶體。 控制器內的內嵌記憶體並不足以儲存該模組所需的所有運行階段資料,因此,部分的運行階段資料係儲存/映射在該模組的非揮發性記憶體(例如NAND)。這也是必要的,以避免在突然斷電的情況下喪失(執行)資料。該非揮發性大量記憶體,例如NAND,若相比於典型的揮發性/非揮發性執行記憶體(如SRAM、DRAM、MRAM)時,其用於儲存/讀取這樣的資料是非常緩慢的。這會導致該記憶體模組運作的延遲。例如,在開啟電源後所有的大量記憶體次系統需要從NAND重新被初始化,且這可能需要高達一秒的時間(例如eMMC、SD、SATAIO裝置)。 請參閱第5圖,其中那些參照圖2的元件係已相應編號。在圖5A、圖5B中,該系統RAM 14的一部分14G(例如DRAM)係被分配而由該大量記憶體模組20(於此所描述的非限制性實施例中,其係為一UFS記憶體模組或一記憶體模組)使用。該主機裝置10包含一可具體作為CPU 12之應用處理器。一用於DRAM 14的DRAM控制器11係可包含於或耦接到該應用處理器12。另外提供了上述大量記憶體模組20(例如UFS)及主機控制器13。該主機控制器13係可具體作為CPU 12,或其可具體作為一單獨的裝置。該大量記憶體模組(MMM)20(於此亦稱為一記憶體模組,MM,20)係可經由一介面22a,例如經由一匯流排(例如像圖2所示的大量儲存記憶體匯流排18),而連接該主機裝置。該記憶體模組20可以為如圖5a所示的主機裝置10的一部分,或者其係可為如圖2所示的一個單獨裝置。 此外,該記憶體模組20係可包括一非揮發性記憶體(例如NAND)26(或大量記憶體)以及一具有SRAM 24的記憶體控制器22,該非揮發性記憶體的一部分26A係分配供記憶體控制器使用。為了本發明之目的,該SRAM 24及該系統DRAM 14的一部分14G係可視為是一延伸隨機存取記憶體。應注意到該記憶體控制器22的一執行記憶體24和/或該主機系統記憶體14可以為一非揮發性記憶體,例如MRAM、PCRAM和/或RRAM。 圖5B顯示了該系統DRAM 14儲存有一作業系統(OS)14a及應用程式(applications)14b。該系統DRAM 14一般也儲存一與檔案系統(該作業系統(OS)的一部分)關聯的檔案系統快取記憶體14c。在圖5B的實施例中,該系統DRAM 14的一部分係被分配而用以儲存一存取串列14F。該DRAM部分14G亦包含於內,被分配供該記憶體模組20使用,且該操作狀態資料可以被移入其中,供該記憶體模組20使用。 該共同轉讓的美國專利申請案案號12/455,763進一步描述了啟用該記憶體模組以利用該系統DRAM而將資料儲存入或自其讀取資料(例如,參閱上述圖3-4)。這可進一步在於此所述之實施例中利用而啟用該大量儲存記憶模組,以進行例如將其狀態儲存到該系統DRAM內,接著進入睡眠/關機,並在喚醒/電源開啟後快速讀回先前的狀態。在managed NAND的環境中,該操作狀態這樣的儲存及讀取係可由該大量記憶體模組20本身負責,特別是藉由該記憶體模組控制器22,而不是藉由知悉甚麼資料需要被儲存和該運行階段的哪個部分是可以喪失(例如在斷電期間)的主機裝置10來作為該記憶體模組本身。 本發明提出了一個新的方法和裝置,用於藉由該記憶體模組控制器(例如圖5a所示的記憶體模組控制器22)在記憶體模組20及主機系統記憶體(例如該DRAM 14)的各種操作模式/條件中,管理/配置存儲用以操作該記憶體模組控制器之操作狀態資料到延伸隨機存取記憶體內之儲存,該延伸隨機存取記憶體係包含在一記憶體模組及主機系統記憶體(例如DRAM 14)內。本質上,該記憶體模組控制器係運作作為於此所述的資料傳輸的主控制器。該操作狀態資料一般包括一或多個狀態資訊、一邏輯到實體(L2P)對映表及暫存器設定。 該記憶體模組控制器在自其關機或睡眠狀態喚醒後,係可從該延伸隨機存取記憶體和/或一非揮發性大量記憶體讀取該操作狀態資料的至少一部份,以恢復該記憶體模組控制器的一操作狀態。該讀取係可根據該大量記憶體模組的設定,或根據可覆寫該大量記憶體模組的設定之來自該主機裝置的一指令或一指令的屬性。或者,該設定可覆寫來自該主機裝置的指令或屬性。 該大量記憶體模組的設定係可為外部也可見的暫存器設定(例如DRAM停用/啟用之存取),或是僅可由該記憶體模組控制器所見之內部設定,例如哪個來源(延伸隨機存取記憶體或快閃記憶體)是最有效載入該操作狀態資料的資訊。 也須注意到來自該主機(在初始化階段)的指令/屬性係可覆寫上述該大量記憶體模組中的內部設定,例如,藉由拒絕存取主機裝置(資料危及的情況)中的DRAM,或是該指令可能指出該大量記憶體模組可自由地從任何來源初始化。 此外,該操作狀態資料係可至少被劃分成高優先資料(例如,至少狀態資訊和可能是一些L2L對映表)及低優先資料(例如暫存器設定),使該高優先資料被儲存在該延伸隨機存取記憶體的DRAM部分14G。但也可使用兩個以上的優先級別,以分類該操作狀態資料,例如最低優先資料係可儲存於該非揮發性記憶體的部分26A。 對於這樣的數據傳輸的基本原理是基於利用在該記憶體模組20及該主機裝置10的主機系統記憶體(DRAM部分14G)二者內的快速延伸隨機存取記憶體,盡可能超過相對緩慢的非揮發性記憶體26。這可在該記憶體模組可以更常關閉的情況下,在快速喚醒及節省電力上獲得優勢。 圖6顯示了一進一步依據本發明於此所述的示例性實施例之邏輯流程圖,其說明了一操作方法以及體現在一電腦可讀記憶體上之電腦程式指令之執行結果。須注意到圖6所示的步驟順序並非是絕對需要的,所以在原則上,係可執行所示順序以外的各種步驟。某些步驟也可以被跳過,不同的步驟可以被加入或取代,或者選定的步驟或步驟群組係可在一單獨的應用程式中被執行。 在根據該等顯示於圖6之示例性實施例的方法中,第一步驟70中的一個記憶體模組控制器(MMCO),例如記憶體模組控制器22,係動態地管理/配置存儲供操作MMCO操作狀態資料到下列一或多者之儲存:一包含於該記憶體模組(MM)20(例如SRAM 24)及一主機系統記憶體(或系統記憶體,SM)14(例如一專用部分14G)二者內的延伸隨機存取記憶體(ERAM),以及包含於一非揮發性記憶體(例如在MM 20中的NAND記憶體26的一專用部分26A)內的延伸隨機存取記憶體。例如,若MM及SM二者被啟用以在一正常情況下運作,該儲存係可根據預先定義的規則而配置。諸如狀態資訊之重要(高優先)資料,以及所有或部分的邏輯到實體(L2P)對映表,係可儲存(寫入)於ERAM的DRAM部分14G,並將較低優先資料儲存於ERAM的SRAM 24部分,但將最低優先資料(例如暫存器設定)儲存在非揮發性記憶體26(例如該部分26A)。該操作狀態資料的一些高優先資料係可儲存在該非揮發性記憶體26(並可能在SRAM 22)之內,以作為儲存在該DRAM部分14G內的資料之複製。而且,MM 20及SM 14二者之儲存安排係可藉由MMCO 22自動使用一預定預設值安排而配置。 此外,圖6中的流程圖顯示了三個可以觸發MMCO 22重新配置步驟70所建立的儲存安排的方案。 在其中的一個方案內,步驟71中的記憶體模組20係被停用,例如進入關機或睡眠。換句話說,該記憶體模組可接收下列指示中的至少一個:來自該主機裝置的斷電指示或進入睡眠/休眠模式指令/狀態改變,或是自動在該記憶體模組內一些定義的逾時之後進入睡眠/休眠模式。 在下一步驟72中,該MMCO重新配置存儲操作狀態資料到SM(DRAM部分14G)中及可能到MM 20的非揮發性記憶體(NAND 26)中之儲存。例如,若可能的話,該MMCO 20可以將另外的操作狀態資料加入(寫入)DRAM部分14G(例如達到該DRAM部分14G的最大容量),並進一步在該非揮發性記憶體內備份(複製)該高優先資料。另外,諸如暫存器設定的低優先資料如果沒有儲存在該DRAM部分14G,其可以儲存在該非揮發性記憶體部分26A。步驟72係可藉由MMCO 22自動根據步驟71所述情況的預定義程序而執行。 在下一步驟73中,MM係被啟用(電源開啟/喚醒)。 在下一步驟74中,MMCO至少讀取了(在初始化期間)儲存在該DRAM部分14G中的操作狀態資料,以恢復MMCO 22的操作狀態。另外,如步驟72所述之儲存在非揮發性記憶體部分NAND 26A中的資訊可能可以使用於恢復MMCO 22的操作狀態。 在另一個方案中,步驟75內的MMCO 22確定了(例如,接收一來自該主機裝置的指令或該指令內所包含的屬性)該主機裝置10的SM(DRAM部分14G)係無法使用和/或被停用,且/或儲存在該DRAM部分14G內的資料被危及。 接著在下一步驟76中,MMCO 22可以在該主機裝置內的SM變成無法使用/停用之前,將來自該DRAM部分14G的操作狀態資料儲存到該非揮發性記憶體26A和/或MM 20的SRAM 22內。若儲存在SM中的操作狀態資料被危及,MMCO 22接著可以在SRAM 22內的資料無法使用時,恢復/重建來自該非揮發性記憶體(NAND 26)的所需資訊。 在下一步驟77中,主機裝置內的SM係被啟用(發信號至MM 20的電源開啟/喚醒)。 在下一步驟78中,MMCO 22重新配置至少存儲重要的操作狀態資料到SM(DRAM 14)內之儲存,如步驟70所述。 但是,在另一種方案中,步驟79內的記憶體模組20及SM 14二者皆被停用,例如關機或進入睡眠。例如,該主機裝置係可發出一全部關機的指令。在下一步驟80中,該MMCO重新配置存儲該操作狀態資料到該MM的非揮發性記憶體(NAND 26)中之儲存。 在下一步驟81中,該主機裝置內的記憶體模組20及SM 14二者皆被啟用(電源開啟/喚醒)。在下一步驟82中,該MMCO使用儲存在該MM的非揮發性記憶體(NAND 26)中的資訊,而配置如步驟70中的操作狀態資料之恢復及儲存。須進一步注意到,此步驟可包括使用在步驟80之儲存在非揮發性記憶體內之全部或選定的操作狀態資料本身進行初使化的大量記憶體模組。 須注意到該讀取及寫入的步驟(例如,步驟72、76、80、74、78、82)係可藉由MMCO 22根據來自主機裝置10的指令(或該指令內的屬性)和/或使用其本身的判斷而執行。 圖7a-7b及8進一步說明揭露在圖6的流程圖中的不同實施例。例如,圖7a和圖7b顯示了當系統資源的使用(例如DRAM 14G的部份)是停用的(圖7a)以及當系統資源的使用是啟用(圖7b)時,MM 20中的MMCO 22之記憶體對映的範例。 圖7a(在DRAM部分14G係無法存取/停用時)提供了諸如在圖5中已識別的NAND部分26A及SRAM 24之一揮發性記憶體部分的操作細節。如圖7a所示,顯示在左邊的NAND部分26A係可儲存一小型開機區段,以自該開機區段載入一代碼的第一部份而初始化記憶體模組控制器22。SRAM 24可提供運行時間執行記憶體,該執行記憶體儲存有運行MM 20之必要代碼,並至少儲存有像P2L對映資料之元資料的部分。此外,若沒有足夠的SRAM 24儲存全部的P2L對映表,顯示在右邊的NAND部分26A可以為MMCO 22的分頁記憶體(paging memory);此外,NAND部分26A可以為用於暫存器及P2L對映表之永久儲存部分。 圖7b(在DRAM 14G係可存取/啟用時)提供了用於在圖5中已識別的NAND部分26A、SRAM 24及DRAM部分14G之操作細節,其中SRAM 24及DRAM 14G形成了該延伸隨機存取記憶體。如圖7b所示,在左邊的NAND部分26A可以儲存一小型開機區段,以自該開機區段載入一代碼的第一部份而初始化該記憶體控制器。此外,NAND部分26A可以儲存有利於在一電源周期後重新初始化之資訊。SRAM 24(如圖7a所示)可提供運行時間執行記憶體,該執行記憶體儲存有運行MM 20之必要代碼,並至少儲存有像P2L對映資料之元資料部分。在右邊的NAND部分26A也可以是主要的暫存器及P2L對映表永久儲存部分。與圖7a的主要差異在於該DRAM部分14G的啟用狀態變成一個SRAM 24的擴展區域(形成該延伸隨機存取記憶體),用以儲存如狀態資訊及P2L對映表等的運行時間資料,特別是需要在電力周期後盡可能快速重新初始化MMCO 22的資料。 須注意到圖7a及7b所示之該等區域26A也可以在彼此旁邊。左邊也可以藉由內嵌於MMCO內的一些開機ROM來實現,至少部分地。須進一步注意到該MMCO的記憶體對映也可以為一虛擬的對映,而非實體的(如圖7a及7b所示)。 圖8顯示了圖6所示流程圖之實施例的另一態樣,其係把MMCO 22的操作與一來自該主機裝置10的指令(或該指令內的屬性)聯繫起來。如果該主機裝置10(例如其CPU 12)知道DRAM部分14G內的資料已經受危及,其可發送一指令到MM 20,以拒絕從主機系統記憶體DRAM部分14G進行讀取,因而強迫MMCO 22從非揮發性記憶體相似的NAND部分26A讀取在MM 20內的任何設定。接著該MMCO 22的操作狀態係讀取自該NAND部分26A。 如果該主機裝置10(CPU 12)未在DRAM部分14G的讀取上施加任何限制,MMCO 22的操作狀態接著會讀取自該DRAM部分14G,並可能讀取自該NAND部分26A(用於低優先資料)。 須注意到,藉由該主機裝置10發送到記憶體模組20(例如經由圖5a所示的介面22a)之指令/屬性,在記憶體模組控制器22上係可以有不同的執行級別。例如,用以拒絕讀取自主機系統記憶體(例如讀取自圖8中的DRAM部分14G)的指令,係可具有一高度的執行級別。同樣地,禁止將與操作狀態資料有關的額外資訊寫入主機系統記憶體(例如,沒有可用的多餘空間)之另一指令或該主機裝置中的一指令屬性,也可以是一個MMCO 22無法覆寫的高執行級別指令。由該主機裝置執行的低執行級別指令/屬性的例子可以是當主機裝置啟用(或並未停用)14G的利用時,將其留給MMCO作決定。低執行指令/屬性也可以是主機裝置電源關閉的指示,使MMCO可決定是否以該狀態資料執行讀取/寫入操作。 圖9顯示了一個與該大量儲存記憶裝置20一起使用的主機裝置10之非限制性實施例,參照圖6該大量儲存記憶裝置係簡單地為一記憶卡20。該大量儲存記憶裝置20係可被移除或其係可內嵌於該裝置10內。在此示例性實施例中,該主機裝置10係具體為一使用者設備(UE),並以俯視(左邊)及剖視(右邊)兩種方式顯示。在圖9中,該主機裝置(UE)10具有一圖形顯示介面120及一使用者介面122,該使用者介面係顯示為一鍵盤,但可理解也包含在圖形顯示介面120上的觸控螢幕技術以及一麥克風124上的語音辨識技術。一電力致動器126控制了可被使用者開啟或關閉之裝置。該示例性UE 10係可具有一相機128,該照相機顯示為面向前方(例如用於視頻通話),但可替換地或另外地面向後方(例如用於捕捉影像及視頻進行局部儲存)。該相機128係受一快門致動器30控制,並選擇性地受一變焦致動器32所控制,該變焦致動器可選擇性地於相機128不在激活模式時作為喇叭34聲音調整的功能。 一個例子是,由該相機128所拍攝的影像資料係可在一相機應用程式的控制下,儲存在該大量儲存記憶裝置20內,因而受益於本發明該等實施例之使用。另外一個例子是,由該麥克風124所捕捉到的音頻資料係可在一音頻應用程式的控制下,儲存在該大量儲存記憶裝置20內,因此也可以受益於本發明該等實施例的使用。 在圖9的剖視圖中,可看到多個一般用於蜂巢式通訊的發送/接收天線36。該等天線36係可為多頻段,以用於與UE中的其他無線電設備一起使用。用於該等天線36的可操作接地面係以陰影圖示,以橫跨該UE殼體所包圍的整個空間,雖然在一些實施例中該接地面可能被限制在一個較小的區域,例如設置在該電源晶片38形成於上之印刷電路板上。該電源晶片38控制了傳送到和/或跨越該等天線之頻道上的功率放大,並放大已接收到的信號,其中該等頻道係同時進行傳送。該電源晶片38將被放大的已接收信號輸出到一無線射頻(RF)晶片40,該晶片會進行解調並降頻轉換該信號以用於基頻處理。一基頻(BB)晶片42偵測已轉換成位元串流且最後被解碼的信號。類似的處理會反向發生,供主機裝置10中所產生並由其傳送之信號使用。 進入和來自該相機128的信號係可通過一進行編碼和解碼各種圖框之影像/視頻處理器44。一單獨的音頻處理器46也可存在,以控制進入和來自該喇叭34及麥克風124之信號。該圖形顯示介面120是從一受使用者介面晶片50控制之圖框記憶體48進行更新,該圖形顯示介面係可處理傳送到及來自該顯示介面20之信號,和/或額外地處理來自鍵盤22和其他地方的使用者輸入資訊。 該UE 10的某些實施例也可包含一或多個輔助的無線電設備,例如可在晶片上結合天線或耦接到晶片外的天線之無線區域網路無線電設備WLAN 37以及藍芽無線電設備39。各種記憶體係遍及於整個設備中,例如可包含系統DRAM 14的隨機存取記憶體RAM、唯讀記憶體ROM 45、以及在一些實施例中可移除記憶體(諸如圖示之可儲存各種程式和資料於其內之記憶卡20)。在UE 10內的所有這些元件通常由一可攜式電源供電,例如電池49。 該等處理器38、40、42、44、46、50如果具體作為UE 10中單獨的實體,其係可以一從屬於主要處理器(CPU)12的關係而運作,接著CPU會對它們有主控關係。某些實施例可以橫跨圖示的各種晶片及記憶體而設置,或設置在另一個結合了上述一些功能之處理器內,如圖9之實施例。圖9的任何或所有這些各種處理器存取了該等各種記憶體中的一或多個,該等記憶體係可與處理器一起在晶片上,或與具有處理器之晶片分離。須注意到各種上述的積體電路(例如晶片38、40、42等)係可結合到比所述還更少的數量,在最小巧的情況下,都可實體地具體體現在一單獨晶片內。 在此示例性實施例中,UE 10(該主機裝置)的CPU 12係與該記憶卡20(大量儲存記憶裝置)一起運作,如圖5A、5B及5C所述,使該記憶卡20可以擴展而使用UE 10的至少一部分系統動態RAM 14,如上所述。 在一般情況下,各種示例性實施例係可實施在硬體或特殊用途電路、軟體、邏輯系統或其任意組合上。例如,一些態樣係可實施在硬體上,但是其它的態樣係可實施在可受控制器、微處理器或其他電腦裝置執行之韌體或軟體上,雖然本發明並不限於此。儘管本發明的示例性實施例的各種態樣可以顯示和描述為方塊圖、流程圖或使用一些其他的圖形表示,可以理解到這些方塊、裝置、系統、技術或於此所述的方法可以實現在作為非限制性的實施例之硬體、軟體、韌體、特殊用途電路或邏輯系統、通用硬體或控制器或其他計算裝置,或其某些組合。 因此,應該理解到本發明該等示例性實施例的至少一些態樣係可在各種元件中實施,例如積體電路晶片及模組,且本發明該等示例性實施例係可實現在具體為積體電路的裝置上。該積體電路或電路係可包括用於具體化下列之至少一或多者的電路(以及可能的韌體):一資料處理器或數個資料處理器、一數位信號處理器或數個處理器、基頻電路及無線射頻電路,這些皆是可配置而根據本發明該等示例性實施例運作。 鑒於上述之說明,本發明上述該等示例性實施例的各種修改和改進對於本領域技術人員在配合附圖閱讀時會變得顯而易見。然而,任何及所有的修改將仍然落入本發明非限制性及示例性實施例之範圍內。 應注意到,術語「連接」、「耦接」或其任何變體係指以直接或間接方式、在二或更多元件之間的任意連接或耦接,並包括兩個「連接」或「耦接」一起之元件間的一或多個中間元件之存在。該等元件之間的耦接或連接可以是實體的、邏輯的或其組合。如本文所用的兩個元件係可認為是藉由一條或多條電線、電纜和/或印刷電連接的使用而「連接」或「耦接」在一起,其也可藉由電磁能量的使用,諸如在無線射頻區間、微波區間及光學(可見光及不可見光二者)區間具有波長的電磁能量波長,以作為一些非限制性和非詳盡無遺的例子。 須注意到本文所描述的各種非限制性實施例係可單獨使用、組合或選擇性地為特定應用而結合。 此外,上述非限制性實施例的各種特徵中的一些特徵係可在沒有其它已述特徵的相應使用之下使用並獲得利益。因此,上面的描述應當僅被視為本發明原理、教示及示例性實施例的說明,而非本發明之限制。 可理解到上述之配置僅為本發明原理之應用說明。各種修改及可替換的配置係可為本領域之技藝人士在不背離本發明範圍的情形下而想出,且該等附屬項係意欲涵蓋這類的修改及配置。
10‧‧‧主機裝置/主機系統/主機
12‧‧‧中央處理單元/應用處理器
13‧‧‧主機控制器
14‧‧‧隨機存取記憶體/主機系統記憶體
14a‧‧‧作業系統(OS)
14b‧‧‧應用程式
14c‧‧‧檔案系統快取記憶體
14F‧‧‧存取串列
14G‧‧‧RAM的一部分
16‧‧‧大量儲存記憶體匯流排介面
17‧‧‧內部匯流排
18‧‧‧大量儲存記憶體匯流排
20‧‧‧大量儲存記憶體/大量記憶體模組/大量儲存記憶裝置
22‧‧‧控制器/記憶體控制器/鍵盤
22a‧‧‧介面
24‧‧‧揮發性隨機存取記憶體
24A‧‧‧元資料
26‧‧‧非揮發性大量記憶體/NAND(大量記憶體)
26A‧‧‧檔案系統/非揮發性記憶體的一部分
27‧‧‧內部匯流排
28‧‧‧大量儲存記憶體匯流排介面
30‧‧‧快門致動器
32‧‧‧變焦致動器
34‧‧‧喇叭
36‧‧‧天線
37‧‧‧WLAN
38‧‧‧電源晶片
39‧‧‧藍芽無線電設備
40‧‧‧無線射頻(RF)晶片
42‧‧‧基頻(BB)晶片
44‧‧‧影像/視頻處理器
45‧‧‧唯讀記憶體ROM
46‧‧‧音頻處理器
48‧‧‧圖框記憶體
49‧‧‧電池
50‧‧‧使用者介面晶片
70‧‧‧步驟
71‧‧‧步驟
72‧‧‧步驟
73‧‧‧步驟
74‧‧‧步驟
75‧‧‧步驟
76‧‧‧步驟
77‧‧‧步驟
78‧‧‧步驟
79‧‧‧步驟
80‧‧‧步驟
81‧‧‧步驟
82‧‧‧步驟
120‧‧‧圖形顯示介面
122‧‧‧使用者介面
124‧‧‧麥克風
126‧‧‧電力致動器
128‧‧‧相機
圖1A係以JEDEC固態技術協會於2007年6月訂立的JEDEC標準:高容量內嵌式eMMC產品標準,JESD84-A42,而重製圖2,並顯示出一個eMMC的功能方塊圖; 圖1B重製了Lin等人的圖1,並顯示了一用於SD/MMC記憶卡之反及閘快閃控制器架構整體方塊圖的範例; 圖2係為一主機裝置與一大量儲存記憶裝置連接時之簡化方塊圖,其有助於描述本發明的示例性實施例; 圖3係為描述在共同轉讓的美國專利申請案案號12/455,763中所描述的發明的一實施例之信號/訊息流程圖,其中圖2的大量儲存記憶裝置係可分配、使用及取消分配該主機裝置的RAM; 圖4係為描述在共同轉讓的美國專利申請案案號12/455,763中所描述的發明的另一實施例之信號/訊息流程圖,其中圖2的大量儲存記憶裝置具有一內建檔案系統; 圖5A及5B,統稱為圖5,係為根據本發明該等實施例之主機裝置及大量記憶體模組之代表圖; 圖6係為進一步根據本發明的示例性實施例,而顯示在一電腦可讀取記憶體上所包含的電腦程式指令之操作方法及執行結果之邏輯流程圖; 圖7A及7B係為當系統資源的使用,例如DRAM 14G的部份,是停用(圖7A)或啟用(圖7B)時,該記憶體模組中的記憶體模組控制器記憶體對映的範例; 圖8係為顯示在圖6中的流程所示的實施例藉由一記憶體控制器從一主機裝置響應一指令(或一指令的屬性)之示意圖;以及 圖9顯示了該主機裝置於具體作為一無線通訊裝置時的一示例性實施例方塊圖。

Claims (19)

  1. 一種記憶體模組,其包括:一非揮發性記憶體;及一記憶體模組控制器,其經配置以:管理存儲到被分配至該記憶體模組之一主機裝置中的隨機存取記憶體之一部分中之資料之儲存;自該主機裝置接收指示該主機裝置中之該隨機存取記憶體之該部分係為不可用(unavailable)之一命令或一命令之一屬性(attribute);及至少基於接收來自該主機裝置之指示該主機裝置中之該隨機存取記憶體之該部分係為不可用之該命令或該命令之該屬性,自該主機裝置中之該隨機存取記憶體之該部分接收該資料之至少一些作為一資料子集。
  2. 如請求項1之記憶體模組,其中該主機裝置中之該隨機存取記憶體之該部分之不可用性係至少部分地基於由該記憶體模組對該隨機存取記憶體之該部分之存取之一拒絕。
  3. 如請求項1之記憶體模組,其中該主機裝置中之該隨機存取記憶體之該部分之不可用性係至少部分地基於指示該主機裝置中之該隨機存取記憶體之該部分被停用(disabled)之該記憶體模組之一設定。
  4. 如請求項1之記憶體模組,其中該記憶體模組控制器更進一步經配置以:至少基於接收自該主機裝置之指示該主機裝置中之該隨機存取記憶體之該部分係為不可用之該命令或該命令之該屬性,自該主機裝置中之該隨機存取記憶體之該部分取回(retrieve)該資料子集;及將該資料子集儲存於該記憶體模組之該非揮發性記憶體中。
  5. 如請求項4之記憶體模組,其中該記憶體模組控制器更進一步經組態以判定該資料子集係由該記憶體模組控制器使用,該資料子集之該取回係至少部分地基於該資料子集係由該記憶體模組控制器使用之該判定。
  6. 如請求項1之記憶體模組,其中該資料子集包括操作狀態資料。
  7. 如請求項1之記憶體模組,其中該記憶體模組控制器更進一步經配置以與自該記憶體模組之一關機狀態或一睡眠狀態的一喚醒相關聯而從該主機裝置接收另一命令或另一命令之另一屬性,其指示是否允許該記憶體模組控制器從被分配至該記憶體模組之該主機裝置之該隨機存取記憶體之該部分初始化。
  8. 一種方法,包括:藉由一記憶體模組之一記憶體模組控制器,管理存儲到被分配至該記憶體模組之一主機裝置中的隨機存取記憶體之一部分中之資料之儲存; 自該主機裝置接收指示該主機裝置中之該隨機存取記憶體之該部分係為不可用之一命令或一命令之一屬性;及至少基於接收來自該主機裝置之指示該主機裝置中之該隨機存取記憶體之該部分係為不可用之該命令或該命令之該屬性,自該主機裝置中之該隨機存取記憶體之該部分接收該資料之至少一些作為一資料子集。
  9. 如請求項8之方法,其中該主機裝置中之該隨機存取記憶體之該部分之不可用性係至少部分地基於由該記憶體模組對該隨機存取記憶體之該部分之存取之一拒絕。
  10. 如請求項8之方法,其中該主機裝置中之該隨機存取記憶體之該部分之不可用性係至少部分地基於指示該主機裝置中之該隨機存取記憶體之該部分被停用之該記憶體模組之一設定。
  11. 如請求項8之方法,其更進一步包括:至少基於接收自該主機裝置之指示該主機裝置中之該隨機存取記憶體之該部分係為不可用之該命令或該命令之該屬性,自該主機裝置中之該隨機存取記憶體之該部分取回(retrieve)該資料子集;及將該資料子集儲存於該記憶體模組之一非揮發性記憶體中。
  12. 如請求項11之方法,其更進一步包括判定該資料子集係由該記憶體模組控制器使用,該資料子集之該取回係至少部分地基於該資料子集係由 該記憶體模組控制器使用之該判定。
  13. 如請求項8之方法,其中該資料子集包括操作狀態資料。
  14. 如請求項8之方法,其更進一步包括與自該記憶體模組之一關機(shut down)狀態或一睡眠狀態的一喚醒相關聯而從該主機裝置接收另一命令或另一命令之另一屬性,其指示是否允許該記憶體模組控制器從被分配至該記憶體模組之該主機裝置之該隨機存取記憶體之該部分初始化。
  15. 一種主機裝置,其包括:一或多個處理器;隨機存取記憶體,當其由該一或多個處理器執行時,儲存組態該主機裝置進行下列動作之指令:將該隨機存取記憶體之一部分分配(allocate)至該一非揮發性記憶體模組,該隨機存取記憶體之該部分儲存可由該非揮發性記憶體模組使用之資料;及將指示該隨機存取記憶體之該部分係為不可用之一命令或一命令之一屬性發送至該非揮發性記憶體模組,其中該命令或該命令之該屬性係經組態以定義該非揮發性記憶體模組之一設定以停用對該主機裝置中之該隨機存取記憶體之該部分之存取。
  16. 如請求項15之主機裝置,其中該隨機存取記憶體之該部分之不可用 性係至少部分地基於由該非揮發性記憶體模組對該隨機存取記憶體之該部分存取之一拒絕。
  17. 如請求項15之主機裝置,其中該等指令更進一步組態該主機裝置以:至少基於指示該隨機存取記憶體之該部分係為不可用之該命令或該命令之該屬性,自該非揮發性記憶體模組接收用於該隨機存取記憶體之該部分中所儲存之該資料之至少一子集之一取回請求;及至少基於該取回請求,將該資料之該子集發送至該非揮發性記憶體模組。
  18. 如請求項15之主機裝置,其中該等指令更進一步組態該主機裝置以將另一命令或另一命令之另一屬性發送至該非揮發性記憶體模組,該另一命令或該另一命令之該另一屬性指示是否允許該非揮發性記憶體模組從被分配至該非揮發性記憶體模組之該隨機存取記憶體之該部分初始化。
  19. 如請求項15之主機裝置,其中該等指令更進一步組態該主機裝置以:自該非揮發性記憶體模組接收分配該隨機存取記憶體之該部分至該非揮發性記憶體模組之一請求;及至少部分地基於該請求,分配該隨機存取記憶體之該部分至該非揮發性記憶體模組。
TW106101747A 2012-04-20 2013-04-19 用於管理操作狀態資料之方法、記憶體模組及主機裝置 TWI645334B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/451,951 US9311226B2 (en) 2012-04-20 2012-04-20 Managing operational state data of a memory module using host memory in association with state change
US13/451,951 2012-04-20

Publications (2)

Publication Number Publication Date
TW201712528A TW201712528A (zh) 2017-04-01
TWI645334B true TWI645334B (zh) 2018-12-21

Family

ID=48044579

Family Applications (5)

Application Number Title Priority Date Filing Date
TW109115209A TWI730753B (zh) 2012-04-20 2013-04-19 記憶體模組、在該記憶體模組中管理操作狀態資料的方法、及主機裝置
TW106101747A TWI645334B (zh) 2012-04-20 2013-04-19 用於管理操作狀態資料之方法、記憶體模組及主機裝置
TW102114073A TWI581181B (zh) 2012-04-20 2013-04-19 用於管理操作狀態資料之方法、記憶體模組及主機裝置
TW110117732A TW202132970A (zh) 2012-04-20 2013-04-19 記憶體模組、在該記憶體模組中管理操作狀態資料的方法、及主機裝置
TW107132459A TWI695314B (zh) 2012-04-20 2013-04-19 記憶體模組、在該記憶體模組中管理操作狀態資料的方法、及主機裝置

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW109115209A TWI730753B (zh) 2012-04-20 2013-04-19 記憶體模組、在該記憶體模組中管理操作狀態資料的方法、及主機裝置

Family Applications After (3)

Application Number Title Priority Date Filing Date
TW102114073A TWI581181B (zh) 2012-04-20 2013-04-19 用於管理操作狀態資料之方法、記憶體模組及主機裝置
TW110117732A TW202132970A (zh) 2012-04-20 2013-04-19 記憶體模組、在該記憶體模組中管理操作狀態資料的方法、及主機裝置
TW107132459A TWI695314B (zh) 2012-04-20 2013-04-19 記憶體模組、在該記憶體模組中管理操作狀態資料的方法、及主機裝置

Country Status (5)

Country Link
US (6) US9311226B2 (zh)
EP (1) EP2657846A1 (zh)
CN (2) CN103377009B (zh)
TW (5) TWI730753B (zh)
WO (1) WO2013158953A1 (zh)

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8307180B2 (en) 2008-02-28 2012-11-06 Nokia Corporation Extended utilization area for a memory device
US8874824B2 (en) 2009-06-04 2014-10-28 Memory Technologies, LLC Apparatus and method to share host system RAM with mass storage memory RAM
US9417998B2 (en) 2012-01-26 2016-08-16 Memory Technologies Llc Apparatus and method to provide cache move with non-volatile mass memory system
US9311226B2 (en) 2012-04-20 2016-04-12 Memory Technologies Llc Managing operational state data of a memory module using host memory in association with state change
JP2013242694A (ja) * 2012-05-21 2013-12-05 Renesas Mobile Corp 半導体装置、電子装置、電子システム及び電子装置の制御方法
US9424896B2 (en) * 2012-06-22 2016-08-23 Nxp B.V. Method and system for fast initialization of a memory unit
US8997044B2 (en) * 2012-11-30 2015-03-31 International Business Machines Corporation Overriding system attributes and function returns in a software subsystem
US9174053B2 (en) 2013-03-08 2015-11-03 Boston Scientific Neuromodulation Corporation Neuromodulation using modulated pulse train
WO2015089488A1 (en) 2013-12-12 2015-06-18 Memory Technologies Llc Channel optimized storage modules
WO2016103851A1 (ja) * 2014-12-22 2016-06-30 ソニー株式会社 メモリコントローラ、情報処理システム、および、メモリ拡張領域管理方法
CN105630405B (zh) * 2015-04-29 2018-09-14 上海磁宇信息科技有限公司 一种存储系统及采用该存储系统的读写方法
US11385797B2 (en) * 2015-10-05 2022-07-12 Micron Technology, Inc. Solid state storage device with variable logical capacity based on memory lifecycle
TWI587132B (zh) 2016-01-21 2017-06-11 瑞昱半導體股份有限公司 記憶體裝置以及映射表保證方法
CN107015913B (zh) * 2016-01-28 2020-06-05 合肥沛睿微电子股份有限公司 记忆体装置以及映射表保证方法
JP6737013B2 (ja) * 2016-07-05 2020-08-05 コニカミノルタ株式会社 画像形成装置、起動方法、およびコンピュータプログラム
KR102667430B1 (ko) * 2016-08-04 2024-05-23 삼성전자주식회사 호스트 메모리를 이용하는 데이터 저장 장치 및 그것의 동작 방법
JP6402432B2 (ja) * 2016-09-06 2018-10-10 株式会社アクセル 情報処理装置、及び情報処理方法
KR20180038109A (ko) * 2016-10-05 2018-04-16 삼성전자주식회사 모니터링 회로를 포함하는 전자 장치 및 그것에 포함되는 스토리지 장치
KR20190004094A (ko) * 2017-07-03 2019-01-11 에스케이하이닉스 주식회사 메모리 시스템 및 메모리 시스템의 동작방법
US10970226B2 (en) 2017-10-06 2021-04-06 Silicon Motion, Inc. Method for performing access management in a memory device, associated memory device and controller thereof, and associated electronic device
TW202314512A (zh) * 2017-12-28 2023-04-01 慧榮科技股份有限公司 快閃記憶體控制器、安全數位卡、使用於快閃記憶體控制器的方法以及存取安全數位卡的主機
CN110096452B (zh) * 2018-01-31 2024-05-28 北京忆恒创源科技股份有限公司 非易失随机访问存储器及其提供方法
US10678439B2 (en) 2018-04-02 2020-06-09 Micron Technology, Inc. Optimization of memory systems based on performance goals
CN109782653A (zh) * 2018-12-20 2019-05-21 上海乾上视觉艺术设计有限公司 一种基于多媒体展厅的多媒体中控系统
KR20200099882A (ko) * 2019-02-15 2020-08-25 에스케이하이닉스 주식회사 메모리 컨트롤러 및 그 동작 방법
US11237953B2 (en) * 2019-05-21 2022-02-01 Micron Technology, Inc. Host device physical address encoding
US11749335B2 (en) 2020-11-03 2023-09-05 Jianzhong Bi Host and its memory module and memory controller
US20230009642A1 (en) * 2021-07-07 2023-01-12 Micron Technology, Inc. Programmable metadata
US11650753B2 (en) * 2021-07-27 2023-05-16 Beijing Tenafe Electronic Technology Co., Ltd. Firmware-controlled and table-based conditioning for synchronous handling of exception cases
US12014080B2 (en) 2021-11-10 2024-06-18 Samsung Electronics Co., Ltd. Memory system using host memory buffer and operation method thereof

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100312947A1 (en) * 2009-06-04 2010-12-09 Nokia Corporation Apparatus and method to share host system ram with mass storage memory ram
US20110296088A1 (en) * 2010-05-27 2011-12-01 Sandisk Il Ltd. Memory management storage to a host device
TW201209831A (en) * 2010-06-01 2012-03-01 Samsung Electronics Co Ltd Flash memory device and system with program sequencer, and programming method
TW201214446A (en) * 2010-07-26 2012-04-01 Apple Inc Dynamic allocation of power budget for a system having non-volatile memory

Family Cites Families (280)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59135563A (ja) 1983-01-24 1984-08-03 Hitachi Ltd デイスク・キヤツシユ装置を有する計算機システム
JPS6124596A (ja) 1984-07-11 1986-02-03 Sagami Chem Res Center ハロゲン置換エチレン誘導体の製造方法
CA1293819C (en) 1986-08-29 1991-12-31 Thinking Machines Corporation Very large scale computer
JPS6464073A (en) 1987-09-03 1989-03-09 Minolta Camera Kk Image memory
JPH0268671A (ja) 1988-09-02 1990-03-08 Matsushita Electric Ind Co Ltd 画像メモリ
JP2661224B2 (ja) 1988-12-23 1997-10-08 株式会社リコー メモリ増設方式
US5781753A (en) 1989-02-24 1998-07-14 Advanced Micro Devices, Inc. Semi-autonomous RISC pipelines for overlapped execution of RISC-like instructions within the multiple superscalar execution units of a processor having distributed pipeline control for speculative and out-of-order execution of complex instructions
JP3038781B2 (ja) 1989-04-21 2000-05-08 日本電気株式会社 メモリアクセス制御回路
JPH0679293B2 (ja) 1990-10-15 1994-10-05 富士通株式会社 計算機システム
US5680570A (en) 1991-06-12 1997-10-21 Quantum Corporation Memory system with dynamically allocatable non-volatile storage capability
JP3407317B2 (ja) 1991-11-28 2003-05-19 株式会社日立製作所 フラッシュメモリを使用した記憶装置
WO1993018461A1 (en) 1992-03-09 1993-09-16 Auspex Systems, Inc. High-performance non-volatile ram protected write cache accelerator system
JPH06236681A (ja) 1993-02-12 1994-08-23 Toshiba Corp 半導体記憶装置
US5809340A (en) 1993-04-30 1998-09-15 Packard Bell Nec Adaptively generating timing signals for access to various memory devices based on stored profiles
CN1287377C (zh) 1994-06-07 2006-11-29 日立环球储存科技日本有限公司 对多种运作模式进行选择后进行记录/再生的信息存储设备
US5710931A (en) 1994-09-07 1998-01-20 Canon Kabushiki Kaisha Suspension state control for information processing devices such as battery powered computers
JP3687115B2 (ja) 1994-10-27 2005-08-24 ソニー株式会社 再生装置
JPH08161216A (ja) 1994-12-09 1996-06-21 Toshiba Corp メモリ高速クリア機能を持つ情報処理装置
US5586291A (en) 1994-12-23 1996-12-17 Emc Corporation Disk controller with volatile and non-volatile cache memories
EP0749063A3 (en) 1995-06-07 1999-01-13 International Business Machines Corporation Method and apparatus for suspend/resume operation in a computer
IT235879Y1 (it) 1995-06-14 2000-07-18 Olivetti & Co Spa Tastiera per l'introduzione di dati con posizionatore di traccia
US5845313A (en) 1995-07-31 1998-12-01 Lexar Direct logical block addressing flash memory mass storage architecture
US6393492B1 (en) 1995-11-03 2002-05-21 Texas Instruments Incorporated Method and arrangement for operating a mass memory storage peripheral computer device connected to a host computer
US5802069A (en) 1995-11-13 1998-09-01 Intel Corporation Implementing mass storage device functions using host processor memory
US5822553A (en) 1996-03-13 1998-10-13 Diamond Multimedia Systems, Inc. Multiple parallel digital data stream channel controller architecture
US5838873A (en) 1996-05-31 1998-11-17 Thomson Consumer Electronics, Inc. Packetized data formats for digital data storage media
US5805882A (en) 1996-07-19 1998-09-08 Compaq Computer Corporation Computer system and method for replacing obsolete or corrupt boot code contained within reprogrammable memory with new boot code supplied from an external source through a data port
JPH10228413A (ja) 1997-02-17 1998-08-25 Ge Yokogawa Medical Syst Ltd メモリアクセス制御方法および装置並びにメモリシステム
JPH10240607A (ja) 1997-02-26 1998-09-11 Toshiba Corp メモリシステム
US5933626A (en) 1997-06-12 1999-08-03 Advanced Micro Devices, Inc. Apparatus and method for tracing microprocessor instructions
JPH11143643A (ja) 1997-11-06 1999-05-28 Sony Corp 再生装置、及びキャッシュ処理方法
US6226710B1 (en) 1997-11-14 2001-05-01 Utmc Microelectronic Systems Inc. Content addressable memory (CAM) engine
US5924097A (en) 1997-12-23 1999-07-13 Unisys Corporation Balanced input/output task management for use in multiprocessor transaction processing system
JP4310821B2 (ja) 1997-12-24 2009-08-12 ソニー株式会社 情報記録装置および方法
JP3990485B2 (ja) 1997-12-26 2007-10-10 株式会社ルネサステクノロジ 半導体不揮発性記憶装置
JPH11259357A (ja) 1998-03-09 1999-09-24 Seiko Epson Corp 半導体集積装置及び不揮発性メモリ書き込み方式
US6173425B1 (en) 1998-04-15 2001-01-09 Integrated Device Technology, Inc. Methods of testing integrated circuits to include data traversal path identification information and related status information in test data streams
US6067300A (en) 1998-06-11 2000-05-23 Cabletron Systems, Inc. Method and apparatus for optimizing the transfer of data packets between local area networks
JP3585091B2 (ja) 1998-06-15 2004-11-04 富士通株式会社 記憶装置
US6021076A (en) 1998-07-16 2000-02-01 Rambus Inc Apparatus and method for thermal regulation in memory subsystems
KR100319713B1 (ko) 1998-07-31 2002-04-22 윤종용 동기형반도체메모리장치의프로그램가능한모드레지스터
JP2000057039A (ja) 1998-08-03 2000-02-25 Canon Inc アクセス制御方法及び装置及びファイルシステム及び情報処理装置
US6721288B1 (en) 1998-09-16 2004-04-13 Openwave Systems Inc. Wireless mobile devices having improved operation during network unavailability
US6279114B1 (en) 1998-11-04 2001-08-21 Sandisk Corporation Voltage negotiation in a single host multiple cards system
JP2001006379A (ja) 1999-06-16 2001-01-12 Fujitsu Ltd 複写、移動機能を有するフラッシュメモリ
US7889544B2 (en) 2004-04-05 2011-02-15 Super Talent Electronics, Inc. High-speed controller for phase-change memory peripheral device
US7702831B2 (en) 2000-01-06 2010-04-20 Super Talent Electronics, Inc. Flash memory controller for electronic data flash card
US6513094B1 (en) 1999-08-23 2003-01-28 Advanced Micro Devices, Inc. ROM/DRAM data bus sharing with write buffer and read prefetch activity
JP2001067786A (ja) 1999-08-30 2001-03-16 Matsushita Electric Ind Co Ltd 記録再生装置
US6757797B1 (en) 1999-09-30 2004-06-29 Fujitsu Limited Copying method between logical disks, disk-storage system and its storage medium
US6665747B1 (en) 1999-10-22 2003-12-16 Sun Microsystems, Inc. Method and apparatus for interfacing with a secondary storage system
WO2001035200A1 (en) 1999-11-09 2001-05-17 Advanced Micro Devices, Inc. Dynamically adjusting a processor's operational parameters according to its environment
US20060075395A1 (en) 2004-10-01 2006-04-06 Lee Charles C Flash card system
US7552251B2 (en) 2003-12-02 2009-06-23 Super Talent Electronics, Inc. Single-chip multi-media card/secure digital (MMC/SD) controller reading power-on boot code from integrated flash memory for user storage
US6609182B1 (en) 2000-01-20 2003-08-19 Microsoft Corporation Smart hibernation on an operating system with page translation
JP3955712B2 (ja) 2000-03-03 2007-08-08 株式会社ルネサステクノロジ 半導体装置
US6785764B1 (en) 2000-05-11 2004-08-31 Micron Technology, Inc. Synchronous flash memory with non-volatile mode register
US20020000931A1 (en) 2000-04-14 2002-01-03 Mark Petronic User interface for a two-way satellite communication system
US6396744B1 (en) 2000-04-25 2002-05-28 Multi Level Memory Technology Flash memory with dynamic refresh
JP2002023962A (ja) 2000-07-07 2002-01-25 Fujitsu Ltd ディスク装置及び制御方法
US6721843B1 (en) 2000-07-07 2004-04-13 Lexar Media, Inc. Flash memory architecture implementing simultaneously programmable multiple flash memory banks that are host compatible
JP3965874B2 (ja) 2000-07-17 2007-08-29 セイコーエプソン株式会社 記録媒体に二液を用いて印刷する記録方法、この記録方法によって印刷された記録物、およびこの記録方法を実行する手段を備えた記録装置
JP2002108691A (ja) 2000-09-29 2002-04-12 Mitsubishi Electric Corp 半導体記憶装置および半導体記憶装置の制御方法
US6804763B1 (en) 2000-10-17 2004-10-12 Igt High performance battery backed ram interface
EP1199723B1 (en) 2000-10-18 2008-12-31 STMicroelectronics S.r.l. Interlaced memory device with random or sequential access
US6801994B2 (en) 2000-12-20 2004-10-05 Microsoft Corporation Software management systems and methods for automotive computing devices
US6934254B2 (en) 2001-01-18 2005-08-23 Motorola, Inc. Method and apparatus for dynamically allocating resources in a communication system
US6510488B2 (en) 2001-02-05 2003-01-21 M-Systems Flash Disk Pioneers Ltd. Method for fast wake-up of a flash memory system
JP4722305B2 (ja) 2001-02-27 2011-07-13 富士通セミコンダクター株式会社 メモリシステム
US6779045B2 (en) 2001-03-21 2004-08-17 Intel Corporation System and apparatus for increasing the number of operations per transmission for a media management system
US6990571B2 (en) 2001-04-25 2006-01-24 Intel Corporation Method for memory optimization in a digital signal processor
JP2002351741A (ja) 2001-05-30 2002-12-06 Matsushita Electric Ind Co Ltd 半導体集積回路装置
US6732221B2 (en) 2001-06-01 2004-05-04 M-Systems Flash Disk Pioneers Ltd Wear leveling of static areas in flash memory
JP4370063B2 (ja) 2001-06-27 2009-11-25 富士通マイクロエレクトロニクス株式会社 半導体記憶装置の制御装置および半導体記憶装置の制御方法
US6920540B2 (en) 2001-10-22 2005-07-19 Rambus Inc. Timing calibration apparatus and method for a memory device signaling system
JP2003150445A (ja) 2001-11-13 2003-05-23 Fujitsu Ltd 外部記憶装置を有するコンピュータシステム
US6842829B1 (en) 2001-12-06 2005-01-11 Lsi Logic Corporation Method and apparatus to manage independent memory systems as a shared volume
US6754129B2 (en) 2002-01-24 2004-06-22 Micron Technology, Inc. Memory module with integrated bus termination
US7085866B1 (en) 2002-02-19 2006-08-01 Hobson Richard F Hierarchical bus structure and memory access protocol for multiprocessor systems
FI115562B (fi) 2002-03-27 2005-05-31 Nokia Corp Menetelmä ja järjestelmä tehonkulutuksen määrittämiseksi elektroniikkalaitteen yhteydessä ja elektroniikkalaite
US6892311B2 (en) 2002-05-08 2005-05-10 Dell Usa, L.P. System and method for shutting down a host and storage enclosure if the status of the storage enclosure is in a first condition and is determined that the storage enclosure includes a critical storage volume
AU2002304404A1 (en) 2002-05-31 2003-12-19 Nokia Corporation Method and memory adapter for handling data of a mobile device using non-volatile memory
JP2004021669A (ja) 2002-06-18 2004-01-22 Sanyo Electric Co Ltd 転送制御システム、転送制御装置、記録装置および転送制御方法
JP2004062928A (ja) 2002-07-25 2004-02-26 Hitachi Ltd 磁気ディスク装置及び記憶システム
JP4111789B2 (ja) 2002-09-13 2008-07-02 富士通株式会社 半導体記憶装置の制御方法及び半導体記憶装置
US6901298B1 (en) 2002-09-30 2005-05-31 Rockwell Automation Technologies, Inc. Saving and restoring controller state and context in an open operating system
EP1552411A2 (en) 2002-10-08 2005-07-13 Koninklijke Philips Electronics N.V. Integrated circuit and method for exchanging data
US7181611B2 (en) 2002-10-28 2007-02-20 Sandisk Corporation Power management block for use in a non-volatile memory system
US20040088474A1 (en) 2002-10-30 2004-05-06 Lin Jin Shin NAND type flash memory disk device and method for detecting the logical address
KR20050075764A (ko) 2002-10-31 2005-07-21 링 테크노로지 엔터프라이즈, 엘엘씨 스토리지 시스템에 관한 방법 및 시스템
US7949777B2 (en) 2002-11-01 2011-05-24 Avid Technology, Inc. Communication protocol for controlling transfer of temporal data over a bus between devices in synchronization with a periodic reference signal
US7290093B2 (en) * 2003-01-07 2007-10-30 Intel Corporation Cache memory to support a processor's power mode of operation
US7181574B1 (en) 2003-01-30 2007-02-20 Veritas Operating Corporation Server cluster using informed prefetching
FI117489B (fi) 2003-02-07 2006-10-31 Nokia Corp Menetelmä muistikortin osoittamiseksi, muistikorttia käyttävä järjestelmä, ja muistikortti
WO2004084231A1 (en) 2003-03-19 2004-09-30 Koninklijke Philips Electronics N.V. Universal memory device having a profil storage unit
US7233335B2 (en) 2003-04-21 2007-06-19 Nividia Corporation System and method for reserving and managing memory spaces in a memory resource
US20040230317A1 (en) 2003-05-15 2004-11-18 Sun Microsystems, Inc. Method, system, and program for allocating storage resources
US6981123B2 (en) 2003-05-22 2005-12-27 Seagate Technology Llc Device-managed host buffer
US7231537B2 (en) 2003-07-03 2007-06-12 Micron Technology, Inc. Fast data access mode in a memory device
KR100532448B1 (ko) 2003-07-12 2005-11-30 삼성전자주식회사 메모리의 리프레시 주기를 제어하는 메모리 컨트롤러 및리프레시 주기 제어 방법
US7822105B2 (en) 2003-09-02 2010-10-26 Sirf Technology, Inc. Cross-correlation removal of carrier wave jamming signals
US20050071570A1 (en) 2003-09-26 2005-03-31 Takasugl Robin Alexis Prefetch controller for controlling retrieval of data from a data storage device
US7321958B2 (en) 2003-10-30 2008-01-22 International Business Machines Corporation System and method for sharing memory by heterogeneous processors
US7120766B2 (en) 2003-12-22 2006-10-10 Inernational Business Machines Corporation Apparatus and method to initialize information disposed in an information storage and retrieval system
US7594135B2 (en) 2003-12-31 2009-09-22 Sandisk Corporation Flash memory system startup operation
DE502004005699D1 (de) 2004-02-27 2008-01-24 Orga Systems Gmbh Vorrichtung und Verfahren zur Aktualisierung der Konfiguration des Datenspeichers der Chipkarte eines mobilen Endgeräts
US20050204113A1 (en) 2004-03-09 2005-09-15 International Business Machines Corp. Method, system and storage medium for dynamically selecting a page management policy for a memory controller
WO2005088468A2 (en) 2004-03-10 2005-09-22 Koninklijke Philips Electronics N.V. Integrated circuit and method for memory access control
JP4402997B2 (ja) 2004-03-26 2010-01-20 株式会社日立製作所 ストレージ装置
EP1870814B1 (en) 2006-06-19 2014-08-13 Texas Instruments France Method and apparatus for secure demand paging for processor devices
JP2005309653A (ja) 2004-04-20 2005-11-04 Hitachi Global Storage Technologies Netherlands Bv ディスク装置及びキャッシュ制御方法
US20070234006A1 (en) 2004-04-26 2007-10-04 Koninklijke Philips Electronics, N.V. Integrated Circuit and Metod for Issuing Transactions
US7877569B2 (en) 2004-04-28 2011-01-25 Panasonic Corporation Reduction of fragmentation in nonvolatile memory using alternate address mapping
US7480749B1 (en) 2004-05-27 2009-01-20 Nvidia Corporation Main memory as extended disk buffer memory
US7958292B2 (en) 2004-06-23 2011-06-07 Marvell World Trade Ltd. Disk drive system on chip with integrated buffer memory and support for host memory access
JP4768237B2 (ja) 2004-06-25 2011-09-07 株式会社東芝 携帯可能電子装置及び携帯可能電子装置の制御方法
US7380095B2 (en) 2004-06-30 2008-05-27 Intel Corporation System and method for simulating real-mode memory access with access to extended memory
US8490102B2 (en) 2004-07-29 2013-07-16 International Business Machines Corporation Resource allocation management using IOC token requestor logic
US7233538B1 (en) 2004-08-02 2007-06-19 Sun Microsystems, Inc. Variable memory refresh rate for DRAM
US8843727B2 (en) 2004-09-30 2014-09-23 Intel Corporation Performance enhancement of address translation using translation tables covering large address spaces
US7334107B2 (en) 2004-09-30 2008-02-19 Intel Corporation Caching support for direct memory access address translation
US20060120235A1 (en) 2004-12-06 2006-06-08 Teac Aerospace Technologies System and method of erasing non-volatile recording media
US20060119602A1 (en) 2004-12-07 2006-06-08 Fisher Andrew J Address based graphics protocol
US7243173B2 (en) 2004-12-14 2007-07-10 Rockwell Automation Technologies, Inc. Low protocol, high speed serial transfer for intra-board or inter-board data communication
JP2006195569A (ja) 2005-01-11 2006-07-27 Sony Corp 記憶装置
KR100684942B1 (ko) 2005-02-07 2007-02-20 삼성전자주식회사 복수의 사상 기법들을 채용한 적응형 플래시 메모리 제어장치 및 그것을 포함한 플래시 메모리 시스템
US7450456B2 (en) 2005-03-30 2008-11-11 Intel Corporation Temperature determination and communication for multiple devices of a memory module
US7206230B2 (en) * 2005-04-01 2007-04-17 Sandisk Corporation Use of data latches in cache operations of non-volatile memories
KR100626391B1 (ko) 2005-04-01 2006-09-20 삼성전자주식회사 원낸드 플래시 메모리 및 그것을 포함한 데이터 처리시스템
US7275140B2 (en) 2005-05-12 2007-09-25 Sandisk Il Ltd. Flash memory management method that is resistant to data corruption by power loss
KR100706246B1 (ko) 2005-05-24 2007-04-11 삼성전자주식회사 읽기 성능을 향상시킬 수 있는 메모리 카드
JP2006343923A (ja) 2005-06-08 2006-12-21 Fujitsu Ltd ディスク記録装置
US20060288130A1 (en) 2005-06-21 2006-12-21 Rajesh Madukkarumukumana Address window support for direct memory access translation
US7610445B1 (en) 2005-07-18 2009-10-27 Palm, Inc. System and method for improving data integrity and memory performance using non-volatile media
US7571295B2 (en) 2005-08-04 2009-08-04 Intel Corporation Memory manager for heterogeneous memory control
JP4305429B2 (ja) 2005-08-18 2009-07-29 トヨタ自動車株式会社 インホイールサスペンション
JP2007052717A (ja) 2005-08-19 2007-03-01 Fujitsu Ltd データ転送装置およびデータ転送方法
JP4433311B2 (ja) 2005-09-12 2010-03-17 ソニー株式会社 半導体記憶装置、電子機器及びモード設定方法
JP4685567B2 (ja) 2005-09-15 2011-05-18 株式会社日立製作所 情報処理装置によるサービス提供システム
KR100673013B1 (ko) 2005-09-21 2007-01-24 삼성전자주식회사 메모리 컨트롤러 및 그것을 포함한 데이터 처리 시스템
CN107358974A (zh) 2005-09-30 2017-11-17 考文森智财管理公司 多个独立的串行链接存储器
JP4903415B2 (ja) 2005-10-18 2012-03-28 株式会社日立製作所 記憶制御システム及び記憶制御方法
JP2007115382A (ja) 2005-10-24 2007-05-10 Renesas Technology Corp 半導体集回路、記憶装置、及び制御プログラム
US7783845B2 (en) 2005-11-14 2010-08-24 Sandisk Corporation Structures for the management of erase operations in non-volatile memories
JP2007156597A (ja) 2005-12-01 2007-06-21 Hitachi Ltd ストレージ装置
US20070136523A1 (en) 2005-12-08 2007-06-14 Bonella Randy M Advanced dynamic disk memory module special operations
US20070147115A1 (en) 2005-12-28 2007-06-28 Fong-Long Lin Unified memory and controller
US7492368B1 (en) 2006-01-24 2009-02-17 Nvidia Corporation Apparatus, system, and method for coalescing parallel memory requests
US20070226795A1 (en) 2006-02-09 2007-09-27 Texas Instruments Incorporated Virtual cores and hardware-supported hypervisor integrated circuits, systems, methods and processes of manufacture
JP4887824B2 (ja) 2006-02-16 2012-02-29 富士通セミコンダクター株式会社 メモリシステム
US7951008B2 (en) 2006-03-03 2011-05-31 Igt Non-volatile memory management technique implemented in a gaming machine
JP4167695B2 (ja) 2006-03-28 2008-10-15 株式会社Snkプレイモア 遊技機
US7925860B1 (en) 2006-05-11 2011-04-12 Nvidia Corporation Maximized memory throughput using cooperative thread arrays
KR101392609B1 (ko) 2006-05-23 2014-05-08 컨버전트 인텔렉츄얼 프로퍼티 매니지먼트 인코포레이티드 직렬로 상호접속된 장치에 대해 장치 식별자를 확립하는 기기 및 방법
US7753281B2 (en) 2006-06-01 2010-07-13 Hewlett-Packard Development Company, L.P. System and method of updating a first version of a data file in a contactless flash memory device
JP4182993B2 (ja) 2006-06-30 2008-11-19 Tdk株式会社 メモリコントローラ及びメモリコントローラを備えるフラッシュメモリシステム、並びにフラッシュメモリの制御方法
WO2008016170A1 (en) 2006-07-31 2008-02-07 Kabushiki Kaisha Toshiba Nonvolatile memory system, and data read/write method for nonvolatile memory system
US7676702B2 (en) * 2006-08-14 2010-03-09 International Business Machines Corporation Preemptive data protection for copy services in storage systems and applications
US9798528B2 (en) 2006-09-13 2017-10-24 International Business Machines Corporation Software solution for cooperative memory-side and processor-side data prefetching
US20080082714A1 (en) 2006-09-29 2008-04-03 Nasa Hq's. Systems, methods and apparatus for flash drive
US7787870B2 (en) 2006-09-29 2010-08-31 Motorola, Inc. Method and system for associating a user profile to a caller identifier
US20080081609A1 (en) 2006-09-29 2008-04-03 Motorola, Inc. Method and system for associating a user profile to a sim card
JP4933211B2 (ja) 2006-10-10 2012-05-16 株式会社日立製作所 ストレージ装置、制御装置及び制御方法
US8935302B2 (en) 2006-12-06 2015-01-13 Intelligent Intellectual Property Holdings 2 Llc Apparatus, system, and method for data block usage information synchronization for a non-volatile storage volume
TWM317043U (en) 2006-12-27 2007-08-11 Genesys Logic Inc Cache device of the flash memory address transformation layer
TWI463321B (zh) 2007-01-10 2014-12-01 Mobile Semiconductor Corp 用於改善外部計算裝置效能的調適性記憶體系統
KR100849182B1 (ko) 2007-01-22 2008-07-30 삼성전자주식회사 반도체 카드 패키지 및 그 제조방법
US8312559B2 (en) 2007-01-26 2012-11-13 Hewlett-Packard Development Company, L.P. System and method of wireless security authentication
KR100896181B1 (ko) 2007-01-26 2009-05-12 삼성전자주식회사 임베디드 낸드 플래시 메모리 제어 장치 및 방법
KR100823171B1 (ko) * 2007-02-01 2008-04-18 삼성전자주식회사 파티션된 플래시 변환 계층을 갖는 컴퓨터 시스템 및플래시 변환 계층의 파티션 방법
KR100881052B1 (ko) 2007-02-13 2009-01-30 삼성전자주식회사 플래시 메모리의 매핑 테이블 검색 시스템 및 그에 따른검색방법
US20080235477A1 (en) 2007-03-19 2008-09-25 Rawson Andrew R Coherent data mover
JP2008250718A (ja) 2007-03-30 2008-10-16 Toshiba Corp 不揮発性キャッシュメモリを用いた記憶装置とその制御方法
JP2008250961A (ja) 2007-03-30 2008-10-16 Nec Corp 記憶媒体の制御装置、データ記憶装置、データ記憶システム、方法、及び制御プログラム
US7760569B2 (en) 2007-04-05 2010-07-20 Qimonda Ag Semiconductor memory device with temperature control
KR100855578B1 (ko) 2007-04-30 2008-09-01 삼성전자주식회사 반도체 메모리 소자의 리프레시 주기 제어회로 및 리프레시주기 제어방법
CA2686313C (en) 2007-05-07 2012-10-02 Vorne Industries, Inc. Method and system for extending the capabilities of embedded devices through network clients
US7606944B2 (en) 2007-05-10 2009-10-20 Dot Hill Systems Corporation Dynamic input/output optimization within a storage controller
JP2009003783A (ja) 2007-06-22 2009-01-08 Toshiba Corp 不揮発性メモリの制御装置及び制御方法及び記憶装置
JP5012898B2 (ja) 2007-07-18 2012-08-29 富士通株式会社 メモリリフレッシュ装置およびメモリリフレッシュ方法
WO2009016832A1 (ja) 2007-07-31 2009-02-05 Panasonic Corporation 不揮発性記憶装置および不揮発性記憶システム
US8166238B2 (en) 2007-10-23 2012-04-24 Samsung Electronics Co., Ltd. Method, device, and system for preventing refresh starvation in shared memory bank
US7730248B2 (en) 2007-12-13 2010-06-01 Texas Instruments Incorporated Interrupt morphing and configuration, circuits, systems and processes
US8185685B2 (en) 2007-12-14 2012-05-22 Hitachi Global Storage Technologies Netherlands B.V. NAND flash module replacement for DRAM module
US8880483B2 (en) 2007-12-21 2014-11-04 Sandisk Technologies Inc. System and method for implementing extensions to intelligently manage resources of a mass storage system
KR101077339B1 (ko) 2007-12-28 2011-10-26 가부시끼가이샤 도시바 반도체 기억 장치
US8892831B2 (en) * 2008-01-16 2014-11-18 Apple Inc. Memory subsystem hibernation
US8209463B2 (en) 2008-02-05 2012-06-26 Spansion Llc Expansion slots for flash memory based random access memory subsystem
US8332572B2 (en) 2008-02-05 2012-12-11 Spansion Llc Wear leveling mechanism using a DRAM buffer
US7962684B2 (en) 2008-02-14 2011-06-14 Sandisk Corporation Overlay management in a flash memory storage device
US8180975B2 (en) 2008-02-26 2012-05-15 Microsoft Corporation Controlling interference in shared memory systems using parallelism-aware batch scheduling
JP4672742B2 (ja) 2008-02-27 2011-04-20 株式会社東芝 メモリコントローラおよびメモリシステム
US8307180B2 (en) 2008-02-28 2012-11-06 Nokia Corporation Extended utilization area for a memory device
JP4643667B2 (ja) 2008-03-01 2011-03-02 株式会社東芝 メモリシステム
US8775718B2 (en) 2008-05-23 2014-07-08 Netapp, Inc. Use of RDMA to access non-volatile solid-state memory in a network storage system
US8099522B2 (en) 2008-06-09 2012-01-17 International Business Machines Corporation Arrangements for I/O control in a virtualized system
KR101456976B1 (ko) 2008-06-09 2014-11-03 삼성전자 주식회사 메모리 테스트 디바이스 및 메모리 테스트 방법
US20090313420A1 (en) * 2008-06-13 2009-12-17 Nimrod Wiesz Method for saving an address map in a memory device
US9223642B2 (en) 2013-03-15 2015-12-29 Super Talent Technology, Corp. Green NAND device (GND) driver with DRAM data persistence for enhanced flash endurance and performance
US8166229B2 (en) 2008-06-30 2012-04-24 Intel Corporation Apparatus and method for multi-level cache utilization
US8139430B2 (en) 2008-07-01 2012-03-20 International Business Machines Corporation Power-on initialization and test for a cascade interconnect memory system
WO2010020992A1 (en) 2008-08-21 2010-02-25 Xsignnet Ltd. Storage system and method of operating thereof
CN101667103B (zh) 2008-09-01 2011-05-04 智微科技股份有限公司 磁盘阵列5控制器及存取方法
US8103830B2 (en) * 2008-09-30 2012-01-24 Intel Corporation Disabling cache portions during low voltage operations
US8181046B2 (en) 2008-10-29 2012-05-15 Sandisk Il Ltd. Transparent self-hibernation of non-volatile memory system
US8316201B2 (en) 2008-12-18 2012-11-20 Sandisk Il Ltd. Methods for executing a command to write data from a source location to a destination location in a memory device
US8639874B2 (en) 2008-12-22 2014-01-28 International Business Machines Corporation Power management of a spare DRAM on a buffered DIMM by issuing a power on/off command to the DRAM device
US8239613B2 (en) 2008-12-30 2012-08-07 Intel Corporation Hybrid memory device
US8094500B2 (en) 2009-01-05 2012-01-10 Sandisk Technologies Inc. Non-volatile memory and method with write cache partitioning
US7830732B2 (en) * 2009-02-11 2010-11-09 Stec, Inc. Staged-backup flash backed dram module
US8832354B2 (en) * 2009-03-25 2014-09-09 Apple Inc. Use of host system resources by memory controller
US8533445B2 (en) * 2009-04-21 2013-09-10 Hewlett-Packard Development Company, L.P. Disabling a feature that prevents access to persistent secondary storage
DE112009004621B4 (de) 2009-05-04 2018-08-23 Hewlett-Packard Development Company, L.P. Speichervorrichtungs-LöschbefehI mit einem Steuerfeld, das durch eine Anforderer-Vorrichtung steuerbar ist
US8806144B2 (en) 2009-05-12 2014-08-12 Stec, Inc. Flash storage device with read cache
US8250282B2 (en) 2009-05-14 2012-08-21 Micron Technology, Inc. PCM memories for storage bus interfaces
US8180981B2 (en) 2009-05-15 2012-05-15 Oracle America, Inc. Cache coherent support for flash in a memory hierarchy
US8533437B2 (en) 2009-06-01 2013-09-10 Via Technologies, Inc. Guaranteed prefetch instruction
US20100332922A1 (en) 2009-06-30 2010-12-30 Mediatek Inc. Method for managing device and solid state disk drive utilizing the same
JP2011022657A (ja) 2009-07-13 2011-02-03 Fujitsu Ltd メモリシステムおよび情報処理装置
JP2011028537A (ja) 2009-07-27 2011-02-10 Buffalo Inc 外部記憶装置へのアクセスを高速化する方法および外部記憶システム
JP5362010B2 (ja) 2009-07-29 2013-12-11 パナソニック株式会社 メモリ装置、ホスト装置およびメモリシステム
US8453021B2 (en) 2009-07-29 2013-05-28 Stec, Inc. Wear leveling in solid-state device
US8266481B2 (en) 2009-07-29 2012-09-11 Stec, Inc. System and method of wear-leveling in flash storage
JP2011039849A (ja) 2009-08-12 2011-02-24 Canon Inc 情報処理装置及びその制御方法、並びにプログラム
US8667225B2 (en) 2009-09-11 2014-03-04 Advanced Micro Devices, Inc. Store aware prefetching for a datastream
US9952977B2 (en) 2009-09-25 2018-04-24 Nvidia Corporation Cache operations and policies for a multi-threaded client
US9003159B2 (en) 2009-10-05 2015-04-07 Marvell World Trade Ltd. Data caching in non-volatile memory
JP2011082911A (ja) 2009-10-09 2011-04-21 Sony Corp 周辺機器および機器接続システム
JP5526697B2 (ja) 2009-10-14 2014-06-18 ソニー株式会社 ストレージ装置およびメモリシステム
KR101602939B1 (ko) * 2009-10-16 2016-03-15 삼성전자주식회사 불휘발성 메모리 시스템 및 그것의 데이터 관리 방법
KR101638061B1 (ko) 2009-10-27 2016-07-08 삼성전자주식회사 플래시 메모리 시스템 및 그것의 플래시 조각 모음 방법
US8335897B2 (en) 2009-12-15 2012-12-18 Seagate Technology Llc Data storage management in heterogeneous memory systems
US8443263B2 (en) * 2009-12-30 2013-05-14 Sandisk Technologies Inc. Method and controller for performing a copy-back operation
US8255617B2 (en) * 2010-01-26 2012-08-28 Seagate Technology Llc Maintaining data integrity in a data storage device
US8364886B2 (en) * 2010-01-26 2013-01-29 Seagate Technology Llc Verifying whether metadata identifies a most current version of stored data in a memory space
US9128718B1 (en) 2010-03-29 2015-09-08 Amazon Technologies, Inc. Suspend using internal rewriteable memory
US8291172B2 (en) 2010-04-27 2012-10-16 Via Technologies, Inc. Multi-modal data prefetcher
JP4988007B2 (ja) 2010-05-13 2012-08-01 株式会社東芝 情報処理装置およびドライバ
US8397101B2 (en) * 2010-06-03 2013-03-12 Seagate Technology Llc Ensuring a most recent version of data is recovered from a memory
CN101916201B (zh) * 2010-08-06 2015-05-27 中兴通讯股份有限公司 一种基于Android移动终端冷启动的方法和装置
WO2012021380A2 (en) 2010-08-13 2012-02-16 Rambus Inc. Fast-wake memory
KR101736384B1 (ko) * 2010-09-29 2017-05-16 삼성전자주식회사 비휘발성 메모리 시스템
US8938574B2 (en) 2010-10-26 2015-01-20 Lsi Corporation Methods and systems using solid-state drives as storage controller cache memory
TWI417727B (zh) 2010-11-22 2013-12-01 Phison Electronics Corp 記憶體儲存裝置、其記憶體控制器與回應主機指令的方法
EP2652623B1 (en) 2010-12-13 2018-08-01 SanDisk Technologies LLC Apparatus, system, and method for auto-commit memory
GB2486738B (en) 2010-12-24 2018-09-19 Qualcomm Technologies Int Ltd Instruction execution
US20120179874A1 (en) * 2011-01-07 2012-07-12 International Business Machines Corporation Scalable cloud storage architecture
US10631246B2 (en) 2011-02-14 2020-04-21 Microsoft Technology Licensing, Llc Task switching on mobile devices
US8694764B2 (en) 2011-02-24 2014-04-08 Microsoft Corporation Multi-phase resume from hibernate
US8706955B2 (en) * 2011-07-01 2014-04-22 Apple Inc. Booting a memory device from a host
US20130007348A1 (en) * 2011-07-01 2013-01-03 Apple Inc. Booting Raw Memory from a Host
US9645758B2 (en) 2011-07-22 2017-05-09 Sandisk Technologies Llc Apparatus, system, and method for indexing data of an append-only, log-based structure
US9141394B2 (en) 2011-07-29 2015-09-22 Marvell World Trade Ltd. Switching between processor cache and random-access memory
TWI521343B (zh) 2011-08-01 2016-02-11 Toshiba Kk An information processing device, a semiconductor memory device, and a semiconductor memory device
JP5762930B2 (ja) 2011-11-17 2015-08-12 株式会社東芝 情報処理装置および半導体記憶装置
EP2631916B1 (en) 2011-09-06 2015-08-26 Huawei Technologies Co., Ltd. Data deletion method and apparatus
US8719464B2 (en) 2011-11-30 2014-05-06 Advanced Micro Device, Inc. Efficient memory and resource management
US20130145055A1 (en) 2011-12-02 2013-06-06 Andrew Kegel Peripheral Memory Management
CN103975287B (zh) 2011-12-13 2017-04-12 英特尔公司 使用非易失性随机存取存储器的服务器中的增强系统睡眠状态支持
KR101915073B1 (ko) 2011-12-20 2018-11-06 인텔 코포레이션 2-레벨 메모리 계층구조에서 메모리측 캐쉬의 동적인 부분적 전원 차단
EP2795552A4 (en) 2011-12-22 2015-07-01 Intel Corp ELECTRONIC MULTIUSER WALLETS AND ADMINISTRATION THEREOF
US9069551B2 (en) 2011-12-22 2015-06-30 Sandisk Technologies Inc. Systems and methods of exiting hibernation in response to a triggering event
US8879346B2 (en) 2011-12-30 2014-11-04 Intel Corporation Mechanisms for enabling power management of embedded dynamic random access memory on a semiconductor integrated circuit package
CN102609378B (zh) 2012-01-18 2016-03-30 中国科学院计算技术研究所 一种消息式内存访问装置及其访问方法
US9417998B2 (en) 2012-01-26 2016-08-16 Memory Technologies Llc Apparatus and method to provide cache move with non-volatile mass memory system
US9311226B2 (en) 2012-04-20 2016-04-12 Memory Technologies Llc Managing operational state data of a memory module using host memory in association with state change
US8930633B2 (en) 2012-06-14 2015-01-06 International Business Machines Corporation Reducing read latency using a pool of processing cores
US9164804B2 (en) 2012-06-20 2015-10-20 Memory Technologies Llc Virtual memory module
JP2014044490A (ja) 2012-08-24 2014-03-13 Toshiba Corp ホスト装置及びメモリデバイス
US9116820B2 (en) 2012-08-28 2015-08-25 Memory Technologies Llc Dynamic central cache memory
CA2891355C (en) 2012-11-20 2022-04-05 Charles I. Peddle Solid state drive architectures
US9652376B2 (en) 2013-01-28 2017-05-16 Radian Memory Systems, Inc. Cooperative flash memory control
US9229854B1 (en) 2013-01-28 2016-01-05 Radian Memory Systems, LLC Multi-array operation support and related devices, systems and software
KR102074329B1 (ko) 2013-09-06 2020-02-06 삼성전자주식회사 데이터 저장 장치 및 그것의 데이터 처리 방법
US10248587B2 (en) 2013-11-08 2019-04-02 Sandisk Technologies Llc Reduced host data command processing
US20150160863A1 (en) 2013-12-10 2015-06-11 Memory Technologies Llc Unified memory type aware storage module
WO2015089488A1 (en) 2013-12-12 2015-06-18 Memory Technologies Llc Channel optimized storage modules
CN103761988B (zh) 2013-12-27 2018-01-16 华为技术有限公司 固态硬盘及数据移动方法
US10249351B2 (en) 2016-11-06 2019-04-02 Intel Corporation Memory device with flexible internal data write control circuitry
KR20180055297A (ko) 2016-11-16 2018-05-25 삼성전자주식회사 언맵 리드를 수행하는 메모리 장치 및 메모리 시스템

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100312947A1 (en) * 2009-06-04 2010-12-09 Nokia Corporation Apparatus and method to share host system ram with mass storage memory ram
US20110296088A1 (en) * 2010-05-27 2011-12-01 Sandisk Il Ltd. Memory management storage to a host device
TW201209831A (en) * 2010-06-01 2012-03-01 Samsung Electronics Co Ltd Flash memory device and system with program sequencer, and programming method
TW201214446A (en) * 2010-07-26 2012-04-01 Apple Inc Dynamic allocation of power budget for a system having non-volatile memory

Also Published As

Publication number Publication date
US20160246546A1 (en) 2016-08-25
TW201407468A (zh) 2014-02-16
CN103377009A (zh) 2013-10-30
EP2657846A1 (en) 2013-10-30
US9311226B2 (en) 2016-04-12
US20220197565A1 (en) 2022-06-23
TWI581181B (zh) 2017-05-01
CN106445834A (zh) 2017-02-22
US10042586B2 (en) 2018-08-07
TWI695314B (zh) 2020-06-01
TW201917561A (zh) 2019-05-01
TWI730753B (zh) 2021-06-11
US20230418523A1 (en) 2023-12-28
US20200293232A1 (en) 2020-09-17
TW202132970A (zh) 2021-09-01
US20130282957A1 (en) 2013-10-24
US20190034122A1 (en) 2019-01-31
US11782647B2 (en) 2023-10-10
CN103377009B (zh) 2016-12-07
TW202032359A (zh) 2020-09-01
CN106445834B (zh) 2022-11-18
TW201712528A (zh) 2017-04-01
WO2013158953A1 (en) 2013-10-24
US11226771B2 (en) 2022-01-18

Similar Documents

Publication Publication Date Title
TWI645334B (zh) 用於管理操作狀態資料之方法、記憶體模組及主機裝置
US11733869B2 (en) Apparatus and method to share host system RAM with mass storage memory RAM
US11797180B2 (en) Apparatus and method to provide cache move with non-volatile mass memory system