TW293940B - - Google Patents
Download PDFInfo
- Publication number
- TW293940B TW293940B TW084105885A TW84105885A TW293940B TW 293940 B TW293940 B TW 293940B TW 084105885 A TW084105885 A TW 084105885A TW 84105885 A TW84105885 A TW 84105885A TW 293940 B TW293940 B TW 293940B
- Authority
- TW
- Taiwan
- Prior art keywords
- resin
- wire
- item
- patent application
- encapsulated
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/42—Fillings or auxiliary members in containers or encapsulations selected or arranged to facilitate heating or cooling
- H01L23/433—Auxiliary members in containers characterised by their shape, e.g. pistons
- H01L23/4334—Auxiliary members in encapsulations
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3135—Double encapsulation or coating and encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0555—Shape
- H01L2224/05552—Shape in top view
- H01L2224/05554—Shape in top view being square
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45139—Silver (Ag) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45144—Gold (Au) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48253—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a potential ring of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49171—Fan-out arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L24/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01013—Aluminum [Al]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01039—Yttrium [Y]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01046—Palladium [Pd]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/06—Polymers
- H01L2924/078—Adhesive characteristics other than chemical
- H01L2924/07802—Adhesive characteristics other than chemical not being an ohmic electrical conductor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1532—Connection portion the connection portion being formed on the die mounting surface of the substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/183—Connection portion, e.g. seal
- H01L2924/18301—Connection portion, e.g. seal being an anchoring portion, i.e. mechanical interlocking between the encapsulation resin and another package part
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19041—Component type being a capacitor
Landscapes
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Lead Frames For Integrated Circuits (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Wire Bonding (AREA)
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
Description
293940 A7 __B7__ 五、發明説明(1 ) 〔產業上之利用領域〕 本發明係關於一種在導線構造具有特徽的半導體裝置 及其製造方法。 〔發明之背景〕 在高通輯V L S I等之稹《度的半導髗裝置中,半導 髓晶片之输入输出用的電極及《源用電極之數量會增多。 因此,因連接於各該電極,故成爲需要與該電極相同數之 較多的導線。 又,欲在一個半導髏晶片之複數部位取電源時,若各 該連接用的線長不相同,則其電阻値會成爲不相同。如此 ,因各該電壓降不相同,因此形成在各電極很難施加相同 之電壓。又欲將連接各電極及電源之線長,成爲均相等長 度,須對最長者配合其他者,而線長會增長而會增大其電 壓降。 經濟部中央梂準局員工消費合作社印製 (請先閲讀背面之注意事項再填寫本頁) 作爲解決此問題,有揭示於日本專利公報特開平4 一 1 7 4 5 5 1號之半導體裝置。該半導體裝置係具有:共 用內線經由絕緣性黏接材稹層在半導體晶片之電路形成面 上,且在半導體晶片之外側設有與該半導體晶片電氣式地 連接的複數僧號用內線,而以共用內線所保持之型態用模 塑樹脂封裝有半導體晶片,爲其特徴。 依照該半導髏裝匿,具有由於未設置搭載有半導體晶 片之接頭,因此可防止接合線與接頭之間的短硌,藉將共 用內線使用作爲例如m源用導線,可容易實現導線插腳之 本紙張尺度適用中國國家標準(CNS ) A4规格(2丨〇><297公釐)-4 - 293940 A7 B7 五、發明説明(2) 共用化等之優點。 尤其是,設置共用內線,乃可減少導線數董,而且可 將線長變短而可減低電壓降。 然而,在該半導髗裝置中,因在半導髄晶片表面稹餍 有共用內線,因此具有在半導體晶片表面之電極焊接點之 配列設計上有所限制,及因連接共用內線及半導體晶片之 絕緣性黏接材所引起的晶片之污染成黏接材之軟化產生接 合不良等的可能性等問題。 又,在日本專利公報特公平6 -6 6 3 5 1號,揭示 在半導體晶片之周園狡置共用內線的半導體裝β。依照本 構成,因不是在半導體晶片表面設置共用內線,因此解決 電極焊接點之配列設計之限制,也可避免接合不良。 經濟部中央標準局貝工消费合作社印裝 (請先聞讀背面之注意事項再填寫本頁) 但是,因該構成係搭載半導體晶片之接頭爲一髗地設 在導線之一導線,而在該接點之外周設有共用導線。因此 很難得到接點及共用內線之間的絕緣。又,雖然設有共用 內線,惟其形狀須避免設有接點之導線而成爲切除一部分 之形狀,故在形狀上有限制。如此,若在形狀上有限制時 ,則在實行接合之位置上也有受限制之問題。 又,近幾年來,隨著增大VLS I等之消耗電力,冀 望以低成本得到優異放熱性之塑膠封裝之需求。對應於此 ,從材料方面,檢討提高導線框或封裝用樹脂之熱傳導性 ,而從構造方面,檢討依導線框,設計之變更或吸熱設備 ,亦即依散熱髗之附加所產生之散熱性的提高。尤其是, 依散熱體之附加所產生的封裝之散热性改善,係在耗m爲 本紙張尺度適用中國國家標準(CNS ) A4規格(210X 297公釐) 293940 A7 _B7_ 五、發明説明(3) 毎一晶片約2W之LSI,乃爲最正統之對策。 如此,從上述之散熱之糲贴上,本案發明之發明人係 已創作有日本專利公報特開平6 — 5 3 3 9 0號之發明。 在該發明中,係使用高热傳導性之散熱體,採用在該散熱 體具有成爲小片焊接點替代之元件載置之功能的構造。此 時,從支持內線之觀點上採用在散熱體上配置絕緣構件而 藉該絕緣構件來支持導線之構造。 因此,若採用這種構成,則可得到在散熱性上也優異 之半導《裝置。 〔發明之概要〕 本發明之目的係在於提供一種藉得到導線之共用化* 俾減少導線數,縮短線長,減低電降,高配線設計之自由 度的樹脂封裝型半導體裝置及其製造方法。 本發明之其他目的係在提供一種具有高散熱特性的樹 脂封裝型半導體裝置及其製造方法。 經殊部中央橾準局員工消費合作社印裝 (請先聞讀背面之注意事項再填寫本頁) 本發明之樹脂封裝型半導體裝置,其特徽爲:包括 具有用以設®半導髏元件所用之元件設置面的元件戴 匿構件,及 接合於該元件載置構件之上述元件設置面的半導饋$ 件,及 位在從該半導體元件隔開之位置配設成對上述元件# 置部絕緣的複數導線,及 以非接觸狀態未間斷地圍繞上述半導體元件之周®’ 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐)-6 - 293940 A7 ______B7____ 五、發明説明(4) 從上述元件設匿面以懸於其上之狀態所配設的框導線’及 (請先閲讀背面之注意事項再填寫本頁) 至少包括電氣式地連接上述導線及上述半導嫌元件之 電極部的線,m氣式地遑接上述導線及上述框導線的線以 及電氣式地連接上述框導線及上述半導髗元件之電極部的 線的線群,及 封裝上述元件載置構件,上述半導《元件,上述導線 之一部分及上述框導線的樹脂封裝部等。 在該半導髄裝s,因在半導體元件與導線之間設置框 導線,將該框導線使用作爲例如《源用導線,因此藉由較 少條數之導線,可將所定電壓穩定地供應在半導體元件之 電極部,可一面降低電源噪音一面達成動作速度之高速化 0 如此,因相當於藉框導線共用化之導線之條數的導線 係可使用作爲例如信號導線,因此可提高配線設計之自由 度。 經濟部中央橾準局貝工消費合作社印製 在上述半導體裝置中,上述元件載置構件之元件設置 面,係構成上述導線之內線前端延設至平面觀看重叠之位 置較理想。依照這種構件,在內線之線接合時可將上述元 件設置面兼用作爲支持內線前端部之台。 在上述半導嫌裝置中,上述內線係在弾性變形之範園 下確保可接觸之自由端之狀態藉絕緣性之導線支持部支持 在上述元件載置構件之元件設置面,而經由該導線支持部 接合上述元件載置構件及上述內線較理想。依照該構成, 在線接合之過程中,藉內線以導線支持部作爲支點,使其 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐)-7 - 293940 A7 _ B7__ 五、發明説明(5) 自由端向下方變形而播接於上述元件設置面,因此可確實 且穩定地資行線之連接,而且內嫌係藉由導線支持部確實 地被固定。 又,上述元件載置構件,係以熱傳導性較高之材質所 構成,俾提髙散熱性較理想。 又,上述元件載置構件係因藉不但熱傅導性上優異, 而具有導電性之材料,例如銅,鋁,金和銀等之金屬,或 是以這些各金屬作爲主成分的合金所形成,可將該元件載 置構件使用作爲接地領域。 如此,在將元件載置構件作爲負氰位,並將導線框作 爲正電位時,因從元件載置構件以浮動狀態配置導線框, 因此當被樹脂封裝時,則在兩者之間形成與連接電容器同 樣之狀態而可減低噪音。 經濟部中央樣準局员工消費合作社印製 (請先閲讀背面之注意事項存填寫本育) 又,在上述半導體裝置,可實行上述半導髏元件之電 極部之接地的第1導電層及可實行上述導線之接地的第2 導電層之至少一方,形成在上述元件設置面較理想。依照 依構成,在任意領域可實行半導體元件之電極部之接地及 導線之接地,結果,可減少接地用之導線,由此也可提高 導線的配線設計之自由度。 可實行道種接地之導鼇層,係將例如銀,金,鈀’鋁 等之金屬藉例如施以鍍層所形成。 上述第1導電層及第2導m層係互相隔著間距地形成 也可以,或是連_地形成也可以。 又,在上述半導體裝置,在形成有上述第1導電層及 本紙張尺度適用中國國家橾準(CNS ) A4規格(210X 297公釐)-8 - 293840 A7 __B7___ 五、發明説明(6) 第2導電層之領域以外的元件載置構件之表面,形成有絕 緣層較理想。道種絕緣層係由例如將構成元件載置構件之 金屬施以氧化處理所得到之金靥氧化膜所構成較理想。藉 形成該絕緣層,可防止導線及框導線以及具有導髦性之元 件載置構件之間的短路。又,上述絕緣層係由金靥氧化膜 所形成時,因一般該氣化膜係呈黑色等之暗色,因此不但 在線接合之畫像認識可容易認識導線,而且該金屬氧化膜 係與金屬相比較,與構成樹脂封裝部之樹脂之間的密接性 較優異,具有提高封裝之機械性强度。 在上述半導髄裝置,上述元件載e構件係埋設在樹脂 封裝部內之型式,或是局部露出之型式均可以,惟從散熱 效率之方面考置,則以露出之型式較理想。 經濟部中央樣率局貝工消費合作社印製 (請先閱讀背面之注意事項再填寫本頁} 例如,上述元件載置構件係由包括上述元件設®面之 大徑部及從該大徑部所突出的小徑部所構成的剖面形狀形 成略凸狀較理想。又,上述小徑部之端面係從樹脂封裝部 霣出較理想。依照本構成,因可增大元件載置構件之表面 稹,因此在半導體元件所產生之熱,係經由元件載置構件 有效率地分散,又因由樹脂封裝部經由露出之面而放出至 外部,因而有效率地施行散熱。又,依照元件載置構件, 因可增大半導體元件所搭載之元件設«面及由樹脂封裝部 露出之面的距離,因此可抑制對半導體元件或配線有不良 影響之氣體或水分等之侵入。又,爲了提高元件載置構件 及樹脂封裝部之間的接合力,因此,例如在上述元件載置 構件之小徑部形成底部,或是除了小徑部之領域而在大徑 本紙張尺度適用中國國家標準(CNS)A4規格( 210X297公釐> -9 - 293940 A7 B7_ 五、發明説明(7) 部形成連通於厚度方向的樹脂連通孔較理想。 在上述半導體裝置,上述框導線係在線接合之ί像認 識具有作爲檫記的認識用突起較理想。藉形成道種認識用 突起,具有因線接合時之畫像認識所產生之接合位置之認 識成爲正確且容易之優點。 上述框導線係藉複數支持導線可確資地支持較理想。 本發明之樹脂封裝型半導《裝置之製造方法,係包括 以下過程(a)至(d)較理想。 (a )在元件載置構件之元件設置面之所定位置藉導 篦性之黏接劑接合半導體元件的過程, (b) 在上述元件載置構件之元件設置面上配設絕緣 性之導線支持部,在該導線支持部之上面,配設一體形成 有內線,外線及框導線的導線框,經由上述導線支持部黏 接固定上述元件載置構件與上述導線框的過程。 經濟部中央樣隼局負工消費合作社印裝 (請先閲讀背面之注意事項再填寫本頁) (c) 至少將包括電氣式地連接上述導線及上述半導 體元件之電極部的線,電氣式地連接上述導線及上述框導 線的線以及電氣或地連接上述框導線及上述半導體元件之 電極部的線的線群,藉線接合手段所形成的過程,及 (d )將上述過程(a )〜(c )所形成之構件設定 在棋具,藉棋塑形成樹脂封裝部的過程。 又,在上述過程(c),連接上述導線及上述半導髏 元件之電極部的線,係藉推線具向下推上述導線而將其前 端部攉接於上述元件載置構件之元件設置面之狀態下所形 成較理想。 本紙張尺度適用中國國家樣準(CNS)A4規格(21〇Χ297公釐)-1〇 - 203940 A7 經濟部中央橾準局員工消费合作社印製 ___B7 __五、發明説明(8) 依照道些製造方法,可有效率地製造本發明之半導髗 裝置。 〔發明最適當實施例之說明〕 (第1實施例) 第1圖係將本發明之第1實施例的半導體裝置在除了 樹脂封裝部之狀態棋式地表示的平面圖,第2圖係棋式地 表示沿著第1圖之I I — I I線切剖之狀態的剖面圖。 本實施例之半導體裝置1 0 0係具有:元件載置部 1 0,及接合於該元件載置部1 0之元件設置面1 2的半 導體元件2 0,及經由導線支持部5 0固定在上述元件載 fi部1 0的複數導線(內線3 2,支持導線3 8 ),及配 設於上述半導體元件2 0之外側的框導線3 6等。 上述元件載置部1 0係如第2圖所示,係由大徑部 1 0 a,及由該大徑部1 0 a突出的小徑部1 〇 b所構成 ,剖面形狀形成略凸狀。大徑部1 0 a之下面構成元件設 置面1 2,而小徑部1 0 b之上面係構成露出面1 4。 在上述元件設置面12係如第1圖所示,形成有:包 括設有半導體元件2 0之領域而具有比該領域較大表面稹 的第1導電層1 8 a,及在與該第1導電層1 8 a隔著問 距之位匿形成有複數之點狀的第2導電層1 8 b。在除了 道些之導電餍1 8 a,1 8 b之元件載置部1 〇之表面形 成有絕緣層1 6。 (請先閲讀背面之注意事項再填寫本頁) 本紙张尺度遑用中國國家標隼(CNS)A4規格( 210X297公簸)-11 - A7 B7 五、發明説明(9 ) 上述元件載置部1 〇係由環氣基板或陶瓷所構成者》 ,惟由窩熱傅導係數且具有導電性的材料,例如由銅,鈷 ,銀或金等金屬或將道些之各金屬作爲主成分的合金所構 成較理想。尤其是,考廉經濟性則以銅較理想。 作爲上述導電層1 8 a,1 8 b之材質並沒有特別限 制,惟可例示例如銀,金,鈀,鋁等,考慮導電性及半導 髗元件2 0之間的黏接性,尤其是銀較理想。這些之導電 層1 8 a,1 8 b係可藉由例如镀金,黏接等之方法所形 库。道些之導電層1 8 a,1 8 b係如下詳述,使用作爲 接地面。 經濟部中央標準局属工消费合作社印裝 (請先閲讀背面之注意事項再填寫本頁) 又,上述絕緣餍16係只要具有良好之絕緣性,其材 質係並未特別限制,惟例如將構成元件載置部1 〇之金靥 施以氧化處理得到之金屬氧化膜較理想。例如,元件載置 部10以銅所構成時,使用强鹸性之處理液將表面藉氧化 處理而可得到絕緣餍。因設置該絕緣層1 6,可防止內線 3 2或框導線3 6或支持導線3 8及元件載置部1 〇之間 的短路。又,例如藉氧化銅所構成之絕緣層16係一般呈 黑色或褐色等之暗色,因此,不但在線接合之竇像認識不 但成爲容易施行內線3 2之認識,而且因構成樹脂封裝部 6 0之樹脂之間的密接性較優異,因此可提高封裝之機械 性强度。 上述半導髏元件2 0係在形成於上述元件載置部1 〇 之元件設置面1 2的第1導氰層1 8 a上,藉例如銀漿糊 施以黏接固定。如此,在半導髏元件2 0之表面,以所定 本紙張尺度適用中國國家標準(CNS)A4規格( 210X297公釐)_ 12 - 293940 A7 _B7 五、發明説明(10) 配列形成有複數電極焊接點2 2。 又,在上述元件設置面1 2,沿著其周緣藉黏接連縯 地固定有導線支持部5 0。該導線支持部5 0係由具有絕 緣性之樹脂,例如由聚醯亞胺樹脂,環氧樹脂等之熱硬化 性樹脂等之帶狀構件所構成。 上述內線3 2係如第3圖放大所示,在從其前端隔所 定距離L之位S,藉黏接固定於導線支持部5 0,因此, 內線· 3 2係形成經由導線支持部5 0具有自由端3 2 a而 固定在元件載置部1 〇。 換言之,導線支持部5 0係以較小寬度設於元件載置 部1 0之外周部,而僅支持內線3 2之一部分。導線支持 部5 0係以樹脂所構成俾吸收水分者,惟因如上述構成較 小,可將所吸收之水分儘置減少。 更具髋而言。導線支持部5 0係避開內線3 2之施以 線接合領域而設®。 內線2 2及半導體元件2 0之《極焊接點2 2係藉金 ,銀等線(例如信號用線4 2 )施以電氣式連接。 經濟部中央樣準局貞工消費合作社印製 (請先閲讀背面之注意事項再填寫本頁) 將內線3 2及電極焊接點2 2之間的線接合之情形, 表示於第4圖及第5圖,又,線接合係從線較短者依次施 行,則可避免夾持線之工模鈎到經接合之線而切斷之情事 Ο 首先,如第4圊所示,藉推線具ΙΑ, 1B從上方推 下各內線3 2之自由端3 2 a時,則各內線3 2之自由端 3 2 a係以導線支持部5 0作爲支點向下方變形,摧接於 本紙張尺度遴用中國國家橾準(CNS > A4規格(210X297公釐)_ a _ 293940 A7 B7 五、發明説明(ii) 元件設置面1 2。在賅狀態下,藉施行線接合,可確實且 穩定地實行線40之連接。 亦即,導線支持部5 0係因以樹脂所構成而在線接合 時之熱容易變軟,惟如上述,導線支持部5 0係避開線接 合之領域而設置,因此不容易受熱之影響。導線支持部 5 0係成爲緩衝墊而可解決不容易施行線接合之不方便。 結束線接合之後,放開推線是ΙΑ, 1B,如第5圚 所示,各內線3 2係藉其彈性恢復原來之水平狀態而加以 支持。如此,藉絕緣性之導線支持部5 0電氣式地絕緣各 內線3 2及元件載置部1 0。 經濟部中央橾準局員工消费合作社印製 (请先閱讀背面之注意事項再填寫本頁) 考慮這種接合過程及內線之機械性穩定性時,內線 3 2之自由端3 2 a係被要求在彈性變形之範圍內其端部 具有擋接於元件設置面1 2上充分之長度,以及具有在結 束接合之後完全可復歸成原來之水平狀態的機械性强度。 爲了滿足道些條件,內線3 2之自由端3 2 a係設定其長 度與機械性强度即可以,而這些條件依裝置之尺寸,半導 «元件之設計事項及導線之强度等即可得到各種態樣者。 又,導線支持部5 0係被要求可將內線3 2穩定地支持, 具有可電氣式地絕緣內線3 2之自由端3 2 a與元件載置 部1 0之間的距離的充分之厚度,以及在熱加工時少變形 ,變質等。 考慮以上各點時,如第3圖所示,將導線支持部5 0 之寬度爲W,將導線支持部.5 0之厚度爲T,將內線3 2 之自由端3 2 a之長度爲L,內嫌3 2之厚度爲t時,作 本紙張尺度適用中國國家標準(CNS)A4規格( 210X297公釐)_ μ - A7 B7 五、發明説明(12) 爲設計規則之一例子有以下之數値。 W : 〇 . 5 〜2 m m Τ:〇· 025 〜0. 125mm t : 0 . 10 〜0. 30mm L : 2 . 0 m m 以上 以下,對於接地用線之連接,一面參照第1圖及第3 圖一面加以說明。 經濟部中央橾準局員工消费合作社印製 (請先閲讀背面之注意事項再填寫本頁) 上述元件載置部1 0之導電M18 a及1 8 b,係作 爲接地面之功能。亦即,因藉由接地用線4 4 a連接第1 導電層1 8 a之露出面及複數之接地用電源焊接點2 2, 因此可將第1導氰層1 8 a之露出面共用化作爲接地用。 又,因藉由接地用線4 4 b連接第2導電層1 8 b及內線 3 2,因此可將第2導電厝1 8 b使用作爲導線之接地面 。如此導電層1 8 a及1 8 b係分別功能作爲接地用竃極 焊接點2 2及內線3 2之個別或被共用化的接地面。結果 ,可將相當於作爲接地用而被共用化之導線的條數之導線 使用作爲例如信號用導線,而增加配線設計之自由度。 作爲依導電層'1 8 a及1 8 b之接地的態樣有各種。 惟可例示例如以下之情形。 a.在沒有半導體元2 0邊之接地,而1或複數之內 線3 2被接地時,可將半導體元件2 0之背面電位作爲接 地m位。 本紙張尺度適用中國國家標準(CNS)A4规格( 210X297公釐)_ 15 _ 293940 A7 B7 五、發明説明(i3) b.在半導體元件2 0之複數《極焊接點2 2被接地 ,而1或少數之內線3 2被接地時,則以1或少數之導線 可得到較多之半導體元件之接地點,且可得到穩定之接地 電壓。 c .在半導髏元件2 0之一電極焊接點及一條內線 3 2被接地時,因半導«元件之背面,半導髗元件之接地 用電極焊接點及導線之接地形成共通而可將這些設成相同 電位,因此可穩定半導《元件之電壓而動作會穩定化。 又,接地用線之連接也與線接合同樣,從線較短者依 次施行而較理想。 上述框導線3 6係在半導髏元件2 0與內線3 2之間 以與兩者非接觸之狀態下設鬣,較理想爲爲了防止短路在 從平面上觀看偏離之位置設在導電層1 8 a,1 8 b。該 框導線3 6係藉4條支持導線3 8穩定地支持。支持導線 3 8係分別藉上述導線支持部5 0固定其一部分。 經濟部中央標準局貝工消費合作社印裝 (請先閲讀背面之注意事項再填寫本頁) 又,在框導線3 6,有複數之認識用突起3 6 a形成 於所定位置。該認諏用突起3 6 a,係在線接合時之接合 位置的認識成爲容易。亦即線接合係事先記憶半導髏元件 2 0上之鼇極焊接點2 2的基準座標,及框導線3 6之接 合位置的基準座檫,又,藉由畫像認識檢出實際上接合之 «極焊接點2 2及框導線3 6的各位置座標之閜的相差, 依此爲準計算補正座檫之後,可自動地且連縯地施行,惟 上述認識用突起3 6 a係功能作爲依畫像認識之接合位置 之檢出時的標記。 本紙張尺度適用中國國家標窣(CNS)A4規格( 210X297公釐)_ Μ - 293940 經濟部中央樣準扃負工消费合作社印装 A7 B7_五、發明説明(14) 該框導線3 6係使用作爲例如氰源電壓(Vc c )導 線或基準《壓(Vc c)導線。在將該框導線3 6使用作 爲例如V c c導線時,藉電源用線4 6分別連接複數之電 源用電極焊接點2 2及少數之內線3 2以及框導線3 6, 因此可大幅度減少使用在《源用之導線數。因此,可相對 地增加可使用作爲僧號用導線的導線,可提高半導髗元件 之《極焊接點及導線之間的線配線之自由度,設計上成爲 有利。 又,因具有框導線3 6,在半導雅元件2 0表面之任 何位置也可供應所定之電源《壓或基準電壓,而在減低電 源噪音之狀態下可得到動作速度之髙速化。 因框導線3 6係位在半導體元件2 0之外側,空間上 之限制蛟少,因此可充分增大框導線3 6之宽度。故,在 將框導線3 6使用作爲電源用導線時可減少其電阻,而在 任何任置均可供應穩定之電壓。 又,將框導線3 6使用作爲電源用導線時,因導電層 1 8 a及導電層1 8 b相對向於框導線3 6 ,因此形成與 電容器同樣之狀態,可減少《源噪音而且成爲可髙速對應 Ο 以下,說明本資施例之半導體裝《1 0 0之製造方法 0 首先,一面參照第6圓一面說明導線框1 0 〇 0 °導 線框1 0 0 0係例如在基板框7 0以所定之棋型一髏地支 持形成有內線3 2及外線3 4,框導線3 6及支持導線 (請先閲讀背面之注意事項再填寫本頁) 装 訂 本紙張尺度適用中國國家標準(CNS)A4規格( 210X297公釐)-17 - 經濟部中央橾準局員工消费合作社印策 A7 B7 五、發明説明(巧 3 8。外線3 4係藉阻尼器部7 2互相逋結,並施行導線 框1 0 0 0之補强。內線3 2係存留中央之所定領域(避 開半導體元件2 0之領域)地從外線3 4延設。在該領域 內配設有框導線3 6,該框導線3 6之四角隅部係藉支持 導線3 8加以支持,而各支持導線3 8係連接於阻尼器部 7 2 〇 又,在本實施例中,框導線3 6係藉4條支持導線 3 8所支持,惟支持導線3 8係只要可穩定地支持框導線 3 6即可以,例如在相對向之位置僅配置兩條等,其條數 或配設並不被限定於此例。 一方面,元件載置部1〇係如第1圖及第2園所示, 在大徑部1 0 a及小徑部1 0 b所成的元件載置部本體之 所定領域,藉例如鍍銀形成有導電層1 8 a,1 8 b。將 這些導電層1 8 a,1 8 b在掩蔽之狀態下,將元件載置 部本體浸溃在例如默爾德克斯股份有限公司製之「埃普乃 爾」(商品名稱)數秒鐘經氧化處理表面以便形成絕緣層 。如此所形成之絕緣層係具有例如2〜3 μ m之膜厚確認 具有其電阻係數爲1 0 1 3Ω(:πι以上的良好絕綠性。 又,與上述方法相反地,當然也可在形成絕緣層1 6 之後,才形成絕緣層18a,18b。 在如此所得到之元件載置部1〇之元件設置面12的 所定位置使用銀糊等導《性黏接劑來接合半導體元件2 0 。然後,對位重叠元件載置部1 〇,導線支持部5 0及導 嫌框1 0 0 0,使用例如環氧樹脂等之黏接劑熱壓接三者 本紙張尺度逋用中國國家標準(CNS )八4規格(210Χ297公釐)-18 - ' --------{袭------1Τ------{ (请先閱it背面之注意事項再填寫本萸) 經濟部中央樣準局貝工消費合作社印裝 A7 B7 五、發明説明(16) ,使之互相固定,然後,藉一般之手法,使用線接合裝置 以所定之棋型接合信號用線4 2,接地用線4 4 a, 4 4 b及電源用線4 6。 在胲線接合,依次施行例如接地用線之接合,電源用 線之接合,及信號線之接合,從接合距離之短部位施行接 合,因此在接合過程中可防止例如相鄰接之線之間的接合 ,結果可施行確實之線接合。 又,藉由一般所用之楔塑過程使甩環氧系樹脂等形成 樹脂封裝部6 0。此時,元件載置部1 0之露出面1 4係 在比樹脂封裝部6 0露出之狀態下施行模型。 第7圊係表示模塑過程之模具8 0與元件載置部1 〇 之導線支持部5 0之間的關係之一例的模式圚。如同圇所 示,元件載置部1 0之高度h 1與導線支持部5 0之高度 (厚度)h 2之相加h 1 +h 2係與下模具8 2之模穴 8 4之深度Η大約相等較理想。具體而言,例如導線支持 部50之厚度h2爲0. 05〜0· 5mm時,模穴84 之深度Η與元件載置部1 0之高度h 1之相差H-h 1爲 0〜0. 5mm較理想。如此藉設定元件載置部10之厚 度h 2及模穴8 4之深度Η,可將半導髏元件2 0及導線 框1 0 0 0以正確地定位狀態下施行樹脂之模塑,且元件 載置部1 0之露出面1 4係比樹脂封裝部6 0確實地露出 之狀態下形成者。 然後,切斷基板框7 0及阻尼器部7 2,又視需要施 行外線3 4之成形。 本紙張尺度適用中國國家標準(CNS)A4規格(210Χ297公釐)-19 - I1Τ( (請先聞讀背面之注意事項再填寫本頁) 經濟部中央樣準局負工消费合作社印裝 A7 B7 五、發明説明(17) 整理本實施例之半導體裝置1 〇 〇之主要功能或作用 ,則成爲如下。 ① 在該半導髏裝置1 0 〇中,在半導髏元件2 0所產 生之熱係經由高熱傅導之元件載置部1〇有效率地分散, 而且經由比樹脂封裝部6 0霣出之霣出部1 4向外部放出 ,藉將元件載置部i 〇之形狀成剖面略凸狀之形狀,可增 大元件載置部1 0之表面稹,可提高散熱效果。 又,藉將與搭載有半導髗元件2 0之元件設置面1 2 相反側之面形成段差構造,可增大從露出面1 4至元件設 置面1 2爲止之距離,而可抑制來自外部之氣體或水分等 侵入所產生的元件特性之劣化。 又,因在元件載置部1 0之表面具有絕緣層1 6,因 此可防止內線3 2及框導線3 6及元件載置部1 〇之間的 短路。又因絕緣層1 6係呈暗色,&此不但容易施行線接 合之導線認識,而且絕緣層16係具有提高與樹脂封裝部 6 0之間的密接的效果。 ② 因在半導體元件2 0及內線3 2之間設置框導線 3 6,並將該框導線3 6使用作爲例如電源用導線( Vcc或Vss導線),因此,藉由較少之內線32可將 所定電Μ穩定地供應於形成有半導髏元件2 0之任意位置 的《源用電極焊接點2 2,而可降低電源嗓音,並可違成 動作速度之高速化。 又,藉由框導線3 6可共有化竃源用導線,因可將該 共有化之分量的導線使用作爲例如信號用導線,因此可提 本紙張尺度適用中國國家梂牟(CNS)A4規格( 210X297公釐)-20 · ---------¢.^-------ir------^ (請先閲讀背面之注意事項再填寫本頁) 經濟部中央搮準局員工消費合作社印製 A7 _______B7__ 五、發明説明(18) 高配線設計之自由度。 又,因在框導線3 6形成有認嫌用突起3 6 a,因此 可確實且容易施行線接合時之畫像認識所產生的接合位朦 之認識。 ③因在元件設置面1 2,設置與具有導電性之元件載 置部本《«氣式地連接之導電層1 8 a或18 b,經由接 地用線4 4 a,4 4 b分別連接半導髏元件2 0之接地用 電極焊接點2 2或內線3 2及上述導電層1 8 a或1 8 b ,可將接地在任意領域施行。結果,因可減少接地用之導 線,因此,可將該分量之導線利用作爲例如信號用導線, 由此點也可提高導線之配線設計之自由度。 (第2資施例) 對於本實施例之半導髏裝置2 0 0,一面參照第8圚 及第9圊一面加以說明,又,在道些圖中,與上述第1實 施例之半導髖裝置1 0 0實質上具有相同功能之構件附與 相同之圖號而省略其詳細說明。 本資施例之半導體裝置2 0 0與上述第1資施例之半 導髏裝置1 0 〇不相同之第1點,係元件載置部1 〇之平 面形狀由長邊與短邊所成的長方形狀,導線支持部由短邊 側,亦即對長邊相對向的一對導線支持部5 2,5 4所構 成之黏。 如此,部分地設置支持導線5 2,5 4之理由,係爲 了確保設置半導體元件2 0及框導線3 6所用的領域,不 本紙張尺度適用中國國家標準(CNS)A4規格( 210X297公釐)-21 - ---------------tr------( (請先閲讀背面之注意事項再填寫本頁) 經濟部中央標準局貝工消费合作社印製 293940 A7 ____B7 五、發明説明(ig) 得不將短邊方向之內線3 2之長度形成短於長邊方向之內 線3 2。亦即,若對短邊方向之內線3 2設置導線支持部 時,則無法確保在線接合所必須之自由端3 2 a之長度L (參照第3圖),因此有無法確實地施行線接合之虞.。但 是,如第9圖所示,短邊方向之內線3 2係與長邊方向之 內線3 2相比較因其長度較短,因此,即使沒有藉導線框 及導線本身所具有之機械性強度相當於導線支持部之構成 ,也可充分確保線接合時之穩定性。 本實施例之半導體裝置2 0 0與上述第1實施例不相 同之第2點係構成內線3 2之接地面之第2導電層1 8 b 不是點狀,而是具有沿著框導線3 6之邊連續地延伸的帶 形狀。依照具有這種細長形狀的第2導電層1 8 b,則放 大接地用線4 4 b之形成領域,具有更容易施行配線設計 之優點。 本實施例之半導體裝置2 0 0與上述第1實施例不相 同之第3點,係除了小徑部1 0 b之領域的大徑部1 0 a ,形成連通於厚度方向的樹脂連通孔6 2。藉形成該樹脂 連通孔6 2,因構成樹脂封裝部6 0之樹脂流進該樹脂連 通孔6 2,因此元件載置部1 0與樹脂封裝部6 0之接合 強度成爲牢固,使封裝之機械性強度會增強。 依照本實施例,也與上述第1實施例基本上可達成同 樣之功能。亦即,第1 ,因設置元件載置部10,具有良 好之散熱效果,及因在元件載置部1 0之表面設置絕緣層 1 6 ,因此可防止內線3 2及框導線3 6及元件載置部 本紙張尺度逋用中國國家標準(CNS ) A4規格(210X297公釐) {袭-- (請先閲讀背面之注意事項再填寫本頁) 訂 經濟部中央樣準局属工消費合作社印製 A7 B7 五、發明説明(20) 1 0之間的短路等,第2,因設置框導線3 6,因此可共 有化例如m源導線,因此可將所定電壓穩定地供應於半導 髏元件2 0之m源用《極焊接點2 2等,第3,因在元件 載置部1 0設置導電靨1 8 a,1 8 b,因此可形成共有 化之接地面,具有在少數導線可確保較多之接地點等作用 效果。 (接地面之變形例) 構成接地面之元件載e部1〇之導電層的楔型係並不 被限定於上述實施例,可採用各種態樣。例如第10 (a ),(b) , (c)圖所示,藉連績地形成半導雔元件 2 0之接地領域及內線3 2之接地領域所成的導電層 1 8 c構成接地面也可以。在本實施例時,由於框導線 3 6成爲形成在導電層1 8 c上,因此可防止兩者之短路 地,施行例如導線框3 6之支持成爲牢固等之考量較理想 (第3實施例) 第11圚係模式地表示本發明之第3實施例之半導體 裝置3 0 0係在框導線之形狀上,與表示於第1圖之第1 實施例之半導髏裝置1 0 0不相同。因框導線以外之構成 係與表示於第1圖之半導體裝置1 0 0同樣,因此附與相 同之圖號加以說明。 在第1 1圖中,框導線3 3 6係省略第1圊之框導線 本紙張尺度適用中國國家標準(CNS)A4规格( 210X297公釐)-23 · Γ -裳— (諳先閲讀背面之注意事項再填寫本頁) -訂 經濟部中央棣準局員工消費合作社印製 293940 A7 A7 _B7 _ 五、發明説明(21) 3 6之認識用突起3 6 a者。如上述,該認識用突起 3 6 a係用以容易認識接合位置者,惟省略此,作爲框導 線本體之功能並未變差。 但是,因難以認識接合位置,因此,以其他手段彌補 此較理想。例如首先作爲容易認識接合位置之部位,先連 接半導體元件1 0之電極焊接點2 2及內線3 2之後,具 有以該線作爲基準而認識框導線3 3 6之接合位置等之手 段。 (第4實施例) 第12圖係棋式地表示本發明之第4實施例的半導體 裝置4 0 0之要的平面圓。該半導疆裝置4 0 0係在第2 導m層之形狀,與表示於第1 1圚之第3實施例的半導體 裝置3 0 0不相同。如此,因第2導電層以外之構成係與 表示於第1 1圓之半導髏裝置3 0 0同樣,因此附與相同 之圖號加以說明。 在第1 1圖中,對複數第2導電層1 8 b點狀地形成 ,而在第1 2圖中,第2導蕙層4 1 8 b係在內線3 2及 框導線3 3 6之間的領域,角環狀地形成。 構成如此,比在複數部位形成第2導電層較簡單地, 可形成園繞框導線3 3 6之周園的形狀之導電層。 (第5實施例) 第1 3圖係筷式地表示本發明之第5實施例的半導體 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐)-24 - ---------------1T------^ (請先閲讀背面之注意事項再填寫本頁) 293940 A7 _ B7_ 五、發明説明(22) (請先閲讀背面之注意事項再填寫本頁) 裝置5 0 0之要部的剖面圇。該半導體裝置5 0 0係在第 1導《屠之形狀,與表示於第2圚之半導髏裝置1 0 0不 相同。因第1導電餍以外之構成係與表示於第2圖之半導 體裝置1 0 0同樣,因此附與相同之圊號加以說明。 在第2圆中,對於第1導氰層1 8 a係形成比設有半 導《元件2 0之領域較大之表面稹,而在第1 3圖中,第 1導電屠5 1 8 a係形成比設有半導體元件2 0之領域較 小之表面積。 構成如此係有如下理由。亦即,如上所述,第1導《 靨1 8 a係藉鍍銀等所形成,惟該鍍銀等,係與構成樹脂 封裝部6 0之樹脂的黏接性不好者。又,相反地,因絕緣 屉1 6係藉氣化處理所形成者,因此與樹脂之黏接性優異 者。 經濟部中夬棣準局貝Η消費合作社印製 因此,如第2圖所示,若第1導電厝1 8 a係形成溢 出半導體元件2 0之外側時,在此部分與樹脂封裝部6 0 之黏接性會欒差。如此,樹脂封裝部6 0係從第1導電層 1 8 a剝離,隨著此,半導體元件2 0背面係從第1導電 層1 8 a離開而無法得到兩者之導通。此乃經由第1導電 層1 8 a將半導體導電靨2 0背面連接於例如GND時, 無法保證電氣式連接。 如此,如第1 3圖所示,將第1導電靥5 1 8 a作爲 比小於設有半導髏元件2 0之領域的表面積,使第1導電 層5 1 8 a不會從半導體元件2 0溢出。構成如此,因樹 脂封裝部6 0未接觸於第1導電層5 1 8 a,因此可完全 本紙珉尺度適用中國國家標準(CNS ) A4规格_( 210X2.97公釐)-25 - A7 B7 五、發明説明(23) 施行榭脂封裝:而半導髗元件2 0背面與第1導電層 1 8 a之間的導通也成爲確實。 又,將第1導《厝5 1 8 a構成如此時,因未連接接 地用線4 4 a,因此形成與該第1導電層5 1 8 a之其他 導電層5 1 8 b (參照第1 3圊)較理想。該導電層 5 1 8 b係作爲從半導臁元件2 0之背面隔著之領域,而 形成與樹脂封裝部6 0之黏接不良的影響不給與半導髖元 件2 0者。 (第6實施例) 第14 (a) , (b)圖係模式地表示本發明之第6 實施例之半導體裝置6 0 0的剖面圖。在該半導體裝置 6 0 0中,在與上述第1資施例之半導酱裝置1 〇 〇資質 上具有相同之功能的構件附與相同之圖號而省略其詳細說 明。 經濟部中央標準局貝工消费合作杜印装 (請先閲讀背面之注意事項再填寫本頁) 在本實施例中,與半導髖裝置1 0 0不相同之特徵性 之部分,係元件載β部1 0之形狀不相同之點。具«而言 ,小徑部1 0 b係露出面1 4之宽度X形成大於與位置於 其下方之上述露出面1 4平行之面的宽度y,在於所謂底 割狀地構成之點。藉道種底割形狀地構成,該小徑部 1 0 b功能作爲防止樹脂封裝部6 0之脫落,而可更提高 封裝之機械性强度。 又,因形成底割形狀,因此從霣出面14至大徑部 1 0 a爲止之距離增長,而可多少防止水分之進入。 本紙張尺度適用中國國家揉準(匸奶)八4規格(2丨0父297公羞)-26- 經濟部中央橾準局貝工消費合作社印製 A7 _B7__ 五、發明説明(24) 在本實施例中,在元件載置部1 〇之表面並未形成導 髦層及絕綠層。 以下,一面參照第1 5圈一面說明本實施例的元件載 置部1 0之製造方法的一例子。 首先,如第15 (a)圖所示,在與欲形成之元件載 置部1 0具有相同厚度的銅等之金屬板8 0之一面,將第 1抗蝕屉膜8 2以所定間隔配殺在相當於元件載置部1 〇 之霣出面1 4之部分,又將第2抗蝕層膜8 4形成在金雇 板8 0之下面。 之後,如第15 (b)圖所示,將上述抗蝕層膜82 ,8 4作爲屛蔽,藉使用以例如氣化鐵作爲主成分之蝕刻 液的濕式蝕刻,將金屬板8 0施行蝕刻至相當於元件載» 部1 0之小徑部1 0 b之厚度的深度。 又,如第1 5 ( c )所示,除去上述抗蝕層膜8 2及 84之後,如第15 (d)圓所示,以相當於元件載置部 1 0之大徑部1 0 a的所定間隔,藉沖壓加工或切削加工 等機械加工來分割金屬板8 0,俾形成元件載置部1 0。 在以上所述之過程中,因在濕式蝕刻施行等方的蝕刻 ,因此蝕刻側面係構成曲面狀地剜成之底割形狀。 又,施行如上述之濕式蝕刻,在被蝕刻之表面形成有 氣化膜,成爲絕嫌膜而且成爲與構成樹脂封裝部6 0之榭 脂之間的密接性高的膜。 (第7資施例) 本紙張尺度適用中國國家標準(CNS)A4規格( 210X297公釐)-27 - (請先聞讀背希之泣翥事項鼻填寫本 装· ir 經濟部中央標準局員工消费合作社印裝 A7 ____B7_ 五、發明説明(25) 一面參照第16圖一面說明本發明之第7實施例的半 導嫌裝置7 0 0。在第1 6圊中,在與上述第6實施例實 質上相同部分附與相同之園號,而省略其詳細說明。 在本實施例成爲特徽性者,乃在元件載置部1 〇之表 面形成有例如焊劑所成之導電層6 4。該導電層6 4係在 例如形成於外線3 4之表面的焊接鍍層3 4 a之形成時以 相同之過程所形成。藉形成道種導電靥6 4,可提高元件 載置部1 0之霣出面1 4的防蝕作用。又,藉具有導電層 6 4,具有將包括接地氰位之所定電位附與元件載置部 10時的配線連接,或未予園示之散熱片的安裝成爲容易 的儍點。 詳述散熱片之安裝時,以黏接劑安裝散熱片,因熱容 易剝離,以夾具安裝散熱片時則元件載置部1〇及散熱片 之間的接觸面稹變小,因此形成由焊劑所成的導《層6 4 而安裝散熱片成爲有效之安裝手段。 具體而言,在散熱片也事先施以焊,將導電厝6 4側 加熱至約1 8 0 °C,而將散熱片側加熱至約3 0 〇 °C,接 觸兩者則在約1 8 0°C溶解焊劑而結束兩者之安裝。如此 ,因僅將散熱片側成爲高溫而將半導髏裝置7 0 0側成爲 較低溫/因此可從熱保護半導«元件2 0。 (第8實施例) 一面參照第17圖一面說明本發明之第8資施例的半 導體裝置8 0 0。 本紙張尺度逋用中國國家標率(CNS)A4規格( 210X297公釐)-28 - n II 1 I n n m <^i 1-- n HI - - - 丁 一 令 、νβ (請先閲讀背面之注意事項再填寫本頁) 經濟部中央揉準局爲工消费合作社印輦 A7 _B7 五、發明説明(2令 在第1 7圖中,在與上述第1實施例實質上相同之部 分附與相同之圃號,而省略其眸細說明。又,在第1 7圖 ,係省略接地用線之記載。 在本實施例成爲特徴者,乃元件載置部1〇未從樹脂 封裝部6 0霣出,而股置成爲封裝於樹脂封裝部6 0內之 狀態。如此在內藏元件載置部1〇之型式的半導體裝置, 雖散熱效率係遜於霣出型式者,惟藉樹脂封裝部6 Q幾乎 完全地封入有半導«元件及其周邊的配線部分,具有可更 有效地防止對道些半導髓元件或配線等給與不良影響的物 質之進入。 又,在本實施例中,由於具有—體地形成在內線3 2 的支持臂3 0 a,因此可確實地支持內線3 2,而防止其 變形。又因上述支持臂3 0 a係具有導鼇性,騸此在胲前 端所接觸之元件載置部1〇之領域須至少形成有絕緣層 1 6 。 在內藏該元件栽置部1 〇之型式的半導體裝置中,較 理想爲具有上述支持臂3 0 a,惟不一定藉提髙導線框之 强度等須要支持臂者。 以下,第1 8圖係表示說明在半導髖元件之m極焊接 點施行線接合之順序的說明圖。 如第1圚等所示,在半導髗元件2 0之表面的周端部 設有複數電極焊接點2 2,而連接於該電極焊接點2 2之 線4 0係從半導«元件2 0之中心放射狀地配設。 亦即,在形成正方形之半導髖元件2 0之一邊,連接 本紙張尺度逋用中國國家標準(CNS)A4規格(2丨〇乂297公羞)-29 - (#先聞讀背面之注意事項再填寫本頁) 裝· 訂 293940 A7 _B7_ 五、發明説明(27) 於中央附近之電極焊接點2 2的線4 0,係對邊配設成約 直角方向,而對於連接於角隅部附近之電極焊接點2 2的 線4 0,係對邊配設成斜斜。而且,從一邊之中央愈靠近 角隅部,則其歪斜之傾斜會變大。 相反地說,線4 0係在角隅部附近,配設成較大傾斜 ,而隨著沿電極焊接點之配列向中央方向則傾斜愈大,而 在中央附近,線配設成對上述配列成爲約直角。 如此,將此多少誇張者表示爲第1 8圖。 在此,所提案之線接合之線接合的順序係由靠近角隅 部者向中央方向依順施行者。換言之,從對電極焊接點之 配列配設成較大傾斜之線(靠近角隅部者),向對上述配 列以接近直角之角度所配設的線(靠近中央者)的順序, 且從傾斜向形成直角方向之方向,施行線接合者。 具髏而言,在第1 8圖中,以電極焊接點2 2a, 2 2 b,2 2 c……之順序,連接線4 0 a,4 0 b, 4 Q Q , ...... Ο 經濟部中央標準局貞工消费合作社印製 (請先閲讀背面之注意事項再填寫本頁) 構成如此之理由係若向相反方向施行線接合時,則夾 持線4 0之工模,有碰到已連接之線4 0而將其切斷之情 事。 例如,考量將電極焊接點2 2從中央向角隅部方向以 22c,22b,22a 之順序連接線 40c,40b, 4 0 a之情形。如此,首先在連接線4 0 c之後再連接線 4 0 b時,夾持線之工模(在同圊以虛線之圔表示),成 爲會接觸到線4 0 c。同樣地,在連接線4 Q b之後在連 本紙浪尺度適用中國國家標準(CNS)A4规格( 210X297公釐)_ 30 - 經濟部中央橾準局貝工消費合作社印製 A7 __B7_ 五、發明説明(28) 接線4 0 a時,夾持線之工模,成爲會接觸到線4 0 b。 如此,在半導«元件2 0之一邊,從中央向角隅部方 向施行線接合時,成爲工棋會碰到既設之線。 對此,在半導體元件2 0之一邊,從角隅部向中央方 向施行線接合時,不會產生這些問題。亦即,首先在連接 線4 0 a之後再連接線4 0 b時,夾持胲線4 0 b之工棋 (在同圖中以虛線之圓表示)係不會接觸到既股之線 4 0 a。同樣地,在連接線4 0 b之後再連接線4 0 c時 ,則夾持該線4 0 c之工模係不會接觸到既設之線4 0 b 。如此,可施行良好之線接合。 以下,第1 9圚係表示關於樹脂封裝之較逋合之實施 例的圖式。 (a) 首先,如第19 (a)圇所示,以所定配置接 合元件載置部1 0,半導體元件2 0,導線支持部5 0及 導線3 0,之後藉線4 0連接半導體元件2 0及導線4 0 〇 (b) 然後,如第19 (b)圓所示,僅在覆蓋半導 «元件2 0,導線3 0及線4 0之領域,澆漕熔融或溶液 狀態之樹脂俾形成樹脂封裝部9 0。依照這種澆漕,以注 入樹脂時之壓力不會切斷線4 0。 (c) 之後,如第19 (c)圖所示,在夾持線30 之狀態下,在模具9 2,9 4內配置具備上述構件的元件 載置部1 0,注入樹脂。在此時,由於線4 0係封裝在已 經依澆灌的樹脂封裝部9 0內,因此,即使施行一般之樹 本紙張尺度適用中國國家標準(CNS)A4規格( 210X297公釐)-31 - (請先閲讀背面之注意事項再填寫本頁) .裝. 訂 經濟部中央標隼局貝工消费合作社印装 A7 _B7 五、發明説明(29) 脂注入,也可從注入時之壓力保護鏃4 0,成爲可防止切 斷之情事》 如此,如第19 (d)圚所示,形成樹脂封裝部96 而可製造半導《裝《1 0 0。 〔圖式之簡單說明〕 第1圖係棋式地表示本發明之第1實施例之要部的平 面圖, 第2圖係棋式地表示沿著第1圚之II_II線所切 剖之狀態的剖面圖。 第3圖係將表示於第1圖之要部加以放大表示的剖面 第4圖係表示內線之線接合過程的說明圖。 第5圖係表示結束第4圚之線接合之狀態的說明圓。 第6圖係模式地表示在第1實施例的半導《裝置之製 造所使用之導線框的平面圚。 第7圓係表示用以說明第1實施例的半導體裝匿之製 造過程之模塑的說明圖。 第8圖係模式地表示本發明之第2實施例的半導髖裝 置之要部的平面圖。 第9圚係模式地表示沿著第8圚之I X — I X線所切 剖之狀態的剖面圖。 第1 0圚係表示接地面之變形圖,同圖(a )係其縱 剖面圓,同圖(b )係其平面園。 本紙張尺度逋用中國®家橾隼(CNS) A4规格(210X297公釐)_ 32 _ " (请先閲讀背面之注意事項再填寫本頁) 袈. 訂 293940 A7 B7 五、發明説明(30) 第11圖係棋式地表示本發明之第3實施例的半導雅 裝置之要部的平面圖。 第12圚係棋式地表示本發明之第4實施例的半導« 裝置之要部的平面圖。 第13圚係棋式地表示本發明之第5實施例的半導酱 裝置之要部的剖面圖。 第1 4圖係表示本發明之第6寳施例,同圖(a)係 其縱剖面圖,同圖(b )係表示放大元件載置部的圖式。 第15 (a)〜(d)圖係表示於第14圖之元件載 置部之製造過程的說明圚。 第16圖係模式地表示本發明之第7實施例的縱剖面 圇° 第17圖係模式地表示本發明之第8實施例的縱剖面 圖。 第18圓係表示說明在半導雅元件之電極焊接點施行 線接合之順序的說明圊。 第1 9圚係表示關於樹脂封裝較逋當之實施例的圖式 (請先閱讀背面之注意事項再球寫本«) 訂 經濟部中央標準局貝工消費合作社印裝 本紙張尺度適用中國國家標準(CNS)A4規格(210X29*/公釐)-33 _
Claims (1)
- 夂、申請專利範圍 1 .—種樹脂封裝型半導體裝置,其特徽爲:包括 具有用以設置半導饈元件所用之元件設置面的元件載 置構件,及 接合於該元件載置構件之上述元件設置面的半導體元 件,及 位在從該半導體元件隔開之位置配設成對上述元件載 置部絕緣的複數導線,及 以非接觸狀態未間斷地園練上述半導體元件之周園* 從上述元件設置面以懸於其上之狀態所配設的框導線,及 至少包括電氣式地連接上述導線及上述半導髏元件之 電極部的線,電氣式地連接上述導線及上述框導線的線以 及《氣式地連接上述框導線及上述半導體元件之電極部的 線的線群,及 封裝上述元件載«構件,上述半導體元件,上述導線 之一部分及上述框導線的樹脂封裝部等。 經濟部中央梯準局月工消费合作社印«. (請先聞讀背面之注意事項再填寫本丸) 2. 如申請專利範園第1項所述之樹脂封裝型半導酱 裝置,其中,在上述元件載置構件之元件設置面,構成上 述導線之一部分的內線前端延設至平面觀看重叠之位置者 〇 3. 如申請專利範圍第2項所述之樹脂封裝型半導體 裝置,其中,上述內線係在弹性變形之範圍下確保可接觸 之自由端之狀態藉絕緣性之導線支持部在上述元件載置構 件之元件設置面,而經由該導線支持部接合上述元件載置 構件及上述內線者。 本紙张尺度逋用中Η國家橾车(CNS>A4洗格Uiox297公釐)-34 - 經濟部中夬揉準局負工消費合作社印製 ^93940 as B8 C8 ____ D8 ☆、申請專利範圍 4. 如申請專利範園第3項所述之樹脂封裝型半導》 裝置,其中,上述導線支持部係沿著上述元件設置面之整 體緣周連績地形成者。 5. 如申請專利範園第3項所述之樹脂封裝型半導雅 裝置,其中,上述導線支持部係局部地形成在上述元件設 置面之緣周者。 6. 如申腈專利範圍第1項所述之樹脂封裝型半導體 裝置,其中,上述元件載置構件係由高熱傅導性之材質所 構成者。 7. 如申請專利範園第2項所述之樹脂封裝型半導體 裝置,其中,上述元件載置構件係由高熱傅導性之材質所 構成者。 8. 如申請專利範圍第3項所述之樹脂封裝型半導髏 裝置,其中,上述元件載置構件係由高熱傅導性之材質所 構成者。 9. 如申請專利範圓第6項所述之樹脂封裝型半導髖 裝置,其中,上述元件載置構件,係由銅,锆,銀或金之 單雅,或是將道些之各金屬作爲主成分的合金所構成者。 1 0.如申請專利範園第1項所述之樹脂封裝型半導 «裝置,其中,可實行上述半導鳢元件之電極部之接地的 第1導電厝,或可資行上述半導體元件之電極部之接地的 第2導電屉之至少一方,係形成在上述元件設置面者。 1 1 .如申請專利範園第2項所述之樹脂封裝型半導 體裝匿,其中,可資行上述半導髗元件之電極部之接地的 本紙張尺度逋用中Η國家梂率(CNS>A4规格(2丨0X297公釐)· 35 - --------------IT------( (請先閲讀背面之注意事項再填寫本頁) 經濟部中央標準局負工消費合作社印裝 A8 B8 C8 ____D8_____ 夂、申請專利範圍 第1導電屠,或可實行上述半導《元件之髦極部之接地的 第2導電屠之至少一方,係形成在上述元件設置面者。 12. 如申請專利範園第3項所述之樹脂封裝型半導 體裝置,其中,可實行上述半導雅元件之電極部之接地的 第1導電層,或可寅行上述半導髗元件之電極部之接地的 第2導電層之至少一方,係形成在上述元件設置面者° 13. 如申請專利範圍第6項所述之樹脂封裝型半導 體裝置,其中,可資行上述半導髖元件之電極部之接地的 第1導竃層,或可實行上述半導體元件之電極部之接地的 第2導電屉之至少一方,係形成在上述元件設置面者。 14. 如申請專利範園第7項所述之樹脂封裝型半導 嫌裝置,其中,可資行上述半導髗元件之電極部之接地的 第1導《層,或可實行上述半導髓元件之電極部之接地的 第2導電層之至少一方,係形成在上述元件設置面者。 1 5 .如申請專利範園第8項所述之樹脂封裝型半導 體裝置,其中,可實行上述半導體元件之電極部之接地的 第1導電層,或可資行上述半導體元件之電極部之接地的 第2導電層之至少一方,係形成在上述元件設置面者° 16.如申請專利範圍第1〇項所述之樹脂封裝型半 導髏裝置,其中,上述第1導電册及第2導氰屉,係由銀 ,金,鈀及鋁所選擇之至少一種金屬所構成者。 1 7 .如申請專利範園第1 〇項所述之樹脂封裝型半 導髏裝置,其中,上述第1導氰層及上述第2導蕙層係隔 著Μ距所形成者。 本紙張尺度通用中國國家揉準(CNS > Α4洗格(210X297公釐)-% - --------------ίτ------{ (請先閲讀背面之注意事項再填寫本頁) 經濟部中央橾準局負工消費合作杜印«. 本紙張尺度逋用中國國家梯率(CNS ) Α4規格(210X297公釐) A8 B8 C8 D8 六、申請專利範圍 18.如申腈專利範園第1〇項所述之樹脂封裝p半 導II裝置,其中,上述第1導電屠及上述第2導《屠係遑 績地所形成者。 19·如申請專利範園第1〇項所述之樹脂封裝型半 導體裝置,其中,在形成有上述第1導電層及上述第2導 氰層之領域以外的元件載置構件之表面,形成有絕緣層者 〇 2 0 .如申請專利範圔第1 1項所述之樹脂封裝型半 導髄裝置,其中,在形成有上述第1導m層及上述第2導 電靥之領域以外的元件載置構件之表面,形成有絕緣層者 0 21.如申請專利範圍第12項所述之樹脂封裝型半 導髏裝置,其中,在形成有上述第1導電層及上述第2導 電層之領域以外的元件載置構件之表面,形成有絕緣層者 0 2 2 .如申請專利範園第1 3項所述之樹脂封裝型半 導《1裝置,其中,在形成有上述第1導電層及上述第2導 電層之領域以外的元件載置構件之表面,形成有絕緣層者 0 2 3 .如申請專利範園第1 9項所述之樹脂封裝型半 導髏裝置,其中,上述絕緣層係將構成上述元件載置構件 之金屬施以氧化處理所得到之之金靥氧化膜所構成者。 2 4 .如申請專利範園第2 0項所述之樹脂封裝型半 導體裝置,其中,上述絕緣層係將構成上述元件載置構件 37 - (請先閱讀背面之注$項再填寫本頁) 訂 Λ ! ^93940 as B8 C8 D8 々、申請專利範圍 之金屬施以氧化處理所得到之之金屬氣化膜所構成者。 2 5 .如申請專利範園第2 1項所述之樹脂封裝型半 導髏裝置,其中,上述絕緣屠係將梅成上述元件載置構件 之金屬施以氧化處理所得到之之金靥氧化膜所構成者。 2 6 .如申腈專利範園第2 2項所述之樹脂封裝型半 導酱裝置,其中,上述絕緣層係將構成上述元件載置構件 之金屬施以氣化處理所得到之之金屬氣化膜所構成者。 2 7 .如申猜專利範園第1項所述之樹脂封裝型半導 體裝置,其中,上述元件載«構件,係由包括上述元件設 置面之大徑部及從該該大徑部所突出的小徑部所構成的剖 面形狀形成略凸狀者。 2 8 .如申請專利範園第2項所述之樹脂封裝型半導 體裝置,其中,上述元件載置構件,係由包括上述元件設 置面之大徑部及從該該大徑部所突出的小徑部所構成的剖 面形狀形成略凸狀者。 經濟部中央梯率局貞工消费合作社印裂 (請先聞讀背面之注意事項再填窝本頁) 2 9 .如申請專利範圍第3項所述之樹脂封裝型半導 雔裝置,其中,上述元件載置構件,係由包括上述元件設 置面之大徑部及從該該大徑部所突出的小徑部所構成的剖 面形狀形成略凸狀者。 3 0 .如申請專利範園第6項所述之樹脂封裝型半導 體裝置,其中,上述元件載置構件,係由包括上述元件設 置面之大徑部及從該該大徑部所突出的小徑部所構成的剖 面形狀形成略凸狀者。 3 1 .如申請專利範圍第7項所述之樹脂封裝型半導 本紙張尺度逋用中國國家橾準(CNS ) A4規格(210X297公釐)_ 38 _ A8 B8 C8 D8 六、申請專利範圍 髄裝置,其中,上述元件載置構件,係由包括上述元件設 置面之大徑部及從該該大徑部所突出的小徑部所構成的剖 面形狀形成略凸狀者。 3 2 .如申請專利範園第8項所述之樹脂封裝型半導 髏裝置,其中,上述元件載置構件,係由包括上述元件設 置面之大徑部及從該該大徑部所突出的小徑部所梅成的剖 面形狀形成略凸狀者。 3 3 .如申請專利範園第1 〇項所述之樹脂封裝型半 導髗裝置,其中,上述元件載置構件,係由包括上述元件 設置面之大徑部及從該胲大徑部所突出的小徑部所構成的 剖面形狀形成略凸狀者。 3 4 .如申請專利範圍第2 7項所述之樹脂封裝型半 導體裝《,其中,上述元件载置構件,係其小徑部在從樹 脂封裝部露出狀態下所設置者。 3 5 .如申請專利範圍第3 0項所述之樹脂封裝型半 導體裝置,其中,上述元件載置構件,係其小徑部在從樹 脂封裝部霣出狀態下所設置者。 經濟部中央揉準局工消费合作社印裝 3 6 .如申請專利範園第2 7項所述之樹脂封裝型半 導體裝置,其中,上述元件載置構件之小徑部,係在其厚 度方向具有底割形狀者。 3 7 .如申請專利範園第3 0項所述之樹脂封裝型半 導《裝置,其中,上述元件載置構件之小徑部,係在其厚 度方向具有底割形狀者。 3 8 .如申請專利範園第2 7項所述之樹脂封裝型半 本紙張尺度逋用中國國家梂準(CNS〉A4规格(2IOX297公釐)_ ^1 i^i ^^1 ϋ— m 1^1 1^1 ^^1 (請先閲讀背面之注意ί項再填寫本頁) 39 - 經濟部中央標準局工消費合作社印製 A8 B8 C8 _ D8 六、申請專利範圍 導避裝置,其中,上述元件載置構件,係在除了上述小徑 部之領域以外之大徑部,具有連通於厚度方向的樹脂連通 孔者。 3 9 .如申請專利範園第3 0項所述之樹脂封裝型半 導髏裝置,其中,上述元件載置構件,係在除了上述小徑 部之領域以外之大徑部,具有連通於厚度方向的樹脂遑通 孔者。 4 〇 .如申請專利範園第3 4項所述之樹脂封裝型半 導饈裝置,其中,上述元件載置構件,係在其露出之面上 有焊劑者。 4 1 .如申請專利範園第3 5項所述之樹脂封裝型半 導體裝置,其中,上述元件載置構件,係在其露出之面上 有焊劑者。 4 2 .如申睛專利範園第1項至第2 6項中之任何一 項所述之樹脂封裝型半導髖裝置,其中,上述元件載置構 件係埋設於樹脂封裝部者。 4 3.如申請專利範圍第1項至第4 1項中之任何一 項所述之樹脂封裝型半導體裝置,其中,上述框導線係具 有在線接合之畫像認識時作爲標記之功能的認識用突起者 〇 4 4 .如申猜專利範園第1項至第4 1項中之任何一 項所述之樹脂封裝型半導體裝置,其中,上述框導線係藉 複數之支持導線所支持者。 4 5.如申腈專利範園第1項至第4 1項中之任何一 本紙張尺度適用中國國家梂準(CNS ) A4规格(210X297公釐) 40 - JU衣 — — — — — 訂— ( I (請先»讀背面之注f項再填寫本頁) 經濟部中央梂準局員工消费合作社印製 293940 D8 六、申請專利範圍 項所述之樹脂封裝型半導«裝置,其中,上述框導線係使 用電源用導線者。 4 6 . —種樹脂封裝型半導«裝置之製造方法,其特 徽爲:包括以下之過程(a)至(d), (a )在元件載置構件之元件設置面之所定位置藉導 電性之黏接劑接合半導«元件的過程, (b) 在上述元件載置構件之元件設置面上配設絕緣 性之導線支持部,在該導線支持部之上面,配設一髖形成 有內線,外線及框導線的導線框,經由上述導線支持部黏 接固定上述元件載置構件與上述導線框的過程。 (c) 至少將包括氰氣式地連接上述導線及上述半導 髗元件之電極部的線,電氣式地連接上述導線及上述框導 線的線以及電氣式地連接上述框導線及上述半導雅元件之 «極部的線的線群,藉線接合手段所形成的過程,及 (d )將上述過程(a )〜(c )所形成之構件設定 在棋具,藉棋塑形成樹脂封裝部的過程。 4 7.如申猜專利範園第4 6項之樹脂封裝型半導髏 裝置之製造方法,其中, 在上述過程(c),連接上述導線及上述半導體元件 之電極部的線,係藉推線具向下推上述導線而將其前端部 播接於上述元件載置構件之元件設置面之狀態下所形成者 0 n^i n^— ^^1· ^—^1 ^^^1 ^^^1 1^. >l^i I ^^^1 m HI ^^^1^tfJ (請先閲讀背面之注$項再填寫本頁) 本紙張尺度逋用中BB家揉準(CNS ) A4规格(210X297公釐) 41
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP18385494 | 1994-07-13 | ||
JP09812795A JP3509274B2 (ja) | 1994-07-13 | 1995-03-30 | 樹脂封止型半導体装置およびその製造方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
TW293940B true TW293940B (zh) | 1996-12-21 |
Family
ID=26439327
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW084105885A TW293940B (zh) | 1994-07-13 | 1995-06-09 |
Country Status (8)
Country | Link |
---|---|
US (1) | US5633529A (zh) |
EP (1) | EP0693779B1 (zh) |
JP (1) | JP3509274B2 (zh) |
KR (1) | KR100386052B1 (zh) |
DE (1) | DE69526543T2 (zh) |
HK (1) | HK1013888A1 (zh) |
SG (1) | SG65533A1 (zh) |
TW (1) | TW293940B (zh) |
Families Citing this family (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1139116C (zh) * | 1995-01-24 | 2004-02-18 | 英特尔公司 | 集成电路封装及具有该封装的计算机系统 |
JP3542677B2 (ja) * | 1995-02-27 | 2004-07-14 | セイコーエプソン株式会社 | 樹脂封止型半導体装置およびその製造方法 |
JP3309686B2 (ja) * | 1995-03-17 | 2002-07-29 | セイコーエプソン株式会社 | 樹脂封止型半導体装置及びその製造方法 |
JPH0964244A (ja) * | 1995-08-17 | 1997-03-07 | Hitachi Ltd | 半導体装置およびその製造方法 |
US5757070A (en) * | 1995-10-24 | 1998-05-26 | Altera Corporation | Integrated circuit package |
US6133623A (en) * | 1996-07-03 | 2000-10-17 | Seiko Epson Corporation | Resin sealing type semiconductor device that includes a plurality of leads and method of making the same |
JPH11274196A (ja) * | 1998-03-26 | 1999-10-08 | Seiko Epson Corp | 半導体装置の製造方法およびモールドシステム並びに半導体装置 |
US6977214B2 (en) * | 1998-12-11 | 2005-12-20 | Micron Technology, Inc. | Die paddle clamping method for wire bond enhancement |
US6455354B1 (en) | 1998-12-30 | 2002-09-24 | Micron Technology, Inc. | Method of fabricating tape attachment chip-on-board assemblies |
US6212077B1 (en) | 1999-01-25 | 2001-04-03 | International Business Machines Corporation | Built-in inspection template for a printed circuit |
WO2000074131A1 (en) * | 1999-05-31 | 2000-12-07 | Infineon Technologies A.G. | A method of assembling a semiconductor device package |
JP2000349221A (ja) | 1999-06-02 | 2000-12-15 | Sharp Corp | リードフレームおよびそれを用いた半導体デバイス |
MY133357A (en) * | 1999-06-30 | 2007-11-30 | Hitachi Ltd | A semiconductor device and a method of manufacturing the same |
JP2001230360A (ja) * | 2000-02-18 | 2001-08-24 | Hitachi Ltd | 半導体集積回路装置およびその製造方法 |
US6688353B1 (en) | 2000-03-31 | 2004-02-10 | Bridgestone/Firestone North American Tire, Llc | Attachment patch for mounting an electronic monitoring device to the inside of a pneumatic tire |
CN1265451C (zh) * | 2000-09-06 | 2006-07-19 | 三洋电机株式会社 | 半导体装置及其制造方法 |
US6838751B2 (en) * | 2002-03-06 | 2005-01-04 | Freescale Semiconductor Inc. | Multi-row leadframe |
US7309447B2 (en) * | 2003-02-03 | 2007-12-18 | Tessera, Inc. | Method for making a microelectronic package using pre-patterned, reusable mold and method for making the mold |
US20050285281A1 (en) * | 2004-06-29 | 2005-12-29 | Simmons Asher L | Pad-limited integrated circuit |
US20070200225A1 (en) * | 2006-02-28 | 2007-08-30 | Ruzaini Ibrahim | Heat sink for semiconductor package |
JP5132070B2 (ja) * | 2006-03-31 | 2013-01-30 | オンセミコンダクター・トレーディング・リミテッド | 回路装置およびその製造方法 |
JP2008300492A (ja) * | 2007-05-30 | 2008-12-11 | Rohm Co Ltd | 半導体装置 |
US8643172B2 (en) | 2007-06-08 | 2014-02-04 | Freescale Semiconductor, Inc. | Heat spreader for center gate molding |
US20110012257A1 (en) * | 2009-07-14 | 2011-01-20 | Freescale Semiconductor, Inc | Heat spreader for semiconductor package |
JP6111973B2 (ja) * | 2013-10-15 | 2017-04-12 | 株式会社デンソー | 半導体装置 |
Family Cites Families (54)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
NL121811C (zh) * | 1961-06-26 | |||
US3290564A (en) * | 1963-02-26 | 1966-12-06 | Texas Instruments Inc | Semiconductor device |
US3965277A (en) * | 1972-05-09 | 1976-06-22 | Massachusetts Institute Of Technology | Photoformed plated interconnection of embedded integrated circuit chips |
JPS52124865A (en) * | 1976-04-13 | 1977-10-20 | Sharp Corp | Semiconductor device |
JPS54124678A (en) * | 1978-03-20 | 1979-09-27 | Nec Corp | Lead frame |
JPS56122134A (en) * | 1980-02-29 | 1981-09-25 | Toshiba Corp | Resin-sealed type semiconductor device |
JPS5812341A (ja) * | 1981-07-16 | 1983-01-24 | Toshiba Corp | 半導体装置 |
JPS59207645A (ja) * | 1983-05-11 | 1984-11-24 | Toshiba Corp | 半導体装置およびリ−ドフレ−ム |
EP0164794B1 (en) * | 1984-06-14 | 1990-07-25 | Advanced Micro Devices, Inc. | Multi-layer heat sinking integrated circuit package |
JPS61166051A (ja) * | 1985-01-17 | 1986-07-26 | Matsushita Electronics Corp | 樹脂封止型半導体装置 |
JPS6297358A (ja) * | 1985-10-23 | 1987-05-06 | Mitsubishi Electric Corp | 樹脂封止形半導体集積回路装置 |
US4684975A (en) * | 1985-12-16 | 1987-08-04 | National Semiconductor Corporation | Molded semiconductor package having improved heat dissipation |
JPS63179557A (ja) * | 1987-01-20 | 1988-07-23 | Nec Corp | 半導体装置用リ−ドフレ−ム |
JPS63200554A (ja) * | 1987-02-16 | 1988-08-18 | Nec Corp | 半導体装置 |
JPS63240053A (ja) * | 1987-03-27 | 1988-10-05 | Mitsubishi Electric Corp | 半導体装置 |
US4942497A (en) * | 1987-07-24 | 1990-07-17 | Nec Corporation | Cooling structure for heat generating electronic components mounted on a substrate |
JP2532041B2 (ja) * | 1987-10-05 | 1996-09-11 | 新光電気工業株式会社 | 半導体装置用リ―ドフレ―ム |
US5050040A (en) * | 1988-10-21 | 1991-09-17 | Texas Instruments Incorporated | Composite material, a heat-dissipating member using the material in a circuit system, the circuit system |
US5157478A (en) * | 1989-04-19 | 1992-10-20 | Mitsubishi Denki Kabushiki Kaisha | Tape automated bonding packaged semiconductor device incorporating a heat sink |
JPH02307251A (ja) * | 1989-05-22 | 1990-12-20 | Nec Corp | 樹脂封止型半導体装置 |
US5278101A (en) * | 1989-06-28 | 1994-01-11 | Kabushiki Kaisha Toshiba | Semiconductor device and method for manufacturing the same |
US5208188A (en) * | 1989-10-02 | 1993-05-04 | Advanced Micro Devices, Inc. | Process for making a multilayer lead frame assembly for an integrated circuit structure and multilayer integrated circuit die package formed by such process |
JPH0719876B2 (ja) * | 1989-12-04 | 1995-03-06 | 株式会社東芝 | 半導体装置 |
JP2517691B2 (ja) * | 1990-01-29 | 1996-07-24 | 三菱電機株式会社 | 半導体装置及びその製造方法 |
JPH0410558A (ja) * | 1990-04-27 | 1992-01-14 | Hitachi Ltd | 放熱体付き半導体装置 |
JPH0411758A (ja) * | 1990-04-28 | 1992-01-16 | Mitsubishi Electric Corp | 半導体装置 |
JPH0427145A (ja) * | 1990-05-22 | 1992-01-30 | Seiko Epson Corp | 半導体装置 |
US5227662A (en) * | 1990-05-24 | 1993-07-13 | Nippon Steel Corporation | Composite lead frame and semiconductor device using the same |
US5202288A (en) * | 1990-06-01 | 1993-04-13 | Robert Bosch Gmbh | Method of manufacturing an electronic circuit component incorporating a heat sink |
DE4017697C2 (de) * | 1990-06-01 | 2003-12-11 | Bosch Gmbh Robert | Elektronisches Bauelement, Verfahren zu dessen Herstellung und Verwendung |
JP2983620B2 (ja) * | 1990-07-20 | 1999-11-29 | 株式会社日立製作所 | 半導体装置及びその製造方法 |
JP3047986B2 (ja) * | 1990-07-25 | 2000-06-05 | 株式会社日立製作所 | 半導体装置 |
JP2725448B2 (ja) * | 1990-08-01 | 1998-03-11 | 三菱電機株式会社 | 半導体装置 |
US5105259A (en) * | 1990-09-28 | 1992-04-14 | Motorola, Inc. | Thermally enhanced semiconductor device utilizing a vacuum to ultimately enhance thermal dissipation |
JPH04158556A (ja) * | 1990-10-22 | 1992-06-01 | Toshiba Corp | 樹脂封止型半導体装置 |
JPH04162556A (ja) * | 1990-10-25 | 1992-06-08 | Mitsubishi Electric Corp | リードフレーム及びその製造方法 |
JP2841854B2 (ja) * | 1990-11-29 | 1998-12-24 | セイコーエプソン株式会社 | 半導体装置 |
JPH04316357A (ja) * | 1991-04-15 | 1992-11-06 | Sony Corp | 樹脂封止型半導体装置 |
US5172213A (en) * | 1991-05-23 | 1992-12-15 | At&T Bell Laboratories | Molded circuit package having heat dissipating post |
US5200809A (en) * | 1991-09-27 | 1993-04-06 | Vlsi Technology, Inc. | Exposed die-attach heatsink package |
JP2602380B2 (ja) * | 1991-10-23 | 1997-04-23 | 富士通株式会社 | 半導体装置及びその製造方法 |
JPH05190721A (ja) * | 1992-01-08 | 1993-07-30 | Fujitsu Ltd | 半導体装置及びその製造方法 |
JPH05211262A (ja) * | 1992-01-08 | 1993-08-20 | Nec Corp | 樹脂封止型半導体装置 |
US5328870A (en) * | 1992-01-17 | 1994-07-12 | Amkor Electronics, Inc. | Method for forming plastic molded package with heat sink for integrated circuit devices |
US5262927A (en) * | 1992-02-07 | 1993-11-16 | Lsi Logic Corporation | Partially-molded, PCB chip carrier package |
JPH06120374A (ja) * | 1992-03-31 | 1994-04-28 | Amkor Electron Inc | 半導体パッケージ構造、半導体パッケージ方法及び半導体パッケージ用放熱板 |
JPH0653346A (ja) * | 1992-06-02 | 1994-02-25 | Fujitsu Ltd | 半導体装置 |
JP3572628B2 (ja) * | 1992-06-03 | 2004-10-06 | セイコーエプソン株式会社 | 半導体装置及びその製造方法 |
JP3322429B2 (ja) * | 1992-06-04 | 2002-09-09 | 新光電気工業株式会社 | 半導体装置 |
US5367196A (en) * | 1992-09-17 | 1994-11-22 | Olin Corporation | Molded plastic semiconductor package including an aluminum alloy heat spreader |
JP2848151B2 (ja) | 1992-08-20 | 1999-01-20 | トヨタ自動車株式会社 | ディファレンシャル装置のバックラッシシム選択方法 |
JPH0697326A (ja) * | 1992-09-14 | 1994-04-08 | Apic Yamada Kk | 半導体装置およびその放熱部材 |
JPH06295962A (ja) * | 1992-10-20 | 1994-10-21 | Ibiden Co Ltd | 電子部品搭載用基板およびその製造方法並びに電子部品搭載装置 |
JPH06151485A (ja) * | 1992-11-12 | 1994-05-31 | Sumitomo Electric Ind Ltd | 半導体装置用パッケージ |
-
1995
- 1995-03-30 JP JP09812795A patent/JP3509274B2/ja not_active Expired - Fee Related
- 1995-06-05 US US08/461,442 patent/US5633529A/en not_active Expired - Lifetime
- 1995-06-09 TW TW084105885A patent/TW293940B/zh not_active IP Right Cessation
- 1995-06-21 EP EP95109655A patent/EP0693779B1/en not_active Expired - Lifetime
- 1995-06-21 DE DE69526543T patent/DE69526543T2/de not_active Expired - Fee Related
- 1995-07-06 SG SG1995000813A patent/SG65533A1/en unknown
- 1995-07-12 KR KR1019950020417A patent/KR100386052B1/ko not_active IP Right Cessation
-
1998
- 1998-12-23 HK HK98115083A patent/HK1013888A1/xx not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
SG65533A1 (en) | 1999-06-22 |
US5633529A (en) | 1997-05-27 |
EP0693779A2 (en) | 1996-01-24 |
DE69526543T2 (de) | 2002-10-31 |
EP0693779A3 (en) | 1997-01-08 |
DE69526543D1 (de) | 2002-06-06 |
KR100386052B1 (ko) | 2003-08-09 |
EP0693779B1 (en) | 2002-05-02 |
KR960005972A (ko) | 1996-02-23 |
JPH0883876A (ja) | 1996-03-26 |
HK1013888A1 (en) | 1999-09-10 |
JP3509274B2 (ja) | 2004-03-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW293940B (zh) | ||
TWI448226B (zh) | 電源轉換模組 | |
JP3269171B2 (ja) | 半導体装置およびそれを有した時計 | |
TW390004B (en) | Device for storing semiconductor chip and method for making the same | |
US6242283B1 (en) | Wafer level packaging process of semiconductor | |
TW387134B (en) | Method of manufacturing a | |
JP3309686B2 (ja) | 樹脂封止型半導体装置及びその製造方法 | |
TW396470B (en) | Carrier film and integrated circuit device | |
US6882035B2 (en) | Die package | |
US20120306064A1 (en) | Chip package | |
US20130140664A1 (en) | Flip chip packaging structure | |
JPS5992556A (ja) | 半導体装置 | |
JP4020795B2 (ja) | 半導体装置 | |
CN107305879A (zh) | 半导体器件及相应的方法 | |
KR100251868B1 (ko) | 가요성 회로 기판을 이용한 칩 스케일 반도체 패키지 및 그 제조 방법 | |
CN101625986B (zh) | 芯片封装结构制程 | |
KR960035997A (ko) | 반도체 패키지 및 그 제조방법 | |
TWI387067B (zh) | 無基板晶片封裝及其製造方法 | |
JPH08162599A (ja) | 半導体装置の製造方法 | |
CN215871996U (zh) | 一种抗高压电路板 | |
TWI492358B (zh) | 半導體封裝件及其製法 | |
JP3973309B2 (ja) | 半導体装置 | |
JP2993480B2 (ja) | 半導体装置 | |
JPH0778903A (ja) | 混成集積回路におけるバイアス電圧の供給方法 | |
TW402768B (en) | Ball grid array package with printed conductive wires and metal pins |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees | ||
MM4A | Annulment or lapse of patent due to non-payment of fees |