TW201123309A - Semiconductor device and method for manufacturing the same - Google Patents

Semiconductor device and method for manufacturing the same Download PDF

Info

Publication number
TW201123309A
TW201123309A TW099123801A TW99123801A TW201123309A TW 201123309 A TW201123309 A TW 201123309A TW 099123801 A TW099123801 A TW 099123801A TW 99123801 A TW99123801 A TW 99123801A TW 201123309 A TW201123309 A TW 201123309A
Authority
TW
Taiwan
Prior art keywords
layer
oxide
electrode layer
insulating layer
gate
Prior art date
Application number
TW099123801A
Other languages
English (en)
Other versions
TWI508184B (zh
Inventor
Shunpei Yamazaki
Junichiro Sakata
Hiroki Ohara
Hideaki Kuwabara
Original Assignee
Semiconductor Energy Lab
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Lab filed Critical Semiconductor Energy Lab
Publication of TW201123309A publication Critical patent/TW201123309A/zh
Application granted granted Critical
Publication of TWI508184B publication Critical patent/TWI508184B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/1613Constructional details or arrangements for portable computers
    • G06F1/163Wearable computers, e.g. on a belt
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02614Transformation of metal, e.g. oxidation, nitridation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1218Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or structure of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/24Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78603Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the insulating substrate or support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs

Description

201123309 六、發明說明: 【發明所屬之技術領域】 本發明係有關於一種使用氧化物半導體的半導體裝置 及其製造方法。 另外,本發明說明書中的半導體裝置指的是能夠藉由 利用半導體特性而作用的所有裝置,因而諸如顯示裝置等 的電光裝置、半導體電路及電子設備都是半導體裝置。 【先前技術】 近年來,一種利用形成在具有絕緣表面的基板之上的 半導體薄膜(厚度大約爲幾nm至幾百nm)來製造薄膜 電晶體(TFT )的技術備受矚目。薄膜電晶體被廣泛地應 用於如1C及電光裝置之類的電子裝置,尤其是對用作爲 影像顯示裝置的切換元件的TFT的開發日益火熱。金屬 氧化物的種類繁多且用途廣。氧化銦作爲較普遍的材料被 用於液晶顯示器等所需要的透明電極材料。 在金屬氧化物中存在呈現半導體特性的金屬氧化物。 作爲呈現半導體特性的金屬氧化物,例如可以舉出氧化鎢 、氧化錫、氧化銦、氧化辞等,並且已知一種將這種呈現 半導體特性的金屬氧化物用作通道形成區的薄膜電晶體( 專利文獻1及專利文獻2 )。 [專利文獻1] 曰本專利申請公開第2007-123861號 公報 [專利文獻2]日本專利申請公開第2007-96055號公 -5- 201123309 報 當在絕緣表面之上製造多個薄膜電晶體時,例如存在 閘極佈線和源極佈線交叉的部分。在該交叉部分中,閘極 佈線和其電位與該閘極佈線不同的源極佈線之間係設置有 絕緣層,該絕緣層成爲電介質而形成電容。該電容也被稱 爲佈線間的寄生電容,其有可能導致信號波形產生畸變。 此外,當寄生電容較大時,有可能導致信號的傳達變慢。 另外,寄生電容的增加會引起佈線間的電信號洩漏即 串擾現象,並使耗電量增大。 另外,在主動矩陣型的顯示裝置中,尤其是當提供影 像信號的信號佈線與其他的佈線或電極之間形成有較大的 寄生電容時,有可能導致顯示品質下降。 另外,當謀求電路的微細化時,佈線間隔變窄,而有 可能導致佈線間的寄生電容的增加。 【發明內容】 本發明的一個實施例的目的在於提供一種具有能夠充 分降低佈線間的寄生電容的結構的半導體裝置。 另外,當在絕緣表面之上形成驅動電路時,較佳使用 於驅動電路的薄膜電晶體的操作速度較快。 例如,當將薄膜電晶體的通道長度(L )形成得較短 或將通道寬度W形成得較寬時可以實現操作速度的高速 化。但是,當將通道長度形成得較短時’存在切換特性例 如導通截止比(〇n-off ratio )變小的問題。另外,當將通 201123309 道寬度W形成得較寬時,存在薄膜電晶體自身的電容負 載上升的問題。 另外,本發明的目的在於提供一種半導體裝置,該半 導體裝置具備即使通道長度較短也具有穩定的電特性的薄 膜電晶體。 另外,當在絕緣表面之上形成多個不同的電路時,例 如,當將像素部和驅動電路形成在同一基板之上時,用作 爲像素部的薄膜電晶體要求具有優越的切換特性,例如要 求其導通截止比較大,而用作驅動電路的薄膜電晶體要求 操作速度快。尤其是,顯示裝置的精細度越高顯示影像的 寫入時間越短,所以較佳使用於驅動電路的薄膜電晶體的 操作速度快。 本發明的另一目的在於提供一種在同一基板之上製造 多種薄膜電晶體的結構來構成多種電路的半導體裝置的製 造方法。 在絕緣表面之上形成金屬薄膜之後,層疊其厚度比金 屬薄膜厚的氧化物半導體層,然後,藉由進行加熱處理等 的氧化處理,使金屬薄膜的一部分或全部氧化。將使金屬 薄膜的一部分或全部氧化了的第一層和氧化物半導體層的 疊層用作爲薄膜電晶體的半導體層。 明確地說,當在同一基板之上製造多種薄膜電晶體時 ,作爲至少一個薄膜電晶體的半導體層,使用使金屬薄膜 的一部分或全部氧化了的第一層和氧化物半導體層的疊層 201123309 另外,在使用使金屬薄膜的一部分或全部氧化了的第 一層和氧化物半導體層的疊層的底部閘極型薄膜電晶體中 ,在重疊於閘極電極層的氧化物半導體層的一部分之上形 成接觸於該部分之做爲通道保護層的氧化物絕緣層,在形 成該氧化物絕緣層時形成覆蓋氧化物半導體層的疊層的邊 緣部(包括側面)的氧化物絕緣層。 覆蓋氧化物半導體層的疊層的邊緣部(包括側面)的 氧化物絕緣層將閘極電極層與形成在閘極電極層上方或周 邊的佈線層(源極佈線層或電容器佈線層等)之間的距離 拉大,因而可以降低寄生電容。 另外,氧化物絕緣層覆蓋使金屬薄膜的一部分或全部 氧化了的第一層的端部,因而可以降低漏電流》 由於覆蓋氧化物半導體層的疊層的邊緣部的氧化物絕 緣層與通道保護層在同一步驟中被形成,所以可以在不增 加步驟數目的情況下降低寄生電容。 另外,覆蓋氧化物半導體層的疊層的邊緣部(包括側 面)的氧化物絕緣層可以降低寄生電容,因而可以抑制信 號波形的畸變。 另外,爲了降低寄生電容,較佳使用介電常數小的絕 緣材料來形成夾在佈線之間的氧化物絕緣層。 藉由設置覆蓋氧化物半導體層的邊緣部(包括側面) 的氧化物絕緣層,可以盡可能地減小寄生電容,因而實現 薄膜電晶體的高速操作。另外,藉由採用操作速度快的薄 膜電晶體,以使電路的集成度得以提高。 -8- 201123309 本發明說明書所揭示的本發明的一個實施例是一種半 導體裝置,包括:第一薄膜電晶體和第二薄膜電晶體,其 中’第一薄膜電晶體具有隔著第一聞極絕緣層而重疊於第 一閘極電極層的第一氧化物半導體層和第二氧化物半導體 層的疊層,第二薄膜電晶體具有隔著第二閘極絕緣層而重 疊於第二閘極電極層的第三氧化物半導體層,第一氧化物 半導體層和第二氧化物半導體層的疊層接觸於覆蓋該疊層 的邊緣及側面的氧化物絕緣層,並且在氧化物絕緣層之上 具有電連接於第二氧化物半導體層的源極電極層及汲極電 極層。 作爲金屬薄膜,較佳使用經氧化處理呈現半導體性的 材料,例如,銦、鋅、錫、鉬或鎢等。被氧化了的金屬薄 膜變成第一氧化物半導體層,而可以得到該第一氧化物半 導體層和形成在其之上的第二氧化物半導體層的疊層。另 外’第一氧化物半導體層的電阻率比第二氧化物半導體層 低(即,導電率高)。另外,第一氧化物半導體層配置在 離閘極電極近的一側,並且至少接觸於閘極絕緣膜。藉由 使用該疊層製造薄膜電晶體,可以實現電特性(例如,電 場遷移率)優良的薄膜電晶體。 上述結構至少解決上述問題之一。 另外,爲了實現上述結構的本發明的一個實施例是一 種半導體裝置的製造方法,包括如下步驟:形成閘極電極 層;在閘極電極層之上形成閘極絕緣層;在閘極絕緣層之 上形成金屬薄膜;在金屬薄膜之上形成氧化物半導體層; -9- 201123309 在對氧化物半導體層進行脫水化或脫氫化之後·,不接觸於 大氣地防止水或氫再次混入到氧化物半導體層;形成接觸 於氧化物半導體層的一部分且覆蓋氧化物半導體層的邊緣 及側面的氧化物絕緣層;使金屬薄膜氧化;在氧化物絕緣 層之上形成源極電極層及汲極電極層;以及形成接觸於氧 化物絕緣層、源極電極層、汲極電極層和氧化物半導體層 的保護絕緣層。 金屬薄膜係藉由使用濺射法、真空蒸鑛法或塗敷法等 來予以形成。金屬薄膜的厚度係厚於0 nm且等於或小於 10 nm,較佳爲3 nm以上。另外,也可以使用不同金屬薄 膜的疊層,其總厚度爲等於或小於1 〇 nm。另外,使金屬 薄膜的至少一部分氧化是指對其進行如下程度的氧化:能 夠用作爲薄膜電晶體並顯示切換特性。也就是說,以不使 施加閘極電壓時和未施加聞極電壓時流過源極電極和汲極 電極之間的電流幾乎處於不變的狀態或源極電極和汲極電 極處於導通狀態的方式使金屬薄膜氧化。另外,設置覆蓋 金屬薄膜的邊緣及側面的氧化物絕緣層,該金屬薄膜以不 使源極電極和汲極電極處於導通狀態的方式被氧化。 另外,最終獲得到的第一氧化物半導體層(即,使金 屬薄膜氧化了的氧化物半導體層)和第二氧化物半導體層 的平均總厚度爲3 nm以上且30 nm以下。 另外,第二氧化物半導體層較佳至少包含一個與金屬 薄膜相同的元素,只要第二氧化物半導體層至少包含一個 與金屬薄膜相同的元素,就可以使用同一蝕刻溶液或蝕刻 -10- 201123309 氣體在同一蝕刻步驟中去除第二氧化物半導體層和金屬薄 膜,因而可以減少步驟的數目。 另外,作爲氧化處理,在包含氧的氛圍和氮氛圍中的 任何一個氛圍中進行加熱處理(200°C至600°C )。即使 在氮氛圍中,藉由進行加熱處理,金屬薄膜與以接觸金屬 薄膜的方式形成在金屬薄膜之上的氧化物半導體層(第二 氧化物半導體層)的氧接合而被氧化。在此情況下,因爲 金屬薄膜的存在第二氧化物半導體層的氧被抽出,而可以 在第二氧化物半導體層中形成氧缺陷區域。另外,不侷限 於氮氛圍中的加熱處理,即使在包含氧的氛圍中進行加熱 ,也因爲金屬薄膜的存在第二氧化物半導體層的氧被抽出 ,而可以在第二氧化物半導體層中形成氧缺陷區域。藉由 在第二氧化物半導體層中形成氧缺陷區域,可以提高電場 遷移率。另外,根據金屬薄膜的材料,有時因上述加熱處 理而使金屬薄膜和形成在其之上的氧化物半導體層的介面 不明確,但是,閘極絕緣層側的氧化物半導體層,即氧化 物半導體層的下層部和氧化物半導體層的上層部顯示不同 的電特性。 另外,作爲第二氧化物半導體層,例如,形成由 InM03(Zn0)m (m>〇)表示的薄膜,並製造將該薄膜使用 作爲半導體層的薄膜電晶體。另外,Μ表示從Ga、Fe、 Ni、Mn和Co中選擇出的一種金屬元素或多種金屬元素 。例如,作爲Μ,除了有包含Ga的情況以外,還有包含 Ga和Ni或Ga和Fe等包含Ga以外的上述金屬元素的情 -11 - 201123309 況。此外’在上述氧化物半導體中,除了作爲M而包含 的金屬元素之外,有時還包含作爲雜質元素的Fe、Ni等 其他過渡金屬元素或該過渡金屬的氧化物。在本發明說明 書中’在具有由InMO3(ZnO)m(m>0)表示的結構的氧 化物半導體層中,將具有作爲Μ包含Ga的結構的氧化物 半導體稱爲In-Ga-Ζη-Ο類氧化物半導體,並且將其薄膜 稱爲In-Ga-Zn-Ο類非單晶膜。 另外,作爲用於氧化物半導體層的金屬氧化物,除了 可以使用上述材料之外,還可以使用In-Sn-Zn-Ο類、In-Al-Ζη-Ο 類、Sn-Ga-Zn-Ο 類、Al-Ga-Ζη-Ο 類、Sn-Al-Zn-0 類、Ιη-Ζη-0 類、Sn-Zn-Ο 類、Al-Ζη-Ο 類、In-O 類、 Sn-Ο類、Ζη-0類的金屬氧化物。另外,由上述金屬氧化 物構成的氧化物半導體層還可以含有氧化矽。 當在氮或稀有氣體(氬、氦等)等惰性氣體氛圍下進 行加熱處理時,氧化物半導體層藉由加熱處理變成氧缺乏 型而被低電阻化,即被N型化(N_化等),然後,藉由形 成與氧化物半導體層接觸的氧化物絕緣膜並在成膜之後進 行加熱處理,以使氧化物半導體層變成氧過剩狀態而被高 電阻化,即被I型化。另外,也可以說成是進行使氧化物 半導體層成爲氧過剩狀態的固相氧化。據此,可以製造並 提供具有電特性好且可靠性高的薄膜電晶體的半導體裝置 〇 在脫水化或脫氫化中,藉由在氮或稀有氣體(氬、氦 等)等惰性氣體氛圍下以400 °C以上且低於基板的應變點 -12- 201123309 的溫度,較佳的是以4 2 0 °C 加熱處理來減少氧化物半導 用於進行氧化物半導體 條件是:即使在將溫度升至 進行了脫水化或脫氫化之後 水的兩個峰値或者至少出現 被檢測出。所以,即使在將 TDS對使用進行了脫水化或 膜電晶體進行測定時,至少 也不被檢測出。 並且,當對氧化物半導 的加熱溫度T的降溫時,重 化或脫氫化的同一個爐以不 因而使水或氫不再混入到氧 水化或脫氫化,使氧化物半 N型化(『等)之後使其電 物半導體層。藉由使用該氧 體,可以使薄膜電晶體的臨 常關閉型的切換元件。作爲 佳以薄膜電晶體的閘極電壓 壓的條件形成通道。注意, 負時,容易成爲所謂常開啓 爲〇 v,在源極電極和汲極 動矩陣型的顯示裝置中,構 以上且5 70°C以下的溫度進行 體層所含有的水分等的雜質。 層的脫水化或脫氫化的熱處理 450°C的條件下利用TDS對該 的氧化物半導體層進行測定, 在3 00 °C附近的一個峰値也不 溫度升至450°C的條件下利用 脫氫化的氧化物半導體層的薄 出現在300t附近的水的峰値 體層進行用於脫水化或脫氫化 要的是:藉由使用進行了脫水 使氧化物半導體層接觸大氣, 化物半導體層中。藉由進行脫 導體層的電阻降低,即在將其 阻增大而使其變成I型的氧化 化物半導體層來製造薄膜電晶 界電壓値爲正,因而實現所謂 半導體裝置(顯示裝置),較 爲儘量近於〇 V的正的臨界電 當薄膜電晶體的臨界電壓値爲 型,也就是說,即使閘極電壓 電極之間也有電流流過。在主 成電路的薄膜電晶體的電特性 -13- 201123309 十分重要,該電特性決定顯示裝置的性能。尤其是 膜電晶體的電特性之中臨界電壓(Vth )很重要。 場效應遷移率高的情況下,當臨界電壓値高或臨界 爲負時,電路的控制比較困難。在薄膜電晶體的臨 値高並且臨界電壓的絕對値大的情況下,當驅動電 ,TFT不能起到切換功能而有可能導致負載。在是 型的薄膜電晶體的情況下,較佳是在作爲閘極電壓 的電壓之後形成通道並開始產生汲極電流的電晶體 高驅動電壓就不能形成通道的電晶體和即使在負的 態下也能形成通道並產生汲極電流的電晶體不適合 用於電路的薄膜電晶體。 另外,可以將從加熱溫度T開始降溫的氣體氛 成與升溫到加熱溫度T的氣體氛圍不同的氣體氛圍 ,使用與進行了脫水化或脫氫化的相同的爐而在不 氣的情況下,使爐中充滿高純度的氧氣體或n2o 超乾燥空氣(露點爲-40°C以下,較佳爲-60°C以下 行冷卻。 在藉由進行脫水化或脫氫化的加熱處理使膜中 的水分減少之後’在不含有水分的氛圍(露點爲-下,較佳爲-60 °C以下)下進行緩冷(或冷卻)。 用該氧化物半導體膜,可以在提高薄膜電晶體的電 同時實現具有高的量產性和高的性能的薄膜電晶體 在本發明說明書中’將在氮或稀有氣體(氬、 等惰性氣體氛圍下的加熱處理稱爲用於脫水化或脫 ,在薄 即使在 電壓値 界電壓 壓低時 η通道 施加正 。不提 電壓狀 用作爲 圍轉換 。例如 接觸大 氣體、 )來進 所含有 40 t以 藉由使 特性的 〇 氦等) 氫化的 -14- 201123309 加熱處理。在本發明說明書中,爲了方便起見,不僅將藉 由該加熱處理使112脫離稱爲脫氫化,而且將包括Η、OH 等的脫離也稱爲脫水化或脫氫化。 當在氮或稀有氣體(氬、氯等)等惰性氣體氛圍下進 行加熱處理時,氧化物半導體層藉由加熱處理變成氧缺乏 型而被低電阻化,即被N型化(N_化等)。 另外,形成與汲極電極層相重疊的氧缺乏型高電阻汲 極區(也稱爲HRD區域)。此外,還形成與源極電極層 相重疊的氧缺乏型高電阻源極區(也稱爲HRS )。 明確而言,高電阻汲極區的載子濃度在高於或等於 lx 1018/cm3的範圍內,並且高電阻汲極區是載子濃度至少 高於通道形成區的載子濃度(低於lxl〇18/cm3)的區域。 另外,本發明說明書中的載子濃度指的是在室溫下藉由霍 爾效應測量而得到的載子濃度的値。 並且,藉由至少使經過脫水化或脫氫化的氧化物半導 體層的疊層的一部分處於氧過剩狀態,以使其電阻增大, 即被I型化,而形成通道形成區。另外,至於使經過脫水 化或脫氫化的氧化物半導體層的疊層變爲氧過剩狀態的處 理,可以藉由以下處理來實現:利用濺射法的氧化物絕緣 膜的成膜,該氧化物絕緣膜接觸於經過脫水化或脫氫化的 氧化物半導體層的疊層;形成氧化物絕緣膜之後的加熱處 理:在含有氧的氛圍下的加熱處理:在惰性氣體氛圍下加 熱之後在氧氛圍下的冷卻處理;使用超乾燥空氣(露點 爲-4 0°C以下,較佳爲-6〇°C以下)的冷卻處理;等等。 -15- 201123309 另外,爲了將經過脫水化或脫氫化的氧化物半導體層 的疊層的至少一部分(與閘極電極層重疊的部分)用作爲 通道形成區,藉由選擇性地使其變成氧過剩狀態,可以使 其電阻增大,即被I型化。 據此,可以製作並提供具有電特性良好且可靠性高的 薄膜電晶體的半導體裝置。 另外,藉由在與汲極電極層相重疊的氧化物半導體層 中形成高電阻汲極區,可以提高形成驅動電路時的可靠性 。明確而言,藉由形成高電阻汲極區,可以形成如下結構 :從汲極電極層至高電阻汲極區、通道形成區,導電性能 夠逐漸地變化。所以,當將汲極電極層連接到提供高電源 電位VDD的佈線以使薄膜電晶體操作時,即使閘極電極 層與汲極電極層之間被施加高電場,由於高電阻汲極區用 做爲緩衝區而不被施加局部性的高電場,所以可以提高電 晶體的耐壓性。 另外,藉由在與汲極電極層(以及源極電極層)相重 疊的氧化物半導體層中形成高電阻汲極區(以及高電阻源 極區),可以降低形成驅動電路時的通道形成區中的洩漏 電流。明確而言,藉由形成高電阻汲極區,在汲極電極層 和源極電極層之間流過的電晶體的洩漏電流依序流過汲極 電極層、汲極電極層側的高電阻汲極區、通道形成區、源 極電極層側的高電阻源極區及源極電極層。此時在通道形 成區中,可以將從汲極電極層側的闻電阻汲極區流向通道 區的洩漏電流集中在當電晶體處於截止狀態時成爲高電阻 -16- 201123309 的閘極絕緣層與通道形成區的介面附近,因而可以降低背 通道部(遠離閘極電極層的通道形成區的表面的一部分) 中的洩漏電流。 另外,雖然也要根據閘極電極層的寬度,但與源極電 極層相重疊的高電阻源極區和與汲極電極層相重疊的高電 阻汲極區隔著閘極絕緣層分別與閘極電極層的一部分相重 疊,據此能夠更有效地緩和汲極電極層的端部附近的電場 強度。 另外,作爲具有驅動電路的顯示裝置,除了液晶顯示 裝置之外還可以舉出使用發光元件的發光顯示裝置或使用 電泳顯示元件的也稱爲電子紙的顯示裝置。 在使用發光元件的發光顯示裝置中,像素部中具有多 個薄膜電晶體,並且在像素部中還具有將某個薄膜電晶體 的閘極電極和其他的電晶體的源極佈線或汲極佈線連接在 一起的部分。另外,在使用發光元件的發光顯示裝置的驅 動電路中具有將薄膜電晶體的閘極電極與該薄膜電晶體的 源極佈線或汲極佈線連接在一起的部分。 另外,藉由在同一基板之上製造矩陣電路和驅動電路 ,以降低半導體裝置的製造成本。例如,驅動電路包含邏 輯電路等優先高速操作的電路。該電路由使用第一氧化物 半導體層和第二氧化物半導體層的疊層的薄膜電晶體構成 ’其他電路使用第三氧化物半導體層的單層。如上所述, 可以對邏輯電路等優先高速操作的電路和其他電路配置具 有不同結構的薄膜電晶體。 -17- 201123309 另外,因爲薄膜電晶體容易被靜電等所損壞,所以較 佳相對於閘極線或源極線將用於保護像素部的薄膜電晶體 的保護電路設置在同一基板之上。保護電路較佳係藉由使 用氧化物半導體層的非線形元件所構成。 注意,爲了方便起見而附加第一、第二等序數詞,但 其並不表示步驟順序或疊層順序。此外,其在本發明說明 書中不表示特定發明的事項的固有名稱。 藉由使用疊層的氧化物半導體層,可以實現具備電特 性優良的薄膜電晶體的半導體裝置。藉由使用氧化物絕緣 層來覆蓋疊層的氧化物半導體層的邊緣及側面,可以降低 漏電流。另外,覆蓋氧化物半導體層的疊層的邊緣及側面 的氧化物絕緣層根據與用作爲通道保護層的氧化絕緣層相 同的步驟而形成。 另外,藉由在同一基板之上製造具有疊層的氧化物半 導體層的薄膜電晶體和具有單層的氧化物半導體層的薄膜 電晶體,可以構成多種電路。 【實施方式】 下面,關於本發明的實施例模式將參照附圖給予說明 。但是,所屬技術領域的普通技術人員可以很容易地理解 一個事實,就是本發明可以以多個不同形式來予以實施’ 其方式和詳細內容可以被變換爲各種各樣的形式而不脫離 本發明的宗旨及其範圍。因此,本發明不應該被解釋爲僅 限定在本實施例模式所記載的內容中。注意,在以下說明 -18- 201123309 的結構中’在不同附圖中使用相同的附圖標記來表示相胃 的部分或具有相同功能的部分,而省略重複說明。 實施例模式1 在本實施例模式中,參照圖1A至1C '圖2A至2E、 圖3A和3B以及圖4A1、4A2、4B1和4B2對半導體裝置 及半導體裝置的製造方法的一個實施例進行說明。 另外,圖1A是配置在像素中的通道保護型薄膜電晶 體448的平面圖,圖1B是沿著圖1A的線D1-D2的剖面 圖以及沿著圖1 A的線D5 -D6的剖面圖。另外,圖1 C是 沿著圖1 A的線D 3 - D 4的剖面圖。此外,圖2 E與圖1 B相 同。 配置在像素中的薄膜電晶體448是通道保護型(也稱 作通道停止型)的薄膜電晶體,並且在具有絕緣表面的基 板400之上包括:閘極電極層42 1a、閘極絕緣層402、包 括通道形成區423的疊層的氧化物半導體層442、用作爲 通道保護層的氧化物絕緣層426a、源極電極層425a以及 汲極電極層425b。另外’覆蓋薄膜電晶體448並接觸於 氧化物絕緣層426a、源極電極層425a及汲極電極層425b 地層疊地設置有保護絕緣層4〇3和平坦化絕緣層4〇4。在 平坦化絕緣層404之上設置有與汲極電極層425b相接觸 的像素電極層427’並且像素電極層427係電連接到薄膜 電晶體448。 另外,由於疊層的氧化物半導體層442是在層疊金屬 -19 - 201123309 薄膜和氧化物半導體層之後使金屬薄膜氧化而獲得到 所以根據金屬薄膜和氧化物半導體層的材料而沒有明 邊界,因此在本發明說明書中’以虛線表示疊層的邊: 像素用的薄膜電晶體448具有包括高電阻源 424a、高電阻汲極區424b以及通道形成區423的疊 氧化物半導體層442,並且高電阻源極區424a接觸 極電極層425 a的下面而形成。另外,高電阻汲極區 接觸於汲極電極層425b的下面而形成。薄膜電晶體 具有以下結構:即使其被施加高電場,由於高電阻汲 或高電阻源極區用做爲緩衝區而不被施加局部性的高 ,所以電晶體的耐壓性得以提高。 配置在像素中的薄膜電晶體448的通道形成區是 的氧化物半導體層442中的接觸於用作爲通道保護層 化物絕緣層426a並與閘極電極層421a相重疊的區域 於薄膜電晶體448被氧化物絕緣層426a所保護,因 以防止氧化物半導體層442在形成源極電極層425a 極電極層42 5b的蝕刻步驟中被蝕刻。 另外,爲了實現具有高孔徑比的顯示裝置,作爲 透光性的薄膜電晶體448,其源極電極層425a、汲極 層42 5 b採用具有透光性的導電膜。 另外,薄膜電晶體448的閘極電極層421a也採 有透光性的導電膜。 另外’在配置有薄膜電晶體448的像素中,使用 見光具有透光性的導電膜作爲像素電極層427或其他 的, 確的 界。 極區 層的 於源 424b 448 極區 電場 疊層 的氧 。由 而可 、汲 具有 電極 用具 對可 的電 -20- 201123309 極層(電容器電極層等)以及佈線層(電容器佈線層等) 以實現具有高孔徑比的顯示裝置。當然,閘極絕緣層402 、氧化物絕緣層426a也較佳使用對可見光具有透光性的 膜。 另外’金屬薄膜較佳爲被氧化而成爲對可見光具有透 光性的膜’並且’因爲金屬薄膜較薄,爲10 nm以下,所 以雖然也要根據其材料,但金屬薄膜對可見光具有透光性 〇 在本發明說明書中,對可見光具有透光性的膜是指其 厚度對可見光的透射率爲75%至100%的膜,當該膜是具 有導電性的膜時也將其稱爲透明的導電膜。另外,也可以 使用對可見光半透明的導電膜作爲用作閘極電極層、源極 電極層、汲極電極層、像素電極層或其他的電極層或其他 的佈線層的金屬氧化物。對可見光半透明是指其對可見光 的透射率爲50%至75%。 另外,爲了降低寄生電容,在閘極佈線和源極佈線交 叉的佈線交叉部中,在閘極電極層4 2 1 b和源極電極層 425a之間設置有閘極絕緣層402和氧化物絕緣層426b。 另外,雖然使用不同的符號4 2 6a和42 6b表示與通道形成 區423相重疊的區域的氧化物絕緣層和不與通道形成區 423相重疊的區域的氧化物半導體層,但是426a和426b 是使用相同的材料和相同的步驟所形成的層。 下面,參照圖2A至2E對在同一基板之上製造薄膜 電晶體4 4 8和佈線交叉部的步驟進行說明。另外’不僅可 -21 - 201123309 以形成像素部的薄膜電晶體還可以形成驅動電路的薄膜電 晶體,並且上述電晶體可以使用相同步驟在同一基板之上 而被製造。 首先,在具有絕緣表面的基板4 00之上形成具有透光 性的導電膜之後,利用第一微影步驟形成閘極電極層 421a、42 1b。另外,在像素部中,使用與閘極電極層 42 1 a、42 1 b相同的具有透光性的材料並利用同一個第— 微影步驟來形成電容器佈線層。此外,當除了形成像素部 還形成驅動電路部時,並且在驅動電路需要電容時在驅動 電路中也形成電容器佈線層。另外,還可以使用噴墨法形 成抗蝕劑掩罩。當使用噴墨法形成抗蝕劑掩罩時不需要光 罩,據此可以降低製造成本。 另外,基板400除了可以使用玻璃基板以外,還可以 使用如陶瓷基板、石英基板、藍寶石基板等之由絕緣體所 構成的基板。此外,還可以使用晶化玻璃等。 另外,還可以將用做爲基底膜的絕緣膜設置在基板 400與閘極電極層421a、421b之間。基底膜具有防止雜 質從基板40 0擴散出的作用,可以由選自氮化矽膜、氧化 矽膜、氮氧化矽膜、或氧氮化矽膜中的其中一種或多種膜 的疊層結構來予以形成。 閘極電極層421a、421b的材料可以採用對可見光具 有透光性的導電材料,例如In-Sn-Zn-Ο類、Ιη-Α1-Ζη-0 類、Sn-Ga-Zn-Ο 類、Al-Ga-Ζη-Ο 類、Sn-Al-Zn-Ο 類、In-Ζη-0 類、Sn-Zn-Ο 類、Al-Ζη-Ο 類、In-O 類、Sn-Ο 類、 -22- 201123309 Ζη-0類的金屬氧化物,並可以在自50 nm至300 nm的範 圍內適當地選擇其厚度。作爲使用於閘極電極層42 1a、 42 1b的金屬氧化物的成膜方法,可以使用濺射法、真空 蒸鍍法(電子束蒸鍍法等)、電弧離子鍍法或噴塗法。另 外,當使用濺射法時,較佳使用含有自2 wt%至1 0 wt%的 Si 02的靶材進行成膜,以使具有透光性的導電膜含有阻礙 晶化的SiOx ( X>0 ),以便抑制在後續的步驟中進行用於 脫水化或脫氫化的加熱處理時導電膜被晶化。 接著,在閘極電極層42 1a、42 1b之上形成閘極絕緣 層 402 ° 藉由利用電漿CVD法或濺射法等並使用氧化矽層、 氮化矽層、氧氮化矽層、氮氧化矽層或氧化鋁層的單層或 疊層,可以形成閘極絕緣層402。例如,作爲成膜氣體使 用SiH4、氧及氮並藉由電漿CVD法來形成氧氮化矽層, 即可。將閘極絕緣層402的厚度設定爲自1〇〇 nm至500 nm。當採用疊層時,例如採用自50 nm至200 nm的第一 閘極絕緣層和第一閘極絕緣層之上的自5 nm至300 nm的 第二閘極絕緣層的疊層。 在本實施例模式中,藉由電漿CVD法來形成200 nm 以下的氮化矽層作爲閘極絕緣層4〇2。 然後,在閘極絕緣層402之上形成銦、鋅、錫、鉬或 鎢等的金屬薄膜。另外’還可以使用上述金屬的合金薄膜 或其疊層膜。藉由濺射法、真空蒸鏟法或塗敷法來形成該 金屬薄膜。這裏,藉由蒸鑛法來形成厚度爲大於〇 nm且 -23- 201123309 等於或小於1 0 nm,較佳爲自3 nm至5 nm的銦膜。注意 對於該金屬薄膜,將其材料選擇成使該金屬薄膜藉由稍後 進行的熱處理變成氧化物,而且該氧化物具有比隨後在金 屬薄膜之上形成並與金屬薄膜接觸的氧化物半導體層更低 的電阻率。此外’根據金屬薄膜的材料或成膜條件,該金 屬薄膜沒有覆蓋閘極絕緣層402的表面,而且閘極絕緣層 402的一部分可在某些情況下暴露出;例如,金屬簇狀物 (clusters of metal )可被散佈在閘極絕緣層4〇2之上。 同樣在金屬族狀物散佈的情況下,只要金屬藉由稍後進行 的氧化處理變成氧化物半導體,就能提高薄膜電晶體的電 場遷移率。此外’在金屬簇狀物散佈的情況下,該金屬不 限於上述材料,還可以使用鋁、銅等。此外,可在簇狀物 之上形成銦的金屬薄膜,以改善薄膜電晶體的電特性。 接著,在金屬薄膜之上形成自2 nm至2 00 nm的氧化 物半導體膜。爲了即使在形成氧化物半導體膜之後進行用 於脫水化或脫氫化的加熱處理也使氧化物半導體膜處於非 晶狀態,較佳將氧化物半導體膜的厚度設定得薄,即50 nm以下。藉由將氧化物半導體膜的厚度設定得薄,即使 在形成氧化物半導體層之後進行加熱處理也可以抑制晶化 〇 氧化物半導體膜使用In-Ga-Ζη-Ο類非單晶膜、In-Sn-Ζη-0 類、ln-Al-Ζη-Ο 類、Sn-Ga-Zn-Ο 類、Al-Ga-Ζη-Ο 類 、Sn-Al-Zn-Ο 類、In-Zn-O 類、Sn-Zn-Ο 類、Al-Ζη-Ο 類 、In-Ο類、Sn-O類、Ζη-0類的氧化物半導體膜。在本實 -24- 201123309 施例模式中,使用In-Ga-Zn-Ο類氧化物半導體靶材並藉 由濺射法來形成氧化物半導體膜。另外,可以在稀有氣體 (典型是氬)氛圍下、在氧氛圍下或者在稀有氣體(典型 是氬)及氧氛圍下藉由濺射法來形成氧化物半導體膜。另 外,當使用濺射法時,較佳使用含有自2 wt%至10 wt%的 Si02的靶材來進行成膜,而使氧化物半導體膜含有阻礙晶 化的SiOx ( X>〇),以抑制在後續的步驟中進行用於脫水 化或脫氫化的加熱處理時被晶化。 氧化物半導體較佳爲包含In的氧化物半導體,更佳 爲包含In和Ga的氧化物半導體。進行脫水化或脫氫化的 步驟有利於將氧化物半導體層形成爲I型(本征)。 在此,使用包含In、Ga及Zn的氧化物半導體靶材( In2〇3:Ga2〇3:ZnO=l:l:l[摩爾比]、In:Ga:Zn=l:l:0.5[原子 比])並以如下條件下進行成膜,該條件是:基板和靶材 之間的距離是100 mm;壓力是0.2 Pa;直流(DC)電流 是0.5 kW;在氣及氧(急:氧=30 sccm:20 seem且氧流量 比率爲40% )氛圍下。另外,當使用脈衝式直流(Dc ) 電源時,可以減少塵屑且膜厚度分佈也均勻,所以是較佳 的。將In-Ga-Zn-0類非單晶膜的厚度係設定爲5 nm至 2〇0 nm。在本實施例模式中,使用in-Ga-Ζη-Ο類氧化物 半導體IG材並藉由灘射法來形成20 nm厚的In-Ga-Zn-0 類非單晶膜作爲氧化物半導體膜。 作爲濺射法,有作爲濺射電源使用高頻電源的RF濺 射法、DC濺射法,並且還有以脈衝方式來施加偏壓的脈 -25- 201123309 衝式DC濺射法。RF濺射法主要被使用於絕緣膜的形成 ’而DC濺射法主要被使用於金屬膜的形成。 此外,還有可以設置多個材料不同的靶材的多元濺射 裝置。多元濺射裝置既可以在同一處理室中層疊而形成不 同材料的膜,又可以在同一處理室中使多種材料同時放電 而進行成膜。 此外,有利用如下濺射法的濺射裝置,該濺射法是: 在處理室內具備磁體機構的磁控管濺射法;以及不使用輝 光放電而利用使用微波來產生的電漿的ECR濺射法。 此外,作爲使用濺射法的成膜方法,還有:在膜形成 期間使靶材物質與濺射氣體成分產生化學反應而形成它們 的化合物薄膜的反應濺射法;以及在膜形成期間對基板也 施加電壓的偏壓濺射法。 接著,藉由第二微影步驟將金屬薄膜和氧化物半導體 膜的疊層加工爲島狀金屬層428和島狀氧化物半導體層 429。另外,也可以藉由噴墨法形成用於形成島狀金屬層 428和島狀氧化物半導體層429的抗蝕劑掩罩。當藉由噴 墨法來形成抗蝕劑掩罩時並不使用光罩,因而可以降低製 造成本。 接著,進行氧化物半導體層的脫水化或脫氫化。將進 行脫水化或脫氫化的第一加熱處理的溫度設定爲400°C以 上且低於基板的應變點,較佳設定爲425 °C以上。注意, 當採用425 °C以上的溫度時加熱處理時間是1小時以下即 可,但是當採用低於42 5 °C的溫度時加熱處理時間長於1 -26- 201123309 小時。在此,將基板放入到加熱處理裝置其中之一的電爐 中,在氮氛圍下對氧化物半導體層進行加熱處理,然後不 使其接觸於大氣而防止水或氫再次混入到氧化物半導體層 ,以形成氧化物半導體層442。在本實施例模式中,在氮 氛圍下使用同一個爐而將氧化物半導體層的溫度從進行氧 化物半導體層的脫水化或脫氫化所需的加熱溫度τ緩冷 水無法再次混入的溫度,明確而言,在氮氛圍下進行緩冷 ,直到將氧化物半導體層的溫度降低到比加熱溫度T還低 1 〇(TC以上的溫度爲止。另外,不侷限於氮氛圍,而在氦 、氖、氬等稀有氣體氛圍下進行脫水化或脫氫化。 另外,在第一加熱處理中,較佳的是氮或氯、氖、氬 等的稀有氣體不包含水、氫等。另外,較佳將導入於加熱 處理裝置中的氮或氦、氖、氬等的稀有氣體的純度設定爲 6N ( 99.9999%)以上,更佳設定爲 7N ( 99.99999%)以 上(亦即,將雜質濃度設定爲1 ppm以下,更佳設定爲 0.1 ppm 以下)。 另外,根據第一加熱處理的條件或氧化物半導體層的 材料,也有時進行晶化,而形成微晶膜或多晶膜。 另外,也可以對加工成島狀氧化物半導體層之前的氧 化物半導體膜進行氧化物半導體層的第一加熱處理。在此 情況下,在第一加熱處理之後從加熱裝置取出基板,以進 行微影步驟。 另外’也可以藉由上述第一加熱處理以使金屬層428 氧化而形成氧化物半導體層。另外,不侷限於藉由第一加 -27- 201123309 熱處理以使金屬層428氧化,也可以進行與第一加熱處理 不同之用來使金屬層428氧化的氧化處理,例如,也可以 在後面藉由濺射法來形成氧化物絕緣層之後進行氧化處理 〇 接著,在藉由濺射法在閘極絕緣層402及氧化物半導 體層之上形成氧化物絕緣膜446 (參照圖2A)。 接著,藉由第三微影步驟來形成抗蝕劑掩罩,選擇性 地進行蝕刻來形成氧化物絕緣層426a、426b,然後去除 抗蝕劑掩罩。在該步驟時,形成有疊層的氧化物半導體層 之接觸於氧化物絕緣層的區域,並且該區域中的隔著閘極 絕緣層而重疊於閘極電極層且重疊於氧化物絕緣層426 a 的區域成爲通道形成區。另外,也形成有與覆蓋疊層的氧 化物半導體層的邊緣及側面的氧化物絕緣層426b相重疊 的區域。 將氧化物絕緣膜的厚度設定爲至少1 nm以上,並且 可以適當地使用濺射法等的防止水、氫等的雜質混入到氧 化物絕緣膜的方法來形成氧化物絕緣膜。在本實施例模式 中,使用濺射法形成300 nm厚的氧化矽膜作爲氧化物絕 緣膜。將形成膜時的基板溫度設定爲室溫以上且3 00 °C以 下即可,在本實施例模式中將該基板溫度設定爲室溫。可 以在稀有氣體(典型爲氬)氛圍下、在氧氛圍下或者在稀 有氣體(典型爲氬)和氧的氛圍下藉由濺射法形成氧化矽 膜。另外,作爲靶材,可以使用氧化矽靶材或矽靶材。例 如,可以使用矽靶材在氧及氮氛圍下藉由濺射法而形成氧 -28- 201123309 化矽膜。接觸於被低電阻化的氧化物半導體層地形 化物絕緣膜使用不包含水分、氫離子、OH —等的雜 擋上述雜質從外部侵入的無機絕緣膜,典型上使用 膜、氮氧化矽膜、氧化鋁膜或者氧氮化鋁膜等。 接著,在惰性氣體氛圍下(例如,氮氣氛圍下 第二加熱處理(較佳是自200°C至400°C,例如自 至35〇°C )(參照圖2B )。例如,在氮氛圍下進行 且1小時的第二加熱處理。當進行第二加熱處理時 於氧化物絕緣層426b的氧化物半導體層442的端 疊於氧化物絕緣層426a的氧化物半導體層442的 在與氧化物絕緣層相接觸的狀態下被加熱。另外, 第二加熱處理時,不重疊於氧化物絕緣層的疊層的 半導體層442的一部分在暴露出的狀態下被加熱。 層的氧化物半導體層4 42暴露出的狀態下且在氮或 體氛圍下進行加熱處理時,可以實現疊層的氧化物 層422中的暴露出且被高電阻化(被I型化)的區 電阻化。另外,氧化物絕緣層4 2 6 a以接觸於疊層 物半導體層44 2的成爲通道形成區的區域上的方式 成,並用作爲通道保護層。 接著,在閘極絕緣層402、氧化物絕緣層426a 以及疊層的氧化物半導體層442之上形成具有透光 電膜,然後藉由第四微影步驟來形成抗蝕劑掩罩, 地進行蝕刻以形成源極電極層42 5 a及汲極電極層 參照圖2C)。具有透光性的導電膜的形成方法, 成的氧 質且阻 氧化矽 )進行 2 5 0。。 2 5 0〇C ,重疊 部和重 一部分 當進行 氧化物 當在疊 惰性氣 半導體 域的低 的氧化 而被形 、426b 性的導 選擇性 42 5b ( 使用濺 -29 - 201123309 射法或真空蒸鍍法(電子束蒸鍍法等)、電弧離子鍍法、 噴射法。作爲導電膜的材料,可以使用對可見光具有透光 性的導電材料,例如In-Sn-Zn-Ο類、Ιη-Α1-Ζη-0類、Sn-Ga-Ζη-Ο 類、Al-Ga-Ζη-Ο 類、Sn-Al-Zn-Ο 類、Ιη-Ζη-0 類 ' Sn-Zn-Ο 類、Al-Ζη-Ο 類、in_〇 類、Sn-O 類、Zn-O 類 的金屬氧化物’並且在自50 nm至300 nm的範圍內適當 地選擇膜厚度。另外,當使用濺射法時,較佳使用包含自 2 wt%至10 wt%的Si02的靶材來進行成膜,使具有透光 性的導電膜包含阻礙晶化的SiΟx ( X>0 ),以抑制在後續 的步驟中進行加熱處理時被晶化。 另外,也可以藉由噴墨法以形成用來形成源極電極層 425a、汲極電極層425b的抗蝕劑掩罩。當藉由噴墨法形 成抗蝕劑掩罩時並不使用光罩,因而可以縮減製造成本。 接著,在氧化物絕緣層426a、426b、源極電極層 425a、汲極電極層425b之上形成保護絕緣層403。在本 實施例模式中,使用RF濺射法形成氮化矽膜。因爲RF 濺射法的量產性好,所以用作爲保護絕緣層403的形成方 法較佳採用RF濺射法。保護絕緣層403使用不包含水分 、氫離子、〇H_等的雜質且阻擋上述雜質從外部侵入的無 機絕緣膜,典型上使用氮化矽膜、氮化鋁膜、氮氧化矽膜 或者氧氮化鋁膜等。當然,保護絕緣層40 3是具有透光性 的絕緣膜。 接著,在保護絕緣層403之上形成平坦化絕緣層404 。作爲平坦化絕緣層404,可以使用具有耐熱性的有機材 -30- 201123309 料如聚醯亞胺 '丙烯酸樹脂、苯並環丁烯樹脂、聚醯胺、 環氧樹脂等。另外,除了上述有機材料之外,還可以使用 低介電常數材料(低_k材料)、矽氧烷類樹脂' PSG (磷 砂玻璃)、BPSG (硼磷矽玻璃)等。另外,也可以藉由 層疊多個由這些材料所形成的絕緣膜來形成平坦化絕緣層 404 ° 另外’矽氧烷類樹脂相當於以矽氧烷類材料爲起始材 料而形成之包含Si-0-Si鍵的樹脂。作爲矽氧烷類樹脂的 取代基,也可以使用有機基(例如,烷基、芳基)、氟基 團。另外,有機基也可以具有氟基團。 對平坦化絕緣層4 04的形成方法沒有特別的限制,可 以根據其材料而利用濺射法、SOG法 '旋塗、浸漬、噴塗 、液滴噴射法(噴墨法、絲網印刷、膠版印刷等)等。另 外,可以使用刮片、輥塗機、幕塗機、刮刀塗佈機等來形 成平坦化絕緣層404。 接著’進行第五微影步驟,形成抗蝕劑掩罩,藉由對 平坦化絕緣層4〇4及保護絕緣層403進行蝕刻來形成到達 汲極電極層425b的接觸孔441,然後去除抗蝕劑掩罩( 參照圖2D )。如圖2D所示,在接觸孔的下方設置有氧化 物絕緣層426b,與在接觸孔的下方沒有設置氧化物絕緣 層的情況相比,可以將要去除的平坦化絕緣層的厚度設定 得薄,而可以縮短蝕刻時間。另外,與在接觸孔的下方沒 有設置氧化物絕緣層的情況相比,可以將接觸孔441的深 度設定得淺,而在重疊於接觸孔441的區域中可以提高在 -31 - 201123309 後面的步驟中形成的具有透光性的導電膜的覆蓋性。另外 ’藉由在此的蝕刻也形成到達閘極電極層421b的接觸孔 。另外,也可以藉由噴墨法以形成用來形成到達汲極電極 層425b的接觸孔的抗蝕劑掩罩。當藉由噴墨法來形成抗 蝕劑掩罩時並不使用光罩,因而可以縮減製造成本。 接著,形成具有透光性的導電膜。使用濺射法或真空 蒸鍍法等來形成氧化銦(Ιη203)或氧化銦氧化錫合金( In2〇3-Sn02 ’簡稱爲ITO )等作爲具有透光性的導電膜的 材料。作爲具有透光性的導電膜的其他材料,可以使用含 有氮的Al-Zn-O類非單晶膜,即Al-Zn-0-Ν類非單晶膜、 Ζη-0-Ν類非單晶膜' Sn-Zn-Ο-Ν類非單晶膜。另外,A1-Zn-O-N類非單晶膜的鋅的組成比(原子百分比)是47原 子%以下,該鋅的組成比大於非單晶膜中的鋁的組成比( 原子百分比)’並且非單晶膜中的鋁的組成比(原子百分 比)大於非單晶膜中的氮的組成比(原子百分比)。上述 材料的蝕刻處理使用鹽酸類的溶液進行。但是,由於對 IΤ Ο的蝕刻特別容易產生殘渣,因此也可以使用氧化銦氧 化鋅合金(Ιη2〇3·ΖηΟ) ’以便改善触刻加工性。 另外’以具有透光性的導電膜的組成比的單位爲原子 百分比’並且藉由使用電子探針顯微分析儀(ΕΡΜΑ )的 分析進行評估。 接著’進行第六微影步驟,以形成抗蝕劑掩罩,藉由 蝕刻以去除不需要的部分來形成像素電極層427,然後去 除抗蝕劑掩罩(參照圖2Ε) » -32- 201123309 藉由上述步驟使用六個掩罩可以在同一基板之上製造 薄膜電晶體448和寄生電容降低的佈線交叉部。用於像素 的薄膜電晶體448是包括疊層的氧化物半導體層442的通 道保護型薄膜電晶體,該疊層的氧化物半導體層44 2包括 高電阻源極區424a、高電阻汲極區424b及通道形成區 423。因此,即使對薄膜電晶體448施加高電場,高電阻 汲極區424b或高電阻源極區424a用做爲緩衝區而不被施 加局部性的高電場,因此薄膜電晶體448具有提高電晶體 的耐壓的結構。 另外,也可以在同一基板之上形成以閘極絕緣層402 做爲電介質且由電容器佈線層和電容器電極所形成的儲存 電容器。藉由對應於每一個像素而將薄膜電晶體448和儲 存電容器配置成矩陣狀來構成像素部,可以形成用來製造 主動矩陣型顯示裝置之基板的其中一個。在本發明說明書 中,爲了方便起見,將這種基板稱爲主動矩陣型基板。 另外,也可以在同一基板之上設置驅動電路的薄膜電 晶體。藉由在同一基板之上形成驅動電路和像素部,可以 縮短用於輸入到驅動電路的外部信號的連接佈線,因而可 以實現半導體裝置的小型化、低成本化。 另外,圖1B所示的用於像素的薄膜電晶體448的疊 層的氧化物半導體層442的邊緣部具有與氧化物絕緣層 426b相重疊的第一區域42 4c、第二區域424d。作爲疊層 的氧化物半導體層442的邊緣部的第一區域42 4c、第二 區域424d處於與通道形成區423相同的氧過剩狀態,並 -33- 201123309 體 下 導 如 半 成 物 形 化。以 氧低可 的降, 層的6b 疊容42 或電 線生層 佈寄緣 的或絕 同低物 不降化 位的氧 電流置 置電設 設漏由 近現藉 附實, 其以外 在可另 當時 且層 結構:即使未使金屬薄膜氧化,由於氧化物絕緣層426b 覆蓋金屬薄膜的側面,也可以防止源極電極層和汲極電極 層之間的短路。 特別是在驅動電路中,爲了實現高集成化,較佳縮小 多個佈線或多個氧化物半導體層的間隔地進行配置,所以 藉由重疊於氧化物絕緣層4 2 6b地設置第一區域424c及第 二區域424d來進行漏電流的降低或寄生電容的降低是有 效的。另外,當串聯或並聯配置多個薄膜電晶體時,藉由 將多個薄膜電晶體的氧化物半導體層形成爲一個島狀物, 並使氧化物半導體層重疊於氧化物絕緣層426b,以進行 各個元件的分離,而將重疊於氧化物絕緣層4 2 6b的區域 用作爲元件分離區域。藉由上述方法,可以在窄面積中配 置多個薄膜電晶體,因而可以實現驅動電路的高集成化。 實施例模式2 在本實施例模式中示出使用實施例模式1所示的薄膜 電晶體在同一基板之上形成像素部和驅動電路來製造主動 矩陣型液晶顯不裝置的一個例子。 圖3A示出主動矩陣基板的剖面結構的一個例子。 在實施例模式1中圖示出像素部的薄膜電晶體及佈線 交叉部’而在本實施例模式中圖示出薄膜電晶體、佈線交 -34- 201123309 叉部、驅動電路部的薄膜電晶體、儲存電 、源極佈線的端子部而進行說明。電容器 極佈線的端子部可以藉由與實施例模式1 的步驟來予以形成。另外,在像素部之做 分中,閘極佈線、源極佈線及電容器佈線 光性的導電膜所形成,以實現高孔徑比。 在圖3A中,與像素電極層227電連 220是設置在像素部中的通道保護型薄膜 實施例模式中使用與實施例模式1的薄膜 的結構。另外,薄膜電晶體22 0的閘極電 度方向上的寬度窄於薄膜電晶體220的氧 在通道長度方向上的寬度。 利用與薄膜電晶體220的閘極電極層 性的材料和相同步驟所形成的電容器佈線 爲電介質的閘極絕緣層202重疊於電容器 成儲存電容器。另外,電容器電極23 1利 220的源極電極層或汲極電極層相同的具 和相同步驟所形成。因此,因爲薄膜電晶 性且每一個儲存電容器也具有透光性,所 比。 從提高孔徑比的觀點而言,儲存電容 重要的。尤其是因爲在10英寸以下的小 中增加閘極佈線的數量等來實現顯示影像 以即使像素尺寸實現微細化也可以實現高 容器、閘極佈線 、聞極佈線、源 所示的製程相同 爲顯示區域的部 層都是由具有透 接的薄膜電晶體 電晶體,而在本 電晶體448相同 極層的在通道長 化物半導體層的 相同的具有透光 層2 3 0隔著用做 電極2 3 1,以形 用與薄膜電晶體 有透光性的材料 體220具有透光 以可以提高孔徑 器具有透光性是 型液晶顯示面板 的高清晰化,所 孔徑比。另外, -35- 201123309 藉由薄膜電晶體220及儲存電容器的結構部件使用具有透 光性的膜來實現廣視角,因此即使將一個像素分割爲多個 子像素也可以實現高孔徑比。亦即,即使配置高密度的薄 膜電晶體群也可以確保大孔徑比,因而可以確保充分的顯 示區域的面積。例如,當在一個像素內具有2至4個子像 素及儲存電容器時,因爲薄膜電晶體具有透光性且各儲存 電容器也具有透光性,所以可以提高孔徑比。 另外,儲存電容器係設置在像素電極層227的下方, 並且電容器電極231係電連接到像素電極層227。 雖然在本實施例模式中示出使用電容器電極231及電 容器佈線層230形成儲存電容器的例子,但是對形成儲存 電容器的結構沒有特別的限制。例如,也可以不設置電容 器佈線層而使像素電極層隔著平坦化絕緣層、保護絕緣層 及閘極絕緣層重疊於相鄰的像素的閘極佈線,以形成儲存 電容器。 另外,雖然在圖3A中儲存電容器形成大的電容,所 以在電容器佈線和電容器電極之間只有閘極絕緣層2 0 2, 爲了降低寄生電容,在佈線交叉部中,在閘極電極層 42 1 b和在其上方所形成的佈線之間設置閘極絕緣層2 0 2 和氧化物絕緣層266b。在儲存電容器中,在電容器佈線 和電容器電極之間只有閘極絕緣層202的情況下,當去除 氧化物絕緣層266b的蝕刻時,選擇選擇性地只留下閘極 絕緣層202的蝕刻條件或閘極絕緣層的材料。在本實施例 模式中,因爲氧化物絕緣層2 6 6 b是藉由濺射法得到的氧 -36- 201123309 化矽膜且閘極絕緣層202是藉由CVD法所獲得到的 矽膜,所以可以選擇性地進行去除。另外,當氧化物 層266b和閘極絕緣層202使用以相同蝕刻條件去除 料時,較佳採用即使藉由蝕刻而閘極絕緣層的一部分 膜化也至少使閘極絕緣層殘留而可以形成電容的膜厚 因爲爲了將儲存電容器形成得大,較佳將閘極絕緣層 厚度設定得薄,所以也可以採用當對氧化物絕緣層 選擇性地進行蝕刻時使電容器佈線上的閘極絕緣層實 膜化的結構。 另外,薄膜電晶體260是設置在驅動電路中的通 護型的薄膜電晶體,其通道長度L比薄膜電晶體220 以實現操作速度的高速化。較佳將設置在驅動電路中 道保護型薄膜電晶體的通道長度L設定爲自0.1 μπι μηι。薄膜電晶體260的閘極電極層261的在通道長 向上的寬度寬於薄膜電晶體26 0的氧化物半導體層的 道長度方向上的寬度,並且閘極電極層261的端面隔 極絕緣層202及氧化物絕緣層2 66b而重疊於源極電 265a或汲極電極層265b。 另外,在薄膜電晶體260中,在去除金屬薄膜之 成氧化物半導體膜,使氧化物半導體層的單層的厚度 薄膜電晶體220而使操作速度高速化。由於在薄膜電 260的氧化物半導體層爲單層時選擇性地蝕刻金屬薄 所以與薄膜電晶體260的氧化物半導體層爲疊層時相 增加了一個光罩。 氮化 絕緣 的材 被薄 度。 的膜 266b 現薄 道保 短, 的通 至2 度方 在通 著閘 極層 後形 薄於 晶體 膜, 比, -37- 201123309 薄膜電晶體260在具有絕緣表面的基板200之上包括 閘極電極層26 1、閘極絕緣層202、氧化物半導體層、源 極電極層265a及汲極電極層2 65b,該氧化物半導體層至 少具有通道形成區263、高電阻源極區264a及高電阻汲 極區264b。另外,設置有接觸於通道形成區263的氧化 物絕緣層266a。 另外,驅動電路的薄膜電晶體260的閘極電極層也可 以採用與設置在氧化物半導體層的上方的導電層2 67電連 接的結構。此時,使用與用於電連接薄膜電晶體220的汲 極電極層與像素電極層227的接觸孔相同的光罩,並且對 平坦化絕緣層204、保護絕緣層203、氧化物絕緣層266b 、閘極絕緣層202選擇性地進行蝕刻來形成接觸孔。藉由 該接觸孔而使導電層26 7與驅動電路的薄膜電晶體260的 閘極電極層261電連接。 保護絕緣層2 03使用無機絕緣膜,諸如氮化矽膜、氮 化鋁膜、氮氧化矽膜、氧氮化鋁膜等。在本實施例模式中 使用氮化矽膜。 另外,薄膜電晶體260採用閘極電極層261的寬度寬 於氧化物半導體層的寬度的結構。另外,氧化物絕緣層 266b與氧化物半導體層的邊緣部相重疊並與閘極電極層 261相重疊。氧化物絕緣層266b發揮拉開汲極電極層 2 6 5 b和閘極電極層2 6 1的間隔以降低形成在汲極電極層 2 6 5 b和閘極電極層2 6 1之間的寄生電容的功能。另外, 與氧化物絕緣層266b相重疊的氧化物半導體層的第一區 -38- 201123309 域2 64c、第二區域264d係處於與通道形成區域263 的氧過剩狀態,並也發揮降低漏電流或降低寄生電容 能。 另外,當液晶顯示面板的尺寸超過10英寸而採j 英寸、12〇英寸時,具有透光性的佈線的佈線電阻有 變成難題,因此較佳佈線的一部分採用金屬佈線來降 線電阻。例如,如圖3 A所示,源極電極層2 6 5 a及汲 極層265b採用Ti等的金屬佈線(金屬電極)。 此時,在被脫水化或脫氫化的氧化物半導體層上 該氧化物半導體層地形成由Ti等的金屬電極構成的 電極層或汲極電極層,以形成重疊於源極電極層的高 源極區和重疊於汲極電極層的高電阻汲極區,並且高 源極區和高電阻汲極區之間的區域用做爲通道形成區 另外’爲了降低佈線電阻而如圖3 A那樣在源極 層265a及汲極電極層265b之上形成使用更低電阻的 電極的輔助電極層268a、268b。此時也形成金屬佈 金屬電極)’因此與實施例模式1相比,光罩的數目 —個。 藉由層疊具有透光性的導電膜及金屬導電膜並藉 影步驟選擇性地進行蝕刻來形成源極電極層2 6 5 a、 電極層265b、輔助電極層268a、268b、薄膜電晶體 的源極電極層及汲極電極層。去除薄膜電晶體22〇的 電極層及汲極電極層之上的金屬導電膜。 另外’當對金屬導電膜進行蝕刻時,適當地調節 相同 的功 ^ 60 可能 低佈 極電 接觸 源極 電阻 電阻 〇 電極 金屬· 線( 增加 由微 汲極 220 源極 各材 -39- 201123309 料及蝕刻條件,以便防止薄膜電晶體220的源極電極層及 汲極電極層被去除。 例如,爲了對金屬導電膜選擇性地進行蝕刻,使用鹼 性的蝕刻劑。作爲金屬導電膜的材料,可以舉出選自 A1 、Cr、Cu ' Ta、Ti、Mo、W中的元素、以上述元素爲成 分的合金、組合上述元素的合金膜等。另外,金屬導電膜 可以採用單層結構或兩層以上的疊層結構。例如,可以舉 出:包含矽的鋁膜的單層結構:在鋁膜之上層疊鈦膜的兩 層結構;Ti膜、層疊在該Ti膜之上的鋁膜、在其之上層 疊的Ti膜的三層結構等。另外,也可以使用:組合鋁與 選自鈦(Ti )、鉬(Ta ) ' 鎢(W )、鉬(Mo )、鉻(Cr )、銨(Nd)、銃(Sc)中的其中一個或多個元素的膜 、合金膜或氮化膜。 在本實施例模式中,使用Ti膜作爲金屬導電膜,使 用In-Sn-Ο類氧化物作爲源極電極層及汲極電極層,並且 使用過氧化氫氨水(氨水、水和過氧化氫的混合液)作爲 蝕刻劑。 設置在氧化物半導體層和由金屬材料所構成的輔助電 極層268b之間的汲極電極層265b也用作爲低電阻汲極區 (LRN (低電阻N型導電性)區、也稱爲LRD (低電阻汲 極)區)的功能。藉由採用氧化物半導體層、低電阻汲極 區、作爲金屬電極的輔助電極層2 68b的結構,可以進一 步提高電晶體的耐壓。明確而言,較佳的是低電阻汲極區 的載子濃度大於高電阻汲極區(HRD區)’例如在高於 -40- 201123309 或等於lxl〇2()/cm3且低於或等於lxl〇21/cm3的範圍內。 另外,根據像素密度而設置多個閘極佈線、多個源極 佈線及多個電容器佈線層。另外,在端子部中多個具有與 閘極佈線相同的電位的第一端子電極、多個具有與源極佈 線相同的電位的第二端子電極、多個具有與電容器佈線層 相同的電位的第三端子等被排列地配置。各端子電極的數 量可以是任意的,實施者適當地決定各端子電極的數量, 即可。 在端子部中,可以使用與像素電極層227相同的具有 透光性的材料形成具有與閘極佈線相同的電位的第一端子 電極。第一端子電極藉由到達閘極佈線的接觸孔而與閘極 佈線電連接。使用與用來使薄膜電晶體220的汲極電極層 和像素電極層227電連接的接觸孔相同的光罩而對平坦化 絕緣層2 04、保護絕緣層203、選擇性地進行蝕刻,以形 成到達閘極佈線的接觸孔。 此外,可以使用與像素電極層227相同之具有透光性 的材料來形成具有與端子部的源極佈線254以及輔助佈線 269相同的電位的第二端子電極255。第二端子電極255 藉由到達源極佈線2 5 4的接觸孔與源極佈線電連接。源極 佈線254係使用與薄膜電晶體26〇的源極電極層265a相 同的材料及步驟所形成’且具有相同的電位。另一方面, 輔助佈線269是由其電阻比源極佈線254低的金屬材料構 成的金屬佈線’並且係使用與薄膜電晶體26〇的輔助電極 層268 a及268b相同的材料及步驟所形成,且具有相同的 -41 - 201123309 電位。 另外’使用與像素電極層227相同的具有透光性的材 料以形成具有與電谷器佈線層230相同的電位的第:端子 電極。此外’可以使用與用來使電容器電極2 3丨和像素電 極層227電連接的接觸孔相同的光罩及步驟形成到達電容 器佈線層230的接觸孔。 此外,當製造主動矩陣型液晶顯示裝置時,在主動矩 陣基板和設置有對置電極的對置基板之間設置液晶層來固 定主動矩陣基板和對置基板。另外,將與設置在對置基板 的對置電極電連接的共同電極設置在主動矩陣基板之上, 並且在端子部設置與共同電極電連接的第四端子電極。該 第四端子電極是用來將共同電極設定爲固定電位(例如 GND、0 V等)的端子。可以使用與像素電極層227相同 的具有透光性的材料來形成第四端子電極。 此外,當使用相同的材料形成閘極電極層、源極電極 層、汲極電極層、像素電極層或其他電極層及其他佈線層 時,可以使用共同的濺射靶材或共同的製造裝置,而可以 縮減其材料成本及進行蝕刻時所使用的蝕刻劑(或蝕刻氣 體)所需要的成本。其結果,可以縮減製造成本》 另外,當在圖3A的結構中使用感光樹脂材料作爲平 坦化絕緣層204時,可以省略形成抗蝕劑掩罩的步驟。 此外,圖3B示出其一部分與圖3A不同的剖面結構 。由於圖3B與圖3A相比除了平坦化絕緣層204不存在 於端子部以及驅動電路的薄膜電晶體的結構不同之外其他 -42 - 201123309 結構都相同’所以使用相同的附圖標記表示相同的 省略相同部分的詳細說明。在圖3 B中,配置使用 線的薄膜電晶體270。另外,端子電極也使用與金 相同的材料及步驟來形成。 此外,在圖3 B的結構中,作爲平坦化絕緣層 使用感光樹脂材料而省略形成抗蝕劑掩罩的步驟。 可以不使用抗蝕劑掩罩地形成平坦化絕緣層204不 端子部的結構。當平坦化絕緣層不存在於端子部時 容易進行與FPC的良好的連接。 薄膜電晶體270在具有絕緣表面的基板200之 :閘極電極層271 ;閘極絕緣層202 ;至少具有通 區273、高電阻源極區274a及高電阻汲極區274b 物半導體層;源極電極層275 a;以及汲極電極層 此外,還設置有與通道形成區273相接觸的氧化物 276 a ° 另外,與氧化物絕緣層276b相重疊的氧化物 層的第一區域274c、第二區域274d與通道形成區 樣地處於氧過剩狀態’並具有減少洩漏電流及寄生 作用。另外,將與保護絕緣層203相接觸的氧化物 層的第三區域274e設置在通道形成區273與高電 區274a之間。此外,將與保護絕緣層203接觸的 半導體層的第四區域2 74f設置在通道形成區273 阻汲極區2 7 4b之間。與保護絕緣層2 0 3相接觸的 半導體層的第三區域2 74e及第四區域2 74f可以減 部分而 金屬佈 屬佈線 204, 因此, 存在於 ,可以 上包括 道形成 的氧化 27 5b ° 絕緣層 半導體 2 73同 電容的 半導體 阻源極 氧化物 與高電 氧化物 少截止 5 -43- 201123309 電流。 另外,在通道保護型薄膜電晶體中,當爲了縮 形成區的通道長度L而將氧化物絕緣層的寬度形成 並在寬度較窄的氧化物絕緣層上設置源極電極層及 極層時,有可能在氧化物絕緣層之上發生短路。因 源極電極層275 a及汲極電極層275b端部遠離寬度 化物絕緣層2 76a的方式設置源極電極層2 75a及汲 層 2 7 5 b。 另外,當進行金屬導電膜的蝕刻時,以薄膜 270的氧化物半導體層不被去除的方式而適當地調 材料及蝕刻條件。 在本實施例模式中,將Ti膜使用作爲金屬導 將In-Ga_Zn-0類氧化物使用作爲氧化物半導體層 將過氧化氫銨水(銨、水、過氧化氫水的混合液) 爲蝕刻劑。 此外,驅動電路的薄膜電晶體2 70的閘極電極 以與設置在氧化物半導體層的上方的導電層27 7電 此外,其電位與源極佈線256相同的端子部的 子電極257可以由與像素電極層227相同的具有透 材料所形成。源極佈線是金屬佈線,並使用與薄膜 270的源極電極層275a相同的材料及步驟而被形 有相同的電位。 另外,由於薄膜電晶體容易因靜電等而被損壞 較佳將保護電路設置在與像素部或驅動電路相同的 短通道 得較窄 汲極電 此,以 窄的氧 極電極 電晶體 節各種 電膜, ,並且 使用作 層也可 連接。 第二端 光性的 電晶體 成且具 ,所以 基板之 -44 - 201123309 上。較佳採用使用氧化物半導體層的非線性 護電路。例如,將保護電路設置在像素部和 子及信號線輸入端子之間。在本實施例模式 保護電路,以便在掃描線、信號線及電容器 等而被施加浪湧電壓時像素電晶體等不被損 護電路採用當其被施加浪湧電壓時向共同佈 結構。另外,保護電路係由隔著掃描線並聯 元件所構成。非線性元件係由二極體等的二 晶體等的三端子元件所構成。例如,非線性 用與像素部的薄膜電晶體220相同的步驟來 如藉由連接閘極端子和汲極端子,可以使非 與二極體同樣的特性。 另外,也可以省略平坦化絕緣層204的 採用不設置平坦化絕緣層204的結構。在此 保護絕緣層203之上接觸的方式設置導電層 277、像素電極層227及第二端子電極255、 本實施例模式可以與實施例模式1自由 實施例模式3 此外,本實施例模式示出設置在與薄膜 板之上的端子部的結構的一個例子。另外’ 示出源極佈線的端子部的一個例子’但是本 示出具有與實施例模式2不同的結構的源極 和閘極佈線的端子部。另外,在圖4 A 1至 元件來構成保 掃描線輸入端 中,設置多個 匯流排因靜電 壞。因此,保 線釋放電荷的 配置的非線性 端子元件或電 元件也可以使 予以形成,例 線性元件具有 形成步驟,而 情況下,以與 26 7、導電層 25 7 = 地組合。 電晶體同一基 實施例模式2 實施例模式圖 佈線的端子部 4B2中,使用 -45 - 201123309 與圖3A或3B相同的附圖標記說明相同的部分。 圖4A1、圖4A2分別圖示閘極佈線端子部的剖面圖及 俯視圖。圖4A1相當於沿著圖4A2中的C1-C2線的剖面 圖。在圖4A1中,形成在保護絕緣層203之上的導電層 225是用作爲輸入端子的連接用端子電極。在圖4A1中, 在端子部由與閘極電極層421b相同的材料所形成的第一 端子221和由與源極佈線相同的材料所形成的連接電極層 223、由其電阻比連接電極層223低的金屬電極材料所形 成的輔助電極層228隔著閘極絕緣層202重疊且藉由導電 層225而導通。此外,在採用圖3B所示的結構時,連接 電極層223可以使用金屬佈線材料。 此外,圖4B1及圖4B2分別示出與圖3B所示的源極 佈線端子部不同的源極佈線端子部的剖面圖及俯視圖。另 外,圖4B1相當於沿著圖4B2中的C3-C4線的剖面圖。 在圖4B1中,形成在保護絕緣層203之上的導電層225是 用作爲輸入端子的連接用端子電極。在圖4B1中,在端子 部由與閘極佈線相同的材料所形成的電極層226隔著閘極 絕緣層202重疊於與源極佈線電連接的第二端子222的下 方。電極層226不與第二端子222電連接,並且藉由將電 極層226設定爲與第二端子222不同的電位’例如浮動狀 態、GND、0 V等,可以形成用來防止雜波或靜電的電容 器。此外,在第二端子222之上層疊有由其電阻比第二端 子222低的金屬電極材料所形成的輔助電極層229,該輔 助電極層229藉由形成在保護絕緣層203中的接觸孔與導 -46- 201123309 電層2 2 5電連接。此外,在採用圖3 B所示的結構時,第 二端子222可以使用金屬佈線材料。 根據像素密度而設置多個閘極佈線、源極佈線及電容 器佈線。此外’在端子部中’排列地配置多個電位與閘極 佈線相同的第一端子、多個電位與源極佈線相同的第二端 子以及多個電位與電容器佈線相同的第三端子等。各端子 的數量可以是任意的,實施者可以適當地決定各端子的數 量。 本實施例模式可以與實施例模式1或實施例模式2自 由地組合。 實施例模式4 在此示出以下例子:在第一基板和第二基板之間密封 有液晶層的液晶顯示裝置中,將用來與設置在第二基板的 對置電極電連接的共同連接部形成在第一基板之上。另外 ,在第一基板之上形成有用作爲切換元件的薄膜電晶體, 藉由共同地進行共同連接部的製程與和像素部的切換元件 的製程,可以在不使步驟複雜化的情況下形成共同連接部 和像素部的切換元件。 共同連接部係配置在與用來黏合第一基板和第二基板 的密封材料重疊的位置,並藉由包含在密封材料中的導電 粒子與對置電極電連接。或者’將共同連接部設置在不與 密封材料重疊的部分(但是,該部分不包括像素部),並 以與共同連接部重疊的方式將包含導電粒子的膏劑( -47- 201123309 paste)與密封材料另行設置,而使共同: 極電連接。 圖5A示出將薄膜電晶體和共同連接 板之上的半導體裝置的剖面結構圖。 在圖5A中,與像素電極層227電連 220是設置在像素部的通道保護型薄膜電 實施例模式中,該薄膜電晶體採用與實施 電晶體448相同的結構。 此外,圖5B是示出共同連接部的俯 的圖。並且沿附圖中的虛線C5-C6的共同 相當於圖5A。另外,在圖5B中,使用與 標記說明與圖5A相同的部分。 共同電位線205係設置在閘極絕緣層 與薄膜電晶體220的源極電極層及汲極電 及步驟所製造。另外,在共同電位線205 用與輔助電極層相同的材料及步驟所形成 成的輔助佈線2 1 0。 此外,共同電位線205被保護絕緣層 且保護絕緣層203在與共同電位線205重 多個開口部。該開口部使用與連接薄膜電 電極層和像素電極層227的接觸孔相同的 注意,在此,由於其面積尺寸大不相 其稱爲像素部中的接觸孔和共同連接部的 在圖5A中,像素部和共同連接部使用不 連接部與對置電 部製造在同一基 接的薄膜電晶體 晶體,並且在本 例模式1的薄膜 視圖的一個例子 連接部的剖面圖 圖5A同一附圖 202之上並利用 極層相同的材料 之上形成有由使 的金屬佈線所構 '203所覆蓋,並 疊的位置中具有 晶體220的汲極 步驟所製造。 同,所以分別將 開口部。另外, 同的縮尺來圖示 -48- 201123309 ,例如共同連接部的虛線C5-C6的長度爲約5〇〇 μιη ,而 薄膜電晶體的寬度小於50 μηι,雖然實際上面積尺寸是其 1 0倍以上,但是爲了容易理解,在圖5 Α中分別改變像素 部和共同連接部的縮尺而進行圖示。 另外,共同電極層206設置在保護絕緣層203之上, 並使用與像素部的像素電極層227相同的材料及步驟 製造。 因此,與像素部的切換元件的製程共同地進行#胃胃 接部的製程。 並且,使用密封材料而對設置有像素部和共同胃胃^ 的第一基板和具有對置電極的第二基板進行固定。 當使密封材料包含導電粒子時,以使密封材料與#胃 連接部相重疊的方式而對一對基板進行位置對準。例$口, 在小型的液晶面板中,在像素部的對角等上與密封材丨斗g 疊地配置兩個共同連接部。另外,在大型的液晶面板中, 與密封材料重疊地配置四個以上的共同連接部。 另外,共同電極層206是與包含在密封材料中的導電 粒子接觸的電極,並與第二基板的對置電極電連接。 當使用液晶注入法時,在使用密封材料將一對基板固 定之後,將液晶注入到一對基板之間。另外,當使用液晶 滴落法時,在第二基板或第一基板之上塗畫密封材料,在 滴落液晶之後,在減壓下對一對基板進行貼合。 另外,在本實施例模式中,雖然示出與對置電極電連 接的共同連接部的例子,但是不侷限於此,還可以將其用 -49- 201123309 作爲與其他的佈線連接的連接部或與外部連接端子等連接 的連接部。 此外,圖5C示出其一部分與圖5A不同的剖面結構 。由於圖5C與圖5A相比除了具有與共同電極層206相 重疊的疊層的氧化物半導體層及覆蓋其端部的氧化物絕緣 層和將金屬佈線用作爲共同電位線之外其他結構都相同, 因此使用相同的附圖標記表示相同的部分而省略相同的部 分的詳細說明。 疊層的氧化物半導體層2〇7係設置在閘極絕緣層202 之上,且採用與薄膜電晶體220的疊層的氧化物半導體層 相同的材料及步驟所製造。此外,形成覆蓋氧化物半導體 層207的氧化物絕緣層208。而且,在氧化物半導體層 207之上形成由金屬佈線所構成的共同電位線209。該由 金屬佈線構成的共同電位線209如實施例模式2的圖3B 所示那樣藉由採用與驅動電路的薄膜電晶體的源極電極層 或汲極電極層相同的步驟所形成。 此外,共同電位線209被保護絕緣層203覆蓋,並且 保護絕緣層203在與共同電位線209重疊的位置具有多個 開口部。該開口部藉由與連接薄膜電晶體220的汲極電極 層和像素電極層227的接觸孔相同的步驟製造。 此外,共同電極層2 06係設置在保護絕緣層2〇3之上 ,且採用與像素部的像素電極層227相同的材料及步驟所 製造。 像這樣,也可以共同地進行像素部的切換元件的製程 -50- 201123309 及共同連接部的製程來將金屬佈線使用作爲共同電位線而 降低佈線電阻。 本實施例模式可以與實施例模式1至3中任一個自由 地組合。 實施例模式5 雖然實施例模式1或實施例模式2示出閘極絕緣層是 單層的例子,但是本實施例模式示出疊層的例子》另外, 在圖6A和6B中,與圖3A或3B相同的附圖標記表示相 同的部分。 圖6A示出薄膜電晶體280是設置在像素部的通道保 護型薄膜電晶體,閘極絕緣層是兩層,並且氧化物半導體 層是兩層的例子。另外,薄膜電晶體260是設置在驅動電 路中的通道保護型薄膜電晶體,該薄膜電晶體260具有兩 層的閘極絕緣層和單層的氧化物半導體層。另外,因爲圖 3A所示的薄膜電晶體260和圖6A所示的薄膜電晶體260 是同一個電晶體,所以這裏省略說明。 在本實施例模式中採用厚度爲自50 nm至200 nm的 第一聞極絕緣層282a和厚度爲自50 nm至300 nm的第二 閘極絕緣層2 8 2 b的疊層的閘極絕緣層。作爲第一閘極絕 緣層282a’使用厚度爲1〇〇 nm的氮化矽膜或氮氧化矽膜 。此外,作爲第二閘極絕緣層28 2b,使用厚度爲1 00 nm 的氧化矽膜。 此外’在薄膜電晶體28 0中,在具有絕緣表面的基板 -51 - 201123309 之上包括:閘極電極層281 ;第一閘極絕緣層2 82a ;第二 閘極絕緣層28 2b ;至少具有通道形成區2 8 3、高電阻源極 區284a及高電阻汲極區284b的疊層的氧化物半導體層; 源極電極層28 5a;以及汲極電極層28 5b。此外,設置有 與通道形成區2 83相接觸的疊層的氧化物絕緣層286a。 與氧化物絕緣層286b相重疊的疊層的氧化物半導體層的 第一區域28 4c、第二區域284d與通道形成區283同樣地 處於氧過剩狀態,並具有減少洩漏電流及寄生電容的作用 。此外,像素電極層227與汲極電極層2 8 5b電連接。 另外,儲存電容器係設置在像素電極層227的下方且 電容器電極231與像素電極層227電連接。 在本實施例模式中,使用電容器電極231及電容器佈 線層2 3 0以形成儲存電容器。 此外,在圖6A中,因爲儲存電容器形成大的電容, 所以在電容器佈線和電容器電極之間只有設置閘極絕緣層 〇 本實施例模式示出一個例子,其中作爲氧化物絕緣層 2 8 6b,使用藉由濺射法而可以獲得到的氧化矽膜,並且當 去除與電容器佈線層230重疊的疊層的氧化物絕緣層時, 還對氧化矽膜的第二閘極絕緣層進行蝕刻來薄膜化而使它 成爲第三聞極絕緣層282c。另外,第一間極絕緣層282a 是氮化矽膜或氮氧化矽膜,用作爲蝕刻停止層,並防止對 閘極電極層或基板的蝕刻損壞。 藉由採用厚度薄的第三閘極絕緣層2 82c,可以增大 -52- 201123309 儲存電容》 此外,圖6B示出其一部分與圖6A不同的 。圖6B示出薄膜電晶體290是設置在像素部的 型薄膜電晶體,閘極絕緣層是兩層’並且氧化物 是兩層的例子。另外,薄膜電晶體245是設置在 中的通道保護型薄膜電晶體,該薄膜電晶體245 的閘極絕緣層和單層的氧化物半導體層。另外 6B所示的薄膜電晶體20與圖6A所示的薄膜電 的不同之處只在於不設置有輔助電極層268 a及 以這裏省略說明。像薄膜電晶體245那樣,驅動 薄膜電晶體也可以採用不設置輔助電極層而只設 源極電極層及汲極電極層的結構。 圖6B所示的薄膜電晶體290採用厚度爲從 200 nm的第一閘極絕緣層292a和厚度爲從1 nm 的第二聞極絕緣層292b的叠層的聞極絕緣層。 閛極絕緣層292a,使用厚度爲100 nm的氧化矽 ,作爲第二閘極絕緣層292b,使用厚度爲10 ηι 砂膜或氮氧化矽膜。 在薄膜電晶體290中,在具有絕緣表面的基 上包括:閘極電極層291 ;第一閘極絕緣層292a 極絕緣層292b ;至少具有通道形成區293、高電 294a及高電阻汲極區294b的疊層的氧化物半導 極電極層295a;以及汲極電極層295b。此外, 通道形成區293相接觸的氧化物絕緣層296a。 剖面結構 通道保護 半導體層 驅動電路 具有兩層 ,因爲圖 晶體2 6 0 268b ,所 電路中的 置有透光 5 0 nm 到 到 5 0 n m 作爲第一 膜。此外 m的氮化 板200之 ;第二閘 阻源極區 體層;源 設置有與 -53- 201123309 另外,與氧化物絕緣層296b相重疊的疊層的氧化物 半導體層的第一區域2 94c、第二區域294d處於與通道形 成區293相同的氧過剩的狀態,並具有降低寄生電容的作 用。將與保護絕緣層2 03相接觸的疊層的氧化物半導體層 的第三區域294e設置在通道形成區293和高電阻源極區 294a之間。此外,將與保護絕緣層203相接觸的疊層的 氧化物半導體層的第四區域294f設置在通道形成區293 和高電阻汲極區294b之間。與保護絕緣層203接觸的疊 層的氧化物半導體層的第三區域294e及第四區域294f可 以降低截止電流。 此外,氧化物半導體層的第三區域2 94e、第四區域 294f還與氮化矽膜或氮氧化矽膜的第二閘極絕緣層292b 相接觸。作爲保護絕緣層203,使用不包含水分、氫離子 、011_等的雜質且阻擋上述雜質從外部侵入的無機絕緣膜 ,即使用氮化矽膜、氮化鋁膜、氮氧化矽膜、氧氮化鋁膜 等。 此外,本實施例模式示出一個例子,其中,作爲氧化 物絕緣層296b使用藉由濺射法而獲得的氧化矽膜,並當 去除與電容器佈線層230重疊的氧化物絕緣層時,將氮化 矽膜或氮氧化矽膜的第二閘極絕緣層用作爲蝕刻停止層而 對氧化物絕緣層進行蝕刻。 另外,在通道保護型薄膜電晶體中,當爲縮短通道形 成區的通道長度L而使氧化物絕緣層的寬度變窄,且在寬 度窄的氧化物絕緣層之上設置源極電極層及汲極電極層時 -54- 201123309 ,有在氧化物絕緣層之上產生短路的憂慮。因此,採用將 端部從寬度窄的氧化物絕緣層296 a離開而設置源極電極 層295a及汲極電極層295b的結構。 本實施例模式可以與實施例模式1至4中任一個自由 地組合。 實施例模式6 在本實施例模式中,圖7A至7C以及圖8A至8E示 出薄膜電晶體的製程的一部分與實施例模式1不同的例子 。因爲圖7A至7C以及圖8A至8E的步驟除了其一部分 之外與圖1A至1C以及圖2A至2E的步驟相同,所以使 用相同的附圖標記表示相同的部分而省略相同的部分的詳 細說明。 首先,根據實施例模式1,在基板之上形成閘極電極 層、閘極絕緣層、金屬薄膜及氧化物半導體膜。然後,根 據實施例模式1,形成島狀金屬層428和島狀氧化物半導 體層429 。 接著,進行氧化物半導體層的脫水化或脫氫化。將進 行脫水化或脫氫化的第一加熱處理的溫度設定爲4 0 0 °C以 上且低於基板的應變點,較佳設定爲425 °C以上。注意, 當溫度爲42 5 °C以上時,加熱處理時間爲1小時以下即可 ,而當溫度低於425 °C時,加熱處理時間爲長於1小時。 在此,將基板放入加熱處理裝置的其中一種的電爐中,並 在氮氛圍下對氧化物半導體層進行加熱處理,然後不使其 -55- 201123309 接觸於大氣而防止水或氫再次混入到氧化物半導體層,以 獲得氧化物半導體層422。然後,在相同的爐中引入高純 度的氧氣體、高純度的N20氣體或超乾燥空氣(ultra dry air)(露點爲-40°C以下,較佳爲-60°C以下)以進行冷卻 。較佳不使氧氣體或N20氣體包含水、氫等。或者,較 佳的是將引入到加熱處理裝置的氧氣體或N2o氣體的純 度設定爲6N ( 99.9999% )以上,更佳將其設定爲7N ( 99.99999% )以上(也就是說,將氧氣體或N20氣體中的 雜質濃度設定爲1 ppm以下,較佳設定爲0.1 ppm以下) 〇 此外,也可以在進行脫水化或脫氫化的第一加熱處理 之後,在氧氣或N20氣氛圍下以高於或等於200°C且低於 或等於400 °C,較佳以高於或等於200 °C且低於或等於 3 00 °C的溫度進行加熱處理。 此外,也可以對加工爲島狀氧化物半導體層之前的氧 化物半導體膜進行氧化物半導體層的第一加熱處理。在此 情況下,在第一加熱處理之後從加熱裝置中取出基板並進 行微影步驟。 藉由上述步驟使氧化物半導體膜的整體處於氧過剩狀 態,以進行高電阻化,即I型化。 另外,也可以藉由該第一加熱處理以使金屬層428氧 化,而獲得到氧化物半導體層。另外,本發明不侷限於藉 由第一加熱處理以使金屬層428氧化,也可以進行與第一 加熱處理不同的用來使金屬層428氧化的氧化處理,例如 -56- 201123309 ,也可以在後面使用濺射法而形成的氧化物絕緣膜的成膜 後進行氧化處理。 接著,在藉由濺射法在閘極絕緣層402及氧化物半導 體層之上形成氧化物絕緣膜(參照圖8A)。 接著,藉由第三微影步驟以形成抗蝕劑掩罩,選擇性 地進行蝕刻來形成氧化物絕緣層42 6a、42 6b,然後去除 抗蝕劑掩罩(參照圖8B )。 接著,在閘極絕緣層402、氧化物絕緣層426a、426b 及疊層的氧化物半導體層42 2之上形成具有透光性的導電 膜,然後藉由第四微影步驟以形成抗蝕劑掩罩,並藉由進 行選擇性的蝕刻來形成源極電極層425a及汲極電極層 425b(參照圖8C)。 接著,爲了減少薄膜電晶體的電特性的變動,也可以 在惰性氛圍下或氮氣氛圍下進行加熱處理(較佳以高於或 等於1 5 0 °C且低於3 5 0 °C )。例如,在氮氛圍下以2 5 0 °C 進行1小時的加熱處理。 接著,在氧化物絕緣層 426a、426b、源極電極層 425 a、汲極電極層425b之上形成保護絕緣層403。 接著,在保護絕緣層403之上形成平坦化絕緣層404 〇 接著’進行第五微影步驟,以形成抗蝕劑掩罩,藉由 對平坦化絕緣層4〇4及保護絕緣層403進行蝕刻以形成到 達汲極電極層425b的接觸孔441,然後去除抗蝕劑掩罩 (參照圖8 D )。 -57- 201123309 接著,形成具有透光性的導電膜。 接著,藉由進行第六微影步驟,以形成抗蝕劑掩罩, 藉由蝕刻而去除不需要的部分以形成像素電極層427並去 除抗蝕劑掩罩(參照圖8E)。 藉由上述步驟,可以使用六個掩罩而在同一基板之上 製造薄膜電晶體420和寄生電容得到降低的佈線交叉部。 用於像素的薄膜電晶體420是包括具有通道形成區的 疊層的氧化物半導體層422的通道保護型薄膜電晶體。 此外,圖7A是配置在像素中的通道保護型薄膜電晶 體420的平面圖。圖7B是沿著圖7A的線D7-D8中的剖 面圖及沿著圖7A的線D1 1-D12的剖面圖。此外,圖7C 是沿著圖7A的線D9-D10的剖面圖。此外,圖8E與圖 7B相同。 本實施例模式可以與實施例模式1至5中任一個自由 地組合。 實施例模式7 在本實施例模式中,圖9A及圖9B示出儲存電容器 的結構的與實施例模式2不同的例子。由於除了儲存電容 器的結構不同之外,圖9A與圖3A相同,因此使用相同 的附圖標記表示相同的部分而省略相同部分的詳細說明。 注意,圖9A示出像素部的薄膜電晶體220和儲存電容器 的剖面結構》 圖9A是將保護絕緣層203及平坦化絕緣層204用作 -58- 201123309 爲電介質,並使用像素電極層22 7和與該像素電極層227 相重疊的電容器佈線層2 5 0而形成儲存電容器的例子。由 於電容器佈線層2 5 0係利用與像素部的薄膜電晶體2 2 0的 源極電極層相同的具有透光性的材料及步驟所形成的’因 此將其配置成不與薄膜電晶體220的源極佈線層相重疊。 圖9A所示的儲存電容器的一對電極和電介質具有透 光性,而使整個儲存電容器具有透光性。 另外,圖9B示出與圖9A不同的儲存電容器的結構 的例子。由於圖9B與圖3A除了儲存電容器的結構不同 之以外其他都相同,所以使用同樣的附圖標記表示同樣的 部分,而省略同樣的部分的詳細說明。 圖9B示出將閘極絕緣層202用作爲電介質並由電容 器佈線層230、重疊於該電容器佈線層230的氧化物半導 體層251和電容器電極231的疊層以形成儲存電容器的例 子。另外,電容器電極231係以接觸於氧化物半導體層 251的方式而被層疊在氧化物半導體層251之上’並被使 用作爲儲存電容器的一個電極。另外’氧化物半導體層 251使用與薄膜電晶體220的氧化物半導體層不同的步驟 而被形成。氧化物半導體層251是在去除金屬薄膜之後形 成氧化物半導體層而得到的單層。另外’因爲電容器佈線 層230使用與薄膜電晶體220的閘極電極層相同之具有透 光性的材料和相同的步驟而被形成’所以將其配置成不重 疊於薄膜電晶體2 2 0的閘極佈線層。另外’電容器電極 231電連接於像素電極層227 ° -59- 201123309 圖9B所示的儲存電容器的一對電極 透光性,而使整個儲存電容器具有透光性 圖9A和9B所示的儲存電容器具有 即使在使像素尺寸微細化以便藉由增加閘 來實現顯示影像的高清晰化的情況下,也 電容,並且,可以實現高孔徑比。 本實施例模式可以與其他實施例模式 實施例模式8 在本實施例模式中,下面說明在同一 造驅動電路的一部分和配置在像素部的薄 〇 根據實施例模式1、2、5及6而形成 薄膜電晶體。此外,因爲實施例模式1、: 薄膜電晶體是η通道TFT,所以將驅動電 通道TFT構成的驅動電路的一部分形成 膜電晶體相同的基板之上。 圖14A示出主動矩陣型顯示裝置的 子。在顯示裝置的基板5300之上包括:’ 一掃描線驅動電路5 3 02 ;第二掃描線驅震 號線驅動電路5 3 04 »在像素部5 3 0 1中配 動電路5 3 04延伸出的多個信號線以及從 電路5 3 02及第二掃描線驅動電路5303延 線。此外,在掃描線與信號線的交叉區中 和電介質也具有 〇 透光性,並且, 極佈線的個數等 可以獲得充分的 自由組合。 基板之上至少製 膜電晶體的例子 配置在像素部的 !、5及6所示的 路中之可以由η 在與像素部的薄 方塊圖的一個例 象素部53 0 1 ;第 办電路5 3 0 3 ;信 置有從信號線驅 第一掃描線驅動 伸出的多個掃描 將分別具有顯示 -60- 201123309 元件的像素設置成矩陣形狀。另外,顯示裝置的基板 5 3 00藉由FPC (可撓性印刷電路)等連接部而被連接於 時序控制電路5 3 05 (也稱爲控制器、控制ic )。 在圖14A中,在與像素部5301相同的基板5300之 上形成第一掃描線驅動電路5 3 02、第二掃描線驅動電路 5303、信號線驅動電路5304。據此,設置在外部的驅動 電路等的構件的數量減少,所以可以實現成本的降低。另 外’可以減少當在基板5 3 00的外部設置驅動電路而使佈 線延伸時的連接部的連接數量,因此可以提高可靠性或良 率。 另外,作爲一個例子,時序控制電路53 05向第一掃 描線驅動電路5302供應第一掃描線驅動電路啓動信號( GSP1 )、掃描線驅動電路時鐘信號(GCK1 )。此外,作 爲一個例子,時序控制電路5 3 05向第二掃描線驅動電路 5303供應第二掃描線驅動電路啓動信號(GSP2)(也稱 爲起始脈衝)' 掃描線驅動電路時鐘信號(GCK2 )。向 信號線驅動電路5304供應信號線驅動電路啓動信號(SSP )、信號線驅動電路時鐘信號(SCK )、視頻信號資料( DATA )(也簡單地稱爲視頻信號)及鎖存信號(LAT ) 。另外,各時鐘信號可以是錯開其週期的多個時鐘信號或 者與使時鐘信號反轉的信號(CKB ) —起供給的信號。另 外,可以省略第一掃描線驅動電路5 3 02和第二掃描線驅 動電路5 3 03的其中一者。 圖14B示出在與像素部5 3 0 1相同的基板5 3 00之上形 -61 - 201123309 成驅動頻率低的電路(例如,第一掃描線驅動電路53 02 、第二掃描線驅動電路5303),在與像素部5301不同的 基板之上形成信號線驅動電路5304的結構。藉由採用該 結構,可以使用其場效應遷移率比使用單晶半導體的電晶 體小的薄膜電晶體構成形成在基板5300之上的驅動電路 。因而,可以實現顯示裝置的大型化、成本的降低或良率 的提高等。 另外,實施例模式1、2、5及6所示的薄膜電晶體是 η通道TFT»圖15A和圖15B示出由η通道TFT所構成 的信號線驅動電路的結構、操作的一個例子而做說明。 信號線驅動電路具有移位暫存器560 1及切換電路 5602。切換電路 5602具有多個切換電路 5602_1至 5602_N(N是自然數)。切換電路560 2_1至5602_N分 別具有多個薄膜電晶體5603_1至5603_k ( k是自然數) 。對薄膜電晶體5603_1至5 603_k是η通道TFT的例子 來進行說明。 以切換電路5602_1做爲例子來說明信號線驅動電路 的連接關係。薄膜電晶體5603_1至5603_k的第一端子分 別連接到佈線5604_1至5604_k。薄膜電晶體5603_1至 5 603_k的第二端子分別連接到信號線S1至Sk。薄膜電晶 體5603_1至5603_k的閘極連接到佈線5605_1。 移位暫存器5 60 1具有對佈線5605_1至5 605_N依序 輸出Η位準信號(也被稱爲Η信號或位於高電源供應電 位位準的信號),並依序選擇切換電路5602_1至5602_Ν -62- 201123309 的功能。 切換電路5602_1具有控制佈線5604_1至5604_k與 信號線S 1至Sk的導通狀態(第一端子和第二端子之間的 導通)的功能,亦即,將佈線5604_1至5 604_k的電位供 應或不供應到信號線S 1至Sk的功能。像這樣,切換電路 5602_1具有用作爲選擇器的功能。另外,薄膜電晶體 5603_1至5603_k分別具有控制佈線5 604_1至5 604 —k與 信號線s 1至S k的導通狀態的功能,亦即,將佈線 5604_1至5604_k的電位供應到信號線S1至Sk的功能。 像這樣,薄膜電晶體5603_1至5 603_k分別具有用作爲開 關的功能。 另外,對佈線5 6 0 4_ 1至5 6 0 4_k分別輸入視頻信號用 資料(D A T A )。在很多情況下,視頻信號資料(D A T A ) 是對應於影像資訊或視頻信號的類比信號。 接著,參照圖15B的時序圖來說明圖15A的信號線 驅動電路的操作。圖15B示出信號Sout_l至Sout_N及信 號 Vdata_l至 Vdata„k的一個例子。信號Sout_l至 Sou t_N分別是移位暫存器5601的輸出信號的一個例子, 並且信號Vdata_l至Vdata_k分別是輸入到佈線5 604_1 至5 604_k的信號的一個例子。另外’信號線驅動電路的 一個操作期間對應於顯示裝置中的一個閘極選擇期間。作 爲一個例子,一個閘極選擇期間被分割爲期間T 1至期間 TN。期間T1至期間TN分別是用來對屬於被選擇到的列 的像素寫入視頻信號資料(DATA )的期間。 -63- 201123309 在本實施例模式所示的附圖中,有時爲了明瞭地示出 ,誇大表示各結構的信號波形的畸變。因此,不侷限於所 示的尺寸。 在期間T1至期間TN中,移位暫存器560 1將Η位準 的信號依序輸出到佈線5 605_1至5605_Ν。例如,在期間 Τ 1中,移位暫存器5 60 1將高位準的信號輸出到佈線 5605_1。然後,薄膜電晶體5 603_1至5 603_k導通,所以 佈線5604_1至5604_k與信號線S1至Sk係處於導通狀態 。此時,對佈線 5604_1至 5604_k輸入 Data ( S1 )至 Data ( Sk ) 。Data (S1)至 Data (Sk)分別藉由薄膜電 晶體5603_1至5603_k而被寫入到屬於被選擇到的列的像 素中的第一行至第k行的像素。藉由上述步驟,在期間 T1至TN中,對屬於被選擇到的列的像素的每k行依序寫 入視頻信號資料(DATA) 〇 如上所述,藉由對每多個行的像素寫入視頻信號用資 料(DATA ),可以減少視頻信號資料(DATA )的數量或 佈線的數量。因此,可以減少與外部電路的連接數量。此 外,藉由對每多個行的像素寫入視視頻信號資料(DATA ),可以延長寫入時間,因此可以防止視頻信號資料( DATA)的寫入不足。 另外,作爲移位暫存器560〗及切換電路5602,可以 使用由實施例模式1、2、5及6所示的薄膜電晶體所構成 的電路。此時,移位暫存器560 1所具有的所有電晶體的 極性可以只由η通道或p通道的任一極性所構成。 -64- 201123309 參照圖16A至16D及圖17A和17B說明用於掃描線 驅動電路及/或信號線驅動電路的一部分的移位暫存器的 一個實施例。 另外,說明掃描線驅動電路的結構。掃描線驅動電路 具有移位暫存器。此外,有時也可以具有位準偏移器、緩 衝器等。在掃描線驅動電路中,藉由對移位暫存器輸入時 鐘信號(CLK )及起始脈衝信號(SP ),以產生選擇信號 。所產生的選擇信號在緩衝器中被緩衝放大並供應到對應 的掃描線。掃描線連接到一排的像素的電晶體的閘極電極 。而且,由於需要將一排的像素的電晶體同時導通,因此 使用能夠使大電流流過的緩衝器。 移位暫存器具有第一脈衝輸出電路10_1至第N脈衝 輸出電路1〇_Ν(Ν是大於或等於3的自然數)(參照圖 16A)。對圖16A所示的移位暫存器的第一脈衝輸出電路 1〇_1至第N脈衝輸出電路1〇_Ν從第一佈線1 1供應第一 時鐘信號CK1,從第二佈線12供應第二時鐘信號CK2, 從第三佈線1 3供應第三時鐘信號CK3,從第四佈線1 4供 應第四時鐘信號CK4。另外,對第一脈衝輸出電路ι〇_ι 輸入來自第五佈線1 5的起始脈衝SP 1 (第一起始脈衝) 。此外’對第二級以後的第η脈衝輸出電路1 〇_n ( η是大 於或等於2且小於或等於Ν的自然數)輸入來自前一級 的脈衝輸出電路的信號(稱爲前級信號OUT ( η-1 ))。 另外’對第一脈衝輸出電路1〇_1輸入來自後二級的第三 脈衝輸出電路10 —3的信號。同樣地,對第二級以後的第 -65- 201123309 η脈衝輸出電路10_n輸入來自後二級的第(n + 2 )脈衝輸 出電路1〇_ ( n + 2)的信號(後級信號OUT ( n + 2))。因 此,從各級的脈衝輸出電路輸出用來輸入到後級及/或前 二級的脈衝輸出電路的第一輸出信號0UT(〇 (SR)至 OUT ( N ) ( SR )以及電輸入到其他電路等的第二輸出信 號OUT ( 1 )至OUT ( N )。另外,如圖16A所示,由於 不對移位暫存器的最後一級的兩個級輸入後級信號OUT (n + 2 ),所以作爲一個例子,採用另行分別輸入第二起 始脈衝SP2、第三起始脈衝SP3的結構即可。 另外,時鐘信號(CK )是以一定間隔而交替於Η位 準與L位準(也稱爲L信號或位於低電源供應電位位準 的信號)之間。在此,第一時鐘信號(CK1)至第四時鐘 信號(CK4)依序延遲1/4週期(亦即,他們的相位彼此 錯開90° )。在本實施例模式中,利用第一時鐘信號( CK1 )至第四時鐘信號(CK4 )而進行脈衝輸出電路的驅 動的控制等。注意,時鐘信號根據所輸入的驅動電路有時 被稱爲GCK、SCK,在此被稱爲CK而說明。 第一輸入端子21、第二輸入端子22及第三輸入端子 23係電連接到第一佈線11至第四佈線14中的任一個。 例如’在圖16Α中,在第一脈衝輸出電路10_ι中,第一 輸入端子21電連接到第一佈線11,第二輸入端子22電 連接到第二佈線12,並且第三輸入端子23電連接到第三 佈線1 3。此外,在第二脈衝輸出電路10_2中,第一輸入 端子21電連接到第二佈線12,第二輸入端子22電連接 -66- 201123309 到第三佈線1 3,並且第三輸入端子23電連接到第四佈線 14° 第一脈衝輸出電路1〇_1至第N脈衝輸出電路i〇_n 分別包括第一輸入端子21、第二輸入端子22、第三輸入 端子23、第四輸入端子24、第五輸入端子25、第一輸出 端子26、第二輸出端子27 (參照圖16B)。在第一脈衝 輸出電路10_1中,對第一輸入端子21輸入第一時鐘信號 CK1,對第二輸入端子22輸入第二時鐘信號CK2,對第 三輸入端子23輸入第三時鐘信號CK3,對第四輸入端子 24輸入起始脈衝,對第五輸入端子25輸入後級信號OUT (3),從第一輸出端子26輸出第一輸出信號OUT (1) (SR),從第二輸出端子27輸出第二輸出信號〇UT(l )0 另外,第一脈衝輸出電路1〇_1至第N脈衝輸出電路 1〇_Ν除了具有三個端子的薄膜電晶體(TFT)之外,還可 以使用具有四個端子的薄膜電晶體。另外,在本發明說明 書中,當薄膜電晶體隔著半導體層具有兩個閘極電極時, 將位於半導體層的下方的閘極電極也稱爲下方的閘極電極 ,而將位於半導體層的上方的閘極電極也稱爲上方的閘極 電極。 當將氧化物半導體使用於薄膜電晶體的包括通道形成 區的半導體層時,因製程而有時臨界電壓移動到負側或正 側。因此,在將氧化物半導體使用於包括通道形成區的半 導體層的薄膜電晶體中,較佳採用能夠進行臨界電壓的控 -67- 201123309 制的結構。藉由控制上方及/或下方的閘極電極的電位, 而可以將圖16C所示之具有四個端子的薄膜電晶體28的 臨界電壓控制爲所想要的値。 接著,參照圖16D說明圖16B所示的脈衝輸出電路 的具體的電路結構的一個例子。 圖16D所示的脈衝輸出電路具有第一電晶體31至第 十三電晶體43。此外,除了上述第一輸入端子21至第五 輸入端子25以及第一輸出端子26、第二輸出端子27以 外,從被供應第一高電源電位VDD的電源線5 1、被供應 第二高電源電位 VCC的電源線52、被供應低電源電位 VSS的電源線53對第一電晶體31至第十三電晶體43供 應信號或電源電位。在此,示出圖16D的各電源線的電 源電位的大小關係:即第一電源電位VDD是大於或等於 第二電源電位VCC的電位,並且第二電源電位VCC是大 於第三電源電位VSS的電位。此外,第一時鐘信號(CK1 )至第四時鐘信號(CK4 )是以一定間隔而交替於Η位準 與L位準之間,並且當Η位準時電位爲VDD,並且當L 位準時電位爲VSS。另外,藉由使電源線52的電源電位 VCC低於電源線5 1的電源電位VDD,可以不影響到操作 地將施加到電晶體的閘極電極的電位抑制得低,並降低電 晶體的臨界値的移動,而可以抑制劣化。另外,較佳作爲 第一電晶體31至第十三電晶體43中的第一電晶體31、 第六電晶體36至第九電晶體39,使用圖16C所示的四端 子薄膜電晶體28。要求第一電晶體31、第六電晶體36至 68- 201123309 第九電晶體3 9利用閘極電極的控制信號切換連接有成爲 源極或汲極的電極之一的節點的電位。亦即,第一電晶體 3 1、第六電晶體3 6至第九電晶體3 9是如下電晶體,即對 於輸入到閘極電極的控制信號的反應越快(導通電流的上 升陡峭),越可以減少脈衝輸出電路的錯誤操作。因此, 藉由使用圖16C所示之具體四個端子的薄膜電晶體28, 可以控制臨界電壓,因而可以得到更可以減少錯誤操作的 脈衝輸出電路。 在圖16D的第一電晶體31中,第一端子係電連接到 電源線51,第二端子電連接到第九電晶體39的第一端子 ,閘極電極(下方的閘極電極及上方的閘極電極)電連接 到第四輸入端子24。在第二電晶體32中,第一端子電連 接到電源線5 3,第二端子電連接到第九電晶體3 9的第一 端子,閘極電極電連接到第四電晶體3 4的閘極電極。在 第三電晶體33中,第一端子電連接到第一輸入端子21, 第二端子電連接到第一輸出端子26。在第四電晶體34中 ,第一端子電連接到電源線5 3,第二端子電連接到第一 輸出端子26。在第五電晶體35中,第一端子電連接到電 源線5 3,第二端子電連接到第二電晶體3 2的閘極電極及 第四電晶體3 4的閘極電極,閘極電極電連接到第四輸入 端子24。在第六電晶體36中,第一端子電連接到電源線 52,第二端子電連接到第二電晶體32的閘極電極及第四 電晶體34的閘極電極,閘極電極(下方的閘極電極及上 方的閘極電極)電連接到第五輸入端子25。在第七電晶 -69 - 201123309 體37中,第一端子電連接到電源線52,第二端子電連接 到第八電晶體3 8的第二端子,閘極電極(下方的閘極電 極及上方的閘極電極)電連接到第三輸入端子23°在第 八電晶體3 8中,第一端子電連接到第二電晶體3 2的閘極 電極及第四電晶體34的閘極電極,閘極電極(下方的閘 極電極及上方的閘極電極)電連接到第二輸入端子22 ° 在第九電晶體39中,第一端子電連接到第一電晶體31的 第二端子及第二電晶體32的第二端子,第二端子電連接 到第三電晶體33的閘極電極及第十電晶體40的閘極電極 ,閘極電極(下方的閘極電極及上方的閘極電極)電連接 到電源線52。在第十電晶體40中,第一端子電連接到第 —輸入端子21,第二端子電連接到第二輸出端子27,閘 極電極電連接到第九電晶體39的第二端子。在第十一電 晶體41中,第一端子電連接到電源線5 3,第二端子電連 接到第二輸出端子27,閘極電極電連接到第二電晶體32 的閘極電極及第四電晶體34的閘極電極。在第十二電晶 體42中,第一端子電連接到電源線53,第二端子電連接 到第二輸出端子27,閘極電極電連接到第七電晶體37的 閘極電極(下方的閘極電極及上方的閘極電極)。在第十 三電晶體43中,第一端子電連接到電源線53,第二端子 電連接到第一輸出端子26,閘極電極電連接到第七電晶 體37的閘極電極(下方的閘極電極及上方的閘極電極) 〇 在圖16D中,以第三電晶體33的閘極電極' 第十電 -70- 201123309 晶體40的閘極電極以及第九電晶體39的第二端子的連接 部分做爲節點A。此外,以第二電晶體3 2的閘極電極、 第四電晶體3 4的閘極電極、第五電晶體3 5的第二端子、 第六電晶體36的第二端子、第八電晶體38的第一端子以 及第十一電晶體41的閘極電極的連接部分做爲節點B。 圖1 7 A示出如下信號,即當將圖1 6 D所說明的脈衝 輸出電路應用於第一脈衝輸出電路1〇_1時輸入到第一輸 入端子21至第五輸入端子25的信號或者從第一輸出端子 26及第二輸出端子27輸出的信號。 明確而言,對第一輸入端子21輸入第一時鐘信號 CK1,對第二輸入端子22輸入第二時鐘信號CK2,對第 三輸入端子23輸入第三時鐘信號CK3,對第四輸入端子 24輸入起始脈衝,對第五輸入端子25輸入後級信號OUT (3 ),從第一輸出端子26輸出第一輸出信號OUT ( 1 ) (SR),並且從第二輸出端子27輸出第二輸出信號OUT (1 ) 〇 此外,薄膜電晶體是指至少具有包括閘極、汲極以及 源極的三個端子的元件。另外,在與閘極相重疊的區域中 具有形成通道區的半導體,因此藉由控制閘極的電位,可 以控制隔著通道區流在汲極和源極之間的電流。在此,因 爲源極和汲極根據薄膜電晶體的結構或操作條件等而改變 ,所以很難限定哪個是源極哪個是汲極。因此,有時不將 用作爲源極及汲極的區域稱爲源極或汲極。在此情況下, 作爲一個例子,有時將用作爲源極及汲極的區域分別記爲 -71 - 201123309 第一端子、第二端子。 另外,在圖16D'圖17A中,也可以另行設置用來藉 由使節點A處於浮動狀態來進行自舉操作的電容器。另 外,也可以另行設置將其中一個電極電連接到節點B的電 容器,以保持節點B的電位。 在此,圖17B示出圖17A所示的具備多個脈衝輸出 電路的移位暫存器的時序圖。此外,在移位暫存器是掃描 線驅動電路時,圖1 7B中的期間6 1相當於垂直回掃期間 ,並且期間62相當於閘極選擇期間。 此外,如圖17A所示,藉由設置其閘極被施加第二 電源電位VCC的第九電晶體39,在自舉操作的前後有如 下優點。 在沒有其閘極電極被施加第二電源電位VCC的第九 電晶體3 9的情況下,當因自舉操作而節點A的電位上升 時’第一電晶體31的第二端子的源極電位上升,而該源 極電位變大於第一電源電位VDD。然後,第一電晶體31 的源極被轉換爲第一端子側,亦即電源線51側。因此, 在第一電晶體3 1中,因爲對閘極和源極之間以及閘極和 汲極之間施加較大的偏壓,所以閘極和源極之間以及閘極 和汲極之間受到較大的壓力,這會導致電晶體的劣化。於 是’藉由設置其閘極電極被施加第二電源電位VCC的第 九電晶體39 ’雖然因自舉操作而節點A的電位上升,但 是可以不使第一電晶體31的第二端子的電位上升。換言 之’藉由設置第九電晶體39,可以將對第一電晶體31的 -72- 201123309 閘極和源極之間施加的負偏壓得値設定得小。據 藉由採用本實施例模式的電路結構而可以將施加 晶體3 1的閘極和源極之間的負偏壓設定得小, 抑制因壓力而導致的第一電晶體3 1的劣化。 此外,只要在第一電晶體3 1的第二端子和 體33的閘極之間以藉由第一端子和第二端子連 設置第九電晶體3 9,就對設置第九電晶體3 9的 特別的限制。另外,在採用具有多個本實施例模 輸出電路的移位暫存器時,在其級數與掃描線驅 比多的信號線驅動電路中也可以省略第九電晶骨 減少電晶體的數量是優點。 另外,藉由作爲第一電晶體31至第十三電曰E 半導體層使用氧化物半導體,可以降低薄膜電晶 電流並提高導通電流及場效應遷移率,並且還可 化的程度,所以可以減少電路內的錯誤操作。此 其閘極電極施加高電位而導致的電晶體的劣化的 用非晶矽的電晶體小。據此,即使對供應第二 VCC的電源線供應第一電源電位VDD也可以得 操作,並且可以減少引導電路之間的電源線的數 可以實現電路的小型化。 另外,即使.以對第七電晶體37的閘極電極 閘極電極及上方的閘極電極)藉由第三輸入端子 的時鐘信號、對第八電晶體3 8的閘極電極(下 電極及上方的閘極電極)藉由第二輸入端子22 此,由於 到第一電 所以可以 第三電晶 接的方式 結構沒有 式的脈衝 動電路相 [39,而 j體43的 體的截止 以降低劣 外,因對 程度比使 電源電位 到相同的 量,因此 (下方的. 23供應 方的閘極 供應的時 -73- 201123309 鐘信號成爲對第七電晶體3 7的閘極電極(下方的聞極電 極及上方的閘極電極)藉由第二輸入端子22供應的時鐘 信號、對第八電晶體3 8的閘極電極(下方的閘極電極及 上方的閘極電極)藉由第三輸入端子23供應的時鐘信號 的方式替換接線關係,也具有同樣的作用。另外’在圖 17A所示的移位暫存器中,藉由從第七電晶體37及第八 電晶體3 8的狀態都是導通狀態改變到第七電晶體3 7截止 且第八電晶體3 8導通的狀態,然後成爲第七電晶體3 7截 止且第八電晶體38截止的狀態,而由第二輸入端子22及 第三輸入端子23的電位降低所產生的節點B的電位的降 低發生兩次,該節點B的電位的降低起因於第七電晶體 37的閘極電極的電位的降低及第八電晶體38的閘極電極 的電位的降低。另一方面,在圖17A所示的移位暫存器 中,藉由將第七電晶體3 7及第八電晶體3 8的狀態從都是 導通的狀態變化到第七電晶體3 7導通且第八電晶體3 8截 止的狀態,然後成爲第七電晶體37截止且第八電晶體38 截止的狀態,而由第二輸入端子22及第三輸入端子23的 電位的降低所產生的節點B的電位的降低僅發生一次,該 節點B的電位的降低起因於第八電晶體3 8的閘極電極的 電位的降低。因此,藉由採用藉由第三輸入端子對第七電 晶體37的閘極電極(下方的閘極電極及上方的閘極電極 )供應時鐘信號並藉由第二輸入端子對第八電晶體38的 閘極電極(下方的閘極電極及上方的閘極電極)供應時鐘 信號的接線關係,減少節點B的電位的變動,而降低雜訊 -74- 201123309 像這樣,藉由採用在將第一輸出端子26及 端子27的電位保持爲L位準的期間中對節點b Η位準的信號的結構,可以抑制脈衝輸出電路的 實施例模式9 藉由製造薄膜電晶體並將該薄膜電晶體用於 驅動電路,可以製造具有顯示功能的半導體裝置 顯示裝置)。此外,可以在與像素部同一基板之 形成使用薄膜電晶體的驅動電路的一部分或全部 系統型面板(system-on-panel)。 顯示裝置包括顯示元件。作爲顯示元件,可 晶元件(也稱爲液晶顯示元件)、發光元件(也 顯示元件)。在發光元件的範疇內包括利用電流 制亮度的元件,明確而言,包括無機E L (電致 件、有機EL元件等。此外,也可以使用電子墨 對比度因電作用而變化的顯示媒體。 此外,顯示裝置包括密封有顯示元件的面板 板中安裝有包括控制器的1C等的模組。再者, 造該顯示裝置的過程中的顯示元件完成之前的一 元件基板在多個像素的每一個中分別具備用來將 到顯示元件的單元。明確而言,元件基板既可以 成有顯示元件的像素電極的狀態,又可以處於形 第二輸出 定期供應 錯誤操作 像素部及 (也稱爲 上一體地 ,而形成 以使用液 稱爲發光 或電壓控 發光)元 水等之其 和在該面 相當於製 個模式的 電流供應 處於只形 成成爲像 -75- 201123309 素電極的導電膜之後且藉由蝕刻形成像素電極之前的狀態 ,可以是任何狀態。 注意,本發明說明書中的顯示裝置是指影像顯示裝置 、顯示裝置或光源(包括照明裝置)。另外,顯示裝置還 包括:安裝有連接器,諸如FPC (可撓性印刷電路)、 TAB (載帶自動接合)帶或TCP (載帶封裝)的模組;在 TAB帶或TCP的端部上設置有印刷線路板的模組;藉由 COG (玻璃上晶片)方式將1C (積體電路)直接安裝到 顯示元件上的模組。 參照圖1 0A1、圖1 0A2以及圖1 0B說明相當於半導 體裝置的一個實施例的液晶顯示面板的外觀及剖面。圖 10A1、10A2是一種面板的平面圖,其中,利用密封材料 4005而將薄膜電晶體4010、4011及液晶元件4013密封 在第一基板4 0 0 1和第二基板4 0 0 6之間》圖1 〇 B相當於沿 著圖10A1、圖10A2的M-N的剖面圖。 以圍繞設置在第一基板4001之上的像素部4002和掃 描線驅動電路4004的方式而設置有密封材料4005。此外 ’在像素部4002和掃描線驅動電路4004之上設置有第二 基板4006。因此’像素部4002和掃描線驅動電路4004 與液晶層4008 —起被第一基板4001、密封材料4005和 第一基板4006所密封。此外,在第一基板4001之上的與 由密封材料4005圍繞的區域不同的區域中安裝有信號線 驅動電路4003,該信號線驅動電路4003使用單晶半導體 膜或多晶半導體膜而被形成在另行準備的基板之上。 -76- 201123309 注意’對另行形成的驅動電路的連接方法沒有特別的 限制’而可以採用COG方法、打線接合方法或TAB方法 等。圖10A1是藉由COG方法來安裝信號線驅動電路 4〇03的例子’並且圖10A2是藉由TAB方法來安裝信號 線驅動電路4 0 0 3的例子。 此外,設置在第一基板4001之上的像素部4002和掃 描線驅動電路4004包括多個薄膜電晶體。在圖1〇B中例 示像素部4002所包括的薄膜電晶體4〇1〇和掃描線驅動電 路4004所包括的薄膜電晶體4〇1 !。在薄膜電晶體4〇1〇、 4011 之上設置有絕緣層 404 1 a、4041b、4042a、4042b、 4020 、 4021 ° 可以將實施例模式1、2、5及6所示的包括氧化物半 導體層的可靠性高的薄膜電晶體用於薄膜電晶體40 1 0、 4 0 1 1。作爲用於驅動電路的薄膜電晶體4 〇〗i,可以使用 實施例模式1、2、5及6所示的薄膜電晶體260、245、 270 ’並且作爲用於像素的薄膜電晶體4010,可以使用薄 膜電晶體420、448、220、280、290。在本實施例模式中 ’薄膜電晶體4010、401 1是n通道薄膜電晶體。 在絕緣層402 1之上,在與用於驅動電路的薄膜電晶 體4011的氧化物半導體層的通道形成區相重疊的位置上 設置有導電層4040。藉由在與氧化物半導體層的通道形 成區相重疊的位置上設置導電層4040,可以降低ΒΤ測試 前後的薄膜電晶體4011的臨界電壓的變化量。另外,導 電層4040的電位可以與薄膜電晶體401 1的閘極電極層相 -77- 201123309 同或不同,並且也可以將導電層4040用作爲第二閘極電 極層。另外,導電層4040的電位可以是GND、0 V或浮 動狀態。 此外,液晶元件40 13所具有的像素電極層403 0與薄 膜電晶體4010電連接。而且,液晶元件4013的對置電極 層403 1係形成在第二基板4006之上。像素電極層4030 、對置電極層403 1和液晶層4008相重疊的部分相當於液 晶元件4013。另外,像素電極層4030、對置電極層4031 分別設置有用作爲對準膜的絕緣層4032、403 3,並隔著 絕緣層4032、4033而夾置有液晶層4008。 另外,作爲第一基板4001、第二基板4006,可以使 用透光基板,而可以使用玻璃、陶瓷、塑膠。作爲塑膠, 可以使用FRP (玻璃纖維強化塑膠)板、PVF (聚氟乙烯 )薄膜、聚酯薄膜或丙烯酸樹脂薄膜。 此外,附圖標記4035表示藉由對絕緣膜選擇性地進 行蝕刻而得到的柱狀間隔物,並且它是爲控制像素電極層 4030和對置電極層403 1之間的距離(盒間隙(cell gap ))而設置的。另外,還可以使用球狀間隔物。另外,對 置電極層4〇31電連接到設置在與薄膜電晶體4010相同的 基板之上的共同電位線。可以使用共同連接部並藉由配置 在一對基板之間的導電粒子電連接對置電極層403 1和共 同電位線。此外,將導電粒子包含在密封材料4005中。 另外,還可以使用不使用對準膜的呈現藍相的液晶。 藍相是液晶相的一種’是指當使膽甾相液晶的溫度上升時 -78- 201123309 即將從膽甾相轉變到各相同性相之前出現的相。由 呈現在相對較窄的溫度範圍內’所以爲了改善溫度 將混合有5 wt%以上的手性試劑的液晶組成物用於 4008。由於包含呈現藍相的液晶和手性試劑的液晶 的反應速度短,即爲1 msec以下’並且它具有光 同性,所以不需要對準處理,因而視角依賴性低。 另外,除了可以應用於透射型液晶顯示裝置之 可以應用於半透射型液晶顯示裝置。 另外,雖然示出在基板的外側(可見側)設置 ,並且在內側依序設置著色層、用於顯示元件的電 液晶顯示裝置的例子,但是也可以在基板的內側設 片。另外,偏光片和著色層的疊層結構也不偈限於 例模式的結構,根據偏光片和著色層的材料或製程 當地設定即可。另外,還可以設置用作黑色基質 matrix)的遮光膜。 薄膜電晶體4011係形成有用作爲通道保護層 層404 1a和覆蓋氧化物半導體層的疊層的邊緣部( 面)的絕緣層4041 b。同樣地,薄膜電晶體401 0 有用作爲通道保護層的絕緣層4042a和覆蓋氧化物 層的疊層的邊緣部(包括側面)的絕緣層4042b。 作爲.覆蓋氧化物半導體層的疊層的邊緣部(包 )的氧化物絕緣層的絕緣層4041b、4042b,使閘 層與形成在其之上方或周邊的佈線層(源佈線層或 佈線層等)之間的距離變大而可以實現寄生電容的 於藍相 範圍而 液晶層 組成物 學各向 外,還 偏光片 極層的 置偏光 本實施 條件適 (black 的絕緣 包括側 係形成 半導體 括側面 極電極 電容器 降低。 -79- 201123309 絕緣層4041a、4041b、4042a、4042b使用與實施例模式 1所示的氧化物絕緣層426a、426b相同的材料及方法所 形成,即可。另外,爲了減少薄膜電晶體的表面凹凸不平 ,使用用作爲平坦化絕緣膜的絕緣層4021來覆蓋薄膜電 晶體。在此,根據實施例模式1藉由濺射法來形成氧化矽 膜作爲絕緣層 4041a、4041b、4042a、4042b。 另外,在絕緣層 4041a、 4041b、 4042a、 4042b之上 形成有絕緣層4020。絕緣層4020可以使用與實施例模式 1所示的保護絕緣層403相同的材料及相同的方法來予以 形成。在此,藉由RF濺射法以形成氮化矽膜作爲絕緣層 4020 〇 另外’形成絕緣層402 1作爲平坦化絕緣膜。作爲絕 緣層402 1,使用與實施例模式1所示的平坦化絕緣層404 相同的材料及方法即可,而可以使用具有耐熱性的有機材 料如聚醯亞胺、丙烯酸樹脂、苯並環丁烯類樹脂、聚醯胺 、環氧樹脂等。另外,除了上述有機材料之外,還可以使 用低介電常數材料(低-k材料)、矽氧烷類樹脂、pSG( 磷矽玻璃)、BPSG (硼磷矽玻璃)等。另外,也可以藉 由層疊多個由這些材料所形成的絕緣膜來形成絕緣層 402 1 ° 在本實施例模式中,也可以採用由氮化物絕緣膜圍繞 像素部的多個薄膜電晶體的結構。例如,可以採用如下結 構:使用氮化物絕緣膜作爲絕緣層4 0 2 0和閘極絕緣層, 並如圖10A1、10A2和10B所示那樣,以至少圍繞主動矩 -80- 201123309 陣基板的像素部的邊緣的方式設置絕緣層4 0 2 0和閘極絕 緣層接觸的區域。藉由該種製程,可以防止來自外部的水 分的侵入。另外,即使在將裝置作爲半導體裝置,如作爲 顯示裝置而完成之後,也能夠長期防止來自外部的水分的 侵入,所以能夠提高裝置的長期可靠性。 另外,矽氧烷類樹脂相當於以矽氧烷類材料爲起始材 料而形成的包含Si-0-Si鍵的樹脂。作爲矽氧烷類樹脂的 取代基,可以使用有機基(例如,烷基、芳基)、氟基團 。另外,有機基也可以具有氟基團。 對絕緣層4〇2 1的形成方法沒有特別的限制,可以根 據其材料利用如下方法及設備:濺射法、SOG法、旋塗、 浸漬、噴塗、液滴噴射法(噴墨法、絲網印刷、膠版印刷 等)等的方法:刮片、輥塗機、幕塗機、刮刀塗佈機等的 設備。藉由兼作絕緣層402 1的焙燒步驟和對半導體層的 退火,可以有效地製造半導體裝置。 作爲像素電極層4030、對置電極層403 1,可以使用 具有透光性的導電材料諸如包含氧化鎢的氧化銦、包含氧 化鎢的氧化銦鋅、包含氧化鈦的氧化銦、包含氧化鈦的氧 化銦錫、氧化銦錫(下面表示爲ΙΤΟ )、氧化銦鋅、添加 有氧化矽的氧化銦錫等。 此外’可以使用包含導電高分子(也稱爲導電聚合物 )的導電組成物形成像素電極層4030、對置電極層403 1 。使用導電組成物所形成的像素電極的薄層電阻較佳爲 1 0000 Ω/□以下’並且其波長爲5 5 0 rim時的透光率較佳 -81 - 201123309 爲7 0%以上。另外,導電組成物所包含的導電高分子 阻率較佳爲0.1 Ω· cm以下。 作爲導電高分子,可以使用所謂的π電子共軛類 高分子。例如,可以舉出聚苯胺或其衍生物、聚吡咯 衍生物、聚噻吩或其衍生物、或者上述材料中的兩種 的共聚物等。 另外,供應到另行形成的信號線驅動電路4003 描線驅動電路4004或像素部4002的各種信號及電位 FPC 4018所供應的。 連接端子電極40 1 5係由與液晶元件40 1 3所具有 素電極層403 0相同的導電膜所形成,並且端子電極 係由與薄膜電晶體4010、4011的源極電極層及汲極 層相同的導電膜所形成。 連接端子電極4015藉由各向異性導電膜4019而 連接到FPC 4018所具有的端子。 此外,雖然在圖10Α1、10Α2以及10Β中示出另 成信號線驅動電路4003並將信號線驅動電路4003安 第一基板400 1之上的例子,但是不侷限於該結構。 以另行形成掃描線驅動電路而安裝,又可以另行僅形 號線驅動電路的一部分或掃描線驅動電路的一部分而 裝。 圖1 9示出使用藉由本發明說明書所揭示的製造 所製造的TFT基板來構成液晶顯示模組作爲半導體 的一個例子。 的電 導電 或其 以上 、掃 是從 的像 40 16 電極 被電 行形 裝在 既可 成信 被安 方法 裝置 -82- 201123309 圖1 9是液晶顯示模組的一個例子,利用 2602來固定基板2600和對置基板2601,並在其 括TFT等的像素部2603、包括液晶層的顯示元f 著色層2605以形成顯示區。在進行彩色顯示時 層26 05,並且當採用RGB方式時,對應於各像 有分別對應於紅色、綠色、藍色的各顏色的著色 板2600和對置基板260 1的外側配置有偏光片 光片2607、擴散板2613。光源由冷陰極管2610 2611所構成,電路基板2612利用可撓性線路板 基板2600的佈線電路部2608連接,並且其中組 電路、電源電路等的外部電路。此外,也可以以 和液晶層之間具有相位差板的狀態層疊。 作爲液晶顯不模組’可以採用TN(扭轉向 、IPS (平面內切換)模式、FFS (邊緣電場切換 MVA (多象限垂直對準)模式、PVA (垂直對準 模式、ASM (軸對稱排列微胞)模式、OCB (光 折射)模式、FLC (鐵電性液晶)模式、AFLC ( 液晶)模式等。 藉由上述步驟,可以製造用作爲半導體裝置 高的液晶顯示面板。 本實施例模式可以與其他實施例模式所記載 當地組合而實施。 實施例模式1 0 密封材料 間設置包 书 2604 、 需要著色 素地設置 層。在基 2606 ' 偏 和反射板 2609 與 裝有控制 在偏光片 列)模式 )模式、 圖案化) 學補償雙 反鐵電性 的可靠性 的結構適 -83- 201123309 作爲半導體裝置,示出電子紙的例子。 電子紙也稱爲電泳顯示裝置(電泳顯示器)’並具有 如下優點:與紙相同的易讀性;耗電量比其他的顯示裝置 低;可以形成爲薄且輕的形狀。 作爲電泳顯示器,可以考慮各種方式。在電泳顯示器 中,在溶劑或溶質中分散有多個包含具有正電荷的第一粒 子和具有負電荷的第二粒子的微囊,並且藉由對微囊施加 電場來使微囊中的粒子向彼此相反的方向移動,以僅顯示 集合在一側的粒子的顔色。 另外,第一粒子或第二粒子包含染料,並且在沒有電 場時不移動。此外,第一粒子和第二粒子的顏色不同(包 含無色)。 像這樣,電泳顯示器是利用所謂的介電電泳效應的顯 示器,在該介電電泳效應中,介電常數高的物質移動到高 電場區》 在溶劑中分散有上述微囊的溶液稱爲電子墨水,該電 子墨水可以被印刷到玻璃、塑膠、布、紙等的表面上。另 外,還可以藉由使用彩色濾光片或具有色素的粒子來進行 彩色顯示。 此外,藉由在主動矩陣基板上適當地設置多個上述微 囊以使微囊夾在兩個電極之間,而完成主動矩陣型顯示裝 置,並且藉由對微囊施加電場可以進行顯示。例如,可以 使用根據實施例模式1、2、5、6的薄膜電晶體而獲得到 的主動矩陣基板。 -84 - 201123309 此外,作爲微囊中的第一粒子及第二粒子,使用選自 導電材料、絕緣材料、半導體材料、磁性材料、液晶材料 、鐵電性材料、電致發光材料、電致變色材料、磁泳( magnetophoretic)材料中的其中之—者或這些材料的組合 材料即可。 在圖18中’作爲半導體裝置的例子示出主動矩陣型 電子紙。用於半導體裝置的薄膜電晶體5 8 i可以與實施例 模式1所示的薄膜電晶體同樣地製造,並且該薄膜電晶體 5 8 1是包括氧化物半導體層的可靠性高的薄膜電晶體。此 外’也可以將實施例模式2、5、6所示的薄膜電晶體使用 於本實施例模式所示的薄膜電晶體5 8 1。 圖18的電子紙是採用扭轉球顯示(twisting ball display )方式的顯示裝置的例子。扭轉球顯示方式是指一 種方法,其中,將分別著色爲白色和黑色的球形粒子配置 在用於顯示元件的電極層的第一電極層和第二電極層之間 ,並使第一電極層和第二電極層產生電位差來控制球形粒 子的方向,以便進行顯示。 形成在基板5 8 0之上的薄膜電晶體5 8 1是底部閘極結 構的薄膜電晶體,並且被與半導體層相接觸的絕緣膜583 所覆蓋。薄膜電晶體581的源極電極層或汲極電極層在形 成於絕緣層585中的開口中接觸於第一電極層587’並且 薄膜電晶體581的源極電極層或汲極電極層與第一電極層 587電連接。在第一電極層587和形成在基板596之上的 第二電極層5 8 8之間設置有球形粒子5 89 ’該球形粒子 -85- 201123309 589具有黑色區590a、白色區590b,並且黑色區590a、 白色區590b的周圍包括充滿了液體的空洞594,並且球 形粒子589的周圍充滿有樹脂等的塡料595。第一電極層 587相當於像素電極,第二電極層588相當於共同電極。 第二電極層58 8電連接到設置在與薄膜電晶體581同一基 板上的共同電位線。可以使用共同連接部來藉由配置在一 對基板之間的導電粒子電連接第二電極層588和共同電位 線。 此外,還可以使用電泳元件代替使用旋轉球的元件。 使用直徑爲約10 μπι至200 μπι的微囊,該微囊中係封入 有透明液體、帶正電的白色微粒和帶負電的黑色微粒。在 設置在第一電極層和第二電極層之間的微囊中,當由第一 電極層和第二電極層施加電場時,白色微粒和黑色微粒向 相反方向移動,因而可以顯示白色或黑色。應用該原理的 顯示元件就是電泳顯示元件,一般地稱爲電子紙。電泳顯 示元件具有比液晶顯示元件高的反射率,因而不需要輔助 燈。此外,耗電量低,並且在昏暗的地方也能夠辨認顯示 部。另外,即使不向顯示部供應電源,也能夠保持顯示過 一次的影像。因此,即使使具有顯示功能的半導體裝置( 被簡單地稱爲顯示裝置,或稱爲具備顯示裝置的半導體裝 置)從電波發射源離開,也能夠保存顯示過的影像。 藉由上述步驟,可以製造作爲半導體裝置的可靠性高 的電子紙。 本實施例模式可以與其他實施例模式所記載的結構適 -86- 201123309 當地組合而實施。 實施例模式11 作爲半導體裝置,不出發光顯不裝置的例子。在此, 示出利用電致發光的發光元件作爲顯示裝置所具有的顯示 元件。根據其發光材料是有機化合物還是無機化合物而對 利用電致發光的發光元件進行區別,一般前者稱爲有機 EL元件,而後者稱爲無機EL元件。 在有機EL元件中,藉由對發光元件施加電壓,電子 和電洞從一對電極分別被注入到包含發光有機化合物的層 ,且電流流過。而且,藉由這些載子(電子和電洞)重新 結合,發光有機化合物形成激發態,並且當該激發態恢復 到基態時獲得發光。根據該機制,這種發光元件被稱爲電 流激發型的發光元件。 無機EL元件根據其元件結構而被分類爲分散型無機 EL元件和薄膜型無機EL元件。分散型無機EL元件包括 在黏合劑中分散有發光材料的粒子的發光層,並且其發光 機制是利用施體能階和受體能階的施體-受體重新結合型 發光。薄膜型無機EL元件具有利用電介質層夾持發光層 並還利用電極夾持該夾有發光層的電介質層的結構’並且 其發光機制是利用金屬離子的內殼層電子躍遷的定域型發 光。另外,在此,作爲發光元件,使用有機EL元件來進 行說明。 圖1 2是示出可以使用數位時間灰度級驅動的像素結 -87- 201123309 構的一個例子作爲半導體裝置的例子的圖形。 說明可以使用數位時間灰度級驅動的像素的結構以及 像素的操作。在此示出在一個像素中使用兩個η通道電晶 體的例子,在該η通道電晶體中,將氧化物半導體層使用 於通道形成區。 像素64 00包括切換電晶體6401、驅動電晶體6402、 發光元件6404以及電容器6403。在切換電晶體640 1中 ,閘極與掃描線6406連接,第一電極(源極電極和汲極 電極的其中一者)與信號線6405連接,並且第二電極( 源極電極和汲極電極的另一者)與驅動電晶體6402的閘 極連接。在驅動電晶體6402中,閘極藉由電容器6403與 電源線6407連接,第一電極與電源線6407連接,第二電 極與發光元件6404的第一電極(像素電極)連接。發光 元件 6404的第二電極相當於共同電極6408。共同電極 64〇8與形成在同一基板之上的共同電位線電連接。另外 ,驅動電晶體6402是發光元件6404的驅動電晶體。 另外,將發光元件6404的第二電極(共同電極6408 )係設定爲低電源電位。另外,低電源電位是指以電源線 6407所設定的高電源電位爲基準滿足低電源電位 <高電源 電位的電位,作爲低電源電位例如可以被設定爲GND、0 V等。將該高電源電位與低電源電位的電位差施加到發光 元件6404上,爲了使電流流過發光元件6404而使發光元 件6404發光,以使高電源電位與低電源電位的電位差變 成發光元件6404的正向臨界電壓以上的方式分別設定每 -88- 201123309 一個電位。 另外,還可以使用驅動電晶體6402的閘極電容器來 代替電容器6403而省略電容器6403。至於驅動電晶體 6402的閘極電容器,也可以在通道區域與閘極電極之間 形成有電容器。 在此,當採用電壓輸入電壓驅動方式時,對驅動電晶 體6 4〇2的閘極輸入使驅動電晶體6402充分處於導通或截 止的兩種狀態的視頻信號。亦即,使驅動電晶體6402在 線性區域中操作。由於使驅動電晶體64〇2在線性區域中 操作,所以將比電源線6407的電壓高的電壓施加到驅動 電晶體6402的閘極。另外,對信號線6405施加高於或等 於(電源線電壓+驅動電晶體6402的Vth )的電壓。 另外,當進行類比灰度級驅動來代替數位時間灰度級 驅動時,藉由使信號的輸入不同,可以使用與圖1 2相同 的像素結構。 當進行類比灰度級驅動時,對驅動電晶體6402的閘 極施加高於或等於發光元件6404的正向電壓+驅動電晶體 6402的Vth之總合的電壓。發光元件6404的正向電壓是 指當設定爲所想要的亮度時的電壓,至少包括正向臨界電 壓。另外,藉由輸入使驅動電晶體6402在飽和區域中操 作的視頻信號,可以使電流流過發光元件6404。爲了使 驅動電晶體6402在飽和區域中操作,將電源線6407的電 位設定爲高於驅動電晶體6 4 0 2的閘極電位。藉由將視頻 信號設定爲類比方式,可以使與視頻信號對應的電流流過 -89 - 201123309 發光元件6404,而進行類比灰度級驅動。 此外’圖12所示的像素結構不侷限於此。例如,也 可以還對圖12所示的像素追加開關、電阻器、電容器、 電晶體或邏輯電路等。 接著’參照圖13A至13C說明發光元件的結構。在 此’以驅動TFT是η型的情況爲例子來說明像素的剖面 結構。用於圖13Α、13Β和13C的半導體裝置的發光元件 驅動TFT的驅動TFT 7001、7011、7021可以與實施例模 式1所示的薄膜電晶體同樣地製造,並且驅動TFT 7001 、701 1、702 1是包括氧化物半導體層的可靠性高的薄膜 電晶體。此外,也可以將實施例模式2、5、6所示的薄膜 電晶體用作爲驅動TFT 7001、7011、7021。 爲了得到發光,發光元件的陽極或陰極的至少其中一 者是透明即可。而且,在基板之上形成薄膜電晶體及發光 元件,並且發光元件有如下結構,即從與基板相反的一側 得到發光的頂部發射、從基板側獲得到發光的底部發射以 及從基板側及與基板相反的一側獲得到發光的雙面發射結 構。像素結構可以被應用於任何發射結構的發光元件。 使用圖1 3 A說明頂部發射結構的發光元件。 在圖13A中示出當驅動TFT 7001是η型,並且從發 光元件7002發射的光通過陽極7005側時的像素的剖面圖 。在圖13Α中,發光元件7002的陰極7003與驅動TFT 7001電連接,在陰極7003之上按順序而層疊有發光層 7004、陽極7005。陰極7003係形成在絕緣膜7006及 -90- 201123309 7 0 07之上’只要是功函數小且反射光的導電膜,就可以 使用各種材料。例如,較佳採用C a、A 1、M g A g、A 1 L i等 。而且’發光層7004可以由單層或多個層的疊層所構成 。當發光層7004由多個層所構成時,在陰極7003之上按 順序而層疊電子注入層、電子傳輸層、發光層、電洞傳輸 層、電洞注入層。注意,不需要設置上述的所有層。使用 具有透光性的導電材料來形成陽極7005,也可以使用具 有透光性的導電膜,例如包含氧化鎢的氧化銦、包含氧化 鎢的氧化銦鋅、包含氧化鈦的氧化銦、包含氧化駄的氧化 銦錫、氧化銦錫(在下面被表示爲I τ 0 )、氧化銦鋅、添 加有氧化矽的氧化銦錫等。 另外’在陰極7003與和其相鄰像素的陰極7008之間 以覆蓋它們的端部的方式而設置有分隔壁7009。分隔壁 7009使用聚醯亞胺、丙烯酸樹脂、聚醯胺、環氧樹脂等 的有機樹脂膜、無機絕緣膜或聚矽氧烷來形成。尤其較佳 使用感光樹脂材料形成分隔壁7009,並將分隔壁7009的 側面形成爲具有連續曲率的傾斜面。在使用感光樹脂材料 作爲分隔壁7 0 0 9時,可以省略形成抗蝕劑掩罩的步驟。 使用陰極7003及陽極7005之間夾置有發光層7004 的區域相當於發光元件7002。在圖13A所示的像素中, 從發光元件7002發射出的光如箭頭所示那樣發射到陽極 7 00 5 側 ° 接著’使用圖13B說明底部發射結構的發光元件。圖 13B示出在驅動TFT 7011是η型,並且從發光元件7012
C -91 - 201123309 發射出的光向陰極70 1 3側發射的情況下的像素的剖面圖 。在圖13B中,在與驅動TFT 701 1電連接的具有透光性 的導電膜7017之上形成有發光元件7012的陰極7013, 並且在陰極7013之上按順序而層疊有發光層7014、陽極 7015。另外,當陽極7015具有透光性時,也可以覆蓋陽 極之上地形成有用來反射光或進行遮光的遮罩膜7016。 與圖1 3 A的情況同樣地,作爲陰極7 0 1 3,只要是功函數 小的導電材料,就可以使用各種材料。但是,將其厚度設 定爲透射光的程度(較佳爲約5 nm至3 0 nm )。例如, 也可以將膜厚度爲20 nm的鋁膜用作爲陰極70 13。而且 ’與圖13A同樣地,發光層7014可以由單層或多個層的 疊層所構成。陽極7015不需要透射光,但是可以與圖 13A同樣地使用具有透光性的導電材料所形成。並且,雖 然作爲遮罩膜70 1 6,例如可以使用反射光的金屬等,但 是不侷限於金屬膜。例如,也可以使用添加有黑色的顏料 的樹脂等。 另外,在導電膜7017與和其相鄰像素的導電膜7018 之間以覆蓋它們的端部的方式而設置有分隔壁7019。分 隔壁7019使用聚醯亞胺、丙烯酸樹脂、聚醯胺、環氧樹 脂等的有機樹脂膜、無機絕緣膜或聚矽氧烷來形成。尤其 較佳使用感光樹脂材料來形成分隔壁7019,並將分隔壁 7 0 1 9的側面形成爲具有連續曲率的傾斜面。在使用感光 樹脂材料作爲分隔壁7019時’可以省略形成抗蝕劑掩罩 的步驟。 -92- 201123309 由陰極7013與陽極7015夾置有發光層7014的 相當於發光元件7012。在圖13B所示的像素中,從 元件70 1 2發射出的光如箭頭所示那樣向陰極70 1 3側 〇 接著,使用圖13C說明雙面發射結構的發光元件 圖13C中,在與驅動TFT 702 1電連接的具有透光性 電膜7〇27之上形成有發光元件7022的陰極7 023, 在陰極7023之上按順序而層疊有發光層7024、陽極 。與圖1 3 A的情況同樣地,作爲陰極7 0 2 3,只要是 數小的導電材料,就可以使用各種材料。但是,將其 設定爲透射光的程度。例如,可以將膜厚度爲20 n] A1用作爲陰極7023。而且,與圖13A同樣地,發 7〇24可以由單層或多個層的疊層所構成。陽極7025 與圖1 3 A同樣地使用具有透光性的導電材料所形成。 另外,在導電膜7027與和其相鄰像素的導電膜 之間以覆蓋它們的端部的方式而設置有分隔壁7029 隔壁702 9使用聚醯亞胺、丙烯酸樹脂、聚醯胺、環 脂等的有機樹脂膜、無機絕緣膜或聚矽氧烷來形成。 較佳使用感光樹脂材料來形成分隔壁7029,並將分 7029的側面形成爲具有連續曲率的傾斜面。在使用 樹脂材料作爲分隔壁7 0 2 9時,可以省略形成抗蝕劑 的步驟》 陰極7023、發光層7024和陽極7025重疊的部 當於發光元件7022。在圖13C所示的像素中,從發 區域 發光 發射 。在 的導 並且 7025 功函 厚度 η的 光層 可以 7 028 。分 氧樹 尤其 隔壁 感光 掩罩 分相 光元 -93- 201123309 件7022發射出的光如箭頭所示那樣向陽極7〇25側和陰極 7023側這兩側發射。 注意,雖然在此描述了有機EL元件作爲發光元件, 但是也可以設置無機EL元件作爲發光元件。 注意’雖然在此示出了控制發光元件的驅動的薄膜電 晶體(發光元件驅動TFT )與發光元件電連接的例子,但 是也可以採用在驅動TFT和發光元件之間連接有電流控 制TFT的結構。 注意,半導體裝置不侷限於圖13A至圖13C所示的 結構而可以根據本發明說明書所揭示的技術思想來進行各 種變形。 接著,參照圖11A和11B說明相當於半導體裝置的 一個實施例的發光顯示面板(也稱爲發光面板)的外觀及 剖面。圖11A是一種面板的平面圖,其中,利用密封材 料而在第一基板與第二基板之間密封形成在第一基板之上 的薄膜電晶體及發光元件。圖1 1 B相當於沿著圖1 1 A的 H-I的剖面圖。 以圍繞設置在第一基板4501之上的像素部4502、信 號線驅動電路4503 a、4503b及掃描線驅動電路4504a、 4 5(Mb的方式而設置有密封材料4505。此外,在像素部 4 5 0 2、信號線驅動電路4 5 0 3 a、4 5 0 3 b及掃描線驅動電路 4504a、4504b之上設置有第二基板4506。因此,像素部 4502、信號線驅動電路4503a、4503b以及掃描線驅動電 路4504a、4504b與塡料4507 —起被第一基板4501、密 "94 - 201123309 封材料4505和第二基板4506所密封。像這樣,爲了不暴 露於空氣,較佳使用高氣密性且少漏氣的保護薄膜(|占合_ 薄膜、紫外線固化樹脂薄膜等)、覆蓋材料而進·行封裝( 密封)。 此外,設置在第一基板4501之上的像素部4502、信 號線驅動電路45〇3a、4503b及掃描線驅動電路45 04a、 4504b包括多個薄膜電晶體。在圖11B中例示包括在像素 部4502中的薄膜電晶體4510和包括在信號線驅動電路 4503a中的薄膜電晶體4509。 作爲薄膜電晶體4509、4510,可以使用實施例模式1 ' 2、5及6所示之包括氧化物半導體層的可靠性高的薄 膜電晶體。此外,作爲驅動電路用薄膜電晶體4509,可 以使用實施例模式1、2、5及6所示的薄膜電晶體260、 245、270。作爲像素用薄膜電晶體4510,可以使用薄膜 電晶體 420、448、220、280、290。在本實施例模式中, 薄膜電晶體4509、4510是η通道薄膜電晶體。 在絕緣層4544之上,在與用於驅動電路的薄膜電晶 體4509的氧化物半導體層的通道形成區相重疊的位置上 設置有導電層4540。藉由在與氧化物半導體層的通道形 成區相重疊的位置上設置導電層4540,可以降低ΒΤ測試 前後的薄膜電晶體4509的臨界電壓的變化量。另外,導 電層45 40的電位可以與薄膜電晶體45 09的閘極電極層相 同或不同,並且也可以將導電層4540用作爲第二閘極電 極層。另外,導電層4540的電位可以是GND、0 V或浮 -95 - 201123309 動狀態。 在薄膜電晶體4509之上形成有用作爲通道保護層的 絕緣層454 1 a和覆蓋氧化物半導體層的疊層的邊緣部(包 括側面)的絕緣層454 1 b。同樣地,薄膜電晶體4510係 形成有用作爲通道保護層的絕緣層4542a和覆蓋氧化物半 導體層的疊層的邊緣部(包括側面)的絕緣層4 5 42b。 作爲覆蓋氧化物半導體層的疊層的邊緣部(包括側面 )的氧化物絕緣層的絕緣層4541b、4542b使閘極電極層 與形成在其上方或周邊的佈線層(源佈線層或電容器佈線 層等)之間的距離變大而可以實現寄生電容的降低。絕緣 層4541a、 4541b、 4542a、 4542b藉由與實施例模式 1所 示之氧化物絕緣層426a、426b相同的材料及方法所形成 ,即可。另外,爲了減少薄膜電晶體的表面凹凸不平,採 用使用用作爲平坦化絕緣膜的絕緣層4543覆蓋的結構。 在此,使用實施例模式1並藉由濺射法來形成氧化矽膜作 爲絕緣層 4541a、 4541b、 4542a、 4542b。 另外,在絕緣層4541a、 4541b、 4542a、 4542b之上 形成有絕緣層4 5 4 3。絕緣層4 5 4 3可以使用與實施例模式 1所示的保護絕緣層403相同的材料及相同的方法來形成 。在此’藉由RF濺射法來形成氮化矽膜作爲絕緣層4543 〇 另外,形成絕緣層4544作爲平坦化絕緣膜。絕緣層 4544使用與實施例模式!所示之平坦化絕緣層4〇4同樣 的材料及方法來形成,即可。在此,作爲絕緣層4544, -96- 201123309 使用丙烯酸樹脂。 在本實施例模式中,也可以使用氮化物絕緣膜一起圍 繞像素部中的多個薄膜電晶體。可以採用如下結構:使用 氮化物絕緣膜作爲絕緣層4 5 43和閘極絕緣層’並且如圖 1 1 A和圖1 1 B所示那樣以至少圍繞主動矩陣基板的像素部 的邊緣的方式設置絕緣層4543與閘極絕緣層接觸區域。 根據該製程,可以防止來自外部的水分的侵入。另外’即 使在將裝置作爲半導體裝置,如作爲顯示裝置而完成之後 ,也可以長期防止來自外部的水分的侵入,所以能夠提高 裝置的長期可靠性。 此外,附圖標記45 1 1相當於發光元件,發光元件 45 11所具有的作爲像素電極的第一電極層45 17與薄膜電 晶體45 1 0的源極電極層或汲極電極層電連接。注意’雖 然發光元件45 11的結構是第一電極層4517、電場發光層 4512、第二電極層4513的疊層結構,但是不侷限於所示 出的結構。可以根據從發光元件45 1 1得到的光的方向等 適當地改變發光元件4 5 1 1的結構。 使用有機樹脂膜、無機絕緣膜或聚矽氧烷來形成分隔 壁4520。特別較佳的是,使用感光材料,在第一電極層 45 1 7之上形成開口部,以便將該開口部的側壁形成爲具 有連續的曲率的傾斜面。 電場發光層4512既可以由單層所構成’又可以由多 個層的疊層所構成。 也可以在第二電極層4513及分隔壁4520之上形成保 -97- 201123309 護膜’以防止氧、氫、水分、二氧化碳等侵入到發光 4511中。作爲保護膜,可以形成氮化矽膜、氮氧化 、DLC膜等。 另外,供應到信號線驅動電路4 5 0 3 a、4 5 0 3 b、 線驅動電路4504a、450 4b或像素部4502的各種信號 位是從F P C 4 5 1 8 a、4 5 1 8 b所供應的。 連接端子電極4515係由與發光元件4511所具有 一電極層4517相同的導電膜所形成,並且端子電極 係由與薄膜電晶體4509、4510所具有的源極電極層 極電極層相同的導電膜所形成。 連接端子電極4515藉由各向異性導電膜4519而 連接到FPC 4518a所具有的端子。 位於從發光元件4511的發光的方向上的第二 4 5 06需要具有透光性。在此情況下,使用如玻璃板 膠板、聚酯薄膜或丙烯酸樹脂薄膜等的具有透光性的 〇 此外’作爲塡料4507,除了氮或氬等的惰性氣 外’還可以使用紫外線固化樹脂或熱固性樹脂。可以 PVC (聚氯乙烯)、丙烯酸樹脂、聚醯亞胺、環氧樹 矽酮樹脂、PVB (聚乙烯醇縮丁醛)或EVA (乙烯-乙烯酯)。例如’作爲塡料使用氮即可。 另外’若有需要,也可以在發光元件的發射面上 地設置諸如偏光片、圓偏光片(包括橢圓偏光片)、 差板(λ/4片、λ/2片)、彩色濾光片等的光學薄膜 矽膜 掃描 及電 的第 45 16 及汲 被電 基板 、塑 材料 體之 使用 脂、 醋酸 適當 相位 。另 -98 - 201123309 外,也可以在偏光片或圓偏光片上設置抗反射膜。例如, 可以進行抗眩光處理,該處理是能夠利用表面的凹凸不平 來擴散反射光並降低眩光的處理。 信號線驅動電路4503a、4503b及掃描線驅動電路 45 04a、45 04b也可以作爲在另行準備的基板之上由單晶 半導體膜或多晶半導體膜所形成的驅動電路而被安裝。此 外,也可以另行僅形成信號線驅動電路或其一部分、或者 掃描線驅動電路或其一部分而被安裝。據此,不侷限於圖 1 1 A和1 1 B的結構。 藉由上述步驟,可以製造作爲半導體裝置的可靠性高 的發光顯示裝置(顯示面板)。 本實施例模式可以與實施例模式1至4及6至8所記 載的結構適當地組合而實施。 實施例模式1 2 本發明說明書所揭示的半導體裝置可以被使用於電子 紙。電子紙可以被使用於顯示資訊的所有領域的電子設備 。例如,可以將電子紙使用於電子書閱讀器、海報、電車 等的交通工具的車廂廣告、信用卡等的各種卡片中的顯示 等。圖20示出電子設備的一個例子。 圖20示出電子書閱讀器的一個例子。例如’電子書 閱讀器2700係由兩個殼體,即殼體270 1及殼體2703所 構成。殼體2701及殻體2703係藉由軸部2711而被形成 爲一體,並且可以以該軸部27 1 1爲軸而進行開閉動作。 -99- 201123309 藉由該結構’可以進行如紙的書籍那樣的動作。 殼體2701係組裝有顯示部2705’並且殼體2703係 組裝有顯示部27〇7。顯示部2705及顯示部27 07的結構 既可以是顯示一個畫面的結構’又可以是顯示不同畫面的 結構。藉由採用顯示不同的畫面的結構,例如可以在右邊 的顯示部(圖20中的顯示部2705)中顯示文章,並且在 左邊的顯示部(圖20中的顯示部2 7〇7 )中顯示影像。 此外,在圖20中示出殻體270 1係具備有操作部等的 例子。例如,在殻體270 1中具備有電源272 1、操作鍵 2723、揚聲器2725等。利用操作鍵2723可以翻頁。另外 ,也可以採用在與殼體的顯示部同一面上具備有鍵盤、指 向裝置等的結構。另外,也可以採用在殼體的背面或側面 具備有外部連接端子(耳機端子、USB端子或可以與AC 轉接器及USB電纜等各種電纜連接的端子等)、記錄媒 體插入部等的結構。再者,電子書閱讀器2700也可以具 有電子詞典的功能。 此外’電子書閱讀器2700也可以採用以無線方式來 收發資訊的結構。還可以採用以無線方式而從電子書籍伺 月艮器購買所想要的書籍資料等並下載的結構。 實施例模式13 #發明說明書所揭示的半導體裝置可以被應用於各種 ^ + ¾備(也包括遊戲機)。作爲電子設備,例如可以舉 tB :電;視裝置(也稱爲電視或電視接收機);用於電腦等 -100- 201123309 的監視器;如數位相機、數位攝像機等影像拍攝裝置;數 位相框;移動式電話機(也稱爲移動式電話、移動式電話 裝置):可攜式遊戲機;可攜式資訊終端;聲音再現裝置 ;彈珠機等大型遊戲機等。 圖21A示出電視裝置的一個例子。在電視裝置9600 中,殼體960 1係組裝有顯示部9603。利用顯示部9603 可以顯示影像。此外,在此示出利用支架9605以支撐殼 體9 6 0 1的結構。 可以藉由利用殻體9 6 0 1所具備的操作開關、另行提 供的遙控器9610以進行電視裝置9600的操作。藉由利用 遙控器9610所具備的操作鍵9609,可以進行頻道及音量 的操作,並可以對在顯示部9603上顯示的影像進行操作 。此外,也可以採用在遙控器9610中設置顯示從該遙控 器9610輸出的資訊的顯示部9607的結構。 另外’電視裝置9600採用具備有接收機、數據機等 的結構。藉由利用接收機,可以接收一般的電視廣播。再 者’藉由數據機連接到有線或無線方式的通信網路,可以 進行單向(從發送者到接收者)或雙向(在發送者和接收 者之間或在接收者之間等)的資訊通信。 圖2 1 B示出數位相框的一個例子。例如,在數位相框 9700中’殻體97〇1係組裝有顯示部97〇3。顯示部97〇3 可以顯示各種影像,例如藉由顯示使用數位相機等所拍攝 到的影像資料’可以發揮與一般的相框同樣的功能。 另外’數位相框9700採用具備有操作部、外部連接 -101 - 201123309 端子(USB端子、可以與USB電纜等 端子等)、記錄媒體插入部等的結構。 組裝到與顯示部相同面上,但是藉由將 面上來提高設計性,所以是較佳的。例 框的記錄媒體插入部插入儲存有由數位 像資料的記憶體並提取影像資料,然後 像資料顯示於顯示部9703上。 此外,數位相框9700也可以採用 發資訊的結構。也可以採用以無線的方 影像資料並進行顯示的結構。 圖2 2A示出一種可攜式遊戲機,它 體9891的兩個殼體所構成,並且藉由3 開閉地連接。殼體98 8 1係安裝有顯示; 989 1係安裝有顯示部9 8 83。另外,圖 遊戲機還具備有揚聲器部9884、記錄矣 LED燈9890、輸入單元(操作鍵9885 感測器9 8 8 8 (包括測定如下因素的功 位置、速度、加速度、角速度、轉速、 、溫度、化學物質、聲音、時間、硬度 壓、電力、輻射線、流量、濕度、傾斜 紅外線)以及麥克風9 8 8 9 )等。當然 結構不侷限於上述結構,只要採用至少 所揭示之半導體裝置的結構即可,並且 置有其他附屬設備的結構。圖22A所 的各種電纜連接的 這種結構也可以被 它設置在側面或背 如,可以對數位相 相機所拍攝到的影 可以將所提取的影 以無線的方式來收 式來提取所想要的 ί由殼體988 1和殼 I接部9 893而可以 部98 82,並且殼體 22Α所示的可攜式 菜體插入部9886、 、連接端子9887、 能:力量、位移、 距離、光、液、磁 、電場、電流、電 度、振動、氣味或 ,可攜式遊戲機的 具備本發明說明書 可以採用適當地設 示的可攜式遊戲機 -102- 201123309 具有如下功能:讀出儲存在記錄媒體中的程式或資料並將 它顯示在顯示部上的功能;以及藉由與其他可攜式遊戲機 來進行無線通信而實現資訊共用的功能。另外,圖22A 所示的可攜式遊戲機所具有的功能不侷限於此,而可以具 有各種各樣的功能。 圖22B示出大型遊戲機的一種的投幣機的一個例子。 在投幣機9900的殼體9901中安裝有顯示部9903。另外 ,投幣機9900還具備如起動手柄、停止開關等的操作單 元、投幣口、揚聲器等。當然,投幣機99 00的結構不侷 限於此,只要採用至少具備本發明說明書所揭示之半導體 裝置的結構即可。因此,可以採用適當地設置有其他附屬 設備的結構。 圖23A是示出可攜式電腦的一個例子的立體圖。 在圖23A所示的可攜式電腦中,當將連接上部殼體 93 0 1與下部殼體93 02的鉸鏈裝置係設置成關閉狀態時, 可以使具有顯示部9303的上部殼體930 1與具有鍵盤 93 04的下部殻體93 02處於重疊狀態,而便於攜帶,並且 ,當使用者利用鍵盤來進行輸入時,將鉸鏈裝置設置成打 開狀態,而可以看著顯示部93 03以進行輸入操作。 另外,下部殼體93 02除了鍵盤93 04之外還包括進行 輸入操作的指向裝置9306。另外,當顯示部93 03爲觸摸 輸入面板時,可以藉由觸摸顯示部的一部分來進行輸入操 作。另外,下部殻體9 3 02還包括CPU、硬碟等的計算功 能部。此外,下部殼體93 02還具有用來插入其他的裝置 -103- 201123309 ,例如符合USB的通信標準的通信電纜的外部 9305。 在上部殼體93 01中還具有藉由使它滑動到上 9301的內部而可以被收納的顯示部9307,因此 寬的顯示畫面。另外,使用者可以調節可以被收納 部93 07的畫面的方向。另外,當可以收納的顯示 爲觸摸輸入面板時,藉由觸摸可以被收納的顯示部 分來可以進行輸入操作》 顯示部93 03或可以被收納的顯示部9307使用 顯示面板、有機發光元件或無機發光元件等的發光 板等的影像顯示裝置。 另外,圖23A的可攜式電腦係安裝有接收機 可以接收電視廣播並將影像顯示於顯示部上。另外 者可以在連接上部殻體9301與下部殼體9302的鉸 係處於關閉狀態的狀態下,藉由滑動顯示部9 3 0 7 整個面露出並調整畫面角度來觀看電視廣播。此時 鉸鏈裝置設置成打開狀態以使顯示部93 03進行顯 僅啓動只顯示電視廣播的電路,所以可以將耗電量 最少,這對於電池容量有限的可攜式電腦而言是十 的。 另外,圖23B是示出像手錶一樣能夠戴在使用 臂上的移動式電話的一個例子的立體圖。 該移動式電話包括:至少包括具有電話功能的 置及電池的主體:用來將主體戴在手臂上的帶部 連接埠 部殼體 以實現 的顯示 部 9307 的一部 如液晶 顯示面 等,而 ,使用 鏈裝置 而使其 ,不將 示,而 控制爲 分有利 者的手 通信裝 9204 ; -104- 201123309 調節帶部與手臂的固定狀態的調節部9205;顯 ;揚聲器9207;以及麥克風9208。 另外,主體具有操作開關92 03,該操作開 以爲電源開關、顯示轉換開關、攝像開始指示開 按一下就可以啓動網路的程式的開關等,並且可 對應各種功能。 藉由用手指或輸入筆等觸碰顯示部920 1; 開關9203 ;或者對麥克風9208輸入聲音來進行 電括的輸入操作。另外,在圖23B中,示出顯示 920 1上的顯示按鈕9202,藉由用手指等觸碰該 9202來可以進行輸入。 另外,主體具有拍攝裝置部9206,該拍 92 06具有將藉由攝影透鏡成像的物體影像轉換 頻信號的攝影單元。另外,也可以不特別設置拍 〇 另外,圖2 3 B所示的移動式電話係安裝有電 接收機等,而可以接收電視廣播並將影像顯示 920 1上,並且它還具有記憶體等的儲存裝置等 將電視廣播錄像到記憶體中。此外,圖2 3 B所示 電話還可以具有能夠收集GP S等的位置資訊的攻 顯示部920 1使用如液晶顯示面板、有機發 無機發光元件等的發光顯示面板等的影像顯示裝 圖2 3 B所示的移動式電話爲小型且重量輕,所以 量有限,因而較佳將能夠使用低耗電量進行驅動 呑部9201 | 9203 可 關、或者 以利用其 操作操作 該移動式 在顯示部 顯示按鈕 攝裝置部 爲電子視 攝裝置部 視廣播的 於顯示部 ,而可以 的移動式 I ft 。 光元件或 置。由於 其電池容 的面板用 -105- 201123309 作爲用於顯示部9201的顯示裝置。 另外,雖然在圖23B中示出戴在“手臂”上的方式的電 子裝置,但是不侷限於此’只要是具有能夠攜帶的形狀的 即可。 實施例模式14 在本實施例模式中,作爲半導體裝置的一個實施例, 使用圖24至圖35說明具有實施例模式1、2、5及6所示 的薄膜電晶體的顯示裝置的例子。在本實施例模式中,使 用圖24至圖3 5說明作爲顯示元件而使用液晶元件的液晶 顯示裝置的例子。作爲用於圖24至圖35的液晶顯示裝置 的TFT 62 8、629,可以使用實施例模式1、2、5及6所 示的薄膜電晶體,並且該TFT 62 8、629是可以藉由實施 例模式1、2、5及6所示的步驟同樣地製造的電特性及可 靠性高的薄膜電晶體。TFT 628具有通道保護層608,並 且TFT 629具有通道保護層611,並且該TFT 628、629 是將半導體膜用作爲通道形成區的反交錯型薄膜電晶體。 首先,對VA (垂直對準)型液晶顯示裝置進行描述 。VA是指一種控制液晶顯示面板的液晶分子的排列的方 式。VA型液晶顯示裝置具有在沒有施加電壓時液晶分子 朝垂直於面板表面的方向排列的方式。在本實施例模式中 ’特別是,將像素分成多個區域(子像素),並分別將分 子朝不同的方向推倒。這稱爲多域(multi-domain)化、 或者多域設計。在下面的說明中,對考慮多域設計的液晶 -106- 201123309 顯示裝置進行說明。 圖25及圖26分別示出像素電極及對置電極。 是形成像素電極的基板側的平面圖,並且將沿圖中 虛線E-F的剖面結構示出於圖24。另外,圖26是 置電極的基板側的平面圖。下面,參照這些附圖進 圖24示出基板600和對置基板601重疊且注 晶的狀態,在該基板6 0 0之上形成有T F T 6 2 8、ί 628連接的像素電極層624以及儲存電容器部630 該對置基板601之上形成有對置電極層640等。 在對置基板601之上,在彩色膜636和對置 640上係形成有突起部6Μ。在像素電極層624之 有對準膜648,同樣地在對置電極層640及突起部 也形成有對準膜646。在基板600與對置基板601 形成有液晶層6 5 0。 在基板600之上形成有TFT 628、與TFT 628 像素電極層624以及儲存電容器部63 0。像素電極 藉由接觸孔623而被連接到佈線618,該接觸孔分 :覆蓋TFT 628、佈線618及儲存電容器部630的 620 ;以及覆蓋絕緣膜620的絕緣膜622。作爲TFT 可以適當地使用實施例模式1、2、5及6所示的薄 體。另外,儲存電容器部63 0係由與TFT 628的閘 602同時形成的第一電容器佈線604、閘極絕緣膜 及與佈線616及618同時形成的第二電容器佈線61 圖25 所示的 形成對 行說明 入有液 每 TFT ,並在 電極層 上形成 644上 之間係 連接的 層6 2 4 別貫穿 絕緣膜 628, 膜電晶 極佈線 606以 7所構 -107- 201123309 成。 藉由像素電極層624'液晶層650以及對置 640重叠,以形成液晶元件。 圖25示出基板600之上的平面結構。像素 624使用實施例模式1所示的材料來予以形成。在 極層624中設置有狹縫625。狹縫625被使用來控 對準。 圖25所示的TFT 629、與TFT 629連接的像 層626及儲存電容器部631可以分別與TFT 628、 極層624及儲存電容器部630同樣地形成。TFT TFT 629都被連接到佈線616。該液晶面板的像素 素電極層624及像素電極層626所構成。像素電極 及像素電極層626是子像素。 圖26示出對置基板側的平面結構。在遮光膜 上係形成有對置電極層640。對置電極層640較佳 像素電極層624同樣的材料來予以形成。在對置 640之上係形成有用來控制液晶對準的突起部644 ,圖26使用虛線來表示形成在基板600之上的像 層624及像素電極層626,並示出對置電極層640 電極層624及像素電極層626重疊配置的樣子。 圖27示出該像素結構的等效電路。TFT 62S ; 629都被連接到閘極佈線602和佈線6 1 6。在此情 藉由使電容器佈線604的電位和電容器佈線605的 同,可以使液晶元件6 5 1和液晶元件6 5 2進行不同 電極層 電極層 像素電 制液晶 素電極 像素電 62 8和 係由像 層6 2 4 63 2之 使用與 電極層 。另外 素電極 與像素 和 TFT 況下, 電位不 的操作 -108- 201123309 。也就是說,藉由分別控制電容器佈線604和電容器佈線 605的電位,以精密地控制液晶的對準並擴大視角。 當對設置有狹縫62 5的像素電極層624施加電壓時, 在狹縫625附近發生電場的畸變(傾斜電場)。藉由互相 咬合地配置所述狹縫62 5和對置基板601側的突起部644 ,有效地產生傾斜電場來控制液晶的對準,因而根據其位 置使液晶具有彼此不同的對準方向。也就是說,藉由進行 多象限化來擴大液晶顯示面板的視角。 接著,參照圖28至圖31說明與上述不同的VA型液 晶顯示裝置。 圖2 8及圖2 9示出V A型液晶顯示面板的像素結構。 圖29是基板600的平面圖,而圖28示出沿圖中所示的虛 線Y - Z的剖面結構。 在該像素結構中,一個像素具有多個像素電極,並且 各像素電極被連接到TFT。各TFT係藉由不同閘極信號 來予以驅動。也就是說,在以多象限方式設計的像素中, 獨立地控制施加到各像素電極的信號。 像素電極層624在分別貫穿絕緣層620及絕緣膜622 的接觸孔623中使用佈線618而被連接到TFT 62 8。另外 ,像素電極層626在分別貫穿絕緣層620及絕緣膜622的 接觸孔627中使用佈線619而被連接到TFT 629。TFT 6 2 8的閘極佈線6 0 2和T F T 6 2 9的閘極佈線6 0 3彼此分離 ,以便能夠提供不同的閘極信號。另一方面,TFT 628和 TFT 629共通使用用作爲資料線的佈線616。TFT 628和 -109- 201123309 TFT 629可以適當地使用實施例模式1、2、5及6所示的 薄膜電晶體。另外,在閘極佈線602、閘極佈線603及電 容器佈線690之上形成有閘極絕緣膜606。 像素電極層624和像素電極層626具有不同的形狀, 並且被狹縫625所彼此分離。像素電極層626被形成爲圍 繞呈V字狀擴展的像素電極層624的外側。藉由使用TFT 628及TFT 629而使施加到像素電極層624和像素電極層 626的電壓不相同,以控制液晶的對準。圖3 1示出該像 素結構的等效電路。TFT 62 8係連接到閘極佈線602,而 TFT 62 9係連接到閘極佈線603。另外,TFT 62 8和TFT 629都與佈線6 1 6連接。藉由對閘極佈線602和閘極佈線 603提供不同的閘極信號,可以使液晶元件651和液晶元 件652的操作互不相同。也就是說,藉由單獨地控制TFT 628和TFT 629的操作,能夠對液晶元件651和液晶元件 652的液晶對準進行精密地控制,因而可以擴大視角。 在對置基板601之上形成有彩色膜636、對置電極層 640。此外,在彩色膜636和對置電極層640之間形成有 平坦化膜63 7,以防止液晶對準的錯亂。圖3 0示出對置 基板側的結構。不同的像素之間共同使用對置電極層640 ,該對置電極層640係形成有狹縫641。藉由互相咬合地 配置所述狹縫641與像素電極層624及像素電極層626側 的狹縫625,可以有效地產生傾斜電場來控制液晶的對準 。據此,可以根據其位置而使液晶具有彼此不同的對準方 向,因而擴大視角。另外,圖30使用虛線表示形成在基 -110- 201123309 板600之上的像素電極層624及像素電極層626,並示出 對置電極層640與像素電極層624及像素電極層626重疊 配置的樣子。 在像素電極層624及像素電極層626之上係形成有對 準膜648 ’同樣地在對置零極層640之上也形成有對準膜 646。基板600與對置基板601之間係形成有液晶層650 。另外,藉由像素電極層624、液晶層650和對置電極層 640相重疊’以形成第一液晶元件6 5 1。另外,藉由像素 電極層626、液晶層650和對置電極層640相重疊,以形 成第二液晶元件652。另外,圖28至圖3 1所說明的顯示 面板的像素結構採用在一個像素中設置有第一液晶元件和 第二液晶兀件的多象限結構。 接著,說明水平電場方式的液晶顯示裝置。水平電場 方式是指藉由對單元內的液晶分子沿水平方向施加電場來 驅動液晶而顯示灰度的方式。藉由水平電場方式,可以使 視角增大到大約1 8 0度。以下,對採用水平電場方式的液 晶顯示裝置進行說明。 圖32示出將基板600和對置基板601重疊並注入有 液晶的狀態,在該基板6 0 0之上係形成有電極層6 0 7、 TFT 6M及與TFT 6W連接的像素電極層624。在對置基 板601之上係形成有彩色膜636以及平坦化膜637等。另 外’不在對置基板6 0 1側設置對置電極。此外,在基板 600和對置基板601之間隔著對準膜646及對準膜648而 形成有液晶層6 5 0。 -111 - 201123309 在基板600之上,形成有電極層607以及與電 6 07連接的電容器佈線6 04及TFT 628。電容器佈線 可以與TFT 628的閘極佈線602同時形成。TFT 628 使用實施例模式1、2、5和6所示的薄膜電晶體。電 607可以使用與實施例模式1所示的像素電極層相同 料。另外,電極層607形成爲大致分割成像素形狀的 。另外,在電極層607及電容器佈線604之上形成閘 緣膜6 0 6 ^ 在閘極絕緣膜606之上形成TFT 628的佈線61 6 1 8。佈線6 1 6是在液晶顯示面板中傳送視頻信號的 線,並是沿一個方向延伸的佈線,並且佈線61 6與 628的源極區或汲極區連接而用做爲源極及汲極的其 個電極。佈線618是用做爲源極區及汲極區之另一個 且與像素電極層624連接的佈線。 在佈線6 1 6及佈線6 1 8之上形成絕緣膜620。另 在絕緣膜620之上形成藉由形成於絕緣膜620中的接 6 2 3而被連接到佈線6 1 8的像素電極層6 2 4。像素電 624使用與實施例模式1所示的像素電極層相同的材 形成。 如上所述,在基板600之上形成TFT 628以及與 628連接的像素電極層624。再者,儲存電容器係形 電極層607和像素電極層624之間。 圖33是說明像素電極層的結構的平面圖。圖32 對應於圖3 3所示的虛線〇 - p的剖面結構。在像素電 極層 604 可以 極層 的材 形狀 極絕 6及 資料 TFT 中一 電極 外, 觸孔 極層 料所 TFT 成在 示出 極層 -112- 201123309 624中設置狹縫625。該狹縫625被使用來控制液晶的對 準。在此情況下,電場在電極層607和像素電極層624之 間發生。在電極層607和像素電極層624之間係形成有閘 極絕緣膜606,但是閘極絕緣膜606的厚度爲50 nm至 2 00 nm,該厚度與2 μιη至10 μπι的液晶層的厚度相比而 係充分薄的,因此在實際上在平行於基板600的方向(水 平方向)上發生電場。該電場控制液晶的對準。藉由利用 該大致平行於基板的方向的電場使液晶分子水平地旋轉。 在此情況下,由於液晶分子在任何狀態下均爲水平,所以 觀看角度導致的對比度等的影響很少,因而擴大視角。而 且,電極層607和像素電極層624都是透光電極,因此可 以提高孔徑比。 接著,說明水平電場方式的液晶顯示裝置的另一例。 圖34及圖35示出IPS型液晶顯示裝置的像素結構。 圖35是平面圖,而圖34示出沿圖35中所示的虛線V-W 的剖面結構。下面,參照上述兩個附圖進行說明。 圖34示出基板600與對置基板601相重疊且注入有 液晶的狀態,在該基板6 0 0之上係形成有T F T 6 2 8及與 TFT 62 8連接的像素電極層624。在對置基板601之上係 形成有彩色膜6 3 6、平坦化膜63 7等。另外,不在對置基 板601側設置對置電極層。在基板600和對置基板601之 間隔著對準膜646及對準膜648而形成有液晶層650。 在基板600之上形成共同電位線609及TFT 62 8。共 同電位線6 0 9可以與T F T 6 2 8的閘極佈線6 0 2同時被形成 -113- 201123309 。TFT 628使用實施例模式1、2、5及6所示的薄膜電晶 體。 TFT 62 8的佈線616及佈線618係形成在閘極絕緣膜 606之上。佈線6 1 6是在液晶面板中傳送視頻信號的資料 線,並是沿一個方向延伸的佈線,並且佈線6 1 6與T F T 628的源極區或汲極區連接而用做爲源極及汲極的其中— 個電極。佈線618用做爲源極及汲極的另一個電極,並且 佈線6 1 8是與像素電極層624相連接的佈線。 在佈線616及佈線618之上形成絕緣膜620。另外, 在絕緣膜62〇之上形成藉由形成在絕緣膜620中的接觸孔 623而被連接到佈線618的像素電極層624。像素電極層 624使用與實施例模式1所示的像素電極層同樣的材料所 形成。如圖35所示,像素電極層624以與在形成共同電 位線60 9的同時形成的梳形電極形成水平電場的方式而被 形成。並且,像素電極層624的梳齒部分與在形成共同電 位線609的同時形成的梳形電極互相咬合。 當在施加到像素電極層624的電位和共同電位線609 的電位之間產生電場時,藉由該電場來控制液晶的對準。 藉由利用該大致平行於基板的方向的電場而使液晶分子水 平地旋轉。在此情況下,由於液晶分子在任何狀態下也處 於水平,所以觀看角度導致的對比度等的影響很少.,因而 視角擴大。 如上所述,在基板600之上形成TFT 628以及與TFT 628相連接的像素電極層624。另外,儲存電容器係藉由 -114- 201123309 在共同電位線6 0 9和電容器電極ό 1 5之間設置聞極絕緣膜 606而被形成。電容器電極615和像素電極層624藉由接 觸孔63 3而相連接。 藉由上述步驟可以製造作爲顯示裝置的液晶顯示裝置 。本實施例模式的液晶顯示裝置是孔徑比高的液晶顯示裝 置。 實施例模式1 5 當液晶顯示面板的尺寸超過10英寸、60英寸、甚至 是1 20英寸時,具有透光性的佈線的佈線電阻有可能變成 問題,所以在本實施例模式中舉出使用金屬佈線作爲閘極 佈線的一部分來降低佈線電阻的例子。 另外,在圖36Α中與圖3Α相同的部分使用相同的符 號,所以省略對相同部分的詳細說明。另外,本實施例模 式可以應用於實施例模式1所示的主動矩陣基板。 圖3 6Α和36Β是將金屬佈線用作爲驅動電路的薄膜 電晶體的閘極電極層的例子。在驅動電路中,閘極電極層 不侷限於具有透光性的材料。另外,爲了形成金屬佈線, 與實施例模式1及實施例模式2相比,光罩的數目增加。 在圖36Α中,驅動電路的薄膜電晶體260將第一金 屬佈線層242及層疊在其之上的第二金屬佈線層24 1用作 爲其閘極電極層。另外,第一金屬佈線層242可以使用與 第一金屬佈線層2 3 6相同的材料及相同的步驟來予以形成 。此外’第二金屬佈線層24 1可以使用與第二金屬佈線層 -115- 201123309 237相同的材料及相同的步驟來予以形成。 同樣,在圖36B中,驅動電路的薄膜電晶體270 一金屬佈線層244及層疊在其之上的第二金屬佈線層 用作爲其閘極電極層。另外,第一金屬佈線層244可 用與第一金屬佈線層236相同的材料及相同的步驟來 形成。此外,第二金屬佈線層243可以使用與第二金 線層23 7相同的材料及相同的步驟來予以形成。 另外,當將第一金屬佈線層242和導電層267電 時,較佳的是用以防止第一金屬佈線層242氧化的第 屬佈線層241爲氮化金屬膜。同樣,當將第一金屬佈 244和導電層277電連接時,較佳的是用以防止第一 佈線層244氧化的第二金屬佈線層243爲氮化金屬膜 首先,在基板200之上形成能夠耐受用於脫水化 氫化的第一加熱處理的耐熱性導電材料膜(厚度爲從 nm 到 5 0 0 nm )。 在本實施例模式中,形成厚度爲370 nm的鎢膜 度爲5 0 nm的氮化鉅膜。雖然這裏將氮化鉬膜和鎢膜 層用作爲導電膜,但不侷限於此。導電膜還可以使用 Ta、W、Ti、Mo、Al、Cu中的元素、以上述元素爲 的合金、組合上述元素的合金膜或以上述元素爲成分 化物來予以形成。耐熱性導電材料膜不侷限於含有上 素的單層,還可以採用兩層以上的疊層結構。 利用第一微影步驟來形成金屬佈線,並形成第一 佈線層236和第二金屬佈線層23 7、第一金屬佈線層 將第 243 以使 予以 屬佈 連接 二金 線層 金屬 〇 或脫 100 和厚 的疊 ίΒβ t±3 进目 成分 的氮 述元 金屬 -116- 242 201123309 和第二金屬佈線層24 1、第一金屬佈線層244和第二金屬 佈線層2 4 3。鎢膜及氮化鉬膜的蝕刻使用I C P (感應耦合 電漿)蝕刻法即可。可以利用ICP蝕刻法並藉由適當地調 節蝕刻條件(施加到線圈型電極的電力量、施加到基板側 的電極的電力量、基板側的電極溫度等)將膜蝕刻成所想 要的錐形形狀。藉由將第一金屬佈線層2 3 6和第二金屬佈 線層2 3 7形成爲錐形形狀,可以降低接觸其之上而形成的 具有透光性的導電膜的成膜不良。 接著,在形成具有透光性的的導電膜之後,利用第二 微影步驟來形成閘極佈線層2 3 8和薄膜電晶體2 2 0的閘極 電極層。具有透光性的導電膜使用實施例模式1記載的對 可見光具有透光性的導電材料。 另外,由於根據具有透光性的導電膜的材料,存在例 如當閘極佈線層2 3 8具有與第一金屬佈線層236或第二金 屬佈線層23 7接觸的介面時,由於後續的熱處理等形成氧 化膜而導致接觸電阻變高的可能,所以第二金屬佈線層 23 7較佳使用防止第一金屬佈線層23 6氧化的氮化金屬膜 〇 接著’在與實施例模式1相同的步驟中形成閘極絕緣 層、氧化物半導體層等。在之後的步驟中根據實施例模式 1製造主動矩陣型基板。 在圖36 A和36B中,雖然示出與第二金屬佈線層237 的一部分相重疊的閘極佈線層2 3 8,但是還可以使閘極佈 線層覆蓋整個第一金屬佈線層23 6及整個第二金屬佈線層 -117- 201123309 2 3 7。亦即,可以將第一金屬佈線層2 3 6及第二金屬佈線 層23 7稱爲用來降低閘極佈線層23 8的電阻的輔助佈線。 另外,在端子部中,其電位與閘極佈線相同的第一端 子電極形成在保護絕緣層203之上並與第二金屬佈線層 237電連接。從端子部引出的佈線也係由金屬佈線所形成 〇 另外,爲了降低非顯示區域部分的閘極佈線層、電容 器佈線層的佈線電阻,可以將金屬佈線,亦即,第一金屬 佈線層236及第二金屬佈線層237用作爲輔助佈線。 在本實施例模式中,使用金屬佈線的一部分來降低佈 線電阻,即使液晶顯示面板的尺寸超過1 〇英寸、60英寸 、甚至120英寸,也能夠實現顯示影像的高精細化及高孔 徑比。 【圖式簡單說明】 在附圖中: 圖1A至1C是示出本發明的一個實施例的平面圖及 剖面圖; 圖2A至2E是示出本發明的一個實施例的步驟的剖 面圖; 圖3A和3B是示出本發明的一個實施例的剖面圖; 圖4A1、4A2、4B1和4B2是示出本發明的一個實施 例的平面圖及剖面圖: 圖5A至5C是示出本發明的一個實施例的平面圖及 -118- 201123309 剖面圖; 圖6A和6B是示出本發明的一個實施例的剖面圖; 圖7A至7C是示出本發明的一個實施例的平面圖及 剖面圖; 圖8A至8E是示出本發明的一個實施例的步驟的剖 面圖; 圖9A和9B是說明半導體裝置的圖形; 圖10A1、10A2和10B是說明半導體裝置的圖形; 圖11A和11B是說明半導體裝置的圖形; 圖12是說明半導體裝置的像素等效電路的圖形; 圖13A至13C是說明半導體裝置的圖形; 圖14A和14B是說明半導體裝置的方塊圖的圖形; 圖15A和15B是說明信號線驅動電路的結構的圖形 以及說明其操作的時序圖; 圖16A至16D是示出移位暫存器的結構的電路圖; 圖17A和17B是說明移位暫存器的結構的電路圖及 說明其操作的時序圖; 圖18是說明半導體裝置的圖形; 圖19是說明半導體裝置的圖形; 圖20是不出電子書閱讀器的一個例子的外觀圖; 圖2 1 A和2 1 B是示出電視裝置及數位相框的例子的 外觀圖; 圖22A和22B是示出遊戲機的例子的外觀圖; 圖23 A和23B是示出可攜式電腦及移動式電話機的 -119- 201123309 一個例子的外觀圖; 圖24是說明半導體裝置的圖形; 圖25是說明半導體裝置的圖形; 圖26是說明半導體裝置的圖形; 圖27是說明半導體裝置的圖形; 圖28是說明半導體裝置的圖形; 圖29是說明半導體裝置的圖形; 圖30是說明半導體裝置的圖形; 圖31是說明半導體裝置的圖形; 圖32是說明半導體裝置的圖形; 圖33是說明半導體裝置的圖形; 圖34是說明半導體裝置的圖形; 圖35是說明半導體裝置的圖形; 圖36A和36B是說明半導體裝置的圖形。 【主要元件符號說明】 1 〇 :脈衝輸出電路 Π :佈線 1 2 :佈線 1 3 :佈線 1 4 :佈線 1 5 :佈線 21 :輸入端子 22 :輸入端子 -120- 201123309 23 :輸入端子 24 :輸入端子 2 5 :輸入端子 2 6 :輸出端子 2 7 :輸出端子 3 1 :電晶體 3 2 :電晶體 3 3 :電晶體 3 4 :電晶體 3 5 :電晶體 3 6 :電晶體 3 7 :電晶體 3 8 :電晶體 3 9 :電晶體 4 0 :電晶體 41 :電晶體 42 :電晶體 43 :電晶體 5 1 :電源線 5 2 :電源線 5 3 :電源線 6 1 :期間 62 :期間 200 :基板 201123309 2 0 2 :閘極絕緣層 203 :保護絕緣層 204 :平坦化絕緣層 2 〇 5 :共同電位線 206:共同電極層 207:氧化物半導體層 2 0 8 :氧化物絕緣層 2 0 9 :共同電位線 2 1 0 :輔助佈線 220 :薄膜電晶體 221 ··端子 222 :端子 223 :連接電極層 225 :導電層 226 :電極層 227:像素電極層 22 8 :輔助電極層 229 :輔助電極層 2 3 0 :電容器佈線層 23 1 :電容器電極 23 6 :金屬佈線層 2 3 7 :金屬佈線層 2 3 8 :閘極佈線層 241 :金屬佈線層 -122 201123309 2 4 2 :金屬佈線層 2 4 3 :金屬佈線層 2 4 4 :金屬佈線層 245 :薄膜電晶體 2 5 0 :電容器佈線層 251:氧化物半導體層 2 5 4 :源極佈線 2 5 5 :端子電極 2 5 6 :源極佈線 2 5 7 :端子電極 260 :薄膜電晶體 2 6 1 :閘極電極層 263 :通道形成區 2 6 4a :局電阻源極區 264b:局電阻汲極區 264c :區域 264d :區域 265a:源極電極層 265b:汲極電極層 2 66a :氧化物絕緣層 2 6 6b :氧化物絕緣層 2 6 7 :導電層 268 ( 268a、268b):輔助電極層 269 :輔助佈線 -123- 201123309 270 :薄膜電晶體 2 7 1 :閘極電極層 273 :通道形成區 2 7 4a ·筒電阻源極區 2 7 4b :高電阻汲極區 274c :區域 274d :區域 274e :區域 274f:區域 275a:源極電極層 275b:汲極電極層 2 7 6a:氧化物絕緣層 2 7 6b:氧化物絕緣層 277 :導電層 2 8 0 :薄膜電晶體 2 8 1 :閘極電極層 282a :閘極絕緣層 282b :閘極絕緣層 282c :閘極絕緣層 28 3 :通道形成區 2 8 4a :局電阻源極區 2 8 4 b :闻電阻汲極區 2 84c :區域 284d :區域 201123309 285a:源極電極層 285b:汲極電極層 2 8 6 a :氧化物絕緣層 2 8 6 b :氧化物絕緣層 29 0 :薄膜電晶體 2 9 1 :閘極電極層 2 9 2 a :閘極絕緣層 292b :閘極絕緣層 29 3 :通道形成區 294a:筒電阻源極區 294b:高電阻汲極區 294c :區域 294d :區域 294e :區域 2 94f :區域 295a:源極電極層 295b:汲極電極層 296a :氧化物絕緣層 2 9 6b ‘·氧化物絕緣層 400 :基板 4 0 2 :閘極絕緣層 403 :保護絕緣層 4〇4 :平坦化絕緣層 420 :薄膜電晶體 201123309 4 2 1 a :閘極電極層 421b :閘極電極層 422 :氧化物半導體層 423 :通道形成區 424a :高電阻源極區 4 2 4b :闻電阻汲極區 424c :區域 424d :區域 425a:源極電極層 425b:汲極電極層 4 2 6 a :氧化物絕緣層 42 6b :氧化物絕緣層 427:像素電極層 428 :金屬層 429 :氧化物半導體層 441 :接觸孔 442 :氧化物半導體層 448 :薄膜電晶體 5 8 0 :基板 5 8 1 :薄膜電晶體 5 8 3 :絕緣膜 5 8 5 :絕緣層 5 8 7 :電極層 5 8 8 :電極層 201123309 5 8 9 :球形粒子 590a:黑色區域 590b:白色區域 5 94 :空洞 5 95 :充塡材 596 :基板 6 0 0 :基板 6 0 1 :對置基板 6 02 :聞極佈線 6 0 3 :閘極佈線 6 04 :電容器佈線 6 0 5 :電容器佈線 6 0 6 :聞極絕緣膜 6 0 7 :電極層 608 :通道保護層 6 0 9 :共同電位線 6 1 1 :通道保護層 6 1 5 :電容器電極 6 1 6 :佈線 6 1 7 :電容器佈線 6 1 8 :佈線 6 1 9 :佈線 620 :絕緣膜 622 :絕緣膜 201123309 6 2 3 :接觸孔 624:像素電極層 625 :狹縫 626:像素電極層 627 :接觸孔
628 : TFT
629 : TFT 630 :儲存電容器部 63 1 :儲存電容器部 63 2 :遮光膜 6 3 3 :接觸孔 63 6 :彩色膜 63 7 :平坦化膜 640 :對置電極層 6 4 1 :狹縫 644 :突起部 646 :對準膜 648 :對準膜 650 :液晶層 6 5 1 :液晶兀件 6 5 2 :液晶兀件 690 :電容器佈線 2 6 0 0 :基板 260 1 :對置基板 201123309 2 6 0 2:密封材料 2 6 0 3 :像素部 2 6 04 :顯示元件 2 6 0 5 :著色層 2606 :偏光片 2607 :偏光片 2 6 0 8:佈線電路部 2609 :可撓性線路板 2 6 1 0 :冷陰極管 2 6 1 1 :反射板 2612 :電路基板 2 6 1 3 :擴散板 2700 :電子書閱讀器 270 1 :殼體 2703 :殼體 2705 :顯示部 2 7 07 :顯示部 2 7 1 1 :軸部 2 7 2 1 :電源 2723 :操作鍵 272 5 :揚聲器 4 0 0 1 :基板 4002 :像素部 4003 :信號線驅動電路 201123309
4 0 0 4 :掃描線驅動電路 4005:密封材料 4006 :基板 4 0 0 8 :液晶層 4010 :薄膜電晶體 401 1 :薄膜電晶體 4 0 1 3 :液晶元件 4015 :連接端子電極 4 0 1 6 :端子電極 4018: FPC 4019:各向異性導電膜 4 0 2 0:絕緣層 4 0 2 1 :絕緣層 4030:像素電極層 403 1 :對置電極層 403 2 :絕緣層 4 0 3 5 :間隔物 4040 :導電層 4 0 4 1 a :絕緣層 4 0 4 1 b :絕緣層 4042a:絕緣層 4042b:絕緣層 450 1 :基板 4502 :像素部 -130- 201123309 4 5 0 3 a :信號線驅動電路 4 5 0 3 b :信號線驅動電路 4 5 0 4 a :掃描線驅動電路 4504b :掃描線驅動電路 4 5 0 5 :密封材料 4506 :基板 4507 :充塡材 4509 :薄膜電晶體 4510 :薄膜電晶體 451 1 :發光元件 4 5 1 2 :電場發光層 4 5 13 :電極層 4515 :連接端子電極 4 5 1 6 :端子電極 4517:電極層
4518a : FPC
4518b : FPC 4519:各向異性導電膜 4 5 2 0 :分隔壁 4540 :導電層 4 5 4 1 a :絕緣層 4 5 4 1 b :絕緣層 4 5 4 2 a :絕緣層 4 5 4 2 b :絕緣層 -131 - 201123309 4 5 4 3 :絕緣層 4 5 4 4 :絕緣層 5300 :基板 5 3 0 1 :像素部 53 02 :掃描線驅動電路 5303:掃描線驅動電路 5 3 0 4 :信號線驅動電路 5305:時序控制電路 5 6 0 1 :移位暫存器 5 602 :切換電路 5603 :薄膜電晶體 5604 :佈線 5 6 0 5 :佈線 6013 :對置基板 6 4 0 0 :像素 640 1 :切換電晶體 6 4 0 2 :驅動電晶體 6403 :電容器 6404:發光元件 6 4 0 5 :信號線 6406 :掃描線 6407 :電源線
6408 :共同電極 700 1 :驅動 TFT -132- 201123309 7002 :發光元件 7003 :陰極 7004 :發光層 7005 :陽極 7008 :陰極 7 0 0 9 :分隔壁 7011:驅動 TFT 7012 :發光元件 7 0 13:陰極 701 4 :發光層 7015 :陽極 701 6 :遮罩膜 701 7 :導電膜 7018 :導電膜 7 0 1 9 :分隔壁
7 02 1 :驅動 TFT 7022 :發光元件 7023 :陰極 7024 :發光層 702 5 :陽極 702 7 :導電膜 702 8 :導電膜 7029 :分隔壁 9 2 0 1 :顯示部 201123309 9202 :顯示按鈕 9203 :操作開關 9 2 0 4 :帶部 9205 :調節部 9206 :拍攝裝置部 9207 :揚聲器 9208 :麥克 93 0 1 :上部殼體 9302 :下部殼體 93 03 :顯示部 9304 :鍵盤 93 05 :外部連接埠 9306 :指向裝置 93 07 :顯示部 9 6 0 0 :電視裝置 9601 :殼體 9603 :顯示部 9605 :支架 9607 :顯示部 9609 :操作鍵 9610 :遙控器 9 7 0 0 :數位相框 9701 :殼體 9 7 0 3 :顯不部 201123309 9 8 8 1 :殻體 98 8 2 :顯示部 9 8 8 3 :顯不部 98 84 :揚聲器部 98 8 5 :操作鍵 98 8 6 :記錄媒體插入部 98 8 7 :連接端子 98 8 8 :感測器 98 8 9 :麥克風 9890 : LED 燈 9891 :殼體 98 93 :連接部 9 9 0 0 :投幣機 9901 :殻體 9903 :顯示部 本發明說明書根據2009年7月31曰在日本專利局受 理的日本專利申請編號2009- 1 797 5 3而製作,所述申請內 容包括在本發明說明書中。 -135-

Claims (1)

  1. 201123309 七、申請專利範園: 1. 一種半導體裝置的製造方法,包括如下步驟: 形成閘極電極層; 在該閘極電極層之上形成閘極絕緣層; 在該閘極絕緣層之上形成金屬薄膜; 在該金屬薄膜之上形成氧化物半導體層; 對該金屬薄膜和該氧化物半導體層加熱,其中,使該 金屬薄膜的至少一部分氧化; 形成接觸於該氧化物半導體層的一部分且覆蓋該氧化 物半導體層的邊緣部及側面的氧化物絕緣層;以及 在該氧化物絕緣層之上形成源極電極層及汲極電極層 〇 2. 如申請專利範圍第1項的半導體裝置的製造方法 ’其中,在對該氧化物半導體層的加熱步驟與形成該氧化 物絕緣層的步驟之間’該氧化物半導體層並不接觸於空氣 〇 3. 如申請專利範圍第1項的半導體裝置的製造方法 ’還包括如下步驟:形成接觸於該氧化物絕緣層、該源極 電極層、該汲極電極層和該氧化物半導體層的保護絕緣層 ’其中’該保護絕緣層是藉由濺射法所形成的氮化矽膜或 氮化鋁膜。 4. 一種半導體裝置的製造方法,包括如下步驟: 形成閘極電極層; 在該閘極電極層之上形成閘極絕緣層; -136- 201123309 在該閘極絕緣層之上形成金屬薄膜; 在該金屬薄膜之上形成氧化物半導體層; 對該氧化物半導體層進行脫水化或脫氫化,並且使該 金屬薄膜氧化; 形成接觸於該氧化物半導體層的一部分且覆蓋該氧化 物半導體層的邊緣部及側面的氧化物絕緣層; 在該氧化物絕緣層之上形成源極電極層及汲極電極層 :以及 形成接觸於該氧化物絕緣層、該源極電極層、該汲極 電極層和該氧化物半導體層的保護絕緣層。 5. 如申請專利範圍第4項的半導體裝置的製造方法 ,其中,在對該氧化物半導體層進行脫水化或脫氫化的步 驟與形成該氧化物絕緣層的步驟之間,該氧化物半導體層 並不接觸於空氣。 6. 如申請專利範圍第4項的半導體裝置的製造方法 ’其中,該保護絕緣層是藉由濺射法所形成的氮化矽膜或 氮化鋁膜。 7·如申請專利範圍第1或4項的半導體裝置的製造 方法,其中,該氧化物絕緣層係藉由濺射法而被形成。 8 .如申請專利範圍第1或4項的半導體裝置的製造 方法,其中,該氧化物半導體層的該側面和該被氧化之金 屬薄膜的側面係隔著該氧化物絕緣層而和該源極電極層或 該汲極電極層相重疊。 9.如申請專利範圍第1或4項的半導體裝置的製造 -137- 201123309 方法,其中,該半導體裝置包括基板之上的閘極佈線層和 源極佈線層的佈線交叉部,其中,該閘極佈線層具有與該 閘極電極層相同的電位,其中,該源極佈線層具有與該源 極電極層相同的電位,且其中,在該佈線交叉部,該閘極 絕緣層和該氧化物絕緣層被設置在該閘極佈線層與該源極 佈線層之間。 10. 如申請專利範圍第1或4項的半導體裝置的製造 方法,其中,該閘極電極層的通道長度方向上的寬度小於 該氧化物半導體層的通道長度方向上的寬度。 11. 如申請專利範圍第1或4項的半導體裝置的製造 方法,其中,該閘極電極層的通道長度方向上的寬度大於 該氧化物半導體層的通道長度方向上的寬度,且其中,該 閘極電極層的側面係隔著該閘極絕緣層和該氧化物絕緣層 而和該源極電極層或該汲極電極層相重疊。 12. 如申請專利範圍第1或4項的半導體裝置的製造 方法,其中,該源極電極層及該汲極電極層係使用氧化銦 、氧化銦和氧化錫的合金、氧化銦和氧化鋅的合金和氧化 鋅中的任何一者而被形成。 13. 如申請專利範圍第1或4項的半導體裝置的製造 方法,其中,該氧化物絕緣層是藉由濺射法所形成的氧化 矽膜或氧化鋁膜。 I4·如申請專利範圍第1或4項的半導體裝置的製造 方法,其中,該金屬薄膜係使用銦、鋅、錫、鉬和鎢中的 任何一者而被形成。 -138- 201123309 15. —種半導體裝置,包括: 第一電晶體,包括: 包括第一氧化物半導體層和第二氧化物半導體層 的疊層,該疊層係隔著第一閘極絕緣層而和第一閘極電極 層相重疊; 第二電晶體,包括: 隔著第二閘極絕緣層而和第二閘極電極層相重疊 的第三氧化物半導體層, 其中,氧化物絕緣層覆蓋並接觸於該疊層的邊緣部及 側面, 且其中,電連接至該第二氧化物半導體層的源極電極 層及汲極電極層係設置在該氧化物絕緣層之上。 1 6 ·如申請專利範圍第1 5項的半導體裝置,還包括 接觸於該氧化物絕緣層、該源極電極層、該汲極電極層和 該疊層的保護絕緣層,其中,該保護絕緣層是藉由濺射法 所形成的氮化矽膜或氮化鋁膜。 I7·如申請專利範圍第15項的半導體裝置,其中, 該第一氧化物半導體層和該第二氧化物半導體層包括彼此 不相同的材料,且其中,該第二氧化物半導體層和該第三 氧化物半導體層包括相同的材料。 18·如申請專利範圍第15項的半導體裝置,還包括 電容器部, 其中,該電容器部包括: 電容器佈線; -139- 201123309 接觸於該電容器佈線的該第一閘極絕緣層;以及 接觸於該第一閘極電極層的電容器電極, 其中,該電容器電極係隔著該第一閘極絕緣層而和該 電容器佈線相重疊。 19. 如申請專利範圍第15項的半導體裝置,其中, 該疊層的該側面係隔著該氧化物絕緣層而和該源極電極層 或該汲極電極層相重疊。 20. 如申請專利範圍第15項的半導體裝置,還包括 基板之上的閘極佈線層和源極佈線層的佈線交叉部,其中 ,該閘極佈線層具有與該第一閘極電極層相同的電位,其 中,該源極佈線層具有與該源極電極層相同的電位,且其 中,在該佈線交叉部,該第一閘極絕緣層和該氧化物絕緣 層係設置在該閘極佈線層與該源極佈線層之間。 2 1 ·如申請專利範圍第1 5項的半導體裝置,其中, 該第一閘極電極層的通道長度方向上的寬度小於該第一氧 化物半導體層的通道長度方向上的寬度。 22. 如申請專利範圍第15項的半導體裝置,其中, 該第一閘極電極層的通道長度方向上的寬度大於該第一氧 化物半導體層的通道長度方向上的寬度,且其中,該第一 閘極電極層的側面係隔著該第一閘極絕緣層和該氧化物絕 緣層而和該源極電極層或該汲極電極層相重疊。 23. 如申請專利範圍第15項的半導體裝置,其中, 該源極電極層及該汲極電極層係使用氧化銦、氧化銦和氧 化錫的合金、氧化銦和氧化鋅的合金和氧化鋅中的任何一 -140- 201123309 者而被形成。 24 .如申請專利範圍第1 5項的半導體裝置,其中, 該氧化物絕緣層是藉由濺射法所形成的氧化矽膜或氧化鋁 膜。 -141 -
TW099123801A 2009-07-31 2010-07-20 半導體裝置及其製造方法 TWI508184B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009179753 2009-07-31

Publications (2)

Publication Number Publication Date
TW201123309A true TW201123309A (en) 2011-07-01
TWI508184B TWI508184B (zh) 2015-11-11

Family

ID=43529181

Family Applications (2)

Application Number Title Priority Date Filing Date
TW104126376A TWI619228B (zh) 2009-07-31 2010-07-20 半導體裝置及其製造方法
TW099123801A TWI508184B (zh) 2009-07-31 2010-07-20 半導體裝置及其製造方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW104126376A TWI619228B (zh) 2009-07-31 2010-07-20 半導體裝置及其製造方法

Country Status (4)

Country Link
US (4) US8420441B2 (zh)
JP (8) JP2011049549A (zh)
TW (2) TWI619228B (zh)
WO (1) WO2011013523A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9165947B2 (en) 2011-12-02 2015-10-20 Industrial Technology Research Institute Semiconductor device, TFT, capacitor and method of manufacturing the same
US9576982B2 (en) 2011-11-11 2017-02-21 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device, EL display device, and manufacturing method thereof

Families Citing this family (108)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102308405B (zh) 2009-02-10 2015-07-08 株式会社日本有机雷特显示器 发光元件、显示装置以及发光元件的制造方法
KR20110126594A (ko) 2009-02-10 2011-11-23 파나소닉 주식회사 발광 소자, 발광 소자를 구비한 발광 장치 및 발광 소자의 제조 방법
EP2256814B1 (en) 2009-05-29 2019-01-16 Semiconductor Energy Laboratory Co, Ltd. Oxide semiconductor device and method for manufacturing the same
KR101476817B1 (ko) 2009-07-03 2014-12-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 트랜지스터를 갖는 표시 장치 및 그 제작 방법
KR101857405B1 (ko) 2009-07-10 2018-05-11 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
WO2011013502A1 (en) 2009-07-31 2011-02-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
WO2011013522A1 (en) 2009-07-31 2011-02-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
CN105070761B (zh) 2009-07-31 2019-08-20 株式会社半导体能源研究所 显示装置
CN105097946B (zh) 2009-07-31 2018-05-08 株式会社半导体能源研究所 半导体装置及其制造方法
JP5437736B2 (ja) 2009-08-19 2014-03-12 パナソニック株式会社 有機el素子
TWI406415B (zh) * 2010-05-12 2013-08-21 Prime View Int Co Ltd 薄膜電晶體陣列基板及其製造方法
US8895375B2 (en) 2010-06-01 2014-11-25 Semiconductor Energy Laboratory Co., Ltd. Field effect transistor and method for manufacturing the same
WO2012014256A1 (ja) 2010-07-30 2012-02-02 パナソニック株式会社 有機el素子
WO2012017491A1 (ja) 2010-08-06 2012-02-09 パナソニック株式会社 発光素子、発光素子を備えた発光装置および発光素子の製造方法
WO2012017488A1 (ja) 2010-08-06 2012-02-09 パナソニック株式会社 発光素子とその製造方法、および発光装置
JP5677437B2 (ja) * 2010-08-06 2015-02-25 パナソニック株式会社 有機el素子
JP5612693B2 (ja) * 2010-08-06 2014-10-22 パナソニック株式会社 有機el素子およびその製造方法
WO2012017495A1 (ja) * 2010-08-06 2012-02-09 パナソニック株式会社 有機el素子およびその製造方法
JP5677436B2 (ja) * 2010-08-06 2015-02-25 パナソニック株式会社 有機el素子
JP5677432B2 (ja) 2010-08-06 2015-02-25 パナソニック株式会社 有機el素子、表示装置および発光装置
WO2012017490A1 (ja) 2010-08-06 2012-02-09 パナソニック株式会社 有機el素子、表示装置および発光装置
JP5677431B2 (ja) 2010-08-06 2015-02-25 パナソニック株式会社 有機el素子、表示装置および発光装置
WO2012017486A1 (ja) 2010-08-06 2012-02-09 パナソニック株式会社 発光素子の製造方法
WO2012017501A1 (ja) * 2010-08-06 2012-02-09 パナソニック株式会社 有機el素子およびその製造方法
JP5620495B2 (ja) 2010-08-06 2014-11-05 パナソニック株式会社 発光素子、発光素子を備えた発光装置および発光素子の製造方法
CN103053040B (zh) 2010-08-06 2015-09-02 株式会社日本有机雷特显示器 有机el元件
JP5658256B2 (ja) * 2010-08-06 2015-01-21 パナソニック株式会社 発光素子とその製造方法、および発光装置
TWI534905B (zh) 2010-12-10 2016-05-21 半導體能源研究所股份有限公司 顯示裝置及顯示裝置之製造方法
JP5707914B2 (ja) * 2010-12-13 2015-04-30 ソニー株式会社 酸化物半導体を用いる装置、表示装置、及び、電子機器
TWI535032B (zh) 2011-01-12 2016-05-21 半導體能源研究所股份有限公司 半導體裝置的製造方法
US8536571B2 (en) 2011-01-12 2013-09-17 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
TWI570809B (zh) 2011-01-12 2017-02-11 半導體能源研究所股份有限公司 半導體裝置及其製造方法
US8921948B2 (en) 2011-01-12 2014-12-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
TWI544525B (zh) 2011-01-21 2016-08-01 半導體能源研究所股份有限公司 半導體裝置及其製造方法
CN103283054B (zh) 2011-01-21 2015-12-16 株式会社日本有机雷特显示器 有机el元件
TWI570920B (zh) 2011-01-26 2017-02-11 半導體能源研究所股份有限公司 半導體裝置及其製造方法
TWI657580B (zh) 2011-01-26 2019-04-21 日商半導體能源研究所股份有限公司 半導體裝置及其製造方法
US8829510B2 (en) 2011-02-23 2014-09-09 Panasonic Corporation Organic electroluminescence display panel and organic electroluminescence display device
US9023684B2 (en) 2011-03-04 2015-05-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
TWI624878B (zh) 2011-03-11 2018-05-21 半導體能源研究所股份有限公司 半導體裝置的製造方法
TWI521612B (zh) * 2011-03-11 2016-02-11 半導體能源研究所股份有限公司 半導體裝置的製造方法
WO2012128030A1 (en) 2011-03-18 2012-09-27 Semiconductor Energy Laboratory Co., Ltd. Oxide semiconductor film, semiconductor device, and manufacturing method of semiconductor device
US9111795B2 (en) * 2011-04-29 2015-08-18 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device with capacitor connected to memory element through oxide semiconductor film
WO2012153697A1 (en) * 2011-05-06 2012-11-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor memory device
WO2012153445A1 (ja) 2011-05-11 2012-11-15 パナソニック株式会社 有機el表示パネルおよび有機el表示装置
JP5959296B2 (ja) 2011-05-13 2016-08-02 株式会社半導体エネルギー研究所 半導体装置およびその製造方法
JP5717546B2 (ja) * 2011-06-01 2015-05-13 三菱電機株式会社 薄膜トランジスタ基板およびその製造方法
US9130044B2 (en) 2011-07-01 2015-09-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
KR101506303B1 (ko) * 2011-09-29 2015-03-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 및 반도체 장치의 제작 방법
US8716708B2 (en) 2011-09-29 2014-05-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
KR20130042867A (ko) * 2011-10-19 2013-04-29 삼성디스플레이 주식회사 보호막 용액 조성물, 박막 트랜지스터 표시판 및 박막 트랜지스터 표시판 제조 방법
US20140252355A1 (en) * 2011-10-21 2014-09-11 Sharp Kabushiki Kaisha Semiconductor device and method for producing same
JP6122275B2 (ja) 2011-11-11 2017-04-26 株式会社半導体エネルギー研究所 表示装置
WO2013141062A1 (ja) * 2012-03-21 2013-09-26 シャープ株式会社 半導体装置および半導体装置の製造方法
KR20230157542A (ko) 2012-04-13 2023-11-16 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP6076612B2 (ja) * 2012-04-17 2017-02-08 株式会社半導体エネルギー研究所 半導体装置
JP2014027263A (ja) * 2012-06-15 2014-02-06 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP2014045175A (ja) * 2012-08-02 2014-03-13 Semiconductor Energy Lab Co Ltd 半導体装置
CN108054175A (zh) 2012-08-03 2018-05-18 株式会社半导体能源研究所 半导体装置
DE102013216824A1 (de) 2012-08-28 2014-03-06 Semiconductor Energy Laboratory Co., Ltd. Halbleitervorrichtung
TWI611511B (zh) 2012-08-31 2018-01-11 半導體能源研究所股份有限公司 半導體裝置
WO2014038482A1 (ja) * 2012-09-05 2014-03-13 シャープ株式会社 半導体装置およびその製造方法
KR102484987B1 (ko) 2012-09-13 2023-01-06 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
WO2014054329A1 (ja) * 2012-10-05 2014-04-10 シャープ株式会社 素子基板及び表示装置
CN102916051B (zh) * 2012-10-11 2015-09-02 京东方科技集团股份有限公司 一种薄膜晶体管及其制作方法、阵列基板和显示装置
US9905585B2 (en) 2012-12-25 2018-02-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising capacitor
KR102209871B1 (ko) 2012-12-25 2021-02-01 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR102109166B1 (ko) * 2013-01-15 2020-05-12 삼성디스플레이 주식회사 박막 트랜지스터 및 이를 구비하는 표시 기판
JP6037914B2 (ja) * 2013-03-29 2016-12-07 富士フイルム株式会社 保護膜のエッチング方法およびテンプレートの製造方法
US9209207B2 (en) * 2013-04-09 2015-12-08 Apple Inc. Flexible display with bent edge regions
JP2014203059A (ja) * 2013-04-10 2014-10-27 セイコーエプソン株式会社 容量素子、容量素子の製造方法、半導体装置、電気光学装置、及び電子機器
US9231002B2 (en) 2013-05-03 2016-01-05 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device
TWI639235B (zh) 2013-05-16 2018-10-21 半導體能源研究所股份有限公司 半導體裝置
KR102091663B1 (ko) * 2013-06-28 2020-03-23 삼성디스플레이 주식회사 박막 트랜지스터 및 유기 발광 표시 장치
KR102100766B1 (ko) * 2013-09-30 2020-04-14 엘지디스플레이 주식회사 디스플레이 장치
US9627515B2 (en) * 2013-10-03 2017-04-18 Joled Inc. Method of manufacturing thin-film transistor substrate
US9601634B2 (en) 2013-12-02 2017-03-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR102386362B1 (ko) 2013-12-02 2022-04-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
US9349751B2 (en) * 2013-12-12 2016-05-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9627413B2 (en) 2013-12-12 2017-04-18 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and display device
CN103728804B (zh) * 2013-12-27 2016-02-24 京东方科技集团股份有限公司 一种母板、阵列基板及制备方法、显示装置
KR102240894B1 (ko) * 2014-02-26 2021-04-16 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 제조 방법
JP6216668B2 (ja) * 2014-03-17 2017-10-18 株式会社ジャパンディスプレイ 表示装置の製造方法
JP6220300B2 (ja) * 2014-03-20 2017-10-25 株式会社ジャパンディスプレイ 有機エレクトロルミネセンス表示装置の製造方法及び有機エレクトロルミネセンス表示装置
JP6722980B2 (ja) * 2014-05-09 2020-07-15 株式会社半導体エネルギー研究所 表示装置および発光装置、並びに電子機器
KR20150146409A (ko) * 2014-06-20 2015-12-31 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 표시 장치, 입출력 장치, 및 전자 기기
CN104201175B (zh) * 2014-09-03 2017-02-15 东南大学 一种基于薄膜晶体管的反相器
JP6412791B2 (ja) * 2014-12-18 2018-10-24 株式会社ジャパンディスプレイ 有機エレクトロルミネッセンス表示装置
KR102239481B1 (ko) * 2014-12-31 2021-04-13 엘지디스플레이 주식회사 디스플레이 장치
TWI567950B (zh) * 2015-01-08 2017-01-21 群創光電股份有限公司 顯示面板
KR102315671B1 (ko) * 2015-01-19 2021-10-21 삼성디스플레이 주식회사 표시 장치
TWI540371B (zh) * 2015-03-03 2016-07-01 群創光電股份有限公司 顯示面板及顯示裝置
CN105988253B (zh) * 2015-03-03 2020-04-17 群创光电股份有限公司 显示面板及显示装置
JP6765199B2 (ja) * 2015-03-17 2020-10-07 株式会社半導体エネルギー研究所 タッチパネル
KR102326555B1 (ko) * 2015-04-29 2021-11-17 삼성디스플레이 주식회사 표시장치
WO2017002655A1 (ja) * 2015-07-01 2017-01-05 三菱電機株式会社 表示装置および表示装置の製造方法
KR102568632B1 (ko) * 2016-04-07 2023-08-21 삼성디스플레이 주식회사 트랜지스터 표시판, 그 제조 방법 및 이를 포함하는 표시 장치
US9837682B1 (en) * 2016-08-29 2017-12-05 Microsoft Technology Licensing, Llc Variable layer thickness in curved battery cell
CN108873509A (zh) 2017-05-08 2018-11-23 中华映管股份有限公司 形成像素结构的方法
CN114899346A (zh) 2017-06-13 2022-08-12 堺显示器制品株式会社 有机el设备的制造方法及薄膜密封结构形成装置
CN107293553B (zh) * 2017-06-19 2020-11-24 京东方科技集团股份有限公司 阵列基板及其制备方法、显示面板和显示装置
KR102374754B1 (ko) * 2017-09-27 2022-03-15 엘지디스플레이 주식회사 터치 구조물을 포함하는 디스플레이 장치
KR102063273B1 (ko) * 2017-11-30 2020-01-07 엘지디스플레이 주식회사 전계발광 표시장치
JP6567121B2 (ja) * 2018-03-28 2019-08-28 堺ディスプレイプロダクト株式会社 薄膜封止構造形成装置
JP7083736B2 (ja) * 2018-10-26 2022-06-13 株式会社ジャパンディスプレイ 表示装置
CN110520976B (zh) * 2019-07-16 2024-02-09 京东方科技集团股份有限公司 显示基板及其制造方法、显示装置
JP6872586B2 (ja) * 2019-07-30 2021-05-19 堺ディスプレイプロダクト株式会社 有機elデバイスの製造方法
KR20220084837A (ko) * 2020-12-14 2022-06-21 엘지디스플레이 주식회사 박막 트랜지스터 및 이를 포함하는 표시장치

Family Cites Families (176)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4244040A (en) * 1978-10-10 1981-01-06 Robert Fondiller Miniature electronic device construction
JPS60160173A (ja) * 1984-01-30 1985-08-21 Sharp Corp 薄膜トランジスタ
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
US5444673A (en) * 1994-07-12 1995-08-22 Mathurin; Trevor S. Audio controlled and activated wristwatch memory aid device
JP3479375B2 (ja) * 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
EP0820644B1 (en) 1995-08-03 2005-08-24 Koninklijke Philips Electronics N.V. Semiconductor device provided with transparent switching element
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JPH10256554A (ja) * 1997-03-13 1998-09-25 Toshiba Corp 薄膜トランジスタ及びその製造方法
JP4017240B2 (ja) * 1998-03-30 2007-12-05 三洋電機株式会社 薄膜トランジスタの製造方法
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
KR100539871B1 (ko) * 1998-12-26 2006-04-21 삼성전자주식회사 텔레비전 휴대폰의 수신 메세지 표시 방법
US6888522B1 (en) * 1999-03-31 2005-05-03 Minolta Co., Ltd. Information display apparatus
JP2000357586A (ja) 1999-06-15 2000-12-26 Sharp Corp 薄膜el素子の製造方法および薄膜el素子
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
WO2002016679A1 (fr) * 2000-08-18 2002-02-28 Tohoku Techno Arch Co., Ltd. Matiere semi-conductrice polycristalline
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
JP2002162646A (ja) * 2000-09-14 2002-06-07 Sony Corp 反射型液晶表示装置
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
WO2003040441A1 (en) 2001-11-05 2003-05-15 Japan Science And Technology Agency Natural superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
CN1445821A (zh) 2002-03-15 2003-10-01 三洋电机株式会社 ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
US7453426B2 (en) 2004-01-14 2008-11-18 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic apparatus
JP4712397B2 (ja) * 2004-01-14 2011-06-29 株式会社半導体エネルギー研究所 表示装置
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
CN1998087B (zh) 2004-03-12 2014-12-31 独立行政法人科学技术振兴机构 非晶形氧化物和薄膜晶体管
US7642038B2 (en) * 2004-03-24 2010-01-05 Semiconductor Energy Laboratory Co., Ltd. Method for forming pattern, thin film transistor, display device, method for manufacturing thereof, and television apparatus
US7211825B2 (en) * 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
US20080224125A1 (en) 2004-07-12 2008-09-18 Pioneer Corporation (Tmk) Semiconductor Device
JP2006100760A (ja) * 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7382421B2 (en) * 2004-10-12 2008-06-03 Hewlett-Packard Development Company, L.P. Thin film transistor with a passivation layer
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
US7868326B2 (en) 2004-11-10 2011-01-11 Canon Kabushiki Kaisha Field effect transistor
RU2399989C2 (ru) * 2004-11-10 2010-09-20 Кэнон Кабусики Кайся Аморфный оксид и полевой транзистор с его использованием
WO2006051994A2 (en) 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Light-emitting device
JP5053537B2 (ja) * 2004-11-10 2012-10-17 キヤノン株式会社 非晶質酸化物を利用した半導体デバイス
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI569441B (zh) 2005-01-28 2017-02-01 半導體能源研究所股份有限公司 半導體裝置,電子裝置,和半導體裝置的製造方法
TWI412138B (zh) 2005-01-28 2013-10-11 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
WO2006105077A2 (en) 2005-03-28 2006-10-05 Massachusetts Institute Of Technology Low voltage thin film transistor with high-k dielectric material
US7645478B2 (en) * 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP4870403B2 (ja) 2005-09-02 2012-02-08 財団法人高知県産業振興センター 薄膜トランジスタの製法
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
KR100786498B1 (ko) * 2005-09-27 2007-12-17 삼성에스디아이 주식회사 투명박막 트랜지스터 및 그 제조방법
JP5078246B2 (ja) 2005-09-29 2012-11-21 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
EP1995787A3 (en) * 2005-09-29 2012-01-18 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method therof
JP5064747B2 (ja) * 2005-09-29 2012-10-31 株式会社半導体エネルギー研究所 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法
JP2007115808A (ja) * 2005-10-19 2007-05-10 Toppan Printing Co Ltd トランジスタ
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
CN101577282A (zh) * 2005-11-15 2009-11-11 株式会社半导体能源研究所 半导体器件及其制造方法
JP5099740B2 (ja) * 2005-12-19 2012-12-19 財団法人高知県産業振興センター 薄膜トランジスタ
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) * 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP2007311404A (ja) * 2006-05-16 2007-11-29 Fuji Electric Holdings Co Ltd 薄膜トランジスタの製造方法
EP2025004A1 (en) 2006-06-02 2009-02-18 Kochi Industrial Promotion Center Semiconductor device including an oxide semiconductor thin film layer of zinc oxide and manufacturing method thereof
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP2008034367A (ja) * 2006-07-04 2008-02-14 Semiconductor Energy Lab Co Ltd 表示装置
US8974918B2 (en) 2006-07-04 2015-03-10 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
JP2008124215A (ja) * 2006-11-10 2008-05-29 Kochi Prefecture Sangyo Shinko Center 薄膜半導体装置及びその製造方法
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
JP5196870B2 (ja) * 2007-05-23 2013-05-15 キヤノン株式会社 酸化物半導体を用いた電子素子及びその製造方法
WO2008105347A1 (en) * 2007-02-20 2008-09-04 Canon Kabushiki Kaisha Thin-film transistor fabrication process and display device
US8436349B2 (en) * 2007-02-20 2013-05-07 Canon Kabushiki Kaisha Thin-film transistor fabrication process and display device
JP2008235871A (ja) 2007-02-20 2008-10-02 Canon Inc 薄膜トランジスタの形成方法及び表示装置
KR100759086B1 (ko) * 2007-02-23 2007-09-19 실리콘 디스플레이 (주) 국부 산화를 이용한 박막 트랜지스터 제조 방법 및 투명박막 트랜지스터
KR101431136B1 (ko) * 2007-03-08 2014-08-18 삼성디스플레이 주식회사 박막 트랜지스터 기판의 제조 방법
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
JP4727684B2 (ja) 2007-03-27 2011-07-20 富士フイルム株式会社 薄膜電界効果型トランジスタおよびそれを用いた表示装置
JP5197058B2 (ja) 2007-04-09 2013-05-15 キヤノン株式会社 発光装置とその作製方法
WO2008126879A1 (en) * 2007-04-09 2008-10-23 Canon Kabushiki Kaisha Light-emitting apparatus and production method thereof
JP2009031742A (ja) * 2007-04-10 2009-02-12 Fujifilm Corp 有機電界発光表示装置
JP2008270313A (ja) * 2007-04-17 2008-11-06 Matsushita Electric Ind Co Ltd 半導体記憶素子
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
WO2008133345A1 (en) * 2007-04-25 2008-11-06 Canon Kabushiki Kaisha Oxynitride semiconductor
US20080266448A1 (en) * 2007-04-30 2008-10-30 Gary Mark Reiner Wearable personal video/audio device method and system
JP5215589B2 (ja) * 2007-05-11 2013-06-19 キヤノン株式会社 絶縁ゲート型トランジスタ及び表示装置
JP5261979B2 (ja) * 2007-05-16 2013-08-14 凸版印刷株式会社 画像表示装置
JP5294651B2 (ja) 2007-05-18 2013-09-18 キヤノン株式会社 インバータの作製方法及びインバータ
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
WO2008149873A1 (en) 2007-05-31 2008-12-11 Canon Kabushiki Kaisha Manufacturing method of thin film transistor using oxide semiconductor
JP5435907B2 (ja) * 2007-08-17 2014-03-05 株式会社半導体エネルギー研究所 表示装置の作製方法
WO2009034953A1 (ja) * 2007-09-10 2009-03-19 Idemitsu Kosan Co., Ltd. 薄膜トランジスタ
JP2009070861A (ja) * 2007-09-11 2009-04-02 Hitachi Displays Ltd 表示装置
JP5489423B2 (ja) * 2007-09-21 2014-05-14 富士フイルム株式会社 放射線撮像素子
JP5354999B2 (ja) * 2007-09-26 2013-11-27 キヤノン株式会社 電界効果型トランジスタの製造方法
JP5209727B2 (ja) 2007-10-19 2013-06-12 クォルコム・メムズ・テクノロジーズ・インコーポレーテッド 一体型光起電力デバイスを有するディスプレイ
US8058549B2 (en) 2007-10-19 2011-11-15 Qualcomm Mems Technologies, Inc. Photovoltaic devices with integrated color interferometric film stacks
JP5142943B2 (ja) * 2007-11-05 2013-02-13 キヤノン株式会社 放射線検出装置の製造方法、放射線検出装置及び放射線撮像システム
JP4834842B2 (ja) * 2007-11-09 2011-12-14 Nec東芝スペースシステム株式会社 電源制御装置
JP5489446B2 (ja) 2007-11-15 2014-05-14 富士フイルム株式会社 薄膜電界効果型トランジスタおよびそれを用いた表示装置
JP5489445B2 (ja) * 2007-11-15 2014-05-14 富士フイルム株式会社 薄膜電界効果型トランジスタおよびそれを用いた表示装置
US20090141004A1 (en) 2007-12-03 2009-06-04 Semiconductor Energy Laboratory Co., Ltd. Display device and method for manufacturing the same
JP5213422B2 (ja) * 2007-12-04 2013-06-19 キヤノン株式会社 絶縁層を有する酸化物半導体素子およびそれを用いた表示装置
US8202365B2 (en) * 2007-12-17 2012-06-19 Fujifilm Corporation Process for producing oriented inorganic crystalline film, and semiconductor device using the oriented inorganic crystalline film
KR101425131B1 (ko) * 2008-01-15 2014-07-31 삼성디스플레이 주식회사 표시 기판 및 이를 포함하는 표시 장치
JP4555358B2 (ja) 2008-03-24 2010-09-29 富士フイルム株式会社 薄膜電界効果型トランジスタおよび表示装置
KR101490112B1 (ko) 2008-03-28 2015-02-05 삼성전자주식회사 인버터 및 그를 포함하는 논리회로
KR20090124527A (ko) * 2008-05-30 2009-12-03 삼성모바일디스플레이주식회사 박막 트랜지스터, 그의 제조 방법 및 박막 트랜지스터를구비하는 평판 표시 장치
KR100963026B1 (ko) * 2008-06-30 2010-06-10 삼성모바일디스플레이주식회사 박막 트랜지스터, 그의 제조 방법 및 박막 트랜지스터를구비하는 평판 표시 장치
KR100963027B1 (ko) * 2008-06-30 2010-06-10 삼성모바일디스플레이주식회사 박막 트랜지스터, 그의 제조 방법 및 박막 트랜지스터를구비하는 평판 표시 장치
KR100963104B1 (ko) * 2008-07-08 2010-06-14 삼성모바일디스플레이주식회사 박막 트랜지스터, 그의 제조 방법 및 박막 트랜지스터를구비하는 평판 표시 장치
TWI770659B (zh) * 2008-07-31 2022-07-11 日商半導體能源研究所股份有限公司 半導體裝置及半導體裝置的製造方法
JP2010040552A (ja) 2008-07-31 2010-02-18 Idemitsu Kosan Co Ltd 薄膜トランジスタ及びその製造方法
JP5608347B2 (ja) * 2008-08-08 2014-10-15 株式会社半導体エネルギー研究所 半導体装置及び半導体装置の作製方法
JP5345456B2 (ja) * 2008-08-14 2013-11-20 富士フイルム株式会社 薄膜電界効果型トランジスタ
US8129718B2 (en) * 2008-08-28 2012-03-06 Canon Kabushiki Kaisha Amorphous oxide semiconductor and thin film transistor using the same
US9082857B2 (en) * 2008-09-01 2015-07-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising an oxide semiconductor layer
JP4623179B2 (ja) * 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) * 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
TWI475616B (zh) * 2008-12-26 2015-03-01 Semiconductor Energy Lab 半導體裝置及其製造方法
KR101034686B1 (ko) * 2009-01-12 2011-05-16 삼성모바일디스플레이주식회사 유기전계발광 표시 장치 및 그의 제조 방법
JP2011009393A (ja) * 2009-06-25 2011-01-13 Sony Corp 薄膜トランジスタ、薄膜トランジスタの製造方法、および表示装置
WO2011013502A1 (en) * 2009-07-31 2011-02-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
WO2011013522A1 (en) * 2009-07-31 2011-02-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
CN105097946B (zh) * 2009-07-31 2018-05-08 株式会社半导体能源研究所 半导体装置及其制造方法
CN105070761B (zh) * 2009-07-31 2019-08-20 株式会社半导体能源研究所 显示装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9576982B2 (en) 2011-11-11 2017-02-21 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device, EL display device, and manufacturing method thereof
TWI587054B (zh) * 2011-11-11 2017-06-11 半導體能源研究所股份有限公司 液晶顯示裝置、el顯示裝置以及其製造方法
TWI664481B (zh) * 2011-11-11 2019-07-01 日商半導體能源研究所股份有限公司 液晶顯示裝置、el顯示裝置以及其製造方法
US9165947B2 (en) 2011-12-02 2015-10-20 Industrial Technology Research Institute Semiconductor device, TFT, capacitor and method of manufacturing the same

Also Published As

Publication number Publication date
TWI508184B (zh) 2015-11-11
JP5119372B1 (ja) 2013-01-16
US9362416B2 (en) 2016-06-07
JP2015111684A (ja) 2015-06-18
JP2023166427A (ja) 2023-11-21
WO2011013523A1 (en) 2011-02-03
JP2017204654A (ja) 2017-11-16
US8420441B2 (en) 2013-04-16
JP2022024005A (ja) 2022-02-08
US20160268359A1 (en) 2016-09-15
JP2011049549A (ja) 2011-03-10
JP7336499B2 (ja) 2023-08-31
JP6975737B2 (ja) 2021-12-01
JP2016167612A (ja) 2016-09-15
JP5922753B2 (ja) 2016-05-24
TWI619228B (zh) 2018-03-21
JP6189470B2 (ja) 2017-08-30
US20150236167A1 (en) 2015-08-20
US9024313B2 (en) 2015-05-05
JP2013021344A (ja) 2013-01-31
US9741779B2 (en) 2017-08-22
JP2019091938A (ja) 2019-06-13
US20110037068A1 (en) 2011-02-17
US20130234132A1 (en) 2013-09-12
TW201543648A (zh) 2015-11-16

Similar Documents

Publication Publication Date Title
TWI619228B (zh) 半導體裝置及其製造方法
JP6437512B2 (ja) 表示装置
TWI525839B (zh) 半導體裝置
TWI550880B (zh) 半導體裝置和其製造方法
TWI559552B (zh) 半導體裝置和其製造方法
TW201133789A (en) Semiconductor device and method for manufacturing semiconductor device