JP2006351963A - 配線基板及びその製造方法 - Google Patents

配線基板及びその製造方法 Download PDF

Info

Publication number
JP2006351963A
JP2006351963A JP2005178452A JP2005178452A JP2006351963A JP 2006351963 A JP2006351963 A JP 2006351963A JP 2005178452 A JP2005178452 A JP 2005178452A JP 2005178452 A JP2005178452 A JP 2005178452A JP 2006351963 A JP2006351963 A JP 2006351963A
Authority
JP
Japan
Prior art keywords
wiring
wiring board
insulating layer
layer
via hole
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2005178452A
Other languages
English (en)
Other versions
JP4728708B2 (ja
Inventor
Katsu Kikuchi
克 菊池
Shintaro Yamamichi
新太郎 山道
Hideya Murai
秀哉 村井
Takuo Funaya
琢央 船矢
Takehiko Maeda
武彦 前田
Koichi Honda
広一 本多
Kenta Ogawa
健太 小川
Jun Tsukano
純 塚野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Electronics Corp
NEC Corp
Original Assignee
NEC Electronics Corp
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Electronics Corp, NEC Corp filed Critical NEC Electronics Corp
Priority to JP2005178452A priority Critical patent/JP4728708B2/ja
Priority to US11/449,673 priority patent/US7674989B2/en
Publication of JP2006351963A publication Critical patent/JP2006351963A/ja
Application granted granted Critical
Publication of JP4728708B2 publication Critical patent/JP4728708B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/115Via connections; Lands around holes or via connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/09509Blind vias, i.e. vias having one side closed
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09818Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
    • H05K2201/09854Hole or via having special cross-section, e.g. elliptical
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/14Related to the order of processing steps
    • H05K2203/1476Same or similar kind of process performed in phases, e.g. coarse patterning followed by fine patterning
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0011Working of insulating substrates or insulating layers
    • H05K3/0017Etching of the substrate by chemical or physical means
    • H05K3/0026Etching of the substrate by chemical or physical means by laser ablation
    • H05K3/0032Etching of the substrate by chemical or physical means by laser ablation of organic insulating material
    • H05K3/0035Etching of the substrate by chemical or physical means by laser ablation of organic insulating material of blind holes, i.e. having a metal layer at the bottom
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/4038Through-connections; Vertical interconnect access [VIA] connections
    • H05K3/4053Through-connections; Vertical interconnect access [VIA] connections by thick-film techniques
    • H05K3/4069Through-connections; Vertical interconnect access [VIA] connections by thick-film techniques for via connections in organic insulating substrates
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • H05K3/421Blind plated via connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base
    • Y10T29/49165Manufacturing circuit on or in base by forming conductive walled aperture in base

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

【目的】 ビアの断面形状を、複数の相似形の一部が重なった形状とすることで、高密度化への阻害を少なくすると共に、効果的にビア断面積を増加させ、配線抵抗の上昇を防止することにより安定した半導体素子の動作を実現することができる配線基板及びその製造方法を提供する。
【構成】 複数の配線層11,13と、配線層11,13の間に設けられる絶縁層12と、絶縁層12に設けられ配線層11,13を電気的に接続するビア16とを有し、半導体素子又は電子部品を搭載する配線基板である。この配線基板において、配線層11,13に平行な面で得られるビア16の断面形状が、複数の相似形(円)の一部が重なったものである。
【選択図】 図1

Description

本発明は半導体素子を搭載する配線基板及びその製造方法に関し、特に電源及びグランドの接続ビア構造の改良した配線基板及びその製造方法に関する。
従来、半導体素子を搭載する配線基板としては、例えば、特許文献1に開示されているようなアルミナ等を絶縁材料としたセラミック配線基板と、特許文献2及び特許文献3に開示されているような有機樹脂を絶縁材料とし、エッチング法及びめっき法により銅配線を形成することにより微細な回路を形成するビルドアップ基板と、特許文献4に開示されているポリイミド系等のフィルムに銅配線を形成したテープタイプの基板とが使用されている。
最近の半導体素子を搭載する基板では、狭ピッチ接続に対応できるビルドアップ基板が一般的に採用されているが、携帯機器に代表されるように、電子機器の急激な小型化、薄型化及び高密度化が進んでいることと、半導体素子の高速化及び高機能化に伴う端子数の増加により、特に高密度化が求められている。
特開平8−330474号公報 特開平11−17058号公報 特許第2679681号公報 特開2000−58701号公報
特に、半導体素子を搭載するビルドアップ基板においては、配線パターン幅が25μm、ビア径70μm程度の微細なパターンが安定して設けられる状況となってきている。しかし、半導体素子は高性能化及び高機能化によりビルドアップ基板が引き回しを行わなければならない回路規模が大きくなってきている。このため、微細な配線及び微小なビア径を使用しても、積層数が10層以上に達することも珍しくない。
このような微細な配線及び微小なビア径を使用した高多層基板では、配線抵抗の増加が電気特性の劣化を引き起こすことが課題となっている。特に、配線抵抗の増加により半導体素子が動作するための電源電圧が十分に供給されない状況が発生し、システムが動作しないこととなる。この解決策として、同一形状のビアを複数設ける方法がとられているが、ビアとビアを受ける導体の専有面積が増加してしまうため、高密度化を阻害するという問題点がある。
本発明はかかる問題点に鑑みてなされたものであって、ビアの断面形状を、複数の相似形の一部が重なった形状とすることで、高密度化への阻害を少なくすると共に、効果的にビア断面積を増加させ、配線抵抗の上昇を防止することにより、安定した半導体素子の動作を実現することができる配線基板及びその製造方法を提供することを目的とする。
本願第1発明に係る配線基板は、半導体素子又は電子部品を搭載する配線基板において、複数の配線層と、前記配線層の間に設けられる絶縁層と、前記絶縁層に設けられ前記複数の配線層を電気的に接続するビアとを有し、前記ビアのうち少なくとも1つは、前記配線層に平行な面で得られるビアの断面形状が、複数の相似形の一部が重なった形状となるものであることを特徴とする。
本発明により、ビア形状を相似形の一部が重なった形状として、配線引き回しの都合により面積的な余裕がある方向に長軸をあわせることで、断面積を効率的に増加させることができる。
本願第2発明に係る配線基板は、半導体素子又は電子部品を搭載する配線基板において、複数の配線層と、前記配線層の間に設けられる絶縁層と、前記絶縁層に設けられ前記複数の配線層を電気的に接続するビアとを有し、全ての前記ビアは、前記配線層に平行な面で得られる断面形状が、複数の相似形の一部が重なった形状となるものであることを特徴とする。
本発明に係る配線基板は、例えば、前記配線基板が電源系配線を有しており、前記配線層に平行な面で得られる断面形状が、複数の相似形の一部が重なった形状となる前記ビアが前記電源系配線を電気的に接続している。
本発明により、電源系配線の配線抵抗を低くすることができ、電気的に強化されるために電源供給の安定化が図られ、半導体素子の安定動作を実現することができる。
本発明に係る配線基板は、例えば、前記配線基板がグランド系配線を有しており、前記配線層に平行な面で得られる断面形状が、複数の相似形の一部が重なった形状となる前記ビアが前記グランド系配線を電気的に接続している。
本発明により、電源系と同様な働きを有するグランド系配線の配線抵抗を低くすることができ、電気的に強化されるため、半導体素子の安定動作を実現することができる。
本発明に係る配線基板は、例えば、前記配線基板が電源系配線とグランド系配線を共に有しており、前記電源系配線を電気的に接続するビアは、前記配線層に平行な面で得られる断面形状が複数の相似形の一部が重なった形状となるものであり、前記グランド系配線を電気的に接続するビアは、前記配線層に平行な面で得られる断面形状が複数の相似形の一部が重なった形状となるものである。
本発明により、電源系とグランド系の回路の配線抵抗を低くすることができ、電気的に強化することができるため、半導体素子の安定動作を実現することができる。
本発明に係る配線基板は、例えば、前記配線基板が信号系配線を有しており、前記配線層に平行な面で得られる断面形状が、複数の相似形の一部が重なった形状となる前記ビアが前記配線系配線を電気的に接続している。
本発明により、信号配線の配線抵抗を低くすることができ、信号特性上低抵抗とする必要がある回路に対して、信号特性の劣化を抑制することができる。
本発明に係る配線基板は、例えば、前記ビア形状において、連続した前記ビアの端部形状の中心点から最近接のビア端部よりも外側に存在するビア端部を有する。
本発明に係る配線基板は、前記相似形が、例えば、円形である。
本発明に係る配線基板は、例えば、前記ビアは、前記絶縁層に設けられるビアホールと、前記ビアホール内に設けられ前記絶縁層を挟むように設けられている前記配線層を電気的に接続する導体からなる。
本発明に係る配線基板は、例えば、前記導体の主たる材料が、銅、アルミニウム、金、銀、ニッケル、半田材料及び導電性ペーストからなる群から選択された少なくとも1種の材料からなるものである。
本発明に係る配線基板は、例えば、前記ビアホール内の前記導体は、前記ビアホールの内壁を覆うように形成されているか、又は前記ビアホール内を充填するように形成されている。
本願第3発明に係る配線基板の製造方法は、複数の配線層と、前記配線層の間に設けられる絶縁層と、前記絶縁層に設けられ前記配線層を電気的に接続する複数個のビアとを有し、半導体素子又は電子部品を搭載する配線基板の製造方法において、前記絶縁層に前記配線層に平行な面で得られる断面形状が複数の相似形の一部が重なった形状となる1以上のビアホールを含むように形成する工程と、前記ビアホール内に導体を形成して前記絶縁層を挟む前記配線層を電気的に接続するビアを形成する工程とを有することを特徴とする。
本願第4発明に係る配線基板の製造方法は、複数の配線層と前記配線層の間に設けられる絶縁層と、前記絶縁層に設けられる複数の前記配線層を電気的に接続するビアとを有し、半導体素子又は電子部品を搭載する配線基板の製造方法において、全てのビアホールが前記絶縁層に前記配線層に平行な面で得られる断面形状が複数の相似形の一部が重なった形状となるように形成する工程と、前記ビアホール内に導体を形成して前記絶縁層を挟む前記配線層を電気的に接続するビアを形成する工程とを有することを特徴とする。
本発明に係る配線基板の製造方法は、例えば、前記導体が、前記絶縁層の前記ビアホールを形成した後で形成される前記配線層を形成する工程でビアホール内に形成されるものである。
本発明に係る配線基板の製造方法は、例えば、前記相似形が、円形となるように形成する。
本発明に係る配線基板の製造方法は、前記導体の主たる材料が、例えば、銅、アルミニウム、金、銀、ニッケル及び半田材料からなる群から選択された少なくとも1種の材料からなるものである。
本発明に係る配線基板の製造方法は、前記導体が、例えば、無電解めっき金属、電解めっき金属、導電性ペースト、半田材料、及び低融点金属からなる群から選択された少なくとも1種の材料で形成されている。
本発明に係る配線基板の製造方法は、例えば、前記ビアホール内の前記導体は、前記ビアホールの壁面を覆うように形成されているか、又は前記ビアホール内を充填するように形成されている。
本発明においては、ビアの配線層に平行な面で得られる断面形状として、複数の相似形の一部が重なった形状とすることにより、ビア径の断面積を容易に増加させることができる。特に、レーザ加工においては、同一形状での加工となり、特定の位置にのみ形状の異なる加工を施すことが困難である。このため、相似形でもある同一形状の一部が重なった形状とすることで、特定の加工は必要とならず、製造コスト、製造能力の変更なく、容易に施すことができる。
また、配線の引き回しにおいて、一部、面積に余裕がある方向に長軸を設けることで、配線密度低下への影響を少なくすることができ、効果的にビア断面積を大きくすることができる。
ビア断面積の増加により、ビアにおける抵抗値を低く抑えることができ、電源系回路又はグランド系回路に用いることで電源電圧を十分に供給することが可能となり、半導体素子の安定動作を実現することができる。更に、一部、配線抵抗の規制が厳しい信号配線にも使用することで、半導体素子の特性劣化を少なくすることが可能である。
以下、本発明の実施の形態について添付の図面を参照して具体的に説明する。先ず、本発明の第1実施形態に係る配線基板について説明する。図1(a)は本実施形態の配線基板の一部を示す平面図、図1(b)は同じくその断面図である。図1に示す配線基板は、下地(支持)基板10上に第1配線層11が設けられ、第1配線層11上に絶縁層12が設けられており、更に絶縁層12の上に第2配線層13が形成されている。そして、第1配線層11と第2配線層13とが、絶縁層12の内部に設けられたビアホール14とビアホール14内に埋設された導体15とから構成されるビア16により、接続されている。
支持基板10は、第1配線層11の下面に接する表面が絶縁性となる材料から構成されている。この支持基板10としては、その表面が絶縁性であればよく、プリント基板、又はセラミックス、金属、樹脂材料、シリコン、GaAs、又はサファイヤ等からなる材料であってその表面上に配線を形成可能で剛性を有する材料からなる基板を使用することができる。更に、支持基板10としては、既に単層又は複数層から構成される回路が設けられているものを使用することもできる。本実施形態では、プリント基板を支持基板10に使用する。
第1配線層11は、支持基板10上に設けられており、支持基板10に回路が設けてある場合は、この回路に電気的に接続されていてもよい。また、第1配線層11の主成分は、銅、金、ニッケル、アルミニウム、銀、及びパラジウムからなる群から選択された1種又は複数の金属であるが、銅が抵抗値が低いと共に、コストも比較的低いために、最も好適である。
第1配線層11は、前述の如く例えば銅により形成されており、その厚さは例えば15μmである。第1配線層11は、例えばサブトラクティブ法、セミアディティブ法又はフルアディティブ法等の方法により形成する。サブトラクティブ法は、基板上に設けられた銅箔上に所望のパターンのレジストを形成し、不要な銅箔をエッチングした後に、レジストを剥離して所望のパターンを得る方法である。セミアディティブ法は、無電解めっき法、スパッタ法、CVD(Chemical Vapor Deposition)法等で給電層を形成した後、所望のパターンに開口されたレジストを形成し、レジスト開口部内に電解めっき法による金属を析出させ、レジストを除去した後に給電層をエッチングして所望の配線パターンを得る方法である。フルアディティブ法は、基板上に無電解めっき触媒を吸着させた後に、レジストでパターンを形成し、このレジストを絶縁膜として残したまま触媒を活性化し、無電解めっき法により絶縁膜の開口部に金属を析出させることで所望の配線パターンを得る方法である。また、第1配線層11が設けられる絶縁層(図示せず)に配線パターンとなる凹部を設けておき、無電解めっき法、スパッタ法、CVD法等で給電層を形成した後、無電解めっき法又は電解めっき法により凹部をめっき金属で埋め込み、表面を研磨により整える方法を使用しても良い。
絶縁層12は、例えば感光性若しくは非感光性の有機材料又は無機材料で形成されており、有機材料としては、例えば、エポキシ樹脂、エポキシアクリレート樹脂、ウレタンアクリレート樹脂、ポリエステル樹脂、フェノール樹脂、ポリイミド樹脂、BCB(benzocyclobutene)、PBO(polybenzoxazole)、又はポリノルボルネン樹脂等と、ガラスクロス若しくはアラミド繊維等で形成された織布若しくは不織布にエポキシ樹脂、エポキシアクリレート樹脂、ウレタンアクリレート樹脂、ポリエステル樹脂、フェノール樹脂、ポリイミド樹脂、BCB、PBO(polybenzoxazole)、又はポリノルボルネン樹脂等を含浸させた材料とを使用することができる。特に、ポリイミド樹脂、PBO、及び織布又は不織布を使用した材料は、膜強度、引張弾性率及び破断伸び率等の機械的特性が優れているため、高い信頼性を得ることができる。また、無機材料としては、例えば、酸化ケイ素、窒化ケイ素、酸窒化ケイ素、炭化ケイ素、low−k(低誘電率)材料、アルミナ、窒化アルミニウム、又はガラスセラミック等の材料を使用することができる。
ビア16は、絶縁層12内に設けられたビアホール14とその内部に設けられた導体15とから構成されている。また、ビア16では、第1配線層11又は第2配線層13に平行な面で得られる断面形状が、複数の相似形の一部が重なった形状にて設けられる。また、ビア16の断面形状において、連続した端部形状の中心点から最近接の端部よりも外側に存在する端部を必ず有する。この形状により、配線の引き回しの形状に長辺となる方向をあわせることで高密度化を阻害することなく、効果的にビア16の断面積を大きくすることができる。更にまた、ビア16に使用される相似形としては、円形又は多角形を使用することができる。この多角形の例としては、八角形、六角形、四角形、ひし形、台形又は三角形等がある。また、多角形の頂点に曲率を持たせてもよい。しかし、ビア16の相似形としては、特に円形が好適である。
ビアホール14は、感光性の材料を使用する場合、ビア16の断面形状にあわせてフォトリソグラフィーにより形成される。非感光性の材料又は、感光性の材料でパターン解像度が低い材料を使用する場合、ビアホール14は、レーザ加工法、ドライエッチング法又はブラスト法により形成される。レーザ加工法は、ビアホール14を一穴ずつ加工するため、本発明のビア16の断面形状を得るためには、一部が重なるようにレーザ加工を行うことで実現できる。また、ビア16の位置に予めめっきポストを形成した後に絶縁膜を形成し、研磨により絶縁膜表面を削ってめっきポストを露出させてビア16を形成する方法によれば、絶縁層12に予めビアホール14を設ける必要が無い。
導体15は、第1配線層11と第2配線層13とに電気的に接続されている。導体15の主たる材料が、銅、アルミニウム、金、銀、ニッケル、半田材料及び導電性ペーストからなる群から選択された少なくとも1種の材料から構成される。特に、抵抗値が低い割に、コストが低い点から、銅若しくは半田材料のいずれか、又はその組み合わせにより導体15を形成することが好ましい。また、導体15は、図3(a)に示すように、ビアホール14の内壁に沿ってこの内面を被覆するように形成しても良く、また、図3(b)に示すように、ビアホール14の内部を充填するように形成してもよい。更にまた、導体15は、第2配線層13の形成と同時に形成してもよい。
第2配線層13は、前述の如く、例えば銅により形成されており、その厚さは例えば15μmである。第2配線層13は、例えばサブトラクティブ法、セミアディティブ法又はフルアディティブ法等の方法により形成することができる。サブトラクティブ法は、基板上に設けられた銅箔上に所望のパターンのレジストを形成し、不要な銅箔をエッチングした後に、レジストを剥離して所望のパターンを得る方法である。セミアディティブ法は、無電解めっき法、スパッタ法、CVD法等で給電層を形成した後、所望のパターンに開口されたレジストを形成し、レジスト開口部内に電解めっき法による金属を析出させ、レジストを除去した後に給電層をエッチングして所望の配線パターンを得る方法である。フルアディティブ法は、基板上に無電解めっき触媒を吸着させた後に、レジストでパターンを形成し、このレジストを絶縁膜として残したまま触媒を活性化し、無電解めっき法により絶縁膜の開口部に金属を析出させることで所望の配線パターンを得る方法である。また、絶縁層12にビアホール14とは別に配線パターンとなる凹部を設けておき、無電解めっき法、スパッタ法、CVD法等で給電層を形成した後、無電解めっき法又は電解めっき法により凹部を埋め込み、表面を研磨することにより整える方法を使用しても良い。
本実施形態では、絶縁層12として、アラミド不織布にエポキシ樹脂を含浸させた材料を使用し、ビア16はレーザ法によりビアホール14を設け、第1配線層11と第2配線層12には、無電解銅めっきを給電層とした電解銅めっきによるセミアディティブ法を使用する。また、導体15は、第2配線層12と同時に形成する。
また、配線基板の回路の種類としては、電源系配線、グランド系配線、信号系配線が存在し、必要に応じて一部又は全てに、本発明のビア16の構造を設ける。電源系配線又はグランド系配線に本発明のビアを設けることにより、回路の配線抵抗が低減し、電源電圧降下(IR−Drop)が改善されるため、半導体素子の安定動作が実現できる。更に、信号系配線では、信号の種類によっては配線抵抗が厳しく制限されるため、本発明のビア16が必要となる。
図1の実施形態は、第1配線層11、第2配線層13、及び絶縁層12の2層配線構造であるが、本発明はこれに限らず、配線層が3層以上、絶縁層が2層以上の配線構造でも適用することができる。
また、図2に示すとおり、配線の引き回しの都合により、図2(a)の従来の方法では一つの単一形状によるビアしか形成できない面積で且つ引き回しにも使用できないデッドスペース17が存在することがよく発生するが、図2(b)の本発明のビア16では重なり量を変化させることで、デッドスペースがないように配置することが可能であり、かつ、断面積を効率的に増加させることができる。このため、高密度配線への影響を少なくした状態で、配線の低抵抗化を実現することができる。
本発明によれば、配線密度への影響を少なくした状態で、効果的にビア底部の断面積を増加させ、配線抵抗を低減することができるため、半導体素子の安定動作を達成することができる。
次に、本発明の実施形態に係る配線基板の製造方法について説明する。図4(a)乃至(c)は、この本発明の実施形態に係る配線基板の製造方法を工程順に示す断面図である。なお、特に説明がされていなくても、必要に応じて適宜洗浄及び加熱の処理は施されるものとする。
図4(a)に示すように、下地基板10上に第1配線層11が形成されている。この第1配線層11は、主成分が銅、金、ニッケル、アルミニウム、銀及びパラジウムからなる群から選択された少なくとも1種の材料により形成されており、例えばサブトラクティブ法、セミアディティブ法又はフルアディティブ法等の方法により形成することができる。サブトラクティブ法は、基板上に設けられた銅箔上に所望のパターンのレジストを形成し、不要な銅箔をエッチングした後に、レジストを剥離して所望のパターンを得る方法である。セミアディティブ法は、無電解めっき法、スパッタ法、又はCVD法等で給電層を形成した後、所望のパターンに開口されたレジストを形成し、レジスト開口部内に電解めっき法による金属を析出させ、レジストを除去した後に給電層をエッチングして所望の配線パターンを得る方法である。フルアディティブ法は、基板上に無電解めっき触媒を吸着させた後に、レジストでパターンを形成し、このレジストを絶縁膜として残したまま触媒を活性化し、無電解めっき法により絶縁膜の開口部に金属を析出させることで所望の配線パターンを得る方法である。また、第1配線層11が設けられる絶縁層(図示せず)に配線パターンとなる凹部を設けておき、無電解めっき法、スパッタ法、又はCVD法等で給電層を形成した後、無電解めっき法又は電解めっき法により凹部を導電体を埋め込み、表面を研磨により整える方法を使用しても良い。
次に、図4(b)に示すように、第1配線層11上に絶縁層12を積層し、ビアホール14を第1配線層11が露出するように形成する。絶縁層12の材料が、液状であればスピンコータ、ダイコータ、カーテンコータ、引き上げ法、又は印刷法等により形成することができる。また、絶縁層12がシート状であれば、熱プレス、真空プレス、真空熱プレス、ラミネータ、又は真空ラミネータ等により形成することができる。更に、絶縁層12が無機材料であれば、スパッタ法又はCVD法等により形成することができる。また、ビアホール14は、感光性の材料を使用する場合、ビア16の断面形状にあわせてフォトリソグラフィーにより形成することができる。非感光性の材料又は、感光性の材料でパターン解像度が低い材料を使用する場合、ビアホール14は、レーザ加工法、ドライエッチング法又はブラスト法により形成することができる。レーザ加工法は、ビアホール14を一穴ずつ加工するため、本発明のビア16の断面形状を得るためには、図5(a)、(b)に示すように、レーザ18の位置をレーザ加工領域の一部が重なるように変えてレーザ加工を行うことで実現できる。また、ビア16の位置に予めめっきポストを形成した後に絶縁膜を形成し、研磨により絶縁膜表面を削ってめっきポストを露出させてビア16を形成する方法によれば、絶縁層12に予めビアホール14を形成する必要が無い。
次に、図4(c)に示すように、絶縁層12上に第2配線層13を形成する。本実施形態では、ビアホール14内部の導体15は、第2配線層13と同時に形成される。この第2配線層13は、例えば、サブトラクティブ法、セミアディティブ法又はフルアディティブ法等の方法により形成することができる。サブトラクティブ法は、基板上に設けられた銅箔上に所望のパターンのレジストを形成し、不要な銅箔をエッチングした後に、レジストを剥離して所望のパターンを得る方法である。セミアディティブ法は、無電解めっき法、スパッタ法、CVD法等で給電層を形成した後、所望のパターンに開口されたレジストを形成し、レジスト開口部内に電解めっき法により金属を析出させ、レジストを除去した後に、給電層をエッチングして所望の配線パターンを得る方法である。フルアディティブ法は、基板上に無電解めっき触媒を吸着させた後に、レジストでパターンを形成し、このレジストを絶縁膜として残したまま触媒を活性化し、無電解めっき法により絶縁膜の開口部に金属を析出させることで所望の配線パターンを得る方法である。また、絶縁層12にビアホール14とは別に配線パターンとなる凹部を設けておき、無電解めっき法、スパッタ法、又はCVD法等で給電層を形成した後、無電解めっき法又は電解めっき法により凹部をめっき金属で埋め込み、表面を研磨により整える方法を使用してもよい。
上述の本発明の実施形態による配線基板の製造方法によれば、図1に示す本発明の第1実施形態の配線基板の構造を効率的に得ることができる。
次に、本発明の第1実施形態の配線基板の第1変形例について図6を参照して説明する。図6は、図4(b)の工程の後に、第2配線層13を形成する工程を示しており、導体15がビアホール14内部を充填している。第2配線層13の電解めっき工程で使用するめっき液を、凹部への充填性が高いめっき液とすることで、ビアホール14内部を導体で充填することができる。
この第1変形例においては、ビア16内部が埋め込まれるため、図4(c)のように凹部に気泡が内包される危険性を回避することができ、微小ビアの信頼性が向上する。更に、ビア16の上部に別のビアを形成することが可能となる。
次に、本発明の第1実施形態の配線基板の第2変形例について説明する。図7(a)、(b)は、図4(b)の工程の後に、導体15と第2配線層13を形成する工程を示しており、導体15がビアホール14内部を充填している。
図7(a)に示すように、図4(b)で形成されたビアホール14の内部に、導体15を充填する。充填する材料が、半田材料又は導電性ペーストであれば、導体15はスクリーン印刷法、又はインクジェット法等により形成することができる。ビアホール14の形成方法がレーザ法であれば、保護フィルムを絶縁層12の表面に設けておき、同時にレーザ加工によりビアホール14を形成し、保護フィルム上から印刷マスクなしで半田材料又は導電性ペーストを印刷し、最後に保護フィルムを除去する方法を使用しても良い。また、第1配線層11から電流を供給することが可能であれば、電解めっきにより導体15を形成しても良い。なお、半田材料では、適宜、半田材料が溶融する温度での熱処理を行うことで、第1配線層11及び第2配線層13との接合を行うことができる。
図7(b)に示すように、導体15が形成された後に、第2配線層13を、例えばサブトラクティブ法、セミアディティブ法又はフルアディティブ法等の方法により形成することができる。サブトラクティブ法は、基板上に設けられた銅箔上に所望のパターンのレジストを形成し、不要な銅箔をエッチングした後に、レジストを剥離して所望のパターンを得る方法である。セミアディティブ法は、無電解めっき法、スパッタ法、CVD法等で給電層を形成した後、所望のパターンに開口されたレジストを形成し、レジスト開口部内に電解めっき法による金属を析出させ、レジストを除去した後に給電層をエッチングして所望の配線パターンを得る方法である。フルアディティブ法は、基板上に無電解めっき触媒を吸着させた後に、レジストでパターンを形成し、このレジストを絶縁膜として残したまま触媒を活性化し、無電解めっき法により絶縁膜の開口部に金属を析出させることで所望の配線パターンを得る方法である。また、絶縁層12にビアホール14とは別に配線パターンとなる凹部を設けておき、無電解めっき法、スパッタ法、又はCVD法等で給電層を形成した後、無電解めっき法又は電解めっき法により凹部を埋め込み、表面を研磨することにより整える方法を使用しても良い。
上述の第2変形例では、第1変形例と同様に、ビア16の内部が埋め込まれるため、図4(c)のように凹部に気泡が内包される危険性が回避でき、微小ビアの信頼性が向上する。さらに、ビア16上部に別のビアを形成することが可能となる。
(a)及び(b)は、本発明の第1実施形態に係る配線基板の構造の例を示す平面図及び断面図である。 (a)及び(b)は、夫々従来の配線引き回し構造と、本発明の第1実施形態に係る配線基板の配線引き回し構造とを示す平面図である。 (a)及び(b)は、本発明の第1実施形態に係る配線基板のビア構造の例を示す断面図である。 (a)乃至(c)は、本発明の実施形態に係る配線基板の製造方法を工程順に示す断面図である。 (a)及び(b)は、本発明の実施形態に係る配線基板の製造方法におけるビアホール形成方法の例を工程順に示す断面図である。 本発明の実施形態に係る配線基板の製造方法の第1変形例のビアホール形成方法を示す断面図である。 (a)、(b)は、本発明の実施形態に係る配線基板の製造方法の第2変形例のビアホール形成方法を工程順に示す断面図である。
符号の説明
10:下地基板
11:第1配線層
12:絶縁層
13:第2配線層
14:ビアホール
15:導体
16:ビア
17:デッドスペース
18:レーザ

Claims (20)

  1. 半導体素子又は電子部品を搭載する配線基板において、複数の配線層と、前記配線層の間に設けられる絶縁層と、前記絶縁層に設けられ前記複数の配線層を電気的に接続するビアとを有し、前記ビアのうち少なくとも1つは、前記配線層に平行な面で得られるビアの断面形状が、複数の相似形の一部が重なった形状となるものであることを特徴とする配線基板。
  2. 半導体素子又は電子部品を搭載する配線基板において、複数の配線層と、前記配線層の間に設けられる絶縁層と、前記絶縁層に設けられ前記複数の配線層を電気的に接続するビアとを有し、全ての前記ビアは、前記配線層に平行な面で得られる断面形状が、複数の相似形の一部が重なった形状となるものであることを特徴とする配線基板。
  3. 前記配線基板が電源系配線を有しており、前記配線層に平行な面で得られる断面形状が、複数の相似形の一部が重なった形状となる前記ビアが前記電源系配線を電気的に接続していることを特徴とする請求項1又は2に記載の配線基板。
  4. 前記配線基板がグランド系配線を有しており、前記配線層に平行な面で得られる断面形状が、複数の相似形の一部が重なった形状となる前記ビアが前記グランド系配線を電気的に接続していることを特徴とする請求項1又は2に記載の配線基板。
  5. 前記配線基板が電源系配線とグランド系配線を共に有しており、前記電源系配線を電気的に接続するビアは、前記配線層に平行な面で得られる断面形状が複数の相似形の一部が重なった形状となるものであり、前記グランド系配線を電気的に接続するビアは、前記配線層に平行な面で得られる断面形状が複数の相似形の一部が重なった形状となるものであることを特徴とする請求項1又は2に記載の配線基板。
  6. 前記配線基板が信号系配線を有しており、前記配線層に平行な面で得られる断面形状が、複数の相似形の一部が重なった形状となる前記ビアが前記配線系配線を電気的に接続していることを特徴とする請求項1乃至5のいずれか1項に記載の配線基板。
  7. 前記ビア形状において、連続した前記ビアの端部形状の中心点から最近接のビア端部よりも外側に存在するビア端部を有することを特徴とする請求項1乃至6のいずれか1項に記載の配線基板。
  8. 前記相似形が、円形であることを特徴とする請求項1乃至7のいずれか1項に記載の配線基板。
  9. 前記ビアは、前記絶縁層に設けられるビアホールと、前記ビアホール内に設けられ前記絶縁層を挟むように設けられている前記配線層を電気的に接続する導体からなることを特徴とする請求項1乃至8のいずれか1項に記載の配線基板。
  10. 前記導体の主たる材料が、銅、アルミニウム、金、銀、ニッケル、半田材料及び導電性ペーストからなる群から選択された少なくとも1種の材料からなることを特徴とする請求項9に記載の配線基板。
  11. 前記ビアホール内の前記導体は、前記ビアホールの内壁を覆うように形成されていることを特徴とする請求項9又は10に記載の配線基板。
  12. 前記ビアホール内の前記導体は、前記ビアホール内を充填するように形成されていることを特徴とする請求項9又は10に記載の配線基板。
  13. 複数の配線層と、前記配線層の間に設けられる絶縁層と、前記絶縁層に設けられ前記配線層を電気的に接続する複数個のビアとを有し、半導体素子又は電子部品を搭載する配線基板の製造方法において、前記絶縁層に前記配線層に平行な面で得られる断面形状が複数の相似形の一部が重なった形状となる1以上のビアホールを含むように形成する工程と、前記ビアホール内に導体を形成して前記絶縁層を挟む前記配線層を電気的に接続するビアを形成する工程とを有することを特徴とする配線基板の製造方法。
  14. 複数の配線層と前記配線層の間に設けられる絶縁層と、前記絶縁層に設けられる複数の前記配線層を電気的に接続するビアとを有し、半導体素子又は電子部品を搭載する配線基板の製造方法において、全てのビアホールが前記絶縁層に前記配線層に平行な面で得られる断面形状が複数の相似形の一部が重なった形状となるように形成する工程と、前記ビアホール内に導体を形成して前記絶縁層を挟む前記配線層を電気的に接続するビアを形成する工程とを有することを特徴とする配線基板の製造方法。
  15. 前記導体が、前記絶縁層の前記ビアホールを形成した後で形成される前記配線層を形成する工程でビアホール内に形成されることを特徴とする請求項13又は14に記載の配線基板の製造方法。
  16. 前記相似形が、円形となるように形成することを特徴とする請求項13乃至15のいずれか1項に記載の配線基板の製造方法。
  17. 前記導体の主たる材料が、銅、アルミニウム、金、銀、ニッケル及び半田材料からなる群から選択された少なくとも1種の材料からなることを特徴とする請求項13乃至16のいずれか1項に記載の配線基板の製造方法。
  18. 前記導体が、無電解めっき金属、電解めっき金属、導電性ペースト、半田材料、及び低融点金属からなる群から選択された少なくとも1種の材料で形成されていることを特徴とする請求項13乃至17のいずれか1項に記載の配線基板の製造方法。
  19. 前記ビアホール内の前記導体は、前記ビアホールの壁面を覆うように形成されていることを特徴とする請求項12乃至18のいずれか1項に記載の配線基板の製造方法。
  20. 前記ビアホール内の前記導体は、前記ビアホール内を充填するように形成されていることを特徴とする請求項12乃至18のいずれか1項に記載の配線基板の製造方法。
JP2005178452A 2005-06-17 2005-06-17 配線基板及びその製造方法 Expired - Fee Related JP4728708B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2005178452A JP4728708B2 (ja) 2005-06-17 2005-06-17 配線基板及びその製造方法
US11/449,673 US7674989B2 (en) 2005-06-17 2006-06-09 Wiring board and method for manufacturing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005178452A JP4728708B2 (ja) 2005-06-17 2005-06-17 配線基板及びその製造方法

Publications (2)

Publication Number Publication Date
JP2006351963A true JP2006351963A (ja) 2006-12-28
JP4728708B2 JP4728708B2 (ja) 2011-07-20

Family

ID=37572234

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005178452A Expired - Fee Related JP4728708B2 (ja) 2005-06-17 2005-06-17 配線基板及びその製造方法

Country Status (2)

Country Link
US (1) US7674989B2 (ja)
JP (1) JP4728708B2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015531998A (ja) * 2012-07-30 2015-11-05 クォルコム・メムズ・テクノロジーズ・インコーポレーテッド 特別なビア実装形態を有する複雑な受動設計
JP2016157963A (ja) * 2014-02-27 2016-09-01 株式会社村田製作所 積層体の製造方法、および、積層体
US10756044B2 (en) 2017-12-06 2020-08-25 Samsung Electronics Co., Ltd. Fan-out semiconductor package

Families Citing this family (334)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4728708B2 (ja) * 2005-06-17 2011-07-20 日本電気株式会社 配線基板及びその製造方法
KR100725363B1 (ko) * 2005-07-25 2007-06-07 삼성전자주식회사 회로 기판 및 그 제조 방법
US7847654B2 (en) * 2008-07-28 2010-12-07 Bosch Security Systems, Inc. Multilayer microstripline transmission line transition
US10378106B2 (en) 2008-11-14 2019-08-13 Asm Ip Holding B.V. Method of forming insulation film by modified PEALD
US9394608B2 (en) 2009-04-06 2016-07-19 Asm America, Inc. Semiconductor processing reactor and components thereof
US8802201B2 (en) 2009-08-14 2014-08-12 Asm America, Inc. Systems and methods for thin-film deposition of metal oxides using excited nitrogen-oxygen species
US9312155B2 (en) 2011-06-06 2016-04-12 Asm Japan K.K. High-throughput semiconductor-processing apparatus equipped with multiple dual-chamber modules
US10364496B2 (en) 2011-06-27 2019-07-30 Asm Ip Holding B.V. Dual section module having shared and unshared mass flow controllers
US10854498B2 (en) 2011-07-15 2020-12-01 Asm Ip Holding B.V. Wafer-supporting device and method for producing same
US20130023129A1 (en) 2011-07-20 2013-01-24 Asm America, Inc. Pressure transmitter for a semiconductor processing environment
US9017481B1 (en) 2011-10-28 2015-04-28 Asm America, Inc. Process feed management for semiconductor substrate processing
US9659799B2 (en) 2012-08-28 2017-05-23 Asm Ip Holding B.V. Systems and methods for dynamic semiconductor process scheduling
US9021985B2 (en) 2012-09-12 2015-05-05 Asm Ip Holdings B.V. Process gas management for an inductively-coupled plasma deposition reactor
US10714315B2 (en) 2012-10-12 2020-07-14 Asm Ip Holdings B.V. Semiconductor reaction chamber showerhead
US9123780B2 (en) 2012-12-19 2015-09-01 Invensas Corporation Method and structures for heat dissipating interposers
US20160376700A1 (en) 2013-02-01 2016-12-29 Asm Ip Holding B.V. System for treatment of deposition reactor
US9589770B2 (en) 2013-03-08 2017-03-07 Asm Ip Holding B.V. Method and systems for in-situ formation of intermediate reactive species
US9484191B2 (en) 2013-03-08 2016-11-01 Asm Ip Holding B.V. Pulsed remote plasma method and system
US9240412B2 (en) 2013-09-27 2016-01-19 Asm Ip Holding B.V. Semiconductor structure and device and methods of forming same using selective epitaxial process
US10683571B2 (en) 2014-02-25 2020-06-16 Asm Ip Holding B.V. Gas supply manifold and method of supplying gases to chamber using same
US10167557B2 (en) 2014-03-18 2019-01-01 Asm Ip Holding B.V. Gas distribution system, reactor including the system, and methods of using the same
US11015245B2 (en) 2014-03-19 2021-05-25 Asm Ip Holding B.V. Gas-phase reactor and system having exhaust plenum and components thereof
US10858737B2 (en) 2014-07-28 2020-12-08 Asm Ip Holding B.V. Showerhead assembly and components thereof
US9890456B2 (en) 2014-08-21 2018-02-13 Asm Ip Holding B.V. Method and system for in situ formation of gas-phase compounds
US9657845B2 (en) 2014-10-07 2017-05-23 Asm Ip Holding B.V. Variable conductance gas distribution apparatus and method
US10941490B2 (en) 2014-10-07 2021-03-09 Asm Ip Holding B.V. Multiple temperature range susceptor, assembly, reactor and system including the susceptor, and methods of using the same
KR102300403B1 (ko) 2014-11-19 2021-09-09 에이에스엠 아이피 홀딩 비.브이. 박막 증착 방법
KR102263121B1 (ko) 2014-12-22 2021-06-09 에이에스엠 아이피 홀딩 비.브이. 반도체 소자 및 그 제조 방법
US10529542B2 (en) 2015-03-11 2020-01-07 Asm Ip Holdings B.V. Cross-flow reactor and method
US10276355B2 (en) 2015-03-12 2019-04-30 Asm Ip Holding B.V. Multi-zone reactor, system including the reactor, and method of using the same
US10458018B2 (en) 2015-06-26 2019-10-29 Asm Ip Holding B.V. Structures including metal carbide material, devices including the structures, and methods of forming same
US10600673B2 (en) 2015-07-07 2020-03-24 Asm Ip Holding B.V. Magnetic susceptor to baseplate seal
US10043661B2 (en) 2015-07-13 2018-08-07 Asm Ip Holding B.V. Method for protecting layer by forming hydrocarbon-based extremely thin film
US10083836B2 (en) 2015-07-24 2018-09-25 Asm Ip Holding B.V. Formation of boron-doped titanium metal films with high work function
US9711345B2 (en) * 2015-08-25 2017-07-18 Asm Ip Holding B.V. Method for forming aluminum nitride-based film by PEALD
US9960072B2 (en) 2015-09-29 2018-05-01 Asm Ip Holding B.V. Variable adjustment for precise matching of multiple chamber cavity housings
US10211308B2 (en) 2015-10-21 2019-02-19 Asm Ip Holding B.V. NbMC layers
US10322384B2 (en) 2015-11-09 2019-06-18 Asm Ip Holding B.V. Counter flow mixer for process chamber
US11139308B2 (en) 2015-12-29 2021-10-05 Asm Ip Holding B.V. Atomic layer deposition of III-V compounds to form V-NAND devices
US10468251B2 (en) 2016-02-19 2019-11-05 Asm Ip Holding B.V. Method for forming spacers using silicon nitride film for spacer-defined multiple patterning
US10529554B2 (en) 2016-02-19 2020-01-07 Asm Ip Holding B.V. Method for forming silicon nitride film selectively on sidewalls or flat surfaces of trenches
US10501866B2 (en) 2016-03-09 2019-12-10 Asm Ip Holding B.V. Gas distribution apparatus for improved film uniformity in an epitaxial system
US10343920B2 (en) 2016-03-18 2019-07-09 Asm Ip Holding B.V. Aligned carbon nanotubes
US9892913B2 (en) 2016-03-24 2018-02-13 Asm Ip Holding B.V. Radial and thickness control via biased multi-port injection settings
US10087522B2 (en) 2016-04-21 2018-10-02 Asm Ip Holding B.V. Deposition of metal borides
US10190213B2 (en) 2016-04-21 2019-01-29 Asm Ip Holding B.V. Deposition of metal borides
US10865475B2 (en) 2016-04-21 2020-12-15 Asm Ip Holding B.V. Deposition of metal borides and silicides
US10367080B2 (en) 2016-05-02 2019-07-30 Asm Ip Holding B.V. Method of forming a germanium oxynitride film
US10032628B2 (en) 2016-05-02 2018-07-24 Asm Ip Holding B.V. Source/drain performance through conformal solid state doping
KR102592471B1 (ko) 2016-05-17 2023-10-20 에이에스엠 아이피 홀딩 비.브이. 금속 배선 형성 방법 및 이를 이용한 반도체 장치의 제조 방법
US11453943B2 (en) 2016-05-25 2022-09-27 Asm Ip Holding B.V. Method for forming carbon-containing silicon/metal oxide or nitride film by ALD using silicon precursor and hydrocarbon precursor
US10388509B2 (en) 2016-06-28 2019-08-20 Asm Ip Holding B.V. Formation of epitaxial layers via dislocation filtering
US9859151B1 (en) 2016-07-08 2018-01-02 Asm Ip Holding B.V. Selective film deposition method to form air gaps
US10612137B2 (en) 2016-07-08 2020-04-07 Asm Ip Holdings B.V. Organic reactants for atomic layer deposition
US9793135B1 (en) 2016-07-14 2017-10-17 ASM IP Holding B.V Method of cyclic dry etching using etchant film
US10714385B2 (en) 2016-07-19 2020-07-14 Asm Ip Holding B.V. Selective deposition of tungsten
KR102354490B1 (ko) 2016-07-27 2022-01-21 에이에스엠 아이피 홀딩 비.브이. 기판 처리 방법
US9887082B1 (en) 2016-07-28 2018-02-06 Asm Ip Holding B.V. Method and apparatus for filling a gap
US10395919B2 (en) 2016-07-28 2019-08-27 Asm Ip Holding B.V. Method and apparatus for filling a gap
KR102532607B1 (ko) 2016-07-28 2023-05-15 에이에스엠 아이피 홀딩 비.브이. 기판 가공 장치 및 그 동작 방법
US9812320B1 (en) 2016-07-28 2017-11-07 Asm Ip Holding B.V. Method and apparatus for filling a gap
US10177025B2 (en) 2016-07-28 2019-01-08 Asm Ip Holding B.V. Method and apparatus for filling a gap
US10090316B2 (en) 2016-09-01 2018-10-02 Asm Ip Holding B.V. 3D stacked multilayer semiconductor memory using doped select transistor channel
US10410943B2 (en) 2016-10-13 2019-09-10 Asm Ip Holding B.V. Method for passivating a surface of a semiconductor and related systems
US10643826B2 (en) 2016-10-26 2020-05-05 Asm Ip Holdings B.V. Methods for thermally calibrating reaction chambers
US11532757B2 (en) 2016-10-27 2022-12-20 Asm Ip Holding B.V. Deposition of charge trapping layers
US10714350B2 (en) 2016-11-01 2020-07-14 ASM IP Holdings, B.V. Methods for forming a transition metal niobium nitride film on a substrate by atomic layer deposition and related semiconductor device structures
US10435790B2 (en) 2016-11-01 2019-10-08 Asm Ip Holding B.V. Method of subatmospheric plasma-enhanced ALD using capacitively coupled electrodes with narrow gap
US10643904B2 (en) 2016-11-01 2020-05-05 Asm Ip Holdings B.V. Methods for forming a semiconductor device and related semiconductor device structures
US10229833B2 (en) 2016-11-01 2019-03-12 Asm Ip Holding B.V. Methods for forming a transition metal nitride film on a substrate by atomic layer deposition and related semiconductor device structures
US10134757B2 (en) 2016-11-07 2018-11-20 Asm Ip Holding B.V. Method of processing a substrate and a device manufactured by using the method
KR102546317B1 (ko) 2016-11-15 2023-06-21 에이에스엠 아이피 홀딩 비.브이. 기체 공급 유닛 및 이를 포함하는 기판 처리 장치
US10340135B2 (en) 2016-11-28 2019-07-02 Asm Ip Holding B.V. Method of topologically restricted plasma-enhanced cyclic deposition of silicon or metal nitride
KR20180068582A (ko) 2016-12-14 2018-06-22 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
US11447861B2 (en) 2016-12-15 2022-09-20 Asm Ip Holding B.V. Sequential infiltration synthesis apparatus and a method of forming a patterned structure
US11581186B2 (en) 2016-12-15 2023-02-14 Asm Ip Holding B.V. Sequential infiltration synthesis apparatus
US9916980B1 (en) 2016-12-15 2018-03-13 Asm Ip Holding B.V. Method of forming a structure on a substrate
KR102700194B1 (ko) 2016-12-19 2024-08-28 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
US10269558B2 (en) 2016-12-22 2019-04-23 Asm Ip Holding B.V. Method of forming a structure on a substrate
US10867788B2 (en) 2016-12-28 2020-12-15 Asm Ip Holding B.V. Method of forming a structure on a substrate
US11390950B2 (en) 2017-01-10 2022-07-19 Asm Ip Holding B.V. Reactor system and method to reduce residue buildup during a film deposition process
US10655221B2 (en) 2017-02-09 2020-05-19 Asm Ip Holding B.V. Method for depositing oxide film by thermal ALD and PEALD
US10468261B2 (en) 2017-02-15 2019-11-05 Asm Ip Holding B.V. Methods for forming a metallic film on a substrate by cyclical deposition and related semiconductor device structures
US10529563B2 (en) 2017-03-29 2020-01-07 Asm Ip Holdings B.V. Method for forming doped metal oxide films on a substrate by cyclical deposition and related semiconductor device structures
US10283353B2 (en) 2017-03-29 2019-05-07 Asm Ip Holding B.V. Method of reforming insulating film deposited on substrate with recess pattern
US10103040B1 (en) 2017-03-31 2018-10-16 Asm Ip Holding B.V. Apparatus and method for manufacturing a semiconductor device
USD830981S1 (en) 2017-04-07 2018-10-16 Asm Ip Holding B.V. Susceptor for semiconductor substrate processing apparatus
KR102457289B1 (ko) 2017-04-25 2022-10-21 에이에스엠 아이피 홀딩 비.브이. 박막 증착 방법 및 반도체 장치의 제조 방법
US10892156B2 (en) 2017-05-08 2021-01-12 Asm Ip Holding B.V. Methods for forming a silicon nitride film on a substrate and related semiconductor device structures
US10446393B2 (en) 2017-05-08 2019-10-15 Asm Ip Holding B.V. Methods for forming silicon-containing epitaxial layers and related semiconductor device structures
US10770286B2 (en) 2017-05-08 2020-09-08 Asm Ip Holdings B.V. Methods for selectively forming a silicon nitride film on a substrate and related semiconductor device structures
US10504742B2 (en) 2017-05-31 2019-12-10 Asm Ip Holding B.V. Method of atomic layer etching using hydrogen plasma
US10886123B2 (en) 2017-06-02 2021-01-05 Asm Ip Holding B.V. Methods for forming low temperature semiconductor layers and related semiconductor device structures
US12040200B2 (en) 2017-06-20 2024-07-16 Asm Ip Holding B.V. Semiconductor processing apparatus and methods for calibrating a semiconductor processing apparatus
US11306395B2 (en) 2017-06-28 2022-04-19 Asm Ip Holding B.V. Methods for depositing a transition metal nitride film on a substrate by atomic layer deposition and related deposition apparatus
US10685834B2 (en) 2017-07-05 2020-06-16 Asm Ip Holdings B.V. Methods for forming a silicon germanium tin layer and related semiconductor device structures
KR20190009245A (ko) 2017-07-18 2019-01-28 에이에스엠 아이피 홀딩 비.브이. 반도체 소자 구조물 형성 방법 및 관련된 반도체 소자 구조물
US11018002B2 (en) 2017-07-19 2021-05-25 Asm Ip Holding B.V. Method for selectively depositing a Group IV semiconductor and related semiconductor device structures
US10541333B2 (en) 2017-07-19 2020-01-21 Asm Ip Holding B.V. Method for depositing a group IV semiconductor and related semiconductor device structures
US11374112B2 (en) 2017-07-19 2022-06-28 Asm Ip Holding B.V. Method for depositing a group IV semiconductor and related semiconductor device structures
US10590535B2 (en) 2017-07-26 2020-03-17 Asm Ip Holdings B.V. Chemical treatment, deposition and/or infiltration apparatus and method for using the same
US10312055B2 (en) 2017-07-26 2019-06-04 Asm Ip Holding B.V. Method of depositing film by PEALD using negative bias
US10605530B2 (en) 2017-07-26 2020-03-31 Asm Ip Holding B.V. Assembly of a liner and a flange for a vertical furnace as well as the liner and the vertical furnace
US10692741B2 (en) 2017-08-08 2020-06-23 Asm Ip Holdings B.V. Radiation shield
US10770336B2 (en) 2017-08-08 2020-09-08 Asm Ip Holding B.V. Substrate lift mechanism and reactor including same
US11139191B2 (en) 2017-08-09 2021-10-05 Asm Ip Holding B.V. Storage apparatus for storing cassettes for substrates and processing apparatus equipped therewith
US10249524B2 (en) 2017-08-09 2019-04-02 Asm Ip Holding B.V. Cassette holder assembly for a substrate cassette and holding member for use in such assembly
US11769682B2 (en) 2017-08-09 2023-09-26 Asm Ip Holding B.V. Storage apparatus for storing cassettes for substrates and processing apparatus equipped therewith
US10236177B1 (en) 2017-08-22 2019-03-19 ASM IP Holding B.V.. Methods for depositing a doped germanium tin semiconductor and related semiconductor device structures
USD900036S1 (en) 2017-08-24 2020-10-27 Asm Ip Holding B.V. Heater electrical connector and adapter
US11830730B2 (en) 2017-08-29 2023-11-28 Asm Ip Holding B.V. Layer forming method and apparatus
US11295980B2 (en) 2017-08-30 2022-04-05 Asm Ip Holding B.V. Methods for depositing a molybdenum metal film over a dielectric surface of a substrate by a cyclical deposition process and related semiconductor device structures
US11056344B2 (en) 2017-08-30 2021-07-06 Asm Ip Holding B.V. Layer forming method
KR102491945B1 (ko) 2017-08-30 2023-01-26 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
KR102401446B1 (ko) 2017-08-31 2022-05-24 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
US10607895B2 (en) 2017-09-18 2020-03-31 Asm Ip Holdings B.V. Method for forming a semiconductor device structure comprising a gate fill metal
KR102630301B1 (ko) 2017-09-21 2024-01-29 에이에스엠 아이피 홀딩 비.브이. 침투성 재료의 순차 침투 합성 방법 처리 및 이를 이용하여 형성된 구조물 및 장치
US10844484B2 (en) 2017-09-22 2020-11-24 Asm Ip Holding B.V. Apparatus for dispensing a vapor phase reactant to a reaction chamber and related methods
US10658205B2 (en) 2017-09-28 2020-05-19 Asm Ip Holdings B.V. Chemical dispensing apparatus and methods for dispensing a chemical to a reaction chamber
US10403504B2 (en) 2017-10-05 2019-09-03 Asm Ip Holding B.V. Method for selectively depositing a metallic film on a substrate
US10319588B2 (en) 2017-10-10 2019-06-11 Asm Ip Holding B.V. Method for depositing a metal chalcogenide on a substrate by cyclical deposition
US10923344B2 (en) 2017-10-30 2021-02-16 Asm Ip Holding B.V. Methods for forming a semiconductor structure and related semiconductor structures
US10910262B2 (en) 2017-11-16 2021-02-02 Asm Ip Holding B.V. Method of selectively depositing a capping layer structure on a semiconductor device structure
KR102443047B1 (ko) 2017-11-16 2022-09-14 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치 방법 및 그에 의해 제조된 장치
US11022879B2 (en) 2017-11-24 2021-06-01 Asm Ip Holding B.V. Method of forming an enhanced unexposed photoresist layer
JP7206265B2 (ja) 2017-11-27 2023-01-17 エーエスエム アイピー ホールディング ビー.ブイ. クリーン・ミニエンバイロメントを備える装置
CN111316417B (zh) 2017-11-27 2023-12-22 阿斯莫Ip控股公司 与批式炉偕同使用的用于储存晶圆匣的储存装置
US10290508B1 (en) 2017-12-05 2019-05-14 Asm Ip Holding B.V. Method for forming vertical spacers for spacer-defined patterning
US10872771B2 (en) 2018-01-16 2020-12-22 Asm Ip Holding B. V. Method for depositing a material film on a substrate within a reaction chamber by a cyclical deposition process and related device structures
CN111630203A (zh) 2018-01-19 2020-09-04 Asm Ip私人控股有限公司 通过等离子体辅助沉积来沉积间隙填充层的方法
TWI799494B (zh) 2018-01-19 2023-04-21 荷蘭商Asm 智慧財產控股公司 沈積方法
USD903477S1 (en) 2018-01-24 2020-12-01 Asm Ip Holdings B.V. Metal clamp
US11018047B2 (en) 2018-01-25 2021-05-25 Asm Ip Holding B.V. Hybrid lift pin
USD880437S1 (en) 2018-02-01 2020-04-07 Asm Ip Holding B.V. Gas supply plate for semiconductor manufacturing apparatus
US10535516B2 (en) 2018-02-01 2020-01-14 Asm Ip Holdings B.V. Method for depositing a semiconductor structure on a surface of a substrate and related semiconductor structures
US11081345B2 (en) 2018-02-06 2021-08-03 Asm Ip Holding B.V. Method of post-deposition treatment for silicon oxide film
CN116732497A (zh) 2018-02-14 2023-09-12 Asm Ip私人控股有限公司 通过循环沉积工艺在衬底上沉积含钌膜的方法
US10896820B2 (en) 2018-02-14 2021-01-19 Asm Ip Holding B.V. Method for depositing a ruthenium-containing film on a substrate by a cyclical deposition process
US10731249B2 (en) 2018-02-15 2020-08-04 Asm Ip Holding B.V. Method of forming a transition metal containing film on a substrate by a cyclical deposition process, a method for supplying a transition metal halide compound to a reaction chamber, and related vapor deposition apparatus
US10658181B2 (en) 2018-02-20 2020-05-19 Asm Ip Holding B.V. Method of spacer-defined direct patterning in semiconductor fabrication
KR102636427B1 (ko) 2018-02-20 2024-02-13 에이에스엠 아이피 홀딩 비.브이. 기판 처리 방법 및 장치
US10975470B2 (en) 2018-02-23 2021-04-13 Asm Ip Holding B.V. Apparatus for detecting or monitoring for a chemical precursor in a high temperature environment
US11473195B2 (en) 2018-03-01 2022-10-18 Asm Ip Holding B.V. Semiconductor processing apparatus and a method for processing a substrate
US11629406B2 (en) 2018-03-09 2023-04-18 Asm Ip Holding B.V. Semiconductor processing apparatus comprising one or more pyrometers for measuring a temperature of a substrate during transfer of the substrate
US11114283B2 (en) 2018-03-16 2021-09-07 Asm Ip Holding B.V. Reactor, system including the reactor, and methods of manufacturing and using same
KR102646467B1 (ko) 2018-03-27 2024-03-11 에이에스엠 아이피 홀딩 비.브이. 기판 상에 전극을 형성하는 방법 및 전극을 포함하는 반도체 소자 구조
US11088002B2 (en) 2018-03-29 2021-08-10 Asm Ip Holding B.V. Substrate rack and a substrate processing system and method
US11230766B2 (en) 2018-03-29 2022-01-25 Asm Ip Holding B.V. Substrate processing apparatus and method
US10510536B2 (en) 2018-03-29 2019-12-17 Asm Ip Holding B.V. Method of depositing a co-doped polysilicon film on a surface of a substrate within a reaction chamber
KR102501472B1 (ko) 2018-03-30 2023-02-20 에이에스엠 아이피 홀딩 비.브이. 기판 처리 방법
US11152294B2 (en) 2018-04-09 2021-10-19 Corning Incorporated Hermetic metallized via with improved reliability
US12025484B2 (en) 2018-05-08 2024-07-02 Asm Ip Holding B.V. Thin film forming method
KR102709511B1 (ko) 2018-05-08 2024-09-24 에이에스엠 아이피 홀딩 비.브이. 기판 상에 산화물 막을 주기적 증착 공정에 의해 증착하기 위한 방법 및 관련 소자 구조
TW202349473A (zh) 2018-05-11 2023-12-16 荷蘭商Asm Ip私人控股有限公司 用於基板上形成摻雜金屬碳化物薄膜之方法及相關半導體元件結構
KR102596988B1 (ko) 2018-05-28 2023-10-31 에이에스엠 아이피 홀딩 비.브이. 기판 처리 방법 및 그에 의해 제조된 장치
US11718913B2 (en) 2018-06-04 2023-08-08 Asm Ip Holding B.V. Gas distribution system and reactor system including same
TWI840362B (zh) 2018-06-04 2024-05-01 荷蘭商Asm Ip私人控股有限公司 水氣降低的晶圓處置腔室
US11286562B2 (en) 2018-06-08 2022-03-29 Asm Ip Holding B.V. Gas-phase chemical reactor and method of using same
KR102568797B1 (ko) 2018-06-21 2023-08-21 에이에스엠 아이피 홀딩 비.브이. 기판 처리 시스템
US10797133B2 (en) 2018-06-21 2020-10-06 Asm Ip Holding B.V. Method for depositing a phosphorus doped silicon arsenide film and related semiconductor device structures
TW202405221A (zh) 2018-06-27 2024-02-01 荷蘭商Asm Ip私人控股有限公司 用於形成含金屬材料及包含含金屬材料的膜及結構之循環沉積方法
JP2021529254A (ja) 2018-06-27 2021-10-28 エーエスエム・アイピー・ホールディング・ベー・フェー 金属含有材料ならびに金属含有材料を含む膜および構造体を形成するための周期的堆積方法
KR102686758B1 (ko) 2018-06-29 2024-07-18 에이에스엠 아이피 홀딩 비.브이. 박막 증착 방법 및 반도체 장치의 제조 방법
US10612136B2 (en) 2018-06-29 2020-04-07 ASM IP Holding, B.V. Temperature-controlled flange and reactor system including same
US10388513B1 (en) 2018-07-03 2019-08-20 Asm Ip Holding B.V. Method for depositing silicon-free carbon-containing film as gap-fill layer by pulse plasma-assisted deposition
US10755922B2 (en) 2018-07-03 2020-08-25 Asm Ip Holding B.V. Method for depositing silicon-free carbon-containing film as gap-fill layer by pulse plasma-assisted deposition
US10767789B2 (en) 2018-07-16 2020-09-08 Asm Ip Holding B.V. Diaphragm valves, valve components, and methods for forming valve components
US10483099B1 (en) 2018-07-26 2019-11-19 Asm Ip Holding B.V. Method for forming thermally stable organosilicon polymer film
US11053591B2 (en) 2018-08-06 2021-07-06 Asm Ip Holding B.V. Multi-port gas injection system and reactor system including same
US10883175B2 (en) 2018-08-09 2021-01-05 Asm Ip Holding B.V. Vertical furnace for processing substrates and a liner for use therein
US10829852B2 (en) 2018-08-16 2020-11-10 Asm Ip Holding B.V. Gas distribution device for a wafer processing apparatus
US11430674B2 (en) 2018-08-22 2022-08-30 Asm Ip Holding B.V. Sensor array, apparatus for dispensing a vapor phase reactant to a reaction chamber and related methods
US11024523B2 (en) 2018-09-11 2021-06-01 Asm Ip Holding B.V. Substrate processing apparatus and method
KR102707956B1 (ko) 2018-09-11 2024-09-19 에이에스엠 아이피 홀딩 비.브이. 박막 증착 방법
US11049751B2 (en) 2018-09-14 2021-06-29 Asm Ip Holding B.V. Cassette supply system to store and handle cassettes and processing apparatus equipped therewith
CN110970344B (zh) 2018-10-01 2024-10-25 Asmip控股有限公司 衬底保持设备、包含所述设备的系统及其使用方法
US11232963B2 (en) 2018-10-03 2022-01-25 Asm Ip Holding B.V. Substrate processing apparatus and method
KR102592699B1 (ko) 2018-10-08 2023-10-23 에이에스엠 아이피 홀딩 비.브이. 기판 지지 유닛 및 이를 포함하는 박막 증착 장치와 기판 처리 장치
US10847365B2 (en) 2018-10-11 2020-11-24 Asm Ip Holding B.V. Method of forming conformal silicon carbide film by cyclic CVD
US10811256B2 (en) 2018-10-16 2020-10-20 Asm Ip Holding B.V. Method for etching a carbon-containing feature
KR102605121B1 (ko) 2018-10-19 2023-11-23 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치 및 기판 처리 방법
KR102546322B1 (ko) 2018-10-19 2023-06-21 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치 및 기판 처리 방법
USD948463S1 (en) 2018-10-24 2022-04-12 Asm Ip Holding B.V. Susceptor for semiconductor substrate supporting apparatus
US10381219B1 (en) 2018-10-25 2019-08-13 Asm Ip Holding B.V. Methods for forming a silicon nitride film
US11087997B2 (en) 2018-10-31 2021-08-10 Asm Ip Holding B.V. Substrate processing apparatus for processing substrates
KR20200051105A (ko) 2018-11-02 2020-05-13 에이에스엠 아이피 홀딩 비.브이. 기판 지지 유닛 및 이를 포함하는 기판 처리 장치
US11572620B2 (en) 2018-11-06 2023-02-07 Asm Ip Holding B.V. Methods for selectively depositing an amorphous silicon film on a substrate
US11031242B2 (en) 2018-11-07 2021-06-08 Asm Ip Holding B.V. Methods for depositing a boron doped silicon germanium film
US10847366B2 (en) 2018-11-16 2020-11-24 Asm Ip Holding B.V. Methods for depositing a transition metal chalcogenide film on a substrate by a cyclical deposition process
US10818758B2 (en) 2018-11-16 2020-10-27 Asm Ip Holding B.V. Methods for forming a metal silicate film on a substrate in a reaction chamber and related semiconductor device structures
US10559458B1 (en) 2018-11-26 2020-02-11 Asm Ip Holding B.V. Method of forming oxynitride film
US12040199B2 (en) 2018-11-28 2024-07-16 Asm Ip Holding B.V. Substrate processing apparatus for processing substrates
US11217444B2 (en) 2018-11-30 2022-01-04 Asm Ip Holding B.V. Method for forming an ultraviolet radiation responsive metal oxide-containing film
KR102636428B1 (ko) 2018-12-04 2024-02-13 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치를 세정하는 방법
US11158513B2 (en) 2018-12-13 2021-10-26 Asm Ip Holding B.V. Methods for forming a rhenium-containing film on a substrate by a cyclical deposition process and related semiconductor device structures
JP7504584B2 (ja) 2018-12-14 2024-06-24 エーエスエム・アイピー・ホールディング・ベー・フェー 窒化ガリウムの選択的堆積を用いてデバイス構造体を形成する方法及びそのためのシステム
TW202405220A (zh) 2019-01-17 2024-02-01 荷蘭商Asm Ip 私人控股有限公司 藉由循環沈積製程於基板上形成含過渡金屬膜之方法
TWI756590B (zh) 2019-01-22 2022-03-01 荷蘭商Asm Ip私人控股有限公司 基板處理裝置
CN111524788B (zh) 2019-02-01 2023-11-24 Asm Ip私人控股有限公司 氧化硅的拓扑选择性膜形成的方法
TWI845607B (zh) 2019-02-20 2024-06-21 荷蘭商Asm Ip私人控股有限公司 用來填充形成於基材表面內之凹部的循環沉積方法及設備
TW202044325A (zh) 2019-02-20 2020-12-01 荷蘭商Asm Ip私人控股有限公司 填充一基板之一表面內所形成的一凹槽的方法、根據其所形成之半導體結構、及半導體處理設備
KR102626263B1 (ko) 2019-02-20 2024-01-16 에이에스엠 아이피 홀딩 비.브이. 처리 단계를 포함하는 주기적 증착 방법 및 이를 위한 장치
US11482533B2 (en) 2019-02-20 2022-10-25 Asm Ip Holding B.V. Apparatus and methods for plug fill deposition in 3-D NAND applications
KR20210127188A (ko) 2019-02-21 2021-10-21 코닝 인코포레이티드 구리-금속화된 쓰루 홀을 갖는 유리 또는 유리 세라믹 물품 및 이를 제조하기 위한 공정
TWI842826B (zh) 2019-02-22 2024-05-21 荷蘭商Asm Ip私人控股有限公司 基材處理設備及處理基材之方法
KR20200108243A (ko) 2019-03-08 2020-09-17 에이에스엠 아이피 홀딩 비.브이. SiOC 층을 포함한 구조체 및 이의 형성 방법
KR20200108248A (ko) 2019-03-08 2020-09-17 에이에스엠 아이피 홀딩 비.브이. SiOCN 층을 포함한 구조체 및 이의 형성 방법
KR20200108242A (ko) 2019-03-08 2020-09-17 에이에스엠 아이피 홀딩 비.브이. 실리콘 질화물 층을 선택적으로 증착하는 방법, 및 선택적으로 증착된 실리콘 질화물 층을 포함하는 구조체
JP2020167398A (ja) 2019-03-28 2020-10-08 エーエスエム・アイピー・ホールディング・ベー・フェー ドアオープナーおよびドアオープナーが提供される基材処理装置
KR20200116855A (ko) 2019-04-01 2020-10-13 에이에스엠 아이피 홀딩 비.브이. 반도체 소자를 제조하는 방법
US11447864B2 (en) 2019-04-19 2022-09-20 Asm Ip Holding B.V. Layer forming method and apparatus
KR20200125453A (ko) 2019-04-24 2020-11-04 에이에스엠 아이피 홀딩 비.브이. 기상 반응기 시스템 및 이를 사용하는 방법
KR20200130121A (ko) 2019-05-07 2020-11-18 에이에스엠 아이피 홀딩 비.브이. 딥 튜브가 있는 화학물질 공급원 용기
KR20200130118A (ko) 2019-05-07 2020-11-18 에이에스엠 아이피 홀딩 비.브이. 비정질 탄소 중합체 막을 개질하는 방법
KR20200130652A (ko) 2019-05-10 2020-11-19 에이에스엠 아이피 홀딩 비.브이. 표면 상에 재료를 증착하는 방법 및 본 방법에 따라 형성된 구조
JP2020188254A (ja) 2019-05-16 2020-11-19 エーエスエム アイピー ホールディング ビー.ブイ. ウェハボートハンドリング装置、縦型バッチ炉および方法
JP2020188255A (ja) 2019-05-16 2020-11-19 エーエスエム アイピー ホールディング ビー.ブイ. ウェハボートハンドリング装置、縦型バッチ炉および方法
USD975665S1 (en) 2019-05-17 2023-01-17 Asm Ip Holding B.V. Susceptor shaft
USD947913S1 (en) 2019-05-17 2022-04-05 Asm Ip Holding B.V. Susceptor shaft
USD935572S1 (en) 2019-05-24 2021-11-09 Asm Ip Holding B.V. Gas channel plate
USD922229S1 (en) 2019-06-05 2021-06-15 Asm Ip Holding B.V. Device for controlling a temperature of a gas supply unit
KR20200141003A (ko) 2019-06-06 2020-12-17 에이에스엠 아이피 홀딩 비.브이. 가스 감지기를 포함하는 기상 반응기 시스템
KR20200143254A (ko) 2019-06-11 2020-12-23 에이에스엠 아이피 홀딩 비.브이. 개질 가스를 사용하여 전자 구조를 형성하는 방법, 상기 방법을 수행하기 위한 시스템, 및 상기 방법을 사용하여 형성되는 구조
USD944946S1 (en) 2019-06-14 2022-03-01 Asm Ip Holding B.V. Shower plate
USD931978S1 (en) 2019-06-27 2021-09-28 Asm Ip Holding B.V. Showerhead vacuum transport
KR20210005515A (ko) 2019-07-03 2021-01-14 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치용 온도 제어 조립체 및 이를 사용하는 방법
JP7499079B2 (ja) 2019-07-09 2024-06-13 エーエスエム・アイピー・ホールディング・ベー・フェー 同軸導波管を用いたプラズマ装置、基板処理方法
CN112216646A (zh) 2019-07-10 2021-01-12 Asm Ip私人控股有限公司 基板支撑组件及包括其的基板处理装置
KR20210010307A (ko) 2019-07-16 2021-01-27 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
KR20210010820A (ko) 2019-07-17 2021-01-28 에이에스엠 아이피 홀딩 비.브이. 실리콘 게르마늄 구조를 형성하는 방법
KR20210010816A (ko) 2019-07-17 2021-01-28 에이에스엠 아이피 홀딩 비.브이. 라디칼 보조 점화 플라즈마 시스템 및 방법
US11643724B2 (en) 2019-07-18 2023-05-09 Asm Ip Holding B.V. Method of forming structures using a neutral beam
TWI839544B (zh) 2019-07-19 2024-04-21 荷蘭商Asm Ip私人控股有限公司 形成形貌受控的非晶碳聚合物膜之方法
KR20210010817A (ko) 2019-07-19 2021-01-28 에이에스엠 아이피 홀딩 비.브이. 토폴로지-제어된 비정질 탄소 중합체 막을 형성하는 방법
CN112309843A (zh) 2019-07-29 2021-02-02 Asm Ip私人控股有限公司 实现高掺杂剂掺入的选择性沉积方法
CN112309899A (zh) 2019-07-30 2021-02-02 Asm Ip私人控股有限公司 基板处理设备
CN112309900A (zh) 2019-07-30 2021-02-02 Asm Ip私人控股有限公司 基板处理设备
US11587814B2 (en) 2019-07-31 2023-02-21 Asm Ip Holding B.V. Vertical batch furnace assembly
US11587815B2 (en) 2019-07-31 2023-02-21 Asm Ip Holding B.V. Vertical batch furnace assembly
US11227782B2 (en) 2019-07-31 2022-01-18 Asm Ip Holding B.V. Vertical batch furnace assembly
CN112323048B (zh) 2019-08-05 2024-02-09 Asm Ip私人控股有限公司 用于化学源容器的液位传感器
USD965524S1 (en) 2019-08-19 2022-10-04 Asm Ip Holding B.V. Susceptor support
USD965044S1 (en) 2019-08-19 2022-09-27 Asm Ip Holding B.V. Susceptor shaft
JP2021031769A (ja) 2019-08-21 2021-03-01 エーエスエム アイピー ホールディング ビー.ブイ. 成膜原料混合ガス生成装置及び成膜装置
KR20210024423A (ko) 2019-08-22 2021-03-05 에이에스엠 아이피 홀딩 비.브이. 홀을 구비한 구조체를 형성하기 위한 방법
USD979506S1 (en) 2019-08-22 2023-02-28 Asm Ip Holding B.V. Insulator
USD949319S1 (en) 2019-08-22 2022-04-19 Asm Ip Holding B.V. Exhaust duct
USD930782S1 (en) 2019-08-22 2021-09-14 Asm Ip Holding B.V. Gas distributor
USD940837S1 (en) 2019-08-22 2022-01-11 Asm Ip Holding B.V. Electrode
US11286558B2 (en) 2019-08-23 2022-03-29 Asm Ip Holding B.V. Methods for depositing a molybdenum nitride film on a surface of a substrate by a cyclical deposition process and related semiconductor device structures including a molybdenum nitride film
KR20210024420A (ko) 2019-08-23 2021-03-05 에이에스엠 아이피 홀딩 비.브이. 비스(디에틸아미노)실란을 사용하여 peald에 의해 개선된 품질을 갖는 실리콘 산화물 막을 증착하기 위한 방법
KR20210029090A (ko) 2019-09-04 2021-03-15 에이에스엠 아이피 홀딩 비.브이. 희생 캡핑 층을 이용한 선택적 증착 방법
KR20210029663A (ko) 2019-09-05 2021-03-16 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
US11562901B2 (en) 2019-09-25 2023-01-24 Asm Ip Holding B.V. Substrate processing method
CN112593212B (zh) 2019-10-02 2023-12-22 Asm Ip私人控股有限公司 通过循环等离子体增强沉积工艺形成拓扑选择性氧化硅膜的方法
TWI846953B (zh) 2019-10-08 2024-07-01 荷蘭商Asm Ip私人控股有限公司 基板處理裝置
KR20210042810A (ko) 2019-10-08 2021-04-20 에이에스엠 아이피 홀딩 비.브이. 활성 종을 이용하기 위한 가스 분배 어셈블리를 포함한 반응기 시스템 및 이를 사용하는 방법
KR20210043460A (ko) 2019-10-10 2021-04-21 에이에스엠 아이피 홀딩 비.브이. 포토레지스트 하부층을 형성하기 위한 방법 및 이를 포함한 구조체
US12009241B2 (en) 2019-10-14 2024-06-11 Asm Ip Holding B.V. Vertical batch furnace assembly with detector to detect cassette
TWI834919B (zh) 2019-10-16 2024-03-11 荷蘭商Asm Ip私人控股有限公司 氧化矽之拓撲選擇性膜形成之方法
US11637014B2 (en) 2019-10-17 2023-04-25 Asm Ip Holding B.V. Methods for selective deposition of doped semiconductor material
KR20210047808A (ko) 2019-10-21 2021-04-30 에이에스엠 아이피 홀딩 비.브이. 막을 선택적으로 에칭하기 위한 장치 및 방법
KR20210050453A (ko) 2019-10-25 2021-05-07 에이에스엠 아이피 홀딩 비.브이. 기판 표면 상의 갭 피처를 충진하는 방법 및 이와 관련된 반도체 소자 구조
US11646205B2 (en) 2019-10-29 2023-05-09 Asm Ip Holding B.V. Methods of selectively forming n-type doped material on a surface, systems for selectively forming n-type doped material, and structures formed using same
KR20210054983A (ko) 2019-11-05 2021-05-14 에이에스엠 아이피 홀딩 비.브이. 도핑된 반도체 층을 갖는 구조체 및 이를 형성하기 위한 방법 및 시스템
US11501968B2 (en) 2019-11-15 2022-11-15 Asm Ip Holding B.V. Method for providing a semiconductor device with silicon filled gaps
KR20210062561A (ko) 2019-11-20 2021-05-31 에이에스엠 아이피 홀딩 비.브이. 기판의 표면 상에 탄소 함유 물질을 증착하는 방법, 상기 방법을 사용하여 형성된 구조물, 및 상기 구조물을 형성하기 위한 시스템
CN112951697A (zh) 2019-11-26 2021-06-11 Asm Ip私人控股有限公司 基板处理设备
US11450529B2 (en) 2019-11-26 2022-09-20 Asm Ip Holding B.V. Methods for selectively forming a target film on a substrate comprising a first dielectric surface and a second metallic surface
CN112885693A (zh) 2019-11-29 2021-06-01 Asm Ip私人控股有限公司 基板处理设备
CN112885692A (zh) 2019-11-29 2021-06-01 Asm Ip私人控股有限公司 基板处理设备
JP7527928B2 (ja) 2019-12-02 2024-08-05 エーエスエム・アイピー・ホールディング・ベー・フェー 基板処理装置、基板処理方法
KR20210070898A (ko) 2019-12-04 2021-06-15 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
KR20210078405A (ko) 2019-12-17 2021-06-28 에이에스엠 아이피 홀딩 비.브이. 바나듐 나이트라이드 층을 형성하는 방법 및 바나듐 나이트라이드 층을 포함하는 구조
US11527403B2 (en) 2019-12-19 2022-12-13 Asm Ip Holding B.V. Methods for filling a gap feature on a substrate surface and related semiconductor structures
JP2021109175A (ja) 2020-01-06 2021-08-02 エーエスエム・アイピー・ホールディング・ベー・フェー ガス供給アセンブリ、その構成要素、およびこれを含む反応器システム
JP2021111783A (ja) 2020-01-06 2021-08-02 エーエスエム・アイピー・ホールディング・ベー・フェー チャネル付きリフトピン
US11993847B2 (en) 2020-01-08 2024-05-28 Asm Ip Holding B.V. Injector
KR20210093163A (ko) 2020-01-16 2021-07-27 에이에스엠 아이피 홀딩 비.브이. 고 종횡비 피처를 형성하는 방법
KR102675856B1 (ko) 2020-01-20 2024-06-17 에이에스엠 아이피 홀딩 비.브이. 박막 형성 방법 및 박막 표면 개질 방법
TW202130846A (zh) 2020-02-03 2021-08-16 荷蘭商Asm Ip私人控股有限公司 形成包括釩或銦層的結構之方法
TW202146882A (zh) 2020-02-04 2021-12-16 荷蘭商Asm Ip私人控股有限公司 驗證一物品之方法、用於驗證一物品之設備、及用於驗證一反應室之系統
US11776846B2 (en) 2020-02-07 2023-10-03 Asm Ip Holding B.V. Methods for depositing gap filling fluids and related systems and devices
US11781243B2 (en) 2020-02-17 2023-10-10 Asm Ip Holding B.V. Method for depositing low temperature phosphorous-doped silicon
TW202203344A (zh) 2020-02-28 2022-01-16 荷蘭商Asm Ip控股公司 專用於零件清潔的系統
KR20210116249A (ko) 2020-03-11 2021-09-27 에이에스엠 아이피 홀딩 비.브이. 록아웃 태그아웃 어셈블리 및 시스템 그리고 이의 사용 방법
KR20210116240A (ko) 2020-03-11 2021-09-27 에이에스엠 아이피 홀딩 비.브이. 조절성 접합부를 갖는 기판 핸들링 장치
KR20210117157A (ko) 2020-03-12 2021-09-28 에이에스엠 아이피 홀딩 비.브이. 타겟 토폴로지 프로파일을 갖는 층 구조를 제조하기 위한 방법
KR20210124042A (ko) 2020-04-02 2021-10-14 에이에스엠 아이피 홀딩 비.브이. 박막 형성 방법
TW202146689A (zh) 2020-04-03 2021-12-16 荷蘭商Asm Ip控股公司 阻障層形成方法及半導體裝置的製造方法
TW202145344A (zh) 2020-04-08 2021-12-01 荷蘭商Asm Ip私人控股有限公司 用於選擇性蝕刻氧化矽膜之設備及方法
US11821078B2 (en) 2020-04-15 2023-11-21 Asm Ip Holding B.V. Method for forming precoat film and method for forming silicon-containing film
KR20210128343A (ko) 2020-04-15 2021-10-26 에이에스엠 아이피 홀딩 비.브이. 크롬 나이트라이드 층을 형성하는 방법 및 크롬 나이트라이드 층을 포함하는 구조
US11996289B2 (en) 2020-04-16 2024-05-28 Asm Ip Holding B.V. Methods of forming structures including silicon germanium and silicon layers, devices formed using the methods, and systems for performing the methods
KR20210132600A (ko) 2020-04-24 2021-11-04 에이에스엠 아이피 홀딩 비.브이. 바나듐, 질소 및 추가 원소를 포함한 층을 증착하기 위한 방법 및 시스템
JP2021172884A (ja) 2020-04-24 2021-11-01 エーエスエム・アイピー・ホールディング・ベー・フェー 窒化バナジウム含有層を形成する方法および窒化バナジウム含有層を含む構造体
KR20210132605A (ko) 2020-04-24 2021-11-04 에이에스엠 아이피 홀딩 비.브이. 냉각 가스 공급부를 포함한 수직형 배치 퍼니스 어셈블리
KR20210134226A (ko) 2020-04-29 2021-11-09 에이에스엠 아이피 홀딩 비.브이. 고체 소스 전구체 용기
KR20210134869A (ko) 2020-05-01 2021-11-11 에이에스엠 아이피 홀딩 비.브이. Foup 핸들러를 이용한 foup의 빠른 교환
TW202147543A (zh) 2020-05-04 2021-12-16 荷蘭商Asm Ip私人控股有限公司 半導體處理系統
KR20210141379A (ko) 2020-05-13 2021-11-23 에이에스엠 아이피 홀딩 비.브이. 반응기 시스템용 레이저 정렬 고정구
TW202146699A (zh) 2020-05-15 2021-12-16 荷蘭商Asm Ip私人控股有限公司 形成矽鍺層之方法、半導體結構、半導體裝置、形成沉積層之方法、及沉積系統
TW202147383A (zh) 2020-05-19 2021-12-16 荷蘭商Asm Ip私人控股有限公司 基材處理設備
KR20210145078A (ko) 2020-05-21 2021-12-01 에이에스엠 아이피 홀딩 비.브이. 다수의 탄소 층을 포함한 구조체 및 이를 형성하고 사용하는 방법
TW202200837A (zh) 2020-05-22 2022-01-01 荷蘭商Asm Ip私人控股有限公司 用於在基材上形成薄膜之反應系統
TW202201602A (zh) 2020-05-29 2022-01-01 荷蘭商Asm Ip私人控股有限公司 基板處理方法
TW202212620A (zh) 2020-06-02 2022-04-01 荷蘭商Asm Ip私人控股有限公司 處理基板之設備、形成膜之方法、及控制用於處理基板之設備之方法
TW202218133A (zh) 2020-06-24 2022-05-01 荷蘭商Asm Ip私人控股有限公司 形成含矽層之方法
TW202217953A (zh) 2020-06-30 2022-05-01 荷蘭商Asm Ip私人控股有限公司 基板處理方法
TW202202649A (zh) 2020-07-08 2022-01-16 荷蘭商Asm Ip私人控股有限公司 基板處理方法
TW202219628A (zh) 2020-07-17 2022-05-16 荷蘭商Asm Ip私人控股有限公司 用於光微影之結構與方法
TW202204662A (zh) 2020-07-20 2022-02-01 荷蘭商Asm Ip私人控股有限公司 用於沉積鉬層之方法及系統
US12040177B2 (en) 2020-08-18 2024-07-16 Asm Ip Holding B.V. Methods for forming a laminate film by cyclical plasma-enhanced deposition processes
US11725280B2 (en) 2020-08-26 2023-08-15 Asm Ip Holding B.V. Method for forming metal silicon oxide and metal silicon oxynitride layers
TW202229601A (zh) 2020-08-27 2022-08-01 荷蘭商Asm Ip私人控股有限公司 形成圖案化結構的方法、操控機械特性的方法、裝置結構、及基板處理系統
USD990534S1 (en) 2020-09-11 2023-06-27 Asm Ip Holding B.V. Weighted lift pin
USD1012873S1 (en) 2020-09-24 2024-01-30 Asm Ip Holding B.V. Electrode for semiconductor processing apparatus
US12009224B2 (en) 2020-09-29 2024-06-11 Asm Ip Holding B.V. Apparatus and method for etching metal nitrides
KR20220045900A (ko) 2020-10-06 2022-04-13 에이에스엠 아이피 홀딩 비.브이. 실리콘 함유 재료를 증착하기 위한 증착 방법 및 장치
CN114293174A (zh) 2020-10-07 2022-04-08 Asm Ip私人控股有限公司 气体供应单元和包括气体供应单元的衬底处理设备
TW202229613A (zh) 2020-10-14 2022-08-01 荷蘭商Asm Ip私人控股有限公司 於階梯式結構上沉積材料的方法
TW202217037A (zh) 2020-10-22 2022-05-01 荷蘭商Asm Ip私人控股有限公司 沉積釩金屬的方法、結構、裝置及沉積總成
TW202223136A (zh) 2020-10-28 2022-06-16 荷蘭商Asm Ip私人控股有限公司 用於在基板上形成層之方法、及半導體處理系統
TW202235649A (zh) 2020-11-24 2022-09-16 荷蘭商Asm Ip私人控股有限公司 填充間隙之方法與相關之系統及裝置
KR20220076343A (ko) 2020-11-30 2022-06-08 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치의 반응 챔버 내에 배열되도록 구성된 인젝터
US11946137B2 (en) 2020-12-16 2024-04-02 Asm Ip Holding B.V. Runout and wobble measurement fixtures
TW202226899A (zh) 2020-12-22 2022-07-01 荷蘭商Asm Ip私人控股有限公司 具匹配器的電漿處理裝置
TW202242184A (zh) 2020-12-22 2022-11-01 荷蘭商Asm Ip私人控股有限公司 前驅物膠囊、前驅物容器、氣相沉積總成、及將固態前驅物裝載至前驅物容器中之方法
TW202231903A (zh) 2020-12-22 2022-08-16 荷蘭商Asm Ip私人控股有限公司 過渡金屬沉積方法、過渡金屬層、用於沉積過渡金屬於基板上的沉積總成
USD980813S1 (en) 2021-05-11 2023-03-14 Asm Ip Holding B.V. Gas flow control plate for substrate processing apparatus
USD981973S1 (en) 2021-05-11 2023-03-28 Asm Ip Holding B.V. Reactor wall for substrate processing apparatus
USD980814S1 (en) 2021-05-11 2023-03-14 Asm Ip Holding B.V. Gas distributor for substrate processing apparatus
USD1023959S1 (en) 2021-05-11 2024-04-23 Asm Ip Holding B.V. Electrode for substrate processing apparatus
USD990441S1 (en) 2021-09-07 2023-06-27 Asm Ip Holding B.V. Gas flow control plate

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002064274A (ja) * 2000-08-21 2002-02-28 Toppan Printing Co Ltd ビアホール構造とその形成方法およびこれを用いた多層配線基板
JP2002076636A (ja) * 2000-09-01 2002-03-15 Ngk Spark Plug Co Ltd 配線基板及び配線基板の製造方法
JP2002299775A (ja) * 2001-03-30 2002-10-11 Kyocera Corp 電子部品装置

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0567027U (ja) * 1992-02-06 1993-09-03 株式会社三協精機製作所 基板の貫通電極
SG71664A1 (en) * 1992-04-29 2000-04-18 Siemens Ag Method for the production of a contact hole to a doped region
US5343366A (en) * 1992-06-24 1994-08-30 International Business Machines Corporation Packages for stacked integrated circuit chip cubes
US6353540B1 (en) * 1995-01-10 2002-03-05 Hitachi, Ltd. Low-EMI electronic apparatus, low-EMI circuit board, and method of manufacturing the low-EMI circuit board.
JPH08330474A (ja) 1995-03-31 1996-12-13 Toshiba Corp 半導体用パッケージ
JP2679681B2 (ja) 1995-04-28 1997-11-19 日本電気株式会社 半導体装置、半導体装置用パッケージ及びその製造方法
JPH1117058A (ja) 1997-06-26 1999-01-22 Nec Corp Bgaパッケージ、その試験用ソケットおよびbgaパッケージの試験方法
JP2000058701A (ja) 1998-08-05 2000-02-25 Sumitomo Metal Mining Co Ltd 補強部付キャリアテープおよびこれを用いた半導体装置
US6713685B1 (en) * 1998-09-10 2004-03-30 Viasystems Group, Inc. Non-circular micro-via
US7349223B2 (en) * 2000-05-23 2008-03-25 Nanonexus, Inc. Enhanced compliant probe card systems having improved planarity
US6917525B2 (en) * 2001-11-27 2005-07-12 Nanonexus, Inc. Construction structures and manufacturing processes for probe card assemblies and packages having wafer level springs
EP1744609B1 (en) * 1999-06-02 2012-12-12 Ibiden Co., Ltd. Multi-layer printed circuit board and method of manufacturing multi-layer printed circuit board
US6388204B1 (en) * 2000-08-29 2002-05-14 International Business Machines Corporation Composite laminate circuit structure and methods of interconnecting the same
US6417463B1 (en) * 2000-10-02 2002-07-09 Apple Computer, Inc. Depopulation of a ball grid array to allow via placement
US6580619B2 (en) * 2000-11-30 2003-06-17 Intel Corporation Multilayer reference plane in package devices
JP3407737B2 (ja) * 2000-12-14 2003-05-19 株式会社デンソー 多層基板の製造方法およびその製造方法によって形成される多層基板
TW490839B (en) * 2001-05-15 2002-06-11 Via Tech Inc Conducting wire layer structure
WO2003041271A2 (en) * 2001-11-02 2003-05-15 Fred Bassali Circuit board microwave filters
JP2003347742A (ja) * 2002-05-27 2003-12-05 Hitachi Ltd 多層回路基板とその製造法及び多層回路用基板並びに電子装置
US7327554B2 (en) * 2003-03-19 2008-02-05 Ngk Spark Plug Co., Ltd. Assembly of semiconductor device, interposer and substrate
US6768189B1 (en) * 2003-06-04 2004-07-27 Northrop Grumman Corporation High power chip scale package
WO2005013653A1 (ja) * 2003-07-30 2005-02-10 International Business Machines Corporation プリント配線板及びその製造方法
TWI249978B (en) * 2004-05-11 2006-02-21 Via Tech Inc Circuit substrate and manufacturing method of plated through slot thereof
US7427718B2 (en) * 2004-09-29 2008-09-23 Intel Corporation Ground plane having opening and conductive bridge traversing the opening
JP4728708B2 (ja) * 2005-06-17 2011-07-20 日本電気株式会社 配線基板及びその製造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002064274A (ja) * 2000-08-21 2002-02-28 Toppan Printing Co Ltd ビアホール構造とその形成方法およびこれを用いた多層配線基板
JP2002076636A (ja) * 2000-09-01 2002-03-15 Ngk Spark Plug Co Ltd 配線基板及び配線基板の製造方法
JP2002299775A (ja) * 2001-03-30 2002-10-11 Kyocera Corp 電子部品装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015531998A (ja) * 2012-07-30 2015-11-05 クォルコム・メムズ・テクノロジーズ・インコーポレーテッド 特別なビア実装形態を有する複雑な受動設計
JP2016157963A (ja) * 2014-02-27 2016-09-01 株式会社村田製作所 積層体の製造方法、および、積層体
US10204735B2 (en) 2014-02-27 2019-02-12 Murata Manufacturing Co., Ltd. Method of manufacturing electromagnet, and electromagnet
US10756044B2 (en) 2017-12-06 2020-08-25 Samsung Electronics Co., Ltd. Fan-out semiconductor package

Also Published As

Publication number Publication date
US20060283629A1 (en) 2006-12-21
JP4728708B2 (ja) 2011-07-20
US7674989B2 (en) 2010-03-09

Similar Documents

Publication Publication Date Title
JP4728708B2 (ja) 配線基板及びその製造方法
JP4819471B2 (ja) 配線基板及び配線基板を用いた半導体装置並びにその製造方法
JP5258045B2 (ja) 配線基板、配線基板を用いた半導体装置、及びそれらの製造方法
JP5451719B2 (ja) 配線基板及び半導体パッケージ
US8039756B2 (en) Multilayered wiring board, semiconductor device in which multilayered wiring board is used, and method for manufacturing the same
US8552570B2 (en) Wiring board, semiconductor device, and method for manufacturing wiring board and semiconductor device
KR101376265B1 (ko) 배선 기판 및 그 제조 방법
JP5378380B2 (ja) 半導体装置及びその製造方法
JP4303282B2 (ja) プリント配線板の配線構造及びその形成方法
JP2010157690A (ja) 電子部品実装用基板及び電子部品実装用基板の製造方法
US9332658B2 (en) Wiring board, semiconductor device, and method for manufacturing wiring board
JP2008282842A (ja) 配線基板及びその製造方法
JP7097964B2 (ja) 配線基板
JP4890959B2 (ja) 配線基板及びその製造方法並びに半導体パッケージ
WO2009113198A1 (ja) インターポーザー及びインターポーザーの製造方法
JP2007005357A (ja) 半導体装置の製造方法
JP5621311B2 (ja) 回路基板の製造方法
JP4812287B2 (ja) 多層配線基板及びその製造方法
JP2006210473A (ja) 多層配線基板
JP2006120999A (ja) 多層配線基板
KR20200105031A (ko) 미세 피치 회로구조를 갖는 인쇄회로기판 및 그 제조 방법
WO2016117245A1 (ja) インターポーザ、モジュールおよびインターポーザの製造方法
JP4780423B2 (ja) プリント配線板の配線構造及びその形成方法
JP5193332B2 (ja) 配線基板及び配線基板を用いた半導体装置並びにその製造方法
JP2017224648A (ja) 配線構造体、及び、配線構造体の製造方法

Legal Events

Date Code Title Description
RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20070115

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080514

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20080623

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20101125

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20101130

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110125

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110329

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110415

R150 Certificate of patent or registration of utility model

Ref document number: 4728708

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140422

Year of fee payment: 3

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313117

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees