BR112014030255B1 - Módulo de matriz de elemento emissor de luz, e método de controle de chips de matriz de elementos emissores de luz - Google Patents

Módulo de matriz de elemento emissor de luz, e método de controle de chips de matriz de elementos emissores de luz Download PDF

Info

Publication number
BR112014030255B1
BR112014030255B1 BR112014030255-3A BR112014030255A BR112014030255B1 BR 112014030255 B1 BR112014030255 B1 BR 112014030255B1 BR 112014030255 A BR112014030255 A BR 112014030255A BR 112014030255 B1 BR112014030255 B1 BR 112014030255B1
Authority
BR
Brazil
Prior art keywords
light
emitting element
element array
transfer
light emitting
Prior art date
Application number
BR112014030255-3A
Other languages
English (en)
Other versions
BR112014030255A2 (pt
BR112014030255A8 (pt
Inventor
Su-whan KIM
Original Assignee
Hewlett-Packard Development Company, L.P.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hewlett-Packard Development Company, L.P. filed Critical Hewlett-Packard Development Company, L.P.
Publication of BR112014030255A2 publication Critical patent/BR112014030255A2/pt
Publication of BR112014030255A8 publication Critical patent/BR112014030255A8/pt
Publication of BR112014030255B1 publication Critical patent/BR112014030255B1/pt

Links

Images

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03GELECTROGRAPHY; ELECTROPHOTOGRAPHY; MAGNETOGRAPHY
    • G03G15/00Apparatus for electrographic processes using a charge pattern
    • G03G15/04Apparatus for electrographic processes using a charge pattern for exposing, i.e. imagewise exposure by optically projecting the original image on a photoconductive recording material
    • G03G15/04036Details of illuminating systems, e.g. lamps, reflectors
    • G03G15/04045Details of illuminating systems, e.g. lamps, reflectors for exposing image information provided otherwise than by directly projecting the original image onto the photoconductive recording material, e.g. digital copiers
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03GELECTROGRAPHY; ELECTROPHOTOGRAPHY; MAGNETOGRAPHY
    • G03G15/00Apparatus for electrographic processes using a charge pattern
    • G03G15/04Apparatus for electrographic processes using a charge pattern for exposing, i.e. imagewise exposure by optically projecting the original image on a photoconductive recording material
    • G03G15/043Apparatus for electrographic processes using a charge pattern for exposing, i.e. imagewise exposure by optically projecting the original image on a photoconductive recording material with means for controlling illumination or exposure
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03GELECTROGRAPHY; ELECTROPHOTOGRAPHY; MAGNETOGRAPHY
    • G03G15/00Apparatus for electrographic processes using a charge pattern
    • G03G15/04Apparatus for electrographic processes using a charge pattern for exposing, i.e. imagewise exposure by optically projecting the original image on a photoconductive recording material
    • G03G15/04036Details of illuminating systems, e.g. lamps, reflectors
    • G03G15/04045Details of illuminating systems, e.g. lamps, reflectors for exposing image information provided otherwise than by directly projecting the original image onto the photoconductive recording material, e.g. digital copiers
    • G03G15/04054Details of illuminating systems, e.g. lamps, reflectors for exposing image information provided otherwise than by directly projecting the original image onto the photoconductive recording material, e.g. digital copiers by LED arrays
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B47/00Circuit arrangements for operating light sources in general, i.e. where the type of light source is not relevant
    • H05B47/10Controlling the light source
    • H05B47/105Controlling the light source in response to determined parameters

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Printers Or Recording Devices Using Electromagnetic And Radiation Means (AREA)
  • Led Devices (AREA)

Abstract

módulo de matriz de elemento emissor de luz, e método de controle de chips de matriz de elementos emissores de luz um módulo de matriz de elemento emissor de luz, aparelho formador de imagem e método são fornecidos. 0 módulo de matriz de elemento emissor de luz inclui uma unidade de controle configurada para receber dados de impressão e opera de acordo com os dados de impressão recebidos e chips de matriz de elementos emissores de luz configurados para receber um sinal da unidade de controle e operar de acordo com o sinal recebido, em que a unidade de controle aplica um sinal de partida para uma matriz de elemento de transferência usando um sinal aplicado a uma matriz de elemento emissor de luz dos chips de matriz do elemento emissor de luz.

Description

Campo Técnico
[0001] Uma ou mais modalidades referem-se a módulos de matriz de elemento emissor de luz e métodos de controle de chips de matriz de elementos emissores de luz.
Antecedentes da Técnica
[0002] Um aparelho formador de imagem utilizando chips de matriz de elementos emissores de luz recebe dados de impressão de um computador pessoal (PC) e forma uma imagem usando elementos emissores de luz. Quando os elementos emissores de luz emitem luz, uma imagem latente eletrostática é formada sobre um tambor fotocondutor no aparelho formador de imagens. Depois disso, uma imagem impressa é enviada por meio de processos de desenvolvimento, transferência e de fusão.
[0003] Os chips de matriz de elementos emissores de luz podem ser conectados a uma unidade de controle por ligação com fio. Portanto, tantas ligações com fio quanto números de saida de sinais da unidade de controle são necessários.
Divulgação da Invenção Solução para o Problema
[0004] Uma ou mais modalidades incluem módulos de matriz de elemento emissor de luz e métodos de controle de chips de matriz de elementos emissores de luz.
Efeitos Vantajosos da Invenção
[0005] De acordo com as uma ou mais modalidades, uma vez que tanto o terminal de recepção de sinal de partida quanto o terminal de recepção de sinal de dados do chip de matriz de elemento emissor de luz estão conectados ao terminal de saida do sinal da unidade de controle, o número de ligações com fio no módulo de matriz emissora de luz pode ser reduzido.
[0006] De acordo com um método exemplar de controle dos chips de matriz de elementos emissores de luz, os chips de matriz de elementos emissores de luz pode ser controlado separadamente por meio do controle do ponto quando o sinal de partida é produzido para cada um dos chips de matriz de elementos emissores de luz.
[0007] De acordo com um método exemplar de controle dos chips de matriz de elementos emissores de luz, o erro de registro dos chips de matriz de elementos emissores de luz pode ser corrigido controlando, separadamente, os chips de matriz de elementos emissores de luz.
[0008] De acordo com um método exemplar de controle dos chips de matriz de elementos emissores de luz, quando a imagem correspondente ao chip de matriz de elemento emissor de luz é toda branca, o sinal de partida não é produzido para o chip de matriz de elemento emissor de luz e, assim, a matriz de elemento de transferência não é acionada, tornando, assim, possivel reduzir o consumo de energia causado pelo acionamento do chip de matriz de elemento emissor de luz.
Breve Descrição dos Desenhos
[0009] A FIG. 1 é um diagrama que ilustra um processo exemplar de produção de uma imagem usando uma matriz de elemento emissor de luz;
[00010] A FIG. 2 é um diagrama que ilustra um módulo de matriz de elemento emissor de luz de acordo com uma modalidade;
[00011] A FIG. 3 é um diagrama que ilustra um exemplo de um módulo de matriz de elemento emissor de luz de acordo com uma modalidade;
[00012] A FIG. 4 é um diagrama de blocos exemplar de um módulo de matriz de elemento emissor de luz de acordo com uma modalidade;
[00013] A FIG. 5 é um diagrama de blocos exemplar de um módulo de matriz de elemento emissor de luz de acordo com uma modalidade;
[00014] A FIG. 6 é um diagrama de blocos exemplar de um módulo de matriz de elemento emissor de luz de acordo com uma modalidade;
[00015] A FIG. 7 é um diagrama gue ilustra um exemplo de um chip de matriz de elemento emissor de luz de acordo com uma modalidade;
[00016] A FIG. 8 é um diagrama que ilustra um exemplo de um chip de matriz de elemento emissor de luz de acordo com uma modalidade;
[00017] A FIG. 9 é um diagrama que ilustra um exemplo de um chip de matriz de elemento emissor de luz de acordo com uma modalidade;
[00018] A FIG. 10 é um diagrama de temporização exemplar de saida de sinais a partir de uma unidade de controle;
[00019] A FIG. 11 é um diagrama de temporização exemplar de saida de sinais a partir da unidade de controle;
[00020] A FIG. 12 é um diagrama que ilustra um método exemplar de transferência de um sinal de partida e de um sinal de dados; e
[00021] A FIG. 13 é um fluxograma de um método de controle de um chip de matriz de elemento emissor de luz de acordo com uma modalidade.
Melhor Modo de Realização da Invenção
[00022] De acordo com uma ou mais modalidades, um módulo de matriz de elemento emissor de luz inclui uma unidade de controle configurada para receber dados de impressão e operar de acordo com os dados de impressão recebidos, e chips de matriz de chips de matriz de elementos emissores de luz configurados para receber um sinal a partir de uma unidade de controle e operar de acordo com o sinal recebido, em que a unidade de controle aplica um sinal de partida para uma matriz de elemento de transferência usando um sinal aplicado a uma matriz de elemento emissor de luz dos chips de matriz de elementos emissores de luz.
[00023] A unidade de controle pode controlar um ponto de operação dos chips de matriz de elementos emissores de luz, aplicando separadamente um sinal de partida para os chips de matriz de elementos emissores de luz.
[00024] A unidade de controle pode corrigir um erro de registro em uma direção de digitalização principal dos chips de matriz de elementos emissores de luz por meio do controle de uma temporização para aplicar um sinal de partida para os chips de matriz de elementos emissores de luz de acordo com o erro de registro.
[00025] A unidade de controle pode corrigir uma imagem em uma direção de digitalização principal, por meio do controle de uma temporização de exposição controlando a temporização de uma entrada de sinal de partida para os chips de matriz de elementos emissores de luz.
[00026] A matriz de elemento de transferência pode incluir uma pluralidade de elementos de transferência, e a unidade de controle pode aplicar um sinal de partida tendo uma tensão mais alta do que uma tensão de alto nivel de um sinal de transferência para o controle de ligar/desligar dos elementos de transferência.
[00027] De acordo com uma ou mais modalidades, um módulo de matriz de elemento emissor de luz inclui uma unidade de controle configurada para receber dados de impressão e operar de acordo com os dados de impressão recebidos e chips de matriz de elementos emissores de luz, incluindo uma matriz de elemento emissor de luz e uma matriz de elemento de transferência, em que um terminal de entrada de sinal de partida da matriz de elemento de transferência e um terminal de entrada de sinal de dados da matriz de elemento emissor de luz estão conectados a um sinal de saída da unidade de controle.
[00028] O módulo de matriz de elemento emissor de luz pode incluir um elemento de queda de tensão conectado entre o terminal de entrada do sinal de partida da matriz de elemento de transferência e o terminal de entrada do sinal de dados da matriz de elemento emissor de luz.
[00029] O módulo de matriz de elemento emissor de luz pode incluir um diodo conectado em uma direção avançada entre o terminal de entrada do sinal de partida da matriz de elemento de transferência e o terminal de entrada do sinal de dados da matriz de elemento emissor de luz.
[00030] O módulo de matriz de elemento emissor de luz pode incluir um diodo Zener conectado entre o terminal de entrada do sinal de partida da matriz de elemento de transferência e o terminal de entrada do sinal de dados da matriz de elemento emissor de luz.
[00031] O módulo de matriz de elemento emissor de luz pode incluir um resistor conectado entre o terminal de entrada do sinal de partida da matriz de elemento de transferência e o terminal de entrada do sinal de dados da matriz de elemento emissor de luz.
[00032] A unidade de controle pode incluir uma memória que armazena informações sobre um ponto de operação dos chips de matriz de elementos emissores de luz.
[00033] A matriz de elemento emissor de luz pode incluir uma pluralidade de tirristores, e a matriz de elemento de transferência pode incluir uma pluralidade de tirristores de transferência.
[00034] A unidade de controle pode incluir uma unidade de transferência de dados configurada para produzir um sinal de dados indicando liga/desliga de elementos emissores de luz, e uma unidade de inicio de geração de sinal configurada para produzir um sinal de partida para operação dos elementos de transferência.
[00035] A unidade de controle pode incluir um interruptor configurado para se conectar a qualquer uma da unidade de transferência de dados e da unidade de geração de sinal de partida para um terminal de saida de sinal liga.
[00036] De acordo com uma ou mais modalidades, um método de controle de chips de matriz de elementos emissores de luz inclui a recepção de dados de impressão, e o controle o emissor de chips de matriz de elementos emissores de luz com base nos dados de impressão, em que o controle dos chips de matriz de elementos emissores de luz inclui a aplicação de um sinal de partida a uma matriz de elemento de transferência usando um sinal aplicado a uma matriz de elemento emissor de luz dos chips de matriz de elementos emissores de luz.
[00037] De acordo com uma ou mais modalidades, um aparelho formador de imagem inclui, uma unidade de controle configurada para operar de acordo com os dados de impressão recebidos de urn computador pessoal (PC), e um módulo de matriz de elemento emissor de luz configurado para formar uma imagem latente eletrostática sob o controle da unidade de controle, em que o módulo de matriz de elemento emissor de luz inclui chips de matriz de elementos emissores de luz, incluindo uma matriz de elemento emissor de luz e uma matriz de elemento de transferência, e um terminal de entrada de sinal de partida da matriz de elemento de transferência e um terminal de entrada de sinal de dados da matriz de elemento emissor de luz estão conectados a um terminal de saida da unidade de controle.
Modo para a Invenção
[00038] Referência será feita agora em detalhe às modalidades, exemplos das quais são ilustrados nos desenhos anexos, em que números de referência semelhantes referem-se elementos semelhantes em todo o documento. A este respeito, as presentes modalidades podem ter diferentes formas e não devem ser interpretadas como sendo limitadas às descrições aqui apresentadas. Em consequência, as modalidades são meramente descritas abaixo, fazendo referência às figuras, para explicar aspectos da presente descrição. Como usado no presente documento, o termo "e/ou" inclui quaisquer e todas as combinações de um ou mais dos itens listados associados. As expressões tais como "pelo menos um de" quando precedem uma lista de elementos modificam toda a lista de elementos e não modificam os elementos individuais da lista.
[00039] Diversas modalidades e modificações e modalidades exemplares são ilustradas nos desenhos e são descritas em detalhe. No entanto, será entendido que as modalidades exemplares incluem modificações, equivalentes e substituições que fazem parte do espirito e do escopo da presente invenção.
[00040] Embora termos tais como "primeira" e "segunda" possam ser usados aqui para descrever vários elementos ou componentes, estes elementos ou componentes não devem ser limitados por estes termos. Estes termos são usados para distinguir um elemento ou componente de outro elemento ou componente.
[00041] Os termos usados no presente documento descrevem modalidades exemplares e não se destinam a limitar o escopo da presente invenção. Como usado no presente documento, as formas singulares "um", "uma", e "o, a" pretendem incluir também as formas no plural, a menos que o contexto claramente indique o contrário. Deve-se entender que termos tais como "compreendem", "incluem", e "tem", quando usados no presente documento, não excluem a presença ou adição de uma ou mais outras características, inteiros, etapas, operações, elementos, componentes, ou combinações dos mesmos.
[00042] A seguir, as modalidades são descritas em detalhe com referência aos desenhos anexos. Na seguinte descrição, números de referência semelhantes indicam elementos semelhantes, e as descrições redundantes dos mesmos são omitidas.
[00043] A FIG. 1 é um diagrama que ilustra um processo de produção de uma imagem usando uma matriz de elemento emissor de luz. Tal como ilustrado na FIG. 1, ao receber dados de impressão a partir de um computador pessoal (PC) 50, um aparelho formador de imagem executa as operações para produção da imagem.
[00044] O aparelho formador de imagem forma uma imagem latente eletrostática sobre um tambor fotocondutor 300 utilizando elementos emissores de luz e produz uma imagem através de processos de desenvolvimento, transferência, e de fusão, incluindo eletrificação 1, exposição 2, desenvolvimento 3, transferência 4 e fixação 5.
[00045] 0 aparelho formador de imagens inclui uma unidade de controle 110, uma matriz de chip 120, uma matriz de lentes 200, e o tambor fotocondutor 300.
[00046] A unidade de controle 110 controla a matriz de chip 120 de acordo com os dados de impressão recebidos a partir do PC 50. A matriz de chip 120 inclui uma pluralidade de chips de matriz de elementos emissores de luz. A unidade de controle 110 pode controlar separadamente os chips de matriz de elementos emissores de luz. Um método exemplar de controle de chips de matriz de elementos emissores de luz pela unidade de controle 110 é ilustrado na FIG. 2.
[00047] A matriz de lentes 200 está disposta em uma direção axial (isto é, uma direção de digitalização principal) do tambor fotocondutor 300. A luz tendo passado através da matriz de lentes 200 forma uma imagem sobre uma superfície do tambor fotocondutor 300.
[00048] 0 fotocondutor 300 é exposto à luz para formar uma imagem latente eletrostática. O desenvolvedor (não mostrado) desenvolve a imagem latente eletrostática formada no tambor fotocondutor 300.
[00049] A FIG. 2 é um diagrama que ilustra um módulo de matriz de elemento emissor de luz 100, de acordo para uma modalidade. Tal como ilustrado na FIG. 2, o módulo de matriz de elemento emissor de luz 100 pode corrigir um erro de registro de chips de matriz de elementos emissores de luz 125. Um erro de registro na direção de digitalização principal pode existir entre os Chips de matriz de elementos emissores de luz 125. Quando os chips de matriz de elementos emissores de luz 125 emitem luz no mesmo ponto, o erro de registro entre os chips de matriz de elementos emissores de luz 125 pode não ter sido corrigido. Assim, o módulo de matriz de elemento emissor de luz 100 pode corrigir o erro de registro dos chips de matriz de elementos emissores de luz 125 controlando separadamente os chips de matriz de elementos emissores de luz 125.
[00050] A unidade de controle 110 recebe dados de impressão e opera de acordo com os dados de impressão recebidos. A unidade de controle 110 recebe dados de impressão a partir de uma unidade de processamento central (CPU) ou uma placa principal incluida no aparelho formador de imagem, e controla o ligar/desliga de elementos emissores de luz de acordo com os dados de impressão recebidos. Os dados de impressão são os dados que representam uma imagem a ser formada. A unidade de controle 110 controla liga/desliga dos elementos emissores de luz de acordo com os dados de impressão e controla um ponto de partida dos chips de matriz de elementos emissores de luz 125 tendo em conta o erro de registro dos chips de matriz de elementos emissores de luz 125.
[00051] A unidade de controle 110 inclui uma memória que armazena informações sobre um ponto de operação dos chips de matriz de elementos emissores de luz 125. Em outras palavras, a unidade de controle 110 pré-armazena informações sobre um erro de registro dos chips de matriz de elementos emissores de luz 125, e pré-armazena informações sobre o ponto de operação dos chips de matriz de elementos emissores de luz 125 na memória de acordo com o erro de registro.
[00052] A unidade de controle 110 controla o ponto de operação dos chips de matriz de elementos emissores de luz 125, aplicando separadamente um sinal de partida para os chips de matriz de elementos emissores de luz 125. A unidade de controle 110 corrige um erro de registro na direção de digitalização principal dos chips de matriz de elementos emissores de luz 125, controlando uma temporização para aplicar o sinal de partida para os chips de matriz de elementos emissores de luz 125 de acordo com o erro de registro. Em outras palavras, a unidade de controle 110 corrige uma imagem na direção de digitalização principal, por meio do controle de uma temporização de exposição, controlando uma temporização do começar da entrada de sinal de partida dos chips de matriz de elementos emissores de luz 125.
[00053] A unidade de controle 110 não produz o sinal de partida para os chips de matriz de elementos emissores de luz 125, por exemplo, cujos dados de impressão são todos brancos, entre os chips de matriz de elementos emissores de luz 125. Quando o chip de matriz de elemento emissor de luz 125 não precisa emitir luz, a unidade de controle 110 não produz o sinal de partida para os chips de matriz de elementos emissores de luz 125. Uma vez que a unidade de controle 110 pode controlar separadamente os chips de matriz de elementos emissores de luz 125, a unidade de controle 110 não produz o sinal de partida para o chip de matriz de elemento emissor de luz 125, por exemplo, cujos dados de impressão são todos brancos, reduzindo assim o consumo de energia desnecessário. Quando os dados de impressão são todos brancos, não podem haver dados de impressão, isto é, não pode haver nenhuma imagem a ser formada.
[00054] O módulo de matriz de elemento emissor de luz 100 inclui a unidade de controle 110 e a matriz de chip 120. A matriz de chip 120 inclui uma pluralidade de chips de matriz de elementos emissores de luz 125. A unidade de controle 110 e os chips de matriz de elementos emissores de luz 125 podem ser conectados por fios.
[00055] Os chips de matriz de elementos emissores de luz 125 recebem um sinal da unidade de controle 110 e operam de acordo com o sinal recebido. Os chips de matriz de elementos emissores de luz 125 operam de acordo com o sinal de partida recebido da unidade de controle 110, e emitem luz de acordo com um sinal de liga. Os chips de matriz de elementos emissores de luz 125 podem ser dispostos, por exemplo, de uma maneira em ziguezague, por exemplo, em linhas, por exemplo, em duas linhas.
[00056] A FIG. 3 é um diagrama que ilustra um exemplo de módulo de matriz de elemento emissor de luz 100 de acordo com uma modalidade.
[00057] A unidade de controle 110 produz o sinal de partida e o de sinal de liga para os chips de matriz de elementos emissores de luz 125 através dos terminais Φil a Φi5. Assim, a unidade de controle 110 pode controlar separadamente os chips de matriz de elementos emissores de luz 125. 0 sinal de partida e o sinal de liga podem ser distinguidos uns dos outros por niveis de sinal.
[00058] Os terminais Φsl a Φs5 dos chips de matriz de elementos emissores de luz 125 podem ser conectados em paralelo aos terminais Φil a Φi5 dos chips de matriz de elementos emissores de luz 125, respectivamente. Por exemplo, os terminais Φil e Φsl dos chips de matriz de elementos emissores de luz 125 podem ser conectados em paralelo uns aos outros. Assim, um fio separado para conectar a unidade de controle 110 e os terminais Φsl a Φs5 dos chips de matriz de elementos emissores de luz 125 não é necessário.
[00059] A unidade de controle 110 produz um sinal de transferência por meio de terminais ΦI e Φ2. O mesmo sinal de transferência Φ1 e sinal transferência Φ2 são recebidos pelos chips de matriz de elementos emissores de luz 125.
[00060] A FIG. 4 é um diagrama de blocos exemplar de um módulo de matriz de elemento emissor de luz 400 de acordo com uma modalidade. Tal como ilustrado na FIG. 4, um elemento de queda de tensão 128 pode ser conectado entre uma matriz de elemento de transferência 126 e um terminal Φs dos chips de matriz de elementos emissores de luz 425.
[00061] A unidade de controle 110 aplica sinais para a matriz de elemento de transferência 126 e uma matriz de elemento emissor de luz 127 dos chips de matriz de elementos emissores de luz 425.
[00062] A matriz de elemento de transferência 126 inclui uma pluralidade de elementos de transferência, que operam com base em um sinal de partida e um sinal de transferência.
[00063] A matriz de elemento emissor de luz 127 inclui uma pluralidade de elementos emissores de luz que operam com base em um sinal de liga.
[00064] As condições de emissão de luz dos elementos emissores de luz podem ser determinadas de acordo com os estados dos elementos de transferência. Os elementos de transferência e os elementos emissores de luz podem ser correspondentes um-a-um. Para que um elemento emissor de luz emitir luz, um elemento de transferência correspondente ao elemento emissor de luz tem que estar em um estado de espera. Quando o elemento de transferência está em um estado de espera, o liga/desliga do elemento emissor de luz pode ser determinado de acordo com uma entrada de sinal de liga para o elemento emissor de luz. Quando um sinal de partida é introduzido para os elementos de transferência, os elementos de transferência entram sequencialmente em um estado de espera de acordo com um sinal de transferência.
[00065] A unidade de controle 110 produz um sinal de partida para a matriz de elemento de transferência 126 pelo uso de um sinal aplicado à matriz de elemento emissor de luz 127. A unidade de controle 110 produz um sinal de partida para a matriz de elemento de transferência 126 através de um terminal Φi. Depois da produção do sinal de partida, a unidade de controle 110 produz um sinal de liga para a matriz de elemento emissor de luz 127 através do terminal Φi.
[00066] A entrada de sinal de partida através do terminal Φi da unidade de controle 110 é a entrada para a matriz de elemento de transferência 126 através do elemento de queda de tensão 128. O elemento de queda de tensão 128 reduz a tensão de um sinal de entrada.
[00067] Um terminal de entrada de sinal de partida (terminal Φs) da matriz de elemento de transferência 126 e um terminal de entrada de sinal liga (terminal Φi) da matriz de elemento emissor de luz 127 podem ser conectados a um terminal de saida (terminal Φi) da unidade de controle 110. Assim, o sinal (sinal Φi) produzido a partir da unidade de controle 110 pode ser introduzido simultaneamente para a matriz de elemento de transferência 126 e para a matriz de elemento emissor de luz 127. Assim, o terminal de entrada de sinal de partida (terminal Φs) da matriz de elemento de transferência 126 e a unidade de controle 110 não estão conectados por um fio separado.
[00068] A matriz de elemento de transferência 126 inclui uma pluralidade de elementos de transferência, e a matriz de elemento emissor de luz 127 inclui uma pluralidade de elementos emissores de luz. Os elementos de transferência podem ser controlados por um sinal de partida e sinais de transferência (sinais ΦI e Φ2) . A matriz de elemento emissor de luz 127 pode ser ligada de acordo com o estado do elemento de transferência e do sinal de liga.
[00069] A unidade de controle 110 aplica um sinal de partida tendo uma tensão mais alta do que uma tensão de alto nivel de um sinal de transferência para controlar o liga/desliga dos elementos de transferência. 0 sinal de partida pode ser aplicado apenas uma vez.
[00070] 0 sinal de transferência pode ter dois potenciais alternativos. Quando uma primeira tensão é uma tensão de alto nivel, uma segunda tensão é uma tensão de baixo nível.
[00071] O sinal de partida pode ter um nivel mais elevado do que a primeira tensão. O nível de tensão do sinal de partida pode ser determinado de acordo com o tipo e características do elemento de queda de tensão 128.
[00072] A FIG. 5 é um diagrama de blocos exemplar de um módulo de matriz de elemento emissor de luz 500 de acordo com uma modalidade. Tal como ilustrado na FIG. 5, um elemento de queda de tensão 128 está conectado entre um terminal Φs do chip de matriz de elemento emissor de luz 125 e um terminal Φi do chip de matriz de elemento emissor de luz 525. 0 elemento queda de tensão 128 pode ser conectado no interior do chip de matriz de elemento emissor de luz 525. Assim, um sinal recebido através do terminal Φi do chip de matriz de elemento emissor de luz 525 pode ser aplicado à matriz de elemento emissor de luz 127 e o elemento de queda de tensão 128.
[00073] A FIG. 6 é um diagrama de blocos exemplar de um módulo de matriz de elemento emissor de luz 600 de acordo com uma modalidade. Tal como ilustrado na FIG. 6, um elemento de queda de tensão 128 é conectado entre um terminal Φi da unidade de controle 110 e um terminal Φs do chip de matriz de elemento emissor de luz 125. A FIG. 6 ilustra um caso em que o elemento de queda de tensão 128 está conectado fora do chip de matriz de elemento emissor de luz 625.
[00074] A FIG. 7 é um diagrama que ilustra um exemplo do chip de matriz de elemento emissor de luz 725 de acordo com uma modalidade. Tal como ilustrado na FIG. 7, o chip de matriz de elemento emissor de luz 725 usa um diodo como um elemento de queda de tensão.
[00075] O chip de matriz de elemento emissor de luz 725 inclui dois diodos Ds e Dsl que podem ser conectados em uma direção avançada. Quando os diodos Ds e Dsl estão conectados em uma direção avançada e uma tensão de um nivel predeterminado ou mais é aplicada ao terminal Φi, uma corrente flui através dos diodos Ds e Dsl. Uma vez que uma tensão de um sinal que passou através dos diodos Ds e Dsl é reduzida, uma tensão do terminal Φs é menor do que uma tensão do terminal Φi. A tensão do terminal Φs é suficiente para operar o elemento de transferência. Um nivel de tensão do sinal de partida é determinado por um nivel de queda de tensão dos diodos Ds e Dsl.
[00076] Um sinal de partida e um sinal de liga são introduzidos para o terminal Φi do chip de matriz de elemento emissor de luz 125. O nível da tensão do sinal de partida é mais elevado do que o nível máximo da tensão do sinal de liga. Assim, antes do sinal de partida ser introduzido para o chip de matriz de elemento emissor de luz 125, o elemento de transferência ou os elementos emissores de luz não operam.
[00077] 0 diodo conectado em uma direção avançada pode ser conectado entre o terminal de entrada de sinal de partida (terminal Φs) da matriz de elemento de transferência e o terminal de entrada de sinal de liga (terminal Φi) da matriz de elemento emissor de luz. Os diodos podem ser conectados, tal como ilustrado nas FIGS. 4 e 5. Embora dois diodos Ds e Dsl sejam ilustrados na FIG. 7, um diodo ou três ou mais diodos podem ser usados.
[00078] As operações de elementos de transferência e os elementos emissores de luz são divulgadas.
[00079] A matriz de elemento emissor de luz inclui uma pluralidade de tirristores emissores de luz, e a matriz de elemento de transferência inclui uma pluralidade de tirristores de transferência. Em outras palavras, os elementos emissores de luz podem ser tirristores emissores de luz, e os elementos de transferência pode ser tirristores de transferência.
[00080] O tiristor tem uma junção PNPN e inclui uma porta. A FIG. 7 ilustra um caso onde 256 tirristores estão incluídos em um chip de matriz de elemento emissor de luz 725, e G1 e G256, respectivamente denotam terminais de porta dos tirristores. Quando uma tensão de um nível predeterminado ou mais é aplicada a uma porta do tiristor, uma vez que uma tensão de ruptura do tiristor é reduzida, uma tensão de operação do tiristor é reduzida. Assim, pela aplicação de uma tensão à porta do tiristor, o tiristor pode ser operado por uma tensão de acionamento menor.
[00081] 0 sinal de partida fornece uma tensão a uma porta G1 de um tiristor de transferência Tl. O sinal de partida é fornecido à porta G1 através dos diodos Dsl e Ds. 0 sinal de partida tem um nível de tensão que pode operar o tiristor de transferência Tl, mesmo após uma queda de tensão. Depois de passar através dos diodos Dsl e Ds, devido a uma queda de tensão, o sinal de liga falha em ter um nível de tensão que pode operar o tiristor de transferência Tl. Assim, em um estado inicial, apenas o sinal de partida pode permitir que os tirristores de transferência Tl a T256 estejam em um estado de operação. Depois disso, os tirristores de transferência Tl a T256 entram sequencialmente em um estado de operação de acordo com o sinal de transferência.
[00082] O tiristor de transferência entra em um estado de operação pelos sinais de transferência (sinal Φ1 e sinal Φ2) . Quando o sinal de partida é aplicado à porta G1 do tiristor de transferência Tl e o sinal de transferência (sinal Φ1) é aplicado ao tiristor de transferência Tl, o tiristor de transferência Tl entra em um estado de operação.
[00083] Quando o tiristor de transferência Tl está em um estado de operação, o tiristor emissor de luz L1 entra em um estado emissor de luz. A porta G1 do tiristor de transferência Tl é igual a porta do tiristor emissor de luz L1. Assim, quando o tiristor de transferência Tl entra em um estado de operação, o tiristor emissor de luz LI também entra em um estado de operação. Quando o tiristor emissor de luz LI está em um estado de operação, o tiristor emissor de luz LI emite luz de acordo com a entrada de sinal de liga através do terminal Φi.
[00084] Por repetição do processo, um tiristor de transferência Tl a T256 entra sequencialmente em um estado de operação, os tirristores emissores de luz Ll s L256 entram em um estado de operação, e os tirristores emissores de luz emitem sequencialmente luz ou não emitem luz.
[00085] A FIG. 8 é um diagrama que ilustra um exemplo do chip de matriz de elemento emissor de luz 825 de acordo com uma modalidade. Tal como ilustrado na FIG. 8, o chip de matriz de elemento emissor de luz 825 utiliza elemento de queda de tensão.
[00086] O chip de matriz de elemento emissor de luz 825 inclui diodos Zener Ds que são conectados em uma direção inversa. Quando os diodos Zener Ds são conectados em uma direção inversa e uma tensão de um nivel predeterminado ou superior é aplicada ao terminal Φi, uma corrente flui através dos diodos Zener Ds. Uma vez que uma tensão de um sinal que passa através do diodo Zener Ds é reduzida, uma tensão do terminal Φs é menor do que uma tensão do terminal Φi. Assim, um nivel de tensão do sinal de partida é determinado por um nivel de tensão de ruptura do diodo Zener Ds.
[00087] O diodo Zener Ds conectado em uma direção inversa pode ser conectado entre o terminal de entrada de sinal de partida (terminal Φs) da matriz de elemento de transferência e o terminal de entrada de sinal de liga (terminal Φi) da matriz de elemento emissor de luz. Os diodos Zener podem ser conectados, tal como ilustrado nas FIGS. 4 e 5. Embora um diodo Zener Ds esteja ilustrado na FIG.8, dois ou mais diodos de Zener Ds podem ser usados.
[00088] A FIG. 9 é um diagrama que ilustra um exemplo do chip de matriz de elemento emissor de luz 925 de acordo com uma modalidade. Tal como ilustrado na FIG. 9, o chip de matriz de elemento emissor de luz 925 usa um resistor como um elemento de queda de tensão.
[00089] 0 chip de matriz de elemento emissor de luz 925 inclui pelo menos um resistor R. Quando uma tensão de um nivel predeterminado ou superior é aplicada ao terminal Φi, uma corrente flui através do resistor R. Uma vez que uma tensão de um sinal que passa através do resistor R é reduzida, uma tensão do terminal Φs é menor do que uma tensão do terminal Φi. Assim, um nivel de tensão do sinal de partida é determinado por um valor de resistência do resistor R.
[00090] 0 resistor R pode ser conectado entre o terminal de entrada de sinal de partida (terminal Φs) da matriz de elemento de transferência e o terminal de entrada de sinal de liga (terminal Φi) da matriz de elemento emissor de luz. O resistor R pode ser conectado, como ilustrado nas FIGS. 4 e 5. Embora uma resistência R esteja ilustrada na FIG. 9 dois ou mais resistores podem ser usados.
[00091] Embora as FIGS. 7 a 9 ilustrem um diodo, um diodo Zener, ou um resistor como um elemento de queda de tensão, uma combinação de pelo menos dois de um diodo, um diodo Zener, e um resistor pode ser usada como um elemento de queda de tensão. Quando dois ou mais elementos diferentes são usados como um elemento de queda de tensão, um nivel de tensão do sinal de partida pode ser determinado de acordo com um nivel de uma queda de tensão causado pelos dois ou mais elementos diferentes.
[00092] A FIG. 10 é um diagrama de temporização exemplar da saida de sinais a partir de uma unidade de controle.
[00093] Como ilustrado na FIG. 10, a unidade de controle produz um sinal de partida Φs e um sinal de liga Φi através de um terminal. 0 sinal de partida Φs é produzido antes do sinal de liga Φi e tem um nivel de tensão mais elevado do que um valor máximo do sinal de liga Φi.
[00094] Um primeiro sinal de transferência Φ1 pode ser aplicado para os tirristores de transferência de numeração impar, e um segundo sinal de transferência Φ2 pode ser aplicado para os tirristores de transferência de numeração par.
[00095] O primeiro sinal de transferência Φ1 e o segundo sinal de transferência Φ2 têm dois potenciais de um alto nivel e um baixo nivel e alternadamente entram em um estado de alta e um estado de baixa. 0 primeiro sinal de transferência Φ1 e o segundo sinal de transferência Φ2 se sobrepõem entre si por um tempo ta. Isto é para permitir que o próximo tiristor de transferência entre em um estado de espera antes de uma operação do tiristor de transferência anterior ser terminada. Um tempo tb é um tempo predeterminado para uma operação estável do elemento emissor de luz, e um tempo tw é um tempo em que o elemento emissor de luz realmente opera.
[00096] Quando o sinal de partida Φs é introduzido, o primeiro sinal de transferência Φ1 entra em um estado de baixa e o primeiro tiristor de transferência TI é ligado. A unidade de controle 110 liga o primeiro tiristor emissor de luz LI usando o sinal de liga Φi. Depois disso, quando o primeiro sinal transferência Φ1 entra em um estado de alta e o segundo sinal de transferência Φ2 entra em um estado de baixa unidade de controle 110 liga o segundo tiristor emissor de luz L2, usando o sinal de liga Φi. Por repetição do processo, a unidade de controle 110 pode ligar do primeiro aos 256° tirristores emissores de luz LI a L256.
[00097] A FIG. 11 é um diagrama de temporização exemplar da saida de sinais a partir de uma unidade de controle. Como ilustrado na FIG. 11, a unidade de controle pode sequencialmente ligar os tirristores emissores de luz incluidos em um chip de matriz de elemento emissor de luz através da aplicação do sinal de partida uma vez, realizando uma operação de comutação temporária. A unidade de controle pode ligar sequencialmente os tirristores emissores de luz através da aplicação do sinal de partida novamente depois que a ligação de todos os tirristores emissores de luz é terminada.
[00098] A FIG. 12 é um diagrama que ilustra um método para transferir o sinal de partida e o sinal de dados. Tal como ilustrado na FIG. 12, a unidade de controle 1210 inclui ainda uma unidade de transferência de dados 111 e uma unidade de geração de sinal de partida 112.
[00099] A unidade de transferência de dados 111 produz um sinal de dados Φ'I que indica o liga/desliga dos elementos emissores de luz, e a unidade de geração de sinal de partida 112 gera um sinal de partida Φs para operar os elementos de transferência.
[000100] Com o uso de um interruptor 113, a unidade de controle 110 produz os sinais de partida Φs e os sinais de dados Φ'i ao terminal Φi. Ao realizar uma operação de comutação, a unidade de controle 110 conecta a unidade de geração de sinal de partida 112 e o terminal Φi para produzir o sinal de partida Φs e conecta a unidade de transferência de dados 111 e o terminal Φi para produzir o sinal de dados Φ'i.
[000101] A FIG. 13 é um fluxograma de um método de controle de um chip de matriz de elemento emissor de luz de acordo com uma modalidade.
[000102] Em operação 1310, a unidade de controle, por exemplo, a unidade de controle 110 recebe dados de impressão. Os dados de impressão podem ser recebidos a partir da CPU ou do PC 50. Os dados de impressão são dados sobre uma imagem que deve ser impressa pelo aparelho formador de imagem.
[000103] Em operação 1320, a unidade de controle, por exemplo, a unidade de controle 110 controla os chips de matriz de elementos emissores de luz, por exemplo, chips de matriz de elementos emissores de luz 125 com base em dados de impressão. A unidade de controle 110 aplica um sinal de partida para a matriz de elemento de transferência 126 pelo uso de um sinal aplicado à matriz de elemento emissor de luz 127 dos chips de matriz de elementos emissores de luz 125.
[000104] A unidade de controle 110 controla um ponto de operação dos chips de matriz de elementos emissores de luz 125, aplicando separadamente um sinal de partida para os chips de matriz de elementos emissores de luz 125. A matriz de chip 120 inclui uma pluralidade de chips de matriz de elementos emissores de luz 125. A unidade de controle 110 pode aplicar o sinal de partida aos chips de matriz de elementos emissores de luz 125 em pontos diferentes.
[000105] A unidade de controle 110 corrige um erro de registro na direção de digitalização principal dos chips de matriz de elementos emissores de luz 125, controlando uma temporização para aplicar o sinal de partida para os chips de matriz de elementos emissores de luz 125 de acordo com o erro de registro. Existe um erro de registro entre os chips de matriz de elementos emissores de luz 125, e a unidade de controle 110 controla um ponto de operação dos chips de matriz de elementos emissores de luz 125, a fim de corrigir o erro de registro. Em outras palavras, a unidade de controle 110 corrige uma imagem na direção de digitalização principal, por meio do controle de uma temporização de exposição, controlando uma temporização da entrada de sinal de partida para os chips de matriz de elementos emissores de luz 125.
[000106] A unidade de controle 110 aplica um sinal de partida tendo uma tensão mais alta do que uma tensão de alto nivel de um sinal de transferência para controlar o liga/desliga dos elementos de transferência. Para ligar/desligar os elementos de transferência, a unidade de controle 110 aplica um sinal de transferência de alta tensão ou de baixa tensão para os elementos de transferência. 0 sinal de partida tem uma tensão mais elevada do que uma tensão de alto nivel do sinal de transferência, e os elementos de transferência iniciam a operação quando o sinal de partida é aplicado aos elementos de transferência.
[000107] A unidade de controle 110 transfere um sinal de dados indicando uma imagem para a matriz de elemento emissor de luz 127. O sinal de dados indica o liga/desliga dos elementos emissores de luz.

Claims (14)

1. MÓDULO DE MATRIZ DE ELEMENTO EMISSOR DE LUZ (100), compreendendo: uma unidade de controle (110) configurada para receber dados de impressão e operar de acordo para os dados de impressão recebidos; e chips de matriz de elementos emissores de luz (125) compreendendo uma matriz de elemento emissor de luz (127) e uma matriz de elemento de transferência (126), em que a matriz de elementos emissores de luz (127) compreende uma pluralidade de tirristores emissores de luz (L1, ..., L256), e a matriz de elemento de transferência (126) compreende uma pluralidade de tirristores de transferência (T1, ..., T256) e em que uma porta de cada tirristor de transferência (T1, ..., T256) está diretamente conectada a uma porta de um dos tirristores emissores de luz (L1, ..., L256), caracterizado pelo fato de que um terminal de entrada de sinal de partida da matriz de elemento de transferência (126) e um terminal de entrada de sinal de dados da matriz de elemento emissor de luz (127) são conectados a um terminal de saída da unidade de controle.
2. Módulo de matriz de elemento emissor de luz, de acordo com a reivindicação 1, caracterizado por compreender ainda um elemento de queda de tensão (128) conectado entre o terminal de entrada de sinal de partida da matriz de elemento de transferência (126) e o terminal de entrada de sinal de dados da matriz de elemento emissor de luz (127).
3. Módulo de matriz de elemento emissor de luz, de acordo com a reivindicação 1, caracterizado por compreender ainda um diodo (Ds, Ds1) conectado em uma direção avançada entre o terminal de entrada de sinal de partida da matriz de elemento de transferência (126) e o terminal de entrada de sinal de dados da matriz de elemento emissor de luz (127).
4. Módulo de matriz de elemento emissor de luz, de acordo com a reivindicação 1, caracterizado por compreender ainda um diodo Zener (Ds) conectado entre o terminal de entrada de sinal de partida da matriz de elemento de transferência (126) e o terminal de entrada de sinal de dados da matriz de elemento emissor de luz (127).
5. Módulo de matriz de elemento emissor de luz, de acordo com a reivindicação 1, caracterizado por compreender ainda um resistor (R) conectado entre o terminal de entrada de sinal de partida da matriz de elemento de transferência (126) e o terminal de entrada de sinal de dados da matriz de elemento emissor de luz (127).
6. Módulo de matriz de elemento emissor de luz, de acordo com a reivindicação 1, caracterizado pelo fato de que a unidade de controle compreender uma memória que armazena informações sobre um ponto de operação dos chips de matriz de elementos emissores de luz.
7. Módulo de matriz de elemento emissor de luz, de acordo com a reivindicação 1, caracterizado pelo fato da unidade de controle compreender: uma unidade de transferência de dados (111) configurada para produzir um sinal de dados indicando o liga/desliga de elementos emissores de luz; e uma unidade de geração de sinal de partida (112) configurada para produzir um sinal de partida para operação dos elementos de transferência.
8. MÉTODO DE CONTROLE DE CHIPS DE MATRIZ DE ELEMENTOS EMISSORES DE LUZ, o método compreendendo: receber dados de impressão; e controlar os chips de matriz de elementos emissores de luz (125) com base nos dados de impressão, em que a matriz de elemento emissor de luz (127) compreende uma pluralidade de tirristores emissores de luz (L1,..., L256), e a matriz de elemento de transferência (126) compreende uma pluralidade de tirristores de transferência (T1,..., T256), e em que uma porta de cada tirristor de transferência (T1,..., T256) está diretamente conectado a uma porta de um dos tirristores emissores de luz (L1,..., L256), caracterizado pelo fato de que o controle dos chips de matriz de elementos emissores de luz compreende a aplicação de um sinal de partida a uma matriz de elemento de transferência (126) utilizando um sinal aplicado a uma matriz de elemento emissor de luz (127) dos chips de matriz de elementos emissores de luz (125).
9. Método, de acordo com a reivindicação 8, caracterizado pelo fato de que o controle dos chips de matriz de elementos emissores de luz compreender controlar um ponto de operação dos chips de matriz de elementos emissores de luz, aplicando separadamente um sinal de partida para os chips de matriz de elementos emissores de luz.
10. Método, de acordo com a reivindicação 8, caracterizado pelo fato de que o control dos chips de matriz de elementos emissores de luz compreender a correção de um erro de registro em uma direção de digitalização principal dos chips de matriz de elementos emissores de luz, controlando uma temporização para aplicar um sinal de partida para os chips de matriz de elementos emissores de luz de acordo com o erro de registro.
11. Método, de acordo com a reivindicação 8, caracterizado pelo fato de que o controle dos chips de matriz de elementos emissores de luz compreender a correção de uma imagem em uma direção de digitalização principal, controlando uma temporização de exposição controlando uma temporização de uma a entrada de sinal de partida para os chips de matriz de elementos emissores de luz.
12. Método, de acordo com a reivindicação 8, caracterizado pelo fato de que o controle dos chips de matriz de elementos emissores de luz compreender a aplicação de um sinal de partida tendo uma tensão mais alta do que uma tensão de alto nível de um sinal de transferência para controlar o liga/desliga dos elementos de transferência
13. Método, de acordo com a reivindicação 8, caracterizado pelo fato de que o controle dos chips de matriz de elementos emissores de luz compreender a transferência de um sinal de dados indicando uma imagem para a matriz de elemento emissor de luz.
14. Método, de acordo com a reivindicação 8, caracterizado pelo fato de que, no controle dos chips de matriz de elementos emissores de luz, um sinal de partida não ser aplicado ao chip de matriz de elemento emissor de luz não tendo nenhuma imagem a ser formada, entre os chips de matriz de elementos emissores de luz.
BR112014030255-3A 2014-01-29 2014-08-14 Módulo de matriz de elemento emissor de luz, e método de controle de chips de matriz de elementos emissores de luz BR112014030255B1 (pt)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR1020140011734A KR102139681B1 (ko) 2014-01-29 2014-01-29 발광소자 어레이 모듈 및 발광소자 어레이 칩들을 제어하는 방법
KR10-2014-0011734 2014-01-29
PCT/KR2014/007564 WO2015115713A1 (en) 2014-01-29 2014-08-14 Light-emitting element array module and method of controlling light-emitting element array chips

Publications (3)

Publication Number Publication Date
BR112014030255A2 BR112014030255A2 (pt) 2017-06-27
BR112014030255A8 BR112014030255A8 (pt) 2021-05-11
BR112014030255B1 true BR112014030255B1 (pt) 2021-08-03

Family

ID=53678931

Family Applications (1)

Application Number Title Priority Date Filing Date
BR112014030255-3A BR112014030255B1 (pt) 2014-01-29 2014-08-14 Módulo de matriz de elemento emissor de luz, e método de controle de chips de matriz de elementos emissores de luz

Country Status (9)

Country Link
US (1) US9417552B2 (pt)
EP (1) EP2926627B8 (pt)
KR (1) KR102139681B1 (pt)
CN (1) CN104956267B (pt)
AU (1) AU2014265027A1 (pt)
BR (1) BR112014030255B1 (pt)
IN (1) IN2014MN02368A (pt)
RU (1) RU2603564C2 (pt)
WO (1) WO2015115713A1 (pt)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160001567A (ko) * 2014-06-26 2016-01-06 삼성전자주식회사 발광소자 어레이 모듈 및 발광소자 어레이 칩들을 제어하는 방법
US9365050B2 (en) 2014-06-26 2016-06-14 Samsung Electronics Co., Ltd. Light-emitting element array module and method of controlling light-emitting element array chips
JP6544180B2 (ja) * 2015-09-29 2019-07-17 ブラザー工業株式会社 露光装置およびその制御方法ならびに露光装置における制御装置に適用されるコンピュータプログラム
JP6737008B2 (ja) * 2016-06-30 2020-08-05 富士ゼロックス株式会社 光スイッチ
JP7143185B2 (ja) * 2018-11-09 2022-09-28 キヤノン株式会社 画像形成装置
CN111726538B (zh) * 2019-03-20 2021-10-01 北京初速度科技有限公司 一种图像曝光参数量测系统及标板设备
EP4286952A1 (en) * 2022-05-27 2023-12-06 Canon Kabushiki Kaisha Image forming apparatus
JP2024014528A (ja) * 2022-07-22 2024-02-01 キヤノン株式会社 露光装置及び画像形成装置

Family Cites Families (96)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6180960B1 (en) 1995-04-12 2001-01-30 Nippon Sheet Glass Co., Ltd. Surface light-emitting element and self-scanning type light-emitting device
US6717182B1 (en) 1996-09-24 2004-04-06 Nippon Sheet Glass Co., Ltd. Edge-emitting light-emitting device having improved external luminous efficiency and self-scanning light-emitting device array comprising the same
JP4362946B2 (ja) 2000-01-07 2009-11-11 富士ゼロックス株式会社 自己走査型発光素子アレイを用いた光書込みヘッド
EP1115162A4 (en) 1999-06-08 2003-06-11 Nippon Sheet Glass Co Ltd EDGE LIGHT EMITTERING ARRANGEMENT WITH IMPROVED EXTERNAL LUMINOUS EFFICIENCY AND USE THEREOF IN A SELF-SCANNING LUMINOUS DIODE ARRANGEMENT
CN1322597C (zh) 1999-08-23 2007-06-20 日本板硝子株式会社 发光闸流晶体管及自扫描型发光装置
TW505578B (en) 1999-08-24 2002-10-11 Nippon Sheet Glass Co Ltd Self-scanning light-emitting device
JP4457437B2 (ja) * 1999-08-30 2010-04-28 富士ゼロックス株式会社 自己走査型発光装置
KR20010089400A (ko) 1999-09-06 2001-10-06 이즈하라 요조 자기 주사형 발광 장치의 마스크 패턴 설계 방법
JP4265049B2 (ja) 1999-10-22 2009-05-20 富士ゼロックス株式会社 自己走査型発光素子アレイの駆動回路
JP4345173B2 (ja) 2000-01-31 2009-10-14 富士ゼロックス株式会社 発光サイリスタアレイの駆動回路
JP4069564B2 (ja) 2000-01-31 2008-04-02 富士ゼロックス株式会社 発光サイリスタアレイの光量設定方法
JP3709470B2 (ja) 2000-02-29 2005-10-26 株式会社沖データ 画像記録装置
JP2001260410A (ja) 2000-03-16 2001-09-25 Nippon Sheet Glass Co Ltd 光書込みヘッドおよび光点列ずれの補正方法
EP1201443A1 (en) * 2000-04-06 2002-05-02 Nippon Sheet Glass Co., Ltd. Method for driving self-scanning light-emitting device array
JP2001310535A (ja) 2000-04-28 2001-11-06 Canon Inc 記録装置、および記録ヘッドの濃度むら補正方法
JP2001315378A (ja) * 2000-05-08 2001-11-13 Fujitsu Ltd 表示データ変換装置及びこれを使用したledヘッド装置
JP2002086800A (ja) 2000-07-13 2002-03-26 Fuji Xerox Co Ltd 濃度補正方法及び画像形成装置
US6693659B2 (en) 2000-12-19 2004-02-17 Kyocera Mita Corporation Image forming apparatus with a print head having variable lighting period
US7301552B2 (en) 2001-09-10 2007-11-27 Oki Data Corporation Image forming apparatus with printing data correction arrangement
US6876372B2 (en) 2002-02-20 2005-04-05 Kyocera Corporation Image forming apparatus
JP4292747B2 (ja) 2002-02-25 2009-07-08 富士ゼロックス株式会社 発光サイリスタおよび自己走査型発光素子アレイ
EP1510351A4 (en) 2002-05-31 2010-08-11 Seiko Epson Corp IMAGE FORMING DEVICE AND METHOD
US6819352B2 (en) 2003-01-15 2004-11-16 Xerox Corporation Method of adjusting print uniformity
WO2005001944A1 (ja) 2003-06-26 2005-01-06 Nippon Sheet Glass Company, Limited レンズ付き発光素子およびその製造方法
EP1521134A3 (en) 2003-08-08 2005-06-29 Seiko Epson Corporation Image forming apparatus and method to limit banding deffects
JP4326889B2 (ja) 2003-09-11 2009-09-09 株式会社沖データ 半導体装置、ledプリントヘッド、画像形成装置、及び半導体装置の製造方法
US7425971B2 (en) 2003-09-22 2008-09-16 Seiko Epson Corporation Line head and image forming apparatus incorporating the same
US7408566B2 (en) 2003-10-22 2008-08-05 Oki Data Corporation Semiconductor device, LED print head and image-forming apparatus using same, and method of manufacturing semiconductor device
JP4165436B2 (ja) 2004-04-14 2008-10-15 富士ゼロックス株式会社 自己走査型発光素子アレイの駆動方法、光書き込みヘッド
US20050280694A1 (en) 2004-05-20 2005-12-22 Seiko Epson Corporation Line head and image forming apparatus incorporating the same
JP4536463B2 (ja) 2004-09-07 2010-09-01 株式会社沖データ 画像形成装置
JP4906256B2 (ja) 2004-11-10 2012-03-28 株式会社沖データ 半導体複合装置の製造方法
JP2006205682A (ja) 2005-01-31 2006-08-10 Kyocera Mita Corp Ledアレイ露光装置及びこれを使用する画像形成装置
JP4837295B2 (ja) 2005-03-02 2011-12-14 株式会社沖データ 半導体装置、led装置、ledヘッド、及び画像形成装置
US7375740B2 (en) 2005-07-25 2008-05-20 Xerox Corporation Method and apparatus for adjusting printbar uniformity
JP4508025B2 (ja) 2005-07-26 2010-07-21 セイコーエプソン株式会社 ラインヘッド、ラインヘッドモジュール、及び画像形成装置
JP4935031B2 (ja) 2005-09-16 2012-05-23 富士ゼロックス株式会社 画像形成装置
US7733364B2 (en) 2006-03-10 2010-06-08 Seiko Epson Corporation Line head and an image forming apparatus using such a line head
WO2007113947A1 (ja) 2006-04-04 2007-10-11 Fuji Xerox Co., Ltd. マイクロレンズ付き発光素子アレイ及び光書込みヘッド
US7808519B2 (en) 2006-07-27 2010-10-05 Seiko Epson Corporation Line head and an image forming apparatus using the line head
JP4279304B2 (ja) 2006-08-31 2009-06-17 株式会社沖データ 半導体装置、ledプリントヘッドおよび画像形成装置
JP5200360B2 (ja) 2006-09-29 2013-06-05 富士ゼロックス株式会社 露光装置および画像形成装置
JP2008147608A (ja) 2006-10-27 2008-06-26 Canon Inc Ledアレイの製造方法とledアレイ、及びledプリンタ
JP4371322B2 (ja) 2006-11-06 2009-11-25 株式会社沖データ 画像形成装置
US7830406B2 (en) * 2007-02-20 2010-11-09 Seiko I Infotech Inc. LED printer and print control method
JP2008263126A (ja) 2007-04-13 2008-10-30 Oki Data Corp 半導体装置、該半導体装置の製造方法、ledヘッド、及び画像形成装置
US7705869B2 (en) 2007-05-14 2010-04-27 Seiko Epson Corporation Light shielding member, a line head and an image forming apparatus using the line head
JP2009012323A (ja) 2007-07-05 2009-01-22 Konica Minolta Business Technologies Inc 画像形成装置、画像形成方法及びプログラム
JP4545782B2 (ja) 2007-07-23 2010-09-15 株式会社沖データ 露光装置、ledヘッド及び画像形成装置
JP5186891B2 (ja) 2007-11-16 2013-04-24 富士ゼロックス株式会社 画像形成装置
JP4483935B2 (ja) 2007-11-29 2010-06-16 ブラザー工業株式会社 画像形成装置
JP5125487B2 (ja) 2007-12-25 2013-01-23 ブラザー工業株式会社 画像形成装置
JP5029346B2 (ja) 2007-12-27 2012-09-19 ブラザー工業株式会社 画像形成装置
US8310514B2 (en) 2007-12-28 2012-11-13 Seiko Epson Corporation Line head control method, image forming method, and image forming apparatus
JP4577367B2 (ja) 2008-01-29 2010-11-10 ブラザー工業株式会社 画像形成システム及び画像調整方法
JP2009212394A (ja) 2008-03-05 2009-09-17 Oki Data Corp 半導体装置、ledヘッド及び画像形成装置
JP5030828B2 (ja) 2008-03-18 2012-09-19 株式会社沖データ レンズアレイ並びにそれを有するledヘッド、露光装置、画像形成装置及び読取装置
JP4847486B2 (ja) 2008-03-25 2011-12-28 株式会社沖データ 駆動回路、ledヘッドおよび画像形成装置
JP2009286048A (ja) 2008-05-30 2009-12-10 Fuji Xerox Co Ltd 光源ヘッド、及び画像形成装置
JP4714765B2 (ja) 2008-06-27 2011-06-29 株式会社沖データ レンズアレイ、ledプリントヘッド、露光装置、画像形成装置及び読取装置
US8098271B2 (en) 2008-08-22 2012-01-17 Fuji Xerox Co., Ltd. Exposure device, light-emitting device, image forming apparatus and failure diagnosing method
JP5132524B2 (ja) 2008-11-04 2013-01-30 キヤノン株式会社 窒化ガリウム系化合物半導体層の移設方法、及び窒化ガリウム系化合物半導体層が接合された基板
JP5390832B2 (ja) 2008-11-04 2014-01-15 キヤノン株式会社 機能性領域の移設方法、ledアレイ、ledプリンタヘッド、及びledプリンタ
JP5276412B2 (ja) * 2008-11-04 2013-08-28 キヤノン株式会社 機能性領域の移設方法、ledアレイ、ledプリンタヘッド、及びledプリンタ
JP4803238B2 (ja) 2008-11-10 2011-10-26 富士ゼロックス株式会社 発光素子ヘッドおよび画像形成装置
US8274539B2 (en) 2008-12-18 2012-09-25 Fuji Xerox Co., Ltd. Light-emitting element array drive device, print head, image forming apparatus and signal supplying method
JP2010164658A (ja) * 2009-01-13 2010-07-29 Oki Data Corp レンズアレイ、レンズユニット、ledヘッド、露光装置、画像形成装置および読取装置
JP2010167679A (ja) 2009-01-22 2010-08-05 Seiko Epson Corp ラインヘッドおよび画像形成装置
JP2010181686A (ja) 2009-02-06 2010-08-19 Oki Data Corp レンズアレイ、ledヘッド、露光装置、画像形成装置および読取装置
JP2010184392A (ja) 2009-02-10 2010-08-26 Seiko Epson Corp ラインヘッドおよび画像形成装置
JP5493386B2 (ja) 2009-02-25 2014-05-14 富士ゼロックス株式会社 露光装置、画像形成装置、露光制御プログラム
JP4856199B2 (ja) 2009-02-27 2012-01-18 株式会社沖データ レンズユニット、ledヘッド、露光装置、画像形成装置および読取装置
JP2010205943A (ja) * 2009-03-04 2010-09-16 Canon Inc 機能性領域の移設方法、ledアレイ、ledプリンタヘッド、及びledプリンタ
JP4548541B2 (ja) 2009-03-05 2010-09-22 富士ゼロックス株式会社 発光装置、プリントヘッドおよび画像形成装置
JP2010210652A (ja) 2009-03-06 2010-09-24 Seiko Epson Corp 画像形成装置および画像形成方法
US20100225730A1 (en) 2009-03-06 2010-09-09 Fuji Xerox Co., Ltd. Exposure device, image forming apparatus and computer-readable medium
JP4862905B2 (ja) 2009-03-18 2012-01-25 富士ゼロックス株式会社 集光素子、集光素子アレイ、露光装置及び画像形成装置
JP5381258B2 (ja) 2009-04-09 2014-01-08 富士ゼロックス株式会社 露光装置及び画像形成装置
US7871145B1 (en) 2009-07-20 2011-01-18 Eastman Kodak Company Printing method for reducing stitch error between overlapping jetting modules
JP4614017B1 (ja) 2009-07-22 2011-01-19 富士ゼロックス株式会社 発光装置、プリントヘッドおよび画像形成装置
JP2011040582A (ja) 2009-08-11 2011-02-24 Fuji Xerox Co Ltd 発光素子およびその製造方法
JP5333075B2 (ja) 2009-09-04 2013-11-06 富士ゼロックス株式会社 発光装置、自己走査型発光素子アレイの駆動方法、プリントヘッドおよび画像形成装置
JP5402456B2 (ja) * 2009-09-18 2014-01-29 富士ゼロックス株式会社 発光装置、プリントヘッドおよび画像形成装置
JP4683157B1 (ja) 2010-03-23 2011-05-11 富士ゼロックス株式会社 発光装置、発光装置の駆動方法、プリントヘッドおよび画像形成装置
JP5445269B2 (ja) 2010-03-29 2014-03-19 富士ゼロックス株式会社 発光装置、発光装置の駆動方法、プリントヘッドおよび画像形成装置
US8692859B2 (en) 2010-05-10 2014-04-08 Fuji Xerox Co., Ltd. Light-emitting device, light-emitting array unit, print head, image forming apparatus and light-emission control method
JP5482441B2 (ja) 2010-05-20 2014-05-07 富士ゼロックス株式会社 化合物半導体素子の製造方法
JP5494264B2 (ja) 2010-06-14 2014-05-14 富士ゼロックス株式会社 発光装置、プリントヘッドおよび画像形成装置
JP5625778B2 (ja) 2010-11-12 2014-11-19 富士ゼロックス株式会社 発光チップ、発光装置、プリントヘッドおよび画像形成装置
JP2012174810A (ja) 2011-02-18 2012-09-10 Fuji Xerox Co Ltd 発光部品、プリントヘッドおよび画像形成装置
JP2012204677A (ja) 2011-03-25 2012-10-22 Fuji Xerox Co Ltd 発光サイリスタ、光源ヘッド、及び画像形成装置
JP5724520B2 (ja) 2011-03-28 2015-05-27 富士ゼロックス株式会社 発光チップ、プリントヘッドおよび画像形成装置
JP5760586B2 (ja) 2011-03-29 2015-08-12 富士ゼロックス株式会社 発光装置、プリントヘッドおよび画像形成装置
JP5874190B2 (ja) 2011-04-07 2016-03-02 富士ゼロックス株式会社 発光装置、プリントヘッドおよび画像形成装置
JP2012230252A (ja) 2011-04-26 2012-11-22 Oki Data Corp レンズアレイ、レンズユニット、露光装置、画像形成装置、及び読み取り装置
JP5848889B2 (ja) 2011-05-26 2016-01-27 株式会社沖データ レンズユニット、ledヘッド、露光装置、画像形成装置、および読取装置

Also Published As

Publication number Publication date
EP2926627A4 (en) 2016-12-28
EP2926627B8 (en) 2019-12-25
RU2603564C2 (ru) 2016-11-27
RU2014151235A (ru) 2016-07-10
WO2015115713A1 (en) 2015-08-06
AU2014265027A1 (en) 2015-08-13
KR102139681B1 (ko) 2020-07-30
EP2926627B1 (en) 2019-11-20
IN2014MN02368A (pt) 2015-10-09
CN104956267A (zh) 2015-09-30
BR112014030255A2 (pt) 2017-06-27
US9417552B2 (en) 2016-08-16
CN104956267B (zh) 2018-10-19
EP2926627A1 (en) 2015-10-07
KR20150090749A (ko) 2015-08-06
BR112014030255A8 (pt) 2021-05-11
US20150212448A1 (en) 2015-07-30

Similar Documents

Publication Publication Date Title
BR112014030255B1 (pt) Módulo de matriz de elemento emissor de luz, e método de controle de chips de matriz de elementos emissores de luz
JPH02501646A (ja) データ・ラッチの選択用トークン・ビットを有するドットプリンタおよびそのプリンタに使用するドライバ回路
US8305415B2 (en) Light-emitting device including a light-up controller, driving method of self-scanning light-emitting element array and print head including the same
US8004550B2 (en) Light-emitting element head, image forming apparatus and signal supply method
JP6225723B2 (ja) 光走査ヘッド、画像処理装置、光量補正制御プログラム
EP2386416B1 (en) Light-emitting device, light-emitting array unit, print head, image forming apparatus and light-emission control method
JP4423671B2 (ja) 露光ヘッドの制御装置、露光ヘッド、画像形成装置
JP5724520B2 (ja) 発光チップ、プリントヘッドおよび画像形成装置
JP5245897B2 (ja) 自己走査型発光素子アレイチップ、光書込みヘッドおよび光プリンタ
EP2966507B1 (en) Image forming apparatus for determining defects of light-emitting element array chips
US20110262184A1 (en) Driver circuit, print head, and image forming apparatus
JP2008137357A (ja) 駆動装置、ledアレイ、ledヘッド、及びこれらを備えた画像形成装置
JP4333248B2 (ja) 自己走査型発光素子アレイチップおよび光書込みヘッド
JP2000164932A (ja) 自己走査型発光装置および画像形成装置
US20230384707A1 (en) Image forming apparatus
US9365050B2 (en) Light-emitting element array module and method of controlling light-emitting element array chips
US20230384706A1 (en) Light-emitting device and image forming apparatus
US20240069461A1 (en) Light emitting chip including a plurality of light emitting units and image forming apparatus
JP2018016013A (ja) ドライバicチップ、駆動装置、プリントヘッド、及び画像形成装置
KR20160001567A (ko) 발광소자 어레이 모듈 및 발광소자 어레이 칩들을 제어하는 방법
JP5316589B2 (ja) 発光装置、プリントヘッドおよび画像形成装置
JP2012020498A (ja) 発光装置、プリントヘッドおよび画像形成装置
JP2000276081A (ja) Ledアレー駆動装置および画像形成装置
JP2011093319A (ja) 光プリントヘッドおよび画像形成装置
JP2012040728A (ja) 発光チップ、発光装置、プリントヘッドおよび画像形成装置

Legal Events

Date Code Title Description
B25A Requested transfer of rights approved

Owner name: S-PRINTING SOLUTION CO., LTD. (KR)

B06F Objections, documents and/or translations needed after an examination request according [chapter 6.6 patent gazette]
B25D Requested change of name of applicant approved

Owner name: HP PRINTING KOREA CO., LTD. (KR)

B25A Requested transfer of rights approved

Owner name: HEWLETT-PACKARD DEVELOPMENT COMPANY, L.P. (US)

B06U Preliminary requirement: requests with searches performed by other patent offices: procedure suspended [chapter 6.21 patent gazette]
B09A Decision: intention to grant [chapter 9.1 patent gazette]
B16A Patent or certificate of addition of invention granted [chapter 16.1 patent gazette]

Free format text: PRAZO DE VALIDADE: 20 (VINTE) ANOS CONTADOS A PARTIR DE 14/08/2014, OBSERVADAS AS CONDICOES LEGAIS.