JP4362946B2 - 自己走査型発光素子アレイを用いた光書込みヘッド - Google Patents

自己走査型発光素子アレイを用いた光書込みヘッド Download PDF

Info

Publication number
JP4362946B2
JP4362946B2 JP2000152913A JP2000152913A JP4362946B2 JP 4362946 B2 JP4362946 B2 JP 4362946B2 JP 2000152913 A JP2000152913 A JP 2000152913A JP 2000152913 A JP2000152913 A JP 2000152913A JP 4362946 B2 JP4362946 B2 JP 4362946B2
Authority
JP
Japan
Prior art keywords
light emitting
transfer element
current
line
chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2000152913A
Other languages
English (en)
Other versions
JP2001253116A (ja
JP2001253116A5 (ja
Inventor
誠治 大野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujifilm Business Innovation Corp
Original Assignee
Fuji Xerox Co Ltd
Fujifilm Business Innovation Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to JP2000152913A priority Critical patent/JP4362946B2/ja
Application filed by Fuji Xerox Co Ltd, Fujifilm Business Innovation Corp filed Critical Fuji Xerox Co Ltd
Priority to CNB008026300A priority patent/CN1299367C/zh
Priority to KR1020017011337A priority patent/KR100804436B1/ko
Priority to US09/936,118 priority patent/US6747940B2/en
Priority to PCT/JP2000/009207 priority patent/WO2001049502A1/ja
Priority to EP00985870A priority patent/EP1199180A4/en
Priority to CA002366990A priority patent/CA2366990A1/en
Priority to TW090100124A priority patent/TW474037B/zh
Publication of JP2001253116A publication Critical patent/JP2001253116A/ja
Publication of JP2001253116A5 publication Critical patent/JP2001253116A5/ja
Application granted granted Critical
Publication of JP4362946B2 publication Critical patent/JP4362946B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/435Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of radiation to a printing material or impression-transfer material
    • B41J2/447Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of radiation to a printing material or impression-transfer material using arrays of radiation sources
    • B41J2/45Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of radiation to a printing material or impression-transfer material using arrays of radiation sources using light-emitting diode [LED] or laser arrays
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/435Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of radiation to a printing material or impression-transfer material
    • B41J2/44Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of radiation to a printing material or impression-transfer material using single radiation source per colour, e.g. lighting beams or shutter arrangements
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/435Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of radiation to a printing material or impression-transfer material
    • B41J2/447Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of radiation to a printing material or impression-transfer material using arrays of radiation sources
    • B41J2/455Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of radiation to a printing material or impression-transfer material using arrays of radiation sources using laser arrays, the laser array being smaller than the medium to be recorded
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/024Details of scanning heads ; Means for illuminating the original
    • H04N1/032Details of scanning heads ; Means for illuminating the original for picture information reproduction
    • H04N1/036Details of scanning heads ; Means for illuminating the original for picture information reproduction for optical reproduction
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/435Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of radiation to a printing material or impression-transfer material
    • B41J2/447Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of radiation to a printing material or impression-transfer material using arrays of radiation sources
    • B41J2/45Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of radiation to a printing material or impression-transfer material using arrays of radiation sources using light-emitting diode [LED] or laser arrays
    • B41J2002/453Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of radiation to a printing material or impression-transfer material using arrays of radiation sources using light-emitting diode [LED] or laser arrays self-scanning

Landscapes

  • Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Health & Medical Sciences (AREA)
  • General Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Led Devices (AREA)
  • Printers Or Recording Devices Using Electromagnetic And Radiation Means (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、発光素子アレイを用いた光書込みヘッド、特に、自己走査型発光素子アレイを用いた光書込みヘッドに関する。
【0002】
【従来の技術】
光プリンタヘッドすなわち光書込みヘッドは、発光素子が一列に配列されて構成される発光素子アレイを備えている。発光素子として、例えば発光ダイオード(LED)を用いて光プリンタヘッドを構成する場合、600dpiのA3ヘッドでは、約7200個のLEDを一列に配列する。このLED一つ一つから、電極を引き出し、駆動ICの電極と電気的に接続する。接続には、通常、ワイヤボンディングが使われる。通常、n個のLEDを駆動するICは、n個のシリアルデータ(時間的に一列に並んだデータ列)を、n個のパラレルデータ(n本のデータ線にデータが分配される)にシリアル−パラレル変換し、そのパラレルデータに基づいてn個のLEDの点滅をコントロールする。
【0003】
したがって、光書込みヘッドから取り出される信号線の数は、電源やタイミング関係のパルスを除くと、駆動ICの数となる。ただし、これでは信号線の数が多すぎるという場合には、m個の駆動ICにデータを分配(シリアル−パラレル変換)する駆動ICを置くことによって、取り出す信号線の数を1/mに減らすことができる。
【0004】
【発明が解決しようとする課題】
LEDアレイを用いた従来の光書込みヘッドは、LEDの個数だけ配線があるため、駆動ICを近くにおいて、シリアル−パラレル変換によって、取り出す信号線の数を減らさないと、外部とのインターフェースがとれない構造となっていた。このため、駆動ICがLEDアレイと同じ基板上に配置されることとなり、ヘッドの幅(副走査方向の幅)が広くなるという問題点があった。また、専用の駆動ICをヘッド内に内蔵しなければならず、コストがかかるという問題点がある。
【0005】
一方、本発明者らは発光素子アレイの構成要素としてpnpn構造を持つ発光サイリスタに注目し、発光点の自己走査が実現できることを既に特許出願(特開平1−238962号公報、特開平2−14584号公報、特開平2−92650号公報、特開平2−92651号公報)し、光プリンタ用光源として実装上簡便となること、発光素子ピッチを細かくできること、コンパクトな発光素子アレイを作製できること等を示した。
【0006】
さらに本発明者らは、pnpn構造を持つ発光サイリスタよりなる転送素子アレイをシフトレジスタとして、発光素子アレイと分離した構造の自己走査型発光素子アレイを提案している(特開平2−263668号公報)。
【0007】
本発明の目的は、自己走査型発光素子アレイを用いることによって、上述した従来技術の問題点を解決した書込みヘッドを提供することにある。
【0008】
【課題を解決するための手段】
シフトレジスタを有する自己走査型発光素子アレイは、「発光機能」+「シリアル−パラレル変換機能」の両方を持っているため、駆動ICなしで光書込みヘッドを構成できる。また、抵抗器を近くに設けておけば信号線は1m程度までならば引き回せる。このため、電気部品としては自己走査型発光素子アレイチップと抵抗器だけの光書込みヘッドを構成できる。
【0009】
本発明の光書込みヘッドに用いられる1点点灯型の自己走査型発光素子アレイチップは、次のような基本構造を有している。
【0010】
すなわち、1点点灯型の自己走査型発光素子アレイチップは、
しきい電圧もしくはしきい電流が外部から電気的に制御可能な3端子転送素子多数個を、一次元的に配列し、
隣接する転送素子のしきい電圧もしくはしきい電流を制御する制御電極を、電圧もしくは電流の一方向性をもつ電気的手段にて互いに接続し、
電源電圧ラインを、前記転送素子の各制御電極に、各負荷抵抗器を介して接続し、
前記一次元的に配列された各転送素子の残りの2端子のうちの一方に、外部からn相(nは2以上の整数)のクロックパルスラインを、それぞれn素子毎に順繰りに接続し、
ある相のクロックパルスにより、ある転送素子がオンしているとき、その転送素子近傍の転送素子のしきい電圧もしくはしきい電流を、前記電気的手段を介して変化させ、
他の相のクロックパルスにより、前記ある転送素子に隣接する転送素子をオンさせ、
発光のためのしきい電圧もしくはしきい電流が外部から電気的に制御可能な3端子発光素子多数個を、一次元的に配列し、
前記転送素子の各制御電極を、前記発光素子の対応する制御電極に接続し、
前記各発光素子の残りの2端子の一方に、発光のための電流を印加するラインを接続した自己走査型発光素子アレイチップである。
【0011】
本発明の光書込みヘッドの第1の態様によれば、上記のような構成の1点点灯型の自己走査型発光素子アレイチップを複数個一次元的に配列し、各チップには、共通の2相のクロックパルスラインを接続し、各チップには、別個の電流印加ラインをそれぞれ接続している。
【0012】
また、本発明の光書込みヘッドの第2の態様によれば、第1の態様において、n相のクロックパルスライン,電流印加ラインに挿入される抵抗器を、チップ内に内蔵させている。
【0013】
また、本発明の光書込みヘッドの第3の態様によれば、第1の態様において、n相のクロックパルスラインに挿入される抵抗器を、チップ内に内蔵させている。
【0014】
また、本発明の光書込みヘッドの第4の態様によれば、第3の態様において、n相のクロックパルスラインにバッファICを挿入している。
【0015】
また、本発明の光書込みヘッドの第5の態様によれば、2点点灯型の自己走査型発光素子チップを用いる。この態様では、各チップには、共通のn相のクロックパルスラインを接続し、各チップには、別個の2本の電流印加ラインをそれぞれ接続し、各チップでは、前記2本の電流印加ラインを、発光素子に1つおきに接続している。
【0016】
また、本発明の第6の態様によれば、複数点灯型の自己走査型発光素子アレイチップを用いる。
【0017】
この複数点灯型の自己走査型発光素子アレイチップは、
しきい電圧もしくはしきい電流が外部から電気的に制御可能な3端子転送素子多数個を、一次元的に配列し、
隣接する転送素子のしきい電圧もしくはしきい電流を制御する制御電極を、電圧もしくは電流の一方向性をもつ電気的手段にて互いに接続し、
電源電圧ラインを、前記転送素子の各制御電極に、各負荷抵抗器を介して接続し、
前記一次元的に配列された各転送素子の残りの2端子のうちの一方に、外部からn相(nは2以上の整数)のクロックパルスラインを、電流制限用抵抗器を介してそれぞれn素子毎に順繰り接続し、
ある相のクロックパルスにより、ある転送素子がオンしているとき、その転送素子近傍の転送素子のしきい電圧もしくはしきい電流を、前記電気的手段を介して変化させ、
他の相のクロックパルスにより、前記ある転送素子に隣接する転送素子をオンさせ、
発光のためのしきい電圧もしくはしきい電流が外部から電気的に制御可能な3端子発光素子多数個を、一次元的に配列し、
前記転送素子の各制御電極を、前記発光素子の対応する制御電極に接続し、
前記各発光素子の残りの2端子の一方に、発光のための電流を印加するラインを電流制限用抵抗器を介して接続した自己走査型発光素子アレイチップである。
【0018】
この自己走査型発光素子アレイを一次元的に配列した光書込みヘッドでは、各チップには、別個のスタートパルスラインをそれぞれ接続し、各チップには、共通の2相のクロックパルスラインを接続し、各チップには、共通の電流印加ラインを接続している。
【0019】
また、本発明の第7の形態は、1点点灯型の自己走査型発光素子アレイチップを用いた光書込みヘッドにおいて、各チップには、m本(mは2以上の整数)のスタートパルスラインを順繰りに接続し、各チップには、共通のn相のクロックパルスラインを接続し、隣接するm個のチップ毎に、別個の電流印加ラインをそれぞれ接続し、前記スタートパルスライン,クロックパルスライン,電流印加ラインに挿入される抵抗器を、チップ内に内蔵している。
【0020】
また、本発明の第8の形態では、1点点灯型の自己走査型発光素子アレイチップを用いた光書込みヘッドにおいて、m個(mは2以上の整数)のチップを1組として、これらチップのエンド端子を次段のチップのスタート端子と接続し、各チップには、共通のスタートパルスラインを接続し、各チップには、共通のn相のクロックパルスラインを接続し、前記m個のチップ毎に、別個の電流印加ラインをそれぞれ接続している。
【0021】
また、本発明の第9の態様では、多点点灯型の自己走査型発光素子アレイチップを用いた光書込みヘッドにおいて、隣接するm個毎(mは2以上の整数)のチップには、別個のスタートパルスラインを接続し、前記隣接するm個のチップには、ある相のm本のクロックパルスラインを順繰りに接続し、各チップには、共通の他の相のクロックパルスラインを接続し、各チップには、共通の電流印加ラインをそれぞれ接続している。
【0022】
【発明の実施の形態】
まず、本発明の光書込みヘッドが用いる自己走査型発光素子アレイについて簡単に説明しておく。自己走査型発光素子アレイは、3端子発光サイリスタを用いる。図1に、3端子発光サイリスタの基本構造を示す。一例として、p形GaAs基板上にpnpn構造を形成したものである。この3端子発光サイリスタのゲートは、オン電圧を制御する働きを持ち、カソードに加えられるオン電圧は、ゲート電圧にpn接合の拡散電位およびオンに必要な電流による電圧降下を加えた電圧となる。またオンした後、ゲート電圧はアノード電圧とほぼ一致するようになる。したがって、アノードが接地されていれば、ゲート電圧は零ボルトとなる。
【0023】
このような3端子発光サイリスタを用いた、前記特開平2−263668号公報に開示の自己走査型発光素子アレイの等価回路を図2に示す。この自己走査型発光素子アレイは、シフトレジスタを構成する転送素子アレイT(−1)〜T(2)、書込み用発光素子アレイL(−1)〜L(2)からなる。隣接する転送素子のゲート電極間は、ダイオードを用いて接続している。
【0024】
転送素子の各アノード電極は交互にクロックラインΦ1,Φ2に接続されている。転送素子のゲート電極G-1〜G2 は、書込み用発光素子のゲートにも接続される。書込み用発光素子のカソード電極には、書込み信号φI が加えられている。第1列目の転送素子のゲート電極には、スタートパルスφS が印加される。
【0025】
いま、転送素子T(0)がオン状態にあるとすると、ゲート電極G0 の電圧は、電源電圧VGA(ここでは−5ボルトとする)より上昇し、ほぼ零ボルトとなる。したがって、書込み信号φI の電圧が、pn接合の拡散電位(約1ボルト)以下であれば、発光素子L(0)を発光状態とすることができる。
【0026】
これに対し、ゲート電極G-1は約−5ボルトであり、ゲート電極G1 は約−1ボルトとなる。したがって、発光素子L(−1)の書込み電圧は約−6ボルト、発光素子L(1)の書込み電圧は約−2ボルトとなる。これから、発光素子L(0)のみに書き込める書込み信号φI の電圧は、−1〜−2ボルトの範囲となる。発光素子L(0)がオン、すなわち発光状態に入ると、書込み信号φI ラインの電圧は約−1ボルトに固定されてしまうので、他の発光素子が選択されてしまう、というエラーは防ぐことができる。
【0027】
発光強度は書込み信号φI に流す電流量で決められ、任意の強度にて画像書込みが可能となる。また、発光状態を次の発光素子に転送するためには、書込み信号φI ラインの電圧を一度零ボルトまでおとし、発光している発光素子をいったんオフにしておく必要がある。
【0028】
このような自己走査型発光素子アレイを光プリンタ等に応用する場合、ある一定数のスイッチ素子および発光素子を集積した1つの半導体チップの形として発光素子アレイチップを構成し、この発光素子アレイチップを例えば一列に配列し、所定のサイズの線状光源を形成する。
【0029】
以下、このような線状光源を用いた光書込みヘッドの実施例を図面に基づいて詳細に説明する。
【0030】
【実施例1】
図3に示すように、600dpi/128発光点/1点点灯型(同時に1個の発光素子が点灯)の自己走査型発光素子アレイ(SLEDと略記する)チップを56個並べて、A3用光書込みヘッドを構成した。この実施例に用いられる1点点灯型のSLEDチップを図4に示す。
【0031】
図4(B)において、この自己走査型発光素子アレイは、128個の転送素子(発光サイリスタ)T1〜T128、128個の書込み用発光素子(発光サイリスタ)L1〜L128からなる。転送素子部分の構成は、ダイオード接続を用いている。VGAは電源であり、負荷抵抗RL を経て各転送素子のゲート電極に接続されている。また、転送素子のゲート電極は、書込み用発光素子のゲート電極にも接続される。転送素子T1のゲート電極にはスタートパルスφS が加えられ、転送素子のカソード電極には、交互に転送用クロックパルスφ1,φ2が加えられ、書込み用発光素子のカソード電極には、書込み信号φI が加えられている。
【0032】
このような自己走査型発光素子アレイのチップには、図4(A)に示すように、VGA,φS ,φ1,φ2,φI 用のボンディングパッドを有している。
【0033】
図3に戻り、上記のようなボンディングパッドを有するSLEDチップが56個配列されたアレイへの信号配線について説明する。コネクタ10の端子VGA,端子Φ2,端子Φ1,端子ΦS からは、それぞれ1本のバスライン12,14,16,18が延びている。各SLEDチップのφ1用ボンディングパッドは、外付けされた電流制限用の抵抗器R1を介してバスライン16に接続され、φ2用ボンディングパッドは、外付けされた電流制限用の抵抗器R2を介してバスライン14に接続されている。また、φS 用ボンディングパッドは、外付けされた電流制限用の抵抗器RS を介してバスライン18に接続され、VGA用ボンディングパッドは、バスライン12に接続されている。さらに、各SLEDチップのφI 用ボンディングパッドは、外付けされた電流制限用の抵抗器RI を介してコネクタ10の対応する端子ΦI 1〜ΦI 56に接続されている。
【0034】
このような書込みヘッドでは、各SLEDチップは、同一のスタートパルスφS が与えられるので、同時に転送を開始し、各SLEDチップで1点点灯している発光素子の発光強度は、各SLEDチップにそれぞれ与えられる書込み信号φI 1〜φI 56により定められる。
【0035】
以上のような構成の光書込みヘッドは、チップからの取り出し配線数は、ΦS ,Φ1,Φ2,VGA,ΦI 1〜ΦI 56の配線に、グランド用の配線(図示せず)を加えて、合計61本である。従来のLEDアレイの配線に比べて、配線数が極めて少なくなる。また、用いられる抵抗器R1,R2,RS ,RI の総数は、56×4=224個であった。
【0036】
なお上記の実施例では転送用クロックパルスφ1,φ2で駆動する2相駆動のSLEDチップについて説明したが、3相以上であってもよい。
【0037】
【実施例2a】
本実施例は、図3の光書込みヘッドの外付けされた電流制限用抵抗器R1,R2,RS ,RI を、チップ内に内蔵させた書込みヘッドである。
【0038】
図5に示すように、抵抗器を内蔵した600dpi/128発光点/1点点灯型の自己走査型発光素子アレイチップを56個並べて、A3用プリントヘッドを構成した。この実施例に用いられる1点点灯型の自己走査型発光素子アレイを図6に示す。
【0039】
図6(B)において、抵抗器を内蔵した自己走査型発光素子アレイは、図4(B)に示したSLEDチップに外付けされている電流制限用の抵抗器R1,R2,RS ,RI をチップに内蔵させたものである。図6(B)には、φ1,φ2,φS ,φI 用の電流制限用抵抗器を、それぞれR1,R2,RS ,RI で示している。ボンディングパッドの数は、図6(A)に示すように、第1の実施例と同じである。
【0040】
このように電流制限用抵抗器をチップ内に内蔵させることによって、図5の書込みヘッドを図3の書込みヘッドと対比すれば明らかなように、電気部品としてはSLEDチップだけのヘッドが実現でき、更に細幅のヘッドが実現された。
【0041】
【実施例2b】
本実施例は、実施例2aのSLEDチップの代わりに、φ1,φ2に抵抗器を内蔵したSLEDチップを用いた。この実施例に用いられる1点点灯型の自己走査型発光素子アレイを図7に示す。このSLEDチップでは、φI に抵抗器を内蔵しないので、コネクタ10の端子ΦI 1〜ΦI 56を電流源で駆動する。なお、オン状態のサイリスタのアノード−カソード間電圧は、電流に関わらず、ほぼpn接合の順方向電圧に等しく保たれる。この性質を利用して、電流源として電圧源と抵抗器を組み合わせた構成を用いても良い。このとき、抵抗器はチップから数cm〜1m程度離れて置かれても、動作上問題ないことが確認されているため、ヘッドから外に置くことができる。このため、抵抗器RI をチップまたはヘッドに内蔵した場合に発生する発熱を無くせるため、チップ温度の上昇を防ぐことができる。
【0042】
【実施例2c】
本実施例は、φ1,φ2に抵抗器が内蔵されている実施例2bの回路(図5に同じ)のφ1,φ2ラインにバッファIC21,22を挿入した。
【0043】
バッファICを挿入するのは、以下の理由による。すなわち、φ1,φ2ラインに約5mAの電流を流すとき、60チップでは300mAにもなる。大電流が断続されると、不要な輻射がおこり、EMI障害のおそれがでる。ラインにバッファICを挿入することにより、大電流の断続による不要な輻射の発生を阻止することができる。
【0044】
また、バッファICを挿入することで、端子Φ1,Φ2には、バッファICのしきい値よりも高い/低い電圧を与えればよい。ダイオード結合SLEDでは、動作原理上3V電源での動作は難しいが、バッファICを挿入することによって別に5V電源は必要であるものの、3V系の信号で駆動できるようになる。電源電圧を下げることにより、消費電力を下げることが可能となる。
【0045】
【実施例3】
本実施例は、抵抗器を内蔵した600dpi/128発光点/2点点灯型(同時に2個の発光素子が点灯)の自己走査型発光素子アレイチップを56個並べて構成したA3用光書込みヘッドである。
【0046】
図9は、光書込みヘッドの構成を示し、図10は、この実施例に用いられる抵抗器内蔵型の2点点灯型の自己走査型発光素子アレイを示す。
【0047】
図10(A),(B)に示される自己走査型発光素子アレイは、図6の自己走査型発光素子アレイにおいて、書込み信号φJ をさらに有し、書込み信号φI ,φJ を、発光素子に交互に接続している。これにより、1チップ内で2個の発光素子を同時に点灯することが可能となり、また、書込み信号のデューティが増え、実効的な光量が増加する。
【0048】
この実施例では、実施例1に比べ、各チップ毎に2本の書込み信号線が与えられるので、56本の配線が増え、取り出し配線数は117本となる。
【0049】
なお、転送クロックラインは3相以上であってもよく、書込み信号線も3本以上であってもよい。
【0050】
【実施例4】
本実施例は、600dpi/128発光点/複数点灯型(同時に複数個の発光素子が点灯)の自己走査型発光素子アレイチップを56個並べて構成したA3用書込みヘッドである。
【0051】
図11は、書込みヘッドの構成を示し、図12は、この実施例に用いられる複数点灯型のSLEDチップを示す。複数点灯型の自己走査型発光素子アレイは、原理的に、φ1,φ2,φI に電流制限用の抵抗器が集積されている。すなわち図示のように、φ1には抵抗器30が、φ2には抵抗器32が、φI には抵抗器34が集積されている。そして、図12からわかるように、発光素子Lのゲートは、クロックパルスφ1が入力される転送素子Tのゲートに接続されている。
【0052】
このようなSLEDチップが配列された図11に示す書込みヘッドでは、56個のスタートパルスφS 1〜φS 56が用意され、それぞれが各SLEDに接続される。チップ毎に、オンさせたい複数の転送素子を示すデータをスタートパルスによりシフトレジスタに予め書込んでおき、書込みパルスφI により、複数の発光素子を点灯させる。複数点灯型では、前述したように元々φ1,φ2,φI に抵抗器が集積されているので、電気部品としてはSLEDチップのみでヘッドが実現できる。
【0053】
なお、転送クロックラインは3相以上であってもよく、ΦS ラインも3本以上設けてもよい。
【0054】
【実施例5】
この実施例では、図5に示した実施例2のチップに対し、図13に示すようにΦS ラインをΦS 1とΦS 2の2本設け、ΦS 1をSLED1,3,5…に接続し、ΦS 2をSLED2,4,6…に接続する。
【0055】
さらに、56本の書込み信号φI の数を半分にして、隣接する2チップ毎に同じ書込み信号を与えるようにする。このため、図5に比べてΦI の本数が半分ですむ。
【0056】
この構造の書込みヘッドによれば、配線の取り出し本数は、ΦS 1,ΦS 2,Φ1,Φ2,VGA,ΦI 1〜ΦI 28の配線に、グランド用の配線(図示せず)を加えて合計34本となった。
【0057】
さらにΦS のライン数をK本に増やすことによって、ΦI の数を56/Kに減らすことができるが、同時に発光できる発光素子の数も56/Kとなるため、デューティが下がり等価的に光量が減少するので、むやみにKを大きくできない。
【0058】
図14は、図12の書込みヘッドの駆動波形例を示す。奇数番のSLEDにスタートパルスφS 1が、偶数番のSLEDにスタートパルスφS 2が与えられ、隣接するSLEDに同じ書込み信号φI 1,φI 2,φI 3…が与えられていることがわかるであろう。
【0059】
なお、転送クロックラインは3相以上であってもよく、ΦS ラインも3本以上設けてもよい。
【0060】
【実施例6】
本実施例では、図15に示すように、実施例2のSLEDチップ(図5)の最終ビットの結合ダイオードをエンド端子(ボンディングパッド)として取り出したチップを用い、(2N−1)番目のチップのエンド端子(ボンディングパッド)φend を2N番目のチップのスタート端子(ボンディングパッド)φS と接続する。そして、スタートパルスφS は、1つおきのSLEDに接続する。
【0061】
このようにすることによって、実施例5(図13)と同様に2チップを1チップのように扱うことができる。したがって、取り出し本数は、ΦS ,Φ1,Φ2,VGA,ΦI 1〜ΦI 28の配線に、グランド用の配線Vsub を加えて、合計33本となった。
【0062】
なお、使わない偶数番目のエンド端子(ボンディングパッド)を解放しておくと、場合によってラッチアップして正常動作しなくなるため、基板電位に固定するのが望ましい。
【0063】
図16(A),(B)には、このようなSLEDチップのボンディングパッドおよび回路を示している。最終ビットの結合ダイオードD128 のカソードをエンド端子φend として取り出した様子を示している。
【0064】
図17は、図15の書込みヘッドの駆動波形例を示す。図14の駆動波形と比較すると明らかなように、発光素子の発光動作は同じであることがわかる。
【0065】
転送クロックラインは3相以上であってもよく、またエンド端子とスタート端子を接続するチップは3チップ以上を1組としてもよい。
【0066】
【実施例7】
実施例4(図11)のΦ1ラインをL本とすることで、データ入力ライン(スタートパルスライン)の数を1/Lにすることができる。本実施例の場合、先にデータ(同時に点灯させたい発光素子を示すデータ)をシフトレジスタに短い時間で書込んでおいて、その後一斉に点灯することになるため、データ入力ライン数を減らしても実質的には発光デューティは減らない。
【0067】
図18には、L=2とした場合のプリンタヘッドを示す。Φ1ラインは、Φ1(1),Φ1(2)の2本となり、スタートパルスラインは、ΦS 1〜ΦS 28の28本となる。このときΦ1(1),Φ1(2),Φ2,VGA,ΦI ,ΦS 1〜ΦS 28の33本の配線数となった。L=7とすることで、Φ1(1)〜Φ1(7),Φ2,VGA,ΦI ,ΦS 1〜ΦS 8の18本の配線数となる。
【0068】
図19は、図18のプリンタヘッドの駆動波形の例を示す図である。
【0069】
まずクロックパルスφ1(1)の立ち下がりで、スタートパルスφS 1,φS 2のデータセットの前側のデータを奇数番目のチップの転送素子アレイ(シフトレジスタ)の奇数ビットに読み込む。次にクロックパルスφ1(2)の立ち下がりで後ろ側データを偶数番目のチップの奇数ビットに読み込む。次にクロックパルスφ2の立ち下がりで、奇数ビットのデータを隣の偶数ビットに移し、奇数ビットをリセットする。これを繰り返して、シフトレジスタにデータを書込み、全データを書込み終えたらφI をLにして、シフトレジスタに書き込まれたデータに従った発光分布を作る。
【0070】
転送クロックラインは3相以上であってもよく、Φ1ラインも3本以上であってもよい。
【図面の簡単な説明】
【図1】3端子発光サイリスタの基本構造を示す図である。
【図2】自己走査型発光素子アレイの等価回路図である。
【図3】本発明の実施例1である光書込みヘッドを示す図である。
【図4】実施例1に用いられる1点点灯型のSLEDチップを示す図である。
【図5】本発明の実施例2aである光書込みヘッドを示す図である。
【図6】実施例2aに用いられる抵抗器内蔵型のSLEDチップを示す図である。
【図7】実施例2bに用いられる抵抗器内蔵型のSLEDチップを示す図である。
【図8】本発明の実施例2cである光書込みヘッドを示す図である。
【図9】本発明の実施例3である光書込みヘッドを示す図である。
【図10】実施例3に用いられる2点点灯型のSLEDチップを示す図である。
【図11】本発明の実施例4である光書込みヘッドを示す図である。
【図12】実施例4に用いられる複数点灯型のSLEDチップを示す図である。
【図13】本発明の実施例5である光書込みヘッドを示す図である。
【図14】実施例5の駆動波形例を示す図である。
【図15】本発明の実施例6である光書込みヘッドを示す図である。
【図16】実施例6に用いられる1点点灯型のSLEDチップを示す図である。
【図17】実施例6の駆動波形例を示す図である。
【図18】本発明の実施例7である光書込みヘッドを示す図である。
【図19】実施例7の駆動波形例を示す図である。
【符号の説明】
10 コネクタ
12,14,16,18 バスライン
21,22 バッファIC

Claims (10)

  1. しきい電圧もしくはしきい電流が外部から電気的に制御可能な3端子転送素子複数個を、一次元的に配列し、
    発光のためのしきい電圧もしくはしきい電流が外部から電気的に制御可能な3端子発光素子複数個を、一次元的に配列し、
    隣接する転送素子のしきい電圧もしくはしきい電流を制御する制御電極を、電圧もしくは電流の一方向性をもつ電気的手段にて互いに接続し、
    電源電圧ラインを、前記転送素子の各制御電極に、各負荷抵抗器を介して接続し、
    前記発光素子のうち第1列目の発光素子の点灯の開始を行うためのスタートパルスを与えるスタートパルスラインを前記3端子転送素子のうち第1列目の3端子転送素子の制御電極に接続し、
    前記一次元的に配列された各転送素子の残りの2端子のうちの一方に、外部からn相(nは2以上の整数)のクロックパルスラインを、それぞれn素子毎に順繰りに接続し、
    ある相のクロックパルスにより、ある転送素子がオンしているとき、その転送素子近傍の転送素子のしきい電圧もしくはしきい電流を、前記電気的手段を介して変化させ、
    他の相のクロックパルスにより、前記ある転送素子に隣接する転送素子をオンさせ、
    前記転送素子の各制御電極を、前記発光素子の対応する制御電極に接続し、
    前記各発光素子の残りの2端子の一方に、発光のための電流を印加する電流印加ラインを接続した自己走査型発光素子アレイチップを複数個一次元的に配列した光書込みヘッドであって、
    各チップには、共通のスタートパルスラインが接続され、
    各チップには、共通のn相のクロックパルスラインが接続され、
    各チップには、別個の電流印加ラインがそれぞれ接続され
    各チップには、同一のスタートパルスを与える
    ことを特徴とする光書込みヘッド。
  2. 前記n相のクロックパルスライン、電流印加ラインに挿入される抵抗器が、チップ内に内蔵されていることを特徴とする請求項1記載の光書込みヘッド。
  3. 前記n相のクロックパルスラインに挿入される抵抗器が、チップ内に内蔵されていることを特徴とする請求項1記載の光書込みヘッド。
  4. 前記n相のクロックパルスラインに、バッファICが挿入されていることを特徴とする請求項3記載の光書込みヘッド。
  5. しきい電圧もしくはしきい電流が外部から電気的に制御可能な3端子転送素子複数個を、一次元的に配列し、
    発光のためのしきい電圧もしくはしきい電流が外部から電気的に制御可能な3端子発光素子複数個を、一次元的に配列し、
    隣接する転送素子のしきい電圧もしくはしきい電流を制御する制御電極を、電圧もしくは電流の一方向性をもつ電気的手段にて互いに接続し、
    電源電圧ラインを、前記転送素子の各制御電極に、各負荷抵抗器を介して接続し、
    前記発光素子のうち第1列目の発光素子の点灯の開始を行うためのスタートパルスを与えるスタートパルスラインを前記3端子転送素子のうち第1列目の3端子転送素子の制御電極に接続し、
    前記一次元的に配列された各転送素子の残りの2端子のうちの一方に、外部からn相(nは2以上の整数)のクロックパルスラインを、それぞれn素子毎に順繰りに接続し、
    ある相のクロックパルスにより、ある転送素子がオンしているとき、その転送素子近傍の転送素子のしきい電圧もしくはしきい電流を、前記電気的手段を介して変化させ、
    他の相のクロックパルスにより、前記ある転送素子に隣接する転送素子をオンさせ、
    前記転送素子の各制御電極を、前記発光素子の対応する制御電極に接続し、
    前記各発光素子の残りの2端子の一方に、発光のための電流を印加する電流印加ラインを接続した自己走査型発光素子アレイチップを複数個一次元的に配列した光書込みヘッドであって、
    各チップには、共通のスタートパルスラインが接続され、
    各チップには、共通のn相のクロックパルスラインが接続され、
    各チップには、別個の2本の電流印加ラインがそれぞれ接続され、各チップでは、当該2本の電流印加ラインは、前記発光素子に1つおきに接続されていることを特徴とする光書込みヘッド。
  6. しきい電圧もしくはしきい電流が外部から電気的に制御可能な3端子転送素子複数個を、一次元的に配列し、
    発光のためのしきい電圧もしくはしきい電流が外部から電気的に制御可能な3端子発光素子複数個を、一次元的に配列し、
    隣接する転送素子のしきい電圧もしくはしきい電流を制御する制御電極を、電圧もしくは電流の一方向性をもつ電気的手段にて互いに接続し、
    電源電圧ラインを、前記転送素子の各制御電極に、各負荷抵抗器を介して接続し、
    前記発光素子のうち第1列目の発光素子の点灯の開始を行うためのスタートパルスを与えるスタートパルスラインを前記3端子転送素子のうち第1列目の3端子転送素子の制御電極に接続し、
    前記一次元的に配列された各転送素子の残りの2端子のうちの一方に、外部からn相(nは2以上の整数)のクロックパルスラインを、電流制限用抵抗器を介してそれぞれn素子毎に順繰りに接続し、
    ある相のクロックパルスにより、ある転送素子がオンしているとき、その転送素子近傍の転送素子のしきい電圧もしくはしきい電流を、前記電気的手段を介して変化させ、
    他の相のクロックパルスにより、前記ある転送素子に隣接する転送素子をオンさせ、
    前記転送素子の各制御電極を、前記発光素子の対応する制御電極に接続し、
    前記各発光素子の残りの2端子の一方に、発光のための電流を印加する電流印加ラインを電流制限用抵抗器を介して接続した自己走査型発光素子アレイチップを複数個一次元的に配列した光書込みヘッドであって、
    各チップには、別個のスタートパルスラインがそれぞれ接続され、
    各チップには、共通のn相のクロックパルスラインが接続され、
    各チップには、共通の電流印加ラインが接続されている、
    ことを特徴とする光書込みヘッド。
  7. しきい電圧もしくはしきい電流が外部から電気的に制御可能な3端子転送素子複数個を、一次元的に配列し、
    発光のためのしきい電圧もしくはしきい電流が外部から電気的に制御可能な3端子発光素子複数個を、一次元的に配列し、
    隣接する転送素子のしきい電圧もしくはしきい電流を制御する制御電極を、電圧もしくは電流の一方向性をもつ電気的手段にて互いに接続し、
    電源電圧ラインを、前記転送素子の各制御電極に、各負荷抵抗器を介して接続し、
    前記発光素子のうち第1列目の発光素子の点灯の開始を行うためのスタートパルスを与えるスタートパルスラインを前記3端子転送素子のうち第1列目の3端子転送素子の制御電極に接続し、
    前記一次元的に配列された各転送素子の残りの2端子のうちの一方に、外部からn相(nは2以上の整数)のクロックパルスラインを、それぞれn素子毎に順繰りに接続し、
    ある相のクロックパルスにより、ある転送素子がオンしているとき、その転送素子近傍の転送素子のしきい電圧もしくはしきい電流を、前記電気的手段を介して変化させ、
    他の相のクロックパルスにより、前記ある転送素子に隣接する転送素子をオンさせ、
    前記転送素子の各制御電極を、前記発光素子の対応する制御電極に接続し、
    前記各発光素子の残りの2端子の一方に、発光のための電流を印加する電流印加ラインを接続した自己走査型発光素子アレイチップを複数個一次元的に配列した光書込みヘッドであって、
    各チップには、m本(mは2以上の整数)のスタートパルスラインが順繰りに接続され、
    各チップには、共通のn相のクロックパルスラインが接続され、
    隣接するm個のチップ毎に、別個の電流印加ラインがそれぞれ接続され、
    前記スタートパルスライン、クロックパルスライン、電流印加ラインに挿入される抵抗器が、チップ内に内蔵されていることを特徴とする光書込みヘッド。
  8. しきい電圧もしくはしきい電流が外部から電気的に制御可能な3端子転送素子複数個を、一次元的に配列し、
    発光のためのしきい電圧もしくはしきい電流が外部から電気的に制御可能な3端子発光素子複数個を、一次元的に配列し、
    隣接する転送素子のしきい電圧もしくはしきい電流を制御する制御電極を、電圧もしくは電流の一方向性をもつ電気的手段にて互いに接続し、
    電源電圧ラインを、前記転送素子の各制御電極に、各負荷抵抗器を介して接続し、
    前記発光素子のうち第1列目の発光素子の点灯の開始を行うためのスタートパルスを与えるスタートパルスラインを前記3端子転送素子のうち第1列目の3端子転送素子の制御電極に接続し、
    前記一次元的に配列された各転送素子の残りの2端子のうちの一方に、外部からn相(nは2以上の整数)のクロックパルスラインを、それぞれn素子毎に順繰りに接続し、
    ある相のクロックパルスにより、ある転送素子がオンしているとき、その転送素子近傍の転送素子のしきい電圧もしくはしきい電流を、前記電気的手段を介して変化させ、
    他の相のクロックパルスにより、前記ある転送素子に隣接する転送素子をオンさせ、
    前記転送素子の各制御電極を、前記発光素子の対応する制御電極に接続し、
    前記各発光素子の残りの2端子の一方に、発光のための電流を印加する電流印加ラインを接続した自己走査型発光素子アレイチップを複数個一次元的に配列した光書込みヘッドであって、
    m個(mは2以上の整数)のチップを1組として、これらチップのエンド端子を次段のチップのスタート端子と接続し、
    各チップには、共通のスタートパルスラインが接続され、
    各チップには、共通のn相のクロックパルスラインが接続され、
    前記m個のチップ毎に、別個の電流印加ラインがそれぞれ接続されている、
    ことを特徴とする光書込みヘッド。
  9. しきい電圧もしくはしきい電流が外部から電気的に制御可能な3端子転送素子複数個を、一次元的に配列し、
    発光のためのしきい電圧もしくはしきい電流が外部から電気的に制御可能な3端子発光素子複数個を、一次元的に配列し、
    隣接する転送素子のしきい電圧もしくはしきい電流を制御する制御電極を、電圧もしくは電流の一方向性をもつ電気的手段にて互いに接続し、
    電源電圧ラインを、前記転送素子の各制御電極に、各負荷抵抗器を介して接続し、
    前記発光素子のうち第1列目の発光素子の点灯の開始を行うためのスタートパルスを与えるスタートパルスラインを前記3端子転送素子のうち第1列目の3端子転送素子の制御電極に接続し、
    前記一次元的に配列された各転送素子の残りの2端子のうちの一方に、外部からn相(nは2以上の整数)のクロックパルスラインを、電流制限用抵抗器を介してそれぞれn素子毎に接続し、
    ある相のクロックパルスにより、ある転送素子がオンしているとき、その転送素子近傍の転送素子のしきい電圧もしくはしきい電流を、前記電気的手段を介して変化させ、
    他の相のクロックパルスにより、前記ある転送素子に隣接する転送素子をオンさせ、
    前記転送素子の各制御電極を、前記発光素子の対応する制御電極に接続し、
    前記各発光素子の残りの2端子の一方に、発光のための電流を印加する電流印加ラインを電流制限用抵抗器を介して接続した自己走査型発光素子アレイチップを複数個一次元的に配列した光書込みヘッドであって、
    隣接するm個毎(mは2以上の整数)のチップには、別個のスタートパルスラインが接続され、
    前記隣接するm個のチップには、ある相のm本のクロックパルスラインが順繰りに接続され、
    各チップには、共通の他の相のクロックパルスラインが接続され、
    各チップには、共通の電流印加ラインがそれぞれ接続されている、
    ことを特徴とする光書込みヘッド。
  10. 請求項1〜9のいずれかに記載の光書込みヘッドを備える光プリンタ。
JP2000152913A 1999-05-24 2000-05-24 自己走査型発光素子アレイを用いた光書込みヘッド Expired - Lifetime JP4362946B2 (ja)

Priority Applications (8)

Application Number Priority Date Filing Date Title
JP2000152913A JP4362946B2 (ja) 2000-01-07 2000-05-24 自己走査型発光素子アレイを用いた光書込みヘッド
KR1020017011337A KR100804436B1 (ko) 2000-01-07 2000-12-26 자기 주사형 발광 소자 어레이를 사용한 광기록 헤드
US09/936,118 US6747940B2 (en) 1999-05-24 2000-12-26 Optical writing head comprising self-scanning light-emitting element array
PCT/JP2000/009207 WO2001049502A1 (fr) 2000-01-07 2000-12-26 Tete d'ecriture optique comprenant une matrice d'elements emetteurs de lumiere et de balayage automatique
CNB008026300A CN1299367C (zh) 2000-01-07 2000-12-26 使用自扫描型发光器件阵列的光写入头
EP00985870A EP1199180A4 (en) 2000-01-07 2000-12-26 OPTICAL WRITING HEAD WITH AN ARRANGEMENT OF SELF-SCANNING, LIGHT-EMITTING ELEMENTS
CA002366990A CA2366990A1 (en) 2000-01-07 2000-12-26 Optical writing head using a self-scanning light-emitting element array
TW090100124A TW474037B (en) 2000-01-07 2001-01-03 Optical wiring head using self-scanning light emitting element array

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2000001445 2000-01-07
JP2000-1445 2000-01-07
JP2000152913A JP4362946B2 (ja) 2000-01-07 2000-05-24 自己走査型発光素子アレイを用いた光書込みヘッド

Publications (3)

Publication Number Publication Date
JP2001253116A JP2001253116A (ja) 2001-09-18
JP2001253116A5 JP2001253116A5 (ja) 2006-08-10
JP4362946B2 true JP4362946B2 (ja) 2009-11-11

Family

ID=26583229

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000152913A Expired - Lifetime JP4362946B2 (ja) 1999-05-24 2000-05-24 自己走査型発光素子アレイを用いた光書込みヘッド

Country Status (8)

Country Link
US (1) US6747940B2 (ja)
EP (1) EP1199180A4 (ja)
JP (1) JP4362946B2 (ja)
KR (1) KR100804436B1 (ja)
CN (1) CN1299367C (ja)
CA (1) CA2366990A1 (ja)
TW (1) TW474037B (ja)
WO (1) WO2001049502A1 (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4165436B2 (ja) * 2004-04-14 2008-10-15 富士ゼロックス株式会社 自己走査型発光素子アレイの駆動方法、光書き込みヘッド
JP4929794B2 (ja) * 2006-03-31 2012-05-09 富士ゼロックス株式会社 光書込みヘッド
JP4682231B2 (ja) * 2008-08-01 2011-05-11 株式会社沖データ 光プリントヘッドおよび画像形成装置
US8134585B2 (en) * 2008-12-18 2012-03-13 Fuji Xerox Co., Ltd. Light-emitting element head, image forming apparatus and light-emission control method
US8563336B2 (en) 2008-12-23 2013-10-22 International Business Machines Corporation Method for forming thin film resistor and terminal bond pad simultaneously
JP4683157B1 (ja) 2010-03-23 2011-05-11 富士ゼロックス株式会社 発光装置、発光装置の駆動方法、プリントヘッドおよび画像形成装置
JP5445269B2 (ja) * 2010-03-29 2014-03-19 富士ゼロックス株式会社 発光装置、発光装置の駆動方法、プリントヘッドおよび画像形成装置
US8692859B2 (en) 2010-05-10 2014-04-08 Fuji Xerox Co., Ltd. Light-emitting device, light-emitting array unit, print head, image forming apparatus and light-emission control method
JP5874190B2 (ja) * 2011-04-07 2016-03-02 富士ゼロックス株式会社 発光装置、プリントヘッドおよび画像形成装置
JP5316589B2 (ja) * 2011-06-06 2013-10-16 富士ゼロックス株式会社 発光装置、プリントヘッドおよび画像形成装置
KR102139681B1 (ko) 2014-01-29 2020-07-30 휴렛-팩커드 디벨롭먼트 컴퍼니, 엘.피. 발광소자 어레이 모듈 및 발광소자 어레이 칩들을 제어하는 방법
JP6381256B2 (ja) * 2014-04-02 2018-08-29 キヤノン株式会社 露光ヘッド、露光装置及び画像形成装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69033837T2 (de) * 1989-07-25 2002-05-29 Nippon Sheet Glass Co Ltd Lichtemittierende Vorrichtung
JP2683781B2 (ja) * 1990-05-14 1997-12-03 日本板硝子株式会社 発光装置
JP3562884B2 (ja) * 1995-10-02 2004-09-08 日本板硝子株式会社 自己走査型発光装置、光プリンタ用光源および光プリンタ
JPH0999581A (ja) * 1995-10-04 1997-04-15 Nippon Sheet Glass Co Ltd 自己走査型発光装置
JPH0999582A (ja) * 1995-10-05 1997-04-15 Nippon Sheet Glass Co Ltd 自己走査型発光装置の駆動方法
JP3710231B2 (ja) 1996-10-15 2005-10-26 日本板硝子株式会社 自己走査型発光装置の駆動方法
US6323890B1 (en) * 1997-05-13 2001-11-27 Canon Kabushiki Kaisha Print head and image formation apparatus
JPH1128835A (ja) * 1997-05-13 1999-02-02 Canon Inc 記録チップ、記録ヘッド、および、画像記録装置
US6108018A (en) * 1997-05-13 2000-08-22 Canon Kabushiki Kaisha Recording chip, recording head, and image recording apparatus
JPH1110947A (ja) * 1997-06-27 1999-01-19 Konica Corp 画像記録装置
JPH11198429A (ja) * 1998-01-09 1999-07-27 Canon Inc 露光装置および画像形成装置
JP4066501B2 (ja) * 1998-04-10 2008-03-26 富士ゼロックス株式会社 2次元発光素子アレイおよびその駆動方法

Also Published As

Publication number Publication date
TW474037B (en) 2002-01-21
US20030058329A1 (en) 2003-03-27
WO2001049502A1 (fr) 2001-07-12
US6747940B2 (en) 2004-06-08
CN1336873A (zh) 2002-02-20
JP2001253116A (ja) 2001-09-18
EP1199180A4 (en) 2003-07-23
KR100804436B1 (ko) 2008-02-20
EP1199180A1 (en) 2002-04-24
CN1299367C (zh) 2007-02-07
KR20010104371A (ko) 2001-11-24
CA2366990A1 (en) 2001-07-12

Similar Documents

Publication Publication Date Title
JP4362946B2 (ja) 自己走査型発光素子アレイを用いた光書込みヘッド
JP2001219596A (ja) 自己走査型発光素子アレイ
JP4649701B2 (ja) 自己走査型発光装置
US7330204B2 (en) Self-scanning light-emitting element array and driving method of the same
JP2003249681A (ja) 発光サイリスタおよび自己走査型発光素子アレイ
JP4345173B2 (ja) 発光サイリスタアレイの駆動回路
JP2846135B2 (ja) 発光素子アレイの駆動方法
JP4284983B2 (ja) 自己走査型発光素子アレイチップおよび光書込みヘッド
US6452342B1 (en) Self-scanning light-emitting device
JP2001301231A (ja) 自己走査型発光素子アレイおよび駆動方法
JP3604474B2 (ja) 自己走査型発光装置
JP4265049B2 (ja) 自己走査型発光素子アレイの駆動回路
JP4837611B2 (ja) 半導体装置及びプリントヘッド
JP3710231B2 (ja) 自己走査型発光装置の駆動方法
JP4438174B2 (ja) 自己走査型発光素子アレイの駆動方法
JP2001119071A5 (ja)
JP3212498B2 (ja) 自己走査型発光装置およびその静電破壊防止用保護回路
JPH0999581A (ja) 自己走査型発光装置
JPH0999582A (ja) 自己走査型発光装置の駆動方法
JP3067783U (ja) 自己走査型発光装置
JP4538896B2 (ja) 自己走査型発光素子アレイ
JP3020177B2 (ja) スイッチ素子アレイの駆動法
JPH09254439A (ja) 記録ヘッド
JPH0985987A (ja) 自己走査型発光装置
JP2001239698A (ja) 自己走査型発光装置

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060622

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060622

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20070409

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20070409

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20070410

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20081209

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090130

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20090728

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20090810

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120828

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

Ref document number: 4362946

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120828

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130828

Year of fee payment: 4

EXPY Cancellation because of completion of term