JP7026749B2 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP7026749B2
JP7026749B2 JP2020171214A JP2020171214A JP7026749B2 JP 7026749 B2 JP7026749 B2 JP 7026749B2 JP 2020171214 A JP2020171214 A JP 2020171214A JP 2020171214 A JP2020171214 A JP 2020171214A JP 7026749 B2 JP7026749 B2 JP 7026749B2
Authority
JP
Japan
Prior art keywords
film
oxide semiconductor
semiconductor film
transistor
insulating film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2020171214A
Other languages
English (en)
Other versions
JP2021036586A (ja
Inventor
舜平 山崎
正寛 渡邊
光男 増山
健一 岡崎
基 中島
英幸 岸田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JP2021036586A publication Critical patent/JP2021036586A/ja
Priority to JP2022021046A priority Critical patent/JP2022069454A/ja
Application granted granted Critical
Publication of JP7026749B2 publication Critical patent/JP7026749B2/ja
Priority to JP2023142002A priority patent/JP7525710B2/ja
Priority to JP2023141983A priority patent/JP2023164492A/ja
Priority to JP2023141915A priority patent/JP7522282B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02551Group 12/16 materials
    • H01L21/02554Oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02565Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02631Physical deposition at reduced pressure, e.g. MBE, sputtering, evaporation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823412MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the channel structures, e.g. channel implants, halo or pocket implants, or channel materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823437MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • H01L21/82345MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes gate conductors with different gate conductor materials or different gate conductor implants, e.g. dual gate structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823475MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type interconnection or wiring or contact manufacturing related aspects
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1229Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with different crystal properties within a device or between different devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1233Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with different thicknesses of the active layer in different devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78603Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the insulating substrate or support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78618Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • H01L29/7866Non-monocrystalline silicon transistors
    • H01L29/78672Polycrystalline or microcrystalline silicon transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/482Bit lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Thin Film Transistor (AREA)
  • Physical Deposition Of Substances That Are Components Of Semiconductor Devices (AREA)
  • Semiconductor Memories (AREA)
  • Physical Vapour Deposition (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Non-Volatile Memory (AREA)
  • Optics & Photonics (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Liquid Crystal (AREA)

Description

酸化物半導体膜の作製方法および半導体装置の作製方法に関する。
なお、本明細書において半導体装置とは、半導体特性を利用することで機能し得る装置全
般をいい、電気光学装置、半導体回路および電子機器は全て半導体装置である。
絶縁表面を有する基板上に形成された半導体薄膜を用いてトランジスタを構成する技術が
注目されている。該トランジスタは集積回路(IC)や画像表示装置(表示装置)のよう
な電子デバイスに広く応用されている。トランジスタに適用可能な半導体薄膜の材料とし
てシリコン系半導体材料が広く知られているが、その他の材料として酸化物半導体が注目
されている。
例えば、トランジスタの活性層として、電子キャリア濃度が1018/cm未満である
In、Ga、およびZnを含む酸化物半導体を用いたトランジスタが開示されており、酸
化物半導体膜の成膜方法としてはスパッタリング法が最適とされている(特許文献1参照
。)。
特開2006-165528号公報
酸化物半導体を用いたトランジスタは、非晶質シリコンを用いたトランジスタと比較して
信頼性が劣る場合があった。そこで、信頼性の高い酸化物半導体を用いたトランジスタを
有する半導体装置を提供する。
また、そのための酸化物半導体膜の成膜方法を示す。
酸化物半導体膜に含まれる水素、窒素および炭素などの不純物は酸化物半導体膜の半導体
特性を低下させる要因となる。
例えば、酸化物半導体膜に含まれる水素および窒素は、酸化物半導体膜中にキャリアを生
成する。そのため、水素および窒素があることで、酸化物半導体膜を用いたトランジスタ
のしきい値電圧をマイナス方向へシフトさせてしまう。その結果、トランジスタの信頼性
の低下を招いてしまう。
また、酸化物半導体膜に含まれる窒素、炭素および希ガスは、酸化物半導体膜中に結晶領
域が生成されることを阻害する場合がある。例えば、窒素分子および二酸化炭素分子は、
分子直径が大きいため、特に酸化物半導体膜中に結晶領域が生成されることを阻害する。
また、炭素原子が酸化物半導体膜中の金属原子と置き換わると、置き換わった箇所で結晶
構造を切断してしまう。
そこで、不純物の少ない酸化物半導体膜を得ることが、高い信頼性を有するトランジスタ
を得るために重要となる。
具体的には、酸化物半導体膜中の水素濃度は、二次イオン質量分析(SIMS:Seco
ndary Ion Mass Spectrometry)による測定で、5×10
atoms/cm未満、好ましくは5×1018atoms/cm以下、より好ま
しくは1×1018atoms/cm以下、さらに好ましくは5×1017atoms
/cm以下とする。
また、酸化物半導体膜中の窒素濃度は、SIMSにおいて、5×1019atoms/c
未満、好ましくは5×1018atoms/cm以下、より好ましくは1×10
atoms/cm以下、さらに好ましくは5×1017atoms/cm以下とす
る。
また、酸化物半導体膜中の炭素濃度は、SIMSにおいて、5×1019atoms/c
未満、好ましくは5×1018atoms/cm以下、より好ましくは1×10
atoms/cm以下、さらに好ましくは5×1017atoms/cm以下とす
る。
酸化物半導体膜を用いたトランジスタは、酸化物半導体膜中に含まれる水素(水などに含
まれる水素を含む)および窒素に起因して電子を生じた場合、ゲート電圧を印加しなくて
もドレイン電流が流れてしまう(ノーマリーオンともいう。)。なお、ドレイン電流とは
、トランジスタのソース-ドレイン間の電流をいう。また、ゲート電圧とは、ソース電位
を基準としたときのゲート電位との電位差をいう。そのため、しきい値電圧がマイナス方
向へシフトする。酸化物半導体膜を用いたトランジスタはn型を示すことが多く、しきい
値電圧がマイナス方向へシフトすることによってノーマリーオンの特性となる。
また、酸化物半導体膜を用いたトランジスタを作製した後で、酸化物半導体膜へ水素また
は窒素が混入することによって、トランジスタのしきい値電圧が変動する場合がある。し
きい値電圧の変動は、トランジスタの信頼性を著しく損なう。
そのため、信頼性の高いトランジスタを得るには、酸化物半導体膜、および酸化物半導体
膜と接する膜に含まれる水素および窒素を低減する必要がある。
同様に、酸化物半導体膜中の酸素欠損に起因して電子を生じることが知られている。
酸化物半導体膜中に酸素欠損が生じないようにするために、酸化物半導体膜は格子間酸素
を有すると好ましい。該格子間酸素は、酸化物半導体膜中に生じた酸素欠損を補償するこ
とができる。
酸化物半導体膜を用いたトランジスタにおいて、酸化物半導体膜が単結晶であると、酸素
欠損を補償するための格子間酸素が存在しないため酸化物半導体膜中に該酸素欠損に起因
するキャリアが生成されてしまう。そのため、トランジスタのしきい値電圧がマイナス方
向にシフトしてしまうことがある。そのため、酸化物半導体膜は非単結晶であることが好
ましい。
好ましくは、酸化物半導体膜は、CAAC-OS(C Axis Aligned Cr
ystalline Oxide Semiconductor)膜とする。
CAAC-OS膜は、完全な単結晶ではなく、完全な非晶質でもない。CAAC-OS膜
は、非晶質相に結晶領域および非晶質領域を有する結晶-非晶質混相構造の酸化物半導体
膜である。なお、当該結晶領域は、一辺が100nm未満の立方体内に収まる大きさであ
ることが多い。また、透過型電子顕微鏡(TEM:Transmission Elec
tron Microscope)による観察像では、CAAC-OS膜に含まれる非晶
質領域と結晶領域との境界は明確ではない。また、TEMによってCAAC-OS膜には
粒界(グレインバウンダリーともいう。)は確認できない。そのため、CAAC-OS膜
は、粒界に起因する電子移動度の低下が抑制される。
CAAC-OS膜に含まれる結晶領域は、c軸がCAAC-OS膜の被形成面の法線ベク
トルまたは表面の法線ベクトルに平行な方向に揃い、かつab面に垂直な方向から見て三
角形状または六角形状の原子配列を有し、c軸に垂直な方向から見て金属原子が層状また
は金属原子と酸素原子とが層状に配列している。なお、異なる結晶領域間で、それぞれa
軸およびb軸の向きが異なっていてもよい。本明細書において、単に垂直と記載する場合
、85°以上95°以下の範囲も含まれることとする。また、単に平行と記載する場合、
-5°以上5°以下の範囲も含まれることとする。
なお、CAAC-OS膜において、結晶領域の分布が一様でなくてもよい。例えば、CA
AC-OS膜の形成過程において、酸化物半導体膜の表面側から結晶成長させる場合、被
形成面の近傍に対し表面の近傍では結晶領域の占める割合が高くなることがある。また、
CAAC-OS膜へ不純物を添加することにより、当該不純物添加領域において結晶領域
が非晶質化することもある。
CAAC-OS膜に含まれる結晶領域のc軸は、CAAC-OS膜の被形成面の法線ベク
トルまたは表面の法線ベクトルに平行な方向に揃うため、CAAC-OS膜の形状(被形
成面の断面形状または表面の断面形状)によっては互いに異なる方向を向くことがある。
なお、結晶領域のc軸の方向は、CAAC-OS膜が形成されたときの被形成面の法線ベ
クトルまたは表面の法線ベクトルに平行な方向となる。結晶領域は、成膜することにより
、または成膜後に加熱処理などの結晶化処理を行うことにより形成される。
CAAC-OS膜を用いたトランジスタは、可視光や紫外光の照射による電気特性の変動
を低減することが可能である。よって、当該トランジスタは、信頼性が高い。
酸化物半導体膜の結晶性を高めるためには、被成膜面の平坦性および酸化物半導体膜の成
膜方法が重要となる。
具体的には、酸化物半導体膜の被成膜面は、平均面粗さ(Ra)が1nm以下、好ましく
は0.3nm以下、さらに好ましくは0.1nm以下とする。
また、酸化物半導体膜は、スパッタリング法を用い、酸素ガス雰囲気にて、基板加熱しつ
つ成膜すると好ましい。このとき、酸化物半導体膜中に結晶領域の生成を阻害する不純物
が極力含まれないように成膜する。
酸化物半導体膜の結晶領域の生成を阻害する不純物の具体例として二酸化炭素が挙げられ
る。また、一部の希ガス(ヘリウム、ネオン、アルゴン、クリプトンおよびキセノン)、
窒素、一酸化炭素および炭化水素などの原子直径の大きい原子または分子直径の大きい分
子も酸化物半導体膜の結晶領域の生成を阻害する不純物となりうる。
前述の不純物が酸化物半導体膜中に取り込まれないようにするために、ターゲット、成膜
ガスおよび成膜室における不純物を低減する必要がある。
具体的には、8N以上、好ましくは9N以上の純度である成膜ガスを用いればよい。
また、成膜室に存在する不純物は以下に示すように低減すればよい。
成膜室に存在する不純物は、排気量とリーク量との釣り合いによって決まる。したがって
、成膜室の排気量を大きく、リーク量を小さくすると好ましい。
成膜室の排気量は、真空ポンプの種類および容量、ならびに接続する配管の長さおよび太
さに依存する。例えば、真空ポンプを接続する配管は、短く、太いほど排気量を大きくす
ることができる。
また、異なる種類の真空ポンプを並列に接続することで、様々な種類のガスを排気するこ
とができる。例えば、ターボ分子ポンプとクライオポンプとを並列に接続して用いると好
ましい。
また、同じ種類の真空ポンプを並列に接続しても構わない。例えば、クライオポンプを2
台並列で接続すると、一方をリジェネしている間に他方を用いて排気させるといった使い
方も可能となる。こうすることで、クライオポンプをリジェネすることによる装置のダウ
ン時間が短縮され、生産性を高めることができる。また、複数の真空ポンプを用いて同時
に排気させることで、より高い排気能力を得ることができる。
一方で、成膜室のリーク量を低減する必要がある。
成膜室のリークとして、成膜室内壁に吸着している不純物による内部リークおよびシール
部分からの外部リークなどがある。
例えば、成膜室内壁に吸着している不純物を除去するためには、成膜室を加熱しつつ排気
すればよい。成膜室を加熱することにより、成膜室内壁に吸着している不純物が成膜室内
壁から脱離するため、効率的に不純物を排気することができる。
また、ダミー成膜を行うと好ましい。ダミー成膜とは、ダミー基板に対して成膜を行うこ
とで、ダミー基板および成膜室内壁に膜を堆積させ、成膜室内の不純物および成膜室内壁
の吸着物を膜中に閉じこめることをいう。ダミー成膜は、成膜室を加熱しつつ行ってもよ
い。
また、成膜室に存在する不純物を除去するために、加熱した希ガスなどの不活性ガスまた
は酸素ガスなどを供給することで成膜室内の圧力を高め、一定時間経過後に再び成膜室を
排気する処理を行うと好ましい。加熱したガスの供給により成膜室内に吸着した不純物を
脱離させることができ、成膜室内に存在する不純物を低減することができる。なお、この
処理は繰り返し行うと効果的である。加熱した希ガスなどの不活性ガスまたは酸素ガスな
どを供給するために、成膜装置自体にガス加熱機構を設けてもよい。成膜装置自体にガス
加熱機構を設けることで、ガス加熱機構から成膜室などまでの配管距離が短くできるため
、高い温度を保って成膜室などにガスを供給することができる。
このような方法を用いて、リークレートを3×10-5Pa・m/s以下、好ましくは
1×10-5Pa・m/s以下、さらに好ましくは3×10-6Pa・m/s以下、
さらに好ましくは1×10-6Pa・m/s以下、さらに好ましくは3×10-7Pa
・m/s以下とする。
なお、質量電荷比(m/z)=28(窒素分子など)であるガスのリークレートを1×1
-5Pa・m/s以下、好ましくは3×10-6Pa・m/s以下とする。
なお、m/z=44(二酸化炭素分子など)であるガスのリークレートを3×10-6
a・m/s以下、好ましくは1×10-6Pa・m/s以下とする。
なお、m/z=18(水分子など)であるガスのリークレートを1×10-7Pa・m
/s以下、好ましくは3×10-8Pa・m/s以下とする。
このような方法を用いて、具体的には、成膜室の圧力を1×10-4Pa以下、好ましく
は3×10-5Pa以下、さらに好ましくは1×10-5Pa以下とすればよい。
以上のような成膜室において、酸化物半導体膜を成膜する。
なお、酸化物半導体膜を成膜する際は、あらかじめ酸化物半導体膜の被成膜面に吸着する
不純物を除去しておくと好ましい。
具体的には、酸化物半導体膜の被成膜面に吸着する不純物を除去するためにプラズマ処理
または/および加熱処理を行えばよい。なお、前述のプラズマ処理および加熱処理は、減
圧雰囲気で行うと好ましい。本明細書において減圧雰囲気とは、圧力が10Pa以下、1
Pa以下、1×10-2Pa以下、または1×10-4Pa以下の雰囲気をいう。
なお、酸化物半導体膜の被成膜面に吸着する不純物を除去する処理を行った後、再び不純
物が吸着しないように大気暴露せずに酸化物半導体膜の成膜室に移動させると好ましい。
ここで、酸化物半導体膜は、基板加熱温度を100℃以上650℃以下、好ましくは15
0℃以上600℃以下、さらに好ましくは200℃以上500℃以下として成膜するとよ
い。基板加熱温度を上述の範囲とすることで酸化物半導体膜に含まれる不純物濃度を低減
でき、かつ結晶性の高い酸化物半導体膜が得られやすくなる。
また、酸化物半導体膜の成膜後に加熱処理を行うと好ましい。加熱処理は、不活性雰囲気
、減圧雰囲気または酸化性雰囲気において、250℃以上650℃以下、好ましくは30
0℃以上600℃以下の温度で行う。加熱処理によって、酸化物半導体膜に含まれる不純
物濃度を低減でき、かつ結晶性の高い酸化物半導体膜が得られやすくなる。
以上のようにして成膜された酸化物半導体膜を用いたトランジスタは、信頼性が高く、し
きい値電圧のばらつきも小さくなる。
水素、窒素および炭素などの不純物が低減された、キャリア密度が低く、かつ結晶性の高
い酸化物半導体膜を提供できる。
前述の酸化物半導体膜を用いた、信頼性の高い、しきい値電圧のばらつきの小さいトラン
ジスタを提供できる。
前述のトランジスタを有する、信頼性の高い、優れた特性を有する半導体装置が提供でき
る。
成膜装置の一例を示す上面図。 成膜室および基板加熱室を説明する図。 トランジスタの一例を示す上面図および断面図。 トランジスタの一例を示す上面図および断面図。 トランジスタの一例を示す上面図および断面図。 トランジスタの一例を示す上面図および断面図。 トランジスタの一例を示す上面図および断面図。 トランジスタの一例を示す上面図および断面図。 表示装置の一例を示す上面図および断面図。 半導体装置の一例を示す断面図、回路図および電気的特性を示す図。 半導体装置の一例を示す断面図、回路図および電気的特性を示す図。 本発明の一態様に係るCPUの具体例を示すブロック図およびその一部の回路図。 本発明の一態様に係る電子機器の一例を示す斜視図。 本発明の一態様に係る酸化物半導体の結晶構造を説明する図。 本発明の一態様に係る酸化物半導体の結晶構造を説明する図。 本発明の一態様に係る酸化物半導体の結晶構造を説明する図。 本発明の一態様に係る酸化物半導体の結晶構造を説明する図。 計算によって得られた電界効果移動度のVgs依存性を説明する図。 計算によって得られたIdsおよび電界効果移動度のVgs依存性を説明する図。 計算によって得られたIdsおよび電界効果移動度のVgs依存性を説明する図。 計算によって得られたIdsおよび電界効果移動度のVgs依存性を説明する図。 トランジスタの上面図および断面図。 試料1および試料2であるトランジスタのVgs-Ids特性および電界効果移動度を示す図。 試料1であるトランジスタのBT試験前後のVgs-Ids特性を示す図。 試料2であるトランジスタのBT試験前後のVgs-Ids特性を示す図。 試料2であるトランジスタのしきい値電圧および電界効果移動度と基板温度の関係を示す図。 酸化物半導体膜を用いたトランジスタのオフ電流を示す図。 酸化物半導体膜のXRDを示す図。 成膜室の圧力と真空ポンプを止めてからの時間との関係を示す図。 本発明の一態様に係る酸化物半導体の結晶構造を説明する図。 本発明の一態様に係る酸化物半導体の結晶構造を説明する図。 酸化物半導体膜のTDS分析結果を示す図。 酸化物半導体膜のSIMSを示す図。 酸化物半導体膜のSIMSを示す図。 酸化物半導体膜のSIMSを示す図。 酸化物半導体膜のXRD結果を示す図。 成膜室の圧力と真空ポンプを止めてからの時間との関係を示す図。 ガス加熱機構の接続方法を説明する図。 本発明の一態様に係る酸化物半導体の結晶構造を説明する図。
以下では、本発明の実施の形態について図面を用いて詳細に説明する。ただし、本発明は
以下の説明に限定されず、その形態および詳細を様々に変更し得ることは当業者であれば
容易に理解される。また、本発明は以下に示す実施の形態の記載内容に限定して解釈され
るものではない。なお、図面を用いて発明の構成を説明するにあたり、同じものを指す符
号は異なる図面間でも共通して用いる。なお、同様のものを指す際にはハッチパターンを
同じくし、特に符号を付さない場合がある。
なお、第1、第2として付される序数詞は便宜上用いるものであり、工程順または積層順
を示すものではない。また、本明細書において発明を特定するための事項として固有の名
称を示すものではない。
(実施の形態1)
本実施の形態では、不純物の少ない酸化物半導体膜の成膜方法および該酸化物半導体膜を
用いたトランジスタについて説明する。
まずは、成膜時に不純物の混入が少ない成膜装置の構成について図1を用いて説明する。
図1(A)は、マルチチャンバーの成膜装置である。該成膜装置は、基板を収容するカセ
ットポート14を3つ有する基板供給室11と、ロードロック室12aおよびロードロッ
ク室12bと、搬送室13と、基板加熱室15と、成膜室10aと、成膜室10bと、成
膜室10cと、を有する。基板供給室11は、ロードロック室12aおよびロードロック
室12bと接続する。ロードロック室12aおよびロードロック室12bは、搬送室13
と接続する。基板加熱室15、成膜室10a、成膜室10bおよび成膜室10cは、搬送
室13とのみ接続する。各室間の接続部にはゲートバルブが設けられており、各室を独立
して真空状態に保持することができる。図示しないが、搬送室13は一以上の基板搬送ロ
ボットを有する。ここで、基板加熱室15は、プラズマ処理室を兼ねると好ましい。枚葉
式マルチチャンバーの成膜装置は、処理と処理の間で基板を大気暴露する必要がなく、基
板に不純物が吸着することを抑制できる。また、成膜や加熱処理などの順番を自由に構築
することができる。なお、成膜室、ロードロック室および基板加熱室の数は、上述の数に
限定されるわけではなく、設置スペースやプロセスに併せて適宜決めればよい。
図2(A)を用いて図1(A)に示す成膜室(スパッタリング室)の一例について説明す
る。成膜室10は、ターゲット32と、ターゲットを支持するターゲットホルダ34と、
内部に基板ヒータ44が埋め込まれた基板を支える基板ホルダ42と、シャッター軸46
を軸として回転可能なシャッター板48と、を有する。なお、ターゲットホルダ34は、
整合器52を介して電力を供給するRF電源50と接続される。また、成膜室10は、精
製機54を介してガス供給源56、ならびに真空ポンプ58および真空ポンプ59が接続
される。ここで、成膜室10、RF電源50、シャッター軸46、シャッター板48およ
び基板ホルダ42は接地される。ただし、目的に応じて成膜室10、シャッター軸46、
シャッター板48および基板ホルダ42のいずれか一以上を電気的に浮かせてもよい。
また、真空ポンプは、真空ポンプ58および真空ポンプ59の2台のみに限定されず3台
以上設けてもよいし、どちらか1台のみでもよい。例えば、真空ポンプ58に直列にもう
1台の真空ポンプを設けてもよい。
真空ポンプ58および真空ポンプ59などに用いる真空ポンプとして、ドライポンプなど
の粗引きポンプと、スパッタイオンポンプ、ターボ分子ポンプおよびクライオポンプなど
の高真空ポンプとを適宜組み合わせるとよい。ターボ分子ポンプは原子直径または分子直
径の大きいガスを安定して排気し、かつメンテナンスの頻度が低いため、生産性に優れる
一方、水素や水の排気能力が低いことが知られる。そこで、さらに水などの比較的融点の
高い原子および分子に対する排気能力が高いクライオポンプ、または反応性の高い原子お
よび分子に対する排気能力が高いスパッタイオンポンプを組み合わせることが有効となる
。また、ターボ分子ポンプにクライオトラップが接続された真空ポンプを用いてもよい。
クライオトラップの冷凍機の温度は100K以下、好ましくは80K以下とする。また、
クライオトラップが複数の冷凍機を有する場合、各冷凍機ごとに温度を変えると、効率的
に排気が可能となるため好ましい。例えば、1段目の冷凍機の温度を100K以下とし、
2段目の冷凍機の温度を20K以下とすればよい。
なお、クライオポンプはため込み式であるため、定期的にリジェネを行う必要がある。ク
ライオポンプは、リジェネしている間に排気することができないため、生産性が低いと考
えられ、量産装置に用いられることが少ない。これを解決するために、クライオポンプを
2台以上並列に接続しても構わない。クライオポンプを2台以上並列で接続することで、
1台がリジェネ中であっても残りのクライオポンプを使って排気することが可能となる。
または、クライオポンプおよびターボ分子ポンプを並列に接続してもよい。この場合、例
えば、成膜中はターボ分子ポンプを用いて排気し、成膜時以外はクライオポンプを用いて
排気することで、クライオポンプのリジェネの頻度を低減させることができる。
また、ガス供給源56および精製機54を複数設けても構わない。例えば、成膜ガス種の
数に応じて、成膜ガス供給源および精製機を増加させることができる。これら、成膜室1
0に直接接続してもよい。その場合、各々の精製機と成膜室10との間に成膜ガス流量を
制御するためのマスフローコントローラを設けてもよい。または、成膜室10と精製機5
4との間の配管に接続しても構わない。
また、精製機54と成膜室10の間にガス加熱機構を設ける例について、図38を用いて
説明する。図38(A)乃至図38(C)に、ガス供給源56から成膜室10までの詳細
を示す。
図38(A)は、成膜室10とガス加熱機構57とが配管を通して接続され、ガス加熱機
構57とマスフローコントローラ55とが配管を通して接続され、マスフローコントロー
ラ55と精製機54とが配管を通して接続され、精製機54とガス供給源56とが配管を
通して接続される構造である。
図38(B)は、成膜室10とマスフローコントローラ55とが直接配管を通して接続さ
れ、マスフローコントローラ55とガス加熱機構57とが配管を通して接続され、ガス加
熱機構57と精製機54とが配管を通して接続され、精製機54とガス供給源56とが配
管を通して接続する構造である。
なお、加熱されたガスを用いるためには、加熱されたガスに対しても正確なガス流量を制
御することができるマスフローコントローラを用いると好ましい。
図38(C)は、成膜室10とガス加熱機構57とが配管を通して接続され、ガス加熱機
構57と精製機54とが配管を通して接続され、精製機54とガス供給源56とが配管を
通して接続する構造である。
図38(C)はマスフローコントローラを設けない構成であるが、マスフローコントロー
ラとは異なるガス流量制御機構が設けられていても構わない。または、一定のガス流量が
供給されるような機構が設けられていても構わない。
図38(C)の構成は、高い精度でガス流量を制御する必要がない場合などに用いればよ
い。マスフローコントローラは、比較的高価であるうえ、定期的なメンテナンスおよび部
品の交換が必要となる。図38(C)に示すように、マスフローコントローラを設けない
構成とすることで装置の費用を削減することができる。
例えば、後述する加熱したガスを用いた成膜室10の不純物低減のために、図38(C)
の構成を用いても構わない。
ガス加熱機構57により、成膜室10に供給されるガスを40℃以上400℃以下、好ま
しくは50℃以上200℃以下に加熱することができる。
引き続き、図2(A)に示す成膜室について説明する。図示しないが、ターゲットホルダ
34の内部または下部にマグネットを設けると、ターゲット近傍に高密度のプラズマを閉
じこめることができて好ましい。この方法はマグネトロンスパッタリング法と呼ばれ、堆
積速度が高く、基板へのプラズマダメージが小さく、かつ膜質も良好となる。マグネトロ
ンスパッタリング法において、マグネットを回転可能にすると、磁界の偏りを低減できる
ため、ターゲットの使用効率が高まり、かつ基板の面内における膜質のばらつきを低減す
ることができる。
また、ここではRF電源をスパッタリング用電源として用いたが、必ずしもRF電源に限
定されるものではなく、用途によってDC電源またはAC電源を用いたり、二種類以上の
電源を切り替え可能として設けてもよい。DC電源またはAC電源を用いる場合、電源と
ターゲットホルダとの間の整合器は不要になる。
また、基板ホルダ42には、基板を支えるためのチャック機構を設ける必要がある。チャ
ック機構には、静電チャック方式およびクランプ方式などがある。膜質、膜厚の基板面内
の均一性を高めるために、基板ホルダ42に回転機構を設けてもよい。また、基板ホルダ
を複数設けて、一度に複数枚の基板を成膜可能な成膜室としても構わない。また、シャッ
ター軸46、シャッター板48および基板ヒータ44を設けない構成としても構わない。
図2(A)では、ターゲットが上向き、かつ基板が下向きである構成としたが、ターゲッ
トが下向き、かつ基板が上向きである構成や、ターゲットと基板とが横向きに向かい合う
構成としても構わない。
基板加熱室15は、例えば、抵抗発熱体などを用いて加熱してもよい。または、加熱され
たガスなどの媒体からの熱伝導または熱輻射によって、加熱してもよい。例えば、GRT
A(Gas Rapid Thermal Anneal)、LRTA(Lamp Ra
pid Thermal Anneal)などのRTA(Rapid Thermal
Anneal)を用いることができる。LRTAは、ハロゲンランプ、メタルハライドラ
ンプ、キセノンアークランプ、カーボンアークランプ、高圧ナトリウムランプ、高圧水銀
ランプなどのランプから発する光(電磁波)の輻射により、被処理物を加熱する。GRT
Aは、高温のガスを用いて加熱処理を行う。ガスとしては、不活性ガスが用いられる。
例えば、基板加熱室15は、図2(B)の構成とすればよい。基板加熱室15は、内部に
基板ヒータ44の埋め込まれた基板ホルダ42を有する。基板加熱室15は、精製機54
を介してガス供給源56、ならびに真空ポンプ58および真空ポンプ59とが接続される
。なお、基板ヒータによる加熱機構に代えて、基板ホルダに対向する位置にLRTAを設
けてもよい。その場合、基板に効率よく熱を伝えるために、基板ホルダ42に反射板を設
けてもよい。ここで、基板加熱室15がプラズマ処理室を兼ねる場合、基板ホルダ42は
、整合器52を介してRF電源50に接続され、基板ホルダ42と向かい合って対向電極
68が設けられる。
なお、成膜室10および基板加熱室15の背圧が、1×10-4Pa以下、好ましくは3
×10-5Pa以下、さらに好ましくは1×10-5Pa以下である。
また、成膜室10および基板加熱室15は、m/z=18であるガスの分圧が3×10
Pa以下、好ましくは1×10-5Pa以下、さらに好ましくは3×10-6Pa以下
である。
また、成膜室10および基板加熱室15は、m/z=28であるガスの分圧が3×10
Pa以下、好ましくは1×10-5Pa以下、さらに好ましくは3×10-6Pa以下
である。
また、成膜室10および基板加熱室15は、m/z=44であるガスの分圧が3×10
Pa以下、好ましくは1×10-5Pa以下、さらに好ましくは3×10-6Pa以下
である。
なお、成膜室10および基板加熱室15は、リークレートが3×10-6Pa・m/s
以下、好ましくは1×10-6Pa・m/s以下である。
また、成膜室10および基板加熱室15は、m/z=18であるガスのリークレートが1
×10-7Pa・m/s以下、好ましくは3×10-8Pa・m/s以下である。
また、成膜室10および基板加熱室15は、m/z=28であるガスのリークレートが1
×10-5Pa・m/s以下、好ましくは1×10-6Pa・m/s以下である。
また、成膜室10および基板加熱室15は、m/z=44であるガスのリークレートが3
×10-6Pa・m/s以下、好ましくは1×10-6Pa・m/s以下である。
リークレートは、外部リークおよび内部リークに依存する。外部リークは、微小な穴やシ
ール不良などによって真空系外から気体が流入することである。内部リークは、真空系内
のバルブなどの仕切りからの漏れや内部の部材からの放出ガスに起因する。リークレート
を上述の数値以下とするために、外部リークおよび内部リークの両面から対策をとる必要
がある。
例えば、成膜室の開閉部分はメタルガスケットでシールするとよい。メタルガスケットは
、フッ化鉄、酸化アルミニウム、または酸化クロムによって被覆された金属材料を用いる
と好ましい。メタルガスケットはOリングと比べ密着性が高く、外部リークを低減できる
。また、フッ化鉄、酸化アルミニウム、酸化クロムなどによって被覆された金属材料の不
動態を用いることで、メタルガスケットから生じる不純物を含む放出ガスが抑制され、内
部リークを低減することができる。
成膜装置を構成する部材として、不純物を含む放出ガスの少ないアルミニウム、クロム、
チタン、ジルコニウム、ニッケルまたはバナジウムを用いる。また、前述の材料を鉄、ク
ロムおよびニッケルなどを含む合金材料に被覆して用いてもよい。鉄、クロムおよびニッ
ケルなどを含む合金材料は、剛性があり、熱に強く、また加工に適している。ここで、表
面積を小さくするために部材の表面凹凸を研磨などによって低減しておくと、放出ガスを
低減できる。
または、前述の成膜装置の部材をフッ化鉄、酸化アルミニウム、酸化クロムなどで被覆し
てもよい。
成膜装置の部材は、極力金属材料のみで構成することが好ましく、例えば石英などで構成
される覗き窓などを設置する場合も、放出ガスを抑制するために表面をフッ化鉄、酸化ア
ルミニウム、酸化クロムなどで薄く被覆するとよい。
なお、成膜ガスの精製機を設ける場合、精製機から成膜室までの配管の長さを5m以下、
好ましくは1m以下とする。配管の長さを5m以下または1m以下とすることで、配管か
らの放出ガスの影響を長さに応じて低減できる。
さらに、成膜ガスの配管には、フッ化鉄、酸化アルミニウム、酸化クロムなどで内部が被
覆された金属配管を用いるとよい。前述の配管は、例えばSUS316L-EP配管と比
べ、不純物を含む放出量が少なく、成膜ガスへの不純物の混入を低減できる。また、配管
の継手には、高性能超小型メタルガスケット継手(UPG継手)を用いるとよい。また、
配管の材料を全て金属材料で構成することで、樹脂等を用いた場合と比べ、生じる放出ガ
スおよび外部リークの影響を低減できて好ましい。
成膜室に存在する吸着物は、吸着しているときは成膜室の圧力に影響しないが、成膜室を
排気した際ガス放出する。そのため、リークレートと排気速度に相関はないが、排気能力
の高いポンプを用いて、成膜室に存在する吸着物をできる限り脱離し、あらかじめ排気し
ておくことが重要である。なお、吸着物の脱離を促すために、成膜室を加熱してもよい。
加熱することで吸着物の脱離速度を10倍程度大きくすることができる。加熱は100℃
以上450℃以下で行えばよい。このとき、不活性ガスを供給しながら吸着物の除去を行
うと、排気するだけでは脱離しにくい水などの脱離速度をさらに大きくすることができる
。なお、供給する不活性ガスを成膜室の加熱の温度と同程度に加熱することで、吸着物の
脱離速度をさらに高めることができる。ここで不活性ガスとして希ガスを用いると好まし
い。また、成膜する膜種によっては不活性ガスの代わりに酸素などを用いても構わない。
例えば、酸化物を成膜する場合は、酸化物の主成分である酸素を用いた方が好ましい場合
もある。
または、加熱した希ガスなどの不活性ガス、または酸素ガスなどを供給することで成膜室
内の圧力を高め、一定時間経過後に再び成膜室を排気する処理を行うと好ましい。加熱し
たガスを供給することにより成膜室内の吸着物の脱離が起こりやすくなる。なお、この処
理は2回以上30回以下、好ましくは5回以上15回以下の範囲で繰り返し行うと効果的
である。具体的には、温度が40℃以上400℃以下、好ましくは50℃以上200℃以
下である不活性ガスまたは酸素などを供給することで成膜室内の圧力を0.1Pa以上1
0kPa以下、1Pa以上1kPa以下、または5Pa以上100Pa以下とし、圧力を
保つ期間を1分以上300分以下、または5分以上120分以下とすればよい。その後、
成膜室を5分以上300分以下、または10分以上120分以下の期間排気する。
また、ダミー成膜を行うことでも吸着物の脱離速度をさらに高めることができる。ダミー
基板は、放出ガスの少ない材料が好ましく、例えば後述する基板100と同様の材料を用
いてもよい。なお、ダミー成膜は成膜室の加熱と同時に行ってもよい。
図1(B)は、図1(A)と構成の異なる成膜装置である。該成膜装置は、ロードロック
室22aと、基板加熱室25と、成膜室20aと、成膜室20bと、ロードロック室22
bと、を有する。ロードロック室22aは基板加熱室25と接続し、基板加熱室25は成
膜室20aと接続し、成膜室20aは成膜室20bと接続し、成膜室20bはロードロッ
ク室22bと接続する。各室間の接続部にはゲートバルブが設けられており、各室を独立
して真空状態に保持することができる。なお、成膜室20aおよび成膜室20bは、図1
(A)の成膜室10a、成膜室10bおよび成膜室10cと同様の構成とする。また、基
板加熱室25は、図1(A)の基板加熱室15と同様の構成とする。基板は図1(B)に
示す矢印の一方向にのみ搬送され、基板の搬入口と搬出口が異なる。図1(A)の枚葉式
マルチチャンバーの成膜装置と異なり搬送室を有さないため、設置面積を小さくできる。
なお、成膜室、ロードロック室および基板加熱室の数は、上述の数に限定されるわけでは
なく、設置スペースやプロセスに合わせて適宜選択すればよい。例えば、成膜室20bを
省いても構わないし、成膜室20bと接続する第2の基板加熱室または第3の成膜室を設
けてもよい。
以上の成膜装置を用いて、酸化物半導体膜を成膜することで、酸化物半導体膜への不純物
の混入を抑制できる。さらには、以上の成膜装置を用いて、該酸化物半導体膜に接する膜
を成膜することで、酸化物半導体膜に接する膜から酸化物半導体膜へ不純物が混入するこ
とを抑制できる。
次に、不純物である水素、窒素および炭素濃度の低い酸化物半導体膜の成膜方法について
説明する。
酸化物半導体膜は、基板加熱温度を100℃以上600℃以下、好ましくは150℃以上
550℃以下、さらに好ましくは200℃以上500℃以下とし、酸素ガス雰囲気で成膜
する。酸化物半導体膜の厚さは、1nm以上40nm以下、好ましくは3nm以上20n
m以下とする。成膜時の基板加熱温度が高いほど、得られる酸化物半導体膜の不純物濃度
は低くなる。また、酸化物半導体膜中の原子配列が整い、高密度化され、多結晶膜または
CAAC-OS膜が形成されやすくなる。さらに、酸素ガス雰囲気で成膜することでも、
希ガスなどの余分な原子が含まれないため、多結晶膜またはCAAC-OS膜が形成され
やすくなる。ただし、酸素ガスと希ガスの混合雰囲気としてもよく、その場合は酸素ガス
の割合は30体積%以上、好ましくは50体積%以上、さらに好ましくは80体積%以上
とする。なお、酸化物半導体膜は薄いほど、トランジスタの短チャネル効果が低減される
。ただし、薄くしすぎると界面散乱の影響が強くなり、電界効果移動度の低下が起こるこ
とがある。
酸化物半導体膜は、成膜圧力を0.8Pa以下、好ましくは0.4Pa以下とし、ターゲ
ットと基板との距離を40mm以下、好ましくは25mm以下として成膜する。このよう
な条件で酸化物半導体膜を成膜することで、スパッタ粒子と、別のスパッタ粒子、ガスま
たはイオンとが衝突する頻度を下げることができる。即ち、成膜圧力に応じてターゲット
と基板との距離をスパッタ粒子、ガスまたはイオンの平均自由行程よりも小さくすること
で膜中に取り込まれる不純物を低減できる。
例えば、圧力を0.4Pa、温度を25℃(絶対温度を298K)における平均自由行程
は、水素分子(H)が48.7mm、ヘリウム原子(He)が57.9mm、水分子(
O)が31.3mm、エタン分子(CH)が13.2mm、ネオン原子(Ne)が
42.3mm、窒素分子(N)が23.2mm、一酸化炭素分子(CO)が16.0m
m、酸素分子(O)が26.4mm、アルゴン原子(Ar)が28.3mm、二酸化炭
素分子(CO)が10.9mm、クリプトン原子(Kr)が13.4mm、キセノン原
子(Xe)が9.6mmである。なお、圧力が2倍になれば平均自由行程は2分の1にな
り、絶対温度が2倍になれば平均自由行程は2倍になる。
平均自由行程は、圧力、温度、および原子または分子の直径から決まる。圧力および温度
を一定とした場合は、原子または分子の直径が大きいほど平均自由行程は短くなる。なお
、各原子または各分子の直径は、Hが0.218nm、Heが0.200nm、H
が0.272nm、CHが0.419nm、Neが0.234nm、Nが0.316
nm、COが0.380nm、Oが0.296nm、Arが0.286nm、CO
0.460nm、Krが0.415nm、Xeが0.491nmである。
したがって、原子または分子の直径が大きいほど、平均自由行程が短くなり、かつ膜中に
取り込まれた際には、原子または分子の直径が大きいために結晶領域の成長を阻害する。
そのため、例えば、Ar以上の直径を有する原子および分子は不純物になりやすいといえ
る。
ここで、In-Ga-Zn-O結晶の層間にCOを添加した場合に結晶構造が維持でき
るかを古典分子動力学計算を行って評価した。
図30はIn-Ga-Zn-O結晶の模式図であり、COは図30の矢印で示す層に添
加した。COの添加量は、In-Ga-Zn-O結晶の全原子に対して0.07%(5
.19×1019個/cm)、0.15%(1.04×1020個/cm)、0.2
2%(1.65×1020個/cm)、0.30%(2.08×1020個/cm
、0.37%(2.60×1020個/cm)、0.44%(3.11×1020個/
cm)、0.52%(3.63×1020個/cm)、0.59%(4.15×10
20個/cm)または0.67%(4.67×1020個/cm)の割合とした。
なお、計算には、富士通株式会社製Materials Explorer5.0を用い
、温度を298K、圧力を1気圧、時間刻み幅を0.2fs、ステップ数を500万回と
した。
その結果、COを添加する割合が0.07%~0.52%の場合、In-Ga-Zn-
O結晶は保持され、COを添加する割合が0.59%~0.67%の場合、In-Ga
-Zn-O結晶が保持できなかった。
即ち、In-Ga-Zn-O結晶を得るためには、In-Ga-Zn-O結晶の全原子に
対するCOの割合を0.52%以下または0.59%未満とする必要があるとわかる。
次に、加熱処理を行う。加熱処理は、減圧雰囲気、不活性雰囲気または酸化性雰囲気にお
いて、250℃以上650℃以下、好ましくは300℃以上600℃以下の温度で行う。
加熱処理により、酸化物半導体膜中の不純物濃度を低減することができる。また、結晶性
の高い酸化物半導体膜が得られやすくなる。酸化性雰囲気とは、酸素、オゾン、亜酸化窒
素などの酸化性ガスを10ppm以上含む雰囲気である。
前述の加熱処理として、減圧雰囲気または不活性雰囲気で加熱処理を行った後、温度を保
持しつつ酸化性雰囲気に切り替えてさらに加熱処理を行うと好ましい。これは、減圧雰囲
気または不活性雰囲気にて加熱処理を行うと、酸化物半導体膜中の不純物濃度を低減する
ことができるが、同時に酸素欠損も生じてしまうためであり、このとき生じた酸素欠損を
、酸化性雰囲気での加熱処理により低減することができる。
酸化物半導体膜は、成膜時の基板加熱に加え、成膜後に加熱処理を行うことで、膜中の不
純物濃度を低減することが可能となる。
以上のような成膜装置を用いることで不純物の少ない酸化物半導体膜を得ることができる
。不純物の少ない酸化物半導体膜は、キャリア密度が小さく、また結晶性が高いことによ
り、優れた半導体特性を有する。そのため、トランジスタに用いたときに高い信頼性が得
られる。
具体的には、酸化物半導体膜中の水素濃度は、SIMSにおいて、5×1019atom
s/cm未満、好ましくは5×1018atoms/cm以下、より好ましくは1×
1018atoms/cm以下、さらに好ましくは5×1017atoms/cm
下とする。
また、酸化物半導体膜中の窒素濃度は、SIMSにおいて、5×1019atoms/c
未満、好ましくは5×1018atoms/cm以下、より好ましくは1×10
atoms/cm以下、さらに好ましくは5×1017atoms/cm以下とす
る。
また、酸化物半導体膜中の炭素濃度は、SIMSにおいて、5×1019atoms/c
未満、好ましくは5×1018atoms/cm以下、より好ましくは1×10
atoms/cm以下、さらに好ましくは5×1017atoms/cm以下とす
る。
また、酸化物半導体膜は、昇温脱離ガス分光法(TDS:Thermal Desorp
tion Spectroscopy)分析によるm/z=2(水素分子など)であるガ
ス、m/z=18であるガス、m/z=28であるガスおよびm/z=44であるガスの
放出量が、それぞれ1×1019個/cm以下、好ましくは1×1018個/cm
下とする。
なお、TDS分析にて放出量を測定する方法については、後述する酸素原子の放出量の測
定方法を参酌する。
次に、前述の成膜装置を用いて成膜した酸化物半導体膜を用いたトランジスタについて図
3乃至図8を用いて説明する。
図3乃至図6に示すトランジスタは、フォトリソグラフィ工程数が少ないため生産性に優
れる。図3乃至図6に示すトランジスタは、比較的トランジスタのサイズが大きい表示装
置などに用いられることが多い。
まずは、図3に示すトランジスタの構造について説明する。図3(A)はトランジスタの
上面図である。図3(A)に示す一点鎖線A-Bに対応する断面図が図3(B)である。
図3(B)に示すトランジスタは、基板100上に設けられた下地絶縁膜102と、下地
絶縁膜102上に設けられた酸化物半導体膜106と、酸化物半導体膜106上にあり、
酸化物半導体膜106と少なくとも一部を接して設けられた一対の電極116と、酸化物
半導体膜106および一対の電極116を覆って設けられたゲート絶縁膜112と、ゲー
ト絶縁膜112を介して酸化物半導体膜106に重畳して設けられたゲート電極104と
、を有する。
ここで、酸化物半導体膜106は、本実施の形態で説明した不純物濃度の低い酸化物半導
体膜を適用すればよい。
酸化物半導体膜106は、厚さを1nm以上50nm以下とする。好ましくは、厚さを3
nm以上20nm以下とする。特に、チャネル長が30nm以下のトランジスタでは、酸
化物半導体膜106の厚さを5nm程度とすることで、短チャネル効果を抑制でき、安定
な電気的特性を有する。
酸化物半導体膜106は、少なくともInおよびZnを含むことが好ましい。また、酸化
物半導体膜106は、InおよびZnに加え、トランジスタの電気的特性のばらつきを低
減するためにGa、Sn、HfまたはAlを有すると好ましい。
または、酸化物半導体膜106は、InおよびZnに加え、トランジスタの電気的特性の
ばらつきを低減するためにランタノイドであるLa、Ce、Pr、Nd、Sm、Eu、G
d、Tb、Dy、Ho、Er、Tm、YbおよびLuから選ばれた一種以上を有してもよ
い。
酸化物半導体膜106として、例えば、二元系金属の酸化物であるIn-Zn-O系材料
、Sn-Zn-O系材料、Al-Zn-O系材料、Zn-Mg-O系材料、Sn-Mg-
O系材料、In-Mg-O系材料、In-Ga-O系材料、三元系金属の酸化物であるI
n-Ga-Zn-O系材料、In-Al-Zn-O系材料、In-Sn-Zn-O系材料
、Sn-Ga-Zn-O系材料、Al-Ga-Zn-O系材料、Sn-Al-Zn-O系
材料、In-Hf-Zn-O系材料、In-La-Zn-O系材料、In-Ce-Zn-
O系材料、In-Pr-Zn-O系材料、In-Nd-Zn-O系材料、In-Sm-Z
n-O系材料、In-Eu-Zn-O系材料、In-Gd-Zn-O系材料、In-Tb
-Zn-O系材料、In-Dy-Zn-O系材料、In-Ho-Zn-O系材料、In-
Er-Zn-O系材料、In-Tm-Zn-O系材料、In-Yb-Zn-O系材料、I
n-Lu-Zn-O系材料、四元系金属の酸化物であるIn-Sn-Ga-Zn-O系材
料、In-Hf-Ga-Zn-O系材料、In-Al-Ga-Zn-O系材料、In-S
n-Al-Zn-O系材料、In-Sn-Hf-Zn-O系材料、In-Hf-Al-Z
n-O系材料を用いることができる。
例えば、In-Ga-Zn-O系材料とは、In、GaおよびZnを主成分として有する
酸化物という意味であり、In、GaおよびZnの比率は問わない。
例えば、In-Sn-Zn-O系材料を用いたトランジスタでは比較的容易に高い電界効
果移動度が得られる。具体的には、トランジスタの電界効果移動度を31cm/Vs以
上、40cm/Vs以上、60cm/Vs以上、80cm/Vs以上または100
cm/Vs以上とすることができる。なお、In-Sn-Zn-O系材料以外(例えば
In-Ga-Zn-O系材料)でも、欠陥密度を低減することにより電界効果移動度を高
めることができる。
酸化物半導体膜106としてIn-Zn-O系材料を用いる場合、原子数比で、In/Z
n=0.5以上50以下、好ましくはIn/Zn=1以上20以下、さらに好ましくはI
n/Zn=1.5以上15以下とする。Znの原子数比を前述の範囲とすることで、トラ
ンジスタの電界効果移動度を向上させることができる。ここで、化合物の原子数比がIn
:Zn:O=X:Y:Zのとき、Z>1.5X+Yとすると好ましい。
酸化物半導体膜106として、化学式InMO(ZnO)(m>0)で表記される材
料を用いてもよい。ここで、Mは、Zn、Ga、Al、Mn、Sn、HfおよびCoから
選ばれた一または複数の金属元素を示す。例えば、Mとして、Ga、GaおよびAl、G
aおよびMnまたはGaおよびCoなどを用いてもよい。
酸化物半導体膜106は、トランジスタのオフ電流を低減するため、バンドギャップが2
.5eV以上、好ましくは2.8eV以上、さらに好ましくは3.0eV以上の材料を選
択する。
なお、酸化物半導体膜106は、アルカリ金属およびアルカリ土類金属などが低減され、
極めて不純物濃度の低い酸化物半導体膜106であると好ましい。酸化物半導体膜106
が前述の不純物を有すると、不純物の形成する準位によりバンドギャップ内の再結合が起
こり、トランジスタはオフ電流が増大してしまう。
また、酸化物半導体膜106中のアルカリ金属濃度は、SIMSにおいて、ナトリウム濃
度が5×1016atoms/cm以下、好ましくは1×1016atoms/cm
以下、さらに好ましくは1×1015atoms/cm以下とする。同様に、リチウム
濃度は、5×1015atoms/cm以下、好ましくは1×1015atoms/c
以下とする。同様に、カリウム濃度は、5×1015atoms/cm以下、好ま
しくは1×1015atoms/cm以下とする。
以上に示した酸化物半導体膜106を用いることでトランジスタのオフ電流を小さくでき
る。具体的には、例えば、チャネル長が3μm、チャネル幅が1μmのときのトランジス
タのオフ電流を1×10-18A以下、1×10-21A以下、または1×10-24
以下とすることができる。
酸化物半導体膜106は非単結晶である。特に、結晶性を有すると好ましい。例えば、多
結晶膜またはCAAC-OS膜を用いる。
CAAC-OS膜に含まれる結晶構造の一例について図14乃至図17を用いて詳細に説
明する。なお、特に断りがない限り、図14乃至図17は上方向をc軸方向とし、c軸方
向と直交する面をab面とする。なお、単に上半分、下半分という場合、ab面を境にし
た場合の上半分、下半分をいう。また、図14において、丸で囲まれたOは4配位のOを
示し、二重丸で囲まれたOは3配位のOを示す。
図14(A)に、1個の6配位のInと、Inに近接の6個の4配位の酸素原子(以下4
配位のO)と、を有する構造を示す。ここでは、金属原子が1個に対して、近接の酸素原
子のみ示した構造を小グループと呼ぶ。図14(A)の構造は、八面体構造をとるが、簡
単のため平面構造で示している。なお、図14(A)の上半分および下半分にはそれぞれ
3個ずつ4配位のOがある。図14(A)に示す小グループは電荷が0である。
図14(B)に、1個の5配位のGaと、Gaに近接の3個の3配位の酸素原子(以下3
配位のO)と、Gaに近接の2個の4配位のOと、を有する構造を示す。3配位のOは、
いずれもab面に存在する。図14(B)の上半分および下半分にはそれぞれ1個ずつ4
配位のOがある。また、Inも5配位をとるため、図14(B)に示す構造をとりうる。
図14(B)に示す小グループは電荷が0である。
図14(C)に、1個の4配位のZnと、Znに近接の4個の4配位のOと、を有する構
造を示す。図14(C)の上半分には1個の4配位のOがあり、下半分には3個の4配位
のOがある。または、図14(C)の上半分に3個の4配位のOがあり、下半分に1個の
4配位のOがあってもよい。図14(C)に示す小グループは電荷が0である。
図14(D)に、1個の6配位のSnと、Snに近接の6個の4配位のOと、を有する構
造を示す。図14(D)の上半分には3個の4配位のOがあり、下半分には3個の4配位
のOがある。図14(D)に示す小グループは電荷が+1となる。
図14(E)に、2個のZnを含む小グループを示す。図14(E)の上半分には1個の
4配位のOがあり、下半分には1個の4配位のOがある。図14(E)に示す小グループ
は電荷が-1となる。
ここでは、複数の小グループの集合体を中グループと呼び、複数の中グループの集合体を
大グループ(ユニットセルともいう。)と呼ぶ。
ここで、これらの小グループ同士が結合する規則について説明する。図14(A)に示す
6配位のInの上半分の3個のOは下方向にそれぞれ3個の近接Inを有し、下半分の3
個のOはそれぞれ上方向に3個の近接Inを有する。図14(B)に示す5配位のGaの
上半分の1個のOは下方向に1個の近接Gaを有し、下半分の1個のOは上方向に1個の
近接Gaを有する。図14(C)に示す4配位のZnの上半分の1個のOは下方向に1個
の近接Znを有し、下半分の3個のOは上方向にそれぞれ3個の近接Znを有する。この
様に、金属原子の上方向の4配位のOの数と、そのOの下方向にある近接金属原子の数は
等しく、同様に金属原子の下方向の4配位のOの数と、そのOの上方向にある近接金属原
子の数は等しい。Oは4配位なので、下方向にある近接金属原子の数と、上方向にある近
接金属原子の数の和は4になる。したがって、金属原子の上方向にある4配位のOの数と
、別の金属原子の下方向にある4配位のOの数との和が4個のとき、金属原子を有する二
種の小グループ同士は結合することができる。例えば、6配位の金属原子(InまたはS
n)が下半分の4配位のOを介して結合する場合、4配位のOが3個であるため、5配位
の金属原子(GaまたはIn)、または4配位の金属原子(Zn)のいずれかと結合する
ことになる。
これらの配位数を有する金属原子は、c軸方向において、4配位のOを介して結合する。
また、このほかにも、層構造の合計の電荷が0となるように複数の小グループが結合して
中グループを構成する。
図15(A)に、In-Sn-Zn-O系材料の層構造を構成する中グループのモデル図
を示す。図15(B)に、3つの中グループで構成される大グループを示す。なお、図1
5(C)は、図15(B)の層構造をc軸方向から観察した場合の原子配列を示す。
図15(A)においては、簡単のため、3配位のOは省略し、4配位のOは個数のみ示し
、例えば、Snの上半分および下半分にはそれぞれ3個ずつ4配位のOがあることを丸枠
の3として示している。同様に、図15(A)において、Inの上半分および下半分には
それぞれ1個ずつ4配位のOがあり、丸枠の1として示している。また、同様に、図15
(A)において、下半分には1個の4配位のOがあり、上半分には3個の4配位のOがあ
るZnと、上半分には1個の4配位のOがあり、下半分には3個の4配位のOがあるZn
とを示している。
図15(A)において、In-Sn-Zn-O系材料の層構造を構成する中グループは、
上から順に4配位のOが3個ずつ上半分および下半分にあるSnが、4配位のOが1個ず
つ上半分および下半分にあるInと結合し、そのInが、上半分に3個の4配位のOがあ
るZnと結合し、そのZnの下半分の1個の4配位のOを介して4配位のOが3個ずつ上
半分および下半分にあるInと結合し、そのInが、上半分に1個の4配位のOがあるZ
n2個からなる小グループと結合し、この小グループの下半分の1個の4配位のOを介し
て4配位のOが3個ずつ上半分および下半分にあるSnと結合している構成である。この
中グループが複数結合して大グループを構成する。
ここで、3配位のOおよび4配位のOの場合、結合1本当たりの電荷はそれぞれ-0.6
67、-0.5と考えることができる。例えば、In(6配位または5配位)、Zn(4
配位)、Sn(5配位または6配位)の電荷は、それぞれ+3、+2、+4である。した
がって、Snを含む小グループは電荷が+1となる。そのため、Snを含む層構造を形成
するためには、電荷+1を打ち消す電荷-1が必要となる。電荷-1をとる構造として、
図14(E)に示すように、2個のZnを含む小グループが挙げられる。例えば、Snを
含む小グループが1個に対し、2個のZnを含む小グループが1個あれば、電荷が打ち消
されるため、層構造の合計の電荷を0とすることができる。
具体的には、図15(B)に示した大グループが繰り返されることで、In-Sn-Zn
-O系材料の結晶(InSnZn)を得ることができる。なお、得られるIn-
Sn-Zn-O系材料の層構造は、InSnZnO(ZnO)(mは自然数。)と
する組成式で表すことができる。
また、このほかにも、四元系金属の酸化物であるIn-Sn-Ga-Zn-O系材料や、
三元系金属の酸化物であるIn-Ga-Zn-O系材料、In-Al-Zn-O系材料、
Sn-Ga-Zn-O系材料、Al-Ga-Zn-O系材料、Sn-Al-Zn-O系材
料や、In-Hf-Zn-O系材料、In-La-Zn-O系材料、In-Ce-Zn-
O系材料、In-Pr-Zn-O系材料、In-Nd-Zn-O系材料、In-Sm-Z
n-O系材料、In-Eu-Zn-O系材料、In-Gd-Zn-O系材料、In-Tb
-Zn-O系材料、In-Dy-Zn-O系材料、In-Ho-Zn-O系材料、In-
Er-Zn-O系材料、In-Tm-Zn-O系材料、In-Yb-Zn-O系材料、I
n-Lu-Zn-O系材料や、二元系金属の酸化物であるIn-Zn-O系材料、Sn-
Zn-O系材料、Al-Zn-O系材料、Zn-Mg-O系材料、Sn-Mg-O系材料
、In-Mg-O系材料や、In-Ga-O系材料などを用いた場合も同様である。
例えば、図16(A)に、In-Ga-Zn-O系材料の層構造を構成する中グループの
モデル図を示す。
図16(A)において、In-Ga-Zn-O系材料の層構造を構成する中グループは、
上から順に4配位のOが3個ずつ上半分および下半分にあるInが、4配位のOが1個上
半分にあるZnと結合し、そのZnの下半分の3個の4配位のOを介して、4配位のOが
1個ずつ上半分および下半分にあるGaと結合し、そのGaの下半分の1個の4配位のO
を介して、4配位のOが3個ずつ上半分および下半分にあるInと結合している構成であ
る。この中グループが複数結合して大グループを構成する。
図16(B)に3つの中グループで構成される大グループを示す。なお、図16(C)は
、図16(B)の層構造をc軸方向から観察した場合の原子配列を示している。
ここで、In(6配位または5配位)、Zn(4配位)、Ga(5配位)の電荷は、それ
ぞれ+3、+2、+3であるため、In、ZnおよびGaのいずれかを含む小グループは
、電荷が0となる。そのため、これらの小グループの組み合わせであれば中グループの合
計の電荷は常に0となる。
また、In-Ga-Zn-O系材料の層構造を構成する中グループは、図16(A)に示
した中グループに限定されず、In、Ga、Znの配列が異なる中グループを組み合わせ
た大グループも取りうる。
具体的には、図16(B)に示した大グループが繰り返されることで、In-Ga-Zn
-O系材料の結晶を得ることができる。なお、得られるIn-Ga-Zn-O系材料の層
構造は、InGaO(ZnO)(nは自然数。)とする組成式で表すことができる。
n=1(InGaZnO)の場合は、例えば、図17(A)に示す結晶構造を取りうる
。なお、図17(A)に示す結晶構造において、図14(B)で説明したように、Gaお
よびInは5配位をとるため、GaがInに置き換わった構造も取りうる。
また、n=2(InGaZn)の場合は、例えば、図17(B)に示す結晶構造を
取りうる。なお、図17(B)に示す結晶構造において、図14(B)で説明したように
、GaおよびInは5配位をとるため、GaがInに置き換わった構造も取りうる。
ここで、図16(B)に示したInGaZnOの大グループにおいて、炭素原子(C)
を一つ導入した場合の結晶状態の変化について、第一原理計算を用いて評価した。
なお、計算には、accelrys社製の第一原理計算ソフトCASTEPを用いた。ま
た、擬ポテンシャルはウルトラソフト型とし、カットオフエネルギーは300eVとした
図31(A)は、InGaZnOの大グループにおいて、Cを導入する位置を示す。図
31(B)は、InGaZnOの大グループにおいて、Cを導入し構造最適化した後の
結晶状態である。
図31(B)により、Cが導入されることで、CがOと結合し、元々結合していたGaと
Oとの原子間が広がった。
即ち、In-Ga-Zn-O系材料にCがあると、結晶構造が保持しにくくなることがわ
かる。
次に、InGaZnOの大グループにおいて、二酸化炭素分子(CO)を一つ導入し
た場合の結晶状態の変化について、第一原理計算を用いて評価した。
なお、計算には、accelrys社製の第一原理計算ソフトCASTEPを用いた。ま
た、擬ポテンシャルはウルトラソフト型とし、カットオフエネルギーは300eVとした
図39(A)は、InGaZnOの大グループにおいて、COを導入する位置を示す
。図39(B)、図39(C)および図39(D)の結晶状態は、それぞれInGaZn
の大グループにおいて、図39(A)で示す位置にCOを導入した場合の構造最適
化の途中経過を示す。ここで、図39(D)がもっとも最適な構造に近く、次いで図39
(C)、図39(B)の順番で最適な構造に近い。
図39(B)では、COがInGaZnOの大グループの一部と置換している。その
後、図39(C)に示すように、CO近傍でInGaZnOの層間が広がり、その後
、図39(D)に示すように、COが分離し、さらにInGaZnOの層間が広がっ
ていった。
即ち、In-Ga-Zn-O系材料にCOがあると、結晶構造が保持しにくくなること
がわかる。
以下に、本発明の一態様である半導体装置に適用可能なトランジスタに用いる酸化物半導
体膜の結晶状態について説明する。
結晶状態を評価するに当たり、酸化物半導体膜のX線回折(XRD:X-Ray Dif
fraction)分析を行った。XRD分析には、Bruker AXS社製X線回折
装置D8 ADVANCEを用い、Out-of-Plane法で測定した。
XRD分析を行った試料として、試料Aおよび試料Bを用意した。以下に試料Aおよび試
料Bの作製方法を説明する。
まず、脱水素化処理済みの石英基板を準備した。
次に、石英基板上にIn-Sn-Zn-O膜を100nmの厚さで成膜した。
In-Sn-Zn-O膜は、スパッタリング装置を用い、酸素ガス雰囲気で電力を100
W(DC)として成膜した。ターゲットは、In:Sn:Zn=1:1:1[原子数比]
のIn-Sn-Zn-Oターゲットを用いた。なお、成膜時の基板加熱温度は室温(加熱
なし)または200℃とした。このようにして作製した試料を試料Aとした。
次に、試料Aと同様の方法で作製した試料に対し加熱処理を650℃の温度で行った。加
熱処理は、はじめに窒素ガス雰囲気で1時間の加熱処理を行い、温度を下げずに酸素ガス
雰囲気でさらに1時間の加熱処理を行っている。このようにして作製した試料を試料Bと
した。
図28に試料Aおよび試料BのXRD結果を示す。試料Aでは、結晶由来のピークが観測
されなかったが、試料Bでは、2θが35deg近傍および37deg~38degに結
晶由来のピークが観測された。
即ち、試料に対し加熱処理を650℃の温度で行うことで結晶性を有する酸化物半導体膜
が得られることがわかる。
基板100に大きな制限はないが、少なくとも、後の加熱処理に耐えうる程度の耐熱性を
有している必要がある。例えば、ガラス基板、セラミック基板、石英基板、サファイア基
板などを、基板100として用いてもよい。また、シリコンや炭化シリコンなどの単結晶
半導体基板、多結晶半導体基板、シリコンゲルマニウムなどの化合物半導体基板、SOI
(Silicon On Insulator)基板などを適用することも可能であり、
これらの基板上に半導体素子が設けられたものを、基板100として用いると好ましい。
また、基板100として、可とう性基板を用いてもよい。なお、可とう性基板上にトラン
ジスタを設ける方法としては、非可とう性の基板上にトランジスタを作製した後、トラン
ジスタを剥離し、可とう性基板である基板100に転置する方法もある。その場合には、
非可とう性基板とトランジスタとの間に剥離層を設けるとよい。
下地絶縁膜102は、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコ
ン、酸化アルミニウム、窒化アルミニウム、酸化ハフニウム、酸化ジルコニウム、酸化イ
ットリウム、酸化ランタン、酸化セシウム、酸化タンタルおよび酸化マグネシウムの一種
以上を選択して、単層または積層で用いればよい。
下地絶縁膜102は十分な平坦性を有することが好ましい。具体的には、平均面粗さ(R
a)が1nm以下、好ましくは0.3nm以下、さらに好ましくは0.1nm以下となる
ように下地となる膜を設ける。上述の数値以下のRaとすることで、酸化物半導体膜10
6に結晶領域が形成されやすくなる。なお、Raは、JIS B0601で定義されてい
る中心線平均粗さを面に対して適用できるよう三次元に拡張したものであり、「基準面か
ら指定面までの偏差の絶対値を平均した値」と表現でき、数式1にて定義される。
Figure 0007026749000001
なお、数式1において、Sは、測定面(座標(x,y)(x,y)(x,y
)(x,y)の4点で表される四角形の領域)の面積を指し、Zは測定面の平均
高さを指す。Raは原子間力顕微鏡(AFM:Atomic Force Micros
cope)にて評価可能である。
酸化窒化シリコンとは、その組成において、窒素よりも酸素の含有量が多いものを示し、
例えば、酸素が50原子%以上70原子%以下、窒素が0.5原子%以上15原子%以下
、シリコンが25原子%以上35原子%以下、水素が0原子%以上10原子%以下の範囲
で含まれるものをいう。また、窒化酸化シリコンとは、その組成において、酸素よりも窒
素の含有量が多いものを示し、例えば、酸素が5原子%以上30原子%以下、窒素が20
原子%以上55原子%以下、シリコンが25原子%以上35原子%以下、水素が10原子
%以上25原子%以下の範囲で含まれるものをいう。但し、上記範囲は、ラザフォード後
方散乱法(RBS:Rutherford Backscattering Spect
rometry)や、水素前方散乱法(HFS:Hydrogen Forward s
cattering Spectrometry)を用いて測定した場合のものである。
また、構成元素の組成は、その合計が100原子%を超えない値をとる。
また、下地絶縁膜102は、加熱処理により酸素を放出する絶縁膜を用いると好ましい。
「加熱処理により酸素を放出する」とは、TDS分析にて、酸素原子に換算しての酸素の
放出量が1.0×1018atoms/cm以上、または3.0×1020atoms
/cm以上であることをいう。
ここで、TDS分析用いた酸素の放出量の測定方法について、以下に説明する。
TDS分析したときの気体の全放出量は、放出ガスのイオン強度の積分値に比例する。そ
してこの積分値と標準試料との比較により、気体の全放出量を計算することができる。
例えば、標準試料である所定の密度の水素を含むシリコンウェハのTDS分析結果、およ
び絶縁膜のTDS分析結果から、絶縁膜の酸素分子の放出量(NO2)は、数式2で求め
ることができる。ここで、TDS分析で得られる質量数32で検出されるガスの全てが酸
素分子由来と仮定する。質量数32のものとしてほかにCHOHがあるが、存在する可
能性が低いものとしてここでは考慮しない。また、酸素原子の同位体である質量数17の
酸素原子および質量数18の酸素原子を含む酸素分子についても、自然界における存在比
率が極微量であるため考慮しない。
Figure 0007026749000002
H2は、標準試料から脱離した水素分子を密度で換算した値である。SH2は、標準試
料をTDS分析したときのイオン強度の積分値である。ここで、標準試料の基準値を、N
H2/SH2とする。SO2は、絶縁膜をTDS分析したときのイオン強度の積分値であ
る。αは、TDS分析におけるイオン強度に影響する係数である。数式2の詳細に関して
は、特開平6-275697公報を参照する。なお、上記絶縁膜の酸素の放出量は、電子
科学株式会社製の昇温脱離分析装置EMD-WA1000S/Wを用い、標準試料として
1×1016atoms/cmの水素原子を含むシリコンウェハを用いて測定した。
また、TDS分析において、酸素の一部は酸素原子として検出される。酸素分子と酸素原
子の比率は、酸素分子のイオン化率から算出することができる。なお、上述のαは酸素分
子のイオン化率を含むため、酸素分子の放出量を評価することで、酸素原子の放出量につ
いても見積もることができる。
なお、NO2は酸素分子の放出量である。酸素原子に換算したときの放出量は、酸素分子
の放出量の2倍となる。
上記構成において、加熱処理により酸素を放出する膜は、酸素が過剰な酸化シリコン(S
iO(X>2))であってもよい。酸素が過剰な酸化シリコン(SiO(X>2))
とは、シリコン原子数の2倍より多い酸素原子を単位体積当たりに含むものである。単位
体積当たりのシリコン原子数および酸素原子数は、ラザフォード後方散乱法により測定し
た値である。
下地絶縁膜102から酸化物半導体膜106に酸素が供給されることで、酸化物半導体膜
106と下地絶縁膜102との界面準位密度を低減できる。この結果、トランジスタの動
作などに起因して、酸化物半導体膜106と下地絶縁膜102との界面にキャリアが捕獲
されることを抑制することができ、信頼性の高いトランジスタを得ることができる。
さらに、酸化物半導体膜106の酸素欠損に起因して電荷が生じる場合がある。一般に酸
化物半導体膜106の酸素欠損は、一部がドナーとなりキャリアである電子を放出する。
この結果、トランジスタのしきい値電圧がマイナス方向にシフトしてしまう。そこで、下
地絶縁膜102から酸化物半導体膜106に酸素が十分に供給され、好ましくは酸化物半
導体膜106に酸素が過剰に含まれていることにより、しきい値電圧がマイナス方向へシ
フトする要因である、酸化物半導体膜106の酸素欠損を低減することができる。
過剰酸素は主に酸化物半導体膜106の格子間に存在する酸素であり、その酸素濃度は1
×1016atoms/cm以上2×1020atoms/cm以下の範囲とする。
酸化物半導体膜106の格子間に存在する酸素濃度を前述の範囲とすることで、結晶に歪
みなどが生じず、結晶領域を崩壊することがないため好ましい。
一対の電極116は、Al、Ti、Cr、Co、Ni、Cu、Y、Zr、Mo、Ag、T
aおよびW、それらの窒化物、酸化物ならびに合金から一種以上選択し、単層でまたは積
層で用いればよい。または、少なくともInおよびZnを含む酸化物または酸窒化物を用
いても構わない。例えば、In-Ga-Zn-O-N系材料などを用いればよい。
ゲート絶縁膜112は、下地絶縁膜102と同様の方法および同様の材料によって形成す
ればよい。
ゲート電極104は、一対の電極116と同様の方法および同様の材料によって形成すれ
ばよい。
次に、図4に示すトランジスタの構造について説明する。図4(A)はトランジスタの上
面図である。図4(A)に示す一点鎖線A-Bに対応する断面図が図4(B)である。
図4(B)に示すトランジスタは、基板100上に設けられた下地絶縁膜102と、下地
絶縁膜102上に設けられた一対の電極216と、一対の電極216上にあり、一対の電
極216および下地絶縁膜102と少なくとも一部を接して設けられた酸化物半導体膜2
06と、一対の電極216および酸化物半導体膜206を覆って設けられたゲート絶縁膜
212と、ゲート絶縁膜212を介して酸化物半導体膜206に重畳して設けられたゲー
ト電極204と、を有する。
なお、一対の電極216、酸化物半導体膜206、ゲート絶縁膜212およびゲート電極
204は、それぞれ一対の電極116、酸化物半導体膜106、ゲート絶縁膜112およ
びゲート電極104と同様の方法および同様の材料を用いて設ければよい。
次に、図5に示すトランジスタの構造について説明する。図5(A)はトランジスタの上
面図である。図5(A)に示す一点鎖線A-Bに対応する断面図が図5(B)である。
図5(B)に示すトランジスタは、基板100上に設けられたゲート電極304と、ゲー
ト電極304を覆って設けられたゲート絶縁膜312と、ゲート絶縁膜312を介してゲ
ート電極304と重畳して設けられた酸化物半導体膜306と、酸化物半導体膜306上
にあり、酸化物半導体膜306と少なくとも一部を接して設けられた一対の電極316と
、を有する。なお、酸化物半導体膜306および一対の電極316を覆って保護絶縁膜3
18を設けると好ましい。
なお、一対の電極316、酸化物半導体膜306、ゲート絶縁膜312およびゲート電極
304は、それぞれ一対の電極116、酸化物半導体膜106、ゲート絶縁膜112およ
びゲート電極104と同様の方法および同様の材料を用いて設ければよい。
また、保護絶縁膜318は下地絶縁膜102と同様の方法および同様の材料を用いて設け
ればよい。
次に、図6に示すトランジスタの構造について説明する。図6(A)はトランジスタの上
面図である。図6(A)に示す一点鎖線A-Bに対応する断面図が図6(B)である。
図6(B)に示すトランジスタは、基板100上に設けられたゲート電極304と、ゲー
ト電極304を覆って設けられたゲート絶縁膜312と、ゲート絶縁膜312上に設けら
れた一対の電極416と、一対の電極416上にあり、一対の電極416およびゲート絶
縁膜312と少なくとも一部が接して設けられた酸化物半導体膜406と、を有する。な
お、一対の電極416および酸化物半導体膜406を覆って保護絶縁膜418を設けると
好ましい。
なお、一対の電極416、酸化物半導体膜406および保護絶縁膜418は、それぞれ一
対の電極116、酸化物半導体膜106および保護絶縁膜318と同様の方法および同様
の材料を用いて設ければよい。
図7および図8に示すトランジスタは、図3乃至図6に示すトランジスタと比較すると工
程がやや煩雑であるが、寄生容量が小さく、短チャネル効果が起こりにくいため、優れた
電気的特性の要求される微細なトランジスタに適した構造である。
次に、図7に示すトランジスタの構造について説明する。図7(A)はトランジスタの上
面図である。図7(A)に示す一点鎖線A-Bに対応する断面図が図7(B)である。
図7(B)に示すトランジスタは、基板100上に設けられた下地絶縁膜502と、下地
絶縁膜502の周辺に設けられた保護膜520と、下地絶縁膜502および保護膜520
上に設けられた、高抵抗領域506aおよび低抵抗領域506bを含む酸化物半導体膜5
06と、酸化物半導体膜506上に設けられたゲート絶縁膜512と、ゲート絶縁膜51
2を介して酸化物半導体膜506に重畳して設けられたゲート電極504と、ゲート電極
504の側面に接して設けられた側壁絶縁膜524と、酸化物半導体膜506上にあり、
少なくとも酸化物半導体膜506と一部を接して設けられた一対の電極516と、を有す
る。なお、ゲート電極504、側壁絶縁膜524および一対の電極516を覆って保護絶
縁膜518を設けると好ましい。また、保護絶縁膜518に設けられた開口部を介して一
対の電極516と接して配線522を設けると好ましい。
なお、一対の電極516、ゲート絶縁膜512、保護絶縁膜518およびゲート電極50
4は、それぞれ一対の電極116、ゲート絶縁膜112、保護絶縁膜318およびゲート
電極104と同様の方法および同様の材料を用いて設ければよい。
また、酸化物半導体膜506は、ゲート電極504をマスクに用い、ゲート絶縁膜512
を介して酸化物半導体膜の抵抗値を低減する機能を有する不純物を添加し、高抵抗領域5
06aおよび低抵抗領域506bを形成することで設ければよい。なお、不純物は、リン
、窒素またはホウ素などを用いればよい。不純物の添加後に250℃以上650℃以下の
温度で加熱処理を行うと好ましい。なお、不純物は、イオン注入法を用いて添加すると、
イオンドーピング法を用いて添加した場合と比べ、酸化物半導体膜中への水素の混入が少
なくなるため好ましい。ただし、イオンドーピング法を除外するものではない。
なお、酸化物半導体膜506は、ゲート電極504および側壁絶縁膜524をマスクに用
い、ゲート絶縁膜512を介して酸化物半導体膜の抵抗値を低減する機能を有する不純物
を添加し、高抵抗領域506aおよび低抵抗領域506bを形成することで設けてもよい
。その場合、側壁絶縁膜524と重畳する領域が低抵抗領域506bではなく高抵抗領域
506aとなる(図7(C)参照。)。
なお、ゲート絶縁膜512を介して不純物を添加することにより、酸化物半導体膜506
に不純物の添加する際に生じるダメージを低減することができる。ただし、ゲート絶縁膜
512を介さずに不純物を注入しても構わない。
また、下地絶縁膜502は、下地絶縁膜102と同様の方法および同様の材料を用いて設
けた絶縁膜を加工して溝部を設けることで形成すればよい。
また、保護膜520は、下地絶縁膜502に設けられた溝部を埋めるように絶縁膜を成膜
し、その後化学機械研磨(CMP:Chemical Mechanical Poli
shing)処理を行うことで形成すればよい。
保護膜520は、窒化酸化シリコン、窒化シリコン、酸化アルミニウム、窒化アルミニウ
ム、酸化ハフニウム、酸化ジルコニウム、酸化イットリウム、酸化ランタン、酸化セシウ
ム、酸化タンタルおよび酸化マグネシウムの一種以上を選択して、単層または積層で用い
ればよい。
保護膜520は、250℃以上450℃以下、好ましくは150℃以上800℃以下の温
度範囲において、例えば1時間の加熱処理を行っても酸素を透過しない性質を有すると好
ましい。
以上のような性質により、保護膜520を下地絶縁膜502の周辺に設ける構造とすると
きに、下地絶縁膜502から加熱処理によって放出された酸素が、トランジスタの外方へ
拡散していくことを抑制できる。このように、下地絶縁膜502に酸素が保持されるため
、トランジスタの電界効果移動度の低下を防止し、しきい値電圧のばらつきを低減させ、
かつ信頼性を向上させることができる。
ただし、保護膜520を設けない構造を採ることもできる。
側壁絶縁膜524は、ゲート電極504を覆って絶縁膜を設けた後、該絶縁膜をエッチン
グすることにより形成する。エッチングは、異方性の高いエッチングを用いる。側壁絶縁
膜524は、絶縁膜に異方性の高いエッチング工程を行うことで自己整合的に形成するこ
とができる。例えば、ドライエッチング法を用いると好ましい。ドライエッチング法に用
いるエッチングガスとしては、例えば、トリフルオロメタン、オクタフルオロシクロブタ
ン、テトラフルオロメタンなどのフッ素を含むガスが挙げられる。エッチングガスには、
希ガスまたは水素を添加してもよい。ドライエッチング法は、基板に高周波電圧を印加す
る、反応性イオンエッチング法(RIE法)を用いると好ましい。
また、配線522は、ゲート電極104と同様の方法および同様の材料を用いて設ければ
よい。
次に、図8に示すトランジスタの構造について説明する。図8(A)はトランジスタの上
面図である。図8(A)に示す一点鎖線A-Bに対応する断面図が図8(B)である。
図8(B)に示すトランジスタは、基板100上に設けられた下地絶縁膜602と、下地
絶縁膜602の溝部に設けられた一対の電極616と、下地絶縁膜602および一対の電
極616上に設けられた高抵抗領域606aおよび低抵抗領域606bを有する酸化物半
導体膜606と、酸化物半導体膜606上に設けられたゲート絶縁膜612と、ゲート絶
縁膜612を介して酸化物半導体膜606と重畳して設けられたゲート電極604と、を
有する。なお、ゲート絶縁膜612およびゲート電極604を覆って保護絶縁膜618を
設けると好ましい。また、保護絶縁膜618、ゲート絶縁膜612および酸化物半導体膜
606に設けられた開口部を介して一対の電極616と接して配線622を設けると好ま
しい。
なお、ゲート絶縁膜612、保護絶縁膜618、酸化物半導体膜606、配線622およ
びゲート電極604は、それぞれゲート絶縁膜112、保護絶縁膜318、酸化物半導体
膜506、配線522およびゲート電極104と同様の方法および同様の材料を用いて設
ければよい。
また、下地絶縁膜602は、下地絶縁膜102と同様の方法および同様の材料を用いて設
けた絶縁膜を加工して溝部を設けることで形成すればよい。
また、一対の電極616は、下地絶縁膜602に設けられた溝部を埋めるように導電膜を
成膜し、その後CMP処理を行うことで形成すればよい。
以下にトランジスタの電界効果移動度について図18乃至図21を用いて説明する。
酸化物半導体に限らず、トランジスタの電界効果移動度は、様々な理由によって本来の得
られるはずの電界効果移動度よりも低く測定される。電界効果移動度を低下させる要因と
しては半導体内部の欠陥や半導体と絶縁膜との界面における欠陥がある。ここでは、Le
vinsonモデルを用い、半導体内部に欠陥がないと仮定した場合の電界効果移動度を
理論的に導き出す。
本来のトランジスタの電界効果移動度をμとし、半導体中に何らかのポテンシャル障壁
(粒界等)が存在すると仮定したときに測定される電界効果移動度μは数式3で表される
Figure 0007026749000003
ここで、Eはポテンシャル障壁の高さであり、kはボルツマン定数、Tは絶対温度である
。なお、Levinsonモデルでは、ポテンシャル障壁の高さEが欠陥に由来すると仮
定し、数式4で表される。
Figure 0007026749000004
ここで、eは電気素量、Nはチャネル内の単位面積あたりの平均欠陥密度、εは半導体の
誘電率、nはチャネルの単位面積あたりのキャリア密度、Coxは単位面積当たりのゲー
ト絶縁膜容量、Vgsはゲート電圧、tはチャネルの厚さである。なお、厚さが30nm
以下の半導体層であれば、チャネルの厚さは半導体層の厚さと同一として差し支えない。
線形領域におけるドレイン電流Idsは、数式5で表される。
Figure 0007026749000005
ここで、Lはチャネル長、Wはチャネル幅であり、ここでは、LおよびWは10μmとす
る。また、Vdsはドレイン電圧である。
数式5の両辺の対数を取ると、数式6で表される。
Figure 0007026749000006
数式6の右辺はVgsの関数であるため、縦軸をln(Ids/Vgs)、横軸を1/V
gsとして実測値をプロットして得られるグラフの直線の傾きから欠陥密度Nが求められ
る。即ち、トランジスタのVgs-Ids特性から半導体中の欠陥密度Nが得られる。
半導体中の欠陥密度Nは半導体の成膜時の基板温度に依存する。半導体として、In、S
nおよびZnの比率が、In:Sn:Zn=1:1:1[原子数比]のIn-Sn-Zn
-Oターゲットを用いて成膜した酸化物半導体を用いた場合、酸化物半導体中の欠陥密度
Nは1×1012/cm程度となる。
上述した酸化物半導体中の欠陥密度Nをもとに、数式3および数式4を用いて計算すると
、本来のトランジスタの電界効果移動度μは120cm/Vsとなる。したがって、
酸化物半導体中および酸化物半導体と接するゲート絶縁膜との界面に欠陥がない、理想的
なトランジスタの電界効果移動度μは120cm/Vsとわかる。ところが、欠陥の
多い酸化物半導体では、トランジスタの電界効果移動度μは30cm/Vs程度である
また、半導体内部に欠陥がなくても、チャネルとゲート絶縁膜との界面散乱によってトラ
ンジスタの輸送特性は影響を受ける。ゲート絶縁膜界面からxだけ離れた場所における電
界効果移動度μは、数式7で表される。
Figure 0007026749000007
ここで、Dはゲート電極による電界強度、Bは定数、lは界面散乱の影響が生じる深さで
ある。Bおよびlは、トランジスタの電気的特性の実測より求めることができ、上記酸化
物半導体を用いたトランジスタの電気的特性の実測からは、B=4.75×10cm/
s、l=10nmが得られる。Dが増加すると、即ちVgsが高くなると、数式7の第2
項が増加するため、電界効果移動度μは低下することがわかる。
酸化物半導体中および酸化物半導体と接するゲート絶縁膜との界面に欠陥のない、理想的
なトランジスタの電界効果移動度μを計算した結果を図18に示す。なお、計算にはシ
ノプシス社製Sentaurus Deviceを使用し、酸化物半導体のバンドギャッ
プを2.8eV、電子親和力を4.7eV、比誘電率を15、厚さを15nmとした。さ
らに、ゲートの仕事関数を5.5eV、ソースおよびドレインの仕事関数を4.6eVと
した。また、ゲート絶縁膜の厚さは100nm、比誘電率を4.1とした。また、チャネ
ル長およびチャネル幅はともに10μm、Vdsは0.1Vとした。
図18で示されるように、Vgsが1V近傍で電界効果移動度μは100cm/Vs
以上のピークを有するが、Vgsがさらに高くなると、界面散乱の影響が大きくなり、電
界効果移動度μが低下することがわかる。
このような理想的なトランジスタを微細化した場合について、計算した結果を図19乃至
図21に示す。なお、計算には図7に示した構造のトランジスタを仮定している。
ここで、低抵抗領域506bの抵抗率を2×10-3Ωcm、ゲート電極504の幅を3
3nm、側壁絶縁膜524の幅を5nm、チャネル幅を40nmとする。なお、チャネル
領域を便宜上高抵抗領域506aという名称で記載しているが、ここではチャネル領域を
真性半導体と仮定している。
計算にはシノプシス社製Sentaurus Deviceを使用した。図19は、図7
(B)に示される構造のトランジスタのIds(実線)および電界効果移動度μ(点線)
のVgs依存性である。なお、IdsはVdsを1Vとし、電界効果移動度μはVds
0.1Vとして計算している。ここで、ゲート絶縁膜の厚さが15nmとした場合を図1
9(A)に、10nmとした場合を図19(B)に、5nmとした場合を図19(C)に
それぞれ示す。
図19より、ゲート絶縁膜が薄くなるほど、オフ状態(ここではVgsが-3Vから0V
の範囲を指す。)でのドレイン電流Idsが低下する。一方、電界効果移動度μのピーク
値やオン状態(ここではVgsが0Vから3Vの範囲を指す。)でのドレイン電流Ids
には目立った変化がない。図19より、Vgsが1V近傍でIdsは半導体装置であるメ
モリなどに必要とされる10μAを超えることがわかる。
同様に、図7(C)で示されるトランジスタについて計算を行っている。図7(C)で示
されるトランジスタは、高抵抗領域507aおよび低抵抗領域507bを有する酸化物半
導体膜507を有する点で、図7(B)で示されるトランジスタとは異なる。具体的には
、図7(C)で示されるトランジスタは、側壁絶縁膜524と重畳する酸化物半導体膜5
07の領域が高抵抗領域507aに含まれる。即ち、該トランジスタは側壁絶縁膜524
の幅だけオフセット領域を有するトランジスタである。なお、オフセット領域の幅をオフ
セット長(Loff)ともいう(図7(A)参照。)。なお、Loffは便宜上左右で同
じ幅としている。
図7(C)で示されるトランジスタにおいて、Loffを5nmとし、ドレイン電流I
(実線)および電界効果移動度μ(点線)のVgs依存性を図20に示す。なお、I
は、Vdsを1Vとし、電界効果移動度μはVdsを0.1Vとして計算している。こ
こで、ゲート絶縁膜の厚さが15nmとした場合を図20(A)に、10nmとした場合
を図20(B)に、5nmとした場合を図20(C)にそれぞれ示す。
また、図21は、図7(C)に示されるトランジスタの構造から、Loffを15nmと
したもののドレイン電流Ids(実線)および電界効果移動度μ(点線)のVgs依存性
である。なお、Idsは、Vdsを1Vとし、電界効果移動度μはVdsを0.1Vとし
て計算している。ここで、ゲート絶縁膜の厚さが15nmとした場合を図21(A)に、
10nmとした場合を図21(B)に、5nmとした場合を図21(C)にそれぞれ示す
図20および図21に示した計算結果より、図19と同様に、いずれもゲート絶縁膜が薄
くなるほどオフ状態(ここではVgsが-3Vから0Vの範囲を指す。)でのドレイン電
流Idsが低下する。一方、電界効果移動度μのピーク値やオン状態(ここではVgs
0Vから3Vの範囲を指す。)でのドレイン電流Idsには目立った変化がないとわかる
なお、電界効果移動度μのピークは、図19では80cm/Vs程度であるが、図20
では60cm/Vs程度、図21では40cm/Vsと程度、Loffが増加するほ
ど低下することがわかる。また、オフ状態でのIdsも同様の傾向となることがわかる。
一方、オン状態のIdsはオフセット長Loffの増加に伴って減少するが、オフ状態の
dsの低下に比べるとはるかに緩やかである。また、いずれの計算結果からもVgs
1V近傍で、Idsはメモリなどに必要とされる10μAを超えることがわかる。
次に、酸化物半導体を用いたトランジスタの電気的特性について説明する。
図22は、作製したトランジスタ(試料1および試料2)の構造を示す上面図および断面
図である。図22(A)はトランジスタの上面図である。また、図22(B)は図22(
A)の一点鎖線A-Bに対応する断面図である。
図22(B)に示すトランジスタは、基板700上に設けられた下地絶縁膜702と、下
地絶縁膜702上に設けられた酸化物半導体膜706と、酸化物半導体膜706と接する
一対の電極716と、酸化物半導体膜706および一対の電極716上に設けられたゲー
ト絶縁膜712と、ゲート絶縁膜712を介して酸化物半導体膜706と重畳して設けら
れたゲート電極704と、を有する。なお、ゲート絶縁膜712およびゲート電極704
を覆う層間絶縁膜718、層間絶縁膜718に設けられた開口部を介して一対の電極71
6と接続する配線722、ならびに層間絶縁膜718および配線722を覆う保護絶縁膜
728が設けられる。
基板700としてはガラス基板を、下地絶縁膜702としては酸化シリコン膜を、酸化物
半導体膜706としてはIn-Sn-Zn-O膜を、一対の電極716としてはタングス
テン膜を、ゲート絶縁膜712としては酸化シリコン膜を、ゲート電極704としては窒
化タンタル膜とタングステン膜との積層構造を、層間絶縁膜718としては酸化窒化シリ
コン膜とポリイミド膜との積層構造を、配線722としてはチタン膜、アルミニウム膜、
チタン膜がこの順で形成された積層構造を、保護絶縁膜728としてはポリイミド膜を、
それぞれ用いた。
なお、図22(A)に示す構造のトランジスタにおいて、ゲート電極704と一対の電極
716との重畳する幅をLovと呼ぶ。同様に、酸化物半導体膜706に対する一対の電
極716のはみ出しをdWと呼ぶ。
図22(B)に示す構造のトランジスタ(試料1および試料2)の作製方法を以下に説明
する。
まず、基板700の表面に対し、アルゴンガス雰囲気でプラズマ処理を行った。プラズマ
処理は、スパッタリング装置を用い、基板700側にバイアス電力を200W(RF)印
加して3分間行った。
続けて、真空状態を保ったまま、下地絶縁膜702である酸化シリコン膜を300nmの
厚さで成膜した。
酸化シリコン膜は、スパッタリング装置を用い、酸素ガス雰囲気で電力を1500W(R
F)として成膜した。ターゲットは、石英ターゲットを用いた。なお、成膜時の基板加熱
温度は100℃とした。
次に、下地絶縁膜702の表面をCMP処理し、Ra=0.2nm程度まで平坦化した。
次に、酸化物半導体膜であるIn-Sn-Zn-O膜を15nmの厚さで成膜した。
In-Sn-Zn-O膜は、スパッタリング装置を用い、アルゴン:酸素=2:3[体積
比]の混合雰囲気で電力を100W(DC)として成膜した。ターゲットは、In:Sn
:Zn=1:1:1[原子数比]のIn-Sn-Zn-Oターゲットを用いた。なお、成
膜時の基板加熱温度は200℃とした。
次に、試料2のみ加熱処理を650℃の温度で行った。加熱処理は、はじめに窒素ガス雰
囲気で1時間の加熱処理を行い、温度を保持したままさらに酸素ガス雰囲気で1時間の加
熱処理を行った。
次に、フォトリソグラフィ工程によって酸化物半導体膜を加工して、酸化物半導体膜70
6を形成した。
次に、タングステン膜を50nmの厚さで成膜した。
タングステン膜は、スパッタリング装置を用い、アルゴンガス雰囲気で電力を1000W
(DC)として成膜した。なお、成膜時の基板加熱温度は200℃とした。
次に、フォトリソグラフィ工程によってタングステン膜を加工して、一対の電極716を
形成した。
次に、ゲート絶縁膜712である酸化シリコン膜を100nmの厚さで成膜した。なお、
酸化シリコン膜の比誘電率は3.8とした。
ゲート絶縁膜712である酸化シリコン膜は、下地絶縁膜702と同様の方法で成膜した
次に、窒化タンタル膜およびタングステン膜を、この順番でそれぞれ15nmおよび13
5nmの厚さで成膜した。
窒化タンタル膜は、スパッタリング装置を用い、アルゴン:窒素=5:1の混合雰囲気で
電力を1000W(DC)として成膜した。なお、成膜時に基板加熱は行っていない。
タングステン膜は、スパッタリング装置を用い、アルゴンガス雰囲気で電力を4000W
(DC)として成膜した。なお、成膜時の基板加熱温度は200℃とした。
次に、フォトリソグラフィ工程によって窒化タンタル膜およびタングステン膜を加工して
、ゲート電極704を形成した。
次に、層間絶縁膜718となる酸化窒化シリコン膜を300nmの厚さで成膜した。
層間絶縁膜718となる酸化窒化シリコン膜は、PCVD装置を用い、モノシラン:亜酸
化窒素=1:200の混合雰囲気で電力を35W(RF)として成膜した。なお、成膜時
の基板加熱温度は325℃とした。
次に、フォトリソグラフィ工程によって層間絶縁膜718となる酸化窒化シリコン膜を加
工した。
次に、層間絶縁膜718となる感光性ポリイミドを1500nmの厚さで成膜した。
次に、層間絶縁膜718となる酸化窒化シリコン膜のフォトリソグラフィ工程で用いたフ
ォトマスクを用いて層間絶縁膜718となる感光性ポリイミドを露光し、その後現像し、
次に感光性ポリイミド膜を硬化させるために加熱処理を行い、酸化窒化シリコン膜と合わ
せて層間絶縁膜718を形成した。加熱処理は、窒素ガス雰囲気において、300℃の温
度で行った。
次に、チタン膜、アルミニウム膜およびチタン膜を、この順番でそれぞれ50nm、10
0nmおよび5nmの厚さで成膜した。
チタン膜は、二層ともにスパッタリング装置を用い、アルゴンガス雰囲気で電力を100
0W(DC)として成膜した。なお、成膜時に基板加熱は行っていない。
アルミニウム膜は、スパッタリング装置を用い、アルゴンガス雰囲気で電力を1000W
(DC)として成膜した。なお、成膜時に基板加熱は行っていない。
次に、フォトリソグラフィ工程によってチタン膜、アルミニウム膜およびチタン膜を加工
して、配線722を形成した。
次に、保護絶縁膜728である感光性ポリイミド膜を1500nmの厚さで成膜した。
次に、配線722のフォトリソグラフィ工程で用いたフォトマスクを用いて感光性ポリイ
ミドを露光し、その後現像して、保護絶縁膜728に配線722を露出する開口部を形成
した。
次に、感光性ポリイミド膜を硬化させるために加熱処理を行った。加熱処理は、層間絶縁
膜718で用いた感光性ポリイミド膜に対する加熱処理と同様の方法で行った。
以上の工程で、図22(B)に示す構造のトランジスタを作製した。
次に、図22(B)に示す構造のトランジスタの電気的特性を評価した。
図22(B)に示す構造のトランジスタにおけるVgs-Ids特性を測定し、試料1の
結果を図23(A)に、試料2の結果を図23(B)にそれぞれ示す。なお、測定に用い
たトランジスタは、チャネル長Lが3μm、チャネル幅Wが10μm、Lovが片側3μ
m(合計6μm)、dWが片側3μm(合計6μm)である。また、Vdsは10Vとし
た。
また、試料1と試料2とを比較すると、酸化物半導体膜の成膜後に加熱処理を行うことで
トランジスタの電界効果移動度が高くなることがわかる。発明者等は、これが加熱処理に
より酸化物半導体膜中の不純物濃度を低減されたためである、と考えた。したがって、酸
化物半導体膜の成膜後に行う加熱処理によって酸化物半導体膜中の不純物濃度を低減し、
その結果、トランジスタの電界効果移動度を理想的な電界効果移動度に近づけることがで
きたとわかる。
このように、酸化物半導体膜の成膜後に加熱処理を行うことで、酸化物半導体膜中の不純
物濃度が低減され、その結果トランジスタの電界効果移動度が高まることがわかる。
次に、試料1および試料2に対しBT試験を行った。BT試験について以下に説明する。
まず基板温度を25℃とし、Vdsを10Vとし、トランジスタのVgs-Ids特性の
測定を行った。なお、Vdsはドレイン電圧(ドレインとソースの電位差)を示す。次に
、基板温度を150℃とし、Vdsを0.1Vとした。次に、ゲート絶縁膜に印加される
電界強度が2MV/cmとなるようにVgsに20Vを印加し、そのまま1時間保持した
。次に、Vgsを0Vとした。次に、基板温度25℃とし、Vdsを10Vとし、トラン
ジスタのVgs-Ids測定を行った。これをプラスBT試験と呼ぶ。
同様に、まず基板温度を25℃とし、Vdsを10Vとし、トランジスタのVgs-I
特性の測定を行った。次に、基板温度を150℃とし、Vdsを0.1Vとした。次に
、ゲート絶縁膜に印加される電界強度が-2MV/cmとなるようにVgsに-20Vを
印加し、そのまま1時間保持した。次に、Vgsを0Vとした。次に、基板温度25℃と
し、Vdsを10Vとし、トランジスタのVgs-Ids測定を行った。これをマイナス
BT試験と呼ぶ。
試料1のプラスBT試験の結果を図24(A)に、マイナスBT試験の結果を図24(B
)に示す。また、試料2のプラスBT試験の結果を図25(A)に、マイナスBT試験の
結果を図25(B)に示す。なお、図には、BT試験前後のVgs-Ids特性の変動を
わかりやすくするため、矢印を付している。
試料1のプラスBT試験およびマイナスBT試験によるしきい値電圧の変動は、それぞれ
1.80Vおよび-0.42Vであった。また、試料2のプラスBT試験およびマイナス
BT試験によるしきい値電圧の変動は、それぞれ0.79Vおよび0.76Vであった。
試料1および試料2は、BT試験前後におけるしきい値電圧の変動が小さく、信頼性の高
いトランジスタであることがわかる。
次に、試料2のトランジスタにおいて、基板温度と電気的特性の関係について評価した。
測定に用いたトランジスタは、チャネル長Lが3μm、チャネル幅Wが10μm、Lov
が片側3μm(合計6μm)、dWが0μmとした。なお、Vdsは10Vとした。なお
、基板温度は-40℃、-25℃、25℃、75℃、125℃および150℃で行った。
図26(A)に基板温度としきい値電圧の関係を、図26(B)に基板温度と電界効果移
動度の関係を示す。
図26(A)より、基板温度が高いほどしきい値電圧は低くなることがわかる。なお、そ
の範囲は-40℃(0.38V)~150℃(-1.08V)であった。
また、図26(B)より、基板温度が高いほど電界効果移動度が低くなることがわかる。
なお、その範囲は-40℃(37.4cm/Vs)~150℃(33.4cm/Vs
)であった。
このように、試料2は、上述の温度範囲において電気的特性の変動が小さいことがわかる
以上に示したトランジスタは、高い電界効果移動度を有し、信頼性が高いことがわかる。
同様に、本発明の一態様である半導体装置に適用可能なトランジスタの、チャネル幅が1
μm当たりのオフ電流を評価した。
試料2と同様の方法で試料を作製した。なお、測定に用いたトランジスタは、Lを3μm
、Wを10cm、Lovを2μm、dWを0μmとしている。
図27に、トランジスタのオフ電流と測定時に基板温度(絶対温度)の逆数との関係を示
す。ここでは、簡単のため測定時に基板温度の逆数に1000を掛けた数値(1000/
T)を横軸としている。
以下にトランジスタのオフ電流の測定方法を簡単に説明する。ここでは便宜上測定対象と
なるトランジスタを第1のトランジスタと呼ぶ。
第1のトランジスタのドレインはフローティングゲートFGと接続され、フローティング
ゲートFGは第2のトランジスタのゲートと接続される。
まず、第1のトランジスタをオフ状態とし、次に、フローティングゲートFGに電荷を与
える。なお、第2のトランジスタには一定のドレイン電圧が印加されている。
このとき、フローティングゲートFGの電荷が第1のトランジスタを通じて徐々にリーク
する。フローティングゲートFGの電荷が抜けると、第2のトランジスタのソース電位が
変化する。このソース電位の時間に対する変化量から第1のトランジスタからリークする
電荷量が見積もられ、オフ電流を測定することができる。
図27より、作製したトランジスタは、測定時の基板温度が85℃のとき、チャネル幅1
μmあたりのオフ電流は2×10-21A/μm(2zA/μm)であった。
このように、作製したトランジスタのオフ電流は極めて小さいことがわかる。
以上のように、不純物の少ない酸化物半導体膜を用いることで、高い信頼性を有するトラ
ンジスタを得ることができる。
また、電気的特性の優れたトランジスタを得ることができる。
本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能
である。
(実施の形態2)
本実施の形態では、実施の形態1に示したトランジスタを用いて作製した液晶表示装置に
ついて説明する。なお、本実施の形態では液晶表示装置に本発明の一態様に係るトランジ
スタを適用した例について説明するが、これに限定されるものではない。例えば、EL(
Electroluminescence)表示装置に本発明の一態様に係るトランジス
タを適用することも、当業者であれば容易に想到しうるものである。
図9にアクティブマトリクス駆動方式の液晶表示装置の回路図を示す。液晶表示装置は、
ソース線SL_1乃至ソース線SL_a、ゲート線GL_1乃至ゲート線GL_b、およ
び複数の画素2200を有する。画素2200は、トランジスタ2230と、キャパシタ
2220と、液晶素子2210と、を含む。こうした画素2200をマトリクス状に配置
することで液晶表示装置の画素部を構成する。なお、単にソース線またはゲート線を指す
場合には、ソース線SLまたはゲート線GLと記載する。
トランジスタ2230として、実施の形態1で示したトランジスタを用いることができる
。本発明の一態様に係るトランジスタを用いることで、表示品位の高い、信頼性の高い表
示装置を得ることができる。
ゲート線GLはトランジスタ2230のゲートと接続し、ソース線SLはトランジスタ2
230のソースと接続し、トランジスタ2230のドレインは、キャパシタ2220の一
方の容量電極と、液晶素子2210の一方の画素電極とを接続する。キャパシタ2220
の他方の容量電極および液晶素子2210の他方の画素電極は、共通電極と接続する。な
お、共通電極はゲート線GLと同一層かつ同一材料で設けてもよい。
また、ゲート線GLは、ゲート駆動回路と接続される。ゲート駆動回路は、実施の形態1
に示したトランジスタを含んでもよい。
また、ソース線SLは、ソース駆動回路と接続される。ソース駆動回路は、実施の形態1
に示したトランジスタを含んでもよい。
なお、ゲート駆動回路およびソース駆動回路のいずれかまたは両方を、別途用意された基
板上に形成し、COG(Chip On Glass)、ワイヤボンディング、またはT
AB(Tape Automated Bonding)などの方法を用いて接続しても
よい。
また、トランジスタは静電気などにより破壊されやすいため、保護回路を設けることが好
ましい。保護回路は、非線形素子を用いて構成することが好ましい。
ゲート線GLにトランジスタ2230のしきい値電圧以上になるように電位を印加すると
、ソース線SLから供給された電荷がトランジスタ2230のドレイン電流となってキャ
パシタ2220に電荷が蓄積される。一行分の充電後、該行にあるトランジスタ2230
はオフ状態となり、ソース線SLから電圧が印加されなくなるが、キャパシタ2220に
蓄積された電荷によって必要な電圧を維持することができる。その後、次の行のキャパシ
タ2220の充電に移る。このようにして、1行~b行のキャパシタの充電を行う。
なお、トランジスタ2230はオフ電流が低いトランジスタであるため、キャパシタ22
20に保持された電荷が抜けにくく、キャパシタ2220の容量を小さくすることが可能
となるため、充電に必要な消費電力を低減することができる。
以上のように、本発明の一態様に係るトランジスタを用いることによって、消費電力が低
く、表示品位の高く、かつ信頼性の高い液晶表示装置を得ることができる。
本実施の形態は、他の実施の形態と適宜組み合わせて用いることができる。
(実施の形態3)
本実施の形態では、実施の形態1に示したトランジスタを用いて、半導体装置であるメモ
リを作製する例について説明する。
揮発性メモリの代表的な例としては、記憶素子を構成するトランジスタを選択してキャパ
シタに電荷を蓄積することで、情報を記憶するDRAM(Dynamic Random
Access Memory)、フリップフロップなどの回路を用いて記憶内容を保持
するSRAM(Static Random Access Memory)がある。
メモリに含まれるトランジスタの一部に実施の形態1で示したトランジスタを適用するこ
とができる。
例えば、実施の形態1で示したトランジスタを適用した半導体装置を構成するメモリセル
の例について図10を用いて説明する。
図10(A)にメモリセルの断面図を示す。トランジスタ3340は、基板3100上に
設けられた下地絶縁膜3102と、下地絶縁膜3102の周辺に設けられた保護膜312
0と、下地絶縁膜3102および保護膜3120上に設けられた高抵抗領域3106aお
よび低抵抗領域3106bを有する酸化物半導体膜3106と、酸化物半導体膜3106
上に設けられたゲート絶縁膜3112と、ゲート絶縁膜3112を介して酸化物半導体膜
3106と重畳して設けられたゲート電極3104と、ゲート電極3104の側面と接す
る側壁絶縁膜3124と、少なくとも酸化物半導体膜3106と接する一対の電極311
6と、を有する。
ここで、基板3100、下地絶縁膜3102、保護膜3120、酸化物半導体膜3106
、ゲート絶縁膜3112、ゲート電極3104、側壁絶縁膜3124および一対の電極3
116は、それぞれ基板100、下地絶縁膜502、保護膜520、酸化物半導体膜50
6、ゲート絶縁膜512、ゲート電極504、側壁絶縁膜524および一対の電極516
と同様の方法および同様の材料を用いて設ければよい。
また、トランジスタ3340は、トランジスタ3340を覆って設けられた層間絶縁膜3
328と、層間絶縁膜3328上に設けられた電極3326と、を有している。一対の電
極3116のうち一方と、層間絶縁膜3328と、電極3326とによって、キャパシタ
3330を構成する。なお、図では平行平板型のキャパシタを示すが、容量を大きくする
ためにスタック型またはトレンチ型のキャパシタを使用してもよい。層間絶縁膜3328
は、保護絶縁膜518と同様の方法および同様の材料を用いて設ければよい。また、電極
3326は、一対の電極516と同様の方法および同様の材料を用いて設ければよい。
さらに、トランジスタ3340は、層間絶縁膜3328と、電極3326とを覆って設け
られた層間絶縁膜3118と、層間絶縁膜3118および層間絶縁膜3328に設けられ
た開口部を介して一対の電極3116のうち他方と接続する配線3122と、を有する。
なお、図示しないが、層間絶縁膜3118および配線3122を覆って設けられた保護膜
を有していても構わない。該保護膜を設けることで、層間絶縁膜3118の表面伝導に起
因して生じる微小リーク電流を低減することができ、トランジスタのオフ電流を低減する
ことができる。配線3122は、配線522と同様の方法および同様の材料で設ければよ
い。
図10(B)は、図10(A)に示すメモリセルの回路図である。メモリセルは、トラン
ジスタTrと、トランジスタTrのソースおよびドレインの一方と接続するキャパシタC
と、を有する。なお、キャパシタCのトランジスタTrのソースおよびドレインの一方と
接続しない側は接地される。また、トランジスタTrのゲートはワード線WLと接続し、
トランジスタTrのソースまたはドレインの一方はビット線BLと接続する。また、ビッ
ト線BLはセンスアンプSAmpと接続する。なお、トランジスタTrは、トランジスタ
3340に相当し、キャパシタCは、キャパシタ3330に相当する。
キャパシタCに保持された電位の時間変化は、トランジスタTrのオフ電流によって図1
0(C)に示すように徐々に低減していくことが知られている。当初V0からV1まで充
電された電位は、時間が経過するとdata1を読み出す限界点であるVAまで低減する
。この期間を保持期間T_1とする。即ち、2値DRAMの場合、保持期間T_1の間に
リフレッシュ動作を行う必要がある。
ここで、トランジスタTrにトランジスタ3340を適用することにより、トランジスタ
Trのオフ電流を極めて小さくすることができるため、保持期間T_1を長くすることが
できる。即ち、リフレッシュ動作の間隔を長くとることが可能となるため、メモリセルの
消費電力を低減することができる。また、トランジスタTrの信頼性が高いため、信頼性
の高いメモリセルを得ることができる。
例えば、オフ電流が1×10-18A以下、1×10-21A以下、好ましくは1×10
-24A以下となったトランジスタでメモリセルを構成すると、リフレッシュ動作の間隔
を数十秒~数十年間とすることができる。
以上のように、本発明の一態様に係るトランジスタを適用することによって、信頼性の高
い、消費電力の小さい半導体装置を得ることができる。
次に、実施の形態1で示したトランジスタを適用した半導体装置を構成するメモリセルに
ついて図10と異なる例を図11を用いて説明する。
図11(A)に、メモリセルの断面図を示す。トランジスタ3350は、基板3100上
に設けられた下地絶縁膜3382と、下地絶縁膜3382上に設けられた第1の抵抗領域
3384a、第2の抵抗領域3384b、および第3の抵抗領域3384cを有する半導
体膜3384と、半導体膜3384上に設けられたゲート絶縁膜3386と、ゲート絶縁
膜3386を介して第1の抵抗領域3384aと重畳して設けられたゲート電極3392
と、ゲート電極3392の側面と接する側壁絶縁膜3394と、を有する。半導体膜33
84において、第1の抵抗領域3384a、第2の抵抗領域3384b、第3の抵抗領域
3384cの順で抵抗が低くなる。なお、第1の抵抗領域3384aは、ゲート電極33
92にトランジスタ3350のしきい値電圧以上の電圧が印加されたときチャネルを形成
する。図示しないが、第3の抵抗領域3384cと接する一対の電極を設けてもよい。
トランジスタ3350として、酸化物半導体膜以外の半導体膜、例えば、多結晶シリコン
膜、単結晶シリコン膜、多結晶ゲルマニウム膜、単結晶ゲルマニウム膜などの第14族元
素を有する半導体膜を用いたトランジスタを用いてもよいし、実施の形態1で示した酸化
物半導体膜を用いたトランジスタを用いてもよい。
また、トランジスタ3350に接して層間絶縁膜3396が設けられている。なお、層間
絶縁膜3396は、トランジスタ3340の形成面でもあるため、層間絶縁膜3396の
表面は可能な限り平坦とする。具体的には、層間絶縁膜3396の表面は、Raが1nm
以下、好ましくは0.3nm以下、さらに好ましくは0.1nm以下であると好ましい。
層間絶縁膜3396は、単層または積層構造で設ければよく、酸化物半導体膜3106と
接する層を加熱処理により酸素を放出する絶縁膜とすると好ましい。
層間絶縁膜3396上にトランジスタ3340が設けられている。トランジスタ3340
が有する一対の電極3116のうち一方は、トランジスタ3350が有するゲート電極3
392と接続されている。また、トランジスタ3340が有する一対の電極3116のう
ち一方と、層間絶縁膜3328と、電極3326とによってキャパシタ3330が構成さ
れている。なお、図では平行平板型のキャパシタを示すが、容量を大きくするためにスタ
ック型またはトレンチ型のキャパシタを使用してもよい。
図11(B)は、図11(A)に示すメモリセルの回路図である。メモリセルは、トラン
ジスタTr_1と、トランジスタTr_2と、キャパシタCと、キャパシタC、トランジ
スタTr_1のドレインおよびトランジスタTr_2のゲートと接続するフローティング
ゲートFGと、を有する。なお、トランジスタTr_1のゲートはゲート線GL_1と接
続し、トランジスタTr_1のソースはソース線SL_1と接続し、トランジスタTr_
2のソースはソース線SL_2と接続し、トランジスタTr_2のドレインはドレイン線
DL_2と接続する。また、キャパシタCのフローティングゲートFGと接続しない側は
容量線CLと接続する。なお、トランジスタTr_1は、トランジスタ3340に相当し
、トランジスタTr_2は、トランジスタ3350に相当し、キャパシタCは、キャパシ
タ3330に相当する。
なお、本実施の形態に示すメモリセルは、フローティングゲートFGの電位に応じて、ト
ランジスタTr_2のしきい値が変動することを利用したものである。例えば、図11(
C)は容量配線CLの電位VCLと、トランジスタTr_2を流れるドレイン電流Ids
_2との関係を説明する図である。
ここで、フローティングゲートFGは、トランジスタTr_1を介して、電位を調整する
ことができる。例えば、ソース線SL_1の電位をVDDとする。このとき、ゲート線G
L_1の電位をトランジスタTr_1のしきい値電圧VthにVDDを加えた電位以上と
することで、フローティングゲートFGの電位をHIGHにすることができる。また、ゲ
ート線GL_1の電位をトランジスタTr_1のしきい値電圧Vth以下とすることで、
フローティングゲートFGの電位をLOWにすることができる。
そのため、FG=LOWで示したVCL-Ids_2カーブと、FG=HIGHで示した
CL-Ids_2カーブのいずれかを得ることができる。即ち、FG=LOWでは、V
CL=0VにてIds_2が小さいため、データ0となる。また、FG=HIGHでは、
CL=0VにてIds_2が大きいため、データ1となる。このようにして、データを
記憶することができる。
ここで、トランジスタTr_1にトランジスタ3340を適用することにより、トランジ
スタTr_1のオフ電流を極めて小さくすることができるため、図11(B)に示すフロ
ーティングゲートFGに蓄積された電荷がトランジスタTr_1を通して意図せずにリー
クすることを抑制できる。そのため、長期間に渡ってデータを保持することができる。ま
た、トランジスタTr_1の電界効果移動度が高いため、メモリセルを高速動作させるこ
とができる。
以上のように、本発明の一態様に係るトランジスタを適用することによって、信頼性が高
く、消費電力の小さく、かつ高速動作が可能な半導体装置を得ることができる。
本実施の形態は、他の実施の形態と組み合わせて用いても構わない。
(実施の形態4)
実施の形態1で示したトランジスタ、および実施の形態3で示した半導体装置を少なくと
も一部に用いてCPU(Central Processing Unit)を構成する
ことができる。
図12(A)は、CPUの具体的な構成を示すブロック図である。図12(A)に示すC
PUは、基板1190上に、演算回路(ALU:Arithmetic logic u
nit)1191、ALUコントローラ1192、インストラクションデコーダ1193
、インタラプトコントローラ1194、タイミングコントローラ1195、レジスタ11
96、レジスタコントローラ1197、バスインターフェース(Bus I/F)119
8、書き換え可能なROM1199、およびROMインターフェース(ROM I/F)
1189を有している。基板1190は、半導体基板、SOI基板、ガラス基板などを用
いる。ROM1199およびROMインターフェース1189は、別チップに設けてもよ
い。もちろん、図12(A)に示すCPUは、その構成を簡略化して示した一例にすぎず
、実際のCPUはその用途によって多種多様な構成を有している。
バスインターフェース1198を介してCPUに入力された命令は、インストラクション
デコーダ1193に入力され、デコードされた後、ALUコントローラ1192、インタ
ラプトコントローラ1194、レジスタコントローラ1197、タイミングコントローラ
1195に入力される。
ALUコントローラ1192、インタラプトコントローラ1194、レジスタコントロー
ラ1197、タイミングコントローラ1195は、デコードされた命令に基づき、各種制
御を行う。具体的にALUコントローラ1192は、ALU1191の動作を制御するた
めの信号を生成する。また、インタラプトコントローラ1194は、CPUのプログラム
実行中に、外部の入出力装置や、周辺回路からの割り込み要求を、その優先度やマスク状
態から判断し、処理する。レジスタコントローラ1197は、レジスタ1196のアドレ
スを生成し、CPUの状態に応じてレジスタ1196の読み出しや書き込みを行う。
また、タイミングコントローラ1195は、ALU1191、ALUコントローラ119
2、インストラクションデコーダ1193、インタラプトコントローラ1194、および
レジスタコントローラ1197の動作のタイミングを制御する信号を生成する。例えばタ
イミングコントローラ1195は、基準クロック信号CLK1を元に、内部クロック信号
CLK2を生成する内部クロック生成部を備えており、クロック信号CLK2を上記各種
回路に供給する。
図12(A)に示すCPUでは、レジスタ1196に、実施の形態3の半導体装置が設け
られている。
図12(A)に示すCPUにおいて、レジスタコントローラ1197は、ALU1191
からの指示に従い、レジスタ1196における保持動作の選択を行う。即ち、レジスタ1
196が有する半導体装置において、位相反転素子によるデータの保持を行うか、キャパ
シタによるデータの保持を行うか、を選択する。位相反転素子によるデータの保持を行う
場合、レジスタ1196内の半導体装置への電源電圧の供給が行われる。キャパシタによ
るデータの保持を行う場合、キャパシタへのデータの書き換えが行われ、レジスタ119
6内の半導体装置への電源電圧の供給を停止することができる。
電源停止に関しては、図12(B)または図12(C)に示すように、半導体装置群と、
電源電位VDDまたは電源電位VSSの与えられているノード間に、スイッチング素子を
設けることにより行うことができる。以下に図12(B)および図12(C)の回路の説
明を行う。
図12(B)および図12(C)では、半導体装置への電源電位の供給を制御するスイッ
チング素子に、実施の形態1で示したオフ電流の極めて小さいトランジスタを含む記憶回
路の構成の一例を示す。
図12(B)に示す記憶装置は、スイッチング素子1141と、半導体装置1142を複
数有する半導体装置群1143とを有している。具体的に、それぞれの半導体装置114
2には、実施の形態3に示す半導体装置を用いることができる。半導体装置群1143が
有するそれぞれの半導体装置1142には、スイッチング素子1141を介して、ハイレ
ベルの電源電位VDDが供給されている。さらに、半導体装置群1143が有するそれぞ
れの半導体装置1142には、信号INの電位と、ローレベルの電源電位VSSの電位が
与えられている。
図12(B)では、スイッチング素子1141として、実施の形態1で示したトランジス
タを用いることができる。該トランジスタは、そのゲートに与えられる信号SigAによ
りスイッチングが制御される。
なお、図12(B)では、スイッチング素子1141がトランジスタを一つだけ有する構
成を示しているが、これに限定されず、トランジスタを複数有していてもよい。スイッチ
ング素子1141が、スイッチング素子として機能するトランジスタを複数有している場
合、上記複数のトランジスタは並列に接続されていてもよいし、直列に接続されていても
よいし、直列と並列が組み合わされて接続されていてもよい。
また、図12(C)には、半導体装置群1143が有するそれぞれの半導体装置1142
に、スイッチング素子1141を介して、ローレベルの電源電位VSSが供給されている
、記憶装置の一例を示す。スイッチング素子1141により、半導体装置群1143が有
するそれぞれの半導体装置1142への、ローレベルの電源電位VSSの供給を制御する
ことができる。
半導体装置群と、電源電位VDDまたは電源電位VSSの与えられているノード間に、ス
イッチング素子を設け、一時的にCPUの動作を停止し、電源電圧の供給を停止した場合
においてもデータを保持することが可能であり、消費電力の低減を行うことができる。例
えば、パーソナルコンピュータのユーザーが、キーボードなどの入力装置への情報の入力
を停止している間でも、CPUの動作を停止することができ、それにより消費電力を低減
することができる。
また、実施の形態1で示したトランジスタ、および実施の形態3で示した半導体装置を用
いることで、低消費電力で高速動作が可能なCPUを得ることができる。
ここでは、CPUを例に挙げて説明したが、DSP(Digital Signal P
rocessor)、カスタムLSI、FPGA(Field Programmabl
e Gate Array)などのLSIにも応用可能である。
本実施の形態は、他の実施の形態と組み合わせて用いても構わない。
(実施の形態5)
本実施の形態では、実施の形態1乃至実施の形態4を適用することが可能な電子機器の例
について説明する。
図13(A)は携帯情報端末である。携帯情報端末は、筐体4300と、ボタン4301
と、マイクロフォン4302と、表示部4303と、スピーカ4304と、カメラ430
5と、を具備し、携帯型電話機としての機能を有する。
図13(B)は、ディスプレイである。ディスプレイは、筐体4310と、表示部431
1と、を具備する。
図13(C)は、デジタルスチルカメラである。デジタルスチルカメラは、筐体4320
と、ボタン4321と、マイクロフォン4322と、表示部4323と、を具備する。
本発明の一態様に係るトランジスタを用いることで、消費電力が小さく、品質の良好な電
子機器を得ることができる。
本実施の形態は、他の実施の形態と適宜組み合わせて用いることができる。
本実施例では、本発明の一態様を適用したスパッタリング装置の成膜室の圧力およびリー
クレートを示す。
成膜室は、容積が1.40mであり、ターボ分子ポンプおよびクライオトラップが並列
して設けてある。なお、補助ポンプとして粗引き用真空ポンプも設けられている。
成膜室は、大気開放後、ターボ分子ポンプを用いて6時間排気した。
次に、成膜室の全圧力が5×10-4Paとなったところで、クライオトラップを起動し
た。その後、チャンバーベークを400℃で12時間行った。
次に、成膜室において、ダミー成膜を膜が10μm堆積するまで(積算電力が50kWh
となるまで)行った。なお、ダミー成膜は、基板温度を250℃、成膜圧力を0.3Pa
、成膜電力を9kW(AC)、成膜ガスとしてアルゴンを50sccmおよび酸素を50
sccm、ターゲット-基板間距離を150mmとして920s/枚行った。また、ダミ
ー成膜にはIn:Ga:Zn=1:1:1[原子数比]であるIn-Ga-Zn-Oター
ゲットを用いた。
このようにして十分に不純物を除去した成膜室において、全圧力は2.16×10-5
a、m/z=2であるガスの分圧は8.63×10-6Pa、m/z=18であるガスの
分圧は8.43×10-6Pa、m/z=28であるガスの分圧は1.66×10-5
a、m/z=40(アルゴン原子など)であるガスの分圧は3.87×10-7Paおよ
びm/z=44であるガスの分圧は5.33×10-6Paであった。
図29は成膜室の全圧力および各ガスの分圧である。白丸印を全圧力、黒丸印をm/z=
2であるガスの分圧、白三角印をm/z=18であるガスの分圧、黒三角印をm/z=2
8であるガスの分圧、白四角印をm/z=40であるガスの分圧、黒四角印をm/z=4
4であるガスの分圧としている。なお、図29には、成膜室の各圧力と真空ポンプ排気を
止めてからの時間との関係を示す。なお、各圧力は株式会社アルバック製四重極形質量分
析計(Q-massともいう。)Qulee CGM-051を用いて測定した。
こうして得られた各圧力からリークレートを見積もると、成膜室全体は9.84×10
Pa・m/s、m/z=2であるガスは3.24×10-6Pa・m/s、m/z
=18であるガスは4.46×10-9Pa・m/s、m/z=28であるガスは7.
74×10-6Pa・m/s、m/z=40であるガスは8.72×10-8Pa・m
/s、m/z=44であるガスは7.89×10-7Pa・m/sであった。
なお、リークレートは、前述の成膜室の各圧力と真空ポンプ排気を止めてからの時間との
関係から算出した。具体的には、真空ポンプ排気を止めてから1分のときの各圧力と15
分のときの各圧力との差を時間で割り、成膜室の容積を掛けた値をリークレートとした。
本実施例では、実施例1で示したスパッタリング装置の成膜室に対して、さらに成膜室に
存在する不純物を除去するために、加熱した希ガスなどの不活性ガスを供給することで成
膜室内の圧力を高め、一定時間経過後に再び成膜室を排気する処理を行った例を示す。
具体的には、成膜室に、圧力が20Paとなるように温度が70℃であるアルゴンガスを
1時間に渡って供給した後、真空ポンプ排気を10分間行った。ここでは、この処理を1
0回繰り返し行った。
このようにしてさらに不純物を除去した成膜室において、全圧力は1.34×10-5
a、m/z=2であるガスの分圧は7.58×10-6Pa、m/z=18であるガスの
分圧は5.79×10-6Pa、m/z=28であるガスの分圧は8.40×10-6
a、m/z=40であるガスの分圧は1×10-7Pa以下(測定下限以下)およびm/
z=44であるガスの分圧は1×10-7Pa以下(測定下限以下)であった。
図37は、成膜室の全圧力と真空ポンプ排気を止めてからの時間との関係である。なお、
各圧力は株式会社アルバック製四重極形質量分析計Qulee CGM-051を用いて
測定した。なお、測定子として株式会社アルバック製測定子M-11を用いた。
こうして得られた全圧力からリークレートを見積もると成膜室全体は6.94×10-6
Pa・m/s、m/z=2であるガスは3.13×10-6Pa・m/s、m/z=
18であるガスは3.20×10-9Pa・m/s、m/z=28であるガスは3.1
2×10-6Pa・m/s、m/z=40であるガスは7.27×10-8Pa・m
/s、m/z=44であるガスは3.20×10-7Pa・m/sであった。
なお、リークレートは、成膜室の各圧力と真空ポンプ排気を止めてからの時間との関係か
ら算出した。具体的には、真空ポンプ排気を止めてから1分のときの全圧力と15分のと
きの全圧力との差を時間で割り、成膜室の容積を掛けた値をリークレートとした。
表1に実施例1と実施例2の各圧力および各リークレートの比較を示す。
Figure 0007026749000008
以上に示すように、加熱したアルゴンガスを供給することで成膜室内の圧力を高め、一定
時間経過後に再び成膜室を排気する処理を行うことで、成膜室に存在する不純物を実施例
1と比べてさらに低減することができた。結果、不純物の放出が低減され、成膜室の各圧
力および各リークレートが低減されたことがわかる。
本実施例では、実施例1で示したスパッタリング装置の成膜室を用いて成膜した試料に対
しTDS分析、SIMSおよびXRD分析を行った。
試料は、ガラス基板上にIn-Ga-Zn-O膜を100nmの厚さで成膜することで作
製した。
In-Ga-Zn-O膜の成膜条件を以下に示す。
基板温度を250℃、成膜圧力を0.3Pa、成膜電力を9kW(AC)、成膜ガスとし
てアルゴンを50sccmおよび酸素を50sccm、ターゲット-基板間距離を150
mmとした。また、In:Ga:Zn=1:1:1[原子数比]であるIn-Ga-Zn
-Oターゲットを用いた。
まずはTDS分析を行った。
なお、TDS分析には、電子科学株式会社製の昇温脱離分析装置EMD-WA1000S
/Wを用いた。
図32に試料のTDS分析結果を示す。ここで、図32(A)はm/z=18であるガス
のイオン強度、図32(B)はm/z=28であるガスのイオン強度、図32(C)はm
/z=44であるガスのイオン強度である。なお、図32において、実線が加熱処理なし
の場合のイオン強度、点線が成膜後に窒素ガス雰囲気にて350℃の温度で1時間の加熱
処理を行い、次に酸化性雰囲気(窒素ガスが80体積%、酸素ガスが20体積%)にて1
時間の加熱処理を行った場合のイオン強度を示す。
得られたイオン強度より、In-Ga-Zn-O膜は、成膜後に加熱処理を行うことでm
/z=18であるガス、m/z=28であるガスおよびm/z=44であるガスの放出量
が低減することがわかる。
次に、試料のSIMSを行った。
なお、SIMSには、CAMECA社製IMS 7fRを用いた。
図33にSIMSによる水素のデプスプロファイルを示す。
図34にSIMSによる炭素のデプスプロファイルを示す。
図35にSIMSによる窒素のデプスプロファイルを示す。
なお、図33乃至図35において、実線が加熱処理なしの場合のデプスプロファイル、点
線が成膜後に窒素ガス雰囲気にて450℃の温度で1時間の加熱処理を行い、次に酸化性
雰囲気(窒素が80体積%、酸素が20体積%)にて1時間の加熱処理を行った場合のデ
プスプロファイルを示す。
得られたデプスプロファイルより、In-Ga-Zn-O膜は、成膜後に加熱処理を行う
ことで水素、炭素および窒素の濃度が低減することがわかる。
次に、試料のXRD分析を行った。
なお、XRD分析には、Bruker AXS社製X線回折装置D8 ADVANCEを
用い、Out-of-Plane法で測定した。
図36にIn-Ga-Zn-O膜のXRD結果を示す。
なお、図36において、実線が加熱処理なしの場合のXRD結果、点線が成膜後に窒素ガ
ス雰囲気にて450℃の温度で1時間の加熱処理を行い、次に酸化性雰囲気(窒素が80
体積%、酸素が20体積%)にて1時間の加熱処理を行った場合のXRD結果を示す。
図36において、いずれの試料も複数の結晶性ピークを有することがわかる。また、結晶
性ピークの強度は、成膜後に加熱処理を行うことで強まることがわかる。
実施例1に示したスパッタリング装置の成膜室を用いて成膜したIn-Ga-Zn-O膜
は、不純物濃度が低く、結晶領域を有することがわかる。
10 成膜室
10a 成膜室
10b 成膜室
10c 成膜室
11 基板供給室
12a ロードロック室
12b ロードロック室
13 搬送室
14 カセットポート
15 基板加熱室
20a 成膜室
20b 成膜室
22a ロードロック室
22b ロードロック室
25 基板加熱室
32 ターゲット
34 ターゲットホルダ
42 基板ホルダ
44 基板ヒータ
46 シャッター軸
48 シャッター板
50 RF電源
52 整合器
54 精製機
55 マスフローコントローラ
56 ガス供給源
57 ガス加熱機構
58 真空ポンプ
59 真空ポンプ
68 対向電極
100 基板
102 下地絶縁膜
104 ゲート電極
106 酸化物半導体膜
112 ゲート絶縁膜
116 一対の電極
204 ゲート電極
206 酸化物半導体膜
212 ゲート絶縁膜
216 一対の電極
304 ゲート電極
306 酸化物半導体膜
312 ゲート絶縁膜
316 一対の電極
318 保護絶縁膜
406 酸化物半導体膜
416 一対の電極
418 保護絶縁膜
502 下地絶縁膜
504 ゲート電極
506 酸化物半導体膜
506a 高抵抗領域
506b 低抵抗領域
507 酸化物半導体膜
507a 高抵抗領域
507b 低抵抗領域
512 ゲート絶縁膜
516 一対の電極
518 保護絶縁膜
520 保護膜
522 配線
524 側壁絶縁膜
602 下地絶縁膜
604 ゲート電極
606 酸化物半導体膜
606a 高抵抗領域
606b 低抵抗領域
612 ゲート絶縁膜
616 一対の電極
618 保護絶縁膜
622 配線
700 基板
702 下地絶縁膜
704 ゲート電極
706 酸化物半導体膜
712 ゲート絶縁膜
716 一対の電極
718 層間絶縁膜
722 配線
728 保護絶縁膜
1141 スイッチング素子
1142 半導体装置
1143 半導体装置群
1189 ROMインターフェース
1190 基板
1191 ALU
1192 ALUコントローラ
1193 インストラクションデコーダ
1194 インタラプトコントローラ
1195 タイミングコントローラ
1196 レジスタ
1197 レジスタコントローラ
1198 バスインターフェース
1199 ROM
2200 画素
2210 液晶素子
2220 キャパシタ
2230 トランジスタ
3100 基板
3102 下地絶縁膜
3104 ゲート電極
3106 酸化物半導体膜
3106a 高抵抗領域
3106b 低抵抗領域
3112 ゲート絶縁膜
3116 一対の電極
3118 層間絶縁膜
3120 保護膜
3122 配線
3124 側壁絶縁膜
3326 電極
3328 層間絶縁膜
3330 キャパシタ
3340 トランジスタ
3350 トランジスタ
3382 下地絶縁膜
3384 半導体膜
3384a 抵抗領域
3384b 抵抗領域
3384c 抵抗領域
3386 ゲート絶縁膜
3392 ゲート電極
3394 側壁絶縁膜
3396 層間絶縁膜
4300 筐体
4301 ボタン
4302 マイクロフォン
4303 表示部
4304 スピーカ
4305 カメラ
4310 筐体
4311 表示部
4320 筐体
4321 ボタン
4322 マイクロフォン
4323 表示部

Claims (4)

  1. トランジスタを有する半導体装置であって、
    酸化物半導体膜と、
    前記酸化物半導体膜の下方の第1の導電層と、
    前記酸化物半導体膜の上方に設けられ、ゲート電極として機能する第2の導電層と、
    前記酸化物半導体膜の上方に設けられ、前記酸化物半導体膜及び前記第1の導電層と電気的に接続する第3の導電層と、を有し、
    前記酸化物半導体膜中の窒素濃度は、二次イオン質量分析において5×1019atoms/cm未満であり、
    前記酸化物半導体膜中の炭素濃度は、二次イオン質量分析において5×1019atoms/cm未満である、半導体装置。
  2. トランジスタを有する半導体装置であって、
    In、Ga、及びZnを有する酸化物半導体膜と、
    前記酸化物半導体膜の下方の第1の導電層と、
    前記酸化物半導体膜の上方に設けられ、ゲート電極として機能する第2の導電層と、
    前記酸化物半導体膜の上方に設けられ、前記酸化物半導体膜及び前記第1の導電層と電気的に接続する第3の導電層と、を有し、
    前記酸化物半導体膜中の窒素濃度は、二次イオン質量分析において5×1019atoms/cm未満であり、
    前記酸化物半導体膜中の炭素濃度は、二次イオン質量分析において5×1019atoms/cm未満である、半導体装置。
  3. トランジスタを有する半導体装置であって、
    酸化物半導体膜と、
    前記酸化物半導体膜の下方の第1の導電層と、
    前記酸化物半導体膜の上方に設けられ、ゲート電極として機能する第2の導電層と、
    前記酸化物半導体膜の上方に設けられ、前記酸化物半導体膜及び前記第1の導電層と電気的に接続する第3の導電層と、を有し、
    前記トランジスタのチャネル長方向における断面視において、前記第1の導電層は、前記酸化物半導体膜の端部を越えて延在した領域を有し、
    前記酸化物半導体膜の前記第2の導電層と重なる領域は、上面が第1の酸化珪素膜に接し、且つ下面が第2の酸化珪素膜に接し、
    前記酸化物半導体膜中の窒素濃度は、二次イオン質量分析において5×10 19 atoms/cm 未満であり、
    前記酸化物半導体膜中の炭素濃度は、二次イオン質量分析において5×10 19 atoms/cm 未満である、半導体装置。
  4. トランジスタを有する半導体装置であって、
    In、Ga、及びZnを有する酸化物半導体膜と、
    前記酸化物半導体膜の下方の第1の導電層と、
    前記酸化物半導体膜の上方に設けられ、ゲート電極として機能する第2の導電層と、
    前記酸化物半導体膜の上方に設けられ、前記酸化物半導体膜及び前記第1の導電層と電気的に接続する第3の導電層と、を有し、
    前記トランジスタのチャネル長方向における断面視において、前記第1の導電層は、前記酸化物半導体膜の端部を越えて延在した領域を有し、
    前記酸化物半導体膜の前記第2の導電層と重なる領域は、上面が第1の酸化珪素膜に接し、且つ下面が第2の酸化珪素膜に接し、
    前記酸化物半導体膜中の窒素濃度は、二次イオン質量分析において5×10 19 atoms/cm 未満であり、
    前記酸化物半導体膜中の炭素濃度は、二次イオン質量分析において5×10 19 atoms/cm 未満である、半導体装置。
JP2020171214A 2011-05-25 2020-10-09 半導体装置 Active JP7026749B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2022021046A JP2022069454A (ja) 2011-05-25 2022-02-15 半導体装置
JP2023142002A JP7525710B2 (ja) 2011-05-25 2023-09-01 半導体装置
JP2023141983A JP2023164492A (ja) 2011-05-25 2023-09-01 記憶装置
JP2023141915A JP7522282B2 (ja) 2011-05-25 2023-09-01 半導体装置

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2011117354 2011-05-25
JP2011117354 2011-05-25
JP2011147189 2011-07-01
JP2011147189 2011-07-01

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2020079615A Division JP6778347B2 (ja) 2011-05-25 2020-04-28 半導体装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2022021046A Division JP2022069454A (ja) 2011-05-25 2022-02-15 半導体装置

Publications (2)

Publication Number Publication Date
JP2021036586A JP2021036586A (ja) 2021-03-04
JP7026749B2 true JP7026749B2 (ja) 2022-02-28

Family

ID=47218635

Family Applications (9)

Application Number Title Priority Date Filing Date
JP2012118112A Withdrawn JP2013033934A (ja) 2011-05-25 2012-05-24 酸化物半導体膜の成膜方法、半導体装置および半導体装置の作製方法
JP2017086994A Active JP6466505B2 (ja) 2011-05-25 2017-04-26 半導体装置の作製方法
JP2019002106A Active JP6698890B2 (ja) 2011-05-25 2019-01-09 半導体装置及びその作製方法
JP2020079615A Active JP6778347B2 (ja) 2011-05-25 2020-04-28 半導体装置
JP2020171214A Active JP7026749B2 (ja) 2011-05-25 2020-10-09 半導体装置
JP2022021046A Withdrawn JP2022069454A (ja) 2011-05-25 2022-02-15 半導体装置
JP2023141915A Active JP7522282B2 (ja) 2011-05-25 2023-09-01 半導体装置
JP2023141983A Pending JP2023164492A (ja) 2011-05-25 2023-09-01 記憶装置
JP2023142002A Active JP7525710B2 (ja) 2011-05-25 2023-09-01 半導体装置

Family Applications Before (4)

Application Number Title Priority Date Filing Date
JP2012118112A Withdrawn JP2013033934A (ja) 2011-05-25 2012-05-24 酸化物半導体膜の成膜方法、半導体装置および半導体装置の作製方法
JP2017086994A Active JP6466505B2 (ja) 2011-05-25 2017-04-26 半導体装置の作製方法
JP2019002106A Active JP6698890B2 (ja) 2011-05-25 2019-01-09 半導体装置及びその作製方法
JP2020079615A Active JP6778347B2 (ja) 2011-05-25 2020-04-28 半導体装置

Family Applications After (4)

Application Number Title Priority Date Filing Date
JP2022021046A Withdrawn JP2022069454A (ja) 2011-05-25 2022-02-15 半導体装置
JP2023141915A Active JP7522282B2 (ja) 2011-05-25 2023-09-01 半導体装置
JP2023141983A Pending JP2023164492A (ja) 2011-05-25 2023-09-01 記憶装置
JP2023142002A Active JP7525710B2 (ja) 2011-05-25 2023-09-01 半導体装置

Country Status (4)

Country Link
US (6) US20120298998A1 (ja)
JP (9) JP2013033934A (ja)
KR (7) KR102076951B1 (ja)
TW (2) TWI581337B (ja)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5933895B2 (ja) * 2011-11-10 2016-06-15 株式会社半導体エネルギー研究所 半導体装置および半導体装置の作製方法
TWI607510B (zh) 2012-12-28 2017-12-01 半導體能源研究所股份有限公司 半導體裝置及半導體裝置的製造方法
KR102639256B1 (ko) * 2012-12-28 2024-02-21 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 및 반도체 장치의 제작 방법
US9365921B2 (en) 2013-06-28 2016-06-14 Semiconductor Energy Laboratory Co., Ltd. Method for fabricating light-emitting element using chamber with mass spectrometer
US9299855B2 (en) * 2013-08-09 2016-03-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having dual gate insulating layers
US9443987B2 (en) * 2013-08-23 2016-09-13 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR102270823B1 (ko) * 2013-10-22 2021-06-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치와 그 제작 방법
JP6180908B2 (ja) * 2013-12-06 2017-08-16 富士フイルム株式会社 金属酸化物半導体膜、薄膜トランジスタ、表示装置、イメージセンサ及びx線センサ
JP6178733B2 (ja) * 2014-01-29 2017-08-09 出光興産株式会社 積層構造、その製造方法及び薄膜トランジスタ
WO2015132697A1 (en) * 2014-03-07 2015-09-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR20150126272A (ko) * 2014-05-02 2015-11-11 가부시키가이샤 한도오따이 에네루기 켄큐쇼 산화물의 제작 방법
US10192995B2 (en) * 2015-04-28 2019-01-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
JP2017120903A (ja) 2015-12-29 2017-07-06 株式会社半導体エネルギー研究所 発光素子、表示装置、電子機器、及び照明装置
US10586495B2 (en) 2016-07-22 2020-03-10 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device
US10205008B2 (en) * 2016-08-03 2019-02-12 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
US11342447B2 (en) * 2018-11-30 2022-05-24 Ricoh Company, Ltd. Sputtering target for insulating oxide film, method for forming insulating oxide film, and method for producing field-effect transistor
JP2022097013A (ja) * 2020-12-18 2022-06-30 日新電機株式会社 酸化物半導体の成膜方法及び薄膜トランジスタの製造方法
US12101966B2 (en) 2022-04-28 2024-09-24 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000206566A (ja) 1999-01-18 2000-07-28 Toshiba Corp 薄膜半導体装置
JP2000286423A (ja) 1998-05-26 2000-10-13 Matsushita Electric Ind Co Ltd 薄膜トランジスタ及びその製造方法
JP2006287084A (ja) 2005-04-04 2006-10-19 Rohm Co Ltd 薄膜トランジスタ素子およびその製造方法
JP2010027194A (ja) 2008-06-17 2010-02-04 Semiconductor Energy Lab Co Ltd 駆動回路、表示装置、及び電子機器
JP2010226097A (ja) 2009-02-25 2010-10-07 Semiconductor Energy Lab Co Ltd 半導体装置及びその作製方法
JP2011049448A (ja) 2009-08-28 2011-03-10 Mitsubishi Chemicals Corp 酸化亜鉛系基板及び酸化亜鉛系基板の製造方法
WO2011040028A1 (ja) 2009-09-30 2011-04-07 出光興産株式会社 In-Ga-Zn-O系酸化物焼結体
US20110111558A1 (en) 2009-11-06 2011-05-12 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor element and semiconductor device, and deposition apparatus
JP2010166030A5 (ja) 2009-11-30 2013-01-10

Family Cites Families (175)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH03250622A (ja) * 1990-02-28 1991-11-08 Canon Inc 半導体薄膜の形成方法
JPH0824104B2 (ja) * 1991-03-18 1996-03-06 株式会社半導体エネルギー研究所 半導体材料およびその作製方法
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
JPH064919A (ja) * 1992-06-24 1994-01-14 Canon Inc 光磁気記録媒体の製造方法
JP3298974B2 (ja) 1993-03-23 2002-07-08 電子科学株式会社 昇温脱離ガス分析装置
JPH06326272A (ja) 1993-05-13 1994-11-25 Fujitsu Ltd 半導体記憶装置
EP0632144B1 (en) 1993-06-30 1999-09-08 Applied Materials, Inc. Method of purging and pumping vacuum chamber to ultra-high vacuum
EP0741909A4 (en) 1994-01-27 1998-01-07 Insync Systems Inc METHODS TO IMPROVE SEMICONDUCTOR PRODUCTION
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
JPH11505377A (ja) 1995-08-03 1999-05-18 フィリップス エレクトロニクス ネムローゼ フェンノートシャップ 半導体装置
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JPH097969A (ja) * 1996-07-12 1997-01-10 Hitachi Ltd 微細孔への金属穴埋め方法
US6331476B1 (en) 1998-05-26 2001-12-18 Mausushita Electric Industrial Co., Ltd. Thin film transistor and producing method thereof
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
JP2001053164A (ja) 1999-08-04 2001-02-23 Sony Corp 半導体記憶装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP2001284592A (ja) 2000-03-29 2001-10-12 Sony Corp 薄膜半導体装置及びその駆動方法
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP2002285333A (ja) 2001-03-26 2002-10-03 Hitachi Ltd 半導体装置の製造方法
JP2002368226A (ja) 2001-06-11 2002-12-20 Sharp Corp 半導体装置、半導体記憶装置及びその製造方法、並びに携帯情報機器
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
US7061014B2 (en) 2001-11-05 2006-06-13 Japan Science And Technology Agency Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP2003188183A (ja) * 2001-12-20 2003-07-04 Fujitsu Display Technologies Corp 薄膜トランジスタ装置、その製造方法及び液晶表示装置
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
CN1445821A (zh) 2002-03-15 2003-10-01 三洋电机株式会社 ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
JP3989761B2 (ja) * 2002-04-09 2007-10-10 株式会社半導体エネルギー研究所 半導体表示装置
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
US6982897B2 (en) 2003-10-07 2006-01-03 International Business Machines Corporation Nondestructive read, two-switch, single-charge-storage device RAM devices
US20050130449A1 (en) * 2003-12-15 2005-06-16 Ping Chuang Method of forming an oxide layer using a mixture of a supercritical state fluid and an oxidizing agent
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
CN102354658B (zh) 2004-03-12 2015-04-01 独立行政法人科学技术振兴机构 薄膜晶体管的制造方法
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP4595702B2 (ja) 2004-07-15 2010-12-08 東京エレクトロン株式会社 成膜方法、成膜装置及び記憶媒体
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
EP1810335B1 (en) 2004-11-10 2020-05-27 Canon Kabushiki Kaisha Light-emitting device
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
RU2358355C2 (ru) 2004-11-10 2009-06-10 Кэнон Кабусики Кайся Полевой транзистор
EP1812969B1 (en) 2004-11-10 2015-05-06 Canon Kabushiki Kaisha Field effect transistor comprising an amorphous oxide
JP5126729B2 (ja) 2004-11-10 2013-01-23 キヤノン株式会社 画像表示装置
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI505473B (zh) 2005-01-28 2015-10-21 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
TWI569441B (zh) 2005-01-28 2017-02-01 半導體能源研究所股份有限公司 半導體裝置,電子裝置,和半導體裝置的製造方法
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) * 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
JP2006253380A (ja) 2005-03-10 2006-09-21 Seiko Epson Corp 有機強誘電体メモリ及びその製造方法
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
US7544967B2 (en) 2005-03-28 2009-06-09 Massachusetts Institute Of Technology Low voltage flexible organic/transparent transistor for selective gas sensing, photodetecting and CMOS device applications
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
KR100663360B1 (ko) * 2005-04-20 2007-01-02 삼성전자주식회사 박막 트랜지스터를 갖는 반도체 소자들 및 그 제조방법들
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
US7314838B2 (en) 2005-07-21 2008-01-01 Taiwan Semiconductor Manufacturing Co., Ltd. Method for forming a high density dielectric film by chemical vapor deposition
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP4560502B2 (ja) 2005-09-06 2010-10-13 キヤノン株式会社 電界効果型トランジスタ
JP5078246B2 (ja) 2005-09-29 2012-11-21 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
EP1998374A3 (en) 2005-09-29 2012-01-18 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method thereof
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
KR101117948B1 (ko) 2005-11-15 2012-02-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 디스플레이 장치 제조 방법
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP5360789B2 (ja) 2006-07-06 2013-12-04 独立行政法人産業技術総合研究所 p型酸化亜鉛薄膜及びその作製方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
JP5201841B2 (ja) 2007-01-25 2013-06-05 株式会社半導体エネルギー研究所 表示装置の作製方法
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
US8274078B2 (en) 2007-04-25 2012-09-25 Canon Kabushiki Kaisha Metal oxynitride semiconductor containing zinc
US8031441B2 (en) * 2007-05-11 2011-10-04 Headway Technologies, Inc. CPP device with an enhanced dR/R ratio
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
JP2009141221A (ja) * 2007-12-07 2009-06-25 Sony Corp ZnO半導体膜の製造方法、ZnO半導体膜及びこれを用いた半導体装置
JPWO2009075281A1 (ja) 2007-12-13 2011-04-28 出光興産株式会社 酸化物半導体を用いた電界効果型トランジスタ及びその製造方法
JP5215158B2 (ja) 2007-12-17 2013-06-19 富士フイルム株式会社 無機結晶性配向膜及びその製造方法、半導体デバイス
KR101516034B1 (ko) 2007-12-25 2015-05-04 이데미쓰 고산 가부시키가이샤 산화물 반도체 전계효과형 트랜지스터 및 그의 제조 방법
JP2009206508A (ja) * 2008-01-31 2009-09-10 Canon Inc 薄膜トランジスタ及び表示装置
JP2010045263A (ja) * 2008-08-15 2010-02-25 Idemitsu Kosan Co Ltd 酸化物半導体、スパッタリングターゲット、及び薄膜トランジスタ
JP5644071B2 (ja) 2008-08-20 2014-12-24 株式会社リコー 電界効果型トランジスタ、表示素子、画像表示装置及びシステム
JP5627071B2 (ja) 2008-09-01 2014-11-19 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
EP2184783B1 (en) 2008-11-07 2012-10-03 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device and method for manufacturing the same
JP2010153802A (ja) 2008-11-20 2010-07-08 Semiconductor Energy Lab Co Ltd 半導体装置及び半導体装置の作製方法
JP5615540B2 (ja) * 2008-12-19 2014-10-29 株式会社半導体エネルギー研究所 半導体装置の作製方法
CN103456794B (zh) 2008-12-19 2016-08-10 株式会社半导体能源研究所 晶体管的制造方法
KR101048965B1 (ko) 2009-01-22 2011-07-12 삼성모바일디스플레이주식회사 유기 전계발광 표시장치
US8367486B2 (en) 2009-02-05 2013-02-05 Semiconductor Energy Laboratory Co., Ltd. Transistor and method for manufacturing the transistor
KR102342672B1 (ko) 2009-03-12 2021-12-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP2010222214A (ja) * 2009-03-25 2010-10-07 Idemitsu Kosan Co Ltd 金属酸化物薄膜及びその製造方法
US9312156B2 (en) * 2009-03-27 2016-04-12 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor
JP5528727B2 (ja) * 2009-06-19 2014-06-25 富士フイルム株式会社 薄膜トランジスタ製造装置、酸化物半導体薄膜の製造方法、薄膜トランジスタの製造方法、酸化物半導体薄膜、薄膜トランジスタ及び発光デバイス
JP4415062B1 (ja) 2009-06-22 2010-02-17 富士フイルム株式会社 薄膜トランジスタ及び薄膜トランジスタの製造方法
JP5663214B2 (ja) 2009-07-03 2015-02-04 株式会社半導体エネルギー研究所 半導体装置の作製方法
KR101139185B1 (ko) * 2009-08-06 2012-04-26 순천향대학교 산학협력단 산화물 반도체 박막의 형성 방법, 산화물 반도체 트렌지스터, 및 산화물 반도체 트렌지스터의 형성 방법
TWI634642B (zh) * 2009-08-07 2018-09-01 半導體能源研究所股份有限公司 半導體裝置和其製造方法
KR101073542B1 (ko) 2009-09-03 2011-10-17 삼성모바일디스플레이주식회사 유기 발광 표시 장치 및 그 제조 방법
EP2544237B1 (en) * 2009-09-16 2017-05-03 Semiconductor Energy Laboratory Co., Ltd. Transistor and display device
KR102054650B1 (ko) 2009-09-24 2019-12-11 가부시키가이샤 한도오따이 에네루기 켄큐쇼 산화물 반도체막 및 반도체 장치
CN102576677B (zh) * 2009-09-24 2015-07-22 株式会社半导体能源研究所 半导体元件及其制造方法
KR20120084751A (ko) 2009-10-05 2012-07-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
KR101623619B1 (ko) * 2009-10-08 2016-05-23 가부시키가이샤 한도오따이 에네루기 켄큐쇼 산화물 반도체층 및 반도체 장치
WO2011052396A1 (en) 2009-10-29 2011-05-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
EP2494601A4 (en) * 2009-10-30 2016-09-07 Semiconductor Energy Lab SEMICONDUCTOR COMPONENT AND MANUFACTURING METHOD THEREFOR
EP2494595A4 (en) 2009-10-30 2015-08-26 Semiconductor Energy Lab SEMICONDUCTOR DEVICE
KR101787353B1 (ko) 2009-11-13 2017-10-19 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
CN102640293B (zh) * 2009-11-27 2015-07-22 株式会社半导体能源研究所 半导体器件
JP5727204B2 (ja) 2009-12-11 2015-06-03 株式会社半導体エネルギー研究所 半導体装置の作製方法
DE112011100841B4 (de) * 2010-03-08 2021-11-25 Semiconductor Energy Laboratory Co., Ltd. Halbleitervorrichtung und verfahren zur herstellung der halbleitervorrichtung
KR101427502B1 (ko) * 2010-09-13 2014-08-07 파나소닉 주식회사 금속 산화물 반도체 제조 방법
JP5975635B2 (ja) 2010-12-28 2016-08-23 株式会社半導体エネルギー研究所 半導体装置
WO2012090799A1 (en) 2010-12-28 2012-07-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US9443984B2 (en) 2010-12-28 2016-09-13 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
WO2012090973A1 (en) 2010-12-28 2012-07-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US8941112B2 (en) 2010-12-28 2015-01-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
KR101981808B1 (ko) 2010-12-28 2019-08-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
US9431400B2 (en) 2011-02-08 2016-08-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor memory device and method for manufacturing the same
US8975680B2 (en) 2011-02-17 2015-03-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor memory device and method manufacturing semiconductor memory device
US8772849B2 (en) * 2011-03-10 2014-07-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor memory device
KR101963457B1 (ko) * 2011-04-29 2019-03-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 기억 장치 및 그 구동 방법
US8946066B2 (en) * 2011-05-11 2015-02-03 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing semiconductor device
JP5912394B2 (ja) * 2011-10-13 2016-04-27 株式会社半導体エネルギー研究所 半導体装置
US8637864B2 (en) * 2011-10-13 2014-01-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing the same

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000286423A (ja) 1998-05-26 2000-10-13 Matsushita Electric Ind Co Ltd 薄膜トランジスタ及びその製造方法
JP2000206566A (ja) 1999-01-18 2000-07-28 Toshiba Corp 薄膜半導体装置
JP2006287084A (ja) 2005-04-04 2006-10-19 Rohm Co Ltd 薄膜トランジスタ素子およびその製造方法
JP2010027194A (ja) 2008-06-17 2010-02-04 Semiconductor Energy Lab Co Ltd 駆動回路、表示装置、及び電子機器
JP2010226097A (ja) 2009-02-25 2010-10-07 Semiconductor Energy Lab Co Ltd 半導体装置及びその作製方法
JP2011049448A (ja) 2009-08-28 2011-03-10 Mitsubishi Chemicals Corp 酸化亜鉛系基板及び酸化亜鉛系基板の製造方法
WO2011040028A1 (ja) 2009-09-30 2011-04-07 出光興産株式会社 In-Ga-Zn-O系酸化物焼結体
US20110111558A1 (en) 2009-11-06 2011-05-12 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor element and semiconductor device, and deposition apparatus
JP2010166030A5 (ja) 2009-11-30 2013-01-10
JP2011091375A5 (ja) 2010-09-15 2013-10-10 酸化物半導体膜

Also Published As

Publication number Publication date
TW201732951A (zh) 2017-09-16
KR20190044047A (ko) 2019-04-29
JP6466505B2 (ja) 2019-02-06
US20120298998A1 (en) 2012-11-29
JP2019068103A (ja) 2019-04-25
JP6698890B2 (ja) 2020-05-27
KR20220100561A (ko) 2022-07-15
JP2022069454A (ja) 2022-05-11
KR20200015670A (ko) 2020-02-12
KR102076951B1 (ko) 2020-02-13
TWI581337B (zh) 2017-05-01
JP2023164492A (ja) 2023-11-10
JP6778347B2 (ja) 2020-10-28
US20230420569A1 (en) 2023-12-28
US20210043453A1 (en) 2021-02-11
KR102419250B1 (ko) 2022-07-11
JP7522282B2 (ja) 2024-07-24
KR20230021044A (ko) 2023-02-13
TWI632619B (zh) 2018-08-11
JP2021036586A (ja) 2021-03-04
KR20230145003A (ko) 2023-10-17
JP2020129686A (ja) 2020-08-27
TW201310545A (zh) 2013-03-01
JP2017143301A (ja) 2017-08-17
US20230420568A1 (en) 2023-12-28
US12062724B2 (en) 2024-08-13
US11489077B2 (en) 2022-11-01
JP2013033934A (ja) 2013-02-14
JP7525710B2 (ja) 2024-07-30
JP2023158047A (ja) 2023-10-26
KR102496112B1 (ko) 2023-02-06
US20230050036A1 (en) 2023-02-16
US20170323789A1 (en) 2017-11-09
JP2023158046A (ja) 2023-10-26
US11967648B2 (en) 2024-04-23
KR20210058790A (ko) 2021-05-24
KR20230145975A (ko) 2023-10-18

Similar Documents

Publication Publication Date Title
JP7026749B2 (ja) 半導体装置
US11959165B2 (en) Semiconductor device comprising oxide semiconductor film
KR20120132394A (ko) 산화물 반도체막의 성막 방법, 반도체 장치 및 반도체 장치의 제작 방법

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20201106

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20201106

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20211021

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20211026

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20211224

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20220118

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20220215

R150 Certificate of patent or registration of utility model

Ref document number: 7026749

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150