JP6105197B2 - 半導体メモリ装置 - Google Patents
半導体メモリ装置 Download PDFInfo
- Publication number
- JP6105197B2 JP6105197B2 JP2011243160A JP2011243160A JP6105197B2 JP 6105197 B2 JP6105197 B2 JP 6105197B2 JP 2011243160 A JP2011243160 A JP 2011243160A JP 2011243160 A JP2011243160 A JP 2011243160A JP 6105197 B2 JP6105197 B2 JP 6105197B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- bit line
- potential
- data
- write
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/403—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration common to a multiplicity of memory cells, i.e. external refresh
- G11C11/405—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration common to a multiplicity of memory cells, i.e. external refresh with three charge-transfer gates, e.g. MOS transistors, per cell
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/24—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using capacitors
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/403—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration common to a multiplicity of memory cells, i.e. external refresh
- G11C11/404—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration common to a multiplicity of memory cells, i.e. external refresh with one charge-transfer gate, e.g. MOS transistor, per cell
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1048—Data bus control circuits, e.g. precharging, presetting, equalising
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Dram (AREA)
- Semiconductor Memories (AREA)
- Thin Film Transistor (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Non-Volatile Memory (AREA)
Description
図1(A)に、本実施の形態のメモリセルを図示する。ここでは、n、mを1以上の自然数とする。図1(A)では、書き込みトランジスタWTr_n_mと読み出しトランジスタRTr_n_mとキャパシタCS_n_mからなるメモリセルが示されている。ここで、書き込みトランジスタWTr_n_mのソースは読み出しトランジスタRTr_n_mのゲートおよびキャパシタCS_n_mの一方の電極に接続されている。
図4に本実施の形態の半導体メモリ装置のメモリセルアレイの一部、図5に本実施の形態の半導体メモリ装置の駆動回路の一部の回路図を示す。また、図9には本実施の形態の半導体メモリ装置の駆動方法の例を示す。
本実施の形態では実施の形態2で示した半導体メモリ装置のレイアウトの例および作製方法の例について図6乃至図8を用いて説明する。図6および図7は作製工程断面図、図8は主要な層における主要な配線等の構造物のレイアウトを示す。なお、図8(A)乃至図8(F)における線分A−Bは同じ位置を示す。また、図8(A)乃至図8(F)中の点線は座標を示し、異なる層の構造物間の位置を参照する際の参考にできる。
公知の半導体加工技術を用いて、シリコン、砒化ガリウム等の単結晶半導体の基板101の一表面に、素子分離絶縁物102を形成する。図6(A)に点線で示す領域101aは上述のとおり、その後、配線として機能する不純物領域104aとなる。
公知の半導体加工技術を用いて、フローティングゲート103、およびP型の不純物領域104を形成する。さらに、第1層間絶縁物105を形成する。なお、不純物領域104の一部(図6(B)中に点線で示す)は配線として機能する不純物領域104aである。配線として機能する不純物領域104aは線分A−Bに直交する方向(すなわち、ワード線111の方向)に延在する。
第1層間絶縁物105を化学機械的研磨(CMP)法等の手段を用いて平坦化する。この平坦化は、フローティングゲート103が露出した状態で停止するとよい。このようにして平坦化された第1層間絶縁物105aを得る。さらに平坦化された第1層間絶縁物105aをエッチングして第1コンタクトホール106を形成する。
層間配線107と埋め込み絶縁物108を形成する。埋め込み絶縁物108の作製方法は、第1層間絶縁物の作製方法を参照すればよく、層間配線107の表面が露出するように平坦化処理するとよい。また、埋め込み絶縁物108としては、酸化シリコンを用いることが好ましく、埋め込み絶縁物108の厚さは100nm乃至500nmとし、少なくともその表面から厚さ100nmの領域では水素の濃度が1×1018cm−3未満、好ましくは、1×10−17cm−3未満とするとよい。
酸化物半導体層109とそれを覆うゲート絶縁物110を形成する。酸化物半導体層109に用いる酸化物半導体としては、インジウムが金属元素に占める比率が20原子%以上のものを用いるとよい。また、その厚さは1nm乃至20nm、好ましくは1nm乃至10nm、厚さのばらつきに関しては、厚さの自乗平均平方根(RMS)を0.01nm乃至1nmとするとよい。
ワード線111を形成する。ワード線111の材料としては、タングステン、窒化タングステン、白金、パラジウム、ニッケル、窒化インジウム等のように仕事関数が酸化物半導体の電子親和力より大きい材料を用いるとよい。あるいは、ゲート絶縁物110と接する部分のみをそのような材料としてもよい。
ビット線114を形成する。このようにして、書き込みトランジスタ115、読み出しトランジスタ116、キャパシタ117を作製できる。図7(C)に示されるように、本実施の形態で示したメモリセルにおいては、酸化物半導体層109とワード線111が重なる部分(書き込みトランジスタ115のチャネル部分)のほとんどは、素子分離絶縁物102の上に形成される。
実施の形態1および2では、データの読み出しの際に、書き込みビット線WBL_mあるいはビット線BL_m−1を+0.5Vにプリチャージしたが、本実施の形態では、そのようなプリチャージが不要な駆動方法の例およびそのための駆動回路の例を説明する。プリチャージ操作が不要であるため、消費電力を低減できる。
101a 配線となる領域
102 素子分離絶縁物
103 フローティングゲート
104 不純物領域
104a 配線として機能する不純物領域
105 第1層間絶縁物
105a 平坦化された第1層間絶縁物
106 第1コンタクトホール
107 層間配線
108 埋め込み絶縁物
109 酸化物半導体層
110 ゲート絶縁物
111 ワード線
112 第2層間絶縁物
113 第2コンタクトホール
114 ビット線
115 書き込みトランジスタ
116 読み出しトランジスタ
117 キャパシタ
BL ビット線
CL1 第1プリチャージ制御線
CL2 第2プリチャージ制御線
CS キャパシタ
CTr1 第1プリチャージ用トランジスタ
CTr2 第2プリチャージ用トランジスタ
DATA データ入出力端子
FF フリップフロップ回路
INV インバータ
RBL 読み出しビット線
RTr 読み出しトランジスタ
RWL 読み出しワード線
SL0 データ選択線
SL1 データ選択線
SL2 データ選択線
STr 選択トランジスタ
WBL 書き込みビット線
WL ワード線
WTr 書き込みトランジスタ
WWL 書き込みワード線
Claims (3)
- 第1のビット線と、第2のビット線と、第1のワード線と、第2のワード線と、第1のメモリセルと、第2のメモリセルと、第1の選択トランジスタと、第2の選択トランジスタと、回路と、を有し、
前記第1のメモリセルは、第1の書き込みトランジスタと、第1の読み出しトランジスタと、第1のキャパシタと、を有し、
前記第1の書き込みトランジスタのソース又はドレインの一方は、前記第1の読み出しトランジスタのゲートと、前記第1のキャパシタの一方の電極と、に電気的に接続され、
前記第1の書き込みトランジスタのソース又はドレインの他方は、前記第1のビット線と電気的に接続され、
前記第1の書き込みトランジスタのゲートは、前記第2のワード線と電気的に接続され、
前記第1の読み出しトランジスタのソース又はドレインの一方は、前記第2のビット線と電気的に接続され、
前記第1のキャパシタの他方の電極は、前記第1のワード線と電気的に接続され、
前記第2のメモリセルは、第2の書き込みトランジスタと、第2の読み出しトランジスタと、第2のキャパシタと、を有し、
前記第2の書き込みトランジスタのソース又はドレインの一方は、前記第2の読み出しトランジスタのゲートと、前記第2のキャパシタの一方の電極と、に電気的に接続され、
前記第2の書き込みトランジスタのソース又はドレインの他方は、前記第2のビット線と電気的に接続され、
前記第2の書き込みトランジスタのゲートは、前記第1のワード線と電気的に接続され、
前記第2の読み出しトランジスタのソース又はドレインの一方は、前記第1のビット線と電気的に接続され、
前記第2のキャパシタの他方の電極は、前記第2のワード線と電気的に接続され、
前記回路は、前記第1の選択トランジスタを介して前記回路に入力された前記第1のビット線の電位を反転増幅する機能を有し、
前記第2の選択トランジスタは、前記回路において前記第1のビット線の電位を反転増幅することで生成された電位を前記第2のビット線に与える機能を有し、
前記回路は、前記第2の選択トランジスタを介して前記回路に入力された前記第2のビット線の電位を反転増幅する機能を有し、
前記第1の選択トランジスタは、前記回路において前記第2のビット線の電位を反転増幅することで生成された電位を前記第1のビット線に与える機能を有することを特徴とする半導体メモリ装置。 - 第1のビット線と、第2のビット線と、第1のワード線と、第2のワード線と、第1のメモリセルと、第2のメモリセルと、第1の選択トランジスタと、第2の選択トランジスタと、第1の回路と、第2の回路と、を有し、
前記第1のメモリセルは、第1の書き込みトランジスタと、第1の読み出しトランジスタと、第1のキャパシタと、を有し、
前記第1の書き込みトランジスタのソース又はドレインの一方は、前記第1の読み出しトランジスタのゲートと、前記第1のキャパシタの一方の電極と、に電気的に接続され、
前記第1の書き込みトランジスタのソース又はドレインの他方は、前記第1のビット線と電気的に接続され、
前記第1の書き込みトランジスタのゲートは、前記第2のワード線と電気的に接続され、
前記第1の読み出しトランジスタのソース又はドレインの一方は、前記第2のビット線と電気的に接続され、
前記第1のキャパシタの他方の電極は、前記第1のワード線と電気的に接続され、
前記第2のメモリセルは、第2の書き込みトランジスタと、第2の読み出しトランジスタと、第2のキャパシタと、を有し、
前記第2の書き込みトランジスタのソース又はドレインの一方は、前記第2の読み出しトランジスタのゲートと、前記第2のキャパシタの一方の電極と、に電気的に接続され、
前記第2の書き込みトランジスタのソース又はドレインの他方は、前記第2のビット線と電気的に接続され、
前記第2の書き込みトランジスタのゲートは、前記第1のワード線と電気的に接続され、
前記第2の読み出しトランジスタのソース又はドレインの一方は、前記第1のビット線と電気的に接続され、
前記第2のキャパシタの他方の電極は、前記第2のワード線と電気的に接続され、
前記第1の回路は、前記第1の選択トランジスタを介して前記第1の回路に入力された前記第1のビット線の電位を反転増幅して前記第2のビット線に与える機能を有し、
前記第2の回路は、前記第2の選択トランジスタを介して前記第2の回路に入力された前記第2のビット線の電位を反転増幅して前記第1のビット線に与える機能を有することを特徴とする半導体メモリ装置。 - 請求項1または請求項2において、
前記第1のキャパシタが有する誘電体の誘電率は、前記第1の読み出しトランジスタが有するゲート絶縁物の誘電率より大きいことを特徴とする半導体メモリ装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2011243160A JP6105197B2 (ja) | 2010-11-08 | 2011-11-07 | 半導体メモリ装置 |
Applications Claiming Priority (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2010249435 | 2010-11-08 | ||
| JP2010249435 | 2010-11-08 | ||
| JP2011243160A JP6105197B2 (ja) | 2010-11-08 | 2011-11-07 | 半導体メモリ装置 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2016240089A Division JP6174230B2 (ja) | 2010-11-08 | 2016-12-12 | 半導体メモリ装置 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2012119050A JP2012119050A (ja) | 2012-06-21 |
| JP2012119050A5 JP2012119050A5 (ja) | 2014-12-18 |
| JP6105197B2 true JP6105197B2 (ja) | 2017-03-29 |
Family
ID=46019505
Family Applications (3)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2011243160A Expired - Fee Related JP6105197B2 (ja) | 2010-11-08 | 2011-11-07 | 半導体メモリ装置 |
| JP2016240089A Active JP6174230B2 (ja) | 2010-11-08 | 2016-12-12 | 半導体メモリ装置 |
| JP2017131746A Active JP6324595B2 (ja) | 2010-11-08 | 2017-07-05 | 半導体メモリ装置 |
Family Applications After (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2016240089A Active JP6174230B2 (ja) | 2010-11-08 | 2016-12-12 | 半導体メモリ装置 |
| JP2017131746A Active JP6324595B2 (ja) | 2010-11-08 | 2017-07-05 | 半導体メモリ装置 |
Country Status (3)
| Country | Link |
|---|---|
| US (2) | US8902637B2 (ja) |
| JP (3) | JP6105197B2 (ja) |
| CN (1) | CN102543174B (ja) |
Families Citing this family (24)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI574259B (zh) | 2010-09-29 | 2017-03-11 | 半導體能源研究所股份有限公司 | 半導體記憶體裝置和其驅動方法 |
| JP5588816B2 (ja) * | 2010-10-12 | 2014-09-10 | 株式会社日立製作所 | 半導体記憶装置 |
| JP5890251B2 (ja) * | 2011-06-08 | 2016-03-22 | 株式会社半導体エネルギー研究所 | 通信方法 |
| US9607991B2 (en) | 2013-09-05 | 2017-03-28 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
| JP6423858B2 (ja) * | 2014-03-14 | 2018-11-14 | 株式会社半導体エネルギー研究所 | 半導体装置、電子部品、及び電子機器 |
| JP6308831B2 (ja) * | 2014-03-25 | 2018-04-11 | ルネサスエレクトロニクス株式会社 | 半導体記憶装置 |
| US9589611B2 (en) * | 2015-04-01 | 2017-03-07 | Semiconductor Energy Laboratory Co., Ltd. | Memory device, semiconductor device, and electronic device |
| US10032492B2 (en) | 2016-03-18 | 2018-07-24 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, driver IC, computer and electronic device |
| CN109643570B (zh) * | 2016-08-31 | 2023-11-21 | 美光科技公司 | 包括铁电存储器且用于操作铁电存储器的装置及方法 |
| US10552258B2 (en) | 2016-09-16 | 2020-02-04 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, electronic device, and driving method thereof |
| JP7195068B2 (ja) | 2017-06-26 | 2022-12-23 | 株式会社半導体エネルギー研究所 | 半導体装置、電子機器 |
| JP7234110B2 (ja) | 2017-07-06 | 2023-03-07 | 株式会社半導体エネルギー研究所 | メモリセル及び半導体装置 |
| US10867675B2 (en) | 2017-07-13 | 2020-12-15 | Micron Technology, Inc. | Apparatuses and methods for memory including ferroelectric memory cells and dielectric memory cells |
| US11355504B2 (en) * | 2018-05-31 | 2022-06-07 | Intel Corporation | Anti-ferroelectric capacitor memory cell |
| KR102904092B1 (ko) | 2019-05-17 | 2025-12-24 | 양쯔 메모리 테크놀로지스 씨오., 엘티디. | 정적 랜덤 액세스 메모리가 있는 3차원 메모리 디바이스 |
| WO2020232571A1 (en) | 2019-05-17 | 2020-11-26 | Yangtze Memory Technologies Co., Ltd. | Cache program operation of three-dimensional memory device with static random-access memory |
| WO2020262248A1 (ja) * | 2019-06-28 | 2020-12-30 | 株式会社ソシオネクスト | 半導体記憶装置 |
| US20220328487A1 (en) * | 2019-08-29 | 2022-10-13 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and electronic device |
| DE102020133486B4 (de) * | 2020-05-28 | 2024-08-29 | Taiwan Semiconductor Manufacturing Co. Ltd. | Nichtflüchtiger speicher mit doppelter ansteuerung |
| US11716862B2 (en) * | 2020-05-28 | 2023-08-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Non-volatile memory with dual gated control |
| KR20230054388A (ko) | 2020-08-27 | 2023-04-24 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 그 제작 방법 |
| JP2023090454A (ja) * | 2021-12-17 | 2023-06-29 | キオクシア株式会社 | 記憶装置 |
| CN116234308B (zh) * | 2022-07-07 | 2024-02-20 | 北京超弦存储器研究院 | 存储单元、存储器及其控制方法、电子设备 |
| CN117809707A (zh) * | 2024-01-08 | 2024-04-02 | 北京大学 | 一种基于隧穿场效应晶体管的动态随机存取存储器阵列及其控制方法 |
Family Cites Families (144)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS56162875A (en) | 1980-05-19 | 1981-12-15 | Nippon Telegr & Teleph Corp <Ntt> | Semiconductor device |
| DE3171836D1 (en) | 1980-12-08 | 1985-09-19 | Toshiba Kk | Semiconductor memory device |
| JPS58111185A (ja) * | 1981-12-24 | 1983-07-02 | Nec Corp | 半導体記憶回路 |
| JPS60198861A (ja) | 1984-03-23 | 1985-10-08 | Fujitsu Ltd | 薄膜トランジスタ |
| JPS62154293A (ja) * | 1985-12-26 | 1987-07-09 | Casio Comput Co Ltd | 半導体記憶装置 |
| JPS62230043A (ja) | 1986-03-31 | 1987-10-08 | Seiko Epson Corp | 半導体装置 |
| JPH0244256B2 (ja) | 1987-01-28 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
| JPH0244260B2 (ja) | 1987-02-24 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
| JPH0244258B2 (ja) | 1987-02-24 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
| JPS63210023A (ja) | 1987-02-24 | 1988-08-31 | Natl Inst For Res In Inorg Mater | InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法 |
| JPH0244262B2 (ja) | 1987-02-27 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
| JPH0244263B2 (ja) | 1987-04-22 | 1990-10-03 | Kagaku Gijutsucho Mukizaishitsu Kenkyushocho | Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho |
| US5007022A (en) * | 1987-12-21 | 1991-04-09 | Texas Instruments Incorporated | Two-port two-transistor DRAM |
| US5122986A (en) * | 1990-11-21 | 1992-06-16 | Micron Technology, Inc. | Two transistor dram cell |
| JPH0529571A (ja) * | 1991-07-19 | 1993-02-05 | Oki Electric Ind Co Ltd | 半導体記憶装置およびその製造方法 |
| JPH05182458A (ja) * | 1991-12-26 | 1993-07-23 | Toshiba Corp | 半導体記憶装置 |
| JPH05251705A (ja) | 1992-03-04 | 1993-09-28 | Fuji Xerox Co Ltd | 薄膜トランジスタ |
| JP3506148B2 (ja) * | 1994-05-27 | 2004-03-15 | 三菱電機エンジニアリング株式会社 | シーケンシャルアクセスメモリ |
| JP3479375B2 (ja) | 1995-03-27 | 2003-12-15 | 科学技術振興事業団 | 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法 |
| DE69635107D1 (de) | 1995-08-03 | 2005-09-29 | Koninkl Philips Electronics Nv | Halbleiteranordnung mit einem transparenten schaltungselement |
| JP3625598B2 (ja) | 1995-12-30 | 2005-03-02 | 三星電子株式会社 | 液晶表示装置の製造方法 |
| JP3824343B2 (ja) | 1996-03-29 | 2006-09-20 | 富士通株式会社 | 半導体装置 |
| JP4103968B2 (ja) | 1996-09-18 | 2008-06-18 | 株式会社半導体エネルギー研究所 | 絶縁ゲイト型半導体装置 |
| US5770483A (en) * | 1996-10-08 | 1998-06-23 | Advanced Micro Devices, Inc. | Multi-level transistor fabrication method with high performance drain-to-gate connection |
| JPH10134566A (ja) * | 1996-10-31 | 1998-05-22 | Mitsubishi Electric Corp | 記憶機能を有する半導体装置及びそのデータ読み出し方法 |
| US6016268A (en) * | 1997-02-18 | 2000-01-18 | Richard Mann | Three transistor multi-state dynamic memory cell for embedded CMOS logic applications |
| JPH11126491A (ja) * | 1997-08-20 | 1999-05-11 | Fujitsu Ltd | 半導体記憶装置 |
| KR100268910B1 (ko) * | 1998-04-22 | 2000-10-16 | 김영환 | 비휘발성 강유전체 메모리소자 |
| JP4170454B2 (ja) | 1998-07-24 | 2008-10-22 | Hoya株式会社 | 透明導電性酸化物薄膜を有する物品及びその製造方法 |
| JP2000150861A (ja) | 1998-11-16 | 2000-05-30 | Tdk Corp | 酸化物薄膜 |
| JP3276930B2 (ja) | 1998-11-17 | 2002-04-22 | 科学技術振興事業団 | トランジスタ及び半導体装置 |
| JP3955409B2 (ja) * | 1999-03-17 | 2007-08-08 | 株式会社ルネサステクノロジ | 半導体記憶装置 |
| JP2001093988A (ja) * | 1999-07-22 | 2001-04-06 | Sony Corp | 半導体記憶装置 |
| JP4654471B2 (ja) * | 1999-07-29 | 2011-03-23 | ソニー株式会社 | 半導体装置 |
| JP2001053164A (ja) | 1999-08-04 | 2001-02-23 | Sony Corp | 半導体記憶装置 |
| TW460731B (en) | 1999-09-03 | 2001-10-21 | Ind Tech Res Inst | Electrode structure and production method of wide viewing angle LCD |
| JP2001168198A (ja) | 1999-12-09 | 2001-06-22 | Sony Corp | メモリ混載半導体集積回路およびその設計方法 |
| US6724655B2 (en) * | 2000-06-22 | 2004-04-20 | Progressant Technologies, Inc. | Memory cell using negative differential resistance field effect transistors |
| JP4089858B2 (ja) | 2000-09-01 | 2008-05-28 | 国立大学法人東北大学 | 半導体デバイス |
| JP2002093924A (ja) | 2000-09-20 | 2002-03-29 | Sony Corp | 半導体記憶装置 |
| KR20020038482A (ko) | 2000-11-15 | 2002-05-23 | 모리시타 요이찌 | 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널 |
| JP3997731B2 (ja) | 2001-03-19 | 2007-10-24 | 富士ゼロックス株式会社 | 基材上に結晶性半導体薄膜を形成する方法 |
| JP2002289859A (ja) | 2001-03-23 | 2002-10-04 | Minolta Co Ltd | 薄膜トランジスタ |
| JP2002368226A (ja) | 2001-06-11 | 2002-12-20 | Sharp Corp | 半導体装置、半導体記憶装置及びその製造方法、並びに携帯情報機器 |
| JP3925839B2 (ja) | 2001-09-10 | 2007-06-06 | シャープ株式会社 | 半導体記憶装置およびその試験方法 |
| JP4090716B2 (ja) | 2001-09-10 | 2008-05-28 | 雅司 川崎 | 薄膜トランジスタおよびマトリクス表示装置 |
| WO2003040441A1 (fr) | 2001-11-05 | 2003-05-15 | Japan Science And Technology Agency | Film mince monocristallin homologue a super-reseau naturel, procede de preparation et dispositif dans lequel est utilise ledit film mince monocristallin |
| JP4164562B2 (ja) | 2002-09-11 | 2008-10-15 | 独立行政法人科学技術振興機構 | ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ |
| JP4083486B2 (ja) | 2002-02-21 | 2008-04-30 | 独立行政法人科学技術振興機構 | LnCuO(S,Se,Te)単結晶薄膜の製造方法 |
| US7049190B2 (en) | 2002-03-15 | 2006-05-23 | Sanyo Electric Co., Ltd. | Method for forming ZnO film, method for forming ZnO semiconductor layer, method for fabricating semiconductor device, and semiconductor device |
| JP3933591B2 (ja) | 2002-03-26 | 2007-06-20 | 淳二 城戸 | 有機エレクトロルミネッセント素子 |
| US7339187B2 (en) | 2002-05-21 | 2008-03-04 | State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University | Transistor structures |
| JP2004022625A (ja) | 2002-06-13 | 2004-01-22 | Murata Mfg Co Ltd | 半導体デバイス及び該半導体デバイスの製造方法 |
| US7105868B2 (en) | 2002-06-24 | 2006-09-12 | Cermet, Inc. | High-electron mobility transistor with zinc oxide |
| KR100434514B1 (ko) * | 2002-09-14 | 2004-06-05 | 삼성전자주식회사 | 능동적 복원기능을 갖는 메모리를 구비하는 반도체 메모리장치 |
| US7067843B2 (en) | 2002-10-11 | 2006-06-27 | E. I. Du Pont De Nemours And Company | Transparent oxide semiconductor thin film transistors |
| JP4166105B2 (ja) | 2003-03-06 | 2008-10-15 | シャープ株式会社 | 半導体装置およびその製造方法 |
| JP2004273732A (ja) | 2003-03-07 | 2004-09-30 | Sharp Corp | アクティブマトリクス基板およびその製造方法 |
| JP4108633B2 (ja) | 2003-06-20 | 2008-06-25 | シャープ株式会社 | 薄膜トランジスタおよびその製造方法ならびに電子デバイス |
| US7262463B2 (en) | 2003-07-25 | 2007-08-28 | Hewlett-Packard Development Company, L.P. | Transistor including a deposited channel region having a doped portion |
| DE10344604B4 (de) * | 2003-09-25 | 2011-08-11 | Infineon Technologies AG, 81669 | Speichereinheit mit Sammelelektroden |
| US8445946B2 (en) | 2003-12-11 | 2013-05-21 | International Business Machines Corporation | Gated diode memory cells |
| US7145174B2 (en) | 2004-03-12 | 2006-12-05 | Hewlett-Packard Development Company, Lp. | Semiconductor device |
| EP1737044B1 (en) | 2004-03-12 | 2014-12-10 | Japan Science and Technology Agency | Amorphous oxide and thin film transistor |
| US7282782B2 (en) | 2004-03-12 | 2007-10-16 | Hewlett-Packard Development Company, L.P. | Combined binary oxide semiconductor device |
| US7297977B2 (en) | 2004-03-12 | 2007-11-20 | Hewlett-Packard Development Company, L.P. | Semiconductor device |
| US7211825B2 (en) | 2004-06-14 | 2007-05-01 | Yi-Chi Shih | Indium oxide-based thin film transistors and circuits |
| JP2006100760A (ja) | 2004-09-02 | 2006-04-13 | Casio Comput Co Ltd | 薄膜トランジスタおよびその製造方法 |
| US7285501B2 (en) | 2004-09-17 | 2007-10-23 | Hewlett-Packard Development Company, L.P. | Method of forming a solution processed device |
| US8179711B2 (en) * | 2004-10-26 | 2012-05-15 | Samsung Electronics Co., Ltd. | Semiconductor memory device with stacked memory cell and method of manufacturing the stacked memory cell |
| US7298084B2 (en) | 2004-11-02 | 2007-11-20 | 3M Innovative Properties Company | Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes |
| KR100587692B1 (ko) * | 2004-11-05 | 2006-06-08 | 삼성전자주식회사 | 반도체 메모리 장치에서의 회로 배선 배치구조와 그에따른 배치방법 |
| US7863611B2 (en) | 2004-11-10 | 2011-01-04 | Canon Kabushiki Kaisha | Integrated circuits utilizing amorphous oxides |
| WO2006051995A1 (en) | 2004-11-10 | 2006-05-18 | Canon Kabushiki Kaisha | Field effect transistor employing an amorphous oxide |
| US7829444B2 (en) | 2004-11-10 | 2010-11-09 | Canon Kabushiki Kaisha | Field effect transistor manufacturing method |
| US7453065B2 (en) | 2004-11-10 | 2008-11-18 | Canon Kabushiki Kaisha | Sensor and image pickup device |
| CN102945857B (zh) | 2004-11-10 | 2015-06-03 | 佳能株式会社 | 无定形氧化物和场效应晶体管 |
| US7791072B2 (en) | 2004-11-10 | 2010-09-07 | Canon Kabushiki Kaisha | Display |
| RU2358354C2 (ru) | 2004-11-10 | 2009-06-10 | Кэнон Кабусики Кайся | Светоизлучающее устройство |
| US7579224B2 (en) | 2005-01-21 | 2009-08-25 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing a thin film semiconductor device |
| TWI505473B (zh) | 2005-01-28 | 2015-10-21 | 半導體能源研究所股份有限公司 | 半導體裝置,電子裝置,和半導體裝置的製造方法 |
| TWI569441B (zh) | 2005-01-28 | 2017-02-01 | 半導體能源研究所股份有限公司 | 半導體裝置,電子裝置,和半導體裝置的製造方法 |
| US7858451B2 (en) | 2005-02-03 | 2010-12-28 | Semiconductor Energy Laboratory Co., Ltd. | Electronic device, semiconductor device and manufacturing method thereof |
| US7948171B2 (en) | 2005-02-18 | 2011-05-24 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device |
| US20060197092A1 (en) | 2005-03-03 | 2006-09-07 | Randy Hoffman | System and method for forming conductive material on a substrate |
| US8681077B2 (en) | 2005-03-18 | 2014-03-25 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, and display device, driving method and electronic apparatus thereof |
| US7544967B2 (en) | 2005-03-28 | 2009-06-09 | Massachusetts Institute Of Technology | Low voltage flexible organic/transparent transistor for selective gas sensing, photodetecting and CMOS device applications |
| US7645478B2 (en) | 2005-03-31 | 2010-01-12 | 3M Innovative Properties Company | Methods of making displays |
| JP4849817B2 (ja) | 2005-04-08 | 2012-01-11 | ルネサスエレクトロニクス株式会社 | 半導体記憶装置 |
| US8300031B2 (en) | 2005-04-20 | 2012-10-30 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element |
| JP2006344849A (ja) | 2005-06-10 | 2006-12-21 | Casio Comput Co Ltd | 薄膜トランジスタ |
| US7691666B2 (en) | 2005-06-16 | 2010-04-06 | Eastman Kodak Company | Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby |
| US7402506B2 (en) | 2005-06-16 | 2008-07-22 | Eastman Kodak Company | Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby |
| US7507618B2 (en) | 2005-06-27 | 2009-03-24 | 3M Innovative Properties Company | Method for making electronic devices using metal oxide nanoparticles |
| KR100711890B1 (ko) | 2005-07-28 | 2007-04-25 | 삼성에스디아이 주식회사 | 유기 발광표시장치 및 그의 제조방법 |
| JP2007042172A (ja) * | 2005-08-01 | 2007-02-15 | Sony Corp | 半導体メモリ装置 |
| JP2007059128A (ja) | 2005-08-23 | 2007-03-08 | Canon Inc | 有機el表示装置およびその製造方法 |
| JP5116225B2 (ja) | 2005-09-06 | 2013-01-09 | キヤノン株式会社 | 酸化物半導体デバイスの製造方法 |
| JP2007073705A (ja) | 2005-09-06 | 2007-03-22 | Canon Inc | 酸化物半導体チャネル薄膜トランジスタおよびその製造方法 |
| JP4280736B2 (ja) | 2005-09-06 | 2009-06-17 | キヤノン株式会社 | 半導体素子 |
| JP4560502B2 (ja) | 2005-09-06 | 2010-10-13 | キヤノン株式会社 | 電界効果型トランジスタ |
| JP4850457B2 (ja) | 2005-09-06 | 2012-01-11 | キヤノン株式会社 | 薄膜トランジスタ及び薄膜ダイオード |
| EP1995787A3 (en) | 2005-09-29 | 2012-01-18 | Semiconductor Energy Laboratory Co, Ltd. | Semiconductor device having oxide semiconductor layer and manufacturing method therof |
| JP2007109325A (ja) * | 2005-10-14 | 2007-04-26 | Sony Corp | 半導体メモリデバイス |
| JP5037808B2 (ja) | 2005-10-20 | 2012-10-03 | キヤノン株式会社 | アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置 |
| KR101050767B1 (ko) | 2005-11-15 | 2011-07-20 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체장치 제조방법 |
| TWI292281B (en) | 2005-12-29 | 2008-01-01 | Ind Tech Res Inst | Pixel structure of active organic light emitting diode and method of fabricating the same |
| US7867636B2 (en) | 2006-01-11 | 2011-01-11 | Murata Manufacturing Co., Ltd. | Transparent conductive film and method for manufacturing the same |
| JP4977478B2 (ja) | 2006-01-21 | 2012-07-18 | 三星電子株式会社 | ZnOフィルム及びこれを用いたTFTの製造方法 |
| US7576394B2 (en) | 2006-02-02 | 2009-08-18 | Kochi Industrial Promotion Center | Thin film transistor including low resistance conductive thin films and manufacturing method thereof |
| US7977169B2 (en) | 2006-02-15 | 2011-07-12 | Kochi Industrial Promotion Center | Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof |
| JP5181423B2 (ja) * | 2006-03-20 | 2013-04-10 | ソニー株式会社 | 半導体メモリデバイスとその動作方法 |
| KR20070101595A (ko) | 2006-04-11 | 2007-10-17 | 삼성전자주식회사 | ZnO TFT |
| US20070252928A1 (en) | 2006-04-28 | 2007-11-01 | Toppan Printing Co., Ltd. | Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof |
| JP5028033B2 (ja) | 2006-06-13 | 2012-09-19 | キヤノン株式会社 | 酸化物半導体膜のドライエッチング方法 |
| JP4285511B2 (ja) * | 2006-07-27 | 2009-06-24 | ソニー株式会社 | 半導体メモリデバイス |
| JP4999400B2 (ja) | 2006-08-09 | 2012-08-15 | キヤノン株式会社 | 酸化物半導体膜のドライエッチング方法 |
| JP4609797B2 (ja) | 2006-08-09 | 2011-01-12 | Nec液晶テクノロジー株式会社 | 薄膜デバイス及びその製造方法 |
| JP4332545B2 (ja) | 2006-09-15 | 2009-09-16 | キヤノン株式会社 | 電界効果型トランジスタ及びその製造方法 |
| JP5164357B2 (ja) | 2006-09-27 | 2013-03-21 | キヤノン株式会社 | 半導体装置及び半導体装置の製造方法 |
| JP4274219B2 (ja) | 2006-09-27 | 2009-06-03 | セイコーエプソン株式会社 | 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置 |
| US7622371B2 (en) | 2006-10-10 | 2009-11-24 | Hewlett-Packard Development Company, L.P. | Fused nanocrystal thin film semiconductor and method |
| US7772021B2 (en) | 2006-11-29 | 2010-08-10 | Samsung Electronics Co., Ltd. | Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays |
| JP2008140684A (ja) | 2006-12-04 | 2008-06-19 | Toppan Printing Co Ltd | カラーelディスプレイおよびその製造方法 |
| JP5078338B2 (ja) * | 2006-12-12 | 2012-11-21 | ルネサスエレクトロニクス株式会社 | 半導体記憶装置 |
| KR101303578B1 (ko) | 2007-01-05 | 2013-09-09 | 삼성전자주식회사 | 박막 식각 방법 |
| US8207063B2 (en) | 2007-01-26 | 2012-06-26 | Eastman Kodak Company | Process for atomic layer deposition |
| KR100851215B1 (ko) | 2007-03-14 | 2008-08-07 | 삼성에스디아이 주식회사 | 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치 |
| US7795613B2 (en) | 2007-04-17 | 2010-09-14 | Toppan Printing Co., Ltd. | Structure with transistor |
| KR101325053B1 (ko) | 2007-04-18 | 2013-11-05 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판 및 이의 제조 방법 |
| KR20080094300A (ko) | 2007-04-19 | 2008-10-23 | 삼성전자주식회사 | 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이 |
| KR101334181B1 (ko) | 2007-04-20 | 2013-11-28 | 삼성전자주식회사 | 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법 |
| US8274078B2 (en) | 2007-04-25 | 2012-09-25 | Canon Kabushiki Kaisha | Metal oxynitride semiconductor containing zinc |
| KR101345376B1 (ko) | 2007-05-29 | 2013-12-24 | 삼성전자주식회사 | ZnO 계 박막 트랜지스터 및 그 제조방법 |
| US8354674B2 (en) * | 2007-06-29 | 2013-01-15 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device wherein a property of a first semiconductor layer is different from a property of a second semiconductor layer |
| JP5215158B2 (ja) | 2007-12-17 | 2013-06-19 | 富士フイルム株式会社 | 無機結晶性配向膜及びその製造方法、半導体デバイス |
| JP2010021170A (ja) * | 2008-07-08 | 2010-01-28 | Hitachi Ltd | 半導体装置およびその製造方法 |
| JP4623179B2 (ja) | 2008-09-18 | 2011-02-02 | ソニー株式会社 | 薄膜トランジスタおよびその製造方法 |
| JP5451280B2 (ja) | 2008-10-09 | 2014-03-26 | キヤノン株式会社 | ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置 |
| JP5781720B2 (ja) | 2008-12-15 | 2015-09-24 | ルネサスエレクトロニクス株式会社 | 半導体装置及び半導体装置の製造方法 |
| EP2494597A4 (en) | 2009-10-30 | 2015-03-18 | Semiconductor Energy Lab | SEMICONDUCTOR COMPONENT |
| KR101434948B1 (ko) * | 2009-12-25 | 2014-08-28 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
| US8415731B2 (en) * | 2010-01-20 | 2013-04-09 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor storage device with integrated capacitor and having transistor overlapping sections |
| WO2011135999A1 (en) * | 2010-04-27 | 2011-11-03 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor memory device |
-
2011
- 2011-11-03 US US13/288,089 patent/US8902637B2/en not_active Expired - Fee Related
- 2011-11-07 CN CN201110379558.1A patent/CN102543174B/zh not_active Expired - Fee Related
- 2011-11-07 JP JP2011243160A patent/JP6105197B2/ja not_active Expired - Fee Related
-
2014
- 2014-11-25 US US14/552,556 patent/US20150078066A1/en not_active Abandoned
-
2016
- 2016-12-12 JP JP2016240089A patent/JP6174230B2/ja active Active
-
2017
- 2017-07-05 JP JP2017131746A patent/JP6324595B2/ja active Active
Also Published As
| Publication number | Publication date |
|---|---|
| JP2017204647A (ja) | 2017-11-16 |
| US8902637B2 (en) | 2014-12-02 |
| JP6174230B2 (ja) | 2017-08-02 |
| US20150078066A1 (en) | 2015-03-19 |
| JP2012119050A (ja) | 2012-06-21 |
| US20120113707A1 (en) | 2012-05-10 |
| JP6324595B2 (ja) | 2018-05-16 |
| JP2017084440A (ja) | 2017-05-18 |
| CN102543174B (zh) | 2016-08-03 |
| CN102543174A (zh) | 2012-07-04 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP6324595B2 (ja) | 半導体メモリ装置 | |
| JP5651524B2 (ja) | 半導体メモリ装置 | |
| KR102016453B1 (ko) | 반도체 메모리 장치 및 그 구동 방법 | |
| JP5544326B2 (ja) | 半導体装置 | |
| JP5813840B2 (ja) | 半導体装置 | |
| KR101889285B1 (ko) | 반도체 메모리 장치, 그 구동 방법, 및 반도체 장치 제작 방법 | |
| JP2019117681A (ja) | 半導体装置 | |
| JP2005303111A (ja) | 半導体記憶装置 | |
| TWI814355B (zh) | 記憶體電路、記憶體裝置及其操作方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20141030 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20141030 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150909 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150915 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20151022 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160329 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20161004 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20161212 |
|
| A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20161220 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170214 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170302 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6105197 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| LAPS | Cancellation because of no payment of annual fees |