JP4674850B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP4674850B2 JP4674850B2 JP2005051556A JP2005051556A JP4674850B2 JP 4674850 B2 JP4674850 B2 JP 4674850B2 JP 2005051556 A JP2005051556 A JP 2005051556A JP 2005051556 A JP2005051556 A JP 2005051556A JP 4674850 B2 JP4674850 B2 JP 4674850B2
- Authority
- JP
- Japan
- Prior art keywords
- terminal
- wiring
- terminals
- semiconductor
- ddr
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/60—Insulating or insulated package substrates; Interposers; Redistribution layers
- H10W70/611—Insulating or insulated package substrates; Interposers; Redistribution layers for connecting multiple chips together
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/60—Insulating or insulated package substrates; Interposers; Redistribution layers
- H10W70/62—Insulating or insulated package substrates; Interposers; Redistribution layers characterised by their interconnections
- H10W70/65—Shapes or dispositions of interconnections
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/401—Package configurations characterised by multiple insulating or insulated package substrates, interposers or RDLs
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/18—Printed circuits structurally associated with non-printed electric components
- H05K1/181—Printed circuits structurally associated with non-printed electric components associated with surface mounted components
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/60—Insulating or insulated package substrates; Interposers; Redistribution layers
- H10W70/62—Insulating or insulated package substrates; Interposers; Redistribution layers characterised by their interconnections
- H10W70/63—Vias, e.g. via plugs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/60—Insulating or insulated package substrates; Interposers; Redistribution layers
- H10W70/62—Insulating or insulated package substrates; Interposers; Redistribution layers characterised by their interconnections
- H10W70/65—Shapes or dispositions of interconnections
- H10W70/654—Top-view layouts
- H10W70/655—Fan-out layouts
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W74/00—Encapsulations, e.g. protective coatings
- H10W74/10—Encapsulations, e.g. protective coatings characterised by their shape or disposition
- H10W74/15—Encapsulations, e.g. protective coatings characterised by their shape or disposition on active surfaces of flip-chip devices, e.g. underfills
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/701—Package configurations characterised by the relative positions of pads or connectors relative to package parts
- H10W90/721—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bump connectors
- H10W90/724—Package configurations characterised by the relative positions of pads or connectors relative to package parts of bump connectors between a chip and a stacked insulating package substrate, interposer or RDL
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W90/00—Package configurations
- H10W90/701—Package configurations characterised by the relative positions of pads or connectors relative to package parts
- H10W90/731—Package configurations characterised by the relative positions of pads or connectors relative to package parts of die-attach connectors
- H10W90/734—Package configurations characterised by the relative positions of pads or connectors relative to package parts of die-attach connectors between a chip and a stacked insulating package substrate, interposer or RDL
Landscapes
- Semiconductor Integrated Circuits (AREA)
- Dram (AREA)
Description
本発明の代表的な一つの半導体装置(1)は、半導体実装基板(2)の一方の面に搭載された複数の半導体デバイス(3〜5)を有する。前記実装基板は、他方の面に形成された複数の基板端子(12)と、前記基板端子を前記半導体デバイスに接続するための配線層(L1〜L6)とを有する。前記半導体デバイスは前記実装基板の配線層に接続される複数のデバイス端子(10,11)を有する。前記複数の半導体デバイスとして、クロック信号に同期動作される複数個の半導体メモリデバイス(4,5)と、前記複数個の半導体メモリデバイスをアクセス制御する半導体データ処理デバイス(3)とを有する。前記半導体メモリデバイスは、前記デバイス端子(11)としてデータ入出力端子(DQ0〜DQ15)、データストローブ端子(UDQS,LDQS)、アドレス入力端子(A0〜A13)、及びクロック入力端子(CK,/CK)を有する。前記実装基板上において前記半導体メモリデバイスは、前記データ入出力端子及び前記データストローブ端子の方が前記アドレス入力端子よりも前記半導体データ処理デバイス寄りとなるように配置されている。上記により、前記半導体メモリデバイスのデータ入出力端子及び前記データストローブ端子を半導体データ処理デバイスの対応デバイス端子に接続する配線(30〜33)を短配線化し、信号品質が向上する。
本発明の代表的な一つの具体的な形態として、前記実装基板の配線層は、実装された複数個の半導体メモリデバイスの間の領域を利用して形成したストローブ信号配線(32,33)を有する。前記ストローブ信号配線は前記複数の半導体メモリデバイスのデータストローブ端子を前記半導体データ処理デバイスの対応端子に接続するための配線である。実装された複数個の半導体メモリデバイスの間にストローブ信号配線を集中的に配置することによって、ストローブ信号配線を他の信号配線から分離し易くなるので、その他の信号とのクロストークの低減が容易になる。この点において信号品質が向上する。
本発明の代表的な別の一つの具体的な形態として、前記実装基板の配線層は、実装された複数個の半導体メモリデバイスの間の領域を利用して形成したクロック信号配線(34)を有する。前記クロック信号配線は、前記複数の半導体メモリデバイスのクロック端子を前記半導体データ処理デバイスの対応端子に接続するための配線である。そして前記クロック信号配線は前記半導体データ処理デバイスを基点に途中に分岐(35,36)を有して各々の半導体メモリデバイスに至る等長化経路を形成する。実装された複数個の半導体メモリデバイスの間にクロック信号配線を集中的に配置することによって、クロック信号配線を他の信号配線から分離し易くなるので、その他の信号とのクロストークの低減が容易になる。更に、クロック信号配線の両側に半導体メモリデバイスが位置することになるから、半導体メモリデバイスの同期動作に用いるクロック配線の等長化が容易になる。この点においても信号品質が向上する。
更に具体的な形態として、前記実装基板はコア層(8)とその表裏に形成されたビルドアップ層(9,16)とを有し、前記コア層はその表裏に電源プレーンの形成層(L4)とグランドプレーンの形成層(L3)を有する。前記コア層に対して前記半導体デバイスが実装される側のビルドアップ層の配線層(L1,L2)を用いて前記半導体メモリデバイスと半導体データ処理デバイスとを接続する主な信号配線が形成される。前記コア層に対して前記基板端子が形成される側のビルドアップ層の配線層(L5,L6)を用いて前記分岐点を前記差動終端抵抗接続用の基板端子に接続する信号配線が形成される。半導体メモリデバイスと半導体データ処理デバイスとを接続する信号配線の引き回し長さが短くなる。これは配線インピーダンスを下げ、短配線化に資する。
本発明の代表的な一つの具体的な形態として、前記基板端子として、前記半導体データ処理デバイスにコア回路用電源を供給するコア用電源端子(12cor)と、前記半導体データ処理デバイスに外部インタフェース用電源を供給するインタフェース用電源端子(12io)と、前記半導体データ処理デバイス及び前記半導体メモリデバイスにメモリ電源を供給するメモリ電源端子(12ddr)と、グランド端子(12gnd)とを有する。前記コア用電源端子は前記半導体データ処理デバイス寄りに配置される。前記メモリ電源端子は前記半導体メモリデバイス寄りに配置される。前記インタフェース用電源端子は信号端子及びグランド端子と共に実装基板の周囲に分散配置される。
更に具体的な形態として、前記メモリ電源端子として、前記半導体メモリデバイスのメモリ動作に用いる第1のメモリ電源を前記半導体メモリデバイスに供給する第1のメモリ電源端子(12ddr_ram)と、前記半導体メモリデバイスに対するインタフェース制御に用いる第2のメモリ電源を前記半導体データ処理デバイスに供給する第2のメモリ電源端子(12ddr_mcu)とを別々に設けてもよい。半導体装置をマザーボードに搭載する前に半導体メモリデバイスを半導体データ処理デバイスとは単独にテストできるように考慮すると、メモリ電源を分けるのが確実だからである。要するに、半導体メモリデバイスを単独テストするとき、半導体データ処理デバイスをスタンバイ状態若しくは動作不可能な状態にしても当該メモリインタフェース回路部分の出力が高出力インピーダンス状にされない構成を考慮したものである。
本発明の更に具体的な形態では、前記基板端子として、前記半導体メモリデバイスに参照電位を供給するための第1の参照電位端子(12vref1,12vref2)と、前記半導体データ処理デバイスに参照電位を供給するための第2の参照電位端子(12vref)とを別々に有する。前記実装基板は前記メモリ電源端子に接続するメモリ電源プレーン(70)を有し、前記第1の参照電位端子及び第2の参照電位端子は、前記メモリ電源プレーンに実装基板の表裏方向で重なる配置を有する。第1の参照電位端子と第2の参照電位端子を個別化することにより半導体装置内部における参照電位配線の引き回しを短くすることができる。また、DDR−SDRAMの仕様では前記第1の参照電位及び第2の参照電位は前記メモリ電源の半分のレベルであることが規定されている。したがって、前記第1の参照電位端子及び第2の参照電位端子を前記メモリ電源プレーンとカップリングさせることにより双方の参照電位はメモリ電源に対してレベルが揺れ難くなる。
本発明の更に具体的な形態として、前記半導体データ処理デバイスは、PLL(Phase-Locked Loop)回路又はDLL(Delay-Locked Loop)回路を有すると共に、そのデバイス端子として前記PLL回路又はDLL回路に専用の電源用デバイス端子(10dllvcc)とグランド用デバイス端子(10dllgnd)を有する。前記実装基板は基板端子として、前記PLL回路又はDLL回路(90)に専用の基板用電源端子(12dllvcc)と基板用グランド端子(12dllgnd)を有する。前記実装基板の表裏方向に垂直な平面内において、前記電源用デバイス端子の近傍に前記電源用基板端子が位置し、前記グランド用デバイス端子の近傍に前記グランド用基板端子が位置する。上記より、半導体装置内におけるPLL回路又はDLL回路専用の電源系配線並びにグランド系配線を最短にすることが可能になる。専用の電源端子から前記PLL回路又はDLL回路に流れ込んだ電流はそれ専用のグランド端子に戻って来るので、上記のように電源系配線並びにグランド系配線が最短になれば、前記PLL回路又はDLL回路に専用の電源配線とグランド配線を経由するループの面積が小さくなり、前記PLL回路又はDLL回路に専用の電源系にはノイズが入り込み難くなる。電源ノイズによってその回路特性に影響を受け易い前記PLL回路又はDLL回路の誤動作の虞を未然に防止することができる。
本発明の代表的な別の一つの具体的な形態として、前記基板端子は、複数列を同心状に周回させた周回端子群と、前記周回端子群に囲まれた中央端子群とを有する。前記中央端子群の一部と前記周回端子群の内周部側端子の一部とには、前記半導体メモリデバイスのデバイス端子に接続するテスト専用端子(100〜105)が割り当てられている。マザーボード上の配線パターンは半導体装置の基板端子の配列に合わせて形成される。従って、前記周回端子群の内側並びに中央端子群に接続される配線パターンは前記周回端子群の外側に接続される配線パターンを避けて延在させなければならない。これにより、テスト専用端子を前記周回端子群の内側並びに中央端子群に割り当てることにより、マザーボード上の実装用配線の構造を簡素化するのに資することができる。
更に具体的な形態として、前記半導体メモリデバイスのデバイス端子として、前記クロック入力端子に入力される信号の有効性を示すためのクロックイネーブル信号の入力端子(12ckei)を有する。前記半導体データ処理デバイスのデバイス端子として、前記クロックイネーブル信号を出力するための出力端子(12ckeo)を有する。前記基板端子として、前記クロックイネーブル信号の入力端子に接続する端子と前記クロックイネーブル信号の出力端子に接続する端子とを別々に持つ。これにより、マザーボードに実装する前に半導体装置をデバイステストするとき、クロックイネーブル信号をディスエーブルレベルにすることにより、半導体メモリデバイスを任意にスタンバイ状態若しくは動作不可能な状態にして、半導体データ処理デバイスの単独テストが可能になる。
図1には本発明に係る半導体装置の縦断面図が例示される。半導体装置1は、実装基板2の一面に、半導体データ処理デバイスとして1個のマイクロコンピュータ(MCU)3と、複数個の半導体メモリデバイスとして2個のDDR−SDRAM4(5)とを有する。マイクロコンピュータ(MCU)3とDDR−SDRAM4(5)は、基板2との隙間がアンダーフィル樹脂6で充填されている。この半導体装置はシステム・イン・パッケージのマルチチップモジュールとして位置付けられる。
図2には半導体デバイスの平面なレイアウト構成が例示される。図において実装基板2の上方の中央部にMCU3がフェースダウンで実装され、実装基板2の下方に2個のDDR−SDRAM4,5が離間して実装される。図に示されるデバイスバンプ電極10,11の位置は例えば上から見たときの透過位置を示すものである。
図4には配線層L2においてMCU3とDDR−SDRAM4,5とを接続するデータ系統の配線が例示される。30はMCU3からDDR−SDRAM4のデータ入出力端子DQ0〜DQ15に至るデータ信号配線、31はMCU3からDDR−SDRAM5のデータ入出力端子DQ0〜DQ15に至るデータ信号配線、32はMCU3からDDR−SDRAM4の端子LDQS、UDQS、LDM、UDMに至る信号配線、33はMCU3からDDR−SDRAM5の端子LDQS、UDQS、LDM、UDMに至る信号配線である。34はMCU3からDDR−SDRAM4、5のクロック端子CK,/CKに至るクロック信号配線である。
図4に例示されるようにクロック信号配線34は差動対で構成される。34Tが非反転クロック信号配線、34Bは反転クロック信号配線である。図4において非反転クロック信号配線34TはL2配線層に形成され、反転クロック信号配線34Bの殆どはL2配線層で形成されているが途中で上層配線層L1の配線(図9の配線53)を用いて非反転クロック信号配線34Tを跨いでいる。前記クロック信号配線34を差動対によって構成することにより同相ノイズのキャンセル作用によって対ノイズ性が向上する。MCU3とDDR−SDRAM4、5とを接続するクロック信号配線はその他の信号配線と同様にほとんどが配線層L2で形成されているが、ごく一部が他の配線層に及んでいる。
以上のように、DDR−SDRAM4,5のためのクロック信号配線CKLは、差動対となっており、それに沿った配線のトポロジは図5の通り等長化されている。さらに、クロック配線CKLも、データストローブ配線、データマスク配線と同様にSDRAM4と5の間のスペースを利用して配置されている。これらのクロック信号配線CKLの大部分はコア8の上面のビルドアップ層9を用いて形成され、そのほとんどはグランドプレーンが形成される配線層L3に接する配線層L2を用いて形成されている。したがって、クロック信号配線CKLに対しても低インピーダンス化、低クロストークノイズ化が達成されている。
図1で説明したように前記実装基板2はコア層8とその表裏に形成されたビルドアップ層9,16とを有し、前記コア層8はその表裏に電源プレーンとグランドプレーンを有している。前記MCU3及びDDR−SDRAM4,5が実装される側のビルドアップ層9の配線層L1,L2を用いて前記MCU3とDDR−SDRAM4,5とを接続する信号配線が形成される。前記分岐点35,36を前記差動終端抵抗37の接続用基板バンプ電極12A,12Bに接続する信号配線は、前記コア層8に対して前記基板バンプ電極が形成される側のビルドアップ層16の配線層L5,L6を用いて形成されている。これによりMCU3とDDR−SDRAM4,5とを接続する信号配線の引き回し長さが短くなり、信号配線の配線インピーダンスを下げ、短配線化に資することができる。
図13には基板バンプ電極12の主な機能割り当てとマザーボードの電源プレーンとが示される。図において白抜き四角形は一つの基板バンプ電極を示している。実際の基板バンプ電極は相互に接していないのは当然である。特に、黒塗り四角記号はグランド電源(GND)を受けるグランドバンプ電極12gndを意味する。グランド電位は例えば0Vである。黒塗り丸記号はDDR−SDRAM4,5とMCU3のDDR−SDRAMインタフェース回路用の動作電源(DDR用電源)を受けるDDR用電源バンプ電極12ddrを意味する。DDR電源は例えば2.5Vである。×記号はMCU3のコア用電源電(コア用電源)を受けるコア用電源バンプ電極12corを意味する。コア用電源は例えば1.25Vである。二重丸記号はMCU3のコア用電源以外の外部インタフェース用の電源(IO用電源)を受けるIO電源バンプ電極12ioを意味する。IO電源は例えば3.3Vである。基板バンプ電極12の内その他のバンプ電極は主にデータ、アドレス、制御信号に代表される各種の外部インタフェース用バンプ電極に割り当てられる。
図14にはDDR電源バンプ電極の機能割り当てが示される。図において、黒塗り四角記号はグランド電源(GND)を受けるグランドバンプ電極12gndを意味する。グランド電位は例えば0Vである。黒塗り丸記号はDDR−SDRAM4,5用の動作電源(DDR用DRAM電源)を受けるDDR用DRAM電源バンプ電極12ddr_ramを意味する。白抜き丸記号はMCU3のDDR−SDRAMインタフェース用の動作電源(DDR用MCU電源)を受けるDDR用MCU電源バンプ電極12ddr_mcuを意味する。DDR用DRAM電源及びDDR用MCU電源は例えば共に2.5Vである。白抜き四角形で示される基板バンプ電極はその他機能が割り当てられた基板バンプ電極である。
DDSR−SDRAMの外部インタフェースには通常SSTL_2(Stub Series Terminated Logic for 2.5 V)インタフェースが採用される。SSTL_2では一般的にバスからの信号の分岐点(stub)とメモリとの間に直列にスタブ抵抗を挿入し伝送線路とデバイス出力との整合を採り、また、終端電圧を抵抗で終端して伝送系の反射を抑えるようにされる。マルチチップモジュール化された半導体装置1においては、今まで説明したように信号経路の短配線化、低インピーダンス化により、DDRインタフェースのための殆どの信号配線に対してスタブ抵抗の挿入や終端抵抗の外付けを行わなくても済むようにした。SSTL_2におけるインタフェース信号のハイレベル、ローレベルを検出するのに参照電位を利用する。これについては半導体装置1も同じである。
図23にはDLL回路のための電源端子の配置が例示される。図23は半導体装置の一部を上から透過した様子を示している。図23において小さな丸い図形はデバイスバンプ電極10を示し、大きな丸い図形は基板バンプ電極12を示す。前記MCU3のクロック発生回路は例えばDLL回路90を備える。MCU3はそのデバイスバンプ電極10として前記DLL回路に専用のDLL用デバイス電源バンプ電極10dllvccとDLL用デバイスグランドバンプ電極10dllgndを有する。前記実装基板2は基板バンプ電極12として、前記DLL回路に専用のDLL用基板電源バンプ電極12dllvccとDLL用基板グランドバンプ電極12dllgndを有する。
図24には実装基板2上のDDR−SDRAM4,5とMCU3の主なデバイスバンプ電極の配置が例示される。図示の内容は図2の配置に対応される。二重丸記号はクロック端子CK、/CKに対応される。黒丸記号はDDR−SDRAM4のDQ、UDQS、LDGS、UDM、LDMのデータ系端子に対応される。白丸記号はDDR−SDRAM5のDQ、UDQS、LDGS、UDM、LDMのデータ系端子に対応される。黒塗り三角記号はDDR−SDRAM4、5の左半分に配置されたアドレス・コマンド(A/C)系端子であるアドレス及びCKE端子に対応される。白塗り三角記号はDDR−SDRAM4、5右半分に配置されたA/C端子である/RASなどのコマンド及びアドレス端子に対応される。11ckeはDDR−SDRAM4,5におけるクロックイネーブル端子、10ckeはMCU3におけるクロックイネーブル信号の出力端子である。
図24に示されるように前記DDR−SDRAM4,5はデバイスバンプ電極11の一つとして前記クロック入力端子CK,/CKに入力される信号の有効性を示すためのクロックイネーブル信号の入力端子11ckeを有する。前記MCU3はデバイスバンプ電極10の一つとして、前記クロックイネーブル信号を出力するための出力端子10ckeを有する。図25に示されるように、前記基板バンプ電極12の一つとして、前記クロックイネーブル信号の入力端子11ckeに接続するテスト端子12ckeiと前記クロックイネーブル信号の出力端子10ckeに接続するテスト端子12ckeoとを別々に持つ。これにより、マザーボードに実装する前に半導体装置1をデバイステストするとき、テスト端子12ckeにクロックイネーブル信号を供給することによってMCU3を全く動作させずにDDR−SDRAM4,5のデバイステストを行うことができる。テストに際して端子12ckeiへのクロックイネーブル信号をディスエーブルレベルにすることにより、DDR−SDRAM4,5を任意にスタンバイ状態若しくは動作不可能な状態にして、MCU3の単独テストが可能になる。
2 実装基板
3 マイクロコンピュータ(MCU)
4,5 DDR−SDRAM
6 アンダーフィル樹脂
8 コア層
9、16 ビルドアップ層
L1〜L6 配線層
10 MCUのデバイスバンプ電極
10dllvcc DLL用デバイス電源バンプ電極
10dllgnd DLL用デバイスグランドバンプ電極
10cke MCUのクロックイネーブルデバイスバンプ電極
11 DDR−SDRAMのデバイスバンプ電極
11cke DDR−SDRAMのクロックイネーブルデバイスバンプ電極
12 基板バンプ電極
12A,12B クロック差動対用基板バンプ電極
12cor コア用電源バンプ電極
12ddr DDR用電源バンプ電極
12ddr_mcu DDR用MCU電源バンプ電極
12ddr_ram DDR用DRAM電源バンプ電極
12io IO電源バンプ電極
12gnd グランドバンプ電極
12vref、12vref1,12vref2 参照電位端子
12dllvcc DLL用基板電源バンプ電極
12dllgnd DLL用基板グランドバンプ電極
12ckei クロックイネーブル信号入力用端子
12ckeo クロックイネーブル信号出力用端子
DQ0〜DQ15 データ入出力端子
LDQS,UDQS データストローブ端子
A10〜A13 アドレス端子
/RAS,/CAS,/WE コマンド端子
LDM,UDM データマスク端子
RTdq/dqs データ系統
RTcmd/add アドレス・コマンド系統
30,31 データ信号配線
32,33 ストローブ信号配線
34T 非反転クロック信号配線
34B 反転クロック信号配線
37 差動終端抵抗
40 マザーボード
60A,60B マザーボード上のIO用電源プレーン
61 マザーボード上のコア用電源プレーン
62 マザーボード上のDDR用電源プレーン
70 DDR用電源プレーン
71 IO用電源プレーン
72 コア用電源プレーン
73 DDR−SDRAM用電源配線
90 DLL回路
110 DDR−SDRAM5のデータ系デバイスバンプ電極
111 DDR−SDRAM5のデータ系デバイスバンプ電極
112 DDR−SDRAMの右側のコマンド、アドレス系デバイスバンプ電極
113 DDR−SDRAMの左側のコマンド、アドレス系デバイスバンプ電極
Claims (3)
- 上面、および前記上面とは反対側の下面を有する実装基板と、
複数の第1デバイス端子を有し、かつクロック信号に同期動作され、かつ前記実装基板の前記上面に搭載された第1半導体メモリデバイスと、
複数の第2デバイス端子を有し、かつ前記クロック信号に同期動作され、かつ前記実装基板の前記上面において前記第1半導体メモリデバイスの隣に搭載された第2半導体メモリデバイスと、
複数のインタフェース用端子を有し、かつ前記第1及び第2半導体メモリデバイスをアクセス制御し、かつ前記実装基板の前記上面において前記第1及び第2半導体メモリデバイスの隣に搭載された半導体データ処理デバイスとを含み、
前記複数の第1デバイス端子は、第1データ入出力端子と、第1データストローブ端子と、第1アドレス端子と、第1クロック端子とを有し、
前記複数の第2デバイス端子は、第2データ入出力端子と、第2データストローブ端子と、第2アドレス端子と、第2クロック端子とを有し、
前記複数のインタフェース用端子は、複数の第3データ入出力端子と、複数の第3データストローブ端子と、第3アドレス端子と、第3クロック端子とを有し、
前記複数の第3データ入出力端子は、複数のデータ信号配線を介して前記第1及び第2データ入出力端子とそれぞれ電気的に接続されており、
前記複数の第3データストローブ端子は、複数のデータストローブ信号配線を介して前記第1及び第2データストローブ端子とそれぞれ電気的に接続されており、
前記第1半導体メモリデバイスの平面形状は、第1辺と、前記第1辺と対向する第2辺とを有する四辺形から成り、
前記第1データ入出力端子及び前記第1データストローブ端子は、前記第1アドレス端子よりも前記第1半導体メモリデバイスの前記第1辺寄りに配置され、
前記第2半導体メモリデバイスの平面形状は、第3辺と、前記第3辺と対向する第4辺とを有する四辺形から成り、
前記第2データ入出力端子及び前記第2データストローブ端子は、前記第2アドレス端子よりも前記第2半導体メモリデバイスの前記第3辺寄りに配置され、
前記半導体データ処理デバイスの平面形状は、第5辺と、前記第5辺と対向する第6辺とを有する四辺形から成り、
前記複数の第3データ入出力端子及び前記複数の第3データストローブ端子は、前記半導体データ処理デバイスの前記第5辺寄りに位置する第1領域に配置され、
前記半導体データ処理デバイスは、前記半導体データ処理デバイスの前記第5辺が前記第1及び第2半導体メモリデバイスの前記第1辺及び第3辺のそれぞれと対向するように、前記実装基板の前記上面に搭載されていることを特徴とする半導体装置。 - 前記実装基板は、複数の配線層を有する多層配線基板であり、
前記複数の配線層のうちの最上の配線層は、前記複数のデータ信号配線と、前記複数のデータストローブ信号配線と、クロック信号配線とを有し、
前記第3クロック端子は、前記クロック信号配線を介して前記第1及び第2クロック端子とそれぞれ電気的に接続されており、
前記半導体データ処理デバイスは、さらに、前記第5辺と直交する第7辺を有し、
前記第3クロック端子は、前記第7辺寄りの第2領域に配置され、
前記クロック信号配線は、前記複数の配線層のうちの内部の配線層を経由して平面視における前記第1及び第2半導体メモリデバイスの間に引き回され、
前記クロック配線は、前記第1及び第2半導体メモリデバイスの間において、前記第1クロック端子と繋がる第1部分と、前記第2クロック端子と繋がる第2部分とに分岐されていることを特徴とする請求項1記載の半導体装置。 - 前記第3アドレス端子は、前記第2領域に配置され、
前記第3アドレス端子は、アドレス配線を介して前記第1及び第2アドレス端子とそれぞれ電気的に接続され、
前記アドレス配線は、平面視において、前記第1及び第2半導体メモリデバイスのうちの一方の半導体メモリデバイスの方向に迂回してから双方の半導体メモリデバイスを横切るように引き回されていることを特徴とする請求項2記載の半導体装置。
Priority Applications (6)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2005051556A JP4674850B2 (ja) | 2005-02-25 | 2005-02-25 | 半導体装置 |
| TW095105237A TWI411070B (zh) | 2005-02-25 | 2006-02-16 | 半導體裝置 |
| CN2010100023081A CN101777550B (zh) | 2005-02-25 | 2006-02-24 | 半导体装置 |
| CN200610058221A CN100593855C (zh) | 2005-02-25 | 2006-02-24 | 半导体装置 |
| US11/360,808 US7745915B2 (en) | 2005-02-25 | 2006-02-24 | Semiconductor device |
| KR1020060018211A KR101203329B1 (ko) | 2005-02-25 | 2006-02-24 | 반도체 장치 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2005051556A JP4674850B2 (ja) | 2005-02-25 | 2005-02-25 | 半導体装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2006237385A JP2006237385A (ja) | 2006-09-07 |
| JP4674850B2 true JP4674850B2 (ja) | 2011-04-20 |
Family
ID=36931312
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2005051556A Expired - Fee Related JP4674850B2 (ja) | 2005-02-25 | 2005-02-25 | 半導体装置 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US7745915B2 (ja) |
| JP (1) | JP4674850B2 (ja) |
| KR (1) | KR101203329B1 (ja) |
| CN (2) | CN101777550B (ja) |
| TW (1) | TWI411070B (ja) |
Families Citing this family (77)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4745697B2 (ja) * | 2005-03-29 | 2011-08-10 | 富士通セミコンダクター株式会社 | 複数の配線層を有する半導体回路の端子層設定方法、端子層設定プログラム、配線端子延長処理プログラム、および、その端子層を設定に用いられる端子延長用コンポーネント |
| KR100852187B1 (ko) | 2007-01-25 | 2008-08-13 | 삼성전자주식회사 | 효과적인 시스템 인 패키지 구성을 위한 핀 구성 변경 회로 |
| KR101257912B1 (ko) | 2007-02-14 | 2013-04-24 | 삼성전자주식회사 | 반도체 메모리 장치와 이 장치의 단자 배치 방법, 및 이장치를 구비한 메모리 모듈과 이 모듈의 기판의 단자 및라인 배치 방법 |
| JP5137179B2 (ja) | 2007-03-30 | 2013-02-06 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| US7872346B1 (en) * | 2007-12-03 | 2011-01-18 | Xilinx, Inc. | Power plane and land pad feature to prevent human metal electrostatic discharge damage |
| US20090199277A1 (en) * | 2008-01-31 | 2009-08-06 | Norman James M | Credential arrangement in single-sign-on environment |
| JP5197080B2 (ja) * | 2008-03-19 | 2013-05-15 | ルネサスエレクトロニクス株式会社 | 半導体装置及びデータプロセッサ |
| JP5378693B2 (ja) * | 2008-03-24 | 2013-12-25 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| JP2010093109A (ja) | 2008-10-09 | 2010-04-22 | Renesas Technology Corp | 半導体装置、半導体装置の製造方法および半導体モジュールの製造方法 |
| US8796844B2 (en) * | 2009-09-02 | 2014-08-05 | Advanpack Solutions Pte Ltd. | Package structure |
| TWI427756B (zh) * | 2009-09-08 | 2014-02-21 | 先進封裝技術私人有限公司 | 封裝結構 |
| JP2011124549A (ja) * | 2009-11-11 | 2011-06-23 | Canon Inc | 半導体装置 |
| US8102042B2 (en) * | 2009-12-03 | 2012-01-24 | International Business Machines Corporation | Reducing plating stub reflections in a chip package using resistive coupling |
| KR101744756B1 (ko) * | 2010-06-08 | 2017-06-09 | 삼성전자 주식회사 | 반도체 패키지 |
| JP2012164794A (ja) * | 2011-02-07 | 2012-08-30 | Sony Corp | 積層配線基板 |
| JP5396415B2 (ja) | 2011-02-23 | 2014-01-22 | 株式会社東芝 | 半導体装置 |
| US8823165B2 (en) | 2011-07-12 | 2014-09-02 | Invensas Corporation | Memory module in a package |
| US8525327B2 (en) | 2011-10-03 | 2013-09-03 | Invensas Corporation | Stub minimization for assemblies without wirebonds to package substrate |
| US8513813B2 (en) | 2011-10-03 | 2013-08-20 | Invensas Corporation | Stub minimization using duplicate sets of terminals for wirebond assemblies without windows |
| US8436477B2 (en) | 2011-10-03 | 2013-05-07 | Invensas Corporation | Stub minimization using duplicate sets of signal terminals in assemblies without wirebonds to package substrate |
| US8659142B2 (en) | 2011-10-03 | 2014-02-25 | Invensas Corporation | Stub minimization for wirebond assemblies without windows |
| EP2769409A1 (en) | 2011-10-03 | 2014-08-27 | Invensas Corporation | Stub minimization for multi-die wirebond assemblies with orthogonal windows |
| TWI480990B (zh) * | 2011-11-15 | 2015-04-11 | 精材科技股份有限公司 | 晶片封裝體及其形成方法 |
| US9557370B2 (en) | 2012-02-10 | 2017-01-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods of improving bump allocation for semiconductor devices and semiconductor devices with improved bump allocation |
| TWI489444B (zh) * | 2012-07-17 | 2015-06-21 | Etron Technology Inc | 應用於嵌入式顯示埠的動態隨機存取記憶體 |
| CN102800644B (zh) * | 2012-09-05 | 2014-12-24 | 无锡江南计算技术研究所 | Ddr信号布线封装基板以及ddr信号布线封装方法 |
| JP6058336B2 (ja) | 2012-09-28 | 2017-01-11 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| TWI493566B (zh) * | 2012-10-15 | 2015-07-21 | Via Tech Inc | 資料儲存裝置、儲存媒體控制器與控制方法 |
| JP6058349B2 (ja) * | 2012-10-24 | 2017-01-11 | ルネサスエレクトロニクス株式会社 | 電子装置及び半導体装置 |
| KR102032887B1 (ko) * | 2012-12-10 | 2019-10-16 | 삼성전자 주식회사 | 반도체 패키지 및 반도체 패키지의 라우팅 방법 |
| JP6088893B2 (ja) * | 2013-04-09 | 2017-03-01 | ルネサスエレクトロニクス株式会社 | 半導体装置及び配線基板 |
| JP2015005612A (ja) * | 2013-06-20 | 2015-01-08 | イビデン株式会社 | パッケージ基板及びパッケージ基板の製造方法 |
| JP6200236B2 (ja) | 2013-08-09 | 2017-09-20 | ルネサスエレクトロニクス株式会社 | 電子装置 |
| US10090235B2 (en) * | 2013-11-14 | 2018-10-02 | Toshiba Memory Corporation | Semiconductor device and semiconductor package |
| JP2015099890A (ja) * | 2013-11-20 | 2015-05-28 | 株式会社東芝 | 半導体装置、及び半導体パッケージ |
| US9443758B2 (en) * | 2013-12-11 | 2016-09-13 | Taiwan Semiconductor Manufacturing Co., Ltd. | Connecting techniques for stacked CMOS devices |
| KR102219296B1 (ko) | 2014-08-14 | 2021-02-23 | 삼성전자 주식회사 | 반도체 패키지 |
| JP2016051784A (ja) * | 2014-08-29 | 2016-04-11 | マイクロン テクノロジー, インク. | 半導体モジュール |
| JP2016051870A (ja) * | 2014-09-02 | 2016-04-11 | イビデン株式会社 | パッケージ基板及びパッケージ基板の製造方法 |
| US9691437B2 (en) | 2014-09-25 | 2017-06-27 | Invensas Corporation | Compact microelectronic assembly having reduced spacing between controller and memory packages |
| WO2016046987A1 (ja) * | 2014-09-26 | 2016-03-31 | ルネサスエレクトロニクス株式会社 | 電子装置および半導体装置 |
| TWI554174B (zh) * | 2014-11-04 | 2016-10-11 | 上海兆芯集成電路有限公司 | 線路基板和半導體封裝結構 |
| JP6438792B2 (ja) | 2015-02-17 | 2018-12-19 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| US10043755B2 (en) | 2015-06-26 | 2018-08-07 | Renesas Electronics Corporation | Electronic device |
| JP6434870B2 (ja) * | 2015-07-28 | 2018-12-05 | ルネサスエレクトロニクス株式会社 | 電子装置 |
| JP6543129B2 (ja) * | 2015-07-29 | 2019-07-10 | ルネサスエレクトロニクス株式会社 | 電子装置 |
| US9484080B1 (en) | 2015-11-09 | 2016-11-01 | Invensas Corporation | High-bandwidth memory application with controlled impedance loading |
| JP6669547B2 (ja) * | 2016-03-23 | 2020-03-18 | 京セラ株式会社 | 配線基板 |
| US9955605B2 (en) * | 2016-03-30 | 2018-04-24 | Intel Corporation | Hardware interface with space-efficient cell pattern |
| US9679613B1 (en) | 2016-05-06 | 2017-06-13 | Invensas Corporation | TFD I/O partition for high-speed, high-density applications |
| JP2018056228A (ja) * | 2016-09-27 | 2018-04-05 | ルネサスエレクトロニクス株式会社 | 半導体装置、システムインパッケージ、及び車載用システムインパッケージ |
| CN106776420A (zh) * | 2016-11-11 | 2017-05-31 | 郑州云海信息技术有限公司 | 一种提升ddr信号传输质量的主板结构 |
| JP6253824B2 (ja) * | 2017-03-01 | 2017-12-27 | 東芝メモリ株式会社 | 半導体記憶装置 |
| US10455690B1 (en) | 2017-03-28 | 2019-10-22 | Juniper Networks, Inc. | Grid array pattern for crosstalk reduction |
| JP6928746B2 (ja) * | 2017-04-10 | 2021-09-01 | ブリルニクス シンガポール プライベート リミテッド | 固体撮像装置、固体撮像装置の製造方法、および電子機器 |
| JP6381769B2 (ja) * | 2017-11-22 | 2018-08-29 | 東芝メモリ株式会社 | 半導体記憶装置 |
| CN110473839B (zh) | 2018-05-11 | 2025-03-21 | 三星电子株式会社 | 半导体封装系统 |
| US10991638B2 (en) | 2018-05-14 | 2021-04-27 | Samsung Electronics Co., Ltd. | Semiconductor package system |
| KR102566974B1 (ko) * | 2018-07-11 | 2023-08-16 | 삼성전자주식회사 | 반도체 패키지 |
| JP6621503B2 (ja) * | 2018-07-23 | 2019-12-18 | キオクシア株式会社 | 半導体記憶装置 |
| TWI791657B (zh) * | 2018-11-02 | 2023-02-11 | 森富科技股份有限公司 | 配置記憶體結構 |
| US10840229B2 (en) * | 2018-11-05 | 2020-11-17 | Micron Technology, Inc. | Graphics processing unit and high bandwidth memory integration using integrated interface and silicon interposer |
| US10698846B2 (en) * | 2018-11-07 | 2020-06-30 | Realtek Semiconductor Corporation | DDR SDRAM physical layer interface circuit and DDR SDRAM control device |
| KR102689959B1 (ko) * | 2019-03-12 | 2024-07-29 | 에스케이하이닉스 주식회사 | 인쇄 회로 기판을 포함하는 반도체 모듈 |
| CN109887529A (zh) * | 2019-03-19 | 2019-06-14 | 济南德欧雅安全技术有限公司 | 一种共享电阻器的多芯片计算机存储设备 |
| JP6672522B2 (ja) * | 2019-11-18 | 2020-03-25 | キオクシア株式会社 | 半導体記憶装置 |
| JP6833086B2 (ja) * | 2020-02-26 | 2021-02-24 | キオクシア株式会社 | システム |
| JP7400536B2 (ja) * | 2020-02-27 | 2023-12-19 | セイコーエプソン株式会社 | 半導体装置 |
| US11670578B2 (en) * | 2020-06-02 | 2023-06-06 | Micron Technology, Inc. | Ball grid arrays and associated apparatuses and systems |
| JP7238177B2 (ja) * | 2021-01-26 | 2023-03-13 | キオクシア株式会社 | システム |
| JP7023393B2 (ja) * | 2021-01-26 | 2022-02-21 | キオクシア株式会社 | 半導体記憶装置 |
| CN113066769A (zh) * | 2021-03-15 | 2021-07-02 | 浙江毫微米科技有限公司 | 一种集成电路结构 |
| CN114446806A (zh) * | 2021-12-28 | 2022-05-06 | 深圳市紫光同创电子有限公司 | 裸片到裸片的互连电路中半导体组件、集成电路封装方法 |
| JP7464769B2 (ja) * | 2022-02-02 | 2024-04-09 | キオクシア株式会社 | 半導体記憶装置 |
| GB202202802D0 (en) * | 2022-03-01 | 2022-04-13 | Graphcore Ltd | A module |
| US12564081B2 (en) | 2022-12-02 | 2026-02-24 | Renesas Electronics Corporation | Electronic device and semiconductor device with wiring froups for parallel signal transmission |
| JP2025014215A (ja) | 2023-07-18 | 2025-01-30 | ルネサスエレクトロニクス株式会社 | 電子装置 |
Family Cites Families (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2684365B2 (ja) * | 1987-04-24 | 1997-12-03 | 株式会社日立製作所 | 半導体記憶装置 |
| JPH10173122A (ja) * | 1996-12-06 | 1998-06-26 | Mitsubishi Electric Corp | メモリモジュール |
| JPH10270496A (ja) * | 1997-03-27 | 1998-10-09 | Hitachi Ltd | 電子装置、情報処理装置、半導体装置並びに半導体チップの実装方法 |
| JP4115028B2 (ja) * | 1999-02-17 | 2008-07-09 | 富士通株式会社 | 集積回路デバイス及びそれを搭載したモジュール |
| JP2001084754A (ja) * | 1999-09-16 | 2001-03-30 | Mitsubishi Electric Corp | 半導体集積回路および当該半導体集積回路を備えるメモリモジュール |
| JP2002026228A (ja) * | 2000-07-05 | 2002-01-25 | Mitsubishi Electric Corp | メモリモジュール |
| US6812726B1 (en) * | 2002-11-27 | 2004-11-02 | Inapac Technology, Inc. | Entering test mode and accessing of a packaged semiconductor device |
| JP4790157B2 (ja) | 2001-06-07 | 2011-10-12 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| JP2003204030A (ja) * | 2002-01-07 | 2003-07-18 | Hitachi Ltd | 半導体装置およびその製造方法 |
| JP2003243538A (ja) * | 2002-02-12 | 2003-08-29 | Hitachi Ltd | 半導体集積回路装置 |
| JP4499982B2 (ja) * | 2002-09-11 | 2010-07-14 | 株式会社日立製作所 | メモリシステム |
| JP3742051B2 (ja) * | 2002-10-31 | 2006-02-01 | エルピーダメモリ株式会社 | メモリモジュール、メモリチップ、及びメモリシステム |
-
2005
- 2005-02-25 JP JP2005051556A patent/JP4674850B2/ja not_active Expired - Fee Related
-
2006
- 2006-02-16 TW TW095105237A patent/TWI411070B/zh active
- 2006-02-24 US US11/360,808 patent/US7745915B2/en active Active
- 2006-02-24 CN CN2010100023081A patent/CN101777550B/zh not_active Expired - Lifetime
- 2006-02-24 CN CN200610058221A patent/CN100593855C/zh not_active Expired - Lifetime
- 2006-02-24 KR KR1020060018211A patent/KR101203329B1/ko not_active Expired - Lifetime
Also Published As
| Publication number | Publication date |
|---|---|
| TW200731487A (en) | 2007-08-16 |
| JP2006237385A (ja) | 2006-09-07 |
| CN101777550B (zh) | 2012-01-11 |
| CN100593855C (zh) | 2010-03-10 |
| CN101777550A (zh) | 2010-07-14 |
| US7745915B2 (en) | 2010-06-29 |
| KR20060094917A (ko) | 2006-08-30 |
| TWI411070B (zh) | 2013-10-01 |
| KR101203329B1 (ko) | 2012-11-20 |
| CN1825585A (zh) | 2006-08-30 |
| US20060192282A1 (en) | 2006-08-31 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4674850B2 (ja) | 半導体装置 | |
| JP4662474B2 (ja) | データ処理デバイス | |
| JP6200236B2 (ja) | 電子装置 | |
| JP5137179B2 (ja) | 半導体装置 | |
| JP4979097B2 (ja) | マルチチップモジュール | |
| JP5473317B2 (ja) | メモリモジュールおよびそのレイアウト方法 | |
| JP4362784B2 (ja) | 半導体装置 | |
| JP2013114415A (ja) | メモリモジュール | |
| US20180261274A1 (en) | Synchronous dynamic random access memory (sdram) and memory controller device mounted in single system in package (sip) | |
| JP5574539B2 (ja) | 半導体装置及び電子装置 | |
| JP2011061090A (ja) | 半導体装置及びこれを備える半導体パッケージ | |
| JP2010123203A (ja) | 半導体装置及びモジュールデバイス | |
| JP4674852B2 (ja) | 半導体装置 | |
| JP4812107B2 (ja) | 半導体装置 | |
| JP2008004579A (ja) | 半導体装置 | |
| JP2010287733A (ja) | 半導体装置 | |
| JP2015220397A (ja) | 半導体装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080212 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20091225 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100316 |
|
| A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20100512 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100517 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110120 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110121 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140204 Year of fee payment: 3 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 4674850 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| LAPS | Cancellation because of no payment of annual fees |