JP2008182667A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2008182667A5 JP2008182667A5 JP2007224004A JP2007224004A JP2008182667A5 JP 2008182667 A5 JP2008182667 A5 JP 2008182667A5 JP 2007224004 A JP2007224004 A JP 2007224004A JP 2007224004 A JP2007224004 A JP 2007224004A JP 2008182667 A5 JP2008182667 A5 JP 2008182667A5
- Authority
- JP
- Japan
- Prior art keywords
- clock
- signal
- duty ratio
- unit
- dll circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000000630 rising effect Effects 0.000 claims 44
- 238000000034 method Methods 0.000 claims 25
- 239000000872 buffer Substances 0.000 claims 4
- 230000005540 biological transmission Effects 0.000 claims 2
- 230000001934 delay Effects 0.000 claims 2
- 230000003139 buffering effect Effects 0.000 claims 1
- 238000001514 detection method Methods 0.000 claims 1
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1020070007371A KR100857436B1 (ko) | 2007-01-24 | 2007-01-24 | Dll 회로 및 그 제어 방법 |
| KR10-2007-0007371 | 2007-01-24 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2008182667A JP2008182667A (ja) | 2008-08-07 |
| JP2008182667A5 true JP2008182667A5 (enExample) | 2010-09-24 |
| JP5047736B2 JP5047736B2 (ja) | 2012-10-10 |
Family
ID=39640634
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2007224004A Expired - Fee Related JP5047736B2 (ja) | 2007-01-24 | 2007-08-30 | Dll回路及びその制御方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US7598783B2 (enExample) |
| JP (1) | JP5047736B2 (enExample) |
| KR (1) | KR100857436B1 (enExample) |
| CN (1) | CN101232285B (enExample) |
| TW (1) | TWI357075B (enExample) |
Families Citing this family (44)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR100668852B1 (ko) * | 2005-06-30 | 2007-01-16 | 주식회사 하이닉스반도체 | 듀티비 보정 장치 |
| KR100954117B1 (ko) * | 2006-02-22 | 2010-04-23 | 주식회사 하이닉스반도체 | 지연 고정 루프 장치 |
| US7612598B2 (en) * | 2007-04-27 | 2009-11-03 | Semiconductor Energy Laboratory Co., Ltd. | Clock signal generation circuit and semiconductor device |
| US7609583B2 (en) * | 2007-11-12 | 2009-10-27 | Micron Technology, Inc. | Selective edge phase mixing |
| KR100930404B1 (ko) * | 2007-12-10 | 2009-12-08 | 주식회사 하이닉스반도체 | Dll 회로 및 그 제어 방법 |
| KR100945797B1 (ko) * | 2008-05-30 | 2010-03-08 | 주식회사 하이닉스반도체 | 듀티 사이클 보정 회로 및 방법 |
| US7667507B2 (en) * | 2008-06-26 | 2010-02-23 | Intel Corporation | Edge-timing adjustment circuit |
| US7508250B1 (en) * | 2008-07-28 | 2009-03-24 | International Business Machines Corporation | Testing for normal or reverse temperature related delay variations in integrated circuits |
| KR100954108B1 (ko) * | 2008-09-02 | 2010-04-27 | 주식회사 하이닉스반도체 | 지연고정루프회로 |
| KR101019985B1 (ko) | 2008-09-10 | 2011-03-11 | 주식회사 하이닉스반도체 | 디엘엘 회로 및 그의 제어 방법 |
| KR100956785B1 (ko) | 2008-10-31 | 2010-05-12 | 주식회사 하이닉스반도체 | Dll 회로 및 그 제어 방법 |
| KR101097467B1 (ko) * | 2008-11-04 | 2011-12-23 | 주식회사 하이닉스반도체 | 듀티 감지 회로 및 이를 포함하는 듀티 보정 회로 |
| KR101062741B1 (ko) * | 2009-01-06 | 2011-09-06 | 주식회사 하이닉스반도체 | Dll 회로 및 그 제어 방법 |
| US7872507B2 (en) * | 2009-01-21 | 2011-01-18 | Micron Technology, Inc. | Delay lines, methods for delaying a signal, and delay lock loops |
| KR20100135552A (ko) | 2009-06-17 | 2010-12-27 | 삼성전자주식회사 | 입력 클락과 출력 클락의 듀티를 보정하는 지연 동기 루프 |
| JP2011009922A (ja) * | 2009-06-24 | 2011-01-13 | Elpida Memory Inc | Dll回路及びこれを備える半導体装置 |
| KR101030275B1 (ko) * | 2009-10-30 | 2011-04-20 | 주식회사 하이닉스반도체 | 듀티 보정 회로 및 이를 포함하는 클럭 보정 회로 |
| US8217696B2 (en) * | 2009-12-17 | 2012-07-10 | Intel Corporation | Adaptive digital phase locked loop |
| KR101068567B1 (ko) | 2010-02-26 | 2011-09-30 | 주식회사 하이닉스반도체 | 데이터 출력 회로 |
| US9515648B2 (en) * | 2010-03-26 | 2016-12-06 | Sandisk Technologies Llc | Apparatus and method for host power-on reset control |
| US8461889B2 (en) * | 2010-04-09 | 2013-06-11 | Micron Technology, Inc. | Clock signal generators having a reduced power feedback clock path and methods for generating clocks |
| US8729941B2 (en) | 2010-10-06 | 2014-05-20 | Micron Technology, Inc. | Differential amplifiers, clock generator circuits, delay lines and methods |
| KR101201872B1 (ko) * | 2011-02-22 | 2012-11-15 | 에스케이하이닉스 주식회사 | 위상 제어 회로 |
| KR101818505B1 (ko) | 2011-07-11 | 2018-01-15 | 삼성전자 주식회사 | 듀티비 보정 회로 |
| CN102957422B (zh) * | 2011-08-30 | 2015-06-03 | 中国科学院电子学研究所 | 一种数字延时锁定环电路 |
| CN103051337B (zh) * | 2011-10-17 | 2016-06-22 | 联发科技股份有限公司 | 占空比校正装置及相关方法 |
| KR101331441B1 (ko) * | 2012-06-29 | 2013-11-21 | 포항공과대학교 산학협력단 | 다단 위상믹서 회로 |
| CN103560768B (zh) * | 2013-11-06 | 2016-02-24 | 中国电子科技集团公司第二十四研究所 | 占空比调节电路 |
| CN104980126A (zh) * | 2014-04-01 | 2015-10-14 | 中兴通讯股份有限公司 | 一种时钟占空比调整电路及多相位时钟产生器 |
| KR102240275B1 (ko) | 2014-12-01 | 2021-04-14 | 삼성전자주식회사 | 지연 고정 루프 및 이를 포함하는 메모리 장치 |
| CN104539286B (zh) * | 2014-12-10 | 2017-12-01 | 深圳市国微电子有限公司 | 基频时钟产生电路 |
| KR20160110604A (ko) * | 2015-03-09 | 2016-09-22 | 에스케이하이닉스 주식회사 | 클록 생성 회로 |
| CN105262481B (zh) * | 2015-11-16 | 2018-10-16 | 西安紫光国芯半导体有限公司 | 提高输入时钟占空比免疫力的电路及方法 |
| US10527503B2 (en) | 2016-01-08 | 2020-01-07 | Apple Inc. | Reference circuit for metrology system |
| CN105763195B (zh) * | 2016-02-25 | 2018-12-14 | 中国电子科技集团公司第五十四研究所 | 一种相位量化模数转换器电路 |
| CN106898374B (zh) * | 2017-01-10 | 2020-06-30 | 西安紫光国芯半导体有限公司 | 一种用于dram的带vdd自补偿dll反馈电路系统 |
| CN109584944B (zh) * | 2017-09-29 | 2024-01-05 | 三星电子株式会社 | 支持多输入移位寄存器功能的输入输出电路及存储器件 |
| KR102824212B1 (ko) * | 2020-05-14 | 2025-06-25 | 삼성전자주식회사 | 멀티 위상 클록 생성기, 그것을 포함하는 메모리 장치, 및 그것의 멀티 위상클록 생성 방법 |
| US11483004B2 (en) * | 2020-10-19 | 2022-10-25 | SK Hynix Inc. | Delay circuit and a delay locked loop circuit using the same |
| KR20220051497A (ko) * | 2020-10-19 | 2022-04-26 | 에스케이하이닉스 주식회사 | 지연 회로 및 이를 이용하는 지연 고정 루프 회로 |
| JP7617449B2 (ja) * | 2020-12-03 | 2025-01-20 | 株式会社ソシオネクスト | 位相補間回路、受信回路及び半導体集積回路 |
| KR20230169726A (ko) * | 2022-06-09 | 2023-12-18 | 에스케이하이닉스 주식회사 | 위상 혼합 회로 및 이를 포함하는 다위상 클록 신호 정렬 회로 |
| CN115664389B (zh) * | 2022-11-18 | 2023-03-17 | 合肥奎芯集成电路设计有限公司 | 时钟信号占空比自适应调整电路和调整方法 |
| CN120148580B (zh) * | 2025-05-15 | 2025-08-12 | 杭州力芯存储科技有限公司 | 占空比校正电路校准方法、系统和存储器 |
Family Cites Families (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| AU1841895A (en) * | 1994-02-15 | 1995-08-29 | Rambus Inc. | Delay-locked loop |
| JPH10171774A (ja) * | 1996-12-13 | 1998-06-26 | Fujitsu Ltd | 半導体集積回路 |
| KR100525080B1 (ko) | 1999-02-05 | 2005-11-01 | 매그나칩 반도체 유한회사 | 평균 듀티 싸이클 교정기 |
| KR100366618B1 (ko) * | 2000-03-31 | 2003-01-09 | 삼성전자 주식회사 | 클럭 신호의 듀티 사이클을 보정하는 지연 동기 루프 회로및 지연 동기 방법 |
| KR100346836B1 (ko) | 2000-06-07 | 2002-08-03 | 삼성전자 주식회사 | 듀티 사이클 보정 기능을 갖는 지연 동기 루프 회로 및지연 동기 방법 |
| US20030052719A1 (en) * | 2001-09-20 | 2003-03-20 | Na Kwang Jin | Digital delay line and delay locked loop using the digital delay line |
| KR100424180B1 (ko) | 2001-12-21 | 2004-03-24 | 주식회사 하이닉스반도체 | 듀티 사이클 보상 기능을 갖는 지연 고정 루프 회로 |
| KR100486268B1 (ko) | 2002-10-05 | 2005-05-03 | 삼성전자주식회사 | 내부에서 자체적으로 듀티싸이클 보정을 수행하는지연동기루프 회로 및 이의 듀티싸이클 보정방법 |
| KR100490655B1 (ko) | 2002-10-30 | 2005-05-24 | 주식회사 하이닉스반도체 | 듀티 사이클 보정 회로 및 그를 구비한 지연고정루프 |
| KR100507873B1 (ko) * | 2003-01-10 | 2005-08-17 | 주식회사 하이닉스반도체 | 듀티 보정 회로를 구비한 아날로그 지연고정루프 |
| JP3859624B2 (ja) * | 2003-07-31 | 2006-12-20 | エルピーダメモリ株式会社 | 遅延回路と遅延同期ループ装置 |
| KR100554981B1 (ko) * | 2003-11-20 | 2006-03-03 | 주식회사 하이닉스반도체 | 지연 고정 루프 |
| KR100545148B1 (ko) | 2003-12-09 | 2006-01-26 | 삼성전자주식회사 | 듀티 사이클 보정회로 및 그것을 사용한 지연동기루프회로 및듀티 사이클 보정방법 |
| US7187221B2 (en) * | 2004-06-30 | 2007-03-06 | Infineon Technologies Ag | Digital duty cycle corrector |
| KR100713082B1 (ko) | 2005-03-02 | 2007-05-02 | 주식회사 하이닉스반도체 | 클럭의 듀티 비율을 조정할 수 있는 지연 고정 루프 |
-
2007
- 2007-01-24 KR KR1020070007371A patent/KR100857436B1/ko not_active Expired - Fee Related
- 2007-07-16 US US11/826,401 patent/US7598783B2/en active Active
- 2007-08-24 TW TW096131559A patent/TWI357075B/zh not_active IP Right Cessation
- 2007-08-30 JP JP2007224004A patent/JP5047736B2/ja not_active Expired - Fee Related
- 2007-09-28 CN CN2007101514093A patent/CN101232285B/zh not_active Expired - Fee Related
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2008182667A5 (enExample) | ||
| JP5047736B2 (ja) | Dll回路及びその制御方法 | |
| US7605626B2 (en) | Clock generator and clock duty cycle correction method | |
| CN100592418C (zh) | 用于控制半导体存储装置的驱动器的电路及控制方法 | |
| US7948268B2 (en) | Time-balanced multiplexer switching methods and apparatus | |
| US7737746B2 (en) | DLL circuit and method of controlling the same | |
| US7710173B2 (en) | Duty cycle correction circuit and delay locked loop circuit including the same | |
| KR100968460B1 (ko) | Dll 회로 및 dll 회로의 업데이트 제어 장치 | |
| KR100897254B1 (ko) | 듀티 사이클 보정 회로 및 방법 | |
| TW201602913A (zh) | 用於提供命令至資料區塊之命令路徑、裝置及方法 | |
| US20120025866A1 (en) | Semiconductor device | |
| US9571100B2 (en) | Clock buffers with pulse drive capability for power efficiency | |
| JP4987458B2 (ja) | 半導体記憶装置のデータ出力回路及び方法 | |
| JP6481312B2 (ja) | 受信回路 | |
| KR20180092125A (ko) | 반도체 장치 | |
| KR102034150B1 (ko) | 지연 회로 및 이를 포함하는 반도체 장치 | |
| US8278985B2 (en) | Synchronization circuit | |
| JP2007305288A5 (enExample) | ||
| KR100915820B1 (ko) | 펄스 발생 회로 및 이를 포함하는 듀티 사이클 보정 장치 | |
| US7161389B2 (en) | Ratioed logic circuits with contention interrupt | |
| KR100675884B1 (ko) | 내부전압 제어회로 | |
| JP3819005B2 (ja) | 半導体集積回路 | |
| KR100845784B1 (ko) | 지연 고정 루프의 지연 장치 | |
| KR20110109555A (ko) | 클럭 제어 회로 |