JP2007305288A5 - - Google Patents

Download PDF

Info

Publication number
JP2007305288A5
JP2007305288A5 JP2007121839A JP2007121839A JP2007305288A5 JP 2007305288 A5 JP2007305288 A5 JP 2007305288A5 JP 2007121839 A JP2007121839 A JP 2007121839A JP 2007121839 A JP2007121839 A JP 2007121839A JP 2007305288 A5 JP2007305288 A5 JP 2007305288A5
Authority
JP
Japan
Prior art keywords
control signal
pull
memory device
semiconductor memory
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2007121839A
Other languages
English (en)
Japanese (ja)
Other versions
JP2007305288A (ja
Filing date
Publication date
Priority claimed from KR1020060040932A external-priority patent/KR100776740B1/ko
Application filed filed Critical
Publication of JP2007305288A publication Critical patent/JP2007305288A/ja
Publication of JP2007305288A5 publication Critical patent/JP2007305288A5/ja
Pending legal-status Critical Current

Links

JP2007121839A 2006-05-08 2007-05-02 半導体記憶装置のデータ出力回路 Pending JP2007305288A (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060040932A KR100776740B1 (ko) 2006-05-08 2006-05-08 반도체 메모리의 데이터 출력장치 및 방법

Publications (2)

Publication Number Publication Date
JP2007305288A JP2007305288A (ja) 2007-11-22
JP2007305288A5 true JP2007305288A5 (enExample) 2010-05-20

Family

ID=38661032

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007121839A Pending JP2007305288A (ja) 2006-05-08 2007-05-02 半導体記憶装置のデータ出力回路

Country Status (5)

Country Link
US (1) US20070258293A1 (enExample)
JP (1) JP2007305288A (enExample)
KR (1) KR100776740B1 (enExample)
CN (1) CN101071626A (enExample)
TW (1) TW200743117A (enExample)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100911197B1 (ko) * 2007-12-27 2009-08-06 주식회사 하이닉스반도체 반도체 메모리 장치의 데이터 출력 회로
JP2011170516A (ja) 2010-02-17 2011-09-01 Elpida Memory Inc メモリコントローラ、半導体記憶装置およびこれらを備えるメモリシステム
KR20120111281A (ko) * 2011-03-31 2012-10-10 에스케이하이닉스 주식회사 반도체 장치의 데이터 출력 회로
KR102860214B1 (ko) 2020-08-21 2025-09-15 삼성전자주식회사 선택적 레벨 변경을 이용한 멀티 레벨 신호 생성 방법, 이를 이용한 데이터 전송 방법, 이를 수행하는 송신기 및 메모리 시스템

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3979690B2 (ja) * 1996-12-27 2007-09-19 富士通株式会社 半導体記憶装置システム及び半導体記憶装置
JPH11213666A (ja) * 1998-01-30 1999-08-06 Mitsubishi Electric Corp 出力回路および同期型半導体記憶装置
JP2001084773A (ja) * 1999-09-16 2001-03-30 Nec Corp 半導体記憶装置
US6351172B1 (en) * 2000-02-29 2002-02-26 Dmel Inc. High-speed output driver with an impedance adjustment scheme
US6889336B2 (en) * 2001-01-05 2005-05-03 Micron Technology, Inc. Apparatus for improving output skew for synchronous integrate circuits has delay circuit for generating unique clock signal by applying programmable delay to delayed clock signal
JP2003007052A (ja) * 2001-06-20 2003-01-10 Mitsubishi Electric Corp 半導体記憶装置およびそれを用いたメモリシステム
JP3976734B2 (ja) * 2002-03-29 2007-09-19 富士通株式会社 ドライバ駆動方法、ドライバ回路、及び伝送方法
KR100480596B1 (ko) 2002-04-03 2005-04-06 삼성전자주식회사 업-슬루율 및 다운-슬루율, 업-드라이빙 세기 및다운-드라이빙 세기가 상호 독립적으로 조절되는 출력드라이버 회로
KR100486263B1 (ko) * 2002-09-19 2005-05-03 삼성전자주식회사 Sdr/ddr 겸용 반도체 메모리 장치의 데이터 출력 회로
KR100510516B1 (ko) * 2003-01-23 2005-08-26 삼성전자주식회사 이중 데이터율 동기식 반도체 장치의 데이터 스트로브신호 발생 회로
JP2005032291A (ja) * 2003-07-07 2005-02-03 Renesas Technology Corp 半導体記憶装置
KR100499417B1 (ko) * 2003-07-15 2005-07-05 주식회사 하이닉스반도체 디디알 에스디램에서의 링잉 현상 방지 방법 및 그 장치
KR100550796B1 (ko) * 2003-12-11 2006-02-08 주식회사 하이닉스반도체 반도체 메모리 소자의 데이터 전송 장치 및 그 제어 방법
KR100554845B1 (ko) * 2003-12-15 2006-03-03 주식회사 하이닉스반도체 반도체 메모리 소자의 dqs 신호 생성 회로 및 그 생성 방법
DE102004021694B4 (de) * 2004-04-30 2010-03-11 Qimonda Ag Verfahren und Schaltungsanordnung zum Steuern eines Schreibzugriffs auf einen Halbleiterspeicher
KR100559737B1 (ko) * 2005-03-14 2006-03-10 삼성전자주식회사 반도체 장치, 반도체 메모리 장치 및 반도체 장치의 데이터스트로브 제어 방법

Similar Documents

Publication Publication Date Title
CN100592418C (zh) 用于控制半导体存储装置的驱动器的电路及控制方法
TWI488163B (zh) 移位暫存器、使用該移位暫存器之閘極驅動電路與顯示裝置
JP2008146079A5 (enExample)
JP2007114732A5 (enExample)
US9013935B2 (en) Data input circuits
JP2008182667A5 (enExample)
US20090072860A1 (en) Off-chip driver apparatus, systems, and methods
JP2008154210A5 (enExample)
JP2016110684A5 (enExample)
JP2015073236A5 (enExample)
JP2010238347A (ja) パイプラッチ回路及びこれを用いた半導体メモリ装置
JP2007305288A5 (enExample)
KR101848758B1 (ko) 반도체 장치 및 반도체 장치의 동작방법
US20090302891A1 (en) Output driver
US7919988B2 (en) Output circuit and driving method thereof
KR101996003B1 (ko) 클록 제어 장치
US8027222B2 (en) Burst mode control circuit
CN103873028B (zh) 用于产生延迟列选择信号的存储装置和信号延迟电路
US8531211B2 (en) Semiconductor device
US20110128811A1 (en) Internal command generation circuit
US20100085819A1 (en) Burst length control circuit and semiconductor memory device using the same
JP2007305288A (ja) 半導体記憶装置のデータ出力回路
JP2011135436A (ja) 半導体装置
US20150035575A1 (en) Data output circuits
KR20090067799A (ko) 반도체 메모리 장치의 카운터 회로